--- /srv/rebuilderd/tmp/rebuilderdr3mydd/inputs/maxima_5.47.0-7_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdr3mydd/out/maxima_5.47.0-7_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-04-26 23:00:00.000000 debian-binary │ -rw-r--r-- 0 0 0 1732 2025-04-26 23:00:00.000000 control.tar.xz │ --rw-r--r-- 0 0 0 9605236 2025-04-26 23:00:00.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 9627432 2025-04-26 23:00:00.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -15,15 +15,15 @@ │ │ │ -rw-r--r-- 0 root (0) root (0) 988 2021-05-15 23:20:52.000000 ./usr/share/doc/maxima/README │ │ │ -rw-r--r-- 0 root (0) root (0) 1011 2010-08-20 14:11:51.000000 ./usr/share/doc/maxima/README.Debian │ │ │ -rw-r--r-- 0 root (0) root (0) 2373 2025-04-26 23:00:00.000000 ./usr/share/doc/maxima/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 4127 2025-04-26 23:00:00.000000 ./usr/share/doc/maxima/changelog.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 1589 2010-09-22 20:37:05.000000 ./usr/share/doc/maxima/copyright │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-04-26 23:00:00.000000 ./usr/share/doc/maxima/info/ │ │ │ -rw-r--r-- 0 root (0) root (0) 45813 2025-04-26 23:00:00.000000 ./usr/share/doc/maxima/info/maxima-index.lisp.gz │ │ │ --rw-r--r-- 0 root (0) root (0) 7616 2025-04-26 23:00:00.000000 ./usr/share/doc/maxima/test_results.out.gz │ │ │ +-rw-r--r-- 0 root (0) root (0) 7618 2025-04-26 23:00:00.000000 ./usr/share/doc/maxima/test_results.out.gz │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-04-26 23:00:00.000000 ./usr/share/lintian/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-04-26 23:00:00.000000 ./usr/share/lintian/overrides/ │ │ │ -rw-r--r-- 0 root (0) root (0) 156 2024-10-22 13:49:47.000000 ./usr/share/lintian/overrides/maxima │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-04-26 23:00:00.000000 ./usr/share/man/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-04-26 23:00:00.000000 ./usr/share/man/man1/ │ │ │ -rw-r--r-- 0 root (0) root (0) 4927 2025-04-26 23:00:00.000000 ./usr/share/man/man1/maxima.1.gz │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2025-04-26 23:00:00.000000 ./usr/share/maxima/ │ │ ├── ./usr/lib/maxima/5.47.0/binary-gcl/maxima │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -5987,37 +5987,37 @@ │ │ │ │ #)E: float-properties> │ │ │ │ # # │ │ │ │ ##bles maxima.info-2ialFunctions and Variables for itensorions │ │ │ │ maxima.info-2 2 │ │ │ │ Functions and Variables for Symmetriestisimpsum │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for Sums and Productsumbgnuplot_png_term_commandmaxima.info-1 │ │ │ │ Gnuplot Options │ │ │ │ maxima.info-2a.iFunctions and Variables for Number Theory │ │ │ │ maxima.info-1ionFunctions and Variables for Properties6 │ │ │ │ solvetrigwarntiomaxima.info-1a.iFunctions and Variables for Equationsinafreeof] │ │ │ │ maxima.info-1rseFunctions and Variables for Expressionsacdf_chi2maxima.info-2 6 │ │ │ │ Chi-squared Random Variablectionor │ │ │ │ maxima.info-1ropLogical operatorsaxima.iprefer_dmaxima.info-1 VaFunctions and Variables for Integration │ │ │ │ -maxima.info-1ionFunctions and Variables for Simplification │ │ │ │ +maxima.info-1ionFunctions and Variables for Simplificationr │ │ │ │ poly_grobner_debugsualizmaxima.info-3K1 │ │ │ │ Functions and Variables for grobnernd Vaaskintegerr Miscmaxima.info-1ionFunctions and Variables for Factsaxima.iFetch documentation (inexact search)vertmaxima.info-1a.iFunctions and Variables for Command Linelogcb │ │ │ │ maxima.info-2a.iFunctions and Variables for drawifg │ │ │ │ maxima.info-2a.iFunctions and Variables for itensor ctenopacity │ │ │ │ maxima.info-3a.iVisualization with VTKVagensym] │ │ │ │ maxima.info-2s │ │ │ │ Functions and Variables for Miscellaneous Optionsod_big_graph_unionima.imaxima.info-3ionFunctions and Variables for graphs_planacube_graphxima.imaxima.info-3ionFunctions and Variables for graphsery │ │ │ │ @@ -208174,15 +208174,15 @@ │ │ │ │ Gamma Random Variablees expintegral_li= │ │ │ │ maxima.info-1a.iExponential Integrals Trtr │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for ctensorctionsf │ │ │ │ maxima.info-2olyFunctions and Variables for atensorima.ifind_root_relionmaxima.info-1es Functions for numerical solution of equations Valdefint │ │ │ │ maxima.info-1#- │ │ │ │ Functions and Variables for Integrationatr_bound_function_applypmaxima.info-2a.iFunctions and Variables for Function Definitionrskewness_noncentral_student_tk< │ │ │ │ -maxima.info-2 VaNoncentral Student's t Random Variable │ │ │ │ +maxima.info-2 VaNoncentral Student's t Random VariableR │ │ │ │ setcheckmaxima.info-2entFunctions and Variables for Debugging(= │ │ │ │ maxima.info-3es Functions and Variables for graphsl │ │ │ │ gnuplot_ps_term_commandnmaxima.info-1es Gnuplot Options │ │ │ │ in_neighborsma.imaxima.info-3ionFunctions and Variables for graphsaphs │ │ │ │ maxima.info-1a.iFunctions and Variables for Polynomialsboptimprefix │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Expressions │ │ │ │ @@ -208238,15 +208238,15 @@ │ │ │ │ pdf_gammaaxima.imaxima.info-2ionGamma Random Variableolycolumnswapactorsmaxima.info-3a.iFunctions and Variables for linearalgebraomials │ │ │ │ contract <1>ordsmaxima.info-221 │ │ │ │ Functions and Variables for Symmetries │ │ │ │ graph_sizeerger_maxima.info-3 │ │ │ │ Functions and Variables for graphsables poly_buchberger │ │ │ │ maxima.info-3e_pFunctions and Variables for grobnerbles std_hypergeometricynomiamaxima.info-2ontHypergeometric Random Variable8 │ │ │ │ maxima.info-1ndoRoot Exponential and Logarithmic Functionsnctionorbit │ │ │ │ -maxima.info-2o_pFunctions and Variables for SymmetriesF │ │ │ │ +maxima.info-2o_pFunctions and Variables for Symmetries │ │ │ │ maxima.info-1es Plotting Optionsgeometric_mean.imaxima.info-2ionFunctions and Variables for descriptive statisticsicatiomean_geometric.imaxima.info-2ionGeometric Random Variableek │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Listsor │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Properties_cpop │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Listsaxima.igfactor │ │ │ │ @@ -208259,16 +208259,16 @@ │ │ │ │ Functions and Variables for Simplificationand Vaccurind │ │ │ │ maxima.info-3se_Gentran Option Variablessymmetricpnctionmaxima.info-2es Functions and Variables for ctensorobi_sufg │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for ctensorc Fungamma_incomplete_regularizedma.imaxima.info-1ionGamma and Factorial Functionsiatlistp │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Listsiables split │ │ │ │ maxima.info-3 │ │ │ │ -String Processingaxima.izn_invert_by_lu maxima.info-2lesFunctions and Variables for Number Theory and Vadecode_floatFilemaxima.info-1tpuFunctions and Variables for Numbers-3:_ │ │ │ │ -from_adjacency_matrixmW │ │ │ │ +String Processingaxima.izn_invert_by_lu maxima.info-2lesFunctions and Variables for Number Theory and Vadecode_floatFilemaxima.info-1tpuFunctions and Variables for Numbers-3b_ │ │ │ │ +from_adjacency_matrixlW │ │ │ │ maxima.info-3 │ │ │ │ airy_daiacos@ │ │ │ │ (FAST-READER-METHOD SLOT-OBJECT COMPILER::MT) │ │ │ │ (FAST-READER-METHOD SLOT-OBJECT COMPILER::DT) │ │ │ │ (FAST-READER-METHOD SLOT-OBJECT ARG-INFO-PRECEDENCE) │ │ │ │ (FAST-READER-METHOD UNBOUND-SLOT CONDITIONS::INSTANCE) │ │ │ │ (FAST-READER-METHOD SLOT-OBJECT CONDITIONS::INSTANCE) │ │ │ │ @@ -208652,15 +208652,15 @@ │ │ │ │ maxima.info-2solFunctions and Variables for drawscanmap │ │ │ │ maxima.info-2resFunctions and Variables for Program Flowdoallmxopsables maxima.info-2 │ │ │ │ Functions and Variables for Matrices and Linear Algebrawdividef │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Polynomials │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Evaluationf │ │ │ │ -sreversemaxima.info-3ionString Processingor Combskewness_exp@ │ │ │ │ +sreversemaxima.info-3ionString Processingor Combskewness_exp │ │ │ │ maxima.info-2roxExponential Random Variablend Vaerror_sizer Bernmaxima.info-2nd_Functions and Variables for Program Flowinmc2pf │ │ │ │ maxima.info-2quaFunctions and Variables for itensor-3 │ │ │ │ arrayinfo for Gemaxima.info-1_puFunctions and Variables for Arraysand Vaperm_lex_nextymmmaxima.info-2sisFunctions and Variables for Combinatoricsegativeinduced_subgraphmaxima.info-3 │ │ │ │ Functions and Variables for graphsand Varandom_discrete_uniformpmaxima.info-2tp │ │ │ │ Discrete Uniform Random Variableprederroror Setsmaxima.info-2 │ │ │ │ Functions and Variables for Program Flowsublist │ │ │ │ maxima.info-1panFunctions and Variables for Lists and Vafactspf │ │ │ │ @@ -208780,15 +208780,15 @@ │ │ │ │ maxima.info-3 VaFunctions in pytranslatepoisint │ │ │ │ maxima.info-2a.iFunctions and Variables for Poisson series │ │ │ │ expintexpand3 │ │ │ │ maxima.info-1 VaExponential IntegralsompMacro function definition operatorigonommaxima.info-1erbAssignment operatorsowtilengthf │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Listsaxima.ic2hyppf │ │ │ │ maxima.info-3 VaConvert to Hyperbolic Functions │ │ │ │ -infinitymaxima.info-1lY │ │ │ │ +infinitymaxima.info-1oY │ │ │ │ Functions and Variables for Constants │ │ │ │ maxima.info-1 │ │ │ │ User defined operatorss bf_fftf │ │ │ │ maxima.info-1tioFunctions and Variables for fast Fourier transformables mean_logisticolvmaxima.info-2borLogistic Random Variableidentformaxima.info-3es Functions and Variables for linearalgebrafo-2 │ │ │ │ maxima.info-1es Functions and Variables for Differential Equations │ │ │ │ maxima.info-3ionDirectory operationsFFTPNegative infinityw │ │ │ │ maxima.info-1 │ │ │ │ @@ -208815,15 +208815,15 @@ │ │ │ │ maxima.info-1a( │ │ │ │ Functions for Numbersa.iplot_formatbinatmaxima.info-1ns │ │ │ │ Plotting Optionsprintfilefo-20[ │ │ │ │ maxima.info-1 VaFunctions and Variables for File Input and Outputunctionvar_noncentral_student_tmaxima.info-2 │ │ │ │ Noncentral Student's t Random Variables realpartmaxima.info-1 │ │ │ │ Functions for Complex Numbersa.imapprintmaxima.info-2 VaFunctions and Variables for Program Flowhead_anglenctionmaxima.info-2es Functions and Variables for drawfind_root_abs}7 │ │ │ │ maxima.info-1eraFunctions for numerical solution of equations VaInput terminator (without display)d │ │ │ │ -maxima.info-1Implementation for $DIFF │ │ │ │ +111/build/reproducible-path/maxima-5.47.0/src/comm2.lisp111Implementation for $DIFF │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ NONVARCHECK │ │ │ │ MAXIMA-INTEGERP │ │ │ │ $CONSTANTP │ │ │ │ INTLDGETTEXT │ │ │ │ 1~:M: second argument must be a variable; found ~M │ │ │ │ -#/build/reproducible-path/maxima-5.47.0/src/comm.lisp0000 │ │ │ │ +A/build/reproducible-path/maxima-5.47.0/src/comm.lisp0000 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,TAGBODY │ │ │ │ ,RETURN-FROM │ │ │ │ STOTALDIFF │ │ │ │ ,COPY-LIST │ │ │ │ DERIVLIST │ │ │ │ DERIVLIST │ │ │ │ @@ -210104,90 +210105,89 @@ │ │ │ │ NONVARCHECK │ │ │ │ ,MINUSP │ │ │ │ INTLDGETTEXT │ │ │ │ Adiff: order of derivative must be a nonnegative integer; found ~M │ │ │ │ ,RETURN-FROM │ │ │ │ ,RETURN-FROM │ │ │ │ DIFF%DERIV │ │ │ │ -S/build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ +P/build/reproducible-path/maxima-5.47.0/src/comm.lispS │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $DIFF │ │ │ │ ,DECLARE │ │ │ │ ,DYNAMIC-EXTENT │ │ │ │ DIFF-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ DERIVLIST │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ DERIVLIST │ │ │ │ -NS0/build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ + BA/build/reproducible-path/maxima-5.47.0/src/comm.lisp* │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $DIFF404 │ │ │ │ REST-ARGS397 │ │ │ │ ,LIST*/ │ │ │ │ DIFF-IMPL0 │ │ │ │ -CA/build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ -,$DIFF404 │ │ │ │ +ET/build/reproducible-path/maxima-5.47.0/src/comm.lisp-LIS$DIFF404 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-396 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-395 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,FUNCTION │ │ │ │ DIFF-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm.lisp-OPT │ │ │ │ +Q/build/reproducible-path/maxima-5.47.0/src/comm.lisp-OPT │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ COMMON-LISPDECLARE │ │ │ │ -OPTIMIZE │ │ │ │ -LAMBDA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -OUImplementation for $NUMC │ │ │ │ +,P/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +POImplementation for $NUMC │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $NUM │ │ │ │ NUM-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ $RATNUMER │ │ │ │ MQUOTIENT │ │ │ │ SIMPLIFY │ │ │ │ MQUOTIENT │ │ │ │ SIMPLIFY │ │ │ │ -PLAC/build/reproducible-path/maxima-5.47.0/src/comm.lispNS< │ │ │ │ +LARE/build/reproducible-path/maxima-5.47.0/src/comm.lispTF0 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ LGCRECIPROCAL │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ RECUR-APPLY │ │ │ │ ,FUNCTION │ │ │ │ LGCRECIPROCAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispISP │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ LGCSIMPLEP │ │ │ │ LGC-NONSIMPLE-ARG-P │ │ │ │ ,FIND-IF │ │ │ │ ,FUNCTION │ │ │ │ LGC-NONSIMPLE-ARG-P │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ LOGCONCOEFFP │ │ │ │ $LOGCONCOEFFP │ │ │ │ $LOGCONCOEFFP │ │ │ │ MAXIMA-INTEGERP │ │ │ │ -00/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000 │ │ │ │ +00/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ VARLIST │ │ │ │ DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE- │ │ │ │ @@ -210198,34 +210198,34 @@ │ │ │ │ NOTLOGS │ │ │ │ ,RETURN-FROM │ │ │ │ ,NRECONC │ │ │ │ DECINTS │ │ │ │ ,FUNCTION │ │ │ │ ,NREVERSE │ │ │ │ RATDISREP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispDEL │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SIMPLIFY │ │ │ │ SIMPLIFY │ │ │ │ -T-FU/build/reproducible-path/maxima-5.47.0/src/comm2.lispINE │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/comm2.lispUOT │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ LGCTIMES │ │ │ │ DECINTS │ │ │ │ DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE- │ │ │ │ ,TAGBODY! │ │ │ │ LOGCONCOEFFP │ │ │ │ DECINTS │ │ │ │ DECINTS │ │ │ │ NOTLOGS │ │ │ │ NOTLOGS │ │ │ │ ,RETURN-FROM │ │ │ │ LGCSIMP │ │ │ │ -0000/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000 │ │ │ │ +AYBE/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ NOTLOGS │ │ │ │ DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE- │ │ │ │ ,TAGBODY! │ │ │ │ NOTLOGS │ │ │ │ @@ -210236,101 +210236,101 @@ │ │ │ │ ,RETURN-FROM │ │ │ │ ,NREVERSE │ │ │ │ SIMPLIFIED-LOG │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ SRATSIMP │ │ │ │ SIMPLIFIED-LOG │ │ │ │ -X/build/reproducible-path/maxima-5.47.0/src/comm2.lispADD │ │ │ │ +0/build/reproducible-path/maxima-5.47.0/src/comm2.lispLAM │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ LGCSIMPLEP │ │ │ │ LGCTIMES │ │ │ │ RECUR-APPLY │ │ │ │ ,FUNCTION │ │ │ │ -,/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -Implementation for $LOGCONTRACTR │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispF │ │ │ │ +Implementation for $LOGCONTRACT │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $LOGCONTRACT │ │ │ │ LOGCONTRACT-IMPL │ │ │ │ $LOGCONTRACT │ │ │ │ %%PRETTY-FNAME │ │ │ │ $LOGCONTRACT │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ LGCRECIPROCAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-193 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $LOGCONTRACT │ │ │ │ NARGS-192 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ $LOGCONTRACT │ │ │ │ ,FUNCTION │ │ │ │ LOGCONTRACT-IMPL- │ │ │ │ -0000/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +0000/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $LOGCONTRACT201 │ │ │ │ REST-ARGS194 │ │ │ │ ,LIST*/ │ │ │ │ $LOGCONTRACT │ │ │ │ LOGCONTRACT-IMPL0 │ │ │ │ -00000/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000$LOGCONTRACT2010%LOG │ │ │ │ +11101/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000$LOGCONTRACT2010%LOG │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ASSIGN-VAR │ │ │ │ ,DECLARE │ │ │ │ ASSIGN-VAR │ │ │ │ NUMERSET │ │ │ │ 0/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ RTC-GETINFO │ │ │ │ DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE- │ │ │ │ ,TAGBODY! │ │ │ │ ,RETURN-FROM │ │ │ │ -/DE/build/reproducible-path/maxima-5.47.0/src/comm2.lispATO │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ RTC-DIVIDE-BY-GCD │ │ │ │ ,FUNCTION │ │ │ │ QUOTIENT │ │ │ │ -000000/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000 │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ RT-SEPAR │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ -,LET*/build/reproducible-path/maxima-5.47.0/src/comm2.lispINI │ │ │ │ +,BLOCK/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ROOT-LIST │ │ │ │ SIMP-ROOTS │ │ │ │ ROOT-LIST │ │ │ │ ,TAGBODY! │ │ │ │ ,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispOPE │ │ │ │ +,Q/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,LI │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ NOTROOTS │ │ │ │ RTC-FIXITUP │ │ │ │ ,FUNCTION │ │ │ │ SRATSIMP │ │ │ │ $ROOTSCONMODE │ │ │ │ ,FUNCTION │ │ │ │ NOTROOTS │ │ │ │ $ROOTSCONMODE │ │ │ │ --SET/build/reproducible-path/maxima-5.47.0/src/comm2.lispN-N │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispD-C │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ NOTROOTS │ │ │ │ ,TAGBODY! │ │ │ │ RT-SEPAR │ │ │ │ NOTROOTS │ │ │ │ NOTROOTS │ │ │ │ RATNUMP │ │ │ │ @@ -210368,46 +210368,45 @@ │ │ │ │ %%PRETTY-FNAME │ │ │ │ $RADEXPAND │ │ │ │ $RADEXPAND │ │ │ │ $RADEXPAND │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ $RADEXPAND │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispOR? │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp9 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-265 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $ROOTSCONTRACT │ │ │ │ NARGS-264 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ $ROOTSCONTRACT │ │ │ │ ,FUNCTION │ │ │ │ ROOTSCONTRACT-IMPL- │ │ │ │ -,ATOM/build/reproducible-path/maxima-5.47.0/src/comm2.lispNCT │ │ │ │ +ut got/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,QU │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $ROOTSCONTRACT273 │ │ │ │ REST-ARGS266 │ │ │ │ ,LIST*/ │ │ │ │ $ROOTSCONTRACT │ │ │ │ ROOTSCONTRACT-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispcib$ROOTSCONTRACT27347.0/sr │ │ │ │ +ments b/build/reproducible-path/maxima-5.47.0/src/comm2.lispGET$ROOTSCONTRACT273uild/re │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ COMMON-LISPDECLARE │ │ │ │ -OPTIMIZE │ │ │ │ -LAMBDA │ │ │ │ -,QU/build/reproducible-path/maxima-5.47.0/src/comm2.lispP │ │ │ │ - Implementation for $NTERMS: expe │ │ │ │ +,QU/build/reproducible-path/maxima-5.47.0/src/comm2.lispTVVImplementation for $NTERMSOKUP │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $NTERMS │ │ │ │ NTERMS-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ @@ -210415,40 +210414,39 @@ │ │ │ │ ,RETURN-FROM │ │ │ │ ,TAGBODY- │ │ │ │ ,RETURN-FROM │ │ │ │ ,INTEGERP │ │ │ │ $BINOMIAL │ │ │ │ SPECREPP │ │ │ │ SPECDISREP │ │ │ │ --SE/build/reproducible-path/maxima-5.47.0/src/comm2.lispE │ │ │ │ +/GET-/build/reproducible-path/maxima-5.47.0/src/comm2.lispTIO │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $NTERMS353 │ │ │ │ REST-ARGS338 │ │ │ │ ,LIST*/ │ │ │ │ $NTERMS │ │ │ │ NTERMS-IMPL0 │ │ │ │ -duci/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -$NTERMS353 │ │ │ │ +T/build/reproducible-path/maxima-5.47.0/src/comm2.lisp0/s$NTERMS353lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-337 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-336 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ NTERMS-IMPL- │ │ │ │ -,LA/build/reproducible-path/maxima-5.47.0/src/comm2.lispISTatan2: atan2(0,0) is undefined.E$ATAN2{ │ │ │ │ -atan2: atan2(0,0) is undefined.aImplementation for $FIBTOPHI-SET │ │ │ │ +OTE/build/reproducible-path/maxima-5.47.0/src/comm2.lispMBDatan2: atan2(0,0) is undefined.T$ATAN2{ │ │ │ │ +atan2: atan2(0,0) is undefined.dImplementation for $FIBTOPHIc/ma │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,&OPTIONAL │ │ │ │ LNORECURSE │ │ │ │ Implementation for $FIBTOPHI │ │ │ │ FIBTOPHI-IMPL │ │ │ │ $FIBTOPHI │ │ │ │ %%PRETTY-FNAME │ │ │ │ @@ -210459,27 +210457,27 @@ │ │ │ │ LNORECURSE │ │ │ │ $FIBTOPHI │ │ │ │ LNORECURSE │ │ │ │ RECUR-APPLY │ │ │ │ ,FUNCTION │ │ │ │ $FIBTOPHI │ │ │ │ LNORECURSE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispR │ │ │ │ - LNORECURSE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +-SLNORECURSE │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $FIBTOPHI370 │ │ │ │ REST-ARGS363 │ │ │ │ ,LIST*/ │ │ │ │ $FIBTOPHI │ │ │ │ FIBTOPHI-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp! │ │ │ │ -$FIBTOPHI370ARE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +CO$FIBTOPHI370BDA │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-362 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $FIBTOPHI │ │ │ │ NARGS-361 │ │ │ │ ,LENGTH- │ │ │ │ @@ -210489,24 +210487,23 @@ │ │ │ │ 0~M: expected at most ~M arguments but got ~M: ~M │ │ │ │ $FIBTOPHI │ │ │ │ /DGETTEXT │ │ │ │ 1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ $FIBTOPHI │ │ │ │ ,FUNCTION │ │ │ │ FIBTOPHI-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispent │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispRMA │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ LNORECURSE │ │ │ │ COMMON-LISPDECLARE │ │ │ │ -OPTIMIZE │ │ │ │ -LAMBDA │ │ │ │ $FIBTOPHI │ │ │ │ LNORECURSE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -,C~M: expected at most ~M arguments but got ~M: ~M~M: expected at least ~M arguments but got ~M: ~MST │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,LI~M: expected at most ~M arguments but got ~M: ~M~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ ,TAGBODY! │ │ │ │ ,TAGBODY │ │ │ │ INTLDGETTEXT │ │ │ │ @@ -210514,35 +210511,33 @@ │ │ │ │ ,SYMBOLP │ │ │ │ .DGETTEXT │ │ │ │ %numerval: expected a symbol; found ~M │ │ │ │ .DGETTEXT │ │ │ │ 5numerval: cannot declare a value because ~M is bound. │ │ │ │ MPUTPROP │ │ │ │ ,RETURN-FROM │ │ │ │ -,QUO/build/reproducible-path/maxima-5.47.0/src/comm2.lispSYS$NUMERVAL70 │ │ │ │ -,Dnumerval: expected an even number of arguments. │ │ │ │ -numerval: expected a symbol; found ~MT │ │ │ │ -numerval: cannot declare a value because ~M is bound.R! │ │ │ │ -MY-POWERS │ │ │ │ -,PROGRImplementation for $DERIVDEGREET │ │ │ │ +,QU/build/reproducible-path/maxima-5.47.0/src/comm2.lispA │ │ │ │ +$NUMERVALON-LISPnumerval: expected an even number of arguments.Enumerval: expected a symbol; found ~M │ │ │ │ +numerval: cannot declare a value because ~M is bound.SETMY-POWERS/0 │ │ │ │ +,VImplementation for $DERIVDEGREER │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ DERIVDEG1 │ │ │ │ COND265 │ │ │ │ SPECREPP │ │ │ │ %DERIVATIVE │ │ │ │ ,TAGBODY! │ │ │ │ ,RETURN-FROM │ │ │ │ MY-POWERS │ │ │ │ MY-POWERS │ │ │ │ ,RETURN-FROM │ │ │ │ ,FUNCTION │ │ │ │ DERIVDEG1 │ │ │ │ -ath/max/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +,QUOT/build/reproducible-path/maxima-5.47.0/src/comm2.lisp.li │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ DERIVDEGREE-IMPL │ │ │ │ $DERIVDEGREE │ │ │ │ %%PRETTY-FNAME │ │ │ │ $DERIVDEGREE │ │ │ │ @@ -210552,44 +210547,42 @@ │ │ │ │ MY-POWERS │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ MY-POWERS │ │ │ │ DERIVDEG1 │ │ │ │ MY-POWERS │ │ │ │ MY-POWERS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-384 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $DERIVDEGREE │ │ │ │ NARGS-383 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ $DERIVDEGREE │ │ │ │ ,FUNCTION │ │ │ │ DERIVDEGREE-IMPL- │ │ │ │ -0000000/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000DEPVAR{ │ │ │ │ +0000000/build/reproducible-path/maxima-5.47.0/src/comm2.lisp001DEPVAR{ │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $DERIVDEGREE391 │ │ │ │ REST-ARGS385 │ │ │ │ ,LIST*/ │ │ │ │ $DERIVDEGREE │ │ │ │ DERIVDEGREE-IMPL0 │ │ │ │ -0/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -,T$DERIVDEGREE391 │ │ │ │ -Implementation for $DPARTN-LISPL │ │ │ │ +0/build/reproducible-path/maxima-5.47.0/src/comm2.lispDOM$DERIVDEGREE391 Implementation for $DPART │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $DPART │ │ │ │ DPART-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ @@ -210598,147 +210591,149 @@ │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $DPART408 │ │ │ │ REST-ARGS401 │ │ │ │ ,LIST*/ │ │ │ │ DPART-IMPL0 │ │ │ │ -ORMAT-A/build/reproducible-path/maxima-5.47.0/src/comm2.lispSET$DPART408/3 │ │ │ │ +T-CONTR/build/reproducible-path/maxima-5.47.0/src/comm2.lispF/ │ │ │ │ +$DPART408 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-400 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-399 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,FUNCTION │ │ │ │ DPART-IMPL- │ │ │ │ --ARGUME/build/reproducible-path/maxima-5.47.0/src/comm2.lisp-ARImplementation for $LPARTOTE │ │ │ │ +MAT-CON/build/reproducible-path/maxima-5.47.0/src/comm2.lispMATImplementation for $LPARTRMAT-AR │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $LPART │ │ │ │ LPART-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ -TF/build/reproducible-path/maxima-5.47.0/src/comm2.lispTE │ │ │ │ +DR/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,CD │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $LPART419 │ │ │ │ REST-ARGS412 │ │ │ │ ,LIST*/ │ │ │ │ LPART-IMPL0 │ │ │ │ -ment ~s/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -,$LPART419ETQ/ │ │ │ │ +1F/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +,L$LPART419/ │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-411 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-410 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ LPART-IMPL- │ │ │ │ -,APPL/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -~M: expected at least ~M arguments but got ~M: ~M58 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +~M: expected at least ~M arguments but got ~M: ~MON-LISP │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ BOX-LABEL │ │ │ │ -ALU/build/reproducible-path/maxima-5.47.0/src/comm2.lispAT-Implementation for $BOXr │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +,PImplementation for $BOXR │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,&OPTIONAL │ │ │ │ Implementation for $BOX │ │ │ │ BOX-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ BOX-LABEL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispth/L? │ │ │ │ +NOR/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $BOX430 │ │ │ │ REST-ARGS423 │ │ │ │ ,LIST*/ │ │ │ │ BOX-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispY1 │ │ │ │ +-SE/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +,C$BOX430 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-422 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-421 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected at most ~M arguments but got ~M: ~M │ │ │ │ /DGETTEXT │ │ │ │ 1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ BOX-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispDECMLABOX{ │ │ │ │ +ent /build/reproducible-path/maxima-5.47.0/src/comm2.lisp0 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ $UNLABELLED │ │ │ │ $UNLABELED │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ RECUR-APPLY │ │ │ │ ,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -!Implementation for $REMBOXIF/ │ │ │ │ +CO/build/reproducible-path/maxima-5.47.0/src/comm2.lispNORImplementation for $REMBOXET* │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,&OPTIONAL │ │ │ │ Implementation for $REMBOX │ │ │ │ REMBOX-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ BOX-LABEL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,CA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispLIS │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-449 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-448 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected at most ~M arguments but got ~M: ~M │ │ │ │ /DGETTEXT │ │ │ │ 1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ REMBOX-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispT* │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispNOR │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $REMBOX457 │ │ │ │ REST-ARGS450 │ │ │ │ ,LIST*/ │ │ │ │ $REMBOX │ │ │ │ REMBOX-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -,P$REMBOX457OR │ │ │ │ -1F$UNLABELLEDOL │ │ │ │ -E$UNLABELEDent ~s │ │ │ │ +ing /build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +,$REMBOX457 │ │ │ │ +,ER$UNLABELLEDE │ │ │ │ +,P$UNLABELEDOR │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ COMMON-LISPDECLARE │ │ │ │ -OPTIMIZE │ │ │ │ -LAMBDA │ │ │ │ -X/build/reproducible-path/maxima-5.47.0/src/comm2.lisprc/ │ │ │ │ +UNLE/build/reproducible-path/maxima-5.47.0/src/comm2.lispepr │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MNCTIMES │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ SIMPLIFY │ │ │ │ OUTERMAP2 │ │ │ │ CONSTFUN │ │ │ │ @@ -210748,19 +210743,19 @@ │ │ │ │ TRANSLATED │ │ │ │ LOCAL-FUN │ │ │ │ ,FBOUNDP │ │ │ │ ,FUNCTION │ │ │ │ SIMPLIFY │ │ │ │ ,FUNCTION │ │ │ │ SIMPLIFY │ │ │ │ -,PRO/build/reproducible-path/maxima-5.47.0/src/mlisp.lisprgu │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mlisp.lispRDF │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MCONS-OP-ARGS │ │ │ │ ,SYMBOLP │ │ │ │ -MAT-ARG/build/reproducible-path/maxima-5.47.0/src/mlisp.lispTQ/ │ │ │ │ +CONTROL/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,&OPTIONAL │ │ │ │ SCANMAP1 │ │ │ │ SPECREPCHECK │ │ │ │ INTLDGETTEXT │ │ │ │ scanmap: cannot apply 'rat'. │ │ │ │ $BOTTOMUP │ │ │ │ @@ -210776,44 +210771,44 @@ │ │ │ │ ,FUNCTION │ │ │ │ SCANMAP1 │ │ │ │ NEWARG2 │ │ │ │ MCONS-OP-ARGS │ │ │ │ NEWARG2 │ │ │ │ ,FUNCTION │ │ │ │ SCANMAP1 │ │ │ │ -,QUOT/build/reproducible-path/maxima-5.47.0/src/comm2.lisp.li │ │ │ │ +RGUMENT/build/reproducible-path/maxima-5.47.0/src/comm2.lisple- │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ AUTOLDCHK │ │ │ │ ,SYMBOLP │ │ │ │ AUTOLOAD │ │ │ │ ,FBOUNDP │ │ │ │ MFBOUNDP │ │ │ │ LOAD-FUNCTION │ │ │ │ -&Ins/build/reproducible-path/maxima-5.47.0/src/mlisp.lispS │ │ │ │ +RROR/build/reproducible-path/maxima-5.47.0/src/mlisp.lisphen │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ INTLDGETTEXT │ │ │ │ .~:M: expected two or more arguments; found: ~M │ │ │ │ AUTOLDCHK │ │ │ │ BADFUNCHK │ │ │ │ ,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mlisp.lispE │ │ │ │ +ma-5.4/build/reproducible-path/maxima-5.47.0/src/mlisp.lispVV │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ SCANMAPP │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ SCANMAPP │ │ │ │ RESIMPLIFY │ │ │ │ ,FUNCTION │ │ │ │ SCANMAP1 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispMA │ │ │ │ $SCANMAPscanmap: cannot apply 'rat'. │ │ │ │ -MDO$BOTTOMUPET* │ │ │ │ -scanmap: third argument must be 'bottomup', if present; found ~M │ │ │ │ +,$BOTTOMUP │ │ │ │ +,IGNORscanmap: third argument must be 'bottomup', if present; found ~M │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ FMAPCAARL │ │ │ │ ,FUNCTION │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ ,TAGBODY! │ │ │ │ ,TAGBODY │ │ │ │ @@ -210870,29 +210865,29 @@ │ │ │ │ ,fullmap: truncating one or more arguments.~% │ │ │ │ FMAPCAARL │ │ │ │ CARARGL7 │ │ │ │ CDRARGL8 │ │ │ │ ,RETURN-FROM │ │ │ │ MCONS-OP-ARGS │ │ │ │ ,NREVERSE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp AR │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,FUNCTION │ │ │ │ MXORLISTP │ │ │ │ INTLGETTEXT │ │ │ │ 6fullmapl: argument must be a list or matrix; found: ~M │ │ │ │ $MATRIX │ │ │ │ $MATRIX │ │ │ │ DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,TAGBODY! │ │ │ │ ,RETURN-FROM │ │ │ │ ,RETURN-FROM │ │ │ │ -ET/build/reproducible-path/maxima-5.47.0/src/mlisp.lispTQ │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ NARG-REST-ARGUMENT │ │ │ │ OUTERMAP1 │ │ │ │ NARG-REST-ARGUMENT │ │ │ │ OUTARGS1 │ │ │ │ OUTARGS2 │ │ │ │ ,DECLARE │ │ │ │ @@ -210922,29 +210917,31 @@ │ │ │ │ ,FUNCTION │ │ │ │ OUTERMAP2 │ │ │ │ NARG-REST-ARGUMENT │ │ │ │ ,RETURN-FROM │ │ │ │ NARG-REST-ARGUMENT │ │ │ │ LISTIFY1 │ │ │ │ NARG-REST-ARGUMENT │ │ │ │ - ~a /build/reproducible-path/maxima-5.47.0/src/mlisp.lispST │ │ │ │ + com/build/reproducible-path/maxima-5.47.0/src/mlisp.lispEST │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ ,FUNCTION │ │ │ │ -ca/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +an/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,QU │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ COMMON-LISPDECLARE │ │ │ │ -OPTIMIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,ER │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000 │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ COMMON-LISPDECLARE │ │ │ │ -OPTIMIZE │ │ │ │ MFUNCALL │ │ │ │ -//build/reproducible-path/maxima-5.47.0/src/comm2.lisp000genmatrix: bounds must be integers; found ~M, ~M, ~M, ~Mgenmatrix: upper bounds must be greater than or equal to lower bounds; found ~M, ~M, ~M, ~MAMBDAImplementation for $GENMATRIXLAR │ │ │ │ +00000/build/reproducible-path/maxima-5.47.0/src/comm2.lispNA │ │ │ │ +genmatrix: bounds must be integers; found ~M, ~M, ~M, ~Mgenmatrix: upper bounds must be greater than or equal to lower bounds; found ~M, ~M, ~M, ~M │ │ │ │ +Implementation for $GENMATRIXBDA │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,&OPTIONAL │ │ │ │ Implementation for $GENMATRIX │ │ │ │ GENMATRIX-IMPL │ │ │ │ $GENMATRIX │ │ │ │ %%PRETTY-FNAME │ │ │ │ $GENMATRIX │ │ │ │ @@ -210976,15 +210973,15 @@ │ │ │ │ ,FUNCALL │ │ │ │ 1NEXT-LOOP │ │ │ │ 1END-LOOP │ │ │ │ ,RETURN-FROM │ │ │ │ 1NEXT-LOOP │ │ │ │ 1END-LOOP │ │ │ │ ,RETURN-FROM │ │ │ │ -ER-SHI/build/reproducible-path/maxima-5.47.0/src/comm2.lispFOR │ │ │ │ +,LIS/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-527 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $GENMATRIX │ │ │ │ NARGS-526 │ │ │ │ ,LENGTH- │ │ │ │ @@ -210994,39 +210991,39 @@ │ │ │ │ 0~M: expected at most ~M arguments but got ~M: ~M │ │ │ │ $GENMATRIX │ │ │ │ /DGETTEXT │ │ │ │ 1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ $GENMATRIX │ │ │ │ ,FUNCTION │ │ │ │ GENMATRIX-IMPL- │ │ │ │ -0000/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +0000/build/reproducible-path/maxima-5.47.0/src/comm2.lisp000I2 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $GENMATRIX544 │ │ │ │ REST-ARGS528 │ │ │ │ ,LIST*/ │ │ │ │ $GENMATRIX │ │ │ │ GENMATRIX-IMPL0 │ │ │ │ -ILE/build/reproducible-path/maxima-5.47.0/src/comm2.lispNDE$GENMATRIX544RE copymatrix: argument must be a matrix; found ~M-Implementation for $COPYMATRIX │ │ │ │ +-RE/build/reproducible-path/maxima-5.47.0/src/comm2.lispT-O$GENMATRIX544FORcopymatrix: argument must be a matrix; found ~MNImplementation for $COPYMATRIXT- │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $COPYMATRIX │ │ │ │ COPYMATRIX-IMPL │ │ │ │ $COPYMATRIX │ │ │ │ %%PRETTY-FNAME │ │ │ │ $COPYMATRIX │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ $MATRIXP │ │ │ │ INTLDGETTEXT │ │ │ │ /copymatrix: argument must be a matrix; found ~M │ │ │ │ ,COPY-TREE │ │ │ │ -ING /build/reproducible-path/maxima-5.47.0/src/comm2.lispRIN │ │ │ │ +,SET/build/reproducible-path/maxima-5.47.0/src/comm2.lispy s │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-547 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $COPYMATRIX │ │ │ │ NARGS-546 │ │ │ │ ,LENGTH- │ │ │ │ @@ -211043,56 +211040,57 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $COPYMATRIX555 │ │ │ │ REST-ARGS548 │ │ │ │ ,LIST*/ │ │ │ │ $COPYMATRIX │ │ │ │ COPYMATRIX-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispUOT$COPYMATRIX555ARcopylist: argument must be a list; found ~MT │ │ │ │ -,Implementation for $COPYLIST │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +L$COPYMATRIX555OTcopylist: argument must be a list; found ~MULT │ │ │ │ +Implementation for $COPYLIST │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $COPYLIST │ │ │ │ COPYLIST-IMPL │ │ │ │ $COPYLIST │ │ │ │ %%PRETTY-FNAME │ │ │ │ $COPYLIST │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ INTLDGETTEXT │ │ │ │ +copylist: argument must be a list; found ~M │ │ │ │ ,COPY-TREE │ │ │ │ -RO/build/reproducible-path/maxima-5.47.0/src/comm2.lispUM │ │ │ │ +JE/build/reproducible-path/maxima-5.47.0/src/comm2.lispE │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-558 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $COPYLIST │ │ │ │ NARGS-557 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ $COPYLIST │ │ │ │ ,FUNCTION │ │ │ │ COPYLIST-IMPL- │ │ │ │ -!/build/reproducible-path/maxima-5.47.0/src/comm2.lispd/r │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispCTI │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $COPYLIST566 │ │ │ │ REST-ARGS559 │ │ │ │ ,LIST*/ │ │ │ │ $COPYLIST │ │ │ │ COPYLIST-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispRE │ │ │ │ -$COPYLIST566 │ │ │ │ -,BLImplementation for $COPY │ │ │ │ +,Q/build/reproducible-path/maxima-5.47.0/src/comm2.lispDA │ │ │ │ +$COPYLIST566L! │ │ │ │ +Implementation for $COPY │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $COPY │ │ │ │ COPY-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ @@ -211106,36 +211104,37 @@ │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ COPY-IMPL- │ │ │ │ -O/build/reproducible-path/maxima-5.47.0/src/comm2.lisppat │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $COPY577 │ │ │ │ REST-ARGS570 │ │ │ │ ,LIST*/ │ │ │ │ COPY-IMPL0 │ │ │ │ -IO/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -#*$COPY577addrow: first argument must be a matrix; found ~M0000000 │ │ │ │ +OT/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +$COPY577addrow: first argument must be a matrix; found ~M0000000 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MXORLISTP │ │ │ │ INTLDGETTEXT │ │ │ │ =addrow or addcol: argument must be a matrix or list; found ~M │ │ │ │ $TRANSPOSE │ │ │ │ PROG2267 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE.. │ │ │ │ -DGETTEXT │ │ │ │ )addrow or addcol: incompatible structure. │ │ │ │ -,RET/build/reproducible-path/maxima-5.47.0/src/comm2.lispimaImplementation for $ADDROW │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/comm2.lispE │ │ │ │ +Implementation for $ADDROWmaxima │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $ADDROW │ │ │ │ ,DECLARE │ │ │ │ ,DYNAMIC-EXTENT │ │ │ │ ADDROW-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ @@ -211146,45 +211145,46 @@ │ │ │ │ 1addrow: first argument must be a matrix; found ~M │ │ │ │ ,COPY-TREE │ │ │ │ DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,TAGBODY! │ │ │ │ ,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispTUR │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/comm2.lispCDR │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-580 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-579 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ ADDROW-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $ADDROW588 │ │ │ │ REST-ARGS581 │ │ │ │ ,LIST*/ │ │ │ │ $ADDROW │ │ │ │ ADDROW-IMPL0 │ │ │ │ -MA/build/reproducible-path/maxima-5.47.0/src/comm2.lispGNO$ADDROW588,BLOCKaddcol: first argument must be a matrix; found ~MOTE │ │ │ │ -SEImplementation for $ADDCOL │ │ │ │ +OTE7/build/reproducible-path/maxima-5.47.0/src/comm2.lispPLA$ADDROW588ENV │ │ │ │ +addcol: first argument must be a matrix; found ~M │ │ │ │ +,NULLImplementation for $ADDCOLTE │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ENSURE-MATRIX-COLUMN │ │ │ │ $MATRIXP │ │ │ │ $MATRIX │ │ │ │ ,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispSH+ │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $ADDCOL │ │ │ │ ,DECLARE │ │ │ │ ,DYNAMIC-EXTENT │ │ │ │ ADDCOL-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ @@ -211199,48 +211199,50 @@ │ │ │ │ DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,TAGBODY! │ │ │ │ $TRANSPOSE │ │ │ │ ,RETURN-FROM │ │ │ │ $TRANSPOSE │ │ │ │ -COM/build/reproducible-path/maxima-5.47.0/src/comm2.lispNORCOLS │ │ │ │ +,QUO/build/reproducible-path/maxima-5.47.0/src/comm2.lispSYSCOLS │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $ADDCOL599 │ │ │ │ REST-ARGS592 │ │ │ │ ,LIST*/ │ │ │ │ $ADDCOL │ │ │ │ ADDCOL-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,QU$ADDCOL599 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +L $ADDCOL599 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-591 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-590 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ ADDCOL-IMPL- │ │ │ │ -G1/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,LEaddrow or addcol: argument must be a matrix or list; found ~M │ │ │ │ -MOaddrow or addcol: incompatible structure. │ │ │ │ +RP/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +Laddrow or addcol: argument must be a matrix or list; found ~MD │ │ │ │ +addrow or addcol: incompatible structure.SECOND │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MY-NONATOMIC-EXPR-P │ │ │ │ ,SYMBOLP │ │ │ │ -EV/build/reproducible-path/maxima-5.47.0/src/comm2.lisp5.4 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp/bu │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MY-LAMBDA-EXPR-P │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp1 │ │ │ │ -arraymake: first argument must be a symbol, subscripted symbol, or nonatomic expression (but not a lambda expression); found: ~Marraymake: second argument must be a list of one or more elements; found ~MESC │ │ │ │ -Implementation for $ARRAYMAKESEL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispE │ │ │ │ +arraymake: first argument must be a symbol, subscripted symbol, or nonatomic expression (but not a lambda expression); found: ~Marraymake: second argument must be a list of one or more elements; found ~M │ │ │ │ +,BLImplementation for $ARRAYMAKEC │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $ARRAYMAKE │ │ │ │ ARRAYMAKE-IMPL │ │ │ │ $ARRAYMAKE │ │ │ │ %%PRETTY-FNAME │ │ │ │ $ARRAYMAKE │ │ │ │ ,DECLARE │ │ │ │ @@ -211251,40 +211253,41 @@ │ │ │ │ MY-NONATOMIC-EXPR-P │ │ │ │ MY-LAMBDA-EXPR-P │ │ │ │ INTLDGETTEXT │ │ │ │ arraymake: first argument must be a symbol, subscripted symbol, or nonatomic expression (but not a lambda expression); found: ~M │ │ │ │ -DGETTEXT │ │ │ │ Karraymake: second argument must be a list of one or more elements; found ~M │ │ │ │ ,SYMBOLP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lisp+# │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp-p │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-614 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $ARRAYMAKE │ │ │ │ NARGS-613 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ $ARRAYMAKE │ │ │ │ ,FUNCTION │ │ │ │ ARRAYMAKE-IMPL- │ │ │ │ -FO/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +LT/build/reproducible-path/maxima-5.47.0/src/comm2.lispV │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $ARRAYMAKE622 │ │ │ │ REST-ARGS615 │ │ │ │ ,LIST*/ │ │ │ │ $ARRAYMAKE │ │ │ │ ARRAYMAKE-IMPL0 │ │ │ │ -,B/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,LE$ARRAYMAKE622 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +$ARRAYMAKE622-L │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $MAKE_ARRAY │ │ │ │ MAKE_ARRAY-IMPL │ │ │ │ $MAKE_ARRAY │ │ │ │ %%PRETTY-FNAME │ │ │ │ $MAKE_ARRAY │ │ │ │ ,DECLARE │ │ │ │ @@ -211323,97 +211326,97 @@ │ │ │ │ -GENERATOR │ │ │ │ THE-NULL │ │ │ │ .DGETTEXT │ │ │ │ )make_array: array type ~M not recognized. │ │ │ │ ,MAKE-ARRAY │ │ │ │ -INITIAL-ELEMENT │ │ │ │ ,OTHERWISE │ │ │ │ -QUO/build/reproducible-path/maxima-5.47.0/src/ar.lispON-LISDIML │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/ar.lispUOTE │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $MAKE_ARRAY90 │ │ │ │ REST-ARGS59 │ │ │ │ ,LIST*/ │ │ │ │ $MAKE_ARRAY │ │ │ │ MAKE_ARRAY-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/ar.lispR │ │ │ │ -.FO$MAKE_ARRAY90S │ │ │ │ +-5./build/reproducible-path/maxima-5.47.0/src/ar.lispVV │ │ │ │ +$MAKE_ARRAY90OL │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-58 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $MAKE_ARRAY │ │ │ │ NARGS-57 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ $MAKE_ARRAY │ │ │ │ ,FUNCTION │ │ │ │ MAKE_ARRAY-IMPL- │ │ │ │ -EYWO/build/reproducible-path/maxima-5.47.0/src/ar.lisping ~s~M: expected at least ~M arguments but got ~M: ~M0 │ │ │ │ -,IF{Lisp Array: ~A}{Lisp Array: ~A}MARRAY-CHECK: hashed array ~M has no dimension data.MAT- │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/ar.lispInsuff~M: expected at least ~M arguments but got ~M: ~MTS │ │ │ │ +,L{Lisp Array: ~A}{Lisp Array: ~A}MARRAY-CHECK: hashed array ~M has no dimension data.CONT │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MARRAY-TYPE-UNKNOWN │ │ │ │ INTLDGETTEXT │ │ │ │ 2MARRAY-TYPE-UNKNOWN: array type ~S not recognized. │ │ │ │ --pa/build/reproducible-path/maxima-5.47.0/src/ar.lisp │ │ │ │ -MARRAY-CHECK: not an array: ~M │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/ar.lisprc/rzmMARRAY-CHECK: not an array: ~M │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MARRAY-CHECK │ │ │ │ MARRAY-TYPE │ │ │ │ MGENARRAY-CONTENT │ │ │ │ $FUNCTIONAL │ │ │ │ INTLDGETTEXT │ │ │ │ 4MARRAY-CHECK: hashed array ~M has no dimension data. │ │ │ │ MARRAY-TYPE-UNKNOWN │ │ │ │ -DGETTEXT │ │ │ │ MARRAY-CHECK: not an array: ~M │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/ar.lispYWORDFImplementation for $ARRAY_DIMENSION_N wh │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/ar.lisp │ │ │ │ +,QUOImplementation for $ARRAY_DIMENSION_N-CO │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ %Implementation for $ARRAY_DIMENSION_N │ │ │ │ ARRAY_DIMENSION_N-IMPL │ │ │ │ $ARRAY_DIMENSION_N │ │ │ │ %%PRETTY-FNAME │ │ │ │ $ARRAY_DIMENSION_N │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,ARRAY-DIMENSION │ │ │ │ MARRAY-CHECK │ │ │ │ -,Q/build/reproducible-path/maxima-5.47.0/src/ar.lisprzmac. │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/ar.lispoducib │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-103 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $ARRAY_DIMENSION_N │ │ │ │ NARGS-102 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ $ARRAY_DIMENSION_N │ │ │ │ ,FUNCTION │ │ │ │ ARRAY_DIMENSION_N-IMPL- │ │ │ │ -!/build/reproducible-path/maxima-5.47.0/src/ar.lisp │ │ │ │ +,I/build/reproducible-path/maxima-5.47.0/src/ar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $ARRAY_DIMENSION_N111 │ │ │ │ REST-ARGS104 │ │ │ │ ,LIST*/ │ │ │ │ $ARRAY_DIMENSION_N │ │ │ │ ARRAY_DIMENSION_N-IMPL0 │ │ │ │ -UES/build/reproducible-path/maxima-5.47.0/src/ar.lisp │ │ │ │ -,ER$ARRAY_DIMENSION_N111M-E~M: expected exactly ~M arguments but got ~M: ~MMARRAY-TYPE-UNKNOWN: array type ~S not recognized.R/ │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/ar.lisp │ │ │ │ +2ARGS$ARRAY_DIMENSION_N111,IF~M: expected exactly ~M arguments but got ~M: ~MMARRAY-TYPE-UNKNOWN: array type ~S not recognized.T │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ INDICES │ │ │ │ BAD-INDEX-ERROR │ │ │ │ M-INDICES │ │ │ │ ,FUNCTION │ │ │ │ SPECREPP │ │ │ │ ,INTEGERP │ │ │ │ @@ -211427,15 +211430,15 @@ │ │ │ │ INDICES │ │ │ │ -DGETTEXT │ │ │ │ @array: indices cannot be plain or subscripted symbols; found: ~M │ │ │ │ M-INDICES │ │ │ │ -DGETTEXT │ │ │ │ 2array: indices must be literal integers; found: ~M │ │ │ │ M-INDICES │ │ │ │ -,S/build/reproducible-path/maxima-5.47.0/src/ar.lispM-ERRO │ │ │ │ +,IF/build/reproducible-path/maxima-5.47.0/src/ar.lispALUES │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MARRAYSET-GENSUB │ │ │ │ MARRAY-TYPE │ │ │ │ ,INTEGERP │ │ │ │ ,FUNCTION │ │ │ │ ,INTEGERP │ │ │ │ BAD-INDEX-ERROR │ │ │ │ @@ -211447,15 +211450,15 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE23 │ │ │ │ 1HASH-SET234 │ │ │ │ $FUNCTIONAL │ │ │ │ MARRAYSET-GENSUB │ │ │ │ MGENARRAY-CONTENT │ │ │ │ MARRAY-TYPE-UNKNOWN │ │ │ │ -T-C/build/reproducible-path/maxima-5.47.0/src/ar.lisp │ │ │ │ +AT-/build/reproducible-path/maxima-5.47.0/src/ar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MARRAYREF-GENSUB │ │ │ │ MARRAY-TYPE │ │ │ │ ,INTEGERP │ │ │ │ ,FUNCTION │ │ │ │ ,INTEGERP │ │ │ │ BAD-INDEX-ERROR │ │ │ │ @@ -211470,26 +211473,25 @@ │ │ │ │ MGENARRAY-NULL │ │ │ │ MARRAYSET-GENSUB │ │ │ │ ,FUNCTION │ │ │ │ MFUNCALL │ │ │ │ MGENARRAY-GENERATOR │ │ │ │ MGENARRAY-CONTENT │ │ │ │ MARRAY-TYPE-UNKNOWN │ │ │ │ -Extr/build/reproducible-path/maxima-5.47.0/src/ar.lisp,LET │ │ │ │ -array: indices cannot be special expressions (CRE, Taylor or Poisson); found: ~Marray: indices cannot be plain or subscripted symbols; found: ~Marray: indices must be literal integers; found: ~M │ │ │ │ +,PROG/build/reproducible-path/maxima-5.47.0/src/ar.lispRMAT-Aarray: indices cannot be special expressions (CRE, Taylor or Poisson); found: ~Marray: indices cannot be plain or subscripted symbols; found: ~Marray: indices must be literal integers; found: ~Mc.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MEVALARGS │ │ │ │ NOEVALARGS │ │ │ │ NOEVALARGS │ │ │ │ ,FUNCTION │ │ │ │ -NCTI/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp= │ │ │ │ +QUOT/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp2 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SAFE-MGETL │ │ │ │ ,SYMBOLP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mlisp.lispRDF │ │ │ │ +S/build/reproducible-path/maxima-5.47.0/src/mlisp.lispQUO │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ARRAYINFO-AUX │ │ │ │ ,TAGBODY │ │ │ │ ,HASH-TABLE-P │ │ │ │ MARRAY-TYPE │ │ │ │ $FUNCTIONAL │ │ │ │ ,HASH-TABLE-P │ │ │ │ @@ -211538,58 +211540,57 @@ │ │ │ │ SAFE-GET │ │ │ │ $COMPLETE │ │ │ │ $INTEGER │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ $DECLARED │ │ │ │ ,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispent │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispOR │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ ARRAYINFO-AUX │ │ │ │ GETVALUE │ │ │ │ -i/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -/L$ARRAYINFOANT │ │ │ │ -&$HASH_TABLE │ │ │ │ -$DECLARED │ │ │ │ -,Qarrayinfo: ~M is not an array.OR$COMPLETEOL │ │ │ │ +O/build/reproducible-path/maxima-5.47.0/src/comm2.lispmax$ARRAYINFO/src/s$HASH_TABLE │ │ │ │ +/L$DECLAREDTANT │ │ │ │ +&arrayinfo: ~M is not an array.,Q$COMPLETENS │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MAKORDER │ │ │ │ ,TAGBODY! │ │ │ │ MEXPLODEN │ │ │ │ EXPLODEN │ │ │ │ STRIPDOLLAR │ │ │ │ ,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm2.lispON │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ GREATORDER │ │ │ │ INTLDGETTEXT │ │ │ │ &ordergreat: reordering is not allowed. │ │ │ │ MAKORDER │ │ │ │ GREATORDER │ │ │ │ ,REVERSE │ │ │ │ -F/build/reproducible-path/maxima-5.47.0/src/comm2.lispES │ │ │ │ -$ORDERGREAT2FORMordergreat: reordering is not allowed.n _ │ │ │ │ +S/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +,C$ORDERGREAT/ │ │ │ │ +,ordergreat: reordering is not allowed.TR_ │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ LESSORDER │ │ │ │ INTLDGETTEXT │ │ │ │ %orderless: reordering is not allowed. │ │ │ │ MAKORDER │ │ │ │ LESSORDER │ │ │ │ -,BL/build/reproducible-path/maxima-5.47.0/src/comm2.lispSES$ORDERLESS │ │ │ │ -6/buorderless: reordering is not allowed.rc/# │ │ │ │ -Implementation for $UNORDER │ │ │ │ +,CD/build/reproducible-path/maxima-5.47.0/src/comm2.lisp,LI$ORDERLESSE │ │ │ │ +,COorderless: reordering is not allowed.epr# │ │ │ │ +Implementation for $UNORDERmac.l │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $UNORDER │ │ │ │ UNORDER-IMPL │ │ │ │ $UNORDER │ │ │ │ %%PRETTY-FNAME │ │ │ │ $UNORDER │ │ │ │ ,DECLARE │ │ │ │ @@ -211603,43 +211604,43 @@ │ │ │ │ REMALIAS │ │ │ │ GETALIAS │ │ │ │ GREATORDER │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ LESSORDER │ │ │ │ GREATORDER │ │ │ │ -CD/build/reproducible-path/maxima-5.47.0/src/comm2.lispKEY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispR │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-738 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $UNORDER │ │ │ │ NARGS-737 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ $UNORDER │ │ │ │ ,FUNCTION │ │ │ │ UNORDER-IMPL- │ │ │ │ -ild/build/reproducible-path/maxima-5.47.0/src/comm2.lispSOL │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/comm2.lispxim │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $UNORDER759 │ │ │ │ REST-ARGS739 │ │ │ │ ,LIST*/ │ │ │ │ $UNORDER │ │ │ │ UNORDER-IMPL0 │ │ │ │ -T/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ -$UNORDER759MAXIMconcat: there must be at least one argument.82 │ │ │ │ -concat: argument must be an atom; found ~MSSES │ │ │ │ -Implementation for $CONCATL │ │ │ │ +I/build/reproducible-path/maxima-5.47.0/src/comm2.lispE4 │ │ │ │ +$UNORDER759 │ │ │ │ +,ERRconcat: there must be at least one argument.ON-Lconcat: argument must be an atom; found ~M │ │ │ │ +,IGNImplementation for $CONCATSSES │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $CONCAT │ │ │ │ CONCAT-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ @@ -211660,31 +211661,32 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $CONCAT790 │ │ │ │ REST-ARGS763 │ │ │ │ ,LIST*/ │ │ │ │ $CONCAT │ │ │ │ CONCAT-IMPL0 │ │ │ │ -QUOT/build/reproducible-path/maxima-5.47.0/src/comm2.lispON-$CONCAT790 │ │ │ │ -Concatenates its arguments. │ │ │ │ +FUNC/build/reproducible-path/maxima-5.47.0/src/comm2.lispE │ │ │ │ +$CONCAT790 │ │ │ │ +MAXIConcatenates its arguments. │ │ │ │ The arguments must evaluate to atoms. The return value is a symbol if │ │ │ │ the first argument is a symbol and a string otherwise. │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-762 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-761 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,FUNCTION │ │ │ │ CONCAT-IMPL- │ │ │ │ -,VAL/build/reproducible-path/maxima-5.47.0/src/comm2.lisps w │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm2.lispT-C │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -a arg/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +RAM-E/build/reproducible-path/maxima-5.47.0/src/comm2.lispUME │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SUBSTFLAG │ │ │ │ DISPFLAG │ │ │ │ SUBSTITEM │ │ │ │ PREVCOUNT │ │ │ │ LASTELEM │ │ │ │ LASTCOUNT │ │ │ │ @@ -211831,15 +211833,15 @@ │ │ │ │ RESIMPLIFY │ │ │ │ DISPFLAG │ │ │ │ DISPFLAG │ │ │ │ RESIMPLIFY │ │ │ │ SUBSTFLAG │ │ │ │ DISPFLAG │ │ │ │ DISPFLAG │ │ │ │ -L/build/reproducible-path/maxima-5.47.0/src/comm.lispRBP │ │ │ │ +DE/build/reproducible-path/maxima-5.47.0/src/comm.lispST │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $INPART │ │ │ │ ,DECLARE │ │ │ │ ,DYNAMIC-EXTENT │ │ │ │ INPART-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ @@ -211851,15 +211853,15 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $INPART785 │ │ │ │ REST-ARGS778 │ │ │ │ ,LIST*/ │ │ │ │ $INPART │ │ │ │ INPART-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm.lisph │ │ │ │ $INPART785 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-777 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ NARGS-776 │ │ │ │ ,LENGTH- │ │ │ │ @@ -211915,65 +211917,65 @@ │ │ │ │ MMACROEXPANSION-CHECK │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mmacro.lisp │ │ │ │ MMACROEXPANDED │ │ │ │ warning: unrecognized value of 'macroexpansion'. │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mlisp.lispONT( │ │ │ │ +nsuffi/build/reproducible-path/maxima-5.47.0/src/mlisp.lispARG( │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MMACRO-APPLY │ │ │ │ MMACROEXPANSION-CHECK │ │ │ │ ,SYMBOLP │ │ │ │ -#*0/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp00 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp00 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MMACROEXPAND1 │ │ │ │ MACRO-DEFN │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ ,SYMBOLP │ │ │ │ MMACROEXPANDED │ │ │ │ MMACROEXPANSION-CHECK │ │ │ │ MACRO-DEFN │ │ │ │ $TRANSRUN │ │ │ │ TRANSLATED-MMACRO │ │ │ │ MMACRO-APPLY │ │ │ │ MACRO-DEFN │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mmacro.lispFO │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mmacro.lispen │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MMACROEXPAND │ │ │ │ TEST-FORM │ │ │ │ EXPANSION │ │ │ │ MMACROEXPAND1 │ │ │ │ EXPANSION │ │ │ │ TEST-FORM │ │ │ │ EXPANSION │ │ │ │ MMACROEXPAND │ │ │ │ EXPANSION │ │ │ │ --path//build/reproducible-path/maxima-5.47.0/src/mmacro.lispCU │ │ │ │ +,Q/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp-r │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ INTLDGETTEXT │ │ │ │ 6macroexpand: must have exactly one argument; found: ~M │ │ │ │ $MACROEXPAND │ │ │ │ MMACROEXPAND │ │ │ │ --AR/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp,L$MACROEXPAND │ │ │ │ -,Qmacroexpand: must have exactly one argument; found: ~M │ │ │ │ +-%/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp,L$MACROEXPAND! │ │ │ │ +macroexpand: must have exactly one argument; found: ~MLA │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ INTLDGETTEXT │ │ │ │ 7macroexpand1: must have exactly one argument; found: ~M │ │ │ │ $MACROEXPAND1 │ │ │ │ MMACROEXPAND1 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mmacro.lispF │ │ │ │ -$MACROEXPAND1,LImacroexpand1: must have exactly one argument; found: ~MQTRANSLATED-MMACRO │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp │ │ │ │ +$MACROEXPAND1LISmacroexpand1: must have exactly one argument; found: ~M TRANSLATED-MMACRO │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ POSSIBLE-VALUES │ │ │ │ $DISPLACE │ │ │ │ POSSIBLE-VALUES │ │ │ │ @@ -211982,53 +211984,54 @@ │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ ,*PRINT-CASE* │ │ │ │ must be one of: ~{~A~^, ~} │ │ │ │ ,FUNCTION │ │ │ │ STRIPDOLLAR │ │ │ │ POSSIBLE-VALUES │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp │ │ │ │ -$MACROEXPANSION-$SETCHECKBREAK,&Implementation for $SYMBOLP │ │ │ │ +T/build/reproducible-path/maxima-5.47.0/src/mmacro.lispD-$MACROEXPANSIONE$SETCHECKBREAK │ │ │ │ +$MAPERROR │ │ │ │ +,CALL-Implementation for $SYMBOLPARGS │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $SYMBOLP │ │ │ │ SYMBOLP-IMPL │ │ │ │ $SYMBOLP │ │ │ │ %%PRETTY-FNAME │ │ │ │ $SYMBOLP │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ SPECREPCHECK │ │ │ │ ,SYMBOLP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm.lispR0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $SYMBOLP1270 │ │ │ │ REST-ARGS1263 │ │ │ │ ,LIST*/ │ │ │ │ $SYMBOLP │ │ │ │ SYMBOLP-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm.lispcien$SYMBOLP1270when │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/comm.lispCONT$SYMBOLP1270cien │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REST-ARG-1262 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ $SYMBOLP │ │ │ │ NARGS-1261 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ $SYMBOLP │ │ │ │ ,FUNCTION │ │ │ │ SYMBOLP-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm.lisp $VECT_CROSS args │ │ │ │ +,S/build/reproducible-path/maxima-5.47.0/src/comm.lispA. ~$MAPPRINT $VECT_CROSS args │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,SYMBOLP │ │ │ │ ,STRINGP │ │ │ │ INTLDGETTEXT │ │ │ │ 5~:M: argument must be a symbol or a string; found: ~M │ │ │ │ ,SYMBOLP │ │ │ │ ,STRINGP │ │ │ │ @@ -214287,48 +214290,41 @@ │ │ │ │ 9Argument to pop must be a mapatom that is bound to a list │ │ │ │ ,BL/build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ Pop called on an empty listP │ │ │ │ INArgument to pop must be a mapatom that is bound to a listR │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,SYMBOLP │ │ │ │ ,A/build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ -,If TRUE, messages about map/fullmap truncating on the shortest list │ │ │ │ -or if apply is being used are printed.ABLE23When non-NIL, STOP will signal an continuable error. Otherwise, STOP just returnsNT │ │ │ │ +,When true, Maxima prints a message each time a bound variable is used │ │ │ │ + for the first time in a computation.LE23When non-NIL, STOP will signal an continuable error. Otherwise, STOP just returnsNT │ │ │ │ AAIf non-NIL, generated code checks for array bounds. If NIL, checking │ │ │ │ is not included-paWhen true, Maxima prints out a message whenever a Maxima option is │ │ │ │ reset.m │ │ │ │ ,Holds the value to which a variable is about to be set when a │ │ │ │ - 'setcheckbreak' occurs.QWhen false, all of the mapping functions such as 'map(, , │ │ │ │ - , ...)` (1) stop when they finish going down the shortest │ │ │ │ - if not all of the are of the same length and (2) │ │ │ │ - apply to [, , ...] if the are not all │ │ │ │ - the same type of object. When true, an error message is displayed │ │ │ │ - for the above two cases.ION │ │ │ │ -When true, Maxima prints a message each time a bound variable is used │ │ │ │ - for the first time in a computation.-LISGoverns the expansion of Maxima Macros. The following settings are │ │ │ │ + 'setcheckbreak' occurs.QGoverns the expansion of Maxima Macros. The following settings are │ │ │ │ available: FALSE means to re-expand the macro every time it gets called. │ │ │ │ EXPAND means to remember the expansion for each individual call do that it │ │ │ │ won't have to be re-expanded every time the form is evaluated. The form will │ │ │ │ still grind and display as if the expansion had not taken place. DISPLACE │ │ │ │ means to completely replace the form with the expansion. This is more space │ │ │ │ efficient than EXPAND but grinds and displays the expansion instead of the │ │ │ │ -When true, Maxima will present a break prompt whenever a variable on │ │ │ │ +MAWhen true, Maxima will present a break prompt whenever a variable on │ │ │ │ the 'setcheck' list is assigned a new value. The break occurs │ │ │ │ before the assignment is carried out. At this point, 'setval' holds │ │ │ │ the value to which the variable is about to be assigned. Hence, one │ │ │ │ - may assign a different value by assigning to 'setval'.0000/build/reproducible-path/maxima-5.47.0/src/comm.lisp0000/build/reproducible-path/maxima-5.47.0/src/numerical/slatec.lisp/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zairy.lisp,B/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zacai.lispTY/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/j4save.lispc/build/reproducible-path/maxima-5.47.0/src/numerical/f2cl-lib.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zkscl.lisp-E/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/d9lgmc.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dasyik.lispF/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zsqrt.lispAR/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbsi1e.lispE/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zasyi.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xercnt.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xersve.lisp0/build/reproducible-path/maxima-5.47.0/src/comm2.lisp011/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesj1.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zmlt.lispORR/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xgetua.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/f2cl-package.lisp00/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zmlri.lisp00/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xermsg.lisp)/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dlngam.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesj0.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zbuni.lispRR/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zabs.lispAY-/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zunik.lisp00/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesi1.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/initds.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/d9b0mp.lispY/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xerprn.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zs1s2.lispR /build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zlog.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zexp.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zuni1.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zdiv.lispNT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/djairy.lisp │ │ │ │ + may assign a different value by assigning to 'setval'. │ │ │ │ +/$A/build/reproducible-path/maxima-5.47.0/src/comm.lispUOTE/build/reproducible-path/maxima-5.47.0/src/numerical/slatec.lisp/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zairy.lispe /build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zacai.lispCT/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/j4save.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/f2cl-lib.lisp000000/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zkscl.lisp00/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/d9lgmc.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dasyik.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zsqrt.lispYP/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbsi1e.lispa/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zasyi.lispma/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xercnt.lispQ/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xersve.lisp_/build/reproducible-path/maxima-5.47.0/src/comm2.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesj1.lispF/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zmlt.lispMAR/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xgetua.lispE/build/reproducible-path/maxima-5.47.0/src/numerical/f2cl-package.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zmlri.lisp00/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xermsg.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dlngam.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesj0.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zbuni.lispJO/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zabs.lisp000/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zunik.lisp*1/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesi1.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/initds.lisp-/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/d9b0mp.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xerprn.lisp)/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zs1s2.lisp │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zlog.lispT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zexp.lisp000/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zuni1.lisp00/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zdiv.lisp! │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/djairy.lispA/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zrati.lisp1 /build/reproducible-path/maxima-5.47.0/src/buildq.lispR /build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesj.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zunhj.lispCL/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zshch.lispMG/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesi0.lisp │ │ │ │ reproducible-path │ │ │ │ maxima-5.47.0 │ │ │ │ binary-gcl │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/clmacs.o │ │ │ │ Insufficient arguments when binding ~s │ │ │ │ ARG-TYPEOP │ │ │ │ Extra argument ~s │ │ │ │ @@ -216434,24 +216430,32 @@ │ │ │ │ ,FUNCTION │ │ │ │ ,VALUES │ │ │ │ ,INTEGERP │ │ │ │ 'must be false or a non-negative integer │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/globals.lisp │ │ │ │ $GENSUMNUM │ │ │ │ $DISPFLAG │ │ │ │ -$BFTRUNC$NOINTEGRATE │ │ │ │ +$BFTRUNC$SUBLIS_APPLY_LAMBDA │ │ │ │ +$NOINTEGRATE │ │ │ │ localhost:8080 │ │ │ │ $URL_BASE │ │ │ │ localhost:8080 │ │ │ │ -$TRIGEXPAND │ │ │ │ +$ERROR_SIZE │ │ │ │ $MATRIX_ELEMENT_ADD │ │ │ │ $ALGEBRAIC │ │ │ │ *INFINITESIMALS*$TTYOFF │ │ │ │ $LISTARITH │ │ │ │ $NALGFAC$KEEPFLOAT │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +,FUNCALL │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/globals.lisp │ │ │ │ $FUNCTIONS │ │ │ │ $MYOPTIONS │ │ │ │ $ALIASES$RULES │ │ │ │ $GRADEFS$DEPENDENCIES │ │ │ │ LET-RULE-SETTER │ │ │ │ $DEFAULT_LET_RULE_PACKAGE │ │ │ │ $LET_RULE_PACKAGES │ │ │ │ @@ -216650,15 +216654,14 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,FUNCTION │ │ │ │ WARNING-IMPL- │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/merror.lisp │ │ │ │ $WARNING$SIMP │ │ │ │ SPECREPCHECK │ │ │ │ -$ERROR_SIZE │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ERROR-SIZE │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ SPECREPCHECK │ │ │ │ @@ -219390,37 +219393,48 @@ │ │ │ │ Largest positive floating-point number │ │ │ │ The numeric suffix used to generate the next variable of summation. │ │ │ │ If it is set to FALSE then the index will consist only of GENINDEX │ │ │ │ with no numeric suffix. │ │ │ │ If set to 'false' within a 'block' will inhibit the display of output │ │ │ │ generated by the solve functions called from within the 'block'.If TRUE, printing of bigfloat numbers will truncate trailing zeroes. │ │ │ │ Otherwise, all trailing zeroes are printed. │ │ │ │ +a flag which controls whether LAMBDA's substituted are applied in │ │ │ │ + simplification after the SUBLIS or whether you have to do an │ │ │ │ + EV to get things to apply. A value of TRUE means perform the application. │ │ │ │ Base URL where the HTML doc may be found. This can be a file path │ │ │ │ like "file:///" or a web server like "localhost:8080" or │ │ │ │ some other web server. │ │ │ │ This may be initialized on startup to a file path where the html │ │ │ │ files can be found. │ │ │ │ *LOAD-SOURCE-INSTEAD-OF-BINARY* │ │ │ │ If T, the system will load the source file instead of the binary. │ │ │ │ -If 'true' causes expansion of all expressions containing sin's and │ │ │ │ - cos's occurring subsequently. │ │ │ │ +Expressions greater in SOME size measure over this value │ │ │ │ + are replaced by symbols {ERREXP1, ERREXP2,...} in the MAXIMA-ERROR │ │ │ │ + display, the symbols being set to the expressions, so that one can │ │ │ │ + look at them with expression editing tools. The default value of │ │ │ │ + this variable may be determined by factors of terminal speed and type. │ │ │ │ the operation invoked in place of addition in a matrix │ │ │ │ multiplication. 'matrix_element_add' can be assigned any n-ary │ │ │ │ operator. │ │ │ │ Hash table for retrieving the Common Lisp type │ │ │ │ Set to 'true' in order for the simplification of algebraic integers │ │ │ │ to take effect. │ │ │ │ +*MERROR-SIGNALS-$ERROR-P* │ │ │ │ +When T, MERROR will signal a MAXIMA-$ERROR condition. │ │ │ │ *VERSION* │ │ │ │ Default version.The infinitesimals recognized by Maxima. ZEROA zero from above, │ │ │ │ ZEROB zero from belowWhen true, output expressions are not displayed.If 'false' causes any arithmetic operations with lists to be │ │ │ │ suppressed; when 'true', list-matrix operations are contagious │ │ │ │ causing lists to be converted to matrices yielding a result which is │ │ │ │ always a matrix. │ │ │ │ If t use bmt's algebraic factoring algorithm │ │ │ │ If `t' floating point coeffs are not converted to rationals │ │ │ │ +The default GCD algorithm. If false, the GCD is prevented from being │ │ │ │ + taken when expressions are converted to canonical rational │ │ │ │ + expression (CRE) form. │ │ │ │ The list of the names of all of the information lists in Maxima.The list of atoms which have functional dependencies, assigned by │ │ │ │ 'depends', the function 'dependencies', or 'gradef'. The │ │ │ │ 'dependencies' list is cumulative: each call to 'depends', │ │ │ │ 'dependencies', or 'gradef' appends additional items. │ │ │ │ Causes negations to be distributed over sums, e.g. -(A+B) is │ │ │ │ simplified to -A-B. │ │ │ │ When T, the computation time is printed with each output expression. │ │ │ │ @@ -219431,21 +219445,21 @@ │ │ │ │ to return a simplified value. │ │ │ │ $EXPTSUBST │ │ │ │ When 'true', permits substitutions such as 'y' for '%e^x' in │ │ │ │ '%e^(a*x)'. │ │ │ │ $SUBNUMSIMP │ │ │ │ When true, the functions 'subst' and 'psubst' can substitute a │ │ │ │ subscripted variable 'f[x]' with a number, when only the symbol 'f' │ │ │ │ - is given.*USE-TIMEOUTS* │ │ │ │ + is given.During an MAXIMA-ERROR break this is bound to a list of the │ │ │ │ + arguments to the call to MAXIMA-ERROR, with the message text in a │ │ │ │ + compact format. │ │ │ │ +*USE-TIMEOUTS* │ │ │ │ If T, timeouts in Y-OR-N-P-WAIT are enabled. Otherwise it behaves │ │ │ │ like Y-OR-N-P. This is provided for users whose lisps don't handle │ │ │ │ read-char-no-hang properly. │ │ │ │ -The list of input, output, and intermediate expression labels, │ │ │ │ - including all previous labels if 'inchar', 'outchar', or 'linechar' │ │ │ │ - were redefined. │ │ │ │ *COMPILE-DURING-LOAD* │ │ │ │ If T, the system will compile source files during load if the │ │ │ │ binary file is missing. If :query, it will ask the user for │ │ │ │ permission first. │ │ │ │ $CFLENGTH │ │ │ │ Controls the number of terms of the continued fraction the function │ │ │ │ 'cf' will give, as the value 'cflength' times the period. │ │ │ │ @@ -219506,14 +219520,17 @@ │ │ │ │ documentation. The key is the topic we're looking for and the value │ │ │ │ is a cons consisting of the html file and the id for the key. │ │ │ │ $RATEPSILON │ │ │ │ The tolerance used in the conversion of floating point numbers to │ │ │ │ rational numbers, when the option variable 'bftorat' has the value │ │ │ │ 'false'. │ │ │ │ last thing read in, corresponds to lisp + │ │ │ │ +The list of input, output, and intermediate expression labels, │ │ │ │ + including all previous labels if 'inchar', 'outchar', or 'linechar' │ │ │ │ + were redefined. │ │ │ │ binary-gcl │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/utils.o │ │ │ │ Insufficient arguments when binding ~s │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/utils.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ KEYWORDTEST │ │ │ │ @@ -219916,30 +219933,14 @@ │ │ │ │ geomview_def │ │ │ │ geomview_def │ │ │ │ share-subdirs │ │ │ │ share-subdirs │ │ │ │ share-subdirs │ │ │ │ *DEFINED-SYSTEMS* │ │ │ │ Hash table containing the definitions of all known systems. │ │ │ │ -$EXPONENTIALIZE │ │ │ │ -When true, all circular and hyperbolic functions are converted to │ │ │ │ - exponential form. │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -ASSIGN-SYMBOLS │ │ │ │ -,TAGBODY! │ │ │ │ -,SYMBOLP │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -INTLDGETTEXT │ │ │ │ -Aassignment: assignment to ~M must be a list of symbols; found: ~M │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/merror.lisp │ │ │ │ -ASSIGN-SYMBOLS │ │ │ │ -$ERREXP1$ERREXP2$ERREXP3$ERROR_SYMS │ │ │ │ -Symbols to bind the too-large `maxima-error' expressions to │ │ │ │ $LINSOLVE_PARAMSWhen true, 'linsolve' also generates the '%r' symbols used to │ │ │ │ represent arbitrary parameters described in the manual under │ │ │ │ 'algsys'.GENERATE-ATAN2 │ │ │ │ Controls whether RPART will generate ATAN's or ATAN2's, default is to │ │ │ │ make ATAN2's │ │ │ │ BIGFLOAT%E │ │ │ │ Bigfloat representation of %E │ │ │ │ @@ -219985,25 +219986,15 @@ │ │ │ │ functions and variables.FOURTH%PI │ │ │ │ $SUMSPLITFACT │ │ │ │ When false, 'minfactorial' is applied after a 'factcomb'. │ │ │ │ $OPSUBSTWhen false, 'subst' does not attempt to substitute into the operator │ │ │ │ of an expression.$BFTORATControls the conversion of bigfloat numbers to rational numbers. If │ │ │ │ FALSE, RATEPSILON will be used to control the conversion (this │ │ │ │ results in relatively small rational numbers). If TRUE, the │ │ │ │ - rational number generated will accurately represent the bigfloat. │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,FUNCTION │ │ │ │ -$RATVARS │ │ │ │ -must be a list │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/globals.lisp │ │ │ │ -$RATVARSA list of the arguments of the function 'ratvars' when it was called │ │ │ │ - most recently. Each call to the function 'ratvars' resets the │ │ │ │ -LISP-SHADOW │ │ │ │ + rational number generated will accurately represent the bigfloat.LISP-SHADOW │ │ │ │ *MAXIMA-USERDIR*SHADOW-STRING-ASSIGNMENT$MAXIMA_USERDIR │ │ │ │ Names a directory which Maxima searches to find Maxima and Lisp │ │ │ │ files.$%IARGS │ │ │ │ When true, trigonometric functions are simplified to hyperbolic │ │ │ │ functions when the argument is apparently a multiple of the │ │ │ │ imaginary unit %i. │ │ │ │ $LISPDISP │ │ │ │ @@ -220019,32 +220010,44 @@ │ │ │ │ error instead of just a warning. │ │ │ │ *ENABLE-STRAZ-ABSOLUTE-STRING-HACK* │ │ │ │ Special hack requested by Steve Strassman, where the shorthand │ │ │ │ that specifies a list of components as a list of strings also │ │ │ │ recognizes absolute pathnames and treats them as files of type │ │ │ │ :private-file instead of type :file. Defaults to NIL, because I │ │ │ │ haven't tested this. │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +ASSIGN-SYMBOLS │ │ │ │ +,TAGBODY! │ │ │ │ +,SYMBOLP │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +INTLDGETTEXT │ │ │ │ +Aassignment: assignment to ~M must be a list of symbols; found: ~M │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/merror.lisp │ │ │ │ +ASSIGN-SYMBOLS │ │ │ │ +$ERREXP1$ERREXP2$ERREXP3$ERROR_SYMS │ │ │ │ +Symbols to bind the too-large `maxima-error' expressions to │ │ │ │ $TRIGEXPANDPLUS │ │ │ │ Controls the "sum" rule for 'trigexpand', expansion of sums (e.g. │ │ │ │ 'sin(x + y)') will take place only if 'trigexpandplus' is 'true'. │ │ │ │ *SYSTEM-DEPENDENCIES-DELAYED* │ │ │ │ If T, system dependencies are expanded at run time │ │ │ │ $FACTORIAL_EXPAND │ │ │ │ Controls the simplification of expressions like '(n+1)!', where 'n' │ │ │ │ is an integer. See 'factorial'. │ │ │ │ $LOGEXPAND │ │ │ │ Controls how logs are expanded. See the user manual. │ │ │ │ $USE_FAST_ARRAYSWhen true, arrays declared by 'array' are values instead of │ │ │ │ properties, and undeclared arrays ('hashed arrays') are implemented │ │ │ │ as Lisp hashed arrays. │ │ │ │ +SYMBOLS-DEFINED │ │ │ │ +For safe keeping. │ │ │ │ *COMPILE-ERROR-FILE-TYPE* │ │ │ │ File type of compilation error file in cmulisp │ │ │ │ -$DEMOIVRE │ │ │ │ -When true, complex exponentials are converted into equivalent │ │ │ │ - expressions in terms of circular functions. │ │ │ │ HALF%PI33/2*%pi │ │ │ │ Number of decimal digits of precision to use when creating new │ │ │ │ bigfloats. One extra decimal digit in actual representation for │ │ │ │ rounding purposes. │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ @@ -220082,14 +220085,17 @@ │ │ │ │ When true, the 'limit' command will use a Taylor series expansion if │ │ │ │ the limit of the input expression cannot be computed directly. │ │ │ │ *PROVIDING-BLOCKS-LOAD-PROPAGATION* │ │ │ │ If T, if a system dependency exists on *modules*, it is not loaded. │ │ │ │ $SAVEDEFWhen true, the Maxima version of a user function is preserved when │ │ │ │ the function is translated. This permits the definition to be │ │ │ │ displayed by 'dispfun' and allows the function to be edited. │ │ │ │ +$DEMOIVRE │ │ │ │ +When true, complex exponentials are converted into equivalent │ │ │ │ + expressions in terms of circular functions. │ │ │ │ $FILE_OUTPUT_APPEND │ │ │ │ Flag to tell file-writing functions whether to append or clobber the │ │ │ │ output file. │ │ │ │ $LEAST_NEGATIVE_NORMALIZED_FLOATThe least negative normalized floating-point number │ │ │ │ When true, functions for part extraction inspect the internal form of │ │ │ │ 'expr'. │ │ │ │ *CHECKFACTORS* │ │ │ │ @@ -220120,19 +220126,14 @@ │ │ │ │ must be a list │ │ │ │ $RATWEIGHTS │ │ │ │ ,FUNCTION │ │ │ │ $RATWEIGHT │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/globals.lisp │ │ │ │ $RATWEIGHTS │ │ │ │ The list of weights assigned by 'ratweight'. │ │ │ │ -Expressions greater in SOME size measure over this value │ │ │ │ - are replaced by symbols {ERREXP1, ERREXP2,...} in the MAXIMA-ERROR │ │ │ │ - display, the symbols being set to the expressions, so that one can │ │ │ │ - look at them with expression editing tools. The default value of │ │ │ │ - this variable may be determined by factors of terminal speed and type. │ │ │ │ Hash table for retrieving the software-type │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,MULTIPLE-VALUE-BIND │ │ │ │ ,FUNCALL │ │ │ │ ,FUNCTION │ │ │ │ @@ -220186,17 +220187,14 @@ │ │ │ │ argument binding, but not the function assignment ':=' nor the macro │ │ │ │ assignment '::=' operators. The message comprises the name of the │ │ │ │ variable and the value it is bound to. │ │ │ │ 'setcheck' may be set to 'all' or 'true' thereby including all │ │ │ │ variables. │ │ │ │ $LOADPRINT │ │ │ │ Controls whether to print a message when a file is loaded. │ │ │ │ -$RATEXPAND │ │ │ │ -Controls some simplifications of radicals. See user manual for │ │ │ │ - complicated rules. │ │ │ │ $SOLVERADCAN │ │ │ │ SOLVE will use RADCAN which will make SOLVE slower but will allow │ │ │ │ certain problems containing exponentials and logs to be solved. │ │ │ │ $MAXIMA_FRONTEND_VERSIONThe version of the maxima frontend. │ │ │ │ *MAXIMA-ARRAYS* │ │ │ │ Trying to track down any functional arrays in maxima │ │ │ │ $LEAST_NEGATIVE_FLOAT │ │ │ │ @@ -220208,16 +220206,14 @@ │ │ │ │ Deprecated variable `~M': Use most_positive_float. │ │ │ │ *BINDTEST-DEPRECATION-MESSAGES* │ │ │ │ An alist whose key is a symbol and datum is a cons of a string to be │ │ │ │ used with bindtest and the value of the variable. The string should │ │ │ │ contain exactly ~M which will be replaced by the variable in the │ │ │ │ error message. This is useful for printing a deprecation message │ │ │ │ for any symbol. │ │ │ │ -$RESULTANT │ │ │ │ -Designates which resultant algorithm │ │ │ │ $%EDISPFLAG │ │ │ │ When true, Maxima displays '%e' to a negative exponent as a │ │ │ │ quotient. │ │ │ │ $TRIGINVERSES │ │ │ │ Controls the simplification of the composition of trigonometric and │ │ │ │ hyperbolic functions with their inverse functions.$DERIVSUBST │ │ │ │ When true, a non-syntactic substitution such as 'subst (x, 'diff (y, │ │ │ │ @@ -220229,23 +220225,21 @@ │ │ │ │ $RATSIMPEXPONS │ │ │ │ When true, 'ratsimp' is applied to the exponents of expressions │ │ │ │ during simplification.*MAXIMA-OBJDIR* │ │ │ │ $MAXIMA_OBJDIR │ │ │ │ Names the directory where fasl files are written to. │ │ │ │ $ZETA%PIWhen true, 'zeta' returns an expression proportional to '%pi^n' for │ │ │ │ even integer 'n'. │ │ │ │ +$TRANSLATE │ │ │ │ +Causes automatic translation of a user's function to Lisp. │ │ │ │ Hash table for retrieving the machine-type │ │ │ │ $FACTORFLAG │ │ │ │ If `t' constant factor of polynomial is also factored │ │ │ │ $LOAD_PATHNAME │ │ │ │ The full pathname of the file being loaded │ │ │ │ -$SUBLIS_APPLY_LAMBDA │ │ │ │ -a flag which controls whether LAMBDA's substituted are applied in │ │ │ │ - simplification after the SUBLIS or whether you have to do an │ │ │ │ - EV to get things to apply. A value of TRUE means perform the application. │ │ │ │ $LHOSPITALLIM │ │ │ │ The maximum number of times L'Hospital's rule is used in 'limit'. │ │ │ │ $%PIARGSWhen true, trigonometric functions are simplified to algebraic │ │ │ │ constants when the argument is an integer multiple of %pi, %pi/2, │ │ │ │ %pi/3, %pi/4, or %pi/6. │ │ │ │ maxima-init.lisp*MAXIMA-INITLISP* │ │ │ │ Default maxima lisp init file if none specified by the user. This │ │ │ │ @@ -220342,18 +220336,15 @@ │ │ │ │ When false, the interpreted version of all functions to be │ │ │ │ run (provided they are still around) rather than the translated │ │ │ │ version. │ │ │ │ enscript -2Gr │ │ │ │ *PRINT-COMMAND* │ │ │ │ Command to use for printing files on UNIX systems. │ │ │ │ The list of the functions for which partial derivatives have been │ │ │ │ - defined by 'gradef'.During an MAXIMA-ERROR break this is bound to a list of the │ │ │ │ - arguments to the call to MAXIMA-ERROR, with the message text in a │ │ │ │ - compact format. │ │ │ │ -$MAXNEGEX │ │ │ │ + defined by 'gradef'.$MAXNEGEX │ │ │ │ The largest negative exponent which will be expanded by the EXPAND │ │ │ │ command. │ │ │ │ 3.4 Interim 3, 2004-06-10 │ │ │ │ *DEFSYSTEM-VERSION* │ │ │ │ Current version number/date for MK:DEFSYSTEM. │ │ │ │ Causes a throw to the tag ERRORSW when certain errors occur rather │ │ │ │ than the printing of a message. Kludgy MAXIMA-SUBSTITUTE for │ │ │ │ @@ -220376,31 +220367,22 @@ │ │ │ │ ,LAMBDA │ │ │ │ $SYMBOLP │ │ │ │ INTLDGETTEXT │ │ │ │ 8~M: value must be a nonempty list of symbols; found: ~:M │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/globals.lisp │ │ │ │ $NICEINDICESPREFThe list from which 'niceindices' takes the names of indices for sums │ │ │ │ and properties. │ │ │ │ -$TRANSLATE │ │ │ │ -Causes automatic translation of a user's function to Lisp. │ │ │ │ $MAXFPPRINTPREC │ │ │ │ The maximum number of significant digits printed for floats. │ │ │ │ *DONT-REDEFINE-REQUIRE* │ │ │ │ If T, prevents the redefinition of REQUIRE. This is useful for │ │ │ │ lisps that treat REQUIRE specially in the compiler. │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ -,FUNCALL │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/globals.lisp │ │ │ │ -The default GCD algorithm. If false, the GCD is prevented from being │ │ │ │ - taken when expressions are converted to canonical rational │ │ │ │ - expression (CRE) form. │ │ │ │ +$RATEXPAND │ │ │ │ +Controls some simplifications of radicals. See user manual for │ │ │ │ + complicated rules. │ │ │ │ Hash table containing all Maxima defmvar variables and their │ │ │ │ initial values │ │ │ │ $TRIGEXPANDTIMESControls the "product" rule for 'trigexpand', expansion of │ │ │ │ products (e.g. 'sin(2 x)') will take place only if │ │ │ │ 'trigexpandtimes' is 'true'. │ │ │ │ IMPLICIT-REAL │ │ │ │ If t RPART assumes radicals and logs of real quantities are real and │ │ │ │ @@ -220441,14 +220423,16 @@ │ │ │ │ *FORTRAN-COMPILER* │ │ │ │ *LANGUAGE-TABLE*Hash table that maps from languages to language structures. │ │ │ │ $MOST_NEGATIVE_FLOAT │ │ │ │ Most negative floating-point number │ │ │ │ Enables simplification. │ │ │ │ $LEAST_POSITIVE_FLOAT │ │ │ │ The smallest positive floating-point number │ │ │ │ +Causes non-integral rational numbers and bigfloat numbers to be │ │ │ │ + converted to floating point. │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,MULTIPLE-VALUE-BIND │ │ │ │ ,FUNCALL │ │ │ │ ,FUNCTION │ │ │ │ ,VALUES │ │ │ │ @@ -220503,31 +220487,28 @@ │ │ │ │ binary-gcl/pregexp.o │ │ │ │ binary-gcl/getopt.o │ │ │ │ *BINARY-PATHNAMES-TABLE*Table which maps from cosmponents to full binary pathnames. │ │ │ │ $BACKSUBST │ │ │ │ When false, prevents back substitution in 'linsolve' after the │ │ │ │ equations have been triangularized. │ │ │ │ Holds the last expression selected when using the 'part' functions. │ │ │ │ -*MERROR-SIGNALS-$ERROR-P* │ │ │ │ -When T, MERROR will signal a MAXIMA-$ERROR condition. │ │ │ │ The last out-line computed, corresponds to lisp * │ │ │ │ The largest negative exponent which will be automatically │ │ │ │ expanded. (X+1)^(-3) will be automatically expanded if EXPON is │ │ │ │ greater than or equal to 3. │ │ │ │ $TRIGSIGN │ │ │ │ When true, permits simplification of negative arguments to │ │ │ │ trigonometric functions. │ │ │ │ *COMPLEXSIGN* │ │ │ │ If T, COMPAR works in a complex mode. │ │ │ │ *ISLINP*When T, sdiff is called from the function islinear │ │ │ │ $FILE_SEARCH_MAXIMA │ │ │ │ Directories to search for Maxima source code. │ │ │ │ $FILE_SEARCH_DEMO │ │ │ │ -Directories to search for demos.If `false' then no maxima-error message is printed! │ │ │ │ -$CAUCHYSUM │ │ │ │ +Directories to search for demos.$CAUCHYSUM │ │ │ │ When multiplying together sums with INF as their upper limit, causes │ │ │ │ the Cauchy product to be used rather than the usual product. In the │ │ │ │ Cauchy product the index of the inner summation is a function of the │ │ │ │ index of the outer one rather than varying independently. │ │ │ │ $SAVEFACTORS │ │ │ │ If t factors of ratreped forms will be saved │ │ │ │ Causes SIMP flags to be ignored. $EXPAND works by binding $EXPOP to │ │ │ │ @@ -220540,31 +220521,33 @@ │ │ │ │ when false, 'bern' excludes the Bernoulli numbers and 'euler' │ │ │ │ excludes the Euler numbers which are equal to zero. │ │ │ │ BIGFLOATZERO │ │ │ │ Bigfloat representation of 0 │ │ │ │ $%E_TO_NUMLOG │ │ │ │ When 'true', 'r' some rational number, and 'x' some │ │ │ │ expression,'%e^(r*log(x))' will be simplified into 'x^r'. │ │ │ │ +$RESULTANT │ │ │ │ +Designates which resultant algorithm │ │ │ │ +$FACTLIMspecifies the highest factorial which is automatically expanded. If │ │ │ │ + it is -1 then all integers are expanded. │ │ │ │ +BIGFLOAT_LOG2 │ │ │ │ +Bigfloat representation of log(2) │ │ │ │ Referenceson to maxima.info-3 │ │ │ │ Examples for cobylaroducmaxima.info-2k │ │ │ │ Functions and Variables for Command Linemaxima.info-1a.iString Processingfor cobmaxima.info-3a.iInterruptsnctionmaxima.info-2es Functions and Variables for ggf │ │ │ │ -maxima.info-3sinOctets and Utilities for Cryptography │ │ │ │ -maxima.info-3 │ │ │ │ +maxima.info-3sinOctets and Utilities for CryptographyC │ │ │ │ +maxima.info-3P │ │ │ │ Introduction to numericalio ggf │ │ │ │ -maxima.info-3Q │ │ │ │ -Functions and Variables for ezunitshy │ │ │ │ +maxima.info-3 │ │ │ │ +Functions and Variables for ezunitshyC │ │ │ │ maxima.info-3 │ │ │ │ Package functso maxima.info-3 │ │ │ │ Definitions for complex fractalsmaxima.info-3zunmaxima.info-3a.iFunction*FLONUM-OP* │ │ │ │ Hash table mapping a maxima function to a corresponding Lisp function │ │ │ │ to evaluate the maxima function numerically with flonum precision. │ │ │ │ -$FACTLIMspecifies the highest factorial which is automatically expanded. If │ │ │ │ - it is -1 then all integers are expanded. │ │ │ │ -BIGFLOAT_LOG2 │ │ │ │ -Bigfloat representation of log(2) │ │ │ │ The alphabetic prefix of the names of expressions typed by the user. │ │ │ │ $RATALGDENOM │ │ │ │ When true, allows rationalization of denominators with respect to │ │ │ │ radicals to take effect. │ │ │ │ f2cl-lib │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/maxima.system │ │ │ │ *FILE-LOAD-TIME-TABLE* │ │ │ │ @@ -220591,34 +220574,37 @@ │ │ │ │ $DOTSCRULES │ │ │ │ Causes a non-commutative product of a scalar and another term to be │ │ │ │ simplified to a commutative product. Scalars and constants are │ │ │ │ carried to the front of the expression. │ │ │ │ $TAYLORDEPTH │ │ │ │ If there are still no nonzero terms, 'taylor' doubles the degree of │ │ │ │ the expansion of '()' so long as the degree of the expansion │ │ │ │ - is less than or equal to ' 2^taylordepth'.SYMBOLS-DEFINED │ │ │ │ -For safe keeping. │ │ │ │ -NUMERSET$NUMER │ │ │ │ + is less than or equal to ' 2^taylordepth'.NUMERSET$NUMER │ │ │ │ Causes SOME mathematical functions (including exponentiation) with │ │ │ │ numerical arguments to be evaluated in floating point. It causes │ │ │ │ variables in an expression which have been given NUMERVALs to be │ │ │ │ replaced by their values. It also turns on the FLOAT switch. │ │ │ │ *BOTHER-USER-IF-NO-BINARY* │ │ │ │ If T, the system will ask the user whether to load the source if │ │ │ │ the binary is missing │ │ │ │ +When true, inverse circular and hyperbolic functions are replaced by │ │ │ │ + equivalent logarithmic functions.$EXPONENTIALIZE │ │ │ │ +When true, all circular and hyperbolic functions are converted to │ │ │ │ + exponential form. │ │ │ │ MUNBINDPUsed for safely `munbind'ing incorrectly-bound variables. │ │ │ │ DISPLAY-TEXT-TOPICS │ │ │ │ *HELP-DISPLAY-FUNCTION* │ │ │ │ A symbol naming the function used to display help, as determined │ │ │ │ from $output_format_for_help.$LIMSUBST │ │ │ │ When false, prevents 'limit' from attempting substitutions on unknown │ │ │ │ forms. │ │ │ │ $FACEXPAND │ │ │ │ Controls whether the irreducible factors returned by 'factor' are in │ │ │ │ expanded (the default) or recursive (normal CRE) form. │ │ │ │ +If `false' then no maxima-error message is printed! │ │ │ │ *VERSION-DIR* │ │ │ │ The version subdir. bound in operate-on-system. │ │ │ │ $GLOBALSOLVE │ │ │ │ When true, solved-for variables are assigned the solution values │ │ │ │ found by 'linsolve', and by 'solve' when solving two or more linear │ │ │ │ equations. │ │ │ │ $MAXPOSEX │ │ │ │ @@ -220788,14 +220774,23 @@ │ │ │ │ declared by 'array', 'hashed arrays' that can be constructed by │ │ │ │ implicit definition (assigning something to an element that isn't │ │ │ │ yet declared as a list or an array), and 'memoizing functions' │ │ │ │ defined by ':=' and 'define'. Arrays defined by 'make_array' are │ │ │ │ not included. │ │ │ │ $MAXIMA_FRONTEND_BUGREPORTINFO │ │ │ │ The bug report info the maxima frontend comes with. │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,FUNCTION │ │ │ │ +$RATVARS │ │ │ │ +must be a list │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/globals.lisp │ │ │ │ +$RATVARSA list of the arguments of the function 'ratvars' when it was called │ │ │ │ + most recently. Each call to the function 'ratvars' resets the │ │ │ │ $VERBOSEWhen true, 'powerseries' prints progress messages. │ │ │ │ Bigfloat representation of 1/2 │ │ │ │ $POLYFACTOR │ │ │ │ When T factor the polynomial over the real or complex numbers. │ │ │ │ List of kernels │ │ │ │ $CONTEXTS │ │ │ │ A list of the currently active contexts.$LOGABS │ │ │ │ @@ -220823,16 +220818,17 @@ │ │ │ │ $DOMXMXOPS │ │ │ │ Causes matrix-matrix operations to be carried out. │ │ │ │ The list of all bound user variables (not Maxima options or │ │ │ │ switches). The list comprises symbols bound by ':', or '::'. │ │ │ │ $LINENUMThe line number of the last expression. │ │ │ │ The message-lookup domain used by INTL:GETTEXT and INTL:NGETTEXT. │ │ │ │ Use (INTL:TEXTDOMAIN "whatever") in each source file to set this. │ │ │ │ -Causes non-integral rational numbers and bigfloat numbers to be │ │ │ │ - converted to floating point. │ │ │ │ +$TRIGEXPAND │ │ │ │ +If 'true' causes expansion of all expressions containing sin's and │ │ │ │ + cos's occurring subsequently. │ │ │ │ Amount of time to sleep between checking query-io. In multiprocessing │ │ │ │ Lisps, this allows other processes to continue while we busy-wait. If │ │ │ │ 0, skips call to SLEEP. │ │ │ │ REVERSEALIAS │ │ │ │ $MODULUSPRIMEP │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ @@ -220882,16 +220878,15 @@ │ │ │ │ Controls whether `risch' generates polylogs │ │ │ │ $DOTDISTRIB │ │ │ │ Causes every non-commutative product to be expanded each time it is │ │ │ │ simplified, i.e. A . (B + C) will simplify to A . B + A . C. │ │ │ │ $POWERDISP │ │ │ │ When true, a sum is displayed with its terms in order of increasing │ │ │ │ power. │ │ │ │ -When true, inverse circular and hyperbolic functions are replaced by │ │ │ │ - equivalent logarithmic functions.(FAST-WRITER-METHOD SLOT-OBJECT MAXIMA::MESSAGE)(PCL::FAST-METHOD PRINT-OBJECT (MISSING-MODULE T)) │ │ │ │ +(FAST-WRITER-METHOD SLOT-OBJECT MAXIMA::MESSAGE)(PCL::FAST-METHOD PRINT-OBJECT (MISSING-MODULE T)) │ │ │ │ MK:DEFSYSTEM: missing module ~S for ~S. │ │ │ │ MISSING-COMPONENT-NAME │ │ │ │ MISSING-COMPONENT-COMPONENT │ │ │ │ (FAST-METHOD PRINT-OBJECT (MAKE:MISSING-MODULE T)) │ │ │ │ MAKE::MISSING-MODULE class predicate │ │ │ │ (PCL::FAST-METHOD PRINT-OBJECT (MISSING-COMPONENT T)) │ │ │ │ MK:DEFSYSTEM: missing component ~S for ~S. │ │ │ │ @@ -220937,19 +220932,19 @@ │ │ │ │ implicitmaxima.info-3es Gentran Option Variablesbessel_imaxima.info-1 │ │ │ │ Bessel Functionssurface │ │ │ │ maxima.info-3 │ │ │ │ Visualization with VTKonprodrac │ │ │ │ maxima.info-2olyFunctions and Variables for Symmetries8 │ │ │ │ einsteinmaxima.info-2es Functions and Variables for ctensorima.ifloat_bitsnctionmaxima.info-1es Functions and Variables for Numbersima.iuntrace │ │ │ │ maxima.info-2 VaFunctions and Variables for Debugginga.idiagmetricnctionmaxima.info-2es Functions and Variables for ctensor-1 │ │ │ │ -maxima.info-2LogFunctions and Variables for contrib_odeo%union <1>xima.imaxima.info-3ionFunctions and Variables for to_poly_solve%p │ │ │ │ +maxima.info-2LogFunctions and Variables for contrib_odeo%union <1>xima.imaxima.info-3ionFunctions and Variables for to_poly_solve!p │ │ │ │ min_vertex_covermaxima.info-3ionFunctions and Variables for graphsing │ │ │ │ deftaylorpart_tomaxima.info-2 │ │ │ │ Functions and Variables for Seriesables mat_unblockerolvmaxima.info-3 │ │ │ │ -Functions and Variables for linearalgebraor Numbfresnel_s,p │ │ │ │ +Functions and Variables for linearalgebraor Numbfresnel_s+p │ │ │ │ maxima.info-1 │ │ │ │ Error Function* │ │ │ │ maxima.info-3es Charactersilt │ │ │ │ nullspacefo-1 │ │ │ │ maxima.info-3 VaFunctions and Variables for linearalgebraaxima.imean_laplaceran maxima.info-2lesLaplace Random Variable │ │ │ │ quantile_continuous_uniform itenmaxima.info-2repContinuous Uniform Random Variableables std_weibullTheormaxima.info-2rouWeibull Random Variable │ │ │ │ maxima.info-2es Functions and Variables for bitwise-2 │ │ │ │ @@ -221034,72 +221029,72 @@ │ │ │ │ Implementation for $SUBVARP │ │ │ │ MAKE COMPILE-FORM slot WRITER │ │ │ │ MAKE DEVICE slot READER │ │ │ │ MAKE COMPILER-OPTIONS slot READER │ │ │ │ MAKE LOADER slot READER │ │ │ │ MAKE LOAD-ALWAYS slot WRITER │ │ │ │ MAKE OBJECT slot READER │ │ │ │ +MAXIMA NAME slot WRITER │ │ │ │ MAKE KIND slot WRITER │ │ │ │ MAKE INDENT slot WRITER │ │ │ │ MAKE COMPILE-ONLY slot READER │ │ │ │ MAKE COMPILE-ONLY slot WRITER │ │ │ │ -MAXIMA MESSAGE slot READER │ │ │ │ MAKE SOURCE-PATHNAME slot READER │ │ │ │ +MAXIMA EXISTING slot WRITER │ │ │ │ MAKE LOAD-ALWAYS slot READER │ │ │ │ MAKE HOST slot WRITER │ │ │ │ MAKE BINARY-ROOT-DIR slot WRITER │ │ │ │ MAKE COMPONENTS slot WRITER │ │ │ │ MAKE BINARY-EXTENSION slot READER │ │ │ │ MAKE SOURCE-ROOT-DIR slot WRITER │ │ │ │ MAKE FINALLY-DO slot READER │ │ │ │ -MAXIMA NAME slot WRITER │ │ │ │ MAKE SOURCE-EXTENSION slot READER │ │ │ │ MAKE PROCLAMATIONS slot READER │ │ │ │ MAKE COMPILER slot WRITER │ │ │ │ MAKE LOAD-FORM slot READER │ │ │ │ MAKE BINARY-PATHNAME slot READER │ │ │ │ MAKE HOST slot READER │ │ │ │ -MAXIMA ARG slot WRITER │ │ │ │ MAKE FINALLY-DO slot WRITER │ │ │ │ MAKE LOAD-ONLY slot WRITER │ │ │ │ MAKE BINARY-PATHNAME slot WRITER │ │ │ │ -MAXIMA NAME slot READER │ │ │ │ -MAXIMA EXISTING slot WRITER │ │ │ │ +MAXIMA ARG slot READER │ │ │ │ MAKE SOURCE-EXTENSION slot WRITER │ │ │ │ MAKE BANNER slot WRITER │ │ │ │ -MAXIMA MESSAGE slot WRITER │ │ │ │ MAKE DEVICE slot WRITER │ │ │ │ -MAXIMA EXISTING slot READER │ │ │ │ MAKE COMPILE-FORM slot READER │ │ │ │ MAKE COLOR slot READER │ │ │ │ MAKE LOAD-ONLY slot READER │ │ │ │ MAKE COMPILER-OPTIONS slot WRITER │ │ │ │ +MAXIMA MESSAGE slot READER │ │ │ │ +MAXIMA EXISTING slot READER │ │ │ │ MAKE NAME slot WRITER │ │ │ │ MAKE BINARY-EXTENSION slot WRITER │ │ │ │ MAKE DEPENDS-ON slot READER │ │ │ │ MAKE COMPILER slot READER │ │ │ │ MAKE LOADER slot WRITER │ │ │ │ MAKE INITIALLY-DO slot WRITER │ │ │ │ MAKE BINARY-ROOT-DIR slot READER │ │ │ │ MAKE COMPONENT slot WRITER │ │ │ │ MAKE INDENT slot READER │ │ │ │ MAKE KIND slot READER │ │ │ │ MAKE LANGUAGE slot WRITER │ │ │ │ +MAXIMA NAME slot READER │ │ │ │ MAKE NAME slot READER │ │ │ │ MAKE LOAD-FORM slot WRITER │ │ │ │ MAKE BANNER slot READER │ │ │ │ MAKE COMPONENTS slot READER │ │ │ │ MAKE INITIALLY-DO slot READER │ │ │ │ MAKE PROCLAMATIONS slot WRITER │ │ │ │ +MAXIMA ARG slot WRITER │ │ │ │ MAKE SOURCE-PATHNAME slot WRITER │ │ │ │ MAKE COMPONENT slot READER │ │ │ │ MAKE LANGUAGE slot READER │ │ │ │ MAKE COLOR slot WRITER │ │ │ │ MAKE DEPENDS-ON slot WRITER │ │ │ │ -MAXIMA ARG slot READER │ │ │ │ +MAXIMA MESSAGE slot WRITER │ │ │ │ MAKE OBJECT slot WRITER │ │ │ │ MAKE SOURCE-ROOT-DIR slot READER │ │ │ │ ((#0)%(#1)) │ │ │ │ cdifference(#0,#1) │ │ │ │ MAKE::TOPOLOGICAL-SORT-NODE class predicate │ │ │ │ MAKE::FOREIGN-SYSTEM class predicate │ │ │ │ FOREIGN-SYSTEM-KIND │ │ │ │ @@ -222626,25 +222621,25 @@ │ │ │ │ $RATWTLVL │ │ │ │ INTLDGETTEXT │ │ │ │ Jassignment: 'ratfac' and 'ratwtlvl' may not both be used at the same time. │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/globals.lisp │ │ │ │ GENPAIRS$DOMAIN │ │ │ │ *RATWEIGHTS │ │ │ │ $COMBINEFLAG │ │ │ │ +$EXPTISOLATE │ │ │ │ $NOREPEAT │ │ │ │ $PRESUBSCRIPT │ │ │ │ $PRESUPERSCRIPT │ │ │ │ $POSTSUBSCRIPT │ │ │ │ $POSTSUPERSCRIPT$KNOWN_INDEX_PROPERTIES │ │ │ │ firefox '~a' │ │ │ │ TELLRATLIST │ │ │ │ MINPOLY*MM* │ │ │ │ -$EXPTISOLATE │ │ │ │ -*FNEWVARSW │ │ │ │ $ISOLATE_WRT_TIMES │ │ │ │ +*FNEWVARSW │ │ │ │ $ALGEPSILON │ │ │ │ *VARIABLE-INITIAL-VALUES* │ │ │ │ NO-RESETIN-CORE │ │ │ │ Extra argument ~s │ │ │ │ Cannot use 'ASSIGN property in :PROPERTIES if :SETTING-PREDICATE already specified. │ │ │ │ Cannot use 'ASSIGN property in :PROPERTIES if :SETTING-LIST already specified. │ │ │ │ Cannot use :SETTING-PREDICATE when :SETTING-LIST already specified. │ │ │ │ @@ -226020,17 +226015,17 @@ │ │ │ │ $ASKSIGNCONTENT-IMPL │ │ │ │ SIMPLIM%ATANH │ │ │ │ FACSUM-EXPONENT │ │ │ │ POLYMOD-IMPL │ │ │ │ ZGCD-LIFT* │ │ │ │ ZGCD-LIFT │ │ │ │ $FULL_LISTIFY │ │ │ │ -COPY_PTS-IMPL │ │ │ │ COPYMATRIX-IMPL │ │ │ │ GET-ONE-FACTOR │ │ │ │ +COPY_PTS-IMPL │ │ │ │ CONTEXTMARK │ │ │ │ ARRSTORESIMP-%ELLIPTIC_EC │ │ │ │ $EXTREMAL_SUBSETPRIMCYCLO │ │ │ │ $POISPLUS │ │ │ │ APPLY2HACK │ │ │ │ FREE-LISP-VARS-M-TLAMBDA&ENV │ │ │ │ FPDIFFERENCE │ │ │ │ @@ -227540,17 +227535,17 @@ │ │ │ │ LINE-INFO-FILE │ │ │ │ COMPSPLT-EQ │ │ │ │ BESSEL-I-HYPERGEOMETRIC │ │ │ │ WRAP-PRED │ │ │ │ PSINHA+BPCOEFVECDEF-RBP │ │ │ │ EVAL-PRED │ │ │ │ *TEMP-FILES-LIST* │ │ │ │ +DLOG-NAIVE │ │ │ │ $DETERMINANT │ │ │ │ SIMPMDEFMACRO │ │ │ │ -DLOG-NAIVE │ │ │ │ COMPLETEVECTOR │ │ │ │ MULTIPLICATIVE │ │ │ │ NUM-IMPLSIMP-MAND │ │ │ │ MAKE-DEFINT-ASSUMPTIONS │ │ │ │ TRANSLATE-WITH-FLONUM-OP$FASTTIMES │ │ │ │ CPOLY-SLRPOLY-SLARRAYFUN-MODE │ │ │ │ COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ @@ -231367,17 +231362,17 @@ │ │ │ │ CHANGE-COEF │ │ │ │ ,RPLACD │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mhayat.lisp │ │ │ │ CHANGE-COEF │ │ │ │ $NUM_DISTINCT_PARTITIONSDINTEGRATE │ │ │ │ MAKE-GF-DATA │ │ │ │ $INTEGRATE │ │ │ │ +MAKE-EF-DATA │ │ │ │ RADCAN-IMPL │ │ │ │ -2PISTRIPMAKE-EF-DATA │ │ │ │ -BF-CPOLY-SL │ │ │ │ +2PISTRIPBF-CPOLY-SL │ │ │ │ SCAN-ONE-TOKEN-GPOWER-MOD-TAB │ │ │ │ RANDOM-IMPL │ │ │ │ FRACTEST2 │ │ │ │ FACTQSNTINTSETUPLABELS-IMPL │ │ │ │ MAPATOM-IMPL │ │ │ │ HEURTRIAL │ │ │ │ HEURTRIAL1 │ │ │ │ @@ -231749,20 +231744,20 @@ │ │ │ │ GF_L2N-IMPL │ │ │ │ GF_L2P-IMPL │ │ │ │ EF_L2P-IMPL │ │ │ │ EF_LOG-IMPL │ │ │ │ GF_LOG-IMPL │ │ │ │ SIMPLIM%ACOSH │ │ │ │ SAFE-FLOAT │ │ │ │ +EF_N2L-IMPL │ │ │ │ +GF_N2L-IMPL │ │ │ │ EF_N2P-IMPL │ │ │ │ EF_NEG-IMPL │ │ │ │ GF_NEG-IMPL │ │ │ │ GF_N2P-IMPL │ │ │ │ -EF_N2L-IMPL │ │ │ │ -GF_N2L-IMPL │ │ │ │ BFLOAT-IMPL │ │ │ │ SQRTDENEST2 │ │ │ │ EF_P2N-IMPL │ │ │ │ GF_P2N-IMPL │ │ │ │ GF_P2L-IMPL │ │ │ │ EF_P2L-IMPL │ │ │ │ *AUTOCONF-VERSION* │ │ │ │ @@ -232218,17 +232213,16 @@ │ │ │ │ BIGFLOATM* │ │ │ │ $EF_UNSET │ │ │ │ QUOTE-CHARS │ │ │ │ TR-GET-MODE │ │ │ │ 2F0POLYSREMOVE-MULT │ │ │ │ SETLLINKNEWVARMEXPT │ │ │ │ $GF_UNSET │ │ │ │ -GF_GET_DATA-IMPLECHELON-IMPL │ │ │ │ +GF_GET_DATA-IMPLEF_GET_DATA-IMPLECHELON-IMPL │ │ │ │ GOOD-FORM │ │ │ │ -EF_GET_DATA-IMPLSTEP4-A │ │ │ │ THROW-MACSYMA-TOP │ │ │ │ COERCE-BFLOAT-FUN │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ MAKE-MLIST │ │ │ │ @@ -232603,18 +232597,18 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE2 │ │ │ │ EXT-ARGS │ │ │ │ POLY-DATA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mhayat.lisp │ │ │ │ EXT-ARGSENTIER-IMPL │ │ │ │ ROOTSORTE1+ │ │ │ │ +GF-X^P-POWERS │ │ │ │ EVERY-IMPL │ │ │ │ *UNION-MODE │ │ │ │ M2-BESSEL_K*HANKEL_2 │ │ │ │ -GF-X^P-POWERS │ │ │ │ SIMPNCT-SC-OR-CONST-P │ │ │ │ SIMPLIM%LIMIT │ │ │ │ ZN_LOG-IMPL │ │ │ │ SIMPGFACT │ │ │ │ TRIG-SUBST │ │ │ │ $TRUNCATE │ │ │ │ UNIQUE-IMPL │ │ │ │ @@ -232728,17 +232722,17 @@ │ │ │ │ 1FORMAT-ARGUMENTS │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE2 │ │ │ │ MRAT-NUMER │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/strmac.lisp │ │ │ │ MRAT-NUMER │ │ │ │ PROC-$TELLSIMPAFTER │ │ │ │ -SORT-POLES │ │ │ │ -COPY-GF-DATA │ │ │ │ COPY-EF-DATA │ │ │ │ +COPY-GF-DATA │ │ │ │ +SORT-POLES │ │ │ │ SIMP-LOG-GAMMA │ │ │ │ POISSIMP-IMPL │ │ │ │ POISTIMES-IMPL │ │ │ │ ADDBIGFLOAT │ │ │ │ TRY-LU-AND-CALL │ │ │ │ HYPGEO-EXEC │ │ │ │ HYPEREX0IS-A-POLE │ │ │ │ @@ -233464,16 +233458,16 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE2 │ │ │ │ POLY-TERMS │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/strmac.lisp │ │ │ │ POLY-TERMS │ │ │ │ MAKE-SWITCH-LISTFLOAT-NEWTON │ │ │ │ ASKSIGN-P-OR-N │ │ │ │ -EF-DATA-X^Q-POWERS │ │ │ │ BIG-FLOAT-ASIN │ │ │ │ +EF-DATA-X^Q-POWERS │ │ │ │ SP1ATRIGPSTRIM-TERMS │ │ │ │ TEX-MPLUS │ │ │ │ CONSTANTP-IMPL │ │ │ │ INITIALIZERSMOSTLY │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ @@ -233734,17 +233728,17 @@ │ │ │ │ OF-FORM-A*F^N+B │ │ │ │ TRP-INEQUALITY │ │ │ │ PP-INTIR1 │ │ │ │ MMACROEXPANSION-CHECK │ │ │ │ BIG-FLOAT-ACOS │ │ │ │ MATRIXHELPER │ │ │ │ PARSE-INTEGRAND │ │ │ │ -EF-DATA-FS-ORD │ │ │ │ -EF-DATA-ORD │ │ │ │ EVTILDEGLESS │ │ │ │ +EF-DATA-ORD │ │ │ │ +EF-DATA-FS-ORD │ │ │ │ GF-DATA-ORD │ │ │ │ GF-DATA-FS-ORD │ │ │ │ INTEGER-REPRESENTATION-P$TEXINITM2-EXP-TYPE-7 │ │ │ │ OFF-NEGATIVE-REAL-AXISP │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ @@ -233905,16 +233899,16 @@ │ │ │ │ 1FORMAT-CONTROL │ │ │ │ Extra argument ~s │ │ │ │ 1FORMAT-ARGUMENTS │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE2 │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/rzmac.lisp │ │ │ │ PARSE-$DO │ │ │ │ -EF-DATA-CARD │ │ │ │ MREAD-RAW │ │ │ │ +EF-DATA-CARD │ │ │ │ GF-DATA-CARD │ │ │ │ ZN_PRIMROOT-IMPLZN_PRIMROOT_P-IMPL │ │ │ │ CHECK-CALL-TO-$SPECINT │ │ │ │ TRP-$NOTEQUAL │ │ │ │ TRP-MNOTEQUAL │ │ │ │ PARSE-AZIMUTH │ │ │ │ WITH-COMPSPLT │ │ │ │ @@ -234289,17 +234283,17 @@ │ │ │ │ ,IGNORE2 │ │ │ │ SOLUTION-WINS │ │ │ │ SOLUTION │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/strmac.lisp │ │ │ │ SOLUTION-WINS │ │ │ │ PSDISEXTEND │ │ │ │ SP2EXPAND │ │ │ │ -EF-DATA-EXP │ │ │ │ SIMP-%AIRY_AI │ │ │ │ M2-C*X^2+B*X+A │ │ │ │ +EF-DATA-EXP │ │ │ │ GF-DATA-EXP │ │ │ │ SIMPLIM%EXPINTEGRAL_EI │ │ │ │ SIMPLIM%REALPARTSIMPLIM%IMAGPARTHAS-REPEAT │ │ │ │ MEMQARGSGAMMA-INCOMPLETE-LOWER-TF │ │ │ │ SIMP-%AIRY_BI │ │ │ │ REAL-BRANCH │ │ │ │ FACTPLUS1 │ │ │ │ @@ -234651,16 +234645,16 @@ │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,INTEGERP │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/clmacs.lisp │ │ │ │ SIMP-STIRLING1 │ │ │ │ MULTIPLEP │ │ │ │ -EF-DATA-FSX │ │ │ │ CONJUGATE-LI │ │ │ │ +EF-DATA-FSX │ │ │ │ GF-DATA-FSX │ │ │ │ HALFANGLE │ │ │ │ MULTINOMIAL_COEFF-IMPL │ │ │ │ SIMPNCT-CONSTANTP │ │ │ │ TRACE-HANDLER │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ @@ -236073,51 +236067,60 @@ │ │ │ │ PCL::MAXIMA::EF-DATA SLOT2 │ │ │ │ PCL::MAXIMA::GF-DATA SLOT2 │ │ │ │ PCL::MAXIMA::TSTACK-SLOT SLOT2 │ │ │ │ PCL::MAXIMA::MGENARRAY SLOT2 │ │ │ │ PCL::INTL::DOMAIN-ENTRY SLOT4 │ │ │ │ Introduction to Gentran maxima.info-3a-5Functions and Variables for Integrationgmaxima.info-1to Introduction to trigtoolsunctionmaxima.info-3es Identifierstionrmlisp │ │ │ │ Functions and Variables for engineering-formatawmaxima.info-3a.imaxima.info-2nd Functions and Variables for Expressionsnmaxima.info-1es Exponential Integralstprmaxima.info-1ld/Introduction to hompacknmaxima.info-3es Functions and Variables for pslqmaxima.info-3nteError Messages.imaxima.info-3ducmaxima.info-1ck-Introduction to Program Flowd Vamaxima.info-2slqFunctions and Variables for minpackima.imaxima.info-3a.iFunctions and Variables for File Input and Outputfo-2T_Bmaxima.info-1 VaIntroduction to Unitsdenmaxima.info-3I/uFunctions and Variables for augmented_lagrangianmaxima.info-2a.iFunctions and Variables for Bug Detection and Reportingnmaxima.info-1es maxima.info-2_lamaxima.info-2a.iStrings │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zrati.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/buildq.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesj.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zunhj.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zshch.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesi0.lispD/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/d9b1mp.lispA/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/fdump.lispSP/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dgamlm.lisp//build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dasyjy.lisp-/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dcsevl.lisp-/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dgamln.lispo/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zuchk.lispNI/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ -,*/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zuni2.lisp00/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesi.lisp00/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zbknu.lispME/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dgamma.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zuoik.lispE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbsi0e.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xerhlt.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zseri.lisp00binary-gcl/comm.o0000000binary-gcl/numerical/slatec.o000binary-gcl/numerical/slatec/zairy.o00100binary-gcl/numerical/slatec/zacai.oXIMA │ │ │ │ -binary-gcl/numerical/slatec/j4save.oRE │ │ │ │ -binary-gcl/numerical/f2cl-lib.o │ │ │ │ -binary-gcl/numerical/slatec/zkscl.o │ │ │ │ -binary-gcl/numerical/slatec/d9lgmc.oZ- │ │ │ │ -binary-gcl/numerical/slatec/dasyik.o │ │ │ │ -Z binary-gcl/numerical/slatec/zsqrt.o │ │ │ │ -binary-gcl/numerical/slatec/dbsi1e.oSUBVbinary-gcl/numerical/slatec/zasyi.oIFYA binary-gcl/numerical/slatec/xercnt.oQUOTbinary-gcl/numerical/slatec/xersve.o │ │ │ │ -,Sbinary-gcl/comm2.oNOEVALbinary-gcl/numerical/slatec/dbesj1.oALARbinary-gcl/numerical/slatec/zmlt.oO │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/d9b1mp.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/fdump.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dgamlm.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dasyjy.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dcsevl.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dgamln.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zuchk.lisp │ │ │ │ +,/build/reproducible-path/maxima-5.47.0/src/mlisp.lispnt /build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zuni2.lispOG/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbesi.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zbknu.lispQU/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dgamma.lispU/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zuoik.lispa /build/reproducible-path/maxima-5.47.0/src/numerical/slatec/dbsi0e.lispP/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/xerhlt.lisp0/build/reproducible-path/maxima-5.47.0/src/numerical/slatec/zseri.lisp00When false, all of the mapping functions such as 'map(, , │ │ │ │ + , ...)` (1) stop when they finish going down the shortest │ │ │ │ + if not all of the are of the same length and (2) │ │ │ │ + apply to [, , ...] if the are not all │ │ │ │ + the same type of object. When true, an error message is displayed │ │ │ │ + for the above two cases.000001binary-gcl/comm.oMPTYPd │ │ │ │ +binary-gcl/numerical/slatec.oF │ │ │ │ +binary-gcl/numerical/slatec/zairy.o00000binary-gcl/numerical/slatec/zacai.o00000binary-gcl/numerical/slatec/j4save.o0000binary-gcl/numerical/f2cl-lib.oUbinary-gcl/numerical/slatec/zkscl.oN-LISbinary-gcl/numerical/slatec/d9lgmc.o │ │ │ │ +,SAbinary-gcl/numerical/slatec/dasyik.oO │ │ │ │ +binary-gcl/numerical/slatec/zsqrt.o,SETQbinary-gcl/numerical/slatec/dbsi1e.o! │ │ │ │ +binary-gcl/numerical/slatec/zasyi.oZ. │ │ │ │ +binary-gcl/numerical/slatec/xercnt.oERR │ │ │ │ +binary-gcl/numerical/slatec/xersve.oETQ │ │ │ │ +binary-gcl/comm2.o,CONS binary-gcl/numerical/slatec/dbesj1.oRRAYbinary-gcl/numerical/slatec/zmlt.oQ │ │ │ │ binary-gcl/numerical/slatec/xgetua.o │ │ │ │ -MEVbinary-gcl/numerical/f2cl-package.o │ │ │ │ -$LISbinary-gcl/numerical/slatec/zmlri.o │ │ │ │ -Popbinary-gcl/numerical/slatec/xermsg.o,SETbinary-gcl/numerical/slatec/dlngam.o7 │ │ │ │ -binary-gcl/numerical/slatec/dbesj0.oLL │ │ │ │ -binary-gcl/numerical/slatec/zbuni.o │ │ │ │ -MSbinary-gcl/numerical/slatec/zabs.oE │ │ │ │ -MLbinary-gcl/numerical/slatec/zunik.o pop binary-gcl/numerical/slatec/dbesi1.o lisbinary-gcl/numerical/slatec/initds.oath/binary-gcl/numerical/slatec/d9b0mp.oDA │ │ │ │ -binary-gcl/numerical/slatec/xerprn.oE │ │ │ │ -/binary-gcl/numerical/slatec/zs1s2.oile14binary-gcl/numerical/slatec/zlog.oUOTE= │ │ │ │ -binary-gcl/numerical/slatec/zexp.oERRu │ │ │ │ -binary-gcl/numerical/slatec/zuni1.o00000binary-gcl/numerical/slatec/zdiv.o000000binary-gcl/numerical/slatec/djairy.o0000binary-gcl/numerical/slatec/zrati.o │ │ │ │ -,T binary-gcl/buildq.o │ │ │ │ -/MARbinary-gcl/numerical/slatec/dbesj.o#*000binary-gcl/mmacro.o00000binary-gcl/numerical/slatec/zunhj.o00000binary-gcl/numerical/slatec/zshch.o00000binary-gcl/numerical/slatec/dbesi0.o0000binary-gcl/numerical/slatec/d9b1mp.o0000binary-gcl/numerical/slatec/fdump.o00000binary-gcl/numerical/slatec/dgamlm.o0000binary-gcl/numerical/slatec/dasyjy.o /SIbinary-gcl/numerical/slatec/dcsevl.o0000binary-gcl/numerical/slatec/dgamln.o0000binary-gcl/numerical/slatec/zuchk.o00000binary-gcl/mlisp.o000001binary-gcl/numerical/slatec/zuni2.oMAXIMbinary-gcl/numerical/slatec/dbesi.o │ │ │ │ -prbinary-gcl/numerical/slatec/zbknu.oT │ │ │ │ -,binary-gcl/numerical/slatec/dgamma.o │ │ │ │ -$Pbinary-gcl/numerical/slatec/zuoik.oFUNCTbinary-gcl/numerical/slatec/dbsi0e.oR │ │ │ │ -binary-gcl/numerical/slatec/xerhlt.o-ERRbinary-gcl/numerical/slatec/zseri.o │ │ │ │ -If TRUE allows DIFF(X~Y,T) to work where ~ is defined in │ │ │ │ +,Sbinary-gcl/numerical/f2cl-package.oROGN binary-gcl/numerical/slatec/zmlri.o │ │ │ │ +binary-gcl/numerical/slatec/xermsg.o │ │ │ │ +$MAbinary-gcl/numerical/slatec/dlngam.oYP │ │ │ │ +binary-gcl/numerical/slatec/dbesj0.olistbinary-gcl/numerical/slatec/zbuni.o,LET │ │ │ │ +binary-gcl/numerical/slatec/zabs.o,CAR │ │ │ │ +binary-gcl/numerical/slatec/zunik.oRE │ │ │ │ + binary-gcl/numerical/slatec/dbesi1.o │ │ │ │ +,CObinary-gcl/numerical/slatec/initds.oOR │ │ │ │ +9binary-gcl/numerical/slatec/d9b0mp.oat ibinary-gcl/numerical/slatec/xerprn.od/rebinary-gcl/numerical/slatec/zs1s2.oomm.lbinary-gcl/numerical/slatec/zlog.oSETVV │ │ │ │ +binary-gcl/numerical/slatec/zexp.oUOTE! │ │ │ │ +binary-gcl/numerical/slatec/zuni1.o │ │ │ │ +,Abinary-gcl/numerical/slatec/zdiv.oROP8 │ │ │ │ +binary-gcl/numerical/slatec/djairy.o0000binary-gcl/numerical/slatec/zrati.o00000binary-gcl/buildq.o00000binary-gcl/numerical/slatec/dbesj.o00000binary-gcl/mmacro.o │ │ │ │ +/Mbinary-gcl/numerical/slatec/zunhj.o │ │ │ │ +,T binary-gcl/numerical/slatec/zshch.o00000binary-gcl/numerical/slatec/dbesi0.o0000binary-gcl/numerical/slatec/d9b1mp.o0000binary-gcl/numerical/slatec/fdump.o00) │ │ │ │ +binary-gcl/numerical/slatec/dgamlm.o0000binary-gcl/numerical/slatec/dasyjy.o0000binary-gcl/numerical/slatec/dcsevl.o0000binary-gcl/numerical/slatec/dgamln.oT │ │ │ │ +binary-gcl/numerical/slatec/zuchk.oRORJ │ │ │ │ +binary-gcl/mlisp.o000000binary-gcl/numerical/slatec/zuni2.o00000binary-gcl/numerical/slatec/dbesi.o00000binary-gcl/numerical/slatec/zbknu.oTE │ │ │ │ +binary-gcl/numerical/slatec/dgamma.oAMBDbinary-gcl/numerical/slatec/zuoik.o │ │ │ │ +COMbinary-gcl/numerical/slatec/dbsi0e.oUTPRbinary-gcl/numerical/slatec/xerhlt.o* │ │ │ │ +binary-gcl/numerical/slatec/zseri.o │ │ │ │ +If TRUE, messages about map/fullmap truncating on the shortest list │ │ │ │ +or if apply is being used are printed. must If TRUE allows DIFF(X~Y,T) to work where ~ is defined in │ │ │ │ SHARE;VECT where VECT_CROSS is set to TRUE.x/build/reproducible-path/maxima-5.47.0/doc/info/./ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/numerical/slatec/zrati.oSEbinary-gcl │ │ │ │ ,QUOTnumericalT │ │ │ │ -Sslatec │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/numerical/slatec/zdiv.o │ │ │ │ Ebinary-gcl │ │ │ │ ,CAnumericalR │ │ │ │ @@ -237295,15 +237298,15 @@ │ │ │ │ causing all pending operations to be flushed │ │ │ │ CLOSE-FORTRAN-IO │ │ │ │ ,MAPHASH │ │ │ │ ,FUNCTION │ │ │ │ ,STREAMP │ │ │ │ Closing unit ~A: ~A~% │ │ │ │ *LUN-HASH* │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/numerical/f2cl-lib.lispW │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/numerical/f2cl-lib.lisp │ │ │ │ F2CL-LIB │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,COMPLEX │ │ │ │ ,DOUBLE-FLOAT │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/numerical/f2cl-lib.lisp │ │ │ │ F2CL-LIB │ │ │ │ @@ -241698,15 +241701,14 @@ │ │ │ │ maxima.info-3 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ POSINTEGERSET │ │ │ │ ,INTEGERP │ │ │ │ INTLDGETTEXT │ │ │ │ ;assignment: '~:M must be a non-negative integer. Found: ~:M │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/mmacro.o │ │ │ │ -$DISPLACE │ │ │ │ must be one of: ~{~A~^, ~} │ │ │ │ Insufficient arguments when binding ~s │ │ │ │ Extra argument ~s │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ @@ -241847,15 +241849,15 @@ │ │ │ │ IGNORED │ │ │ │ SIMPMDEFMACRO │ │ │ │ MDEFMACRO │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mmacro.lisp │ │ │ │ MDEFMACRO │ │ │ │ macro definition: must have exactly two arguments; found: ~M │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ -macro definition: illegal definition: ~Mmacro definition: bad argument: ~M │ │ │ │ +macro definition: illegal definition: ~Mmacro definition: ~M occurs more than once in the parameter listMLEXPRP │ │ │ │ The GO tag ~s is not established. │ │ │ │ The GO tag ~s is missing. │ │ │ │ The GO tag ~s is missing. │ │ │ │ The GO tag ~s is not established. │ │ │ │ The GO tag ~s is not established. │ │ │ │ The GO tag ~s is missing. │ │ │ │ The GO tag ~s is not established. │ │ │ │ @@ -241940,15 +241942,15 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ $FLOAT1361 │ │ │ │ REST-ARGS1321 │ │ │ │ ,LIST*/ │ │ │ │ FLOAT-IMPL0 │ │ │ │ $FLOAT1361/ │ │ │ │ -$LISTP1055 │ │ │ │ +$OPTIONSET │ │ │ │ `ZTTZ#NNNNNN#Nf │ │ │ │ {rJ..!=;97531/) │ │ │ │ pia@--The tag ~s is undefined. │ │ │ │ The GO tag ~s is not established. │ │ │ │ The GO tag ~s is missing. │ │ │ │ The tag ~s is undefined. │ │ │ │ The GO tag ~s is not established. │ │ │ │ @@ -242299,15 +242301,15 @@ │ │ │ │ MSPECLIST │ │ │ │ BINDLIST │ │ │ │ BINDLIST │ │ │ │ ,RETURN-FROM │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ -$MAPPRINT │ │ │ │ +$REFCHECK │ │ │ │ Functions and Variables for descriptive statistics │ │ │ │ Functions for numerical solution of differential equations │ │ │ │ (-2147483647- 1)~a │ │ │ │ ~10,,,,,,'eG< │ │ │ │ /build/reproducible-path/maxima-5.47.0/debian/gcl27p.lI │ │ │ │ Functions and Variables for clebsch_gordanand ReFunctions and Variables for Matrices and Linear AlgebrabFunctions and Variables for contrib_odenmaxima.info-2es maxima.info-1andIntroduction to linearalgebra │ │ │ │ maxima.info-3 VaFunctions and Variables for finance-2ackmaxima.info-3tioFunctions and Variables for Plottingma.imaxima.info-1ionFunctions and Variables for rombergima.imaxima.info-3ionIntroduction to asympaotmaxima.info-2a.iFunctions and Variables for Elliptic Integralse maxima.info-1T_Bmaxima.info-1to Functions for Complex Numbersionmaxima.info-1es Introduction to operatingsystemimaxima.info-3a.iFunctions and Variables for Special Functionsa.imaxima.info-1ducPlotting Optionsmaxima.info-1a.iDefinitions for Peano mapsables maxima.info-3uncmaxima.info-3o │ │ │ │ @@ -243255,15 +243257,15 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ LISTP-IMPL- │ │ │ │ bjec/build/reproducible-path/maxima-5.47.0/src/comm.lispLnkT/build/reproducible-path/maxima-5.47.0/src/mlisp.lispt $SETVAL │ │ │ │ -$MAPERRORject (* │ │ │ │ +binary-gclect (* │ │ │ │ (obj/build/reproducible-path/maxima-5.47.0/cBELOW │ │ │ │ /etc/localtime │ │ │ │ sutf8_to_unicode │ │ │ │ maxima.info-3ETQCharactersRandommaxima.info-2 │ │ │ │ Functions and Variables for itensorctionpng_filemaxima.info-1ontPlotting Optionskummer_mmaxima.info-2C │ │ │ │ Functions and Variables for contrib_odecorthopoly_returns_intervalsctionmaxima.info-3es Functions and Variables for orthogonal polynomialsnctionresolvante_diedrale QUADmaxima.info-2^ │ │ │ │ Functions and Variables for Symmetriess remove_fundamental_unitsmaxima.info-3a.iFunctions and Variables for ezunits itentree_reducee_typmaxima.info-1a.iFunctions and Variables for Listsor drawtake_channelzeL │ │ │ │ @@ -243353,15 +243355,15 @@ │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for orthogonal polynomialsand Vamaxima.info-3iffDirectory operations │ │ │ │ maxima.info-3 │ │ │ │ Visualization with VTKs maxima.info-3l pFunctions and Variables for bodemaxima.info-2ratFunctions and Variables for Affineion wimaxima.info-2a.iArithmetic operatorsd Vamaxima.info-1odeIntroduction to atensornmaxima.info-2es Definitions for IFS fractals2 │ │ │ │ maxima.info-3eraFunctions for numerical solution of equationsor │ │ │ │ maxima.info-1 │ │ │ │ Assignment operatorsfracmaxima.info-1a.iPlotting Formatsmaxima.info-1al Functions and Variables for zeilberger │ │ │ │ -maxima.info-3eraIntroduction to fast Fourier transformtsmaxima.info-17H │ │ │ │ +maxima.info-3eraIntroduction to fast Fourier transformtsmaxima.info-16H │ │ │ │ Introduction to pytranslate zeilmaxima.info-3a.iIntroduction to solve_recommentsHIGH │ │ │ │ 1111Functions and Variables for picturesete_color <1>edhtml-maxima.info-2torFunctions and Variables for drawmean_normalctionmaxima.info-2es Normal Random Variable] │ │ │ │ maxima.info-3l/sVisualization with VTKLAquantile_noncentral_student_tf smaxima.info-2nctNoncentral Student's t Random Variableomnewline <1>yperbmaxima.info-3s00String Input and Output0risch4] │ │ │ │ maxima.info-1es Functions and Variables for Integrationeundiff] │ │ │ │ maxima.info-2a.iFunctions and Variables for itensora(4] │ │ │ │ var_student_t111maxima.info-2 VaStudent's t Random Variable00000zn_primrootima.imaxima.info-2ingFunctions and Variables for Number Theoryfo-1T │ │ │ │ #bessel_ymaxima.info-1es Bessel Functionsgnuplot_termbe_gmaxima.info-1a.iGnuplot Optionsnacsch4] │ │ │ │ @@ -243846,32 +243848,32 @@ │ │ │ │ %TRANSLATE-AND-EVAL-MACSYMA-EXPRESSION │ │ │ │ MDEFMACRO │ │ │ │ MDEFMACRO │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ -macro definition: ~M occurs more than once in the parameter list │ │ │ │ +macro definition: bad argument: ~MK │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ DISPLACE │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE- │ │ │ │ ,RPLACA-.. │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE/ │ │ │ │ ,RPLACD/00 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp@ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mmacro.lispM │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ EXPANSION │ │ │ │ MMACRO-DISPLACE │ │ │ │ DISPLACE │ │ │ │ EXPANSION │ │ │ │ EXPANSION │ │ │ │ EXPANSION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mmacro.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mmacro.lispN │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ EXPANSION │ │ │ │ MMACROEXPANSION-CHECK │ │ │ │ $MACROEXPANSION │ │ │ │ MMACROEXPANDED │ │ │ │ MMACRO-DISPLACE │ │ │ │ EXPANSION │ │ │ │ @@ -243883,15 +243885,15 @@ │ │ │ │ EXPANSION │ │ │ │ EXPANSION │ │ │ │ $DISPLACE │ │ │ │ MMACRO-DISPLACE │ │ │ │ EXPANSION │ │ │ │ INTLDGETTEXT │ │ │ │ 0warning: unrecognized value of 'macroexpansion'. │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mmacro.lispO │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mmacro.lispN │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ BADFUNCHK │ │ │ │ ,NUMBERP │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ @@ -243899,230 +243901,230 @@ │ │ │ │ an array │ │ │ │ .DGETTEXT │ │ │ │ a function │ │ │ │ .DGETTEXT │ │ │ │ 6apply: found ~M evaluates to ~M where ~A was expected. │ │ │ │ .DGETTEXT │ │ │ │ &apply: found ~M where ~A was expected. │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp~P │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ -Implementation for $INPARTN │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mlisp.lispE\ │ │ │ │ +Implementation for $INPARTH │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ AT-SUBSTP │ │ │ │ %DERIVATIVE │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ DUMMY-VARIABLE-OPERATORS │ │ │ │ ,FUNCTION │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm.lispP I │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm.lisp8 │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm.lispHJ\ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm.lispH}C │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/comm.lispHI\ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ -binary-gclN │ │ │ │ -Implementation for $ATOM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/comm.lisp` │ │ │ │ +binary-gclC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/binary-gcl/comm2.o │ │ │ │ ation with VTKV │ │ │ │ minimum_spanning_tree │ │ │ │ Functions and Variables for graphsD │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for Runtime Environment │ │ │ │ std_laplace │ │ │ │ maxima.info-2 │ │ │ │ Laplace Random Variable │ │ │ │ zlabel_rotate │ │ │ │ -maxima.info-2H[ │ │ │ │ -Functions and Variables for drawmaxnegexmaxima.info-1 │ │ │ │ +maxima.info-2"[ │ │ │ │ +Functions and Variables for drawmaxnegexmaxima.info-1fF │ │ │ │ Functions and Variables for SimplificationW │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for descriptive statistics\ │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for Runtime Environment │ │ │ │ -maxima.info-3 │ │ │ │ -String ProcessingQP │ │ │ │ +maxima.info-3yT │ │ │ │ +String ProcessingJP │ │ │ │ edge_partition[ │ │ │ │ maxima.info-3 │ │ │ │ Functions and Variables for graphsN │ │ │ │ -maxima.info-2[M │ │ │ │ +maxima.info-25M │ │ │ │ Functions and Variables for Program Flowdeclare_constvalueV │ │ │ │ maxima.info-3 │ │ │ │ Functions and Variables for ezunits │ │ │ │ elliptic_kc │ │ │ │ -maxima.info-1zP │ │ │ │ +maxima.info-1PP │ │ │ │ Functions and Variables for Elliptic IntegralsU │ │ │ │ parse_timedateA │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for Runtime Environment │ │ │ │ -symmetric │ │ │ │ +symmetric}T │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Simplification[ │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for Program Flowfactlim │ │ │ │ -maxima.info-1 │ │ │ │ +maxima.info-1W[ │ │ │ │ Combinatorial Functions │ │ │ │ truncated_icosahedron_graph │ │ │ │ maxima.info-3 │ │ │ │ Functions and Variables for graphsB │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for Number Theory │ │ │ │ -cdf_empirical6K │ │ │ │ -maxima.info-2 │ │ │ │ -Functions and Variables for descriptive statisticsA │ │ │ │ +cdf_empirical │ │ │ │ +maxima.info-2kT │ │ │ │ +Functions and Variables for descriptive statistics@ │ │ │ │ height <1> │ │ │ │ -maxima.info-3 │ │ │ │ +maxima.info-3,N │ │ │ │ Visualization with VTKH │ │ │ │ multiplicities │ │ │ │ -maxima.info-1,^ │ │ │ │ -Functions and Variables for Equations$Y │ │ │ │ +maxima.info-1(^ │ │ │ │ +Functions and Variables for Equations │ │ │ │ postsubscript │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Display │ │ │ │ -scaled_bessel_i1maxima.info-1-A │ │ │ │ -Bessel Functionsbigfloat_eps │ │ │ │ +scaled_bessel_i1maxima.info-1 │ │ │ │ +Bessel Functionsbigfloat_eps`.R │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Numbers │ │ │ │ orderless │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Expressions │ │ │ │ -maxima.info-2SV │ │ │ │ +maxima.info-2?V │ │ │ │ Functions and Variables for Rules and PatternsX │ │ │ │ -filename_mergeK │ │ │ │ +filename_mergeJ │ │ │ │ maxima.info-1 │ │ │ │ -Functions and Variables for File Input and OutputpR │ │ │ │ +Functions and Variables for File Input and OutputjR │ │ │ │ nonnegintegerpK │ │ │ │ -maxima.info-1~[ │ │ │ │ +maxima.info-1I[ │ │ │ │ Functions and Variables for Numbers │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for Matrices and Linear Algebra │ │ │ │ -gnuplot_default_term_command │ │ │ │ -maxima.info-1v_ │ │ │ │ +gnuplot_default_term_command8 │ │ │ │ +maxima.info-1]_ │ │ │ │ Gnuplot Options │ │ │ │ -maxima.info-2*A │ │ │ │ +maxima.info-2 │ │ │ │ Functions and Variables for itensor │ │ │ │ maxima.info-3 │ │ │ │ Functions and Variables for finance │ │ │ │ matrix_size │ │ │ │ -maxima.info-3'U │ │ │ │ -Functions and Variables for linearalgebra1K │ │ │ │ -odd_girth │ │ │ │ -maxima.info-3*A │ │ │ │ +maxima.info-3 │ │ │ │ +Functions and Variables for linearalgebra │ │ │ │ +odd_girth,N │ │ │ │ +maxima.info-3 │ │ │ │ Functions and Variables for graphs[ │ │ │ │ min_vertex_cutR │ │ │ │ maxima.info-3 │ │ │ │ Functions and Variables for graphsS │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Expressions │ │ │ │ usefortcomplexC │ │ │ │ maxima.info-3 │ │ │ │ Gentran Option Variablesgr2dxn\ │ │ │ │ -maxima.info-2 │ │ │ │ +maxima.info-2UD │ │ │ │ Functions and Variables for drawpdf_laplace │ │ │ │ maxima.info-2 │ │ │ │ Laplace Random Variable │ │ │ │ kurtosis_noncentral_student_t │ │ │ │ -maxima.info-2 │ │ │ │ +maxima.info-2wT │ │ │ │ Noncentral Student's t Random Variable^ │ │ │ │ maxima.info-3 │ │ │ │ Visualization with VTKJ │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Command Linehead_length <1> │ │ │ │ -maxima.info-3 │ │ │ │ +maxima.info-3gT │ │ │ │ Functions and Variables for graphs │ │ │ │ tr_function_call_defaultmaxima.info-2 │ │ │ │ Functions and Variables for Function Definition │ │ │ │ guess_exact_value │ │ │ │ -maxima.info-3maxima.info-1FV │ │ │ │ +nary <1>maxima.info-13V │ │ │ │ User defined operatorsD │ │ │ │ -bimetricmaxima.info-2)A │ │ │ │ +bimetricmaxima.info-2 │ │ │ │ Functions and Variables for ctensor │ │ │ │ -gnuplot_file_name%U │ │ │ │ +gnuplot_file_name │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for drawcontour │ │ │ │ -maxima.info-2 │ │ │ │ +maxima.info-2] │ │ │ │ Functions and Variables for drawtruncn\ │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for SeriesT │ │ │ │ %e_to_numlog │ │ │ │ maxima.info-1 │ │ │ │ Root Exponential and Logarithmic Functions │ │ │ │ maxima.info-2 │ │ │ │ -Functions and Variables for Number Theory{[ │ │ │ │ +Functions and Variables for Number TheoryF[ │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for ctensor │ │ │ │ -maxima.info-3'J │ │ │ │ +maxima.info-3&J │ │ │ │ Functions and Variables for linearalgebra │ │ │ │ expintrep │ │ │ │ maxima.info-1 │ │ │ │ -Exponential Integrals │ │ │ │ +Exponential IntegralspT │ │ │ │ mean_negative_binomialM │ │ │ │ maxima.info-2 │ │ │ │ -Negative Binomial Random Variable0A │ │ │ │ +Negative Binomial Random Variable │ │ │ │ maxima.info-2 │ │ │ │ -Functions and Variables for drawdotconstrules │ │ │ │ +Functions and Variables for drawdotconstrules}\ │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for Matrices and Linear Algebra │ │ │ │ quantile_fT │ │ │ │ maxima.info-2 │ │ │ │ F Random Variable │ │ │ │ -trace_options │ │ │ │ +trace_optionsvQ │ │ │ │ maxima.info-2 │ │ │ │ -Functions and Variables for Debugging │ │ │ │ +Functions and Variables for DebuggingiT │ │ │ │ use_fast_arrays │ │ │ │ -maxima.info-1 │ │ │ │ +maxima.info-1kT │ │ │ │ Functions and Variables for ArraysB │ │ │ │ sierpinskimap │ │ │ │ -maxima.info-3PK │ │ │ │ +maxima.info-3 │ │ │ │ Definitions for Peano mapsC │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for itensor │ │ │ │ -constantpl_ │ │ │ │ -maxima.info-1-^ │ │ │ │ +constantpk_ │ │ │ │ +maxima.info-1)^ │ │ │ │ Functions and Variables for PropertiesD │ │ │ │ increasingW │ │ │ │ -maxima.info-1[R │ │ │ │ +maxima.info-1JR │ │ │ │ Functions and Variables for Properties\ │ │ │ │ -maxima.info-3 │ │ │ │ +maxima.info-3R[ │ │ │ │ Functions and Variables for linearalgebra │ │ │ │ partswitchT │ │ │ │ maxima.info-1 │ │ │ │ Functions and Variables for Expressions │ │ │ │ ssubstfirst │ │ │ │ -maxima.info-3BK │ │ │ │ +maxima.info-3 │ │ │ │ String Processing │ │ │ │ /usr/bin/gcc │ │ │ │ /usr/bin/gcc │ │ │ │ 000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ #*00000000000000000000000000000000000000011111110100000000000000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ #*00000000000000000000000000000000000000011111110100000000000000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ #*00000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000010000000000) │ │ │ │ @@ -245473,17 +245475,16 @@ │ │ │ │ ,RETURN-FROM │ │ │ │ ,RETURN-FROM │ │ │ │ MUNBIND- │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mlisp.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ $DENOM1292 │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/comm.lisp │ │ │ │ -$OPTIONSET │ │ │ │ -$REFCHECK │ │ │ │ -binary-gcl │ │ │ │ +$LISTP1055 │ │ │ │ +$DISPLACE │ │ │ │ Functions and Variables for lapackables Introduction to ezunitstmaxima.info-3a.iFunctions and Variables for stirlinglapamaxima.info-3a.iGentran Evaluation Formsmaxima.info-3a.iIntroduction to String Processingor stirmaxima.info-3a.iFunctions and Variables for Setsmaxima.info-2 │ │ │ │ Functions and Variables for graphs │ │ │ │ maxima.info-3 │ │ │ │ maxima.info-2 VaFunctions and Variables for alt-displaynmaxima.info-2es Functions and Variables for opsubstima.imaxima.info-3ionFunctions and Variables for itensorima.imaxima.info-2ionIntroduction to Rules and Patternsxima.imaxima.info-2ionmaxima.info-1es maxima.info-3 │ │ │ │ maxima.info-2 │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/numerical/f2cl-lib.o │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/numerical/f2cl-lib.lisp │ │ │ │ @@ -264528,15 +264529,14 @@ │ │ │ │ SETF1316 │ │ │ │ ,DECLARE │ │ │ │ ,DYNAMIC-EXTENT. │ │ │ │ ,RETURN-FROM │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/simp.lisp │ │ │ │ $LOGNEGINT │ │ │ │ $DOMXPLUS │ │ │ │ -$DOMXTIMES │ │ │ │ Implementation for $EXPAND │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ RESIMPLIFY │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/simp.lisp │ │ │ │ @@ -264612,14 +264612,15 @@ │ │ │ │ SIMPARGS │ │ │ │ ,SYMBOLP │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/simp.lisp │ │ │ │ $GRINDSWITCH │ │ │ │ DERIVSIMP │ │ │ │ $DOMXEXPT │ │ │ │ +$DOMXTIMES │ │ │ │ $DISTRIBUTE_OVER$DOSCMXPLUS │ │ │ │ $MX0SIMP$LIMITDOMAIN │ │ │ │ MSIMPIND │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SRATSIMP │ │ │ │ SIMPLIFYA │ │ │ │ $RATSIMP │ │ │ │ @@ -265735,15 +265736,15 @@ │ │ │ │ binary-gcl/numerical/slatec/dqpsrt.o │ │ │ │ binary-gcl/numerical/slatec/dqagpe.o │ │ │ │ binary-gcl/numerical/slatec/dyairy.o │ │ │ │ binary-gcl/numerical/slatec/dbesk.o │ │ │ │ binary-gcl/numerical/slatec/dqagie.o │ │ │ │ binary-gcl/numerical/slatec/dbesy0.o │ │ │ │ *DEBUG-QUADPACK*Set to non-NIL to enable printing of the error object when the │ │ │ │ - Slatec routines throw an error., │ │ │ │ + Slatec routines throw an error.E │ │ │ │ If T, functions are distributed over bags. │ │ │ │ Causes SCALAR + MATRIX to return a matrix answer. This switch │ │ │ │ is not subsumed under DOALLMXOPS. │ │ │ │ maxima.info-3parFunctions and Variables for financend Vamon2schuror Setsmaxima.info-2a.iFunctions and Variables for Symmetriesawlgtreillis │ │ │ │ maxima.info-2 │ │ │ │ Functions and Variables for Symmetries │ │ │ │ maxima.info-1a.iFunctions and Variables for Simplification │ │ │ │ @@ -285534,15 +285535,15 @@ │ │ │ │ SKIP-EXPONENT-CHECK-P │ │ │ │ DISPLAY_KNOWN_BUGS │ │ │ │ BATCH-OR-DEMO-FLAG │ │ │ │ AUTOLOADING-P │ │ │ │ ONE-SHOTBATCH │ │ │ │ SHOW-ALLbinary-gcl │ │ │ │ binary-gcl/numeric.o │ │ │ │ -Complex bigfloatP │ │ │ │ +Complex bigfloat │ │ │ │ Basic class, like CL's NUMBER type │ │ │ │ Convert RE to a BIGFLOAT. If IM is given, return a COMPLEX-BIGFLOAT │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/numeric.o │ │ │ │ binary-gcl │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/float.o │ │ │ │ Implementation for $SCONCAT │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ @@ -316376,15 +316377,59 @@ │ │ │ │ #*00000000000000000000111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ -..SLOT-UNBOUND.. │ │ │ │ -..SLOT-UNBOUND.. │ │ │ │ SLOT-ACCESSOR-NAMECOMMON-LISP REAL slot READER │ │ │ │ <~&~S is a ~D-bit BIGFLOAT with mantissa ~D and exponent ~D~% │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/numeric.lisp │ │ │ │ (FAST-METHOD DESCRIBE-OBJECT (BIGFLOAT-IMPL:BIGFLOAT T)) │ │ │ │ -Prompt symbol of the demo function, playback, and the Maxima break loop.Implementation for $DEBUGMODE │ │ │ │ +Prompt symbol of the demo function, playback, and the Maxima break loop.Implementation for $DEMOIVRE │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +Implementation for $DEMOIVRE │ │ │ │ +DEMOIVRE-IMPL │ │ │ │ + $DEMOIVRE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ + $DEMOIVRE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$EXPONENTIALIZE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$EXPONENTIALIZE │ │ │ │ +DEMOIVRE │ │ │ │ +RECUR-APPLY │ │ │ │ +,FUNCTION │ │ │ │ + $DEMOIVRE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/csimp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$DEMOIVRE10 │ │ │ │ +REST-ARGS3 │ │ │ │ +,LIST*/ │ │ │ │ + $DEMOIVRE │ │ │ │ +DEMOIVRE-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/csimp.lisp │ │ │ │ +$DEMOIVRE10 │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-2 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ + $DEMOIVRE │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ + $DEMOIVRE │ │ │ │ +,FUNCTION │ │ │ │ +DEMOIVRE-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/csimp.lisp │ │ │ │ +Implementation for $DEBUGMODE │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ASSIGN-VAR │ │ │ │ DEBUGMODE1 │ │ │ │ ASSIGN-VAR │ │ │ │ #Must be one of false, true, or lisp │ │ │ │ *MDEBUG* │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/suprv1.lisp │ │ │ │ @@ -316427,58 +316472,14 @@ │ │ │ │ DEBUGMODE-IMPL- │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/suprv1.lisp │ │ │ │ When 'debugmode' is 'true', Maxima will start the Maxima debugger │ │ │ │ when a Maxima error occurs. │ │ │ │ When 'debugmode' is 'lisp', Maxima will start the Lisp debugger when │ │ │ │ a Maxima error occurs. │ │ │ │ In either case, enabling 'debugmode' will not catch Lisp errors. │ │ │ │ -Implementation for $DEMOIVRE │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $DEMOIVRE │ │ │ │ -DEMOIVRE-IMPL │ │ │ │ - $DEMOIVRE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ - $DEMOIVRE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$EXPONENTIALIZE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$EXPONENTIALIZE │ │ │ │ -DEMOIVRE │ │ │ │ -RECUR-APPLY │ │ │ │ -,FUNCTION │ │ │ │ - $DEMOIVRE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/csimp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$DEMOIVRE10 │ │ │ │ -REST-ARGS3 │ │ │ │ -,LIST*/ │ │ │ │ - $DEMOIVRE │ │ │ │ -DEMOIVRE-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/csimp.lisp │ │ │ │ -$DEMOIVRE10 │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-2 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ - $DEMOIVRE │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ - $DEMOIVRE │ │ │ │ -,FUNCTION │ │ │ │ -DEMOIVRE-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/csimp.lisp │ │ │ │ *MAX-CF-ITERATIONS* │ │ │ │ Max number of iterations allowed when evaluating the continued │ │ │ │ fraction. When this is reached, we assume that the continued │ │ │ │ fraction did not converge. │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ REMVALUE │ │ │ │ ,SYMBOLP │ │ │ │ @@ -335565,20 +335566,19 @@ │ │ │ │ SAFE-GET │ │ │ │ IMPLIED-QUOTEP │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/transl.lisp │ │ │ │ \mathbf{done} │ │ │ │ Where the warning and other comments goes. │ │ │ │ $POLLARD_PM1_LIMIT │ │ │ │ Limit for pollard-p1 factorization depth. │ │ │ │ -if T it pushes `backtrace' and `trace' │ │ │ │ -$FACTORS_ONLY │ │ │ │ -Return a list of factors only. │ │ │ │ TR-UNIQUE │ │ │ │ this is just a unque object used for random purposes, │ │ │ │ such as the second (file end) argument of READ. │ │ │ │ +$FACTORS_ONLY │ │ │ │ +Return a list of factors only. │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,&OPTIONAL │ │ │ │ PUNT-TO-MEVAL │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/transl.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ @@ -336036,32 +336036,14 @@ │ │ │ │ ,FUNCTION │ │ │ │ ,FUNCTION │ │ │ │ ARGSFREEOFP │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/nrat4.lisp │ │ │ │ binary-gcl │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/transf.o │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ - MQUOTIENT │ │ │ │ - TRANSLATE │ │ │ │ - TRANSLATE │ │ │ │ -*UNION-MODE │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ - $TR_NUMER │ │ │ │ - $RATIONAL │ │ │ │ -,FUNCTION │ │ │ │ - $RATIONAL │ │ │ │ -RREMAINDER │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/troper.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -TEX-PREFIX │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mactex.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ CAN-BRANCH-P │ │ │ │ TRANSLATE-WITH-FLONUM-OP │ │ │ │ TRANSLATE │ │ │ │ LISP-FUNCTION │ │ │ │ ,GETHASH │ │ │ │ *FLONUM-OP* │ │ │ │ LISP-FUNCTION │ │ │ │ @@ -336073,48 +336055,63 @@ │ │ │ │ SIMPLIFY │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/transf.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ TRANSLATE-WITH-FLONUM-OP │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/transf.lisp │ │ │ │ -{\rm atanh}\; │ │ │ │ -{\rm sech}\; │ │ │ │ -{\rm asech}\; │ │ │ │ +\arcsin │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +TEX-PREFIX │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mactex.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/binary-gcl/trigi.o │ │ │ │ +\arctan \sec │ │ │ │ {\rm arcsec}\; │ │ │ │ -\arctan /build/reproducible-path/maxima-5.47.0/src/binary-gcl/trigi.o │ │ │ │ -\arcsin \csc │ │ │ │ {\rm arccsc}\; │ │ │ │ {\rm arccot}\; │ │ │ │ {\rm asinh}\; │ │ │ │ {\rm acosh}\; │ │ │ │ +{\rm atanh}\; │ │ │ │ +{\rm sech}\; │ │ │ │ +{\rm asech}\; │ │ │ │ {\rm csch}\; │ │ │ │ {\rm acsch}\; │ │ │ │ {\rm acoth}\; │ │ │ │ \arccos maxima │ │ │ │ ~A: argument ~:M isn't in the domain of ~A. │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -MAXIMA-BRANCH-ASIN │ │ │ │ -,REALPART │ │ │ │ -,IMAGPART │ │ │ │ -,COMPLEX │ │ │ │ -3.141592653589793) │ │ │ │ +DOMAIN-ERROR │ │ │ │ +INTLDGETTEXT │ │ │ │ ++~A: argument ~:M isn't in the domain of ~A. │ │ │ │ +COMPLEXIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,LAMBDA │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +,TAGBODY │ │ │ │ +SYSTEM*HANDLER-CLUSTERS* │ │ │ │ +/*HANDLER-CLUSTERS* │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/*HANDLER-CLUSTERS* │ │ │ │ +,RETURN-FROM- │ │ │ │ +,RETURN-FROM- │ │ │ │ + ,CONDITION. │ │ │ │ + ,CONDITION │ │ │ │ +DOMAIN-ERROR │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ COMMON-LISPDECLARE │ │ │ │ .OPTIMIZE │ │ │ │ .LAMBDA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -DOMAIN-ERROR │ │ │ │ -INTLDGETTEXT │ │ │ │ -+~A: argument ~:M isn't in the domain of ~A. │ │ │ │ -COMPLEXIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,TAGBODY │ │ │ │ SYSTEM*HANDLER-CLUSTERS* │ │ │ │ @@ -336310,36 +336307,40 @@ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ COMMON-LISPDECLARE │ │ │ │ .OPTIMIZE │ │ │ │ .LAMBDA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,LAMBDA │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -,TAGBODY │ │ │ │ -SYSTEM*HANDLER-CLUSTERS* │ │ │ │ -/*HANDLER-CLUSTERS* │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/*HANDLER-CLUSTERS* │ │ │ │ -,RETURN-FROM- │ │ │ │ -,RETURN-FROM- │ │ │ │ - ,CONDITION. │ │ │ │ - ,CONDITION │ │ │ │ -DOMAIN-ERROR │ │ │ │ +MAXIMA-BRANCH-ASIN │ │ │ │ +,REALPART │ │ │ │ +,IMAGPART │ │ │ │ +,COMPLEX │ │ │ │ +3.141592653589793) │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MAXIMA-BRANCH-ATANH │ │ │ │ ,REALPART │ │ │ │ ,IMAGPART │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ + MQUOTIENT │ │ │ │ + TRANSLATE │ │ │ │ + TRANSLATE │ │ │ │ +*UNION-MODE │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ + $TR_NUMER │ │ │ │ + $RATIONAL │ │ │ │ +,FUNCTION │ │ │ │ + $RATIONAL │ │ │ │ +RREMAINDER │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/troper.lisp │ │ │ │ $TR_FLOAT_CAN_BRANCH_COMPLEX │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ TRANSLATE-WITH-FLONUM-OP │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/transf.lisp │ │ │ │ Implementation for $RATSIMP │ │ │ │ @@ -339488,28 +339489,24 @@ │ │ │ │ dassignment: cannot assign to let_rule_packages.~%assignment: call 'let' to create let rule packages. │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/nisimp.lisp │ │ │ │ $TR_OPTIMIZE_MAX_LOOP │ │ │ │ The maximum number of times the macro-expansion and optimization │ │ │ │ pass of the translator will loop in considering a form. │ │ │ │ This is to catch macro expansion errors, and non-terminating │ │ │ │ optimization properties. │ │ │ │ - if in debug mode `warning's signaled go to lisp break loops │ │ │ │ $ECM_LIMIT │ │ │ │ Starting smootheness limit for ecm method. │ │ │ │ $ECM_MAX_LIMIT │ │ │ │ Maximum smootheness for ecm method. │ │ │ │ -set to T if abortion is requested by any of the │ │ │ │ - sub-parts of the translation. A *THROW would be better, although it │ │ │ │ - wouldn't cause the rest of the translation to continue, which may │ │ │ │ - be useful in translation for MAXIMA-ERROR checking. │ │ │ │ $TR_WARN_MODE │ │ │ │ Warn when variables are assigned values out of their mode. │ │ │ │ TR-LAMBDA-PUNT-ASSIGNS │ │ │ │ Kludge argument to `tr-lambda' due to lack of keyword argument passing │ │ │ │ Warning State variable │ │ │ │ +if T it pushes `backtrace' and `trace' │ │ │ │ FACTORRESIMP │ │ │ │ If `t' resimplifies factor(x-y) to x-y │ │ │ │ $MODE_CHECKP │ │ │ │ if true, modedeclare checks the modes of bound variables. │ │ │ │ $RADSUBSTFLAG │ │ │ │ `radsubstflag' `t' makes `ratsubs' call `radcan' when it appears useful │ │ │ │ *RETURNS* │ │ │ │ @@ -339576,14 +339573,18 @@ │ │ │ │ assign property which must be called to bind and unbind the variable │ │ │ │ whenever it is `lambda' bound. │ │ │ │ $TR_TRUE_NAME_OF_FILE_BEING_TRANSLATED │ │ │ │ This is set by TRANSLATE_FILE for use by user macros │ │ │ │ which want to know the name of the source file. │ │ │ │ $POLLARD_RHO_LIMIT │ │ │ │ Limit for pollard-rho factorization depth. │ │ │ │ +set to T if abortion is requested by any of the │ │ │ │ + sub-parts of the translation. A *THROW would be better, although it │ │ │ │ + wouldn't cause the rest of the translation to continue, which may │ │ │ │ + be useful in translation for MAXIMA-ERROR checking. │ │ │ │ $POLLARD_RHO_LIMIT_STEP │ │ │ │ Step for pollard-rho factorization limit. │ │ │ │ $TR_EXPONENT │ │ │ │ If True it allows translation of x^n to generate (expt $x $n) if $n is fixnum and $x is fixnum, or number │ │ │ │ $POLLARD_RHO_TESTS │ │ │ │ Number of pollard-rho rounds. │ │ │ │ $POLLARD_PM1_TESTS │ │ │ │ @@ -339630,14 +339631,15 @@ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mactex.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/ifactor.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trutil.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/ratout.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/lesfac.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trmode.lisp │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/rat3e.lisp │ │ │ │ + if in debug mode `warning's signaled go to lisp break loops │ │ │ │ Warning State variable │ │ │ │ $ECM_LIMIT_DELTAIncrease smoothness limit for ecm method after each round. │ │ │ │ if true, modedeclare calls error. │ │ │ │ binary-gcl/evalw.o │ │ │ │ binary-gcl/result.o │ │ │ │ binary-gcl/fcall.o │ │ │ │ binary-gcl/nrat4.o │ │ │ │ @@ -357959,71 +357961,14 @@ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ REFLECTION-RULE │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ EVEN-FUNCTION-REFLECT │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,LAMBDA │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -,TAGBODY │ │ │ │ -SYSTEM*HANDLER-CLUSTERS* │ │ │ │ -/*HANDLER-CLUSTERS* │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/*HANDLER-CLUSTERS* │ │ │ │ -,RETURN-FROM- │ │ │ │ -,RETURN-FROM- │ │ │ │ - ,CONDITION. │ │ │ │ - ,CONDITION │ │ │ │ -DOMAIN-ERROR │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SIGN-MINMAX │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY! │ │ │ │ -,RETURN-FROM │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,LAMBDA │ │ │ │ -SIGN-MINMAX │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,LAMBDA │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -,TAGBODY │ │ │ │ -SYSTEM*HANDLER-CLUSTERS* │ │ │ │ -/*HANDLER-CLUSTERS* │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/*HANDLER-CLUSTERS* │ │ │ │ -,RETURN-FROM- │ │ │ │ -,RETURN-FROM- │ │ │ │ - ,CONDITION. │ │ │ │ - ,CONDITION │ │ │ │ -DOMAIN-ERROR │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/hayat.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ EXPTAN-FUNS │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ @@ -358411,147 +358356,129 @@ │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -UNUSED-88 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%ACOTH │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -COND265 │ │ │ │ -FLONUM-EVAL │ │ │ │ -BIG-FLOAT-EVAL │ │ │ │ - TAYLORIZE │ │ │ │ -$%PIARGS │ │ │ │ -DOMAIN-ERROR │ │ │ │ -$%IARGS │ │ │ │ - MULTIPLEP │ │ │ │ - SIMPLIFYA │ │ │ │ -$TRIGINVERSES │ │ │ │ -$LOGARC │ │ │ │ -APPLY-REFLECTION-SIMP │ │ │ │ - $TRIGSIGN │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -EXPCOT-FUNS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SIGN-MINMAX │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,TAGBODY │ │ │ │ +,TAGBODY! │ │ │ │ ,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hayat.lisp │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -INTEGRATE-COTH │ │ │ │ -LOG-OR-LOGABS │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/sin.lisp │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,LAMBDA │ │ │ │ +SIGN-MINMAX │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,LAMBDA │ │ │ │ +SIGN-MINMAX │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -UNUSED-13 │ │ │ │ +UNUSED-0 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE- │ │ │ │ -SIMP-%COTH │ │ │ │ +SIMP-%SINH │ │ │ │ ARG-COUNT-CHECK │ │ │ │ SIMPCHECK │ │ │ │ %%SIMPFLAG │ │ │ │ COND265 │ │ │ │ FLONUM-EVAL │ │ │ │ BIG-FLOAT-EVAL │ │ │ │ TAYLORIZE │ │ │ │ $%PIARGS │ │ │ │ -DOMAIN-ERROR │ │ │ │ $%IARGS │ │ │ │ MULTIPLEP │ │ │ │ SIMPLIFYA │ │ │ │ $TRIGINVERSES │ │ │ │ $TRIGEXPAND │ │ │ │ TRIGEXPAND │ │ │ │ $EXPONENTIALIZE │ │ │ │ EXPONENTIALIZE │ │ │ │ $HALFANGLES │ │ │ │ HALFANGLE │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -INTEGRATE-CSCH │ │ │ │ -LOG-OR-LOGABS │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/sin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -UNUSED-19 │ │ │ │ +UNUSED-1 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE- │ │ │ │ -SIMP-%CSCH │ │ │ │ +SIMP-%COSH │ │ │ │ ARG-COUNT-CHECK │ │ │ │ SIMPCHECK │ │ │ │ %%SIMPFLAG │ │ │ │ COND265 │ │ │ │ FLONUM-EVAL │ │ │ │ BIG-FLOAT-EVAL │ │ │ │ TAYLORIZE │ │ │ │ $%PIARGS │ │ │ │ -DOMAIN-ERROR │ │ │ │ $%IARGS │ │ │ │ MULTIPLEP │ │ │ │ SIMPLIFYA │ │ │ │ $TRIGINVERSES │ │ │ │ + SQRT1+X^2 │ │ │ │ $TRIGEXPAND │ │ │ │ TRIGEXPAND │ │ │ │ $EXPONENTIALIZE │ │ │ │ EXPONENTIALIZE │ │ │ │ $HALFANGLES │ │ │ │ HALFANGLE │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -UNUSED-94 │ │ │ │ +UNUSED-7 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE- │ │ │ │ -SIMP-%ACSCH │ │ │ │ +SIMP-%TANH │ │ │ │ ARG-COUNT-CHECK │ │ │ │ SIMPCHECK │ │ │ │ %%SIMPFLAG │ │ │ │ COND265 │ │ │ │ FLONUM-EVAL │ │ │ │ BIG-FLOAT-EVAL │ │ │ │ TAYLORIZE │ │ │ │ $%PIARGS │ │ │ │ -DOMAIN-ERROR │ │ │ │ $%IARGS │ │ │ │ MULTIPLEP │ │ │ │ SIMPLIFYA │ │ │ │ $TRIGINVERSES │ │ │ │ -$LOGARC │ │ │ │ + SQRT1+X^2 │ │ │ │ +$TRIGEXPAND │ │ │ │ +TRIGEXPAND │ │ │ │ +$EXPONENTIALIZE │ │ │ │ +EXPONENTIALIZE │ │ │ │ +$HALFANGLES │ │ │ │ + HALFANGLE │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ @@ -358560,95 +358487,175 @@ │ │ │ │ ,TAGBODY │ │ │ │ SYSTEM*HANDLER-CLUSTERS* │ │ │ │ /*HANDLER-CLUSTERS* │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ /*HANDLER-CLUSTERS* │ │ │ │ ,RETURN-FROM- │ │ │ │ -MAXIMA-BRANCH-ATANH │ │ │ │ ,RETURN-FROM- │ │ │ │ ,CONDITION. │ │ │ │ ,CONDITION │ │ │ │ DOMAIN-ERROR │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +MMINUSP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +EXPCOT-FUNS │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,TAGBODY │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hayat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +INTEGRATE-COTH │ │ │ │ +LOG-OR-LOGABS │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/sin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -UNUSED-58 │ │ │ │ +UNUSED-13 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE- │ │ │ │ -SIMP-%ACSC │ │ │ │ +SIMP-%COTH │ │ │ │ ARG-COUNT-CHECK │ │ │ │ SIMPCHECK │ │ │ │ %%SIMPFLAG │ │ │ │ COND265 │ │ │ │ FLONUM-EVAL │ │ │ │ BIG-FLOAT-EVAL │ │ │ │ TAYLORIZE │ │ │ │ -$%PIARGS │ │ │ │ +$%PIARGS │ │ │ │ +DOMAIN-ERROR │ │ │ │ +$%IARGS │ │ │ │ + MULTIPLEP │ │ │ │ + SIMPLIFYA │ │ │ │ +$TRIGINVERSES │ │ │ │ +$TRIGEXPAND │ │ │ │ +TRIGEXPAND │ │ │ │ +$EXPONENTIALIZE │ │ │ │ +EXPONENTIALIZE │ │ │ │ +$HALFANGLES │ │ │ │ + HALFANGLE │ │ │ │ +APPLY-REFLECTION-SIMP │ │ │ │ + $TRIGSIGN │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-88 │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%ACOTH │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +COND265 │ │ │ │ +FLONUM-EVAL │ │ │ │ +BIG-FLOAT-EVAL │ │ │ │ + TAYLORIZE │ │ │ │ +$%PIARGS │ │ │ │ +DOMAIN-ERROR │ │ │ │ $%IARGS │ │ │ │ MULTIPLEP │ │ │ │ SIMPLIFYA │ │ │ │ -$CONSTANTP │ │ │ │ -MFUNCALL │ │ │ │ $TRIGINVERSES │ │ │ │ $LOGARC │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -INTEGRATE-CSC │ │ │ │ +INTEGRATE-CSCH │ │ │ │ LOG-OR-LOGABS │ │ │ │ SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/sin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -UNUSED-96 │ │ │ │ +UNUSED-19 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE- │ │ │ │ - SIMP-%CSC │ │ │ │ +SIMP-%CSCH │ │ │ │ ARG-COUNT-CHECK │ │ │ │ SIMPCHECK │ │ │ │ %%SIMPFLAG │ │ │ │ COND265 │ │ │ │ FLONUM-EVAL │ │ │ │ BIG-FLOAT-EVAL │ │ │ │ TAYLORIZE │ │ │ │ -$%PIARGS │ │ │ │ +$%PIARGS │ │ │ │ DOMAIN-ERROR │ │ │ │ -HAS-CONST-OR-INT-TERM │ │ │ │ -%PIARGS-CSC/SEC │ │ │ │ $%IARGS │ │ │ │ MULTIPLEP │ │ │ │ SIMPLIFYA │ │ │ │ $TRIGINVERSES │ │ │ │ - SQRT1-X^2 │ │ │ │ - SQRT1+X^2 │ │ │ │ - SQRT1+X^2 │ │ │ │ - SQRTX^2-1 │ │ │ │ -SQ-SUMSQ │ │ │ │ $TRIGEXPAND │ │ │ │ TRIGEXPAND │ │ │ │ $EXPONENTIALIZE │ │ │ │ EXPONENTIALIZE │ │ │ │ $HALFANGLES │ │ │ │ HALFANGLE │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-94 │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%ACSCH │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +COND265 │ │ │ │ +FLONUM-EVAL │ │ │ │ +BIG-FLOAT-EVAL │ │ │ │ + TAYLORIZE │ │ │ │ +$%PIARGS │ │ │ │ +DOMAIN-ERROR │ │ │ │ +$%IARGS │ │ │ │ + MULTIPLEP │ │ │ │ + SIMPLIFYA │ │ │ │ +$TRIGINVERSES │ │ │ │ +$LOGARC │ │ │ │ +APPLY-REFLECTION-SIMP │ │ │ │ + $TRIGSIGN │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +SIGNUM-TRANS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hayat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$UNKNOWN │ │ │ │ + $NOTEQUAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ INTEGRATE-COT │ │ │ │ LOG-OR-LOGABS │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/sin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ UNUSED-90 │ │ │ │ @@ -358715,124 +358722,88 @@ │ │ │ │ ,FUNCTION │ │ │ │ ,FUNCTION │ │ │ │ $LOGARC │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -MMINUSP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-0 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%SINH │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -COND265 │ │ │ │ -FLONUM-EVAL │ │ │ │ -BIG-FLOAT-EVAL │ │ │ │ - TAYLORIZE │ │ │ │ -$%PIARGS │ │ │ │ -$%IARGS │ │ │ │ - MULTIPLEP │ │ │ │ +INTEGRATE-CSC │ │ │ │ +LOG-OR-LOGABS │ │ │ │ SIMPLIFYA │ │ │ │ -$TRIGINVERSES │ │ │ │ -$TRIGEXPAND │ │ │ │ -TRIGEXPAND │ │ │ │ -$EXPONENTIALIZE │ │ │ │ -EXPONENTIALIZE │ │ │ │ -$HALFANGLES │ │ │ │ - HALFANGLE │ │ │ │ -APPLY-REFLECTION-SIMP │ │ │ │ - $TRIGSIGN │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/sin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -UNUSED-1 │ │ │ │ +UNUSED-96 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE- │ │ │ │ -SIMP-%COSH │ │ │ │ + SIMP-%CSC │ │ │ │ ARG-COUNT-CHECK │ │ │ │ SIMPCHECK │ │ │ │ %%SIMPFLAG │ │ │ │ COND265 │ │ │ │ FLONUM-EVAL │ │ │ │ BIG-FLOAT-EVAL │ │ │ │ TAYLORIZE │ │ │ │ -$%PIARGS │ │ │ │ +$%PIARGS │ │ │ │ +DOMAIN-ERROR │ │ │ │ +HAS-CONST-OR-INT-TERM │ │ │ │ +%PIARGS-CSC/SEC │ │ │ │ $%IARGS │ │ │ │ MULTIPLEP │ │ │ │ SIMPLIFYA │ │ │ │ $TRIGINVERSES │ │ │ │ + SQRT1-X^2 │ │ │ │ + SQRT1+X^2 │ │ │ │ SQRT1+X^2 │ │ │ │ + SQRTX^2-1 │ │ │ │ +SQ-SUMSQ │ │ │ │ $TRIGEXPAND │ │ │ │ TRIGEXPAND │ │ │ │ $EXPONENTIALIZE │ │ │ │ EXPONENTIALIZE │ │ │ │ $HALFANGLES │ │ │ │ HALFANGLE │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -UNUSED-7 │ │ │ │ +UNUSED-58 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE- │ │ │ │ -SIMP-%TANH │ │ │ │ +SIMP-%ACSC │ │ │ │ ARG-COUNT-CHECK │ │ │ │ SIMPCHECK │ │ │ │ %%SIMPFLAG │ │ │ │ COND265 │ │ │ │ FLONUM-EVAL │ │ │ │ BIG-FLOAT-EVAL │ │ │ │ TAYLORIZE │ │ │ │ -$%PIARGS │ │ │ │ +$%PIARGS │ │ │ │ $%IARGS │ │ │ │ MULTIPLEP │ │ │ │ SIMPLIFYA │ │ │ │ +$CONSTANTP │ │ │ │ +MFUNCALL │ │ │ │ $TRIGINVERSES │ │ │ │ - SQRT1+X^2 │ │ │ │ -$TRIGEXPAND │ │ │ │ -TRIGEXPAND │ │ │ │ -$EXPONENTIALIZE │ │ │ │ -EXPONENTIALIZE │ │ │ │ -$HALFANGLES │ │ │ │ - HALFANGLE │ │ │ │ +$LOGARC │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -SIGNUM-TRANS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hayat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$UNKNOWN │ │ │ │ - $NOTEQUAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ UNUSED-40 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ @@ -358912,14 +358883,50 @@ │ │ │ │ $EXPONENTIALIZE │ │ │ │ EXPONENTIALIZE │ │ │ │ $HALFANGLES │ │ │ │ HALFANGLE │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,LAMBDA │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +,TAGBODY │ │ │ │ +SYSTEM*HANDLER-CLUSTERS* │ │ │ │ +/*HANDLER-CLUSTERS* │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/*HANDLER-CLUSTERS* │ │ │ │ +,RETURN-FROM- │ │ │ │ +,RETURN-FROM- │ │ │ │ + ,CONDITION. │ │ │ │ + ,CONDITION │ │ │ │ +DOMAIN-ERROR │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,LAMBDA │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +,TAGBODY │ │ │ │ +SYSTEM*HANDLER-CLUSTERS* │ │ │ │ +/*HANDLER-CLUSTERS* │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/*HANDLER-CLUSTERS* │ │ │ │ +,RETURN-FROM- │ │ │ │ +,RETURN-FROM- │ │ │ │ + ,CONDITION. │ │ │ │ + ,CONDITION │ │ │ │ +DOMAIN-ERROR │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ UNUSED-31 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ @@ -358943,14 +358950,31 @@ │ │ │ │ ,FUNCTION │ │ │ │ ,FUNCTION │ │ │ │ $TRIGINVERSES │ │ │ │ $LOGARC │ │ │ │ APPLY-REFLECTION-SIMP │ │ │ │ $TRIGSIGN │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigo.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +DIM-MABS │ │ │ │ + DIMENSION │ │ │ │ +DIMENSION-FUNCTION │ │ │ │ +UPDATE-HEIGHTS │ │ │ │ +$ABSBOXCHAR │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/displa.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + SIGN-MABS │ │ │ │ +*COMPLEXSIGN* │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +*COMPLEXSIGN* │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ Implementation for $AIRY_BI │ │ │ │ binary-gcl │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/airy.o │ │ │ │ Implementation for $AIRY_AI │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $AIRY_AI │ │ │ │ AIRY_AI-IMPL │ │ │ │ @@ -359393,70 +359417,42 @@ │ │ │ │ ,COMPLEXP │ │ │ │ AIRY-BI-COMPLEX │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/airy.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ -&,LEAST-POSITIVE-NORMALIZED-DOUBLE-FLOAT │ │ │ │ -,FLOAT-SIGN │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,TAGBODY │ │ │ │ SYSTEM*HANDLER-CLUSTERS* │ │ │ │ /*HANDLER-CLUSTERS* │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ /*HANDLER-CLUSTERS* │ │ │ │ ,RETURN-FROM- │ │ │ │ +MAXIMA-BRANCH-ATANH │ │ │ │ ,RETURN-FROM- │ │ │ │ ,CONDITION. │ │ │ │ ,CONDITION │ │ │ │ DOMAIN-ERROR │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ AIRY-AI-REAL │ │ │ │ ,COMPLEXP │ │ │ │ AIRY-AI-COMPLEX │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/airy.lisp │ │ │ │ INTEGER-VALUED │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -AIRY-DBI │ │ │ │ -AIRY-DBI-REAL │ │ │ │ -,COMPLEXP │ │ │ │ -AIRY-DBI-COMPLEX │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/airy.lisp │ │ │ │ $CEILING │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ -SIGN-MINMAX │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -DIM-MABS │ │ │ │ - DIMENSION │ │ │ │ -DIMENSION-FUNCTION │ │ │ │ -UPDATE-HEIGHTS │ │ │ │ -$ABSBOXCHAR │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/displa.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - SIGN-MABS │ │ │ │ -*COMPLEXSIGN* │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -*COMPLEXSIGN* │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/compar.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,LAMBDA │ │ │ │ +&,LEAST-POSITIVE-NORMALIZED-DOUBLE-FLOAT │ │ │ │ +,FLOAT-SIGN │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ ,TAGBODY │ │ │ │ SYSTEM*HANDLER-CLUSTERS* │ │ │ │ /*HANDLER-CLUSTERS* │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ @@ -359464,14 +359460,20 @@ │ │ │ │ ,RETURN-FROM- │ │ │ │ ,RETURN-FROM- │ │ │ │ ,CONDITION. │ │ │ │ ,CONDITION │ │ │ │ DOMAIN-ERROR │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/trigi.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +AIRY-DBI │ │ │ │ +AIRY-DBI-REAL │ │ │ │ +,COMPLEXP │ │ │ │ +AIRY-DBI-COMPLEX │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/airy.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ AIRY-DAI │ │ │ │ AIRY-DAI-REAL │ │ │ │ ,COMPLEXP │ │ │ │ AIRY-DAI-COMPLEX │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/airy.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ @@ -374084,14 +374086,15 @@ │ │ │ │ Coutput_format_for_help set to frontend, but no frontend is running. │ │ │ │ ,OTHERWISE │ │ │ │ -DGETTEXT │ │ │ │ Coutput_format_for_help should be one of text, html, or frontend: ~M │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/macdes.lisp │ │ │ │ $FIND_ROOT_REL │ │ │ │ Desired relative error in the root found by find_root │ │ │ │ +prompt used by `mread' │ │ │ │ *DEBUG-INTEGRATE* │ │ │ │ Enable debugging for the integrator routines. │ │ │ │ $BOXCHARCharacter used for drawing boxes. │ │ │ │ $FIND_ROOT_ABS │ │ │ │ Desired absolute error in the root found by find_root │ │ │ │ $PSEXPAND │ │ │ │ When TRUE extended rational function expressions will be displayed fully │ │ │ │ @@ -374178,15 +374181,15 @@ │ │ │ │ binary-gcl/defint.o │ │ │ │ binary-gcl/askp.o │ │ │ │ binary-gcl/trigo.o │ │ │ │ binary-gcl/intpol.o │ │ │ │ $TAYLOR_TRUNCATE_POLYNOMIALS │ │ │ │ When FALSE polynomials input to TAYLOR are considered to have infinite │ │ │ │ precision; otherwise (the default) they are truncated based upon the input │ │ │ │ - truncation levels.V │ │ │ │ + truncation levels.= │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,LAMBDA │ │ │ │ $LISPDISP │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ @@ -374209,15 +374212,14 @@ │ │ │ │ ,WRITE-CHAR │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/grind.lisp │ │ │ │ $FIND_ROOT_ERRORIf true, find_root and bf_find_root prints an error message. │ │ │ │ Otherwise the value of find_root_error is returned. │ │ │ │ When nil prevents changevar hack$FAST_BFLOAT_CONVERSION │ │ │ │ Use fast, but possibly inaccurate conversion │ │ │ │ Controls whether `risch' generates `erfs' │ │ │ │ -prompt used by `mread' │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SYMBOL │ │ │ │ STARDISP │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/displa.lisp │ │ │ │ $STARDISP │ │ │ │ Causes factors of products to be separated by * when displayed. │ │ │ │ @@ -387150,28 +387152,28 @@ │ │ │ │ SIMPLIM%ATAN2 │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ LENIENT-REALP │ │ │ │ LENIENT-REALP │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/limit.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,LAMBDA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/solve.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ SIMPLIM%SIGNUM │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ $INFINITY │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/limit.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,LAMBDA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/solve.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ SIMPLIM%ASIN │ │ │ │ $INFINITY │ │ │ │ $INFINITY │ │ │ │ IN-DOMAIN-OF-ASIN │ │ │ │ @@ -406913,15 +406915,15 @@ │ │ │ │ binary-gcl/tlimit.o │ │ │ │ binary-gcl/mdot.o │ │ │ │ binary-gcl/residu.o │ │ │ │ $SOLVEEXPLICIT │ │ │ │ Causes `solve' to return implicit solutions i.e. of the form F(x)=0. │ │ │ │ Causes a non-commutative product of one and another term to be │ │ │ │ simplified to a commutative product. │ │ │ │ -alpha^i, i=0,..,ord-1 where alpha is a primitive element8 │ │ │ │ +alpha^i, i=0,..,ord-1 where alpha is a primitive element │ │ │ │ header of internal CRE representation │ │ │ │ cardinality, ring order │ │ │ │ This is subtle │ │ │ │ characteristic pA balanced modulus should be used? │ │ │ │ exponent m, degree of the reduction polynomial │ │ │ │ Was the characteristic defined? │ │ │ │ $SOLVENULLWARN │ │ │ │ @@ -413201,24 +413203,24 @@ │ │ │ │ ,REVERSE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/pade.lisp │ │ │ │ *MINOR1*SERIES │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,CHECK-TYPE │ │ │ │ -EF-DATA │ │ │ │ -COPY-EF-DATA │ │ │ │ +GF-DATA │ │ │ │ +COPY-GF-DATA │ │ │ │ ,COPY-STRUCTURE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/numth.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ ,CHECK-TYPE │ │ │ │ -GF-DATA │ │ │ │ -COPY-GF-DATA │ │ │ │ +EF-DATA │ │ │ │ +COPY-EF-DATA │ │ │ │ ,COPY-STRUCTURE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/numth.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ ,PROGRAM-ERROR │ │ │ │ @@ -414335,14 +414337,15 @@ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src │ │ │ │ /build/reproducible-path/maxima-5.47.0/demo │ │ │ │ /build/reproducible-path/maxima-5.47.0/tests │ │ │ │ /build/reproducible-path/maxima-5.47.0/doc │ │ │ │ /build/reproducible-path/maxima-5.47.0/plotting │ │ │ │ --source nction/usr/bin/objdump -Wl,-z,relro -no-pie -Wl,-z,relro -Wl,-T,gcl.script -o/usr/bin/gcct │ │ │ │ -c -g -Werror=implicit-function-declaration -ffile-prefix-map=/build/reproducible-path/gcl27-2.7.1=. -fstack-protector-strong -fstack-clash-protection -Wformat -Werror=format-security -fsigned-char -pipe -fcommon -fno-builtin-malloc -fno-builtin-free -fno-PIE -fno-pie -fno-PIC -fno-pic -std=gnu17 -Wall -Wno-empty-body -Wno-unused-but-set-variable -D_FILE_OFFSET_BITS=64 -D_TIME_BITS=64 -fdollars-in-identifiers -g -I/usr/include/tirpc -D_LARGEFILE_SOURCE -D_FILE_OFFSET_BITS=64 -D_TIME_BITS=64 -Wdate-time -D_FORTIFY_SOURCE=2 Va/usr/bin/gccdraw/build/reproducible-path/maxima-5.47.0Co │ │ │ │ +zh%'nm

│ │ │ │ +Plotting Optionsletrulesmaxima.info-2e2 │ │ │ │ +Functions and Variables for Rules and Patternsd │ │ │ │ Undefined │ │ │ │ maxima.info-1 │ │ │ │ -Functions and Variables for Constants │ │ │ │ -Fstarplot_descriptiona0 │ │ │ │ -maxima.info-2 │ │ │ │ -'Functions and Variables for statistical graphs8 │ │ │ │ +1Functions and Variables for Constants │ │ │ │ +starplot_descriptionn │ │ │ │ +7maxima.info-2 │ │ │ │ +tFunctions and Variables for statistical graphs │ │ │ │ multthrumaxima.info-1 │ │ │ │ -RvFunctions and Variables for Simplification] │ │ │ │ -list_nc_monomials[ │ │ │ │ -maxima.info-2 │ │ │ │ -Functions and Variables for Affine │ │ │ │ -shortest_weighted_path │ │ │ │ -maxima.info-34! │ │ │ │ -Functions and Variables for graphsD │ │ │ │ -maxima.info-1r1 │ │ │ │ -Root Exponential and Logarithmic FunctionsL │ │ │ │ -jmean_bernoulli │ │ │ │ +Functions and Variables for Simplification │ │ │ │ + list_nc_monomialsp │ │ │ │ maxima.info-2 │ │ │ │ -Bernoulli Random Variable │ │ │ │ -orthogonal_complement │ │ │ │ -)maxima.info-3Kl │ │ │ │ -Functions and Variables for linearalgebra │ │ │ │ -complement_graphmaxima.info-3 │ │ │ │ -wKFunctions and Variables for graphsk │ │ │ │ -setup_autoload │ │ │ │ -maxima.info-2D │ │ │ │ -7Functions and Variables for Miscellaneous OptionsskODR │ │ │ │ -6poisexptmaxima.info-2& │ │ │ │ -yFunctions and Variables for Poisson series │ │ │ │ +r]Functions and Variables for Affine │ │ │ │ +shortest_weighted_path# │ │ │ │ +maxima.info-3I │ │ │ │ +Functions and Variables for graphsN@ │ │ │ │ maxima.info-1 │ │ │ │ -Functions and Variables for algebraic extensionsdescribemaxima.info-1 │ │ │ │ +Root Exponential and Logarithmic Functions │ │ │ │ +wgmean_bernoulli │ │ │ │ +Bmaxima.info-2i5 │ │ │ │ +Bernoulli Random VariablejM │ │ │ │ + orthogonal_complement │ │ │ │ +maxima.info-3 │ │ │ │ +ZFunctions and Variables for linearalgebra │ │ │ │ +complement_graphmaxima.info-3 │ │ │ │ +Functions and Variables for graphs │ │ │ │ +?setup_autoloadycmaxima.info-2@ │ │ │ │ +Functions and Variables for Miscellaneous Options^ │ │ │ │ +Mpoisexptmaxima.info-2s#6Functions and Variables for Poisson series │ │ │ │ +maxima.info-1!QmFunctions and Variables for algebraic extensionsdescribemaxima.info-1\ │ │ │ │ Functions and Variables for Helpctayswitch │ │ │ │ -maxima.info-25 │ │ │ │ -Functions and Variables for ctensor │ │ │ │ -maxima.info-1E^ │ │ │ │ -Functions and Variables for Display │ │ │ │ +N3t'\maxima.info-2 │ │ │ │ +Functions and Variables for ctensor^ │ │ │ │ +maxima.info-1A │ │ │ │ +8Functions and Variables for Display │ │ │ │ maxima.info-1 │ │ │ │ -Functions and Variables for Expressions │ │ │ │ +Functions and Variables for ExpressionsEpush │ │ │ │ maxima.info-1 │ │ │ │ -Functions and Variables for Lists │ │ │ │ -Dsha1sum │ │ │ │ +oFunctions and Variables for Lists │ │ │ │ +n;sha1sum │ │ │ │ maxima.info-3 │ │ │ │ -Octets and Utilities for Cryptography │ │ │ │ -b0read_binary_array │ │ │ │ -xmaxima.info-3 │ │ │ │ -[Functions and Variables for binary input and output │ │ │ │ -uvar_normalST-NEGmaxima.info-2ingNormal Random Variablejdfourth │ │ │ │ +wOctets and Utilities for Cryptography< │ │ │ │ +read_binary_array │ │ │ │ +maxima.info-3n │ │ │ │ +pFunctions and Variables for binary input and outputW │ │ │ │ +var_normalST-NEGmaxima.info-2ingNormal Random Variablejdfourth │ │ │ │ maxima.info-1bjdFunctions and Variables for Listsma::*majulia_sinted* nimaxima.info-3ze-Definitions for complex fractalsfundamental_dimensions10maxima.info-3nt-Functions and Variables for ezunitssi::gconnect_verticesmaxima.info-3elpFunctions and Variables for graphsd* nilmean_betaimize-mmaxima.info-2 t Beta Random Variablerve*current_let_rule_packagemaxima.info-2quoFunctions and Variables for Rules and Patternssyequalp │ │ │ │ Functions and Variables for stats │ │ │ │ Functions and Variables for drawtest_variance_ratior │ │ │ │ maxima.info-3 │ │ │ │ Functions and Variables for stats │ │ │ │ beta_args_sum_to_integermaxima.info-1 │ │ │ │ Gamma and Factorial Functionssetget_unique_vertex_by_label))))) │ │ │ │ @@ -418378,30 +418378,14 @@ │ │ │ │ binary-gcl │ │ │ │ expintegral │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/expintegral.o │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ OFF-NEGATIVE-REAL-AXISP │ │ │ │ TRISPLIT │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -Implementation for $TAYTORAT │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -ON-NEGATIVE-REAL-AXISP │ │ │ │ -TRISPLIT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-PLOG │ │ │ │ -OFF-NEGATIVE-REAL-AXISP │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -ON-NEGATIVE-REAL-AXISP │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ binary-gcl │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/nummod.o │ │ │ │ Insufficient arguments when binding ~s │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ CONTEXT-STRING │ │ │ │ REQUIRE-LIST │ │ │ │ INTLDGETTEXT │ │ │ │ @@ -418419,126 +418403,128 @@ │ │ │ │ REQUIRE-LIST │ │ │ │ ,RETURN-FROM │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -Implementation for $EMPTYP │ │ │ │ +Implementation for $EULER │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +ON-NEGATIVE-REAL-AXISP │ │ │ │ +TRISPLIT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CONJUGATE-PLOG │ │ │ │ +OFF-NEGATIVE-REAL-AXISP │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ +ON-NEGATIVE-REAL-AXISP │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SIMPLIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ +Implementation for $POISDIFF │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + POISPZERO │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + POISPZERO │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +POISCO* │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +INTOPOISCO │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + POISXCOEF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +INTOPOISCO │ │ │ │ + POISXCOEF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +INTOPOISCO │ │ │ │ + POISXCOEF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + POISPZERO │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -Implementation for $EMPTYP │ │ │ │ -EMPTYP-IMPL │ │ │ │ + POISCODIF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +POISDIF4 │ │ │ │ + POISCODIF │ │ │ │ +POISDIF4 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +Implementation for $POISDIFF │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +POISDIFF-IMPL │ │ │ │ + $POISDIFF │ │ │ │ %%PRETTY-FNAME │ │ │ │ + $POISDIFF │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ -$MATRIXP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +POISDIF4 │ │ │ │ +POISDIF4 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ -$EMPTYP170 │ │ │ │ -REST-ARGS143 │ │ │ │ +$POISDIFF127 │ │ │ │ +REST-ARGS119 │ │ │ │ ,LIST*/ │ │ │ │ -$EMPTYP │ │ │ │ -EMPTYP-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -$EMPTYP170 │ │ │ │ + $POISDIFF │ │ │ │ +POISDIFF-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +$POISDIFF127 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-142 │ │ │ │ +REST-ARG-118 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ -NARGS-141 │ │ │ │ + $POISDIFF │ │ │ │ +NARGS-117 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ + $POISDIFF │ │ │ │ ,FUNCTION │ │ │ │ -EMPTYP-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -Implementation for $EULER │ │ │ │ +POISDIFF-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ +Implementation for $BERNLIM │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ COMBIN-A │ │ │ │ NXTBINCOEF │ │ │ │ ,TRUNCATE │ │ │ │ COMBIN-A │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ $ZEROBERN │ │ │ │ COMBIN-A │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $ZEROBERN │ │ │ │ -,TAGBODY │ │ │ │ - $ZEROBERN │ │ │ │ -COMBIN-A │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE-. │ │ │ │ -SYSTEMASET/-. │ │ │ │ -,RETURN-FROM │ │ │ │ -NXTBINCOEF │ │ │ │ -COMBIN-A │ │ │ │ -SETF1423 │ │ │ │ -,DECLARE │ │ │ │ -,DYNAMIC-EXTENT1 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $EULER │ │ │ │ -EULER-IMPL │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $ZEROBERN │ │ │ │ - $ZEROBERN │ │ │ │ -,ADJUST-ARRAY │ │ │ │ -,ADJUST-ARRAY │ │ │ │ -SIMPLIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$EULER315 │ │ │ │ -REST-ARGS282 │ │ │ │ -,LIST*/ │ │ │ │ -EULER-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -$EULER315 │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - VESTIGIAL │ │ │ │ -,DECLARE │ │ │ │ - VESTIGIAL │ │ │ │ - SIMPEULER │ │ │ │ -ONEARGCHECK │ │ │ │ - SIMPCHECK │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-281 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -NARGS-280 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -,FUNCTION │ │ │ │ -EULER-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -Implementation for $BERNLIM │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - $ZEROBERN │ │ │ │ -COMBIN-A │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ $ZEROBERN │ │ │ │ ,TAGBODY │ │ │ │ $ZEROBERN │ │ │ │ COMBIN-A │ │ │ │ ,DECLARE │ │ │ │ @@ -418598,315 +418584,79 @@ │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ BERN-IMPL- │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +Implementation for $TAYTORAT │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -MOD-INTEGRAL │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ - \rm{mod} │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMP-NUMMOD │ │ │ │ -TWOARGCHECK │ │ │ │ - SIMPLIFYA │ │ │ │ -SPECREPCHECK │ │ │ │ - SIMPLIFYA │ │ │ │ -SPECREPCHECK │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONSTANTP │ │ │ │ -$CONSTANTP │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -returns the continued fraction for p and q integers, q not zero │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -FIND-CF1 │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ -,TRUNCATE │ │ │ │ -SETF1445 │ │ │ │ -,DECLARE │ │ │ │ -,DYNAMIC-EXTENT- │ │ │ │ -SETF1446 │ │ │ │ -,DECLARE │ │ │ │ -,DYNAMIC-EXTENT. │ │ │ │ -,RETURN-FROM │ │ │ │ -FIND-CF1 │ │ │ │ -FIND-CF1 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -?returns the continued fraction for p and q integers, q not zero │ │ │ │ -without any special action │ │ │ │ -find-cf: quotient by zero │ │ │ │ -,NREVERSE │ │ │ │ -FIND-CF1 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -converts CF (a continued fraction list) to a list of numerator │ │ │ │ - denominator using recurrence from end │ │ │ │ - and not calculating intermediate quotients. │ │ │ │ - The numerator and denom are relatively │ │ │ │ - prime │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -converts CF (a continued fraction list) to a list of numerator │ │ │ │ - denominator using recurrence from end │ │ │ │ - and not calculating intermediate quotients. │ │ │ │ - The numerator and denom are relatively │ │ │ │ - prime │ │ │ │ -CF-BACK-RECURRENCE │ │ │ │ -,REVERSE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - CFRATSIMP │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -CF-BACK-RECURRENCE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY │ │ │ │ -,RETURN-FROM │ │ │ │ -,NREVERSE │ │ │ │ -,TRUNCATE │ │ │ │ -,RETURN-FROM │ │ │ │ -,NREVERSE │ │ │ │ -,TRUNCATE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY │ │ │ │ -,TRUNCATE │ │ │ │ -,RETURN-FROM │ │ │ │ -,NREVERSE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -INTLDGETTEXT │ │ │ │ -1cf: argument of sqrt must be an integer; found ~M │ │ │ │ -,VALUES │ │ │ │ - $CFLENGTH │ │ │ │ -,VALUES │ │ │ │ - ,COPY-TREE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY! │ │ │ │ - $CFLENGTH │ │ │ │ - ,COPY-TREE │ │ │ │ -,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$ALGEBRAIC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$ALGEBRAIC │ │ │ │ -DOTIMES272 │ │ │ │ - $CFLENGTH │ │ │ │ -,CHECK-TYPE- │ │ │ │ -,INTEGER │ │ │ │ -DOTIMES273 │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,TAGBODY! │ │ │ │ -$RATSIMP │ │ │ │ -,RETURN-FROM │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -$RATSIMP │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,TAGBODY/ │ │ │ │ -$RATSIMP │ │ │ │ -,RETURN-FROM │ │ │ │ -,NREVERSE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,INTEGERP │ │ │ │ -,VALUES │ │ │ │ -INTLDGETTEXT │ │ │ │ -;cf: continued fractions must be lists or integers; found ~M │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ +POLY-VAR │ │ │ │ +RATTIMES │ │ │ │ +POLY-VAR │ │ │ │ ,VALUES │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TRUNCATE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ +RATTIMES │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,TAGBODY │ │ │ │ -,RETURN-FROM │ │ │ │ -,REVERSE │ │ │ │ -,FUNCTION │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,INTEGERP │ │ │ │ -INTLDGETTEXT │ │ │ │ -;cf: can't raise continued fraction to non-integral power ~M │ │ │ │ -,VALUES │ │ │ │ -,TAGBODY! │ │ │ │ -,TAGBODY │ │ │ │ -,RETURN-FROM │ │ │ │ -,NUMBERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,FUNCALL │ │ │ │ +MULTIVAR │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ - $RATPRINT │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RATPRINT │ │ │ │ -,INTEGERP │ │ │ │ -MAXIMA-RATIONALIZE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$BFLOATP │ │ │ │ -$BFTORAT │ │ │ │ +Implementation for $TAYTORAT │ │ │ │ +TAYTORAT-IMPL │ │ │ │ + $TAYTORAT │ │ │ │ +%%PRETTY-FNAME │ │ │ │ + $TAYTORAT │ │ │ │ ,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$BFTORAT │ │ │ │ -BIGFLOAT2RAT │ │ │ │ -INTLDGETTEXT │ │ │ │ -$cf: ~:M is not a continued fraction. │ │ │ │ - CFRATSIMP │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -,VALUES │ │ │ │ - MQUOTIENT │ │ │ │ -MDIFFERENCE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,FUNCTION │ │ │ │ + $TAYTORAT │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ +COND265 │ │ │ │ $RATDISREP │ │ │ │ --DGETTEXT │ │ │ │ -$cf: ~:M is not a continued fraction. │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ - CFRATSIMP │ │ │ │ -$LISTARITH │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$LISTARITH │ │ │ │ -FEXPRCHECK │ │ │ │ +,IGNORE. │ │ │ │ +$TAYTORAT1302 │ │ │ │ +REST-ARGS1286 │ │ │ │ +,LIST*/ │ │ │ │ + $TAYTORAT │ │ │ │ +TAYTORAT-IMPL0 │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -Determine if ARGS consists of numerical values by determining if │ │ │ │ - the real and imaginary parts of each arg are nuemrical (but not │ │ │ │ - bigfloats). A non-NIL result is returned if at least one of args is │ │ │ │ - a floating-point value or if numer is true. If the result is │ │ │ │ - non-NIL, it is a list of the arguments reduced via COMPLEX-NUMBER-P │ │ │ │ +$TAYTORAT1302 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -Determine if ARGS consists of numerical values by determining if │ │ │ │ - the real and imaginary parts of each arg are nuemrical (but not │ │ │ │ - bigfloats). A non-NIL result is returned if at least one of args is │ │ │ │ - a floating-point value or if numer is true. If the result is │ │ │ │ - non-NIL, it is a list of the arguments reduced via COMPLEX-NUMBER-P │ │ │ │ -COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ -,VALUES │ │ │ │ -DOLIST271 │ │ │ │ +REST-ARG-1285 │ │ │ │ ,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY! │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -FLOAT-OR-RATIONAL-P │ │ │ │ -,RETURN-FROM │ │ │ │ -COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ -,VALUES │ │ │ │ -,VALUES │ │ │ │ -,RETURN-FROM │ │ │ │ -,NREVERSE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -Determine if ARGS consists of numerical values by determining if │ │ │ │ - the real and imaginary parts of each arg are nuemrical (including │ │ │ │ - bigfloats). A non-NIL result is returned if at least one of args is │ │ │ │ - a floating-point value or if numer is true. If the result is │ │ │ │ - non-NIL, it is a list of the arguments reduced via COMPLEX-NUMBER-P. │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Determine if ARGS consists of numerical values by determining if │ │ │ │ - the real and imaginary parts of each arg are nuemrical (including │ │ │ │ - bigfloats). A non-NIL result is returned if at least one of args is │ │ │ │ - a floating-point value or if numer is true. If the result is │ │ │ │ - non-NIL, it is a list of the arguments reduced via COMPLEX-NUMBER-P. │ │ │ │ -!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ -,VALUES │ │ │ │ -DOLIST271 │ │ │ │ +,OPTIMIZE │ │ │ │ + $TAYTORAT │ │ │ │ +NARGS-1284 │ │ │ │ +,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY! │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -BIGFLOAT-OR-NUMBER-P │ │ │ │ -,RETURN-FROM │ │ │ │ -!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ -,VALUES │ │ │ │ -,VALUES │ │ │ │ -$BFLOATP │ │ │ │ -$BFLOATP │ │ │ │ -,RETURN-FROM │ │ │ │ -,NREVERSE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ + $TAYTORAT │ │ │ │ +,FUNCTION │ │ │ │ +TAYTORAT-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ PDECGDFRM │ │ │ │ ,COPY-LIST │ │ │ │ ,TAGBODY! │ │ │ │ ,TAGBODY │ │ │ │ ,NUMBERP │ │ │ │ ,RETURN-FROM │ │ │ │ @@ -419106,14 +418856,50 @@ │ │ │ │ %%PRETTY-FNAME │ │ │ │ SSET-DIFFERENCE │ │ │ │ REQUIRE-SET │ │ │ │ $SETDIFFERENCE │ │ │ │ REQUIRE-SET │ │ │ │ $SETDIFFERENCE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ +Implementation for $EMPTYP │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$EMPTYP170 │ │ │ │ +REST-ARGS143 │ │ │ │ +,LIST*/ │ │ │ │ +$EMPTYP │ │ │ │ +EMPTYP-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ +$EMPTYP170 │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-142 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +NARGS-141 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +,FUNCTION │ │ │ │ +EMPTYP-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +Implementation for $EMPTYP │ │ │ │ +EMPTYP-IMPL │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$MATRIXP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ Implementation for $UNION │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SET-UNION │ │ │ │ ,CONS.- │ │ │ │ ,TAGBODY! │ │ │ │ ,FUNCTION │ │ │ │ COLLECT │ │ │ │ @@ -419162,16 +418948,22 @@ │ │ │ │ LENIENT-EXTENDED-REALP │ │ │ │ $FEATUREP │ │ │ │ $NONSCALAR │ │ │ │ MRELATIONP │ │ │ │ $INFINITY │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -SIMPLIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ +CONJUGATE-ATAN │ │ │ │ +IN-DOMAIN-OF-ASIN │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ CONJUGATE-LOG │ │ │ │ OFF-NEGATIVE-REAL-AXISP │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ $CONJUGATE │ │ │ │ ON-NEGATIVE-REAL-AXISP │ │ │ │ @@ -419189,214 +418981,176 @@ │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ $CONJUGATE │ │ │ │ $CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-ATAN │ │ │ │ -IN-DOMAIN-OF-ASIN │ │ │ │ - SIMPLIFYA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +SIMP-MIN │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY! │ │ │ │ +,TAGBODY │ │ │ │ + SIMPLIFYA │ │ │ │ +SPECREPCHECK │ │ │ │ +,RETURN-FROM │ │ │ │ +,FUNCTION │ │ │ │ +LIMITNEG │ │ │ │ SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ +MSIMPIND │ │ │ │ +,FUNCTION │ │ │ │ +LIMITNEG │ │ │ │ +,FUNCTION │ │ │ │ +$ORDERLESSP │ │ │ │ +LIMITNEG │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +SIMPLIM$MIN │ │ │ │ SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ LENIENT-REALP │ │ │ │ LENIENT-EXTENDED-REALP │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SIGNUM-INTEGRAL │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-ACOS │ │ │ │ -IN-DOMAIN-OF-ASIN │ │ │ │ +CONJUGATE-ASEC │ │ │ │ +OFF-NEGATIVE-ONE-TO-ONEP │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ $CONJUGATE │ │ │ │ $CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -Implementation for $POISDIFF │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - POISPZERO │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - POISPZERO │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -POISCO* │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -INTOPOISCO │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - POISXCOEF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -INTOPOISCO │ │ │ │ - POISXCOEF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -INTOPOISCO │ │ │ │ - POISXCOEF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - POISPZERO │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - POISCODIF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -POISDIF4 │ │ │ │ - POISCODIF │ │ │ │ -POISDIF4 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $POISDIFF │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -POISDIFF-IMPL │ │ │ │ - $POISDIFF │ │ │ │ -%%PRETTY-FNAME │ │ │ │ - $POISDIFF │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -POISDIF4 │ │ │ │ -POISDIF4 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$POISDIFF127 │ │ │ │ -REST-ARGS119 │ │ │ │ -,LIST*/ │ │ │ │ - $POISDIFF │ │ │ │ -POISDIFF-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ -$POISDIFF127 │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-118 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ - $POISDIFF │ │ │ │ -NARGS-117 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ - $POISDIFF │ │ │ │ -,FUNCTION │ │ │ │ -POISDIFF-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/pois3.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-DERIVATIVE │ │ │ │ -,FUNCTION │ │ │ │ -MANIFESTLY-REAL-P │ │ │ │ +CONJUGATE-ACOS │ │ │ │ +IN-DOMAIN-OF-ASIN │ │ │ │ SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ -%DERIVATIVE │ │ │ │ +$CONJUGATE │ │ │ │ $CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ -%DERIVATIVE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-LI │ │ │ │ +CONJUGATE-ASIN │ │ │ │ +IN-DOMAIN-OF-ASIN │ │ │ │ SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ $CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -MQAPPLY │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -Implementation for $ZETA │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $ZETA │ │ │ │ - ZETA-IMPL │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -SIMPLIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$ZETA423 │ │ │ │ -REST-ARGS416 │ │ │ │ -,LIST*/ │ │ │ │ - ZETA-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -$ZETA423 │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-415 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -NARGS-414 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -,FUNCTION │ │ │ │ - ZETA-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE- │ │ │ │ ,TAGBODY! │ │ │ │ ,TAGBODY │ │ │ │ BIGFLOAT-OR-NUMBER-P │ │ │ │ ,RETURN-FROM │ │ │ │ BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ $BFLOATP │ │ │ │ ,RETURN-FROM │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +Determine if ARGS consists of numerical values by determining if │ │ │ │ + the real and imaginary parts of each arg are nuemrical (including │ │ │ │ + bigfloats). A non-NIL result is returned if at least one of args is │ │ │ │ + a floating-point value or if numer is true. If the result is │ │ │ │ + non-NIL, it is a list of the arguments reduced via COMPLEX-NUMBER-P. │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -FLOAT-NUMERICAL-EVAL-P │ │ │ │ +Determine if ARGS consists of numerical values by determining if │ │ │ │ + the real and imaginary parts of each arg are nuemrical (including │ │ │ │ + bigfloats). A non-NIL result is returned if at least one of args is │ │ │ │ + a floating-point value or if numer is true. If the result is │ │ │ │ + non-NIL, it is a list of the arguments reduced via COMPLEX-NUMBER-P. │ │ │ │ +!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ +,VALUES │ │ │ │ DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE- │ │ │ │ ,TAGBODY! │ │ │ │ -,TAGBODY │ │ │ │ -FLOAT-OR-RATIONAL-P │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +BIGFLOAT-OR-NUMBER-P │ │ │ │ ,RETURN-FROM │ │ │ │ -FLOAT-NUMERICAL-EVAL-P │ │ │ │ +!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ +,VALUES │ │ │ │ +,VALUES │ │ │ │ +$BFLOATP │ │ │ │ +$BFLOATP │ │ │ │ ,RETURN-FROM │ │ │ │ +,NREVERSE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-PSI │ │ │ │ +CONJUGATE-LI │ │ │ │ SIMPLIFYA │ │ │ │ $CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ $CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ MQAPPLY │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ +Determine if ARGS consists of numerical values by determining if │ │ │ │ + the real and imaginary parts of each arg are nuemrical (but not │ │ │ │ + bigfloats). A non-NIL result is returned if at least one of args is │ │ │ │ + a floating-point value or if numer is true. If the result is │ │ │ │ + non-NIL, it is a list of the arguments reduced via COMPLEX-NUMBER-P │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +Determine if ARGS consists of numerical values by determining if │ │ │ │ + the real and imaginary parts of each arg are nuemrical (but not │ │ │ │ + bigfloats). A non-NIL result is returned if at least one of args is │ │ │ │ + a floating-point value or if numer is true. If the result is │ │ │ │ + non-NIL, it is a list of the arguments reduced via COMPLEX-NUMBER-P │ │ │ │ +COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ +,VALUES │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY! │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +FLOAT-OR-RATIONAL-P │ │ │ │ +,RETURN-FROM │ │ │ │ +COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ +,VALUES │ │ │ │ +,VALUES │ │ │ │ +,RETURN-FROM │ │ │ │ +,NREVERSE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +FLOAT-NUMERICAL-EVAL-P │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY! │ │ │ │ +,TAGBODY │ │ │ │ +FLOAT-OR-RATIONAL-P │ │ │ │ +,RETURN-FROM │ │ │ │ +FLOAT-NUMERICAL-EVAL-P │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ FLOAT-ZETA │ │ │ │ BIGFLOAT-IMPLTO │ │ │ │ SYSTEMTP6 │ │ │ │ .INFER-TP │ │ │ │ #*11111111111111111111111111111111000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ .INFER-TP │ │ │ │ @@ -419472,14 +419226,56 @@ │ │ │ │ ,SPECIAL │ │ │ │ SIMPLIM%ZETA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ $INFINITY │ │ │ │ SIMPLIFY │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +Implementation for $ZETA │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +Implementation for $ZETA │ │ │ │ + ZETA-IMPL │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +SIMPLIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$ZETA423 │ │ │ │ +REST-ARGS416 │ │ │ │ +,LIST*/ │ │ │ │ + ZETA-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +$ZETA423 │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-415 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +NARGS-414 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +,FUNCTION │ │ │ │ + ZETA-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CONJUGATE-PSI │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +MQAPPLY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ LOG-GAMMA-INTEGRAL │ │ │ │ SIMPLIFYA │ │ │ │ MQAPPLY │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ @@ -419770,47 +419566,14 @@ │ │ │ │ SIMPLIFYA │ │ │ │ ,VALUES │ │ │ │ SIMPTIMES │ │ │ │ SIMPPROD1 │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -COMBIN-I │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -INTLDGETTEXT │ │ │ │ -0deftaylor: argument must be a power series at 0. │ │ │ │ -COMBIN-I │ │ │ │ -RECUR-APPLY │ │ │ │ -,FUNCTION │ │ │ │ -COMBIN-I │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -COMBIN-I │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -COMBIN-I │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,LAMBDA │ │ │ │ -,TAGBODY │ │ │ │ -,RETURN-FROM │ │ │ │ -,TAGBODY! │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -MFACTORIAL │ │ │ │ -INTLDGETTEXT │ │ │ │ -5deftaylor: don't know how to handle this function: ~M │ │ │ │ -/DGETTEXT │ │ │ │ -deftaylor: redefining ~:M.~% │ │ │ │ -SP2SUBS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ Integral of hypergeometric(a,b,z) wrt z │ │ │ │ binary-gcl │ │ │ │ hypergeometric │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/hypergeometric.o │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ @@ -419861,1867 +419624,1906 @@ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/hyp.o │ │ │ │ hgfred: first argument must be a list; found: ~:M │ │ │ │ hgfred: second argument must be a list; found: ~:M │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ MACSIMP │ │ │ │ ,FUNCTION │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +$INVERSE_ERFC │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -FREEVARPAR │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +NUMERICAL-EVAL-P │ │ │ │ +FLOAT-NUMERICAL-EVAL-P │ │ │ │ +COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ +BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ +!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -LEGENPOL │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -,INTEGERP │ │ │ │ -MFUNCALL │ │ │ │ -$LEGENDRE_P │ │ │ │ -$LEGENDRE_P │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -LEGPOL-CORE │ │ │ │ -ASK-INTEGERP │ │ │ │ - $NEGATIVE │ │ │ │ +BIGFLOATF │ │ │ │ + -BF-NEWTON │ │ │ │ +BIGFLOAT-IMPL/ │ │ │ │ +,FUNCALL │ │ │ │ +,FUNCALL │ │ │ │ +,TAGBODY! │ │ │ │ +*NEWTON-MAXCOUNT* │ │ │ │ +,TAGBODY │ │ │ │ +*DEBUG-NEWTON* │ │ │ │ +%x = ~S, abs(delta) = ~S relerr = ~S~% │ │ │ │ +,FUNCALL │ │ │ │ +,FUNCALL │ │ │ │ ,RETURN-FROM │ │ │ │ -LEGPOL-CORE │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -LEGENPOL │ │ │ │ -LEGENPOL │ │ │ │ -LEGENPOL │ │ │ │ -LEGENPOL │ │ │ │ -LEGENPOL │ │ │ │ -LEGENPOL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - TCHEBYPOL │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -,INTEGERP │ │ │ │ -MFUNCALL │ │ │ │ -$CHEBYSHEV_T │ │ │ │ -$CHEBYSHEV_T │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -GEGENPOL │ │ │ │ - TCHEBYPOL │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -,INTEGERP │ │ │ │ -MFUNCALL │ │ │ │ -$ULTRASPHERICAL │ │ │ │ -$ULTRASPHERICAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +*NEWTON-MAXCOUNT* │ │ │ │ +INTLDGETTEXT │ │ │ │ +Obf-newton: failed to converge after ~M iterations: delta = ~S, x = ~S eps = ~S │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -JACOBPOL │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -,INTEGERP │ │ │ │ -MFUNCALL │ │ │ │ - $JACOBI_P │ │ │ │ - $JACOBI_P │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -2F1POLYS │ │ │ │ -,TAGBODY │ │ │ │ -KEYWORDTEST │ │ │ │ +BIGFLOATZ │ │ │ │ +-BF-INVERSE-ERF │ │ │ │ +BIGFLOAT-IMPLZEROP │ │ │ │ +INTLDGETTEXT │ │ │ │ +,bf-inverse-erf: inverse_erf(~M) is undefined │ │ │ │ +.REALPART │ │ │ │ +-BF-INVERSE-ERF │ │ │ │ +*DEBUG-NEWTON* │ │ │ │ +approx = ~S~% │ │ │ │ +-TWO/SQRT-PI │ │ │ │ +SYSTEMTP4 │ │ │ │ +0INFER-TP │ │ │ │ +#*11111111111111111111111111111111111111111111111100000000000000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +*NEWTON-EPSILON-FACTOR-FLOAT* │ │ │ │ ++FLONUM-EPSILON+ │ │ │ │ + ,OTHERWISE │ │ │ │ +0INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000011111111111111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ +*NEWTON-EPSILON-FACTOR* │ │ │ │ +.EPSILON │ │ │ │ +*NEWTON-EPSILON-FACTOR* │ │ │ │ +.EPSILON │ │ │ │ +*DEBUG-NEWTON* │ │ │ │ +eps = ~S~% │ │ │ │ +-TWO/SQRT-PI │ │ │ │ + -BF-NEWTON │ │ │ │ ,FUNCTION │ │ │ │ -,INTEGERP │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -LEGPOL-CORE │ │ │ │ -,RETURN-FROM │ │ │ │ -,INTEGERP │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -,RETURN-FROM │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ -GEGENPOL │ │ │ │ -,RETURN-FROM │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ -JACOBPOL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATZ │ │ │ │ +-BF-INVERSE-ERFC │ │ │ │ +BIGFLOAT-IMPLZEROP │ │ │ │ +INTLDGETTEXT │ │ │ │ +.bf-inverse-erfc: inverse_erfc(~M) is undefined │ │ │ │ +-RESULT │ │ │ │ +.REALPART │ │ │ │ +-BF-INVERSE-ERF │ │ │ │ ++FLONUM-EPSILON+ │ │ │ │ +-BF-INVERSE-ERF │ │ │ │ ++FLONUM-EPSILON+ │ │ │ │ +-BF-INVERSE-ERF │ │ │ │ +*DEBUG-NEWTON* │ │ │ │ +approx = ~S~% │ │ │ │ +--TWO/SQRT-PI │ │ │ │ +*NEWTON-EPSILON-FACTOR* │ │ │ │ +.EPSILON │ │ │ │ +*DEBUG-NEWTON* │ │ │ │ +eps = ~S~% │ │ │ │ +--TWO/SQRT-PI │ │ │ │ + -BF-NEWTON │ │ │ │ +,FUNCTION │ │ │ │ +-BF-ERFC │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-172 │ │ │ │ +%%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HERMPOL │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -,INTEGERP │ │ │ │ -MFUNCALL │ │ │ │ -$HERMITE │ │ │ │ -$HERMITE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%INVERSE_ERFC │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +%INVERSE_ERFC │ │ │ │ +SIMP-DOMAIN-ERROR │ │ │ │ +INTLDGETTEXT │ │ │ │ +-inverse_erfc: inverse_erfc(~:M) is undefined. │ │ │ │ +NUMERICAL-EVAL-P │ │ │ │ +BIGFLOATBF-INVERSE-ERFC │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ +COND265 │ │ │ │ + TAYLORIZE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,NUMBERP │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -,INTEGERP │ │ │ │ -MFUNCALL │ │ │ │ - $LAGUERRE │ │ │ │ - $LAGUERRE │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -,INTEGERP │ │ │ │ -MFUNCALL │ │ │ │ -$GEN_LAGUERRE │ │ │ │ -$GEN_LAGUERRE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +SIMPLIM%INVERSE_ERFC │ │ │ │ +SIMPLIFY │ │ │ │ +%INVERSE_ERFC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +%INVERSE_ERFC │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -1F1POLYS │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ -$RADEXPAND │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ -,DECLARE │ │ │ │ +%GAMMA-INCOMPLETE │ │ │ │ +GM-MAXIT │ │ │ │ +*GAMMA-INCOMPLETE-MAXIT* │ │ │ │ +*GAMMA-INCOMPLETE-EPS* │ │ │ │ +*GAMMA-INCOMPLETE-MIN* │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +#~&GAMMA-INCOMPLETE with ~A and ~A~% │ │ │ │ +*GAMMA-RADIUS* │ │ │ │ +,REALPART │ │ │ │ +,REALPART │ │ │ │ +,REALPART │ │ │ │ +,IMAGPART │ │ │ │ +*GAMMA-IMAG* │ │ │ │ +,REALPART │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +>~&GAMMA-INCOMPLETE in continued fractions for lower integral~% │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ +BIGFLOAT*DEBUG-CF-EVAL* │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +.*MAX-CF-ITERATIONS* │ │ │ │ +*GAMMA-INCOMPLETE-MAXIT* │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ -HERMPOL │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ -$RADEXPAND │ │ │ │ +.*DEBUG-CF-EVAL* │ │ │ │ +.*MAX-CF-ITERATIONS* │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ ++~&GAMMA-INCOMPLETE in continued fractions~% │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ - SIMPLIFYA │ │ │ │ - %BINOMIAL │ │ │ │ -,INTEGERP │ │ │ │ -,NUMBERP │ │ │ │ +,TAGBODY! │ │ │ │ +GM-MAXIT │ │ │ │ +,TAGBODY │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ INTLDGETTEXT │ │ │ │ -$hgfred: 1F1(~M; ~M; ~M) not defined. │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ -$GAMMA_EXPAND │ │ │ │ +Lgamma_incomplete: continued fractions failed for gamma_incomplete(~:M, ~:M). │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +~&GAMMA-INCOMPLETE in series~% │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$GAMMA_EXPAND │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,TAGBODY/ │ │ │ │ +GM-MAXIT │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +~&Series converged.~% │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +0DGETTEXT │ │ │ │ +Igamma_incomplete: series expansion failed for gamma_incomplete(~:M, ~:M). │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -INTERHERMPOL │ │ │ │ + ,&OPTIONAL │ │ │ │ +REGULARIZED │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -2F0POLYS │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -INTERHERMPOL │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,FUNCTION │ │ │ │ -KEYWORDINITIAL-VALUE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +GAMMA-INCOMPLETE │ │ │ │ +,COMPLEXP │ │ │ │ +#C(0.0 0.0)) │ │ │ │ +REGULARIZED │ │ │ │ +TRY-FLOAT-COMPUTATION │ │ │ │ ,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CREATE-ANY-POLY │ │ │ │ -,TAGBODY │ │ │ │ -,RETURN-FROM │ │ │ │ -PRODNUM │ │ │ │ -PRODNUM │ │ │ │ - FACTORIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CREATE-POLY │ │ │ │ -KEYWORDCOUNT │ │ │ │ -2F1POLYS │ │ │ │ -1F1POLYS │ │ │ │ -2F0POLYS │ │ │ │ -CREATE-ANY-POLY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -ZEROP-IN-L │ │ │ │ +,COMPLEXP │ │ │ │ +GAMMA-LANCZOS │ │ │ │ +GAMMAFLOAT │ │ │ │ +LOG-GAMMA-LANCZOS │ │ │ │ +,COMPLEXP │ │ │ │ +,COMPLEX │ │ │ │ +TRY-FLOAT-COMPUTATION │ │ │ │ ,FUNCTION │ │ │ │ -,NUMBERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +LOWER-INCOMPLETE-TAIL-P │ │ │ │ +%GAMMA-INCOMPLETE │ │ │ │ +LOWER-INCOMPLETE-TAIL-P │ │ │ │ +REGULARIZED │ │ │ │ +,COMPLEXP │ │ │ │ +GAMMA-LANCZOS │ │ │ │ +GAMMAFLOAT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -HYP-NEGP-IN-L │ │ │ │ -DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ +,SPECIAL │ │ │ │ +BFLOAT-GAMMA-INCOMPLETE │ │ │ │ +GM-MAXIT │ │ │ │ +*GAMMA-INCOMPLETE-MAXIT* │ │ │ │ + $RATPRINT │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $RATPRINT │ │ │ │ +SIMPLIFY │ │ │ │ +*GAMMA-RADIUS* │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ ,TAGBODY! │ │ │ │ -,INTEGERP │ │ │ │ -MAX-NEG │ │ │ │ -MAX-NEG │ │ │ │ +GM-MAXIT │ │ │ │ +,TAGBODY │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +~&in continued fractions:~% │ │ │ │ +~& : i = ~M~% │ │ │ │ +~& : h = ~M~% │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ ,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SIMPG-EXEC │ │ │ │ -ZEROP-IN-L │ │ │ │ -HYP-NEGP-IN-L │ │ │ │ -CREATE-POLY │ │ │ │ -ZEROP-IN-L │ │ │ │ -HYP-NEGP-IN-L │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ +,RETURN-FROM │ │ │ │ +INTLDGETTEXT │ │ │ │ +Lgamma_incomplete: continued fractions failed for gamma_incomplete(~:M, ~:M). │ │ │ │ +$EXPAND │ │ │ │ +SIMPLIFY │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -KEYWORDCOUNT │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +BIGFLOATLENTZ │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,TAGBODY- │ │ │ │ +GM-MAXIT │ │ │ │ +,TAGBODY │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +~&GAMMA-INCOMPLETE in series:~% │ │ │ │ +~& : i = ~M~% │ │ │ │ +~& : ap = ~M~% │ │ │ │ +~& : x/ap = ~M~% │ │ │ │ +~& : del = ~M~% │ │ │ │ +~& : sum = ~M~% │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +~&Series converged to ~M.~% │ │ │ │ +,RETURN-FROM │ │ │ │ +SIMPLIFY │ │ │ │ + $RECTFORM │ │ │ │ +,RETURN-FROM │ │ │ │ +.DGETTEXT │ │ │ │ +Igamma_incomplete: series expansion failed for gamma_incomplete(~:M, ~:M). │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -ZL-INTERSECTION │ │ │ │ -SIMPG-EXEC │ │ │ │ -SIMPG-EXEC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $RECTFORM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -HYP-INTEGERP │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $RECTFORM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -HYP-INTEGERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ + $RECTFORM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY! │ │ │ │ +,SPECIAL │ │ │ │ +COMPLEX-BFLOAT-GAMMA-INCOMPLETE │ │ │ │ +GM-MAXIT │ │ │ │ +*GAMMA-INCOMPLETE-MAXIT* │ │ │ │ + $RATPRINT │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ + $RATPRINT │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +#~&COMPLEX-BFLOAT-GAMMA-INCOMPLETE~% │ │ │ │ + : a = ~A~% │ │ │ │ + : x = ~A~% │ │ │ │ +SIMPLIFY │ │ │ │ +*GAMMA-RADIUS* │ │ │ │ + $REALPART │ │ │ │ + $REALPART │ │ │ │ + $REALPART │ │ │ │ +SIMPLIFY │ │ │ │ + $IMAGPART │ │ │ │ +SIMPLIFY │ │ │ │ + $REALPART │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +~&in continued fractions:~% │ │ │ │ ,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY. │ │ │ │ +,SPECIAL │ │ │ │ +,TAGBODY! │ │ │ │ +GM-MAXIT │ │ │ │ +,TAGBODY │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ ,RETURN-FROM │ │ │ │ +$BFLOAT │ │ │ │ +$BFLOAT │ │ │ │ ,RETURN-FROM │ │ │ │ +INTLDGETTEXT │ │ │ │ +Lgamma_incomplete: continued fractions failed for gamma_incomplete(~:M, ~:M). │ │ │ │ +$EXPAND │ │ │ │ + $RECTFORM │ │ │ │ +SIMPLIFY │ │ │ │ + $RECTFORM │ │ │ │ + $RECTFORM │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ ,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY. │ │ │ │ +,SPECIAL │ │ │ │ +BIGFLOATLENTZ │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +~&GAMMA-INCOMPLETE in series:~% │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,TAGBODY- │ │ │ │ +GM-MAXIT │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +~&Series converged.~% │ │ │ │ ,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +$BFLOAT │ │ │ │ +SIMPLIFY │ │ │ │ +,RETURN-FROM │ │ │ │ +.DGETTEXT │ │ │ │ +Igamma_incomplete: series expansion failed for gamma_incomplete(~:M, ~:M). │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -INTDIFFL1L2 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +BIGFLOATZ │ │ │ │ +-BF-ERFC │ │ │ │ + -GAMMA-INC │ │ │ │ +SYSTEMTP6 │ │ │ │ +.INFER-TP │ │ │ │ +#*11111111111111111111111111111111111111111111111100001111110000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +GAMMA-INCOMPLETE │ │ │ │ +.INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +,LOAD-TIME-VALUE │ │ │ │ +.SI-FIND-CLASS │ │ │ │ +BIGFLOAT-IMPLBIGFLOAT │ │ │ │ +.SI-CPL-OR-NIL │ │ │ │ +.SI-CLASS-OF │ │ │ │ +.INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +$BFLOAT │ │ │ │ +BFLOAT-GAMMA-INCOMPLETE │ │ │ │ +,LOAD-TIME-VALUE │ │ │ │ +.SI-FIND-CLASS │ │ │ │ +/COMPLEX-BIGFLOAT │ │ │ │ +.SI-CPL-OR-NIL │ │ │ │ +.SI-CLASS-OF │ │ │ │ +.INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +$BFLOAT │ │ │ │ +COMPLEX-BFLOAT-GAMMA-INCOMPLETE │ │ │ │ +.INFER-TP │ │ │ │ +#*11111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ +,TYPE-ERROR │ │ │ │ +KEYWORDDATUM │ │ │ │ +1EXPECTED-TYPE! │ │ │ │ +/BIGFLOAT │ │ │ │ +/COMPLEX-BIGFLOAT │ │ │ │ + ,OTHERWISE │ │ │ │ +.INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000011110000001111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ +1EXPECTED-TYPE2 │ │ │ │ +/REALPART │ │ │ │ + -GAMMA-INC │ │ │ │ + -GAMMA-INC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ - FACTORIAL │ │ │ │ - FACTORIAL │ │ │ │ - FACTORIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +ERF-HYPERGEOMETRIC │ │ │ │ + SIMPLIFYA │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -SPLITPFQ │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ +UNUSED-158 │ │ │ │ +%%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ -,FUNCTION │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%ERFC │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +NUMERICAL-EVAL-P │ │ │ │ +BIGFLOATBF-ERFC │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ +COND265 │ │ │ │ + TAYLORIZE │ │ │ │ + $TRIGSIGN │ │ │ │ +SIMPLIFY │ │ │ │ +$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ +ERF-HYPERGEOMETRIC │ │ │ │ +$ERF_REPRESENTATION │ │ │ │ +$ERF_REPRESENTATION │ │ │ │ +$ERF_REPRESENTATION │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +SIMPLIM%ERFC │ │ │ │ + $INFINITY │ │ │ │ +TRISPLIT │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$ASKSIGN │ │ │ │ +SIMPLIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +Implementation for $ERFC │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +Implementation for $ERFC │ │ │ │ + ERFC-IMPL │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +SIMPLIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$ERFC156 │ │ │ │ +REST-ARGS149 │ │ │ │ +,LIST*/ │ │ │ │ + ERFC-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +$ERFC156 │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-148 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +NARGS-147 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -5END-LOOP │ │ │ │ - $TRACE2F1 │ │ │ │ -splitpfg term:~% │ │ │ │ -MAXIMA-DISPLAY │ │ │ │ -F(~:M, ~:M)~% │ │ │ │ -PRODNUM │ │ │ │ - 5NEXT-LOOP │ │ │ │ -5END-LOOP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ + ERFC-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SLATECDERF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +COMPLEX-ERF │ │ │ │ +,REALPART │ │ │ │ +,REALPART │ │ │ │ +,IMAGPART │ │ │ │ +GAMMA-INCOMPLETE │ │ │ │ +,IMAGPART │ │ │ │ +,COMPLEX │ │ │ │ +,REALPART │ │ │ │ +,REALPART │ │ │ │ +,COMPLEX │ │ │ │ +,IMAGPART │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +BFLOAT-ERF │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ -,DECLARE │ │ │ │ + $REALPART │ │ │ │ +SIMPLIFY │ │ │ │ +BFLOAT-GAMMA-INCOMPLETE │ │ │ │ +$BFLOAT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +COMPLEX-BFLOAT-ERF │ │ │ │ + $RATPRINT │ │ │ │ +COMPLEX-BFLOAT-GAMMA-INCOMPLETE │ │ │ │ +$BFLOAT │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ -SRATSIMP │ │ │ │ + $RATPRINT │ │ │ │ + $IMAGPART │ │ │ │ + $REALPART │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATZ │ │ │ │ +BIGFLOAT-IMPL<= │ │ │ │ +0.476936) │ │ │ │ +-SUM-POWER-SERIES │ │ │ │ +,FUNCTION │ │ │ │ +SYSTEMTP6 │ │ │ │ +/INFER-TP │ │ │ │ +#*11111111111111111111111111111111111111111111111100000000000000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +/INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000000001111110000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +COMPLEX-ERF │ │ │ │ +/INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +,LOAD-TIME-VALUE │ │ │ │ +/SI-FIND-CLASS │ │ │ │ +.BIGFLOAT │ │ │ │ +/SI-CPL-OR-NIL │ │ │ │ +/SI-CLASS-OF │ │ │ │ +/INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +.BIGFLOAT │ │ │ │ +BFLOAT-ERF │ │ │ │ +,LOAD-TIME-VALUE │ │ │ │ +/SI-FIND-CLASS │ │ │ │ +.COMPLEX-BIGFLOAT │ │ │ │ +/SI-CPL-OR-NIL │ │ │ │ +/SI-CLASS-OF │ │ │ │ +/INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ +.BIGFLOAT │ │ │ │ +COMPLEX-BFLOAT-ERF │ │ │ │ +/INFER-TP │ │ │ │ +#*11111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ +,TYPE-ERROR │ │ │ │ +KEYWORDDATUM │ │ │ │ +1EXPECTED-TYPE! │ │ │ │ +,COMPLEX │ │ │ │ +.BIGFLOAT │ │ │ │ +.COMPLEX-BIGFLOAT │ │ │ │ + ,OTHERWISE │ │ │ │ +/INFER-TP │ │ │ │ +#*00000000000000000000000000000000000000000000000011110000001111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ +1EXPECTED-TYPE2 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATZ │ │ │ │ +-BF-ERFI │ │ │ │ +BIGFLOAT-IMPLCOMPLEX │ │ │ │ +.IMAGPART │ │ │ │ +.REALPART │ │ │ │ +.COMPLEX │ │ │ │ +.IMAGPART │ │ │ │ +.REALPART │ │ │ │ +-BF-ERFI │ │ │ │ +.REALPART │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-170 │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%ERFI │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +NUMERICAL-EVAL-P │ │ │ │ +BIGFLOATBF-ERFI │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ +COND265 │ │ │ │ + TAYLORIZE │ │ │ │ +$ERF_%IARGS │ │ │ │ + MULTIPLEP │ │ │ │ +SIMPLIFY │ │ │ │ +APPLY-REFLECTION-SIMP │ │ │ │ + $TRIGSIGN │ │ │ │ +$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ +ERF-HYPERGEOMETRIC │ │ │ │ +$ERF_REPRESENTATION │ │ │ │ +$ERF_REPRESENTATION │ │ │ │ +$ERF_REPRESENTATION │ │ │ │ SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_J │ │ │ │ -SRATSIMP │ │ │ │ SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_I │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +SIMPLIM%ERFI │ │ │ │ +SIMPLIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +Implementation for $ERFI │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,NUMBERP │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +Implementation for $ERFI │ │ │ │ + ERFI-IMPL │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +SIMPLIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ - HYPREDERF │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -FACTOR1 │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ -FACTOR2 │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - HYPREDERF │ │ │ │ -SRATSIMP │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SRATSIMP │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - HYPREDERF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SRATSIMP │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - HYPREDERF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$ERFI168 │ │ │ │ +REST-ARGS161 │ │ │ │ +,LIST*/ │ │ │ │ + ERFI-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +$ERFI168 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-160 │ │ │ │ ,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HYPREDINCGM │ │ │ │ -$PREFER_GAMMA_INCOMPLETE │ │ │ │ - SIMPLIFYA │ │ │ │ -%GAMMA_INCOMPLETE_LOWER │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,OPTIMIZE │ │ │ │ +NARGS-159 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +,FUNCTION │ │ │ │ + ERFI-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,INTEGER │ │ │ │ +EXPINTEGRAL-E │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*EXPINT-MAXIT* │ │ │ │ +*EXPINT-MAXIT* │ │ │ │ +,COMPLEX │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*EXPINT-MAXIT* │ │ │ │ +,DECLARE │ │ │ │ +,COMPLEX │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ +~&EXPINTEGRAL-E called with:~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +~& : z = ~A~% │ │ │ │ +,REALPART │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ +%~&We expand in continued fractions.~% │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*EXPINT-EPS* │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ - GAMMAREDS │ │ │ │ -HYPREDINCGM │ │ │ │ - GAMMAREDS │ │ │ │ - GAMMAREDS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +,TAGBODY! │ │ │ │ +*EXPINT-MAXIT* │ │ │ │ +,TAGBODY │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ +*DEBUG-EXPINT-MAXIT* │ │ │ │ +*DEBUG-EXPINT-MAXIT* │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +INTLDGETTEXT │ │ │ │ +*expintegral_e: continued fractions failed. │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ + ~&We expand in a power series.~% │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,TAGBODY │ │ │ │ +,TAGBODY- │ │ │ │ +*EXPINT-MAXIT* │ │ │ │ +,TAGBODY │ │ │ │ +DOTIMES272 │ │ │ │ +,CHECK-TYPE/ │ │ │ │ +,INTEGER │ │ │ │ +DOTIMES273 │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,TAGBODY- │ │ │ │ ,RETURN-FROM │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,TAGBODY- │ │ │ │ ,RETURN-FROM │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ +*DEBUG-EXPINT-MAXIT* │ │ │ │ +*DEBUG-EXPINT-MAXIT* │ │ │ │ ,RETURN-FROM │ │ │ │ ,RETURN-FROM │ │ │ │ - GAMMAREDS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +.DGETTEXT │ │ │ │ +expintegral_e: series failed. │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BFLOAT-EXPINTEGRAL-E │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*EXPINT-MAXIT* │ │ │ │ +BIGFLOATTWO │ │ │ │ +BIGFLOATONE │ │ │ │ +BIGFLOATONE │ │ │ │ +BIGFLOAT%E │ │ │ │ +BIGFLOAT%GAMMA │ │ │ │ +,COMPLEX │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -ERFGAMNUMRED │ │ │ │ -HYP-INTEGERP │ │ │ │ - GAMMAREDS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*EXPINT-MAXIT* │ │ │ │ +BIGFLOAT%E │ │ │ │ +BIGFLOAT%GAMMA │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ +%~&BFLOAT-EXPINTEGRAL-E called with:~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +~& : z = ~A~% │ │ │ │ +,REALPART │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ +%~&We expand in continued fractions.~% │ │ │ │ +BIGFLOATONE │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*EXPINT-EPS* │ │ │ │ +BIGFLOATONE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -ERFGAMMARED │ │ │ │ -ERFGAMNUMRED │ │ │ │ - GAMMAREDS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +,TAGBODY! │ │ │ │ +*EXPINT-MAXIT* │ │ │ │ +,TAGBODY │ │ │ │ +BIGFLOATTWO │ │ │ │ +BIGFLOATONE │ │ │ │ +BIGFLOATONE │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ +*DEBUG-EXPINT-BFLOATMAXIT* │ │ │ │ +*DEBUG-EXPINT-BFLOATMAXIT* │ │ │ │ +,RETURN-FROM │ │ │ │ +BIGFLOAT%E │ │ │ │ +,RETURN-FROM │ │ │ │ +INTLDGETTEXT │ │ │ │ +*expintegral_e: continued fractions failed. │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ + ~&We expand in a power series.~% │ │ │ │ +BIGFLOAT%GAMMA │ │ │ │ +BIGFLOATONE │ │ │ │ +BIGFLOATONE │ │ │ │ +BIGFLOATZERO │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -1F1POLYS │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ - $NEGATIVE │ │ │ │ - SIMPLIFYA │ │ │ │ - %BINOMIAL │ │ │ │ -BESTRIG │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -*DEBUG-HYP* │ │ │ │ -~&Case 1F1(a,2*a-n,x): │ │ │ │ -~& ; a = ~A~% │ │ │ │ -~& ; c = ~A~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -SRATSIMP │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ +,TAGBODY- │ │ │ │ +*EXPINT-MAXIT* │ │ │ │ +,TAGBODY │ │ │ │ +DOTIMES272 │ │ │ │ +,CHECK-TYPE/ │ │ │ │ +,INTEGER │ │ │ │ +DOTIMES273 │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,TAGBODY- │ │ │ │ +BIGFLOATONE │ │ │ │ +,RETURN-FROM │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +BIGFLOATONE │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,TAGBODY- │ │ │ │ +BIGFLOATONE │ │ │ │ +,RETURN-FROM │ │ │ │ +*EXPINT-EPS* │ │ │ │ +*DEBUG-EXPINTEGRAL* │ │ │ │ +*DEBUG-EXPINT-BFLOATMAXIT* │ │ │ │ +*DEBUG-EXPINT-BFLOATMAXIT* │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +.DGETTEXT │ │ │ │ +expintegral_e: series failed. │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CONJUGATE-BESSEL-J │ │ │ │ + $FEATUREP │ │ │ │ +$INTEGER │ │ │ │ +OFF-NEGATIVE-REAL-AXISP │ │ │ │ SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ + %BESSEL_J │ │ │ │ SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_I │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -*DEBUG-HYP* │ │ │ │ -~&Case 1F1(a,2*a+n,x): │ │ │ │ -~& ; a = ~A~% │ │ │ │ -~& ; c = ~A~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -SRATSIMP │ │ │ │ +$CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_I │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -$SIMPSUM │ │ │ │ -$BESSEL_REDUCE │ │ │ │ -,DECLARE │ │ │ │ + %BESSEL_J │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$SIMPSUM │ │ │ │ -$BESSEL_REDUCE │ │ │ │ -*DEBUG-HYP* │ │ │ │ -~&Case 1F1(n+1/2,m,x): │ │ │ │ -~& ; a = ~A~% │ │ │ │ -~& ; c = ~A~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -~& : m = ~A~% │ │ │ │ -SRATSIMP │ │ │ │ - FACTORIAL │ │ │ │ - FACTORIAL │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ -GENSUMINDEX │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ -MFUNCALL │ │ │ │ -$GEN_LAGUERRE │ │ │ │ -GENSUMINDEX │ │ │ │ - SIMPLIFYA │ │ │ │ - %BINOMIAL │ │ │ │ -GENSUMINDEX │ │ │ │ - SIMPLIFYA │ │ │ │ - %BINOMIAL │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_I │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -$SIMPSUM │ │ │ │ -$BESSEL_REDUCE │ │ │ │ +SIMPLIM%FLOOR │ │ │ │ +BEHAVIOR │ │ │ │ +ARGLIMAB │ │ │ │ +ARGLIMAB │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$SIMPSUM │ │ │ │ -$BESSEL_REDUCE │ │ │ │ -*DEBUG-HYP* │ │ │ │ -~&Case 1F1(1/2-n,m,x): │ │ │ │ -~& ; a = ~A~% │ │ │ │ -~& ; c = ~A~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -~& : m = ~A~% │ │ │ │ -SRATSIMP │ │ │ │ - FACTORIAL │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ -GENSUMINDEX │ │ │ │ - SIMPLIFYA │ │ │ │ - %BINOMIAL │ │ │ │ - SIMPLIFYA │ │ │ │ -$POCHHAMMER │ │ │ │ -GENSUMINDEX │ │ │ │ - SIMPLIFYA │ │ │ │ - %BINOMIAL │ │ │ │ -GENSUMINDEX │ │ │ │ - SIMPLIFYA │ │ │ │ - %BINOMIAL │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_I │ │ │ │ -HYP-INTEGERP │ │ │ │ -HYP-INTEGERP │ │ │ │ -$PREFER_WHITTAKER │ │ │ │ -SRATSIMP │ │ │ │ -ERFGAMMARED │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +$CONSTANTP │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +SIMPLIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ - SIMP2>F<2 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +FLOOR-INTEGRAL │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ +\left \lfloor │ │ │ │ + \right \rfloor │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -TRIG-LOG-3-EXEC │ │ │ │ -$RADEXPAND │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ -CHECKSIGNTM │ │ │ │ - $POSITIVE │ │ │ │ - SIMPLIFYA │ │ │ │ -CHECKSIGNTM │ │ │ │ - $NEGATIVE │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +USE-RADCAN-P │ │ │ │ +$RATNUMP │ │ │ │ + OP-EQUALP │ │ │ │ +USE-RADCAN-P │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -TRIG-LOG-3A-EXEC │ │ │ │ -$RADEXPAND │ │ │ │ + ,&OPTIONAL │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +PRETTY-GOOD-FLOOR-OR-CEILING │ │ │ │ + $FLOAT2BF │ │ │ │ +$ALGEBRAIC │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ -CHECKSIGNTM │ │ │ │ - $POSITIVE │ │ │ │ -TRIG-LOG-3A-EXEC │ │ │ │ - SIMPLIFYA │ │ │ │ -CHECKSIGNTM │ │ │ │ - $NEGATIVE │ │ │ │ -TRIG-LOG-3A-EXEC │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ + $FLOAT2BF │ │ │ │ +$ALGEBRAIC │ │ │ │ +,INTEGERP │ │ │ │ + $RECTFORM │ │ │ │ + $INFINITY │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ ,DECLARE │ │ │ │ -TRIG-SIN │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +$FPPREC │ │ │ │ ,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ -$RADEXPAND │ │ │ │ +,SPECIAL │ │ │ │ +$FPPREC │ │ │ │ +$BFLOATP │ │ │ │ +,DECLARE │ │ │ │ +,DYNAMIC-EXTENT- │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +$FPPREC │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$BFLOATP │ │ │ │ +,DECLARE │ │ │ │ +,DYNAMIC-EXTENT. │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +$FPPREC │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$FPPREC │ │ │ │ +$BFLOATP │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ +FPGREATERP │ │ │ │ SIMPLIFYA │ │ │ │ +$CEILING │ │ │ │ SIMPLIFYA │ │ │ │ +$CEILING │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ +USE-RADCAN-P │ │ │ │ +$RATNUMP │ │ │ │ SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -$RADEXPAND │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -TRIG-LOG-3 │ │ │ │ - $TRACE2F1 │ │ │ │ -* Case a or b is 1 and the other is 1/2~% │ │ │ │ -TRIG-LOG-3-EXEC │ │ │ │ - $TRACE2F1 │ │ │ │ - Case a=b and a is 1 or 1/2~% │ │ │ │ -TRIG-LOG-3A-EXEC │ │ │ │ - $TRACE2F1 │ │ │ │ - Case a+b is 1 or 2~% │ │ │ │ -TRIG-SIN │ │ │ │ - $TRACE2F1 │ │ │ │ - Case a-b=1/2 or b-a=1/2~% │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -TRIG-LOG-1-POS │ │ │ │ -$RADEXPAND │ │ │ │ +INTEGER-PART-OF-SUM │ │ │ │ +DOLIST271 │ │ │ │ ,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ - SIMPLIFYA │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY! │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +$BFLOATP │ │ │ │ +,RETURN-FROM │ │ │ │ SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -$NUMBERP │ │ │ │ -$NUMBERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -TRIG-LOG-1-NEG │ │ │ │ -$RADEXPAND │ │ │ │ -CHECKSIGNTM │ │ │ │ - $POSITIVE │ │ │ │ -CHECKSIGNTM │ │ │ │ - $NEGATIVE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -TRIG-LOG-1 │ │ │ │ -$RADEXPAND │ │ │ │ -$EXPONENTIALIZE │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ -$EXPONENTIALIZE │ │ │ │ -CHECKSIGNTM │ │ │ │ - $POSITIVE │ │ │ │ -TRIG-LOG-1-POS │ │ │ │ -CHECKSIGNTM │ │ │ │ - $NEGATIVE │ │ │ │ -TRIG-LOG-1-NEG │ │ │ │ -CHECKSIGNTM │ │ │ │ - $POSITIVE │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ +SIMP-FLOOR │ │ │ │ +ONEARGCHECK │ │ │ │ + SIMPLIFYA │ │ │ │ +SPECREPCHECK │ │ │ │ +,NUMBERP │ │ │ │ +$BFLOATP │ │ │ │ +FPENTIER │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +$ORDERLESSP │ │ │ │ SIMPLIFYA │ │ │ │ -CHECKSIGNTM │ │ │ │ - $NEGATIVE │ │ │ │ +$CEILING │ │ │ │ +COND265 │ │ │ │ +$CONSTANTP │ │ │ │ +PRETTY-GOOD-FLOOR-OR-CEILING │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +INTEGER-PART-OF-SUM │ │ │ │ SIMPLIFYA │ │ │ │ -CHECKSIGNTM │ │ │ │ - $POSITIVE │ │ │ │ -CHECKSIGNTM │ │ │ │ - $NEGATIVE │ │ │ │ +,MEMBER │ │ │ │ +$COMPARE │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +$COMPARE │ │ │ │ +,MEMBER │ │ │ │ +$COMPARE │ │ │ │ +,FUNCTION │ │ │ │ +$COMPARE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CONJUGATE-BESSEL-I │ │ │ │ + $FEATUREP │ │ │ │ +$INTEGER │ │ │ │ +OFF-NEGATIVE-REAL-AXISP │ │ │ │ + SIMPLIFYA │ │ │ │ + %BESSEL_I │ │ │ │ SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ + %BESSEL_I │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -TRIG-LOG │ │ │ │ - SIMPLIFYA │ │ │ │ - $TRACE2F1 │ │ │ │ - trig-log: Test c=3/2~% │ │ │ │ -TRIG-LOG-3 │ │ │ │ +CONJUGATE-BESSEL-Y │ │ │ │ +OFF-NEGATIVE-REAL-AXISP │ │ │ │ SIMPLIFYA │ │ │ │ - $TRACE2F1 │ │ │ │ - trig-log: Test c=1/2~% │ │ │ │ -TRIG-LOG-1 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - ,&OPTIONAL │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HYP-COS │ │ │ │ -$RATSIMP │ │ │ │ - $TRACE2F1 │ │ │ │ - Case a+b-1/2=c~% │ │ │ │ -,INTEGERP │ │ │ │ -$RATSIMP │ │ │ │ - $TRACE2F1 │ │ │ │ - Case c=1+2*a=a+b+1/2~% │ │ │ │ -,INTEGERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -DERIVINT │ │ │ │ -DERIVINT │ │ │ │ - FACTORIAL │ │ │ │ - FACTORIAL │ │ │ │ - FACTORIAL │ │ │ │ - FACTORIAL │ │ │ │ - FACTORIAL │ │ │ │ + %BESSEL_Y │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ + %BESSEL_Y │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ +SYSTEMLAMBDA-CLOSURE │ │ │ │ +COMBIN-SUM │ │ │ │ +COMMON-LISPDECLARE │ │ │ │ +-SPECIAL │ │ │ │ +-DECLARE │ │ │ │ +-OPTIMIZE │ │ │ │ +SIMPLIFY │ │ │ │ +COMBIN-SUM │ │ │ │ +COMBIN-SUM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +SYSTEMLAMBDA-CLOSURE │ │ │ │ +COMBIN-USUM │ │ │ │ +COMMON-LISPDECLARE │ │ │ │ +-SPECIAL │ │ │ │ +-DECLARE │ │ │ │ +-OPTIMIZE │ │ │ │ +SIMPLIFY │ │ │ │ +COMBIN-USUM │ │ │ │ +COMBIN-USUM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +SYSTEMLAMBDA-CLOSURE │ │ │ │ +COMBIN-SUM │ │ │ │ +COMBIN-USUM │ │ │ │ +POLY-VAR │ │ │ │ +COMMON-LISPDECLARE │ │ │ │ +-SPECIAL │ │ │ │ +-DECLARE │ │ │ │ +-OPTIMIZE │ │ │ │ +ISUM-GIVEUP │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +KEYWORDTEST │ │ │ │ +-FUNCTION │ │ │ │ +-FUNCTION │ │ │ │ +-IDENTITY │ │ │ │ +-FUNCTION │ │ │ │ +ISUM-GIVEUP │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ +POLY-VAR │ │ │ │ + DIVERGENT │ │ │ │ +POLY-VAR │ │ │ │ +IPOLYSUM │ │ │ │ +-FUNCTION │ │ │ │ +COND265 │ │ │ │ +IPOLYSUM │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ +POLY-VAR │ │ │ │ +SIMPLIFY │ │ │ │ +-FUNCTION │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ + $NEGATIVE │ │ │ │ +-FUNCTION │ │ │ │ + DIVERGENT │ │ │ │ +$SIMPSUM │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ +$SIMPSUM │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ + $NEGATIVE │ │ │ │ +-VALUES │ │ │ │ + DIVERGENT │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ +$RATSIMP │ │ │ │ MAXIMA-SUBSTITUTE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -Implementation for $HGFRED │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -Implementation for $HGFRED │ │ │ │ -HGFRED-IMPL │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +POLY-VAR │ │ │ │ +SIMPLIFY │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ + $POSITIVE │ │ │ │ + DIVERGENT │ │ │ │ + DIVERGENT │ │ │ │ + $NEGATIVE │ │ │ │ +ISUM-GIVEUP │ │ │ │ +COMBIN-SUM │ │ │ │ +COMBIN-USUM │ │ │ │ +ISUMOUT │ │ │ │ + DIVERGENT │ │ │ │ +INTLDGETTEXT │ │ │ │ +sum: sum is divergent. │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +Implementation for $BERNPOLY │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +Implementation for $BERNPOLY │ │ │ │ +BERNPOLY-IMPL │ │ │ │ + $BERNPOLY │ │ │ │ %%PRETTY-FNAME │ │ │ │ + $BERNPOLY │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%PRETTY-FNAME │ │ │ │ + $ZEROBERN │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -INTLDGETTEXT │ │ │ │ -1hgfred: first argument must be a list; found: ~:M │ │ │ │ --DGETTEXT │ │ │ │ -2hgfred: second argument must be a list; found: ~:M │ │ │ │ -*CHECKCOEFSIGNLIST* │ │ │ │ -,DECLARE │ │ │ │ + $ZEROBERN │ │ │ │ + $BERNPOLY │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -*CHECKCOEFSIGNLIST* │ │ │ │ -HGFSIMP-EXEC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,TAGBODY! │ │ │ │ +BINOCOMP │ │ │ │ +,RETURN-FROM │ │ │ │ + $BERNPOLY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ -$HGFRED22 │ │ │ │ -REST-ARGS15 │ │ │ │ +$BERNPOLY395 │ │ │ │ +REST-ARGS382 │ │ │ │ ,LIST*/ │ │ │ │ -$HGFRED │ │ │ │ -HGFRED-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -$HGFRED22 │ │ │ │ + $BERNPOLY │ │ │ │ +BERNPOLY-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +$BERNPOLY395 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-14 │ │ │ │ +REST-ARG-381 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ -NARGS-13 │ │ │ │ + $BERNPOLY │ │ │ │ +NARGS-380 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ + $BERNPOLY │ │ │ │ ,FUNCTION │ │ │ │ -HGFRED-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ +BERNPOLY-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +POLY-VAR │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$GAMMA_EXPAND │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +FPOLYSUM │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$GAMMA_EXPAND │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +POLY-VAR │ │ │ │ +,FUNCTION │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -HGFSIMP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +,INTEGERP │ │ │ │ +,NUMBERP │ │ │ │ +$RATSIMP │ │ │ │ + $BERNPOLY │ │ │ │ +$RATDISREP │ │ │ │ +POLY-VAR │ │ │ │ +$PREDERROR │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -GEREDNO2 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +$PREDERROR │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +Implementation for $FIB │ │ │ │ +SYSTEMLAMBDA-CLOSURE │ │ │ │ +COMMON-LISPDECLARE │ │ │ │ +-DECLARE │ │ │ │ +-OPTIMIZE │ │ │ │ +-LOGANDC2 │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ +PREVFIB │ │ │ │ +PREVFIB. │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -SIMPR2F1 │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ +Implementation for $FIB │ │ │ │ +FIB-IMPL │ │ │ │ +%%PRETTY-FNAME │ │ │ │ ,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ -HYP-INTEGERP │ │ │ │ -HYP-INTEGERP │ │ │ │ -HYP-INTEGERP │ │ │ │ -DERIVINT │ │ │ │ -GEREDNO2 │ │ │ │ -GEREDNO2 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,IGNORE. │ │ │ │ +$FIB485 │ │ │ │ +REST-ARGS478 │ │ │ │ +,LIST*/ │ │ │ │ +FIB-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +REST-ARG-477 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +NARGS-476 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +,FUNCTION │ │ │ │ +FIB-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +POLY-VAR │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,ASSERT │ │ │ │ - AS-15.2.3 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,TAGBODY │ │ │ │ +POLY-VAR │ │ │ │ +,RETURN-FROM │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +POLY-VAR │ │ │ │ +,RETURN-FROM │ │ │ │ +,FUNCTION │ │ │ │ +,NUMBERP │ │ │ │ +,NUMBERP │ │ │ │ + %BINOMIAL │ │ │ │ + %BINOMIAL │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +ASKSIGN │ │ │ │ + $NEGATIVE │ │ │ │ +,FUNCTION │ │ │ │ + %BINOMIAL │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +-EVALUATE-SUMMAND │ │ │ │ + %BINOMIAL │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +-EVALUATE-SUMMAND │ │ │ │ +,INTEGERP │ │ │ │ +ASKSIGN │ │ │ │ + $POSITIVE │ │ │ │ +,FUNCTION │ │ │ │ + %BINOMIAL │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +-EVALUATE-SUMMAND │ │ │ │ +,TRUNCATE │ │ │ │ +,TRUNCATE │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,ASSERT │ │ │ │ - AS-15.2.4 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,INTEGERP │ │ │ │ +ASKSIGN │ │ │ │ + $POSITIVE │ │ │ │ +,FUNCTION │ │ │ │ + %BINOMIAL │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +-EVALUATE-SUMMAND │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +SYSTEMLAMBDA-CLOSURE │ │ │ │ +COMBIN-SUM │ │ │ │ +COMBIN-USUM │ │ │ │ +POLY-VAR │ │ │ │ +COMMON-LISPDECLARE │ │ │ │ +-SPECIAL │ │ │ │ +-DECLARE │ │ │ │ +-OPTIMIZE │ │ │ │ +COMBIN-SUM │ │ │ │ +COMBIN-USUM │ │ │ │ +FINITE-SUM │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +FPOLYSUM │ │ │ │ +POLY-VAR │ │ │ │ + %BINOMIAL │ │ │ │ +POLY-VAR │ │ │ │ +-FUNCTION │ │ │ │ +FINITE-SUM │ │ │ │ +-DECLARE │ │ │ │ +-SPECIAL │ │ │ │ +$RATSIMP │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +POLY-VAR │ │ │ │ +POLY-VAR │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +POLY-VAR │ │ │ │ +*INFSUMSIMP │ │ │ │ +POLY-VAR │ │ │ │ +-VALUES │ │ │ │ +COMBIN-USUM │ │ │ │ +FINITE-SUM │ │ │ │ +COMBIN-SUM │ │ │ │ +-RETURN-FROM │ │ │ │ +POLY-VAR │ │ │ │ +-FUNCTION │ │ │ │ + SIMPTIMES │ │ │ │ +COMBIN-SUM │ │ │ │ +-VALUES │ │ │ │ +COMBIN-USUM │ │ │ │ +COMBIN-USUM │ │ │ │ +SIMPLUS │ │ │ │ +COMBIN-USUM │ │ │ │ +POLY-VAR │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +SIMPSUM2 │ │ │ │ +$SIMPSUM │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,ASSERT │ │ │ │ - AS-15.2.6 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - STEP4-INT │ │ │ │ - STEP4-INT │ │ │ │ -,SYMBOL-NAME │ │ │ │ -STEP4-VAR- │ │ │ │ -CHECKSIGNTM │ │ │ │ - $NEGATIVE │ │ │ │ -ROOT1-Z │ │ │ │ +$SIMPSUM │ │ │ │ +,TAGBODY │ │ │ │ +$SIMPSUM │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +,RETURN-FROM │ │ │ │ +INTLDGETTEXT │ │ │ │ +/sum: lower bound ~M greater than upper bound ~M │ │ │ │ +,RETURN-FROM │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +KEYWORDEVALUATE-SUMMAND │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CONJUGATE-DERIVATIVE │ │ │ │ +,FUNCTION │ │ │ │ +MANIFESTLY-REAL-P │ │ │ │ SIMPLIFYA │ │ │ │ -ROOT1-Z │ │ │ │ +$CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - AS-15.2.3 │ │ │ │ - AS-15.2.3 │ │ │ │ - AS-15.2.4 │ │ │ │ - AS-15.2.6 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +%DERIVATIVE │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +%DERIVATIVE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -$NUMBERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +CONJUGATE-BESSEL-K │ │ │ │ +OFF-NEGATIVE-REAL-AXISP │ │ │ │ + SIMPLIFYA │ │ │ │ + %BESSEL_K │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ + %BESSEL_K │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ +CONJUGATE-HANKEL-1 │ │ │ │ +OFF-NEGATIVE-REAL-AXISP │ │ │ │ + SIMPLIFYA │ │ │ │ + %HANKEL_2 │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ + %HANKEL_1 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CONJUGATE-HANKEL-2 │ │ │ │ +OFF-NEGATIVE-REAL-AXISP │ │ │ │ + SIMPLIFYA │ │ │ │ + %HANKEL_1 │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ + %HANKEL_2 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ +orthopoly │ │ │ │ +reproducible-path │ │ │ │ +maxima-5.47.0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/max_ext.lisp │ │ │ │ +SIMP-POCHHAMMER │ │ │ │ +orthopoly │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-30 │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%GAMMA_INCOMPLETE │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$NUMBERP │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +$SIMPSUM │ │ │ │ +RATORDER │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SIMPFLG │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,DECLARE │ │ │ │ +$SIMPSUM │ │ │ │ + $REALPART │ │ │ │ +SIMP-DOMAIN-ERROR │ │ │ │ +INTLDGETTEXT │ │ │ │ +9gamma_incomplete: gamma_incomplete(~:M,~:M) is undefined. │ │ │ │ + $INFINITY │ │ │ │ +FLOAT-NUMERICAL-EVAL-P │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +3~&SIMP-GAMMA-INCOMPLETE in float-numerical-eval-p~% │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ +,TRUNCATE │ │ │ │ +,TRUNCATE │ │ │ │ +COMPLEXIFY │ │ │ │ +EXPINTEGRAL-E │ │ │ │ +COMPLEXIFY │ │ │ │ +GAMMA-INCOMPLETE │ │ │ │ +COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +;~&SIMP-GAMMA-INCOMPLETE in complex-float-numerical-eval-p~% │ │ │ │ +,COMPLEX │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ +,COMPLEX │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ +,IMAGPART │ │ │ │ +,REALPART │ │ │ │ +,REALPART │ │ │ │ +,TRUNCATE │ │ │ │ +,REALPART │ │ │ │ +,REALPART │ │ │ │ +,TRUNCATE │ │ │ │ +,REALPART │ │ │ │ +COMPLEXIFY │ │ │ │ +EXPINTEGRAL-E │ │ │ │ +COMPLEXIFY │ │ │ │ +GAMMA-INCOMPLETE │ │ │ │ +BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +6~&SIMP-GAMMA-INCOMPLETE in bigfloat-numerical-eval-p~% │ │ │ │ ,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ +,SPECIAL │ │ │ │ + $TRUNCATE │ │ │ │ + $TRUNCATE │ │ │ │ + $RECTFORM │ │ │ │ +BFLOAT-EXPINTEGRAL-E │ │ │ │ +BFLOAT-GAMMA-INCOMPLETE │ │ │ │ +!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +>~&SIMP-GAMMA-INCOMPLETE in complex-bigfloat-numerical-eval-p~% │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ + $IMAGPART │ │ │ │ + $REALPART │ │ │ │ + $REALPART │ │ │ │ + $TRUNCATE │ │ │ │ + $REALPART │ │ │ │ + $REALPART │ │ │ │ +*DEBUG-GAMMA* │ │ │ │ +9~& bigfloat-numerical-eval-p calls bfloat-expintegral-e~% │ │ │ │ + $TRUNCATE │ │ │ │ + $REALPART │ │ │ │ + $RECTFORM │ │ │ │ +BFLOAT-EXPINTEGRAL-E │ │ │ │ +COMPLEX-BFLOAT-GAMMA-INCOMPLETE │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +,INTEGERP │ │ │ │ +SIMPLIFY │ │ │ │ +%EXPINTEGRAL_EI │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +GENSUMINDEX │ │ │ │ +SIMPSUM1 │ │ │ │ +$GAMMA_EXPAND │ │ │ │ ,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ -,FUNCALL │ │ │ │ -SIMPFLG │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +,SPECIAL │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +%EXPINTEGRAL_EI │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +GENSUMINDEX │ │ │ │ +SIMPSUM1 │ │ │ │ +SIMPLIFY │ │ │ │ +$POCHHAMMER │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +RATORDER │ │ │ │ +MAX-NUMERIC-RATIO-P │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +SIMPLIFY │ │ │ │ +RATORDER │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +RATORDER │ │ │ │ +GENSUMINDEX │ │ │ │ +SIMPSUM1 │ │ │ │ +SIMPLIFY │ │ │ │ +$POCHHAMMER │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +$POCHHAMMER │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +GENSUMINDEX │ │ │ │ +SIMPSUM1 │ │ │ │ +SIMPLIFY │ │ │ │ +$POCHHAMMER │ │ │ │ +RATORDER │ │ │ │ +RATORDER │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +,INTEGERP │ │ │ │ +SIMPLIFY │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +SIMPLIFY │ │ │ │ +$POCHHAMMER │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ + GAMMA-A+N │ │ │ │ + SIMPGAMMA │ │ │ │ +GENSUMINDEX │ │ │ │ +SIMPSUM1 │ │ │ │ + GAMMA-A+N │ │ │ │ + SIMPGAMMA │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +SIMPLIFY │ │ │ │ +$POCHHAMMER │ │ │ │ +GENSUMINDEX │ │ │ │ +SIMPSUM1 │ │ │ │ +SIMPLIFY │ │ │ │ +$POCHHAMMER │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ + RAT-ORDER │ │ │ │ + ,NUMERATOR │ │ │ │ +,DENOMINATOR │ │ │ │ +GIVE-UP │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +$SUBSTITUTE │ │ │ │ + RAT-ORDER │ │ │ │ +$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +SIMPLIM%GAMMA_INCOMPLETE │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ + $INFINITY │ │ │ │ + $REALPART │ │ │ │ + $REALPART │ │ │ │ + $INFINITY │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -HYP-NEGP │ │ │ │ - $NEGATIVE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +$HYPERGEOMETRIC_REGULARIZED │ │ │ │ +%GAMMA_INCOMPLETE_GENERALIZED │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +CONJUGATE-GAMMA-INCOMPLETE │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +OFF-NEGATIVE-REAL-AXISP │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +SIMPLIFY │ │ │ │ +$CONJUGATE │ │ │ │ +SIMPLIFY │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +Implementation for $GAMMA_INCOMPLETE │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +$Implementation for $GAMMA_INCOMPLETE │ │ │ │ +GAMMA_INCOMPLETE-IMPL │ │ │ │ +$GAMMA_INCOMPLETE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$GAMMA_INCOMPLETE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -HYP-NEGP │ │ │ │ -HYP-NEGP │ │ │ │ -HYP-NEGP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -ALGLIST │ │ │ │ -$RATSIMPEXPONS │ │ │ │ - $RATPRINT │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$RATSIMPEXPONS │ │ │ │ - $RATPRINT │ │ │ │ -HYP-INTEGERP │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$GAMMA_INCOMPLETE20 │ │ │ │ +REST-ARGS13 │ │ │ │ +,LIST*/ │ │ │ │ +$GAMMA_INCOMPLETE │ │ │ │ +GAMMA_INCOMPLETE-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +$GAMMA_INCOMPLETE20 │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-12 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +$GAMMA_INCOMPLETE │ │ │ │ +NARGS-11 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +$GAMMA_INCOMPLETE │ │ │ │ ,FUNCTION │ │ │ │ -HGFSIMP │ │ │ │ -CHECKSIGNTM │ │ │ │ - $POSITIVE │ │ │ │ -TRIG-LOG-1-POS │ │ │ │ -CHECKSIGNTM │ │ │ │ - $NEGATIVE │ │ │ │ -TRIG-LOG-1-NEG │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HYP-INTEGERP │ │ │ │ -HYP-INTEGERP │ │ │ │ - STEP4-INT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +GAMMA_INCOMPLETE-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - STEP-7-PP │ │ │ │ - AS-15.2.4 │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ - AS-15.2.3 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ +MOD-INTEGRAL │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ + \rm{mod} │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ - STEP-7-PM │ │ │ │ - AS-15.2.6 │ │ │ │ +SIMP-NUMMOD │ │ │ │ +TWOARGCHECK │ │ │ │ + SIMPLIFYA │ │ │ │ +SPECREPCHECK │ │ │ │ + SIMPLIFYA │ │ │ │ +SPECREPCHECK │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ - AS-15.2.3 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONSTANTP │ │ │ │ +$CONSTANTP │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +COMBIN-I │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,ASSERT │ │ │ │ - AS-15.2.5 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +INTLDGETTEXT │ │ │ │ +0deftaylor: argument must be a power series at 0. │ │ │ │ +COMBIN-I │ │ │ │ +RECUR-APPLY │ │ │ │ +,FUNCTION │ │ │ │ +COMBIN-I │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - STEP-7-MP │ │ │ │ - AS-15.2.4 │ │ │ │ +COMBIN-I │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ - AS-15.2.5 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMBIN-I │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - STEP-7-MM │ │ │ │ - AS-15.2.6 │ │ │ │ ,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - AS-15.2.5 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -STEP7-CORE │ │ │ │ -A-PRIME │ │ │ │ -C-PRIME │ │ │ │ -A-PRIME │ │ │ │ - $TRACE2F1 │ │ │ │ -step7-core~% │ │ │ │ - a,b,c = ~A ~A ~A~% │ │ │ │ - p,q,r = ~A ~A ~A~% │ │ │ │ - a', c' = ~A ~A~% │ │ │ │ - F(a',a'+1/2; 1+2*a';z) =~% │ │ │ │ -MAXIMA-DISPLAY │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ - STEP-7-PP │ │ │ │ - STEP-7-PM │ │ │ │ - STEP-7-MP │ │ │ │ - STEP-7-MM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HYP-INTEGERP │ │ │ │ +,OPTIMIZE │ │ │ │ +,LAMBDA │ │ │ │ +,TAGBODY │ │ │ │ ,RETURN-FROM │ │ │ │ - $TRACE2F1 │ │ │ │ - step 7:~% │ │ │ │ - q, p1, r1 = ~A ~A ~A~% │ │ │ │ - p2, r2 = ~A ~A~% │ │ │ │ -STEP7-CORE │ │ │ │ -STEP7-CORE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,TAGBODY! │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +MFACTORIAL │ │ │ │ +INTLDGETTEXT │ │ │ │ +5deftaylor: don't know how to handle this function: ~M │ │ │ │ +/DGETTEXT │ │ │ │ +deftaylor: redefining ~:M.~% │ │ │ │ +SP2SUBS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,ASSERT │ │ │ │ - AS-15.2.7 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,OPTIMIZE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ ,DECLARE │ │ │ │ -,ASSERT │ │ │ │ - AS-15.2.8 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,OPTIMIZE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ +returns the continued fraction for p and q integers, q not zero │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - HYP-ATANH │ │ │ │ -,SYMBOL-NAME │ │ │ │ -HYP-ATANH- │ │ │ │ - SIMPLIFYA │ │ │ │ +FIND-CF1 │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +,TRUNCATE │ │ │ │ +SETF1445 │ │ │ │ ,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - AS-15.2.7 │ │ │ │ - AS-15.2.8 │ │ │ │ - AS-15.2.6 │ │ │ │ - AS-15.2.4 │ │ │ │ - AS-15.2.3 │ │ │ │ - AS-15.2.5 │ │ │ │ - AS-15.2.3 │ │ │ │ - AS-15.2.5 │ │ │ │ -SRATSIMP │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,DYNAMIC-EXTENT- │ │ │ │ +SETF1446 │ │ │ │ +,DECLARE │ │ │ │ +,DYNAMIC-EXTENT. │ │ │ │ +,RETURN-FROM │ │ │ │ +FIND-CF1 │ │ │ │ +FIND-CF1 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -$LEGENDRE_Q │ │ │ │ -$LEGENDRE_P │ │ │ │ -$ASSOC_LEGENDRE_Q │ │ │ │ -$ASSOC_LEGENDRE_P │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -$RADEXPAND │ │ │ │ +?returns the continued fraction for p and q integers, q not zero │ │ │ │ +without any special action │ │ │ │ +find-cf: quotient by zero │ │ │ │ +,NREVERSE │ │ │ │ +FIND-CF1 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +converts CF (a continued fraction list) to a list of numerator │ │ │ │ + denominator using recurrence from end │ │ │ │ + and not calculating intermediate quotients. │ │ │ │ + The numerator and denom are relatively │ │ │ │ + prime │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +converts CF (a continued fraction list) to a list of numerator │ │ │ │ + denominator using recurrence from end │ │ │ │ + and not calculating intermediate quotients. │ │ │ │ + The numerator and denom are relatively │ │ │ │ + prime │ │ │ │ +CF-BACK-RECURRENCE │ │ │ │ +,REVERSE │ │ │ │ ,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ - $NEGATIVE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -$RADEXPAND │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -$RADEXPAND │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ - $TRACE2F1 │ │ │ │ -a, c = ~A ~A~% │ │ │ │ -b = ~A~% │ │ │ │ - $NEGATIVE │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -$RADEXPAND │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$RADEXPAND │ │ │ │ - $TRACE2F1 │ │ │ │ -~&legf14~% │ │ │ │ - $POSITIVE │ │ │ │ -ASKSIGN │ │ │ │ - $POSITIVE │ │ │ │ - $TRACE2F1 │ │ │ │ - A&S 15.4.17~% │ │ │ │ - $TRACE2F1 │ │ │ │ - A&S 15.4.17~% │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ -,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre a-b = 1/2~% │ │ │ │ -,FUNCTION │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre a-b = -1/2~% │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre c-a-b = 1/2~% │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre c-a-b = 3/2~% │ │ │ │ - : a = ~A~% │ │ │ │ - : b = ~A~% │ │ │ │ - : c = ~A~% │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -HGFSIMP │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre c-a-b = -1/2~% │ │ │ │ -,FUNCTION │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre 1-c = a-b~% │ │ │ │ -,FUNCTION │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre 1-c = b-a~% │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre 1-c = c-a-b~% │ │ │ │ + CFRATSIMP │ │ │ │ +KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre 1-c = a+b-c~% │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre a-b = a+b-c~% │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre |1-c| = 1/2~% │ │ │ │ - $TRACE2F1 │ │ │ │ -Legendre a-b = c-a-b~% │ │ │ │ -LEGENDRE-FUNCT-TO-BE-DISCOVERED │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +CF-BACK-RECURRENCE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -SIMP2F1 │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ ,TAGBODY │ │ │ │ ,RETURN-FROM │ │ │ │ - $TRACE2F1 │ │ │ │ -Tracing SIMP2F1~% │ │ │ │ -# Test a or b negative integer ...~% │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -,RETURN-FROM │ │ │ │ -2F1POLYS │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -,RETURN-FROM │ │ │ │ -2F1POLYS │ │ │ │ - $TRACE2F1 │ │ │ │ - Test F(1,1,2)...~% │ │ │ │ - $TRACE2F1 │ │ │ │ -,RETURN-FROM │ │ │ │ - SIMPLIFYA │ │ │ │ - $TRACE2F1 │ │ │ │ - Test c = 1/2 or c = 3/2...~% │ │ │ │ -TRIG-LOG │ │ │ │ - $TRACE2F1 │ │ │ │ - Yes: trig-log~% │ │ │ │ -,RETURN-FROM │ │ │ │ - $TRACE2F1 │ │ │ │ - Test |a-b|=1/2...~% │ │ │ │ - $TRACE2F1 │ │ │ │ - Yes: hyp-cos~% │ │ │ │ -,RETURN-FROM │ │ │ │ - $TRACE2F1 │ │ │ │ -5 Test a,b are integers, c is a numerical integer...~% │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -HYP-INTEGERP │ │ │ │ -SIMPR2F1 │ │ │ │ -,SYMBOLP │ │ │ │ - $TRACE2F1 │ │ │ │ - Yes: simpr2f1~% │ │ │ │ -,RETURN-FROM │ │ │ │ - $TRACE2F1 │ │ │ │ -/ Test a+b and c+1/2 are numerical integers...~% │ │ │ │ -HYP-INTEGERP │ │ │ │ -HYP-INTEGERP │ │ │ │ - $TRACE2F1 │ │ │ │ - Yes: step4~% │ │ │ │ -,RETURN-FROM │ │ │ │ - $TRACE2F1 │ │ │ │ -) Test a-b+1/2 is a numerical integer...~% │ │ │ │ -HYP-INTEGERP │ │ │ │ - $TRACE2F1 │ │ │ │ - Yes: step7~% │ │ │ │ -,RETURN-FROM │ │ │ │ -HYP-INTEGERP │ │ │ │ - $TRACE2F1 │ │ │ │ -' Test for atanh: c+1/2 is an integer~% │ │ │ │ -HYP-INTEGERP │ │ │ │ -HYP-INTEGERP │ │ │ │ - $TRACE2F1 │ │ │ │ -$ atanh with integers a+1/2 and b ~% │ │ │ │ -,RETURN-FROM │ │ │ │ - HYP-ATANH │ │ │ │ -HYP-INTEGERP │ │ │ │ -HYP-INTEGERP │ │ │ │ - $TRACE2F1 │ │ │ │ -$ atanh with integers a and b+1/2 ~% │ │ │ │ -,RETURN-FROM │ │ │ │ - HYP-ATANH │ │ │ │ - $TRACE2F1 │ │ │ │ - Test for Legendre function...~% │ │ │ │ - $TRACE2F1 │ │ │ │ - Yes: case 1~% │ │ │ │ -,RETURN-FROM │ │ │ │ - $TRACE2F1 │ │ │ │ - Yes: case 2~% │ │ │ │ -,RETURN-FROM │ │ │ │ - $TRACE2F1 │ │ │ │ -'simp2f1-will-continue-in~% │ │ │ │ +,NREVERSE │ │ │ │ +,TRUNCATE │ │ │ │ ,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -Simplify 1F2([a], [b,c], var). ARG-L1 is the list [a], and ARG-L2 is │ │ │ │ - the list [b, c]. The dependent variable is the (special variable) │ │ │ │ +,NREVERSE │ │ │ │ +,TRUNCATE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -Simplify 1F2([a], [b,c], var). ARG-L1 is the list [a], and ARG-L2 is │ │ │ │ - the list [b, c]. The dependent variable is the (special variable) │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_SI │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +,TAGBODY │ │ │ │ +,TRUNCATE │ │ │ │ +,RETURN-FROM │ │ │ │ +,NREVERSE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ -0FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -0FORMAT-ARGUMENTS │ │ │ │ +INTLDGETTEXT │ │ │ │ +1cf: argument of sqrt must be an integer; found ~M │ │ │ │ +,VALUES │ │ │ │ + $CFLENGTH │ │ │ │ +,VALUES │ │ │ │ + ,COPY-TREE │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_CI │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -DISPATCH-SPEC-SIMP │ │ │ │ - SIMP2>F<2 │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -2F0POLYS │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -2F0POLYS │ │ │ │ -,REVERSE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -HGFSIMP │ │ │ │ -LISTCMDIFF │ │ │ │ -,TAGBODY │ │ │ │ -,RETURN-FROM │ │ │ │ -LISTCMDIFF │ │ │ │ -INTDIFFL1L2 │ │ │ │ -,RETURN-FROM │ │ │ │ -SPLITPFQ │ │ │ │ -LISTCMDIFF │ │ │ │ +,TAGBODY! │ │ │ │ + $CFLENGTH │ │ │ │ + ,COPY-TREE │ │ │ │ ,RETURN-FROM │ │ │ │ -DISPATCH-SPEC-SIMP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -HGFSIMP-EXEC │ │ │ │ - ,COPY-TREE │ │ │ │ - ,COPY-TREE │ │ │ │ -$EXPONENTIALIZE │ │ │ │ +$ALGEBRAIC │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -$EXPONENTIALIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -~M: expected exactly ~M arguments but got ~M: ~MFAIL │ │ │ │ -binary-gcl │ │ │ │ -todd-coxeter │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/binary-gcl/todd-coxeter.o │ │ │ │ -Key ~s missing value │ │ │ │ -Key ~s ~s not permitted │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -RELATIONS │ │ │ │ -SUBGROUP-GENERATORS │ │ │ │ -ROW1-RELATIONS │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -MULTIPLY-TABLE │ │ │ │ - RELATIONS │ │ │ │ -SUBGROUP-GENERATORS │ │ │ │ -ROW1-RELATIONS │ │ │ │ -MAKE-TC-STATE │ │ │ │ -TC-STATE │ │ │ │ -SYSTEMMAKE-STRUCTURE │ │ │ │ -TC-STATE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ - RELATIONS │ │ │ │ -SUBGROUP-GENERATORS │ │ │ │ -ROW1-RELATIONS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -TC-STATE- │ │ │ │ -Extra argument ~s │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,CHECK-TYPE │ │ │ │ -TC-STATE │ │ │ │ -TC-STATE-NVARS │ │ │ │ +$ALGEBRAIC │ │ │ │ +DOTIMES272 │ │ │ │ + $CFLENGTH │ │ │ │ +,CHECK-TYPE- │ │ │ │ ,INTEGER │ │ │ │ -,INTEGER │ │ │ │ -CSTRUCT*OBJECT │ │ │ │ -.C-STRSTD-SSELF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,CHECK-TYPE │ │ │ │ -TC-STATE │ │ │ │ -TC-STATE-MULTIPLY-TABLE │ │ │ │ -CSTRUCT*OBJECT │ │ │ │ -.C-STRSTD-SSELF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -Insufficient arguments when binding ~s │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ +DOTIMES273 │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,TAGBODY! │ │ │ │ +$RATSIMP │ │ │ │ +,RETURN-FROM │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ -COSET-SIMPLE-TYPEP-FN │ │ │ │ --INFER-TP │ │ │ │ -#*11111111111111111111111111110000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ - ,OTHERWISE │ │ │ │ --INFER-TP │ │ │ │ -#*00000000000000000000000000001111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -2FORMAT-ARGUMENTS │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE1 │ │ │ │ -,BLOCK/ │ │ │ │ -,INTEGER │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -1FORMAT-ARGUMENTS │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -1FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -1FORMAT-ARGUMENTS │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +$RATSIMP │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,TAGBODY/ │ │ │ │ +$RATSIMP │ │ │ │ +,RETURN-FROM │ │ │ │ +,NREVERSE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -2FORMAT-ARGUMENTS │ │ │ │ -2FORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -2FORMAT-ARGUMENTS │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -2FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -2FORMAT-ARGUMENTS │ │ │ │ ,DECLARE │ │ │ │ -,IGNORE4 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +,SPECIAL │ │ │ │ +,INTEGERP │ │ │ │ +,VALUES │ │ │ │ +INTLDGETTEXT │ │ │ │ +;cf: continued fractions must be lists or integers; found ~M │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,CHECK-TYPE │ │ │ │ -TC-STATE │ │ │ │ -TC-STATE-ROW1-RELATIONS │ │ │ │ -CSTRUCT*OBJECT │ │ │ │ -.C-STRSTD-SSELF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +,SPECIAL │ │ │ │ +,VALUES │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -CSTRUCTC-SET-ADJVECTOR-FILLP │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -MAKE-TC-STATE │ │ │ │ -KEYWORDNVARS │ │ │ │ -.NCOSETS │ │ │ │ - .RELATIONS │ │ │ │ -.SUBGROUP-GENERATORS │ │ │ │ -.ROW1-RELATIONS │ │ │ │ -.MULTIPLY-TABLE │ │ │ │ -,MAKE-ARRAY │ │ │ │ -TC-STATE-NVARS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -TC-STATE-MULTIPLY-TABLE │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -TC-STATE-ROW1-RELATIONS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -0END-LOOP │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - 0NEXT-LOOP │ │ │ │ -0END-LOOP │ │ │ │ -:Vars must be integers with absolute value between 1 and ~d │ │ │ │ - 0NEXT-LOOP │ │ │ │ -0END-LOOP │ │ │ │ - 0NEXT-LOOP │ │ │ │ -0END-LOOP │ │ │ │ ,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - 0NEXT-LOOP │ │ │ │ -0END-LOOP │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,MAKE-ARRAY │ │ │ │ -.ADJUSTABLE │ │ │ │ -.ELEMENT-TYPE │ │ │ │ -.INITIAL-ELEMENT │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ - ,IGNORABLE34 │ │ │ │ -SYSTEMASET534 │ │ │ │ - 0NEXT-LOOP │ │ │ │ -0END-LOOP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +,SPECIAL │ │ │ │ +,TRUNCATE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,CHECK-TYPE │ │ │ │ -TC-STATE │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -,INTEGER │ │ │ │ -,INTEGER │ │ │ │ -CSTRUCT*OBJECT │ │ │ │ -.C-STRSTD-SSELF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,CHECK-TYPE │ │ │ │ -TC-STATE │ │ │ │ -TC-STATE-RELATIONS │ │ │ │ -CSTRUCT*OBJECT │ │ │ │ -.C-STRSTD-SSELF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -NEXT-COSET │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -TC-STATE-NVARS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -TC-STATE-MULTIPLY-TABLE │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,ARRAY-TOTAL-SIZE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -/END-LOOP │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,ADJUST-ARRAY │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE01 │ │ │ │ -SYSTEMASET201 │ │ │ │ - /NEXT-LOOP │ │ │ │ -/END-LOOP │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - /NEXT-LOOP │ │ │ │ -/END-LOOP │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE56 │ │ │ │ -3ASET756 │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE89 │ │ │ │ -3ASET:89 │ │ │ │ - /NEXT-LOOP │ │ │ │ -/END-LOOP │ │ │ │ -STR-REFSET304 │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -STR-REFSET305 │ │ │ │ -,INTEGER │ │ │ │ -CSTRUCT*OBJECT │ │ │ │ -=C-STRSTD-SSELF; │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -HAS-REPEAT │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -KEYWORDSTART │ │ │ │ -,ADJOIN0 │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -~%Rows tried ~d~% │ │ │ │ -*THIS-ROW* │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -DCHECK-TABLES │ │ │ │ -TC-STATE-NVARS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -TC-STATE-MULTIPLY-TABLE │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -HAS-REPEAT │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -~%Table ~a has repeat ~a │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -MY-PRINT │ │ │ │ - RELATIONS │ │ │ │ -,FRESH-LINE │ │ │ │ - RELATIONS │ │ │ │ -TC-STATE-ROW1-RELATIONS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -TC-STATE-RELATIONS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ - RELATIONS │ │ │ │ ,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -,TAGBODY │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -*NAMES* │ │ │ │ -,RETURN-FROM │ │ │ │ -MY-PRINT │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - DOING-ROW │ │ │ │ -*THIS-ROW* │ │ │ │ - RELATIONS │ │ │ │ +,SPECIAL │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -*THIS-ROW* │ │ │ │ - RELATIONS │ │ │ │ -TC-STATE-ROW1-RELATIONS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -TC-STATE-RELATIONS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -TC-STATE-NVARS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -TC-STATE-MULTIPLY-TABLE │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ - RELATIONS │ │ │ │ -,DECLARE │ │ │ │ - RELATIONS │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPEND-LOOP │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ ,TAGBODY │ │ │ │ - .NEXT-LOOP │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -NEXT-COSET │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE01 │ │ │ │ -SYSTEMASET201 │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE45 │ │ │ │ -3ASET645 │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE78 │ │ │ │ -3ASET978 │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE:; │ │ │ │ -3ASET<:; │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,RETURN-FROM │ │ │ │ - DOING-ROW │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ ,RETURN-FROM │ │ │ │ - DOING-ROW │ │ │ │ -.END-LOOP │ │ │ │ -*DEBUG* │ │ │ │ -*THIS-ROW* │ │ │ │ -*THIS-ROW* │ │ │ │ -MY-PRINT │ │ │ │ -,REVERSE │ │ │ │ -*THIS-ROW* │ │ │ │ -SETF1261 │ │ │ │ -,DECLARE │ │ │ │ -,DYNAMIC-EXTENT> │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,RETURN-FROM │ │ │ │ - DOING-ROW │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,RETURN-FROM │ │ │ │ - DOING-ROW │ │ │ │ -.END-LOOP │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -.END-LOOP │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -*DEBUG* │ │ │ │ -DCHECK-TABLES │ │ │ │ -MY-PRINT │ │ │ │ ,REVERSE │ │ │ │ -*THIS-ROW* │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -DPRINT-STATE │ │ │ │ -TC-STATE-NVARS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -TC-STATE-MULTIPLY-TABLE │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ ,DECLARE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -~%Ncosets = ~a, *todo* = ~a │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -~%~a:~a │ │ │ │ -,SUBSEQ │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -MY-PRINT │ │ │ │ -,REVERSE │ │ │ │ -*THIS-ROW* │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +,SPECIAL │ │ │ │ +,INTEGERP │ │ │ │ +INTLDGETTEXT │ │ │ │ +;cf: can't raise continued fraction to non-integral power ~M │ │ │ │ +,VALUES │ │ │ │ +,TAGBODY! │ │ │ │ +,TAGBODY │ │ │ │ +,RETURN-FROM │ │ │ │ +,NUMBERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,FUNCALL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -FILL-IN-INVERSES │ │ │ │ -TC-STATE-NVARS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -TC-STATE-MULTIPLY-TABLE │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ ,DECLARE │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE12 │ │ │ │ -SYSTEMASET312 │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE67 │ │ │ │ -4ASET867 │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,RETURN-FROM │ │ │ │ -FILL-IN-INVERSES │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +,SPECIAL │ │ │ │ + $RATPRINT │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $RATPRINT │ │ │ │ +,INTEGERP │ │ │ │ +MAXIMA-RATIONALIZE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$BFLOATP │ │ │ │ +$BFTORAT │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$BFTORAT │ │ │ │ +BIGFLOAT2RAT │ │ │ │ +INTLDGETTEXT │ │ │ │ +$cf: ~:M is not a continued fraction. │ │ │ │ + CFRATSIMP │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +,VALUES │ │ │ │ + MQUOTIENT │ │ │ │ +MDIFFERENCE │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +$RATDISREP │ │ │ │ +-DGETTEXT │ │ │ │ +$cf: ~:M is not a continued fraction. │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -REPLACE-COSET-IN-MULTIPLY-TABLE │ │ │ │ -TC-STATE-NVARS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -TC-STATE-MULTIPLY-TABLE │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,TAGBODY │ │ │ │ -,VECTOR-POP │ │ │ │ -,VECTOR-POP │ │ │ │ -DPRINT-STATE │ │ │ │ - ~a --> ~a │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -MULTIPLY-TABLE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE01 │ │ │ │ -SYSTEMASET201 │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,VECTOR-PUSH-EXTEND │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE45 │ │ │ │ -3ASET645 │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE78 │ │ │ │ -3ASET978 │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE;< │ │ │ │ -3ASET=;< │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE>? │ │ │ │ -3ASET@>? │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLEAB │ │ │ │ -3ASETCAB │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -,FILL-POINTER │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLEDE │ │ │ │ -3ASETFDE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLEGH │ │ │ │ -3ASETIGH │ │ │ │ - .NEXT-LOOP │ │ │ │ -.END-LOOP │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -SETF1267 │ │ │ │ ,DECLARE │ │ │ │ -,DYNAMIC-EXTENTL │ │ │ │ -TC-STATE-NCOSETSJL │ │ │ │ +,SPECIAL │ │ │ │ ,DECLARE │ │ │ │ - ,IGNORABLEJ │ │ │ │ -STR-REFSET304J │ │ │ │ -STR-REFSET305K │ │ │ │ -,INTEGER │ │ │ │ -CSTRUCT*OBJECT │ │ │ │ -OC-STRSTD-SSELFM │ │ │ │ -DPRINT-STATE │ │ │ │ -,FILL-POINTER │ │ │ │ -FILL-IN-INVERSES │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -Vars must be integers with absolute value between 1 and ~d │ │ │ │ - ~a --> ~a │ │ │ │ +,OPTIMIZE │ │ │ │ + CFRATSIMP │ │ │ │ +$LISTARITH │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$LISTARITH │ │ │ │ +FEXPRCHECK │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ Implementation for $SORTbinary-gcl │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/mstuff.o │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ LESSTHAN │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ @@ -421744,23 +421546,14 @@ │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected at most ~M arguments but got ~M: ~M │ │ │ │ /DGETTEXT │ │ │ │ 1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ ,FUNCTION │ │ │ │ SORT-IMPL- │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$SORT14 │ │ │ │ -REST-ARGS2 │ │ │ │ -,LIST*/ │ │ │ │ - SORT-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ ~M: expected at most ~M arguments but got ~M: ~M~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ COMMON-LISPDECLARE │ │ │ │ -SPECIAL │ │ │ │ -DECLARE │ │ │ │ -OPTIMIZE │ │ │ │ -FUNCALL │ │ │ │ @@ -421824,3374 +421617,99 @@ │ │ │ │ ,RETURN-FROM │ │ │ │ ,NREVERSE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ makelist: second argument must evaluate to a number; found: ~M │ │ │ │ makelist: third argument must be a number or a list; found: ~M │ │ │ │ makelist: the fourth argument minus the third one must evaluate to a number; found: ~M │ │ │ │ makelist: the fourth argument minus the third one, divided by the fifth one must evaluate to a number; found: ~Mmakelist: maximum 5 arguments allowed; found: ~M.~%To create a list with sublists, use nested makelist commands.sublist: first argument must be a list; found: ~M │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ Implementation for $SUBLIST │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -Implementation for $SUBLIST │ │ │ │ -SUBLIST-IMPL │ │ │ │ -$SUBLIST │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$SUBLIST │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -INTLDGETTEXT │ │ │ │ -1sublist: first argument must be a list; found: ~M │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY! │ │ │ │ -DEFINITELY-SO │ │ │ │ -MFUNCALL │ │ │ │ -,RETURN-FROM │ │ │ │ -,NREVERSE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-42 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -$SUBLIST │ │ │ │ -NARGS-41 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -$SUBLIST │ │ │ │ -,FUNCTION │ │ │ │ -SUBLIST-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$SUBLIST56 │ │ │ │ -REST-ARGS43 │ │ │ │ -,LIST*/ │ │ │ │ -$SUBLIST │ │ │ │ -SUBLIST-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ -$SUBLIST56 │ │ │ │ -~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - ,&OPTIONAL │ │ │ │ -LESSTHAN │ │ │ │ -Implementation for $SORT │ │ │ │ - SORT-IMPL │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ - COMPARFUN │ │ │ │ -$PREDERROR │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$PREDERROR │ │ │ │ -INTLDGETTEXT │ │ │ │ -.sort: first argument must be a list; found: ~M │ │ │ │ - ,COPY-LIST │ │ │ │ - COMPARFUN │ │ │ │ -MFUNCTION1 │ │ │ │ -LESSTHAN │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ - RATDISREP │ │ │ │ -,STABLE-SORT │ │ │ │ - COMPARFUN │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -TODD-COXETER │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ --END-LOOP │ │ │ │ -SETF1254 │ │ │ │ -,DECLARE │ │ │ │ -,DYNAMIC-EXTENT. │ │ │ │ - DOING-ROW │ │ │ │ -REPLACE-COSET-IN-MULTIPLY-TABLE │ │ │ │ -,FILL-POINTER │ │ │ │ -SETF1255 │ │ │ │ -,DECLARE │ │ │ │ -,DYNAMIC-EXTENT/ │ │ │ │ -REPLACE-COSET-IN-MULTIPLY-TABLE │ │ │ │ -SETF1256 │ │ │ │ -,DECLARE │ │ │ │ -,DYNAMIC-EXTENT0 │ │ │ │ - -NEXT-LOOP │ │ │ │ --END-LOOP │ │ │ │ -~%Rows tried ~d~% │ │ │ │ -TC-STATE-NCOSETS │ │ │ │ -$TODD_COXETER_STATE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -COERCE-REL │ │ │ │ -,POSITION │ │ │ │ -MNCTIMES │ │ │ │ -,FUNCTION │ │ │ │ -,APPEND │ │ │ │ -,FUNCTION │ │ │ │ -COERCE-REL │ │ │ │ -MNCEXPT │ │ │ │ -COERCE-REL │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY │ │ │ │ - ANSI-LOOPNEXT-LOOP │ │ │ │ -0END-LOOP │ │ │ │ - ,COPY-LIST │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE1 │ │ │ │ -,RPLACD122 │ │ │ │ - 0NEXT-LOOP │ │ │ │ -0END-LOOP │ │ │ │ -,RETURN-FROM │ │ │ │ - ,OTHERWISE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -Implementation for $TODD_COXETER │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - ,&OPTIONAL │ │ │ │ - Implementation for $TODD_COXETER │ │ │ │ -TODD_COXETER-IMPL │ │ │ │ -$TODD_COXETER │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$TODD_COXETER │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$LISTOFVARS │ │ │ │ -TODD-COXETER │ │ │ │ -,FUNCTION │ │ │ │ -COERCE-REL │ │ │ │ -,FUNCTION │ │ │ │ -COERCE-REL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-1111 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -$TODD_COXETER │ │ │ │ -NARGS-1110 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected at most ~M arguments but got ~M: ~M │ │ │ │ -$TODD_COXETER │ │ │ │ -/DGETTEXT │ │ │ │ -1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ -$TODD_COXETER │ │ │ │ -,FUNCTION │ │ │ │ -TODD_COXETER-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$TODD_COXETER1127 │ │ │ │ -REST-ARGS1112 │ │ │ │ -,LIST*/ │ │ │ │ -$TODD_COXETER │ │ │ │ -TODD_COXETER-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -$TODD_COXETER1127 │ │ │ │ -~M: expected at most ~M arguments but got ~M: ~M~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ -Implementation for $INVERT │ │ │ │ -binary-gcl │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/binary-gcl/invert.o │ │ │ │ -Implementation for $ADJOINT │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $ADJOINT │ │ │ │ -ADJOINT-IMPL │ │ │ │ -$ADJOINT │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$ADJOINT │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -SIMPLIFY │ │ │ │ -,TAGBODY! │ │ │ │ -,TAGBODY- │ │ │ │ -,SYMBOLP │ │ │ │ -MAKE-EQUAL-HASH-TABLE │ │ │ │ -SIMPLIFY │ │ │ │ -$DETERMINANT │ │ │ │ -SIMPLIFY │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-1 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -$ADJOINT │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -$ADJOINT │ │ │ │ -,FUNCTION │ │ │ │ -ADJOINT-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$ADJOINT15 │ │ │ │ -REST-ARGS2 │ │ │ │ -,LIST*/ │ │ │ │ -$ADJOINT │ │ │ │ -ADJOINT-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -$ADJOINT15 │ │ │ │ -~M: expected exactly ~M arguments but got ~M: ~MImplementation for $INVERT_BY_ADJOINT │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -%Implementation for $INVERT_BY_ADJOINT │ │ │ │ -INVERT_BY_ADJOINT-IMPL │ │ │ │ -$INVERT_BY_ADJOINT │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$INVERT_BY_ADJOINT │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -SIMPLIFY │ │ │ │ -$ADJOINT │ │ │ │ -$SCALARMATRIXP │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$SCALARMATRIXP │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -$SCALARMATRIXP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-18 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -$INVERT_BY_ADJOINT │ │ │ │ -NARGS-17 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -$INVERT_BY_ADJOINT │ │ │ │ -,FUNCTION │ │ │ │ -INVERT_BY_ADJOINT-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$INVERT_BY_ADJOINT26 │ │ │ │ -REST-ARGS19 │ │ │ │ -,LIST*/ │ │ │ │ -$INVERT_BY_ADJOINT │ │ │ │ -INVERT_BY_ADJOINT-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -$INVERT_BY_ADJOINT26 │ │ │ │ -$INVERT_METHOD │ │ │ │ -INVERT-BY-LU-WITH-DETERMINANT │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -MULTIPLY │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -MULTIPLY-MATRIX-ELEMENTS │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCALL │ │ │ │ -MULTIPLY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -MRING-MULT │ │ │ │ -MRING-RECIPROCAL │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - ,&OPTIONAL │ │ │ │ -FIELD-NAME │ │ │ │ -$CRERING │ │ │ │ -$GENERALRING │ │ │ │ -INVERT-VIA-$INVERT_BY_LU │ │ │ │ -$DETOUT │ │ │ │ -MFUNCALL │ │ │ │ -$REQUIRE_RING │ │ │ │ -FIELD-NAME │ │ │ │ -,FUNCALL │ │ │ │ -INVERT-BY-LU-WITH-DETERMINANT │ │ │ │ -FIELD-NAME │ │ │ │ - D-TIMES-I │ │ │ │ -MULTIPLY-MATRIX-ELEMENTS │ │ │ │ -,FUNCALL │ │ │ │ -MRING-MULT │ │ │ │ -,FUNCALL │ │ │ │ -,FUNCALL │ │ │ │ -MRING-RECIPROCAL │ │ │ │ - D-TIMES-I │ │ │ │ -MFUNCALL │ │ │ │ -$INVERT_BY_LU │ │ │ │ -FIELD-NAME │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -$GAUSSELIM │ │ │ │ -$INVERT_BY_ADJOINT_SIZE_LIMIT │ │ │ │ -invert: unrecognized invert_method=~M; assume default.~% │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-29 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -NARGS-28 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -,FUNCTION │ │ │ │ -INVERT-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -$CRERING$GENERALRING │ │ │ │ -linearalgebra │ │ │ │ -$REQUIRE_RING │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $INVERT │ │ │ │ -INVERT-IMPL │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$INVERT_METHOD │ │ │ │ -,FUNCTION │ │ │ │ -INVERT-VIA-$INVERT_BY_LU │ │ │ │ -$GAUSSELIM │ │ │ │ -,FUNCTION │ │ │ │ -$INVERT_BY_GAUSSELIM │ │ │ │ -$ADJOINT │ │ │ │ -,FUNCTION │ │ │ │ -$INVERT_BY_ADJOINT │ │ │ │ - MY-MATRIX │ │ │ │ - MY-MATRIX │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$INVERT_BY_ADJOINT_SIZE_LIMIT │ │ │ │ -,FUNCTION │ │ │ │ -$INVERT_BY_ADJOINT │ │ │ │ -,FUNCTION │ │ │ │ -$INVERT_BY_GAUSSELIM │ │ │ │ -8invert: unrecognized invert_method=~M; assume default.~% │ │ │ │ -$INVERT_METHOD │ │ │ │ -$INVERT_METHOD │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$INVERT_METHOD │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$INVERT37 │ │ │ │ -REST-ARGS30 │ │ │ │ -,LIST*/ │ │ │ │ -$INVERT │ │ │ │ -INVERT-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ -$INVERT37 │ │ │ │ -~%Table ~a has repeat ~a │ │ │ │ -~%Ncosets = ~a, *todo* = ~a │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -KEYWORDFORMAT-CONTROL │ │ │ │ -&Insufficient arguments when binding ~s │ │ │ │ -1FORMAT-ARGUMENTS │ │ │ │ -,PROGRAM-ERROR │ │ │ │ -1FORMAT-CONTROL │ │ │ │ -Extra argument ~s │ │ │ │ -1FORMAT-ARGUMENTS │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE2 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ -hgfred: 1F1(~M; ~M; ~M) not defined. │ │ │ │ -orthopoly │ │ │ │ -reproducible-path │ │ │ │ -maxima-5.47.0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/max_ext.lisp │ │ │ │ -SIMP-POCHHAMMER │ │ │ │ -orthopoly │ │ │ │ -$EXPAND_POLYNOMIALS │ │ │ │ -$HERMITE$LAGUERRE │ │ │ │ -$GEN_LAGUERRE │ │ │ │ -$JACOBI_P │ │ │ │ -$ULTRASPHERICAL │ │ │ │ -$LEGENDRE_P │ │ │ │ -$CHEBYSHEV_T │ │ │ │ -Implementation for $HGFPOLY │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -Implementation for $HGFPOLY │ │ │ │ -HGFPOLY-IMPL │ │ │ │ -$HGFPOLY │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$HGFPOLY │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -HYP-NEGP-IN-L │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -CREATE-ANY-POLY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-90 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -$HGFPOLY │ │ │ │ -NARGS-89 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -$HGFPOLY │ │ │ │ -,FUNCTION │ │ │ │ -HGFPOLY-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$HGFPOLY98 │ │ │ │ -REST-ARGS91 │ │ │ │ -,LIST*/ │ │ │ │ -$HGFPOLY │ │ │ │ -HGFPOLY-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -$HGFPOLY98 │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-BESSEL-J │ │ │ │ - $FEATUREP │ │ │ │ -$INTEGER │ │ │ │ -OFF-NEGATIVE-REAL-AXISP │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_J │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_J │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM%FLOOR │ │ │ │ -BEHAVIOR │ │ │ │ -ARGLIMAB │ │ │ │ -ARGLIMAB │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -$CONSTANTP │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -SIMPLIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -FLOOR-INTEGRAL │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -\left \lfloor │ │ │ │ - \right \rfloor │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -USE-RADCAN-P │ │ │ │ -$RATNUMP │ │ │ │ - OP-EQUALP │ │ │ │ -USE-RADCAN-P │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - ,&OPTIONAL │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -PRETTY-GOOD-FLOOR-OR-CEILING │ │ │ │ - $FLOAT2BF │ │ │ │ -$ALGEBRAIC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $FLOAT2BF │ │ │ │ -$ALGEBRAIC │ │ │ │ -,INTEGERP │ │ │ │ - $RECTFORM │ │ │ │ - $INFINITY │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -$FPPREC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$FPPREC │ │ │ │ -$BFLOATP │ │ │ │ -,DECLARE │ │ │ │ -,DYNAMIC-EXTENT- │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -$FPPREC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$BFLOATP │ │ │ │ -,DECLARE │ │ │ │ -,DYNAMIC-EXTENT. │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -$FPPREC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$FPPREC │ │ │ │ -$BFLOATP │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -FPGREATERP │ │ │ │ - SIMPLIFYA │ │ │ │ -$CEILING │ │ │ │ - SIMPLIFYA │ │ │ │ -$CEILING │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -USE-RADCAN-P │ │ │ │ -$RATNUMP │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -INTEGER-PART-OF-SUM │ │ │ │ -DOLIST271 │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY! │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -$BFLOATP │ │ │ │ -,RETURN-FROM │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMP-FLOOR │ │ │ │ -ONEARGCHECK │ │ │ │ - SIMPLIFYA │ │ │ │ -SPECREPCHECK │ │ │ │ -,NUMBERP │ │ │ │ -$BFLOATP │ │ │ │ -FPENTIER │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -$ORDERLESSP │ │ │ │ - SIMPLIFYA │ │ │ │ -$CEILING │ │ │ │ -COND265 │ │ │ │ -$CONSTANTP │ │ │ │ -PRETTY-GOOD-FLOOR-OR-CEILING │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ -INTEGER-PART-OF-SUM │ │ │ │ - SIMPLIFYA │ │ │ │ -,MEMBER │ │ │ │ -$COMPARE │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -$COMPARE │ │ │ │ -,MEMBER │ │ │ │ -$COMPARE │ │ │ │ -,FUNCTION │ │ │ │ -$COMPARE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-BESSEL-I │ │ │ │ - $FEATUREP │ │ │ │ -$INTEGER │ │ │ │ -OFF-NEGATIVE-REAL-AXISP │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_I │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_I │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-BESSEL-Y │ │ │ │ -OFF-NEGATIVE-REAL-AXISP │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_Y │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_Y │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -SYSTEMLAMBDA-CLOSURE │ │ │ │ -COMBIN-SUM │ │ │ │ -COMMON-LISPDECLARE │ │ │ │ --SPECIAL │ │ │ │ --DECLARE │ │ │ │ --OPTIMIZE │ │ │ │ -SIMPLIFY │ │ │ │ -COMBIN-SUM │ │ │ │ -COMBIN-SUM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -SYSTEMLAMBDA-CLOSURE │ │ │ │ -COMBIN-USUM │ │ │ │ -COMMON-LISPDECLARE │ │ │ │ --SPECIAL │ │ │ │ --DECLARE │ │ │ │ --OPTIMIZE │ │ │ │ -SIMPLIFY │ │ │ │ -COMBIN-USUM │ │ │ │ -COMBIN-USUM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -SYSTEMLAMBDA-CLOSURE │ │ │ │ -COMBIN-SUM │ │ │ │ -COMBIN-USUM │ │ │ │ -POLY-VAR │ │ │ │ -COMMON-LISPDECLARE │ │ │ │ --SPECIAL │ │ │ │ --DECLARE │ │ │ │ --OPTIMIZE │ │ │ │ -ISUM-GIVEUP │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ -KEYWORDTEST │ │ │ │ --FUNCTION │ │ │ │ --FUNCTION │ │ │ │ --IDENTITY │ │ │ │ --FUNCTION │ │ │ │ -ISUM-GIVEUP │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ -POLY-VAR │ │ │ │ - DIVERGENT │ │ │ │ -POLY-VAR │ │ │ │ -IPOLYSUM │ │ │ │ --FUNCTION │ │ │ │ -COND265 │ │ │ │ -IPOLYSUM │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ -POLY-VAR │ │ │ │ -SIMPLIFY │ │ │ │ --FUNCTION │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ - $NEGATIVE │ │ │ │ --FUNCTION │ │ │ │ - DIVERGENT │ │ │ │ -$SIMPSUM │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ -$SIMPSUM │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ - $NEGATIVE │ │ │ │ --VALUES │ │ │ │ - DIVERGENT │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ -$RATSIMP │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -POLY-VAR │ │ │ │ -SIMPLIFY │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ - $POSITIVE │ │ │ │ - DIVERGENT │ │ │ │ - DIVERGENT │ │ │ │ - $NEGATIVE │ │ │ │ -ISUM-GIVEUP │ │ │ │ -COMBIN-SUM │ │ │ │ -COMBIN-USUM │ │ │ │ -ISUMOUT │ │ │ │ - DIVERGENT │ │ │ │ -INTLDGETTEXT │ │ │ │ -sum: sum is divergent. │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -Implementation for $BERNPOLY │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $BERNPOLY │ │ │ │ -BERNPOLY-IMPL │ │ │ │ - $BERNPOLY │ │ │ │ -%%PRETTY-FNAME │ │ │ │ - $BERNPOLY │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ - $ZEROBERN │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $ZEROBERN │ │ │ │ - $BERNPOLY │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY! │ │ │ │ -BINOCOMP │ │ │ │ -,RETURN-FROM │ │ │ │ - $BERNPOLY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$BERNPOLY395 │ │ │ │ -REST-ARGS382 │ │ │ │ -,LIST*/ │ │ │ │ - $BERNPOLY │ │ │ │ -BERNPOLY-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -$BERNPOLY395 │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-381 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ - $BERNPOLY │ │ │ │ -NARGS-380 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ - $BERNPOLY │ │ │ │ -,FUNCTION │ │ │ │ -BERNPOLY-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -POLY-VAR │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -FPOLYSUM │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -POLY-VAR │ │ │ │ -,FUNCTION │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,INTEGERP │ │ │ │ -,NUMBERP │ │ │ │ -$RATSIMP │ │ │ │ - $BERNPOLY │ │ │ │ -$RATDISREP │ │ │ │ -POLY-VAR │ │ │ │ -$PREDERROR │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$PREDERROR │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -Implementation for $FIB │ │ │ │ -SYSTEMLAMBDA-CLOSURE │ │ │ │ -COMMON-LISPDECLARE │ │ │ │ --DECLARE │ │ │ │ --OPTIMIZE │ │ │ │ --LOGANDC2 │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ -PREVFIB │ │ │ │ -PREVFIB. │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $FIB │ │ │ │ -FIB-IMPL │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$FIB485 │ │ │ │ -REST-ARGS478 │ │ │ │ -,LIST*/ │ │ │ │ -FIB-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-477 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -NARGS-476 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -,FUNCTION │ │ │ │ -FIB-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -POLY-VAR │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,TAGBODY │ │ │ │ -POLY-VAR │ │ │ │ -,RETURN-FROM │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -POLY-VAR │ │ │ │ -,RETURN-FROM │ │ │ │ -,FUNCTION │ │ │ │ -,NUMBERP │ │ │ │ -,NUMBERP │ │ │ │ - %BINOMIAL │ │ │ │ - %BINOMIAL │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -ASKSIGN │ │ │ │ - $NEGATIVE │ │ │ │ -,FUNCTION │ │ │ │ - %BINOMIAL │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ --EVALUATE-SUMMAND │ │ │ │ - %BINOMIAL │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ --EVALUATE-SUMMAND │ │ │ │ -,INTEGERP │ │ │ │ -ASKSIGN │ │ │ │ - $POSITIVE │ │ │ │ -,FUNCTION │ │ │ │ - %BINOMIAL │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ --EVALUATE-SUMMAND │ │ │ │ -,TRUNCATE │ │ │ │ -,TRUNCATE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,INTEGERP │ │ │ │ -ASKSIGN │ │ │ │ - $POSITIVE │ │ │ │ -,FUNCTION │ │ │ │ - %BINOMIAL │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ --EVALUATE-SUMMAND │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -SYSTEMLAMBDA-CLOSURE │ │ │ │ -COMBIN-SUM │ │ │ │ -COMBIN-USUM │ │ │ │ -POLY-VAR │ │ │ │ -COMMON-LISPDECLARE │ │ │ │ --SPECIAL │ │ │ │ --DECLARE │ │ │ │ --OPTIMIZE │ │ │ │ -COMBIN-SUM │ │ │ │ -COMBIN-USUM │ │ │ │ -FINITE-SUM │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ -FPOLYSUM │ │ │ │ -POLY-VAR │ │ │ │ - %BINOMIAL │ │ │ │ -POLY-VAR │ │ │ │ --FUNCTION │ │ │ │ -FINITE-SUM │ │ │ │ --DECLARE │ │ │ │ --SPECIAL │ │ │ │ -$RATSIMP │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -POLY-VAR │ │ │ │ -*INFSUMSIMP │ │ │ │ -POLY-VAR │ │ │ │ --VALUES │ │ │ │ -COMBIN-USUM │ │ │ │ -FINITE-SUM │ │ │ │ -COMBIN-SUM │ │ │ │ --RETURN-FROM │ │ │ │ -POLY-VAR │ │ │ │ --FUNCTION │ │ │ │ - SIMPTIMES │ │ │ │ -COMBIN-SUM │ │ │ │ --VALUES │ │ │ │ -COMBIN-USUM │ │ │ │ -COMBIN-USUM │ │ │ │ -SIMPLUS │ │ │ │ -COMBIN-USUM │ │ │ │ -POLY-VAR │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SIMPSUM2 │ │ │ │ -$SIMPSUM │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$SIMPSUM │ │ │ │ -,TAGBODY │ │ │ │ -$SIMPSUM │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -MAXIMA-SUBSTITUTE │ │ │ │ -,RETURN-FROM │ │ │ │ -INTLDGETTEXT │ │ │ │ -/sum: lower bound ~M greater than upper bound ~M │ │ │ │ -,RETURN-FROM │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ -KEYWORDEVALUATE-SUMMAND │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -SIMP-MIN │ │ │ │ -DOLIST271 │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY! │ │ │ │ -,TAGBODY │ │ │ │ - SIMPLIFYA │ │ │ │ -SPECREPCHECK │ │ │ │ -,RETURN-FROM │ │ │ │ -,FUNCTION │ │ │ │ -LIMITNEG │ │ │ │ - SIMPLIFYA │ │ │ │ -MSIMPIND │ │ │ │ -,FUNCTION │ │ │ │ -LIMITNEG │ │ │ │ -,FUNCTION │ │ │ │ -$ORDERLESSP │ │ │ │ -LIMITNEG │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM$MIN │ │ │ │ - SIMPLIFYA │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-BESSEL-K │ │ │ │ -OFF-NEGATIVE-REAL-AXISP │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_K │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ - %BESSEL_K │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-HANKEL-1 │ │ │ │ -OFF-NEGATIVE-REAL-AXISP │ │ │ │ - SIMPLIFYA │ │ │ │ - %HANKEL_2 │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ - %HANKEL_1 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-HANKEL-2 │ │ │ │ -OFF-NEGATIVE-REAL-AXISP │ │ │ │ - SIMPLIFYA │ │ │ │ - %HANKEL_1 │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ - %HANKEL_2 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -Insufficient arguments when binding ~s │ │ │ │ -Extra argument ~s │ │ │ │ -$EXPINTEGRAL_SI │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,INTEGER │ │ │ │ -EXPINTEGRAL-E │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*EXPINT-MAXIT* │ │ │ │ -*EXPINT-MAXIT* │ │ │ │ -,COMPLEX │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*EXPINT-MAXIT* │ │ │ │ -,DECLARE │ │ │ │ -,COMPLEX │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ -~&EXPINTEGRAL-E called with:~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -~& : z = ~A~% │ │ │ │ -,REALPART │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ -%~&We expand in continued fractions.~% │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*EXPINT-EPS* │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY! │ │ │ │ -*EXPINT-MAXIT* │ │ │ │ -,TAGBODY │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ -*DEBUG-EXPINT-MAXIT* │ │ │ │ -*DEBUG-EXPINT-MAXIT* │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -INTLDGETTEXT │ │ │ │ -*expintegral_e: continued fractions failed. │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ - ~&We expand in a power series.~% │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY- │ │ │ │ -*EXPINT-MAXIT* │ │ │ │ -,TAGBODY │ │ │ │ -DOTIMES272 │ │ │ │ -,CHECK-TYPE/ │ │ │ │ -,INTEGER │ │ │ │ -DOTIMES273 │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,TAGBODY- │ │ │ │ -,RETURN-FROM │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,TAGBODY- │ │ │ │ -,RETURN-FROM │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ -*DEBUG-EXPINT-MAXIT* │ │ │ │ -*DEBUG-EXPINT-MAXIT* │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -.DGETTEXT │ │ │ │ -expintegral_e: series failed. │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -EXPINTEGRAL-SI │ │ │ │ -,COMPLEX │ │ │ │ -,COMPLEX │ │ │ │ -EXPINTEGRAL-E │ │ │ │ -,COMPLEX │ │ │ │ -EXPINTEGRAL-E │ │ │ │ -,COMPLEX │ │ │ │ -,COMPLEX │ │ │ │ -,COMPLEX │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RECTFORM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RECTFORM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RECTFORM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BFLOAT-EXPINTEGRAL-E │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*EXPINT-MAXIT* │ │ │ │ -BIGFLOATTWO │ │ │ │ -BIGFLOATONE │ │ │ │ -BIGFLOATONE │ │ │ │ -BIGFLOAT%E │ │ │ │ -BIGFLOAT%GAMMA │ │ │ │ -,COMPLEX │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*EXPINT-MAXIT* │ │ │ │ -BIGFLOAT%E │ │ │ │ -BIGFLOAT%GAMMA │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ -%~&BFLOAT-EXPINTEGRAL-E called with:~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -~& : z = ~A~% │ │ │ │ -,REALPART │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ -%~&We expand in continued fractions.~% │ │ │ │ -BIGFLOATONE │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*EXPINT-EPS* │ │ │ │ -BIGFLOATONE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY! │ │ │ │ -*EXPINT-MAXIT* │ │ │ │ -,TAGBODY │ │ │ │ -BIGFLOATTWO │ │ │ │ -BIGFLOATONE │ │ │ │ -BIGFLOATONE │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ -*DEBUG-EXPINT-BFLOATMAXIT* │ │ │ │ -*DEBUG-EXPINT-BFLOATMAXIT* │ │ │ │ -,RETURN-FROM │ │ │ │ -BIGFLOAT%E │ │ │ │ -,RETURN-FROM │ │ │ │ -INTLDGETTEXT │ │ │ │ -*expintegral_e: continued fractions failed. │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ - ~&We expand in a power series.~% │ │ │ │ -BIGFLOAT%GAMMA │ │ │ │ -BIGFLOATONE │ │ │ │ -BIGFLOATONE │ │ │ │ -BIGFLOATZERO │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY- │ │ │ │ -*EXPINT-MAXIT* │ │ │ │ -,TAGBODY │ │ │ │ -DOTIMES272 │ │ │ │ -,CHECK-TYPE/ │ │ │ │ -,INTEGER │ │ │ │ -DOTIMES273 │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,TAGBODY- │ │ │ │ -BIGFLOATONE │ │ │ │ -,RETURN-FROM │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -BIGFLOATONE │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,TAGBODY- │ │ │ │ -BIGFLOATONE │ │ │ │ -,RETURN-FROM │ │ │ │ -*EXPINT-EPS* │ │ │ │ -*DEBUG-EXPINTEGRAL* │ │ │ │ -*DEBUG-EXPINT-BFLOATMAXIT* │ │ │ │ -*DEBUG-EXPINT-BFLOATMAXIT* │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -.DGETTEXT │ │ │ │ -expintegral_e: series failed. │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BFLOAT-EXPINTEGRAL-SI │ │ │ │ -BFLOAT-EXPINTEGRAL-E │ │ │ │ -BFLOAT-EXPINTEGRAL-E │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-64 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%EXPINTEGRAL_SI │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -%EXPINTEGRAL_SI │ │ │ │ -COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ -,COMPLEX │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -COMPLEXIFY │ │ │ │ -EXPINTEGRAL-SI │ │ │ │ -!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ - $RATPRINT │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -BFLOAT-EXPINTEGRAL-SI │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RATPRINT │ │ │ │ - $IMAGPART │ │ │ │ - $REALPART │ │ │ │ -COND265 │ │ │ │ - TAYLORIZE │ │ │ │ -APPLY-REFLECTION-SIMP │ │ │ │ - $TRIGSIGN │ │ │ │ -$EXPINTREP │ │ │ │ -$EXPINTREP │ │ │ │ -*EXPINTFLAG* │ │ │ │ -$EXPINTREP │ │ │ │ -$EXPINTEGRAL_TRIG │ │ │ │ -$EXPINTREP │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ - SIMPLIFYA │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ - SIMPLIFYA │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_E1 │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_E1 │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_E1 │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_EI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_EI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_EI │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_LI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_LI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_LI │ │ │ │ - SIMPLIFYA │ │ │ │ - $REALPART │ │ │ │ -$EXPINTEGRAL_HYP │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_SHI │ │ │ │ -$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ - SIMPLIFYA │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM%EXPINTEGRAL_SI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_SI │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -$EXPINTEGRAL_CI │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -EXPINTEGRAL-CI │ │ │ │ -,COMPLEX │ │ │ │ -EXPINTEGRAL-E │ │ │ │ -,COMPLEX │ │ │ │ -EXPINTEGRAL-E │ │ │ │ -,COMPLEX │ │ │ │ -,COMPLEX │ │ │ │ -,COMPLEX │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BFLOAT-EXPINTEGRAL-CI │ │ │ │ -BFLOAT-EXPINTEGRAL-E │ │ │ │ -BFLOAT-EXPINTEGRAL-E │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-77 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%EXPINTEGRAL_CI │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -%EXPINTEGRAL_CI │ │ │ │ -SIMP-DOMAIN-ERROR │ │ │ │ -INTLDGETTEXT │ │ │ │ -1expintegral_ci: expintegral_ci(~:M) is undefined. │ │ │ │ -COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ -,COMPLEX │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -COMPLEXIFY │ │ │ │ -EXPINTEGRAL-CI │ │ │ │ -!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ - $RATPRINT │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -BFLOAT-EXPINTEGRAL-CI │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RATPRINT │ │ │ │ - $IMAGPART │ │ │ │ - $REALPART │ │ │ │ -COND265 │ │ │ │ - TAYLORIZE │ │ │ │ -$EXPINTREP │ │ │ │ -$EXPINTREP │ │ │ │ -*EXPINTFLAG* │ │ │ │ -$EXPINTREP │ │ │ │ -$EXPINTEGRAL_TRIG │ │ │ │ -$EXPINTREP │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ - SIMPLIFYA │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_E1 │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_E1 │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_E1 │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_EI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_EI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_EI │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_LI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_LI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_LI │ │ │ │ - SIMPLIFYA │ │ │ │ - $IMAGPART │ │ │ │ - SIMPLIFYA │ │ │ │ - $REALPART │ │ │ │ -$EXPINTEGRAL_HYP │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_CHI │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ - SIMPLIFYA │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM%EXPINTEGRAL_CI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_CI │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-EXPINTEGRAL-CI │ │ │ │ -OFF-NEGATIVE-REAL-AXISP │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_CI │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_CI │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -%EXPINTEGRAL_CI │ │ │ │ -$TRACE2F1 │ │ │ │ -Tracing SIMP2F1~% │ │ │ │ - Test a or b negative integer ...~% │ │ │ │ - Test F(1,1,2)...~% │ │ │ │ - Test c = 1/2 or c = 3/2...~% │ │ │ │ - Yes: trig-log~% Test |a-b|=1/2...~% │ │ │ │ - Yes: hyp-cos~% │ │ │ │ - Test a,b are integers, c is a numerical integer...~% │ │ │ │ - Yes: simpr2f1~% Test a+b and c+1/2 are numerical integers...~% │ │ │ │ - Yes: step4~% │ │ │ │ - Test a-b+1/2 is a numerical integer...~% │ │ │ │ - Yes: step7~% │ │ │ │ - Test for atanh: c+1/2 is an integer~% │ │ │ │ - atanh with integers a+1/2 and b ~% │ │ │ │ - atanh with integers a and b+1/2 ~% │ │ │ │ - Test for Legendre function...~% Yes: case 1~% │ │ │ │ - Yes: case 2~% │ │ │ │ -'simp2f1-will-continue-in~% │ │ │ │ -step 7:~% │ │ │ │ - q, p1, r1 = ~A ~A ~A~% p2, r2 = ~A ~A~% │ │ │ │ -step7-core~% │ │ │ │ - a,b,c = ~A ~A ~A~% │ │ │ │ - p,q,r = ~A ~A ~A~% │ │ │ │ - a', c' = ~A ~A~% │ │ │ │ - F(a',a'+1/2; 1+2*a';z) =~% │ │ │ │ - Case a+b-1/2=c~% │ │ │ │ - Case c=1+2*a=a+b+1/2~% │ │ │ │ -Legendre a-b = 1/2~% │ │ │ │ -Legendre a-b = -1/2~% │ │ │ │ -Legendre c-a-b = 1/2~% │ │ │ │ -Legendre c-a-b = 3/2~% │ │ │ │ - : a = ~A~% │ │ │ │ - : b = ~A~% │ │ │ │ - : c = ~A~% │ │ │ │ -Legendre c-a-b = -1/2~% │ │ │ │ -Legendre 1-c = a-b~% │ │ │ │ -Legendre 1-c = b-a~% │ │ │ │ -Legendre 1-c = c-a-b~% │ │ │ │ -Legendre 1-c = a+b-c~% │ │ │ │ -Legendre a-b = a+b-c~% │ │ │ │ -Legendre |1-c| = 1/2~% │ │ │ │ -Legendre a-b = c-a-b~% │ │ │ │ -LEGENDRE-FUNCT-TO-BE-DISCOVERED │ │ │ │ -a, c = ~A ~A~% │ │ │ │ -b = ~A~%~&legf14~% │ │ │ │ - A&S 15.4.17~% │ │ │ │ - A&S 15.4.17~% │ │ │ │ -$LEGENDRE_Q │ │ │ │ -$ASSOC_LEGENDRE_Q │ │ │ │ -$ASSOC_LEGENDRE_P │ │ │ │ - trig-log: Test c=3/2~% │ │ │ │ - trig-log: Test c=1/2~% │ │ │ │ - Case a or b is 1 and the other is 1/2~% │ │ │ │ - Case a=b and a is 1 or 1/2~% │ │ │ │ - Case a+b is 1 or 2~% │ │ │ │ - Case a-b=1/2 or b-a=1/2~% │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-ASIN │ │ │ │ -IN-DOMAIN-OF-ASIN │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -$NUMBERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -*DEBUG-HYP* │ │ │ │ -~&Case 1F1(a,2*a-n,x): │ │ │ │ -~& ; a = ~A~% │ │ │ │ -~& ; c = ~A~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -~&Case 1F1(a,2*a+n,x): │ │ │ │ -~& ; a = ~A~% │ │ │ │ -~& ; c = ~A~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -~&Case 1F1(n+1/2,m,x): │ │ │ │ -~& ; a = ~A~% │ │ │ │ -~& ; c = ~A~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -~& : m = ~A~% │ │ │ │ -~&Case 1F1(1/2-n,m,x): │ │ │ │ -~& ; a = ~A~% │ │ │ │ -~& ; c = ~A~% │ │ │ │ -~& : n = ~A~% │ │ │ │ -~& : m = ~A~% │ │ │ │ -$PREFER_WHITTAKER │ │ │ │ -$PREFER_GAMMA_INCOMPLETE │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -GAMMA-INCOMPLETE-LOWER-EXPAND │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -,INTEGERP │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -,INTEGERP │ │ │ │ - SIMPGAMMA │ │ │ │ - SIMPLIFYA │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -$GAMMA_EXPAND │ │ │ │ - SIMPLIFYA │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -,INTEGERP │ │ │ │ -SIMPLIFY │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIFY │ │ │ │ -$POCHHAMMER │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE_LOWER │ │ │ │ - GAMMA-A+N │ │ │ │ - SIMPGAMMA │ │ │ │ -GENSUMINDEX │ │ │ │ -$SIMPSUM │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$SIMPSUM │ │ │ │ -SIMPSUM1 │ │ │ │ - GAMMA-A+N │ │ │ │ - SIMPGAMMA │ │ │ │ - GAMMA-A-N │ │ │ │ - SIMPGAMMA │ │ │ │ -GENSUMINDEX │ │ │ │ -$SIMPSUM │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$SIMPSUM │ │ │ │ - GAMMA-A-N │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE_LOWER │ │ │ │ -SIMPSUM1 │ │ │ │ - GAMMA-A-N │ │ │ │ - SIMPGAMMA │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ - RAT-ORDER │ │ │ │ - ,NUMERATOR │ │ │ │ -,DENOMINATOR │ │ │ │ -%GAMMA_INCOMPLETE_LOWER │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE_LOWER │ │ │ │ -$SUBSTITUTE │ │ │ │ - RAT-ORDER │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-25 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%GAMMA_INCOMPLETE_LOWER │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -%GAMMA_INCOMPLETE_LOWER │ │ │ │ -FLOAT-NUMERICAL-EVAL-P │ │ │ │ -COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ -BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ -!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ - SIMPLIFYA │ │ │ │ -%GAMMA_INCOMPLETE_GENERALIZED │ │ │ │ -COND265 │ │ │ │ -GAMMA-INCOMPLETE-LOWER-EXPAND │ │ │ │ -$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -Implementation for $GAMMA_INCOMPLETE │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$Implementation for $GAMMA_INCOMPLETE │ │ │ │ -GAMMA_INCOMPLETE-IMPL │ │ │ │ -$GAMMA_INCOMPLETE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$GAMMA_INCOMPLETE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$GAMMA_INCOMPLETE20 │ │ │ │ -REST-ARGS13 │ │ │ │ -,LIST*/ │ │ │ │ -$GAMMA_INCOMPLETE │ │ │ │ -GAMMA_INCOMPLETE-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -$GAMMA_INCOMPLETE20 │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-12 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -$GAMMA_INCOMPLETE │ │ │ │ -NARGS-11 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -$GAMMA_INCOMPLETE │ │ │ │ -,FUNCTION │ │ │ │ -GAMMA_INCOMPLETE-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -%GAMMA-INCOMPLETE │ │ │ │ -GM-MAXIT │ │ │ │ -*GAMMA-INCOMPLETE-MAXIT* │ │ │ │ -*GAMMA-INCOMPLETE-EPS* │ │ │ │ -*GAMMA-INCOMPLETE-MIN* │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -#~&GAMMA-INCOMPLETE with ~A and ~A~% │ │ │ │ -*GAMMA-RADIUS* │ │ │ │ -,REALPART │ │ │ │ -,REALPART │ │ │ │ -,REALPART │ │ │ │ -,IMAGPART │ │ │ │ -*GAMMA-IMAG* │ │ │ │ -,REALPART │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ ->~&GAMMA-INCOMPLETE in continued fractions for lower integral~% │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ -BIGFLOAT*DEBUG-CF-EVAL* │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -.*MAX-CF-ITERATIONS* │ │ │ │ -*GAMMA-INCOMPLETE-MAXIT* │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -.*DEBUG-CF-EVAL* │ │ │ │ -.*MAX-CF-ITERATIONS* │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -+~&GAMMA-INCOMPLETE in continued fractions~% │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY! │ │ │ │ -GM-MAXIT │ │ │ │ -,TAGBODY │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -INTLDGETTEXT │ │ │ │ -Lgamma_incomplete: continued fractions failed for gamma_incomplete(~:M, ~:M). │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -~&GAMMA-INCOMPLETE in series~% │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY/ │ │ │ │ -GM-MAXIT │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -~&Series converged.~% │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -0DGETTEXT │ │ │ │ -Igamma_incomplete: series expansion failed for gamma_incomplete(~:M, ~:M). │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - ,&OPTIONAL │ │ │ │ -REGULARIZED │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -GAMMA-INCOMPLETE │ │ │ │ -,COMPLEXP │ │ │ │ -#C(0.0 0.0)) │ │ │ │ -REGULARIZED │ │ │ │ -TRY-FLOAT-COMPUTATION │ │ │ │ -,FUNCTION │ │ │ │ -,COMPLEXP │ │ │ │ -GAMMA-LANCZOS │ │ │ │ -GAMMAFLOAT │ │ │ │ -LOG-GAMMA-LANCZOS │ │ │ │ -,COMPLEXP │ │ │ │ -,COMPLEX │ │ │ │ -TRY-FLOAT-COMPUTATION │ │ │ │ -,FUNCTION │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ -LOWER-INCOMPLETE-TAIL-P │ │ │ │ -%GAMMA-INCOMPLETE │ │ │ │ -LOWER-INCOMPLETE-TAIL-P │ │ │ │ -REGULARIZED │ │ │ │ -,COMPLEXP │ │ │ │ -GAMMA-LANCZOS │ │ │ │ -GAMMAFLOAT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BFLOAT-GAMMA-INCOMPLETE │ │ │ │ -GM-MAXIT │ │ │ │ -*GAMMA-INCOMPLETE-MAXIT* │ │ │ │ - $RATPRINT │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RATPRINT │ │ │ │ -SIMPLIFY │ │ │ │ -*GAMMA-RADIUS* │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY! │ │ │ │ -GM-MAXIT │ │ │ │ -,TAGBODY │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -~&in continued fractions:~% │ │ │ │ -~& : i = ~M~% │ │ │ │ -~& : h = ~M~% │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -,RETURN-FROM │ │ │ │ -,RETURN-FROM │ │ │ │ -INTLDGETTEXT │ │ │ │ -Lgamma_incomplete: continued fractions failed for gamma_incomplete(~:M, ~:M). │ │ │ │ -$EXPAND │ │ │ │ -SIMPLIFY │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATLENTZ │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY- │ │ │ │ -GM-MAXIT │ │ │ │ -,TAGBODY │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -~&GAMMA-INCOMPLETE in series:~% │ │ │ │ -~& : i = ~M~% │ │ │ │ -~& : ap = ~M~% │ │ │ │ -~& : x/ap = ~M~% │ │ │ │ -~& : del = ~M~% │ │ │ │ -~& : sum = ~M~% │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -~&Series converged to ~M.~% │ │ │ │ -,RETURN-FROM │ │ │ │ -SIMPLIFY │ │ │ │ - $RECTFORM │ │ │ │ -,RETURN-FROM │ │ │ │ -.DGETTEXT │ │ │ │ -Igamma_incomplete: series expansion failed for gamma_incomplete(~:M, ~:M). │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -COMPLEX-BFLOAT-GAMMA-INCOMPLETE │ │ │ │ -GM-MAXIT │ │ │ │ -*GAMMA-INCOMPLETE-MAXIT* │ │ │ │ - $RATPRINT │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RATPRINT │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -#~&COMPLEX-BFLOAT-GAMMA-INCOMPLETE~% │ │ │ │ - : a = ~A~% │ │ │ │ - : x = ~A~% │ │ │ │ -SIMPLIFY │ │ │ │ -*GAMMA-RADIUS* │ │ │ │ - $REALPART │ │ │ │ - $REALPART │ │ │ │ - $REALPART │ │ │ │ -SIMPLIFY │ │ │ │ - $IMAGPART │ │ │ │ -SIMPLIFY │ │ │ │ - $REALPART │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -~&in continued fractions:~% │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY! │ │ │ │ -GM-MAXIT │ │ │ │ -,TAGBODY │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -,RETURN-FROM │ │ │ │ -$BFLOAT │ │ │ │ -$BFLOAT │ │ │ │ -,RETURN-FROM │ │ │ │ -INTLDGETTEXT │ │ │ │ -Lgamma_incomplete: continued fractions failed for gamma_incomplete(~:M, ~:M). │ │ │ │ -$EXPAND │ │ │ │ - $RECTFORM │ │ │ │ -SIMPLIFY │ │ │ │ - $RECTFORM │ │ │ │ - $RECTFORM │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATLENTZ │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -~&GAMMA-INCOMPLETE in series:~% │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TAGBODY- │ │ │ │ -GM-MAXIT │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -~&Series converged.~% │ │ │ │ -,RETURN-FROM │ │ │ │ -$BFLOAT │ │ │ │ -SIMPLIFY │ │ │ │ -,RETURN-FROM │ │ │ │ -.DGETTEXT │ │ │ │ -Igamma_incomplete: series expansion failed for gamma_incomplete(~:M, ~:M). │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-30 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%GAMMA_INCOMPLETE │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -$SIMPSUM │ │ │ │ -RATORDER │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$SIMPSUM │ │ │ │ - $REALPART │ │ │ │ -SIMP-DOMAIN-ERROR │ │ │ │ -INTLDGETTEXT │ │ │ │ -9gamma_incomplete: gamma_incomplete(~:M,~:M) is undefined. │ │ │ │ - $INFINITY │ │ │ │ -FLOAT-NUMERICAL-EVAL-P │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -3~&SIMP-GAMMA-INCOMPLETE in float-numerical-eval-p~% │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,TRUNCATE │ │ │ │ -,TRUNCATE │ │ │ │ -COMPLEXIFY │ │ │ │ -EXPINTEGRAL-E │ │ │ │ -COMPLEXIFY │ │ │ │ -GAMMA-INCOMPLETE │ │ │ │ -COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -;~&SIMP-GAMMA-INCOMPLETE in complex-float-numerical-eval-p~% │ │ │ │ -,COMPLEX │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -,COMPLEX │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -,IMAGPART │ │ │ │ -,REALPART │ │ │ │ -,REALPART │ │ │ │ -,TRUNCATE │ │ │ │ -,REALPART │ │ │ │ -,REALPART │ │ │ │ -,TRUNCATE │ │ │ │ -,REALPART │ │ │ │ -COMPLEXIFY │ │ │ │ -EXPINTEGRAL-E │ │ │ │ -COMPLEXIFY │ │ │ │ -GAMMA-INCOMPLETE │ │ │ │ -BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -6~&SIMP-GAMMA-INCOMPLETE in bigfloat-numerical-eval-p~% │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $TRUNCATE │ │ │ │ - $TRUNCATE │ │ │ │ - $RECTFORM │ │ │ │ -BFLOAT-EXPINTEGRAL-E │ │ │ │ -BFLOAT-GAMMA-INCOMPLETE │ │ │ │ -!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ ->~&SIMP-GAMMA-INCOMPLETE in complex-bigfloat-numerical-eval-p~% │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ - $IMAGPART │ │ │ │ - $REALPART │ │ │ │ - $REALPART │ │ │ │ - $TRUNCATE │ │ │ │ - $REALPART │ │ │ │ - $REALPART │ │ │ │ -*DEBUG-GAMMA* │ │ │ │ -9~& bigfloat-numerical-eval-p calls bfloat-expintegral-e~% │ │ │ │ - $TRUNCATE │ │ │ │ - $REALPART │ │ │ │ - $RECTFORM │ │ │ │ -BFLOAT-EXPINTEGRAL-E │ │ │ │ -COMPLEX-BFLOAT-GAMMA-INCOMPLETE │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -,INTEGERP │ │ │ │ -SIMPLIFY │ │ │ │ -%EXPINTEGRAL_EI │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -GENSUMINDEX │ │ │ │ -SIMPSUM1 │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -%EXPINTEGRAL_EI │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -GENSUMINDEX │ │ │ │ -SIMPSUM1 │ │ │ │ -SIMPLIFY │ │ │ │ -$POCHHAMMER │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -RATORDER │ │ │ │ -MAX-NUMERIC-RATIO-P │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -SIMPLIFY │ │ │ │ -RATORDER │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -RATORDER │ │ │ │ -GENSUMINDEX │ │ │ │ -SIMPSUM1 │ │ │ │ -SIMPLIFY │ │ │ │ -$POCHHAMMER │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -$POCHHAMMER │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -GENSUMINDEX │ │ │ │ -SIMPSUM1 │ │ │ │ -SIMPLIFY │ │ │ │ -$POCHHAMMER │ │ │ │ -RATORDER │ │ │ │ -RATORDER │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -,INTEGERP │ │ │ │ -SIMPLIFY │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIFY │ │ │ │ -$POCHHAMMER │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ - GAMMA-A+N │ │ │ │ - SIMPGAMMA │ │ │ │ -GENSUMINDEX │ │ │ │ -SIMPSUM1 │ │ │ │ - GAMMA-A+N │ │ │ │ - SIMPGAMMA │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -SIMPLIFY │ │ │ │ -$POCHHAMMER │ │ │ │ -GENSUMINDEX │ │ │ │ -SIMPSUM1 │ │ │ │ -SIMPLIFY │ │ │ │ -$POCHHAMMER │ │ │ │ -$GAMMA_EXPAND │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ - RAT-ORDER │ │ │ │ - ,NUMERATOR │ │ │ │ -,DENOMINATOR │ │ │ │ -GIVE-UP │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -$SUBSTITUTE │ │ │ │ - RAT-ORDER │ │ │ │ -$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM%GAMMA_INCOMPLETE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $INFINITY │ │ │ │ - $REALPART │ │ │ │ - $REALPART │ │ │ │ - $INFINITY │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -$HYPERGEOMETRIC_REGULARIZED │ │ │ │ -%GAMMA_INCOMPLETE_GENERALIZED │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-GAMMA-INCOMPLETE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -OFF-NEGATIVE-REAL-AXISP │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -SIMPLIFY │ │ │ │ -$CONJUGATE │ │ │ │ -SIMPLIFY │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ -SIMPLIFY │ │ │ │ -%GAMMA_INCOMPLETE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -FREEVARPAR │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -splitpfg term:~%F(~:M, ~:M)~% │ │ │ │ -STEP4-VAR- │ │ │ │ -HYP-ATANH- │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -ZL-INTERSECTION │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -ZL-INTERSECTION │ │ │ │ -,FUNCTION │ │ │ │ -ZL-INTERSECTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -CLASSIFY-HYPERGEOMETRIC │ │ │ │ -DOLIST271 │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY! │ │ │ │ -,INTEGERP │ │ │ │ -,RETURN-FROM │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY. │ │ │ │ -,INTEGERP │ │ │ │ -,RETURN-FROM │ │ │ │ -$NUMBERP │ │ │ │ -$NUMBERP │ │ │ │ - UNDEFINED │ │ │ │ -$RATDISREP │ │ │ │ -$TAYLORP │ │ │ │ -$TAYLORINFO │ │ │ │ -,INTEGERP │ │ │ │ -$TAYLORINFO │ │ │ │ -POLYNOMIAL │ │ │ │ -NONPOLYNOMIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -LENIENT-COMPLEX-P │ │ │ │ - $INFINITY │ │ │ │ - $FEATUREP │ │ │ │ -$NONSCALAR │ │ │ │ -MRELATIONP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$NUMBERP │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$NUMBERP │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$NUMBERP │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$RATNUMP │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$RATNUMP │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$RATNUMP │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -FLOAT-OR-RATIONAL-P │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -FLOAT-OR-RATIONAL-P │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -FLOAT-OR-RATIONAL-P │ │ │ │ -BIGFLOAT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -HYPERGEOMETRIC-0F0 │ │ │ │ -'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HYPERGEOMETRIC-1F0 │ │ │ │ -'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HYPERGEOMETRIC-1F1 │ │ │ │ -'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ -POLYNOMIAL │ │ │ │ -POLYNOMIAL │ │ │ │ -,INTEGERP │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SAFE-FLOAT │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -,TAGBODY │ │ │ │ -SYSTEM*HANDLER-CLUSTERS* │ │ │ │ -,DECLARE │ │ │ │ -/*HANDLER-CLUSTERS* │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/*HANDLER-CLUSTERS* │ │ │ │ -,RETURN-FROM- │ │ │ │ -,RETURN-FROM- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -NUMBER-COERCE │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$BFLOATP │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -SAFE-FLOAT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HYPERGEOMETRIC-2F1 │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$NUMBERP │ │ │ │ - $REALPART │ │ │ │ -NUMBER-COERCE │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATX │ │ │ │ --0F0-NUMERIC │ │ │ │ -BIGFLOAT-IMPLEXP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATA │ │ │ │ --1F0-NUMERIC │ │ │ │ -BIGFLOAT-IMPL/ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATA │ │ │ │ --1F1-DOWNWARD-RECURSION │ │ │ │ -BIGFLOAT-IMPL- │ │ │ │ -,DECLARE │ │ │ │ -,TAGBODY! │ │ │ │ -,TAGBODY │ │ │ │ -SETF679 │ │ │ │ -,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATA │ │ │ │ --2F1-NUMERIC-ALT │ │ │ │ -BIGFLOAT-IMPL- │ │ │ │ -.EPSILON │ │ │ │ -,TAGBODY! │ │ │ │ -,TAGBODY │ │ │ │ -,RETURN-FROM │ │ │ │ -,VALUES │ │ │ │ -.EPSILON │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -binary-gcl │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/binary-gcl/nfloat.o │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATX │ │ │ │ -BIGFLOAT-IMPLBIGFLOAT │ │ │ │ -$BFLOAT │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATX │ │ │ │ -BIGFLOAT-IMPLBIGFLOAT │ │ │ │ - $RECTFORM │ │ │ │ -MFUNCALL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-EXPT │ │ │ │ -BIGFLOAT-IMPLEXPT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-ASEC │ │ │ │ -OFF-NEGATIVE-ONE-TO-ONEP │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/conjugate.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATA │ │ │ │ --HYPERGEOMETRIC-BY-SERIES │ │ │ │ -BIGFLOAT-IMPL* │ │ │ │ -,TAGBODY! │ │ │ │ -,TAGBODY │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -SETF669 │ │ │ │ -,RETURN-FROM │ │ │ │ -.EPSILON │ │ │ │ -.EPSILON │ │ │ │ -0.30102999566398117) │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATA │ │ │ │ --RUNNING-ERROR-HYPERGEOMETRIC │ │ │ │ -,FUNCTION │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -,FUNCTION │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -BIGFLOAT-IMPL< │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ --HYPERGEOMETRIC-BY-SERIES │ │ │ │ -.CEILING │ │ │ │ -0.30102999566398117) │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ --HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-SUM │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -,TAGBODY! │ │ │ │ -BIGFLOAT-IMPL<= │ │ │ │ -,TAGBODY │ │ │ │ -$SUBLIS │ │ │ │ --SUMAND │ │ │ │ -SIMPLIFY │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -SETF116 │ │ │ │ -,RETURN-FROM │ │ │ │ -NFLOAT-NOUNFORM-RETURN │ │ │ │ --RETURN-NOUNFORM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-PRODUCT │ │ │ │ --PRODAND │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -,TAGBODY! │ │ │ │ -BIGFLOAT-IMPL<= │ │ │ │ -,TAGBODY │ │ │ │ -$SUBLIS │ │ │ │ --PRODAND │ │ │ │ -SIMPLIFY │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -SETF118 │ │ │ │ -,RETURN-FROM │ │ │ │ -NFLOAT-NOUNFORM-RETURN │ │ │ │ --RETURN-NOUNFORM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATE │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -,FUNCTION │ │ │ │ -$RATNUMP │ │ │ │ -$NUMBERP │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -SYSCONST │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -BIGFLOAT-OR-NUMBER-P │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -NFLOAT-NOUNFORM-RETURN │ │ │ │ --RETURN-NOUNFORM │ │ │ │ -NFLOAT-NOUNFORM-RETURN │ │ │ │ --RETURN-NOUNFORM │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -,INTEGERP │ │ │ │ --RUNNING-ERROR-EXPT │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -,GETHASH │ │ │ │ --*RUNNING-ERROR-OP* │ │ │ │ -,FUNCTION │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -,FUNCALL │ │ │ │ -,GETHASH │ │ │ │ -*BIG-FLOAT-OP* │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ - SIMPLIFYA │ │ │ │ - $RECTFORM │ │ │ │ -$SUBSTITUTE │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ --RUNNING-ERROR-HYPERGEOMETRIC │ │ │ │ --RUNNING-ERROR-SUM │ │ │ │ -$PRODUCT │ │ │ │ -%PRODUCT │ │ │ │ --RUNNING-ERROR-PRODUCT │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -DOLIST271 │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE/ │ │ │ │ -,TAGBODY! │ │ │ │ --RUNNING-ERROR-EVAL │ │ │ │ -,RETURN-FROM │ │ │ │ -NFLOAT-NOUNFORM-RETURN │ │ │ │ --RETURN-NOUNFORM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -NFLOAT-NOUNFORM-RETURN │ │ │ │ -RETURN-NOUNFORM │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATX │ │ │ │ --RUNNING-ERROR-GAMMA │ │ │ │ -BIGFLOAT-IMPLABS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATS │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,LAMBDA │ │ │ │ -$RATNUMP │ │ │ │ -$NUMBERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATX │ │ │ │ --RUNNING-ERROR-SQRT │ │ │ │ -BIGFLOAT-IMPLSQRT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-CONJUGATE │ │ │ │ -BIGFLOAT-IMPLCONJUGATE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-QUOTIENT │ │ │ │ -BIGFLOAT-IMPL/ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-ABS │ │ │ │ -BIGFLOAT-IMPLABS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATX │ │ │ │ --RUNNING-ERROR-NEGATE │ │ │ │ -BIGFLOAT-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATX │ │ │ │ --RUNNING-ERROR-LOG │ │ │ │ -BIGFLOAT-IMPLLOG │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-REALPART │ │ │ │ -BIGFLOAT-IMPLREALPART │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-ATAN2 │ │ │ │ -BIGFLOAT-IMPL/ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-PROD │ │ │ │ -DOLIST271 │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -,TAGBODY! │ │ │ │ -,TAGBODY │ │ │ │ -BIGFLOAT-IMPL* │ │ │ │ -,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-PLUS │ │ │ │ -DOLIST271 │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -,TAGBODY! │ │ │ │ -,TAGBODY │ │ │ │ -BIGFLOAT-IMPL+ │ │ │ │ -,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-FACTORIAL │ │ │ │ -,INTEGERP │ │ │ │ - SIMPLIFYA │ │ │ │ -MFACTORIAL │ │ │ │ --RUNNING-ERROR-GAMMA │ │ │ │ -BIGFLOAT-IMPL+ │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATL │ │ │ │ --RUNNING-ERROR-IMAGPART │ │ │ │ -BIGFLOAT-IMPLIMAGPART │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -*RUNNING-ERROR-OP* │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATERR │ │ │ │ --MACHINE-EPS │ │ │ │ --NOT-DONE │ │ │ │ -BIGFLOAT-IMPL> │ │ │ │ --MACHINE-EPS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -Unable to evaluate to requested number of digits │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$MAX_FPPREC │ │ │ │ -,DECLARE │ │ │ │ -SIMP-NFLOAT │ │ │ │ - SIMPCHECK │ │ │ │ - SIMPCHECK │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPCHECK │ │ │ │ -MAX-DIGITS │ │ │ │ - SIMPCHECK │ │ │ │ -$MAX_FPPREC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,FUNCTION │ │ │ │ -,SYMBOLP │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -MRELATIONP │ │ │ │ -SIMPLIFY │ │ │ │ -,FUNCTION │ │ │ │ -MAX-DIGITS │ │ │ │ -MAX-DIGITS │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -BIGFLOAT-OR-NUMBER-P │ │ │ │ -$MAX_FPPREC │ │ │ │ -$MAX_FPPREC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -MAX-DIGITS │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -MACHINE-EPSILON │ │ │ │ -MRELATIONP │ │ │ │ -SIMPLIFY │ │ │ │ -,FUNCTION │ │ │ │ -MAX-DIGITS │ │ │ │ -NFLOAT-NOUNFORM-RETURN │ │ │ │ -,TAGBODY! │ │ │ │ -BIGFLOATNOT-DONE │ │ │ │ -MACHINE-EPSILON │ │ │ │ -MAX-DIGITS │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -$FPPREC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$FPPREC │ │ │ │ -.RUNNING-ERROR-EVAL │ │ │ │ -MACHINE-EPSILON │ │ │ │ -,INTEGERP │ │ │ │ -BIGFLOAT-IMPLEPSILON │ │ │ │ -,RETURN-FROM │ │ │ │ -MAX-DIGITS │ │ │ │ -0Unable to evaluate to requested number of digits │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -$FPPREC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$FPPREC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATMA │ │ │ │ --2F1-NUMERIC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ - ,DELETE-IF │ │ │ │ -,FUNCTION │ │ │ │ -,STABLE-SORT │ │ │ │ -,FUNCTION │ │ │ │ -.EPSILON │ │ │ │ -,TAGBODY! │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -$FPPREC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$FPPREC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -$MAX_FPPREC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -$MAX_FPPREC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -$MAX_FPPREC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -$MAX_FPPREC │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ --2F1-NUMERIC-ALT │ │ │ │ --LOCAL-FPPREC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -,RETURN-FROM │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ --HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -$HGFRED │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ -$MAX_FPPREC │ │ │ │ -.BIGFLOAT │ │ │ │ -.BIGFLOAT │ │ │ │ -$MULTIPLE_VALUE_RETURN │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$MULTIPLE_VALUE_RETURN │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ -,TAGBODY/ │ │ │ │ -,TAGBODY │ │ │ │ -MULTIPLE_VALUES │ │ │ │ -MFUNCALL │ │ │ │ -$ABRAMOWITZ_ID │ │ │ │ -,RETURN-FROM │ │ │ │ -,MULTIPLE-VALUE-CALL │ │ │ │ -$MAX_FPPREC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATX │ │ │ │ --IN-UNIT-CIRCLE-P │ │ │ │ -BIGFLOAT-IMPL< │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATMA │ │ │ │ - ,&OPTIONAL │ │ │ │ --ADJUST-PARAMS │ │ │ │ --HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ --LOCAL-FPPREC │ │ │ │ -,FUNCTION │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ -,FUNCTION │ │ │ │ --0F0-NUMERIC │ │ │ │ -,VALUES │ │ │ │ --1F0-NUMERIC │ │ │ │ -,INTEGERP │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -$FPPREC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ --1F1-DOWNWARD-RECURSION │ │ │ │ --ADJUST-PARAMS │ │ │ │ -.REALPART │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ --HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ -,VALUES │ │ │ │ --ADJUST-PARAMS │ │ │ │ --2F1-NUMERIC │ │ │ │ --IN-UNIT-CIRCLE-P │ │ │ │ -POLYNOMIAL │ │ │ │ -CLASSIFY-HYPERGEOMETRIC │ │ │ │ -,TAGBODY! │ │ │ │ --DIGITS │ │ │ │ --LOCAL-FPPREC │ │ │ │ -$MAX_FPPREC │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -BIGFLOATZERO │ │ │ │ -BIGFLOATONE │ │ │ │ -$FPPREC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ --HYPERGEOMETRIC-BY-SERIES │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ --LOCAL-FPPREC │ │ │ │ --LOCAL-FPPREC │ │ │ │ -,RETURN-FROM │ │ │ │ --LOCAL-FPPREC │ │ │ │ -$MAX_FPPREC │ │ │ │ -"Exceeded maximum allowed fpprec.~% │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -RETURN-TYPE │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ -,MULTIPLE-VALUE-BIND │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE0 │ │ │ │ -,TAGBODY │ │ │ │ -SYSTEM*HANDLER-CLUSTERS* │ │ │ │ -1*HANDLER-CLUSTERS* │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -1*HANDLER-CLUSTERS* │ │ │ │ -,RETURN-FROM/ │ │ │ │ -BIGFLOATHYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ -,RETURN-FROM/ │ │ │ │ - ,CONDITION0 │ │ │ │ - ,CONDITION │ │ │ │ -RETURN-TYPE │ │ │ │ -NUMBER-COERCE │ │ │ │ -HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ -BIGFLOAT │ │ │ │ -RETURN-TYPE │ │ │ │ -RETURN-TYPE │ │ │ │ -BIGFLOAT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -*USE-RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$RATNUMP │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$RATNUMP │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$RATNUMP │ │ │ │ -,FUNCTION │ │ │ │ -,INTEGERP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATA │ │ │ │ --HYPERGEOMETRIC-POLY-CASE │ │ │ │ -,TAGBODY! │ │ │ │ -BIGFLOAT-IMPLZEROP │ │ │ │ -,TAGBODY │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -SETF671 │ │ │ │ -,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -&RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ -,FUNCTION │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ -,FUNCTION │ │ │ │ -BIGFLOATHYPERGEOMETRIC-POLY-CASE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -HYPERGEOMETRIC-POLY-CASE │ │ │ │ -$TAYLORP │ │ │ │ -$TAYLORINFO │ │ │ │ -,INTEGERP │ │ │ │ -$TAYLORINFO │ │ │ │ -$TAYLORINFO │ │ │ │ -,FUNCTION │ │ │ │ -,INTEGERP │ │ │ │ -DOLIST271 │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE- │ │ │ │ -,TAGBODY! │ │ │ │ -,INTEGERP │ │ │ │ -,RETURN-FROM │ │ │ │ -,INTEGERP │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$NUMBERP │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$NUMBERP │ │ │ │ -,FUNCTION │ │ │ │ -COMPLEX-NUMBER-P │ │ │ │ -$NUMBERP │ │ │ │ -$EXPAND_HYPERGEOMETRIC │ │ │ │ -DOTIMES272 │ │ │ │ -,CHECK-TYPE/ │ │ │ │ -,INTEGER │ │ │ │ -DOTIMES273 │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,TAGBODY. │ │ │ │ -,TAGBODY │ │ │ │ -,REDUCE! │ │ │ │ -,FUNCTION │ │ │ │ -,MAPCAR! │ │ │ │ -,FUNCTION │ │ │ │ -,REDUCE! │ │ │ │ -,FUNCTION │ │ │ │ -,MAPCAR! │ │ │ │ -,FUNCTION │ │ │ │ -$CONSTANTP │ │ │ │ - $RECTFORM │ │ │ │ -,RETURN-FROM │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -,REDUCE1 │ │ │ │ -,MAPCAR2 │ │ │ │ -,REDUCE3 │ │ │ │ -,MAPCAR4 │ │ │ │ -$CONSTANTP │ │ │ │ - $RECTFORM │ │ │ │ -,MOST-POSITIVE-FIXNUM │ │ │ │ -,TAGBODY. │ │ │ │ -,TAGBODY │ │ │ │ -,REDUCE1 │ │ │ │ -,MAPCAR2 │ │ │ │ -,REDUCE3 │ │ │ │ -,MAPCAR4 │ │ │ │ -$CONSTANTP │ │ │ │ - $RECTFORM │ │ │ │ -,RETURN-FROM │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -Insufficient arguments when binding ~s │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATA │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -,LAMBDA │ │ │ │ -BIGFLOAT-IMPL< │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -MULTIPLE_VALUES │ │ │ │ -abramowitz_id │ │ │ │ -$ABRAMOWITZ_ID │ │ │ │ -Exceeded maximum allowed fpprec.~% │ │ │ │ -SYSTEMLAMBDA-CLOSURE │ │ │ │ -COMMON-LISPDECLARE │ │ │ │ -.OPTIMIZE │ │ │ │ -.LAMBDA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -Maxima does not know the derivatives of the hypergeometric functions with respect to the parameters │ │ │ │ -\end{array} \right |, │ │ │ │ -F\left( \left. \begin{array}{c} │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -'Integral of hypergeometric(a,b,z) wrt z │ │ │ │ -HYP-INTEGRAL-3 │ │ │ │ -$LISTARITH │ │ │ │ -PROD_B-1 │ │ │ │ -,FUNCTION │ │ │ │ -PROD_A-1 │ │ │ │ -,FUNCTION │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$LISTARITH │ │ │ │ -PROD_A-1 │ │ │ │ - SIMPLIFYA │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ -PROD_B-1 │ │ │ │ -PROD_A-1 │ │ │ │ - SIMPLIFYA │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -TEX-HYPERGEOMETRIC │ │ │ │ -WIDE-SPACE │ │ │ │ -TEX-LIST │ │ │ │ -WIDE-SPACE │ │ │ │ -TEX-LIST │ │ │ │ -WIDE-SPACE │ │ │ │ -F\left( \left. \begin{array}{c} │ │ │ │ -\end{array} \right |, │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -$HYPERGEOMETRIC │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-26 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%HYPERGEOMETRIC │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ -RETURN-TYPE │ │ │ │ -$COMPLEX │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$DOMAIN │ │ │ │ -Ewarning: The first two arguments to 'hypergeometric' must be lists.~% │ │ │ │ -,RETURN-FROM │ │ │ │ -SIMP-%HYPERGEOMETRIC │ │ │ │ -,FUNCTION │ │ │ │ -TSIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -,FUNCTION │ │ │ │ -TSIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -TSIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -ZL-INTERSECTION │ │ │ │ -CLASSIFY-HYPERGEOMETRIC │ │ │ │ -$ORDERLESSP │ │ │ │ -$ORDERLESSP │ │ │ │ -SIMPLIFY │ │ │ │ -SIMPLIFY │ │ │ │ -$CONSTANTP │ │ │ │ - $RECTFORM │ │ │ │ - UNDEFINED │ │ │ │ - ,MEMBER-IF │ │ │ │ -,FUNCTION │ │ │ │ -LENIENT-COMPLEX-P │ │ │ │ - ,MEMBER-IF │ │ │ │ -,FUNCTION │ │ │ │ -LENIENT-COMPLEX-P │ │ │ │ -LENIENT-COMPLEX-P │ │ │ │ - ,MEMBER-IF │ │ │ │ -HYPERGEOMETRIC-0F0 │ │ │ │ -HYPERGEOMETRIC-1F0 │ │ │ │ -HYPERGEOMETRIC-1F1 │ │ │ │ -HYPERGEOMETRIC-2F1 │ │ │ │ -RETURN-TYPE │ │ │ │ -'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ -,CEILING │ │ │ │ -RETURN-TYPE │ │ │ │ -,FLOAT-DIGITS │ │ │ │ -0.30102999566398117) │ │ │ │ -HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ -RETURN-TYPE │ │ │ │ -*USE-RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ -&RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ -HYPERGEOMETRIC-POLY-CASE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -CONJUGATE-HYPERGEOMETRIC │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -$CONJUGATE │ │ │ │ -$CONJUGATE │ │ │ │ - SIMPLIFYA │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ -$INVERSE_ERFC │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -NUMERICAL-EVAL-P │ │ │ │ -FLOAT-NUMERICAL-EVAL-P │ │ │ │ -COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ -BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ -!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATF │ │ │ │ - -BF-NEWTON │ │ │ │ -BIGFLOAT-IMPL/ │ │ │ │ -,FUNCALL │ │ │ │ -,FUNCALL │ │ │ │ -,TAGBODY! │ │ │ │ -*NEWTON-MAXCOUNT* │ │ │ │ -,TAGBODY │ │ │ │ -*DEBUG-NEWTON* │ │ │ │ -%x = ~S, abs(delta) = ~S relerr = ~S~% │ │ │ │ -,FUNCALL │ │ │ │ -,FUNCALL │ │ │ │ -,RETURN-FROM │ │ │ │ -*NEWTON-MAXCOUNT* │ │ │ │ -INTLDGETTEXT │ │ │ │ -Obf-newton: failed to converge after ~M iterations: delta = ~S, x = ~S eps = ~S │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATZ │ │ │ │ --BF-INVERSE-ERF │ │ │ │ -BIGFLOAT-IMPLZEROP │ │ │ │ -INTLDGETTEXT │ │ │ │ -,bf-inverse-erf: inverse_erf(~M) is undefined │ │ │ │ -.REALPART │ │ │ │ --BF-INVERSE-ERF │ │ │ │ -*DEBUG-NEWTON* │ │ │ │ -approx = ~S~% │ │ │ │ --TWO/SQRT-PI │ │ │ │ -SYSTEMTP4 │ │ │ │ -0INFER-TP │ │ │ │ -#*11111111111111111111111111111111111111111111111100000000000000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -*NEWTON-EPSILON-FACTOR-FLOAT* │ │ │ │ -+FLONUM-EPSILON+ │ │ │ │ - ,OTHERWISE │ │ │ │ -0INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000011111111111111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ -*NEWTON-EPSILON-FACTOR* │ │ │ │ -.EPSILON │ │ │ │ -*NEWTON-EPSILON-FACTOR* │ │ │ │ -.EPSILON │ │ │ │ -*DEBUG-NEWTON* │ │ │ │ -eps = ~S~% │ │ │ │ --TWO/SQRT-PI │ │ │ │ - -BF-NEWTON │ │ │ │ -,FUNCTION │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATZ │ │ │ │ --BF-INVERSE-ERFC │ │ │ │ -BIGFLOAT-IMPLZEROP │ │ │ │ -INTLDGETTEXT │ │ │ │ -.bf-inverse-erfc: inverse_erfc(~M) is undefined │ │ │ │ --RESULT │ │ │ │ -.REALPART │ │ │ │ --BF-INVERSE-ERF │ │ │ │ -+FLONUM-EPSILON+ │ │ │ │ --BF-INVERSE-ERF │ │ │ │ -+FLONUM-EPSILON+ │ │ │ │ --BF-INVERSE-ERF │ │ │ │ -*DEBUG-NEWTON* │ │ │ │ -approx = ~S~% │ │ │ │ ---TWO/SQRT-PI │ │ │ │ -*NEWTON-EPSILON-FACTOR* │ │ │ │ -.EPSILON │ │ │ │ -*DEBUG-NEWTON* │ │ │ │ -eps = ~S~% │ │ │ │ ---TWO/SQRT-PI │ │ │ │ - -BF-NEWTON │ │ │ │ -,FUNCTION │ │ │ │ --BF-ERFC │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-172 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%INVERSE_ERFC │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -%INVERSE_ERFC │ │ │ │ -SIMP-DOMAIN-ERROR │ │ │ │ -INTLDGETTEXT │ │ │ │ --inverse_erfc: inverse_erfc(~:M) is undefined. │ │ │ │ -NUMERICAL-EVAL-P │ │ │ │ -BIGFLOATBF-INVERSE-ERFC │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ -COND265 │ │ │ │ - TAYLORIZE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM%INVERSE_ERFC │ │ │ │ -SIMPLIFY │ │ │ │ -%INVERSE_ERFC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -%INVERSE_ERFC │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATZ │ │ │ │ --BF-ERFC │ │ │ │ - -GAMMA-INC │ │ │ │ -SYSTEMTP6 │ │ │ │ -.INFER-TP │ │ │ │ -#*11111111111111111111111111111111111111111111111100001111110000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -GAMMA-INCOMPLETE │ │ │ │ -.INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -,LOAD-TIME-VALUE │ │ │ │ -.SI-FIND-CLASS │ │ │ │ -BIGFLOAT-IMPLBIGFLOAT │ │ │ │ -.SI-CPL-OR-NIL │ │ │ │ -.SI-CLASS-OF │ │ │ │ -.INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -$BFLOAT │ │ │ │ -BFLOAT-GAMMA-INCOMPLETE │ │ │ │ -,LOAD-TIME-VALUE │ │ │ │ -.SI-FIND-CLASS │ │ │ │ -/COMPLEX-BIGFLOAT │ │ │ │ -.SI-CPL-OR-NIL │ │ │ │ -.SI-CLASS-OF │ │ │ │ -.INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -$BFLOAT │ │ │ │ -COMPLEX-BFLOAT-GAMMA-INCOMPLETE │ │ │ │ -.INFER-TP │ │ │ │ -#*11111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ -,TYPE-ERROR │ │ │ │ -KEYWORDDATUM │ │ │ │ -1EXPECTED-TYPE! │ │ │ │ -/BIGFLOAT │ │ │ │ -/COMPLEX-BIGFLOAT │ │ │ │ - ,OTHERWISE │ │ │ │ -.INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000011110000001111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ -1EXPECTED-TYPE2 │ │ │ │ -/REALPART │ │ │ │ - -GAMMA-INC │ │ │ │ - -GAMMA-INC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -ERF-HYPERGEOMETRIC │ │ │ │ - SIMPLIFYA │ │ │ │ -%HYPERGEOMETRIC │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-158 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%ERFC │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -NUMERICAL-EVAL-P │ │ │ │ -BIGFLOATBF-ERFC │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ -COND265 │ │ │ │ - TAYLORIZE │ │ │ │ - $TRIGSIGN │ │ │ │ -SIMPLIFY │ │ │ │ -$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ -ERF-HYPERGEOMETRIC │ │ │ │ -$ERF_REPRESENTATION │ │ │ │ -$ERF_REPRESENTATION │ │ │ │ -$ERF_REPRESENTATION │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM%ERFC │ │ │ │ - $INFINITY │ │ │ │ -TRISPLIT │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$ASKSIGN │ │ │ │ -SIMPLIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -Implementation for $ERFC │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $ERFC │ │ │ │ - ERFC-IMPL │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -SIMPLIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$ERFC156 │ │ │ │ -REST-ARGS149 │ │ │ │ -,LIST*/ │ │ │ │ - ERFC-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -$ERFC156 │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-148 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -NARGS-147 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ -,FUNCTION │ │ │ │ - ERFC-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SLATECDERF │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -COMPLEX-ERF │ │ │ │ -,REALPART │ │ │ │ -,REALPART │ │ │ │ -,IMAGPART │ │ │ │ -GAMMA-INCOMPLETE │ │ │ │ -,IMAGPART │ │ │ │ -,COMPLEX │ │ │ │ -,REALPART │ │ │ │ -,REALPART │ │ │ │ -,COMPLEX │ │ │ │ -,IMAGPART │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BFLOAT-ERF │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $REALPART │ │ │ │ -SIMPLIFY │ │ │ │ -BFLOAT-GAMMA-INCOMPLETE │ │ │ │ -$BFLOAT │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -COMPLEX-BFLOAT-ERF │ │ │ │ - $RATPRINT │ │ │ │ -COMPLEX-BFLOAT-GAMMA-INCOMPLETE │ │ │ │ -$BFLOAT │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RATPRINT │ │ │ │ - $IMAGPART │ │ │ │ - $REALPART │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATZ │ │ │ │ -BIGFLOAT-IMPL<= │ │ │ │ -0.476936) │ │ │ │ --SUM-POWER-SERIES │ │ │ │ -,FUNCTION │ │ │ │ -SYSTEMTP6 │ │ │ │ -/INFER-TP │ │ │ │ -#*11111111111111111111111111111111111111111111111100000000000000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -/INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000000001111110000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -COMPLEX-ERF │ │ │ │ -/INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -,LOAD-TIME-VALUE │ │ │ │ -/SI-FIND-CLASS │ │ │ │ -.BIGFLOAT │ │ │ │ -/SI-CPL-OR-NIL │ │ │ │ -/SI-CLASS-OF │ │ │ │ -/INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -.BIGFLOAT │ │ │ │ -BFLOAT-ERF │ │ │ │ -,LOAD-TIME-VALUE │ │ │ │ -/SI-FIND-CLASS │ │ │ │ -.COMPLEX-BIGFLOAT │ │ │ │ -/SI-CPL-OR-NIL │ │ │ │ -/SI-CLASS-OF │ │ │ │ -/INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000000000000000001000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ -.BIGFLOAT │ │ │ │ -COMPLEX-BFLOAT-ERF │ │ │ │ -/INFER-TP │ │ │ │ -#*11111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ -,TYPE-ERROR │ │ │ │ -KEYWORDDATUM │ │ │ │ -1EXPECTED-TYPE! │ │ │ │ -,COMPLEX │ │ │ │ -.BIGFLOAT │ │ │ │ -.COMPLEX-BIGFLOAT │ │ │ │ - ,OTHERWISE │ │ │ │ -/INFER-TP │ │ │ │ -#*00000000000000000000000000000000000000000000000011110000001111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ -1EXPECTED-TYPE2 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BIGFLOATZ │ │ │ │ --BF-ERFI │ │ │ │ -BIGFLOAT-IMPLCOMPLEX │ │ │ │ -.IMAGPART │ │ │ │ -.REALPART │ │ │ │ -.COMPLEX │ │ │ │ -.IMAGPART │ │ │ │ -.REALPART │ │ │ │ --BF-ERFI │ │ │ │ -.REALPART │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-170 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%ERFI │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -NUMERICAL-EVAL-P │ │ │ │ -BIGFLOATBF-ERFI │ │ │ │ -BIGFLOAT-IMPLTO │ │ │ │ -COND265 │ │ │ │ - TAYLORIZE │ │ │ │ -$ERF_%IARGS │ │ │ │ - MULTIPLEP │ │ │ │ -SIMPLIFY │ │ │ │ -APPLY-REFLECTION-SIMP │ │ │ │ - $TRIGSIGN │ │ │ │ -$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ -ERF-HYPERGEOMETRIC │ │ │ │ -$ERF_REPRESENTATION │ │ │ │ -$ERF_REPRESENTATION │ │ │ │ -$ERF_REPRESENTATION │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM%ERFI │ │ │ │ -SIMPLIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -Implementation for $ERFI │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -Implementation for $ERFI │ │ │ │ - ERFI-IMPL │ │ │ │ +Implementation for $SUBLIST │ │ │ │ +SUBLIST-IMPL │ │ │ │ +$SUBLIST │ │ │ │ %%PRETTY-FNAME │ │ │ │ +$SUBLIST │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -SIMPLIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +INTLDGETTEXT │ │ │ │ +1sublist: first argument must be a list; found: ~M │ │ │ │ ,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$ERFI168 │ │ │ │ -REST-ARGS161 │ │ │ │ -,LIST*/ │ │ │ │ - ERFI-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -$ERFI168 │ │ │ │ +,SPECIAL │ │ │ │ +,TAGBODY! │ │ │ │ +DEFINITELY-SO │ │ │ │ +MFUNCALL │ │ │ │ +,RETURN-FROM │ │ │ │ +,NREVERSE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-160 │ │ │ │ +REST-ARG-42 │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ -NARGS-159 │ │ │ │ +$SUBLIST │ │ │ │ +NARGS-41 │ │ │ │ ,LENGTH- │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE. │ │ │ │ INTLDGETTEXT │ │ │ │ 0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +$SUBLIST │ │ │ │ ,FUNCTION │ │ │ │ - ERFI-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +SUBLIST-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$SUBLIST56 │ │ │ │ +REST-ARGS43 │ │ │ │ +,LIST*/ │ │ │ │ +$SUBLIST │ │ │ │ +SUBLIST-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ +$SUBLIST56 │ │ │ │ +~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + ,&OPTIONAL │ │ │ │ +LESSTHAN │ │ │ │ +Implementation for $SORT │ │ │ │ + SORT-IMPL │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ + COMPARFUN │ │ │ │ +$PREDERROR │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$PREDERROR │ │ │ │ +INTLDGETTEXT │ │ │ │ +.sort: first argument must be a list; found: ~M │ │ │ │ + ,COPY-LIST │ │ │ │ + COMPARFUN │ │ │ │ +MFUNCTION1 │ │ │ │ +LESSTHAN │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ + RATDISREP │ │ │ │ +,STABLE-SORT │ │ │ │ + COMPARFUN │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$SORT14 │ │ │ │ +REST-ARGS2 │ │ │ │ +,LIST*/ │ │ │ │ + SORT-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/mstuff.lisp │ │ │ │ $EXPINTEGRAL_EI │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ EXPINTEGRAL-EI │ │ │ │ EXPINTEGRAL-E │ │ │ │ ,IMAGPART │ │ │ │ ,COMPLEX │ │ │ │ ,IMAGPART │ │ │ │ @@ -425205,14 +421723,28 @@ │ │ │ │ BFLOAT-EXPINTEGRAL-E │ │ │ │ BIGFLOATONE │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ BIGFLOATONE │ │ │ │ SIMPLIFYA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +SIMPLIM%EXPINTEGRAL_EI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_EI │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +trgsmp.mac │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ +\left \lceil │ │ │ │ + \right \rceil │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ +binary-gcl │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ UNUSED-52 │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ %%SIMPFLAG │ │ │ │ ,DECLARE │ │ │ │ @@ -425282,23 +421814,14 @@ │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ $HYPERGEOMETRIC_REPRESENTATION │ │ │ │ SIMPLIFYA │ │ │ │ %HYPERGEOMETRIC │ │ │ │ SIMPLIFYA │ │ │ │ SIMPLIFYA │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM%EXPINTEGRAL_EI │ │ │ │ - SIMPLIFYA │ │ │ │ -%EXPINTEGRAL_EI │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -trgsmp.mac │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ SIMPLIM%CEILING │ │ │ │ BEHAVIOR │ │ │ │ ARGLIMAB │ │ │ │ ARGLIMAB │ │ │ │ @@ -425306,17 +421829,14 @@ │ │ │ │ ,SPECIAL │ │ │ │ MAXIMA-INTEGERP │ │ │ │ MAXIMA-INTEGERP │ │ │ │ $CONSTANTP │ │ │ │ MAXIMA-INTEGERP │ │ │ │ SIMPLIFY │ │ │ │ $CEILING │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -\left \lceil │ │ │ │ - \right \rceil │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ SIMP-CEILING │ │ │ │ ONEARGCHECK │ │ │ │ SIMPLIFYA │ │ │ │ SPECREPCHECK │ │ │ │ @@ -425344,21 +421864,19 @@ │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ $COMPARE │ │ │ │ ,MEMBER │ │ │ │ $COMPARE │ │ │ │ ,FUNCTION │ │ │ │ $CEILING │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ CEILING-INTEGRAL │ │ │ │ SIMPLIFYA │ │ │ │ $CEILING │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -binary-gcl │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/binary-gcl/hypgeo.o │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/hypgeo.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ FREE-NOT-ZERO-P │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/hypgeo.lisp │ │ │ │ $FRESNEL_S │ │ │ │ @@ -425911,14 +422429,116 @@ │ │ │ │ SIMPLIFYA │ │ │ │ $CONJUGATE │ │ │ │ $CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ %EXPINTEGRAL_E1 │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ %EXPINTEGRAL_E1 │ │ │ │ +$EXPINTEGRAL_SI │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +EXPINTEGRAL-SI │ │ │ │ +,COMPLEX │ │ │ │ +,COMPLEX │ │ │ │ +EXPINTEGRAL-E │ │ │ │ +,COMPLEX │ │ │ │ +EXPINTEGRAL-E │ │ │ │ +,COMPLEX │ │ │ │ +,COMPLEX │ │ │ │ +,COMPLEX │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BFLOAT-EXPINTEGRAL-SI │ │ │ │ +BFLOAT-EXPINTEGRAL-E │ │ │ │ +BFLOAT-EXPINTEGRAL-E │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-64 │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%EXPINTEGRAL_SI │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +%EXPINTEGRAL_SI │ │ │ │ +COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ +,COMPLEX │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ +COMPLEXIFY │ │ │ │ +EXPINTEGRAL-SI │ │ │ │ +!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ + $RATPRINT │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ +BFLOAT-EXPINTEGRAL-SI │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $RATPRINT │ │ │ │ + $IMAGPART │ │ │ │ + $REALPART │ │ │ │ +COND265 │ │ │ │ + TAYLORIZE │ │ │ │ +APPLY-REFLECTION-SIMP │ │ │ │ + $TRIGSIGN │ │ │ │ +$EXPINTREP │ │ │ │ +$EXPINTREP │ │ │ │ +*EXPINTFLAG* │ │ │ │ +$EXPINTREP │ │ │ │ +$EXPINTEGRAL_TRIG │ │ │ │ +$EXPINTREP │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ + SIMPLIFYA │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ + SIMPLIFYA │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_E1 │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_E1 │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_E1 │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_EI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_EI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_EI │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_LI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_LI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_LI │ │ │ │ + SIMPLIFYA │ │ │ │ + $REALPART │ │ │ │ +$EXPINTEGRAL_HYP │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_SHI │ │ │ │ +$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ + SIMPLIFYA │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +SIMPLIM%EXPINTEGRAL_SI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_SI │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ $EXPINTEGRAL_SHI │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ EXPINTEGRAL-SHI │ │ │ │ EXPINTEGRAL-E │ │ │ │ EXPINTEGRAL-E │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ @@ -426010,15 +422630,137 @@ │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ SIMPLIM%EXPINTEGRAL_SHI │ │ │ │ SIMPLIFYA │ │ │ │ %EXPINTEGRAL_SHI │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ -%EXPINTEGRAL_SHI$EXPINTEGRAL_CHI │ │ │ │ +%EXPINTEGRAL_SHI$EXPINTEGRAL_CI │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +EXPINTEGRAL-CI │ │ │ │ +,COMPLEX │ │ │ │ +EXPINTEGRAL-E │ │ │ │ +,COMPLEX │ │ │ │ +EXPINTEGRAL-E │ │ │ │ +,COMPLEX │ │ │ │ +,COMPLEX │ │ │ │ +,COMPLEX │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BFLOAT-EXPINTEGRAL-CI │ │ │ │ +BFLOAT-EXPINTEGRAL-E │ │ │ │ +BFLOAT-EXPINTEGRAL-E │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-77 │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%EXPINTEGRAL_CI │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +%EXPINTEGRAL_CI │ │ │ │ +SIMP-DOMAIN-ERROR │ │ │ │ +INTLDGETTEXT │ │ │ │ +1expintegral_ci: expintegral_ci(~:M) is undefined. │ │ │ │ +COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ +,COMPLEX │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ +COMPLEXIFY │ │ │ │ +EXPINTEGRAL-CI │ │ │ │ +!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ + $RATPRINT │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ +BFLOAT-EXPINTEGRAL-CI │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $RATPRINT │ │ │ │ + $IMAGPART │ │ │ │ + $REALPART │ │ │ │ +COND265 │ │ │ │ + TAYLORIZE │ │ │ │ +$EXPINTREP │ │ │ │ +$EXPINTREP │ │ │ │ +*EXPINTFLAG* │ │ │ │ +$EXPINTREP │ │ │ │ +$EXPINTEGRAL_TRIG │ │ │ │ +$EXPINTREP │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ + SIMPLIFYA │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_E1 │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_E1 │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_E1 │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_EI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_EI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_EI │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_LI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_LI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_LI │ │ │ │ + SIMPLIFYA │ │ │ │ + $IMAGPART │ │ │ │ + SIMPLIFYA │ │ │ │ + $REALPART │ │ │ │ +$EXPINTEGRAL_HYP │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_CHI │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ + SIMPLIFYA │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +SIMPLIM%EXPINTEGRAL_CI │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_CI │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CONJUGATE-EXPINTEGRAL-CI │ │ │ │ +OFF-NEGATIVE-REAL-AXISP │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_CI │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_CI │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ +%EXPINTEGRAL_CI │ │ │ │ +$EXPINTEGRAL_CHI │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ EXPINTEGRAL-CHI │ │ │ │ EXPINTEGRAL-E │ │ │ │ EXPINTEGRAL-E │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ BFLOAT-EXPINTEGRAL-CHI │ │ │ │ @@ -426124,19 +422866,114 @@ │ │ │ │ SIMPLIFYA │ │ │ │ $CONJUGATE │ │ │ │ $CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ %EXPINTEGRAL_CHI │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/expintegral.lisp │ │ │ │ %EXPINTEGRAL_CHI$KELLIPTIC │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +GAMMA-INCOMPLETE-LOWER-EXPAND │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +,INTEGERP │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +,INTEGERP │ │ │ │ + SIMPGAMMA │ │ │ │ + SIMPLIFYA │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +$GAMMA_EXPAND │ │ │ │ + SIMPLIFYA │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +,INTEGERP │ │ │ │ +SIMPLIFY │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +SIMPLIFY │ │ │ │ +$POCHHAMMER │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE_LOWER │ │ │ │ + GAMMA-A+N │ │ │ │ + SIMPGAMMA │ │ │ │ +GENSUMINDEX │ │ │ │ +$SIMPSUM │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$SIMPSUM │ │ │ │ +SIMPSUM1 │ │ │ │ + GAMMA-A+N │ │ │ │ + SIMPGAMMA │ │ │ │ + GAMMA-A-N │ │ │ │ + SIMPGAMMA │ │ │ │ +GENSUMINDEX │ │ │ │ +$SIMPSUM │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$SIMPSUM │ │ │ │ + GAMMA-A-N │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE_LOWER │ │ │ │ +SIMPSUM1 │ │ │ │ + GAMMA-A-N │ │ │ │ + SIMPGAMMA │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ + RAT-ORDER │ │ │ │ + ,NUMERATOR │ │ │ │ +,DENOMINATOR │ │ │ │ +%GAMMA_INCOMPLETE_LOWER │ │ │ │ +SIMPLIFY │ │ │ │ +%GAMMA_INCOMPLETE_LOWER │ │ │ │ +$SUBSTITUTE │ │ │ │ + RAT-ORDER │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-25 │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%GAMMA_INCOMPLETE_LOWER │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +%GAMMA_INCOMPLETE_LOWER │ │ │ │ +FLOAT-NUMERICAL-EVAL-P │ │ │ │ +COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ +BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ +!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ + SIMPLIFYA │ │ │ │ +%GAMMA_INCOMPLETE_GENERALIZED │ │ │ │ +COND265 │ │ │ │ +GAMMA-INCOMPLETE-LOWER-EXPAND │ │ │ │ +$HYPERGEOMETRIC_REPRESENTATION │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ $SLOMMEL$PARABOLIC_CYLINDER_D │ │ │ │ $KBATEMAN │ │ │ │ %GEN_LAGUERRE │ │ │ │ %LAGUERRE │ │ │ │ +$JACOBI_P │ │ │ │ +$ASSOC_LEGENDRE_P │ │ │ │ +$LEGENDRE_P │ │ │ │ %HERMITE$%Q │ │ │ │ +$ASSOC_LEGENDRE_Q │ │ │ │ $WHITTAKER_W │ │ │ │ $WHITTAKER_M │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/hypgeo.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ @@ -428011,26 +424848,3174 @@ │ │ │ │ FAIL-IN-DIONARGHYP-Y │ │ │ │ FAIL-IN-F2P105V2COND │ │ │ │ FAIL-IN-F50COND │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ FREEVAR0 │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/hypgeo.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ +FREEVARPAR │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +LEGENPOL │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +,INTEGERP │ │ │ │ +MFUNCALL │ │ │ │ +$LEGENDRE_P │ │ │ │ +$LEGENDRE_P │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +LEGPOL-CORE │ │ │ │ +ASK-INTEGERP │ │ │ │ + $NEGATIVE │ │ │ │ +,RETURN-FROM │ │ │ │ +LEGPOL-CORE │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +LEGENPOL │ │ │ │ +LEGENPOL │ │ │ │ +LEGENPOL │ │ │ │ +LEGENPOL │ │ │ │ +LEGENPOL │ │ │ │ +LEGENPOL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + TCHEBYPOL │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +,INTEGERP │ │ │ │ +MFUNCALL │ │ │ │ +$CHEBYSHEV_T │ │ │ │ +$CHEBYSHEV_T │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +GEGENPOL │ │ │ │ + TCHEBYPOL │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +,INTEGERP │ │ │ │ +MFUNCALL │ │ │ │ +$ULTRASPHERICAL │ │ │ │ +$ULTRASPHERICAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -DIFF-HYPERGEOMETRIC │ │ │ │ +JACOBPOL │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +,INTEGERP │ │ │ │ +MFUNCALL │ │ │ │ + $JACOBI_P │ │ │ │ + $JACOBI_P │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +2F1POLYS │ │ │ │ +,TAGBODY │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +,INTEGERP │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +LEGPOL-CORE │ │ │ │ +,RETURN-FROM │ │ │ │ +,INTEGERP │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +,RETURN-FROM │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ +GEGENPOL │ │ │ │ +,RETURN-FROM │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ +JACOBPOL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HERMPOL │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +,INTEGERP │ │ │ │ +MFUNCALL │ │ │ │ +$HERMITE │ │ │ │ +$HERMITE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,NUMBERP │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +,INTEGERP │ │ │ │ +MFUNCALL │ │ │ │ + $LAGUERRE │ │ │ │ + $LAGUERRE │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +,INTEGERP │ │ │ │ +MFUNCALL │ │ │ │ +$GEN_LAGUERRE │ │ │ │ +$GEN_LAGUERRE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +1F1POLYS │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ +HERMPOL │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ + SIMPLIFYA │ │ │ │ + %BINOMIAL │ │ │ │ +,INTEGERP │ │ │ │ +,NUMBERP │ │ │ │ +INTLDGETTEXT │ │ │ │ +$hgfred: 1F1(~M; ~M; ~M) not defined. │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$GAMMA_EXPAND │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +INTERHERMPOL │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +2F0POLYS │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +INTERHERMPOL │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,FUNCTION │ │ │ │ +KEYWORDINITIAL-VALUE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CREATE-ANY-POLY │ │ │ │ +,TAGBODY │ │ │ │ +,RETURN-FROM │ │ │ │ +PRODNUM │ │ │ │ +PRODNUM │ │ │ │ + FACTORIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CREATE-POLY │ │ │ │ +KEYWORDCOUNT │ │ │ │ +2F1POLYS │ │ │ │ +1F1POLYS │ │ │ │ +2F0POLYS │ │ │ │ +CREATE-ANY-POLY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +ZEROP-IN-L │ │ │ │ +,FUNCTION │ │ │ │ +,NUMBERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +HYP-NEGP-IN-L │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY! │ │ │ │ +,INTEGERP │ │ │ │ +MAX-NEG │ │ │ │ +MAX-NEG │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SIMPG-EXEC │ │ │ │ +ZEROP-IN-L │ │ │ │ +HYP-NEGP-IN-L │ │ │ │ +CREATE-POLY │ │ │ │ +ZEROP-IN-L │ │ │ │ +HYP-NEGP-IN-L │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +KEYWORDCOUNT │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +ZL-INTERSECTION │ │ │ │ +SIMPG-EXEC │ │ │ │ +SIMPG-EXEC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +HYP-INTEGERP │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYP-INTEGERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY! │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY. │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY. │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +INTDIFFL1L2 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + FACTORIAL │ │ │ │ + FACTORIAL │ │ │ │ + FACTORIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SPLITPFQ │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +5END-LOOP │ │ │ │ + $TRACE2F1 │ │ │ │ +splitpfg term:~% │ │ │ │ +MAXIMA-DISPLAY │ │ │ │ +F(~:M, ~:M)~% │ │ │ │ +PRODNUM │ │ │ │ + 5NEXT-LOOP │ │ │ │ +5END-LOOP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ +SRATSIMP │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + %BESSEL_J │ │ │ │ +SRATSIMP │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + %BESSEL_I │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,NUMBERP │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + HYPREDERF │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +FACTOR1 │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ +FACTOR2 │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + HYPREDERF │ │ │ │ +SRATSIMP │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SRATSIMP │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + HYPREDERF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SRATSIMP │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + HYPREDERF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYPREDINCGM │ │ │ │ +$PREFER_GAMMA_INCOMPLETE │ │ │ │ + SIMPLIFYA │ │ │ │ +%GAMMA_INCOMPLETE_LOWER │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%GAMMA_INCOMPLETE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + GAMMAREDS │ │ │ │ +HYPREDINCGM │ │ │ │ + GAMMAREDS │ │ │ │ + GAMMAREDS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,TAGBODY │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ + GAMMAREDS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +ERFGAMNUMRED │ │ │ │ +HYP-INTEGERP │ │ │ │ + GAMMAREDS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +ERFGAMMARED │ │ │ │ +ERFGAMNUMRED │ │ │ │ + GAMMAREDS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +1F1POLYS │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ + $NEGATIVE │ │ │ │ + SIMPLIFYA │ │ │ │ + %BINOMIAL │ │ │ │ +BESTRIG │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +*DEBUG-HYP* │ │ │ │ +~&Case 1F1(a,2*a-n,x): │ │ │ │ +~& ; a = ~A~% │ │ │ │ +~& ; c = ~A~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +SRATSIMP │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ + SIMPLIFYA │ │ │ │ + %BESSEL_I │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +*DEBUG-HYP* │ │ │ │ +~&Case 1F1(a,2*a+n,x): │ │ │ │ +~& ; a = ~A~% │ │ │ │ +~& ; c = ~A~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +SRATSIMP │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ + SIMPLIFYA │ │ │ │ + %BESSEL_I │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +$SIMPSUM │ │ │ │ +$BESSEL_REDUCE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$SIMPSUM │ │ │ │ +$BESSEL_REDUCE │ │ │ │ +*DEBUG-HYP* │ │ │ │ +~&Case 1F1(n+1/2,m,x): │ │ │ │ +~& ; a = ~A~% │ │ │ │ +~& ; c = ~A~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +~& : m = ~A~% │ │ │ │ +SRATSIMP │ │ │ │ + FACTORIAL │ │ │ │ + FACTORIAL │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ +GENSUMINDEX │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ +MFUNCALL │ │ │ │ +$GEN_LAGUERRE │ │ │ │ +GENSUMINDEX │ │ │ │ + SIMPLIFYA │ │ │ │ + %BINOMIAL │ │ │ │ +GENSUMINDEX │ │ │ │ + SIMPLIFYA │ │ │ │ + %BINOMIAL │ │ │ │ + SIMPLIFYA │ │ │ │ + %BESSEL_I │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +$SIMPSUM │ │ │ │ +$BESSEL_REDUCE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$SIMPSUM │ │ │ │ +$BESSEL_REDUCE │ │ │ │ +*DEBUG-HYP* │ │ │ │ +~&Case 1F1(1/2-n,m,x): │ │ │ │ +~& ; a = ~A~% │ │ │ │ +~& ; c = ~A~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +~& : m = ~A~% │ │ │ │ +SRATSIMP │ │ │ │ + FACTORIAL │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ +GENSUMINDEX │ │ │ │ + SIMPLIFYA │ │ │ │ + %BINOMIAL │ │ │ │ + SIMPLIFYA │ │ │ │ +$POCHHAMMER │ │ │ │ +GENSUMINDEX │ │ │ │ + SIMPLIFYA │ │ │ │ + %BINOMIAL │ │ │ │ +GENSUMINDEX │ │ │ │ + SIMPLIFYA │ │ │ │ + %BINOMIAL │ │ │ │ + SIMPLIFYA │ │ │ │ + %BESSEL_I │ │ │ │ +HYP-INTEGERP │ │ │ │ +HYP-INTEGERP │ │ │ │ +$PREFER_WHITTAKER │ │ │ │ +SRATSIMP │ │ │ │ +ERFGAMMARED │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + SIMP2>F<2 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +TRIG-LOG-3-EXEC │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ +CHECKSIGNTM │ │ │ │ + $POSITIVE │ │ │ │ + SIMPLIFYA │ │ │ │ +CHECKSIGNTM │ │ │ │ + $NEGATIVE │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +TRIG-LOG-3A-EXEC │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ +CHECKSIGNTM │ │ │ │ + $POSITIVE │ │ │ │ +TRIG-LOG-3A-EXEC │ │ │ │ + SIMPLIFYA │ │ │ │ +CHECKSIGNTM │ │ │ │ + $NEGATIVE │ │ │ │ +TRIG-LOG-3A-EXEC │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +TRIG-SIN │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +TRIG-LOG-3 │ │ │ │ + $TRACE2F1 │ │ │ │ +* Case a or b is 1 and the other is 1/2~% │ │ │ │ +TRIG-LOG-3-EXEC │ │ │ │ + $TRACE2F1 │ │ │ │ + Case a=b and a is 1 or 1/2~% │ │ │ │ +TRIG-LOG-3A-EXEC │ │ │ │ + $TRACE2F1 │ │ │ │ + Case a+b is 1 or 2~% │ │ │ │ +TRIG-SIN │ │ │ │ + $TRACE2F1 │ │ │ │ + Case a-b=1/2 or b-a=1/2~% │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +TRIG-LOG-1-POS │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +$NUMBERP │ │ │ │ +$NUMBERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +TRIG-LOG-1-NEG │ │ │ │ +$RADEXPAND │ │ │ │ +CHECKSIGNTM │ │ │ │ + $POSITIVE │ │ │ │ +CHECKSIGNTM │ │ │ │ + $NEGATIVE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +TRIG-LOG-1 │ │ │ │ +$RADEXPAND │ │ │ │ +$EXPONENTIALIZE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ +$EXPONENTIALIZE │ │ │ │ +CHECKSIGNTM │ │ │ │ + $POSITIVE │ │ │ │ +TRIG-LOG-1-POS │ │ │ │ +CHECKSIGNTM │ │ │ │ + $NEGATIVE │ │ │ │ +TRIG-LOG-1-NEG │ │ │ │ +CHECKSIGNTM │ │ │ │ + $POSITIVE │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +CHECKSIGNTM │ │ │ │ + $NEGATIVE │ │ │ │ + SIMPLIFYA │ │ │ │ +CHECKSIGNTM │ │ │ │ + $POSITIVE │ │ │ │ +CHECKSIGNTM │ │ │ │ + $NEGATIVE │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +TRIG-LOG │ │ │ │ + SIMPLIFYA │ │ │ │ + $TRACE2F1 │ │ │ │ + trig-log: Test c=3/2~% │ │ │ │ +TRIG-LOG-3 │ │ │ │ + SIMPLIFYA │ │ │ │ + $TRACE2F1 │ │ │ │ + trig-log: Test c=1/2~% │ │ │ │ +TRIG-LOG-1 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + ,&OPTIONAL │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYP-COS │ │ │ │ +$RATSIMP │ │ │ │ + $TRACE2F1 │ │ │ │ + Case a+b-1/2=c~% │ │ │ │ +,INTEGERP │ │ │ │ +$RATSIMP │ │ │ │ + $TRACE2F1 │ │ │ │ + Case c=1+2*a=a+b+1/2~% │ │ │ │ +,INTEGERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +DERIVINT │ │ │ │ +DERIVINT │ │ │ │ + FACTORIAL │ │ │ │ + FACTORIAL │ │ │ │ + FACTORIAL │ │ │ │ + FACTORIAL │ │ │ │ + FACTORIAL │ │ │ │ + SIMPLIFYA │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +Implementation for $HGFRED │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +Implementation for $HGFRED │ │ │ │ +HGFRED-IMPL │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +INTLDGETTEXT │ │ │ │ +1hgfred: first argument must be a list; found: ~:M │ │ │ │ +-DGETTEXT │ │ │ │ +2hgfred: second argument must be a list; found: ~:M │ │ │ │ +*CHECKCOEFSIGNLIST* │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +*CHECKCOEFSIGNLIST* │ │ │ │ +HGFSIMP-EXEC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$HGFRED22 │ │ │ │ +REST-ARGS15 │ │ │ │ +,LIST*/ │ │ │ │ +$HGFRED │ │ │ │ +HGFRED-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +$HGFRED22 │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-14 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +NARGS-13 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +,FUNCTION │ │ │ │ +HGFRED-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$GAMMA_EXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$GAMMA_EXPAND │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HGFSIMP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +GEREDNO2 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SIMPR2F1 │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ +HYP-INTEGERP │ │ │ │ +HYP-INTEGERP │ │ │ │ +HYP-INTEGERP │ │ │ │ +DERIVINT │ │ │ │ +GEREDNO2 │ │ │ │ +GEREDNO2 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,ASSERT │ │ │ │ + AS-15.2.3 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,ASSERT │ │ │ │ + AS-15.2.4 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,ASSERT │ │ │ │ + AS-15.2.6 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + STEP4-INT │ │ │ │ + STEP4-INT │ │ │ │ +,SYMBOL-NAME │ │ │ │ +STEP4-VAR- │ │ │ │ +CHECKSIGNTM │ │ │ │ + $NEGATIVE │ │ │ │ +ROOT1-Z │ │ │ │ + SIMPLIFYA │ │ │ │ +ROOT1-Z │ │ │ │ + SIMPLIFYA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + AS-15.2.3 │ │ │ │ + AS-15.2.3 │ │ │ │ + AS-15.2.4 │ │ │ │ + AS-15.2.6 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +$NUMBERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$NUMBERP │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SIMPFLG │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ +,FUNCALL │ │ │ │ +SIMPFLG │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +HYP-NEGP │ │ │ │ + $NEGATIVE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +HYP-NEGP │ │ │ │ +HYP-NEGP │ │ │ │ +HYP-NEGP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +ALGLIST │ │ │ │ +$RATSIMPEXPONS │ │ │ │ + $RATPRINT │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RATSIMPEXPONS │ │ │ │ + $RATPRINT │ │ │ │ +HYP-INTEGERP │ │ │ │ +,FUNCTION │ │ │ │ +HGFSIMP │ │ │ │ +CHECKSIGNTM │ │ │ │ + $POSITIVE │ │ │ │ +TRIG-LOG-1-POS │ │ │ │ +CHECKSIGNTM │ │ │ │ + $NEGATIVE │ │ │ │ +TRIG-LOG-1-NEG │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYP-INTEGERP │ │ │ │ +HYP-INTEGERP │ │ │ │ + STEP4-INT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + STEP-7-PP │ │ │ │ + AS-15.2.4 │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + AS-15.2.3 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + STEP-7-PM │ │ │ │ + AS-15.2.6 │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + AS-15.2.3 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,ASSERT │ │ │ │ + AS-15.2.5 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + STEP-7-MP │ │ │ │ + AS-15.2.4 │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + AS-15.2.5 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + STEP-7-MM │ │ │ │ + AS-15.2.6 │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + AS-15.2.5 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +STEP7-CORE │ │ │ │ +A-PRIME │ │ │ │ +C-PRIME │ │ │ │ +A-PRIME │ │ │ │ + $TRACE2F1 │ │ │ │ +step7-core~% │ │ │ │ + a,b,c = ~A ~A ~A~% │ │ │ │ + p,q,r = ~A ~A ~A~% │ │ │ │ + a', c' = ~A ~A~% │ │ │ │ + F(a',a'+1/2; 1+2*a';z) =~% │ │ │ │ +MAXIMA-DISPLAY │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ + STEP-7-PP │ │ │ │ + STEP-7-PM │ │ │ │ + STEP-7-MP │ │ │ │ + STEP-7-MM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYP-INTEGERP │ │ │ │ +,RETURN-FROM │ │ │ │ + $TRACE2F1 │ │ │ │ + step 7:~% │ │ │ │ + q, p1, r1 = ~A ~A ~A~% │ │ │ │ + p2, r2 = ~A ~A~% │ │ │ │ +STEP7-CORE │ │ │ │ +STEP7-CORE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,ASSERT │ │ │ │ + AS-15.2.7 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,ASSERT │ │ │ │ + AS-15.2.8 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + HYP-ATANH │ │ │ │ +,SYMBOL-NAME │ │ │ │ +HYP-ATANH- │ │ │ │ + SIMPLIFYA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + AS-15.2.7 │ │ │ │ + AS-15.2.8 │ │ │ │ + AS-15.2.6 │ │ │ │ + AS-15.2.4 │ │ │ │ + AS-15.2.3 │ │ │ │ + AS-15.2.5 │ │ │ │ + AS-15.2.3 │ │ │ │ + AS-15.2.5 │ │ │ │ +SRATSIMP │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +$LEGENDRE_Q │ │ │ │ +$LEGENDRE_P │ │ │ │ +$ASSOC_LEGENDRE_Q │ │ │ │ +$ASSOC_LEGENDRE_P │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ + $NEGATIVE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ + $TRACE2F1 │ │ │ │ +a, c = ~A ~A~% │ │ │ │ +b = ~A~% │ │ │ │ + $NEGATIVE │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +$RADEXPAND │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$RADEXPAND │ │ │ │ + $TRACE2F1 │ │ │ │ +~&legf14~% │ │ │ │ + $POSITIVE │ │ │ │ +ASKSIGN │ │ │ │ + $POSITIVE │ │ │ │ + $TRACE2F1 │ │ │ │ + A&S 15.4.17~% │ │ │ │ + $TRACE2F1 │ │ │ │ + A&S 15.4.17~% │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre a-b = 1/2~% │ │ │ │ +,FUNCTION │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre a-b = -1/2~% │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre c-a-b = 1/2~% │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre c-a-b = 3/2~% │ │ │ │ + : a = ~A~% │ │ │ │ + : b = ~A~% │ │ │ │ + : c = ~A~% │ │ │ │ +MAXIMA-SUBSTITUTE │ │ │ │ +HGFSIMP │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre c-a-b = -1/2~% │ │ │ │ +,FUNCTION │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre 1-c = a-b~% │ │ │ │ +,FUNCTION │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre 1-c = b-a~% │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre 1-c = c-a-b~% │ │ │ │ +,FUNCTION │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre 1-c = a+b-c~% │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre a-b = a+b-c~% │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre |1-c| = 1/2~% │ │ │ │ + $TRACE2F1 │ │ │ │ +Legendre a-b = c-a-b~% │ │ │ │ +LEGENDRE-FUNCT-TO-BE-DISCOVERED │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SIMP2F1 │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,TAGBODY │ │ │ │ +,RETURN-FROM │ │ │ │ + $TRACE2F1 │ │ │ │ +Tracing SIMP2F1~% │ │ │ │ +# Test a or b negative integer ...~% │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +,RETURN-FROM │ │ │ │ +2F1POLYS │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +,RETURN-FROM │ │ │ │ +2F1POLYS │ │ │ │ + $TRACE2F1 │ │ │ │ + Test F(1,1,2)...~% │ │ │ │ + $TRACE2F1 │ │ │ │ +,RETURN-FROM │ │ │ │ + SIMPLIFYA │ │ │ │ + $TRACE2F1 │ │ │ │ + Test c = 1/2 or c = 3/2...~% │ │ │ │ +TRIG-LOG │ │ │ │ + $TRACE2F1 │ │ │ │ + Yes: trig-log~% │ │ │ │ +,RETURN-FROM │ │ │ │ + $TRACE2F1 │ │ │ │ + Test |a-b|=1/2...~% │ │ │ │ + $TRACE2F1 │ │ │ │ + Yes: hyp-cos~% │ │ │ │ +,RETURN-FROM │ │ │ │ + $TRACE2F1 │ │ │ │ +5 Test a,b are integers, c is a numerical integer...~% │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +HYP-INTEGERP │ │ │ │ +SIMPR2F1 │ │ │ │ +,SYMBOLP │ │ │ │ + $TRACE2F1 │ │ │ │ + Yes: simpr2f1~% │ │ │ │ +,RETURN-FROM │ │ │ │ + $TRACE2F1 │ │ │ │ +/ Test a+b and c+1/2 are numerical integers...~% │ │ │ │ +HYP-INTEGERP │ │ │ │ +HYP-INTEGERP │ │ │ │ + $TRACE2F1 │ │ │ │ + Yes: step4~% │ │ │ │ +,RETURN-FROM │ │ │ │ + $TRACE2F1 │ │ │ │ +) Test a-b+1/2 is a numerical integer...~% │ │ │ │ +HYP-INTEGERP │ │ │ │ + $TRACE2F1 │ │ │ │ + Yes: step7~% │ │ │ │ +,RETURN-FROM │ │ │ │ +HYP-INTEGERP │ │ │ │ + $TRACE2F1 │ │ │ │ +' Test for atanh: c+1/2 is an integer~% │ │ │ │ +HYP-INTEGERP │ │ │ │ +HYP-INTEGERP │ │ │ │ + $TRACE2F1 │ │ │ │ +$ atanh with integers a+1/2 and b ~% │ │ │ │ +,RETURN-FROM │ │ │ │ + HYP-ATANH │ │ │ │ +HYP-INTEGERP │ │ │ │ +HYP-INTEGERP │ │ │ │ + $TRACE2F1 │ │ │ │ +$ atanh with integers a and b+1/2 ~% │ │ │ │ +,RETURN-FROM │ │ │ │ + HYP-ATANH │ │ │ │ + $TRACE2F1 │ │ │ │ + Test for Legendre function...~% │ │ │ │ + $TRACE2F1 │ │ │ │ + Yes: case 1~% │ │ │ │ +,RETURN-FROM │ │ │ │ + $TRACE2F1 │ │ │ │ + Yes: case 2~% │ │ │ │ +,RETURN-FROM │ │ │ │ + $TRACE2F1 │ │ │ │ +'simp2f1-will-continue-in~% │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +Simplify 1F2([a], [b,c], var). ARG-L1 is the list [a], and ARG-L2 is │ │ │ │ + the list [b, c]. The dependent variable is the (special variable) │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +Simplify 1F2([a], [b,c], var). ARG-L1 is the list [a], and ARG-L2 is │ │ │ │ + the list [b, c]. The dependent variable is the (special variable) │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_SI │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +0FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +0FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ + SIMPLIFYA │ │ │ │ +%EXPINTEGRAL_CI │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +DISPATCH-SPEC-SIMP │ │ │ │ + SIMP2>F<2 │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +2F0POLYS │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +2F0POLYS │ │ │ │ +,REVERSE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +HGFSIMP │ │ │ │ +LISTCMDIFF │ │ │ │ +,TAGBODY │ │ │ │ +,RETURN-FROM │ │ │ │ +LISTCMDIFF │ │ │ │ +INTDIFFL1L2 │ │ │ │ +,RETURN-FROM │ │ │ │ +SPLITPFQ │ │ │ │ +LISTCMDIFF │ │ │ │ +,RETURN-FROM │ │ │ │ +DISPATCH-SPEC-SIMP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HGFSIMP-EXEC │ │ │ │ + ,COPY-TREE │ │ │ │ + ,COPY-TREE │ │ │ │ +$EXPONENTIALIZE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$EXPONENTIALIZE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +~M: expected exactly ~M arguments but got ~M: ~MFAIL │ │ │ │ +binary-gcl │ │ │ │ +todd-coxeter │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/binary-gcl/todd-coxeter.o │ │ │ │ +Key ~s missing value │ │ │ │ +Key ~s ~s not permitted │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +RELATIONS │ │ │ │ +SUBGROUP-GENERATORS │ │ │ │ +ROW1-RELATIONS │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +MULTIPLY-TABLE │ │ │ │ + RELATIONS │ │ │ │ +SUBGROUP-GENERATORS │ │ │ │ +ROW1-RELATIONS │ │ │ │ +MAKE-TC-STATE │ │ │ │ +TC-STATE │ │ │ │ +SYSTEMMAKE-STRUCTURE │ │ │ │ +TC-STATE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ + RELATIONS │ │ │ │ +SUBGROUP-GENERATORS │ │ │ │ +ROW1-RELATIONS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +TC-STATE- │ │ │ │ +Extra argument ~s │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,CHECK-TYPE │ │ │ │ +TC-STATE │ │ │ │ +TC-STATE-NVARS │ │ │ │ +,INTEGER │ │ │ │ +,INTEGER │ │ │ │ +CSTRUCT*OBJECT │ │ │ │ +.C-STRSTD-SSELF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,CHECK-TYPE │ │ │ │ +TC-STATE │ │ │ │ +TC-STATE-MULTIPLY-TABLE │ │ │ │ +CSTRUCT*OBJECT │ │ │ │ +.C-STRSTD-SSELF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +Insufficient arguments when binding ~s │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +COSET-SIMPLE-TYPEP-FN │ │ │ │ +-INFER-TP │ │ │ │ +#*11111111111111111111111111110000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000) │ │ │ │ + ,OTHERWISE │ │ │ │ +-INFER-TP │ │ │ │ +#*00000000000000000000000000001111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111111) │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +2FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE1 │ │ │ │ +,BLOCK/ │ │ │ │ +,INTEGER │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +1FORMAT-ARGUMENTS │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +1FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +1FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +2FORMAT-ARGUMENTS │ │ │ │ +2FORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +2FORMAT-ARGUMENTS │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +2FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +2FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE4 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,CHECK-TYPE │ │ │ │ +TC-STATE │ │ │ │ +TC-STATE-ROW1-RELATIONS │ │ │ │ +CSTRUCT*OBJECT │ │ │ │ +.C-STRSTD-SSELF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CSTRUCTC-SET-ADJVECTOR-FILLP │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +MAKE-TC-STATE │ │ │ │ +KEYWORDNVARS │ │ │ │ +.NCOSETS │ │ │ │ + .RELATIONS │ │ │ │ +.SUBGROUP-GENERATORS │ │ │ │ +.ROW1-RELATIONS │ │ │ │ +.MULTIPLY-TABLE │ │ │ │ +,MAKE-ARRAY │ │ │ │ +TC-STATE-NVARS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +TC-STATE-MULTIPLY-TABLE │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +TC-STATE-ROW1-RELATIONS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +0END-LOOP │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + 0NEXT-LOOP │ │ │ │ +0END-LOOP │ │ │ │ +:Vars must be integers with absolute value between 1 and ~d │ │ │ │ + 0NEXT-LOOP │ │ │ │ +0END-LOOP │ │ │ │ + 0NEXT-LOOP │ │ │ │ +0END-LOOP │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + 0NEXT-LOOP │ │ │ │ +0END-LOOP │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,MAKE-ARRAY │ │ │ │ +.ADJUSTABLE │ │ │ │ +.ELEMENT-TYPE │ │ │ │ +.INITIAL-ELEMENT │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE34 │ │ │ │ +SYSTEMASET534 │ │ │ │ + 0NEXT-LOOP │ │ │ │ +0END-LOOP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,CHECK-TYPE │ │ │ │ +TC-STATE │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +,INTEGER │ │ │ │ +,INTEGER │ │ │ │ +CSTRUCT*OBJECT │ │ │ │ +.C-STRSTD-SSELF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,CHECK-TYPE │ │ │ │ +TC-STATE │ │ │ │ +TC-STATE-RELATIONS │ │ │ │ +CSTRUCT*OBJECT │ │ │ │ +.C-STRSTD-SSELF │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +NEXT-COSET │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +TC-STATE-NVARS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +TC-STATE-MULTIPLY-TABLE │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,ARRAY-TOTAL-SIZE │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +/END-LOOP │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,ADJUST-ARRAY │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE01 │ │ │ │ +SYSTEMASET201 │ │ │ │ + /NEXT-LOOP │ │ │ │ +/END-LOOP │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + /NEXT-LOOP │ │ │ │ +/END-LOOP │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE56 │ │ │ │ +3ASET756 │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE89 │ │ │ │ +3ASET:89 │ │ │ │ + /NEXT-LOOP │ │ │ │ +/END-LOOP │ │ │ │ +STR-REFSET304 │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +STR-REFSET305 │ │ │ │ +,INTEGER │ │ │ │ +CSTRUCT*OBJECT │ │ │ │ +=C-STRSTD-SSELF; │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +HAS-REPEAT │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +KEYWORDSTART │ │ │ │ +,ADJOIN0 │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +DCHECK-TABLES │ │ │ │ +TC-STATE-NVARS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +TC-STATE-MULTIPLY-TABLE │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +HAS-REPEAT │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +~%Table ~a has repeat ~a │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +MY-PRINT │ │ │ │ + RELATIONS │ │ │ │ +,FRESH-LINE │ │ │ │ + RELATIONS │ │ │ │ +TC-STATE-ROW1-RELATIONS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +TC-STATE-RELATIONS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ + RELATIONS │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +,TAGBODY │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +*NAMES* │ │ │ │ +,RETURN-FROM │ │ │ │ +MY-PRINT │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + DOING-ROW │ │ │ │ +*THIS-ROW* │ │ │ │ + RELATIONS │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +*THIS-ROW* │ │ │ │ + RELATIONS │ │ │ │ +TC-STATE-ROW1-RELATIONS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +TC-STATE-RELATIONS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +TC-STATE-NVARS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +TC-STATE-MULTIPLY-TABLE │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ + RELATIONS │ │ │ │ +,DECLARE │ │ │ │ + RELATIONS │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPEND-LOOP │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +,TAGBODY │ │ │ │ + .NEXT-LOOP │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +NEXT-COSET │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE01 │ │ │ │ +SYSTEMASET201 │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE45 │ │ │ │ +3ASET645 │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE78 │ │ │ │ +3ASET978 │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE:; │ │ │ │ +3ASET<:; │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,RETURN-FROM │ │ │ │ + DOING-ROW │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,RETURN-FROM │ │ │ │ + DOING-ROW │ │ │ │ +.END-LOOP │ │ │ │ +*DEBUG* │ │ │ │ +*THIS-ROW* │ │ │ │ +*THIS-ROW* │ │ │ │ +MY-PRINT │ │ │ │ +,REVERSE │ │ │ │ +*THIS-ROW* │ │ │ │ +SETF1261 │ │ │ │ +,DECLARE │ │ │ │ +,DYNAMIC-EXTENT> │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,RETURN-FROM │ │ │ │ + DOING-ROW │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,RETURN-FROM │ │ │ │ + DOING-ROW │ │ │ │ +.END-LOOP │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +.END-LOOP │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +*DEBUG* │ │ │ │ +DCHECK-TABLES │ │ │ │ +MY-PRINT │ │ │ │ +,REVERSE │ │ │ │ +*THIS-ROW* │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +DPRINT-STATE │ │ │ │ +TC-STATE-NVARS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +TC-STATE-MULTIPLY-TABLE │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +~%Ncosets = ~a, *todo* = ~a │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +~%~a:~a │ │ │ │ +,SUBSEQ │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +MY-PRINT │ │ │ │ +,REVERSE │ │ │ │ +*THIS-ROW* │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +FILL-IN-INVERSES │ │ │ │ +TC-STATE-NVARS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +TC-STATE-MULTIPLY-TABLE │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE12 │ │ │ │ +SYSTEMASET312 │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE67 │ │ │ │ +4ASET867 │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,RETURN-FROM │ │ │ │ +FILL-IN-INVERSES │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REPLACE-COSET-IN-MULTIPLY-TABLE │ │ │ │ +TC-STATE-NVARS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +TC-STATE-MULTIPLY-TABLE │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,TAGBODY │ │ │ │ +,VECTOR-POP │ │ │ │ +,VECTOR-POP │ │ │ │ +DPRINT-STATE │ │ │ │ + ~a --> ~a │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +MULTIPLY-TABLE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE01 │ │ │ │ +SYSTEMASET201 │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,VECTOR-PUSH-EXTEND │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE45 │ │ │ │ +3ASET645 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE78 │ │ │ │ +3ASET978 │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE;< │ │ │ │ +3ASET=;< │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE>? │ │ │ │ +3ASET@>? │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLEAB │ │ │ │ +3ASETCAB │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +,FILL-POINTER │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLEDE │ │ │ │ +3ASETFDE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLEGH │ │ │ │ +3ASETIGH │ │ │ │ + .NEXT-LOOP │ │ │ │ +.END-LOOP │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +SETF1267 │ │ │ │ +,DECLARE │ │ │ │ +,DYNAMIC-EXTENTL │ │ │ │ +TC-STATE-NCOSETSJL │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLEJ │ │ │ │ +STR-REFSET304J │ │ │ │ +STR-REFSET305K │ │ │ │ +,INTEGER │ │ │ │ +CSTRUCT*OBJECT │ │ │ │ +OC-STRSTD-SSELFM │ │ │ │ +DPRINT-STATE │ │ │ │ +,FILL-POINTER │ │ │ │ +FILL-IN-INVERSES │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +~%Rows tried ~d~% │ │ │ │ +Vars must be integers with absolute value between 1 and ~d │ │ │ │ +*THIS-ROW* │ │ │ │ + ~a --> ~a │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +TODD-COXETER │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +-END-LOOP │ │ │ │ +SETF1254 │ │ │ │ +,DECLARE │ │ │ │ +,DYNAMIC-EXTENT. │ │ │ │ + DOING-ROW │ │ │ │ +REPLACE-COSET-IN-MULTIPLY-TABLE │ │ │ │ +,FILL-POINTER │ │ │ │ +SETF1255 │ │ │ │ +,DECLARE │ │ │ │ +,DYNAMIC-EXTENT/ │ │ │ │ +REPLACE-COSET-IN-MULTIPLY-TABLE │ │ │ │ +SETF1256 │ │ │ │ +,DECLARE │ │ │ │ +,DYNAMIC-EXTENT0 │ │ │ │ + -NEXT-LOOP │ │ │ │ +-END-LOOP │ │ │ │ +~%Rows tried ~d~% │ │ │ │ +TC-STATE-NCOSETS │ │ │ │ +$TODD_COXETER_STATE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +COERCE-REL │ │ │ │ +,POSITION │ │ │ │ +MNCTIMES │ │ │ │ +,FUNCTION │ │ │ │ +,APPEND │ │ │ │ +,FUNCTION │ │ │ │ +COERCE-REL │ │ │ │ +MNCEXPT │ │ │ │ +COERCE-REL │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY │ │ │ │ + ANSI-LOOPNEXT-LOOP │ │ │ │ +0END-LOOP │ │ │ │ + ,COPY-LIST │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE1 │ │ │ │ +,RPLACD122 │ │ │ │ + 0NEXT-LOOP │ │ │ │ +0END-LOOP │ │ │ │ +,RETURN-FROM │ │ │ │ + ,OTHERWISE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +Implementation for $TODD_COXETER │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + ,&OPTIONAL │ │ │ │ + Implementation for $TODD_COXETER │ │ │ │ +TODD_COXETER-IMPL │ │ │ │ +$TODD_COXETER │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$TODD_COXETER │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$LISTOFVARS │ │ │ │ +TODD-COXETER │ │ │ │ +,FUNCTION │ │ │ │ +COERCE-REL │ │ │ │ +,FUNCTION │ │ │ │ +COERCE-REL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-1111 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +$TODD_COXETER │ │ │ │ +NARGS-1110 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected at most ~M arguments but got ~M: ~M │ │ │ │ +$TODD_COXETER │ │ │ │ +/DGETTEXT │ │ │ │ +1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ +$TODD_COXETER │ │ │ │ +,FUNCTION │ │ │ │ +TODD_COXETER-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$TODD_COXETER1127 │ │ │ │ +REST-ARGS1112 │ │ │ │ +,LIST*/ │ │ │ │ +$TODD_COXETER │ │ │ │ +TODD_COXETER-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +$TODD_COXETER1127 │ │ │ │ +~M: expected at most ~M arguments but got ~M: ~M~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ +Implementation for $INVERT │ │ │ │ +binary-gcl │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/binary-gcl/invert.o │ │ │ │ +Implementation for $ADJOINT │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +Implementation for $ADJOINT │ │ │ │ +ADJOINT-IMPL │ │ │ │ +$ADJOINT │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$ADJOINT │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +SIMPLIFY │ │ │ │ +,TAGBODY! │ │ │ │ +,TAGBODY- │ │ │ │ +,SYMBOLP │ │ │ │ +MAKE-EQUAL-HASH-TABLE │ │ │ │ +SIMPLIFY │ │ │ │ +$DETERMINANT │ │ │ │ +SIMPLIFY │ │ │ │ +,RETURN-FROM │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-1 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +$ADJOINT │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +$ADJOINT │ │ │ │ +,FUNCTION │ │ │ │ +ADJOINT-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$ADJOINT15 │ │ │ │ +REST-ARGS2 │ │ │ │ +,LIST*/ │ │ │ │ +$ADJOINT │ │ │ │ +ADJOINT-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +$ADJOINT15 │ │ │ │ +~M: expected exactly ~M arguments but got ~M: ~MImplementation for $INVERT_BY_ADJOINT │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +%Implementation for $INVERT_BY_ADJOINT │ │ │ │ +INVERT_BY_ADJOINT-IMPL │ │ │ │ +$INVERT_BY_ADJOINT │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$INVERT_BY_ADJOINT │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +SIMPLIFY │ │ │ │ +$ADJOINT │ │ │ │ +$SCALARMATRIXP │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$SCALARMATRIXP │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +$SCALARMATRIXP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-18 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +$INVERT_BY_ADJOINT │ │ │ │ +NARGS-17 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +$INVERT_BY_ADJOINT │ │ │ │ +,FUNCTION │ │ │ │ +INVERT_BY_ADJOINT-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$INVERT_BY_ADJOINT26 │ │ │ │ +REST-ARGS19 │ │ │ │ +,LIST*/ │ │ │ │ +$INVERT_BY_ADJOINT │ │ │ │ +INVERT_BY_ADJOINT-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +$INVERT_BY_ADJOINT26 │ │ │ │ +$INVERT_METHOD │ │ │ │ +INVERT-BY-LU-WITH-DETERMINANT │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +MULTIPLY │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +MULTIPLY-MATRIX-ELEMENTS │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCALL │ │ │ │ +MULTIPLY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +MRING-MULT │ │ │ │ +MRING-RECIPROCAL │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + ,&OPTIONAL │ │ │ │ +FIELD-NAME │ │ │ │ +$CRERING │ │ │ │ +$GENERALRING │ │ │ │ +INVERT-VIA-$INVERT_BY_LU │ │ │ │ +$DETOUT │ │ │ │ +MFUNCALL │ │ │ │ +$REQUIRE_RING │ │ │ │ +FIELD-NAME │ │ │ │ +,FUNCALL │ │ │ │ +INVERT-BY-LU-WITH-DETERMINANT │ │ │ │ +FIELD-NAME │ │ │ │ + D-TIMES-I │ │ │ │ +MULTIPLY-MATRIX-ELEMENTS │ │ │ │ +,FUNCALL │ │ │ │ +MRING-MULT │ │ │ │ +,FUNCALL │ │ │ │ +,FUNCALL │ │ │ │ +MRING-RECIPROCAL │ │ │ │ + D-TIMES-I │ │ │ │ +MFUNCALL │ │ │ │ +$INVERT_BY_LU │ │ │ │ +FIELD-NAME │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +$GAUSSELIM │ │ │ │ +$INVERT_BY_ADJOINT_SIZE_LIMIT │ │ │ │ +invert: unrecognized invert_method=~M; assume default.~% │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-29 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +NARGS-28 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +,FUNCTION │ │ │ │ +INVERT-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +$CRERING$GENERALRING │ │ │ │ +linearalgebra │ │ │ │ +$REQUIRE_RING │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +Implementation for $INVERT │ │ │ │ +INVERT-IMPL │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$INVERT_METHOD │ │ │ │ +,FUNCTION │ │ │ │ +INVERT-VIA-$INVERT_BY_LU │ │ │ │ +$GAUSSELIM │ │ │ │ +,FUNCTION │ │ │ │ +$INVERT_BY_GAUSSELIM │ │ │ │ +$ADJOINT │ │ │ │ +,FUNCTION │ │ │ │ +$INVERT_BY_ADJOINT │ │ │ │ + MY-MATRIX │ │ │ │ + MY-MATRIX │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$INVERT_BY_ADJOINT_SIZE_LIMIT │ │ │ │ +,FUNCTION │ │ │ │ +$INVERT_BY_ADJOINT │ │ │ │ +,FUNCTION │ │ │ │ +$INVERT_BY_GAUSSELIM │ │ │ │ +8invert: unrecognized invert_method=~M; assume default.~% │ │ │ │ +$INVERT_METHOD │ │ │ │ +$INVERT_METHOD │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$INVERT_METHOD │ │ │ │ +,FUNCTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$INVERT37 │ │ │ │ +REST-ARGS30 │ │ │ │ +,LIST*/ │ │ │ │ +$INVERT │ │ │ │ +INVERT-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/invert.lisp │ │ │ │ +$INVERT37 │ │ │ │ +~%Table ~a has repeat ~a │ │ │ │ +~%Ncosets = ~a, *todo* = ~a │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +KEYWORDFORMAT-CONTROL │ │ │ │ +&Insufficient arguments when binding ~s │ │ │ │ +1FORMAT-ARGUMENTS │ │ │ │ +,PROGRAM-ERROR │ │ │ │ +1FORMAT-CONTROL │ │ │ │ +Extra argument ~s │ │ │ │ +1FORMAT-ARGUMENTS │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE2 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/todd-coxeter.lisp │ │ │ │ +hgfred: 1F1(~M; ~M; ~M) not defined. │ │ │ │ +$EXPAND_POLYNOMIALS │ │ │ │ +$HERMITE$LAGUERRE │ │ │ │ +$GEN_LAGUERRE │ │ │ │ +$ULTRASPHERICAL │ │ │ │ +$CHEBYSHEV_T │ │ │ │ +Implementation for $HGFPOLY │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +Implementation for $HGFPOLY │ │ │ │ +HGFPOLY-IMPL │ │ │ │ +$HGFPOLY │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$HGFPOLY │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +HYP-NEGP-IN-L │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +CREATE-ANY-POLY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-90 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +$HGFPOLY │ │ │ │ +NARGS-89 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +$HGFPOLY │ │ │ │ +,FUNCTION │ │ │ │ +HGFPOLY-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$HGFPOLY98 │ │ │ │ +REST-ARGS91 │ │ │ │ +,LIST*/ │ │ │ │ +$HGFPOLY │ │ │ │ +HGFPOLY-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +$HGFPOLY98 │ │ │ │ +Insufficient arguments when binding ~s │ │ │ │ +Extra argument ~s │ │ │ │ +$TRACE2F1 │ │ │ │ +Tracing SIMP2F1~% │ │ │ │ + Test a or b negative integer ...~% │ │ │ │ + Test F(1,1,2)...~% │ │ │ │ + Test c = 1/2 or c = 3/2...~% │ │ │ │ + Yes: trig-log~% Test |a-b|=1/2...~% │ │ │ │ + Yes: hyp-cos~% │ │ │ │ + Test a,b are integers, c is a numerical integer...~% │ │ │ │ + Yes: simpr2f1~% Test a+b and c+1/2 are numerical integers...~% │ │ │ │ + Yes: step4~% │ │ │ │ + Test a-b+1/2 is a numerical integer...~% │ │ │ │ + Yes: step7~% │ │ │ │ + Test for atanh: c+1/2 is an integer~% │ │ │ │ + atanh with integers a+1/2 and b ~% │ │ │ │ + atanh with integers a and b+1/2 ~% │ │ │ │ + Test for Legendre function...~% Yes: case 1~% │ │ │ │ + Yes: case 2~% │ │ │ │ +'simp2f1-will-continue-in~% │ │ │ │ +step 7:~% │ │ │ │ + q, p1, r1 = ~A ~A ~A~% p2, r2 = ~A ~A~% │ │ │ │ +step7-core~% │ │ │ │ + a,b,c = ~A ~A ~A~% │ │ │ │ + p,q,r = ~A ~A ~A~% │ │ │ │ + a', c' = ~A ~A~% │ │ │ │ + F(a',a'+1/2; 1+2*a';z) =~% │ │ │ │ + Case a+b-1/2=c~% │ │ │ │ + Case c=1+2*a=a+b+1/2~% │ │ │ │ +Legendre a-b = 1/2~% │ │ │ │ +Legendre a-b = -1/2~% │ │ │ │ +Legendre c-a-b = 1/2~% │ │ │ │ +Legendre c-a-b = 3/2~% │ │ │ │ + : a = ~A~% │ │ │ │ + : b = ~A~% │ │ │ │ + : c = ~A~% │ │ │ │ +Legendre c-a-b = -1/2~% │ │ │ │ +Legendre 1-c = a-b~% │ │ │ │ +Legendre 1-c = b-a~% │ │ │ │ +Legendre 1-c = c-a-b~% │ │ │ │ +Legendre 1-c = a+b-c~% │ │ │ │ +Legendre a-b = a+b-c~% │ │ │ │ +Legendre |1-c| = 1/2~% │ │ │ │ +Legendre a-b = c-a-b~% │ │ │ │ +LEGENDRE-FUNCT-TO-BE-DISCOVERED │ │ │ │ +a, c = ~A ~A~% │ │ │ │ +b = ~A~%~&legf14~% │ │ │ │ + A&S 15.4.17~% │ │ │ │ + A&S 15.4.17~% │ │ │ │ +$LEGENDRE_Q │ │ │ │ + trig-log: Test c=3/2~% │ │ │ │ + trig-log: Test c=1/2~% │ │ │ │ + Case a or b is 1 and the other is 1/2~% │ │ │ │ + Case a=b and a is 1 or 1/2~% │ │ │ │ + Case a+b is 1 or 2~% │ │ │ │ + Case a-b=1/2 or b-a=1/2~% │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +$NUMBERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +*DEBUG-HYP* │ │ │ │ +~&Case 1F1(a,2*a-n,x): │ │ │ │ +~& ; a = ~A~% │ │ │ │ +~& ; c = ~A~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +~&Case 1F1(a,2*a+n,x): │ │ │ │ +~& ; a = ~A~% │ │ │ │ +~& ; c = ~A~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +~&Case 1F1(n+1/2,m,x): │ │ │ │ +~& ; a = ~A~% │ │ │ │ +~& ; c = ~A~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +~& : m = ~A~% │ │ │ │ +~&Case 1F1(1/2-n,m,x): │ │ │ │ +~& ; a = ~A~% │ │ │ │ +~& ; c = ~A~% │ │ │ │ +~& : n = ~A~% │ │ │ │ +~& : m = ~A~% │ │ │ │ +$PREFER_WHITTAKER │ │ │ │ +$PREFER_GAMMA_INCOMPLETE │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +FREEVARPAR │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +splitpfg term:~%F(~:M, ~:M)~% │ │ │ │ +STEP4-VAR- │ │ │ │ +HYP-ATANH- │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +ZL-INTERSECTION │ │ │ │ +KEYWORDTEST │ │ │ │ +,FUNCTION │ │ │ │ +ZL-INTERSECTION │ │ │ │ +,FUNCTION │ │ │ │ +ZL-INTERSECTION │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hyp.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +CLASSIFY-HYPERGEOMETRIC │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY! │ │ │ │ +,INTEGERP │ │ │ │ +,RETURN-FROM │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY. │ │ │ │ +,INTEGERP │ │ │ │ +,RETURN-FROM │ │ │ │ +$NUMBERP │ │ │ │ +$NUMBERP │ │ │ │ + UNDEFINED │ │ │ │ +$RATDISREP │ │ │ │ +$TAYLORP │ │ │ │ +$TAYLORINFO │ │ │ │ +,INTEGERP │ │ │ │ +$TAYLORINFO │ │ │ │ +POLYNOMIAL │ │ │ │ +NONPOLYNOMIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +LENIENT-COMPLEX-P │ │ │ │ + $INFINITY │ │ │ │ + $FEATUREP │ │ │ │ +$NONSCALAR │ │ │ │ +MRELATIONP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$NUMBERP │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$NUMBERP │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$NUMBERP │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$RATNUMP │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$RATNUMP │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$RATNUMP │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +FLOAT-OR-RATIONAL-P │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +FLOAT-OR-RATIONAL-P │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +FLOAT-OR-RATIONAL-P │ │ │ │ +BIGFLOAT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +HYPERGEOMETRIC-0F0 │ │ │ │ +'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYPERGEOMETRIC-1F0 │ │ │ │ +'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYPERGEOMETRIC-1F1 │ │ │ │ +'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ +POLYNOMIAL │ │ │ │ +POLYNOMIAL │ │ │ │ +,INTEGERP │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SAFE-FLOAT │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +,TAGBODY │ │ │ │ +SYSTEM*HANDLER-CLUSTERS* │ │ │ │ +,DECLARE │ │ │ │ +/*HANDLER-CLUSTERS* │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +/*HANDLER-CLUSTERS* │ │ │ │ +,RETURN-FROM- │ │ │ │ +,RETURN-FROM- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +NUMBER-COERCE │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$BFLOATP │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +SAFE-FLOAT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYPERGEOMETRIC-2F1 │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$NUMBERP │ │ │ │ + $REALPART │ │ │ │ +NUMBER-COERCE │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATX │ │ │ │ +-0F0-NUMERIC │ │ │ │ +BIGFLOAT-IMPLEXP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATA │ │ │ │ +-1F0-NUMERIC │ │ │ │ +BIGFLOAT-IMPL/ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATA │ │ │ │ +-1F1-DOWNWARD-RECURSION │ │ │ │ +BIGFLOAT-IMPL- │ │ │ │ +,DECLARE │ │ │ │ +,TAGBODY! │ │ │ │ +,TAGBODY │ │ │ │ +SETF679 │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATA │ │ │ │ +-2F1-NUMERIC-ALT │ │ │ │ +BIGFLOAT-IMPL- │ │ │ │ +.EPSILON │ │ │ │ +,TAGBODY! │ │ │ │ +,TAGBODY │ │ │ │ +,RETURN-FROM │ │ │ │ +,VALUES │ │ │ │ +.EPSILON │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +binary-gcl │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/binary-gcl/nfloat.o │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATX │ │ │ │ +BIGFLOAT-IMPLBIGFLOAT │ │ │ │ +$BFLOAT │ │ │ │ + SIMPLIFYA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATX │ │ │ │ +BIGFLOAT-IMPLBIGFLOAT │ │ │ │ + $RECTFORM │ │ │ │ +MFUNCALL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-EXPT │ │ │ │ +BIGFLOAT-IMPLEXPT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATA │ │ │ │ +-HYPERGEOMETRIC-BY-SERIES │ │ │ │ +BIGFLOAT-IMPL* │ │ │ │ +,TAGBODY! │ │ │ │ +,TAGBODY │ │ │ │ ,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ ,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +SETF669 │ │ │ │ +,RETURN-FROM │ │ │ │ +.EPSILON │ │ │ │ +.EPSILON │ │ │ │ +0.30102999566398117) │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATA │ │ │ │ +-RUNNING-ERROR-HYPERGEOMETRIC │ │ │ │ +,FUNCTION │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +,FUNCTION │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +BIGFLOAT-IMPL< │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +-HYPERGEOMETRIC-BY-SERIES │ │ │ │ +.CEILING │ │ │ │ +0.30102999566398117) │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +-HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-SUM │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +,TAGBODY! │ │ │ │ +BIGFLOAT-IMPL<= │ │ │ │ +,TAGBODY │ │ │ │ +$SUBLIS │ │ │ │ +-SUMAND │ │ │ │ +SIMPLIFY │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +SETF116 │ │ │ │ +,RETURN-FROM │ │ │ │ +NFLOAT-NOUNFORM-RETURN │ │ │ │ +-RETURN-NOUNFORM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-PRODUCT │ │ │ │ +-PRODAND │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +,TAGBODY! │ │ │ │ +BIGFLOAT-IMPL<= │ │ │ │ +,TAGBODY │ │ │ │ +$SUBLIS │ │ │ │ +-PRODAND │ │ │ │ +SIMPLIFY │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +SETF118 │ │ │ │ +,RETURN-FROM │ │ │ │ +NFLOAT-NOUNFORM-RETURN │ │ │ │ +-RETURN-NOUNFORM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATE │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +,FUNCTION │ │ │ │ +$RATNUMP │ │ │ │ +$NUMBERP │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +SYSCONST │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +BIGFLOAT-OR-NUMBER-P │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +NFLOAT-NOUNFORM-RETURN │ │ │ │ +-RETURN-NOUNFORM │ │ │ │ +NFLOAT-NOUNFORM-RETURN │ │ │ │ +-RETURN-NOUNFORM │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +,INTEGERP │ │ │ │ +-RUNNING-ERROR-EXPT │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +,GETHASH │ │ │ │ +-*RUNNING-ERROR-OP* │ │ │ │ +,FUNCTION │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +,FUNCALL │ │ │ │ +,GETHASH │ │ │ │ +*BIG-FLOAT-OP* │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ + SIMPLIFYA │ │ │ │ + $RECTFORM │ │ │ │ +$SUBSTITUTE │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ +-RUNNING-ERROR-HYPERGEOMETRIC │ │ │ │ +-RUNNING-ERROR-SUM │ │ │ │ +$PRODUCT │ │ │ │ +%PRODUCT │ │ │ │ +-RUNNING-ERROR-PRODUCT │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE/ │ │ │ │ +,TAGBODY! │ │ │ │ +-RUNNING-ERROR-EVAL │ │ │ │ +,RETURN-FROM │ │ │ │ +NFLOAT-NOUNFORM-RETURN │ │ │ │ +-RETURN-NOUNFORM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +NFLOAT-NOUNFORM-RETURN │ │ │ │ +RETURN-NOUNFORM │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATX │ │ │ │ +-RUNNING-ERROR-GAMMA │ │ │ │ +BIGFLOAT-IMPLABS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATS │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,LAMBDA │ │ │ │ +$RATNUMP │ │ │ │ +$NUMBERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-QUOTIENT │ │ │ │ +BIGFLOAT-IMPL/ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATX │ │ │ │ +-RUNNING-ERROR-SQRT │ │ │ │ +BIGFLOAT-IMPLSQRT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-PLUS │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +,TAGBODY! │ │ │ │ +,TAGBODY │ │ │ │ +BIGFLOAT-IMPL+ │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-CONJUGATE │ │ │ │ +BIGFLOAT-IMPLCONJUGATE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATX │ │ │ │ +-RUNNING-ERROR-NEGATE │ │ │ │ +BIGFLOAT-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATX │ │ │ │ +-RUNNING-ERROR-LOG │ │ │ │ +BIGFLOAT-IMPLLOG │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-ABS │ │ │ │ +BIGFLOAT-IMPLABS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-ATAN2 │ │ │ │ +BIGFLOAT-IMPL/ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-REALPART │ │ │ │ +BIGFLOAT-IMPLREALPART │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-IMAGPART │ │ │ │ +BIGFLOAT-IMPLIMAGPART │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-FACTORIAL │ │ │ │ +,INTEGERP │ │ │ │ + SIMPLIFYA │ │ │ │ +MFACTORIAL │ │ │ │ +-RUNNING-ERROR-GAMMA │ │ │ │ +BIGFLOAT-IMPL+ │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATL │ │ │ │ +-RUNNING-ERROR-PROD │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +,TAGBODY! │ │ │ │ +,TAGBODY │ │ │ │ +BIGFLOAT-IMPL* │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +*RUNNING-ERROR-OP* │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATERR │ │ │ │ +-MACHINE-EPS │ │ │ │ +-NOT-DONE │ │ │ │ +BIGFLOAT-IMPL> │ │ │ │ +-MACHINE-EPS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +Unable to evaluate to requested number of digits │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$MAX_FPPREC │ │ │ │ +,DECLARE │ │ │ │ +SIMP-NFLOAT │ │ │ │ + SIMPCHECK │ │ │ │ + SIMPCHECK │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPCHECK │ │ │ │ +MAX-DIGITS │ │ │ │ + SIMPCHECK │ │ │ │ +$MAX_FPPREC │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,FUNCTION │ │ │ │ +,SYMBOLP │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +MRELATIONP │ │ │ │ SIMPLIFY │ │ │ │ ,FUNCTION │ │ │ │ +MAX-DIGITS │ │ │ │ +MAX-DIGITS │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +BIGFLOAT-OR-NUMBER-P │ │ │ │ +$MAX_FPPREC │ │ │ │ +$MAX_FPPREC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +MAX-DIGITS │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +MACHINE-EPSILON │ │ │ │ +MRELATIONP │ │ │ │ SIMPLIFY │ │ │ │ ,FUNCTION │ │ │ │ +MAX-DIGITS │ │ │ │ +NFLOAT-NOUNFORM-RETURN │ │ │ │ +,TAGBODY! │ │ │ │ +BIGFLOATNOT-DONE │ │ │ │ +MACHINE-EPSILON │ │ │ │ +MAX-DIGITS │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +$FPPREC │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$FPPREC │ │ │ │ +.RUNNING-ERROR-EVAL │ │ │ │ +MACHINE-EPSILON │ │ │ │ +,INTEGERP │ │ │ │ +BIGFLOAT-IMPLEPSILON │ │ │ │ +,RETURN-FROM │ │ │ │ +MAX-DIGITS │ │ │ │ +0Unable to evaluate to requested number of digits │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +$FPPREC │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$FPPREC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nfloat.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATMA │ │ │ │ +-2F1-NUMERIC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ + ,DELETE-IF │ │ │ │ +,FUNCTION │ │ │ │ +,STABLE-SORT │ │ │ │ +,FUNCTION │ │ │ │ +.EPSILON │ │ │ │ +,TAGBODY! │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +$FPPREC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$FPPREC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +$MAX_FPPREC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +$MAX_FPPREC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +$MAX_FPPREC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +$MAX_FPPREC │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +-2F1-NUMERIC-ALT │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +,RETURN-FROM │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +-HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +$HGFRED │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +$MAX_FPPREC │ │ │ │ +.BIGFLOAT │ │ │ │ +.BIGFLOAT │ │ │ │ +$MULTIPLE_VALUE_RETURN │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$MULTIPLE_VALUE_RETURN │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ +,TAGBODY/ │ │ │ │ +,TAGBODY │ │ │ │ +MULTIPLE_VALUES │ │ │ │ +MFUNCALL │ │ │ │ +$ABRAMOWITZ_ID │ │ │ │ +,RETURN-FROM │ │ │ │ +,MULTIPLE-VALUE-CALL │ │ │ │ +$MAX_FPPREC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATX │ │ │ │ +-IN-UNIT-CIRCLE-P │ │ │ │ +BIGFLOAT-IMPL< │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATMA │ │ │ │ + ,&OPTIONAL │ │ │ │ +-ADJUST-PARAMS │ │ │ │ +-HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +,FUNCTION │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ +,FUNCTION │ │ │ │ +-0F0-NUMERIC │ │ │ │ +,VALUES │ │ │ │ +-1F0-NUMERIC │ │ │ │ +,INTEGERP │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +$FPPREC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +-1F1-DOWNWARD-RECURSION │ │ │ │ +-ADJUST-PARAMS │ │ │ │ +.REALPART │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +-HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ +,VALUES │ │ │ │ +-ADJUST-PARAMS │ │ │ │ +-2F1-NUMERIC │ │ │ │ +-IN-UNIT-CIRCLE-P │ │ │ │ +POLYNOMIAL │ │ │ │ +CLASSIFY-HYPERGEOMETRIC │ │ │ │ +,TAGBODY! │ │ │ │ +-DIGITS │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +$MAX_FPPREC │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +BIGFLOATZERO │ │ │ │ +BIGFLOATONE │ │ │ │ +$FPPREC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +-HYPERGEOMETRIC-BY-SERIES │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +,RETURN-FROM │ │ │ │ +-LOCAL-FPPREC │ │ │ │ +$MAX_FPPREC │ │ │ │ +"Exceeded maximum allowed fpprec.~% │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +RETURN-TYPE │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ +,MULTIPLE-VALUE-BIND │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE0 │ │ │ │ +,TAGBODY │ │ │ │ +SYSTEM*HANDLER-CLUSTERS* │ │ │ │ +1*HANDLER-CLUSTERS* │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +1*HANDLER-CLUSTERS* │ │ │ │ +,RETURN-FROM/ │ │ │ │ +BIGFLOATHYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ +,RETURN-FROM/ │ │ │ │ + ,CONDITION0 │ │ │ │ + ,CONDITION │ │ │ │ +RETURN-TYPE │ │ │ │ +NUMBER-COERCE │ │ │ │ +HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ +BIGFLOAT │ │ │ │ +RETURN-TYPE │ │ │ │ +RETURN-TYPE │ │ │ │ +BIGFLOAT │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +*USE-RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$RATNUMP │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$RATNUMP │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$RATNUMP │ │ │ │ +,FUNCTION │ │ │ │ +,INTEGERP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATA │ │ │ │ +-HYPERGEOMETRIC-POLY-CASE │ │ │ │ +,TAGBODY! │ │ │ │ +BIGFLOAT-IMPLZEROP │ │ │ │ +,TAGBODY │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +,FUNCTION │ │ │ │ +SETF671 │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +&RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ +,FUNCTION │ │ │ │ +BIGFLOAT-IMPLTO │ │ │ │ +,FUNCTION │ │ │ │ +BIGFLOATHYPERGEOMETRIC-POLY-CASE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +HYPERGEOMETRIC-POLY-CASE │ │ │ │ +$TAYLORP │ │ │ │ +$TAYLORINFO │ │ │ │ +,INTEGERP │ │ │ │ +$TAYLORINFO │ │ │ │ +$TAYLORINFO │ │ │ │ +,FUNCTION │ │ │ │ +,INTEGERP │ │ │ │ +DOLIST271 │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE- │ │ │ │ +,TAGBODY! │ │ │ │ +,INTEGERP │ │ │ │ +,RETURN-FROM │ │ │ │ +,INTEGERP │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$NUMBERP │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$NUMBERP │ │ │ │ +,FUNCTION │ │ │ │ +COMPLEX-NUMBER-P │ │ │ │ +$NUMBERP │ │ │ │ +$EXPAND_HYPERGEOMETRIC │ │ │ │ +DOTIMES272 │ │ │ │ +,CHECK-TYPE/ │ │ │ │ +,INTEGER │ │ │ │ +DOTIMES273 │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,TAGBODY. │ │ │ │ +,TAGBODY │ │ │ │ +,REDUCE! │ │ │ │ +,FUNCTION │ │ │ │ +,MAPCAR! │ │ │ │ +,FUNCTION │ │ │ │ +,REDUCE! │ │ │ │ +,FUNCTION │ │ │ │ +,MAPCAR! │ │ │ │ +,FUNCTION │ │ │ │ +$CONSTANTP │ │ │ │ + $RECTFORM │ │ │ │ +,RETURN-FROM │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +,REDUCE1 │ │ │ │ +,MAPCAR2 │ │ │ │ +,REDUCE3 │ │ │ │ +,MAPCAR4 │ │ │ │ +$CONSTANTP │ │ │ │ + $RECTFORM │ │ │ │ +,MOST-POSITIVE-FIXNUM │ │ │ │ +,TAGBODY. │ │ │ │ +,TAGBODY │ │ │ │ +,REDUCE1 │ │ │ │ +,MAPCAR2 │ │ │ │ +,REDUCE3 │ │ │ │ +,MAPCAR4 │ │ │ │ +$CONSTANTP │ │ │ │ + $RECTFORM │ │ │ │ +,RETURN-FROM │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +Insufficient arguments when binding ~s │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BIGFLOATA │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +,LAMBDA │ │ │ │ +BIGFLOAT-IMPL< │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +MULTIPLE_VALUES │ │ │ │ +abramowitz_id │ │ │ │ +$ABRAMOWITZ_ID │ │ │ │ +Exceeded maximum allowed fpprec.~% │ │ │ │ +SYSTEMLAMBDA-CLOSURE │ │ │ │ +COMMON-LISPDECLARE │ │ │ │ +.OPTIMIZE │ │ │ │ +.LAMBDA │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +Maxima does not know the derivatives of the hypergeometric functions with respect to the parameters │ │ │ │ +\end{array} \right |, │ │ │ │ +F\left( \left. \begin{array}{c} │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +'Integral of hypergeometric(a,b,z) wrt z │ │ │ │ +HYP-INTEGRAL-3 │ │ │ │ +$LISTARITH │ │ │ │ +PROD_B-1 │ │ │ │ +,FUNCTION │ │ │ │ +PROD_A-1 │ │ │ │ +,FUNCTION │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$LISTARITH │ │ │ │ +PROD_A-1 │ │ │ │ + SIMPLIFYA │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ +PROD_B-1 │ │ │ │ +PROD_A-1 │ │ │ │ + SIMPLIFYA │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +TEX-HYPERGEOMETRIC │ │ │ │ +WIDE-SPACE │ │ │ │ +TEX-LIST │ │ │ │ +WIDE-SPACE │ │ │ │ +TEX-LIST │ │ │ │ +WIDE-SPACE │ │ │ │ +F\left( \left. \begin{array}{c} │ │ │ │ +\end{array} \right |, │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +$HYPERGEOMETRIC │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-26 │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%HYPERGEOMETRIC │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ +RETURN-TYPE │ │ │ │ +$COMPLEX │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$DOMAIN │ │ │ │ +Ewarning: The first two arguments to 'hypergeometric' must be lists.~% │ │ │ │ +,RETURN-FROM │ │ │ │ +SIMP-%HYPERGEOMETRIC │ │ │ │ +,FUNCTION │ │ │ │ +TSIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +,FUNCTION │ │ │ │ +TSIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +TSIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +ZL-INTERSECTION │ │ │ │ +CLASSIFY-HYPERGEOMETRIC │ │ │ │ +$ORDERLESSP │ │ │ │ +$ORDERLESSP │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +$CONSTANTP │ │ │ │ + $RECTFORM │ │ │ │ + UNDEFINED │ │ │ │ + ,MEMBER-IF │ │ │ │ +,FUNCTION │ │ │ │ +LENIENT-COMPLEX-P │ │ │ │ + ,MEMBER-IF │ │ │ │ +,FUNCTION │ │ │ │ +LENIENT-COMPLEX-P │ │ │ │ +LENIENT-COMPLEX-P │ │ │ │ + ,MEMBER-IF │ │ │ │ +HYPERGEOMETRIC-0F0 │ │ │ │ +HYPERGEOMETRIC-1F0 │ │ │ │ +HYPERGEOMETRIC-1F1 │ │ │ │ +HYPERGEOMETRIC-2F1 │ │ │ │ +RETURN-TYPE │ │ │ │ +'USE-FLOAT-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ +,CEILING │ │ │ │ +RETURN-TYPE │ │ │ │ +,FLOAT-DIGITS │ │ │ │ +0.30102999566398117) │ │ │ │ +HYPERGEOMETRIC-FLOAT-EVAL │ │ │ │ +RETURN-TYPE │ │ │ │ +*USE-RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ +&RATIONAL-HYPERGEOMETRIC-NUMERICAL-EVAL │ │ │ │ +HYPERGEOMETRIC-POLY-CASE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +CONJUGATE-HYPERGEOMETRIC │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ + SIMPLIFYA │ │ │ │ +$CONJUGATE │ │ │ │ +$CONJUGATE │ │ │ │ SIMPLIFYA │ │ │ │ %HYPERGEOMETRIC │ │ │ │ -cMaxima does not know the derivatives of the hypergeometric functions with respect to the parameters │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ Implementation for $COMPARE │ │ │ │ COMPARE-IMPL │ │ │ │ $COMPARE │ │ │ │ @@ -428166,215 +428151,28 @@ │ │ │ │ SIMPLIFYA │ │ │ │ ,FUNCTION │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/maxmin.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,OPTIMIZE │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -Implementation for $RREDUCE │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - RL-REDUCE │ │ │ │ -REQUIRE-LIST │ │ │ │ -,FUNCTION │ │ │ │ -MFUNCALL │ │ │ │ -KEYWORDFROM-END │ │ │ │ --INITIAL-VALUE │ │ │ │ -INTLDGETTEXT │ │ │ │ -9~a: either a nonempty set or initial value must be given. │ │ │ │ -,FUNCTION │ │ │ │ -MFUNCALL │ │ │ │ --FROM-END │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ - ,&OPTIONAL │ │ │ │ -Implementation for $RREDUCE │ │ │ │ -RREDUCE-IMPL │ │ │ │ -$RREDUCE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ -$RREDUCE │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ - RL-REDUCE │ │ │ │ -$RREDUCE │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -SYSTEML! │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE. │ │ │ │ -$RREDUCE1290 │ │ │ │ -REST-ARGS1283 │ │ │ │ -,LIST*/ │ │ │ │ -$RREDUCE │ │ │ │ -RREDUCE-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -$RREDUCE1290 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-1282 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ -$RREDUCE │ │ │ │ -NARGS-1281 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected at most ~M arguments but got ~M: ~M │ │ │ │ -$RREDUCE │ │ │ │ -/DGETTEXT │ │ │ │ -1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ -$RREDUCE │ │ │ │ -,FUNCTION │ │ │ │ -RREDUCE-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -,DECLARE │ │ │ │ -SIMP-CHARFUN │ │ │ │ -ONEARGCHECK │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -SPECREPCHECK │ │ │ │ -$PREDERROR │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -$PREDERROR │ │ │ │ - OP-EQUALP │ │ │ │ -$CHARFUN │ │ │ │ -$CHARFUN │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMPLIM%ROUND │ │ │ │ -BEHAVIOR │ │ │ │ -ARGLIMAB │ │ │ │ -ARGLIMAB │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -$CONSTANTP │ │ │ │ -MAXIMA-INTEGERP │ │ │ │ -SIMPLIFY │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMP-ROUND │ │ │ │ -ONEARGCHECK │ │ │ │ - SIMPLIFYA │ │ │ │ -SPECREPCHECK │ │ │ │ - $FEATUREP │ │ │ │ -$INTEGER │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ - SIMPLIFYA │ │ │ │ - SIMPLIFYA │ │ │ │ -$CEILING │ │ │ │ - $FEATUREP │ │ │ │ - $FEATUREP │ │ │ │ -APPLY-REFLECTION-SIMP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -SIMP-TRUNCATE │ │ │ │ -ONEARGCHECK │ │ │ │ - SIMPLIFYA │ │ │ │ -SPECREPCHECK │ │ │ │ - $FEATUREP │ │ │ │ -$INTEGER │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ +DIFF-HYPERGEOMETRIC │ │ │ │ ,FUNCTION │ │ │ │ - SIMPLIFYA │ │ │ │ -$CEILING │ │ │ │ ,FUNCTION │ │ │ │ - SIMPLIFYA │ │ │ │ -APPLY-REFLECTION-SIMP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ -$DOUBLE_FACTORIAL │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -DOUBLE-FACTORIAL │ │ │ │ -GAMMA-LANCZOS │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -BFLOAT-DOUBLE-FACTORIAL │ │ │ │ - BIGFLOAT1 │ │ │ │ -BIGFLOATONE │ │ │ │ - BIGFLOAT2 │ │ │ │ - BIGFLOAT1 │ │ │ │ - BIGFLOAT1 │ │ │ │ - BIGFLOAT4 │ │ │ │ - BIGFLOAT2 │ │ │ │ - BIGFLOAT2 │ │ │ │ - $RATPRINT │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ - $RATPRINT │ │ │ │ - BIGFLOAT2 │ │ │ │ - BIGFLOAT1 │ │ │ │ -SIMPLIFY │ │ │ │ - BIGFLOAT4 │ │ │ │ - BIGFLOAT2 │ │ │ │ - BIGFLOAT2 │ │ │ │ -SIMPLIFY │ │ │ │ - BIGFLOAT1 │ │ │ │ - BIGFLOAT2 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -UNUSED-10 │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE │ │ │ │ -%%SIMPFLAG │ │ │ │ -,DECLARE │ │ │ │ -,IGNORE- │ │ │ │ -SIMP-%DOUBLE_FACTORIAL │ │ │ │ -ARG-COUNT-CHECK │ │ │ │ - SIMPCHECK │ │ │ │ -%%SIMPFLAG │ │ │ │ -%DOUBLE_FACTORIAL │ │ │ │ -$FACTLIM │ │ │ │ -$FACTLIM │ │ │ │ -SIMPLIFY │ │ │ │ - %TRUNCATE │ │ │ │ -SIMP-DOMAIN-ERROR │ │ │ │ -INTLDGETTEXT │ │ │ │ -5double_factorial: double_factorial(~:M) is undefined. │ │ │ │ -,INTEGERP │ │ │ │ -COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ -,INTEGERP │ │ │ │ -,INTEGERP │ │ │ │ -COMPLEXIFY │ │ │ │ -DOUBLE-FACTORIAL │ │ │ │ -,COMPLEX │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ -BFLOAT-DOUBLE-FACTORIAL │ │ │ │ - $REALPART │ │ │ │ - $IMAGPART │ │ │ │ -$FACTORIAL_EXPAND │ │ │ │ -,INTEGERP │ │ │ │ -SIMPLIFY │ │ │ │ SIMPLIFY │ │ │ │ -MFACTORIAL │ │ │ │ -SIMPLIFY │ │ │ │ -%DOUBLE_FACTORIAL │ │ │ │ -,TRUNCATE │ │ │ │ -SIMPLIFY │ │ │ │ -$POCHHAMMER │ │ │ │ +,FUNCTION │ │ │ │ SIMPLIFY │ │ │ │ -%DOUBLE_FACTORIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +,FUNCTION │ │ │ │ + SIMPLIFYA │ │ │ │ +%HYPERGEOMETRIC │ │ │ │ +cMaxima does not know the derivatives of the hypergeometric functions with respect to the parameters │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/hypergeometric.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ FACTEXPAND │ │ │ │ SIMPLUS │ │ │ │ ,FUNCTION │ │ │ │ FACTEXPAND │ │ │ │ @@ -428474,16 +428272,48 @@ │ │ │ │ -FUNCTION │ │ │ │ FACTPLUSDEP │ │ │ │ FACTPOWERSELECT │ │ │ │ -FUNCTION │ │ │ │ FACTPLUS2 │ │ │ │ FACTPLUS2 │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + $ZEROBERN │ │ │ │ +COMBIN-A │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $ZEROBERN │ │ │ │ +,TAGBODY │ │ │ │ + $ZEROBERN │ │ │ │ +COMBIN-A │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE-. │ │ │ │ +SYSTEMASET/-. │ │ │ │ +,RETURN-FROM │ │ │ │ +NXTBINCOEF │ │ │ │ +COMBIN-A │ │ │ │ +SETF1423 │ │ │ │ +,DECLARE │ │ │ │ +,DYNAMIC-EXTENT1 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ Key ~s missing value │ │ │ │ Key ~s ~s not permitted │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-281 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +NARGS-280 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ +,FUNCTION │ │ │ │ +EULER-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ Implementation for $EULERPOLY │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ Implementation for $EULERPOLY │ │ │ │ EULERPOLY-IMPL │ │ │ │ $EULERPOLY │ │ │ │ %%PRETTY-FNAME │ │ │ │ $EULERPOLY │ │ │ │ @@ -428904,49 +428734,14 @@ │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ POLY-VAR │ │ │ │ COMMON-LISPDECLARE │ │ │ │ -OPTIMIZE │ │ │ │ -LAMBDA │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -POLY-VAR │ │ │ │ -RATTIMES │ │ │ │ -POLY-VAR │ │ │ │ -,VALUES │ │ │ │ -RATTIMES │ │ │ │ -POLY-VAR │ │ │ │ -POLY-VAR │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -MULTIVAR │ │ │ │ -KEYWORDTEST │ │ │ │ -,FUNCTION │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -COMMON-LISPLAMBDA │ │ │ │ -REST-ARG-1285 │ │ │ │ -,DECLARE │ │ │ │ -,OPTIMIZE │ │ │ │ - $TAYTORAT │ │ │ │ -NARGS-1284 │ │ │ │ -,LENGTH- │ │ │ │ -,DECLARE │ │ │ │ - ,IGNORABLE. │ │ │ │ -INTLDGETTEXT │ │ │ │ -0~M: expected exactly ~M arguments but got ~M: ~M │ │ │ │ - $TAYTORAT │ │ │ │ -,FUNCTION │ │ │ │ -TAYTORAT-IMPL- │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ deftaylor: don't know how to handle this function: ~M │ │ │ │ deftaylor: redefining ~:M.~% │ │ │ │ deftaylor: argument must be a power series at 0.G6217 │ │ │ │ SYSTEMLAMBDA-CLOSURE │ │ │ │ COMBIN-I │ │ │ │ COMMON-LISPDECLARE │ │ │ │ -OPTIMIZE │ │ │ │ @@ -429019,42 +428814,247 @@ │ │ │ │ REST-ARGS1343 │ │ │ │ ,LIST*/ │ │ │ │ $POLYDECOMP │ │ │ │ POLYDECOMP-IMPL0 │ │ │ │ /build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ $POLYDECOMP1364 │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ -,DECLARE │ │ │ │ -,SPECIAL │ │ │ │ -Implementation for $TAYTORAT │ │ │ │ -TAYTORAT-IMPL │ │ │ │ - $TAYTORAT │ │ │ │ +Implementation for $EULER │ │ │ │ +EULER-IMPL │ │ │ │ %%PRETTY-FNAME │ │ │ │ - $TAYTORAT │ │ │ │ ,DECLARE │ │ │ │ ,IGNORABLE │ │ │ │ -%%PRETTY-FNAME │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $ZEROBERN │ │ │ │ + $ZEROBERN │ │ │ │ +,ADJUST-ARRAY │ │ │ │ +,ADJUST-ARRAY │ │ │ │ +SIMPLIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +SYSTEML! │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE. │ │ │ │ +$EULER315 │ │ │ │ +REST-ARGS282 │ │ │ │ +,LIST*/ │ │ │ │ +EULER-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +$EULER315 │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + VESTIGIAL │ │ │ │ +,DECLARE │ │ │ │ + VESTIGIAL │ │ │ │ + SIMPEULER │ │ │ │ +ONEARGCHECK │ │ │ │ + SIMPCHECK │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +,DECLARE │ │ │ │ +SIMP-CHARFUN │ │ │ │ +ONEARGCHECK │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +SPECREPCHECK │ │ │ │ +$PREDERROR │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +$PREDERROR │ │ │ │ + OP-EQUALP │ │ │ │ +$CHARFUN │ │ │ │ +$CHARFUN │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +SIMPLIM%ROUND │ │ │ │ +BEHAVIOR │ │ │ │ +ARGLIMAB │ │ │ │ +ARGLIMAB │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +$CONSTANTP │ │ │ │ +MAXIMA-INTEGERP │ │ │ │ +SIMPLIFY │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +SIMP-ROUND │ │ │ │ +ONEARGCHECK │ │ │ │ + SIMPLIFYA │ │ │ │ +SPECREPCHECK │ │ │ │ + $FEATUREP │ │ │ │ +$INTEGER │ │ │ │ +KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ - $TAYTORAT │ │ │ │ + SIMPLIFYA │ │ │ │ + SIMPLIFYA │ │ │ │ +$CEILING │ │ │ │ + $FEATUREP │ │ │ │ + $FEATUREP │ │ │ │ +APPLY-REFLECTION-SIMP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ +SIMP-TRUNCATE │ │ │ │ +ONEARGCHECK │ │ │ │ + SIMPLIFYA │ │ │ │ +SPECREPCHECK │ │ │ │ + $FEATUREP │ │ │ │ +$INTEGER │ │ │ │ KEYWORDTEST │ │ │ │ ,FUNCTION │ │ │ │ -COND265 │ │ │ │ -$RATDISREP │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ +,FUNCTION │ │ │ │ + SIMPLIFYA │ │ │ │ +$CEILING │ │ │ │ +,FUNCTION │ │ │ │ + SIMPLIFYA │ │ │ │ +APPLY-REFLECTION-SIMP │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nummod.lisp │ │ │ │ +$DOUBLE_FACTORIAL │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +DOUBLE-FACTORIAL │ │ │ │ +GAMMA-LANCZOS │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +BFLOAT-DOUBLE-FACTORIAL │ │ │ │ + BIGFLOAT1 │ │ │ │ +BIGFLOATONE │ │ │ │ + BIGFLOAT2 │ │ │ │ + BIGFLOAT1 │ │ │ │ + BIGFLOAT1 │ │ │ │ + BIGFLOAT4 │ │ │ │ + BIGFLOAT2 │ │ │ │ + BIGFLOAT2 │ │ │ │ + $RATPRINT │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + $RATPRINT │ │ │ │ + BIGFLOAT2 │ │ │ │ + BIGFLOAT1 │ │ │ │ +SIMPLIFY │ │ │ │ + BIGFLOAT4 │ │ │ │ + BIGFLOAT2 │ │ │ │ + BIGFLOAT2 │ │ │ │ +SIMPLIFY │ │ │ │ + BIGFLOAT1 │ │ │ │ + BIGFLOAT2 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +UNUSED-10 │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%SIMPFLAG │ │ │ │ +,DECLARE │ │ │ │ +,IGNORE- │ │ │ │ +SIMP-%DOUBLE_FACTORIAL │ │ │ │ +ARG-COUNT-CHECK │ │ │ │ + SIMPCHECK │ │ │ │ +%%SIMPFLAG │ │ │ │ +%DOUBLE_FACTORIAL │ │ │ │ +$FACTLIM │ │ │ │ +$FACTLIM │ │ │ │ +SIMPLIFY │ │ │ │ + %TRUNCATE │ │ │ │ +SIMP-DOMAIN-ERROR │ │ │ │ +INTLDGETTEXT │ │ │ │ +5double_factorial: double_factorial(~:M) is undefined. │ │ │ │ +,INTEGERP │ │ │ │ +COMPLEX-FLOAT-NUMERICAL-EVAL-P │ │ │ │ +,INTEGERP │ │ │ │ +,INTEGERP │ │ │ │ +COMPLEXIFY │ │ │ │ +DOUBLE-FACTORIAL │ │ │ │ +,COMPLEX │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ +!COMPLEX-BIGFLOAT-NUMERICAL-EVAL-P │ │ │ │ +BFLOAT-DOUBLE-FACTORIAL │ │ │ │ + $REALPART │ │ │ │ + $IMAGPART │ │ │ │ +$FACTORIAL_EXPAND │ │ │ │ +,INTEGERP │ │ │ │ +SIMPLIFY │ │ │ │ +SIMPLIFY │ │ │ │ +MFACTORIAL │ │ │ │ +SIMPLIFY │ │ │ │ +%DOUBLE_FACTORIAL │ │ │ │ +,TRUNCATE │ │ │ │ +SIMPLIFY │ │ │ │ +$POCHHAMMER │ │ │ │ +SIMPLIFY │ │ │ │ +%DOUBLE_FACTORIAL │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/gamma.lisp │ │ │ │ +Implementation for $RREDUCE │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +,DECLARE │ │ │ │ +,SPECIAL │ │ │ │ + RL-REDUCE │ │ │ │ +REQUIRE-LIST │ │ │ │ +,FUNCTION │ │ │ │ +MFUNCALL │ │ │ │ +KEYWORDFROM-END │ │ │ │ +-INITIAL-VALUE │ │ │ │ +INTLDGETTEXT │ │ │ │ +9~a: either a nonempty set or initial value must be given. │ │ │ │ +,FUNCTION │ │ │ │ +MFUNCALL │ │ │ │ +-FROM-END │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ + ,&OPTIONAL │ │ │ │ +Implementation for $RREDUCE │ │ │ │ +RREDUCE-IMPL │ │ │ │ +$RREDUCE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ +$RREDUCE │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE │ │ │ │ +%%PRETTY-FNAME │ │ │ │ + RL-REDUCE │ │ │ │ +$RREDUCE │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ SYSTEML! │ │ │ │ ,DECLARE │ │ │ │ ,IGNORE. │ │ │ │ -$TAYTORAT1302 │ │ │ │ -REST-ARGS1286 │ │ │ │ +$RREDUCE1290 │ │ │ │ +REST-ARGS1283 │ │ │ │ ,LIST*/ │ │ │ │ - $TAYTORAT │ │ │ │ -TAYTORAT-IMPL0 │ │ │ │ -/build/reproducible-path/maxima-5.47.0/src/combin.lisp │ │ │ │ -$TAYTORAT1302 │ │ │ │ +$RREDUCE │ │ │ │ +RREDUCE-IMPL0 │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ +$RREDUCE1290 │ │ │ │ +COMMON-LISPLAMBDA │ │ │ │ +REST-ARG-1282 │ │ │ │ +,DECLARE │ │ │ │ +,OPTIMIZE │ │ │ │ +$RREDUCE │ │ │ │ +NARGS-1281 │ │ │ │ +,LENGTH- │ │ │ │ +,DECLARE │ │ │ │ + ,IGNORABLE. │ │ │ │ +INTLDGETTEXT │ │ │ │ +0~M: expected at most ~M arguments but got ~M: ~M │ │ │ │ +$RREDUCE │ │ │ │ +/DGETTEXT │ │ │ │ +1~M: expected at least ~M arguments but got ~M: ~M │ │ │ │ +$RREDUCE │ │ │ │ +,FUNCTION │ │ │ │ +RREDUCE-IMPL- │ │ │ │ +/build/reproducible-path/maxima-5.47.0/src/nset.lisp │ │ │ │ COMMON-LISPLAMBDA │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ MANIFESTLY-PURE-IMAGINARY-P │ │ │ │ ,DECLARE │ │ │ │ ,SPECIAL │ │ │ │ $INFLAG │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.data {} │ │ │ │ @@ -9064,25 +9064,25 @@ │ │ │ │ │ │ │ │ Disassembly of section .data: │ │ │ │ │ │ │ │ 00683c00 <.data>: │ │ │ │ ... │ │ │ │ subseq ip, r2, r4, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xffcf4d6c │ │ │ │ + @ instruction: 0xfffbbf7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xf7a904c0 │ │ │ │ - @ instruction: 0xf7a90b98 │ │ │ │ + @ instruction: 0xf79e04c0 │ │ │ │ + @ instruction: 0xf79e0b98 │ │ │ │ rsbeq r0, r4, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0xf7a90af8 │ │ │ │ + @ instruction: 0xf79e0af8 │ │ │ │ ... │ │ │ │ svclt 0x00ffe438 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - ldclpl 0, cr3, [r1, #-656]! @ 0xfffffd70 │ │ │ │ + ldrbcs sl, [r8, #405]! @ 0x195 │ │ │ │ ... │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ svcvs 0x00727065 │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ stclcs 12, cr6, [r5, #-392]! @ 0xfffffe78 │ │ │ │ ldmdavs r4!, {r4, r5, r6, r8, sp, lr}^ │ │ │ │ @@ -9113,15 +9113,15 @@ │ │ │ │ ... │ │ │ │ strheq r0, [r0, r0] │ │ │ │ ... │ │ │ │ rsbseq sl, fp, #-2147483592 @ 0x80000038 │ │ │ │ rsbseq sl, fp, #224, 2 @ 0x38 │ │ │ │ ldrdeq r3, [r5, #88]! @ 0x58 │ │ │ │ mvneq r3, r4, lsr #12 │ │ │ │ - cmpmi r3, #10223616 @ 0x9c0000 │ │ │ │ + cmpmi r3, #-1140850686 @ 0xbc000002 │ │ │ │ andeq r0, r0, sl, ror #6 │ │ │ │ svclt 0x00fff2b7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ ... │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ cdpvs 2, 6, cr6, cr9, cr15, {1} │ │ │ │ cmnvs r3, #12320768 @ 0xbc0000 │ │ │ │ @@ -9295,17 +9295,17 @@ │ │ │ │ @ instruction: 0x37342e35 │ │ │ │ strtvs r3, [pc], #-46 @ 68a37c │ │ │ │ cmnvs r9, r5, ror #4 │ │ │ │ cmnvs r7, #440 @ 0x1b8 │ │ │ │ eorsvc r3, r7, ip, ror #4 │ │ │ │ andeq r6, r0, lr, lsr #30 │ │ │ │ ... │ │ │ │ - stmdavs sp, {r0, r4, r6, r8, r9, sl, fp, ip, sp, lr} │ │ │ │ + stmdbvs r4, {r0, r1, r2, r3, r4, r5, r9, ip, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq lr, ip, r9, lsr #16 │ │ │ │ + andeq r1, r4, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ... │ │ │ │ @ instruction: 0xf7e86000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -9333,15 +9333,15 @@ │ │ │ │ stclvs 7, cr6, [r3], #-188 @ 0xffffff44 │ │ │ │ svcvs 0x006f705f │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ... │ │ │ │ @ instruction: 0x01a76f28 │ │ │ │ ... │ │ │ │ rsbeq r0, r6, r8, lsl lr │ │ │ │ - @ instruction: 0x0170b098 │ │ │ │ + cmneq r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andle r0, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -9363,237 +9363,237 @@ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ svclt 0x00ffe858 │ │ │ │ ... │ │ │ │ biceq r0, r0, r8, asr #24 │ │ │ │ biceq r0, r0, r8, lsr #22 │ │ │ │ biceq r0, r0, r8, ror #24 │ │ │ │ - @ instruction: 0xf7974944 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7bbc044 │ │ │ │ - @ instruction: 0xf7bbe2f0 │ │ │ │ - @ instruction: 0xf7bc32f8 │ │ │ │ - @ instruction: 0xf7be86a0 │ │ │ │ - @ instruction: 0xf7bdce88 │ │ │ │ - @ instruction: 0xf7bfb16c │ │ │ │ - @ instruction: 0xf7bd64e8 │ │ │ │ - @ instruction: 0xf7bf7fc4 │ │ │ │ - @ instruction: 0xf7be9f68 │ │ │ │ - @ instruction: 0xf7bc5520 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf797430c │ │ │ │ - @ instruction: 0xf7973694 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf797430c │ │ │ │ - @ instruction: 0xf7973694 │ │ │ │ - @ instruction: 0xf7974944 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7bbbebc │ │ │ │ - @ instruction: 0xf7bbe1d4 │ │ │ │ - @ instruction: 0xf7be173c │ │ │ │ - @ instruction: 0xf7bf9de8 │ │ │ │ - @ instruction: 0xf7be0514 │ │ │ │ - @ instruction: 0xf7bfd6ec │ │ │ │ - @ instruction: 0xf7bdce88 │ │ │ │ - @ instruction: 0xf7bfb16c │ │ │ │ - @ instruction: 0xf7bc0000 │ │ │ │ - @ instruction: 0xf7be6388 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf797430c │ │ │ │ - @ instruction: 0xf7973694 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf7974944 │ │ │ │ - @ instruction: 0xf797430c │ │ │ │ - @ instruction: 0xf7973694 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ + @ instruction: 0xf78c4944 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7b0c044 │ │ │ │ + @ instruction: 0xf7b0e2f0 │ │ │ │ + @ instruction: 0xf7b132f8 │ │ │ │ + @ instruction: 0xf7b386a0 │ │ │ │ + @ instruction: 0xf7b2ce88 │ │ │ │ + @ instruction: 0xf7b4b16c │ │ │ │ + @ instruction: 0xf7b264e8 │ │ │ │ + @ instruction: 0xf7b47fc4 │ │ │ │ + @ instruction: 0xf7b39f68 │ │ │ │ + @ instruction: 0xf7b15520 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78c430c │ │ │ │ + @ instruction: 0xf78c3694 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78c430c │ │ │ │ + @ instruction: 0xf78c3694 │ │ │ │ + @ instruction: 0xf78c4944 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7b0bebc │ │ │ │ + @ instruction: 0xf7b0e1d4 │ │ │ │ + @ instruction: 0xf7b3173c │ │ │ │ + @ instruction: 0xf7b49de8 │ │ │ │ + @ instruction: 0xf7b30514 │ │ │ │ + @ instruction: 0xf7b4d6ec │ │ │ │ + @ instruction: 0xf7b2ce88 │ │ │ │ + @ instruction: 0xf7b4b16c │ │ │ │ + @ instruction: 0xf7b10000 │ │ │ │ + @ instruction: 0xf7b36388 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78c430c │ │ │ │ + @ instruction: 0xf78c3694 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78c4944 │ │ │ │ + @ instruction: 0xf78c430c │ │ │ │ + @ instruction: 0xf78c3694 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ biceq r0, r0, r8, lsl #22 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf797430c │ │ │ │ - @ instruction: 0xf7973694 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf7939df0 │ │ │ │ - @ instruction: 0xf799a650 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7bc0004 │ │ │ │ - @ instruction: 0xf7bbdd88 │ │ │ │ - @ instruction: 0xf7bbcdc8 │ │ │ │ - @ instruction: 0xf7bdba30 │ │ │ │ - @ instruction: 0xf7bdad2c │ │ │ │ - @ instruction: 0xf7bbc044 │ │ │ │ - @ instruction: 0xf7bbbd6c │ │ │ │ - @ instruction: 0xf7bd9c3c │ │ │ │ - @ instruction: 0xf7bbbebc │ │ │ │ - @ instruction: 0xf7bd9e88 │ │ │ │ - @ instruction: 0xf7bbbcbc │ │ │ │ - @ instruction: 0xf7bbbe0c │ │ │ │ - @ instruction: 0xf7be50cc │ │ │ │ - @ instruction: 0xf7bbc108 │ │ │ │ - @ instruction: 0xf7bbdbfc │ │ │ │ - @ instruction: 0xf7be3bd0 │ │ │ │ - @ instruction: 0xf7be173c │ │ │ │ - @ instruction: 0xf7be0514 │ │ │ │ - @ instruction: 0xf7bbdcec │ │ │ │ - @ instruction: 0xf7bd64e8 │ │ │ │ - @ instruction: 0xf7bd6a50 │ │ │ │ - @ instruction: 0xf7bce448 │ │ │ │ - @ instruction: 0xf7bc0000 │ │ │ │ - @ instruction: 0xf7bdce88 │ │ │ │ - @ instruction: 0xf7be638c │ │ │ │ - @ instruction: 0xf7bbf954 │ │ │ │ - @ instruction: 0xf7bbed10 │ │ │ │ - @ instruction: 0xf7bfa550 │ │ │ │ - @ instruction: 0xf7bfa164 │ │ │ │ - @ instruction: 0xf7bbe2f0 │ │ │ │ - @ instruction: 0xf7bbe0e4 │ │ │ │ - @ instruction: 0xf7bf90bc │ │ │ │ - @ instruction: 0xf7bbe1d4 │ │ │ │ - @ instruction: 0xf7bf961c │ │ │ │ - @ instruction: 0xf7bbe064 │ │ │ │ - @ instruction: 0xf7bbe154 │ │ │ │ - @ instruction: 0xf7bfe884 │ │ │ │ - @ instruction: 0xf7bbe37c │ │ │ │ - @ instruction: 0xf7bbf838 │ │ │ │ - @ instruction: 0xf7bfe420 │ │ │ │ - @ instruction: 0xf7bf9de8 │ │ │ │ - @ instruction: 0xf7bfd6ec │ │ │ │ - @ instruction: 0xf7bbf8e4 │ │ │ │ - @ instruction: 0xf7bf7fc4 │ │ │ │ - @ instruction: 0xf7bf8138 │ │ │ │ - @ instruction: 0xf7bf211c │ │ │ │ - @ instruction: 0xf7be6388 │ │ │ │ - @ instruction: 0xf7bfb16c │ │ │ │ - @ instruction: 0xf7bc32f8 │ │ │ │ - @ instruction: 0xf7bc1fa0 │ │ │ │ - @ instruction: 0xf7bc257c │ │ │ │ - @ instruction: 0xf7bc2960 │ │ │ │ - @ instruction: 0xf7bc1cfc │ │ │ │ - @ instruction: 0xf7bc23dc │ │ │ │ - @ instruction: 0xf7bc80f8 │ │ │ │ - @ instruction: 0xf7bc3d6c │ │ │ │ - @ instruction: 0xf7bc6a60 │ │ │ │ - @ instruction: 0xf7bc7acc │ │ │ │ - @ instruction: 0xf7bc3cb8 │ │ │ │ - @ instruction: 0xf7bc6368 │ │ │ │ - @ instruction: 0xf7bc7134 │ │ │ │ - @ instruction: 0xf7bc5520 │ │ │ │ - @ instruction: 0xf7bc60f4 │ │ │ │ - @ instruction: 0xf7bc44b0 │ │ │ │ - @ instruction: 0xf7be7fa0 │ │ │ │ - @ instruction: 0xf7be93d0 │ │ │ │ - @ instruction: 0xf7bebe88 │ │ │ │ - @ instruction: 0xf7be8e94 │ │ │ │ - @ instruction: 0xf7beae74 │ │ │ │ - @ instruction: 0xf7be7ce0 │ │ │ │ - @ instruction: 0xf7beba48 │ │ │ │ - @ instruction: 0xf7be8e04 │ │ │ │ - @ instruction: 0xf7bea984 │ │ │ │ - @ instruction: 0xf7be86a0 │ │ │ │ - @ instruction: 0xf7be7864 │ │ │ │ - @ instruction: 0xf7be767c │ │ │ │ - @ instruction: 0xf7be7b80 │ │ │ │ - @ instruction: 0xf7beb364 │ │ │ │ - @ instruction: 0xf7be9f68 │ │ │ │ - @ instruction: 0xf7bea7a8 │ │ │ │ - @ instruction: 0xf7bbbebc │ │ │ │ - @ instruction: 0xf7bbe1d4 │ │ │ │ - @ instruction: 0xf7bdce88 │ │ │ │ - @ instruction: 0xf7bfb16c │ │ │ │ - @ instruction: 0xf7bc44b0 │ │ │ │ - @ instruction: 0xf7be93d0 │ │ │ │ - @ instruction: 0xf7be6388 │ │ │ │ - @ instruction: 0xf7bc0000 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78c430c │ │ │ │ + @ instruction: 0xf78c3694 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf7889df0 │ │ │ │ + @ instruction: 0xf78ea650 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7b10004 │ │ │ │ + @ instruction: 0xf7b0dd88 │ │ │ │ + @ instruction: 0xf7b0cdc8 │ │ │ │ + @ instruction: 0xf7b2ba30 │ │ │ │ + @ instruction: 0xf7b2ad2c │ │ │ │ + @ instruction: 0xf7b0c044 │ │ │ │ + @ instruction: 0xf7b0bd6c │ │ │ │ + @ instruction: 0xf7b29c3c │ │ │ │ + @ instruction: 0xf7b0bebc │ │ │ │ + @ instruction: 0xf7b29e88 │ │ │ │ + @ instruction: 0xf7b0bcbc │ │ │ │ + @ instruction: 0xf7b0be0c │ │ │ │ + @ instruction: 0xf7b350cc │ │ │ │ + @ instruction: 0xf7b0c108 │ │ │ │ + @ instruction: 0xf7b0dbfc │ │ │ │ + @ instruction: 0xf7b33bd0 │ │ │ │ + @ instruction: 0xf7b3173c │ │ │ │ + @ instruction: 0xf7b30514 │ │ │ │ + @ instruction: 0xf7b0dcec │ │ │ │ + @ instruction: 0xf7b264e8 │ │ │ │ + @ instruction: 0xf7b26a50 │ │ │ │ + @ instruction: 0xf7b1e448 │ │ │ │ + @ instruction: 0xf7b10000 │ │ │ │ + @ instruction: 0xf7b2ce88 │ │ │ │ + @ instruction: 0xf7b3638c │ │ │ │ + @ instruction: 0xf7b0f954 │ │ │ │ + @ instruction: 0xf7b0ed10 │ │ │ │ + @ instruction: 0xf7b4a550 │ │ │ │ + @ instruction: 0xf7b4a164 │ │ │ │ + @ instruction: 0xf7b0e2f0 │ │ │ │ + @ instruction: 0xf7b0e0e4 │ │ │ │ + @ instruction: 0xf7b490bc │ │ │ │ + @ instruction: 0xf7b0e1d4 │ │ │ │ + @ instruction: 0xf7b4961c │ │ │ │ + @ instruction: 0xf7b0e064 │ │ │ │ + @ instruction: 0xf7b0e154 │ │ │ │ + @ instruction: 0xf7b4e884 │ │ │ │ + @ instruction: 0xf7b0e37c │ │ │ │ + @ instruction: 0xf7b0f838 │ │ │ │ + @ instruction: 0xf7b4e420 │ │ │ │ + @ instruction: 0xf7b49de8 │ │ │ │ + @ instruction: 0xf7b4d6ec │ │ │ │ + @ instruction: 0xf7b0f8e4 │ │ │ │ + @ instruction: 0xf7b47fc4 │ │ │ │ + @ instruction: 0xf7b48138 │ │ │ │ + @ instruction: 0xf7b4211c │ │ │ │ + @ instruction: 0xf7b36388 │ │ │ │ + @ instruction: 0xf7b4b16c │ │ │ │ + @ instruction: 0xf7b132f8 │ │ │ │ + @ instruction: 0xf7b11fa0 │ │ │ │ + @ instruction: 0xf7b1257c │ │ │ │ + @ instruction: 0xf7b12960 │ │ │ │ + @ instruction: 0xf7b11cfc │ │ │ │ + @ instruction: 0xf7b123dc │ │ │ │ + @ instruction: 0xf7b180f8 │ │ │ │ + @ instruction: 0xf7b13d6c │ │ │ │ + @ instruction: 0xf7b16a60 │ │ │ │ + @ instruction: 0xf7b17acc │ │ │ │ + @ instruction: 0xf7b13cb8 │ │ │ │ + @ instruction: 0xf7b16368 │ │ │ │ + @ instruction: 0xf7b17134 │ │ │ │ + @ instruction: 0xf7b15520 │ │ │ │ + @ instruction: 0xf7b160f4 │ │ │ │ + @ instruction: 0xf7b144b0 │ │ │ │ + @ instruction: 0xf7b37fa0 │ │ │ │ + @ instruction: 0xf7b393d0 │ │ │ │ + @ instruction: 0xf7b3be88 │ │ │ │ + @ instruction: 0xf7b38e94 │ │ │ │ + @ instruction: 0xf7b3ae74 │ │ │ │ + @ instruction: 0xf7b37ce0 │ │ │ │ + @ instruction: 0xf7b3ba48 │ │ │ │ + @ instruction: 0xf7b38e04 │ │ │ │ + @ instruction: 0xf7b3a984 │ │ │ │ + @ instruction: 0xf7b386a0 │ │ │ │ + @ instruction: 0xf7b37864 │ │ │ │ + @ instruction: 0xf7b3767c │ │ │ │ + @ instruction: 0xf7b37b80 │ │ │ │ + @ instruction: 0xf7b3b364 │ │ │ │ + @ instruction: 0xf7b39f68 │ │ │ │ + @ instruction: 0xf7b3a7a8 │ │ │ │ + @ instruction: 0xf7b0bebc │ │ │ │ + @ instruction: 0xf7b0e1d4 │ │ │ │ + @ instruction: 0xf7b2ce88 │ │ │ │ + @ instruction: 0xf7b4b16c │ │ │ │ + @ instruction: 0xf7b144b0 │ │ │ │ + @ instruction: 0xf7b393d0 │ │ │ │ + @ instruction: 0xf7b36388 │ │ │ │ + @ instruction: 0xf7b10000 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ biceq r1, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ biceq r1, r0, r8 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - ... │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf797430c │ │ │ │ - @ instruction: 0xf7973694 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf799b010 │ │ │ │ - @ instruction: 0xf7935750 │ │ │ │ - @ instruction: 0xf7935048 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + ... │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78c430c │ │ │ │ + @ instruction: 0xf78c3694 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf78eb010 │ │ │ │ + @ instruction: 0xf7885750 │ │ │ │ + @ instruction: 0xf7885048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdpmi 14, 1, cr9, cr2, cr1, {3} │ │ │ │ ldrvs r5, [ip, #1837]! @ 0x72d │ │ │ │ bmi 19c676c <__bss_end__@@Base+0xb699b0> │ │ │ │ cmnvc lr, fp, ror #16 │ │ │ │ ldrvc pc, [r5, #1609] @ 0x649 │ │ │ │ ldrbcc sl, [r1, -fp, lsl #1] │ │ │ │ @@ -11489,16 +11489,16 @@ │ │ │ │ ldrdeq r2, [r0, r0]! │ │ │ │ roreq r0, r8, #3 │ │ │ │ lsleq r1, r0, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsreq r1, r8 @ │ │ │ │ roreq r0, r0, r6 │ │ │ │ ... │ │ │ │ - blvc 24b65d8 <__bss_end__@@Base+0x165981c> │ │ │ │ - strgt r6, [fp], #916 @ 0x394 │ │ │ │ + ldclhi 15, cr13, [sp], {217} @ 0xd9 │ │ │ │ + @ instruction: 0x3326cafd │ │ │ │ smlaleq ip, r5, r0, r1 │ │ │ │ cmneq r0, ip, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ svclt 0x00fff170 │ │ │ │ adceq r1, lr, r4, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -18150,18 +18150,18 @@ │ │ │ │ tsteq fp, r0, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strbeq pc, [r9], #752 @ 0x2f0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012028e8 │ │ │ │ + @ instruction: 0x01202908 │ │ │ │ strbeq r9, [r3], #2752 @ 0xac0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012028e8 │ │ │ │ + @ instruction: 0x01202908 │ │ │ │ strbeq pc, [r9], #544 @ 0x220 @ │ │ │ │ @ instruction: 0x01b3e5f0 │ │ │ │ strbeq sp, [r3], #80 @ 0x50 │ │ │ │ strbeq r9, [r3], #2752 @ 0xac0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strbeq sp, [r3], #152 @ 0x98 │ │ │ │ strbeq sp, [r3], #176 @ 0xb0 │ │ │ │ @@ -18231,34 +18231,34 @@ │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq ip, r8, ror #19 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq r4, r8, ror #11 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, asr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq lr, r8, ror #27 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, lsr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq ip, r8, lsl sl │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq ip, r8, lsl #20 │ │ │ │ @@ -18269,34 +18269,34 @@ │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq ip, r8, ror #19 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq lr, r8, ror #27 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, asr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq r4, r8, ror #11 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, lsr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq r9, r8, asr #17 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ ldrheq lr, [r9, #-136]! @ 0xffffff78 │ │ │ │ @@ -18307,34 +18307,34 @@ │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0x0179e898 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq r4, r8, ror #11 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, asr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq lr, r8, lsr lr │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, lsr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq r9, r8, asr #17 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ ldrheq lr, [r9, #-136]! @ 0xffffff78 │ │ │ │ @@ -18345,91 +18345,91 @@ │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0x0179e898 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq lr, r8, lsr lr │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, asr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq r4, r8, ror #11 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, lsr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, lsl sp @ │ │ │ │ + cmneq pc, r8, ror #27 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, lsl #26 │ │ │ │ + ldrdeq r9, [pc, #-216] @ 8dedac │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - strdeq r9, [pc, #-200] @ 8dedc8 │ │ │ │ + cmneq pc, r8, asr #27 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq r4, r8, ror #11 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, asr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq lr, r8, lsl #29 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ cmneq r3, r8, lsr #5 │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, lsl sp @ │ │ │ │ + cmneq pc, r8, ror #27 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, lsl #26 │ │ │ │ + ldrdeq r9, [pc, #-216] @ 8dee38 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - strdeq r9, [pc, #-200] @ 8dee54 │ │ │ │ + cmneq pc, r8, asr #27 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ cmneq lr, r8, lsl #29 │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ strdeq r0, [r3, #-216]! @ 0xffffff28 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ cmneq r3, r8, lsl lr │ │ │ │ cmneq r3, r8, lsr lr │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ cmneq r3, r8, asr lr │ │ │ │ cmneq r3, r8, ror lr │ │ │ │ - cmneq pc, r8, ror r4 @ │ │ │ │ + cmneq pc, r8, asr #10 │ │ │ │ @ instruction: 0x01630e98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01b43708 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1bf88 │ │ │ │ @@ -18500,25 +18500,25 @@ │ │ │ │ @ instruction: 0x01b43578 │ │ │ │ cmneq r7, r8, lsl r7 │ │ │ │ ldreq r2, [r9, #-2720] @ 0xfffff560 │ │ │ │ strbeq r9, [fp], #3512 @ 0xdb8 │ │ │ │ teqpeq sl, r0, ror #31 @ p-variant is OBSOLETE │ │ │ │ smlatteq r1, r0, lr, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afcb78 │ │ │ │ + @ instruction: 0x01afcc18 │ │ │ │ roreq lr, r8, #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strbeq r9, [fp], #2952 @ 0xb88 │ │ │ │ strbeq r9, [fp], #2904 @ 0xb58 │ │ │ │ lsreq ip, r0, #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01b43118 │ │ │ │ cmneq r7, r8, lsl pc │ │ │ │ - subseq sl, r7, #112, 28 @ 0x700 │ │ │ │ + subseq ip, r7, #16, 2 │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ smlawbeq r1, r0, ip, r2 │ │ │ │ @ instruction: 0x01b31878 │ │ │ │ cmneq r5, r8, ror r9 │ │ │ │ streq sl, [r3, #-3776] @ 0xfffff140 │ │ │ │ tsteq fp, r0, lsr fp │ │ │ │ smlawbeq r1, r0, ip, r2 │ │ │ │ @@ -20828,15 +20828,29 @@ │ │ │ │ ldclmi 3, cr4, [pc, #-304] @ adf200 │ │ │ │ cmpmi r3, r5, asr #6 │ │ │ │ svccs 0x00534547 │ │ │ │ ldmdbvs r8!, {r0, r2, r3, r5, r6, r8, sp, lr}^ │ │ │ │ stcvs 1, cr6, [lr, #-436]! @ 0xfffffe4c │ │ │ │ cmnvs sp, pc, rrx │ │ │ │ rsbeq r6, pc, lr, lsr #26 │ │ │ │ - eorcs r2, r0, r8, lsr r0 │ │ │ │ + cdpcs 2, 7, cr7, cr4, cr15, {3} │ │ │ │ + eorcc r6, lr, r3, ror pc │ │ │ │ + strvs r3, [sl], -lr, lsr #2 │ │ │ │ + eorscc r3, r1, r7, lsr r6 │ │ │ │ + ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ + teqcc r6, r6, ror #14 │ │ │ │ + eorscc r3, r0, r2, lsr r0 │ │ │ │ + stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ + eorscc r2, r0, r0, ror r0 │ │ │ │ + eorscc r3, r0, r0, lsr r0 │ │ │ │ + eorcc r3, r0, r0, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + teqcc r3, #32, 2 │ │ │ │ + teqcc r8, r7, lsr r3 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20847,55 +20861,55 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ svcvs 0x00636269 │ │ │ │ rsbvc r5, r5, #436 @ 0x1b4 │ │ │ │ svcvs 0x00732e72 │ │ │ │ @ instruction: 0x312e322e │ │ │ │ ldrtcc r6, [r7], -sl, lsl #12 │ │ │ │ - eorscc r3, r0, r3, ror #4 │ │ │ │ + eorscc r3, r0, r1, lsr r2 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - rsbcc r6, r6, r6, lsr r4 │ │ │ │ + rsbcc r3, r6, r6, lsr r2 │ │ │ │ stccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r2, lsr r0 │ │ │ │ - bcc 16eb434 <__bss_end__@@Base+0x88e678> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r0, r5, lsr r3 │ │ │ │ - eorscs r3, r8, r6, lsr r7 │ │ │ │ + bcc 18eb46c <__bss_end__@@Base+0xa8e6b0> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + teqcc r7, #-872415232 @ 0xcc000000 │ │ │ │ + eorcs r3, r0, r8, lsr r1 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf3bc │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf214 │ │ │ │ + strvc r2, [pc, #-32]! @ adf3f4 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf24c │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - @ instruction: 0x66643637 │ │ │ │ + @ instruction: 0x66323637 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrvs r3, [r6, #-1894]! @ 0xfffff89a │ │ │ │ + teqcc r6, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ stccs 2, cr7, [sp, #-128]! @ 0xffffff80 │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ rsbcc r3, r6, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - teqcc r5, #32, 4 │ │ │ │ - @ instruction: 0x37363030 │ │ │ │ - eorcs r2, r0, r8, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + teqcc r3, #32, 2 │ │ │ │ + teqcc r8, r7, lsr r3 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20906,55 +20920,55 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ svcvs 0x00636269 │ │ │ │ rsbvc r5, r5, #436 @ 0x1b4 │ │ │ │ svcvs 0x00732e72 │ │ │ │ @ instruction: 0x312e322e │ │ │ │ ldrtcc r6, [r7], -sl, lsl #12 │ │ │ │ - eorscc r3, r0, r5, rrx │ │ │ │ + eorscc r3, r0, r3, lsr r0 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r6, r1, r6, lsr r5 │ │ │ │ + eorscc r3, r1, r6, lsr r3 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, r7, ror sp │ │ │ │ teqcc r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - bcc 16eb520 <__bss_end__@@Base+0x88e764> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r0, r5, lsr r3 │ │ │ │ - eorscs r3, r8, r6, lsr r7 │ │ │ │ + bcc 18eb558 <__bss_end__@@Base+0xa8e79c> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + teqcc r7, #-872415232 @ 0xcc000000 │ │ │ │ + eorcs r3, r0, r8, lsr r1 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf4a8 │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf300 │ │ │ │ + strvc r2, [pc, #-32]! @ adf4e0 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf338 │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ svcpl 0x006d6f63 │ │ │ │ cdpcs 2, 7, cr7, cr2, cr5, {3} │ │ │ │ eorcc r6, lr, #460 @ 0x1cc │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - rsbcc r3, r6, r7, lsr r6 │ │ │ │ + eorscc r3, r4, r7, lsr r6 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - teqcc r7, r6, ror #14 │ │ │ │ + ldrtcc r3, [r6], -r6, ror #14 │ │ │ │ eorscc r3, r0, r1, rrx │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - teqcc r5, #32, 4 │ │ │ │ - ldmdbcc r6!, {r4, r5, ip, sp} │ │ │ │ - eorcs r2, r0, r4, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + teqcc r3, #32, 2 │ │ │ │ + @ instruction: 0x37333637 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -20965,25 +20979,25 @@ │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ strbcc r6, [fp, #-617]! @ 0xfffffd97 │ │ │ │ rsbsvc r7, r9, r3, ror #4 │ │ │ │ @ instruction: 0x732e6f74 │ │ │ │ cdpcs 14, 3, cr2, cr3, cr15, {3} │ │ │ │ @ instruction: 0x37660a31 │ │ │ │ - rsbcc r3, r1, r7, lsr r1 │ │ │ │ + rsbcc r3, r1, r6, lsr r6 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - @ instruction: 0x66323737 │ │ │ │ + @ instruction: 0x66373637 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, sp, lsr #26 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r6, r0, r2, lsr r1 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - eorscc r3, r3, r2, lsr r5 │ │ │ │ - ldrtcc r3, [r9], #-1584 @ 0xfffff9d0 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + @ instruction: 0x37333331 │ │ │ │ + eorscs r3, r7, r6, lsr r3 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -20994,86 +21008,86 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ teqvs r5, #100352 @ 0x18800 │ │ │ │ ldrbtvc r7, [r0], #-2418 @ 0xfffff68e │ │ │ │ svcvs 0x00732e6f │ │ │ │ @ instruction: 0x312e332e │ │ │ │ - ldrcc r6, [r7, -sl, lsl #12]! │ │ │ │ - eorscc r6, r0, r2, lsr r6 │ │ │ │ + ldrtcc r6, [r7], -sl, lsl #12 │ │ │ │ + eorscc r6, r0, r7, lsr r6 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r0, r7, lsr r3 │ │ │ │ + eorscc r3, r0, r6, lsr r8 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ eorscc r3, r0, #48 @ 0x30 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ - bcc 16eb684 <__bss_end__@@Base+0x88e8c8> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r0, r5, lsr r3 │ │ │ │ - eorscs r3, r4, r6, lsr r9 │ │ │ │ + bcc 18eb6bc <__bss_end__@@Base+0xa8e900> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + @ instruction: 0x36373333 │ │ │ │ + eorcs r3, r0, r3, lsr r7 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf60c │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf464 │ │ │ │ + strvc r2, [pc, #-32]! @ adf644 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf49c │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ rsbvc r3, r3, #448790528 @ 0x1ac00000 │ │ │ │ svcvs 0x00747079 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 172af24 <__bss_end__@@Base+0x8ce168> │ │ │ │ - teqcc r7, #26738688 @ 0x1980000 │ │ │ │ + beq 172af5c <__bss_end__@@Base+0x8ce1a0> │ │ │ │ + ldmdacc r6!, {r1, r2, r5, r6, r8, r9, sl, ip, sp} │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - ldrcc r6, [r7, -sp, lsr #12]! │ │ │ │ - eorscc r3, r0, r3, lsr r1 │ │ │ │ + ldrtcc r6, [r7], -sp, lsr #12 │ │ │ │ + eorscc r3, r0, r8, lsr r1 │ │ │ │ @ instruction: 0x77722030 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ eorscc r3, r3, r0, lsr r0 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - ldrcc r2, [r2, #-54]! @ 0xffffffca │ │ │ │ - @ instruction: 0x36303033 │ │ │ │ - eorcs r3, r0, r9, lsr r4 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + teqcc r1, #49 @ 0x31 │ │ │ │ + teqcc r6, #13369344 @ 0xcc0000 │ │ │ │ + eorcs r2, r0, r7, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ stmdbvs ip!, {r1, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ rsbvc r2, r1, #392 @ 0x188 │ │ │ │ stmdbvs ip!, {r0, r2, r3, r5, r6, r8, sl, fp, sp}^ │ │ │ │ ldclcs 5, cr7, [r8, #-440]! @ 0xfffffe48 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ svccs 0x00696261 │ │ │ │ - blvs 2379c70 <__bss_end__@@Base+0x151ceb4> │ │ │ │ + blvs 2379ca8 <__bss_end__@@Base+0x151ceec> │ │ │ │ ldmdbvc r2!, {r0, r2, r4, r5, r8, r9, sp, lr}^ │ │ │ │ mcrcs 4, 3, r7, cr15, cr0, {3} │ │ │ │ @ instruction: 0x332e6f73 │ │ │ │ strvs r3, [sl], -lr, lsr #2 │ │ │ │ - eorscc r3, r4, r7, lsr r7 │ │ │ │ + eorscc r3, r9, r7, lsr r6 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - ldrvs r3, [r7, #-1894]! @ 0xfffff89a │ │ │ │ + teqcc r7, #26738688 @ 0x1980000 │ │ │ │ eorscc r3, r0, r7, lsr r0 │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - teqcc r5, #32, 4 │ │ │ │ - eorscc r3, r7, #48 @ 0x30 │ │ │ │ - eorcs r2, r0, r9, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + teqcc r3, #32, 2 │ │ │ │ + ldrcc r3, [r5, #-1591]! @ 0xfffff9c9 │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21083,25 +21097,25 @@ │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ rsbvc r6, fp, #-1879048186 @ 0x90000006 │ │ │ │ @ instruction: 0x732e3562 │ │ │ │ cdpcs 14, 3, cr2, cr3, cr15, {3} │ │ │ │ @ instruction: 0x37660a33 │ │ │ │ - eorscc r6, r7, r7, lsr r5 │ │ │ │ + eorscc r3, r7, r7, lsr r3 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - cmnvs r6, r7, lsr r7 │ │ │ │ + teqvs r4, r7, lsr r7 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, sp, lsr #26 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r1, ror #14 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - eorscc r3, r3, r2, lsr r5 │ │ │ │ - ldmdbcc r2!, {r4, r5, r8, r9, sl, ip, sp} │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + @ instruction: 0x37333331 │ │ │ │ + eorscs r3, r5, r6, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21112,83 +21126,83 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ rsbsvs r6, r2, #100352 @ 0x18800 │ │ │ │ svcvs 0x00732e35 │ │ │ │ @ instruction: 0x332e332e │ │ │ │ ldrcc r6, [r7, -sl, lsl #12]! │ │ │ │ - eorscc r6, r0, r6, ror #2 │ │ │ │ + eorscc r6, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r0, r8, lsr r0 │ │ │ │ + eorscc r3, r0, r7, lsr r5 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, sp, lsr #26 │ │ │ │ teqvs r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r1, rrx │ │ │ │ - bcc 16eb858 <__bss_end__@@Base+0x88ea9c> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - eorscc r3, r0, r5, lsr r3 │ │ │ │ - eorscs r3, r9, r7, lsr r2 │ │ │ │ + bcc 18eb890 <__bss_end__@@Base+0xa8ead4> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + @ instruction: 0x36373333 │ │ │ │ + eorcs r3, r0, r5, lsr r5 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf7e0 │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf638 │ │ │ │ + strvc r2, [pc, #-32]! @ adf818 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf670 │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 17ab0f4 <__bss_end__@@Base+0x94e338> │ │ │ │ - eorscc r3, r8, r6, ror #14 │ │ │ │ + beq 17ab12c <__bss_end__@@Base+0x94e370> │ │ │ │ + ldrcc r3, [r7, #-1894]! @ 0xfffff89a │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - ldmdacc r7!, {r0, r2, r3, r5, r9, sl, sp, lr} │ │ │ │ - eorscc r3, r0, r0, lsr r2 │ │ │ │ + ldrcc r6, [r7, -sp, lsr #12]! │ │ │ │ + eorscc r3, r0, r5, lsr r2 │ │ │ │ @ instruction: 0x77722030 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ rsbcc r3, r2, r0, lsr r0 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - ldrcc r2, [r2, #-54]! @ 0xffffffca │ │ │ │ - @ instruction: 0x37303033 │ │ │ │ - eorcs r3, r0, r2, lsr r9 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + teqcc r1, #49 @ 0x31 │ │ │ │ + ldrcc r3, [r6, #-1843]! @ 0xfffff8cd │ │ │ │ + eorcs r2, r0, r5, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ stmdbvs ip!, {r1, r4, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ rsbvc r2, r1, #392 @ 0x188 │ │ │ │ stmdbvs ip!, {r0, r2, r3, r5, r6, r8, sl, fp, sp}^ │ │ │ │ ldclcs 5, cr7, [r8, #-440]! @ 0xfffffe48 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ svccs 0x00696261 │ │ │ │ - blvs 2379e40 <__bss_end__@@Base+0x151d084> │ │ │ │ + blvs 2379e78 <__bss_end__@@Base+0x151d0bc> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ @ instruction: 0x332e6f73 │ │ │ │ strvs r3, [sl], -lr, lsr #6 │ │ │ │ - @ instruction: 0x66303837 │ │ │ │ + @ instruction: 0x66353737 │ │ │ │ ldccs 0, cr3, [r0, #-192]! @ 0xffffff40 │ │ │ │ - teqcc r8, r6, ror #14 │ │ │ │ + ldrtcc r3, [r7], -r6, ror #14 │ │ │ │ eorscc r3, r0, r5, rrx │ │ │ │ stmdavc sp!, {r5, r9, ip, sp, lr} │ │ │ │ eorscc r2, r0, r0, ror r0 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorcc r3, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x36323a30 │ │ │ │ - eorscc r3, r5, #32, 4 │ │ │ │ - ldrcc r3, [r1, #-313]! @ 0xfffffec7 │ │ │ │ - eorcs r2, r0, r4, lsr r0 │ │ │ │ + teqcc r0, r8, lsr sl │ │ │ │ + teqcc r3, #32, 2 │ │ │ │ + ldmdbcc r4!, {r0, r1, r2, r4, r5, r8, r9, ip, sp} │ │ │ │ + eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ rsbsvc r7, r3, #197132288 @ 0xbc00000 │ │ │ │ @@ -21197,27 +21211,27 @@ │ │ │ │ cdpvs 12, 6, cr6, cr9, cr13, {1} │ │ │ │ @ instruction: 0x672d7875 │ │ │ │ cmnvs r5, lr, ror #10 │ │ │ │ @ instruction: 0x6c2f6962 │ │ │ │ cmnvc r2, #-1879048186 @ 0x90000006 │ │ │ │ svcvs 0x00732e64 │ │ │ │ @ instruction: 0x312e302e │ │ │ │ - beq 176b1d8 <__bss_end__@@Base+0x90e41c> │ │ │ │ - teqcc r8, r6, ror #14 │ │ │ │ + beq 176b210 <__bss_end__@@Base+0x90e454> │ │ │ │ + ldrtcc r3, [r7], -r6, ror #14 │ │ │ │ eorscc r3, r0, r5, rrx │ │ │ │ - ldmdacc r7!, {r0, r2, r3, r5, r9, sl, sp, lr} │ │ │ │ - eorscc r6, r0, r1, lsr r6 │ │ │ │ + ldrcc r6, [r7, -sp, lsr #12]! │ │ │ │ + eorscc r6, r0, r6, lsr r6 │ │ │ │ ldclcs 0, cr2, [r2, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ ldrvs r3, [r0, #-48]! @ 0xffffffd0 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - ldrcc r2, [r2, #-54]! @ 0xffffffca │ │ │ │ - teqcc r1, r2, lsr r9 │ │ │ │ - eorcs r3, r0, r5, lsr r4 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + teqcc r1, #49 @ 0x31 │ │ │ │ + ldrtcc r3, [r3], #-1843 @ 0xfffff8cd │ │ │ │ + eorcs r2, r0, r9, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ @@ -21227,55 +21241,55 @@ │ │ │ │ ldclcs 5, cr7, [r8, #-440]! @ 0xfffffe48 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ svccs 0x00696261 │ │ │ │ rsbvs r6, r2, #108, 18 @ 0x1b0000 │ │ │ │ @ instruction: 0x732e6473 │ │ │ │ cdpcs 14, 3, cr2, cr0, cr15, {3} │ │ │ │ eorcc r3, lr, #268435459 @ 0x10000003 │ │ │ │ - ldmdacc r7!, {r1, r3, r9, sl, sp, lr} │ │ │ │ - eorscc r6, r0, r1, lsr r6 │ │ │ │ + ldrcc r6, [r7, -sl, lsl #12]! │ │ │ │ + eorscc r6, r0, r6, lsr r6 │ │ │ │ @ instruction: 0x37662d30 │ │ │ │ - eorscc r3, r0, r8, lsr r2 │ │ │ │ + eorscc r3, r0, r7, lsr r7 │ │ │ │ eorvc r3, r0, #48 @ 0x30 │ │ │ │ rsbscs r2, r0, r7, ror sp │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ eorscc r3, r0, r6, rrx │ │ │ │ - bcc 16eba28 <__bss_end__@@Base+0x88ec6c> │ │ │ │ - eorcc r3, r0, #52428800 @ 0x3200000 │ │ │ │ - teqcc r9, r5, lsr r2 │ │ │ │ - eorscs r3, r4, r1, lsr r5 │ │ │ │ + bcc 18eba60 <__bss_end__@@Base+0xa8eca4> │ │ │ │ + @ instruction: 0x31203130 │ │ │ │ + teqcc r7, #-872415232 @ 0xcc000000 │ │ │ │ + eorcs r3, r0, r4, lsr r9 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ - strvc r2, [pc, #-32]! @ adf9b0 │ │ │ │ - stcvs 2, cr7, [pc], #-460 @ adf808 │ │ │ │ + strvc r2, [pc, #-32]! @ adf9e8 │ │ │ │ + stcvs 2, cr7, [pc], #-460 @ adf840 │ │ │ │ @ instruction: 0x612f6269 │ │ │ │ stcvs 13, cr6, [sp], #-456 @ 0xfffffe38 │ │ │ │ ldmdavc r5!, {r0, r3, r5, r6, r9, sl, fp, sp, lr}^ │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cdpcs 3, 6, cr7, cr4, cr2, {3} │ │ │ │ eorcc r6, lr, r3, ror pc │ │ │ │ cdpcs 1, 3, cr3, cr2, cr14, {1} │ │ │ │ @ instruction: 0x37660a32 │ │ │ │ - eorscc r3, r0, r8, lsr r2 │ │ │ │ + eorscc r3, r0, r7, lsr r7 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - ldrcc r3, [r4, #-2103]! @ 0xfffff7c9 │ │ │ │ + ldrcc r3, [r9, #-1847]! @ 0xfffff8c9 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ rsbsvc r2, r8, r2, ror sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldmdbcc r2!, {r1, r4, r5, r8, sl, ip, sp} │ │ │ │ - @ instruction: 0x36373031 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + ldmdacc r3!, {r0, r4, r5, r8, r9, ip, sp} │ │ │ │ + eorscs r3, r3, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21286,25 +21300,25 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cdpvs 4, 6, cr7, cr9, cr2, {3} │ │ │ │ @ instruction: 0x732e6f66 │ │ │ │ cdpcs 14, 3, cr2, cr6, cr15, {3} │ │ │ │ @ instruction: 0x37660a35 │ │ │ │ - eorscc r3, r5, r8, lsr r4 │ │ │ │ + eorscc r3, r5, r7, lsr r9 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - ldrvs r3, [r5, #-2103]! @ 0xfffff7c9 │ │ │ │ + strbvs r3, [r1, #-1847]! @ 0xfffff8c9 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, sp, lsr #26 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r2, lsr r5 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldmdbcc r2!, {r1, r4, r5, r8, sl, ip, sp} │ │ │ │ - @ instruction: 0x36373031 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + ldmdacc r3!, {r0, r4, r5, r8, r9, ip, sp} │ │ │ │ + eorscs r3, r3, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21315,25 +21329,25 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cdpvs 4, 6, cr7, cr9, cr2, {3} │ │ │ │ @ instruction: 0x732e6f66 │ │ │ │ cdpcs 14, 3, cr2, cr6, cr15, {3} │ │ │ │ @ instruction: 0x37660a35 │ │ │ │ - rsbcc r3, r5, r8, lsr r5 │ │ │ │ + rsbcc r6, r5, r7, lsr r1 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - eorscc r3, r6, r7, lsr r8 │ │ │ │ + rsbcc r3, r2, r7, lsr r7 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, r2, ror sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r6, r0, r2, lsr r5 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldmdbcc r2!, {r1, r4, r5, r8, sl, ip, sp} │ │ │ │ - @ instruction: 0x36373031 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + ldmdacc r3!, {r0, r4, r5, r8, r9, ip, sp} │ │ │ │ + eorscs r3, r3, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21344,25 +21358,25 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cdpvs 4, 6, cr7, cr9, cr2, {3} │ │ │ │ @ instruction: 0x732e6f66 │ │ │ │ cdpcs 14, 3, cr2, cr6, cr15, {3} │ │ │ │ @ instruction: 0x37660a35 │ │ │ │ - eorscc r3, r0, r8, lsr r6 │ │ │ │ + eorscc r6, r0, r7, lsr r2 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - teqcc r6, r7, lsr r8 │ │ │ │ + cmncc r2, r7, lsr r7 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r7, sp, r2, ror r7 │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r3, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - ldmdbcc r2!, {r1, r4, r5, r8, sl, ip, sp} │ │ │ │ - @ instruction: 0x36373031 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + ldmdacc r3!, {r0, r4, r5, r8, r9, ip, sp} │ │ │ │ + eorscs r3, r3, r5, lsr r2 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21373,25 +21387,25 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cdpvs 4, 6, cr7, cr9, cr2, {3} │ │ │ │ @ instruction: 0x732e6f66 │ │ │ │ cdpcs 14, 3, cr2, cr6, cr15, {3} │ │ │ │ @ instruction: 0x37660a35 │ │ │ │ - eorscc r3, r0, r8, lsr r7 │ │ │ │ + eorscc r6, r0, r7, lsr r3 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - cmncc r2, #3604480 @ 0x370000 │ │ │ │ + teqcc r0, #3604480 @ 0x370000 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ rsbsvc r2, r8, r2, ror sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r3, r0, r0, lsr r0 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - eorscc r3, r3, r2, lsr r5 │ │ │ │ - teqcc r5, r0, lsr r7 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + @ instruction: 0x37333331 │ │ │ │ + eorscs r3, r8, r5, lsr r6 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21402,27 +21416,27 @@ │ │ │ │ mcrvs 13, 3, r2, cr7, cr8, {3} │ │ │ │ rsbvs r6, r1, #490733568 @ 0x1d400000 │ │ │ │ stmdbvs ip!, {r0, r3, r5, r6, r8, r9, sl, fp, sp}^ │ │ │ │ cmnvc r3, #25690112 @ 0x1880000 │ │ │ │ svcpl 0x00697061 │ │ │ │ strbcc r7, [r2, #-619]! @ 0xfffffd95 │ │ │ │ cdpcs 3, 6, cr7, cr15, cr14, {1} │ │ │ │ - beq 176b50c <__bss_end__@@Base+0x90e750> │ │ │ │ - eorsvs r3, r8, #26738688 @ 0x1980000 │ │ │ │ + beq 176b544 <__bss_end__@@Base+0x90e788> │ │ │ │ + eorscc r3, r8, r6, ror #14 │ │ │ │ eorscc r3, r0, r3, lsr r0 │ │ │ │ ldmdacc r7!, {r0, r2, r3, r5, r9, sl, sp, lr} │ │ │ │ - eorscc r6, r0, r3, ror #12 │ │ │ │ + eorscc r6, r0, r1, lsr r6 │ │ │ │ stccs 0, cr2, [sp, #-192]! @ 0xffffff40 │ │ │ │ eorcc r7, r0, sp, lsr #32 │ │ │ │ teqcc r4, #48 @ 0x30 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ - eorscc r3, sl, #48 @ 0x30 │ │ │ │ - ldrcc r2, [r2, #-54]! @ 0xffffffca │ │ │ │ - @ instruction: 0x37303033 │ │ │ │ - eorcs r3, r0, r5, lsr r1 │ │ │ │ + eorscc r3, sl, r0, lsr r8 │ │ │ │ + teqcc r1, #49 @ 0x31 │ │ │ │ + @ instruction: 0x36353733 │ │ │ │ + eorcs r2, r0, r8, lsr r0 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ cmnvc r5, #32, 30 @ 0x80 │ │ │ │ @@ -21434,25 +21448,25 @@ │ │ │ │ svccs 0x00696261 │ │ │ │ strbvs r6, [r2, -ip, ror #18]! │ │ │ │ rsbvc r7, r1, r3, ror r3 │ │ │ │ rsbvc r5, fp, #420 @ 0x1a4 │ │ │ │ @ instruction: 0x732e3562 │ │ │ │ cdpcs 14, 3, cr2, cr2, cr15, {3} │ │ │ │ @ instruction: 0x37660a32 │ │ │ │ - rsbcc r6, r6, r8, lsr r3 │ │ │ │ + rsbcc r3, r6, r8, lsr r1 │ │ │ │ @ instruction: 0x662d3030 │ │ │ │ - rsbcc r3, r4, r7, lsr r8 │ │ │ │ + eorscc r3, r2, r7, lsr r8 │ │ │ │ eorscs r3, r0, r0, lsr r0 │ │ │ │ eorvc r2, sp, r2, ror sp │ │ │ │ eorscc r3, r0, r0, lsr #32 │ │ │ │ eorscc r6, r0, r4, lsr r6 │ │ │ │ - eorscc r2, r0, r0, lsr r0 │ │ │ │ - eorscs r3, r6, sl, lsr r2 │ │ │ │ - eorscc r3, r3, r2, lsr r5 │ │ │ │ - teqcc r5, r0, lsr r7 │ │ │ │ + ldmdacc r0!, {r4, r5, sp} │ │ │ │ + eorscs r3, r1, sl, lsr r0 │ │ │ │ + @ instruction: 0x37333331 │ │ │ │ + eorscs r3, r8, r5, lsr r6 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ eorcs r2, r0, r0, lsr #32 │ │ │ │ svccs 0x00202020 │ │ │ │ @@ -21680,28 +21694,14 @@ │ │ │ │ ldccs 14, cr2, [r2, #-444]! @ 0xfffffe44 │ │ │ │ ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ svccs 0x00696261 │ │ │ │ strbvs r6, [r2, -ip, ror #18]! │ │ │ │ rsbvc r7, r1, r3, ror r3 │ │ │ │ rsbvc r5, fp, #420 @ 0x1a4 │ │ │ │ @ instruction: 0x732e3562 │ │ │ │ - ldccs 14, cr2, [r2, #-444]! @ 0xfffffe44 │ │ │ │ - ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ - svccs 0x00696261 │ │ │ │ - strbvs r6, [r2, -ip, ror #18]! │ │ │ │ - rsbvc r7, r1, r3, ror r3 │ │ │ │ - rsbvc r5, fp, #420 @ 0x1a4 │ │ │ │ - @ instruction: 0x732e3562 │ │ │ │ - ldccs 14, cr2, [r2, #-444]! @ 0xfffffe44 │ │ │ │ - ldrbvs r6, [r5, #-3687]! @ 0xfffff199 │ │ │ │ - svccs 0x00696261 │ │ │ │ - strbvs r6, [r2, -ip, ror #18]! │ │ │ │ - rsbvc r7, r1, r3, ror r3 │ │ │ │ - rsbvc r5, fp, #420 @ 0x1a4 │ │ │ │ - @ instruction: 0x732e3562 │ │ │ │ eorscc r2, r2, #1776 @ 0x6f0 │ │ │ │ strbvc r6, [lr, #-1837]! @ 0xfffff8d3 │ │ │ │ stmdbvs r2!, {r0, r2, r5, r6, r8, sp, lr}^ │ │ │ │ rsbvs r6, r9, #12032 @ 0x2f00 │ │ │ │ cmnvs r3, r7, ror #6 │ │ │ │ blvs 22ba6a8 <__bss_end__@@Base+0x145d8ec> │ │ │ │ mrccs 2, 1, r6, cr5, cr2, {3} │ │ │ │ @@ -21846,15 +21846,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsleq r1, r0, #9 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ lsleq r7, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01aa8f28 │ │ │ │ lsreq r8, r8, #5 │ │ │ │ - @ instruction: 0xffcf4d6c │ │ │ │ + @ instruction: 0xfffbbf7c │ │ │ │ asreq r1, r8, #10 │ │ │ │ asreq r6, r0, #11 │ │ │ │ roreq r1, r8, #6 │ │ │ │ asreq r7, r8, #28 │ │ │ │ roreq r8, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r4, r0, lsl #22 │ │ │ │ @@ -21944,15 +21944,15 @@ │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0120e6a8 │ │ │ │ lsreq r0, r8 @ │ │ │ │ ... │ │ │ │ - @ instruction: 0xffcf4d54 │ │ │ │ + @ instruction: 0xfffbbf64 │ │ │ │ asreq r5, r8, #12 │ │ │ │ orreq r0, r0, r8 │ │ │ │ ... │ │ │ │ svccc 0x00e80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ asreq r6, r8, #30 │ │ │ │ @ instruction: 0x0120e758 │ │ │ │ @@ -22040,33 +22040,33 @@ │ │ │ │ lsleq r7, r8, #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsreq r2, r0, #18 │ │ │ │ strdeq r1, [r0, r0]! │ │ │ │ lsreq r0, r8, r7 │ │ │ │ roreq r7, r8, #19 │ │ │ │ asreq r6, r0, #31 │ │ │ │ - blvc 2702148 <__bss_end__@@Base+0x18a538c> │ │ │ │ - strgt r6, [r4], #2420 @ 0x974 │ │ │ │ + ldclhi 7, cr13, [sp], {209} @ 0xd1 │ │ │ │ + @ instruction: 0x3329c01d │ │ │ │ adceq r2, lr, r0, asr #9 │ │ │ │ - smlawteq r0, r8, r8, r2 │ │ │ │ + @ instruction: 0x012028e0 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ adceq r2, lr, r0, ror #12 │ │ │ │ umulleq r3, r9, r4, sp │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ asreq ip, r0, r6 │ │ │ │ rsbeq r0, r6, r8, lsr #22 │ │ │ │ ... │ │ │ │ addeq lr, sp, r0, lsl #22 │ │ │ │ rsceq sl, r4, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - smlawteq r0, r8, r8, r2 │ │ │ │ + @ instruction: 0x012028e0 │ │ │ │ addeq sp, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 26fe988 <__bss_end__@@Base+0x18a1bcc> │ │ │ │ - strgt r7, [r4], #348 @ 0x15c │ │ │ │ + @ instruction: 0x8cddd909 │ │ │ │ + @ instruction: 0x3329d835 │ │ │ │ adceq r2, lr, r0, ror #12 │ │ │ │ adceq r2, lr, r0, lsl #16 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ @ instruction: 0x008949b0 │ │ │ │ umulleq r3, r9, r4, sp │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ lsreq ip, r8 @ │ │ │ │ @@ -22074,16 +22074,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, ip, lsl #22 │ │ │ │ rsceq sl, r4, r4, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq sp, r9, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 26fed88 <__bss_end__@@Base+0x18a1fcc> │ │ │ │ - strgt r7, [r4], #3444 @ 0xd74 │ │ │ │ + @ instruction: 0x8cddd991 │ │ │ │ + @ instruction: 0x3329d41d │ │ │ │ adceq r2, lr, r0, lsl #16 │ │ │ │ adceq r2, lr, r0, lsr #19 │ │ │ │ addeq lr, sp, ip, lsl fp │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ umulleq r3, r9, r4, sp │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ lsleq ip, r0 @ │ │ │ │ @@ -22091,16 +22091,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, ip, lsl #22 │ │ │ │ rsceq sl, r4, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01b3e5f0 │ │ │ │ addeq sp, r9, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 26fefc8 <__bss_end__@@Base+0x18a220c> │ │ │ │ - strgt r6, [r4], #2420 @ 0x974 │ │ │ │ + ldclhi 8, cr13, [sp], {73} @ 0x49 │ │ │ │ + @ instruction: 0x3329c01d │ │ │ │ adceq r2, lr, r0, lsr #19 │ │ │ │ strbeq sp, [r3], #104 @ 0x68 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ adceq r2, lr, r0, asr #22 │ │ │ │ umulleq r3, r9, r4, sp │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @@ -22108,16 +22108,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr #22 │ │ │ │ rsceq sl, r4, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r3], #104 @ 0x68 │ │ │ │ addeq sp, r9, r4, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 26ff3a8 <__bss_end__@@Base+0x18a25ec> │ │ │ │ - strgt lr, [r7], #1508 @ 0x5e4 │ │ │ │ + ldclhi 8, cr13, [sp], {217} @ 0xd9 │ │ │ │ + @ instruction: 0x332a4c8d │ │ │ │ adceq r2, lr, r0, asr #22 │ │ │ │ adceq r2, lr, r0, ror #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ strbeq sp, [r3], #176 @ 0xb0 │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ roreq ip, r8, r6 │ │ │ │ @@ -22125,16 +22125,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r4, lsr fp │ │ │ │ rsceq sl, r4, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r3], #176 @ 0xb0 │ │ │ │ addeq sp, r9, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 26ff948 <__bss_end__@@Base+0x18a2b8c> │ │ │ │ - strgt r6, [r4], #2420 @ 0x974 │ │ │ │ + fldmiaxhi sp, {d29-d136} @ Deprecated │ │ │ │ + @ instruction: 0x3329c01d │ │ │ │ adceq r2, lr, r0, ror #25 │ │ │ │ strbeq sp, [r3], #888 @ 0x378 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ adceq r2, lr, r0, lsl #29 │ │ │ │ umulleq r3, r9, r4, sp │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @@ -22142,16 +22142,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r0, asr fp │ │ │ │ rsceq sl, r4, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r3], #888 @ 0x378 │ │ │ │ addeq sp, r9, ip, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 27001e8 <__bss_end__@@Base+0x18a342c> │ │ │ │ - strgt lr, [r7], #1508 @ 0x5e4 │ │ │ │ + ldclhi 13, cr13, [sp], {25} │ │ │ │ + @ instruction: 0x332a4c8d │ │ │ │ adceq r2, lr, r0, lsl #29 │ │ │ │ adceq r3, lr, r0, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ strbeq sp, [r3], #1048 @ 0x418 │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ roreq ip, r8, r6 │ │ │ │ @@ -22159,67 +22159,67 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r0, ror fp │ │ │ │ rsceq sl, r4, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq sp, [r3], #1048 @ 0x418 │ │ │ │ addeq sp, r9, ip, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 2700c88 <__bss_end__@@Base+0x18a3ecc> │ │ │ │ - @ instruction: 0xc6357990 │ │ │ │ + ldclhi 15, cr13, [sp], {217} @ 0xd9 │ │ │ │ + ldrshcc sp, [r8, r9] │ │ │ │ adceq r3, lr, r0, lsr #32 │ │ │ │ adceq r3, lr, r0, asr #3 │ │ │ │ addeq r8, r9, r8, asr #21 │ │ │ │ orreq r0, r0, r0, ror #12 │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ - @ instruction: 0x01aeea50 │ │ │ │ + @ instruction: 0x01aee938 │ │ │ │ umulleq lr, sp, ip, fp │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, lsl #23 │ │ │ │ rsceq sl, r4, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01b18c88 │ │ │ │ umulleq sp, r9, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 2700e28 <__bss_end__@@Base+0x18a406c> │ │ │ │ - @ instruction: 0xc6348770 │ │ │ │ + ldclhi 15, cr13, [sp], {217} @ 0xd9 │ │ │ │ + orrscc r2, r9, r9, lsl lr │ │ │ │ adceq r3, lr, r0, asr #3 │ │ │ │ adceq r3, lr, r0, ror #6 │ │ │ │ addeq r8, r9, r8, asr #21 │ │ │ │ orreq r0, r0, r0, ror #12 │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ - @ instruction: 0x01aeea50 │ │ │ │ + @ instruction: 0x01aee938 │ │ │ │ umulleq lr, sp, ip, fp │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, lsl #23 │ │ │ │ rsceq sl, r4, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x0129d4e8 │ │ │ │ umulleq sp, r9, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 2700fc8 <__bss_end__@@Base+0x18a420c> │ │ │ │ - @ instruction: 0xc63486f0 │ │ │ │ + ldclhi 15, cr13, [sp], {217} @ 0xd9 │ │ │ │ + @ instruction: 0x31992f99 │ │ │ │ adceq r3, lr, r0, ror #6 │ │ │ │ adceq r3, lr, r0, lsl #10 │ │ │ │ addeq r8, r9, r8, asr #21 │ │ │ │ orreq r0, r0, r0, ror #12 │ │ │ │ tsteq r9, r0, ror r1 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ - @ instruction: 0x01aeea50 │ │ │ │ + @ instruction: 0x01aee938 │ │ │ │ umulleq lr, sp, ip, fp │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, lsl #23 │ │ │ │ rsceq sl, r4, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rorseq fp, r0, #25 │ │ │ │ + lslseq fp, r8, ip │ │ │ │ umulleq sp, r9, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 26fd6c8 <__bss_end__@@Base+0x18a090c> │ │ │ │ - @ instruction: 0xc6341b98 │ │ │ │ + ldclhi 1, cr12, [sp], {97} @ 0x61 │ │ │ │ + @ instruction: 0x3199b2f1 │ │ │ │ adceq r3, lr, r0, lsl #10 │ │ │ │ adceq r3, lr, r0, lsr #13 │ │ │ │ adcseq fp, fp, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ adceq r1, lr, r0, lsr #7 │ │ │ │ @@ -22227,16 +22227,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, lsl #23 │ │ │ │ rsceq sl, r4, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01b17f40 │ │ │ │ umulleq sp, r9, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 26fd868 <__bss_end__@@Base+0x18a0aac> │ │ │ │ - @ instruction: 0xc6342798 │ │ │ │ + ldclhi 1, cr12, [sp], {97} @ 0x61 │ │ │ │ + @ instruction: 0x31998ef1 │ │ │ │ adceq r3, lr, r0, lsr #13 │ │ │ │ adceq r3, lr, r0, asr #16 │ │ │ │ adcseq fp, fp, #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ adceq r1, lr, r0, lsr #7 │ │ │ │ @@ -22244,16 +22244,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, lsl #23 │ │ │ │ rsceq sl, r4, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01b17f68 │ │ │ │ umulleq sp, r9, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - blvc 26fe5c8 <__bss_end__@@Base+0x18a180c> │ │ │ │ - strgt r6, [r7], #3008 @ 0xbc0 │ │ │ │ + ldclhi 3, cr12, [sp], {145} @ 0x91 │ │ │ │ + @ instruction: 0x332ac2a9 │ │ │ │ adceq r3, lr, r0, asr #16 │ │ │ │ adceq r3, lr, r0, ror #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strbeq r2, [r4], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -22261,16 +22261,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, lsl #23 │ │ │ │ smlaleq sl, r4, ip, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ umulleq sp, r9, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12ecb70 <__bss_end__@@Base+0x48fdb4> │ │ │ │ - ldrbls sl, [r7, #742] @ 0x2e6 │ │ │ │ + svcls 0x00a80d6f │ │ │ │ + subscs r8, pc, r3, ror ip @ │ │ │ │ adceq r3, lr, r0, ror #19 │ │ │ │ adceq r3, lr, r0, lsl #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ strbeq r8, [r1], #1240 @ 0x4d8 │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ roreq ip, r8, r6 │ │ │ │ @@ -22278,16 +22278,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, lsl #26 │ │ │ │ rsceq sl, r4, ip, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r8, [r1], #1240 @ 0x4d8 │ │ │ │ umulleq sp, r9, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12ec0d0 <__bss_end__@@Base+0x48f314> │ │ │ │ - ldrbls r2, [r4, #3702] @ 0xe76 │ │ │ │ + svcls 0x00a80e7f │ │ │ │ + subscs r0, ip, r3, ror #1 │ │ │ │ adceq r3, lr, r0, lsl #23 │ │ │ │ strbeq r0, [r8], #1920 @ 0x780 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ adceq r3, lr, r0, lsr #26 │ │ │ │ umulleq r3, r9, r4, sp │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @@ -22295,16 +22295,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, ip, asr #26 │ │ │ │ rsceq sl, r4, ip, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r0, [r8], #1920 @ 0x780 │ │ │ │ addeq sp, r9, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12ebd10 <__bss_end__@@Base+0x48ef54> │ │ │ │ - ldrbls r3, [r4, #1630] @ 0x65e │ │ │ │ + svcls 0x00a83107 │ │ │ │ + subscs r1, ip, fp, asr #17 │ │ │ │ adceq r3, lr, r0, lsr #26 │ │ │ │ adceq r3, lr, r0, asr #29 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ @ instruction: 0x008949b0 │ │ │ │ umulleq r3, r9, r4, sp │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ lsreq ip, r8 @ │ │ │ │ @@ -22312,16 +22312,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, asr sp │ │ │ │ rsceq sl, r4, ip, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sp, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12eb390 <__bss_end__@@Base+0x48e5d4> │ │ │ │ - ldrbls r2, [r4, #3702] @ 0xe76 │ │ │ │ + svcls 0x00a8325f │ │ │ │ + subscs r0, ip, r3, ror #1 │ │ │ │ adceq r3, lr, r0, asr #29 │ │ │ │ ldrbeq sp, [r2], #704 @ 0x2c0 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ adceq r4, lr, r0, rrx │ │ │ │ umulleq r3, r9, r4, sp │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @@ -22329,16 +22329,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r8, lsl #27 │ │ │ │ rsceq sl, r4, ip, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq sp, [r2], #704 @ 0x2c0 │ │ │ │ strdeq sp, [r9], ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12e9a30 <__bss_end__@@Base+0x48cc74> │ │ │ │ - ldrbls r2, [r4, #3702] @ 0xe76 │ │ │ │ + svcls 0x00a8389f │ │ │ │ + subscs r0, ip, r3, ror #1 │ │ │ │ adceq r4, lr, r0, rrx │ │ │ │ ldrbeq sp, [r2], #192 @ 0xc0 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ adceq r4, lr, r0, lsl #4 │ │ │ │ umulleq r3, r9, r4, sp │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @@ -22346,16 +22346,16 @@ │ │ │ │ ... │ │ │ │ strdeq lr, [sp], r8 │ │ │ │ rsceq sl, r4, ip, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq sp, [r2], #192 @ 0xc0 │ │ │ │ addeq lr, r9, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12e9a30 <__bss_end__@@Base+0x48cc74> │ │ │ │ - ldrbls r2, [r7, #3266] @ 0xcc2 │ │ │ │ + svcls 0x00a83b37 │ │ │ │ + subscs r0, pc, r7, asr r2 @ │ │ │ │ adceq r4, lr, r0, lsl #4 │ │ │ │ adceq r4, lr, r0, lsr #7 │ │ │ │ smlatteq fp, r8, r8, r3 │ │ │ │ @ instruction: 0x008949b0 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ rsbeq r0, r6, ip, lsr fp │ │ │ │ @@ -22363,16 +22363,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008dedb0 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq lr, r9, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12e9230 <__bss_end__@@Base+0x48c474> │ │ │ │ - ldrbls sl, [r7, #742] @ 0x2e6 │ │ │ │ + svcls 0x00a83daf │ │ │ │ + subscs r8, pc, r3, ror ip @ │ │ │ │ adceq r4, lr, r0, lsr #7 │ │ │ │ adceq r4, lr, r0, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ adceq r1, lr, r4, lsl #12 │ │ │ │ strbeq r1, [pc], #1232 @ ae4560 │ │ │ │ addeq r4, r9, r8, lsr #19 │ │ │ │ roreq ip, r8, r6 │ │ │ │ @@ -22380,16 +22380,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq lr, [sp], r4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [pc], #1232 @ ae46dc │ │ │ │ addeq lr, r9, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12e8ed0 <__bss_end__@@Base+0x48c114> │ │ │ │ - strls pc, [r3, -r2, lsl #7] │ │ │ │ + svcls 0x00a83f6f │ │ │ │ + addcs sp, fp, #1472 @ 0x5c0 │ │ │ │ adceq r4, lr, r0, asr #10 │ │ │ │ adceq r4, lr, r0, ror #13 │ │ │ │ strdeq lr, [sp], r0 │ │ │ │ sbcseq r8, ip, #188, 28 @ 0xbc0 │ │ │ │ roreq r0, r8, r3 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -22397,16 +22397,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq lr, [sp], r4 │ │ │ │ rsceq sl, r4, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [ip], #1768 @ 0x6e8 │ │ │ │ addeq lr, r9, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12e7c50 <__bss_end__@@Base+0x48ae94> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a82267 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r4, lr, r0, ror #13 │ │ │ │ adceq r4, lr, r0, lsl #17 │ │ │ │ addeq lr, sp, r0, asr #31 │ │ │ │ strbeq r2, [ip], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22414,16 +22414,16 @@ │ │ │ │ ... │ │ │ │ addeq lr, sp, r0, asr #31 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [ip], #2392 @ 0x958 │ │ │ │ addeq lr, r9, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12e7310 <__bss_end__@@Base+0x48a554> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a824af │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r4, lr, r0, lsl #17 │ │ │ │ adceq r4, lr, r0, lsr #20 │ │ │ │ ldrdeq lr, [sp], r4 │ │ │ │ strbeq r2, [ip], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ strdeq r3, [r3, r8]! │ │ │ │ @@ -22431,16 +22431,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq lr, [sp], r4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [ip], #280 @ 0x118 │ │ │ │ ldrdeq lr, [r9], ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12e6c70 <__bss_end__@@Base+0x489eb4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a826bf │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r4, lr, r0, lsr #20 │ │ │ │ adceq r4, lr, r0, asr #23 │ │ │ │ strdeq lr, [sp], r8 │ │ │ │ strbeq r2, [ip], #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq lr, [r2, r0]! │ │ │ │ @@ -22448,16 +22448,16 @@ │ │ │ │ ... │ │ │ │ strdeq lr, [sp], r8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r2, [ip], #720 @ 0x2d0 │ │ │ │ strdeq lr, [r9], ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12e6310 <__bss_end__@@Base+0x489554> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a82bff │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r4, lr, r0, asr #23 │ │ │ │ adceq r4, lr, r0, ror #26 │ │ │ │ addeq pc, sp, ip │ │ │ │ strbeq pc, [fp], #3912 @ 0xf48 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq lr, [r2, r0]! │ │ │ │ @@ -22465,16 +22465,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [fp], #3912 @ 0xf48 @ │ │ │ │ addeq lr, r9, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12e56d0 <__bss_end__@@Base+0x488914> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a82f67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r4, lr, r0, ror #26 │ │ │ │ adceq r4, lr, r0, lsl #30 │ │ │ │ addeq pc, sp, r0, lsl r0 @ │ │ │ │ strbeq r9, [fp], #2272 @ 0x8e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22482,16 +22482,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsl r0 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [fp], #2272 @ 0x8e0 │ │ │ │ addeq lr, r9, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1304d90 <__bss_end__@@Base+0x4a7fd4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a851af │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r4, lr, r0, lsl #30 │ │ │ │ adceq r5, lr, r0, lsr #1 │ │ │ │ addeq pc, sp, r4, lsr #32 │ │ │ │ strbeq r9, [fp], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ strdeq r3, [r3, r8]! │ │ │ │ @@ -22499,16 +22499,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsr #32 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [fp], #3080 @ 0xc08 │ │ │ │ umulleq lr, r9, ip, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13046f0 <__bss_end__@@Base+0x4a7934> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a853bf │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, lsr #1 │ │ │ │ adceq r5, lr, r0, asr #4 │ │ │ │ addeq pc, sp, r8, asr #32 │ │ │ │ strbeq r9, [fp], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq lr, [r2, r0]! │ │ │ │ @@ -22516,33 +22516,33 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, asr #32 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [fp], #3712 @ 0xe80 │ │ │ │ @ instruction: 0x0089e1bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13049f0 <__bss_end__@@Base+0x4a7c34> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a85317 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, asr #4 │ │ │ │ adceq r5, lr, r0, ror #7 │ │ │ │ addeq pc, sp, ip, asr r0 @ │ │ │ │ - subseq fp, r7, #248, 2 @ 0x3e │ │ │ │ + subseq ip, r7, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq lr, [r2, r0]! │ │ │ │ addeq pc, sp, ip, asr #32 │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, asr r0 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subseq fp, r7, #248, 2 @ 0x3e │ │ │ │ + subseq ip, r7, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0x0089e1b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1303150 <__bss_end__@@Base+0x4a6394> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a85867 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, ror #7 │ │ │ │ adceq r5, lr, r0, lsl #11 │ │ │ │ addeq pc, sp, r0, rrx │ │ │ │ streq sl, [r3, #-1992] @ 0xfffff838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22550,16 +22550,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, rrx │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r3, #-1992] @ 0xfffff838 │ │ │ │ addeq lr, r9, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13023f0 <__bss_end__@@Base+0x4a5634> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a85da7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, lsl #11 │ │ │ │ adceq r5, lr, r0, lsr #14 │ │ │ │ addeq pc, sp, r4, ror r0 @ │ │ │ │ streq sl, [r3, #-2440] @ 0xfffff678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22567,16 +22567,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, ror r0 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r3, #-2440] @ 0xfffff678 │ │ │ │ addeq lr, r9, r4, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1301a90 <__bss_end__@@Base+0x4a4cd4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a85ee7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, lsr #14 │ │ │ │ adceq r5, lr, r0, asr #17 │ │ │ │ addeq pc, sp, r8, lsl #1 │ │ │ │ streq sl, [r3, #-2888] @ 0xfffff4b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22584,16 +22584,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsl #1 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r3, #-2888] @ 0xfffff4b8 │ │ │ │ addeq lr, r9, r4, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1301530 <__bss_end__@@Base+0x4a4774> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a84027 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, asr #17 │ │ │ │ adceq r5, lr, r0, ror #20 │ │ │ │ umulleq pc, sp, ip, r0 @ │ │ │ │ streq sl, [r3, #-3336] @ 0xfffff2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22601,16 +22601,16 @@ │ │ │ │ ... │ │ │ │ umulleq pc, sp, ip, r0 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r3, #-3336] @ 0xfffff2f8 │ │ │ │ ldrdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1300bd0 <__bss_end__@@Base+0x4a3e14> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a84567 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, ror #20 │ │ │ │ adceq r5, lr, r0, lsl #24 │ │ │ │ strheq pc, [sp], r0 @ │ │ │ │ streq sl, [r3, #-3784] @ 0xfffff138 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22618,16 +22618,16 @@ │ │ │ │ ... │ │ │ │ strheq pc, [sp], r0 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r3, #-3784] @ 0xfffff138 │ │ │ │ addeq lr, r9, r4, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12ffe70 <__bss_end__@@Base+0x4a30b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a846a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, lsl #24 │ │ │ │ adceq r5, lr, r0, lsr #27 │ │ │ │ addeq pc, sp, r4, asr #1 │ │ │ │ streq fp, [r3, #-144] @ 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22635,16 +22635,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, asr #1 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r3, #-144] @ 0xffffff70 │ │ │ │ addeq lr, r9, r4, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12ff510 <__bss_end__@@Base+0x4a2754> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a84be7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, lsr #27 │ │ │ │ adceq r5, lr, r0, asr #30 │ │ │ │ ldrdeq pc, [sp], r8 │ │ │ │ streq fp, [r3, #-704] @ 0xfffffd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22652,16 +22652,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq pc, [sp], r8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r3, #-704] @ 0xfffffd40 │ │ │ │ addeq lr, r9, r4, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12fefb0 <__bss_end__@@Base+0x4a21f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a84d27 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r5, lr, r0, asr #30 │ │ │ │ adceq r6, lr, r0, ror #1 │ │ │ │ addeq pc, sp, ip, ror #1 │ │ │ │ streq fp, [r3, #-1152] @ 0xfffffb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22669,16 +22669,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, ror #1 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r3, #-1152] @ 0xfffffb80 │ │ │ │ umulleq lr, r9, r4, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12fe650 <__bss_end__@@Base+0x4a1894> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a84e67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, ror #1 │ │ │ │ adceq r6, lr, r0, lsl #5 │ │ │ │ addeq pc, sp, r0, lsl #2 │ │ │ │ streq fp, [r3, #-1608] @ 0xfffff9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22686,16 +22686,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsl #2 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r3, #-1608] @ 0xfffff9b8 │ │ │ │ addeq lr, r9, r4, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12fd8f0 <__bss_end__@@Base+0x4a0b34> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a873a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, lsl #5 │ │ │ │ adceq r6, lr, r0, lsr #8 │ │ │ │ addeq pc, sp, r4, lsl r1 @ │ │ │ │ streq fp, [r3, #-2056] @ 0xfffff7f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22703,16 +22703,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsl r1 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r3, #-2056] @ 0xfffff7f8 │ │ │ │ strdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12fcf90 <__bss_end__@@Base+0x4a01d4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a874e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, lsr #8 │ │ │ │ adceq r6, lr, r0, asr #11 │ │ │ │ addeq pc, sp, r8, lsr #2 │ │ │ │ streq fp, [r3, #-2504] @ 0xfffff638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22720,16 +22720,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsr #2 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r3, #-2504] @ 0xfffff638 │ │ │ │ addeq lr, r9, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12fca30 <__bss_end__@@Base+0x49fc74> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a87627 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, asr #11 │ │ │ │ adceq r6, lr, r0, ror #14 │ │ │ │ addeq pc, sp, ip, lsr r1 @ │ │ │ │ streq fp, [r3, #-2952] @ 0xfffff478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22737,16 +22737,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsr r1 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r3, #-2952] @ 0xfffff478 │ │ │ │ addeq lr, r9, r4, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12fc0d0 <__bss_end__@@Base+0x49f314> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a87b67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, ror #14 │ │ │ │ adceq r6, lr, r0, lsl #18 │ │ │ │ addeq pc, sp, r0, asr r1 @ │ │ │ │ streq fp, [r3, #-3408] @ 0xfffff2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22754,16 +22754,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, asr r1 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r3, #-3408] @ 0xfffff2b0 │ │ │ │ addeq lr, r9, r4, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12fb370 <__bss_end__@@Base+0x49e5b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a87ca7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, lsl #18 │ │ │ │ adceq r6, lr, r0, lsr #21 │ │ │ │ addeq pc, sp, r4, ror #2 │ │ │ │ streq fp, [r3, #-3888] @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22771,16 +22771,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, ror #2 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r3, #-3888] @ 0xfffff0d0 │ │ │ │ @ instruction: 0x0089e4b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12faa10 <__bss_end__@@Base+0x49dc54> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a861e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, lsr #21 │ │ │ │ adceq r6, lr, r0, asr #24 │ │ │ │ addeq pc, sp, r8, ror r1 @ │ │ │ │ streq ip, [r3, #-240] @ 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22788,16 +22788,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, ror r1 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r3, #-240] @ 0xffffff10 │ │ │ │ addeq lr, r9, r4, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12f9e10 <__bss_end__@@Base+0x49d054> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8629f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, asr #24 │ │ │ │ adceq r6, lr, r0, ror #27 │ │ │ │ addeq pc, sp, ip, lsl #3 │ │ │ │ streq ip, [r3, #-1448] @ 0xfffffa58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22805,16 +22805,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsl #3 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r3, #-1448] @ 0xfffffa58 │ │ │ │ addeq lr, r9, ip, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12f94b0 <__bss_end__@@Base+0x49c6f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a867df │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, ror #27 │ │ │ │ adceq r6, lr, r0, lsl #31 │ │ │ │ addeq pc, sp, r0, lsr #3 │ │ │ │ streq ip, [r3, #-1912] @ 0xfffff888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22822,16 +22822,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsr #3 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r3, #-1912] @ 0xfffff888 │ │ │ │ addeq lr, r9, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12f94f0 <__bss_end__@@Base+0x49c734> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a86667 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r6, lr, r0, lsl #31 │ │ │ │ adceq r7, lr, r0, lsr #2 │ │ │ │ @ instruction: 0x008df1b4 │ │ │ │ streq ip, [r3, #-2712] @ 0xfffff568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ strdeq r3, [r3, r8]! │ │ │ │ @@ -22839,16 +22839,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008df1b4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r3, #-2712] @ 0xfffff568 │ │ │ │ addeq lr, r9, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12f8e50 <__bss_end__@@Base+0x49c094> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a86877 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, lsr #2 │ │ │ │ adceq r7, lr, r0, asr #5 │ │ │ │ ldrdeq pc, [sp], r8 │ │ │ │ streq ip, [r3, #-3088] @ 0xfffff3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq lr, [r2, r0]! │ │ │ │ @@ -22856,16 +22856,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq pc, [sp], r8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r3, #-3088] @ 0xfffff3f0 │ │ │ │ addeq lr, r9, r4, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 12f7f30 <__bss_end__@@Base+0x49b174> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a86c27 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, asr #5 │ │ │ │ adceq r7, lr, r0, ror #8 │ │ │ │ ldrdeq pc, [sp], ip │ │ │ │ streq r5, [r3, #-2224] @ 0xfffff750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22873,16 +22873,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq pc, [sp], ip │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r5, [r3, #-2224] @ 0xfffff750 │ │ │ │ ldrdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13175d0 <__bss_end__@@Base+0x4ba814> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a89167 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, ror #8 │ │ │ │ adceq r7, lr, r0, lsl #12 │ │ │ │ strdeq pc, [sp], r0 │ │ │ │ streq r5, [r3, #-2672] @ 0xfffff590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22890,16 +22890,16 @@ │ │ │ │ ... │ │ │ │ strdeq pc, [sp], r0 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r5, [r3, #-2672] @ 0xfffff590 │ │ │ │ addeq lr, r9, r4, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1316c90 <__bss_end__@@Base+0x4b9ed4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a893af │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, lsl #12 │ │ │ │ adceq r7, lr, r0, lsr #15 │ │ │ │ addeq pc, sp, r4, lsl #4 │ │ │ │ streq r5, [r3, #-3464] @ 0xfffff278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ strdeq r3, [r3, r8]! │ │ │ │ @@ -22907,16 +22907,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsl #4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r5, [r3, #-3464] @ 0xfffff278 │ │ │ │ addeq lr, r9, ip, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13165f0 <__bss_end__@@Base+0x4b9834> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a895bf │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, lsr #15 │ │ │ │ adceq r7, lr, r0, asr #18 │ │ │ │ addeq pc, sp, r8, lsr #4 │ │ │ │ streq r5, [r3, #-3768] @ 0xfffff148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq lr, [r2, r0]! │ │ │ │ @@ -22924,16 +22924,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsr #4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r5, [r3, #-3768] @ 0xfffff148 │ │ │ │ addeq lr, r9, ip, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13159b0 <__bss_end__@@Base+0x4b8bf4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a89927 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, asr #18 │ │ │ │ adceq r7, lr, r0, ror #21 │ │ │ │ addeq pc, sp, ip, lsr #4 │ │ │ │ streq r6, [r2, #-760] @ 0xfffffd08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22941,16 +22941,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsr #4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r6, [r2, #-760] @ 0xfffffd08 │ │ │ │ umulleq lr, r9, r4, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1315050 <__bss_end__@@Base+0x4b8294> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a89a67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, ror #21 │ │ │ │ adceq r7, lr, r0, lsl #25 │ │ │ │ addeq pc, sp, r0, asr #4 │ │ │ │ streq r6, [r2, #-1208] @ 0xfffffb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22958,16 +22958,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, asr #4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r6, [r2, #-1208] @ 0xfffffb48 │ │ │ │ addeq lr, r9, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13142f0 <__bss_end__@@Base+0x4b7534> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a89fa7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, lsl #25 │ │ │ │ adceq r7, lr, r0, lsr #28 │ │ │ │ addeq pc, sp, r4, asr r2 @ │ │ │ │ streq r6, [r2, #-1792] @ 0xfffff900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22975,16 +22975,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, asr r2 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r6, [r2, #-1792] @ 0xfffff900 │ │ │ │ strdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1313990 <__bss_end__@@Base+0x4b6bd4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a880e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, lsr #28 │ │ │ │ adceq r7, lr, r0, asr #31 │ │ │ │ addeq pc, sp, r8, ror #4 │ │ │ │ streq r6, [r2, #-2248] @ 0xfffff738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -22992,16 +22992,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, ror #4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r6, [r2, #-2248] @ 0xfffff738 │ │ │ │ addeq lr, r9, r4, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1313430 <__bss_end__@@Base+0x4b6674> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a88227 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r7, lr, r0, asr #31 │ │ │ │ adceq r8, lr, r0, ror #2 │ │ │ │ addeq pc, sp, ip, ror r2 @ │ │ │ │ streq r6, [r2, #-2752] @ 0xfffff540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23009,16 +23009,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, ror r2 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r6, [r2, #-2752] @ 0xfffff540 │ │ │ │ addeq lr, r9, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1312ad0 <__bss_end__@@Base+0x4b5d14> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a88767 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r8, lr, r0, ror #2 │ │ │ │ adceq r8, lr, r0, lsl #6 │ │ │ │ umulleq pc, sp, r0, r2 @ │ │ │ │ streq r6, [r2, #-3200] @ 0xfffff380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23026,16 +23026,16 @@ │ │ │ │ ... │ │ │ │ umulleq pc, sp, r0, r2 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r6, [r2, #-3200] @ 0xfffff380 │ │ │ │ addeq lr, r9, r4, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1311d70 <__bss_end__@@Base+0x4b4fb4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a888a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r8, lr, r0, lsl #6 │ │ │ │ adceq r8, lr, r0, lsr #9 │ │ │ │ addeq pc, sp, r4, lsr #5 │ │ │ │ streq r6, [r2, #-3648] @ 0xfffff1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23043,16 +23043,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsr #5 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r6, [r2, #-3648] @ 0xfffff1c0 │ │ │ │ @ instruction: 0x0089e7b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1311410 <__bss_end__@@Base+0x4b4654> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a88de7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r8, lr, r0, lsr #9 │ │ │ │ adceq r8, lr, r0, asr #12 │ │ │ │ @ instruction: 0x008df2b8 │ │ │ │ streq r7, [r2, #-0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23060,16 +23060,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008df2b8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-0] │ │ │ │ addeq lr, r9, r4, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1310eb0 <__bss_end__@@Base+0x4b40f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a88f27 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r8, lr, r0, asr #12 │ │ │ │ adceq r8, lr, r0, ror #15 │ │ │ │ addeq pc, sp, ip, asr #5 │ │ │ │ streq r7, [r2, #-448] @ 0xfffffe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23077,16 +23077,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, asr #5 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-448] @ 0xfffffe40 │ │ │ │ addeq lr, r9, r4, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1310550 <__bss_end__@@Base+0x4b3794> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8b067 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r8, lr, r0, ror #15 │ │ │ │ adceq r8, lr, r0, lsl #19 │ │ │ │ addeq pc, sp, r0, ror #5 │ │ │ │ streq r7, [r2, #-896] @ 0xfffffc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23094,16 +23094,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, ror #5 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-896] @ 0xfffffc80 │ │ │ │ addeq lr, r9, r4, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130f7f0 <__bss_end__@@Base+0x4b2a34> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8b5a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r8, lr, r0, lsl #19 │ │ │ │ adceq r8, lr, r0, lsr #22 │ │ │ │ strdeq pc, [sp], r4 │ │ │ │ streq r7, [r2, #-1344] @ 0xfffffac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23111,16 +23111,16 @@ │ │ │ │ ... │ │ │ │ strdeq pc, [sp], r4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-1344] @ 0xfffffac0 │ │ │ │ addeq lr, r9, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130ee90 <__bss_end__@@Base+0x4b20d4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8b6e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r8, lr, r0, lsr #22 │ │ │ │ adceq r8, lr, r0, asr #25 │ │ │ │ addeq pc, sp, r8, lsl #6 │ │ │ │ streq r7, [r2, #-1792] @ 0xfffff900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23128,16 +23128,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsl #6 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-1792] @ 0xfffff900 │ │ │ │ addeq lr, r9, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130e930 <__bss_end__@@Base+0x4b1b74> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8b827 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r8, lr, r0, asr #25 │ │ │ │ adceq r8, lr, r0, ror #28 │ │ │ │ addeq pc, sp, ip, lsl r3 @ │ │ │ │ streq r7, [r2, #-2240] @ 0xfffff740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23145,16 +23145,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsl r3 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-2240] @ 0xfffff740 │ │ │ │ ldrdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130dfd0 <__bss_end__@@Base+0x4b1214> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8bd67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r8, lr, r0, ror #28 │ │ │ │ adceq r9, lr, r0 │ │ │ │ addeq pc, sp, r0, lsr r3 @ │ │ │ │ streq r7, [r2, #-2696] @ 0xfffff578 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23162,16 +23162,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsr r3 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-2696] @ 0xfffff578 │ │ │ │ addeq lr, r9, r4, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130d270 <__bss_end__@@Base+0x4b04b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8bea7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0 │ │ │ │ adceq r9, lr, r0, lsr #3 │ │ │ │ addeq pc, sp, r4, asr #6 │ │ │ │ streq r7, [r2, #-3184] @ 0xfffff390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23179,16 +23179,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, asr #6 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-3184] @ 0xfffff390 │ │ │ │ addeq lr, r9, r4, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130c910 <__bss_end__@@Base+0x4afb54> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8a3e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0, lsr #3 │ │ │ │ adceq r9, lr, r0, asr #6 │ │ │ │ addeq pc, sp, r8, asr r3 @ │ │ │ │ streq r7, [r2, #-3632] @ 0xfffff1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23196,16 +23196,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, asr r3 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-3632] @ 0xfffff1d0 │ │ │ │ addeq lr, r9, r4, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130c3b0 <__bss_end__@@Base+0x4af5f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8a527 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0, asr #6 │ │ │ │ adceq r9, lr, r0, ror #9 │ │ │ │ addeq pc, sp, ip, ror #6 │ │ │ │ streq r7, [r2, #-4088] @ 0xfffff008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23213,16 +23213,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, ror #6 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r7, [r2, #-4088] @ 0xfffff008 │ │ │ │ umulleq lr, r9, r4, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130ba50 <__bss_end__@@Base+0x4aec94> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8a667 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0, ror #9 │ │ │ │ adceq r9, lr, r0, lsl #13 │ │ │ │ addeq pc, sp, r0, lsl #7 │ │ │ │ streq r8, [r2, #-440] @ 0xfffffe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23230,16 +23230,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsl #7 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r8, [r2, #-440] @ 0xfffffe48 │ │ │ │ addeq lr, r9, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130acf0 <__bss_end__@@Base+0x4adf34> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8aba7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0, lsl #13 │ │ │ │ adceq r9, lr, r0, lsr #16 │ │ │ │ umulleq pc, sp, r4, r3 @ │ │ │ │ streq r8, [r2, #-888] @ 0xfffffc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23247,16 +23247,16 @@ │ │ │ │ ... │ │ │ │ umulleq pc, sp, r4, r3 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r8, [r2, #-888] @ 0xfffffc88 │ │ │ │ strdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 130a390 <__bss_end__@@Base+0x4ad5d4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8ace7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0, lsr #16 │ │ │ │ adceq r9, lr, r0, asr #19 │ │ │ │ addeq pc, sp, r8, lsr #7 │ │ │ │ streq r8, [r2, #-1344] @ 0xfffffac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23264,16 +23264,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsr #7 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r8, [r2, #-1344] @ 0xfffffac0 │ │ │ │ addeq lr, r9, r4, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1309e30 <__bss_end__@@Base+0x4ad074> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8ae27 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0, asr #19 │ │ │ │ adceq r9, lr, r0, ror #22 │ │ │ │ @ instruction: 0x008df3bc │ │ │ │ streq r8, [r2, #-1912] @ 0xfffff888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23281,16 +23281,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008df3bc │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r8, [r2, #-1912] @ 0xfffff888 │ │ │ │ addeq lr, r9, r4, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13294d0 <__bss_end__@@Base+0x4cc714> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8d367 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0, ror #22 │ │ │ │ adceq r9, lr, r0, lsl #26 │ │ │ │ ldrdeq pc, [sp], r0 │ │ │ │ streq r8, [r2, #-2360] @ 0xfffff6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23298,16 +23298,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq pc, [sp], r0 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r8, [r2, #-2360] @ 0xfffff6c8 │ │ │ │ addeq lr, r9, r4, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1328770 <__bss_end__@@Base+0x4cb9b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8d4a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0, lsl #26 │ │ │ │ adceq r9, lr, r0, lsr #29 │ │ │ │ addeq pc, sp, r4, ror #7 │ │ │ │ streq r8, [r2, #-2808] @ 0xfffff508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23315,16 +23315,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, ror #7 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r8, [r2, #-2808] @ 0xfffff508 │ │ │ │ @ instruction: 0x0089eab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1327e10 <__bss_end__@@Base+0x4cb054> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8d9e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r9, lr, r0, lsr #29 │ │ │ │ adceq sl, lr, r0, asr #32 │ │ │ │ strdeq pc, [sp], r8 │ │ │ │ streq r8, [r2, #-3256] @ 0xfffff348 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23332,16 +23332,16 @@ │ │ │ │ ... │ │ │ │ strdeq pc, [sp], r8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r8, [r2, #-3256] @ 0xfffff348 │ │ │ │ addeq lr, r9, r4, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13278b0 <__bss_end__@@Base+0x4caaf4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8db27 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, asr #32 │ │ │ │ adceq sl, lr, r0, ror #3 │ │ │ │ addeq pc, sp, ip, lsl #8 │ │ │ │ streq r8, [r2, #-3704] @ 0xfffff188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23349,16 +23349,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsl #8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r8, [r2, #-3704] @ 0xfffff188 │ │ │ │ addeq lr, r9, r4, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1326f50 <__bss_end__@@Base+0x4ca194> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8dc67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, ror #3 │ │ │ │ adceq sl, lr, r0, lsl #7 │ │ │ │ addeq pc, sp, r0, lsr #8 │ │ │ │ streq r9, [r2, #-56] @ 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23366,16 +23366,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsr #8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r2, #-56] @ 0xffffffc8 │ │ │ │ addeq lr, r9, r4, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13261f0 <__bss_end__@@Base+0x4c9434> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8c1a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, lsl #7 │ │ │ │ adceq sl, lr, r0, lsr #10 │ │ │ │ addeq pc, sp, r4, lsr r4 @ │ │ │ │ streq r9, [r2, #-512] @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23383,16 +23383,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsr r4 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r2, #-512] @ 0xfffffe00 │ │ │ │ addeq lr, r9, r4, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1325890 <__bss_end__@@Base+0x4c8ad4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8c2e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, lsr #10 │ │ │ │ adceq sl, lr, r0, asr #13 │ │ │ │ addeq pc, sp, r8, asr #8 │ │ │ │ streq r9, [r2, #-968] @ 0xfffffc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23400,16 +23400,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, asr #8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r2, #-968] @ 0xfffffc38 │ │ │ │ addeq lr, r9, r4, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1325330 <__bss_end__@@Base+0x4c8574> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8c427 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, asr #13 │ │ │ │ adceq sl, lr, r0, ror #16 │ │ │ │ addeq pc, sp, ip, asr r4 @ │ │ │ │ streq r9, [r2, #-1432] @ 0xfffffa68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23417,16 +23417,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, asr r4 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r2, #-1432] @ 0xfffffa68 │ │ │ │ ldrdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13249d0 <__bss_end__@@Base+0x4c7c14> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8c967 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, ror #16 │ │ │ │ adceq sl, lr, r0, lsl #20 │ │ │ │ addeq pc, sp, r0, ror r4 @ │ │ │ │ streq r9, [r2, #-1880] @ 0xfffff8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23434,16 +23434,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, ror r4 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r2, #-1880] @ 0xfffff8a8 │ │ │ │ addeq lr, r9, r4, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1323c70 <__bss_end__@@Base+0x4c6eb4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8caa7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, lsl #20 │ │ │ │ adceq sl, lr, r0, lsr #23 │ │ │ │ addeq pc, sp, r4, lsl #9 │ │ │ │ streq r9, [r2, #-2328] @ 0xfffff6e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23451,16 +23451,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsl #9 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r2, #-2328] @ 0xfffff6e8 │ │ │ │ addeq lr, r9, r4, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1323310 <__bss_end__@@Base+0x4c6554> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8cfe7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, lsr #23 │ │ │ │ adceq sl, lr, r0, asr #26 │ │ │ │ umulleq pc, sp, r8, r4 @ │ │ │ │ streq r9, [r2, #-2776] @ 0xfffff528 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23468,16 +23468,16 @@ │ │ │ │ ... │ │ │ │ umulleq pc, sp, r8, r4 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r2, #-2776] @ 0xfffff528 │ │ │ │ addeq lr, r9, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1322db0 <__bss_end__@@Base+0x4c5ff4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8f127 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, asr #26 │ │ │ │ adceq sl, lr, r0, ror #29 │ │ │ │ addeq pc, sp, ip, lsr #9 │ │ │ │ streq r9, [r2, #-3224] @ 0xfffff368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23485,16 +23485,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsr #9 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r2, #-3224] @ 0xfffff368 │ │ │ │ umulleq lr, r9, r4, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1322450 <__bss_end__@@Base+0x4c5694> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8f267 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sl, lr, r0, ror #29 │ │ │ │ adceq fp, lr, r0, lsl #1 │ │ │ │ addeq pc, sp, r0, asr #9 │ │ │ │ streq r9, [r2, #-3672] @ 0xfffff1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23502,16 +23502,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, asr #9 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r9, [r2, #-3672] @ 0xfffff1a8 │ │ │ │ addeq lr, r9, r4, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13216f0 <__bss_end__@@Base+0x4c4934> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8f7a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, lsl #1 │ │ │ │ adceq fp, lr, r0, lsr #4 │ │ │ │ ldrdeq pc, [sp], r4 │ │ │ │ streq sl, [r2, #-24] @ 0xffffffe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23519,16 +23519,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq pc, [sp], r4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r2, #-24] @ 0xffffffe8 │ │ │ │ strdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1320d90 <__bss_end__@@Base+0x4c3fd4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8f8e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, lsr #4 │ │ │ │ adceq fp, lr, r0, asr #7 │ │ │ │ addeq pc, sp, r8, ror #9 │ │ │ │ streq sl, [r2, #-472] @ 0xfffffe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23536,16 +23536,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, ror #9 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r2, #-472] @ 0xfffffe28 │ │ │ │ addeq lr, r9, r4, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1320830 <__bss_end__@@Base+0x4c3a74> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8fa27 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, asr #7 │ │ │ │ adceq fp, lr, r0, ror #10 │ │ │ │ strdeq pc, [sp], ip │ │ │ │ streq sl, [r2, #-928] @ 0xfffffc60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23553,16 +23553,16 @@ │ │ │ │ ... │ │ │ │ strdeq pc, [sp], ip │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r2, #-928] @ 0xfffffc60 │ │ │ │ addeq lr, r9, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 131fed0 <__bss_end__@@Base+0x4c3114> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8ff67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, ror #10 │ │ │ │ adceq fp, lr, r0, lsl #14 │ │ │ │ addeq pc, sp, r0, lsl r5 @ │ │ │ │ streq sl, [r2, #-1672] @ 0xfffff978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23570,16 +23570,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsl r5 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r2, #-1672] @ 0xfffff978 │ │ │ │ addeq lr, r9, r4, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 131f170 <__bss_end__@@Base+0x4c23b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8e0a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, lsl #14 │ │ │ │ adceq fp, lr, r0, lsr #17 │ │ │ │ addeq pc, sp, r4, lsr #10 │ │ │ │ streq sl, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23587,16 +23587,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsr #10 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r2, #-2120] @ 0xfffff7b8 │ │ │ │ @ instruction: 0x0089edb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 131e810 <__bss_end__@@Base+0x4c1a54> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8e5e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, lsr #17 │ │ │ │ adceq fp, lr, r0, asr #20 │ │ │ │ addeq pc, sp, r8, lsr r5 @ │ │ │ │ streq sl, [r2, #-2568] @ 0xfffff5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23604,16 +23604,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsr r5 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r2, #-2568] @ 0xfffff5f8 │ │ │ │ addeq lr, r9, r4, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 131e2b0 <__bss_end__@@Base+0x4c14f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8e727 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, asr #20 │ │ │ │ adceq fp, lr, r0, ror #23 │ │ │ │ addeq pc, sp, ip, asr #10 │ │ │ │ streq sl, [r2, #-3016] @ 0xfffff438 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23621,16 +23621,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, asr #10 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r2, #-3016] @ 0xfffff438 │ │ │ │ addeq lr, r9, r4, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 131d950 <__bss_end__@@Base+0x4c0b94> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8e867 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, ror #23 │ │ │ │ adceq fp, lr, r0, lsl #27 │ │ │ │ addeq pc, sp, r0, ror #10 │ │ │ │ streq sl, [r2, #-3472] @ 0xfffff270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23638,16 +23638,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, ror #10 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sl, [r2, #-3472] @ 0xfffff270 │ │ │ │ addeq lr, r9, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 131cbf0 <__bss_end__@@Base+0x4bfe34> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8eda7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, lsl #27 │ │ │ │ adceq fp, lr, r0, lsr #30 │ │ │ │ addeq pc, sp, r4, ror r5 @ │ │ │ │ streq fp, [r2, #-296] @ 0xfffffed8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23655,16 +23655,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, ror r5 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r2, #-296] @ 0xfffffed8 │ │ │ │ addeq lr, r9, r4, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 131c290 <__bss_end__@@Base+0x4bf4d4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a8eee7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq fp, lr, r0, lsr #30 │ │ │ │ adceq ip, lr, r0, asr #1 │ │ │ │ addeq pc, sp, r8, lsl #11 │ │ │ │ streq fp, [r2, #-744] @ 0xfffffd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23672,16 +23672,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsl #11 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r2, #-744] @ 0xfffffd18 │ │ │ │ addeq lr, r9, r4, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 133bd30 <__bss_end__@@Base+0x4def74> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a91027 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, asr #1 │ │ │ │ adceq ip, lr, r0, ror #4 │ │ │ │ umulleq pc, sp, ip, r5 @ │ │ │ │ streq fp, [r2, #-1192] @ 0xfffffb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23689,16 +23689,16 @@ │ │ │ │ ... │ │ │ │ umulleq pc, sp, ip, r5 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r2, #-1192] @ 0xfffffb58 │ │ │ │ ldrdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 133b3d0 <__bss_end__@@Base+0x4de614> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a91567 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, ror #4 │ │ │ │ adceq ip, lr, r0, lsl #8 │ │ │ │ @ instruction: 0x008df5b0 │ │ │ │ streq fp, [r2, #-1640] @ 0xfffff998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23706,16 +23706,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008df5b0 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r2, #-1640] @ 0xfffff998 │ │ │ │ addeq lr, r9, r4, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 133a670 <__bss_end__@@Base+0x4dd8b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a916a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, lsl #8 │ │ │ │ adceq ip, lr, r0, lsr #11 │ │ │ │ addeq pc, sp, r4, asr #11 │ │ │ │ streq fp, [r2, #-2088] @ 0xfffff7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23723,16 +23723,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, asr #11 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r2, #-2088] @ 0xfffff7d8 │ │ │ │ addeq lr, r9, r4, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1339d10 <__bss_end__@@Base+0x4dcf54> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a91be7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, lsr #11 │ │ │ │ adceq ip, lr, r0, asr #14 │ │ │ │ ldrdeq pc, [sp], r8 │ │ │ │ streq fp, [r2, #-2536] @ 0xfffff618 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23740,16 +23740,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq pc, [sp], r8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r2, #-2536] @ 0xfffff618 │ │ │ │ addeq lr, r9, r4, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13397b0 <__bss_end__@@Base+0x4dc9f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a91d27 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, asr #14 │ │ │ │ adceq ip, lr, r0, ror #17 │ │ │ │ addeq pc, sp, ip, ror #11 │ │ │ │ streq fp, [r2, #-2984] @ 0xfffff458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23757,16 +23757,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, ror #11 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r2, #-2984] @ 0xfffff458 │ │ │ │ umulleq lr, r9, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1338e50 <__bss_end__@@Base+0x4dc094> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a91e67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, ror #17 │ │ │ │ adceq ip, lr, r0, lsl #21 │ │ │ │ addeq pc, sp, r0, lsl #12 │ │ │ │ streq fp, [r2, #-3432] @ 0xfffff298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23774,16 +23774,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsl #12 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r2, #-3432] @ 0xfffff298 │ │ │ │ addeq lr, r9, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13380f0 <__bss_end__@@Base+0x4db334> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a903a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, lsl #21 │ │ │ │ adceq ip, lr, r0, lsr #24 │ │ │ │ addeq pc, sp, r4, lsl r6 @ │ │ │ │ streq fp, [r2, #-3888] @ 0xfffff0d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23791,16 +23791,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsl r6 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq fp, [r2, #-3888] @ 0xfffff0d0 │ │ │ │ strdeq lr, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1337790 <__bss_end__@@Base+0x4da9d4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a904e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, lsr #24 │ │ │ │ adceq ip, lr, r0, asr #27 │ │ │ │ addeq pc, sp, r8, lsr #12 │ │ │ │ streq ip, [r2, #-272] @ 0xfffffef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23808,16 +23808,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsr #12 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r2, #-272] @ 0xfffffef0 │ │ │ │ addeq pc, r9, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1337230 <__bss_end__@@Base+0x4da474> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a90627 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, asr #27 │ │ │ │ adceq ip, lr, r0, ror #30 │ │ │ │ addeq pc, sp, ip, lsr r6 @ │ │ │ │ streq ip, [r2, #-720] @ 0xfffffd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23825,16 +23825,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsr r6 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r2, #-720] @ 0xfffffd30 │ │ │ │ addeq pc, r9, r4, asr r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13368d0 <__bss_end__@@Base+0x4d9b14> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a90b67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq ip, lr, r0, ror #30 │ │ │ │ adceq sp, lr, r0, lsl #2 │ │ │ │ addeq pc, sp, r0, asr r6 @ │ │ │ │ streq ip, [r2, #-1168] @ 0xfffffb70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23842,16 +23842,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, asr r6 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r2, #-1168] @ 0xfffffb70 │ │ │ │ addeq pc, r9, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1335b70 <__bss_end__@@Base+0x4d8db4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a90ca7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, lsl #2 │ │ │ │ adceq sp, lr, r0, lsr #5 │ │ │ │ addeq pc, sp, r4, ror #12 │ │ │ │ streq ip, [r2, #-1616] @ 0xfffff9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23859,16 +23859,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, ror #12 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r2, #-1616] @ 0xfffff9b0 │ │ │ │ strheq pc, [r9], r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1335210 <__bss_end__@@Base+0x4d8454> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a931e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, lsr #5 │ │ │ │ adceq sp, lr, r0, asr #8 │ │ │ │ addeq pc, sp, r8, ror r6 @ │ │ │ │ streq ip, [r2, #-2072] @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23876,16 +23876,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, ror r6 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r2, #-2072] @ 0xfffff7e8 │ │ │ │ addeq pc, r9, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1334cb0 <__bss_end__@@Base+0x4d7ef4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a93327 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, asr #8 │ │ │ │ adceq sp, lr, r0, ror #11 │ │ │ │ addeq pc, sp, ip, lsl #13 │ │ │ │ streq ip, [r2, #-2944] @ 0xfffff480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23893,16 +23893,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsl #13 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r2, #-2944] @ 0xfffff480 │ │ │ │ addeq pc, r9, r4, lsl r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1334350 <__bss_end__@@Base+0x4d7594> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a93467 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, ror #11 │ │ │ │ adceq sp, lr, r0, lsl #15 │ │ │ │ addeq pc, sp, r0, lsr #13 │ │ │ │ streq ip, [r2, #-3392] @ 0xfffff2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23910,16 +23910,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsr #13 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r2, #-3392] @ 0xfffff2c0 │ │ │ │ addeq pc, r9, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13335f0 <__bss_end__@@Base+0x4d6834> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a939a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, lsl #15 │ │ │ │ adceq sp, lr, r0, lsr #18 │ │ │ │ @ instruction: 0x008df6b4 │ │ │ │ streq ip, [r2, #-3848] @ 0xfffff0f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23927,16 +23927,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008df6b4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq ip, [r2, #-3848] @ 0xfffff0f8 │ │ │ │ addeq pc, r9, r4, ror r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1332c90 <__bss_end__@@Base+0x4d5ed4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a93ae7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, lsr #18 │ │ │ │ adceq sp, lr, r0, asr #21 │ │ │ │ addeq pc, sp, r8, asr #13 │ │ │ │ streq sp, [r2, #-216] @ 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23944,16 +23944,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, asr #13 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sp, [r2, #-216] @ 0xffffff28 │ │ │ │ addeq pc, r9, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1332730 <__bss_end__@@Base+0x4d5974> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a93c27 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, asr #21 │ │ │ │ adceq sp, lr, r0, ror #24 │ │ │ │ ldrdeq pc, [sp], ip │ │ │ │ streq sp, [r2, #-664] @ 0xfffffd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23961,16 +23961,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq pc, [sp], ip │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sp, [r2, #-664] @ 0xfffffd68 │ │ │ │ ldrdeq pc, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1331dd0 <__bss_end__@@Base+0x4d5014> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a92167 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, ror #24 │ │ │ │ adceq sp, lr, r0, lsl #28 │ │ │ │ strdeq pc, [sp], r0 │ │ │ │ streq sp, [r2, #-1120] @ 0xfffffba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23978,16 +23978,16 @@ │ │ │ │ ... │ │ │ │ strdeq pc, [sp], r0 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sp, [r2, #-1120] @ 0xfffffba0 │ │ │ │ addeq pc, r9, r4, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1331070 <__bss_end__@@Base+0x4d42b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a922a7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, lsl #28 │ │ │ │ adceq sp, lr, r0, lsr #31 │ │ │ │ addeq pc, sp, r4, lsl #14 │ │ │ │ streq sp, [r2, #-1568] @ 0xfffff9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -23995,16 +23995,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsl #14 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sp, [r2, #-1568] @ 0xfffff9e0 │ │ │ │ addeq pc, r9, r4, lsr r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1330710 <__bss_end__@@Base+0x4d3954> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a927e7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq sp, lr, r0, lsr #31 │ │ │ │ adceq lr, lr, r0, asr #2 │ │ │ │ addeq pc, sp, r8, lsl r7 @ │ │ │ │ streq sp, [r2, #-2016] @ 0xfffff820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24012,16 +24012,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsl r7 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sp, [r2, #-2016] @ 0xfffff820 │ │ │ │ addeq pc, r9, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13301b0 <__bss_end__@@Base+0x4d33f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a92927 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, asr #2 │ │ │ │ adceq lr, lr, r0, ror #5 │ │ │ │ addeq pc, sp, ip, lsr #14 │ │ │ │ streq sp, [r2, #-2464] @ 0xfffff660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24029,16 +24029,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsr #14 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sp, [r2, #-2464] @ 0xfffff660 │ │ │ │ umulleq pc, r9, r4, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 132f850 <__bss_end__@@Base+0x4d2a94> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a92a67 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, ror #5 │ │ │ │ adceq lr, lr, r0, lsl #9 │ │ │ │ addeq pc, sp, r0, asr #14 │ │ │ │ streq sp, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24046,16 +24046,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, asr #14 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sp, [r2, #-2912] @ 0xfffff4a0 │ │ │ │ addeq pc, r9, r4, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 132eaf0 <__bss_end__@@Base+0x4d1d34> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a92fa7 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, lsl #9 │ │ │ │ adceq lr, lr, r0, lsr #12 │ │ │ │ addeq pc, sp, r4, asr r7 @ │ │ │ │ streq sp, [r2, #-3360] @ 0xfffff2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24063,16 +24063,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, asr r7 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq sp, [r2, #-3360] @ 0xfffff2e0 │ │ │ │ strdeq pc, [r9], r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 134e2f0 <__bss_end__@@Base+0x4f1534> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9505f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, lsr #12 │ │ │ │ adceq lr, lr, r0, asr #15 │ │ │ │ addeq pc, sp, r8, ror #14 │ │ │ │ streq lr, [r2, #-432] @ 0xfffffe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24080,16 +24080,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, ror #14 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r2, #-432] @ 0xfffffe50 │ │ │ │ addeq pc, r9, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 134d590 <__bss_end__@@Base+0x4f07d4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9559f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, asr #15 │ │ │ │ adceq lr, lr, r0, ror #18 │ │ │ │ addeq pc, sp, ip, ror r7 @ │ │ │ │ streq lr, [r2, #-880] @ 0xfffffc90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24097,16 +24097,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, ror r7 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r2, #-880] @ 0xfffffc90 │ │ │ │ addeq pc, r9, ip, asr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 134cc30 <__bss_end__@@Base+0x4efe74> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a956df │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, ror #18 │ │ │ │ adceq lr, lr, r0, lsl #22 │ │ │ │ umulleq pc, sp, r0, r7 @ │ │ │ │ streq lr, [r2, #-1328] @ 0xfffffad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24114,16 +24114,16 @@ │ │ │ │ ... │ │ │ │ umulleq pc, sp, r0, r7 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r2, #-1328] @ 0xfffffad0 │ │ │ │ addeq pc, r9, ip, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 134c6d0 <__bss_end__@@Base+0x4ef914> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9581f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, lsl #22 │ │ │ │ adceq lr, lr, r0, lsr #25 │ │ │ │ addeq pc, sp, r4, lsr #15 │ │ │ │ streq lr, [r2, #-1776] @ 0xfffff910 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24131,16 +24131,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsr #15 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r2, #-1776] @ 0xfffff910 │ │ │ │ @ instruction: 0x0089f3bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 134bd70 <__bss_end__@@Base+0x4eefb4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a95d5f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, lsr #25 │ │ │ │ adceq lr, lr, r0, asr #28 │ │ │ │ @ instruction: 0x008df7b8 │ │ │ │ streq lr, [r2, #-2224] @ 0xfffff750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24148,16 +24148,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008df7b8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r2, #-2224] @ 0xfffff750 │ │ │ │ addeq pc, r9, ip, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 134b010 <__bss_end__@@Base+0x4ee254> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a95e9f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, asr #28 │ │ │ │ adceq lr, lr, r0, ror #31 │ │ │ │ addeq pc, sp, ip, asr #15 │ │ │ │ streq lr, [r2, #-2672] @ 0xfffff590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24165,16 +24165,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, asr #15 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r2, #-2672] @ 0xfffff590 │ │ │ │ addeq pc, r9, ip, lsl r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 134a6b0 <__bss_end__@@Base+0x4ed8f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a943df │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq lr, lr, r0, ror #31 │ │ │ │ adceq pc, lr, r0, lsl #3 │ │ │ │ addeq pc, sp, r0, ror #15 │ │ │ │ streq lr, [r2, #-3120] @ 0xfffff3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24182,16 +24182,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, ror #15 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r2, #-3120] @ 0xfffff3d0 │ │ │ │ addeq pc, r9, ip, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 134a150 <__bss_end__@@Base+0x4ed394> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9451f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq pc, lr, r0, lsl #3 │ │ │ │ adceq pc, lr, r0, lsr #6 │ │ │ │ strdeq pc, [sp], r4 │ │ │ │ streq lr, [r2, #-3568] @ 0xfffff210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24199,16 +24199,16 @@ │ │ │ │ ... │ │ │ │ strdeq pc, [sp], r4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r2, #-3568] @ 0xfffff210 │ │ │ │ addeq pc, r9, ip, ror r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13497f0 <__bss_end__@@Base+0x4eca34> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9465f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq pc, lr, r0, lsr #6 │ │ │ │ adceq pc, lr, r0, asr #9 │ │ │ │ addeq pc, sp, r8, lsl #16 │ │ │ │ streq lr, [r2, #-4024] @ 0xfffff048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24216,16 +24216,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsl #16 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r2, #-4024] @ 0xfffff048 │ │ │ │ addeq pc, r9, ip, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1348a90 <__bss_end__@@Base+0x4ebcd4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a94b9f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq pc, lr, r0, asr #9 │ │ │ │ adceq pc, lr, r0, ror #12 │ │ │ │ addeq pc, sp, ip, lsl r8 @ │ │ │ │ streq pc, [r2, #-424] @ 0xfffffe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24233,16 +24233,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsl r8 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r2, #-424] @ 0xfffffe58 │ │ │ │ ldrdeq pc, [r9], ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1348130 <__bss_end__@@Base+0x4eb374> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a94cdf │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq pc, lr, r0, ror #12 │ │ │ │ adceq pc, lr, r0, lsl #16 │ │ │ │ addeq pc, sp, r0, lsr r8 @ │ │ │ │ streq pc, [r2, #-872] @ 0xfffffc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24250,16 +24250,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsr r8 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r2, #-872] @ 0xfffffc98 │ │ │ │ addeq pc, r9, ip, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1347bd0 <__bss_end__@@Base+0x4eae14> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a94e1f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq pc, lr, r0, lsl #16 │ │ │ │ adceq pc, lr, r0, lsr #19 │ │ │ │ addeq pc, sp, r4, asr #16 │ │ │ │ streq pc, [r2, #-1320] @ 0xfffffad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24267,16 +24267,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, asr #16 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r2, #-1320] @ 0xfffffad8 │ │ │ │ addeq pc, r9, ip, lsr r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1347270 <__bss_end__@@Base+0x4ea4b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9735f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq pc, lr, r0, lsr #19 │ │ │ │ adceq pc, lr, r0, asr #22 │ │ │ │ addeq pc, sp, r8, asr r8 @ │ │ │ │ streq pc, [r2, #-1768] @ 0xfffff918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24284,16 +24284,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, asr r8 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r2, #-1768] @ 0xfffff918 │ │ │ │ addeq pc, r9, ip, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1346510 <__bss_end__@@Base+0x4e9754> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9749f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq pc, lr, r0, asr #22 │ │ │ │ adceq pc, lr, r0, ror #25 │ │ │ │ addeq pc, sp, ip, ror #16 │ │ │ │ streq pc, [r2, #-2224] @ 0xfffff750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24301,16 +24301,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, ror #16 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r2, #-2224] @ 0xfffff750 │ │ │ │ umulleq pc, r9, ip, r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1345bb0 <__bss_end__@@Base+0x4e8df4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a979df │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq pc, lr, r0, ror #25 │ │ │ │ adceq pc, lr, r0, lsl #29 │ │ │ │ addeq pc, sp, r0, lsl #17 │ │ │ │ streq pc, [r2, #-2872] @ 0xfffff4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24318,16 +24318,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsl #17 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r2, #-2872] @ 0xfffff4c8 │ │ │ │ addeq pc, r9, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1345650 <__bss_end__@@Base+0x4e8894> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a97b1f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq pc, lr, r0, lsl #29 │ │ │ │ adceq r0, pc, r0, lsr #32 │ │ │ │ umulleq pc, sp, r4, r8 @ │ │ │ │ streq pc, [r2, #-3328] @ 0xfffff300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24335,16 +24335,16 @@ │ │ │ │ ... │ │ │ │ umulleq pc, sp, r4, r8 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r2, #-3328] @ 0xfffff300 │ │ │ │ strdeq pc, [r9], ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1344cf0 <__bss_end__@@Base+0x4e7f34> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a97c5f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, lsr #32 │ │ │ │ adceq r0, pc, r0, asr #3 │ │ │ │ addeq pc, sp, r8, lsr #17 │ │ │ │ streq pc, [r2, #-3896] @ 0xfffff0c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24352,16 +24352,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, lsr #17 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq pc, [r2, #-3896] @ 0xfffff0c8 │ │ │ │ addeq pc, r9, ip, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1343f90 <__bss_end__@@Base+0x4e71d4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9619f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, asr #3 │ │ │ │ adceq r0, pc, r0, ror #6 │ │ │ │ @ instruction: 0x008df8bc │ │ │ │ streq r0, [r3, #-248] @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24369,16 +24369,16 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x008df8bc │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [r3, #-248] @ 0xffffff08 │ │ │ │ addeq pc, r9, ip, asr r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1343630 <__bss_end__@@Base+0x4e6874> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a962df │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, ror #6 │ │ │ │ adceq r0, pc, r0, lsl #10 │ │ │ │ ldrdeq pc, [sp], r0 │ │ │ │ streq r0, [r3, #-696] @ 0xfffffd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24386,16 +24386,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq pc, [sp], r0 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [r3, #-696] @ 0xfffffd48 │ │ │ │ addeq pc, r9, ip, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13430d0 <__bss_end__@@Base+0x4e6314> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9641f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, lsl #10 │ │ │ │ adceq r0, pc, r0, lsr #13 │ │ │ │ addeq pc, sp, r4, ror #17 │ │ │ │ streq r0, [r3, #-1144] @ 0xfffffb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24403,16 +24403,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, ror #17 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [r3, #-1144] @ 0xfffffb88 │ │ │ │ @ instruction: 0x0089f6bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1342770 <__bss_end__@@Base+0x4e59b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9695f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, lsr #13 │ │ │ │ adceq r0, pc, r0, asr #16 │ │ │ │ strdeq pc, [sp], r8 │ │ │ │ streq r0, [r3, #-1592] @ 0xfffff9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24420,16 +24420,16 @@ │ │ │ │ ... │ │ │ │ strdeq pc, [sp], r8 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [r3, #-1592] @ 0xfffff9c8 │ │ │ │ addeq pc, r9, ip, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1341a10 <__bss_end__@@Base+0x4e4c54> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a96a9f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, asr #16 │ │ │ │ adceq r0, pc, r0, ror #19 │ │ │ │ addeq pc, sp, ip, lsl #18 │ │ │ │ streq r0, [r3, #-2040] @ 0xfffff808 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24437,16 +24437,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsl #18 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [r3, #-2040] @ 0xfffff808 │ │ │ │ addeq pc, r9, ip, lsl r7 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13410b0 <__bss_end__@@Base+0x4e42f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a96fdf │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, ror #19 │ │ │ │ adceq r0, pc, r0, lsl #23 │ │ │ │ addeq pc, sp, r0, lsr #18 │ │ │ │ streq r0, [r3, #-2488] @ 0xfffff648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24454,16 +24454,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsr #18 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [r3, #-2488] @ 0xfffff648 │ │ │ │ addeq pc, r9, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 1360b50 <__bss_end__@@Base+0x503d94> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9911f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, lsl #23 │ │ │ │ adceq r0, pc, r0, lsr #26 │ │ │ │ addeq pc, sp, r4, lsr r9 @ │ │ │ │ streq r0, [r3, #-2936] @ 0xfffff488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24471,16 +24471,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsr r9 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [r3, #-2936] @ 0xfffff488 │ │ │ │ addeq pc, r9, ip, ror r7 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13601f0 <__bss_end__@@Base+0x503434> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9925f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, lsr #26 │ │ │ │ adceq r0, pc, r0, asr #29 │ │ │ │ addeq pc, sp, r8, asr #18 │ │ │ │ streq r0, [r3, #-3384] @ 0xfffff2c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24488,16 +24488,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, asr #18 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [r3, #-3384] @ 0xfffff2c8 │ │ │ │ addeq pc, r9, ip, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135f490 <__bss_end__@@Base+0x5026d4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9979f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r0, pc, r0, asr #29 │ │ │ │ adceq r1, pc, r0, rrx │ │ │ │ addeq pc, sp, ip, asr r9 @ │ │ │ │ streq r0, [r3, #-3832] @ 0xfffff108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24505,16 +24505,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, asr r9 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [r3, #-3832] @ 0xfffff108 │ │ │ │ ldrdeq pc, [r9], ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135eb30 <__bss_end__@@Base+0x501d74> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a998df │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, rrx │ │ │ │ adceq r1, pc, r0, lsl #4 │ │ │ │ addeq pc, sp, r0, ror r9 @ │ │ │ │ streq r1, [r3, #-184] @ 0xffffff48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24522,16 +24522,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, ror r9 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r1, [r3, #-184] @ 0xffffff48 │ │ │ │ addeq pc, r9, ip, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135e5d0 <__bss_end__@@Base+0x501814> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a99a1f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, lsl #4 │ │ │ │ adceq r1, pc, r0, lsr #7 │ │ │ │ addeq pc, sp, r4, lsl #19 │ │ │ │ streq r1, [r3, #-632] @ 0xfffffd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24539,16 +24539,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsl #19 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r1, [r3, #-632] @ 0xfffffd88 │ │ │ │ addeq pc, r9, ip, lsr r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135dc70 <__bss_end__@@Base+0x500eb4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a99f5f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, lsr #7 │ │ │ │ adceq r1, pc, r0, asr #10 │ │ │ │ umulleq pc, sp, r8, r9 @ │ │ │ │ streq r1, [r3, #-1080] @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24556,16 +24556,16 @@ │ │ │ │ ... │ │ │ │ umulleq pc, sp, r8, r9 @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r1, [r3, #-1080] @ 0xfffffbc8 │ │ │ │ addeq pc, r9, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135cf10 <__bss_end__@@Base+0x500154> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9809f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, asr #10 │ │ │ │ adceq r1, pc, r0, ror #13 │ │ │ │ addeq pc, sp, ip, lsr #19 │ │ │ │ streq r1, [r3, #-1664] @ 0xfffff980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24573,16 +24573,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, ip, lsr #19 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r1, [r3, #-1664] @ 0xfffff980 │ │ │ │ umulleq pc, r9, ip, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135c5b0 <__bss_end__@@Base+0x4ff7f4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a985df │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, ror #13 │ │ │ │ adceq r1, pc, r0, lsl #17 │ │ │ │ addeq pc, sp, r0, asr #19 │ │ │ │ streq r1, [r3, #-2224] @ 0xfffff750 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24590,16 +24590,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, asr #19 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r1, [r3, #-2224] @ 0xfffff750 │ │ │ │ addeq pc, r9, ip, asr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135c050 <__bss_end__@@Base+0x4ff294> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9871f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, lsl #17 │ │ │ │ adceq r1, pc, r0, lsr #20 │ │ │ │ ldrdeq pc, [sp], r4 │ │ │ │ streq r1, [r3, #-2672] @ 0xfffff590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24607,16 +24607,16 @@ │ │ │ │ ... │ │ │ │ ldrdeq pc, [sp], r4 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r1, [r3, #-2672] @ 0xfffff590 │ │ │ │ strdeq pc, [r9], ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135b6f0 <__bss_end__@@Base+0x4fe934> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9885f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, lsr #20 │ │ │ │ adceq r1, pc, r0, asr #23 │ │ │ │ addeq pc, sp, r8, ror #19 │ │ │ │ streq r1, [r3, #-3128] @ 0xfffff3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24624,16 +24624,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r8, ror #19 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r1, [r3, #-3128] @ 0xfffff3c8 │ │ │ │ addeq pc, r9, ip, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135a990 <__bss_end__@@Base+0x4fdbd4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a98d9f │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, asr #23 │ │ │ │ adceq r1, pc, r0, ror #26 │ │ │ │ strdeq pc, [sp], ip │ │ │ │ streq r1, [r3, #-3592] @ 0xfffff1f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24641,16 +24641,16 @@ │ │ │ │ ... │ │ │ │ strdeq pc, [sp], ip │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r1, [r3, #-3592] @ 0xfffff1f8 │ │ │ │ addeq pc, r9, ip, asr r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135a030 <__bss_end__@@Base+0x4fd274> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a98edf │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, ror #26 │ │ │ │ adceq r1, pc, r0, lsl #30 │ │ │ │ addeq pc, sp, r0, lsl sl @ │ │ │ │ streq r1, [r3, #-4040] @ 0xfffff038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq r3, [r3, r0]! │ │ │ │ @@ -24658,16 +24658,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r0, lsl sl @ │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r1, [r3, #-4040] @ 0xfffff038 │ │ │ │ addeq pc, r9, ip, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 135a070 <__bss_end__@@Base+0x4fd2b4> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9b167 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r1, pc, r0, lsl #30 │ │ │ │ adceq r2, pc, r0, lsr #1 │ │ │ │ addeq pc, sp, r4, lsr #20 │ │ │ │ streq r2, [r3, #-736] @ 0xfffffd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ strdeq r3, [r3, r8]! │ │ │ │ @@ -24675,16 +24675,16 @@ │ │ │ │ ... │ │ │ │ addeq pc, sp, r4, lsr #20 │ │ │ │ rsceq sl, r4, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r2, [r3, #-736] @ 0xfffffd20 │ │ │ │ addeq pc, r9, r4, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - bcs 13599d0 <__bss_end__@@Base+0x4fcc14> │ │ │ │ - ldrbls r2, [r3, #2822] @ 0xb06 │ │ │ │ + svcls 0x00a9b377 │ │ │ │ + @ instruction: 0x205b0593 │ │ │ │ adceq r2, pc, r0, lsr #1 │ │ │ │ adceq r2, pc, r0, asr #4 │ │ │ │ addeq pc, sp, r8, asr #20 │ │ │ │ streq r2, [r3, #-1032] @ 0xfffffbf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq sp, r9, r0, lsl lr │ │ │ │ ldrdeq lr, [r2, r0]! │ │ │ │ @@ -31874,15 +31874,15 @@ │ │ │ │ strdeq fp, [r0, r8]! │ │ │ │ asreq r0, r0, #23 │ │ │ │ lsleq r7, r8, #6 │ │ │ │ roreq r0, r0, #4 │ │ │ │ lsreq r1, r0, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ asreq sl, r0, r8 │ │ │ │ - andseq r4, r0, r4, asr #4 │ │ │ │ + andseq r2, r0, ip, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsleq r6, r8, #8 │ │ │ │ asreq r6, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsreq r1, r8, r1 │ │ │ │ lsreq r0, r0, sl │ │ │ │ lsleq r2, r8, #21 │ │ │ │ @@ -31906,18 +31906,18 @@ │ │ │ │ lsreq r7, r0, #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r7, r0, #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1c550 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1c640 │ │ │ │ - strbeq r7, [r1], #184 @ 0xb8 │ │ │ │ + strbeq r7, [r1], #192 @ 0xc0 │ │ │ │ lsreq r7, r8, sl │ │ │ │ orreq r0, r0, r0, ror #12 │ │ │ │ - @ instruction: 0x01ad5438 │ │ │ │ + ldrdeq r5, [sp, r8]! │ │ │ │ cmneq ip, r8, ror #24 │ │ │ │ roreq ip, r0, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq ip, r8, #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r8, r0, #2 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @@ -31967,15 +31967,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ asreq r8, r0, #2 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ - rorseq sl, r0, #27 │ │ │ │ + asrseq sl, r8, #25 │ │ │ │ asrseq r8, r0, r9 │ │ │ │ @ instruction: 0x01a6fb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01a6fa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01a6fae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -32016,15 +32016,15 @@ │ │ │ │ strdeq pc, [r6, r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r1, fp, #144, 10 @ 0x24000000 │ │ │ │ + subeq r1, fp, #128, 10 @ 0x20000000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r8, r8, #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r8, r0, r2 │ │ │ │ asreq r7, r8, #28 │ │ │ │ asreq r8, r8, r2 │ │ │ │ @@ -32044,15 +32044,15 @@ │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r0, fp, #208, 22 @ 0x34000 │ │ │ │ + subeq r0, fp, #192, 22 @ 0x30000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ asreq r8, r8, r2 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ lsreq r8, r8, #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r8, r0, #5 │ │ │ │ @@ -32070,47 +32070,47 @@ │ │ │ │ roreq r8, r8, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r8, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r0, fp, #192, 2 @ 0x30 │ │ │ │ + subeq r0, fp, #176, 2 @ 0x2c │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq fp, r9, #72, 18 @ 0x120000 │ │ │ │ + subeq fp, r9, #56, 18 @ 0xe0000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13928 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a40a68 │ │ │ │ - subeq r3, r8, #144, 2 @ 0x24 │ │ │ │ + subeq r3, r8, #128, 2 │ │ │ │ @ instruction: 0x01a41170 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq fp, r9, #128, 10 @ 0x20000000 │ │ │ │ + subeq fp, r9, #112, 10 @ 0x1c000000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a40a68 │ │ │ │ - subeq r3, r8, #176, 18 @ 0x2c0000 │ │ │ │ + subeq r3, r8, #160, 18 @ 0x280000 │ │ │ │ @ instruction: 0x01a41170 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a41288 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a412b0 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ @@ -32136,33 +32136,33 @@ │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq fp, r9, #144, 8 @ 0x90000000 │ │ │ │ + subeq fp, r9, #128, 8 @ 0x80000000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq fp, r9, #88, 4 @ 0x80000005 │ │ │ │ + subeq fp, r9, #72, 4 @ 0x80000004 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq fp, r9, #152 @ 0x98 │ │ │ │ + subeq fp, r9, #136 @ 0x88 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ asreq r8, r0, #2 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ asreq r8, r8, r2 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ lsreq r8, r8, #5 │ │ │ │ @@ -32182,27 +32182,27 @@ │ │ │ │ roreq r8, r8, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r8, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq sl, r9, #224, 30 @ 0x380 │ │ │ │ + subeq sl, r9, #208, 30 @ 0x340 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ roreq r8, r8, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r8, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r6, r9, #72, 28 @ 0x480 │ │ │ │ + subeq r6, r9, #56, 28 @ 0x380 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ @@ -32214,103 +32214,103 @@ │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r4, r9, #80, 6 @ 0x40000001 │ │ │ │ + subeq r4, r9, #64, 6 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13928 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a41170 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a41120 │ │ │ │ - subeq r4, r9, #64, 6 │ │ │ │ + subeq r4, r9, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0x01a40a68 │ │ │ │ - subeq r4, r9, #72, 6 @ 0x20000001 │ │ │ │ + subeq r4, r9, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r4, r9, #80, 6 @ 0x40000001 │ │ │ │ + subeq r4, r9, #64, 6 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13928 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r4, r9, #80, 6 @ 0x40000001 │ │ │ │ + subeq r4, r9, #64, 6 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13928 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r4, r9, #80, 6 @ 0x40000001 │ │ │ │ + subeq r4, r9, #64, 6 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13928 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a41170 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a41120 │ │ │ │ - subeq r4, r9, #88, 6 @ 0x60000001 │ │ │ │ + subeq r4, r9, #72, 6 @ 0x20000001 │ │ │ │ @ instruction: 0x01a40a68 │ │ │ │ - subeq r4, r9, #96, 6 @ 0x80000001 │ │ │ │ + subeq r4, r9, #80, 6 @ 0x40000001 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r4, r9, #80, 6 @ 0x40000001 │ │ │ │ + subeq r4, r9, #64, 6 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13928 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a41170 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r5, r9, #152, 14 @ 0x2600000 │ │ │ │ + subeq r5, r9, #136, 14 @ 0x2200000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r5, r9, #24, 14 @ 0x600000 │ │ │ │ + subeq r5, r9, #8, 14 @ 0x200000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13928 │ │ │ │ @@ -32320,29 +32320,29 @@ │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r4, r9, #80, 6 @ 0x40000001 │ │ │ │ + subeq r4, r9, #64, 6 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13928 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a41170 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r5, r9, #72, 12 @ 0x4800000 │ │ │ │ + subeq r5, r9, #56, 12 @ 0x3800000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ ldrdeq r2, [r4, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41170 │ │ │ │ @@ -32350,15 +32350,15 @@ │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r5, r9, #16, 10 @ 0x4000000 │ │ │ │ + subeq r5, r9, #0, 10 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ asreq r8, r0, #2 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ asreq r8, r8, r2 │ │ │ │ @@ -32380,145 +32380,145 @@ │ │ │ │ roreq r8, r8, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r8, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r5, r9, #136, 8 @ 0x88000000 │ │ │ │ + subeq r5, r9, #120, 8 @ 0x78000000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ roreq r8, r8, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r8, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r7, r0 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ lsreq r7, r0 @ │ │ │ │ - subeq r0, r9, #0, 10 │ │ │ │ + subeq r0, r9, #240, 8 @ 0xf0000000 │ │ │ │ lsleq r7, r8, #21 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r5, r2, #112, 10 @ 0x1c000000 │ │ │ │ + subeq r5, r2, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r4, r3, #72 @ 0x48 │ │ │ │ + subeq r4, r3, #64 @ 0x40 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b70 │ │ │ │ - subeq r4, r2, #48, 12 @ 0x3000000 │ │ │ │ + subeq r4, r2, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0x01a43010 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r9, [r4, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a46b70 │ │ │ │ - subeq r4, r2, #160, 18 @ 0x280000 │ │ │ │ + subeq r4, r2, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ - subeq r4, r3, #32 │ │ │ │ + subeq r4, r3, #24 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r5, r2, #112, 10 @ 0x1c000000 │ │ │ │ + subeq r5, r2, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0x01a46b20 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01a2ae20 │ │ │ │ - subeq r5, r2, #40 @ 0x28 │ │ │ │ + subeq r5, r2, #32 │ │ │ │ @ instruction: 0x01a42fc0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41350 │ │ │ │ - subeq r5, r2, #0, 8 │ │ │ │ + subeq r5, r2, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r4, r3, #72 @ 0x48 │ │ │ │ + subeq r4, r3, #64 @ 0x40 │ │ │ │ @ instruction: 0x01a28b20 │ │ │ │ - subeq r5, r2, #72, 22 @ 0x12000 │ │ │ │ + subeq r5, r2, #48, 22 @ 0xc000 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r5, r2, #104, 22 @ 0x1a000 │ │ │ │ + subeq r5, r2, #96, 22 @ 0x18000 │ │ │ │ @ instruction: 0x01a28b70 │ │ │ │ - subeq r4, r3, #48, 4 │ │ │ │ + subeq r4, r3, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r4, r3, #72 @ 0x48 │ │ │ │ + subeq r4, r3, #64 @ 0x40 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r4, r3, #40, 24 @ 0x2800 │ │ │ │ + subeq r4, r3, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r5, r2, #152, 14 @ 0x2600000 │ │ │ │ + subeq r5, r2, #144, 14 @ 0x2400000 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r5, r2, #104, 22 @ 0x1a000 │ │ │ │ + subeq r5, r2, #96, 22 @ 0x18000 │ │ │ │ @ instruction: 0x01a4b7b0 │ │ │ │ - subeq r5, r2, #120, 22 @ 0x1e000 │ │ │ │ + subeq r5, r2, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0x01a49640 │ │ │ │ - subeq r5, r2, #144, 22 @ 0x24000 │ │ │ │ + subeq r5, r2, #136, 22 @ 0x22000 │ │ │ │ ldrdeq fp, [r4, r8]! │ │ │ │ - subeq r6, r2, #120 @ 0x78 │ │ │ │ + subeq r6, r2, #112 @ 0x70 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r4, r3, #72 @ 0x48 │ │ │ │ + subeq r4, r3, #64 @ 0x40 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r4, r3, #184, 24 @ 0xb800 │ │ │ │ + subeq r4, r3, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r4, r3, #40, 24 @ 0x2800 │ │ │ │ + subeq r4, r3, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r4, r3, #40, 24 @ 0x2800 │ │ │ │ + subeq r4, r3, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ @@ -32526,43 +32526,43 @@ │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a46b70 │ │ │ │ - subeq r4, r2, #160, 18 @ 0x280000 │ │ │ │ + subeq r4, r2, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r4, r3, #40, 24 @ 0x2800 │ │ │ │ + subeq r4, r3, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x01a46b20 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01a2ae20 │ │ │ │ - subeq r4, r3, #168, 18 @ 0x2a0000 │ │ │ │ + subeq r4, r3, #160, 18 @ 0x280000 │ │ │ │ @ instruction: 0x01a42fc0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41350 │ │ │ │ - subeq r5, r2, #0, 8 │ │ │ │ + subeq r5, r2, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r4, r3, #40, 24 @ 0x2800 │ │ │ │ + subeq r4, r3, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x01a28b20 │ │ │ │ - subeq r5, r3, #0, 2 │ │ │ │ + subeq r5, r3, #248 @ 0xf8 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r5, r3, #32, 2 │ │ │ │ + subeq r5, r3, #24, 2 │ │ │ │ @ instruction: 0x01a28b70 │ │ │ │ - subeq r4, r3, #48, 4 │ │ │ │ + subeq r4, r3, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r4, r3, #40, 24 @ 0x2800 │ │ │ │ + subeq r4, r3, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + subeq r5, r3, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ @@ -32572,283 +32572,283 @@ │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r5, r3, #32, 2 │ │ │ │ + subeq r5, r3, #24, 2 │ │ │ │ @ instruction: 0x01a4b7b0 │ │ │ │ - subeq r5, r3, #48, 2 │ │ │ │ + subeq r5, r3, #40, 2 │ │ │ │ @ instruction: 0x01a49640 │ │ │ │ - subeq r5, r3, #72, 2 │ │ │ │ + subeq r5, r3, #64, 2 │ │ │ │ ldrdeq fp, [r4, r8]! │ │ │ │ - subeq r5, r3, #240, 12 @ 0xf000000 │ │ │ │ + subeq r5, r3, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r4, r3, #40, 24 @ 0x2800 │ │ │ │ + subeq r4, r3, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r5, r3, #136, 30 @ 0x220 │ │ │ │ + subeq r5, r3, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + subeq r5, r3, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + subeq r5, r3, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a46b70 │ │ │ │ - subeq r4, r2, #160, 18 @ 0x280000 │ │ │ │ + subeq r4, r2, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + subeq r5, r3, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0x01a46b20 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01a2ae20 │ │ │ │ - subeq r5, r3, #88, 24 @ 0x5800 │ │ │ │ + subeq r5, r3, #80, 24 @ 0x5000 │ │ │ │ @ instruction: 0x01a42fc0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41350 │ │ │ │ - subeq r5, r3, #88, 28 @ 0x580 │ │ │ │ + subeq r5, r3, #80, 28 @ 0x500 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + subeq r5, r3, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0x01a28b20 │ │ │ │ - subeq r6, r3, #16, 8 @ 0x10000000 │ │ │ │ + subeq r6, r3, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r6, r3, #48, 8 @ 0x30000000 │ │ │ │ + subeq r6, r3, #40, 8 @ 0x28000000 │ │ │ │ @ instruction: 0x01a28b70 │ │ │ │ - subeq r4, r3, #48, 4 │ │ │ │ + subeq r4, r3, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + subeq r5, r3, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r9, r4, #224, 28 @ 0xe00 │ │ │ │ + subeq r9, r4, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r5, r3, #136, 30 @ 0x220 │ │ │ │ + subeq r5, r3, #128, 30 @ 0x200 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r6, r3, #48, 8 @ 0x30000000 │ │ │ │ + subeq r6, r3, #40, 8 @ 0x28000000 │ │ │ │ @ instruction: 0x01a4b7b0 │ │ │ │ - subeq r6, r3, #64, 8 @ 0x40000000 │ │ │ │ + subeq r6, r3, #56, 8 @ 0x38000000 │ │ │ │ @ instruction: 0x01a49640 │ │ │ │ - subeq r6, r3, #88, 8 @ 0x58000000 │ │ │ │ + subeq r6, r3, #80, 8 @ 0x50000000 │ │ │ │ ldrdeq fp, [r4, r8]! │ │ │ │ - subeq r6, r3, #248, 20 @ 0xf8000 │ │ │ │ + subeq r6, r3, #240, 20 @ 0xf0000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + subeq r5, r3, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r9, r4, #112, 30 @ 0x1c0 │ │ │ │ + subeq r9, r4, #96, 30 @ 0x180 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r9, r4, #224, 28 @ 0xe00 │ │ │ │ + subeq r9, r4, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r9, r4, #224, 28 @ 0xe00 │ │ │ │ + subeq r9, r4, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a46b70 │ │ │ │ - subeq r4, r2, #160, 18 @ 0x280000 │ │ │ │ + subeq r4, r2, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ - subeq sl, r5, #208, 6 @ 0x40000003 │ │ │ │ + subeq sl, r5, #192, 6 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r9, r4, #224, 28 @ 0xe00 │ │ │ │ + subeq r9, r4, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x01a46b20 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01a2ae20 │ │ │ │ - subeq r9, r4, #32, 24 @ 0x2000 │ │ │ │ + subeq r9, r4, #16, 24 @ 0x1000 │ │ │ │ @ instruction: 0x01a42fc0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41350 │ │ │ │ - subeq r9, r4, #56, 28 @ 0x380 │ │ │ │ + subeq r9, r4, #40, 28 @ 0x280 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r9, r4, #224, 28 @ 0xe00 │ │ │ │ + subeq r9, r4, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x01a28b20 │ │ │ │ - subeq sl, r4, #120, 8 @ 0x78000000 │ │ │ │ + subeq sl, r4, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq sl, r4, #152, 8 @ 0x98000000 │ │ │ │ + subeq sl, r4, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0x01a28b70 │ │ │ │ - subeq r4, r3, #48, 4 │ │ │ │ + subeq r4, r3, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r9, r4, #224, 28 @ 0xe00 │ │ │ │ + subeq r9, r4, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq pc, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq pc, r5, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r9, r4, #112, 30 @ 0x1c0 │ │ │ │ + subeq r9, r4, #96, 30 @ 0x180 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq sl, r4, #152, 8 @ 0x98000000 │ │ │ │ + subeq sl, r4, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0x01a4b7b0 │ │ │ │ - subeq sl, r4, #168, 8 @ 0xa8000000 │ │ │ │ + subeq sl, r4, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0x01a49640 │ │ │ │ - subeq sl, r4, #192, 8 @ 0xc0000000 │ │ │ │ + subeq sl, r4, #176, 8 @ 0xb0000000 │ │ │ │ ldrdeq fp, [r4, r8]! │ │ │ │ - subeq sl, r4, #0, 24 │ │ │ │ + subeq sl, r4, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ - subeq ip, r5, #96, 22 @ 0x18000 │ │ │ │ + subeq ip, r5, #80, 22 @ 0x14000 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r9, r4, #224, 28 @ 0xe00 │ │ │ │ + subeq r9, r4, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq pc, r5, #232, 14 @ 0x3a00000 │ │ │ │ + subeq pc, r5, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq pc, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq pc, r5, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq pc, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq pc, r5, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a46b70 │ │ │ │ - subeq r4, r2, #160, 18 @ 0x280000 │ │ │ │ + subeq r4, r2, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ - subeq r0, r7, #192, 22 @ 0x30000 │ │ │ │ + subeq r0, r7, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq pc, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq pc, r5, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0x01a46b20 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01a2ae20 │ │ │ │ - subeq pc, r5, #136, 8 @ 0x88000000 │ │ │ │ + subeq pc, r5, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0x01a42fc0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41350 │ │ │ │ - subeq pc, r5, #168, 12 @ 0xa800000 │ │ │ │ + subeq pc, r5, #152, 12 @ 0x9800000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq pc, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq pc, r5, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0x01a28b20 │ │ │ │ - subeq pc, r5, #48, 26 @ 0xc00 │ │ │ │ + subeq pc, r5, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq pc, r5, #80, 26 @ 0x1400 │ │ │ │ + subeq pc, r5, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0x01a28b70 │ │ │ │ - subeq r4, r3, #48, 4 │ │ │ │ + subeq r4, r3, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq pc, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq pc, r5, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r3, r7, #56, 20 @ 0x38000 │ │ │ │ + subeq r3, r7, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq pc, r5, #232, 14 @ 0x3a00000 │ │ │ │ + subeq pc, r5, #216, 14 @ 0x3600000 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq pc, r5, #80, 26 @ 0x1400 │ │ │ │ + subeq pc, r5, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0x01a4b7b0 │ │ │ │ - subeq pc, r5, #96, 26 @ 0x1800 │ │ │ │ + subeq pc, r5, #80, 26 @ 0x1400 │ │ │ │ @ instruction: 0x01a49640 │ │ │ │ - subeq pc, r5, #120, 26 @ 0x1e00 │ │ │ │ + subeq pc, r5, #104, 26 @ 0x1a00 │ │ │ │ ldrdeq fp, [r4, r8]! │ │ │ │ - subeq r0, r6, #112, 10 @ 0x1c000000 │ │ │ │ + subeq r0, r6, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ - subeq r3, r7, #144, 8 @ 0x90000000 │ │ │ │ + subeq r3, r7, #128, 8 @ 0x80000000 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq pc, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq pc, r5, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r3, r7, #200, 20 @ 0xc8000 │ │ │ │ + subeq r3, r7, #184, 20 @ 0xb8000 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r3, r7, #56, 20 @ 0x38000 │ │ │ │ + subeq r3, r7, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r3, r7, #56, 20 @ 0x38000 │ │ │ │ + subeq r3, r7, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ @@ -32864,45 +32864,45 @@ │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r1, r7, #64, 20 @ 0x40000 │ │ │ │ + subeq r1, r7, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a46b20 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01a2ae20 │ │ │ │ - subeq r0, r6, #168, 24 @ 0xa800 │ │ │ │ + subeq r0, r6, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0x01a42fc0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41350 │ │ │ │ - subeq r0, r6, #184, 28 @ 0xb80 │ │ │ │ + subeq r0, r6, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r0, r6, #32, 30 @ 0x80 │ │ │ │ + subeq r0, r6, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0x01a28b20 │ │ │ │ - subeq r1, r6, #232, 8 @ 0xe8000000 │ │ │ │ + subeq r1, r6, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r1, r6, #8, 10 @ 0x2000000 │ │ │ │ + subeq r1, r6, #248, 8 @ 0xf8000000 │ │ │ │ @ instruction: 0x01a28b70 │ │ │ │ - subeq r4, r3, #48, 4 │ │ │ │ + subeq r4, r3, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r0, r6, #32, 30 @ 0x80 │ │ │ │ + subeq r0, r6, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r7, r6, #144, 26 @ 0x2400 │ │ │ │ + subeq r7, r6, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ @@ -32912,119 +32912,119 @@ │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ strdeq ip, [lr, -r8]! │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r1, r6, #8, 10 @ 0x2000000 │ │ │ │ + subeq r1, r6, #248, 8 @ 0xf8000000 │ │ │ │ @ instruction: 0x01a4b7b0 │ │ │ │ - subeq r1, r6, #24, 10 @ 0x6000000 │ │ │ │ + subeq r1, r6, #8, 10 @ 0x2000000 │ │ │ │ @ instruction: 0x01a49640 │ │ │ │ - subeq r1, r6, #48, 10 @ 0xc000000 │ │ │ │ + subeq r1, r6, #32, 10 @ 0x8000000 │ │ │ │ ldrdeq fp, [r4, r8]! │ │ │ │ - subeq r1, r6, #200, 26 @ 0x3200 │ │ │ │ + subeq r1, r6, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ - subeq r4, r6, #160, 22 @ 0x28000 │ │ │ │ + subeq r4, r6, #144, 22 @ 0x24000 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r0, r6, #32, 30 @ 0x80 │ │ │ │ + subeq r0, r6, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r7, r6, #32, 28 @ 0x200 │ │ │ │ + subeq r7, r6, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r7, r6, #144, 26 @ 0x2400 │ │ │ │ + subeq r7, r6, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r7, r6, #144, 26 @ 0x2400 │ │ │ │ + subeq r7, r6, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a46b70 │ │ │ │ - subeq r4, r2, #160, 18 @ 0x280000 │ │ │ │ + subeq r4, r2, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r7, r6, #144, 26 @ 0x2400 │ │ │ │ + subeq r7, r6, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0x01a46b20 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01a2ae20 │ │ │ │ - subeq r7, r6, #112, 20 @ 0x70000 │ │ │ │ + subeq r7, r6, #96, 20 @ 0x60000 │ │ │ │ @ instruction: 0x01a42fc0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41350 │ │ │ │ - subeq r7, r6, #32, 26 @ 0x800 │ │ │ │ + subeq r7, r6, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r7, r6, #144, 26 @ 0x2400 │ │ │ │ + subeq r7, r6, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0x01a28b20 │ │ │ │ - subeq r8, r6, #240, 6 @ 0xc0000003 │ │ │ │ + subeq r8, r6, #224, 6 @ 0x80000003 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r8, r6, #16, 8 @ 0x10000000 │ │ │ │ + subeq r8, r6, #0, 8 │ │ │ │ @ instruction: 0x01a28b70 │ │ │ │ - subeq r4, r3, #48, 4 │ │ │ │ + subeq r4, r3, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq r7, r6, #144, 26 @ 0x2400 │ │ │ │ + subeq r7, r6, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq fp, r6, #192, 24 @ 0xc000 │ │ │ │ + subeq fp, r6, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq r7, r6, #32, 28 @ 0x200 │ │ │ │ + subeq r7, r6, #16, 28 @ 0x100 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ - subeq r8, r6, #16, 8 @ 0x10000000 │ │ │ │ + subeq r8, r6, #0, 8 │ │ │ │ @ instruction: 0x01a4b7b0 │ │ │ │ - subeq r8, r6, #32, 8 @ 0x20000000 │ │ │ │ + subeq r8, r6, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0x01a49640 │ │ │ │ - subeq r8, r6, #72, 8 @ 0x48000000 │ │ │ │ + subeq r8, r6, #40, 8 @ 0x28000000 │ │ │ │ ldrdeq fp, [r4, r8]! │ │ │ │ - subeq r8, r6, #64, 26 @ 0x1000 │ │ │ │ + subeq r8, r6, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0x01a3fde8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq r7, r6, #144, 26 @ 0x2400 │ │ │ │ + subeq r7, r6, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq fp, r6, #80, 26 @ 0x1400 │ │ │ │ + subeq fp, r6, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq fp, r6, #192, 24 @ 0xc000 │ │ │ │ + subeq fp, r6, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0x01a3fbe0 │ │ │ │ - subeq fp, r6, #192, 24 @ 0xc000 │ │ │ │ + subeq fp, r6, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0x01a13a68 │ │ │ │ msreq R11_fiq, r0, ror r6 │ │ │ │ strdeq r1, [r4, r8]! │ │ │ │ - subeq r6, r2, #176 @ 0xb0 │ │ │ │ + subeq r6, r2, #168 @ 0xa8 │ │ │ │ @ instruction: 0x01a46508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a13950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a139a0 │ │ │ │ @@ -33032,23 +33032,23 @@ │ │ │ │ @ instruction: 0x01a139c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq fp, r6, #192, 24 @ 0xc000 │ │ │ │ + subeq fp, r6, #176, 24 @ 0xb000 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fd70 │ │ │ │ - subeq fp, r6, #192, 24 @ 0xc000 │ │ │ │ + subeq fp, r6, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0x01a40f40 │ │ │ │ - subeq sp, r6, #32, 4 │ │ │ │ + subeq sp, r6, #16, 4 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ... │ │ │ │ lsreq sl, r0, #17 │ │ │ │ lsreq r6, r8, r6 │ │ │ │ @@ -33206,17 +33206,17 @@ │ │ │ │ cmneq r0, r8, asr r2 │ │ │ │ cmneq r0, r8, ror #4 │ │ │ │ @ instruction: 0x01604398 │ │ │ │ cmneq r0, r8, lsl #7 │ │ │ │ cmneq r0, r8, ror r3 │ │ │ │ ... │ │ │ │ rsbeq r3, r8, r8, lsl #24 │ │ │ │ - @ instruction: 0xf7a904c0 │ │ │ │ - @ instruction: 0xf7a90b98 │ │ │ │ - @ instruction: 0xf7a90af8 │ │ │ │ + @ instruction: 0xf79e04c0 │ │ │ │ + @ instruction: 0xf79e0b98 │ │ │ │ + @ instruction: 0xf79e0af8 │ │ │ │ rsbeq r3, r8, r0, lsr #24 │ │ │ │ roreq r2, r8, #9 │ │ │ │ andeq r0, r0, pc │ │ │ │ tsteq r0, r8, lsl #4 │ │ │ │ ... │ │ │ │ smlaltteq r5, r1, r8, fp │ │ │ │ andeq r1, r0, sp, lsl #6 │ │ │ │ @@ -35072,33 +35072,33 @@ │ │ │ │ biceq r0, r0, r8, lsr #15 │ │ │ │ @ instruction: 0x0121ca90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, fp, #128, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subseq pc, pc, #80, 2 │ │ │ │ + subseq lr, pc, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r8, fp, #92, 16 @ 0x5c0000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r1, r0, #24, 24 @ 0x1800 │ │ │ │ + subeq r1, r0, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, pc, #132, 30 @ 0x210 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r7, pc, #104, 12 @ 0x6800000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r7, pc, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, fp, #132, 14 @ 0x2100000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r3, r0, #80, 18 @ 0x140000 │ │ │ │ + subeq r3, r0, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ mulseq fp, r0, r1 │ │ │ │ biceq r0, r0, r8, lsr #15 │ │ │ │ @ instruction: 0x0121cf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -36102,26 +36102,26 @@ │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ andeq fp, sp, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r2, r3, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #10 │ │ │ │ - @ instruction: 0xf7a904c0 │ │ │ │ + @ instruction: 0xf79e04c0 │ │ │ │ lsreq r0, r8, #11 │ │ │ │ cmneq r0, r8, asr #27 │ │ │ │ ... │ │ │ │ andeq r1, r0, r9, lsl #10 │ │ │ │ - @ instruction: 0xf7a90b98 │ │ │ │ + @ instruction: 0xf79e0b98 │ │ │ │ lsreq r0, r8, #11 │ │ │ │ ldrdeq r2, [r0, #-216]! @ 0xffffff28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r1 │ │ │ │ andeq r1, r0, r9, lsl #10 │ │ │ │ - @ instruction: 0xf7a90af8 │ │ │ │ + @ instruction: 0xf79e0af8 │ │ │ │ lsreq r0, r8, #11 │ │ │ │ cmneq r0, r8, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r1, r0, r1, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r0, r0, lsl fp │ │ │ │ @@ -37665,15 +37665,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq sl, r3, #65536 @ 0x10000 │ │ │ │ ldrbeq pc, [r8], #-808 @ 0xfffffcd8 @ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - submi r1, r5, #164, 2 @ 0x29 │ │ │ │ + submi r2, r5, #28, 10 @ 0x7000000 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlawteq r0, r8, r3, ip │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -40477,27 +40477,27 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq sl, r3, #65536 @ 0x10000 │ │ │ │ ldrbeq pc, [r8], #-832 @ 0xfffffcc0 @ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - submi r1, r5, #172, 2 @ 0x2b │ │ │ │ + submi r2, r5, #36, 10 @ 0x9000000 │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ mlaseq r2, ip, fp, r3 │ │ │ │ biceq r0, r0, r8, ror #15 │ │ │ │ @ instruction: 0x0125c198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq sl, r3, #65536 @ 0x10000 │ │ │ │ ldrbeq pc, [r8], #-856 @ 0xfffffca8 @ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - submi r1, r5, #180, 2 @ 0x2d │ │ │ │ + submi r2, r5, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r1, r0, lsl #12 │ │ │ │ ldcvc 13, cr12, [r1], #-724 @ 0xfffffd2c │ │ │ │ cmpgt sp, #1610612745 @ 0x60000009 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -51167,15 +51167,15 @@ │ │ │ │ biceq r0, r0, r8, asr #16 │ │ │ │ strdeq lr, [r8, -r0]! │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addseq r4, r1, #240, 22 @ 0x3c000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq lr, r2, #184, 4 @ 0x8000000b │ │ │ │ + subeq sp, r2, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ mlaeq r2, r4, pc, fp @ │ │ │ │ biceq r0, r0, r8, asr #16 │ │ │ │ msreq CPSR_f, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @@ -75472,15 +75472,15 @@ │ │ │ │ biceq r0, r0, r8, asr #30 │ │ │ │ ldrdeq r2, [r9, -r0]! │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, r0, #100, 4 @ 0x40000006 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq pc, r2, #112, 10 @ 0x1c000000 │ │ │ │ + subeq lr, r2, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -83692,21 +83692,21 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #84, 18 @ 0x150000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #0, 20 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - @ instruction: 0x01200a58 │ │ │ │ + @ instruction: 0x012010a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sl, ip, #132, 4 @ 0x40000008 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - @ instruction: 0x01201538 │ │ │ │ + @ instruction: 0x01201ae8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -85486,15 +85486,15 @@ │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ teqeq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r3, r6, #28, 16 @ 0x1c0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, fp, #136 @ 0x88 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r4, r0, #152 @ 0x98 │ │ │ │ + subeq r4, r0, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ ldrdeq r4, [pc], #-132 @ │ │ │ │ biceq r1, r0, r8, lsr #1 │ │ │ │ teqeq r3, r0, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -85504,15 +85504,15 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ teqpeq pc, r8 @ @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrheq r6, [r1, #196]! @ 0xc4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, ip, #72, 14 @ 0x1200000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - smlawteq r0, r8, fp, r6 │ │ │ │ + @ instruction: 0x01206ce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0045f490 │ │ │ │ biceq r1, r0, r8, ror #2 │ │ │ │ @ instruction: 0x012b6918 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -91318,27 +91318,27 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ strdeq fp, [r1, -r0]! │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq r8, ip, lsr #32 │ │ │ │ tsteq r2, r1, lsl #16 │ │ │ │ addseq r0, r1, #16, 8 @ 0x10000000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq pc, r2, #176, 16 @ 0xb00000 │ │ │ │ + subeq lr, r2, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #60, 6 @ 0xf0000000 │ │ │ │ tsteq r2, r1, lsl #16 │ │ │ │ addseq fp, r0, #236, 22 @ 0x3b000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq pc, r2, #56, 24 @ 0x3800 │ │ │ │ + subeq lr, r2, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -113230,15 +113230,15 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq sp, r9, #60, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r3, r1, #200, 14 @ 0x3200000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r0, r3, #200 @ 0xc8 │ │ │ │ + subeq pc, r2, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -114532,15 +114532,15 @@ │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, r6, #204, 8 @ 0xcc000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r7, r1, #0, 4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r1, r3, #112, 2 │ │ │ │ + subeq r0, r3, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -115324,15 +115324,15 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r3, r5, #44, 10 @ 0xb000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r5, r1, #244, 18 @ 0x3d0000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r2, r3, #136, 14 @ 0x2200000 │ │ │ │ + subeq r1, r3, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -115402,15 +115402,15 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r4, #236, 20 @ 0xec000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r1, #12, 2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r3, r3, #136, 16 @ 0x880000 │ │ │ │ + subeq r2, r3, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -115749,16 +115749,16 @@ │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq fp, r9, #196, 22 @ 0x31000 │ │ │ │ svceq 0x00c11801 │ │ │ │ addseq r1, fp, #60, 30 @ 0xf0 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x01200b30 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + smlawteq r0, r0, r2, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -115839,16 +115839,16 @@ │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r3, #188, 2 @ 0x2f │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r3, fp, #244, 12 @ 0xf400000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x01201518 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01201b98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -115912,15 +115912,15 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r9, r9, #92, 8 @ 0x5c000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq lr, lr, #152, 24 @ 0x9800 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq pc, pc, #24, 26 @ 0x600 │ │ │ │ + subseq pc, pc, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -115965,22 +115965,22 @@ │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r4, #148, 8 @ 0x94000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, fp, #40, 30 @ 0xa0 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x012023e0 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01202b30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, fp, #232, 2 @ 0x3a │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x01202b38 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x012031b8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -116121,16 +116121,16 @@ │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r4, #204 @ 0xcc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r0, fp, #156, 4 @ 0xc0000009 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x01203120 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01203760 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -116301,15 +116301,15 @@ │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq lr, r4, ror #20 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, fp, #88, 6 @ 0x60000001 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ @ instruction: 0x01203f30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0042d994 │ │ │ │ biceq r0, r0, r8, lsl #29 │ │ │ │ teqeq r0, r8, lsl #29 │ │ │ │ @@ -116871,22 +116871,22 @@ │ │ │ │ tsteq r5, r8, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldccc 0, cr0, [r0] │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, fp, #232, 8 @ 0xe8000000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x01204ab0 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01204948 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r3, fp, #16, 8 @ 0x10000000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x01204d90 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01204c60 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ strbteq r8, [r3], #-3728 @ 0xfffff170 │ │ │ │ andcs r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -116895,16 +116895,16 @@ │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq sl, r9, #108, 16 @ 0x6c0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, fp, #20, 30 @ 0x50 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x01205a90 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01205ce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -116925,16 +116925,16 @@ │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, r4, #244, 10 @ 0x3d000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, fp, #108, 10 @ 0x1b000000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x01206448 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x012067e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -116943,22 +116943,22 @@ │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r2, r4, #148, 24 @ 0x9400 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r2, fp, #208, 20 @ 0xd0000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x01206fa0 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01207150 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, fp, #72, 22 @ 0x12000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01207fe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -116973,28 +116973,28 @@ │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq sl, r9, #188, 16 @ 0xbc0000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addseq r2, fp, #152, 14 @ 0x2600000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - @ instruction: 0x012ba8a0 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + teqeq r0, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, fp, #244, 10 @ 0x3d000000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + teqeq sl, r8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r0, fp, #108, 12 @ 0x6c00000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + teqeq fp, r8, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117010,15 +117010,15 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r2, r4, #220, 22 @ 0x37000 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r4, r5, #60, 10 @ 0xf000000 │ │ │ │ biceq r7, r0, r8, lsl #15 │ │ │ │ - subseq lr, pc, #192, 16 @ 0xc00000 │ │ │ │ + subseq lr, pc, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r8, [r3], #-4068 @ 0xfffff01c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01051cb0 │ │ │ │ svchi 0x00343dc8 │ │ │ │ svclt 0x00b39c6a │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117035,15 +117035,15 @@ │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, r9, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r5, r0, ip, r1 │ │ │ │ addpl lr, fp, #-1543503872 @ 0xa4000000 │ │ │ │ svccc 0x00fed660 │ │ │ │ - smlawteq r0, r0, r0, r2 │ │ │ │ + @ instruction: 0x01202550 │ │ │ │ rsbmi r3, r0, #60, 24 @ 0x3c00 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, r6, #20, 20 @ 0x14000 │ │ │ │ @@ -117064,21 +117064,21 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, r4, #84, 28 @ 0x540 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r0, pc, #8 │ │ │ │ biceq r1, r0, r8, lsl #6 │ │ │ │ - subeq r5, fp, #168, 8 @ 0xa8000000 │ │ │ │ + subeq r5, fp, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r0, pc, #128 @ 0x80 │ │ │ │ biceq r1, r0, r8, lsl #6 │ │ │ │ - subeq r5, fp, #152, 20 @ 0x98000 │ │ │ │ + subeq r5, fp, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -117110,15 +117110,15 @@ │ │ │ │ tstpeq r4, r1, lsl #16 @ p-variant is OBSOLETE │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sl, r4, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, ror lr │ │ │ │ + tsteq r5, r0, lsr r7 │ │ │ │ strmi lr, [sp, #2778] @ 0xada │ │ │ │ mcrcc 15, 4, r3, cr3, cr5, {1} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r0, pc, #124, 28 @ 0x7c0 │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ @@ -117145,126 +117145,126 @@ │ │ │ │ submi pc, r6, #212, 28 @ 0xd40 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq fp, r9, #252, 14 @ 0x3f00000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, lsl #30 │ │ │ │ - strbthi r9, [r6], #-1027 @ 0xfffffbfd │ │ │ │ - @ instruction: 0x3e1bb9c8 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq pc, r8, #188, 16 @ 0xbc0000 │ │ │ │ - biceq r1, r0, r8, lsr #12 │ │ │ │ - @ instruction: 0x012a5130 │ │ │ │ + biceq r1, r0, r8, ror #11 │ │ │ │ + ldrdeq fp, [r1, -r0]! │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq ip, r6, #236, 30 @ 0x3b0 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + @ instruction: 0x0120a430 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, r4, #20, 28 @ 0x140 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, r8, #216, 12 @ 0xd800000 │ │ │ │ - biceq r1, r0, r8, lsr #12 │ │ │ │ - smlawbeq fp, r8, r8, lr │ │ │ │ + addseq fp, r6, #144, 12 @ 0x9000000 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + smlawbeq r0, r8, sl, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq sp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq lr, [r9, #68]! @ 0x44 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r8, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi pc, r6, #244, 28 @ 0xf40 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0xd6a445db │ │ │ │ - stccc 6, cr11, [lr, #448]! @ 0x1c0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, ip, asr #22 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, asr pc │ │ │ │ - @ instruction: 0xf187278a │ │ │ │ - ldccc 6, cr15, [sl, #-736]! @ 0xfffffd20 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq fp, r6, #88, 14 @ 0x1600000 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + @ instruction: 0x0120ad68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbmi r1, pc, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq fp, r6, #36, 16 @ 0x240000 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + @ instruction: 0x0120b030 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq fp, r9, #4, 16 @ 0x40000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, ror #30 │ │ │ │ - blle ff5e683c <_edata@@Base+0xf97e683c> │ │ │ │ - stclcc 7, cr3, [r3], {186} @ 0xba │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq fp, r6, #240, 16 @ 0xf00000 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + @ instruction: 0x0120b2e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbmi r1, pc, #0, 6 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - @ instruction: 0x010528b0 │ │ │ │ - cdpge 4, 6, cr9, cr3, cr3, {4} │ │ │ │ - mcrrcc 13, 7, sl, r6, cr10 │ │ │ │ - subeq r1, r0, #120, 2 │ │ │ │ - rsbmi r3, r0, #188, 28 @ 0xbc0 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq ip, r6, #236, 30 @ 0x3b0 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x0120b170 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq fp, r6, #188, 18 @ 0x2f0000 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + smlawbeq r0, r0, sl, pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq lr, r6, #228, 6 @ 0x90000003 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + @ instruction: 0x01216fe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r4, r6, #212, 30 @ 0x350 │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, ip, lsr r5 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq fp, r6, #144, 12 @ 0x9000000 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - smlawteq r1, r8, r1, r2 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq lr, r6, #128, 8 @ 0x80000000 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + strdeq ip, [r7, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r5, #228, 24 @ 0xe400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq fp, r6, #88, 14 @ 0x1600000 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - smlawbeq r1, r8, r7, r6 │ │ │ │ + addseq fp, r6, #136, 20 @ 0x88000 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + @ instruction: 0x012d4310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, r2, #148, 20 @ 0x94000 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r7, r4, #72, 10 @ 0x12000000 │ │ │ │ + subeq r7, r4, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, r2, #232, 6 @ 0xa0000003 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r8, r4, #56, 6 @ 0xe0000000 │ │ │ │ + subeq r8, r4, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c1b801 │ │ │ │ ldrdeq ip, [r6], #-120 @ 0xffffff88 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117274,45 +117274,45 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq fp, r9, #172, 10 @ 0x2b000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, r2, #232, 22 @ 0x3a000 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r8, r4, #128, 26 @ 0x2000 │ │ │ │ + subeq r8, r4, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq pc, r1, #124, 6 @ 0xf0000001 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r9, r4, #176, 20 @ 0xb0000 │ │ │ │ + subeq r8, r4, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq r6, r2, #252 @ 0xfc │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq ip, r4, #216, 10 @ 0x36000000 │ │ │ │ + subeq fp, r4, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, r4, lsr #31 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, r1, #176, 30 @ 0x2c0 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq pc, r4, #0, 10 │ │ │ │ + subeq lr, r4, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r2, r2, #184, 10 @ 0x2e000000 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq pc, r4, #168, 20 @ 0xa8000 │ │ │ │ + subeq lr, r4, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117322,93 +117322,93 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r0, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r2, r2, #252, 8 @ 0xfc000000 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq pc, r4, #184, 24 @ 0xb800 │ │ │ │ + subeq pc, r4, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r2, r2, #96, 12 @ 0x6000000 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq pc, r4, #184, 30 @ 0x2e0 │ │ │ │ + subeq pc, r4, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, r2, #80, 30 @ 0x140 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r0, r5, #112, 4 │ │ │ │ + subeq pc, r4, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r2, #200, 28 @ 0xc80 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r0, r5, #160, 16 @ 0xa00000 │ │ │ │ + subeq pc, r4, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq lr, ip, lsl #14 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq pc, r1, #40, 2 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r2, r5, #184, 10 @ 0x2e000000 │ │ │ │ + subeq r0, r5, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, r6, #244, 6 @ 0xd0000003 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, r2, #72, 28 @ 0x480 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r2, r5, #160, 16 @ 0xa00000 │ │ │ │ + subeq r1, r5, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c1b801 │ │ │ │ ldrdeq ip, [r6], #-120 @ 0xffffff88 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq pc, [r8], #-2628 @ 0xfffff5bc @ │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, r2, #164, 24 @ 0xa400 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r3, r5, #64 @ 0x40 │ │ │ │ + subeq r2, r5, #160 @ 0xa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, r6, #172 @ 0xac │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r2, r2, #64 @ 0x40 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r3, r5, #248, 8 @ 0xf8000000 │ │ │ │ + subeq r2, r5, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r5, #164, 24 @ 0xa400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r2, #124, 20 @ 0x7c000 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r3, r5, #200, 14 @ 0x3200000 │ │ │ │ + subeq r2, r5, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117418,33 +117418,33 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq fp, r9, #108, 10 @ 0x1b000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r2, r2, #192, 4 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r4, r5, #136, 6 @ 0x20000002 │ │ │ │ + subeq r2, r5, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq pc, r1, #140, 2 @ 0x23 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r5, r5, #152, 8 @ 0x98000000 │ │ │ │ + subeq r4, r5, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq fp, r0, #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r2, #124, 6 @ 0xf0000001 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r5, r5, #8, 20 @ 0x8000 │ │ │ │ + subeq r4, r5, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq fp, r0, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117562,33 +117562,33 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ smlawbeq r3, r0, r6, r5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq lr, [r8], #-140 @ 0xffffff74 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r3, r2, #4, 2 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r8, r5, #208 @ 0xd0 │ │ │ │ + subeq r7, r5, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r9, r2, #12, 16 @ 0xc0000 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq r9, r5, #152, 4 @ 0x80000009 │ │ │ │ + subeq r8, r5, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ subeq r0, sp, ip, lsl #6 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0120b6b8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r6, ip, rrx │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r2, r2, #204, 30 @ 0x330 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq sl, r5, #136, 22 @ 0x22000 │ │ │ │ + subeq r9, r5, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117612,67 +117612,67 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq sl, r2, #1600 @ 0x640 │ │ │ │ ldrbeq pc, [ip], #-2088 @ 0xfffff7d8 @ │ │ │ │ andne r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - submi fp, r1, #228, 26 @ 0x3900 │ │ │ │ + submi sp, r1, #92, 2 │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, ip, lsl #31 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #204, 20 @ 0xcc000 │ │ │ │ + rsbseq r5, r2, #228, 20 @ 0xe4000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #4, 22 @ 0x1000 │ │ │ │ + rsbseq r5, r2, #28, 22 @ 0x7000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq lr, [r8], #-3820 @ 0xfffff114 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq pc, r1, #156, 2 @ 0x27 │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq fp, r5, #128 @ 0x80 │ │ │ │ + subeq sl, r5, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r9, r4, #156, 4 @ 0xc0000009 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq fp, r6, #36, 16 @ 0x240000 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x01218d50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq lr, r6, #144, 4 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + teqeq r1, r0, asr #23 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #196, 20 @ 0xc4000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq fp, r6, #240, 16 @ 0xf00000 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x01219540 │ │ │ │ + rsbseq r5, r2, #220, 20 @ 0xdc000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq fp, r6, #112, 24 @ 0x7000 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + teqeq pc, r0, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -117685,44 +117685,44 @@ │ │ │ │ eoreq r8, fp, #196, 20 @ 0xc4000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r8, [r5], #-172 @ 0xffffff54 │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ @ instruction: 0x01229218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnseq fp, ip, ror #26 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq fp, r6, #188, 18 @ 0x2f0000 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x0121ac20 │ │ │ │ + andeq r1, r0, r1, lsl #16 │ │ │ │ + addseq fp, r6, #196, 20 @ 0xc4000 │ │ │ │ + biceq r1, r0, r8, asr #11 │ │ │ │ + subeq r2, r0, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq lr, r6, #228, 6 @ 0x90000003 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x0121ebb0 │ │ │ │ + addseq pc, r8, #216, 12 @ 0xd800000 │ │ │ │ + biceq r1, r0, r8, ror #11 │ │ │ │ + @ instruction: 0x0122c030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, ip, asr pc │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r6, #128, 8 @ 0x80000000 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x012a0558 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq fp, r6, #136, 20 @ 0x88000 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - teqeq r5, r0, asr sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, asr #14 │ │ │ │ + strbthi r9, [r6], #-1027 @ 0xfffffbfd │ │ │ │ + @ instruction: 0x3e1bb9c8 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, ip, asr #22 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + ldrdeq r2, [r5, -r8] │ │ │ │ + @ instruction: 0xd6a445db │ │ │ │ + stccc 6, cr11, [lr, #448]! @ 0x1c0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbeq lr, [r8], #-3796 @ 0xfffff12c │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ @@ -117745,50 +117745,50 @@ │ │ │ │ eoreq r8, r4, #204, 28 @ 0xcc0 │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r8, r4, #244, 28 @ 0xf40 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq lr, r6, #144, 4 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - teqeq sl, r8, lsl #4 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, lsr r8 │ │ │ │ + @ instruction: 0xf187278a │ │ │ │ + ldccc 6, cr15, [sl, #-736]! @ 0xfffffd20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbmi r1, pc, #216, 4 @ 0x8000000d │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #100, 28 @ 0x640 │ │ │ │ + rsbseq r7, r2, #124, 28 @ 0x7c0 │ │ │ │ subeq sp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r8, r4, #68, 30 @ 0x110 │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r8, r4, #108, 30 @ 0x1b0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r6, #112, 24 @ 0x7000 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - subeq r0, r0, #48, 20 @ 0x30000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r1, r0, r1, lsl #16 │ │ │ │ - addseq fp, r6, #196, 20 @ 0xc4000 │ │ │ │ - biceq r1, r0, r8, ror #12 │ │ │ │ - subeq r3, r0, #240, 14 @ 0x3c00000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r0, asr r8 │ │ │ │ + blle ff5e7124 <_edata@@Base+0xf97e7124> │ │ │ │ + stclcc 7, cr3, [r3], {186} @ 0xba │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbmi r1, pc, #0, 6 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + @ instruction: 0x010528b0 │ │ │ │ + cdpge 4, 6, cr9, cr3, cr3, {4} │ │ │ │ + mcrrcc 13, 7, sl, r6, cr10 │ │ │ │ + subeq r1, r0, #32 │ │ │ │ + rsbmi r3, r0, #188, 28 @ 0xbc0 │ │ │ │ subeq sp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r8, r4, #188, 30 @ 0x2f0 │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ @@ -117798,20 +117798,20 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r8, r4, #228, 30 @ 0x390 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #116, 16 @ 0x740000 │ │ │ │ + rsbseq r3, r2, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r2, [r5, -r8] │ │ │ │ strcs sp, [r0, #3747]! @ 0xea3 │ │ │ │ blcc 1f38a0 │ │ │ │ - subeq r1, r0, #136, 2 @ 0x22 │ │ │ │ + subeq r1, r0, #136 @ 0x88 │ │ │ │ rsbmi r0, sl, #12, 12 @ 0xc00000 │ │ │ │ subeq sp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ strdeq r6, [fp, #164]! @ 0xa4 │ │ │ │ @@ -117821,21 +117821,21 @@ │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrdeq fp, [r4, #164]! @ 0xa4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, lsl r9 │ │ │ │ @ instruction: 0x76e1523d │ │ │ │ blcc 2116db8 <__bss_end__@@Base+0x12b9ffc> │ │ │ │ - subeq r1, r0, #160, 6 @ 0x80000002 │ │ │ │ + subeq r1, r0, #64, 4 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r5, r8, r9, r2 │ │ │ │ rscsls r2, r2, #1027604480 @ 0x3d400000 │ │ │ │ bcc fff4a1bc <_edata@@Base+0xfa14a1bc> │ │ │ │ - subeq r1, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r1, r0, #80, 4 │ │ │ │ rsbmi r4, r0, #244, 2 @ 0x3d │ │ │ │ andeq sp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r8, r4, #196, 28 @ 0xc40 │ │ │ │ @@ -117857,398 +117857,398 @@ │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r9, r4, #44 @ 0x2c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r5, r0, r9, r2 │ │ │ │ smlawtge ip, r0, lr, r0 │ │ │ │ bcc 1cc2be4 <__bss_end__@@Base+0xe65e28> │ │ │ │ - subeq r5, r0, #0, 20 │ │ │ │ + subeq r6, r0, #192, 4 │ │ │ │ rsbmi r0, sl, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r2, [r5, -r0] │ │ │ │ blcs edf774 <__bss_end__@@Base+0x829b8> │ │ │ │ stmibcc r3!, {r1, r3, r4, r7, r8, r9, sp, lr, pc} │ │ │ │ - subeq r5, r0, #16, 20 @ 0x10000 │ │ │ │ + subeq r6, r0, #208, 4 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #212, 14 @ 0x3500000 │ │ │ │ + rsbseq r3, r2, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r5, r8, r9, r2 │ │ │ │ strbvs r1, [sp], #-3518 @ 0xfffff242 │ │ │ │ ldmdbcc r3, {r0, r3, r5, r6, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - subeq r5, r0, #192, 20 @ 0xc0000 │ │ │ │ + subeq r6, r0, #136, 6 @ 0x20000002 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ biceq r9, r7, r1, lsl #16 │ │ │ │ adceq r3, r8, #156, 26 @ 0x2700 │ │ │ │ biceq r4, r0, r8, ror #19 │ │ │ │ - subeq lr, fp, #144, 20 @ 0x90000 │ │ │ │ + subeq pc, fp, #128, 4 │ │ │ │ andeq r4, r0, r0, lsr #32 │ │ │ │ ldrbteq r1, [r4], #-1620 @ 0xfffff9ac │ │ │ │ svceq 0x00c01801 │ │ │ │ addeq r5, pc, #236, 20 @ 0xec000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq sp, sp, #128, 30 @ 0x200 │ │ │ │ + subeq sp, sp, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq sp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r9, r4, #108 @ 0x6c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r0, pc, #16, 14 @ 0x400000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq lr, sp, #0, 20 │ │ │ │ + subeq sp, sp, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r0, pc, #216, 14 @ 0x3600000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq pc, sp, #176, 22 @ 0x2c000 │ │ │ │ + subeq lr, sp, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, r4, asr lr │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r0, pc, #164, 16 @ 0xa40000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r0, lr, #192, 4 │ │ │ │ + subeq pc, sp, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #52, 16 @ 0x340000 │ │ │ │ + rsbseq r3, r2, #196, 6 @ 0x10000003 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r0, pc, #112, 18 @ 0x1c0000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r1, lr, #40, 2 │ │ │ │ + subeq r0, lr, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r0, pc, #60, 20 @ 0x3c000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r2, lr, #104, 22 @ 0x1a000 │ │ │ │ + subeq r1, lr, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r0, pc, #8, 22 @ 0x2000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r8, lr, #104, 16 @ 0x680000 │ │ │ │ + subeq r2, lr, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq sp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq lr, ip, lsr #27 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r0, pc, #212, 22 @ 0x35000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r8, lr, #24, 30 @ 0x60 │ │ │ │ + subeq r3, lr, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r0, pc, #160, 24 @ 0xa000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r9, lr, #72, 8 @ 0x48000000 │ │ │ │ + subeq r9, lr, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq sp, pc, #104, 28 @ 0x680 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r9, lr, #96, 20 @ 0x60000 │ │ │ │ + subeq r9, lr, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, r0, #88, 30 @ 0x160 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq sl, lr, #176 @ 0xb0 │ │ │ │ + subeq sl, lr, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r2, r0, #216 @ 0xd8 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq sl, lr, #176, 12 @ 0xb000000 │ │ │ │ + subeq sl, lr, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #100, 6 @ 0x90000001 │ │ │ │ + rsbseq r8, r2, #172, 6 @ 0xb0000002 │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, r4, lsl lr │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addeq r7, pc, #200, 8 @ 0xc8000000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq ip, lr, #144, 14 @ 0x2400000 │ │ │ │ + subeq ip, lr, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq sp, pc, #4, 30 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq lr, lr, #192 @ 0xc0 │ │ │ │ + subeq lr, lr, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #60, 4 @ 0xc0000003 │ │ │ │ + rsbseq r5, r2, #52, 4 @ 0x40000003 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq pc, pc, #52, 14 @ 0xd00000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq pc, lr, #24, 16 @ 0x180000 │ │ │ │ + subeq pc, lr, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r6, pc, #216, 8 @ 0xd8000000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq pc, lr, #120, 26 @ 0x1e00 │ │ │ │ + subeq pc, lr, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r0, #4, 12 @ 0x400000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r1, pc, #24, 2 │ │ │ │ + subeq r1, pc, #96 @ 0x60 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r0, #56, 16 @ 0x380000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r2, pc, #248, 14 @ 0x3e00000 │ │ │ │ + subeq r2, pc, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addeq sp, pc, #124, 24 @ 0x7c00 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r3, pc, #40, 10 @ 0xa000000 │ │ │ │ + subeq r3, pc, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq pc, ip, lsr #1 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #156, 2 @ 0x27 │ │ │ │ + rsbseq r5, r2, #148, 2 @ 0x25 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq pc, pc, #116, 20 @ 0x74000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r3, pc, #8, 22 @ 0x2000 │ │ │ │ + subeq r3, pc, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, ip, ror #19 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, r0, #144, 20 @ 0x90000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r3, pc, #56, 30 @ 0xe0 │ │ │ │ + subeq r3, pc, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ addeq r5, pc, #192, 10 @ 0x30000000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r4, pc, #136, 6 @ 0x20000002 │ │ │ │ + subeq r4, pc, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addeq pc, pc, #176, 26 @ 0x2c00 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r4, pc, #120, 26 @ 0x1e00 │ │ │ │ + subeq r4, pc, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r3, pc, #252, 28 @ 0xfc0 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r5, pc, #48, 24 @ 0x3000 │ │ │ │ + subeq r5, pc, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addeq r4, pc, #60, 24 @ 0x3c00 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r6, pc, #176, 14 @ 0x2c00000 │ │ │ │ + subeq r6, pc, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq lr, r4, asr #18 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #252, 2 @ 0x3f │ │ │ │ + rsbseq r5, r2, #244, 2 @ 0x3d │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addeq r6, pc, #44, 8 @ 0x2c000000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r7, pc, #184, 18 @ 0x2e0000 │ │ │ │ + subeq r7, pc, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ addeq r0, pc, #160, 28 @ 0xa00 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r7, pc, #240, 24 @ 0xf000 │ │ │ │ + subeq r7, pc, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r4, pc, #76, 22 @ 0x13000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r8, pc, #200, 2 @ 0x32 │ │ │ │ + subeq r7, pc, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r4, pc, #116, 20 @ 0x74000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r8, pc, #48, 10 @ 0xc000000 │ │ │ │ + subeq r8, pc, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r4, pc, #252, 16 @ 0xfc0000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r8, pc, #120, 18 @ 0x1e0000 │ │ │ │ + subeq r8, pc, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, ip, lsr #19 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r0, pc, #108, 26 @ 0x1b00 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r8, pc, #216, 24 @ 0xd800 │ │ │ │ + subeq r8, pc, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addeq pc, pc, #180, 14 @ 0x2d00000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r9, pc, #192, 2 @ 0x30 │ │ │ │ + subeq r8, pc, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addeq r6, pc, #156 @ 0x9c │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r9, pc, #248, 18 @ 0x3e0000 │ │ │ │ + subeq r9, pc, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #196, 6 @ 0x10000003 │ │ │ │ + rsbseq r8, r2, #244, 6 @ 0xd0000003 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r4, pc, #16, 8 @ 0x10000000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq r9, pc, #72, 30 @ 0x120 │ │ │ │ + subeq r9, pc, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addeq r3, pc, #200, 16 @ 0xc80000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq sl, pc, #240, 8 @ 0xf0000000 │ │ │ │ + subeq sl, pc, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, r2, #180, 30 @ 0x2d0 │ │ │ │ + rsbseq r7, r2, #204, 30 @ 0x330 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r2, r0, #52, 6 @ 0xd0000000 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq sl, pc, #96, 22 @ 0x18000 │ │ │ │ + subeq sl, pc, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, ip, ror #31 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addeq r0, pc, #224, 26 @ 0x3800 │ │ │ │ biceq r1, r0, r8, lsl #26 │ │ │ │ - subeq sl, pc, #208, 30 @ 0x340 │ │ │ │ + subeq sl, pc, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r0, #0, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01200768 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01200eb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r1, pc, #104, 22 @ 0x1a000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - @ instruction: 0x012018e0 │ │ │ │ + @ instruction: 0x01202000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, asr #30 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adceq r5, lr, #44, 4 @ 0xc0000002 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - @ instruction: 0x012046e0 │ │ │ │ + @ instruction: 0x01204638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adceq r3, lr, #136, 10 @ 0x22000000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - @ instruction: 0x01204e08 │ │ │ │ + strdeq r4, [r0, -r0]! │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq sp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r9, r4, #188 @ 0xbc │ │ │ │ svceq 0x00c11801 │ │ │ │ adceq r3, lr, #4, 8 @ 0x4000000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - @ instruction: 0x01205170 │ │ │ │ + @ instruction: 0x01205020 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r2, [r5, -r0] │ │ │ │ strhi r3, [r2], #-641 @ 0xfffffd7f │ │ │ │ svccc 0x0099e84d │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -118277,15 +118277,15 @@ │ │ │ │ svclt 0x007c9293 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r3, r0, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r9, r0, #128, 10 @ 0x20000000 │ │ │ │ + subeq r9, r0, #208, 2 @ 0x34 │ │ │ │ eoreq r0, r8, fp, lsl #16 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ strbteq r4, [r4], #-2840 @ 0xfffff4e8 │ │ │ │ andcs r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sp, ip, #72, 10 @ 0x12000000 │ │ │ │ @@ -118294,651 +118294,651 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01e9ec94 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r3, r6, #164, 4 @ 0x4000000a │ │ │ │ biceq r1, r0, r8, asr #3 │ │ │ │ - @ instruction: 0x01201010 │ │ │ │ + @ instruction: 0x012016b0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r4, [r4], #-2988 @ 0xfffff454 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r1, [r6, -r8] │ │ │ │ str fp, [r3, #3330]! @ 0xd02 │ │ │ │ svclt 0x0026ade2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r3, r0, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r1, [r6, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - smlawbeq r0, r0, r8, r4 │ │ │ │ + @ instruction: 0x01204778 │ │ │ │ eoreq r0, r9, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r3, [r5, -r8] │ │ │ │ @ instruction: 0xfefa39ef │ │ │ │ svccc 0x00e62e42 │ │ │ │ - subeq r9, r0, #88, 16 @ 0x580000 │ │ │ │ - submi sp, ip, #208, 16 @ 0xd00000 │ │ │ │ + subeq r9, r0, #216, 6 @ 0x60000003 │ │ │ │ + andeq sp, r7, fp, lsl #16 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #28 │ │ │ │ + rsbseq r8, r2, #52 @ 0x34 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsl #2 │ │ │ │ blx 1adb0f0 <__bss_end__@@Base+0xc7e334> │ │ │ │ svccc 0x00fcab0b │ │ │ │ - subeq r9, r0, #120, 16 @ 0x780000 │ │ │ │ - andeq sp, r4, fp, lsl #16 │ │ │ │ + subeq r9, r0, #232, 6 @ 0xa0000003 │ │ │ │ + andeq sp, r7, fp, lsl #16 │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ strdeq lr, [r9, #196]! @ 0xc4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ ldcvc 12, cr2, [r2], {249} @ 0xf9 │ │ │ │ andmi r6, r9, r7, lsr #25 │ │ │ │ - subeq r9, r0, #240, 16 @ 0xf00000 │ │ │ │ + subeq r9, r0, #224, 10 @ 0x38000000 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsr r1 │ │ │ │ mcrrcc 9, 12, r7, r4, cr9 @ │ │ │ │ andsmi r2, r3, r4, ror #12 │ │ │ │ - subeq r9, r0, #0, 18 │ │ │ │ - rsbeq r0, r6, ip, asr #22 │ │ │ │ + subeq r9, r0, #240, 10 @ 0x3c000000 │ │ │ │ + eoreq r0, r9, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r3, [r5, -r8] │ │ │ │ bcc 413870 │ │ │ │ andsmi r5, sl, r7, lsr #2 │ │ │ │ - subeq r9, r0, #112, 20 @ 0x70000 │ │ │ │ - eoreq r0, r9, fp, lsl #16 │ │ │ │ + subeq r9, r0, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r4, fp, lsl #16 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r7, r2, #116, 30 @ 0x1d0 │ │ │ │ + rsbseq r7, r2, #140, 30 @ 0x230 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, fp, #32, 4 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r1, #96, 8 @ 0x60000000 │ │ │ │ + subeq pc, r1, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, fp, #132, 6 @ 0x10000002 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r1, #216, 16 @ 0xd80000 │ │ │ │ + subeq pc, r1, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, fp, #88, 28 @ 0x580 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r1, #152, 22 @ 0x26000 │ │ │ │ + subeq pc, r1, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, fp, #204, 6 @ 0x30000003 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r1, #232, 30 @ 0x3a0 │ │ │ │ + subeq r0, r2, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrdeq lr, [r9, #244]! @ 0xf4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r2, #200 @ 0xc8 │ │ │ │ biceq r1, r0, r8, ror #29 │ │ │ │ - subeq r1, r7, #120, 28 @ 0x780 │ │ │ │ + subeq r1, r7, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsr #4 │ │ │ │ vqrdmlsh.s32 d12, d13, d16 │ │ │ │ eormi r0, r1, r1, ror #25 │ │ │ │ - subeq r9, r0, #112, 24 @ 0x7000 │ │ │ │ + subeq r9, r0, #72, 20 @ 0x48000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, r4, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, asr #4 │ │ │ │ rscshi fp, ip, #3407872 @ 0x340000 │ │ │ │ eormi r3, r5, lr, lsl #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, ror r2 │ │ │ │ + tsteq r5, r8, lsl #8 │ │ │ │ @ instruction: 0x21a7f7cf │ │ │ │ eormi r9, r9, r9, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r9, fp, lsl #16 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #84, 28 @ 0x540 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlabbeq r5, r0, sl, r3 │ │ │ │ - addsls r4, r5, r5, lsl sp │ │ │ │ - eormi r3, lr, r5, ror r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsbmi r8, r0, #248, 18 @ 0x3e0000 │ │ │ │ - sbceq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, fp, #76, 12 @ 0x4c00000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r2, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #36, 28 @ 0x240 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, r7, #208, 10 @ 0x34000000 │ │ │ │ + biceq r1, r0, r8, asr #23 │ │ │ │ + subeq r2, r2, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, r7, #188, 30 @ 0x2f0 │ │ │ │ + biceq r1, r0, r8, asr #23 │ │ │ │ + subeq r2, r2, #200, 16 @ 0xc80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq sl, r4, #172, 12 @ 0xac00000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r9, #108, 2 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq pc, r1, #184, 16 @ 0xb80000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, r7, #4, 10 @ 0x1000000 │ │ │ │ + biceq r1, r0, r8, asr #23 │ │ │ │ + subeq r2, r2, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r9, #200, 14 @ 0x3200000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq pc, r1, #152, 20 @ 0x98000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addseq pc, r6, #0, 24 │ │ │ │ + biceq r1, r0, r8, asr #23 │ │ │ │ + subeq r3, r2, #96, 14 @ 0x1800000 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #48, 18 @ 0xc0000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq pc, r1, #48, 26 @ 0xc00 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq lr, r6, #48, 22 @ 0xc000 │ │ │ │ + biceq r1, r0, r8, asr #23 │ │ │ │ + subeq r4, r2, #88, 20 @ 0x58000 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #108, 22 @ 0x1b000 │ │ │ │ + rsbseq r5, r2, #132, 22 @ 0x21000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #148, 22 @ 0x25000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, r9, #112, 30 @ 0x1c0 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq pc, r1, #144, 30 @ 0x240 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r5, r2, #172, 22 @ 0x2b000 │ │ │ │ + svceq 0x00c21801 │ │ │ │ + addseq r1, r7, #40 @ 0x28 │ │ │ │ + biceq r1, r0, r8, asr #23 │ │ │ │ + subeq r5, r2, #48, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, r4, #12, 14 @ 0x300000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, r7, #208, 10 @ 0x34000000 │ │ │ │ - biceq r1, r0, r8, ror #24 │ │ │ │ - subeq r3, r2, #240, 2 @ 0x3c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + svceq 0x00c21801 │ │ │ │ + addseq lr, r6, #80, 24 @ 0x5000 │ │ │ │ + biceq r1, r0, r8, asr #23 │ │ │ │ + subeq r5, r2, #112, 12 @ 0x7000000 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #252, 22 @ 0x3f000 │ │ │ │ + rsbseq r5, r2, #20, 24 @ 0x1400 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #36, 24 @ 0x2400 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, r7, #188, 30 @ 0x2f0 │ │ │ │ - biceq r1, r0, r8, ror #24 │ │ │ │ - subeq r3, r2, #56, 10 @ 0xe000000 │ │ │ │ + rsbseq r5, r2, #60, 24 @ 0x3c00 │ │ │ │ + svceq 0x00c21801 │ │ │ │ + addseq pc, r6, #108 @ 0x6c │ │ │ │ + biceq r1, r0, r8, asr #23 │ │ │ │ + subeq r5, r2, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, r7, #4, 10 @ 0x1000000 │ │ │ │ - biceq r1, r0, r8, ror #24 │ │ │ │ - subeq r3, r2, #240, 12 @ 0xf000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + svceq 0x00c21801 │ │ │ │ + addseq r1, r7, #192, 14 @ 0x3000000 │ │ │ │ + biceq r1, r0, r8, asr #23 │ │ │ │ + subeq r7, r2, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #140, 24 @ 0x8c00 │ │ │ │ + rsbseq r5, r2, #164, 24 @ 0xa400 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #180, 24 @ 0xb400 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r6, #0, 24 │ │ │ │ - biceq r1, r0, r8, ror #24 │ │ │ │ - subeq r4, r2, #112, 4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r5, r2, #204, 24 @ 0xcc00 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + smlabbeq r5, r0, sl, r3 │ │ │ │ + addsls r4, r5, r5, lsl sp │ │ │ │ + eormi r3, lr, r5, ror r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsbmi r8, r0, #248, 18 @ 0x3e0000 │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq pc, r4 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq lr, r6, #48, 22 @ 0xc000 │ │ │ │ - biceq r1, r0, r8, ror #24 │ │ │ │ - subeq r5, r2, #0, 8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r1, r9, #108, 2 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq lr, r1, #64, 12 @ 0x4000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #28, 26 @ 0x700 │ │ │ │ + rsbseq r5, r2, #52, 26 @ 0xd00 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #68, 26 @ 0x1100 │ │ │ │ - svceq 0x00c21801 │ │ │ │ - addseq r1, r7, #40 @ 0x28 │ │ │ │ - biceq r1, r0, r8, ror #24 │ │ │ │ - subeq r5, r2, #224, 22 @ 0x38000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r2, #92, 26 @ 0x1700 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r1, r9, #200, 14 @ 0x3200000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq lr, r1, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c21801 │ │ │ │ - addseq lr, r6, #80, 24 @ 0x5000 │ │ │ │ - biceq r1, r0, r8, ror #24 │ │ │ │ - subeq r6, r2, #24, 2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, r9, #48, 18 @ 0xc0000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq lr, r1, #240, 18 @ 0x3c0000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #172, 26 @ 0x2b00 │ │ │ │ + rsbseq r5, r2, #196, 26 @ 0x3100 │ │ │ │ subeq sp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r9, r4, #12, 2 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #212, 26 @ 0x3500 │ │ │ │ + rsbseq r5, r2, #236, 26 @ 0x3b00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #40, 30 @ 0xa0 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r2, r1, #176, 26 @ 0x2c00 │ │ │ │ + subseq r2, r1, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @ instruction: 0x01e9e694 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq sl, r0, #156, 12 @ 0x9c00000 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r4, r1, #192, 16 @ 0xc00000 │ │ │ │ + subseq r4, r1, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #60, 28 @ 0x3c0 │ │ │ │ + rsbseq r5, r2, #84, 28 @ 0x540 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #100, 28 @ 0x640 │ │ │ │ - svceq 0x00c21801 │ │ │ │ - addseq pc, r6, #108 @ 0x6c │ │ │ │ - biceq r1, r0, r8, ror #24 │ │ │ │ - subeq r6, r2, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r2, #124, 28 @ 0x7c0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, r9, #112, 30 @ 0x1c0 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq lr, r1, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c21801 │ │ │ │ - addseq r1, r7, #192, 14 @ 0x3000000 │ │ │ │ - biceq r1, r0, r8, ror #24 │ │ │ │ - subeq r7, r2, #208, 26 @ 0x3400 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r1, r9, #184, 8 @ 0xb8000000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq lr, r1, #168, 28 @ 0xa80 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq sp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq lr, [r9, #84]! @ 0x54 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #204, 28 @ 0xcc0 │ │ │ │ + rsbseq r5, r2, #228, 28 @ 0xe40 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #244, 28 @ 0xf40 │ │ │ │ + rsbseq r5, r2, #12, 30 @ 0x30 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r9, #184, 8 @ 0xb8000000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r0, r2, #120, 8 @ 0x78000000 │ │ │ │ + addseq r0, r9, #212, 26 @ 0x3500 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq pc, r1, #176, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #212, 26 @ 0x3500 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r0, r2, #192, 14 @ 0x3000000 │ │ │ │ + addseq r1, r9, #20, 12 @ 0x1400000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq pc, r1, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #92, 30 @ 0x170 │ │ │ │ + rsbseq r5, r2, #116, 30 @ 0x1d0 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #132, 30 @ 0x210 │ │ │ │ + rsbseq r5, r2, #156, 30 @ 0x270 │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, r4, asr r6 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r9, #20, 12 @ 0x1400000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r0, r2, #16, 22 @ 0x4000 │ │ │ │ + addseq r1, r9, #244, 4 @ 0x4000000f │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq pc, r1, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r9, #244, 4 @ 0x4000000f │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r0, r2, #32, 30 @ 0x80 │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq r0, r9, #72, 14 @ 0x1200000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq pc, r1, #0, 22 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #236, 30 @ 0x3b0 │ │ │ │ + rsbseq r6, r2, #4 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #20 │ │ │ │ + rsbseq r6, r2, #44 @ 0x2c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #64, 28 @ 0x400 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r6, r1, #40, 16 @ 0x280000 │ │ │ │ + subseq r6, r1, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r0, #240, 30 @ 0x3c0 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r7, r1, #88, 4 @ 0x80000005 │ │ │ │ + subseq r6, r1, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #124 @ 0x7c │ │ │ │ + rsbseq r6, r2, #148 @ 0x94 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #164 @ 0xa4 │ │ │ │ + rsbseq r6, r2, #188 @ 0xbc │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, r4, ror pc │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq r0, r9, #72, 14 @ 0x1200000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r1, r2, #224, 6 @ 0x80000003 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, r9, #112, 16 @ 0x700000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq pc, r1, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #112, 16 @ 0x700000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r2, r2, #232 @ 0xe8 │ │ │ │ + addseq r0, r9, #220, 22 @ 0x37000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r0, r2, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, r4, #100, 16 @ 0x640000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #12, 2 │ │ │ │ + rsbseq r6, r2, #36, 2 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #52, 2 │ │ │ │ + rsbseq r6, r2, #76, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #220, 22 @ 0x37000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r2, r2, #152, 8 @ 0x98000000 │ │ │ │ + addseq r0, r9, #192, 18 @ 0x300000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r1, r2, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #192, 18 @ 0x300000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r2, r2, #224, 16 @ 0xe00000 │ │ │ │ + addseq r0, r9, #216, 12 @ 0xd800000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r1, r2, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #156, 2 @ 0x27 │ │ │ │ + rsbseq r6, r2, #180, 2 @ 0x2d │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq sl, r4, #196, 14 @ 0x3100000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #196, 2 @ 0x31 │ │ │ │ + rsbseq r6, r2, #220, 2 @ 0x37 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #216, 12 @ 0xd800000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r2, r2, #16, 24 @ 0x1000 │ │ │ │ + addseq r0, r9, #8, 16 @ 0x80000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r1, r2, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #8, 16 @ 0x80000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r2, r2, #64, 28 @ 0x400 │ │ │ │ + addseq r0, r9, #76, 12 @ 0x4c00000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r1, r2, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #68, 4 @ 0x40000004 │ │ │ │ + rsbseq r6, r2, #92, 4 @ 0xc0000005 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #108, 4 @ 0xc0000006 │ │ │ │ + rsbseq r6, r2, #132, 4 @ 0x40000008 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #76, 12 @ 0x4c00000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r3, r2, #56 @ 0x38 │ │ │ │ + addseq r0, r9, #164, 10 @ 0x29000000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r2, r2, #112, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, r4, #36, 16 @ 0x240000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #164, 10 @ 0x29000000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r3, r2, #200, 8 @ 0xc8000000 │ │ │ │ + addseq r0, r9, #52, 10 @ 0xd000000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r2, r2, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #212, 4 @ 0x4000000d │ │ │ │ + rsbseq r6, r2, #236, 4 @ 0xc000000e │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #252, 4 @ 0xc000000f │ │ │ │ + rsbseq r6, r2, #20, 6 @ 0x50000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #52, 10 @ 0xd000000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r3, r2, #40, 14 @ 0xa00000 │ │ │ │ + addseq r0, r9, #108, 8 @ 0x6c000000 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r2, r2, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r9, #108, 8 @ 0x6c000000 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r3, r2, #40, 20 @ 0x28000 │ │ │ │ + addseq pc, r8, #0, 28 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r2, r2, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #100, 6 @ 0x90000001 │ │ │ │ + rsbseq r6, r2, #124, 6 @ 0xf0000001 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #140, 6 @ 0x30000002 │ │ │ │ + rsbseq r6, r2, #164, 6 @ 0x90000002 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r0, #124, 10 @ 0x1f000000 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq sl, r1, #56, 6 @ 0xe0000000 │ │ │ │ + subseq sl, r1, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq pc, ip, ror r0 @ │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r8, #0, 28 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r3, r2, #232, 22 @ 0x3a000 │ │ │ │ + addseq pc, r8, #112, 28 @ 0x700 │ │ │ │ + biceq r1, r0, r8, lsr #24 │ │ │ │ + subeq r2, r2, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #244, 6 @ 0xd0000003 │ │ │ │ + rsbseq r6, r2, #12, 8 @ 0xc000000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #28, 8 @ 0x1c000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r8, #112, 28 @ 0x700 │ │ │ │ - biceq r1, r0, r8, lsr #25 │ │ │ │ - subeq r3, r2, #144, 26 @ 0x2400 │ │ │ │ + rsbseq r6, r2, #52, 8 @ 0x34000000 │ │ │ │ + sbceq r1, r2, r1, lsl #16 │ │ │ │ + addseq sl, fp, #76, 12 @ 0x4c00000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r3, r2, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r8, ip, #224, 22 @ 0x38000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r2, #208 @ 0xd0 │ │ │ │ + subeq r4, r2, #176 @ 0xb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #132, 8 @ 0x84000000 │ │ │ │ + rsbseq r6, r2, #156, 8 @ 0x9c000000 │ │ │ │ subeq sp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r9, r4, #92, 2 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #172, 8 @ 0xac000000 │ │ │ │ + rsbseq r6, r2, #196, 8 @ 0xc4000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #144, 16 @ 0x900000 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq fp, r1, #224, 6 @ 0x80000003 │ │ │ │ + subseq sl, r1, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -118950,1567 +118950,1567 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r0, r4, fp, lsl #16 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #44, 10 @ 0xb000000 │ │ │ │ + rsbseq r6, r2, #68, 10 @ 0x11000000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #84, 10 @ 0x15000000 │ │ │ │ + rsbseq r6, r2, #108, 10 @ 0x1b000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, fp, #172, 8 @ 0xac000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r2, #104, 26 @ 0x1a00 │ │ │ │ + subeq r4, r2, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, sp, #248, 4 @ 0x8000000f │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r5, r2, #232, 10 @ 0x3a000000 │ │ │ │ + subeq r5, r2, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq sp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq lr, ip, ror fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #212, 10 @ 0x35000000 │ │ │ │ + rsbseq r6, r2, #236, 10 @ 0x3b000000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #252, 10 @ 0x3f000000 │ │ │ │ + rsbseq r6, r2, #20, 12 @ 0x1400000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r8, ip, #88, 16 @ 0x580000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r5, r2, #112, 18 @ 0x1c0000 │ │ │ │ + subeq r5, r2, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - @ instruction: 0x01053eb8 │ │ │ │ + smlatteq r5, r8, lr, r3 │ │ │ │ ldrbne r0, [r5], r3, asr #2 │ │ │ │ @ instruction: 0x4033fcba │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #124, 12 @ 0x7c00000 │ │ │ │ + rsbseq r6, r2, #148, 12 @ 0x9400000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #164, 12 @ 0xa400000 │ │ │ │ + rsbseq r6, r2, #188, 12 @ 0xbc00000 │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrdeq lr, [r9, #188]! @ 0xbc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq ip, r2, #28, 10 @ 0x7000000 │ │ │ │ biceq r2, r0, r8, ror #9 │ │ │ │ - subeq r8, r8, #160, 16 @ 0xa00000 │ │ │ │ + subeq r7, r8, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq ip, r2, #136, 6 @ 0x20000002 │ │ │ │ biceq r2, r0, r8, ror #9 │ │ │ │ - subeq r8, r8, #216, 26 @ 0x3600 │ │ │ │ + subeq r8, r8, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #36, 14 @ 0x900000 │ │ │ │ + rsbseq r6, r2, #60, 14 @ 0xf00000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #76, 14 @ 0x1300000 │ │ │ │ + rsbseq r6, r2, #100, 14 @ 0x1900000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, fp, #152, 8 @ 0x98000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r2, #160, 8 @ 0xa0000000 │ │ │ │ + subeq r6, r2, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r4, sp, #188, 26 @ 0x2f00 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r2, #192, 4 │ │ │ │ + subeq r7, r2, #80, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #204, 14 @ 0x3300000 │ │ │ │ + rsbseq r6, r2, #228, 14 @ 0x3900000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #244, 14 @ 0x3d00000 │ │ │ │ + rsbseq r6, r2, #12, 16 @ 0xc0000 │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @ instruction: 0x01e9f094 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r3, sp, #152, 12 @ 0x9800000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r2, #248, 28 @ 0xf80 │ │ │ │ + subeq sl, r2, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ addseq r3, sp, #28, 4 @ 0xc0000001 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r2, #24, 18 @ 0x60000 │ │ │ │ + subeq pc, r2, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, ip, asr #17 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #116, 16 @ 0x740000 │ │ │ │ + rsbseq r6, r2, #140, 16 @ 0x8c0000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #156, 16 @ 0x9c0000 │ │ │ │ + rsbseq r6, r2, #180, 16 @ 0xb40000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r0, sp, #220, 8 @ 0xdc000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r0, r3, #112, 20 @ 0x70000 │ │ │ │ + subeq r0, r3, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, fp, #252, 4 @ 0xc000000f │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r3, #48 @ 0x30 │ │ │ │ + subeq r1, r3, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #28, 18 @ 0x70000 │ │ │ │ + rsbseq r6, r2, #52, 18 @ 0xd0000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq lr, ip, lsr #16 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #68, 18 @ 0x110000 │ │ │ │ + rsbseq r6, r2, #92, 18 @ 0x170000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, fp, #112 @ 0x70 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r3, #136, 8 @ 0x88000000 │ │ │ │ + subeq r2, r3, #192, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, sp, #136, 28 @ 0x880 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r3, #136, 20 @ 0x88000 │ │ │ │ + subeq r2, r3, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #172, 18 @ 0x2b0000 │ │ │ │ + rsbseq r6, r2, #196, 18 @ 0x310000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #212, 18 @ 0x350000 │ │ │ │ + rsbseq r6, r2, #236, 18 @ 0x3b0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, fp, #76, 12 @ 0x4c00000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r3, #32, 28 @ 0x200 │ │ │ │ + subeq r2, r3, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq lr, ip, lsl #17 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, ip, #240, 8 @ 0xf0000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r3, #16 │ │ │ │ + subeq r2, r3, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #60, 20 @ 0x3c000 │ │ │ │ + rsbseq r6, r2, #84, 20 @ 0x54000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #100, 20 @ 0x64000 │ │ │ │ + rsbseq r6, r2, #124, 20 @ 0x7c000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq sl, fp, #124, 6 @ 0xf0000001 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r3, #136, 14 @ 0x2200000 │ │ │ │ + subeq r3, r3, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq sl, fp, #212, 2 @ 0x35 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r3, #0, 26 │ │ │ │ + subeq r3, r3, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #204, 20 @ 0xcc000 │ │ │ │ + rsbseq r6, r2, #228, 20 @ 0xe4000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #244, 20 @ 0xf4000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, ror #4 │ │ │ │ - ldcls 2, cr3, [fp], #-824 @ 0xfffffcc8 │ │ │ │ - eorsmi r8, r6, sl, asr sp │ │ │ │ + rsbseq r6, r2, #12, 22 @ 0x3000 │ │ │ │ + tsteq r4, r1, lsl #16 │ │ │ │ + addseq r3, r7, #248, 16 @ 0xf80000 │ │ │ │ + biceq r2, r0, r8, ror #4 │ │ │ │ + subeq sp, r3, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r4, fp, lsl #16 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq pc, r4, lsr r0 @ │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, fp, #232, 4 @ 0x8000000e │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r3, #200, 2 @ 0x32 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, lsr r3 │ │ │ │ + ldcls 2, cr3, [fp], #-824 @ 0xfffffcc8 │ │ │ │ + eorsmi r8, r6, sl, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r0, r4, fp, lsl #16 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #108, 22 @ 0x1b000 │ │ │ │ + rsbseq r6, r2, #132, 22 @ 0x21000 │ │ │ │ svceq 0x00c0d809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r8, r4, #36, 28 @ 0x240 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #148, 22 @ 0x25000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, fp, #52, 4 @ 0x40000003 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r3, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r6, r2, #172, 22 @ 0x2b000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r4, r7, #116, 12 @ 0x7400000 │ │ │ │ + biceq r2, r0, r8, ror #4 │ │ │ │ + subeq lr, r3, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r6, fp, #72, 2 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r3, #152, 16 @ 0x980000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r4, r7, #164, 8 @ 0xa4000000 │ │ │ │ + biceq r2, r0, r8, ror #4 │ │ │ │ + subeq pc, r3, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #100, 22 @ 0x19000 │ │ │ │ + rsbseq r5, r2, #124, 22 @ 0x1f000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #244, 22 @ 0x3d000 │ │ │ │ + rsbseq r5, r2, #12, 24 @ 0xc00 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #132, 24 @ 0x8400 │ │ │ │ + rsbseq r5, r2, #156, 24 @ 0x9c00 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #20, 26 @ 0x500 │ │ │ │ + rsbseq r5, r2, #44, 26 @ 0xb00 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #164, 26 @ 0x2900 │ │ │ │ + rsbseq r5, r2, #188, 26 @ 0x2f00 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #52, 28 @ 0x340 │ │ │ │ + rsbseq r5, r2, #76, 28 @ 0x4c0 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #196, 28 @ 0xc40 │ │ │ │ + rsbseq r5, r2, #220, 28 @ 0xdc0 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #84, 30 @ 0x150 │ │ │ │ + rsbseq r5, r2, #108, 30 @ 0x1b0 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #228, 30 @ 0x390 │ │ │ │ + rsbseq r5, r2, #252, 30 @ 0x3f0 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #116 @ 0x74 │ │ │ │ + rsbseq r6, r2, #140 @ 0x8c │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #4, 2 │ │ │ │ + rsbseq r6, r2, #28, 2 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #148, 2 @ 0x25 │ │ │ │ + rsbseq r6, r2, #172, 2 @ 0x2b │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #60, 4 @ 0xc0000003 │ │ │ │ + rsbseq r6, r2, #84, 4 @ 0x40000005 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #204, 4 @ 0xc000000c │ │ │ │ + rsbseq r6, r2, #228, 4 @ 0x4000000e │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #92, 6 @ 0x70000001 │ │ │ │ + rsbseq r6, r2, #116, 6 @ 0xd0000001 │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq pc, ip, asr #32 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #236, 6 @ 0xb0000003 │ │ │ │ + rsbseq r6, r2, #4, 8 @ 0x4000000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #124, 8 @ 0x7c000000 │ │ │ │ + rsbseq r6, r2, #148, 8 @ 0x94000000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #36, 10 @ 0x9000000 │ │ │ │ + rsbseq r6, r2, #60, 10 @ 0xf000000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #204, 10 @ 0x33000000 │ │ │ │ + rsbseq r6, r2, #228, 10 @ 0x39000000 │ │ │ │ svceq 0x00c0d801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r8, r4, #228, 26 @ 0x3900 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #116, 12 @ 0x7400000 │ │ │ │ + rsbseq r6, r2, #140, 12 @ 0x8c00000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #28, 14 @ 0x700000 │ │ │ │ + rsbseq r6, r2, #52, 14 @ 0xd00000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #196, 14 @ 0x3100000 │ │ │ │ + rsbseq r6, r2, #220, 14 @ 0x3700000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #108, 16 @ 0x6c0000 │ │ │ │ + rsbseq r6, r2, #132, 16 @ 0x840000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #20, 18 @ 0x50000 │ │ │ │ + rsbseq r6, r2, #44, 18 @ 0xb0000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #164, 18 @ 0x290000 │ │ │ │ + rsbseq r6, r2, #188, 18 @ 0x2f0000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #52, 20 @ 0x34000 │ │ │ │ + rsbseq r6, r2, #76, 20 @ 0x4c000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #196, 20 @ 0xc4000 │ │ │ │ + rsbseq r6, r2, #220, 20 @ 0xdc000 │ │ │ │ addeq sp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq pc, ip, lsl r0 @ │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #100, 22 @ 0x19000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlabbeq r5, r0, r3, r4 │ │ │ │ - svcle 0x00162a42 │ │ │ │ - ldrshmi r3, [r9], -r3 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r6, r2, #124, 22 @ 0x1f000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, ip, #168, 30 @ 0x2a0 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r5, r3, #152 @ 0x98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - tsteq r4, r1, lsl #16 │ │ │ │ - addseq r3, r7, #248, 16 @ 0xf80000 │ │ │ │ - biceq r2, r0, r8, asr #6 │ │ │ │ - subeq lr, r3, #40, 20 @ 0x28000 │ │ │ │ + addseq r3, r7, #168, 20 @ 0xa8000 │ │ │ │ + biceq r2, r0, r8, ror #4 │ │ │ │ + subeq pc, r3, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r4, sp, #96, 2 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r5, r3, #88, 16 @ 0x580000 │ │ │ │ + addseq r2, r7, #120, 26 @ 0x1e00 │ │ │ │ + biceq r2, r0, r8, ror #4 │ │ │ │ + subeq r0, r4, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r4, r7, #116, 12 @ 0x7400000 │ │ │ │ - biceq r2, r0, r8, asr #6 │ │ │ │ - subeq pc, r3, #112, 20 @ 0x70000 │ │ │ │ + addseq r3, r7, #172, 14 @ 0x2b00000 │ │ │ │ + biceq r2, r0, r8, ror #4 │ │ │ │ + subeq r1, r4, #144, 6 @ 0x40000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq r3, r7, #128, 12 @ 0x8000000 │ │ │ │ + biceq r2, r0, r8, ror #4 │ │ │ │ + subeq r1, r4, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, r7, #164, 8 @ 0xa4000000 │ │ │ │ - biceq r2, r0, r8, asr #6 │ │ │ │ - subeq pc, r3, #128, 30 @ 0x200 │ │ │ │ + addseq r2, r7, #192, 22 @ 0x30000 │ │ │ │ + biceq r2, r0, r8, ror #4 │ │ │ │ + subeq r1, r4, #216, 18 @ 0x360000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, fp, #232, 4 @ 0x8000000e │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r3, r3, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #140, 8 @ 0x8c000000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r3, r7, #168, 20 @ 0xa8000 │ │ │ │ - biceq r2, r0, r8, asr #6 │ │ │ │ - subeq r0, r4, #32, 22 @ 0x8000 │ │ │ │ + rsbseq r7, r2, #164, 8 @ 0xa4000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, fp, #52, 4 @ 0x40000003 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r4, r3, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r2, r7, #120, 26 @ 0x1e00 │ │ │ │ - biceq r2, r0, r8, asr #6 │ │ │ │ - subeq r1, r4, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r3, r7, #172, 14 @ 0x2b00000 │ │ │ │ - biceq r2, r0, r8, asr #6 │ │ │ │ - subeq r2, r4, #240 @ 0xf0 │ │ │ │ + addseq r6, fp, #72, 2 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r4, r3, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq r3, r7, #128, 12 @ 0x8000000 │ │ │ │ - biceq r2, r0, r8, asr #6 │ │ │ │ - subeq r2, r4, #104, 8 @ 0x68000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + smlabbeq r5, r0, r3, r4 │ │ │ │ + svcle 0x00162a42 │ │ │ │ + ldrshmi r3, [r9], -r3 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r7, #192, 22 @ 0x30000 │ │ │ │ - biceq r2, r0, r8, asr #6 │ │ │ │ - subeq r2, r4, #64, 14 @ 0x1000000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq pc, ip, #168, 30 @ 0x2a0 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r5, r3, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r4, sp, #96, 2 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r5, r3, #136, 18 @ 0x220000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r5, r8, r3, r4 │ │ │ │ ldrtge sp, [pc], -r6, asr #6 │ │ │ │ eorsmi lr, fp, r6, lsr r6 │ │ │ │ - subeq sp, r0, #56, 18 @ 0xe0000 │ │ │ │ + subeq lr, r0, #152, 20 @ 0x98000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq ip, ip, #196, 6 @ 0x10000003 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r3, #72, 10 @ 0x12000000 │ │ │ │ + subeq r7, r3, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, fp, #232, 30 @ 0x3a0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r3, #32, 14 @ 0x800000 │ │ │ │ + subeq r7, r3, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsr #8 │ │ │ │ ldreq r1, [pc], -r4, lsl #21 │ │ │ │ @ instruction: 0x403eabff │ │ │ │ - subeq sp, r0, #72, 18 @ 0x120000 │ │ │ │ + subeq lr, r0, #192, 20 @ 0xc0000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, fp, #32, 4 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r3, #128, 22 @ 0x20000 │ │ │ │ + subeq r7, r3, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, fp, #72, 14 @ 0x1200000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r3, #248, 30 @ 0x3e0 │ │ │ │ + subeq r7, r3, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r8, ip, #216, 2 @ 0x36 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r3, #48, 4 │ │ │ │ + subeq r7, r3, #8, 30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, ror r7 │ │ │ │ + @ instruction: 0x010547b8 │ │ │ │ svccc 0x002f353a │ │ │ │ submi ip, r0, r6, lsr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, fp, #12, 4 @ 0xc0000000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r3, #24, 24 @ 0x1800 │ │ │ │ + addseq r2, r9, #12, 10 @ 0x3000000 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r4, r3, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #220, 8 @ 0xdc000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r9, #12, 10 @ 0x3000000 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r5, r3, #96, 14 @ 0x1800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r7, r2, #244, 8 @ 0xf4000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, r9, #144, 20 @ 0x90000 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r5, r3, #168, 18 @ 0x2a0000 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r4, r3, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ addseq r1, r9, #28, 28 @ 0x1c0 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r5, r3, #96, 24 @ 0x6000 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r4, r3, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r2, r9, #108, 24 @ 0x6c00 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r5, r3, #248, 28 @ 0xf80 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r4, r3, #80, 28 @ 0x500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r2, r9, #0, 22 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r4, r3, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, r2, #176 @ 0xb0 │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - subeq sp, r9, #184, 22 @ 0x2e000 │ │ │ │ + subeq sp, r9, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq ip, r2, #192, 12 @ 0xc000000 │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - subeq sp, r9, #24, 28 @ 0x180 │ │ │ │ + subeq sp, r9, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq ip, r2, #236, 26 @ 0x3b00 │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - subeq lr, r9, #152, 2 @ 0x26 │ │ │ │ + subeq sp, r9, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq ip, r2, #64, 12 @ 0x4000000 │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - subeq lr, r9, #144, 8 @ 0x90000000 │ │ │ │ + subeq sp, r9, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq ip, r2, #176, 22 @ 0x2c000 │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - subeq lr, r9, #192, 12 @ 0xc000000 │ │ │ │ + subeq sp, r9, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq ip, r2, #156, 14 @ 0x2700000 │ │ │ │ biceq r2, r0, r8, asr #23 │ │ │ │ - subeq lr, r9, #184, 18 @ 0x2e0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r9, #0, 22 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r6, r3, #112 @ 0x70 │ │ │ │ + subeq lr, r9, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, r9, #232, 20 @ 0xe8000 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r6, r3, #40, 4 @ 0x80000002 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r5, r3, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, r9, #12, 22 @ 0x3000 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r6, r3, #0, 8 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r5, r3, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, r9, #160, 22 @ 0x28000 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r6, r3, #248, 10 @ 0x3e000000 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r5, r3, #168, 10 @ 0x2a000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c21801 │ │ │ │ + addseq r2, r9, #192, 10 @ 0x30000000 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r5, r3, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #44, 10 @ 0xb000000 │ │ │ │ - svceq 0x00c21801 │ │ │ │ - addseq r2, r9, #192, 10 @ 0x30000000 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r6, r3, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r7, r2, #68, 10 @ 0x11000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r2, r9, #180, 8 @ 0xb4000000 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r6, r3, #16, 26 @ 0x400 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r5, r3, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq r1, r9, #72, 24 @ 0x4800 │ │ │ │ + biceq r2, r0, r8, asr #6 │ │ │ │ + subeq r5, r3, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #44, 16 @ 0x2c0000 │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq r1, r9, #72, 24 @ 0x4800 │ │ │ │ - biceq r2, r0, r8, asr #7 │ │ │ │ - subeq r7, r3, #128 @ 0x80 │ │ │ │ + rsbseq r4, r2, #12, 14 @ 0x300000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, fp, #12, 4 @ 0xc0000000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r8, r3, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, sp, #196, 20 @ 0xc4000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r3, #184, 2 @ 0x2e │ │ │ │ + subeq r9, r3, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, fp, #96, 22 @ 0x18000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r3, #152, 18 @ 0x260000 │ │ │ │ + subeq sl, r3, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, fp, #204, 14 @ 0x3300000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r3, #72, 30 @ 0x120 │ │ │ │ + subeq sl, r3, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, fp, #72, 16 @ 0x480000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r3, #224 @ 0xe0 │ │ │ │ + subeq sl, r3, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #140, 14 @ 0x2300000 │ │ │ │ + rsbseq r4, r2, #108, 12 @ 0x6c00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, fp, #172, 18 @ 0x2b0000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r3, #88, 10 @ 0x16000000 │ │ │ │ + subeq fp, r3, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, ip, #120, 26 @ 0x1e00 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r3, #200, 20 @ 0xc8000 │ │ │ │ + subeq ip, r3, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, sp, #8, 8 @ 0x8000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r4, #136, 8 @ 0x88000000 │ │ │ │ + subeq r2, r4, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, fp, #120, 2 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r4, #16, 30 @ 0x40 │ │ │ │ + subeq r2, r4, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, r7, #124, 8 @ 0x7c000000 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq r8, r5, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r5, r7, #116, 6 @ 0xd0000001 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq r8, r5, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r4, r2, #204, 12 @ 0xcc00000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r5, r7, #64 @ 0x40 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq r8, r5, #240, 20 @ 0xf0000 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, sp, #168, 12 @ 0xa800000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r4, #160, 2 @ 0x28 │ │ │ │ + subeq r2, r4, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #40, 16 @ 0x280000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r4, #16, 16 @ 0x100000 │ │ │ │ + subeq r3, r4, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #236, 14 @ 0x3b00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, fp, #4, 14 @ 0x100000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r4, #64, 30 @ 0x100 │ │ │ │ + subeq r3, r4, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatbeq r5, r8, r8, r4 │ │ │ │ + @ instruction: 0x01054b90 │ │ │ │ @ instruction: 0xf2d5ee52 │ │ │ │ @ instruction: 0x4042329d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r3, sp, #60 @ 0x3c │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r4, #224, 24 @ 0xe000 │ │ │ │ + subeq r7, r4, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, fp, #28, 20 @ 0x1c000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r4, #96, 2 │ │ │ │ + subeq r7, r4, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r4, fp, #228, 20 @ 0xe4000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r4, #168, 8 @ 0xa8000000 │ │ │ │ + subeq r8, r4, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #100, 6 @ 0x90000001 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, fp, #96 @ 0x60 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r4, #152, 14 @ 0x2600000 │ │ │ │ + subeq r8, r4, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #236, 30 @ 0x3b0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r4, #144, 20 @ 0x90000 │ │ │ │ + subeq r8, r4, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r3, r2, #164, 18 @ 0x290000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, sp, #92, 20 @ 0x5c000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r4, #104, 26 @ 0x1a00 │ │ │ │ + subeq r8, r4, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #52, 6 @ 0xd0000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, ip, #160, 24 @ 0xa000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r4, #24 │ │ │ │ + subeq r8, r4, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, sp, #148, 18 @ 0x250000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r4, #192, 30 @ 0x300 │ │ │ │ + subeq sl, r4, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #212, 22 @ 0x35000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq fp, ip, #0, 20 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r4, #192, 6 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r7, ip, #192, 28 @ 0xc00 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r4, #16, 26 @ 0x400 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, asr #22 │ │ │ │ - teqpl r6, #2179072 @ 0x214000 │ │ │ │ - submi sl, r3, r1, lsl #23 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, fp, #216, 30 @ 0x360 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r4, #32, 20 @ 0x20000 │ │ │ │ + addseq r7, r7, #112, 8 @ 0x70000000 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq r9, r5, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r0, #64, 14 @ 0x1000000 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r1, r3, #176 @ 0xb0 │ │ │ │ + subseq r0, r3, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #52, 22 @ 0xd000 │ │ │ │ + rsbseq r3, r2, #4, 18 @ 0x10000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, fp, #132, 22 @ 0x21000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r4, #0, 4 │ │ │ │ + addseq r7, r7, #240, 4 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq r9, r5, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r6, fp, #232 @ 0xe8 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r4, #88, 22 @ 0x16000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, r7, #8, 2 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq sl, r5, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r7, #124, 8 @ 0x7c000000 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq r9, r5, #120, 12 @ 0x7800000 │ │ │ │ + addseq r6, r7, #140, 6 @ 0x30000002 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq sl, r5, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r5, r7, #116, 6 @ 0xd0000001 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq r9, r5, #176, 18 @ 0x2c0000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, r7, #52 @ 0x34 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq sl, r5, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, r7, #64 @ 0x40 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq r9, r5, #120, 24 @ 0x7800 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r5, r7, #156 @ 0x9c │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq sl, r5, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #112, 8 @ 0x70000000 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq sl, r5, #184, 4 @ 0x8000000b │ │ │ │ + addseq r6, r7, #96, 30 @ 0x180 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq fp, r5, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #148, 22 @ 0x25000 │ │ │ │ + rsbseq r3, r2, #100, 18 @ 0x190000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #240, 4 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq sl, r5, #224, 16 @ 0xe00000 │ │ │ │ + addseq r6, r7, #164, 4 @ 0x4000000a │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq fp, r5, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #8, 2 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq sl, r5, #112, 30 @ 0x1c0 │ │ │ │ + addseq r6, r7, #188, 2 @ 0x2f │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq fp, r5, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r7, #140, 6 @ 0x30000002 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq fp, r5, #120, 8 @ 0x78000000 │ │ │ │ + addseq r6, r7, #212 @ 0xd4 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq fp, r5, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #52 @ 0x34 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq fp, r5, #144, 16 @ 0x900000 │ │ │ │ + addseq r5, r7, #236, 30 @ 0x3b0 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq fp, r5, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r5, r7, #156 @ 0x9c │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq fp, r5, #152, 20 @ 0x98000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r5, r7, #228, 28 @ 0xe40 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq ip, r5, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r7, #96, 30 @ 0x180 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq fp, r5, #40, 28 @ 0x280 │ │ │ │ + addseq r6, r7, #52, 22 @ 0xd000 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq ip, r5, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r0, #124, 16 @ 0x7c0000 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r5, r3, #120, 4 @ 0x80000007 │ │ │ │ + subseq r4, r3, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r7, #164, 4 @ 0x4000000a │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq ip, r5, #40, 6 @ 0xa0000000 │ │ │ │ + addseq r5, r7, #224 @ 0xe0 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq ip, r5, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #84, 2 │ │ │ │ + rsbseq r8, r2, #132, 2 @ 0x21 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r7, #188, 2 @ 0x2f │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq ip, r5, #184, 10 @ 0x2e000000 │ │ │ │ + addseq r6, r7, #132, 14 @ 0x2100000 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq sp, r5, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r7, #212 @ 0xd4 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq ip, r5, #120, 18 @ 0x1e0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq fp, ip, #0, 20 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq sl, r4, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, r7, #236, 30 @ 0x3b0 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq ip, r5, #64, 26 @ 0x1000 │ │ │ │ + addseq r5, r7, #172, 26 @ 0x2b00 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq sp, r5, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, r7, #228, 28 @ 0xe40 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq sp, r5, #152, 2 @ 0x26 │ │ │ │ + addseq r5, r7, #232, 2 @ 0x3a │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq sp, r5, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r7, #52, 22 @ 0xd000 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq sp, r5, #8, 20 @ 0x8000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r6, r7, #72, 16 @ 0x480000 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq lr, r5, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, r7, #224 @ 0xe0 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq sp, r5, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r7, ip, #192, 28 @ 0xc00 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq sl, r4, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #124, 10 @ 0x1f000000 │ │ │ │ + rsbseq r7, r2, #148, 10 @ 0x25000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r7, #132, 14 @ 0x2100000 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq sp, r5, #8, 30 │ │ │ │ + addseq r5, r7, #96, 6 @ 0x80000001 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq lr, r5, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlabbeq r5, r0, ip, r4 │ │ │ │ - bvc bb2a50 │ │ │ │ - strdmi r2, [r5], #-165 @ 0xffffff5b │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, r7, #192, 12 @ 0xc000000 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq pc, r5, #208, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #204, 8 @ 0xcc000000 │ │ │ │ + rsbseq r4, r2, #156, 4 @ 0xc0000009 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, r2, #248, 10 @ 0x3e000000 │ │ │ │ biceq r3, r0, r8, lsl #3 │ │ │ │ - subeq r3, fp, #224, 6 @ 0x80000003 │ │ │ │ + subeq r9, fp, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, r7, #172, 26 @ 0x2b00 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq lr, r5, #224, 16 @ 0xe00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, lsr ip │ │ │ │ + teqpl r6, #2179072 @ 0x214000 │ │ │ │ + submi sl, r3, r1, lsl #23 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, r7, #232, 2 @ 0x3a │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq lr, r5, #8, 26 @ 0x200 │ │ │ │ + addseq r5, r7, #252, 22 @ 0x3f000 │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq r0, r6, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r6, r7, #72, 16 @ 0x480000 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq pc, r5, #64 @ 0x40 │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq r5, r7, #188, 4 @ 0xc000000b │ │ │ │ + biceq r2, r0, r8, asr #17 │ │ │ │ + subeq r0, r6, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, ip, #112, 16 @ 0x700000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, fp, #216, 30 @ 0x360 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r4, #152, 10 @ 0x26000000 │ │ │ │ + subeq fp, r4, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #44, 8 @ 0x2c000000 │ │ │ │ + rsbseq r4, r2, #252, 2 @ 0x3f │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, r7, #96, 6 @ 0x80000001 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq pc, r5, #144, 28 @ 0x900 │ │ │ │ + addseq r4, fp, #132, 22 @ 0x21000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq ip, r4, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r7, #192, 12 @ 0xc000000 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq r0, r6, #0, 6 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r6, fp, #232 @ 0xe8 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq ip, r4, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + smlabbeq r5, r0, ip, r4 │ │ │ │ + bvc bb2b40 │ │ │ │ + strdmi r2, [r5], #-165 @ 0xffffff5b │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ - addseq r9, fp, #64, 28 @ 0x400 │ │ │ │ + addseq fp, ip, #112, 16 @ 0x700000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r4, #160, 14 @ 0x2800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, r7, #252, 22 @ 0x3f000 │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq r0, r6, #192, 20 @ 0xc0000 │ │ │ │ + subeq sp, r4, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq r5, r7, #188, 4 @ 0xc000000b │ │ │ │ - biceq r2, r0, r8, ror #18 │ │ │ │ - subeq r0, r6, #200, 24 @ 0xc800 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r9, fp, #64, 28 @ 0x400 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq sp, r4, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r5, r0, ip, r4 │ │ │ │ ldrtvs r7, [r4], #-681 @ 0xfffffd57 │ │ │ │ submi fp, r6, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r2, sl, #156, 2 @ 0x27 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #140, 8 @ 0x8c000000 │ │ │ │ + rsbseq r4, r2, #92, 4 @ 0xc0000005 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #196, 30 @ 0x310 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r4, #104, 28 @ 0x680 │ │ │ │ + subeq sp, r4, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, fp, #132 @ 0x84 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq lr, r4, #224, 2 @ 0x38 │ │ │ │ + subeq lr, r4, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - ldrdeq r4, [r5, -r0] │ │ │ │ + smlatbeq r5, r8, lr, r4 │ │ │ │ blge ffa68908 <_edata@@Base+0xf9c68908> │ │ │ │ submi r3, r8, pc, asr #24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, ip, #224, 12 @ 0xe000000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq lr, r4, #168, 18 @ 0x2a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, r9, #92, 6 @ 0x70000001 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq ip, r4, #16, 6 @ 0x40000000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq fp, r4, #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r5, r9, #148, 12 @ 0x9400000 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq ip, r4, #152, 14 @ 0x2600000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq fp, r4, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ - addseq r9, fp, #152, 24 @ 0x9800 │ │ │ │ + addseq fp, ip, #224, 12 @ 0xe000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq lr, r4, #232, 22 @ 0x3a000 │ │ │ │ + subeq lr, r4, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r9, #72, 6 @ 0x20000001 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq sp, r4, #176, 20 @ 0xb0000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq ip, r4, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r6, r9, #84, 10 @ 0x15000000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq ip, r4, #40, 28 @ 0x280 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #12, 2 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r6, r9, #84, 10 @ 0x15000000 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq lr, r4, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r8, r2, #36, 2 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r5, r9, #104, 6 @ 0xa0000001 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq lr, r4, #0, 18 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq sp, r4, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r9, fp, #152, 24 @ 0x9800 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq lr, r4, #232, 26 @ 0x3a00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #180, 10 @ 0x2d000000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - strdeq r4, [r5, -r8] │ │ │ │ - blhi ff1af6f4 <_edata@@Base+0xf93af6f4> │ │ │ │ - submi ip, r9, r7, lsr #27 │ │ │ │ - subeq pc, r0, #208, 18 @ 0x340000 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r1, r2, #196, 12 @ 0xc400000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r9, #52, 6 @ 0xd0000000 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq pc, r4, #56, 10 @ 0xe000000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq lr, r4, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r2, r9, #32, 30 @ 0x80 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq pc, r4, #48, 20 @ 0x30000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq lr, r4, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, r9, #188, 22 @ 0x2f000 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq pc, r4, #152, 28 @ 0x980 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq lr, r4, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r9, #136, 2 @ 0x22 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r0, r5, #104, 4 @ 0x80000006 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq lr, r4, #56, 30 @ 0xe0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, r9, #24, 26 @ 0x600 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq pc, r4, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #20, 10 @ 0x5000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r9, #24, 26 @ 0x600 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r0, r5, #200, 28 @ 0xc80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r1, r2, #36, 12 @ 0x2400000 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r9, #28, 6 @ 0x70000000 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r1, r5, #32, 24 @ 0x2000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq r0, r5, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, r9, #160, 26 @ 0x2800 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r2, r5, #72, 8 @ 0x48000000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq r0, r5, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r4, r9, #0, 18 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r2, r5, #56, 14 @ 0xe00000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq r0, r5, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, fp, #176, 30 @ 0x2c0 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r4, #48, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + strdeq r4, [r5, -r8] │ │ │ │ + blhi ff1af7cc <_edata@@Base+0xf93af7cc> │ │ │ │ + submi ip, r9, r7, lsr #27 │ │ │ │ + subeq r0, r1, #0, 4 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r9, #116, 2 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r3, r5, #144, 14 @ 0x2400000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq r1, r5, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r5, r9, #192, 18 @ 0x300000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq r2, r5, #240, 10 @ 0x3c000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #116, 10 @ 0x1d000000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r5, r9, #192, 18 @ 0x300000 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r3, r5, #56, 24 @ 0x3800 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r1, r2, #132, 12 @ 0x8400000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r4, r9, #212, 10 @ 0x35000000 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r4, r5, #176, 8 @ 0xb0000000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq r2, r5, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq fp, ip, #48, 4 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, fp, #176, 30 @ 0x2c0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r4, #48, 30 @ 0xc0 │ │ │ │ + subeq pc, r4, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r9, #96, 2 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r5, r5, #184 @ 0xb8 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq r3, r5, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r2, r9, #236, 30 @ 0x3b0 │ │ │ │ - biceq r2, r0, r8, asr #20 │ │ │ │ - subeq r5, r5, #208, 10 @ 0x34000000 │ │ │ │ + biceq r2, r0, r8, lsl #19 │ │ │ │ + subeq r3, r5, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq fp, ip, #48, 4 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r0, r5, #208, 2 @ 0x34 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r2, sp, #64, 26 @ 0x1000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r0, r5, #72, 10 @ 0x12000000 │ │ │ │ + subeq r0, r5, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, sp, #164, 20 @ 0xa4000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r0, r5, #248, 20 @ 0xf8000 │ │ │ │ + subeq r0, r5, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, fp, #40, 8 @ 0x28000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r1, r5, #88, 24 @ 0x5800 │ │ │ │ + subeq r1, r5, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #236, 4 @ 0xc000000e │ │ │ │ + rsbseq r8, r2, #76, 6 @ 0x30000001 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r7, ip, #252, 22 @ 0x3f000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r5, #56, 22 @ 0xe000 │ │ │ │ + subeq r3, r5, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, asr r5 │ │ │ │ + strdeq r5, [r5, -r8] │ │ │ │ cmpeq lr, #20, 26 @ 0x500 │ │ │ │ submi r6, fp, r2, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r2, sl, #76, 6 @ 0x30000001 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #156, 30 @ 0x270 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r5, #136, 10 @ 0x22000000 │ │ │ │ + subeq r6, r5, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r2, #188, 26 @ 0x2f00 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r4, sp, #128, 26 @ 0x2000 │ │ │ │ + subeq r5, sp, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r0, r3, #44, 20 @ 0x2c000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r5, sp, #88 @ 0x58 │ │ │ │ + subeq r5, sp, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #252, 16 @ 0xfc0000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r4, sp, #168, 28 @ 0xa80 │ │ │ │ + subeq r5, sp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r9, sl, #116, 4 @ 0x40000007 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #204, 10 @ 0x33000000 │ │ │ │ + rsbseq r7, r2, #228, 10 @ 0x39000000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #252, 16 @ 0xfc0000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r4, sp, #168, 28 @ 0xa80 │ │ │ │ + subeq r5, sp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r4, sl, #140, 22 @ 0x23000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #252, 16 @ 0xfc0000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r4, sp, #168, 28 @ 0xa80 │ │ │ │ + subeq r5, sp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, r4, #12, 6 @ 0x30000000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r2, r2, #236, 18 @ 0x3b0000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #252, 16 @ 0xfc0000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r4, sp, #168, 28 @ 0xa80 │ │ │ │ + subeq r5, sp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, sl, #188, 16 @ 0xbc0000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #252, 16 @ 0xfc0000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r4, sp, #168, 28 @ 0xa80 │ │ │ │ + subeq r5, sp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq pc, r9, #116, 2 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #252, 16 @ 0xfc0000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r4, sp, #168, 28 @ 0xa80 │ │ │ │ + subeq r5, sp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, r4, #244, 4 @ 0x4000000f │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #36, 16 @ 0x240000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r6, sp, #120, 28 @ 0x780 │ │ │ │ + subeq r6, sp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #180, 10 @ 0x2d000000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r7, sp, #40, 8 @ 0x28000000 │ │ │ │ + subeq r6, sp, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r2, r2, #76, 18 @ 0x130000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #76, 14 @ 0x1300000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r7, sp, #8, 14 @ 0x200000 │ │ │ │ + subeq r6, sp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #212, 22 @ 0x35000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r7, sp, #208, 22 @ 0x34000 │ │ │ │ + subeq r7, sp, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r2, #232, 24 @ 0xe800 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r8, sp, #40, 2 │ │ │ │ + subeq r7, sp, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, r2, #72, 24 @ 0x4800 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r8, sp, #88, 12 @ 0x5800000 │ │ │ │ + subeq r7, sp, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, r2, #152, 12 @ 0x9800000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r9, sp, #200, 8 @ 0xc8000000 │ │ │ │ + subeq r8, sp, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, r2, #236, 12 @ 0xec00000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r9, sp, #248, 10 @ 0x3e000000 │ │ │ │ + subeq r8, sp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r2, r2, #172, 18 @ 0x2b0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, r3, #52, 4 @ 0x40000003 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r9, sp, #72, 14 @ 0x1200000 │ │ │ │ + subeq r8, sp, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, r3, #184, 4 @ 0x8000000b │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r9, sp, #120, 16 @ 0x780000 │ │ │ │ + subeq r9, sp, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, r2, #56, 14 @ 0xe00000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r9, sp, #232, 18 @ 0x3a0000 │ │ │ │ + subeq r9, sp, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #104, 6 @ 0xa0000001 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq sl, sp, #40, 4 @ 0x80000002 │ │ │ │ + subeq r9, sp, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r2, #240, 20 @ 0xf0000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq ip, sp, #136, 16 @ 0x880000 │ │ │ │ + subeq fp, sp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r2, r3, #80, 12 @ 0x5000000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq sp, sp, #32, 2 │ │ │ │ + subeq fp, sp, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, r2, #108, 14 @ 0x1b00000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq sp, sp, #152, 8 @ 0x98000000 │ │ │ │ + subeq ip, sp, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, r2, #124, 14 @ 0x1f00000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq sp, sp, #152, 12 @ 0x9800000 │ │ │ │ + subeq ip, sp, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #164, 4 @ 0x4000000a │ │ │ │ + rsbseq r8, r2, #4, 6 @ 0x10000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, r2, #24, 16 @ 0x180000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq sp, sp, #240, 16 @ 0xf00000 │ │ │ │ + subeq ip, sp, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, lsl r3 │ │ │ │ @ instruction: 0xffc00000 │ │ │ │ ldrshmi pc, [pc, #255] @ 105540b <__bss_end__@@Base+0x1f864f> @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -120520,501 +120520,501 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvnmi r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #4, 22 @ 0x1000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq sp, sp, #240, 30 @ 0x3c0 │ │ │ │ + subeq ip, sp, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #108, 24 @ 0x6c00 │ │ │ │ + rsbseq r1, r2, #124, 26 @ 0x1f00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #124, 22 @ 0x1f000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq lr, sp, #120, 6 @ 0xe0000001 │ │ │ │ + subeq ip, sp, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r2, #28, 20 @ 0x1c000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq lr, sp, #112, 24 @ 0x7000 │ │ │ │ + subeq sp, sp, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq sl, r2, #6208 @ 0x1840 │ │ │ │ rsbseq r1, r9, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sp, sp, #160 @ 0xa0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, r3, #60, 6 @ 0xf0000000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq pc, sp, #96, 18 @ 0x180000 │ │ │ │ + subeq sp, sp, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, r3, #252, 8 @ 0xfc000000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r0, lr, #176, 4 │ │ │ │ + subeq lr, sp, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #204, 22 @ 0x33000 │ │ │ │ + rsbseq r1, r2, #220, 24 @ 0xdc00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, r2, #216, 18 @ 0x360000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r1, lr, #200, 16 @ 0xc80000 │ │ │ │ + subeq pc, sp, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r1, r3, #200, 26 @ 0x3200 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq r9, lr, #224, 18 @ 0x380000 │ │ │ │ + subeq r3, lr, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #48, 4 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq sl, lr, #88, 26 @ 0x1600 │ │ │ │ + subeq sl, lr, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r2, #208, 16 @ 0xd00000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq fp, lr, #176, 2 @ 0x2c │ │ │ │ + subeq sl, lr, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r2, #48, 14 @ 0xc00000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq fp, lr, #144, 14 @ 0x2400000 │ │ │ │ + subeq sl, lr, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, r2, #8, 18 @ 0x20000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq fp, lr, #96, 24 @ 0x6000 │ │ │ │ + subeq fp, lr, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #44, 24 @ 0x2c00 │ │ │ │ + rsbseq r1, r2, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r5, r8, r4, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, sp, #252, 16 @ 0xfc0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r2, #64, 12 @ 0x4000000 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq ip, lr, #112 @ 0x70 │ │ │ │ + subeq fp, lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, r3, #104 @ 0x68 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq ip, lr, #72, 8 @ 0x48000000 │ │ │ │ + subeq fp, lr, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r2, #228, 6 @ 0x90000003 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq ip, lr, #8, 24 @ 0x800 │ │ │ │ + subeq ip, lr, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, r2, #12, 26 @ 0x300 │ │ │ │ biceq r3, r0, r8, asr #14 │ │ │ │ - subeq sp, lr, #232, 6 @ 0xa0000003 │ │ │ │ + subeq ip, lr, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ addseq r2, sp, #144, 20 @ 0x90000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r5, #168, 22 @ 0x2a000 │ │ │ │ + subeq r6, r5, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #44, 22 @ 0xb000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r7, ip, #236, 16 @ 0xec0000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r5, #24, 4 @ 0x80000001 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r8, r7, #96, 12 @ 0x6000000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r5, r7, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatteq r5, r0, r5, r5 │ │ │ │ - sbccs r6, sp, #968884224 @ 0x39c00000 │ │ │ │ - submi r0, sp, r6, ror r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r8, r7, #140, 10 @ 0x23000000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r5, r7, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #236, 20 @ 0xec000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #108, 8 @ 0x6c000000 │ │ │ │ + rsbseq r8, r2, #156, 8 @ 0x9c000000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r9, r7, #172, 14 @ 0x2b00000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r6, r7, #128, 2 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, fp, #136, 30 @ 0x220 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r5, #16, 28 @ 0x100 │ │ │ │ + addseq r9, r7, #204, 20 @ 0xcc000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r6, r7, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r4, fp, #180, 26 @ 0x2d00 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r5, #160, 6 @ 0x80000002 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ - addseq r7, ip, #212, 10 @ 0x35000000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r5, #120, 12 @ 0x7800000 │ │ │ │ + addseq r9, r7, #20, 10 @ 0x5000000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r6, r7, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, lsr #22 │ │ │ │ - @ instruction: 0x717c6794 │ │ │ │ - submi sl, lr, pc, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, fp, lsl #16 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #96, 12 @ 0x6000000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r6, r7, #184, 14 @ 0x2e00000 │ │ │ │ + addseq r9, r7, #48, 22 @ 0xc000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r6, r7, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r9, r7, #216, 2 @ 0x36 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r6, r7, #64, 22 @ 0x10000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #140, 10 @ 0x23000000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r6, r7, #88, 20 @ 0x58000 │ │ │ │ + addseq r9, r7, #68, 20 @ 0x44000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r6, r7, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #28, 12 @ 0x1c00000 │ │ │ │ + rsbseq r7, r2, #52, 12 @ 0x3400000 │ │ │ │ svceq 0x00c01801 │ │ │ │ - addseq r9, r7, #172, 14 @ 0x2b00000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r6, r7, #208, 24 @ 0xd000 │ │ │ │ + addseq r8, r7, #64, 30 @ 0x100 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r7, r7, #8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r7, #204, 20 @ 0xcc000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r6, r7, #48, 30 @ 0xc0 │ │ │ │ + addseq r9, r7, #148, 22 @ 0x25000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r7, r7, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r0, r2, #252, 28 @ 0xfc0 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r9, r7, #20, 10 @ 0x5000000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r7, r7, #80, 4 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r8, r7, #184, 8 @ 0xb8000000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r7, r7, #192, 10 @ 0x30000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r7, #48, 22 @ 0xc000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r7, r7, #0, 10 │ │ │ │ + addseq r8, r7, #228, 6 @ 0x90000003 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r7, r7, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r9, r7, #216, 2 @ 0x36 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r7, r7, #88, 16 @ 0x580000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r9, r7, #248, 22 @ 0x3e000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r7, r7, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #28, 16 @ 0x1c0000 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r1, r5, #16, 4 │ │ │ │ + subseq r1, r5, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r7, #68, 20 @ 0x44000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r7, r7, #64, 20 @ 0x40000 │ │ │ │ + addseq r8, r7, #144, 28 @ 0x900 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r7, r7, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, r2, #92, 28 @ 0x5c0 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r8, r7, #64, 30 @ 0x100 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r7, r7, #208, 24 @ 0xd000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r7, #148, 22 @ 0x25000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r7, r7, #168, 28 @ 0xa80 │ │ │ │ + addseq r8, r7, #228, 26 @ 0x3900 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r7, r7, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #184, 8 @ 0xb8000000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r8, r7, #240, 2 @ 0x3c │ │ │ │ + addseq r8, r7, #28, 26 @ 0x700 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r8, r7, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #228, 6 @ 0x90000003 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ + addseq r8, r7, #88, 24 @ 0x5800 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ subeq r8, r7, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r7, #248, 22 @ 0x3e000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r8, r7, #56, 14 @ 0xe00000 │ │ │ │ + addseq r8, r7, #144, 4 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r8, r7, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #144, 28 @ 0x900 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r8, r7, #168, 18 @ 0x2a0000 │ │ │ │ + addseq r8, r7, #64, 2 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r8, r7, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r7, r7, #224, 16 @ 0xe00000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r8, r7, #56, 26 @ 0xe00 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r0, r2, #188, 28 @ 0xbc0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #228, 26 @ 0x3900 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r8, r7, #48, 24 @ 0x3000 │ │ │ │ + addseq r7, r7, #56, 18 @ 0xe0000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq r9, r7, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #28, 26 @ 0x700 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r8, r7, #216, 28 @ 0xd80 │ │ │ │ + addseq r8, r7, #92 @ 0x5c │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq ip, r7, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #88, 24 @ 0x5800 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r9, r7, #232 @ 0xe8 │ │ │ │ + addseq r7, r7, #140, 30 @ 0x230 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq sp, r7, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #144, 4 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r9, r7, #40, 8 @ 0x28000000 │ │ │ │ + addseq r7, r7, #188, 28 @ 0xbc0 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq sp, r7, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #64, 2 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r9, r7, #200, 12 @ 0xc800000 │ │ │ │ + addseq r7, r7, #236, 26 @ 0x3b00 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq sp, r7, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r7, r7, #224, 16 @ 0xe00000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r9, r7, #40, 18 @ 0xa0000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, r7, #28, 26 @ 0x700 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq sp, r7, #184, 20 @ 0xb8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #56, 18 @ 0xe0000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq r9, r7, #152, 26 @ 0x2600 │ │ │ │ + addseq r7, r7, #76, 24 @ 0x4c00 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq sp, r7, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r7, #92 @ 0x5c │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq sp, r7, #216, 22 @ 0x36000 │ │ │ │ + addseq r7, r7, #124, 22 @ 0x1f000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq lr, r7, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #220 @ 0xdc │ │ │ │ + rsbseq r8, r2, #244 @ 0xf4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #140, 30 @ 0x230 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq sp, r7, #128, 28 @ 0x800 │ │ │ │ + addseq r7, r7, #172, 20 @ 0xac000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq lr, r7, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #188, 28 @ 0xbc0 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq lr, r7, #136, 2 @ 0x22 │ │ │ │ + addseq r7, r7, #188, 18 @ 0x2f0000 │ │ │ │ + biceq r2, r0, r8, lsl #30 │ │ │ │ + subeq lr, r7, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #28, 10 @ 0x7000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #236, 26 @ 0x3b00 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq lr, r7, #72, 10 @ 0x12000000 │ │ │ │ + rsbseq r3, r2, #196, 2 @ 0x31 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r7, ip, #236, 16 @ 0xec0000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r6, r5, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #28, 26 @ 0x700 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq lr, r7, #8, 16 @ 0x80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r0, ror r9 │ │ │ │ + sbccs r6, sp, #968884224 @ 0x39c00000 │ │ │ │ + submi r0, sp, r6, ror r0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #76, 24 @ 0x4c00 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq lr, r7, #136, 20 @ 0x88000 │ │ │ │ + addseq r6, fp, #136, 30 @ 0x220 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r7, r5, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #124, 22 @ 0x1f000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq lr, r7, #32, 26 @ 0x800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r4, fp, #180, 26 @ 0x2d00 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r8, r5, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #172, 20 @ 0xac000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq lr, r7, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r7, ip, #212, 10 @ 0x35000000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r8, r5, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #124, 8 @ 0x7c000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r7, #188, 18 @ 0x2f0000 │ │ │ │ - biceq r2, r0, r8, lsr #31 │ │ │ │ - subeq pc, r7, #56, 6 @ 0xe0000000 │ │ │ │ + rsbseq r3, r2, #36, 2 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r0, lsr #22 │ │ │ │ + @ instruction: 0x717c6794 │ │ │ │ + submi sl, lr, pc, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r0, r7, fp, lsl #16 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #116, 30 @ 0x1d0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r5, #64, 12 @ 0x4000000 │ │ │ │ + subeq r9, r5, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, fp, #68, 28 @ 0x440 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r5, #32, 26 @ 0x800 │ │ │ │ + subeq r9, r5, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r7, ip, #168, 4 @ 0x8000000a │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r5, #16, 2 │ │ │ │ + subeq sl, r5, #176, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r3, r3, #136, 2 @ 0x22 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq r3, r0, #64 @ 0x40 │ │ │ │ + subseq r2, r0, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r7, r3, #236, 16 @ 0xec0000 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq r3, r0, #184, 6 @ 0xe0000002 │ │ │ │ + subseq r2, r0, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #220, 8 @ 0xdc000000 │ │ │ │ + rsbseq r3, r2, #132, 2 @ 0x21 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, r3, #60, 12 @ 0x3c00000 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq r4, r0, #240, 2 @ 0x3c │ │ │ │ + subseq r3, r0, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r3, #0, 2 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq r5, r0, #240, 26 @ 0x3c00 │ │ │ │ + subseq r5, r0, #8, 30 │ │ │ │ andeq r0, r0, sl │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addseq r3, r3, #12, 6 @ 0x30000000 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq r6, r0, #152, 30 @ 0x260 │ │ │ │ + subseq r7, r0, #8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r5, r3, #16, 20 @ 0x10000 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq r7, r0, #152, 14 @ 0x2600000 │ │ │ │ + subseq r7, r0, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r3, #108, 6 @ 0xb0000001 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq r9, r0, #136, 20 @ 0x88000 │ │ │ │ + subseq r8, r0, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r7, r3, #84, 22 @ 0x15000 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq sl, r0, #56, 8 @ 0x38000000 │ │ │ │ + subseq r9, r0, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #240, 12 @ 0xf000000 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r2, r6, #56, 12 @ 0x3800000 │ │ │ │ + subseq r2, r6, #56, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r3, #116 @ 0x74 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq ip, r0, #208 @ 0xd0 │ │ │ │ + subseq fp, r0, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -121024,93 +121024,93 @@ │ │ │ │ andpl r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r9, r1, #44, 16 @ 0x2c0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r3, #212 @ 0xd4 │ │ │ │ biceq r3, r0, r8, lsl #26 │ │ │ │ - subseq sp, r0, #48, 22 @ 0xc000 │ │ │ │ + subseq ip, r0, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01055b98 │ │ │ │ ldrbtlt r4, [lr], -pc, ror #31 │ │ │ │ subsmi r2, r0, lr, lsr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #96, 30 @ 0x180 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r5, #104, 30 @ 0x1a0 │ │ │ │ + subeq fp, r5, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq fp, ip, #108 @ 0x6c │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r5, #136, 12 @ 0x8800000 │ │ │ │ + subeq fp, r5, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, fp, #172, 20 @ 0xac000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r5, #208, 16 @ 0xd00000 │ │ │ │ + subeq fp, r5, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #108, 12 @ 0x6c00000 │ │ │ │ + rsbseq r7, r2, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, lsl ip │ │ │ │ ldchi 2, cr0, [r3, #-256]! @ 0xffffff00 │ │ │ │ ldrshmi pc, [r0], #-129 @ 0xffffff7f @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, sl, fp, lsl #16 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #76, 30 @ 0x130 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r5, #192, 26 @ 0x3000 │ │ │ │ + subeq fp, r5, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r5, r2, #180, 12 @ 0xb400000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq sl, ip, #172, 28 @ 0xac0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r5, #128, 8 @ 0x80000000 │ │ │ │ + subeq ip, r5, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, fp, #192, 16 @ 0xc00000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r5, #184, 12 @ 0xb800000 │ │ │ │ + subeq ip, r5, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, ror ip │ │ │ │ orrspl r7, r1, #268435459 @ 0x10000003 │ │ │ │ subsmi sp, r1, r3, ror r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #56, 30 @ 0xe0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r5, #168, 24 @ 0xa800 │ │ │ │ + subeq ip, r5, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, fp, #224, 4 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r5, #104 @ 0x68 │ │ │ │ + subeq ip, r5, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -121120,401 +121120,401 @@ │ │ │ │ blhi 26ca014 <__bss_end__@@Base+0x186d258> │ │ │ │ subsmi sl, r2, r0, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, fp, lsl #16 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, fp, #156, 2 @ 0x27 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r5, #64, 14 @ 0x1000000 │ │ │ │ + subeq sp, r5, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #160, 10 @ 0x28000000 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq ip, r6, #160, 8 @ 0xa0000000 │ │ │ │ + subseq fp, r6, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, ror sp │ │ │ │ + smlatbeq r5, r8, sp, r5 │ │ │ │ ldc2 10, cr5, [lr, #256] @ 0x100 @ │ │ │ │ subsmi r8, r3, r6, ror #11 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ addseq r8, fp, #112 @ 0x70 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r5, #8, 24 @ 0x800 │ │ │ │ + subeq sp, r5, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ addseq sl, sp, #148, 4 @ 0x40000009 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq lr, r5, #184, 26 @ 0x2e00 │ │ │ │ + subeq lr, r5, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r5, r2, #116, 12 @ 0x7400000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, fp, #204, 30 @ 0x330 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r5, #248, 28 @ 0xf80 │ │ │ │ + subeq r0, r6, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #84 @ 0x54 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r0, r6, #232, 2 @ 0x3a │ │ │ │ + subeq r0, r6, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r6, ip, #228, 30 @ 0x390 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r0, r6, #8, 8 @ 0x8000000 │ │ │ │ + subeq r0, r6, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #84, 24 @ 0x5400 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq lr, r6, #56, 24 @ 0x3800 │ │ │ │ + subseq lr, r6, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - strdeq r5, [r5, -r8] │ │ │ │ - blls ff55df98 <_edata@@Base+0xf975df98> │ │ │ │ - ldrhmi r6, [r4], #-53 @ 0xffffffcb │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r9, #20, 4 @ 0x40000001 │ │ │ │ - biceq r3, r0, r8, lsl #1 │ │ │ │ - subeq fp, r6, #240, 6 @ 0xc0000003 │ │ │ │ + biceq r3, r0, r8 │ │ │ │ + subeq r9, r6, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, r9, #32, 16 @ 0x200000 │ │ │ │ - biceq r3, r0, r8, lsl #1 │ │ │ │ - subeq fp, r6, #144, 18 @ 0x240000 │ │ │ │ + biceq r3, r0, r8 │ │ │ │ + subeq sl, r6, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r0, asr #4 │ │ │ │ + blls ff55dfc8 <_edata@@Base+0xf975dfc8> │ │ │ │ + ldrhmi r6, [r4], #-53 @ 0xffffffcb │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, fp, #36, 30 @ 0x90 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r0, r6, #104, 30 @ 0x1a0 │ │ │ │ + addseq r8, r9, #0, 4 │ │ │ │ + biceq r3, r0, r8 │ │ │ │ + subeq fp, r6, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #180, 8 @ 0xb4000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r9, #0, 4 │ │ │ │ - biceq r3, r0, r8, lsl #1 │ │ │ │ - subeq ip, r6, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r8, r2, #204, 8 @ 0xcc000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r9, #72, 4 @ 0x80000004 │ │ │ │ - biceq r3, r0, r8, lsl #1 │ │ │ │ - subeq ip, r6, #64, 20 @ 0x40000 │ │ │ │ + biceq r3, r0, r8 │ │ │ │ + subeq fp, r6, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r1, r0, r1, lsl #16 │ │ │ │ + addseq r8, r9, #36, 18 @ 0x90000 │ │ │ │ + biceq r3, r0, r8 │ │ │ │ + subeq fp, r6, #16, 28 @ 0x100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #244 @ 0xf4 │ │ │ │ - andeq r1, r0, r1, lsl #16 │ │ │ │ - addseq r8, r9, #36, 18 @ 0x90000 │ │ │ │ - biceq r3, r0, r8, lsl #1 │ │ │ │ - subeq ip, r6, #72, 26 @ 0x1200 │ │ │ │ + rsbseq r2, r2, #4, 4 @ 0x40000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq fp, r7, #128, 14 @ 0x2000000 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq r2, r9, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r1, r0, r1, lsl #16 │ │ │ │ - addseq r8, r9, #164, 2 @ 0x29 │ │ │ │ - biceq r3, r0, r8, lsl #1 │ │ │ │ - subeq sp, r6, #88, 2 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq fp, r7, #184, 8 @ 0xb8000000 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq r2, r9, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r0, fp, #204, 4 @ 0xc000000c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r9, #120, 8 @ 0x78000000 │ │ │ │ - biceq r3, r0, r8, lsl #1 │ │ │ │ - subeq sp, r6, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addseq sl, r7, #0, 6 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq r3, r9, #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, fp, #156, 28 @ 0x9c0 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r1, r6, #40, 10 @ 0xa000000 │ │ │ │ + addseq sl, r7, #124, 4 @ 0xc0000007 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq r6, r9, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r6, ip, #12, 26 @ 0x300 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r1, r6, #232, 16 @ 0xe80000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sl, r7, #168, 10 @ 0x2a000000 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq sl, r9, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #76 @ 0x4c │ │ │ │ + rsbseq r2, r2, #92, 2 │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq pc, sl, #140, 20 @ 0x8c000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatteq r5, r8, r2, r6 │ │ │ │ - teqvs sl, #1184 @ 0x4a0 │ │ │ │ - subsmi r4, r5, ip, ror r3 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sl, r7, #248, 2 @ 0x3e │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq fp, r9, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbmi r2, sl, #120, 12 @ 0x7800000 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r7, #128, 14 @ 0x2000000 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r3, r9, #56, 4 @ 0x80000003 │ │ │ │ + addseq sl, r7, #116, 2 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq pc, r9, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r7, #184, 8 @ 0xb8000000 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r3, r9, #168, 12 @ 0xa800000 │ │ │ │ + addseq sl, r7, #240 @ 0xf0 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq r3, sl, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #0, 6 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r3, r9, #208, 22 @ 0x34000 │ │ │ │ + addseq sl, r7, #108 @ 0x6c │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq r6, sl, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq pc, sl, #148, 22 @ 0x25000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #124, 4 @ 0xc0000007 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r7, r9, #240, 12 @ 0xf000000 │ │ │ │ + addseq fp, r7, #216 @ 0xd8 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq sl, sl, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #168, 10 @ 0x2a000000 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq fp, r9, #144, 18 @ 0x240000 │ │ │ │ + addseq sl, r7, #212, 8 @ 0xd4000000 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq fp, sl, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #180 @ 0xb4 │ │ │ │ + rsbseq r2, r2, #196, 2 @ 0x31 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #248, 2 @ 0x3e │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq fp, r9, #24, 28 @ 0x180 │ │ │ │ + addseq sl, r7, #60, 30 @ 0xf0 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq fp, sl, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq pc, sl, #228, 24 @ 0xe400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #116, 2 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r0, sl, #184, 4 @ 0x8000000b │ │ │ │ + addseq sl, r7, #60, 8 @ 0x3c000000 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq ip, sl, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #240 @ 0xf0 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r3, sl, #48, 26 @ 0xc00 │ │ │ │ + addseq sl, r7, #204, 26 @ 0x3300 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq ip, sl, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #124, 8 @ 0x7c000000 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r5, r7, #56, 14 @ 0xe00000 │ │ │ │ + subseq r5, r7, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #108 @ 0x6c │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r7, sl, #120, 10 @ 0x1e000000 │ │ │ │ + addseq sl, r7, #32, 8 @ 0x20000000 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq ip, sl, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r0, fp, #252 @ 0xfc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r7, #216 @ 0xd8 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq fp, sl, #208, 20 @ 0xd0000 │ │ │ │ + addseq sl, r7, #248, 24 @ 0xf800 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq ip, sl, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #212, 8 @ 0xd4000000 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq fp, sl, #144, 28 @ 0x900 │ │ │ │ + addseq r9, r7, #232, 30 @ 0x3a0 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq sp, sl, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #60, 30 @ 0xf0 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq ip, sl, #8, 16 @ 0x80000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sl, r7, #20, 24 @ 0x1400 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq r9, fp, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #36, 2 │ │ │ │ + rsbseq r8, r2, #60, 2 │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq pc, sl, #76, 28 @ 0x4c0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #60, 8 @ 0x3c000000 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq ip, sl, #48, 26 @ 0xc00 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq fp, r7, #68, 22 @ 0x11000 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq sl, fp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #132, 6 @ 0x10000002 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r7, r7, #200 @ 0xc8 │ │ │ │ + subseq r6, r7, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #204, 26 @ 0x3300 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq sp, sl, #192 @ 0xc0 │ │ │ │ + addseq r9, r7, #176, 28 @ 0xb00 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq sl, fp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #32, 8 @ 0x20000000 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq sp, sl, #40, 6 @ 0xa0000000 │ │ │ │ + addseq sl, r7, #132, 6 @ 0x10000002 │ │ │ │ + biceq r3, r0, r8, lsl #10 │ │ │ │ + subeq sl, fp, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq pc, sl, #52, 30 @ 0xd0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #248, 24 @ 0xf800 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq sp, sl, #16, 12 @ 0x1000000 │ │ │ │ + andeq r1, r0, r1, lsl #16 │ │ │ │ + addseq r8, r9, #164, 2 @ 0x29 │ │ │ │ + biceq r3, r0, r8 │ │ │ │ + subeq ip, r6, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #148, 4 @ 0x40000009 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ subseq r8, r7, #120, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #188, 12 @ 0xbc00000 │ │ │ │ + rsbseq r7, r2, #212, 12 @ 0xd400000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r7, #232, 30 @ 0x3a0 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq sp, sl, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq r8, r9, #120, 8 @ 0x78000000 │ │ │ │ + biceq r3, r0, r8 │ │ │ │ + subeq ip, r6, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r0, fp, #36, 18 @ 0x90000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, r7, #20, 24 @ 0x1400 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r4, fp, #64 @ 0x40 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, fp, #36, 30 @ 0x90 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r1, r6, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #52, 20 @ 0x34000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, r7, #68, 22 @ 0x11000 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r4, fp, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq r1, r2, #36, 20 @ 0x24000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, fp, #156, 28 @ 0x9c0 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r1, r6, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r7, #176, 28 @ 0xb00 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq r5, fp, #136, 14 @ 0x2200000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r6, ip, #12, 26 @ 0x300 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r1, r6, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #68, 16 @ 0x440000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, r7, #132, 6 @ 0x10000002 │ │ │ │ - biceq r3, r0, r8, lsr #11 │ │ │ │ - subeq fp, fp, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + smlatteq r5, r8, r2, r6 │ │ │ │ + teqvs sl, #1184 @ 0x4a0 │ │ │ │ + subsmi r4, r5, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbmi r2, sl, #120, 12 @ 0x7800000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #136, 28 @ 0x880 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r6, #240, 2 @ 0x3c │ │ │ │ + subeq r2, r6, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, ip, #104, 26 @ 0x1a00 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r6, #176, 20 @ 0xb0000 │ │ │ │ + subeq r2, r6, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #140, 18 @ 0x230000 │ │ │ │ + rsbseq r1, r2, #124, 18 @ 0x1f0000 │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r0, fp, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -121522,53 +121522,53 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ stccc 0, cr0, [r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r6, lr, #212, 20 @ 0xd4000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r6, ip, #52, 20 @ 0x34000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r6, #184, 26 @ 0x2e00 │ │ │ │ + subeq r2, r6, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, asr #10 │ │ │ │ @ instruction: 0x474896ba │ │ │ │ subsmi r2, r6, ip, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r2, sl, #160, 12 @ 0xa000000 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq sl, r3, #208, 16 @ 0xd00000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r9, r2, #104, 4 @ 0x80000006 │ │ │ │ + subseq r8, r2, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #124, 12 @ 0x7c00000 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq sp, r3, #232, 26 @ 0x3a00 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r9, r2, #88, 12 @ 0x5800000 │ │ │ │ + subseq r8, r2, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq sl, r3, #224, 16 @ 0xe00000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r9, r2, #208, 16 @ 0xd00000 │ │ │ │ + subseq r8, r2, #0, 24 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #244, 18 @ 0x3d0000 │ │ │ │ + rsbseq r1, r2, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r5, r8, r3, r6 │ │ │ │ mcrls 6, 7, r5, cr7, cr6, {0} │ │ │ │ stclcc 3, cr0, [r2], #700 @ 0x2bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sl, r1, #252 @ 0xfc │ │ │ │ svceq 0x00c0f809 │ │ │ │ @@ -121576,147 +121576,147 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #204, 14 @ 0x3300000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #116, 28 @ 0x740 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r6, #8, 16 @ 0x80000 │ │ │ │ + subeq r3, r6, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ addseq sp, r3, #92, 16 @ 0x5c0000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r9, r2, #136, 24 @ 0x8800 │ │ │ │ + subseq r9, r2, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbseq r0, r6, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r6, [r5, -r0] │ │ │ │ mcrls 6, 7, r5, cr7, cr6, {0} │ │ │ │ stclcc 3, cr0, [r2], #700 @ 0x2bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sl, r1, #68, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r3, #8, 26 @ 0x200 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq sl, r2, #200, 24 @ 0xc800 │ │ │ │ + subseq r9, r2, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #12, 10 @ 0x3000000 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq sl, r3, #232, 16 @ 0xe80000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq fp, r2, #120, 2 │ │ │ │ + subseq sl, r2, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #136, 2 @ 0x22 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r6, #200, 24 @ 0xc800 │ │ │ │ + subeq r3, r6, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ addseq sp, r3, #220, 8 @ 0xdc000000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq fp, r2, #8, 8 @ 0x8000000 │ │ │ │ + subseq sl, r2, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r1, r6, #100 @ 0x64 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #36, 28 @ 0x240 │ │ │ │ + rsbseq r8, r2, #220, 26 @ 0x3700 │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #164, 20 @ 0xa4000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r3, #244, 24 @ 0xf400 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq fp, r2, #64, 30 @ 0x100 │ │ │ │ + subseq fp, r2, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq ip, r3, #96 @ 0x60 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq ip, r2, #168, 10 @ 0x2a000000 │ │ │ │ + subseq fp, r2, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #228, 28 @ 0xe40 │ │ │ │ + rsbseq r4, r2, #220, 28 @ 0xdc0 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq sp, r3, #176, 2 @ 0x2c │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq ip, r2, #8, 28 @ 0x80 │ │ │ │ + subseq ip, r2, #192 @ 0xc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #4, 24 @ 0x400 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r6, ip, #112, 14 @ 0x1c00000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r6, #104, 30 @ 0x1a0 │ │ │ │ + subeq r3, r6, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r3, #224, 24 @ 0xe000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq sp, r2, #232, 16 @ 0xe80000 │ │ │ │ + subseq ip, r2, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, lsr r6 │ │ │ │ stmibne r1!, {r3, r4, r6, r9, sl, ip}^ │ │ │ │ ldrhmi r0, [r7], #-135 @ 0xffffff79 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #96, 28 @ 0x600 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r6, #176, 18 @ 0x2c0000 │ │ │ │ + subeq r4, r6, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #204, 18 @ 0x330000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #60, 28 @ 0x3c0 │ │ │ │ + rsbseq r4, r2, #52, 28 @ 0x340 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r6, sp, #72, 28 @ 0x480 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r6, #200, 30 @ 0x320 │ │ │ │ + subeq r4, r6, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, fp, #24, 14 @ 0x600000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r5, r6, #64, 10 @ 0x10000000 │ │ │ │ + subeq r5, r6, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -121726,179 +121726,179 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #20, 28 @ 0x140 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, r3, #20, 24 @ 0x1400 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq lr, r2, #200, 22 @ 0x32000 │ │ │ │ + subseq lr, r2, #64 @ 0x40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq ip, r3, #132, 28 @ 0x840 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq pc, r2, #112, 6 @ 0xc0000001 │ │ │ │ + subseq lr, r2, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsl r9 │ │ │ │ ldmibvc r2!, {r3, r4, r6, r8, r9, sl, sp, lr} │ │ │ │ subsmi lr, r7, pc, lsl #28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #164, 28 @ 0xa40 │ │ │ │ + rsbseq r4, r2, #156, 28 @ 0x9c0 │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #164, 24 @ 0xa400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r3, #204, 24 @ 0xcc00 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq pc, r2, #48, 24 @ 0x3000 │ │ │ │ + subseq pc, r2, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r5, r8, r6, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, lr, #164, 4 @ 0x4000000a │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, r3, #200, 28 @ 0xc80 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r0, r3, #224, 12 @ 0xe000000 │ │ │ │ + subseq pc, r2, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq ip, r3, #88, 22 @ 0x16000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r0, r3, #120, 28 @ 0x780 │ │ │ │ + subseq r0, r3, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #52, 22 @ 0xd000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #76, 28 @ 0x4c0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r5, r6, #72, 22 @ 0x12000 │ │ │ │ + subeq r5, r6, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r3, #184, 24 @ 0xb800 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r1, r3, #32, 22 @ 0x8000 │ │ │ │ + subseq r0, r3, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r3, #100, 18 @ 0x190000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r2, r3, #56, 2 │ │ │ │ + subseq r1, r3, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq ip, r3, #24, 16 @ 0x180000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r2, r3, #184, 12 @ 0xb800000 │ │ │ │ + subseq r1, r3, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #156, 6 @ 0x70000002 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #188, 4 @ 0xc000000b │ │ │ │ + rsbseq r8, r2, #28, 6 @ 0x70000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r2, sp, #40, 20 @ 0x28000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r6, #96, 2 │ │ │ │ + subeq r5, r6, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r3, #164, 24 @ 0xa400 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r3, r3, #80, 6 @ 0x40000001 │ │ │ │ + subseq r2, r3, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, r3, #236, 6 @ 0xb0000003 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r3, r3, #120, 18 @ 0x1e0000 │ │ │ │ + subseq r3, r3, #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #228 @ 0xe4 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq ip, r3, #236, 8 @ 0xec000000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r4, r3, #80 @ 0x50 │ │ │ │ + subseq r3, r3, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, fp, #108, 4 @ 0xc0000006 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r6, #128, 10 @ 0x20000000 │ │ │ │ + subeq r6, r6, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, asr r8 │ │ │ │ bls fff82540 <_edata@@Base+0xfa182540> │ │ │ │ mrccc 7, 3, sp, cr10, cr2, {7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sl, r1, #216, 8 @ 0xd8000000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #12, 14 @ 0x300000 │ │ │ │ + rsbseq r7, r2, #36, 14 @ 0x900000 │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #124, 30 @ 0x1f0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r3, #144, 24 @ 0x9000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r4, r3, #40, 20 @ 0x28000 │ │ │ │ + subseq r3, r3, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, r3, #180, 14 @ 0x2d00000 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r5, r3, #216, 4 @ 0x8000000d │ │ │ │ + subseq r4, r3, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #84, 8 @ 0x54000000 │ │ │ │ + rsbseq r2, r2, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r6, [r5, -r0] │ │ │ │ bls fff825d0 <_edata@@Base+0xfa1825d0> │ │ │ │ mrccc 7, 3, sp, cr10, cr2, {7} │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ submi sl, r1, #152, 10 @ 0x26000000 │ │ │ │ svceq 0x00c0f809 │ │ │ │ @@ -121906,27 +121906,27 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #68, 4 @ 0x40000004 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq ip, r3, #192, 2 @ 0x30 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r5, r3, #208, 26 @ 0x3400 │ │ │ │ + subseq r5, r3, #120, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r6, ip, #152, 8 @ 0x98000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r6, #0, 20 │ │ │ │ + subeq r6, r6, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r3, #124, 24 @ 0x7c00 │ │ │ │ biceq r4, r0, r8, asr #5 │ │ │ │ - subseq r6, r3, #56, 20 @ 0x38000 │ │ │ │ + subseq r5, r3, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsr #22 │ │ │ │ @ instruction: 0xc1243d96 │ │ │ │ subsmi sp, r8, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -121938,43 +121938,43 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq pc, sl, #172, 16 @ 0xac0000 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #164, 6 @ 0x90000002 │ │ │ │ + rsbseq r2, r2, #156, 6 @ 0x70000002 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #56, 28 @ 0x380 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r6, #208, 16 @ 0xd00000 │ │ │ │ + subeq r7, r6, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r5, fp, #104, 6 @ 0xa0000001 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r6, #168, 2 @ 0x2a │ │ │ │ + subeq r8, r6, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #84, 8 @ 0x54000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r6, #224, 10 @ 0x38000000 │ │ │ │ + subeq r8, r6, #0, 10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r0, fp, #212, 14 @ 0x3500000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #16, 10 @ 0x4000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r6, #104, 18 @ 0x1a0000 │ │ │ │ + subeq r8, r6, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0d801 │ │ │ │ subseq r0, lr, r0, lsl sl │ │ │ │ biceq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x01239960 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -122026,15 +122026,15 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r0, fp, #12, 12 @ 0xc00000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r6, ip, #212, 2 @ 0x35 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r6, #168, 28 @ 0xa80 │ │ │ │ + subeq r8, r6, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq pc, r6, #32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -122064,121 +122064,121 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r2, sl, #216, 20 @ 0xd8000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #20, 8 @ 0x14000000 │ │ │ │ + rsbseq r2, r2, #12, 8 @ 0xc000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #36, 28 @ 0x240 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r6, #136, 18 @ 0x220000 │ │ │ │ + subeq sl, r6, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, ip, #128, 24 @ 0x8000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r6, #224, 28 @ 0xe00 │ │ │ │ + subeq sl, r6, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r0, fp, #92, 24 @ 0x5c00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, ip, #136, 22 @ 0x22000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r6, #248, 14 @ 0x3e00000 │ │ │ │ + subeq fp, r6, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, ip, #140, 20 @ 0x8c000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r6, #224, 28 @ 0xe00 │ │ │ │ + subeq fp, r6, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, ip, #140, 18 @ 0x230000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r6, #128, 8 @ 0x80000000 │ │ │ │ + subeq ip, r6, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, ip, #136, 16 @ 0x880000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r6, #152, 20 @ 0x98000 │ │ │ │ + subeq ip, r6, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, sl, #60, 18 @ 0xf0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, ip, #128, 14 @ 0x2000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r6, #200 @ 0xc8 │ │ │ │ + subeq sp, r6, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r9, ip, #116, 12 @ 0x7400000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r6, #216, 12 @ 0xd800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq ip, r9, #20, 6 @ 0x50000000 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq ip, r7, #0, 24 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #156, 28 @ 0x9c0 │ │ │ │ + rsbseq r8, r2, #108, 28 @ 0x6c0 │ │ │ │ svceq 0x00c01801 │ │ │ │ - addseq ip, r9, #20, 6 @ 0x50000000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq sp, r7, #184, 30 @ 0x2e0 │ │ │ │ + addseq fp, r9, #196, 22 @ 0x31000 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq ip, r7, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq pc, sl, #164, 14 @ 0x2900000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, r9, #196, 22 @ 0x31000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq lr, r7, #152, 6 @ 0x60000002 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r9, ip, #116, 12 @ 0x7400000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq sp, r6, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #204, 2 @ 0x33 │ │ │ │ + rsbseq r2, r2, #148, 30 @ 0x250 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #144, 2 @ 0x24 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq sp, r8, #96, 8 @ 0x60000000 │ │ │ │ + subseq sp, r8, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r9, ip, #100, 10 @ 0x19000000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r6, #40, 28 @ 0x280 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r9, r9, #48, 28 @ 0x300 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq sp, r7, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r9, #48, 28 @ 0x300 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq lr, r7, #240, 16 @ 0xf00000 │ │ │ │ + addseq pc, r7, #192, 20 @ 0xc0000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq fp, sp, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ eorseq r9, pc, ip, ror #1 │ │ │ │ biceq r1, r0, r8 │ │ │ │ teqeq fp, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -122191,180 +122191,180 @@ │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ subeq r4, r3, r4, ror #26 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r7, r0, ror r9 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r5, ip, #228, 26 @ 0x3900 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq sl, r9, #4, 8 @ 0x4000000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq lr, r7, #112, 26 @ 0x1c00 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, r7, #208 @ 0xd0 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq fp, sp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, r9, #28, 20 @ 0x1c000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq lr, r7, #152, 30 @ 0x260 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, r7, #128, 8 @ 0x80000000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq fp, sp, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #28, 2 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r9, ip, #80, 8 @ 0x50000000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq lr, r6, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq r2, r2, #228, 28 @ 0xe40 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, r7, #192, 6 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq ip, sp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r9, #28, 28 @ 0x1c0 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq pc, r7, #64, 8 @ 0x40000000 │ │ │ │ + addseq pc, r7, #220, 16 @ 0xdc0000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq ip, sp, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r8, sp, #124, 8 @ 0x7c000000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq lr, r6, #216, 20 @ 0xd8000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq pc, r7, #152, 6 @ 0x60000002 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq sp, sp, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r7, #192, 20 @ 0xc0000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq fp, sp, #8, 30 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq pc, r7, #140, 14 @ 0x2300000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq sp, sp, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ eorseq sp, pc, r0, asr #5 │ │ │ │ biceq r1, r0, r8 │ │ │ │ teqeq fp, r0, asr #32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c2f809 │ │ │ │ subeq sl, sp, r0, lsl #31 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x012212a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r9, pc, #180, 30 @ 0x2d0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r7, #208 @ 0xd0 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq ip, sp, #0, 16 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq lr, r7, #176, 2 @ 0x2c │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq lr, sp, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r7, #128, 8 @ 0x80000000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq ip, sp, #80, 26 @ 0x1400 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq pc, r7, #204, 12 @ 0xcc00000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq pc, sp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #140, 2 @ 0x23 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r7, #192, 6 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq sp, sp, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq r2, r2, #84, 30 @ 0x150 │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq lr, r7, #220, 22 @ 0x37000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq r1, lr, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r7, #220, 16 @ 0xdc0000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq sp, sp, #216, 16 @ 0xd80000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq pc, r7, #8, 12 @ 0x800000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq r2, lr, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ @ instruction: 0x003fcfbc │ │ │ │ biceq r1, r0, r8 │ │ │ │ teqeq fp, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c1f809 │ │ │ │ subeq sl, ip, r4, ror ip │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ smlawbeq r3, r0, r6, r5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r9, ip, #140, 30 @ 0x230 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r7, #152, 6 @ 0x60000002 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq lr, sp, #16, 26 @ 0x400 │ │ │ │ + tsteq r4, r1, lsl #16 │ │ │ │ + addseq lr, r7, #240, 10 @ 0x3c000000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq r9, lr, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, r7, #140, 14 @ 0x2300000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq pc, sp, #144, 28 @ 0x900 │ │ │ │ + addseq lr, r7, #100, 8 @ 0x64000000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq r9, lr, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq lr, r7, #176, 2 @ 0x2c │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq r1, lr, #136, 2 @ 0x22 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, r7, #128, 6 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq r9, lr, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, r7, #204, 12 @ 0xcc00000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq r2, lr, #240, 24 @ 0xf000 │ │ │ │ + addseq sp, r7, #72 @ 0x48 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq sl, lr, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq lr, r7, #220, 22 @ 0x37000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq r9, lr, #0, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq ip, r7, #36, 30 @ 0x90 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq sl, lr, #192, 8 @ 0xc0000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ eorseq ip, pc, r8, lsl #18 │ │ │ │ biceq r1, r0, r8 │ │ │ │ teqeq fp, r8, ror #13 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tstpeq r4, r9, lsl #16 @ p-variant is OBSOLETE │ │ │ │ subeq r5, sp, r0, ror r3 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01216e60 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r8, fp, #36, 12 @ 0x2400000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, r7, #8, 12 @ 0x800000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq r9, lr, #224, 14 @ 0x3800000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, r7, #212, 30 @ 0x350 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq sl, lr, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #172, 12 @ 0xac00000 │ │ │ │ - tsteq r4, r1, lsl #16 │ │ │ │ - addseq lr, r7, #240, 10 @ 0x3c000000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq sl, lr, #40 @ 0x28 │ │ │ │ + rsbseq r8, r2, #148, 12 @ 0x9400000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, r7, #28, 6 @ 0x70000000 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq sl, lr, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r0, #0, 20 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r3, r9, #80, 2 │ │ │ │ + subseq r2, r9, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq lr, r7, #100, 8 @ 0x64000000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq sl, lr, #104, 8 @ 0x68000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq ip, r7, #240, 28 @ 0xf00 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq sl, lr, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ ldrsheq r9, [pc], -r8 @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ teqeq fp, r0, asr #2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -122372,415 +122372,415 @@ │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ eorseq r9, pc, r0, asr r1 @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ teqeq fp, r8, lsr #7 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r7, #128, 6 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq sl, lr, #224, 12 @ 0xe000000 │ │ │ │ + addseq sp, r7, #228 @ 0xe4 │ │ │ │ + biceq r3, r0, r8, lsl #22 │ │ │ │ + subeq fp, lr, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sp, r7, #72 @ 0x48 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq sl, lr, #56, 20 @ 0x38000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq sl, r9, #4, 8 @ 0x4000000 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq sp, r7, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r7, #36, 30 @ 0x90 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq sl, lr, #96, 30 @ 0x180 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq fp, r9, #28, 20 @ 0x1c000 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq sp, r7, #128, 26 @ 0x2000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #92, 14 @ 0x1700000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r7, #212, 30 @ 0x350 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq fp, lr, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r7, r2, #116, 14 @ 0x1d00000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r9, ip, #100, 10 @ 0x19000000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq sp, r6, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r7, #28, 6 @ 0x70000000 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq fp, lr, #72, 14 @ 0x1200000 │ │ │ │ + addseq r9, r9, #28, 28 @ 0x1c0 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq lr, r7, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #212, 16 @ 0xd40000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r7, #240, 28 @ 0xf00 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq fp, lr, #48, 18 @ 0xc0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r7, #228 @ 0xe4 │ │ │ │ - biceq r3, r0, r8, lsr #23 │ │ │ │ - subeq fp, lr, #128, 24 @ 0x8000 │ │ │ │ + rsbseq r2, r2, #204, 16 @ 0xcc0000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r9, ip, #80, 8 @ 0x50000000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq lr, r6, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r5, ip, #196, 28 @ 0xc40 │ │ │ │ + addeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r8, sp, #124, 8 @ 0x7c000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r6, #88 @ 0x58 │ │ │ │ + subeq lr, r6, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, r9, #76, 14 @ 0x1300000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq r0, r8, #72, 4 @ 0x80000004 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq lr, r7, #184, 30 @ 0x2e0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r1, r0, r1, lsl #16 │ │ │ │ + addseq fp, r9, #196, 18 @ 0x310000 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq pc, r7, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #148, 10 @ 0x25000000 │ │ │ │ - andeq r1, r0, r1, lsl #16 │ │ │ │ - addseq fp, r9, #196, 18 @ 0x310000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq r0, r8, #208, 6 @ 0x40000003 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r5, ip, #196, 28 @ 0xc40 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq lr, r6, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #44, 16 @ 0x2c0000 │ │ │ │ + rsbseq r2, r2, #36, 16 @ 0x240000 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r5, r8, r1, r7 │ │ │ │ addsgt r9, r6, #1179648 @ 0x120000 │ │ │ │ subsmi sl, sl, lr, ror #16 │ │ │ │ - subeq r7, r2, #72 @ 0x48 │ │ │ │ + subeq r6, r2, #56, 30 @ 0xe0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #16, 28 @ 0x100 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r6, #184, 16 @ 0xb80000 │ │ │ │ + subeq pc, r6, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #72, 12 @ 0x4800000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq pc, r6, #16, 28 @ 0x100 │ │ │ │ + subeq pc, r6, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r5, ip, #0, 24 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r0, r7, #232, 4 @ 0x8000000e │ │ │ │ + subeq pc, r6, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, ror r2 │ │ │ │ @ instruction: 0x5c702ba2 │ │ │ │ subsmi r9, fp, r5, lsl #9 │ │ │ │ - subeq r7, r2, #104 @ 0x68 │ │ │ │ + subeq r6, r2, #72, 30 @ 0x120 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #252, 26 @ 0x3f00 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r0, r7, #200, 22 @ 0x32000 │ │ │ │ + subeq r0, r7, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #148, 16 @ 0x940000 │ │ │ │ + rsbseq r2, r2, #140, 16 @ 0x8c0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, sp, #180 @ 0xb4 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r1, r7, #88, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r5, ip, #40, 18 @ 0xa0000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r1, r7, #120, 12 @ 0x7800000 │ │ │ │ + subeq r0, r7, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, pc, #12, 16 @ 0xc0000 │ │ │ │ + rsbeq r0, pc, #100, 18 @ 0x190000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r5, ip, #40, 18 @ 0xa0000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r1, r7, #120, 8 @ 0x78000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsl #6 │ │ │ │ ldrhi sl, [ip], r5, lsl #2 │ │ │ │ subsmi r8, ip, r0, lsr r2 │ │ │ │ - subeq r7, r2, #48, 4 │ │ │ │ + subeq r7, r2, #0, 2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #232, 26 @ 0x3a00 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r1, r7, #160, 30 @ 0x280 │ │ │ │ + subeq r1, r7, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, sp, #152, 4 @ 0x80000009 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r7, #176, 8 @ 0xb0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r5, ip, #80, 12 @ 0x5000000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r2, r7, #96, 18 @ 0x180000 │ │ │ │ + subeq r2, r7, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, pc, #28, 16 @ 0x1c0000 │ │ │ │ + rsbeq r0, pc, #116, 18 @ 0x1d0000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r5, ip, #80, 12 @ 0x5000000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r2, r7, #136, 16 @ 0x880000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #132, 2 @ 0x21 │ │ │ │ + rsbseq r8, r2, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01057398 │ │ │ │ teqhi lr, lr, ror #5 │ │ │ │ subsmi r7, sp, r6, ror #2 │ │ │ │ - subeq r7, r2, #80, 4 │ │ │ │ + subeq r7, r2, #16, 2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #212, 26 @ 0x3500 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r7, #104, 6 @ 0xa0000001 │ │ │ │ + subeq r3, r7, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #100, 28 @ 0x640 │ │ │ │ + rsbseq r2, r2, #76, 26 @ 0x1300 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, fp, #100, 26 @ 0x1900 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r3, r7, #56, 18 @ 0xe0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r5, ip, #140, 6 @ 0x30000002 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r7, #72 @ 0x48 │ │ │ │ + subeq r3, r7, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, pc, #36, 16 @ 0x240000 │ │ │ │ + rsbeq r0, pc, #124, 18 @ 0x1f0000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r5, ip, #140, 6 @ 0x30000002 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r3, r7, #24, 28 @ 0x180 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsr #8 │ │ │ │ mvneq fp, pc, asr #20 │ │ │ │ subsmi r6, lr, lr, lsl r2 │ │ │ │ - subeq sl, r2, #16, 18 @ 0x40000 │ │ │ │ + subeq sl, r2, #224, 12 @ 0xe000000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #80, 26 @ 0x1400 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r7, #0, 20 │ │ │ │ + subeq r4, r7, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #188, 26 @ 0x2f00 │ │ │ │ + rsbseq r2, r2, #164, 24 @ 0xa400 │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, sp, #188, 30 @ 0x2f0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r4, r7, #16, 30 @ 0x40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r5, ip, #56 @ 0x38 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r5, r7, #160, 8 @ 0xa0000000 │ │ │ │ + subeq r4, r7, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #20, 18 @ 0x50000 │ │ │ │ + rsbseq r3, r2, #108, 14 @ 0x1b00000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r5, ip, #56 @ 0x38 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r5, r7, #120, 4 @ 0x80000007 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatbeq r5, r0, r4, r7 │ │ │ │ + smlatbeq r5, r0, r0, r8 │ │ │ │ blcs ff9fe7fc <_edata@@Base+0xf9bfe7fc> │ │ │ │ subsmi r5, pc, lr, asr #8 │ │ │ │ - subeq sl, r2, #32, 18 @ 0x80000 │ │ │ │ + subeq sl, r2, #240, 12 @ 0xf000000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, fp, #60, 26 @ 0xf00 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r5, r7, #112, 26 @ 0x1c00 │ │ │ │ + addseq r0, r8, #144, 30 @ 0x240 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq sp, pc, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r9, ip, #112, 2 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r7, #168, 10 @ 0x2a000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, r8, #28, 28 @ 0x1c0 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq lr, pc, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #36, 28 @ 0x240 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r4, ip, #116, 26 @ 0x1d00 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r7, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq r2, r2, #12, 26 @ 0x300 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, r8, #248, 22 @ 0x3e000 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq lr, pc, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, lsl r1 │ │ │ │ - @ instruction: 0x43addd9f │ │ │ │ - strdmi r2, [r0], #-55 @ 0xffffffc9 @ │ │ │ │ - subeq sl, r2, #152, 18 @ 0x260000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq pc, r7, #84, 28 @ 0x540 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq lr, pc, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r4, #196, 26 @ 0x3100 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r4, r7, #192, 30 @ 0x300 │ │ │ │ + subseq r4, r7, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - sbceq fp, r3, r1, lsl #16 │ │ │ │ - strheq r5, [lr], #-12 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012f3278 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq pc, r7, #64, 28 @ 0x400 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq lr, pc, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #108, 16 @ 0x6c0000 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r4, #200, 16 @ 0xc80000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r5, r7, #216, 20 @ 0xd8000 │ │ │ │ + subseq r4, r7, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r4, #72, 14 @ 0x1200000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r5, r7, #184, 24 @ 0xb800 │ │ │ │ + subseq r4, r7, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r4, #60, 8 @ 0x3c000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r6, r7, #64 @ 0x40 │ │ │ │ + subseq r5, r7, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq sl, ip, r8, lsr #17 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01236bb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, sp, #164, 26 @ 0x2900 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, r4, #8, 20 @ 0x8000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r6, r7, #176, 12 @ 0xb000000 │ │ │ │ + subseq r5, r7, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #12, 30 @ 0x30 │ │ │ │ + rsbseq r8, r2, #220, 28 @ 0xdc0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, fp, #40, 26 @ 0xa00 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r7, #200, 14 @ 0x3200000 │ │ │ │ + addseq r0, r8, #156, 20 @ 0x9c000 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq lr, pc, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ addseq sl, r4, #100, 30 @ 0x190 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r7, r7, #112, 18 @ 0x1c0000 │ │ │ │ + subseq r6, r7, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r4, #44, 26 @ 0xb00 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r7, r7, #112, 26 @ 0x1c00 │ │ │ │ + subseq r7, r7, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, r4, #176, 8 @ 0xb0000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r7, r7, #240, 30 @ 0x3c0 │ │ │ │ + subseq r7, r7, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r4, #228, 16 @ 0xe40000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r8, r7, #72, 22 @ 0x12000 │ │ │ │ + subseq r8, r7, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r4, #208, 6 @ 0x40000003 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r8, r7, #224, 28 @ 0xe00 │ │ │ │ + subseq r9, r7, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #172, 14 @ 0x2b00000 │ │ │ │ + rsbseq r7, r2, #196, 14 @ 0x3100000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, r4, #72, 16 @ 0x480000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r9, r7, #120, 6 @ 0xe0000001 │ │ │ │ + subseq r9, r7, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, r4, #36, 20 @ 0x24000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq pc, r7, #16, 18 @ 0x40000 │ │ │ │ + subseq lr, r7, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #148, 4 @ 0x40000009 │ │ │ │ + rsbseq r4, r2, #100 @ 0x64 │ │ │ │ subeq sl, r3, #65536 @ 0x10000 │ │ │ │ rsbseq r7, fp, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r0, pc, #168, 12 @ 0xa800000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ @@ -122788,155 +122788,155 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01237d90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r3, fp, #164, 14 @ 0x2900000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r4, #20, 14 @ 0x500000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r0, r8, #96, 26 @ 0x1800 │ │ │ │ + subseq r0, r8, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r0, r4, #240, 6 @ 0xc0000003 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r1, r8, #48 @ 0x30 │ │ │ │ + subseq r0, r8, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq r0, r4, #12, 8 @ 0xc000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r1, r8, #96, 6 @ 0x80000001 │ │ │ │ + subseq r0, r8, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq r0, r4, #228, 8 @ 0xe4000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r1, r8, #216, 10 @ 0x36000000 │ │ │ │ + subseq r0, r8, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #236, 2 @ 0x3b │ │ │ │ + rsbseq r3, r2, #188, 30 @ 0x2f0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r7, r4, #204, 10 @ 0x33000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r1, r8, #128, 18 @ 0x200000 │ │ │ │ + subseq r0, r8, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r5, r4, #28, 10 @ 0x7000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r2, r8, #104, 16 @ 0x680000 │ │ │ │ + subseq r1, r8, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #144, 30 @ 0x240 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subeq lr, pc, #16, 10 @ 0x4000000 │ │ │ │ + addseq r0, r8, #200, 18 @ 0x320000 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq pc, pc, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r4, #0, 10 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r3, r8, #176, 16 @ 0xb00000 │ │ │ │ + subseq r2, r8, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, r4, #224, 6 @ 0x80000003 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r4, r8, #208, 2 @ 0x34 │ │ │ │ + subseq r4, r8, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r4, #84, 28 @ 0x540 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r5, r8, #192 @ 0xc0 │ │ │ │ + subseq r4, r8, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #84, 4 @ 0x40000005 │ │ │ │ + rsbseq r4, r2, #36 @ 0x24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, r4, #12, 6 @ 0x30000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r5, r8, #88, 12 @ 0x5800000 │ │ │ │ + subseq r4, r8, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, r4, #224, 2 @ 0x38 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r5, r8, #48, 20 @ 0x30000 │ │ │ │ + subseq r4, r8, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq fp, r4, #24, 26 @ 0x600 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r5, r8, #176, 24 @ 0xb000 │ │ │ │ + subseq r4, r8, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r4, #92, 30 @ 0x170 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r6, r8, #64 @ 0x40 │ │ │ │ + subseq r5, r8, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r4, #116, 14 @ 0x1d00000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r7, r8, #16, 2 │ │ │ │ + subseq r6, r8, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq ip, r4, #152, 6 @ 0x60000002 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r7, r8, #136, 14 @ 0x2200000 │ │ │ │ + subseq r6, r8, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, r4, #136, 26 @ 0x2200 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r7, r8, #64, 24 @ 0x4000 │ │ │ │ + subseq r6, r8, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, r4, #96, 10 @ 0x18000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r8, r8, #240, 2 @ 0x3c │ │ │ │ + subseq r7, r8, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #244, 12 @ 0xf400000 │ │ │ │ + rsbseq r8, r2, #220, 12 @ 0xdc00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r7, r4, #224, 2 @ 0x38 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r8, r8, #112, 10 @ 0x1c000000 │ │ │ │ + subseq r7, r8, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq lr, r4, #16, 24 @ 0x1000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r9, r8, #184, 14 @ 0x2e00000 │ │ │ │ + subseq r8, r8, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #140, 26 @ 0x2300 │ │ │ │ + rsbseq r1, r2, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r7, [r5, -r0] │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ svccc 0x0050624d │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r6, pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -122950,567 +122950,567 @@ │ │ │ │ bllt ffdacd70 <_edata@@Base+0xf9facd70> │ │ │ │ @ instruction: 0x40026bb1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r6, pc, #164, 10 @ 0x29000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq pc, r4, #108, 22 @ 0x1b000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq sl, r8, #152, 28 @ 0x980 │ │ │ │ + subseq sl, r8, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r4, #24, 10 @ 0x6000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq ip, r8, #96, 4 │ │ │ │ + subseq fp, r8, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #228, 24 @ 0xe400 │ │ │ │ + rsbseq r1, r2, #244, 26 @ 0x3d00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r4, #72, 10 @ 0x12000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq ip, r8, #128, 10 @ 0x20000000 │ │ │ │ + subseq fp, r8, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r4, #120, 10 @ 0x1e000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq ip, r8, #152, 20 @ 0x98000 │ │ │ │ + subseq ip, r8, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r4, #168, 10 @ 0x2a000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq sp, r8, #152 @ 0x98 │ │ │ │ + subseq ip, r8, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq ip, r4, #160, 24 @ 0xa000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq sp, r8, #104, 18 @ 0x1a0000 │ │ │ │ + subseq ip, r8, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r4, #84, 14 @ 0x1500000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq sp, r8, #184, 24 @ 0xb800 │ │ │ │ + subseq sp, r8, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r4, #168, 28 @ 0xa80 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq sp, r8, #176, 28 @ 0xb00 │ │ │ │ + subseq sp, r8, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #76, 26 @ 0x1300 │ │ │ │ + rsbseq r1, r2, #92, 28 @ 0x5c0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r4, #216, 10 @ 0x36000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq lr, r8, #24, 2 │ │ │ │ + subseq sp, r8, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #28, 28 @ 0x1c0 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subeq lr, pc, #0, 26 │ │ │ │ + addseq r0, r8, #16, 12 @ 0x1000000 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq pc, pc, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ addseq r8, r4, #56, 10 @ 0xe000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq lr, r8, #112, 6 @ 0xc0000001 │ │ │ │ + subseq sp, r8, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r9, sp, #180, 4 @ 0x4000000b │ │ │ │ + rsbeq r9, sp, #12, 8 @ 0xc000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r4, #48, 24 @ 0x3000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq lr, r8, #128, 20 @ 0x80000 │ │ │ │ + subseq lr, r8, #192, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r4, #176, 20 @ 0xb0000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq pc, r8, #192, 4 │ │ │ │ + subseq lr, r8, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r4, #40, 14 @ 0xa00000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq pc, r8, #128, 12 @ 0x8000000 │ │ │ │ + subseq lr, r8, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq ip, r4, #48, 22 @ 0xc000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq pc, r8, #248, 16 @ 0xf80000 │ │ │ │ + subseq lr, r8, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r4, #200, 12 @ 0xc800000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq pc, r8, #216, 24 @ 0xd800 │ │ │ │ + subseq lr, r8, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #108, 14 @ 0x1b00000 │ │ │ │ + rsbseq r8, r2, #84, 14 @ 0x1500000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, r4, #224, 4 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r0, r9, #8 │ │ │ │ + subseq pc, r8, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r4, #64, 12 @ 0x4000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r0, r9, #56, 6 @ 0xe0000000 │ │ │ │ + subseq pc, r8, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, r4, #44, 8 @ 0x2c000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r0, r9, #88, 10 @ 0x16000000 │ │ │ │ + subseq pc, r8, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq sl, r3, #65536 @ 0x10000 │ │ │ │ ldrbeq r3, [ip], #-3088 @ 0xfffff3f0 │ │ │ │ andmi r3, r0, r8, ror #4 │ │ │ │ andeq r1, r0, r0, asr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, r4, #112 @ 0x70 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r0, r9, #40, 18 @ 0xa0000 │ │ │ │ + subseq pc, r8, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r0, #208, 6 @ 0x40000003 │ │ │ │ biceq r2, r0, r8, lsr #6 │ │ │ │ - subseq r9, fp, #200, 10 @ 0x32000000 │ │ │ │ + subseq r0, ip, #120, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, r4, #0, 28 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r0, r9, #128, 30 @ 0x200 │ │ │ │ + subseq r0, r9, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #252, 14 @ 0x3f00000 │ │ │ │ + rsbseq r7, r2, #20, 16 @ 0x140000 │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ addseq r8, r4, #56, 4 @ 0x80000003 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r1, r9, #8, 10 @ 0x2000000 │ │ │ │ + subseq r0, r9, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ addseq r7, r4, #236, 30 @ 0x3b0 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r1, r9, #216, 14 @ 0x3600000 │ │ │ │ + subseq r0, r9, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #212, 30 @ 0x350 │ │ │ │ + rsbseq r2, r2, #228 @ 0xe4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #248, 22 @ 0x3e000 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subeq pc, pc, #248, 2 @ 0x3e │ │ │ │ + addseq r0, r8, #188, 16 @ 0xbc0000 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq pc, pc, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ addseq r4, r4, #220, 12 @ 0xdc00000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r1, r9, #96, 18 @ 0x180000 │ │ │ │ + subseq r0, r9, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, ip, #84, 20 @ 0x54000 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ addseq r4, r4, #136, 10 @ 0x22000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r1, r9, #184, 22 @ 0x2e000 │ │ │ │ + subseq r1, r9, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, ip, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, asr ip │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00e99999 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, pc, #224, 14 @ 0x3800000 │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ addseq r0, r6, #220, 2 @ 0x37 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r2, r9, #216, 28 @ 0xd80 │ │ │ │ + subseq r2, r9, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #36, 30 @ 0x90 │ │ │ │ + rsbseq r2, r2, #52 @ 0x34 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r4, r4, #240, 14 @ 0x3c00000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r3, r9, #80, 14 @ 0x1400000 │ │ │ │ + subseq r2, r9, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r7, #84, 28 @ 0x540 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subeq pc, pc, #168, 8 @ 0xa8000000 │ │ │ │ + addseq r0, r8, #236, 8 @ 0xec000000 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq pc, pc, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r4, #204, 4 @ 0xc000000c │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r4, r9, #168, 4 @ 0x8000000a │ │ │ │ + subseq r3, r9, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r7, #64, 28 @ 0x400 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subeq pc, pc, #80, 14 @ 0x1400000 │ │ │ │ + addseq r0, r8, #24, 8 @ 0x18000000 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subeq pc, pc, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ addseq r4, r4, #20, 10 @ 0x5000000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r4, r9, #56, 14 @ 0xe00000 │ │ │ │ + subseq r3, r9, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, r8, #212, 16 @ 0xd40000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #156, 20 @ 0x9c000 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subeq pc, pc, #24, 20 @ 0x18000 │ │ │ │ + addseq r0, r8, #68, 6 @ 0x10000001 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r0, r0, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #148, 30 @ 0x250 │ │ │ │ + rsbseq r2, r2, #164 @ 0xa4 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ addseq fp, r4, #96, 20 @ 0x60000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r5, r9, #128 @ 0x80 │ │ │ │ + subseq r4, r9, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, r8, #228, 18 @ 0x390000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #200, 18 @ 0x320000 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subeq pc, pc, #120, 24 @ 0x7800 │ │ │ │ + addseq pc, r7, #44, 28 @ 0x2c0 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r0, r0, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ addseq fp, r4, #212, 20 @ 0xd4000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r5, r9, #128, 14 @ 0x2000000 │ │ │ │ + subseq r4, r9, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq lr, r7, #92, 18 @ 0x170000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #16, 12 @ 0x1000000 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subeq pc, pc, #152, 30 @ 0x260 │ │ │ │ + addseq pc, r7, #24, 28 @ 0x180 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r0, r0, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ addseq fp, r4, #72, 22 @ 0x12000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r5, r9, #56, 26 @ 0xe00 │ │ │ │ + subseq r5, r9, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, r8, #244, 20 @ 0xf4000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #188, 16 @ 0xbc0000 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r0, r0, #152, 4 @ 0x80000009 │ │ │ │ + addseq r0, r8, #232, 14 @ 0x3a00000 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r0, r0, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ addseq fp, r4, #188, 22 @ 0x2f000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r6, r9, #168, 16 @ 0xa80000 │ │ │ │ + subseq r5, r9, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, r8, #252, 22 @ 0x3f000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #236, 8 @ 0xec000000 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r0, r0, #72, 18 @ 0x120000 │ │ │ │ + addseq r0, r8, #20, 14 @ 0x500000 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r0, r0, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r2, #228, 30 @ 0x390 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ addseq fp, r4, #48, 24 @ 0x3000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r7, r9, #232, 4 @ 0x8000000e │ │ │ │ + subseq r6, r9, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, r8, #252, 24 @ 0xfc00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #24, 8 @ 0x18000000 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r0, r0, #80, 24 @ 0x5000 │ │ │ │ + addseq r0, r8, #64, 4 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r1, r0, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #252, 24 @ 0xfc00 │ │ │ │ + rsbseq r3, r2, #204, 20 @ 0xcc000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ addseq fp, r4, #164, 24 @ 0xa400 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r7, r9, #248, 18 @ 0x3e0000 │ │ │ │ + subseq r6, r9, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r7, r7, #36, 20 @ 0x24000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, r4, #176, 18 @ 0x2c0000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r8, r9, #128, 6 │ │ │ │ + subseq r7, r9, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r5, r4, #240, 2 @ 0x3c │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq r9, r9, #80, 10 @ 0x14000000 │ │ │ │ + subseq r8, r9, #0, 20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #68, 6 @ 0x10000001 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r0, r0, #240, 28 @ 0xf00 │ │ │ │ + addseq r0, r8, #60, 2 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r1, r0, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r4, #184, 4 @ 0x8000000b │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq sl, r9, #48 @ 0x30 │ │ │ │ + subseq r9, r9, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #76, 24 @ 0x4c00 │ │ │ │ + rsbseq r3, r2, #28, 20 @ 0x1c000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r4, #120, 2 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq sl, r9, #0, 10 │ │ │ │ + subseq r9, r9, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, r4, #156, 18 @ 0x270000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq sl, r9, #8, 22 @ 0x2000 │ │ │ │ + subseq r9, r9, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r8, #65536 @ 0x10000 │ │ │ │ addseq ip, r4, #244, 14 @ 0x3d00000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq fp, r9, #40, 2 │ │ │ │ + subseq sl, r9, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r6, r1, lsl #16 │ │ │ │ addseq r0, r5, #108, 12 @ 0x6c00000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq fp, r9, #136, 24 @ 0x8800 │ │ │ │ + subseq fp, r9, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r4, r4, #216, 26 @ 0x3600 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq ip, r9, #80, 6 @ 0x40000001 │ │ │ │ + subseq fp, r9, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r7, #44, 28 @ 0x2c0 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r1, r0, #184 @ 0xb8 │ │ │ │ + addseq r0, r8, #24 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r1, r0, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #188, 24 @ 0xbc00 │ │ │ │ + rsbseq r3, r2, #140, 20 @ 0x8c000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r4, #100, 2 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq ip, r9, #232, 28 @ 0xe80 │ │ │ │ + subseq ip, r9, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ addseq r7, r5, #4, 26 @ 0x100 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq sp, r9, #16, 14 @ 0x400000 │ │ │ │ + subseq ip, r9, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r4, r4, #156, 20 @ 0x9c000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq lr, r9, #8 │ │ │ │ + subseq sp, r9, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r7, #24, 28 @ 0x180 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r1, r0, #224, 4 │ │ │ │ + addseq pc, r7, #64, 30 @ 0x100 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r1, r0, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, r4, #80, 2 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq lr, r9, #24, 20 @ 0x18000 │ │ │ │ + subseq lr, r9, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, r4, #100, 14 @ 0x1900000 │ │ │ │ biceq r4, r0, r8, asr #28 │ │ │ │ - subseq lr, r9, #88, 30 @ 0x160 │ │ │ │ + subseq lr, r9, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #232, 14 @ 0x3a00000 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r1, r0, #120, 10 @ 0x1e000000 │ │ │ │ + addseq pc, r7, #104, 28 @ 0x680 │ │ │ │ + biceq r4, r0, r8, lsl #2 │ │ │ │ + subseq r1, r0, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #20, 14 @ 0x500000 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r1, r0, #176, 18 @ 0x2c0000 │ │ │ │ + addseq r6, fp, #60, 26 @ 0xf00 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r5, r7, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #36, 8 @ 0x24000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #64, 4 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r1, r0, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #60, 2 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r1, r0, #224, 30 @ 0x380 │ │ │ │ + rsbseq r8, r2, #84, 8 @ 0x54000000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r9, ip, #112, 2 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r6, r7, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, r8, #24 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r2, r0, #240, 4 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r4, ip, #116, 26 @ 0x1d00 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r6, r7, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r7, #64, 30 @ 0x100 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r2, r0, #64, 10 @ 0x10000000 │ │ │ │ + sbceq fp, r3, r1, lsl #16 │ │ │ │ + strheq r5, [lr], #-12 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r2, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, lsl r1 │ │ │ │ + @ instruction: 0x43addd9f │ │ │ │ + strdmi r2, [r0], #-55 @ 0xffffffc9 @ │ │ │ │ + subeq sl, r2, #232, 14 @ 0x3a00000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r7, #104, 28 @ 0x680 │ │ │ │ - biceq r4, r0, r8, lsr #3 │ │ │ │ - subseq r2, r0, #136, 14 @ 0x2200000 │ │ │ │ + addseq r6, fp, #40, 26 @ 0xa00 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r7, r7, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r5, fp, #76, 16 @ 0x4c0000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r7, #32, 24 @ 0x2000 │ │ │ │ + subeq r7, r7, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #76, 16 @ 0x4c0000 │ │ │ │ + rsbseq r7, r2, #100, 16 @ 0x640000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r4, ip, #176, 20 @ 0xb0000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r7, #112, 28 @ 0x700 │ │ │ │ + subeq r7, r7, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01058190 │ │ │ │ cdpvc 14, 10, cr1, cr4, cr9, {5} │ │ │ │ rsbmi r9, r0, fp, ror lr │ │ │ │ - subeq sl, r2, #168, 18 @ 0x2a0000 │ │ │ │ + subeq sl, r2, #248, 14 @ 0x3e00000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #20, 26 @ 0x500 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r7, #248, 16 @ 0xf80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r5, fp, #24, 18 @ 0x60000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r7, #168, 26 @ 0x2a00 │ │ │ │ + subeq r8, r7, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #212, 16 @ 0xd40000 │ │ │ │ + rsbseq r3, r2, #44, 14 @ 0xb00000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r5, fp, #24, 18 @ 0x60000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r8, r7, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r4, ip, #236, 14 @ 0x3b00000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r7, #240, 30 @ 0x3c0 │ │ │ │ + subeq r8, r7, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r5, r8, r6, r8 │ │ │ │ strb r6, [r2, -fp, ror #4]! │ │ │ │ rsbmi r1, r1, pc, lsr #19 │ │ │ │ - subeq sl, r2, #40, 22 @ 0xa000 │ │ │ │ + subeq sl, r2, #120, 18 @ 0x1e0000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #0, 26 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r7, #240, 18 @ 0x3c0000 │ │ │ │ + subeq r9, r7, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r0, #120, 24 @ 0x7800 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r2, lr, #24, 12 @ 0x1800000 │ │ │ │ + subseq r2, lr, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq sp, r4, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123544,33 +123544,33 @@ │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, lr, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq pc, r0, #224, 28 @ 0xe00 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r2, lr, #224, 16 @ 0xe00000 │ │ │ │ + subseq r2, lr, #0, 10 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r6, r7, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq pc, r0, #4, 2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r2, lr, #240, 24 @ 0xf000 │ │ │ │ + subseq r2, lr, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r4, r1, #108, 8 @ 0x6c000000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r3, lr, #136, 24 @ 0x8800 │ │ │ │ + subseq r3, lr, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r8, r7, #0, 18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123580,21 +123580,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r8, r7, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r1, r1, #132, 24 @ 0x8400 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r4, lr, #200, 10 @ 0x32000000 │ │ │ │ + subseq r4, lr, #0, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sp, r0, #32, 6 @ 0x80000000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r4, lr, #160, 26 @ 0x2800 │ │ │ │ + subseq r4, lr, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq sl, r7, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123606,19 +123606,19 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #156, 16 @ 0x9c0000 │ │ │ │ + rsbseq r7, r2, #180, 16 @ 0xb40000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r1, r1, #116, 12 @ 0x7400000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r8, lr, #64 @ 0x40 │ │ │ │ + subseq r7, lr, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq ip, r7, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123628,23 +123628,23 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq ip, r7, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r0, #12, 10 @ 0x3000000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r8, lr, #120, 14 @ 0x1e00000 │ │ │ │ + subseq r8, lr, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #36, 2 │ │ │ │ + rsbseq r5, r2, #28, 2 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq lr, r7, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -123652,21 +123652,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq lr, r7, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r6, r1, #180, 30 @ 0x2d0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r8, lr, #16, 20 @ 0x10000 │ │ │ │ + subseq r8, lr, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addseq pc, r0, #12, 14 @ 0x300000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r8, lr, #56, 26 @ 0xe00 │ │ │ │ + subseq r8, lr, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r2, r8, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123676,21 +123676,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r3, r8, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, r0, #16, 28 @ 0x100 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r8, lr, #64, 30 @ 0x100 │ │ │ │ + subseq r8, lr, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r2, r1, #236 @ 0xec │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r9, lr, #224, 4 │ │ │ │ + subseq r8, lr, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r8, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123700,23 +123700,23 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r5, r8, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq pc, r0, #204, 4 @ 0xc000000c │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r9, lr, #32, 16 @ 0x200000 │ │ │ │ + subseq r9, lr, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #124 @ 0x7c │ │ │ │ + rsbseq r5, r2, #116 @ 0x74 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r6, r8, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -123724,21 +123724,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r7, r8, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ addseq pc, r0, #208, 22 @ 0x34000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq r9, lr, #240, 30 @ 0x3c0 │ │ │ │ + subseq r9, lr, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, r0, #104, 28 @ 0x680 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sl, lr, #40, 4 @ 0x80000002 │ │ │ │ + subseq r9, lr, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq fp, lr, r0, asr #24 │ │ │ │ biceq r0, r0, r8, asr #30 │ │ │ │ @ instruction: 0x012895e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123754,21 +123754,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r9, r8, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r0, r1, #168, 14 @ 0x2a00000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sl, lr, #168, 14 @ 0x2a00000 │ │ │ │ + subseq sl, lr, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r0, #8, 30 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq fp, lr, #208, 16 @ 0xd00000 │ │ │ │ + subseq fp, lr, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq sl, r8, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123778,21 +123778,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq fp, r8, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, r0, #188, 6 @ 0xf0000002 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #208, 14 @ 0x3400000 │ │ │ │ + subseq ip, lr, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ addseq fp, r1, #8, 14 @ 0x200000 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #152, 24 @ 0x9800 │ │ │ │ + subseq sp, lr, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq ip, r8, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123804,19 +123804,19 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #228 @ 0xe4 │ │ │ │ + rsbseq r5, r2, #220 @ 0xdc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, fp, #72, 12 @ 0x4800000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r7, #192 @ 0xc0 │ │ │ │ + subeq r9, r7, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq pc, r8, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -123826,22 +123826,22 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq pc, r8, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r4, ip, #212, 8 @ 0xd4000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r7, #16, 6 @ 0x40000000 │ │ │ │ + subeq r9, r7, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatbeq r5, r8, r7, r8 │ │ │ │ + ldrdeq r8, [r5, -r8] │ │ │ │ ldmdagt r3, {r0, r3, r4, r6, r8, sl, sp, pc}^ │ │ │ │ @ instruction: 0x40619590 │ │ │ │ - subeq sl, r2, #136, 26 @ 0x2200 │ │ │ │ + subeq sl, r2, #48, 24 @ 0x3000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r1, r9, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ @@ -123850,381 +123850,381 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r2, r9, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #236, 24 @ 0xec00 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r7, #160, 22 @ 0x28000 │ │ │ │ + subeq sl, r7, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r5, fp, #28, 20 @ 0x1c000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r7, #64 @ 0x40 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r8, r2, #28, 26 @ 0x700 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq r4, r9, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r5, fp, #28, 20 @ 0x1c000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq sl, r7, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #12, 8 @ 0xc000000 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r4, ip, #188, 2 @ 0x2f │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r7, #160, 6 @ 0x80000002 │ │ │ │ + subeq sl, r7, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, asr r8 │ │ │ │ - tstls ip, #3120 @ 0xc30 │ │ │ │ - rsbmi r1, r2, sl, lsl r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r5, r2, #116, 8 @ 0x74000000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r2, #204, 30 @ 0x330 │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #4, 8 @ 0x4000000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r0, asr r8 │ │ │ │ + tstls ip, #3120 @ 0xc30 │ │ │ │ + rsbmi r1, r2, sl, lsl r2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #216, 24 @ 0xd800 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r7, #112, 28 @ 0x700 │ │ │ │ + subeq fp, r7, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #12, 14 @ 0x300000 │ │ │ │ + rsbseq r4, r2, #212, 8 @ 0xd4000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, fp, #220, 10 @ 0x37000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r7, #104, 4 @ 0x80000006 │ │ │ │ + subeq fp, r7, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r3, ip, #164, 28 @ 0xa40 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r7, #168, 8 @ 0xa8000000 │ │ │ │ + subeq ip, r7, #8, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r5, r0, r8, r8 │ │ │ │ stclle 15, cr1, [fp, #196]! @ 0xc4 │ │ │ │ rsbmi r8, r2, r9, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, fp, lsl #16 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, fp, #196, 24 @ 0xc400 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r7, #208, 30 @ 0x340 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #92, 6 @ 0x70000001 │ │ │ │ + rsbseq r5, r2, #204, 6 @ 0x30000003 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, fp, #196, 24 @ 0xc400 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq ip, r7, #24, 26 @ 0x600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #100, 12 @ 0x6400000 │ │ │ │ + rsbseq r4, r2, #44, 8 @ 0x2c000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r6, fp, #112, 10 @ 0x1c000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r7, #216, 8 @ 0xd8000000 │ │ │ │ + subeq sp, r7, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r3, ip, #140, 22 @ 0x23000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sp, r7, #240, 12 @ 0xf000000 │ │ │ │ + subeq sp, r7, #0, 12 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, ror pc │ │ │ │ mvnvs r6, r5, lsr r3 │ │ │ │ rsbmi r0, r3, fp, lsl sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #176, 24 @ 0xb000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq lr, r7, #120, 4 @ 0x80000007 │ │ │ │ + subeq lr, r7, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r2, sp, #80 @ 0x50 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq lr, r7, #64, 24 @ 0x4000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r3, r8, #152, 12 @ 0x9800000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r5, r1, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, ror r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - svclt 0x00f00000 @ IMB │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r3, r8, #236, 10 @ 0x3b000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r5, r1, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subsmi sl, sp, #92, 10 @ 0x17000000 │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #204, 12 @ 0xcc00000 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #196, 6 @ 0x10000003 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlabbeq r5, r8, r9, r8 │ │ │ │ - @ instruction: 0xfefa39ef │ │ │ │ - svccc 0x00e62e42 │ │ │ │ + rsbseq r4, r2, #148, 8 @ 0x94000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r3, r8, #4, 2 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r5, r1, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subsmi sl, sp, #112, 10 @ 0x1c000000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatbeq r5, r0, r9, r8 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r3, r8, #52 @ 0x34 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r5, r1, #0, 28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - svccc 0x00f00000 @ IMB │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r2, r8, #100, 30 @ 0x190 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r6, r1, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subsmi sl, sp, #136, 10 @ 0x22000000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq ip, ip, #140, 20 @ 0x8c000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r1, r8, #232, 20 @ 0xe8000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #152, 12 @ 0x9800000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r5, r1, #192, 22 @ 0x30000 │ │ │ │ + addseq r3, r8, #208, 10 @ 0x34000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r6, r1, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #236, 10 @ 0x3b000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r5, r1, #32, 28 @ 0x200 │ │ │ │ + addseq r2, r8, #144, 28 @ 0x900 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r6, r1, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #4, 2 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r6, r1, #96, 4 │ │ │ │ + addseq r3, r8, #180, 10 @ 0x2d000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r6, r1, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #52 @ 0x34 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r6, r1, #216, 14 @ 0x3600000 │ │ │ │ + addseq r3, r8, #152, 10 @ 0x26000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r6, r1, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r2, r8, #188, 26 @ 0x2f00 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r7, r1, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #228, 2 @ 0x39 │ │ │ │ + rsbseq r8, r2, #20, 4 @ 0x40000001 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r6, #104, 18 @ 0x1a0000 │ │ │ │ biceq r5, r0, r8, lsl #8 │ │ │ │ - subseq r9, fp, #208, 14 @ 0x3400000 │ │ │ │ + subseq pc, fp, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #100, 30 @ 0x190 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r7, r1, #104, 2 │ │ │ │ + addseq r3, r8, #124, 10 @ 0x1f000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r7, r1, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #208, 10 @ 0x34000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r7, r1, #232, 6 @ 0xa0000003 │ │ │ │ + addseq r2, r8, #152, 24 @ 0x9800 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r7, r1, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #144, 28 @ 0x900 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r7, r1, #208, 14 @ 0x3400000 │ │ │ │ + addseq r2, r8, #196, 22 @ 0x31000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r7, r1, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #180, 10 @ 0x2d000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r7, r1, #192, 18 @ 0x300000 │ │ │ │ + addseq r2, r8, #160, 20 @ 0xa0000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r8, r1, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #152, 10 @ 0x26000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r7, r1, #144, 22 @ 0x24000 │ │ │ │ + addseq r2, r8, #208, 18 @ 0x340000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r8, r1, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #236, 16 @ 0xec0000 │ │ │ │ + rsbseq r7, r2, #4, 18 @ 0x10000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #188, 26 @ 0x2f00 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r7, r1, #56, 28 @ 0x380 │ │ │ │ + addseq r2, r8, #0, 18 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r8, r1, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ subeq r8, r5, r4, asr #28 │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ smlawbeq r2, r0, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r3, sl, #28, 22 @ 0x7000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #124, 10 @ 0x1f000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r8, r1, #200 @ 0xc8 │ │ │ │ + addseq r2, r8, #220, 14 @ 0x3700000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r8, r1, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #60, 30 @ 0xf0 │ │ │ │ + rsbseq r3, r2, #12, 26 @ 0x300 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #152, 24 @ 0x9800 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r8, r1, #216, 8 @ 0xd8000000 │ │ │ │ + addseq r2, r8, #8, 14 @ 0x200000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r9, r1, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ subeq r8, r5, r4, asr #28 │ │ │ │ biceq r0, r0, r8, lsr #30 │ │ │ │ smlawbeq r2, r0, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r3, fp, #228, 12 @ 0xe400000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #196, 22 @ 0x31000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r8, r1, #192, 14 @ 0x3000000 │ │ │ │ + addseq r2, r8, #228, 10 @ 0x39000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r9, r1, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #160, 20 @ 0xa0000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r8, r1, #0, 22 │ │ │ │ + addseq r2, r8, #20, 10 @ 0x5000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r9, r1, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #208, 18 @ 0x340000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r8, r1, #224, 26 @ 0x3800 │ │ │ │ + addseq r2, r8, #68, 8 @ 0x44000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r9, r1, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #0, 18 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r9, r1, #64, 2 │ │ │ │ + addseq r3, r8, #96, 10 @ 0x18000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r9, r1, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #148, 28 @ 0x940 │ │ │ │ + rsbseq r3, r2, #100, 24 @ 0x6400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #220, 14 @ 0x3700000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r9, r1, #208, 10 @ 0x34000000 │ │ │ │ + addseq r2, r8, #112, 6 @ 0xc0000001 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq r9, r1, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #8, 14 @ 0x200000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r9, r1, #208, 18 @ 0x340000 │ │ │ │ + addseq r3, r8, #68, 10 @ 0x11000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sl, r1, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #228, 10 @ 0x39000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq r9, r1, #192, 24 @ 0xc000 │ │ │ │ + addseq r3, r8, #40, 10 @ 0xa000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sl, r1, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #20, 10 @ 0x5000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sl, r1, #80 @ 0x50 │ │ │ │ + addseq r3, r8, #12, 10 @ 0x3000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sl, r1, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #68, 8 @ 0x44000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sl, r1, #16, 6 @ 0x40000000 │ │ │ │ + addseq r3, r8, #240, 8 @ 0xf0000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sl, r1, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #96, 10 @ 0x18000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sl, r1, #72, 10 @ 0x12000000 │ │ │ │ + addseq r2, r8, #76, 4 @ 0xc0000004 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sl, r1, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #252, 28 @ 0xfc0 │ │ │ │ + rsbseq r3, r2, #204, 24 @ 0xcc00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #112, 6 @ 0xc0000001 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sl, r1, #16, 16 @ 0x100000 │ │ │ │ + addseq r2, r8, #124, 2 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sl, r1, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #68, 10 @ 0x11000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sl, r1, #144, 20 @ 0x90000 │ │ │ │ + addseq r2, r8, #172 @ 0xac │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq fp, r1, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #40, 10 @ 0xa000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sl, r1, #136, 30 @ 0x220 │ │ │ │ + addseq r1, r8, #220, 30 @ 0x370 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq fp, r1, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #12, 10 @ 0x3000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq fp, r1, #80, 2 │ │ │ │ + addseq r1, r8, #12, 30 @ 0x30 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq fp, r1, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #240, 8 @ 0xf0000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq fp, r1, #40, 8 @ 0x28000000 │ │ │ │ + addseq r1, r8, #60, 28 @ 0x3c0 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq fp, r1, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq sl, r9, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -124232,2021 +124232,2021 @@ │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subseq sl, r9, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #76, 4 @ 0xc0000004 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq fp, r1, #208, 14 @ 0x3400000 │ │ │ │ + addseq r3, r8, #88, 4 @ 0x80000005 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq fp, r1, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #124, 2 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq fp, r1, #216, 20 @ 0xd8000 │ │ │ │ + addseq r1, r8, #24, 26 @ 0x600 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq ip, r1, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, r8, #172 @ 0xac │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq fp, r1, #144, 28 @ 0x900 │ │ │ │ + addseq r1, r8, #68, 24 @ 0x4400 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq ip, r1, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #220, 26 @ 0x3700 │ │ │ │ + rsbseq r8, r2, #172, 26 @ 0x2b00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #220, 30 @ 0x370 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq ip, r1, #56, 2 │ │ │ │ + addseq r1, r8, #32, 22 @ 0x8000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq ip, r1, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #12, 30 @ 0x30 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq ip, r1, #176, 6 @ 0xc0000002 │ │ │ │ + addseq r1, r8, #80, 20 @ 0x50000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq ip, r1, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #148, 12 @ 0x9400000 │ │ │ │ + rsbseq r2, r2, #140, 12 @ 0x8c00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #60, 28 @ 0x3c0 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq ip, r1, #80, 12 @ 0x5000000 │ │ │ │ + addseq r1, r8, #128, 18 @ 0x200000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq ip, r1, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #88, 4 @ 0x80000005 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq ip, r1, #184, 20 @ 0xb8000 │ │ │ │ + addseq r1, r8, #92, 16 @ 0x5c0000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sp, r1, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #24, 26 @ 0x600 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq ip, r1, #96, 26 @ 0x1800 │ │ │ │ + addseq r1, r8, #140, 14 @ 0x2300000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sp, r1, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #68, 24 @ 0x4400 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sp, r1, #216 @ 0xd8 │ │ │ │ + addseq r1, r8, #188, 12 @ 0xbc00000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sp, r1, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #32, 22 @ 0x8000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sp, r1, #0, 8 │ │ │ │ + addseq r1, r8, #152, 10 @ 0x26000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq sp, r1, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #236, 10 @ 0x3b000000 │ │ │ │ + rsbseq r2, r2, #228, 10 @ 0x39000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #80, 20 @ 0x50000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sp, r1, #32, 14 @ 0x800000 │ │ │ │ + addseq r1, r8, #200, 8 @ 0xc8000000 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq lr, r1, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, r6, #156, 28 @ 0x9c0 │ │ │ │ biceq r5, r0, r8, asr #19 │ │ │ │ - subseq r4, sp, #224, 10 @ 0x38000000 │ │ │ │ + subseq r3, sp, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #128, 18 @ 0x200000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sp, r1, #72, 20 @ 0x48000 │ │ │ │ + addseq r1, r8, #248, 6 @ 0xe0000003 │ │ │ │ + biceq r4, r0, r8, lsl #14 │ │ │ │ + subseq lr, r1, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #92, 16 @ 0x5c0000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq sp, r1, #64, 28 @ 0x400 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r2, sp, #80 @ 0x50 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq lr, r7, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #140, 14 @ 0x2300000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq lr, r1, #24, 4 @ 0x80000001 │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r5, r2, #52, 8 @ 0x34000000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #188, 12 @ 0xbc00000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq lr, r1, #104, 10 @ 0x1a000000 │ │ │ │ + svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + subsmi sl, sp, #112, 10 @ 0x1c000000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #84, 12 @ 0x5400000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #152, 10 @ 0x26000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq lr, r1, #232, 20 @ 0xe8000 │ │ │ │ + rsbseq r2, r2, #76, 12 @ 0x4c00000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, lsr #30 │ │ │ │ + @ instruction: 0xfefa39ef │ │ │ │ + svccc 0x00e62e42 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #200, 8 @ 0xc8000000 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq lr, r1, #24, 28 @ 0x180 │ │ │ │ + subsmi sl, sp, #136, 10 @ 0x22000000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r0, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, r8, #248, 6 @ 0xe0000003 │ │ │ │ - biceq r4, r0, r8, lsr #15 │ │ │ │ - subseq pc, r1, #208 @ 0xd0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subsmi sl, sp, #160, 10 @ 0x28000000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq ip, ip, #140, 20 @ 0x8c000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r1, r8, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r3, ip, #116, 16 @ 0x740000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ subeq r4, r8, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - mrseq r9, (UNDEF: 5) │ │ │ │ + tsteq r5, r8, lsl r0 │ │ │ │ @ instruction: 0xf8931ddb │ │ │ │ rsbmi r8, r3, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r0, r6, fp, lsl #16 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #156, 24 @ 0x9c00 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r5, r8, #152, 22 @ 0x26000 │ │ │ │ + subeq r5, r8, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, fp, #236, 16 @ 0xec0000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r8, #96, 2 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r3, ip, #236, 8 @ 0xec000000 │ │ │ │ - biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r6, r8, #8, 10 @ 0x2000000 │ │ │ │ + subeq r5, r8, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #108, 2 │ │ │ │ + rsbseq r8, r2, #116, 4 @ 0x40000007 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #220, 6 @ 0x70000003 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - @ instruction: 0x01059198 │ │ │ │ - bls 1d42b44 <__bss_end__@@Base+0xee5d88> │ │ │ │ - @ instruction: 0x40640a98 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + rsbseq r8, r2, #156, 2 @ 0x27 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r3, ip, #236, 8 @ 0xec000000 │ │ │ │ + biceq r1, r0, r8, asr #18 │ │ │ │ + subeq r6, r8, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #108, 14 @ 0x1b00000 │ │ │ │ + rsbeq r0, pc, #196, 16 @ 0xc40000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + @ instruction: 0x01059198 │ │ │ │ + bls 1d42b5c <__bss_end__@@Base+0xee5da0> │ │ │ │ + @ instruction: 0x40640a98 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #136, 24 @ 0x8800 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r8, #40 @ 0x28 │ │ │ │ + subeq r6, r8, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r7, fp, #192, 8 @ 0xc0000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r8, #248, 12 @ 0xf800000 │ │ │ │ + subeq r7, r8, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #212, 20 @ 0xd4000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r7, r8, #64, 30 @ 0x100 │ │ │ │ + subeq r7, r8, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #60, 18 @ 0xf0000 │ │ │ │ + rsbseq r7, r2, #84, 18 @ 0x150000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r8, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r8, r8, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r3, ip, #180, 2 @ 0x2d │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r8, #8, 14 @ 0x200000 │ │ │ │ + subeq r8, r8, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #68, 2 │ │ │ │ + rsbseq r1, r2, #60, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #128, 20 @ 0x80000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r8, r8, #200, 24 @ 0xc800 │ │ │ │ + subeq r8, r8, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, fp, #124, 30 @ 0x1f0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r8, #208, 6 @ 0x40000003 │ │ │ │ + subeq r9, r8, #80, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r2, ip, #124, 28 @ 0x7c0 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r8, #72, 12 @ 0x4800000 │ │ │ │ + subeq r9, r8, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, fp, #44, 20 @ 0x2c000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r8, #72, 20 @ 0x48000 │ │ │ │ + subeq r9, r8, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r8, fp, #44, 16 @ 0x2c0000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq r9, r8, #136, 24 @ 0x8800 │ │ │ │ + subeq r9, r8, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #164 @ 0xa4 │ │ │ │ + rsbseq r1, r2, #156 @ 0x9c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r6, fp, #56, 4 @ 0x80000003 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r8, #128, 4 │ │ │ │ + subeq sl, r8, #168 @ 0xa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r6, sp, #44, 6 @ 0xb0000000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq sl, r8, #64, 16 @ 0x400000 │ │ │ │ + subeq sl, r8, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r5, r8, r1, r9 │ │ │ │ ldcpl 15, cr10, [r2], {25} │ │ │ │ rsbmi r8, r4, lr, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, fp, lsl #16 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r7, fp, #48, 24 @ 0x3000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq fp, r8, #40, 22 @ 0xa000 │ │ │ │ + subeq fp, r8, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, lsl r2 │ │ │ │ mcrvs 7, 7, r8, cr0, cr1, {0} │ │ │ │ rsbmi r0, r5, sl, ror sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r7, fp, #228, 14 @ 0x3900000 │ │ │ │ biceq r1, r0, r8, asr #18 │ │ │ │ - subeq ip, r8, #16, 28 @ 0x100 │ │ │ │ + subeq ip, r8, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #4, 2 │ │ │ │ + rsbseq r1, r2, #252 @ 0xfc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, lsr #4 │ │ │ │ + tsteq r5, r0, asr #4 │ │ │ │ vldmdbne r9!, {s26-s140} │ │ │ │ rsbmi r8, r5, sl, asr #22 │ │ │ │ - subeq sp, r2, #208, 8 @ 0xd0000000 │ │ │ │ + subeq sp, r2, #96, 8 @ 0x60000000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, asr r2 │ │ │ │ - bgt 222af50 <__bss_end__@@Base+0x13ce194> │ │ │ │ - rsbmi r0, r6, sl, lsr #25 │ │ │ │ - subeq sp, r2, #224, 8 @ 0xe0000000 │ │ │ │ - rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #12, 14 @ 0x300000 │ │ │ │ + rsbseq r8, r2, #244, 12 @ 0xf400000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, asr r2 │ │ │ │ + bgt 222af68 <__bss_end__@@Base+0x13ce1ac> │ │ │ │ + rsbmi r0, r6, sl, lsr #25 │ │ │ │ + subeq sp, r2, #112, 8 @ 0x70000000 │ │ │ │ + rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, ror r2 │ │ │ │ @ instruction: 0xf0757979 │ │ │ │ @ instruction: 0x40668e99 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subsmi sl, sp, #32, 16 @ 0x200000 │ │ │ │ + subsmi sl, sp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - smlabbeq r5, r8, r2, r9 │ │ │ │ + @ instruction: 0x010592b8 │ │ │ │ subcs fp, r3, r4, asr #5 │ │ │ │ rsbmi r1, r7, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r4, r8, #44 @ 0x2c │ │ │ │ + biceq r4, r0, r8, asr #25 │ │ │ │ + subseq r0, r3, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r3, r8, #32, 22 @ 0x8000 │ │ │ │ + biceq r4, r0, r8, asr #25 │ │ │ │ + subseq r1, r3, #176, 8 @ 0xb0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatbeq r5, r0, r2, r9 │ │ │ │ + ldrdeq r9, [r5, -r8] │ │ │ │ @ instruction: 0xff26dc59 │ │ │ │ rsbmi r9, r7, r9, lsl r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatteq r5, r8, r2, r9 │ │ │ │ - @ instruction: 0x467f6fb9 │ │ │ │ - rsbmi r1, r8, r6, lsr #15 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsbeq r0, r6, ip, asr #22 │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #44, 14 @ 0xb00000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #76 @ 0x4c │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlabteq r5, r8, r2, fp │ │ │ │ - adcgt sl, r0, #2576 @ 0xa10 │ │ │ │ - strhmi r9, [r8], #-183 @ 0xffffff49 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbmi r4, sl, #228, 4 @ 0x4000000e │ │ │ │ + rsbseq r8, r2, #100 @ 0x64 │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, pc, #132, 16 @ 0x840000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r6, #96, 28 @ 0x600 │ │ │ │ biceq r5, r0, r8, lsl #31 │ │ │ │ - subseq sp, lr, #248, 14 @ 0x3e00000 │ │ │ │ + subseq sp, lr, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #84 @ 0x54 │ │ │ │ + rsbseq r3, r2, #36, 28 @ 0x240 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r6, #180, 24 @ 0xb400 │ │ │ │ biceq r5, r0, r8, lsl #31 │ │ │ │ - subseq sp, lr, #56, 28 @ 0x380 │ │ │ │ + subseq sp, lr, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r6, #24, 14 @ 0x600000 │ │ │ │ biceq r5, r0, r8, lsl #31 │ │ │ │ - subseq lr, lr, #8, 4 @ 0x80000000 │ │ │ │ + subseq sp, lr, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ addseq sl, r6, #52, 14 @ 0xd00000 │ │ │ │ biceq r5, r0, r8, lsl #31 │ │ │ │ - subseq lr, lr, #184, 8 @ 0xb8000000 │ │ │ │ + subseq sp, lr, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r6, #232, 30 @ 0x3a0 │ │ │ │ biceq r5, r0, r8, lsl #31 │ │ │ │ - subseq lr, lr, #184, 24 @ 0xb800 │ │ │ │ + subseq lr, lr, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r6, #192, 20 @ 0xc0000 │ │ │ │ biceq r5, r0, r8, lsl #31 │ │ │ │ - subseq pc, lr, #16, 10 @ 0x4000000 │ │ │ │ + subseq lr, lr, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #180, 30 @ 0x2d0 │ │ │ │ + rsbseq r3, r2, #132, 26 @ 0x2100 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r6, #176, 10 @ 0x2c000000 │ │ │ │ biceq r5, r0, r8, lsl #31 │ │ │ │ - subseq pc, lr, #200, 14 @ 0x3200000 │ │ │ │ + subseq lr, lr, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + strdeq r9, [r5, -r0] │ │ │ │ + @ instruction: 0x467f6fb9 │ │ │ │ + rsbmi r1, r8, r6, lsr #15 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsbeq r0, r6, ip, asr #22 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + smlatteq r5, r0, r2, fp │ │ │ │ + adcgt sl, r0, #2576 @ 0xa10 │ │ │ │ + strhmi r9, [r8], #-183 @ 0xffffff49 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbmi r4, sl, #228, 4 @ 0x4000000e │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #236, 18 @ 0x3b0000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r2, #48, 6 @ 0xc0000000 │ │ │ │ + subeq lr, r2, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #56, 24 @ 0x3800 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r3, r3, #48, 30 @ 0xc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, r8, #44 @ 0x2c │ │ │ │ - biceq r4, r0, r8, ror #26 │ │ │ │ - subseq r1, r3, #232, 12 @ 0xe800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, r8, #32, 22 @ 0x8000 │ │ │ │ - biceq r4, r0, r8, ror #26 │ │ │ │ - subseq r1, r3, #216, 30 @ 0x360 │ │ │ │ + subeq r3, r3, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #80, 18 @ 0x140000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r3, #192, 10 @ 0x30000000 │ │ │ │ + subeq r4, r3, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #20 │ │ │ │ + rsbseq r3, r2, #228, 26 @ 0x3900 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #160, 24 @ 0xa000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r3, #32, 10 @ 0x8000000 │ │ │ │ + subeq r5, r3, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #204, 16 @ 0xcc0000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r3, #64, 22 @ 0x10000 │ │ │ │ + subeq r5, r3, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #244, 24 @ 0xf400 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r3, #72, 20 @ 0x48000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r2, r3, #72, 16 @ 0x480000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq ip, r3, #120, 2 │ │ │ │ + subeq fp, r3, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #228, 8 @ 0xe4000000 │ │ │ │ + rsbseq r8, r2, #12, 8 @ 0xc000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r2, r3, #72, 16 @ 0x480000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq ip, r3, #48 @ 0x30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #24, 26 @ 0x600 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r4, #232 @ 0xe8 │ │ │ │ + subeq r1, r4, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #196, 14 @ 0x3100000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r4, #232, 14 @ 0x3a00000 │ │ │ │ + subeq r1, r4, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #60, 26 @ 0xf00 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r2, r4, #56, 28 @ 0x380 │ │ │ │ + subeq r2, r4, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #132, 28 @ 0x840 │ │ │ │ + rsbseq r8, r2, #84, 28 @ 0x540 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #64, 14 @ 0x1000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r3, r4, #88, 8 @ 0x58000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r1, r4, #160, 14 @ 0x2800000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r4, #88, 22 @ 0x16000 │ │ │ │ + subeq r3, r4, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #244, 10 @ 0x3d000000 │ │ │ │ + rsbeq r0, pc, #76, 14 @ 0x1300000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r1, r4, #160, 14 @ 0x2800000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r7, r4, #200, 18 @ 0x320000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #188, 12 @ 0xbc00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r7, r4, #120, 8 @ 0x78000000 │ │ │ │ + subeq r8, r4, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #136, 26 @ 0x2200 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r4, #32, 14 @ 0x800000 │ │ │ │ + subeq lr, r4, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #56, 12 @ 0x3800000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r4, #96, 30 @ 0x180 │ │ │ │ + subeq pc, r4, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #140, 18 @ 0x230000 │ │ │ │ + rsbseq r7, r2, #164, 18 @ 0x290000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r4, #236, 14 @ 0x3b00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r5, #216, 16 @ 0xd80000 │ │ │ │ + subeq r6, r5, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r2, r3, #180, 10 @ 0x2d000000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r5, #192, 28 @ 0xc00 │ │ │ │ + sbceq fp, r3, r1, lsl #16 │ │ │ │ + strheq r5, [lr], #-12 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbeq r0, pc, #140, 14 @ 0x2300000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #44 @ 0x2c │ │ │ │ - sbceq fp, r3, r1, lsl #16 │ │ │ │ - strheq r5, [lr], #-12 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012f3278 │ │ │ │ + rsbseq r1, r2, #36 @ 0x24 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r2, r3, #180, 10 @ 0x2d000000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r6, r5, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, pc, #52, 12 @ 0x3400000 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #216, 26 @ 0x3600 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sp, r5, #248, 16 @ 0xf80000 │ │ │ │ + subeq sp, r5, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #48, 10 @ 0xc000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sp, r5, #96, 30 @ 0x180 │ │ │ │ + subeq sp, r5, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #44, 28 @ 0x2c0 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r3, r6, #88, 22 @ 0x16000 │ │ │ │ + subeq r3, r6, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #172, 8 @ 0xac000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r6, #128 @ 0x80 │ │ │ │ + subeq r3, r6, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r0, r2, #124, 30 @ 0x1f0 │ │ │ │ + rsbseq r0, r2, #116, 30 @ 0x1d0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r4, #60, 16 @ 0x3c0000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r6, #104, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r2, r3, #40, 8 @ 0x28000000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r6, #224, 16 @ 0xe00000 │ │ │ │ + subeq sl, r6, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #180, 10 @ 0x2d000000 │ │ │ │ + rsbeq r0, pc, #12, 14 @ 0x300000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r2, r3, #40, 8 @ 0x28000000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq fp, r6, #128, 16 @ 0x800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #124, 28 @ 0x7c0 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r0, r7, #240, 12 @ 0xf000000 │ │ │ │ + subeq r0, r7, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r4, r4, #88 @ 0x58 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r0, r7, #176, 26 @ 0x2c00 │ │ │ │ + subeq r0, r7, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r8, r3, #28, 22 @ 0x7000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r7, #184 @ 0xb8 │ │ │ │ + subeq r0, r7, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, r2, #236, 30 @ 0x3b0 │ │ │ │ + rsbseq r0, r2, #228, 30 @ 0x390 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, r3, #28, 18 @ 0x70000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r7, #224, 14 @ 0x3800000 │ │ │ │ + subeq r1, r7, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r9, r3, #228, 14 @ 0x3900000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r7, #56, 24 @ 0x3800 │ │ │ │ + subeq r1, r7, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #28, 18 @ 0x70000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq pc, lr, #180, 16 @ 0xb40000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, r9, #64, 8 @ 0x40000000 │ │ │ │ + subeq pc, r9, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r5, pc, #120, 10 @ 0x1e000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, r9, #40, 22 @ 0xa000 │ │ │ │ + subeq pc, r9, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq fp, lr, r0, asr #24 │ │ │ │ biceq r0, r0, r8, asr #30 │ │ │ │ @ instruction: 0x012895e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq ip, lr, #92, 12 @ 0x5c00000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, lr, #140, 12 @ 0x8c00000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, r9, #176, 30 @ 0x2c0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #12, 28 @ 0xc0 │ │ │ │ + rsbseq r8, r2, #12, 30 @ 0x30 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, lr, #100, 10 @ 0x19000000 │ │ │ │ + addseq pc, lr, #140, 12 @ 0x8c00000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r0, sl, #168, 8 @ 0xa8000000 │ │ │ │ + subeq r0, sl, #32, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, lr, #12, 8 @ 0xc000000 │ │ │ │ + addseq pc, lr, #100, 10 @ 0x19000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r0, sl, #8, 18 @ 0x20000 │ │ │ │ + subeq r0, sl, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + @ instruction: 0x0042d994 │ │ │ │ + biceq r0, r0, r8, lsl #29 │ │ │ │ + teqeq r0, r8, lsl #29 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r0, r2, #220, 12 @ 0xdc00000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r2, #52, 26 @ 0xd00 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ - @ instruction: 0x0042d994 │ │ │ │ - biceq r0, r0, r8, lsl #29 │ │ │ │ - teqeq r0, r8, lsl #29 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r0, r2, #220, 12 @ 0xdc00000 │ │ │ │ + subeq r5, lr, ip, lsl sp │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012eb190 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r2, pc, #100, 8 @ 0x64000000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addseq ip, r9, #76, 26 @ 0x1300 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq r7, r8, #232 @ 0xe8 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq r5, r8, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #188, 20 @ 0xbc000 │ │ │ │ + rsbseq r3, r2, #76, 12 @ 0x4c00000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq pc, lr, #12, 8 @ 0xc000000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r0, sl, #56, 18 @ 0xe0000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r5, pc, #104, 14 @ 0x1a00000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r1, sl, #216, 6 @ 0x60000003 │ │ │ │ + subeq r1, sl, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, pc, #24, 6 @ 0x60000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r4, sl, #16, 24 @ 0x1000 │ │ │ │ + subeq r4, sl, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012ec340 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r2, pc, #116, 8 @ 0x74000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, lr, #0, 18 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r8, sl, #88, 20 @ 0x58000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq r1, pc, #160, 20 @ 0xa0000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r9, sl, #160, 16 @ 0xa00000 │ │ │ │ + subeq r8, sl, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq r5, lr, ip, lsl sp │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012eb190 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r2, pc, #12, 6 @ 0x30000000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #12, 20 @ 0xc000 │ │ │ │ + rsbseq r3, r2, #156, 10 @ 0x27000000 │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq r1, pc, #160, 20 @ 0xa0000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r9, sl, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq ip, lr, #64, 20 @ 0x40000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r9, sl, #200, 26 @ 0x3200 │ │ │ │ + subeq r9, sl, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, r3, #220, 14 @ 0x3700000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r2, r7, #32, 2 │ │ │ │ + subeq r2, r7, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + subeq r5, lr, ip, asr r9 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + smlawteq lr, r0, sp, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r2, pc, #124, 8 @ 0x7c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, lr, #236, 16 @ 0xec0000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq sl, sl, #232, 18 @ 0x3a0000 │ │ │ │ + subeq sl, sl, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r2, pc, #12, 20 @ 0xc000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, sl, #112, 10 @ 0x1c000000 │ │ │ │ + subeq fp, sl, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012ec340 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r2, pc, #28, 6 @ 0x70000000 │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r3, r2, #12, 12 @ 0xc00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq pc, lr, #16, 4 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, sl, #200, 20 @ 0xc8000 │ │ │ │ + subeq fp, sl, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b801 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #68, 4 @ 0x40000004 │ │ │ │ + svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #124, 20 @ 0x7c000 │ │ │ │ + rsbseq r2, r2, #100, 28 @ 0x640 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, pc, #200, 12 @ 0xc800000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, sl, #128, 30 @ 0x200 │ │ │ │ + subeq ip, sl, #64, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #28, 6 @ 0x70000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq pc, sp, #60, 30 @ 0xf0 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, sl, #144, 10 @ 0x24000000 │ │ │ │ + subeq ip, sl, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq r5, lr, ip, asr r9 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - smlawteq lr, r0, sp, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r2, pc, #36, 6 @ 0x90000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, pc, #0, 6 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, sl, #208, 20 @ 0xd0000 │ │ │ │ + subeq ip, sl, #0, 24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq ip, lr, #20, 14 @ 0x500000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, sl, #192, 26 @ 0x3000 │ │ │ │ + subeq sp, sl, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, r3, #140, 12 @ 0x8c00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r2, r7, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #216, 16 @ 0xd80000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq sp, sl, #32, 22 @ 0x8000 │ │ │ │ + subeq r2, r7, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #52 @ 0x34 │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #116, 8 @ 0x74000000 │ │ │ │ + rsbseq r8, r2, #76 @ 0x4c │ │ │ │ + sbceq fp, r3, r1, lsl #16 │ │ │ │ + strheq r5, [lr], #-12 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012f3278 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r2, #196, 26 @ 0x3100 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, lr, #216, 16 @ 0xd80000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq sp, sl, #152, 26 @ 0x2600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, pc, #80, 6 @ 0x40000001 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq lr, sl, #216, 6 @ 0x60000003 │ │ │ │ + subeq lr, sl, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq pc, lr, #220, 30 @ 0x370 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq lr, sl, #136, 16 @ 0x880000 │ │ │ │ + subeq pc, sl, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r1, pc, #36, 18 @ 0x90000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq lr, sl, #216, 22 @ 0x36000 │ │ │ │ + subeq pc, sl, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, r3, #104, 10 @ 0x1a000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r2, r7, #64, 16 @ 0x400000 │ │ │ │ + subeq r2, r7, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, lr, #92 @ 0x5c │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, sl, #48, 6 @ 0xc0000000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #220, 18 @ 0x370000 │ │ │ │ - sbceq fp, r3, r1, lsl #16 │ │ │ │ - strheq r5, [lr], #-12 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012f3278 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #212, 6 @ 0x50000003 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq ip, lr, #252, 6 @ 0xf0000003 │ │ │ │ + rsbseq r7, r2, #244, 18 @ 0x3d0000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, lr, #92 @ 0x5c │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, sl, #160, 14 @ 0x2800000 │ │ │ │ + subeq r0, fp, #16, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r2, r2, #36, 28 @ 0x240 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #132, 22 @ 0x21000 │ │ │ │ + rsbseq r4, r2, #100, 20 @ 0x64000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq ip, lr, #252, 6 @ 0xf0000003 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r0, fp, #88, 12 @ 0x5800000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r2, r4, #224, 10 @ 0x38000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r2, r7, #112, 22 @ 0x1c000 │ │ │ │ + subeq r2, r7, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #196, 16 @ 0xc40000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r0, fp, #48, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r9, ip, lsl #26 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, lr, #232 @ 0xe8 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, lr, #196, 16 @ 0xc40000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r0, fp, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq r1, fp, #248, 24 @ 0xf800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, pc, #100, 30 @ 0x190 │ │ │ │ + addseq r0, lr, #232 @ 0xe8 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r0, fp, #232, 28 @ 0xe80 │ │ │ │ + subeq r9, fp, #56, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r9, ip, lsl sp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, lr, #88, 20 @ 0x58000 │ │ │ │ + addseq r0, pc, #100, 30 @ 0x190 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r1, fp, #0, 18 │ │ │ │ + subeq r9, fp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #220, 20 @ 0xdc000 │ │ │ │ + rsbseq r4, r2, #188, 18 @ 0x2f0000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @ instruction: 0x01e69d9c │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, lr, #88, 20 @ 0x58000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r9, fp, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #52, 8 @ 0x34000000 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq pc, lr, #248 @ 0xf8 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, fp, #64, 8 @ 0x40000000 │ │ │ │ + subeq sl, fp, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r9, ip, lsl lr │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq pc, lr, #40, 24 @ 0x2800 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, fp, #224, 18 @ 0x380000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r2, pc, #236, 26 @ 0x3b00 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r4, fp, #72, 22 @ 0x12000 │ │ │ │ + subeq sl, fp, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #196, 12 @ 0xc400000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r9, ip, lsr #28 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r4, pc, #76, 2 │ │ │ │ + addseq r2, pc, #236, 26 @ 0x3b00 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r5, fp, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq sl, fp, #120, 28 @ 0x780 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, lr, #88 @ 0x58 │ │ │ │ + addseq r4, pc, #76, 2 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, fp, #208, 14 @ 0x3400000 │ │ │ │ + subeq fp, fp, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r9, ip, lsr lr │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #68, 22 @ 0x11000 │ │ │ │ + rsbseq r4, r2, #36, 20 @ 0x24000 │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r4, r2, #188, 26 @ 0x2f00 │ │ │ │ + subeq pc, r1, r1, lsl #16 │ │ │ │ + subeq r5, lr, ip, asr r9 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + smlawteq lr, r0, sp, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq ip, r5, #44, 18 @ 0xb0000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq pc, lr, #88 @ 0x58 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq fp, fp, #0, 16 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, pc, #16, 28 @ 0x100 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, fp, #232, 20 @ 0xe8000 │ │ │ │ + subeq fp, fp, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r5, #44, 18 @ 0xb0000 │ │ │ │ + rsbeq sp, r5, #60, 8 @ 0x3c000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq ip, lr, #228 @ 0xe4 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, fp, #192, 24 @ 0xc000 │ │ │ │ + subeq fp, fp, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r9, r3, #4, 12 @ 0x400000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r3, r7, #0, 2 │ │ │ │ + subeq r2, r7, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq sp, r5, #60, 8 @ 0x3c000000 │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #148, 26 @ 0x2500 │ │ │ │ + rsbeq r6, r5, #44, 8 @ 0x2c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, lr, #176, 16 @ 0xb00000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, fp, #224, 10 @ 0x38000000 │ │ │ │ + subeq ip, fp, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq pc, r1, r1, lsl #16 │ │ │ │ - subeq r5, lr, ip, asr r9 │ │ │ │ + tsteq r4, r1, lsl #16 │ │ │ │ + subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ - smlawteq lr, r0, sp, ip │ │ │ │ + smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r6, r5, #44, 8 @ 0x2c000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, pc, #216, 24 @ 0xd800 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq sp, fp, #56, 20 @ 0x38000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #4, 22 @ 0x1000 │ │ │ │ + rsbseq r4, r2, #28, 26 @ 0x700 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #236, 16 @ 0xec0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, pc, #228, 12 @ 0xe400000 │ │ │ │ + addseq r5, pc, #216, 24 @ 0xd800 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq lr, fp, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq sp, fp, #48, 20 @ 0x30000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #60, 2 │ │ │ │ + rsbseq r8, r2, #84, 2 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #172, 20 @ 0xac000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, pc, #212, 6 @ 0x50000003 │ │ │ │ + addseq r1, pc, #228, 12 @ 0xe400000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq lr, fp, #136, 14 @ 0x2200000 │ │ │ │ + subeq lr, fp, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r4, pc, #12, 22 @ 0x3000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r2, pc, #212, 6 @ 0x50000003 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq lr, fp, #0, 22 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + subeq lr, fp, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #60, 18 @ 0xf0000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #172, 28 @ 0xac0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, lr, #0, 28 │ │ │ │ + rsbseq r1, r2, #188, 30 @ 0x2f0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r4, pc, #12, 22 @ 0x3000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, fp, #120, 14 @ 0x1e00000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq pc, fp, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #116, 6 @ 0xd0000001 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq lr, lr, #0, 28 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq pc, fp, #216, 24 @ 0xd800 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r2, pc, #192, 4 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, fp, #24, 24 @ 0x1800 │ │ │ │ + subeq r0, ip, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - tsteq r4, r1, lsl #16 │ │ │ │ - subeq r6, lr, r0, lsl r5 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - smlawbeq pc, r0, fp, r3 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #100, 20 @ 0x64000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #132, 30 @ 0x210 │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r4, r2, #124, 26 @ 0x1f00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r7, pc, #44, 4 @ 0xc0000002 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r0, ip, #152, 4 @ 0x80000009 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, lr, #204, 26 @ 0x3300 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r0, ip, #216, 18 @ 0x360000 │ │ │ │ + subeq r0, ip, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r4, r5, #92, 18 @ 0x170000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #4, 28 @ 0x40 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r9, r3, #244, 4 @ 0x4000000f │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r3, r7, #224, 28 @ 0xe00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, r2, #20, 30 @ 0x50 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq fp, lr, #204, 26 @ 0x3300 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r0, ip, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sl, r5, #244, 20 @ 0xf4000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #156, 16 @ 0x9c0000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r1, ip, #160, 8 @ 0xa0000000 │ │ │ │ + adceq r9, r3, #244, 4 @ 0x4000000f │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r3, r7, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r2, r3, #144, 6 @ 0x40000002 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r7, #40, 6 @ 0xa0000000 │ │ │ │ + addseq r0, lr, #156, 16 @ 0x9c0000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r1, ip, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #60, 22 @ 0xf000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r2, r3, #144, 6 @ 0x40000002 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r4, r7, #40, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, r3, #32, 4 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r7, #64, 20 @ 0x40000 │ │ │ │ + subeq r4, r7, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #196, 20 @ 0xc4000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r5, #52, 24 @ 0x3400 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq lr, lr, #208 @ 0xd0 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, ip, #144, 26 @ 0x2400 │ │ │ │ + subeq r3, ip, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #108, 28 @ 0x6c0 │ │ │ │ + rsbseq r1, r2, #124, 30 @ 0x1f0 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #100, 22 @ 0x19000 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ addseq r0, pc, #64 @ 0x40 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r6, ip, #0, 30 │ │ │ │ + subeq r7, ip, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, lr, #140, 20 @ 0x8c000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r7, ip, #216, 22 @ 0x36000 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r8, r2, #148, 6 @ 0x50000002 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #140, 26 @ 0x2300 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq fp, lr, #140, 20 @ 0x8c000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r7, ip, #216, 30 @ 0x360 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq fp, r3, #124, 28 @ 0x7c0 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r7, #48, 4 │ │ │ │ + subeq r4, r7, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq pc, r1, r1, lsl #16 │ │ │ │ + strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + smlawteq lr, r0, fp, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq ip, r5, #60, 8 @ 0x3c000000 │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + subeq r5, lr, ip, lsl sp │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012eb190 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r2, pc, #204, 8 @ 0xcc000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, lr, #136, 16 @ 0x880000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r8, ip, #16, 30 @ 0x40 │ │ │ │ + subeq r9, ip, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq ip, r5, #60, 8 @ 0x3c000000 │ │ │ │ + eorseq r7, pc, #68, 16 @ 0x440000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, lr, #212, 12 @ 0xd400000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r9, ip, #232, 4 @ 0x8000000e │ │ │ │ + subeq r9, ip, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r9, r3, #48, 4 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r7, #72, 12 @ 0x4800000 │ │ │ │ + subeq r5, r7, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq r7, pc, #68, 16 @ 0x440000 │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq r0, pc, #0, 24 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq sl, ip, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + eorseq r7, pc, #84, 16 @ 0x540000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #60, 28 @ 0x3c0 │ │ │ │ + rsbseq r8, r2, #180, 8 @ 0xb4000000 │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq r0, pc, #0, 24 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq fp, ip, #88, 14 @ 0x1600000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq r7, pc, #84, 16 @ 0x540000 │ │ │ │ + eorseq r7, pc, #100, 16 @ 0x640000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #156, 8 @ 0x9c000000 │ │ │ │ + strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012ec340 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r2, pc, #220, 8 @ 0xdc000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq fp, lr, #64, 14 @ 0x1000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, ip, #200, 2 @ 0x32 │ │ │ │ + subeq fp, ip, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ - strheq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ + subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ - smlawteq lr, r0, fp, ip │ │ │ │ + smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - eorseq r7, pc, #100, 16 @ 0x640000 │ │ │ │ + rsbeq lr, r4, #140, 4 @ 0xc0000008 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, lr, #104, 12 @ 0x6800000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, ip, #72, 18 @ 0x120000 │ │ │ │ + subeq ip, ip, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq r5, lr, ip, lsl sp │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012eb190 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r2, pc, #116, 6 @ 0xd0000001 │ │ │ │ - subeq pc, r1, r1, lsl #16 │ │ │ │ - subeq r5, lr, ip, asr r9 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - smlawteq lr, r0, sp, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq lr, r4, #140, 4 @ 0xc0000008 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r9, lr, #168, 8 @ 0xa8000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq sp, ip, #128 @ 0x80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r1, r3, #220, 28 @ 0xdc0 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r7, #40, 16 @ 0x280000 │ │ │ │ + subeq sp, ip, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #156, 4 @ 0xc0000009 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r1, lr, #132, 28 @ 0x840 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq lr, ip, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r1, r3, #220, 28 @ 0xdc0 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r5, r7, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #44, 20 @ 0x2c000 │ │ │ │ + rsbseq r7, r2, #68, 20 @ 0x44000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r2, lr, #244, 2 @ 0x3d │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #172, 4 @ 0xc000000a │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + subeq r5, lr, ip, asr r9 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + smlawteq lr, r0, sp, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r2, pc, #228, 8 @ 0xe4000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ - addseq r9, lr, #188, 4 @ 0xc000000b │ │ │ │ + addseq r1, lr, #132, 28 @ 0x840 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, ip, #112, 2 │ │ │ │ + subeq pc, ip, #168 @ 0xa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012ec340 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r2, pc, #132, 6 @ 0x10000002 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #188, 4 @ 0xc000000b │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #28, 28 @ 0x1c0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r8, r3, #104, 12 @ 0x6800000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r7, #240, 28 @ 0xf00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r2, #236, 22 @ 0x3b000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r9, lr, #188, 4 @ 0xc000000b │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq pc, ip, #72, 4 @ 0x80000004 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #204, 4 @ 0xc000000c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #116, 16 @ 0x740000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, ip, #24, 10 @ 0x6000000 │ │ │ │ + adceq r8, r3, #104, 12 @ 0x6800000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r5, r7, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, fp, #180, 10 @ 0x2d000000 │ │ │ │ - svceq 0x00c11801 │ │ │ │ - addseq r1, lr, #188, 24 @ 0xbc00 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, lr, #116, 16 @ 0x740000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq pc, ip, #72, 22 @ 0x12000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq pc, ip, #168, 12 @ 0xa800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #220, 4 @ 0xc000000d │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, lr, #180, 8 @ 0xb4000000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r0, sp, #144 @ 0x90 │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r3, r2, #140, 16 @ 0x8c0000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r2, ip, #68, 8 @ 0x44000000 │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq r5, lr, ip, asr r9 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - smlawteq lr, r0, sp, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r2, pc, #140, 6 @ 0x30000002 │ │ │ │ + svceq 0x00c11801 │ │ │ │ + addseq r1, lr, #188, 24 @ 0xbc00 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq pc, ip, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #236, 4 @ 0xc000000e │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #116, 26 @ 0x1d00 │ │ │ │ + rsbseq r3, r2, #68, 22 @ 0x11000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r9, r4, #60, 22 @ 0xf000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq fp, r3, #76, 24 @ 0x4c00 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r7, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq fp, lr, #180, 8 @ 0xb4000000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r0, sp, #0, 4 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #252, 4 @ 0xc000000f │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #96, 16 @ 0x600000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r1, sp, #120, 18 @ 0x1e0000 │ │ │ │ + adceq fp, r3, #76, 24 @ 0x4c00 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r6, r7, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sp, lr, #144, 30 @ 0x240 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, lr, #96, 16 @ 0x600000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r2, sp, #208, 12 @ 0xd000000 │ │ │ │ + subeq r1, sp, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #12, 6 @ 0x30000000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, lr, #164, 2 @ 0x29 │ │ │ │ + addeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sp, lr, #144, 30 @ 0x240 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r2, sp, #216, 16 @ 0xd80000 │ │ │ │ + subeq r2, sp, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #60, 12 @ 0x3c00000 │ │ │ │ + sbceq fp, r3, r1, lsl #16 │ │ │ │ + strheq r5, [lr], #-12 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012f3278 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r2, #228, 14 @ 0x3900000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #132, 28 @ 0x840 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r4, fp, #244, 30 @ 0x3d0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r9, r3, #184 @ 0xb8 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r7, #24, 20 @ 0x18000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq fp, lr, #164, 2 @ 0x29 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r2, sp, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #220, 26 @ 0x3700 │ │ │ │ + rsbseq r3, r2, #172, 22 @ 0x2b000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #148, 28 @ 0x940 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #76, 16 @ 0x4c0000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, sp, #128, 2 │ │ │ │ + adceq r9, r3, #184 @ 0xb8 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r6, r7, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, pc, #60, 16 @ 0x3c0000 │ │ │ │ + addseq r0, lr, #76, 16 @ 0x4c0000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, sp, #40, 10 @ 0xa000000 │ │ │ │ + subeq r3, sp, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #164, 28 @ 0xa40 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r2, pc, #12, 10 @ 0x3000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r2, pc, #60, 16 @ 0x3c0000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, sp, #160, 16 @ 0xa00000 │ │ │ │ + subeq r4, sp, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r1, lr, #116, 22 @ 0x1d000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r2, pc, #12, 10 @ 0x3000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, sp, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq r4, sp, #40, 22 @ 0xa000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, r1, #60, 14 @ 0xf00000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #180, 28 @ 0xb40 │ │ │ │ - sbceq fp, r3, r1, lsl #16 │ │ │ │ - strheq r5, [lr], #-12 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012f3278 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #148, 10 @ 0x25000000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq sl, lr, #100, 28 @ 0x640 │ │ │ │ + addeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r1, lr, #116, 22 @ 0x1d000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, sp, #176, 28 @ 0xb00 │ │ │ │ + subeq r4, sp, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r3, r2, #76, 16 @ 0x4c0000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #196, 28 @ 0xc40 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq sl, lr, #100, 28 @ 0x640 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r5, sp, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r8, r3, #108, 10 @ 0x1b000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r7, #136, 24 @ 0x8800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #56, 16 @ 0x380000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r4, sp, #16, 16 @ 0x100000 │ │ │ │ + subeq r6, r7, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #212, 28 @ 0xd40 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #116, 4 @ 0x40000007 │ │ │ │ + rsbseq r8, r2, #236, 4 @ 0xc000000e │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r7, pc, #28, 24 @ 0x1c00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, pc, #128, 8 @ 0x80000000 │ │ │ │ + addseq r0, lr, #56, 16 @ 0x380000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r5, sp, #24 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq r5, sp, #72, 20 @ 0x48000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #228, 28 @ 0xe40 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, pc, #8, 16 @ 0x80000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r1, pc, #128, 8 @ 0x80000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r5, sp, #80, 4 │ │ │ │ + subeq r6, sp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq sl, r4, #28, 18 @ 0x70000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #92, 6 @ 0x70000001 │ │ │ │ + rsbseq r5, r2, #84, 6 @ 0x50000001 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #244, 28 @ 0xf40 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r1, r3, #232, 28 @ 0xe80 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r7, #32, 30 @ 0x80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, pc, #8, 16 @ 0x80000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r6, sp, #112, 6 @ 0xc0000001 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r0, r8, #188, 2 @ 0x2f │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #252, 10 @ 0x3f000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r1, r3, #232, 28 @ 0xe80 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r6, r7, #144, 28 @ 0x900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #100, 30 @ 0x190 │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addseq r1, lr, #208, 8 @ 0xd0000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r6, sp, #144, 24 @ 0x9000 │ │ │ │ + subeq r6, sp, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, fp, #4, 10 @ 0x1000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sp, lr, #120, 28 @ 0x780 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r7, sp, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r7, sp, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #12, 12 @ 0xc00000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, lr, #56, 24 @ 0x3800 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r7, sp, #88, 12 @ 0x5800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #228, 8 @ 0xe4000000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r4, r1, #188, 16 @ 0xbc0000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #180, 4 @ 0x4000000b │ │ │ │ + rsbseq r5, r2, #172, 4 @ 0xc000000a │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #28, 12 @ 0x1c00000 │ │ │ │ - cmpeq r2, r1, lsl #16 │ │ │ │ - addseq r3, pc, #200, 18 @ 0x320000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, lr, #56, 24 @ 0x3800 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r7, sp, #72, 28 @ 0x480 │ │ │ │ + subeq r7, sp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq ip, r4, #4, 8 @ 0x4000000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq sl, lr, #16, 22 @ 0x4000 │ │ │ │ + cmpeq r2, r1, lsl #16 │ │ │ │ + addseq r3, pc, #200, 18 @ 0x320000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r8, sp, #192, 6 │ │ │ │ + subeq r8, sp, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #44, 12 @ 0x2c00000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r8, r3, #64, 30 @ 0x100 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r7, r7, #136, 4 @ 0x80000008 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r1, r2, #68, 22 @ 0x11000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r6, r6, #60, 20 @ 0x3c000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #36, 16 @ 0x240000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq sl, lr, #16, 22 @ 0x4000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r8, sp, #192, 30 @ 0x300 │ │ │ │ + subeq r8, sp, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #60, 12 @ 0x3c00000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, lr, #236, 6 @ 0xb0000003 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r9, sp, #120, 12 @ 0x7800000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r8, r3, #64, 30 @ 0x100 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r7, r7, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, ip, #4, 26 @ 0x100 │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #204, 8 @ 0xcc000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, lr, #36, 16 @ 0x240000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r9, sp, #120, 4 @ 0x80000007 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #76, 12 @ 0x4c00000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #28, 6 @ 0x70000000 │ │ │ │ + rsbseq r5, r2, #20, 6 @ 0x50000000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq sp, sl, #68, 18 @ 0x110000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq sl, lr, #76, 16 @ 0x4c0000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, lr, #236, 6 @ 0xb0000003 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r9, sp, #80, 22 @ 0x14000 │ │ │ │ + subeq r9, sp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #92, 12 @ 0x5c00000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq fp, r3, #240, 18 @ 0x3c0000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r7, r7, #192, 18 @ 0x300000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq sl, lr, #76, 16 @ 0x4c0000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r9, sp, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r9, ip, #108, 4 @ 0xc0000006 │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #164 @ 0xa4 │ │ │ │ + tsteq r4, r1, lsl #16 │ │ │ │ + subeq r6, lr, r0, lsl r5 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + smlawbeq pc, r0, fp, r3 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbseq r1, r2, #156, 20 @ 0x9c000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #108, 12 @ 0x6c00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #16, 16 @ 0x100000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq sl, sp, #40, 24 @ 0x2800 │ │ │ │ + adceq fp, r3, #240, 18 @ 0x3c0000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r7, r7, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq sl, r0, #52, 2 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, lr, #236, 8 @ 0xec000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, lr, #16, 16 @ 0x100000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, sp, #112, 22 @ 0x1c000 │ │ │ │ + subeq fp, sp, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #124, 12 @ 0x7c00000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq sl, lr, #136, 10 @ 0x22000000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, lr, #236, 8 @ 0xec000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, sp, #40, 4 @ 0x80000002 │ │ │ │ + subeq fp, sp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, r4, #228 @ 0xe4 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r2, r4, #228, 8 @ 0xe4000000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r7, r7, #176, 24 @ 0xb000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq sl, lr, #136, 10 @ 0x22000000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq ip, sp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #140, 12 @ 0x8c00000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #252, 14 @ 0x3f00000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq sp, sp, #200, 12 @ 0xc800000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r2, r4, #228, 8 @ 0xe4000000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r7, r7, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r8, ip, #60 @ 0x3c │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #196, 26 @ 0x3100 │ │ │ │ + rsbseq r8, r2, #148, 26 @ 0x2500 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #124, 10 @ 0x1f000000 │ │ │ │ - tsteq r4, r1, lsl #16 │ │ │ │ - subeq r6, lr, r0, lsl r5 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - smlawbeq pc, r0, fp, r3 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #252, 30 @ 0x3f0 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, lr, #216, 10 @ 0x36000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, lr, #252, 14 @ 0x3f00000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq lr, sp, #8, 6 @ 0x20000000 │ │ │ │ + subeq sp, sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r1, r2, #4, 22 @ 0x1000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #140, 10 @ 0x23000000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq sl, lr, #196, 4 @ 0x4000000c │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, lr, #216, 10 @ 0x36000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq lr, sp, #112, 16 @ 0x700000 │ │ │ │ + subeq lr, sp, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r8, r3, #16, 28 @ 0x100 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r8, r7, #184, 2 @ 0x2e │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq sl, lr, #196, 4 @ 0x4000000c │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq lr, sp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -126254,23 +126254,23 @@ │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r5, r6, #204, 24 @ 0xcc00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #232, 14 @ 0x3a00000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r1, lr, #136, 8 @ 0x88000000 │ │ │ │ + adceq r8, r3, #16, 28 @ 0x100 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r8, r7, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c11801 │ │ │ │ - addseq sp, lr, #144, 8 @ 0x90000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, lr, #232, 14 @ 0x3a00000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r8, lr, #0, 20 │ │ │ │ + subeq r2, lr, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -126282,159 +126282,159 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r5, ip, #204 @ 0xcc │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #124, 20 @ 0x7c000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq sl, lr, #128 @ 0x80 │ │ │ │ + rsbseq r7, r2, #148, 20 @ 0x94000 │ │ │ │ + svceq 0x00c11801 │ │ │ │ + addseq sp, lr, #144, 8 @ 0x90000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r9, lr, #208, 10 @ 0x34000000 │ │ │ │ + subeq r9, lr, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #188, 10 @ 0x2f000000 │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #100 @ 0x64 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq sl, lr, #128 @ 0x80 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r9, lr, #32, 26 @ 0x800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #116, 10 @ 0x1d000000 │ │ │ │ + rsbseq r2, r2, #108, 10 @ 0x1b000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #204, 10 @ 0x33000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r0, r4, #136, 20 @ 0x88000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r8, r7, #208, 16 @ 0xd00000 │ │ │ │ + subeq r8, r7, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, lr, #212, 14 @ 0x3500000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq sl, lr, #96, 10 @ 0x18000000 │ │ │ │ + subeq sl, lr, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ subeq sl, ip, r4, ror #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01237d90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, fp, #60, 8 @ 0x3c000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #220, 10 @ 0x37000000 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #36, 8 @ 0x24000000 │ │ │ │ svceq 0x00c11801 │ │ │ │ addseq sp, lr, #100, 2 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, lr, #184 @ 0xb8 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r9, lr, #244, 26 @ 0x3d00 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, lr, #112, 18 @ 0x1c0000 │ │ │ │ + subeq fp, lr, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #236, 10 @ 0x3b000000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r3, r3, #64, 2 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r8, r7, #24, 28 @ 0x180 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r9, lr, #244, 26 @ 0x3d00 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq fp, lr, #104, 20 @ 0x68000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #204, 8 @ 0xcc000000 │ │ │ │ + rsbseq r2, r2, #196, 8 @ 0xc4000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #252, 10 @ 0x3f000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #192, 14 @ 0x3000000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, lr, #56, 10 @ 0xe000000 │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + subeq r5, lr, ip, lsl sp │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbeq r2, pc, #52, 10 @ 0xd000000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ subeq sl, ip, r4, ror #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01237d90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, sl, #116, 16 @ 0x740000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r2, pc, #144, 16 @ 0x900000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, lr, #152, 20 @ 0x98000 │ │ │ │ + adceq r3, r3, #64, 2 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r8, r7, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #188, 20 @ 0xbc000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r5, pc, #84, 2 │ │ │ │ + addseq r0, lr, #192, 14 @ 0x3000000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq sp, lr, #16 │ │ │ │ + subeq ip, lr, #16, 14 @ 0x400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r2, pc, #144, 16 @ 0x900000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq ip, lr, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #4, 6 @ 0x10000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #76, 18 @ 0x130000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r2, pc, #76, 18 @ 0x130000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r5, pc, #84, 2 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r2, pc, #240, 26 @ 0x3c00 │ │ │ │ + subeq sp, lr, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, lr, #132, 12 @ 0x8400000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r2, pc, #128, 30 @ 0x200 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbeq r2, pc, #68, 10 @ 0x11000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sl, r5, #124, 22 @ 0x1f000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ @@ -126444,91 +126444,91 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r5, r4, #4, 22 @ 0x1000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #52, 10 @ 0xd000000 │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq r5, lr, ip, lsl sp │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012eb190 │ │ │ │ + rsbseq r2, r2, #44, 10 @ 0xb000000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r2, pc, #76, 18 @ 0x130000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r2, pc, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, pc, #220, 6 @ 0x70000003 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #108, 28 @ 0x6c0 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq ip, sl, #116, 12 @ 0x7400000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, lr, #136, 18 @ 0x220000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, lr, #132, 12 @ 0x8400000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, pc, #96, 10 @ 0x18000000 │ │ │ │ + subeq r3, pc, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r9, lr, #28, 22 @ 0x7000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, lr, #136, 18 @ 0x220000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r3, pc, #120, 22 @ 0x1e000 │ │ │ │ + subeq r3, pc, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #132, 22 @ 0x21000 │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ strheq fp, [ip], #-152 @ 0xffffff68 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r3, r4, #44, 4 @ 0xc0000002 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r8, r3, #220, 24 @ 0xdc00 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r7, #200, 4 @ 0x8000000c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, lr, #172, 14 @ 0x2b00000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r9, lr, #28, 22 @ 0x7000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r4, pc, #224, 12 @ 0xe000000 │ │ │ │ + subeq r3, pc, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + subeq r5, lr, ip, asr r9 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + smlawteq lr, r0, sp, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r2, pc, #76, 10 @ 0x13000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #20, 24 @ 0x1400 │ │ │ │ svceq 0x00c0f809 │ │ │ │ eorseq fp, lr, r0, asr #24 │ │ │ │ biceq r0, r0, r8, asr #30 │ │ │ │ @ instruction: 0x012895e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, sl, #172, 20 @ 0xac000 │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012ec340 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r8, r3, #220, 24 @ 0xdc00 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r9, r7, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, pc, #236, 6 @ 0xb0000003 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r9, lr, #48, 2 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, lr, #172, 14 @ 0x2b00000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r4, pc, #192, 20 @ 0xc0000 │ │ │ │ + subeq r4, pc, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -126536,2171 +126536,2171 @@ │ │ │ │ subeq pc, r1, r9, lsl #16 │ │ │ │ subeq sl, ip, r4, ror #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01237d90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, fp, #124, 6 @ 0xf0000001 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq sl, r3, #252, 10 @ 0x3f000000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r7, #0, 14 │ │ │ │ - andeq r0, r0, r1, rrx │ │ │ │ + addseq r9, lr, #48, 2 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r4, pc, #64, 20 @ 0x40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r2, #44, 10 @ 0xb000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, pc, #196, 4 @ 0x4000000c │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r5, pc, #56, 22 @ 0xe000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq sl, r3, #252, 10 @ 0x3f000000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r9, r7, #128, 12 @ 0x8000000 │ │ │ │ + andeq r0, r0, r1, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r8, sl, #4, 22 @ 0x1000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r9, lr, #76 @ 0x4c │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq r6, pc, #176, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #196, 26 @ 0x3100 │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq r5, lr, ip, asr r9 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - smlawteq lr, r0, sp, ip │ │ │ │ + rsbseq r4, r2, #244, 10 @ 0x3d000000 │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r4, r2, #164, 24 @ 0xa400 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, pc, #196, 4 @ 0x4000000c │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r5, pc, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r2, pc, #244, 6 @ 0xd0000003 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ ldrdeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122e938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq fp, r5, #140, 26 @ 0x2300 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r9, lr, #76 @ 0x4c │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq r6, pc, #160, 2 @ 0x28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #252, 28 @ 0xfc0 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r7, #0, 22 │ │ │ │ + subeq r9, r7, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, lr, #112, 30 @ 0x1c0 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq r8, pc, #160, 4 │ │ │ │ + subeq r8, pc, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r2, r4, #188, 6 @ 0xf0000002 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r7, #120, 28 @ 0x780 │ │ │ │ - andeq r0, r0, r1, rrx │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ ldrdeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122e938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r3, pc, #12, 4 @ 0xc0000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, pc, #216, 22 @ 0x36000 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq sl, pc, #144, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r2, r4, #188, 6 @ 0xf0000002 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r9, r7, #104, 22 @ 0x1a000 │ │ │ │ + andeq r0, r0, r1, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #28, 26 @ 0x700 │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #132, 30 @ 0x210 │ │ │ │ + rsbseq r4, r2, #252, 22 @ 0x3f000 │ │ │ │ + sbceq fp, r3, r1, lsl #16 │ │ │ │ + strheq r5, [lr], #-12 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012f3278 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbseq r4, r2, #84, 10 @ 0x15000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r2, pc, #216, 22 @ 0x36000 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq sl, pc, #192, 6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq ip, lr, #132, 26 @ 0x2100 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq sl, pc, #224, 28 @ 0xe00 │ │ │ │ + subeq sl, pc, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, lr, #164, 16 @ 0xa40000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, pc, #24, 4 @ 0x80000001 │ │ │ │ + subeq fp, pc, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, ror r3 │ │ │ │ + smlabbeq r5, r8, r3, fp │ │ │ │ mvnpl ip, r1, ror #14 │ │ │ │ rsbmi r2, r9, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, lr, #152, 14 @ 0x2600000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq fp, pc, #80, 26 @ 0x1400 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r0, lr, #44, 28 @ 0x2c0 │ │ │ │ - biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, pc, #240, 4 │ │ │ │ + subeq fp, pc, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #132, 26 @ 0x2100 │ │ │ │ + rsbseq r4, r2, #100, 24 @ 0x6400 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, sl, #28, 10 @ 0x7000000 │ │ │ │ - sbceq fp, r3, r1, lsl #16 │ │ │ │ - strheq r5, [lr], #-12 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012f3278 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r0, lr, #44, 28 @ 0x2c0 │ │ │ │ + biceq r2, r0, r8, rrx │ │ │ │ + subeq ip, pc, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #228, 28 @ 0xe40 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r4, r2, #180, 10 @ 0x2d000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r8, lr, #200, 26 @ 0x3200 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, pc, #192, 16 @ 0xc00000 │ │ │ │ + subeq ip, pc, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, asr #8 │ │ │ │ mvn sl, #-1124073472 @ 0xbd000000 │ │ │ │ rsbmi sl, r9, r1, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r0, lr, #132, 14 @ 0x2100000 │ │ │ │ biceq r2, r0, r8, rrx │ │ │ │ - subeq ip, pc, #144, 28 @ 0x900 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq pc, r3, #0, 16 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sl, r7, #32, 8 @ 0x20000000 │ │ │ │ + subeq ip, pc, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ ldrdeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122e938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, r0, #244, 28 @ 0xf40 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r1, r3, #72, 30 @ 0x120 │ │ │ │ + adceq pc, r3, #0, 16 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sl, r7, #112, 14 @ 0x1c00000 │ │ │ │ + subeq sl, r7, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, asr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - svccc 0x00f00000 @ IMB │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r1, r3, #72, 30 @ 0x120 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq sl, r7, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbmi r7, r5, #80 @ 0x50 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c2f809 │ │ │ │ subeq sl, sp, r0, lsl #31 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x012212a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq pc, r2, #204, 16 @ 0xcc0000 │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #68, 30 @ 0x110 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, asr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbmi r7, r5, #80 @ 0x50 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #36, 30 @ 0x90 │ │ │ │ + rsbseq r8, r2, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, ror r4 │ │ │ │ ldmdavc lr!, {r0, r3, r9, sl, lr}^ │ │ │ │ strdmi r2, [sl], #-166 @ 0xffffff5a @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subsmi sp, sp, #104, 8 @ 0x68000000 │ │ │ │ + subsmi sp, sp, #112, 8 @ 0x70000000 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r5, fp, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r8, lsl #6 │ │ │ │ svcne 0x00509726 │ │ │ │ rsbmi fp, sl, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r5, fp, lsl #8 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #212, 4 @ 0x4000000d │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq pc, r3, #76, 12 @ 0x4c00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sl, r7, #152, 24 @ 0x9800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq pc, r3, #252, 14 @ 0x3f00000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r7, #80, 2 │ │ │ │ + subeq sl, r7, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0f809 │ │ │ │ subeq r4, r3, r4, ror #26 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r7, r0, ror r9 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r4, sl, #180, 26 @ 0x2d00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r1, r3, #88, 30 @ 0x160 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r7, #184, 10 @ 0x2e000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r1, r4, #120, 14 @ 0x1e00000 │ │ │ │ + adceq pc, r3, #252, 14 @ 0x3f00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r7, #176, 14 @ 0x2c00000 │ │ │ │ + subeq sl, r7, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r1, r2, #148, 8 @ 0x94000000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #204, 20 @ 0xcc000 │ │ │ │ + rsbseq r7, r2, #228, 20 @ 0xe4000 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r3, ip, #236, 26 @ 0x3b00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq pc, r3, #248, 8 @ 0xf8000000 │ │ │ │ + adceq r1, r3, #88, 30 @ 0x160 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r7, #192, 22 @ 0x30000 │ │ │ │ + subeq fp, r7, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq pc, r3, #72, 12 @ 0x4800000 │ │ │ │ + adceq r1, r4, #120, 14 @ 0x1e00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r7, #24, 30 @ 0x60 │ │ │ │ + subeq fp, r7, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #164, 24 @ 0xa400 │ │ │ │ + rsbseq r4, r2, #132, 22 @ 0x21000 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r1, r9, #60, 20 @ 0x3c000 │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #20, 4 @ 0x40000001 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq pc, r3, #164, 6 @ 0x90000002 │ │ │ │ + adceq pc, r3, #248, 8 @ 0xf8000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq ip, r7, #184, 2 @ 0x2e │ │ │ │ + subeq fp, r7, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq pc, r3, #244, 8 @ 0xf4000000 │ │ │ │ + adceq pc, r3, #72, 12 @ 0x4800000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq fp, r7, #136, 20 @ 0x88000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq pc, r3, #164, 6 @ 0x90000002 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq ip, r7, #152, 8 @ 0x98000000 │ │ │ │ + subeq fp, r7, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r0, r1, #20, 10 @ 0x5000000 │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #44, 6 @ 0xb0000000 │ │ │ │ - addeq r1, r1, r1, lsl #16 │ │ │ │ - adceq lr, r3, #212, 26 @ 0x3500 │ │ │ │ + tsteq r4, r1, lsl #16 │ │ │ │ + subeq r6, lr, r0, lsl r5 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + smlawbeq pc, r0, fp, r3 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbseq r1, r2, #244, 6 @ 0xd0000003 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq pc, r3, #244, 8 @ 0xf4000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq ip, r7, #96, 20 @ 0x60000 │ │ │ │ + subeq ip, r7, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #252, 22 @ 0x3f000 │ │ │ │ + rsbseq r4, r2, #220, 20 @ 0xdc000 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq sp, r0, #60, 24 @ 0x3c00 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ + adceq lr, r3, #212, 26 @ 0x3500 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq ip, r7, #96, 12 @ 0x6000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r1, r1, lsl #16 │ │ │ │ adceq lr, r3, #192, 4 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sp, r7, #208, 2 @ 0x34 │ │ │ │ + subeq ip, r7, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r0, r4, #128, 28 @ 0x800 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sp, r7, #64, 14 @ 0x1000000 │ │ │ │ + subeq sp, r7, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r1, r3, #128, 30 @ 0x200 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sp, r7, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r1, sp, #132, 8 @ 0x84000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r3, r4, #208, 10 @ 0x34000000 │ │ │ │ + adceq r1, r3, #128, 30 @ 0x200 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sp, r7, #120, 26 @ 0x1e00 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - tsteq r4, r1, lsl #16 │ │ │ │ - subeq r6, lr, r0, lsl r5 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - smlawbeq pc, r0, fp, r3 @ │ │ │ │ + subeq sp, r7, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #140, 4 @ 0xc0000008 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq sl, r3, #208, 10 @ 0x34000000 │ │ │ │ + adceq r3, r4, #208, 10 @ 0x34000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r7, #224 @ 0xe0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq sp, r7, #88, 26 @ 0x1600 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r1, r2, #84, 8 @ 0x54000000 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r3, sl, #196, 14 @ 0x3100000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #100, 24 @ 0x6400 │ │ │ │ + rsbseq r4, r2, #68, 22 @ 0x11000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq lr, r3, #64 @ 0x40 │ │ │ │ + adceq sl, r3, #208, 10 @ 0x34000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r7, #16, 12 @ 0x1000000 │ │ │ │ + subeq lr, r7, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq sl, r3, #104, 10 @ 0x1a000000 │ │ │ │ + adceq lr, r3, #64 @ 0x40 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r7, #72, 16 @ 0x480000 │ │ │ │ + subeq lr, r7, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r1, pc, #228, 6 @ 0x90000003 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r1, r4, #144, 16 @ 0x900000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq sl, r3, #104, 10 @ 0x1a000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r7, #112, 20 @ 0x70000 │ │ │ │ + subeq lr, r7, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r1, r4, #160, 12 @ 0xa000000 │ │ │ │ + adceq r1, r4, #144, 16 @ 0x900000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r7, #168, 24 @ 0xa800 │ │ │ │ + subeq lr, r7, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r4, r4, #80, 20 @ 0x50000 │ │ │ │ + adceq r1, r4, #160, 12 @ 0xa000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq pc, r7, #152 @ 0x98 │ │ │ │ - andeq r0, r0, r0, asr #10 │ │ │ │ + subeq lr, r7, #184, 22 @ 0x2e000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq pc, r0, #4, 14 @ 0x100000 │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #236, 4 @ 0xc000000e │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r4, r4, #80, 20 @ 0x50000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq lr, r7, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r0, r0, asr #10 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, r3, #112, 8 @ 0x70000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq pc, r7, #48, 8 @ 0x30000000 │ │ │ │ + subeq pc, r7, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, r3, #8, 8 @ 0x8000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq pc, r7, #40, 16 @ 0x280000 │ │ │ │ + subeq pc, r7, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r8, r3, #156, 24 @ 0x9c00 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #124, 6 @ 0xf0000001 │ │ │ │ + rsbseq r8, r2, #196, 6 @ 0x10000003 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #108, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r4, #8, 8 @ 0x8000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq pc, r7, #104, 24 @ 0x6800 │ │ │ │ + subeq pc, r7, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r3, r4, #44, 18 @ 0xb0000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq pc, r7, #112, 28 @ 0x700 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq ip, sp, #116, 18 @ 0x1d0000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #116, 2 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq sl, r3, #176, 6 @ 0xc0000002 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq pc, r7, #216, 30 @ 0x360 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r3, r2, #68, 30 @ 0x110 │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r2, pc, #196, 6 @ 0x10000003 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq sl, r3, #140, 6 @ 0x30000002 │ │ │ │ + adceq r3, r4, #44, 18 @ 0xb0000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r0, r8, #48, 4 │ │ │ │ + subeq pc, r7, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq ip, sp, #100, 20 @ 0x64000 │ │ │ │ - svceq 0x00c21801 │ │ │ │ - adceq r3, r4, #48, 12 @ 0x3000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq sl, r3, #176, 6 @ 0xc0000002 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq pc, r7, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq sl, r3, #140, 6 @ 0x30000002 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r0, r8, #144, 8 @ 0x90000000 │ │ │ │ + subeq r0, r8, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ - adceq r2, r4, #88, 30 @ 0x160 │ │ │ │ + adceq r3, r4, #48, 12 @ 0x3000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r0, r8, #136, 12 @ 0x8800000 │ │ │ │ + subeq r0, r8, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #100, 26 @ 0x1900 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r6, sp, #196, 12 @ 0xc400000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #204 @ 0xcc │ │ │ │ + rsbseq r3, r2, #156, 28 @ 0x9c0 │ │ │ │ + svceq 0x00c21801 │ │ │ │ + adceq r2, r4, #88, 30 @ 0x160 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r0, r8, #104, 12 @ 0x6800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ adceq r2, r4, #80, 24 @ 0x5000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r0, r8, #176, 18 @ 0x2c0000 │ │ │ │ + subeq r0, r8, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r2, pc, #108, 4 @ 0xc0000006 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, sp, #132, 28 @ 0x840 │ │ │ │ svceq 0x00c21801 │ │ │ │ adceq r3, r4, #96, 4 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r0, r8, #64, 26 @ 0x1000 │ │ │ │ + subeq r0, r8, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r1, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ adceq r4, r4, #124, 10 @ 0x1f000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r8, #16, 2 │ │ │ │ + subeq r1, r8, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ adceq r1, r4, #228, 26 @ 0x3900 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r8, #104, 12 @ 0x6800000 │ │ │ │ + subeq r1, r8, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq fp, lr, #244, 4 @ 0x4000000f │ │ │ │ svceq 0x00c21801 │ │ │ │ adceq r1, r4, #0, 24 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r8, #152, 18 @ 0x260000 │ │ │ │ + subeq r1, r8, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #52, 2 │ │ │ │ + rsbseq r3, r2, #4, 30 │ │ │ │ svceq 0x00c21801 │ │ │ │ adceq r1, r4, #28, 20 @ 0x1c000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r8, #192, 24 @ 0xc000 │ │ │ │ + subeq r2, r8, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r9, sp, #156 @ 0x9c │ │ │ │ svceq 0x00c21801 │ │ │ │ adceq r2, r4, #188, 2 @ 0x2f │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r2, r8, #184, 14 @ 0x2e00000 │ │ │ │ + subeq r2, r8, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ adceq r1, r4, #200, 30 @ 0x320 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r2, r8, #208, 26 @ 0x3400 │ │ │ │ + subeq r3, r8, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r8, r3, #104, 10 @ 0x1a000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r3, r8, #112, 16 @ 0x700000 │ │ │ │ + subeq r3, r8, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, sp, #44 @ 0x2c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq ip, r3, #216, 10 @ 0x36000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r8, #8, 6 @ 0x20000000 │ │ │ │ + subeq r4, r8, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, r4, #172, 18 @ 0x2b0000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r8, #56, 14 @ 0xe00000 │ │ │ │ + subeq r4, r8, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, r4, #208, 16 @ 0xd00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r8, #240, 20 @ 0xf0000 │ │ │ │ + subeq r4, r8, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r4, r7, #172, 12 @ 0xac00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, r4, #228, 14 @ 0x3900000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r8, #80, 28 @ 0x500 │ │ │ │ + subeq r4, r8, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #204, 2 @ 0x33 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r0, r4, #8, 14 @ 0x200000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r8, #64, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r8, r2, #252, 2 @ 0x3f │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #124, 26 @ 0x1f00 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r5, r0, #172 @ 0xac │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r0, r4, #92, 12 @ 0x5c00000 │ │ │ │ + adceq r0, r4, #8, 14 @ 0x200000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r8, #112, 6 @ 0xc0000001 │ │ │ │ + subeq r5, r8, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r0, r4, #176, 10 @ 0x2c000000 │ │ │ │ + adceq r0, r4, #92, 12 @ 0x5c00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r8, #192, 10 @ 0x30000000 │ │ │ │ + subeq r5, r8, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r0, r4, #168, 18 @ 0x2a0000 │ │ │ │ + adceq r0, r4, #176, 10 @ 0x2c000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r8, #176, 16 @ 0xb00000 │ │ │ │ + subeq r5, r8, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, r0, #156, 20 @ 0x9c000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r0, r4, #132, 20 @ 0x84000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r8, #16, 24 @ 0x1000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r0, r4, #224, 14 @ 0x3800000 │ │ │ │ + adceq r0, r4, #168, 18 @ 0x2a0000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r8, #224, 30 @ 0x380 │ │ │ │ + subeq r5, r8, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r2, pc, #132, 6 @ 0x10000002 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #28, 22 @ 0x7000 │ │ │ │ + rsbseq r7, r2, #52, 22 @ 0xd000 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r2, r3, #204, 14 @ 0x3300000 │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #196, 12 @ 0xc400000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r0, r4, #204, 16 @ 0xcc0000 │ │ │ │ + adceq r0, r4, #132, 20 @ 0x84000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r5, r8, #128, 20 @ 0x80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r0, r4, #224, 14 @ 0x3800000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r8, #40, 6 @ 0xa0000000 │ │ │ │ + subeq r5, r8, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #20, 4 @ 0x40000001 │ │ │ │ + rsbseq r2, r2, #36, 6 @ 0x90000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r0, r4, #204, 16 @ 0xcc0000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r6, r8, #216 @ 0xd8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adceq r3, r2, #184 @ 0xb8 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r1, #96, 8 @ 0x60000000 │ │ │ │ + subseq fp, r1, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ addseq ip, pc, #68, 26 @ 0x1100 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r1, #128, 30 @ 0x200 │ │ │ │ + subseq fp, r1, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq fp, r1, #104 @ 0x68 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r1, #128, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #228, 30 @ 0x390 │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r2, pc, #44, 4 @ 0xc0000002 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq fp, r1, #104 @ 0x68 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq ip, r1, #24, 4 @ 0x80000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r8, r5, #100, 4 @ 0x40000006 │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ adceq sl, r1, #248, 16 @ 0xf80000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r1, #48, 10 @ 0xc000000 │ │ │ │ + subseq ip, r1, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #244, 30 @ 0x3d0 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #108, 2 │ │ │ │ + rsbseq r2, r2, #124, 4 @ 0xc0000007 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, fp, #180, 4 @ 0x4000000b │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adceq sp, r0, #60, 22 @ 0xf000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r1, #152, 4 @ 0x80000009 │ │ │ │ + subseq sp, r1, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #4 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r6, r0, #128, 20 @ 0x80000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r1, #72, 22 @ 0x12000 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r8, r2, #84, 30 @ 0x150 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq sl, sl, #60, 16 @ 0x3c0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r1, r3, #144, 30 @ 0x240 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r8, #120, 14 @ 0x1e00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + adceq r6, r0, #128, 20 @ 0x80000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq sp, r1, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #20 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r5, r0, #176, 24 @ 0xb000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r1, #120, 2 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + adceq r1, r3, #144, 30 @ 0x240 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r6, r8, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ ldrdeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122e938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq lr, r5, #92, 22 @ 0x17000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r5, r0, #244, 16 @ 0xf40000 │ │ │ │ + adceq r5, r0, #176, 24 @ 0xb000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r1, #136, 12 @ 0x8800000 │ │ │ │ + subseq lr, r1, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #36 @ 0x24 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r8, pc, #232, 2 @ 0x3a │ │ │ │ + adceq r5, r0, #244, 16 @ 0xf40000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r1, #208, 30 @ 0x340 │ │ │ │ + subseq lr, r1, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ ldrdeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122e938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r5, r3, #156, 10 @ 0x27000000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #212, 2 @ 0x35 │ │ │ │ + rsbseq r2, r2, #228, 4 @ 0x4000000e │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #52 @ 0x34 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq sl, r1, #248, 22 @ 0x3e000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r8, pc, #232, 2 @ 0x3a │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r1, #160, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subseq lr, r1, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #172, 6 @ 0xb0000002 │ │ │ │ + rsbeq r0, pc, #180, 22 @ 0x2d000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #68 @ 0x44 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq sl, r1, #144, 24 @ 0x9000 │ │ │ │ + adceq sl, r1, #248, 22 @ 0x3e000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r1, #216, 8 @ 0xd8000000 │ │ │ │ + subseq pc, r1, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r1, r1, #156, 28 @ 0x9c0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq sl, r1, #144, 24 @ 0x9000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, r2, #208, 8 @ 0xd0000000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subseq pc, r1, #136, 6 @ 0x20000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ ldrdeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122e938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r3, r0, #188, 10 @ 0x2f000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #84 @ 0x54 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, pc, #0, 10 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r1, r1, #156, 28 @ 0x9c0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, r2, #232, 30 @ 0x3a0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subseq r1, r2, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r6, r1, #220, 6 @ 0x70000003 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r8, r0, #124, 14 @ 0x1f00000 │ │ │ │ + addseq ip, pc, #0, 10 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r2, #16, 6 @ 0x40000000 │ │ │ │ + subseq r1, r2, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #100 @ 0x64 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq fp, r1, #112, 4 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r8, r0, #124, 14 @ 0x1f00000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r2, #16, 10 @ 0x4000000 │ │ │ │ + subseq r2, r2, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, r1, #220, 4 @ 0xc000000d │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #92, 20 @ 0x5c000 │ │ │ │ + sbceq fp, r3, r1, lsl #16 │ │ │ │ + strheq r5, [lr], #-12 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012f3278 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, pc, #204, 20 @ 0xcc000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #116 @ 0x74 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #44, 4 @ 0xc0000002 │ │ │ │ + rsbseq r8, r2, #140, 4 @ 0xc0000008 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ ldrdeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122e938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r7, lr, #172, 12 @ 0xac00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, pc, #64, 16 @ 0x400000 │ │ │ │ + adceq fp, r1, #112, 4 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r2, #16, 14 @ 0x400000 │ │ │ │ + subseq r2, r2, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #132 @ 0x84 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r8, pc, #84, 4 @ 0x40000005 │ │ │ │ + addseq sl, pc, #64, 16 @ 0x400000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r2, #112, 16 @ 0x700000 │ │ │ │ + subseq r2, r2, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r0, r0, #124, 30 @ 0x1f0 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #36, 24 @ 0x2400 │ │ │ │ + rsbseq r2, r2, #12, 22 @ 0x3000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #148 @ 0x94 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r8, pc, #124, 4 @ 0xc0000007 │ │ │ │ + addseq r8, pc, #84, 4 @ 0x40000005 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r2, #168, 18 @ 0x2a0000 │ │ │ │ + subseq r2, r2, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, r6, #252, 28 @ 0xfc0 │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - adceq r8, r0, #88, 6 @ 0x60000001 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r8, pc, #124, 4 @ 0xc0000007 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r2, #56, 28 @ 0x380 │ │ │ │ + subseq r2, r2, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #164 @ 0xa4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq sl, pc, #152, 8 @ 0x98000000 │ │ │ │ + adceq r8, r0, #88, 6 @ 0x60000001 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r2, #16, 24 @ 0x1000 │ │ │ │ + subseq r3, r2, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ ldrdeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122e938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r3, fp, #52, 12 @ 0x3400000 │ │ │ │ - sbceq fp, r3, r1, lsl #16 │ │ │ │ - strheq r5, [lr], #-12 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012f3278 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, pc, #116, 18 @ 0x1d0000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ - adceq r9, r1, #224, 28 @ 0xe00 │ │ │ │ + addseq sl, pc, #152, 8 @ 0x98000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r4, r2, #104, 14 @ 0x1a00000 │ │ │ │ + subseq r3, r2, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, pc, #116, 22 @ 0x1d000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #124, 22 @ 0x1f000 │ │ │ │ + rsbseq r2, r2, #100, 20 @ 0x64000 │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ subeq r2, sp, r0, asr #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r7, r4, #196, 26 @ 0x3100 │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + adceq r9, r1, #224, 28 @ 0xe00 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r4, r2, #104, 22 @ 0x1a000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r9, r1, #24 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r5, r2, #176, 14 @ 0x2c00000 │ │ │ │ + subseq r5, r2, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, r0, #68, 30 @ 0x110 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, r2, #232, 18 @ 0x3a0000 │ │ │ │ + subseq r6, r2, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r6, r0, #44, 18 @ 0xb0000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, r2, #200, 24 @ 0xc800 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r9, lsl #16 │ │ │ │ ldrdeq r2, [sp], #-220 @ 0xffffff24 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122e938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq pc, r1, #228, 12 @ 0xe400000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r6, r0, #44, 18 @ 0xb0000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r6, r2, #152, 20 @ 0x98000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #160, 30 @ 0x280 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r8, #24, 20 @ 0x18000 │ │ │ │ + subeq r6, r8, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r8, r1, #44, 8 @ 0x2c000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, r2, #216, 8 @ 0xd8000000 │ │ │ │ + subseq r7, r2, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #28, 20 @ 0x1c000 │ │ │ │ sbceq pc, r3, r9, lsl #16 │ │ │ │ strdeq r3, [sp], #-124 @ 0xffffff84 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122bab8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r6, fp, #212, 8 @ 0xd4000000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #228, 22 @ 0x39000 │ │ │ │ + rsbseq r2, r2, #204, 20 @ 0xcc000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #168, 30 @ 0x2a0 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r8, #8, 24 @ 0x800 │ │ │ │ + subeq r6, r8, #0, 20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adceq r7, r1, #120, 14 @ 0x1e00000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r2, #216, 4 @ 0x8000000d │ │ │ │ + subseq fp, r2, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq pc, r3, r9, lsl #16 │ │ │ │ strdeq r3, [sp], #-124 @ 0xffffff84 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0122bab8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r5, r0, #252, 30 @ 0x3f0 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r5, r2, #196, 14 @ 0x3100000 │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, pc, #228, 24 @ 0xe400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq ip, pc, #204, 6 @ 0x30000003 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ subseq ip, r2, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + sbceq pc, r3, r9, lsl #16 │ │ │ │ + strdeq r3, [sp], #-124 @ 0xffffff84 │ │ │ │ + biceq r1, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x0122bab8 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + eorseq r8, r0, #12, 20 @ 0xc000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r0, #88, 16 @ 0x580000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r2, #32, 26 @ 0x800 │ │ │ │ + subseq ip, r2, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r4, #196, 18 @ 0x310000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r8, #16, 28 @ 0x100 │ │ │ │ + subeq r6, r8, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - sbceq pc, r3, r9, lsl #16 │ │ │ │ - strdeq r3, [sp], #-124 @ 0xffffff84 │ │ │ │ - biceq r1, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0122bab8 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - eorseq r8, r0, #12, 20 @ 0xc000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r1, r1, #56, 8 @ 0x38000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r2, #64, 28 @ 0x400 │ │ │ │ + subseq sp, r2, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r0, r2, #192, 8 @ 0xc0000000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r2, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq sp, r1, #244, 22 @ 0x3d000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r2, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq pc, r3, r9, lsl #16 │ │ │ │ subeq r4, sp, r0, asr r0 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x012282e8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq ip, lr, #100, 6 @ 0x90000001 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r5, r2, #148, 14 @ 0x2500000 │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #140, 4 @ 0xc0000008 │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #140, 22 @ 0x23000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r0, r2, #192, 8 @ 0xc0000000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq lr, r2, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + sbceq fp, r3, r1, lsl #16 │ │ │ │ + strheq r5, [lr], #-12 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012f3278 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, pc, #252, 22 @ 0x3f000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq sp, r1, #244, 22 @ 0x3d000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq lr, r2, #32, 30 @ 0x80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r0, #180, 14 @ 0x2d00000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r2, #48, 8 @ 0x30000000 │ │ │ │ + subseq pc, r2, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r3, r4, #68, 20 @ 0x44000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r7, r8, #80, 8 @ 0x50000000 │ │ │ │ + subeq r7, r8, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq ip, r1, #32, 12 @ 0x2000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r2, #16, 22 @ 0x4000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - adceq r1, r1, #88, 2 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r0, r3, #88, 12 @ 0x5800000 │ │ │ │ + subseq r0, r3, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #108, 22 @ 0x1b000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, asr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - svclt 0x00f00000 @ IMB │ │ │ │ + rsbseq r7, r2, #132, 22 @ 0x21000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + adceq r1, r1, #88, 2 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r1, r3, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq pc, r3, r9, lsl #16 │ │ │ │ ldrdeq r6, [sp], #-224 @ 0xffffff20 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x012314a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq sl, ip, #164, 26 @ 0x2900 │ │ │ │ - sbceq fp, r3, r1, lsl #16 │ │ │ │ - strheq r5, [lr], #-12 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012f3278 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, asr r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, pc, #164, 20 @ 0xa4000 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #92, 14 @ 0x1700000 │ │ │ │ + rsbseq r3, r2, #236, 4 @ 0xc000000e │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, pc, #164, 24 @ 0xa400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, pc, #132, 8 @ 0x84000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, r3, #248, 22 @ 0x3e000 │ │ │ │ + subseq r1, r3, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r5, r0, #4, 4 @ 0x40000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r3, #96, 2 │ │ │ │ + subseq r2, r3, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r0, #244, 12 @ 0xf400000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r3, #248, 6 @ 0xe0000003 │ │ │ │ + subseq r2, r3, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r8, r4, #124, 8 @ 0x7c000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r7, r8, #160, 30 @ 0x280 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r7, r0, #236, 4 @ 0xc000000e │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r3, #104, 22 @ 0x1a000 │ │ │ │ + subeq r8, r8, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #180, 12 @ 0xb400000 │ │ │ │ + rsbseq r3, r2, #68, 4 @ 0x40000004 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r7, r0, #236, 4 @ 0xc000000e │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r2, r3, #176, 26 @ 0x2c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r9, r0, #168 @ 0xa8 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r3, #8, 2 │ │ │ │ + subseq r3, r3, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #76, 22 @ 0x13000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #64, 6 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r3, #56, 18 @ 0xe0000 │ │ │ │ + subseq r3, r3, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #228, 2 @ 0x39 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r4, r3, #128 @ 0x80 │ │ │ │ + subseq r4, r3, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #44, 4 @ 0xc0000002 │ │ │ │ + svceq 0x00c0b809 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, pc, #28, 28 @ 0x1c0 │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r3, r2, #172, 4 @ 0xc000000a │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r7, r1, #132, 6 @ 0x10000002 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r4, r3, #72, 12 @ 0x4800000 │ │ │ │ + subseq r4, r3, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r0, r4, #144, 10 @ 0x24000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r8, r8, #184, 10 @ 0x2e000000 │ │ │ │ + subeq r8, r8, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #28, 14 @ 0x700000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, r1, #124, 24 @ 0x7c00 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, r3, #80, 4 │ │ │ │ + subseq r5, r3, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, r2, #148, 26 @ 0x2500 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, r3, #40, 28 @ 0x280 │ │ │ │ + subseq r6, r3, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r2, r3, #0 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r8, r8, #128, 16 @ 0x800000 │ │ │ │ + subeq r8, r8, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + sbceq fp, r3, r1, lsl #16 │ │ │ │ + strheq r5, [lr], #-12 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012f3278 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, pc, #52, 26 @ 0xd00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq ip, r0, #136, 6 @ 0x20000002 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r4, #216, 4 @ 0x8000000d │ │ │ │ + subseq r2, r4, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #132, 8 @ 0x84000000 │ │ │ │ - svceq 0x00c0b809 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #196, 24 @ 0xc400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq ip, pc, #60, 6 @ 0xf0000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r4, #128, 14 @ 0x2000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq ip, pc, #148, 4 @ 0x40000009 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r4, #64, 18 @ 0x100000 │ │ │ │ + subseq r3, r4, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #60, 30 @ 0xf0 │ │ │ │ + rsbseq r8, r2, #36, 30 @ 0x90 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r8, pc, #212, 4 @ 0x4000000d │ │ │ │ + addseq ip, pc, #148, 4 @ 0x40000009 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r4, #184, 20 @ 0xb8000 │ │ │ │ + subseq r3, r4, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r8, pc, #60, 6 @ 0xf0000000 │ │ │ │ + addseq r8, pc, #212, 4 @ 0x4000000d │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r4, #240, 22 @ 0x3c000 │ │ │ │ + subseq r3, r4, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r0, r2, #228, 26 @ 0x3900 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r6, r0, #172, 12 @ 0xac00000 │ │ │ │ + addseq r8, pc, #60, 6 @ 0xf0000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r4, #32, 26 @ 0x800 │ │ │ │ + subseq r3, r4, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - sbceq fp, r3, r1, lsl #16 │ │ │ │ - strheq r5, [lr], #-12 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012f3278 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r6, r0, #172, 12 @ 0xac00000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r3, r4, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, pc, #220, 22 @ 0x37000 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c0b801 │ │ │ │ + ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ + biceq r0, r0, r8, asr #31 │ │ │ │ + teqeq r8, r0, ror r0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, pc, #220, 26 @ 0x3700 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r4, #104, 14 @ 0x1a00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r8, r8, #144, 22 @ 0x24000 │ │ │ │ + subeq r8, r8, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq fp, r1, #244, 2 @ 0x3d │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r4, r4, #208 @ 0xd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - adceq r0, r1, #140, 28 @ 0x8c0 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r4, r4, #40, 6 @ 0xa0000000 │ │ │ │ + subseq r3, r4, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r0, r2, #60, 26 @ 0xf00 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + adceq r0, r1, #140, 28 @ 0x8c0 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r4, r4, #104, 4 @ 0x80000006 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r3, #96, 6 @ 0x80000001 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r8, r8, #40, 28 @ 0x280 │ │ │ │ + subeq r8, r8, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, pc, #208, 2 @ 0x34 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r4, r4, #8, 26 @ 0x200 │ │ │ │ + subseq r5, r4, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ adceq r5, r0, #96, 10 @ 0x18000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r5, r4, #96, 10 @ 0x18000000 │ │ │ │ + subseq r5, r4, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c0b801 │ │ │ │ - ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ - biceq r0, r0, r8, asr #31 │ │ │ │ - teqeq r8, r0, ror r0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, pc, #132, 24 @ 0x8400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r4, #88, 18 @ 0x160000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r8, #240 @ 0xf0 │ │ │ │ + subeq r8, r8, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, pc, #16, 8 @ 0x10000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, r4, #128, 8 @ 0x80000000 │ │ │ │ + subseq r6, r4, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r0, r2, #164, 26 @ 0x2900 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #116, 16 @ 0x740000 │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #244, 26 @ 0x3d00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, r1, #60, 26 @ 0xf00 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, r4, #48, 14 @ 0xc00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq fp, r1, #12, 2 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, r4, #72, 24 @ 0x4800 │ │ │ │ + subseq r6, r4, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #132, 16 @ 0x840000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, pc, #84 @ 0x54 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq fp, r1, #12, 2 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, r4, #64, 4 │ │ │ │ + subseq r7, r4, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r6, r0, #48, 12 @ 0x3000000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, r4, #32, 18 @ 0x80000 │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + @ instruction: 0x0042d994 │ │ │ │ + biceq r0, r0, r8, lsl #29 │ │ │ │ + teqeq r0, r8, lsl #29 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r8, r4, #12, 2 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #148, 16 @ 0x940000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r6, r4, #104 @ 0x68 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r8, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + tsteq r4, r1, lsl #16 │ │ │ │ + addseq r4, r8, #36, 30 @ 0x90 │ │ │ │ + biceq r5, r0, r8, asr #5 │ │ │ │ + subseq lr, r5, #232, 20 @ 0xe8000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - adceq fp, r1, #160, 10 @ 0x28000000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sl, pc, #84 @ 0x54 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, r4, #24, 18 @ 0x60000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subseq r8, r4, #80, 8 @ 0x50000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #164, 16 @ 0xa40000 │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #76, 26 @ 0x1300 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r6, r0, #236, 6 @ 0xb0000003 │ │ │ │ + adceq r6, r0, #48, 12 @ 0x3000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r4, #240, 16 @ 0xf00000 │ │ │ │ + subseq ip, r4, #56 @ 0x38 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r6, r4, #104 @ 0x68 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r9, r8, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #180, 16 @ 0xb40000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #172 @ 0xac │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq sl, r3, #32, 6 @ 0x80000000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r8, #32, 16 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r2, #196 @ 0xc4 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + adceq fp, r1, #160, 10 @ 0x28000000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq sp, r4, #88 @ 0x58 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #196, 16 @ 0xc40000 │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - @ instruction: 0x0042d994 │ │ │ │ - biceq r0, r0, r8, lsl #29 │ │ │ │ - teqeq r0, r8, lsl #29 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r4, #12, 2 │ │ │ │ - tsteq r4, r1, lsl #16 │ │ │ │ - addseq r4, r8, #36, 30 @ 0x90 │ │ │ │ - biceq r5, r0, r8, ror #6 │ │ │ │ - subseq pc, r5, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r6, r0, #236, 6 @ 0xb0000003 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq sp, r4, #104, 18 @ 0x1a0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq sl, r3, #32, 6 @ 0x80000000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r9, r8, #96, 12 @ 0x6000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #212, 16 @ 0xd40000 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq pc, r1, #124, 30 @ 0x1f0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r4, #136, 28 @ 0x880 │ │ │ │ + subseq lr, r4, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, pc, #88, 8 @ 0x58000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r4, #136, 4 @ 0x80000008 │ │ │ │ + subseq pc, r4, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #228, 16 @ 0xe40000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, pc, #84, 10 @ 0x15000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r5, #176, 30 @ 0x2c0 │ │ │ │ + subseq fp, r5, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #188, 22 @ 0x2f000 │ │ │ │ + rsbseq r7, r2, #212, 22 @ 0x35000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #244, 16 @ 0xf40000 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r0, r1, #192, 22 @ 0x30000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r5, #152, 8 @ 0x98000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r1, r4, #132, 18 @ 0x210000 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r8, #112, 18 @ 0x1c0000 │ │ │ │ + subseq fp, r5, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq fp, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #12, 28 @ 0xc0 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #12, 28 @ 0xc0 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #180, 14 @ 0x2d00000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sl, pc, #64 @ 0x40 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r5, #216, 10 @ 0x36000000 │ │ │ │ + rsbseq r2, r2, #172, 14 @ 0x2b00000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r1, r4, #132, 18 @ 0x210000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r9, r8, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #28, 28 @ 0x1c0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sl, pc, #64 @ 0x40 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq ip, r5, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r0, #96, 6 @ 0x80000001 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r5, #168, 24 @ 0xa800 │ │ │ │ + subseq sp, r5, #160 @ 0xa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r8, asr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - eormi r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #44, 28 @ 0x2c0 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r5, r8, asr #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + eormi r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq sp, r1, #200, 2 @ 0x32 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r5, #136, 24 @ 0x8800 │ │ │ │ + subseq sp, r5, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r0, r1, #92, 20 @ 0x5c000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r5, #88, 18 @ 0x160000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #60, 28 @ 0x3c0 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #12, 14 @ 0x300000 │ │ │ │ - addeq fp, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #148, 12 @ 0x9400000 │ │ │ │ + rsbseq r2, r2, #4, 14 @ 0x100000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r0, r1, #92, 20 @ 0x5c000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq lr, r5, #232, 12 @ 0xe800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #76, 28 @ 0x4c0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r4, #44, 16 @ 0x2c0000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r8, #16, 28 @ 0x100 │ │ │ │ + subeq r9, r8, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r0, r1, #172, 18 @ 0x2b0000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r5, #144 @ 0x90 │ │ │ │ + subseq lr, r5, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #92, 28 @ 0x5c0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r3, #244, 4 @ 0x4000000f │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sl, r8, #64, 10 @ 0x10000000 │ │ │ │ + subeq sl, r8, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ addseq ip, pc, #244, 18 @ 0x3d0000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r5, #48, 24 @ 0x3000 │ │ │ │ + subseq pc, r5, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #108, 28 @ 0x6c0 │ │ │ │ svceq 0x00c21801 │ │ │ │ addseq ip, pc, #8, 16 @ 0x80000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r5, r6, #168 @ 0xa8 │ │ │ │ + subseq r8, r6, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #116, 14 @ 0x1d00000 │ │ │ │ + rsbseq r2, r2, #108, 14 @ 0x1b00000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #124, 28 @ 0x7c0 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - adceq r0, r1, #200, 12 @ 0xc800000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r5, r6, #32, 18 @ 0x80000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #152, 10 @ 0x26000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x012015b8 │ │ │ │ + @ instruction: 0x01201c50 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adcseq r6, sp, #196, 6 @ 0x10000003 │ │ │ │ + biceq r1, r0, r8, lsl #27 │ │ │ │ + @ instruction: 0x01202e68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #140, 28 @ 0x8c0 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adcseq r6, sp, #196, 6 @ 0x10000003 │ │ │ │ - biceq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x01202708 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + adceq r0, r1, #200, 12 @ 0xc800000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r8, r6, #72, 20 @ 0x48000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r0, r4, #128, 4 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sl, r8, #112, 16 @ 0x700000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq lr, r9, #124, 2 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq r8, r9, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #156, 28 @ 0x9c0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r9, #124, 2 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq r9, r9, #216, 24 @ 0xd800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ addseq ip, r9, #100, 10 @ 0x19000000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq sl, r9, #24, 18 @ 0x60000 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq r9, r9, #0, 14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq sl, r9, #40, 4 @ 0x80000002 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq sl, r9, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #172, 28 @ 0xac0 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq sl, r9, #40, 4 @ 0x80000002 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq fp, r9, #176, 14 @ 0x2c00000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r0, r4, #128, 4 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq sl, r8, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, pc, #44 @ 0x2c │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r6, #248, 22 @ 0x3e000 │ │ │ │ + subseq r9, r6, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #188, 28 @ 0xbc0 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #212, 4 @ 0x4000000d │ │ │ │ - svceq 0x00c01801 │ │ │ │ - adceq sp, r0, #200, 8 @ 0xc8000000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r6, #96, 6 @ 0x80000001 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r8, r2, #52, 6 @ 0xd0000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r9, r9, #248, 24 @ 0xf800 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq fp, r9, #96, 8 @ 0x60000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #204, 28 @ 0xcc0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r9, #248, 24 @ 0xf800 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq ip, r9, #200, 12 @ 0xc800000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq lr, r9, #88, 4 @ 0x80000005 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq fp, r9, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #76, 18 @ 0x130000 │ │ │ │ + rsbseq r4, r2, #44, 16 @ 0x2c0000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #220, 28 @ 0xdc0 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq lr, r9, #88, 4 @ 0x80000005 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq ip, r9, #216, 28 @ 0xd80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ addseq sp, r9, #48, 16 @ 0x300000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq sp, r9, #176, 14 @ 0x2c00000 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq ip, r9, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq ip, r9, #156 @ 0x9c │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq sp, r9, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #236, 28 @ 0xec0 │ │ │ │ svceq 0x00c01801 │ │ │ │ - addseq ip, r9, #156 @ 0x9c │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq lr, r9, #192, 8 @ 0xc0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - adceq lr, r1, #200, 10 @ 0x32000000 │ │ │ │ + adceq sp, r0, #200, 8 @ 0xc8000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r6, #224, 16 @ 0xe00000 │ │ │ │ + subseq r9, r6, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r9, r9, #8, 28 @ 0x80 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq pc, r9, #64, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #252, 28 @ 0xfc0 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, r9, #8, 28 @ 0x80 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq r0, sl, #48, 8 @ 0x30000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq fp, r9, #176, 26 @ 0x2c00 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq pc, r9, #104, 14 @ 0x1a00000 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #164, 16 @ 0xa40000 │ │ │ │ + rsbseq r4, r2, #132, 14 @ 0x2100000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #100, 18 @ 0x190000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq fp, r9, #176, 26 @ 0x2c00 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq r0, sl, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r9, #188, 16 @ 0xbc0000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq r0, sl, #64, 20 @ 0x40000 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq pc, r9, #0, 22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq fp, r9, #108, 14 @ 0x1b00000 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq pc, r9, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #116, 18 @ 0x1d0000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r9, #108, 14 @ 0x1b00000 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq r0, sl, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, r9, #68, 28 @ 0x440 │ │ │ │ - biceq r3, r0, r8, asr #13 │ │ │ │ - subeq r0, sl, #32, 30 @ 0x80 │ │ │ │ + biceq r3, r0, r8, asr #12 │ │ │ │ + subeq r0, sl, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + adceq lr, r1, #200, 10 @ 0x32000000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq sl, r6, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #132, 18 @ 0x210000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, r1, #156, 2 @ 0x27 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r6, #144, 22 @ 0x24000 │ │ │ │ + subseq sl, r6, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r1, #172, 22 @ 0x2b000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r6, #96, 28 @ 0x600 │ │ │ │ + subseq sl, r6, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #148, 18 @ 0x250000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #12, 18 @ 0x30000 │ │ │ │ + rsbseq r4, r2, #236, 14 @ 0x3b00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r3, #200, 4 @ 0x8000000c │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sl, r8, #32, 26 @ 0x800 │ │ │ │ + subeq sl, r8, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #164, 18 @ 0x290000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, pc, #28, 12 @ 0x1c00000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r6, #0, 12 │ │ │ │ + subseq fp, r6, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq pc, r0, #188, 28 @ 0xbc0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r6, #80, 16 @ 0x500000 │ │ │ │ + subseq fp, r6, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #180, 18 @ 0x2d0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq pc, r3, #112, 30 @ 0x1c0 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r8, #176 @ 0xb0 │ │ │ │ + subeq sl, r8, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, pc, #24 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r6, #88, 8 @ 0x58000000 │ │ │ │ + subseq ip, r6, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #196, 18 @ 0x310000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r8, pc, #132, 12 @ 0x8400000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r6, #120, 22 @ 0x1e000 │ │ │ │ + subseq ip, r6, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq pc, r0, #184, 22 @ 0x2e000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r6, #40, 28 @ 0x280 │ │ │ │ + subseq ip, r6, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #212, 18 @ 0x350000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r3, #156, 4 @ 0xc0000009 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r8, #0, 6 │ │ │ │ + subeq fp, r8, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #84, 30 @ 0x150 │ │ │ │ + rsbseq r8, r2, #60, 30 @ 0xf0 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #228, 18 @ 0x390000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, pc, #4 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r6, #176, 18 @ 0x2c0000 │ │ │ │ + subseq sp, r6, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addseq fp, pc, #212, 28 @ 0xd40 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r6, #208, 2 @ 0x34 │ │ │ │ + subseq lr, r6, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #244, 18 @ 0x3d0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r1, #204, 10 @ 0x33000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r6, #8, 22 @ 0x2000 │ │ │ │ + subseq lr, r6, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq pc, r3, #96, 24 @ 0x6000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r8, #128, 10 @ 0x20000000 │ │ │ │ + subeq fp, r8, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #4, 20 @ 0x4000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addseq fp, pc, #104, 18 @ 0x1a0000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, r7, #56, 24 @ 0x3800 │ │ │ │ + subseq r1, r7, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, pc, #12, 14 @ 0x300000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r7, #120, 6 @ 0xe0000001 │ │ │ │ + subseq r2, r7, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #20, 20 @ 0x14000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #12, 24 @ 0xc00 │ │ │ │ + rsbseq r7, r2, #36, 24 @ 0x2400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r0, #12, 6 @ 0x30000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r7, #232, 12 @ 0xe800000 │ │ │ │ + subseq r2, r7, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -128712,85 +128712,85 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #148, 18 @ 0x250000 │ │ │ │ + rsbseq r3, r2, #36, 10 @ 0x9000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #252, 24 @ 0xfc00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, r1, #156, 8 @ 0x9c000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r4, r7, #160, 24 @ 0xa000 │ │ │ │ + subseq r4, r7, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, pc, #80, 28 @ 0x500 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, r7, #176, 4 │ │ │ │ + subseq r7, r7, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #12, 26 @ 0x300 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adceq r1, r2, #220, 10 @ 0x37000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, r7, #216, 24 @ 0xd800 │ │ │ │ + subseq r8, r7, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, pc, #132, 14 @ 0x2100000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r7, #72, 24 @ 0x4800 │ │ │ │ + subseq fp, r7, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #28, 26 @ 0x700 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, pc, #176, 18 @ 0x2c0000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r7, #248, 30 @ 0x3e0 │ │ │ │ + subseq fp, r7, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #236, 16 @ 0xec0000 │ │ │ │ + rsbseq r3, r2, #124, 8 @ 0x7c000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #44, 26 @ 0xb00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, r1, #136, 18 @ 0x220000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r7, #112, 8 @ 0x70000000 │ │ │ │ + subseq fp, r7, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r7, r0, #176, 18 @ 0x2c0000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r7, #8, 16 @ 0x80000 │ │ │ │ + subseq ip, r7, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -128800,249 +128800,249 @@ │ │ │ │ blcs 84ad04 │ │ │ │ @ instruction: 0x406bbe9b │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq pc, r1, #124, 6 @ 0xf0000001 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r7, #128, 10 @ 0x20000000 │ │ │ │ + subseq sp, r7, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #76, 26 @ 0x1300 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r3, #112, 4 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r8, #216, 18 @ 0x360000 │ │ │ │ + subeq fp, r8, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r1, #228, 26 @ 0x3900 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r7, #104, 22 @ 0x1a000 │ │ │ │ + subseq pc, r7, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #92, 26 @ 0x1700 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #84, 18 @ 0x150000 │ │ │ │ + rsbseq r3, r2, #228, 8 @ 0xe4000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r0, #184, 4 @ 0x8000000b │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r7, #64, 26 @ 0x1000 │ │ │ │ + subseq pc, r7, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #108, 26 @ 0x1b00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq pc, r3, #80, 18 @ 0x140000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r8, #16, 30 @ 0x40 │ │ │ │ + subeq fp, r8, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, r2, #232, 24 @ 0xe800 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r0, r8, #232, 4 @ 0x8000000e │ │ │ │ + subseq r0, r8, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #124, 26 @ 0x1f00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, pc, #176, 20 @ 0xb0000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r0, r8, #72, 14 @ 0x1200000 │ │ │ │ + subseq r0, r8, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r5, r2, #116, 2 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r0, r8, #152, 22 @ 0x26000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, sl, #12, 8 @ 0xc000000 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq r9, fp, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #140, 26 @ 0x2300 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, sl, #12, 8 @ 0xc000000 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq r3, fp, #128, 2 │ │ │ │ + addseq r0, sl, #160, 8 @ 0xa0000000 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq r9, fp, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, sl, #160, 8 @ 0xa0000000 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq r3, fp, #16, 22 @ 0x4000 │ │ │ │ + addseq r0, sl, #240, 6 @ 0xc0000003 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq r9, fp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #156, 26 @ 0x2700 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, sl, #240, 6 @ 0xc0000003 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq r3, fp, #224, 28 @ 0xe00 │ │ │ │ + addseq pc, r9, #80 @ 0x50 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq r9, fp, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #36, 14 @ 0x900000 │ │ │ │ + rsbseq r8, r2, #12, 14 @ 0x300000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #108, 10 @ 0x1b000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r9, #80 @ 0x50 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq r4, fp, #8, 14 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r9, #204, 30 @ 0x330 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq r0, ip, #24, 26 @ 0x600 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq pc, fp, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r0, sl, #12, 12 @ 0xc00000 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq r9, ip, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #124, 10 @ 0x1f000000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #68, 26 @ 0x1100 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r0, sl, #12, 12 @ 0xc00000 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq r9, ip, #32, 28 @ 0x200 │ │ │ │ + rsbseq r2, r2, #44, 24 @ 0x2c00 │ │ │ │ + svceq 0x00c21801 │ │ │ │ + addseq pc, r9, #168, 26 @ 0x2a00 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq r9, ip, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #140, 10 @ 0x23000000 │ │ │ │ - svceq 0x00c21801 │ │ │ │ - addseq pc, r9, #168, 26 @ 0x2a00 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq fp, ip, #120, 14 @ 0x1e00000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ addseq r0, sl, #4, 4 @ 0x40000000 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq ip, ip, #192, 2 @ 0x30 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq r9, ip, #208, 22 @ 0x34000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r0, sl, #124, 2 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq r9, ip, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #156, 10 @ 0x27000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r0, sl, #124, 2 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq ip, ip, #160, 26 @ 0x2800 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r4, r2, #96, 16 @ 0x600000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r5, r2, #116, 2 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, r8, #32, 26 @ 0x800 │ │ │ │ + subseq r0, r8, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq pc, r9, #172, 22 @ 0x2b000 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq fp, ip, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #172, 10 @ 0x2b000000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r2, r2, #156, 24 @ 0x9c00 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq pc, r9, #172, 22 @ 0x2b000 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq sp, ip, #176, 16 @ 0xb00000 │ │ │ │ + rsbseq r2, r2, #132, 22 @ 0x21000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq lr, r9, #248, 26 @ 0x3e00 │ │ │ │ + biceq r3, r0, r8, lsl #25 │ │ │ │ + subeq fp, ip, #0, 20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #188, 10 @ 0x2f000000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq lr, r9, #248, 26 @ 0x3e00 │ │ │ │ - biceq r3, r0, r8, asr #26 │ │ │ │ - subeq sp, ip, #184, 30 @ 0x2e0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r4, r2, #96, 16 @ 0x600000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r1, r8, #40, 26 @ 0xa00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, pc, #56, 22 @ 0xe000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, r8, #112, 30 @ 0x1c0 │ │ │ │ + subseq r1, r8, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #204, 10 @ 0x33000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, pc, #168, 22 @ 0x2a000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r8, #248 @ 0xf8 │ │ │ │ + subseq r2, r8, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, r1, #112, 16 @ 0x700000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r8, #16, 6 @ 0x40000000 │ │ │ │ + subseq r2, r8, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -129054,43 +129054,43 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r2, r2, #4, 26 @ 0x100 │ │ │ │ + rsbseq r2, r2, #236, 22 @ 0x3b000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #76, 12 @ 0x4c00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r9, r1, #172, 18 @ 0x2b0000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r8, #160, 24 @ 0xa000 │ │ │ │ + subseq r4, r8, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, pc, #108, 26 @ 0x1b00 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r5, r8, #96, 4 │ │ │ │ + subseq r5, r8, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #92, 12 @ 0x5c00000 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq pc, r0, #236, 16 @ 0xec0000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r5, r8, #208, 16 @ 0xd00000 │ │ │ │ + subseq r5, r8, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, ror sl │ │ │ │ ldrge r9, [r7, #-256] @ 0xffffff00 │ │ │ │ rsbmi ip, ip, ip, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -129100,87 +129100,87 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #108, 12 @ 0x6c00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, pc, #88, 26 @ 0x1600 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, r8, #8, 8 @ 0x8000000 │ │ │ │ + subseq r6, r8, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, r1, #132, 12 @ 0x8400000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, r8, #208, 14 @ 0x3400000 │ │ │ │ + subseq r6, r8, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #124, 12 @ 0x7c00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r4, #64, 8 @ 0x40000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq ip, r8, #248, 8 @ 0xf8000000 │ │ │ │ + subeq ip, r8, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, pc, #68, 24 @ 0x4400 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, r8, #120, 6 @ 0xe0000001 │ │ │ │ + subseq r8, r8, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #140, 12 @ 0x8c00000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #148, 6 @ 0x50000002 │ │ │ │ + rsbseq r8, r2, #220, 6 @ 0x70000003 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, r1, #196, 10 @ 0x31000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, r8, #24, 16 @ 0x180000 │ │ │ │ + subseq r8, r8, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #156, 12 @ 0x9c00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r8, r2, #104, 22 @ 0x1a000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r8, #72, 8 @ 0x48000000 │ │ │ │ + subseq r9, r8, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq ip, r1, #212, 24 @ 0xd400 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r8, #0, 26 │ │ │ │ + subseq r9, r8, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r3, #172, 12 @ 0xac00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r9, r2, #220, 4 @ 0xc000000d │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r8, #32, 10 @ 0x8000000 │ │ │ │ + subseq sl, r8, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r5, r0, ip, sp │ │ │ │ ldrthi fp, [r8], #1974 @ 0x7b6 │ │ │ │ rsbmi r5, sp, r4, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -129190,473 +129190,473 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #236, 20 @ 0xec000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, pc, #56, 24 @ 0x3800 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r8, #240, 12 @ 0xf000000 │ │ │ │ + subseq sp, r8, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #92, 24 @ 0x5c00 │ │ │ │ + rsbseq r7, r2, #116, 24 @ 0x7400 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #252, 20 @ 0xfc000 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq pc, r0, #32, 12 @ 0x2000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r8, #208, 20 @ 0xd0000 │ │ │ │ + subseq sp, r8, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r4, #240, 4 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq ip, r8, #176, 26 @ 0x2c00 │ │ │ │ + subeq ip, r8, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #12, 22 @ 0x3000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #212, 12 @ 0xd400000 │ │ │ │ + rsbseq r1, r2, #228, 14 @ 0x3900000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, pc, #48, 24 @ 0x3000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r8, #120, 10 @ 0x1e000000 │ │ │ │ + subseq lr, r8, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #28, 22 @ 0x7000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, r2, #212, 12 @ 0xd400000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r8, #152, 24 @ 0x9800 │ │ │ │ + subseq pc, r8, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r1, #96, 28 @ 0x600 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, r9, #208, 10 @ 0x34000000 │ │ │ │ + subseq r1, r9, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #44, 22 @ 0xb000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq pc, r0, #80, 2 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, r9, #8, 16 @ 0x80000 │ │ │ │ + subseq r1, r9, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ svccc 0x0040624d │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - eoreq r1, sl, fp, lsl #16 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + subsmi r1, sl, #76, 22 @ 0x13000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #60, 22 @ 0xf000 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #44, 12 @ 0x2c00000 │ │ │ │ + rsbseq r1, r2, #60, 14 @ 0xf00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r8, r2, #72, 14 @ 0x1200000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, r9, #136, 28 @ 0x880 │ │ │ │ + subseq r1, r9, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #76, 22 @ 0x13000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, r2, #0, 28 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, r9, #56, 22 @ 0xe000 │ │ │ │ + subseq r2, r9, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq fp, r1, #216, 4 @ 0x8000000d │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r9, #0, 6 │ │ │ │ + subseq r3, r9, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #92, 22 @ 0x17000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq fp, r0, #248, 8 @ 0xf8000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r9, #128, 18 @ 0x200000 │ │ │ │ + subseq r3, r9, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r0, #84, 2 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r3, r9, #120, 24 @ 0x7800 │ │ │ │ + subseq r4, r9, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r5, r0, ror sp │ │ │ │ + @ instruction: 0x0105ddb8 │ │ │ │ @ instruction: 0xf7a05a70 │ │ │ │ rsbmi sp, sp, lr, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #148, 12 @ 0x9400000 │ │ │ │ + rsbseq r1, r2, #164, 14 @ 0x2900000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #124, 22 @ 0x1f000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r8, r0, #128, 22 @ 0x20000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r4, r9, #112, 18 @ 0x1c0000 │ │ │ │ + subseq r5, r9, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq fp, r1, #112, 24 @ 0x7000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r5, r9, #96, 10 @ 0x18000000 │ │ │ │ + subseq r5, r9, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #236, 18 @ 0x3b0000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - strdeq lr, [r5, -r0] │ │ │ │ - ldmdbvs r9!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ - @ instruction: 0x406e689a │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ addseq r2, sl, #176, 30 @ 0x2c0 │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq lr, lr, #240, 26 @ 0x3c00 │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq sp, lr, #240, 28 @ 0xf00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r2, sl, #220, 4 @ 0xc000000d │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq lr, lr, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #252, 18 @ 0x3f0000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r2, sl, #220, 4 @ 0xc000000d │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq pc, lr, #120, 6 @ 0xe0000001 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + strdeq lr, [r5, -r0] │ │ │ │ + ldmdbvs r9!, {r0, r1, r2, r3, r5, r6, r7, r8, r9, fp, sp, lr} │ │ │ │ + @ instruction: 0x406e689a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r8, pc, #236, 24 @ 0xec00 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, r9, #184, 18 @ 0x2e0000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r1, sl, #152, 16 @ 0x980000 │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq pc, lr, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #12, 20 @ 0xc000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, sl, #152, 16 @ 0x980000 │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq r0, pc, #104, 2 │ │ │ │ + addseq r1, sl, #20, 14 @ 0x500000 │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq pc, lr, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, sl, #20, 14 @ 0x500000 │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq r0, pc, #232, 30 @ 0x3a0 │ │ │ │ + addseq r1, sl, #164, 14 @ 0x2900000 │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq pc, lr, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #28, 20 @ 0x1c000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #244, 6 @ 0xd0000003 │ │ │ │ + rsbseq r8, r2, #60, 8 @ 0x3c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, sl, #164, 14 @ 0x2900000 │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq r1, pc, #8, 4 @ 0x80000000 │ │ │ │ + addseq r1, sl, #204, 14 @ 0x3300000 │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq pc, lr, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #44, 20 @ 0x2c000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, sl, #204, 14 @ 0x3300000 │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq r1, pc, #224, 6 @ 0x80000003 │ │ │ │ + svceq 0x00c11801 │ │ │ │ + addseq r2, sl, #48, 12 @ 0x3000000 │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq r0, pc, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #244, 14 @ 0x3d00000 │ │ │ │ + rsbseq r1, r2, #4, 18 @ 0x10000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #60, 20 @ 0x3c000 │ │ │ │ - svceq 0x00c11801 │ │ │ │ - addseq r2, sl, #48, 12 @ 0x3000000 │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq r1, pc, #136, 20 @ 0x88000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ addseq r3, sl, #252, 8 @ 0xfc000000 │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq r2, pc, #192, 2 @ 0x30 │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq r1, pc, #200, 6 @ 0x20000003 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r2, sl, #68 @ 0x44 │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq r1, pc, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #76, 20 @ 0x4c000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r2, sl, #68 @ 0x44 │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq r2, pc, #72, 14 @ 0x1200000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - cmpeq r5, r1, lsl #16 │ │ │ │ - addseq r9, pc, #220, 18 @ 0x370000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r8, pc, #236, 24 @ 0xec00 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r9, #136, 2 @ 0x22 │ │ │ │ + subseq r8, r9, #184, 18 @ 0x2e0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r1, sl, #132, 16 @ 0x840000 │ │ │ │ + biceq r4, r0, r8, lsl #6 │ │ │ │ + subeq r2, pc, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #92, 20 @ 0x5c000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r1, sl, #132, 16 @ 0x840000 │ │ │ │ - biceq r4, r0, r8, lsl #7 │ │ │ │ - subeq r3, pc, #200, 4 @ 0x8000000c │ │ │ │ + cmpeq r5, r1, lsl #16 │ │ │ │ + addseq r9, pc, #220, 18 @ 0x370000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r9, r9, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #76, 14 @ 0x1300000 │ │ │ │ + rsbseq r1, r2, #92, 16 @ 0x5c0000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #108, 20 @ 0x6c000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r8, pc, #156, 28 @ 0x9c0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r9, #184, 12 @ 0xb800000 │ │ │ │ + subseq r9, r9, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, pc, #32, 18 @ 0x80000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r9, #192, 18 @ 0x300000 │ │ │ │ + subseq r9, r9, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #124, 20 @ 0x7c000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addseq r8, pc, #168, 30 @ 0x2a0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, r9, #24, 30 @ 0x60 │ │ │ │ + subseq sl, r9, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r1, #188, 28 @ 0xbc0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r9, #40, 10 @ 0xa000000 │ │ │ │ + subseq sl, r9, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #60, 8 @ 0x3c000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, pc, #144, 4 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r9, #232, 12 @ 0xe800000 │ │ │ │ + subseq sl, r9, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, pc, #4, 6 @ 0x10000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r9, #64, 24 @ 0x4000 │ │ │ │ + subseq sl, r9, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #76, 8 @ 0x4c000000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #180, 14 @ 0x2d00000 │ │ │ │ + rsbseq r1, r2, #196, 16 @ 0xc40000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, pc, #44, 8 @ 0x2c000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, r9, #56, 28 @ 0x380 │ │ │ │ + subseq sl, r9, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #92, 8 @ 0x5c000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r9, pc, #180, 8 @ 0xb4000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r9, #0 │ │ │ │ + subseq fp, r9, #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, pc, #16, 16 @ 0x100000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r9, #64, 8 @ 0x40000000 │ │ │ │ + subseq fp, r9, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #108, 8 @ 0x6c000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq lr, r0, #36, 28 @ 0x240 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, r9, #32, 20 @ 0x20000 │ │ │ │ + subseq fp, r9, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r3, #68, 4 @ 0x40000004 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sp, r8, #192, 2 @ 0x30 │ │ │ │ + subeq ip, r8, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #124, 8 @ 0x7c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, pc, #200, 18 @ 0x320000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r9, #208, 12 @ 0xd000000 │ │ │ │ + subseq ip, r9, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r9, pc, #52, 10 @ 0xd000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, r9, #208, 24 @ 0xd000 │ │ │ │ + subseq sp, r9, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #140, 8 @ 0x8c000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq lr, r1, #148, 26 @ 0x2500 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r9, #184, 2 @ 0x2e │ │ │ │ + subseq sp, r9, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #60, 14 @ 0xf00000 │ │ │ │ + rsbseq r8, r2, #36, 14 @ 0x900000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -129664,27 +129664,27 @@ │ │ │ │ svcmi 0x00f15148 │ │ │ │ rsbmi pc, lr, r5, asr r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ addseq r9, pc, #0, 18 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r9, #56, 22 @ 0xe000 │ │ │ │ + subseq sp, r9, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #172, 8 @ 0xac000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r0, #208 @ 0xd0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sp, r9, #192, 28 @ 0xc00 │ │ │ │ + subseq lr, r9, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r5, r0, ror r3 │ │ │ │ stclcs 1, cr6, [r6], {131} @ 0x83 │ │ │ │ rsbmi r7, pc, lr, ror ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -129694,93 +129694,93 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #188, 8 @ 0xbc000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r6, r0, #240, 26 @ 0x3c00 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq lr, r9, #168, 18 @ 0x2a0000 │ │ │ │ + subseq lr, r9, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, pc, #108, 12 @ 0x6c00000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r9, #232, 2 @ 0x3a │ │ │ │ + subseq pc, r9, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #172, 24 @ 0xac00 │ │ │ │ + rsbseq r7, r2, #196, 24 @ 0xc400 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq lr, r0, #76, 22 @ 0x13000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq pc, r9, #248, 14 @ 0x3e00000 │ │ │ │ + subseq pc, r9, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r1, r4, #140, 2 @ 0x23 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sp, r8, #248, 12 @ 0xf800000 │ │ │ │ + subeq sp, r8, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #84, 22 @ 0x15000 │ │ │ │ + rsbseq r1, r2, #100, 24 @ 0x6400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, pc, #236, 16 @ 0xec0000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r0, sl, #104, 8 @ 0x68000000 │ │ │ │ + subseq r0, sl, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, r0, #104, 26 @ 0x1a00 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r0, sl, #72, 16 @ 0x480000 │ │ │ │ + subseq r0, sl, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r1, #96, 30 @ 0x180 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r0, sl, #8, 24 @ 0x800 │ │ │ │ + subseq r0, sl, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, r0, #192, 22 @ 0x30000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r0, sl, #216, 26 @ 0x3600 │ │ │ │ + subseq r0, sl, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r5, r8, r3, lr │ │ │ │ strbgt r3, [lr, #-1122]! @ 0xfffffb9e │ │ │ │ rsbsmi r0, r0, r9, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #172, 20 @ 0xac000 │ │ │ │ + rsbseq r1, r2, #188, 22 @ 0x2f000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r4, r1, #80, 6 @ 0x40000001 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, sl, #16, 16 @ 0x100000 │ │ │ │ + subseq r1, sl, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq fp, r0, #136, 18 @ 0x220000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r1, sl, #224, 22 @ 0x38000 │ │ │ │ + subseq r1, sl, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -129790,855 +129790,855 @@ │ │ │ │ @ instruction: 0xff8b652b │ │ │ │ rsbsmi r4, r0, r9, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r0, #112, 20 @ 0x70000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r2, sl, #160, 28 @ 0xa00 │ │ │ │ + subseq r3, sl, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #180, 4 @ 0x4000000b │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, r3, #20, 4 @ 0x40000001 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq sp, r8, #144, 26 @ 0x2400 │ │ │ │ + subeq lr, r8, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r9, r0, #236, 20 @ 0xec000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r4, sl, #96, 2 │ │ │ │ + subseq r4, sl, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #196, 4 @ 0x4000000c │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #20, 22 @ 0x5000 │ │ │ │ + rsbseq r1, r2, #36, 24 @ 0x2400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sl, r3, #232, 2 @ 0x3a │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r8, #40 @ 0x28 │ │ │ │ + subeq lr, r8, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #36, 4 @ 0x40000002 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r9, r0, #240, 12 @ 0xf000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r5, sl, #96, 6 @ 0x80000001 │ │ │ │ + subseq r5, sl, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r9, r0, #184, 8 @ 0xb8000000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r5, sl, #32, 16 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r3, sl, #80, 30 @ 0x140 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r5, r0, #128, 6 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #52, 4 @ 0x40000003 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r3, sl, #80, 30 @ 0x140 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r6, r0, #24, 2 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r9, sl, #180, 8 @ 0xb4000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r6, r0, #16, 8 @ 0x10000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r6, r0, #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r9, r0, #184, 8 @ 0xb8000000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r5, sl, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #44, 8 @ 0x2c000000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq sl, r3, #188, 2 @ 0x2f │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r8, #208, 2 @ 0x34 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, sl, #248, 12 @ 0xf800000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r7, r0, #72 @ 0x48 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r6, r0, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r9, sl, #100, 20 @ 0x64000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r7, r0, #48, 18 @ 0xc0000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #12, 26 @ 0x300 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, sl, #100, 20 @ 0x64000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r8, r0, #184, 20 @ 0xb8000 │ │ │ │ + addseq fp, sl, #152, 16 @ 0x980000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq fp, r0, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #108, 28 @ 0x6c0 │ │ │ │ + rsbseq r8, r2, #60, 28 @ 0x3c0 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #164, 4 @ 0x4000000a │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, sl, #152, 16 @ 0x980000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq ip, r0, #240, 28 @ 0xf00 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r3, sl, #240, 30 @ 0x3c0 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq sp, r0, #104, 8 @ 0x68000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq ip, r0, #104 @ 0x68 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq r4, sl, #188 @ 0xbc │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq ip, r0, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #76, 8 @ 0x4c000000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #108, 4 @ 0xc0000006 │ │ │ │ + rsbseq r1, r2, #100, 4 @ 0x40000006 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq r4, sl, #188 @ 0xbc │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq sp, r0, #200, 16 @ 0xc80000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq lr, sl, #84, 10 @ 0x15000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq ip, r0, #40, 24 @ 0x2800 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #124, 18 @ 0x1f0000 │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq lr, sl, #84, 10 @ 0x15000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq sp, r0, #184, 28 @ 0xb80 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, sl, #232, 4 @ 0x8000000e │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r1, r1, #120, 2 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq pc, r0, #160, 26 @ 0x2800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r9, sl, #220, 2 @ 0x37 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r0, r1, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #28, 22 @ 0x7000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r9, sl, #220, 2 @ 0x37 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r1, r1, #32, 20 @ 0x20000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq sl, r3, #188, 2 @ 0x2f │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq lr, r8, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r5, r0, #164, 30 @ 0x290 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, sl, #80, 18 @ 0x140000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r4, sl, #228, 12 @ 0xe400000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r0, r1, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #180, 30 @ 0x2d0 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #196, 2 @ 0x31 │ │ │ │ + rsbseq r1, r2, #188, 2 @ 0x2f │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, sl, #228, 12 @ 0xe400000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r2, r1, #120, 14 @ 0x1e00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq r4, sl, #156, 2 @ 0x27 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r1, r1, #56, 12 @ 0x3800000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r5, #124, 8 @ 0x7c000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, sl, #156, 2 @ 0x27 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r2, r1, #96, 28 @ 0x600 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r8, sl, #176, 28 @ 0xb00 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r3, r1, #152, 8 @ 0x98000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r1, r1, #232, 24 @ 0xe800 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r5, r0, #164, 30 @ 0x290 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r6, sl, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #12, 30 @ 0x30 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq sl, r3, #144, 2 @ 0x24 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r8, #120, 6 @ 0xe0000001 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, sl, #208, 12 @ 0xd000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r4, r1, #184, 12 @ 0xb800000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r2, r1, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq lr, sl, #240, 26 @ 0x3c00 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r3, r1, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r5, #44, 16 @ 0x2c0000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq lr, sl, #240, 26 @ 0x3c00 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r4, r1, #104, 24 @ 0x6800 │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq lr, sl, #128, 20 @ 0x80000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r8, r1, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #44, 4 @ 0xc0000002 │ │ │ │ + rsbseq r1, r2, #36, 4 @ 0x40000002 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #180, 8 @ 0xb4000000 │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq lr, sl, #128, 20 @ 0x80000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r8, r1, #152, 30 @ 0x260 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq fp, sl, #204, 10 @ 0x33000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r8, r1, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq fp, sl, #204, 10 @ 0x33000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r9, r1, #184, 12 @ 0xb800000 │ │ │ │ + adceq sl, r3, #144, 2 @ 0x24 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq lr, r8, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #116, 10 @ 0x1d000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, pc, #244, 14 @ 0x3d00000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r6, sl, #88, 30 @ 0x160 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sp, sl, #108, 2 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq fp, r1, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sp, sl, #108, 2 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq ip, r1, #232, 12 @ 0xe800000 │ │ │ │ + addseq fp, sl, #52, 8 @ 0x34000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq fp, r1, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #28, 6 @ 0x70000000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq fp, sl, #52, 8 @ 0x34000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq ip, r1, #40, 20 @ 0x28000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq r7, r0, #88, 8 @ 0x58000000 │ │ │ │ + addseq fp, pc, #244, 14 @ 0x3d00000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, sl, #16, 4 │ │ │ │ + subseq r6, sl, #0, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r9, sl, #224, 14 @ 0x3800000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq ip, r1, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r3, r5, #228, 22 @ 0x39000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r9, sl, #224, 14 @ 0x3800000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq sp, r1, #16, 6 @ 0x40000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq r7, r0, #88, 8 @ 0x58000000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r7, sl, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r6, r0, #232, 20 @ 0xe8000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, sl, #224, 8 @ 0xe0000000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addseq ip, sl, #216, 30 @ 0x360 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq pc, r1, #200, 30 @ 0x320 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #236, 10 @ 0x3b000000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #132, 14 @ 0x2100000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq ip, sl, #216, 30 @ 0x360 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r1, r2, #112 @ 0x70 │ │ │ │ + rsbseq r8, r2, #108, 14 @ 0x1b00000 │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq lr, sl, #112, 28 @ 0x700 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r0, r2, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #244, 18 @ 0x3d0000 │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq lr, sl, #112, 28 @ 0x700 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r1, r2, #80, 22 @ 0x14000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq ip, sl, #216, 28 @ 0xd80 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r0, r2, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq ip, sl, #216, 28 @ 0xd80 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r1, r2, #32, 28 @ 0x200 │ │ │ │ + addseq ip, sl, #156, 26 @ 0x2700 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r1, r2, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r5, #188, 14 @ 0x2f00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq ip, sl, #156, 26 @ 0x2700 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r2, r2, #192, 12 @ 0xc000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, sl, #84, 4 @ 0x40000005 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r2, r2, #72, 30 @ 0x120 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r1, r2, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + tsteq r4, r1, lsl #16 │ │ │ │ + addseq ip, sl, #252, 8 @ 0xfc000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r2, r2, #208, 8 @ 0xd0000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #244, 6 @ 0xd0000003 │ │ │ │ - tsteq r4, r1, lsl #16 │ │ │ │ - addseq ip, sl, #252, 8 @ 0xfc000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r3, r2, #72, 8 @ 0x48000000 │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r8, sl, #88, 22 @ 0x16000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r2, r2, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #252, 24 @ 0xfc00 │ │ │ │ + rsbseq r7, r2, #20, 26 @ 0x500 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #20, 8 @ 0x14000000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r8, sl, #88, 22 @ 0x16000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r3, r2, #240, 22 @ 0x3c000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r6, r0, #232, 20 @ 0xe8000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r7, sl, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq ip, pc, #144, 12 @ 0x9000000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, sl, #152, 14 @ 0x2600000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r4, sl, #188, 12 @ 0xbc00000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r3, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #52, 8 @ 0x34000000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #100, 20 @ 0x64000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, sl, #188, 12 @ 0xbc00000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r4, r2, #112, 14 @ 0x1c00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, r2, #68, 18 @ 0x110000 │ │ │ │ + sbceq r1, r2, r1, lsl #16 │ │ │ │ + addseq ip, sl, #24, 2 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r3, r2, #48, 30 @ 0xc0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #84, 8 @ 0x54000000 │ │ │ │ - sbceq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, sl, #24, 2 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r4, r2, #88, 26 @ 0x1600 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ addseq ip, sl, #48, 16 @ 0x300000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r6, r2, #64 @ 0x40 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r4, r2, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq fp, sl, #84, 28 @ 0x540 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r5, r2, #112, 14 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #116, 8 @ 0x74000000 │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq fp, sl, #84, 28 @ 0x540 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r6, r2, #152, 18 @ 0x260000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq r4, sl, #40, 6 @ 0xa0000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r6, r2, #144, 26 @ 0x2400 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r5, r2, #32, 22 @ 0x8000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r8, sl, #64, 16 @ 0x400000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r5, r2, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #148, 8 @ 0x94000000 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #196, 18 @ 0x310000 │ │ │ │ + rsbseq r4, r2, #164, 16 @ 0xa40000 │ │ │ │ svceq 0x00c01801 │ │ │ │ - addseq r8, sl, #64, 16 @ 0x400000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r6, r2, #192, 30 @ 0x300 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addseq ip, pc, #144, 12 @ 0x9000000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r7, sl, #176, 14 @ 0x2c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #180, 8 @ 0xb4000000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - adceq r5, r0, #252, 26 @ 0x3f00 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, sl, #0, 18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r4, sl, #168, 12 @ 0xa800000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r7, r2, #64, 18 @ 0x100000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r6, r2, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r4, sl, #164, 6 @ 0x90000002 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r6, r2, #80, 22 @ 0x14000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #212, 8 @ 0xd4000000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r4, sl, #164, 6 @ 0x90000002 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r7, r2, #216, 26 @ 0x3600 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r8, sl, #40, 10 @ 0xa000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r8, r2, #128 @ 0x80 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r6, r2, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + adceq r5, r0, #252, 26 @ 0x3f00 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r7, sl, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #244, 8 @ 0xf4000000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq sp, r3, #52, 30 @ 0xd0 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq lr, r8, #192, 10 @ 0x30000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r4, sl, #148, 12 @ 0x9400000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r7, r2, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #36, 20 @ 0x24000 │ │ │ │ + rsbseq r4, r2, #4, 18 @ 0x10000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #20, 10 @ 0x5000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, sl, #148, 12 @ 0x9400000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r8, r2, #120, 22 @ 0x1e000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, sl, #156, 22 @ 0x27000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r9, r2, #200 @ 0xc8 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r7, r2, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sl, sl, #192, 20 @ 0xc0000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r8, r2, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #52, 10 @ 0xd000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, sl, #192, 20 @ 0xc0000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r9, r2, #216, 14 @ 0x3600000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addseq r4, sl, #104, 12 @ 0x6800000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r8, r2, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r4, sl, #104, 12 @ 0x6800000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq r9, r2, #168, 26 @ 0x2a00 │ │ │ │ + addseq r4, sl, #136, 10 @ 0x22000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r8, r2, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #84, 10 @ 0x15000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r4, sl, #136, 10 @ 0x22000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq sl, r2, #192 @ 0xc0 │ │ │ │ + adceq sp, r3, #52, 30 @ 0xd0 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq lr, r8, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r9, pc, #216, 16 @ 0xd80000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r7, sl, #240, 24 @ 0xf000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r4, sl, #32, 8 @ 0x20000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r9, r2, #24, 10 @ 0x6000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #116, 10 @ 0x1d000000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r4, sl, #32, 8 @ 0x20000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq sl, r2, #200, 12 @ 0xc800000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r8, sl, #16, 4 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq sl, r2, #80, 18 @ 0x140000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq r9, r2, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r9, pc, #216, 16 @ 0xd80000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r7, sl, #176, 24 @ 0xb000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r8, r3, #148, 10 @ 0x25000000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r5, r2, #172, 14 @ 0x2b00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, pc, #180, 14 @ 0x2d00000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, sl, #144 @ 0x90 │ │ │ │ + addseq r4, sl, #116, 10 @ 0x1d000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq sl, r2, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #28, 12 @ 0x1c00000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, sl, #116, 10 @ 0x1d000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq fp, r2, #248, 8 @ 0xf8000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sl, sl, #52, 12 @ 0x3400000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq sl, r2, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #228, 4 @ 0x4000000e │ │ │ │ + rsbseq r3, r2, #172 @ 0xac │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #60, 12 @ 0x3c00000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, sl, #52, 12 @ 0x3400000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq fp, r2, #232, 22 @ 0x3a000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ addseq r9, sl, #132, 30 @ 0x210 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq ip, r2, #176, 8 @ 0xb0000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq fp, r2, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + svceq 0x00c01801 │ │ │ │ + addseq r7, sl, #132, 30 @ 0x210 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq fp, r2, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #92, 12 @ 0x5c00000 │ │ │ │ - svceq 0x00c01801 │ │ │ │ - addseq r7, sl, #132, 30 @ 0x210 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq ip, r2, #168, 22 @ 0x2a000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r5, r0, #52, 8 @ 0x34000000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq fp, pc, #180, 14 @ 0x2d00000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, sl, #32, 4 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + subseq r8, sl, #72 @ 0x48 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r4, sl, #96, 10 @ 0x18000000 │ │ │ │ + biceq r4, r0, r8, lsl #18 │ │ │ │ + subseq ip, r2, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #252, 10 @ 0x3f000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, sl, #96, 10 @ 0x18000000 │ │ │ │ - biceq r4, r0, r8, lsl #19 │ │ │ │ - subseq sp, r2, #88, 16 @ 0x580000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r5, r0, #52, 8 @ 0x34000000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq r8, sl, #8, 4 @ 0x80000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r3, r2, #68, 4 @ 0x40000004 │ │ │ │ + rsbseq r3, r2, #12 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #124, 12 @ 0x7c00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, r0, #172, 30 @ 0x2b0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, sl, #64, 12 @ 0x4000000 │ │ │ │ + subseq r8, sl, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq sl, r1, #216, 30 @ 0x360 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, sl, #168, 16 @ 0xa80000 │ │ │ │ + subseq r8, sl, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #156, 12 @ 0x9c00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #52, 14 @ 0xd00000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, sl, #0, 22 │ │ │ │ + subseq r8, sl, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #180, 12 @ 0xb400000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, sl, #0, 26 │ │ │ │ + subseq r8, sl, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #188, 12 @ 0xbc00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #52, 12 @ 0x3400000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r8, sl, #168, 30 @ 0x2a0 │ │ │ │ + subseq r8, sl, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #180, 10 @ 0x2d000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, sl, #112, 4 │ │ │ │ + subseq r9, sl, #200 @ 0xc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #220, 12 @ 0xdc00000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r3, r2, #164, 4 @ 0x4000000a │ │ │ │ + rsbseq r3, r2, #108 @ 0x6c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #52, 10 @ 0xd000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, sl, #216, 8 @ 0xd8000000 │ │ │ │ + subseq r9, sl, #240, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #252, 12 @ 0xfc00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #180, 8 @ 0xb4000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, sl, #184, 12 @ 0xb800000 │ │ │ │ + subseq r9, sl, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #52, 8 @ 0x34000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, sl, #192, 16 @ 0xc00000 │ │ │ │ + subseq r9, sl, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #236, 4 @ 0xc000000e │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #180, 6 @ 0xd0000002 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, sl, #176, 20 @ 0xb0000 │ │ │ │ + subseq r9, sl, #0, 18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #52, 6 @ 0xd0000000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, sl, #152, 24 @ 0x9800 │ │ │ │ + subseq r9, sl, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #28, 14 @ 0x700000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #180, 4 @ 0x4000000b │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq r9, sl, #168, 28 @ 0xa80 │ │ │ │ + subseq r9, sl, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #52, 4 @ 0x40000003 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, sl, #248 @ 0xf8 │ │ │ │ + subseq sl, sl, #96 @ 0x60 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #60, 14 @ 0xf00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #180, 2 @ 0x2d │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, sl, #224, 4 │ │ │ │ + subseq sl, sl, #160, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -130648,507 +130648,507 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #92, 14 @ 0x1700000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #52, 2 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, sl, #168, 8 @ 0xa8000000 │ │ │ │ + subseq sl, sl, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #180 @ 0xb4 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, sl, #144, 12 @ 0x9000000 │ │ │ │ + subseq sl, sl, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #124, 14 @ 0x1f00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq fp, pc, #52 @ 0x34 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, sl, #96, 16 @ 0x600000 │ │ │ │ + subseq sl, sl, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #180, 30 @ 0x2d0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, sl, #24, 20 @ 0x18000 │ │ │ │ + subseq sl, sl, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #156, 14 @ 0x2700000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #52, 30 @ 0xd0 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, sl, #56, 24 @ 0x3800 │ │ │ │ + subseq sl, sl, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #180, 28 @ 0xb40 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq sl, sl, #32, 28 @ 0x200 │ │ │ │ + subseq fp, sl, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #188, 14 @ 0x2f00000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r7, r2, #76, 26 @ 0x1300 │ │ │ │ + rsbseq r7, r2, #100, 26 @ 0x1900 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #52, 28 @ 0x340 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, sl, #40, 2 │ │ │ │ + subseq fp, sl, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #220, 14 @ 0x3700000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #180, 26 @ 0x2d00 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, sl, #32, 6 @ 0x80000000 │ │ │ │ + subseq fp, sl, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #52, 26 @ 0xd00 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, sl, #56, 12 @ 0x3800000 │ │ │ │ + subseq fp, sl, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #252, 14 @ 0x3f00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #180, 24 @ 0xb400 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, sl, #216, 16 @ 0xd80000 │ │ │ │ + subseq fp, sl, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #52, 24 @ 0x3400 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, sl, #160, 20 @ 0xa0000 │ │ │ │ + subseq fp, sl, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #28, 16 @ 0x1c0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #180, 22 @ 0x2d000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, sl, #192, 24 @ 0xc000 │ │ │ │ + subseq fp, sl, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, pc, #52, 22 @ 0xd000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq fp, sl, #160, 28 @ 0xa00 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + tsteq r4, r1, lsl #16 │ │ │ │ + adceq sp, r3, #164, 2 @ 0x29 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq pc, r8, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #60, 16 @ 0x3c0000 │ │ │ │ - tsteq r4, r1, lsl #16 │ │ │ │ - adceq sp, r3, #164, 2 @ 0x29 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq pc, r8, #120 @ 0x78 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sl, pc, #52, 22 @ 0xd000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq ip, sl, #88 @ 0x58 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ addseq sl, pc, #180, 20 @ 0xb4000 │ │ │ │ biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, sl, #136 @ 0x88 │ │ │ │ + subseq ip, sl, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #20, 24 @ 0x1400 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, pc, #52, 20 @ 0x34000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, sl, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + adceq fp, r3, #240, 14 @ 0x3c00000 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq pc, r8, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #204, 26 @ 0x3300 │ │ │ │ + rsbseq r6, r2, #228, 26 @ 0x3900 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #52, 24 @ 0x3400 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq fp, r3, #240, 14 @ 0x3c00000 │ │ │ │ + addeq r1, r1, r1, lsl #16 │ │ │ │ + adceq ip, r3, #92, 4 @ 0xc0000005 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq pc, r8, #128, 16 @ 0x800000 │ │ │ │ + subeq r0, r9, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r1, r1, lsl #16 │ │ │ │ - adceq ip, r3, #92, 4 @ 0xc0000005 │ │ │ │ + andeq r1, r0, r1, lsl #16 │ │ │ │ + adceq r2, r3, #16 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq pc, r8, #112, 30 @ 0x1c0 │ │ │ │ + subeq r0, r9, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #84, 24 @ 0x5400 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ - adceq r2, r3, #16 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r0, r9, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r1, r0, r1, lsl #16 │ │ │ │ adceq r2, r3, #136, 2 @ 0x22 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r0, r9, #112, 28 @ 0x700 │ │ │ │ + subeq r0, r9, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sl, pc, #52, 20 @ 0x34000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq ip, sl, #40, 8 @ 0x28000000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #116, 24 @ 0x7400 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, pc, #180, 18 @ 0x2d0000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, sl, #88, 10 @ 0x16000000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ addseq r3, fp, #56, 18 @ 0xe0000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r5, r4, #96, 26 @ 0x1800 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r4, r4, #136, 22 @ 0x22000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq pc, sl, #120, 18 @ 0x1e0000 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r4, r4, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #148, 24 @ 0x9400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, sl, #120, 18 @ 0x1e0000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r6, r4, #48, 4 │ │ │ │ + addseq pc, sl, #64, 20 @ 0x40000 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r5, r4, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, sl, #64, 20 @ 0x40000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r6, r4, #224, 10 @ 0x38000000 │ │ │ │ + addseq pc, sl, #12, 22 @ 0x3000 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r5, r4, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #180, 24 @ 0xb400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, sl, #12, 22 @ 0x3000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r6, r4, #24, 16 @ 0x180000 │ │ │ │ + addseq pc, sl, #216, 22 @ 0x36000 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r5, r4, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, sl, #216, 22 @ 0x36000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r6, r4, #112, 20 @ 0x70000 │ │ │ │ + addseq pc, sl, #164, 24 @ 0xa400 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r5, r4, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #212, 24 @ 0xd400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, sl, #164, 24 @ 0xa400 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r6, r4, #0, 26 │ │ │ │ + addseq pc, sl, #112, 26 @ 0x1c00 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r5, r4, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, sl, #112, 26 @ 0x1c00 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r6, r4, #56, 30 @ 0xe0 │ │ │ │ + addseq pc, sl, #60, 28 @ 0x3c0 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r6, r4, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #244, 24 @ 0xf400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, sl, #60, 28 @ 0x3c0 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r7, r4, #240, 2 @ 0x3c │ │ │ │ + addseq r3, fp, #112, 28 @ 0x700 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r6, r4, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r3, fp, #112, 28 @ 0x700 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r7, r4, #72, 12 @ 0x4800000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r2, fp, #24, 14 @ 0x600000 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r7, r4, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #20, 26 @ 0x500 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r2, fp, #24, 14 @ 0x600000 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r7, r4, #40, 22 @ 0xa000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sl, pc, #180, 18 @ 0x2d0000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq ip, sl, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq pc, sl, #8, 30 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r3, r5, #232, 20 @ 0xe8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addseq sl, pc, #52, 18 @ 0xd0000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq ip, sl, #16, 18 @ 0x40000 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #52, 26 @ 0xd00 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, fp, #100 @ 0x64 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r4, r5, #88, 2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + sbceq r1, r3, r1, lsl #16 │ │ │ │ + addseq r5, r8, #112, 12 @ 0x7000000 │ │ │ │ + biceq r5, r0, r8, asr #5 │ │ │ │ + subseq r6, r7, #88, 30 @ 0x160 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r0, fp, #104 @ 0x68 │ │ │ │ - biceq r4, r0, r8, asr #31 │ │ │ │ - subseq r9, r5, #24, 14 @ 0x600000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r4, r8, #168, 8 @ 0xa8000000 │ │ │ │ + biceq r5, r0, r8, asr #5 │ │ │ │ + subseq r9, r7, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #84, 26 @ 0x1500 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #244, 26 @ 0x3d00 │ │ │ │ + rsbseq r8, r2, #196, 26 @ 0x3100 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, pc, #52, 18 @ 0xd0000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, sl, #208, 14 @ 0x3400000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addseq pc, sl, #8, 30 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r2, r5, #96, 14 @ 0x1800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #116, 26 @ 0x1d00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq sl, pc, #180, 16 @ 0xb40000 │ │ │ │ - biceq r2, r0, r8, lsr #14 │ │ │ │ - subseq ip, sl, #216, 20 @ 0xd8000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ + addseq r0, fp, #100 @ 0x64 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r2, r5, #208, 28 @ 0xd00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r0, fp, #104 @ 0x68 │ │ │ │ + biceq r4, r0, r8, asr #30 │ │ │ │ + subseq r7, r5, #168, 30 @ 0x2a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tstpeq r5, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ - blhi 157548c <__bss_end__@@Base+0x7186d0> │ │ │ │ - andmi fp, r5, sl, lsl #30 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - subsmi r2, sl, #200, 30 @ 0x320 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #148, 26 @ 0x2500 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - @ instruction: 0x0105f798 │ │ │ │ - strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ - strdmi r2, [r9], -fp │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq sl, pc, #180, 16 @ 0xb40000 │ │ │ │ + biceq r2, r0, r8, lsr #14 │ │ │ │ + subseq ip, sl, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - subsmi r2, sl, #212, 30 @ 0x350 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r6, r2, #140, 26 @ 0x2300 │ │ │ │ + rsbseq r6, r2, #164, 26 @ 0x2900 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #180, 26 @ 0x2d00 │ │ │ │ - sbceq r1, r3, r1, lsl #16 │ │ │ │ - addseq r5, r8, #112, 12 @ 0x7000000 │ │ │ │ - biceq r5, r0, r8, ror #6 │ │ │ │ - subseq r7, r7, #48, 20 @ 0x30000 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r4, r8, #168, 8 @ 0xa8000000 │ │ │ │ - biceq r5, r0, r8, ror #6 │ │ │ │ - subseq r9, r7, #232, 4 @ 0x8000000e │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tstpeq r5, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ + blhi 1575504 <__bss_end__@@Base+0x718748> │ │ │ │ + andmi fp, r5, sl, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r1, r5, fp, lsl #24 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + @ instruction: 0x0105f798 │ │ │ │ + strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ + strdmi r2, [r9], -fp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + submi r1, r2, #248, 26 @ 0x3e00 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0105f7b0 │ │ │ │ blls ff65ca48 <_edata@@Base+0xf985ca48> │ │ │ │ svccc 0x00f9e377 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, ip, asr #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andseq r1, ip, fp, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r5, r0, r7, pc @ │ │ │ │ stc2l 6, cr11, [pc], #-100 @ 105f75c <__bss_end__@@Base+0x2029a0> │ │ │ │ svccc 0x00e2788c │ │ │ │ - subseq r9, r7, #88, 16 @ 0x580000 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ submi r1, r2, #40, 28 @ 0x280 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #244, 26 @ 0x3d00 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r6, r3, #28, 30 @ 0x70 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r1, r9, #88, 26 @ 0x1600 │ │ │ │ + subeq r1, r9, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq fp, r3, #52, 4 @ 0x40000003 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r3, r9, #88, 6 @ 0x60000001 │ │ │ │ + subeq r3, r9, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #20, 28 @ 0x140 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r2, r3, #148, 4 @ 0x40000009 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r3, r9, #128, 14 @ 0x2000000 │ │ │ │ + subeq r3, r9, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, r3, #140, 28 @ 0x8c0 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r3, r9, #232, 26 @ 0x3a00 │ │ │ │ + subeq r3, r9, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #252, 4 @ 0xc000000f │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #68, 4 @ 0x40000004 │ │ │ │ + rsbseq r8, r2, #164, 4 @ 0x4000000a │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r4, r3, #28 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r9, #40, 2 │ │ │ │ + subeq r3, r9, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #28, 6 @ 0x70000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, r3, #140, 20 @ 0x8c000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r9, #80, 10 @ 0x14000000 │ │ │ │ + subeq r4, r9, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sl, r3, #148, 16 @ 0x940000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r9, #32, 20 @ 0x20000 │ │ │ │ + subeq r4, r9, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r1, #60, 6 @ 0xf0000000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adceq r4, r4, #56, 22 @ 0xe000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r4, r9, #240, 26 @ 0x3c00 │ │ │ │ + subeq r4, r9, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r4, #68, 12 @ 0x4400000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r9, #72 @ 0x48 │ │ │ │ + subeq r4, r9, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -131448,27 +131448,27 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #180, 18 @ 0x2d0000 │ │ │ │ + rsbseq r5, r2, #204, 18 @ 0x330000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #84, 20 @ 0x54000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #228, 18 @ 0x390000 │ │ │ │ + rsbseq r5, r2, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tstpeq r5, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ bl 1770aec <__bss_end__@@Base+0x913d30> │ │ │ │ svccc 0x001a36e2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r6, r9, #172, 18 @ 0x2b0000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @@ -131484,141 +131484,141 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r6, r9, #212, 18 @ 0x350000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #76, 20 @ 0x4c000 │ │ │ │ + rsbseq r5, r2, #100, 20 @ 0x64000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #148, 20 @ 0x94000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #124, 20 @ 0x7c000 │ │ │ │ + rsbseq r5, r2, #148, 20 @ 0x94000 │ │ │ │ svceq 0x00c41801 │ │ │ │ adceq r5, r4, #136 @ 0x88 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r9, #88, 8 @ 0x58000000 │ │ │ │ + subeq r5, r9, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #180, 20 @ 0xb4000 │ │ │ │ svceq 0x00c41801 │ │ │ │ adceq r3, r3, #72, 26 @ 0x1200 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r9, #0, 18 │ │ │ │ + subeq r5, r9, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #148, 18 @ 0x250000 │ │ │ │ + rsbseq r5, r2, #172, 18 @ 0x2b0000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #212, 20 @ 0xd4000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #44, 20 @ 0x2c000 │ │ │ │ + rsbseq r5, r2, #68, 20 @ 0x44000 │ │ │ │ svceq 0x00c21801 │ │ │ │ adceq r9, r3, #32, 18 @ 0x80000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r5, r9, #120, 30 @ 0x1e0 │ │ │ │ + subeq r5, r9, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #244, 20 @ 0xf4000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r4, #40, 14 @ 0xa00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r9, #240, 12 @ 0xf000000 │ │ │ │ + subeq r6, r9, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #116, 28 @ 0x740 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r6, r9, #240, 24 @ 0xf000 │ │ │ │ + subeq r6, r9, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #20, 22 @ 0x5000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r5, r4, #156, 10 @ 0x27000000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r7, r9, #168 @ 0xa8 │ │ │ │ + subeq r6, r9, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ qaddeq r0, r0, r6 │ │ │ │ bicsne pc, fp, #805306374 @ 0x30000006 │ │ │ │ ldrhmi r8, [r0], #-239 @ 0xffffff11 @ │ │ │ │ - subseq r7, ip, #176, 14 @ 0x2c00000 │ │ │ │ + subseq r9, ip, #224, 6 @ 0x80000003 │ │ │ │ submi r3, r2, #92, 18 @ 0x170000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ qaddeq r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r0, r0 │ │ │ │ - subseq r7, ip, #208, 14 @ 0x3400000 │ │ │ │ + subseq r9, ip, #240, 6 @ 0xc0000003 │ │ │ │ submi r3, r2, #100, 18 @ 0x190000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #20, 22 @ 0x5000 │ │ │ │ + rsbseq r5, r2, #44, 22 @ 0xb000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r0, [r6, -r8] │ │ │ │ strpl fp, [r2], -r9, lsr #2 │ │ │ │ rsbsmi sp, r0, r8, lsr #9 │ │ │ │ - subseq r7, ip, #32, 22 @ 0x8000 │ │ │ │ + subseq r9, ip, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ swpeq r0, r8, [r6] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcvc 0x00efffff │ │ │ │ - subseq r7, ip, #128, 28 @ 0x800 │ │ │ │ - andseq r0, r6, fp │ │ │ │ + subseq r9, ip, #48, 14 @ 0xc00000 │ │ │ │ + andeq r0, r7, fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -131681,374 +131681,374 @@ │ │ │ │ rsbsmi lr, r1, sl, asr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r3, r2, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010601b8 │ │ │ │ @ instruction: 0xe64b46d5 │ │ │ │ rsbsmi r3, r2, lr, lsr #10 │ │ │ │ - subseq fp, ip, #64, 16 @ 0x400000 │ │ │ │ - eoreq r3, sl, fp, lsl #16 │ │ │ │ + subseq ip, ip, #104, 2 │ │ │ │ + submi r3, r2, #40, 20 @ 0x28000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r5, r3, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r0, [r6, -r0] │ │ │ │ @ instruction: 0xffc72962 │ │ │ │ rsbsmi r7, r2, r3, asr #24 │ │ │ │ - subseq fp, ip, #80, 16 @ 0x500000 │ │ │ │ - submi r3, r2, #80, 20 @ 0x50000 │ │ │ │ + subseq ip, ip, #120, 2 │ │ │ │ + andeq pc, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq r0, LR_usr │ │ │ │ cmneq r2, r7, asr r0 │ │ │ │ rsbsmi ip, r2, r9, lsl #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r3, r4, fp, lsl #16 │ │ │ │ + submi r3, r2, #88, 20 @ 0x58000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r8, lsl r2 │ │ │ │ + tsteq r6, r8, lsl #12 │ │ │ │ @ instruction: 0x5d851956 │ │ │ │ ldrshmi r0, [r3], #-173 @ 0xffffff53 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r0, ror #4 │ │ │ │ - ldmdbhi r2!, {r0, r1, r3, r4, r8, r9, sl, fp, pc}^ │ │ │ │ - rsbsmi r5, r3, r0, lsr #5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - submi r3, r2, #108, 20 @ 0x6c000 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, r8, #216, 28 @ 0xd80 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r1, r9, #104, 26 @ 0x1a00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #12, 18 @ 0x30000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #164, 22 @ 0x29000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatbeq r6, r8, r2, r0 │ │ │ │ - ldc2l 9, cr4, [r1, #142] @ 0x8e @ │ │ │ │ - rsbsmi r9, r3, r1, ror sl │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, pc, fp │ │ │ │ + rsbseq r5, r2, #188, 22 @ 0x2f000 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + addseq r8, r8, #244 @ 0xf4 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r2, r9, #56 @ 0x38 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #156, 20 @ 0x9c000 │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - adceq r1, r4, #212 @ 0xd4 │ │ │ │ - biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r8, r9, #0, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r6, r8, #136, 24 @ 0x8800 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r2, r9, #176, 12 @ 0xb000000 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r8, asr r7 │ │ │ │ - @ instruction: 0x363e0df7 │ │ │ │ - rsbsmi lr, r3, r1, ror r2 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, r8, #8, 28 @ 0x80 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r2, r9, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbmi r7, r9, #200, 18 @ 0x320000 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #116, 30 @ 0x1d0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - adceq pc, r2, #236, 30 @ 0x3b0 │ │ │ │ - biceq r2, r0, r8, ror #27 │ │ │ │ - subseq ip, ip, #144, 10 @ 0x24000000 │ │ │ │ + addseq r6, r8, #12, 24 @ 0xc00 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r2, r9, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r8, asr r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andseq r0, r0, r0 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, r8, #56, 26 @ 0xe00 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r3, r9, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r5, #156, 8 @ 0x9c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #216, 28 @ 0xd80 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r2, r9, #8, 24 @ 0x800 │ │ │ │ + addseq r7, r8, #104, 24 @ 0x6800 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r3, r9, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq r1, r1, r1, lsl #16 │ │ │ │ - addseq r8, r8, #244 @ 0xf4 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r2, r9, #248, 26 @ 0x3e00 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r7, r8, #152, 22 @ 0x26000 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r3, r9, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #44, 30 @ 0xb0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r8, #136, 24 @ 0x8800 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r3, r9, #48 @ 0x30 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ + addseq r7, r8, #96, 20 @ 0x60000 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r3, r9, #48, 28 @ 0x300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #8, 28 @ 0x80 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r3, r9, #208, 8 @ 0xd0000000 │ │ │ │ + addseq r8, r8, #44 @ 0x2c │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r4, r9, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r5, #76, 16 @ 0x4c0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r8, #12, 24 @ 0xc00 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r3, r9, #136, 14 @ 0x2200000 │ │ │ │ + addseq r7, r8, #112, 18 @ 0x1c0000 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r4, r9, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #56, 26 @ 0xe00 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r3, r9, #176, 20 @ 0xb0000 │ │ │ │ + addseq r6, r8, #136, 22 @ 0x22000 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq r5, r9, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #212, 8 @ 0xd4000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #104, 24 @ 0x6800 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r3, r9, #104, 26 @ 0x1a00 │ │ │ │ + addseq r7, r8, #140, 16 @ 0x8c0000 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq sl, r9, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #152, 22 @ 0x26000 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r4, r9, #0, 6 │ │ │ │ + addseq r7, r8, #168, 14 @ 0x2a00000 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq sl, r9, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #148, 10 @ 0x25000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #96, 20 @ 0x60000 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r4, r9, #0, 16 │ │ │ │ + addseq r7, r8, #216, 10 @ 0x36000000 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq fp, r9, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #52, 24 @ 0x3400 │ │ │ │ + rsbseq r5, r2, #76, 24 @ 0x4c00 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #60, 6 @ 0xf0000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r8, #44 @ 0x2c │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r4, r9, #136, 30 @ 0x220 │ │ │ │ + addseq r7, r8, #8, 10 @ 0x2000000 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq fp, r9, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #112, 18 @ 0x1c0000 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r5, r9, #184, 6 @ 0xe0000002 │ │ │ │ + addseq r7, r8, #56, 8 @ 0x38000000 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq fp, r9, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r3, r5, #4, 24 @ 0x400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r8, #136, 22 @ 0x22000 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq r5, r9, #136, 18 @ 0x220000 │ │ │ │ + addseq r7, r8, #104, 6 @ 0xa0000001 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq fp, r9, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #140, 16 @ 0x8c0000 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq fp, r9, #8, 10 @ 0x2000000 │ │ │ │ + addseq r7, r8, #152, 4 @ 0x80000009 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq fp, r9, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #12, 12 @ 0xc00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #168, 14 @ 0x2a00000 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq fp, r9, #80, 16 @ 0x500000 │ │ │ │ + addseq r7, r8, #200, 2 @ 0x32 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq ip, r9, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #216, 10 @ 0x36000000 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq fp, r9, #208, 24 @ 0xd000 │ │ │ │ + addseq r7, r8, #248 @ 0xf8 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq ip, r9, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #20, 20 @ 0x14000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #8, 10 @ 0x2000000 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq ip, r9, #72 @ 0x48 │ │ │ │ + addseq r7, r8, #40 @ 0x28 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq ip, r9, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #56, 8 @ 0x38000000 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq ip, r9, #200, 6 @ 0x20000003 │ │ │ │ + addseq r6, r8, #88, 30 @ 0x160 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq ip, r9, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r5, #220, 14 @ 0x3700000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #104, 6 @ 0xa0000001 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq ip, r9, #232, 12 @ 0xe800000 │ │ │ │ + addseq r6, r8, #168, 28 @ 0xa80 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq sp, r9, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #152, 4 @ 0x80000009 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq ip, r9, #216, 18 @ 0x360000 │ │ │ │ + addseq r6, r8, #228, 26 @ 0x3900 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq sp, r9, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r5, #252, 22 @ 0x3f000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #200, 2 @ 0x32 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq ip, r9, #104, 26 @ 0x1a00 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #248 @ 0xf8 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq sp, r9, #8, 4 @ 0x80000000 │ │ │ │ + addseq r6, r8, #4, 26 @ 0x100 │ │ │ │ + biceq r5, r0, r8, asr #17 │ │ │ │ + subseq sp, r9, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r6, r8, lsr r6 │ │ │ │ + ldmdbhi r2!, {r0, r1, r3, r4, r8, r9, sl, fp, pc}^ │ │ │ │ + rsbsmi r5, r3, r0, lsr #5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #132, 8 @ 0x84000000 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r7, r8, #40 @ 0x28 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq sp, r9, #16, 10 @ 0x4000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r8, #88, 30 @ 0x160 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq sp, r9, #48, 16 @ 0x300000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + @ instruction: 0x01060698 │ │ │ │ + ldc2l 9, cr4, [r1, #142] @ 0x8e @ │ │ │ │ + rsbsmi r9, r3, r1, ror sl │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + submi r3, r2, #116, 24 @ 0x7400 │ │ │ │ + subeq r1, r1, r1, lsl #16 │ │ │ │ + adceq r1, r4, #212 @ 0xd4 │ │ │ │ + biceq r2, r0, r8, asr #8 │ │ │ │ + subeq r8, r9, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #164, 22 @ 0x29000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #196, 24 @ 0xc400 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r8, #168, 28 @ 0xa80 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq sp, r9, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r5, r2, #220, 24 @ 0xdc00 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r6, r8, asr r7 │ │ │ │ + @ instruction: 0x363e0df7 │ │ │ │ + rsbsmi lr, r3, r1, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbmi r7, r9, #200, 18 @ 0x320000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #140, 8 @ 0x8c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r8, #228, 26 @ 0x3900 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq lr, r9, #192, 2 @ 0x30 │ │ │ │ + adceq pc, r2, #236, 30 @ 0x3b0 │ │ │ │ + biceq r2, r0, r8, ror #27 │ │ │ │ + subseq sp, ip, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r6, r8, #4, 26 @ 0x100 │ │ │ │ - biceq r5, r0, r8, ror #18 │ │ │ │ - subseq lr, r9, #32, 10 @ 0x8000000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r6, r8, asr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andseq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #156, 18 @ 0x270000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq pc, r2, #32, 28 @ 0x200 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq sp, ip, #24, 6 @ 0x60000000 │ │ │ │ + subseq sp, ip, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq pc, r2, #212, 4 @ 0x4000000d │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq sp, ip, #32, 12 @ 0x2000000 │ │ │ │ + subseq sp, ip, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -132070,39 +132070,39 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #212, 30 @ 0x350 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq pc, r2, #180, 10 @ 0x2d000000 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq pc, ip, #248, 24 @ 0xf800 │ │ │ │ + subseq pc, ip, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq pc, r2, #84, 8 @ 0x54000000 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq r0, sp, #16, 2 │ │ │ │ + subseq r0, sp, #128, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r5, #76, 8 @ 0x4c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq pc, r2, #208, 6 @ 0x40000003 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq r0, sp, #80, 10 @ 0x14000000 │ │ │ │ + subseq r0, sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq pc, r2, #80, 4 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq r0, sp, #248, 12 @ 0xf800000 │ │ │ │ + subseq r0, sp, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -132112,15 +132112,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcvc 0x00efffff │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq pc, r2, #96, 2 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq r0, sp, #216, 22 @ 0x36000 │ │ │ │ + subseq r0, sp, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -132132,25 +132132,25 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #84, 26 @ 0x1500 │ │ │ │ + rsbseq r5, r2, #108, 26 @ 0x1b00 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #132, 8 @ 0x84000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq pc, r2, #84 @ 0x54 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq r1, sp, #48, 14 @ 0xc00000 │ │ │ │ + subseq r1, sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01060998 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldccc 0, cr0, [r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -132160,39 +132160,39 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #68, 10 @ 0x11000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq lr, r2, #180, 28 @ 0xb40 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq r2, sp, #136, 6 @ 0x20000002 │ │ │ │ + subseq r2, sp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq sp, r2, #240, 20 @ 0xf0000 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq r2, sp, #120, 14 @ 0x1e00000 │ │ │ │ + subseq r2, sp, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #12, 6 @ 0x30000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq sp, r2, #212, 24 @ 0xd400 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq r2, sp, #168, 20 @ 0xa8000 │ │ │ │ + subseq r2, sp, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq sp, r2, #192, 24 @ 0xc000 │ │ │ │ biceq r2, r0, r8, ror #27 │ │ │ │ - subseq r2, sp, #232, 22 @ 0x3a000 │ │ │ │ + subseq r2, sp, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -132202,27 +132202,27 @@ │ │ │ │ @ instruction: 0x509f79fe │ │ │ │ svccc 0x00d34413 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r4, #28 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r8, r9, #80, 30 @ 0x140 │ │ │ │ + subeq r8, r9, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #220, 10 @ 0x37000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r0, r4, #212, 28 @ 0xd40 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq r9, r9, #56, 28 @ 0x380 │ │ │ │ + subeq r9, r9, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, sl, r0 │ │ │ │ @ instruction: 0xf03d410c │ │ │ │ ldrshmi r7, [r4], #-38 @ 0xffffffda @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -132232,15 +132232,15 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #228, 18 @ 0x390000 │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ adceq r3, r3, #16, 24 @ 0x1000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq fp, r9, #152, 2 @ 0x26 │ │ │ │ + subeq fp, r9, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, r3, #248, 14 @ 0x3e00000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ subeq ip, r9, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -132250,15 +132250,15 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r5, #172, 14 @ 0x2b00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, r3, #104, 20 @ 0x68000 │ │ │ │ biceq r2, r0, r8, asr #8 │ │ │ │ - subeq ip, r9, #168, 14 @ 0x2a00000 │ │ │ │ + subeq ip, r9, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r0, [r6, -r0] │ │ │ │ strbvc r1, [r9, -r6, rrx] │ │ │ │ rsbsmi fp, r4, ip, ror fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -132270,325 +132270,325 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #28, 8 @ 0x1c000000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #228, 26 @ 0x3900 │ │ │ │ + rsbseq r5, r2, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ stcgt 15, cr10, [r7, #-400]! @ 0xfffffe70 │ │ │ │ rsbsmi r0, r5, sp, lsr #8 │ │ │ │ - subeq ip, r9, #240, 28 @ 0xf00 │ │ │ │ + subeq sp, r9, #16, 2 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ blvc 1b4a470 <__bss_end__@@Base+0xced6b4> │ │ │ │ rsbsmi r4, r5, sl, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r8, ip, #124, 2 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r8, asr #22 │ │ │ │ + tsteq r6, r8, ror #16 │ │ │ │ stceq 4, cr12, [r3, #-944]! @ 0xfffffc50 │ │ │ │ rsbsmi r9, r5, r2, lsl r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbmi fp, r9, #160, 24 @ 0xa000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #220, 20 @ 0xdc000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r0, ror #22 │ │ │ │ - cmpne r7, ip, lsl sl │ │ │ │ - rsbsmi sp, r5, r4, asr #30 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq r8, r8, #40, 18 @ 0xa0000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq pc, sl, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r3, r7, fp, lsl #24 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - @ instruction: 0x01060b90 │ │ │ │ - stmdane r3!, {r0, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp} │ │ │ │ - rsbsmi r2, r6, r0, lsr #17 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, lr, fp │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq lr, r8, #108, 4 @ 0xc0000006 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq pc, fp, #152, 24 @ 0x9800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #164, 30 @ 0x290 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - smlatbeq r6, r8, fp, r0 │ │ │ │ - strlt r9, [r7], #1122 @ 0x462 │ │ │ │ - rsbsmi r7, r6, r5, lsr #4 │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq lr, r8, #136, 2 @ 0x22 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r0, ip, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andseq r0, r8, fp │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - ldrdeq r0, [r6, -r8] │ │ │ │ - ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ - svccc 0x00b55555 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andeq pc, r0, r0, lsl #28 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq lr, r8, #112 @ 0x70 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r0, ip, #152, 28 @ 0x980 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r6, r5, #108, 8 @ 0x6c000000 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - strdeq r0, [r6, -r0] │ │ │ │ - @ instruction: 0x16c16c17 │ │ │ │ - svclt 0x0066c16c │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, r8, #140, 30 @ 0x230 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, ip, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r3, r6, fp, lsl #24 │ │ │ │ - andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r0, lsl r9 │ │ │ │ - bne 10c8c68 <__bss_end__@@Base+0x26beac> │ │ │ │ - svccc 0x004a01a0 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r0, r6, ip, asr #22 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq r1, r2, r1, lsl #16 │ │ │ │ + addseq sp, r8, #188, 28 @ 0xbc0 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, ip, #48, 10 @ 0xc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #252, 28 @ 0xfc0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq r8, r8, #40, 18 @ 0xa0000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r0, fp, #64, 6 │ │ │ │ + addseq sp, r8, #216, 26 @ 0x3600 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, ip, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r8, #108, 4 @ 0xc0000006 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r1, ip, #80, 4 │ │ │ │ + addseq sp, r8, #140, 24 @ 0x8c00 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, ip, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r5, #28, 16 @ 0x1c0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r8, #136, 2 @ 0x22 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r1, ip, #152, 10 @ 0x26000000 │ │ │ │ + addseq sp, r8, #64, 22 @ 0x10000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, ip, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r8, #112 @ 0x70 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r1, ip, #200, 18 @ 0x320000 │ │ │ │ + addseq sp, r8, #112, 20 @ 0x70000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, ip, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq fp, r5, #164, 8 @ 0xa4000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #140, 30 @ 0x230 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r1, ip, #248, 24 @ 0xf800 │ │ │ │ + addseq sp, r8, #140, 18 @ 0x230000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, ip, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #116, 28 @ 0x740 │ │ │ │ + rsbseq r5, r2, #140, 28 @ 0x8c0 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq ip, r5, #100, 10 @ 0x19000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #188, 28 @ 0xbc0 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r1, ip, #144, 30 @ 0x240 │ │ │ │ + addseq sp, r8, #188, 16 @ 0xbc0000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, ip, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #216, 26 @ 0x3600 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, ip, #32, 4 │ │ │ │ + addseq sp, r8, #236, 14 @ 0x3b00000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, ip, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq sp, r5, #108, 8 @ 0x6c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #140, 24 @ 0x8c00 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, ip, #32, 12 @ 0x2000000 │ │ │ │ + addseq sp, r8, #28, 14 @ 0x700000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, ip, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #64, 22 @ 0x10000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, ip, #96, 18 @ 0x180000 │ │ │ │ + addseq sp, r8, #76, 12 @ 0x4c00000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r3, ip, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #112, 20 @ 0x70000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, ip, #48, 24 @ 0x3000 │ │ │ │ + addseq sp, r8, #124, 10 @ 0x1f000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r3, ip, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #140, 18 @ 0x230000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, ip, #232, 28 @ 0xe80 │ │ │ │ + addseq sp, r8, #172, 8 @ 0xac000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r3, ip, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #188, 16 @ 0xbc0000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r3, ip, #144, 2 @ 0x24 │ │ │ │ + addseq sp, r8, #220, 6 @ 0x70000003 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r6, ip, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #236, 14 @ 0x3b00000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r3, ip, #136, 8 @ 0x88000000 │ │ │ │ + addseq sp, r8, #248, 4 @ 0x8000000f │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r6, ip, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #28, 14 @ 0x700000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r3, ip, #80, 14 @ 0x1400000 │ │ │ │ + addseq sp, r8, #212, 2 @ 0x35 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r6, ip, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #76, 12 @ 0x4c00000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r3, ip, #208, 18 @ 0x340000 │ │ │ │ + addseq sp, r8, #176 @ 0xb0 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r7, ip, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #124, 10 @ 0x1f000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r3, ip, #176, 24 @ 0xb000 │ │ │ │ + addseq ip, r8, #252, 28 @ 0xfc0 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r7, ip, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #172, 8 @ 0xac000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r3, ip, #112, 30 @ 0x1c0 │ │ │ │ + addseq ip, r8, #0, 28 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r7, ip, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #220, 6 @ 0x70000003 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r4, ip, #40, 4 @ 0x80000002 │ │ │ │ + addseq ip, r8, #64, 24 @ 0x4000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r7, ip, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #248, 4 @ 0x8000000f │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r4, ip, #136, 14 @ 0x2200000 │ │ │ │ + addseq lr, r8, #188, 22 @ 0x2f000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r8, ip, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #4, 30 │ │ │ │ + rsbseq r5, r2, #28, 30 @ 0x70 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #212, 2 @ 0x35 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r4, ip, #112, 28 @ 0x700 │ │ │ │ + addseq ip, r8, #8, 22 @ 0x2000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r8, ip, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq sp, r8, #176 @ 0xb0 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r6, ip, #224, 8 @ 0xe0000000 │ │ │ │ + addseq ip, r8, #208, 18 @ 0x340000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r8, ip, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #252, 28 @ 0xfc0 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r6, ip, #168, 16 @ 0xa80000 │ │ │ │ + addseq ip, r8, #232, 16 @ 0xe80000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r8, ip, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #0, 28 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r6, ip, #176, 26 @ 0x2c00 │ │ │ │ + addseq ip, r8, #0, 16 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, ip, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #64, 24 @ 0x4000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, ip, #168 @ 0xa8 │ │ │ │ + addseq ip, r8, #192, 12 @ 0xc000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, ip, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r8, #188, 22 @ 0x2f000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, ip, #192, 6 │ │ │ │ + addseq ip, r8, #188, 10 @ 0x2f000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, ip, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #8, 22 @ 0x2000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, ip, #0, 16 │ │ │ │ + addseq ip, r8, #236, 8 @ 0xec000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, ip, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #208, 18 @ 0x340000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, ip, #160, 26 @ 0x2800 │ │ │ │ + addseq ip, r8, #232, 6 @ 0xa0000003 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, ip, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #232, 16 @ 0xe80000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, ip, #192, 2 @ 0x30 │ │ │ │ + addseq ip, r8, #104, 4 @ 0x80000006 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, ip, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #0, 16 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, ip, #232, 8 @ 0xe8000000 │ │ │ │ + addseq ip, r8, #152, 2 @ 0x26 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, ip, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #192, 12 @ 0xc000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, ip, #72, 16 @ 0x480000 │ │ │ │ + addseq ip, r8, #180 @ 0xb4 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, ip, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #188, 10 @ 0x2f000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, ip, #32, 24 @ 0x2000 │ │ │ │ + addseq fp, r8, #208, 30 @ 0x340 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, ip, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #236, 8 @ 0xec000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, ip, #40, 30 @ 0xa0 │ │ │ │ + addseq fp, r8, #236, 28 @ 0xec0 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq fp, ip, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -132620,578 +132620,578 @@ │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r3, r1, r0, ror #1 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ teqeq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r3, r6, #44, 4 @ 0xc0000002 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #232, 6 @ 0xa0000003 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, ip, #208, 4 │ │ │ │ + addseq fp, r8, #28, 28 @ 0x1c0 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq fp, ip, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r5, r2, #148, 30 @ 0x250 │ │ │ │ + rsbseq r5, r2, #172, 30 @ 0x2b0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #104, 4 @ 0x80000006 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, ip, #216, 12 @ 0xd800000 │ │ │ │ + addseq fp, r8, #76, 26 @ 0x1300 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq fp, ip, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #152, 2 @ 0x26 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, ip, #120, 18 @ 0x1e0000 │ │ │ │ + addseq fp, r8, #124, 24 @ 0x7c00 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq fp, ip, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq ip, r8, #180 @ 0xb4 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, ip, #176, 24 @ 0xb000 │ │ │ │ + addseq fp, r8, #152, 22 @ 0x26000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq fp, ip, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #208, 30 @ 0x340 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, ip, #64, 30 @ 0x100 │ │ │ │ + addseq fp, r8, #160, 20 @ 0xa0000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq fp, ip, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #236, 28 @ 0xec0 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq fp, ip, #208, 2 @ 0x34 │ │ │ │ + addseq fp, r8, #208, 18 @ 0x340000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq ip, ip, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #28, 28 @ 0x1c0 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq fp, ip, #40, 8 @ 0x28000000 │ │ │ │ + addseq fp, r8, #0, 18 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq ip, ip, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #76, 26 @ 0x1300 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq fp, ip, #184, 12 @ 0xb800000 │ │ │ │ + addseq lr, r8, #104, 20 @ 0x68000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq ip, ip, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #124, 24 @ 0x7c00 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq fp, ip, #0, 18 │ │ │ │ + addseq fp, r8, #48, 16 @ 0x300000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq ip, ip, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r1, r6, #236, 18 @ 0x3b0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #152, 22 @ 0x26000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq fp, ip, #208, 22 @ 0x34000 │ │ │ │ + addseq fp, r8, #96, 14 @ 0x1800000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq ip, ip, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #160, 20 @ 0xa0000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq fp, ip, #96, 28 @ 0x600 │ │ │ │ + addseq fp, r8, #124, 12 @ 0x7c00000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq ip, ip, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r1, r6, #4, 20 @ 0x4000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #208, 18 @ 0x340000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq ip, ip, #168 @ 0xa8 │ │ │ │ + addseq fp, r8, #152, 10 @ 0x26000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sp, ip, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #0, 18 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq ip, ip, #112, 6 @ 0xc0000001 │ │ │ │ + addseq lr, r8, #128, 18 @ 0x200000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sp, ip, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r8, #104, 20 @ 0x68000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq ip, ip, #72, 14 @ 0x1200000 │ │ │ │ + addseq lr, r8, #152, 16 @ 0x980000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sp, ip, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #48, 16 @ 0x300000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq ip, ip, #176, 18 @ 0x2c0000 │ │ │ │ + addseq lr, r8, #176, 14 @ 0x2c00000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sp, ip, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #36 @ 0x24 │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #96, 14 @ 0x1800000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq ip, ip, #80, 24 @ 0x5000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #124, 12 @ 0x7c00000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sp, ip, #64 @ 0x40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq fp, r8, #152, 10 @ 0x26000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sp, ip, #248, 4 @ 0x8000000f │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r8, #128, 18 @ 0x200000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sp, ip, #56, 12 @ 0x3800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r8, #152, 16 @ 0x980000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sp, ip, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq r1, r2, r1, lsl #16 │ │ │ │ - addseq lr, r8, #176, 14 @ 0x2c00000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq lr, ip, #56, 8 @ 0x38000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbeq r0, r6, r8, asr fp │ │ │ │ + rsbseq r6, r2, #60 @ 0x3c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #164, 16 @ 0xa40000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq lr, ip, #48, 14 @ 0xc00000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sp, ip, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #32, 16 @ 0x200000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, sp, #224, 12 @ 0xe000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, sp, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r8, #176, 12 @ 0xb000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r6, sp, #176, 4 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r5, sp, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r8, #220, 10 @ 0x37000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r6, sp, #96, 10 @ 0x18000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r5, sp, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r8, #180, 8 @ 0xb4000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r6, sp, #56, 16 @ 0x380000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r5, sp, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r8, #208, 6 @ 0x40000003 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r6, sp, #200, 20 @ 0xc8000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r5, sp, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r8, #216, 4 @ 0x8000000d │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r6, sp, #216, 26 @ 0x3600 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r6, sp, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r8, #244, 2 @ 0x3d │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, sp, #48 @ 0x30 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r6, sp, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq sl, lr, ip, lsr #6 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012e9978 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #180 @ 0xb4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r8, #16, 2 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, sp, #16, 6 @ 0x40000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r6, sp, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq fp, r8, #44 @ 0x2c │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, sp, #184, 10 @ 0x2e000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r6, sp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #40, 30 @ 0xa0 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, sp, #184, 16 @ 0xb80000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r6, sp, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #68, 28 @ 0x440 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, sp, #128, 22 @ 0x20000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r7, sp, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #68, 26 @ 0x1100 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r7, sp, #80, 28 @ 0x500 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r7, sp, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #96, 24 @ 0x6000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r8, sp, #192 @ 0xc0 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r7, sp, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + subeq sl, lr, ip, lsr #6 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012e9978 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r2, #204 @ 0xcc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #124, 22 @ 0x1f000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r8, sp, #184, 6 @ 0xe0000002 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r7, sp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #152, 20 @ 0x98000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r8, sp, #72, 12 @ 0x4800000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r7, sp, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #212, 16 @ 0xd40000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r8, sp, #168, 20 @ 0xa8000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r8, sp, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r8, #12, 10 @ 0x3000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r8, sp, #128, 26 @ 0x2000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r8, sp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #184, 14 @ 0x2e00000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, sp, #192 @ 0xc0 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r8, sp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #200, 12 @ 0xc800000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, sp, #48, 8 @ 0x30000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r8, sp, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #212, 10 @ 0x35000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, sp, #128, 14 @ 0x2000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r8, sp, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #24, 8 @ 0x18000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, sp, #8, 22 @ 0x2000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, sp, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq sl, lr, ip, lsr #6 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012e9978 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #68, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #224, 4 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r9, sp, #224, 26 @ 0x3800 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, sp, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #180, 2 @ 0x2d │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, sp, #128 @ 0x80 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, sp, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq sl, r8, #208 @ 0xd0 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, sp, #224, 4 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, sp, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #236, 30 @ 0x3b0 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, sp, #80, 10 @ 0x14000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, sp, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #8, 30 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, sp, #56, 16 @ 0x380000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, sp, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #36, 28 @ 0x240 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, sp, #224, 20 @ 0xe0000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, sp, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + subeq sl, lr, ip, lsr #6 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012e9978 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r2, #92, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #84, 26 @ 0x1500 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, sp, #64, 26 @ 0x1000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, sp, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #128, 24 @ 0x8000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, sp, #232, 30 @ 0x3a0 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, sp, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #208, 20 @ 0xd0000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq fp, sp, #152, 6 @ 0x60000002 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, sp, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #156, 14 @ 0x2700000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq fp, sp, #0, 12 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq sl, sp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #24, 14 @ 0x600000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq fp, sp, #32, 20 @ 0x20000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq fp, sp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - strdeq r1, [r6, -r8] │ │ │ │ + tsteq r6, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ - submi r4, r2, #248, 10 @ 0x3e000000 │ │ │ │ + eoreq r0, r1, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r0, lsl r6 │ │ │ │ + smlabbeq r6, r0, r5, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ - submi r4, r2, #4, 12 @ 0x400000 │ │ │ │ + submi r4, r2, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r8, asr r6 │ │ │ │ + @ instruction: 0x01061598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ - submi r4, r2, #12, 12 @ 0xc00000 │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq sl, lr, ip, lsr #6 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012e9978 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #212, 2 @ 0x35 │ │ │ │ - addeq pc, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r2, r6, #180, 20 @ 0xb4000 │ │ │ │ + submi r4, r2, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ - tsteq r6, r0, ror r6 │ │ │ │ + @ instruction: 0x010615b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x16024cb4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + submi r4, r2, #192, 10 @ 0x30000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #148, 12 @ 0x9400000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq pc, sp, #248, 10 @ 0x3e000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq lr, sp, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #16, 12 @ 0x1000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r3, lr, #48, 28 @ 0x300 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, lr, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #140, 10 @ 0x23000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq sl, lr, #0, 26 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r9, lr, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq pc, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r3, r6, #220, 20 @ 0xdc000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #228, 18 @ 0x390000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq pc, lr, #144, 10 @ 0x24000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq lr, lr, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq lr, r8, #84, 6 @ 0x50000001 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq pc, lr, #80, 22 @ 0x14000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq pc, lr, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + subeq sl, lr, ip, lsr #6 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012e9978 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r2, #236, 2 @ 0x3b │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r3, r6, #196, 20 @ 0xc4000 │ │ │ │ + rsbeq r2, r6, #180, 20 @ 0xb4000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #212, 16 @ 0xd40000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq pc, lr, #184, 28 @ 0xb80 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq pc, lr, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #196, 14 @ 0x3100000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r0, pc, #120, 2 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq pc, lr, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #160, 12 @ 0xa000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r0, pc, #8, 10 @ 0x2000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq pc, lr, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #124, 10 @ 0x1f000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r0, pc, #176, 16 @ 0xb00000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq pc, lr, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r2, r6, #220, 12 @ 0xdc00000 │ │ │ │ + rsbeq r3, r6, #220, 20 @ 0xdc000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #172, 8 @ 0xac000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r0, pc, #96, 22 @ 0x18000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq pc, lr, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #124, 6 @ 0xf0000001 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r0, pc, #56, 30 @ 0xe0 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r0, pc, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq pc, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r3, r6, #196, 20 @ 0xc4000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #88, 4 @ 0x80000005 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r1, pc, #96, 4 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r0, pc, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #136, 2 @ 0x22 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r1, pc, #232, 12 @ 0xe800000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r0, pc, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - subeq fp, r1, r1, lsl #16 │ │ │ │ - subeq sl, lr, ip, lsr #6 │ │ │ │ - biceq r0, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x012e9978 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #124, 4 @ 0xc0000007 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r9, r8, #100 @ 0x64 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r1, pc, #184, 20 @ 0xb8000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, pc, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #104, 30 @ 0x1a0 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r1, pc, #208, 26 @ 0x3400 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, pc, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + addeq pc, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r2, r6, #220, 12 @ 0xdc00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #152, 28 @ 0x980 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, pc, #64 @ 0x40 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, pc, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #16, 10 @ 0x4000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, pc, #8, 6 @ 0x20000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r1, pc, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #84, 26 @ 0x1500 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, pc, #176, 12 @ 0xb000000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, pc, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #80, 24 @ 0x5000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r2, pc, #240, 18 @ 0x3c0000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, pc, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ + subeq fp, r1, r1, lsl #16 │ │ │ │ + subeq sl, lr, ip, lsr #6 │ │ │ │ + biceq r0, r0, r8, lsl #31 │ │ │ │ + @ instruction: 0x012e9978 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r2, #148, 4 @ 0x40000009 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #0, 22 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r3, pc, #152, 16 @ 0x980000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, pc, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #140, 8 @ 0x8c000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r3, pc, #48, 24 @ 0x3000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r2, pc, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ - addeq pc, r2, r1, lsl #16 │ │ │ │ - subeq r1, r1, r8, lsr #3 │ │ │ │ - biceq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x012f7770 │ │ │ │ - andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbeq r5, r6, #188, 22 @ 0x2f000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #8, 8 @ 0x8000000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r4, pc, #40, 4 @ 0x80000002 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r5, pc, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ addseq r8, r8, #48, 20 @ 0x30000 │ │ │ │ - biceq r5, r0, r8, lsr #31 │ │ │ │ - subseq r4, pc, #104, 12 @ 0x6800000 │ │ │ │ + biceq r5, r0, r8, asr #29 │ │ │ │ + subseq r6, pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ + smlabbeq r6, r0, r8, r1 │ │ │ │ + cmpne r7, ip, lsl sl │ │ │ │ + rsbsmi sp, r5, r4, asr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r7, fp, lsl #16 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + @ instruction: 0x01061898 │ │ │ │ + stmdane r3!, {r0, r2, r3, r5, r6, r7, r8, r9, fp, ip, sp} │ │ │ │ + rsbsmi r2, r6, r0, lsr #17 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + andseq r4, r9, fp, lsl #24 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + @ instruction: 0x010618b0 │ │ │ │ + strlt r9, [r7], #1122 @ 0x462 │ │ │ │ + rsbsmi r7, r6, r5, lsr #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andseq r5, r8, fp, lsl #8 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + smlatteq r6, r0, r8, r1 │ │ │ │ + ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ + svccc 0x00b55555 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsbeq r0, r6, ip, asr #22 │ │ │ │ + addeq pc, r2, r1, lsl #16 │ │ │ │ + subeq r1, r1, r8, lsr #3 │ │ │ │ + biceq r0, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x012f7770 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r5, r6, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + strdeq r1, [r6, -r8] │ │ │ │ + @ instruction: 0x16c16c17 │ │ │ │ + svclt 0x0066c16c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, fp, lsl #16 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ + tsteq r6, r0, lsl r9 │ │ │ │ + bne 10c9970 <__bss_end__@@Base+0x26cbb4> │ │ │ │ + svccc 0x004a01a0 │ │ │ │ + andeq r0, r0, pc, lsr r0 │ │ │ │ + rsbeq r0, r6, ip, asr #22 │ │ │ │ + andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr #18 │ │ │ │ orrne r3, r1, #20, 16 @ 0x140000 │ │ │ │ svclt 0x00438138 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #18 │ │ │ │ @@ -133224,15 +133224,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #12, 6 @ 0x30000000 │ │ │ │ + rsbseq r6, r2, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r1, [r6, -r0] │ │ │ │ blgt 1436828 <__bss_end__@@Base+0x5d9a6c> │ │ │ │ svclt 0x009e4286 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -133247,122 +133247,122 @@ │ │ │ │ svclt 0x00f64767 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r8, ip, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr sl │ │ │ │ eorcc lr, ip, #6 │ │ │ │ eormi ip, sl, r4, asr #28 │ │ │ │ - subeq sl, sl, #88, 14 @ 0x1600000 │ │ │ │ - eoreq r0, sl, fp, lsl #16 │ │ │ │ + subeq sl, sl, #168, 10 @ 0x2a000000 │ │ │ │ + eoreq r4, sl, fp, lsl #16 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, r6, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #20 │ │ │ │ strbcs ip, [ip, #3099] @ 0xc1b │ │ │ │ rsbgt r9, r3, r5, lsr #22 │ │ │ │ - subeq sl, sl, #112, 14 @ 0x1c00000 │ │ │ │ + subeq sl, sl, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #20 │ │ │ │ ldmda fp, {r1, r7, r9, sl, fp, lr} │ │ │ │ adcmi r2, r1, r4, lsr r2 │ │ │ │ - subeq sl, sl, #176, 18 @ 0x2c0000 │ │ │ │ + subeq sl, sl, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r4, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror sl │ │ │ │ @ instruction: 0xae1c4ab8 │ │ │ │ smlalgt sl, r1, r8, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r4, r2, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01061a90 │ │ │ │ stmibhi r6!, {r1, r3, r4, r8, sp, lr, pc} │ │ │ │ @ instruction: 0x41251a20 │ │ │ │ - subeq sl, sl, #200, 18 @ 0x320000 │ │ │ │ + subeq sl, sl, #224, 14 @ 0x3800000 │ │ │ │ submi r4, r2, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, sl, r1 │ │ │ │ cmplt r2, r7, asr r3 │ │ │ │ cmngt sp, r9, lsl #1 │ │ │ │ - subeq lr, sl, #248, 28 @ 0xf80 │ │ │ │ + subeq pc, sl, #248, 22 @ 0x3e000 │ │ │ │ submi r4, r2, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, sl, r1 │ │ │ │ svceq 0x006433b8 │ │ │ │ @ instruction: 0x41b6d29a │ │ │ │ - subeq lr, sl, #8, 30 │ │ │ │ + subeq pc, sl, #24, 24 @ 0x1800 │ │ │ │ submi r4, r2, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r1, [r6, -r8] │ │ │ │ ldcls 6, cr4, [lr, #444] @ 0x1bc │ │ │ │ andgt r4, r4, #71303168 @ 0x4400000 │ │ │ │ - subeq lr, sl, #208, 30 @ 0x340 │ │ │ │ + subeq pc, sl, #40, 26 @ 0xa00 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r1, [r6, -r0] │ │ │ │ ldclt 0, cr4, [sp], {37} @ 0x25 │ │ │ │ subsmi r3, r4, #31719424 @ 0x1e40000 │ │ │ │ - subeq lr, sl, #224, 30 @ 0x380 │ │ │ │ + subeq pc, sl, #72, 26 @ 0x1200 │ │ │ │ submi r4, r2, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr fp │ │ │ │ blvc 80534 │ │ │ │ adcgt r8, r6, #11 │ │ │ │ - subeq pc, sl, #64, 4 │ │ │ │ + subeq r0, fp, #240 @ 0xf0 │ │ │ │ submi r4, r2, #28, 18 @ 0x70000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r0, r3, #208, 30 @ 0x340 │ │ │ │ biceq r3, r0, r8, ror #8 │ │ │ │ - subseq r1, lr, #232, 24 @ 0xe800 │ │ │ │ + subseq r1, lr, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #156, 6 @ 0x70000002 │ │ │ │ + rsbseq r6, r2, #180, 6 @ 0xd0000002 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r1, r3, #148, 4 @ 0x40000009 │ │ │ │ biceq r3, r0, r8, ror #8 │ │ │ │ - subseq r1, lr, #128, 30 @ 0x200 │ │ │ │ + subseq r1, lr, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, fp, r1 │ │ │ │ svcvs 0x008f1f75 │ │ │ │ rscsmi ip, fp, #13434880 @ 0xcd0000 │ │ │ │ - subeq pc, sl, #224, 12 @ 0xe000000 │ │ │ │ + subeq r0, fp, #160, 10 @ 0x28000000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, r3, #100, 26 @ 0x1900 │ │ │ │ biceq r3, r0, r8, ror #8 │ │ │ │ - subseq r3, lr, #88 @ 0x58 │ │ │ │ + subseq r3, lr, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r1, r3, #4, 12 @ 0x400000 │ │ │ │ biceq r3, r0, r8, ror #8 │ │ │ │ - subseq r3, lr, #240, 30 @ 0x3c0 │ │ │ │ + subseq r3, lr, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, r3, #228, 30 @ 0x390 │ │ │ │ biceq r3, r0, r8, ror #8 │ │ │ │ - subseq r4, lr, #24, 18 @ 0x60000 │ │ │ │ + subseq r4, lr, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r0, r3, #240, 8 @ 0xf0000000 │ │ │ │ biceq r3, r0, r8, ror #8 │ │ │ │ - subseq r4, lr, #192, 28 @ 0xc00 │ │ │ │ + subseq r7, lr, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, fp, r1 │ │ │ │ strgt lr, [lr, #-3667] @ 0xfffff1ad │ │ │ │ cmpgt r2, #696 @ 0x2b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -133373,15 +133373,15 @@ │ │ │ │ svccc 0x00fd67f1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r4, r9, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #24 │ │ │ │ stccs 14, cr2, [r3], {58} @ 0x3a │ │ │ │ @ instruction: 0xbec469b3 │ │ │ │ - subeq r0, r0, #0, 28 │ │ │ │ + subeq r0, r0, #192, 24 @ 0xc000 │ │ │ │ rsbsmi r4, r4, #224, 10 @ 0x38000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r1, r6, #12, 8 @ 0xc000000 │ │ │ │ @@ -133391,93 +133391,93 @@ │ │ │ │ smlawbeq r2, r0, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r1, r6, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr ip │ │ │ │ ldrbne r3, [ip], #-464 @ 0xfffffe30 │ │ │ │ mrclt 4, 2, ip, cr7, cr13, {0} │ │ │ │ - subeq r0, r0, #16, 28 @ 0x100 │ │ │ │ + subeq r0, r0, #208, 24 @ 0xd000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror ip │ │ │ │ stmdalt r6, {r1, r3, r6, r7, r9, sl, sp}^ │ │ │ │ stcllt 6, cr6, [r3, #236]! @ 0xec │ │ │ │ - subeq r1, r0, #24 │ │ │ │ + subeq r0, r0, #208, 28 @ 0xd00 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, ip, r1 │ │ │ │ ldclle 0, cr14, [r0, #276] @ 0x114 │ │ │ │ stcllt 5, cr7, [r7, #-8]! │ │ │ │ - subeq r1, r0, #40 @ 0x28 │ │ │ │ + subeq r0, r0, #224, 28 @ 0xe00 │ │ │ │ rsbsmi r4, r4, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r0, ip, r1 │ │ │ │ bvc 1148418 <__bss_end__@@Base+0x2eb65c> │ │ │ │ stcllt 13, cr13, [r5], #324 @ 0x144 │ │ │ │ - subeq r5, r0, #72, 12 @ 0x4800000 │ │ │ │ + subeq r5, r0, #192, 28 @ 0xc00 │ │ │ │ rsbsmi r4, r4, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r1, [r6, -r0] │ │ │ │ vldmdbcc ip!, {s26-s111} │ │ │ │ stcllt 2, cr3, [r0], #-160 @ 0xffffff60 │ │ │ │ - subeq r5, r0, #88, 12 @ 0x5800000 │ │ │ │ + subeq r5, r0, #208, 28 @ 0xd00 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #44, 8 @ 0x2c000000 │ │ │ │ + rsbseq r6, r2, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, ip, r1 │ │ │ │ bl 187c908 <__bss_end__@@Base+0xa1fb4c> │ │ │ │ bllt 543c78 │ │ │ │ - subeq r5, r0, #72, 14 @ 0x1200000 │ │ │ │ + subeq r5, r0, #88, 30 @ 0x160 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #26 │ │ │ │ stc 13, cr3, [fp], {31} │ │ │ │ bllt 2144d70 <__bss_end__@@Base+0x12e7fb4> │ │ │ │ - subeq r5, r0, #88, 14 @ 0x1600000 │ │ │ │ + subeq r5, r0, #104, 30 @ 0x1a0 │ │ │ │ rsbsmi r4, r4, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl sp │ │ │ │ bleq 1654cac <__bss_end__@@Base+0x7f7ef0> │ │ │ │ blt ffc81c90 <_edata@@Base+0xf9e81c90> │ │ │ │ - subeq r5, r0, #72, 18 @ 0x120000 │ │ │ │ + subeq r6, r0, #32, 4 │ │ │ │ rsbsmi r4, r4, #36, 26 @ 0x900 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr sp │ │ │ │ eorhi r7, r3, #10368 @ 0x2880 │ │ │ │ blt 1655a60 <__bss_end__@@Base+0x7f8ca4> │ │ │ │ - subeq r5, r0, #160, 22 @ 0x28000 │ │ │ │ + subeq r6, r0, #64, 8 @ 0x40000000 │ │ │ │ submi r4, r2, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr lr │ │ │ │ ldrbvs r9, [sl, #528]! @ 0x210 │ │ │ │ ldmdblt sp!, {r0, r1, r2, r3, r4, r5, r7, r8, sl, ip, sp, pc}^ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adceq sp, r4, #88, 24 @ 0x5800 │ │ │ │ biceq r2, r0, r8, asr #22 │ │ │ │ - subeq r5, fp, #184, 20 @ 0xb8000 │ │ │ │ + subeq fp, fp, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror sp │ │ │ │ bicsle r4, r2, ip, lsr #7 │ │ │ │ stccc 2, cr7, [r2], #-372 @ 0xfffffe8c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01061d90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r4, r0 │ │ │ │ - subeq fp, fp, #8, 22 @ 0x2000 │ │ │ │ + subeq fp, fp, #96, 22 @ 0x18000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, sp, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r9, ip, #96, 20 @ 0x60000 │ │ │ │ @@ -133498,29 +133498,29 @@ │ │ │ │ andcs r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbmi r9, ip, #248, 24 @ 0xf800 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ adceq r5, r5, #188, 10 @ 0x2f000000 │ │ │ │ biceq r1, r0, r8, lsl #19 │ │ │ │ - subeq sl, r0, #80, 6 @ 0x40000001 │ │ │ │ + subeq sl, r0, #0, 4 │ │ │ │ andeq r0, r0, r2, lsr #8 │ │ │ │ rsbseq r4, pc, #52, 8 @ 0x34000000 │ │ │ │ subeq r9, r9, #65536 @ 0x10000 │ │ │ │ adceq r8, r7, #44, 28 @ 0x2c0 │ │ │ │ biceq r1, r0, r8, asr #5 │ │ │ │ - @ instruction: 0x012052b0 │ │ │ │ + @ instruction: 0x012051a0 │ │ │ │ andeq r4, r1, r8, lsr #32 │ │ │ │ rsbseq sp, pc, #140 @ 0x8c │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #188, 8 @ 0xbc000000 │ │ │ │ + rsbseq r6, r2, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr lr │ │ │ │ ldmdavc r2, {r1, r2, r3, r4, r6, r7, r8, r9, fp, ip, sp, pc}^ │ │ │ │ svccc 0x00d19048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -133565,21 +133565,21 @@ │ │ │ │ cdpcc 2, 9, cr12, cr7, cr6, {1} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi lr, ip, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl pc │ │ │ │ svccs 0x00407348 │ │ │ │ mcrlt 6, 3, ip, cr1, cr4, {6} │ │ │ │ - subeq r9, r0, #128, 2 │ │ │ │ + subeq r8, r0, #88, 28 @ 0x580 │ │ │ │ rsbsmi lr, ip, #112, 4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr #30 │ │ │ │ bl 24eace8 <__bss_end__@@Base+0x168df2c> │ │ │ │ @ instruction: 0x3e2d99c8 │ │ │ │ - subeq r9, r0, #192, 2 @ 0x30 │ │ │ │ + subeq r8, r0, #104, 28 @ 0x680 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #30 │ │ │ │ ldrbeq r5, [r7], r1, asr #13 │ │ │ │ @ instruction: 0xbdfacb13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ @@ -133601,63 +133601,63 @@ │ │ │ │ @ instruction: 0x3d6c997f │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r4, r2, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r0, pc, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r6, r0, #72, 10 @ 0x12000000 │ │ │ │ + subeq r6, r0, #56, 30 @ 0xe0 │ │ │ │ andeq r4, r4, fp, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r1, [r6, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r6, r0, #96, 14 @ 0x1800000 │ │ │ │ + subeq r7, r0, #112, 4 │ │ │ │ submi r4, r2, #60, 24 @ 0x3c00 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #100, 10 @ 0x19000000 │ │ │ │ + rsbseq r6, r2, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, pc, r1 @ │ │ │ │ mrcpl 3, 5, r6, cr1, cr1, {7} │ │ │ │ stcllt 6, cr0, [r0, #-592] @ 0xfffffdb0 │ │ │ │ - subeq r6, r0, #112, 14 @ 0x1c00000 │ │ │ │ + subeq r7, r0, #152, 4 @ 0x80000009 │ │ │ │ andeq r5, r9, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq r2, (UNDEF: 6) │ │ │ │ stmiaeq r6!, {r0, r4, r9, sl, fp, sp, pc} │ │ │ │ ldccc 15, cr9, [r2, #-444] @ 0xfffffe44 │ │ │ │ - subeq fp, r0, #88, 2 │ │ │ │ + subeq sl, r0, #176, 30 @ 0x2c0 │ │ │ │ andseq r0, fp, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r0 │ │ │ │ strbvs r9, [r1], #-536 @ 0xfffffde8 │ │ │ │ stcllt 8, cr5, [r6], #584 @ 0x248 │ │ │ │ - subeq fp, r0, #104, 2 │ │ │ │ + subeq sl, r0, #192, 30 @ 0x300 │ │ │ │ eorseq r4, fp, fp, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr r0 │ │ │ │ strvc r3, [sp, lr, ror #21] │ │ │ │ ldccc 7, cr9, [fp], #712 @ 0x2c8 │ │ │ │ - subeq fp, r0, #232, 2 @ 0x3a │ │ │ │ + subeq fp, r0, #152 @ 0x98 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #32 │ │ │ │ mvn sl, r8, ror r0 │ │ │ │ vldmialt r1, {s14-s264} │ │ │ │ - subeq fp, r0, #24, 4 @ 0x80000001 │ │ │ │ + subeq fp, r0, #192 @ 0xc0 │ │ │ │ andeq r5, r4, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062390 │ │ │ │ ldrcs sl, [r2], r0, asr #28 │ │ │ │ stclcc 12, cr10, [r6], #-40 @ 0xffffffd8 │ │ │ │ - subeq fp, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq fp, r0, #184, 4 @ 0x8000000b │ │ │ │ andseq r5, fp, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror r0 │ │ │ │ svcvc 0x00270596 │ │ │ │ svclt 0x006026fb │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r4, r2, #228, 24 @ 0xe400 │ │ │ │ @@ -133746,32 +133746,32 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r4, r2, #68, 26 @ 0x1100 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #12, 12 @ 0xc00000 │ │ │ │ + rsbseq r6, r2, #36, 12 @ 0x2400000 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ adceq sp, r4, #168, 24 @ 0xa800 │ │ │ │ biceq r3, r0, r8, asr #4 │ │ │ │ - subeq r9, sp, #56, 30 @ 0xe0 │ │ │ │ + subeq sl, sp, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0, ror #10 │ │ │ │ strbteq r7, [r2], #-964 @ 0xfffffc3c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl r2 │ │ │ │ mcrvc 1, 0, fp, cr15, cr15, {5} │ │ │ │ ldclcc 13, cr4, [fp, #172] @ 0xac │ │ │ │ - subeq sl, r2, #64, 4 │ │ │ │ + subeq r9, r2, #208, 30 @ 0x340 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr #4 │ │ │ │ strdvs r1, [sl], #252 @ 0xfc @ │ │ │ │ stclcc 6, cr15, [sl, #-960]! @ 0xfffffc40 │ │ │ │ - subeq sl, r2, #80, 4 │ │ │ │ + subeq r9, r2, #224, 30 @ 0x380 │ │ │ │ submi r4, r2, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ stclle 8, cr12, [r9], #572 @ 0x23c │ │ │ │ vldmiacc r5!, {s11-s133} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbmi fp, ip, #88, 24 @ 0x5800 │ │ │ │ @@ -133835,39 +133835,39 @@ │ │ │ │ bcc 2bc7c78 <__bss_end__@@Base+0x1d6aebc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, ip, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #6 │ │ │ │ svclt 0x00b73823 │ │ │ │ stmibcc r1!, {r1, r5, r6, r7, r8, sl, fp, sp, pc}^ │ │ │ │ - subeq r3, pc, #232, 24 @ 0xe800 │ │ │ │ + subeq r3, pc, #16, 26 @ 0x400 │ │ │ │ submi r4, r2, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062390 │ │ │ │ blle 2abe24c <__bss_end__@@Base+0x1c61490> │ │ │ │ ldmdbcc r2, {r0, r4, r7, r9, sl, sp, pc}^ │ │ │ │ - subeq r3, pc, #248, 24 @ 0xf800 │ │ │ │ + subeq r3, pc, #32, 26 @ 0x800 │ │ │ │ submi r4, r2, #76, 28 @ 0x4c0 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, r6, #244, 6 @ 0xd0000003 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #180, 12 @ 0xb400000 │ │ │ │ + rsbseq r6, r2, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, r3, r2 │ │ │ │ ldrtcc sl, [r0], #-1623 @ 0xfffff9a9 │ │ │ │ @ instruction: 0xbc3e09fb │ │ │ │ - subeq fp, r0, #48, 12 @ 0x3000000 │ │ │ │ + subeq fp, r0, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, r3, r2 │ │ │ │ @ instruction: 0xb3b6447e │ │ │ │ @ instruction: 0x3c144ae4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andseq r0, sp, fp │ │ │ │ @@ -133882,33 +133882,33 @@ │ │ │ │ @ instruction: 0x3e0eb920 │ │ │ │ blcc 143b14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r4, r2, #168, 28 @ 0xa80 │ │ │ │ cmpeq sp, #65536 @ 0x10000 │ │ │ │ adceq r4, r8, #136, 22 @ 0x22000 │ │ │ │ biceq r1, r0, r8, ror #20 │ │ │ │ - subeq sl, r0, #16, 6 @ 0x40000000 │ │ │ │ + subeq sl, r0, #192, 2 @ 0x30 │ │ │ │ andeq r4, r1, ip, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr #8 │ │ │ │ ldcl 5, cr4, [r7], {240} @ 0xf0 │ │ │ │ bllt ff751210 <_edata@@Base+0xf9951210> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr r4 │ │ │ │ ldmibge r1!, {r1, r4, r7, r8, r9, fp, ip, sp}^ │ │ │ │ blcc 2d61310 <__bss_end__@@Base+0x1f04554> │ │ │ │ - subeq fp, r0, #104, 10 @ 0x1a000000 │ │ │ │ + subeq fp, r0, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r4, fp, lsl #16 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r6, r5, #72, 2 │ │ │ │ biceq r2, r0, r8, ror #1 │ │ │ │ - subeq sl, r2, #40, 20 @ 0x28000 │ │ │ │ + subeq sl, r2, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r9, [r3], #-1652 @ 0xfffff98c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #8 │ │ │ │ stmibcc r7, {r0, r2, r3, r5, r6, r7, r8, r9, ip}^ │ │ │ │ bllt 23ae68c <__bss_end__@@Base+0x15518d0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -133936,23 +133936,23 @@ │ │ │ │ andcs r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r3, r6, #52, 26 @ 0xd00 │ │ │ │ biceq r1, r0, r8, ror #19 │ │ │ │ - subeq fp, r0, #232, 28 @ 0xe80 │ │ │ │ + subeq ip, r0, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq sl, [r4], #-4076 @ 0xfffff014 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #92, 14 @ 0x1700000 │ │ │ │ + rsbseq r6, r2, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl r5 │ │ │ │ blcs 753b90 │ │ │ │ blt ffd0fe3c <_edata@@Base+0xf9f0fe3c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r6, r0, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -133972,33 +133972,33 @@ │ │ │ │ stmdbls r5, {r1, r5, r7, fp, sp}^ │ │ │ │ bcc 20d26dc <__bss_end__@@Base+0x1275920> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r6, r0, #168, 18 @ 0x2a0000 │ │ │ │ addeq r9, sl, #65536 @ 0x10000 │ │ │ │ adceq sl, r7, #60, 18 @ 0xf0000 │ │ │ │ biceq r1, r0, r8, ror #21 │ │ │ │ - subeq r2, r1, #136, 28 @ 0x880 │ │ │ │ + subeq r7, r1, #128, 26 @ 0x2000 │ │ │ │ andseq r0, r0, r9, lsr #32 │ │ │ │ rsbseq sp, pc, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, r5, r2 │ │ │ │ @ instruction: 0xc0b93cb1 │ │ │ │ blt 176e1e0 <__bss_end__@@Base+0x911424> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r6, r0, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #12 │ │ │ │ ldccs 4, cr10, [r6, #260]! @ 0x104 │ │ │ │ ldmibcc r6!, {r2, r4, r5, r7, r9, sl, fp, pc}^ │ │ │ │ - subeq lr, r1, #160, 26 @ 0x2800 │ │ │ │ + subeq lr, r1, #192, 24 @ 0xc000 │ │ │ │ rsbsmi r7, r4, #208, 14 @ 0x3400000 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adceq lr, r4, #32, 2 │ │ │ │ biceq r3, r0, r8, ror #18 │ │ │ │ - subeq fp, pc, #120, 6 @ 0xe0000001 │ │ │ │ + subeq fp, pc, #112, 6 @ 0xc0000001 │ │ │ │ andeq r4, r5, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -134015,21 +134015,21 @@ │ │ │ │ @ instruction: 0x01233938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r8, fp, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r6 │ │ │ │ stmdb r3, {r1, r4, r5, r6, r8} │ │ │ │ ldmiblt r2, {r2, r4, r9, ip, sp}^ │ │ │ │ - subeq lr, r1, #192, 26 @ 0x3000 │ │ │ │ + subeq lr, r1, #216, 24 @ 0xd800 │ │ │ │ rsbsmi r1, sp, #144 @ 0x90 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #12 │ │ │ │ ldrbge r7, [r8, #2203] @ 0x89b │ │ │ │ stmibcc sp!, {r0, r2, r8, r9, ip, pc} │ │ │ │ - subeq pc, r1, #24 │ │ │ │ + subeq pc, r1, #56 @ 0x38 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq r9, r4, lsl pc │ │ │ │ @@ -134039,57 +134039,57 @@ │ │ │ │ strdeq ip, [r2, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq r9, r4, asr pc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror r6 │ │ │ │ mvnslt r4, ip, asr #29 │ │ │ │ stmiblt r8, {r0, r5, r6, r7, sl, ip, sp} │ │ │ │ - subeq pc, r1, #40 @ 0x28 │ │ │ │ + subeq pc, r1, #72 @ 0x48 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062690 │ │ │ │ cmnmi r9, #2013265923 @ 0x78000003 │ │ │ │ stmdbcc r3!, {r0, r2, r3, r4, r5, r6, r7, r9, ip, sp, lr, pc}^ │ │ │ │ - subeq r5, r2, #40, 2 │ │ │ │ + subeq r5, r2, #184, 4 @ 0x8000000b │ │ │ │ rsbsmi r1, sp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, r6, r2 │ │ │ │ ldrpl r1, [r3, -sl, asr #16] │ │ │ │ svccc 0x00b054be │ │ │ │ - subeq r5, r2, #56, 2 │ │ │ │ + subeq r5, r2, #200, 4 @ 0x8000000c │ │ │ │ rsbsmi r1, sp, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r2, [r6, -r8] │ │ │ │ strbtle r5, [r9], #-731 @ 0xfffffd25 │ │ │ │ svccc 0x009d023e │ │ │ │ - subeq r5, r2, #216, 2 @ 0x36 │ │ │ │ + subeq r5, r2, #144, 6 @ 0x40000002 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #4, 16 @ 0x40000 │ │ │ │ + rsbseq r6, r2, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r2, [r6, -r0] │ │ │ │ blls a13d90 │ │ │ │ svclt 0x003038fb │ │ │ │ - subeq r5, r2, #232, 2 @ 0x3a │ │ │ │ + subeq r5, r2, #160, 6 @ 0x80000002 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #14 │ │ │ │ ldrblt r0, [r9], #308 @ 0x134 │ │ │ │ mrccc 5, 6, r3, cr8, cr11, {4} │ │ │ │ - subeq r5, r2, #32, 8 @ 0x20000000 │ │ │ │ + subeq r5, r2, #168, 10 @ 0x2a000000 │ │ │ │ rsbsmi r1, sp, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr r7 │ │ │ │ mcrcs 8, 7, r6, cr8, cr15, {6} │ │ │ │ mcrlt 4, 4, ip, cr11, cr2, {6} │ │ │ │ - subeq r5, r2, #192, 14 @ 0x3000000 │ │ │ │ + subeq r5, r2, #128, 16 @ 0x800000 │ │ │ │ rsbsmi r1, sp, #212, 14 @ 0x3500000 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r6, #172, 20 @ 0xac000 │ │ │ │ @@ -134147,21 +134147,21 @@ │ │ │ │ stclcc 15, cr6, [r3], #828 @ 0x33c │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r5, r9, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr #16 │ │ │ │ stc 13, cr9, [r7], #-656 @ 0xfffffd70 │ │ │ │ ldclt 0, cr8, [r0], #680 @ 0x2a8 │ │ │ │ - subeq r8, r2, #40, 18 @ 0xa0000 │ │ │ │ + subeq r8, r2, #24, 14 @ 0x600000 │ │ │ │ submi r5, r2, #72, 2 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #16 │ │ │ │ strmi lr, [r9, r7, lsl #4]! │ │ │ │ ldclcc 7, cr12, [sp], #-340 @ 0xfffffeac │ │ │ │ - subeq r8, r2, #56, 18 @ 0xe0000 │ │ │ │ + subeq r8, r2, #40, 14 @ 0xa00000 │ │ │ │ eorseq r5, fp, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr r8 │ │ │ │ ble ffd3608c <_edata@@Base+0xf9f3608c> │ │ │ │ mcrrlt 0, 12, r6, ip, cr6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ @@ -134172,15 +134172,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #172, 16 @ 0xac0000 │ │ │ │ + rsbseq r6, r2, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01063cb0 │ │ │ │ svcvc 0x008078cc │ │ │ │ bllt bd4684 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r9, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -134225,21 +134225,21 @@ │ │ │ │ stclcc 4, cr11, [r9, #236]! @ 0xec │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #18 │ │ │ │ ldrthi sl, [r5], #-3642 @ 0xfffff1c6 │ │ │ │ ldclt 7, cr10, [r5, #176]! @ 0xb0 │ │ │ │ - subseq lr, r0, #40, 26 @ 0xa00 │ │ │ │ + subseq lr, r0, #184, 18 @ 0x2e0000 │ │ │ │ submi r5, r2, #32, 4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror r9 │ │ │ │ bls 2a04090 <__bss_end__@@Base+0x1ba72d4> │ │ │ │ stccc 5, cr7, [r4, #640] @ 0x280 │ │ │ │ - subseq lr, r0, #64, 26 @ 0x1000 │ │ │ │ + subseq lr, r0, #200, 18 @ 0x320000 │ │ │ │ submi r5, r2, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062990 │ │ │ │ bmi 1ab4cc0 <__bss_end__@@Base+0xc57f04> │ │ │ │ ldcllt 13, cr2, [r5, #-480] @ 0xfffffe20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #80, 4 │ │ │ │ @@ -134262,19 +134262,19 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #108, 4 @ 0xc0000006 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #84, 18 @ 0x150000 │ │ │ │ + rsbseq r6, r2, #108, 18 @ 0x1b0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq lr, r4, #136, 2 @ 0x22 │ │ │ │ biceq r4, r0, r8, lsr #32 │ │ │ │ - subseq pc, r0, #224 @ 0xe0 │ │ │ │ + subseq lr, r0, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062ab0 │ │ │ │ blls 1f384f0 <__bss_end__@@Base+0x10db734> │ │ │ │ stclt 4, cr14, [r6], #460 @ 0x1cc │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -134315,15 +134315,15 @@ │ │ │ │ teqeq r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r3, r6, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, sl, r2 │ │ │ │ mrcle 5, 2, r4, cr12, cr14, {6} │ │ │ │ ldclcc 1, cr2, [pc], #-208 @ 10629f4 <__bss_end__@@Base+0x205c38> │ │ │ │ - subseq pc, r0, #48, 12 @ 0x3000000 │ │ │ │ + subseq pc, r0, #64, 6 │ │ │ │ submi r5, r2, #192, 4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, sl, r2 │ │ │ │ orrspl sl, r3, #-1073741781 @ 0xc000002b │ │ │ │ mrrclt 7, 14, lr, r5, cr11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi lr, ip, #72, 28 @ 0x480 │ │ │ │ @@ -134375,75 +134375,75 @@ │ │ │ │ bllt 1ab7a48 <__bss_end__@@Base+0xc5ac8c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi pc, ip, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062bb8 │ │ │ │ bge 1d748e0 <__bss_end__@@Base+0xf17b24> │ │ │ │ blcc 11c5aa0 <__bss_end__@@Base+0x368ce4> │ │ │ │ - subseq ip, r1, #112, 24 @ 0x7000 │ │ │ │ + subseq ip, r1, #0, 28 │ │ │ │ submi r5, r2, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, fp, r2 │ │ │ │ ldmdbmi sl!, {r0, r1, r4, r6, r7, r8, r9, fp, ip, sp}^ │ │ │ │ blt 9079bc │ │ │ │ - subseq ip, r1, #128, 24 @ 0x8000 │ │ │ │ + subseq ip, r1, #16, 28 @ 0x100 │ │ │ │ submi r5, r2, #116, 6 @ 0xd0000001 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #228, 18 @ 0x390000 │ │ │ │ + rsbseq r6, r2, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #24 │ │ │ │ ldrbvc sp, [r8, #1167] @ 0x48f │ │ │ │ bcc 7099c │ │ │ │ - subseq ip, r1, #112, 28 @ 0x700 │ │ │ │ + subseq sp, r1, #96 @ 0x60 │ │ │ │ strne r6, [r2], -r8, lsr #4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl ip │ │ │ │ cmngt r3, #104, 4 @ 0x80000006 │ │ │ │ blt ff78bfb4 <_edata@@Base+0xf998bfb4> │ │ │ │ - subseq ip, r1, #128, 28 @ 0x800 │ │ │ │ + subseq sp, r1, #136 @ 0x88 │ │ │ │ andseq r6, sp, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr ip │ │ │ │ bl 1a3ab88 <__bss_end__@@Base+0xbdddcc> │ │ │ │ bcc 2ec78ec <__bss_end__@@Base+0x206ab30> │ │ │ │ - subseq r1, r2, #216, 2 @ 0x36 │ │ │ │ + subseq r1, r2, #120 @ 0x78 │ │ │ │ submi r5, r2, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #24 │ │ │ │ bls fface1c8 <_edata@@Base+0xf9cce1c8> │ │ │ │ blt 2627300 <__bss_end__@@Base+0x17ca544> │ │ │ │ - subseq r1, r2, #240, 2 @ 0x3c │ │ │ │ + subseq r1, r2, #136 @ 0x88 │ │ │ │ submi r5, r2, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #24 │ │ │ │ ldclmi 3, cr7, [r4, #-536]! @ 0xfffffde8 │ │ │ │ bcc 1da3638 <__bss_end__@@Base+0xf4687c> │ │ │ │ - subseq r1, r2, #112, 4 │ │ │ │ + subseq r1, r2, #104, 2 │ │ │ │ @ instruction: 0x16026270 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror ip │ │ │ │ bne 2612144 <__bss_end__@@Base+0x17b5388> │ │ │ │ blt 15367f0 <__bss_end__@@Base+0x6d9a34> │ │ │ │ - subseq r1, r2, #128, 4 │ │ │ │ + subseq r1, r2, #120, 2 │ │ │ │ andseq r6, sp, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062c90 │ │ │ │ eorvc pc, r4, #164, 30 @ 0x290 │ │ │ │ ldmibcc r1!, {r0, r4, r7, r8, sl, sp, lr, pc}^ │ │ │ │ - subseq r1, r2, #168, 8 @ 0xa8000000 │ │ │ │ + subseq r1, r2, #248, 6 @ 0xe0000003 │ │ │ │ submi r5, r2, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, ip, r2 │ │ │ │ stmibeq pc!, {r0, r2, r3, r5, r7, r9, fp, ip, sp}^ @ │ │ │ │ ldmiblt r0, {r2, r3, r5, r8, fp, ip, sp, pc}^ │ │ │ │ - subseq r1, r2, #112, 16 @ 0x700000 │ │ │ │ + subseq r1, r2, #192, 14 @ 0x3000000 │ │ │ │ submi r5, r2, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, ip, r2 │ │ │ │ ldc 14, cr15, [r1, #-272]! @ 0xfffffef0 │ │ │ │ stmibcc pc!, {r1, r2, r7, r9, sl, fp, ip, sp, lr} @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #48, 8 @ 0x30000000 │ │ │ │ @@ -134484,32 +134484,32 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r5, r4, fp, lsl #8 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #116, 20 @ 0x74000 │ │ │ │ + rsbseq r6, r2, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, sp, r2 │ │ │ │ mrcvc 12, 5, r9, cr0, cr12, {7} │ │ │ │ mcrcc 2, 4, r3, cr2, cr9, {5} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strne r6, [r2], -ip, lsr #7 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062d98 │ │ │ │ ldrbhi sl, [r9, #-79] @ 0xffffffb1 │ │ │ │ @ instruction: 0xbe37eb55 │ │ │ │ - subseq r4, r2, #104, 28 @ 0x680 │ │ │ │ + subseq r5, r2, #56, 4 @ 0x80000003 │ │ │ │ andseq r0, ip, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062db0 │ │ │ │ mrrccc 13, 4, fp, sl, cr1 │ │ │ │ ldclcc 8, cr6, [r6, #656]! @ 0x290 │ │ │ │ - subseq r4, r2, #152, 28 @ 0x980 │ │ │ │ + subseq r5, r2, #72, 4 @ 0x80000004 │ │ │ │ submi r5, r2, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, sp, r2 │ │ │ │ strbpl ip, [r2, -fp, lsl #3] │ │ │ │ ldclt 6, cr6, [fp, #20]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #216, 8 @ 0xd8000000 │ │ │ │ @@ -134543,15 +134543,15 @@ │ │ │ │ ldcllt 1, cr9, [r5], #348 @ 0x15c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr lr │ │ │ │ mrchi 5, 2, r9, cr10, cr13, {3} │ │ │ │ stclcc 13, cr5, [fp], {184} @ 0xb8 │ │ │ │ - subseq r6, r2, #0 │ │ │ │ + subseq r5, r2, #248, 30 @ 0x3e0 │ │ │ │ submi r5, r2, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror lr │ │ │ │ @ instruction: 0x666924d1 │ │ │ │ stclt 12, cr14, [r2], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r0, sp, #236, 20 @ 0xec000 │ │ │ │ @@ -134574,15 +134574,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r0, sp, #132, 26 @ 0x2100 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #4, 22 @ 0x1000 │ │ │ │ + rsbseq r6, r2, #28, 22 @ 0x7000 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r6, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -134615,75 +134615,75 @@ │ │ │ │ bllt ff49c6f8 <_edata@@Base+0xf969c6f8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r1, sp, #48, 4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror pc │ │ │ │ blx 7355cc │ │ │ │ blcc 2d04acc <__bss_end__@@Base+0x1ea7d10> │ │ │ │ - subseq r2, r3, #24, 22 @ 0x6000 │ │ │ │ + subseq r2, r3, #64, 26 @ 0x1000 │ │ │ │ andseq r6, r7, fp, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01062f90 │ │ │ │ svcmi 0x00a28f4e │ │ │ │ bllt 25a1238 <__bss_end__@@Base+0x174447c> │ │ │ │ - subseq r2, r3, #40, 22 @ 0xa000 │ │ │ │ + subseq r2, r3, #96, 26 @ 0x1800 │ │ │ │ submi r5, r2, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, pc, r2 @ │ │ │ │ bpl 2e9c000 <__bss_end__@@Base+0x203f244> │ │ │ │ blcc 1e80108 <__bss_end__@@Base+0x102334c> │ │ │ │ - subseq r2, r3, #40, 26 @ 0xa00 │ │ │ │ + subseq r2, r3, #216, 30 @ 0x360 │ │ │ │ submi r5, r2, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, pc, r2 @ │ │ │ │ mcrrle 12, 1, lr, r7, cr1 │ │ │ │ bllt 17b7580 <__bss_end__@@Base+0x95a7c4> │ │ │ │ - subseq r2, r3, #56, 26 @ 0xe00 │ │ │ │ + subseq r2, r3, #232, 30 @ 0x3a0 │ │ │ │ submi r5, r2, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r2, [r6, -r8] │ │ │ │ ldrbmi fp, [lr, #4005]! @ 0xfa5 │ │ │ │ blcc 10e55a4 <__bss_end__@@Base+0x2887e8> │ │ │ │ - subseq r7, r3, #200, 4 @ 0x8000000c │ │ │ │ + subseq r7, r3, #200 @ 0xc8 │ │ │ │ submi r5, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r2, [r6, -r0] │ │ │ │ ldcge 6, cr5, [lr], #-696 @ 0xfffffd48 │ │ │ │ blt a1268c │ │ │ │ - subseq r7, r3, #216, 4 @ 0x8000000d │ │ │ │ + subseq r7, r3, #232 @ 0xe8 │ │ │ │ submi r5, r2, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8 │ │ │ │ ldrls sl, [r6], -r4, asr #11 │ │ │ │ bcc 3b8918 │ │ │ │ - subseq r7, r3, #96, 6 @ 0x80000001 │ │ │ │ + subseq r7, r3, #120, 2 │ │ │ │ submi r5, r2, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr #32 │ │ │ │ ldmdbne r5!, {r0, r1, r2, r3, r4, r5, r6, r8, fp, sp, pc} │ │ │ │ blt ffd38970 <_edata@@Base+0xf9f38970> │ │ │ │ - subseq r7, r3, #112, 6 @ 0xc0000001 │ │ │ │ + subseq r7, r3, #136, 2 @ 0x22 │ │ │ │ submi r5, r2, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ qaddeq r3, r0, r6 │ │ │ │ orrgt r0, pc, #430080 @ 0x69000 │ │ │ │ bcc ff6e438c <_edata@@Base+0xf98e438c> │ │ │ │ - subseq r7, r3, #72, 10 @ 0x12000000 │ │ │ │ + subseq r7, r3, #16, 6 @ 0x40000000 │ │ │ │ submi r5, r2, #140, 12 @ 0x8c00000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #164, 22 @ 0x29000 │ │ │ │ + rsbseq r6, r2, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, rrx │ │ │ │ strbge fp, [pc, -r1, ror #22]! │ │ │ │ blt ff0d93ec <_edata@@Base+0xf92d93ec> │ │ │ │ - subseq r7, r3, #56, 14 @ 0xe00000 │ │ │ │ + subseq r7, r3, #0, 10 │ │ │ │ strne r6, [r2], -r0, asr #10 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, r0, r3 │ │ │ │ @ instruction: 0xf5395b7e │ │ │ │ bcc 2a9f168 <__bss_end__@@Base+0x1c423ac> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ eoreq r6, r5, fp, lsl #8 │ │ │ │ @@ -134729,21 +134729,21 @@ │ │ │ │ stmibcc r0!, {r0, r3, r4, r6, r7, sl, fp, lr}^ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #2 │ │ │ │ ldmdbge sl!, {r5, sl, ip, sp, lr, pc} │ │ │ │ stmiblt r9, {r2, r3, r4, r6, fp, ip, lr}^ │ │ │ │ - subseq sl, r3, #224 @ 0xe0 │ │ │ │ + subseq sl, r3, #32 │ │ │ │ submi r5, r2, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr r1 │ │ │ │ ldcls 6, cr7, [r6, #-668] @ 0xfffffd64 │ │ │ │ ldmibcc r3!, {r0, r2, r4, r5, r8, sl, ip, sp, lr, pc} │ │ │ │ - subseq sl, r3, #240 @ 0xf0 │ │ │ │ + subseq sl, r3, #48 @ 0x30 │ │ │ │ submi r5, r2, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror r1 │ │ │ │ strble fp, [r2], #1023 @ 0x3ff │ │ │ │ ldmiblt pc, {r6, r7, r8, ip, lr, pc} @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #160, 14 @ 0x2800000 │ │ │ │ @@ -134766,44 +134766,44 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #188, 14 @ 0x2f00000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #12, 24 @ 0xc00 │ │ │ │ + rsbseq r6, r2, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r2 │ │ │ │ blcs 2e94ec4 <__bss_end__@@Base+0x2038108> │ │ │ │ svccc 0x00b85231 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adceq lr, r4, #160, 20 @ 0xa0000 │ │ │ │ - biceq r4, r0, r8, ror #25 │ │ │ │ - subseq sl, r3, #216, 16 @ 0xd80000 │ │ │ │ + biceq r4, r0, r8, lsr #26 │ │ │ │ + subseq sl, r3, #192, 26 @ 0x3000 │ │ │ │ andeq r4, r0, r0, lsr #8 │ │ │ │ strbteq r9, [r2], #-2492 @ 0xfffff644 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #236, 10 @ 0x3b000000 │ │ │ │ + rsbseq r4, r2, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr r2 │ │ │ │ addvc r9, ip, #2293760 @ 0x230000 │ │ │ │ svclt 0x0038ea78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #4 │ │ │ │ ldmdbcs r4, {r2, r3, r5, r6, r7, r8, r9, sl, fp, lr, pc} │ │ │ │ mcrcc 1, 6, pc, cr2, cr15, {5} @ │ │ │ │ - subseq r2, r4, #216, 20 @ 0xd8000 │ │ │ │ + subseq r2, r4, #184, 12 @ 0xb800000 │ │ │ │ submi r5, r2, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ ldmdbge r0!, {r1, r2, r4, r6, r9, sp}^ │ │ │ │ @ instruction: 0xbe64ea3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r7, sp, #228, 10 @ 0x39000000 │ │ │ │ @@ -134820,15 +134820,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #76, 10 @ 0x13000000 │ │ │ │ + rsbseq r4, r2, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, r2, r3 │ │ │ │ ldmvs sl, {r1, r5, r6, r8, r9, fp, sp}^ │ │ │ │ ldccc 1, cr10, [r1, #128] @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r7, sp, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -134898,87 +134898,87 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r7, sp, #40, 26 @ 0xa00 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #172, 10 @ 0x2b000000 │ │ │ │ + rsbseq r4, r2, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r3, [r6, -r8] │ │ │ │ @ instruction: 0x86693b7b │ │ │ │ stclcc 5, cr8, [sp], #-572 @ 0xfffffdc4 │ │ │ │ - subseq fp, r5, #176 @ 0xb0 │ │ │ │ + subseq fp, r5, #112, 6 @ 0xc0000001 │ │ │ │ submi r5, r2, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl r4 │ │ │ │ bgt 11296bc <__bss_end__@@Base+0x2cc900> │ │ │ │ mcrrlt 1, 11, lr, r4, cr5 │ │ │ │ - subseq fp, r5, #8, 2 │ │ │ │ + subseq fp, r5, #128, 6 │ │ │ │ submi r5, r2, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr #8 │ │ │ │ strblt pc, [sp, #2602] @ 0xa2a @ │ │ │ │ @ instruction: 0x3c1fbb68 │ │ │ │ - subseq fp, r5, #152, 6 @ 0x60000002 │ │ │ │ + subseq fp, r5, #168, 12 @ 0xa800000 │ │ │ │ submi r5, r2, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #8 │ │ │ │ b 1f2ba84 <__bss_end__@@Base+0x10cecc8> │ │ │ │ bllt ecfbbc <__bss_end__@@Base+0x72e00> │ │ │ │ - subseq fp, r5, #184, 6 @ 0xe0000002 │ │ │ │ + subseq fp, r5, #216, 12 @ 0xd800000 │ │ │ │ submi r5, r2, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr r4 │ │ │ │ ldmibpl r3, {r0, r1, r5, r7, r9, sl, sp, lr, pc}^ │ │ │ │ blcc 5e5138 │ │ │ │ - subseq r0, r6, #88, 14 @ 0x1600000 │ │ │ │ + subseq r0, r6, #40, 12 @ 0x2800000 │ │ │ │ submi r5, r2, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror r4 │ │ │ │ strtcc pc, [fp], pc, ror #1 │ │ │ │ bllt ffd5bd10 <_edata@@Base+0xf9f5bd10> │ │ │ │ - subseq r0, r6, #104, 14 @ 0x1a00000 │ │ │ │ + subseq r0, r6, #64, 12 @ 0x4000000 │ │ │ │ submi r5, r2, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, r4, r3 │ │ │ │ ldmda pc!, {r0, r1, r2, r3, r5, r7, r8, r9, sp, lr, pc} @ │ │ │ │ blcc ff516f84 <_edata@@Base+0xf9716f84> │ │ │ │ - subseq r0, r6, #232, 14 @ 0x3a00000 │ │ │ │ + subseq r0, r6, #248, 12 @ 0xf800000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010634b8 │ │ │ │ @ instruction: 0x77bc1854 │ │ │ │ bllt 2d0797c <__bss_end__@@Base+0x1eaabc0> │ │ │ │ - subseq r0, r6, #248, 14 @ 0x3e00000 │ │ │ │ + subseq r0, r6, #8, 14 @ 0x200000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #84, 14 @ 0x1500000 │ │ │ │ + rsbseq r8, r2, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r3, [r6, -r0] │ │ │ │ @ instruction: 0x262552da │ │ │ │ blcc 2527628 <__bss_end__@@Base+0x16ca86c> │ │ │ │ - subseq r0, r6, #16, 20 @ 0x10000 │ │ │ │ + subseq r0, r6, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #10 │ │ │ │ stclhi 6, cr9, [sl], #-204 @ 0xffffff34 │ │ │ │ bllt 1d76318 <__bss_end__@@Base+0xf1955c> │ │ │ │ - subseq r0, r6, #216, 24 @ 0xd800 │ │ │ │ + subseq r0, r6, #176, 20 @ 0xb0000 │ │ │ │ andseq r6, r5, fp, lsl #24 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #156, 8 @ 0x9c000000 │ │ │ │ + rsbseq r1, r2, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r5 │ │ │ │ blhi 2382e68 <__bss_end__@@Base+0x15260ac> │ │ │ │ blcc 15f937c <__bss_end__@@Base+0x79c5c0> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -135006,15 +135006,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #188, 22 @ 0x2f000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #252, 6 @ 0xf0000003 │ │ │ │ + rsbseq r1, r2, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, r5, r3 │ │ │ │ ldmge r1!, {r0, r1, r4, r5, r6, r7, sl, fp, lr, pc} │ │ │ │ blt ff350d30 <_edata@@Base+0xf9550d30> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r6, r4, fp, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -135023,21 +135023,21 @@ │ │ │ │ bcc 2cdc020 <__bss_end__@@Base+0x1e7f264> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ eoreq r6, fp, fp, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r3, [r6, -r8] │ │ │ │ strtne r3, [ip], -r6, asr #5 │ │ │ │ blt 2648bd8 <__bss_end__@@Base+0x17ebe1c> │ │ │ │ - subseq r3, r6, #88, 22 @ 0x16000 │ │ │ │ + subseq r3, r6, #48, 28 @ 0x300 │ │ │ │ submi r5, r2, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r3, [r6, -r0] │ │ │ │ blt d43308 │ │ │ │ bcc 2052318 <__bss_end__@@Base+0x11f555c> │ │ │ │ - subseq r3, r6, #120, 22 @ 0x1e000 │ │ │ │ + subseq r3, r6, #80, 28 @ 0x500 │ │ │ │ submi r5, r2, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #12 │ │ │ │ @ instruction: 0xa7db1971 │ │ │ │ blt 19d3ef4 <__bss_end__@@Base+0xb77138> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #160, 24 @ 0xa000 │ │ │ │ @@ -135048,15 +135048,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #92, 8 @ 0x5c000000 │ │ │ │ + rsbseq r1, r2, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr r6 │ │ │ │ cdpvc 8, 1, cr7, cr8, cr8, {1} │ │ │ │ ldmiblt r5!, {r4, r5, r6, r9, sl, ip, pc}^ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -135088,34 +135088,34 @@ │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, r2, #44, 26 @ 0xb00 │ │ │ │ biceq r9, r7, r1, lsl #16 │ │ │ │ adceq pc, r4, #160, 16 @ 0xa00000 │ │ │ │ biceq r5, r0, r8, asr #7 │ │ │ │ - subseq r4, r6, #232, 12 @ 0xe800000 │ │ │ │ + subseq r8, r6, #152, 6 @ 0x60000002 │ │ │ │ andseq r4, r5, r6, lsr #32 │ │ │ │ strbteq fp, [r2], #-2444 @ 0xfffff674 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl r7 │ │ │ │ cmpge r5, #43515904 @ 0x2980000 │ │ │ │ ldmibcc r1!, {r5, r6, r8, fp} │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #60, 8 @ 0x3c000000 │ │ │ │ + rsbseq r8, r2, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ ldrb r2, [r2], #3268 @ 0xcc4 │ │ │ │ ldmiblt r9, {r1, r2, r3, r9, sl, fp, ip, sp, pc} │ │ │ │ - subseq fp, r6, #224, 8 @ 0xe0000000 │ │ │ │ + subseq fp, r6, #80, 4 │ │ │ │ submi r5, r2, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #14 │ │ │ │ mrrc 12, 13, r8, r1, cr15 │ │ │ │ stmibcc r3, {r0, r1, r6, r7, r8, r9, sl, ip, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi lr, sp, #72, 10 @ 0x12000000 │ │ │ │ @@ -135144,15 +135144,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi lr, sp, #8, 16 @ 0x80000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r6, r2, #92, 24 @ 0x5c00 │ │ │ │ + rsbseq r6, r2, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r3, [r6, -r0] │ │ │ │ stmdbcc r8, {r0, r2, r6, r7, r8, r9, sl, ip, sp} │ │ │ │ cdpcc 13, 11, cr10, cr8, cr13, {6} │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -135162,15 +135162,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #132, 6 @ 0x10000002 │ │ │ │ + rsbseq r1, r2, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r8 │ │ │ │ blpl 151e4e8 <__bss_end__@@Base+0x6c172c> │ │ │ │ cdpcc 12, 4, cr5, cr2, cr9, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi lr, sp, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -135179,87 +135179,87 @@ │ │ │ │ mcrlt 3, 0, lr, cr13, cr3, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi lr, sp, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #16 │ │ │ │ ldrtmi r6, [pc], #385 @ 1063840 <__bss_end__@@Base+0x206a84> │ │ │ │ ldclcc 1, cr10, [fp, #548] @ 0x224 │ │ │ │ - subseq r7, r7, #104, 28 @ 0x680 │ │ │ │ + subseq r9, r7, #0, 16 │ │ │ │ submi r5, r2, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #16 │ │ │ │ stcle 0, cr1, [r8, #800]! @ 0x320 │ │ │ │ stclt 5, cr3, [ip, #664]! @ 0x298 │ │ │ │ - subseq r7, r7, #120, 28 @ 0x780 │ │ │ │ + subseq r9, r7, #16, 16 @ 0x100000 │ │ │ │ submi r5, r2, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01063890 │ │ │ │ b 16e5944 <__bss_end__@@Base+0x888b88> │ │ │ │ ldclcc 1, cr3, [pc, #-660]! @ 10635e0 <__bss_end__@@Base+0x206824> │ │ │ │ - subseq r8, r7, #88, 2 │ │ │ │ + subseq r9, r7, #176, 20 @ 0xb0000 │ │ │ │ submi r5, r2, #4, 30 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r1, r2, #228, 4 @ 0x4000000e │ │ │ │ + rsbseq r1, r2, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, r8, r3 │ │ │ │ eorcc r3, r0, #-268435442 @ 0xf000000e │ │ │ │ vldrlt d22, [r2, #-196] @ 0xffffff3c │ │ │ │ - subseq r8, r7, #104, 2 │ │ │ │ + subseq r9, r7, #224, 22 @ 0x38000 │ │ │ │ eoreq r0, r7, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, r8, r3 │ │ │ │ mcrrmi 5, 10, r4, pc, cr9 │ │ │ │ vstmdbcc r6!, {d15-} │ │ │ │ - subseq sp, r7, #112, 20 @ 0x70000 │ │ │ │ + subseq sp, r7, #72, 20 @ 0x48000 │ │ │ │ eoreq r6, sp, fp, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r3, [r6, -r0] │ │ │ │ teqhi fp, r6 @ │ │ │ │ ldcllt 15, cr0, [lr], #964 @ 0x3c4 │ │ │ │ - subseq sp, r7, #128, 20 @ 0x80000 │ │ │ │ + subseq sp, r7, #96, 20 @ 0x60000 │ │ │ │ submi r5, r2, #200, 30 @ 0x320 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r5, r6, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ ldrtmi r0, [r1], #-3011 @ 0xfffff43d │ │ │ │ @ instruction: 0x3cd47988 │ │ │ │ - subseq sp, r7, #0, 22 │ │ │ │ + subseq sp, r7, #224, 20 @ 0xe0000 │ │ │ │ submi r5, r2, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr #18 │ │ │ │ rscpl r8, sp, r5, asr #6 │ │ │ │ stclt 5, cr14, [ip], #596 @ 0x254 │ │ │ │ - subseq sp, r7, #16, 22 @ 0x4000 │ │ │ │ + subseq sp, r7, #240, 20 @ 0xf0000 │ │ │ │ submi r5, r2, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr r9 │ │ │ │ @ instruction: 0xa76e0f53 │ │ │ │ vstmiacc r5, {s0-s37} │ │ │ │ - subseq sp, r7, #160, 24 @ 0xa000 │ │ │ │ + subseq sp, r7, #128, 24 @ 0x8000 │ │ │ │ submi r5, r2, #244, 30 @ 0x3d0 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r1, r2, #68, 6 @ 0x10000001 │ │ │ │ + rsbseq r1, r2, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #18 │ │ │ │ ldclne 14, cr6, [r0, #-232] @ 0xffffff18 │ │ │ │ mrrclt 0, 9, r8, pc, cr4 @ │ │ │ │ - subseq sp, r7, #216, 28 @ 0xd80 │ │ │ │ + subseq sp, r7, #104, 28 @ 0x680 │ │ │ │ submi r6, r2, #8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, r9, r3 │ │ │ │ bicsls r7, fp, r8, lsl #3 │ │ │ │ ldccc 13, cr2, [r8], #-900 @ 0xfffffc7c │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r6, r2, #32 │ │ │ │ @@ -135306,26 +135306,26 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #124 @ 0x7c │ │ │ │ + rsbseq r8, r2, #148 @ 0x94 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ mvnsge ip, r4, ror #12 │ │ │ │ bllt 1ed6494 <__bss_end__@@Base+0x10796d8> │ │ │ │ - subseq r1, r8, #248 @ 0xf8 │ │ │ │ + subseq r1, r8, #144 @ 0x90 │ │ │ │ @ instruction: 0x16027154 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, sl, r3 │ │ │ │ stmdbgt sl!, {r0, r1, r2, r5, r6, r8, r9, ip, sp, lr} │ │ │ │ blcc 160d004 <__bss_end__@@Base+0x7b0248> │ │ │ │ - subseq r1, r8, #16, 2 │ │ │ │ + subseq r1, r8, #160 @ 0xa0 │ │ │ │ andseq r7, r7, fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r5, r2, #140, 10 @ 0x23000000 │ │ │ │ @@ -135358,15 +135358,15 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r3, #188, 28 @ 0xbc0 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adceq r0, r5, #192, 20 @ 0xc0000 │ │ │ │ biceq r5, r0, r8, asr #20 │ │ │ │ - subseq r2, r8, #16, 16 @ 0x100000 │ │ │ │ + subseq r2, r8, #240, 18 @ 0x3c0000 │ │ │ │ andeq r4, r1, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -135389,15 +135389,15 @@ │ │ │ │ blt 2b539fc <__bss_end__@@Base+0x1cf6c40> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, fp, r3 │ │ │ │ stcle 12, cr8, [r5], #-508 @ 0xfffffe04 │ │ │ │ bcc 22db164 <__bss_end__@@Base+0x147e3a8> │ │ │ │ - subseq r3, r8, #232, 12 @ 0xe800000 │ │ │ │ + subseq r4, r8, #216, 10 @ 0x36000000 │ │ │ │ eoreq r0, sp, fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r4, #148, 26 @ 0x2500 │ │ │ │ @@ -135477,16 +135477,16 @@ │ │ │ │ tsteq r6, r0, asr #26 │ │ │ │ ldrbhi r9, [r2, r4, lsl #28]! │ │ │ │ bllt ff501888 <_edata@@Base+0xf9701888> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq sp, #65536 @ 0x10000 │ │ │ │ adceq r5, r8, #220, 22 @ 0x37000 │ │ │ │ - biceq r2, r0, r8, lsl #5 │ │ │ │ - subeq r9, r2, #120, 10 @ 0x1e000000 │ │ │ │ + biceq r2, r0, r8, asr #5 │ │ │ │ + subeq r9, r2, #168, 4 @ 0x8000000a │ │ │ │ andeq r4, r1, ip, lsr #32 │ │ │ │ ldrbteq r4, [r4], #-444 @ 0xfffffe44 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -135510,15 +135510,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #156, 2 @ 0x27 │ │ │ │ + rsbseq r8, r2, #204, 2 @ 0x33 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq lr, r4, #212, 16 @ 0xd40000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @@ -135527,15 +135527,15 @@ │ │ │ │ ldrdeq ip, [r2, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq lr, r4, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01063db8 │ │ │ │ vldrvc s23, [r5, #-232] @ 0xffffff18 │ │ │ │ bllt 1efe76c <__bss_end__@@Base+0x10a19b0> │ │ │ │ - subeq fp, r2, #248, 16 @ 0xf80000 │ │ │ │ + subeq fp, r2, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, pc, r6 @ │ │ │ │ strbtls ip, [sl], #-321 @ 0xfffffebf │ │ │ │ blcc 14883bc <__bss_end__@@Base+0x62b600> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi ip, r0, #196, 2 @ 0x31 │ │ │ │ @@ -135546,50 +135546,50 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r1, r4, #196, 18 @ 0x310000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #244, 16 @ 0xf40000 │ │ │ │ + rsbseq r5, r2, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr lr │ │ │ │ bicscc r3, r4, #84934656 @ 0x5100000 │ │ │ │ svccc 0x00d98845 │ │ │ │ - subseq r7, r9, #240, 22 @ 0x3c000 │ │ │ │ + subseq r7, r9, #144, 22 @ 0x24000 │ │ │ │ submi r6, r2, #64, 8 @ 0x40000000 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvnseq r5, ip, lsl ip │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #28 │ │ │ │ svcne 0x00f62706 │ │ │ │ svccc 0x00f40d93 │ │ │ │ - subseq r7, r9, #128, 24 @ 0x8000 │ │ │ │ + subseq r7, r9, #16, 24 @ 0x1000 │ │ │ │ submi r6, r2, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror lr │ │ │ │ bge ffb0e8d4 <_edata@@Base+0xf9d0e8d4> │ │ │ │ svclt 0x00caaaaa │ │ │ │ - subseq r7, r9, #144, 24 @ 0x9000 │ │ │ │ + subseq r7, r9, #48, 24 @ 0x3000 │ │ │ │ submi r6, r2, #168, 8 @ 0xa8000000 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrsbeq r5, [r1, #188]! @ 0xbc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01063e90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00c00000 │ │ │ │ - subseq r7, r9, #176, 28 @ 0xb00 │ │ │ │ + subseq r7, r9, #88, 28 @ 0x580 │ │ │ │ submi r6, r2, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #30 │ │ │ │ stmiacc r3!, {r0, r1, r3, r4, r5, r9, sl, fp, pc}^ │ │ │ │ svccc 0x00d5638e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ @@ -135634,15 +135634,15 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eoreq r1, ip, #180, 12 @ 0xb400000 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ adceq r7, r5, #184 @ 0xb8 │ │ │ │ biceq r2, r0, r8, lsr #16 │ │ │ │ - subeq r2, r4, #0, 30 │ │ │ │ + subeq r2, r4, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ strbteq pc, [r2], #-2028 @ 0xfffff814 @ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01063f98 │ │ │ │ bge ffb0ea3c <_edata@@Base+0xf9d0ea3c> │ │ │ │ svclt 0x00d9aaaa │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -135653,15 +135653,15 @@ │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, r4, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01063fb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00b20000 │ │ │ │ - subeq r8, r4, #16, 10 @ 0x4000000 │ │ │ │ + subeq r9, r4, #128, 2 │ │ │ │ submi r6, r2, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, pc, r3 @ │ │ │ │ ldmdavc r9, {r0, r2, r3, r4, r5, r7, fp, lr} │ │ │ │ svclt 0x00f069ba │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi sp, pc, #76, 14 @ 0x1300000 │ │ │ │ @@ -135720,25 +135720,25 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #92, 4 @ 0xc0000005 │ │ │ │ + rsbseq r8, r2, #188, 4 @ 0xc000000b │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sl, r4, #52, 24 @ 0x3400 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r2, r5, #216, 6 @ 0x60000003 │ │ │ │ biceq r6, r0, r8, lsl #1 │ │ │ │ - subseq ip, r9, #32, 6 @ 0x80000000 │ │ │ │ + subseq ip, r9, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r9, r1, r8, lsl #8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -135768,20 +135768,20 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrsheq r5, [r1, #148]! @ 0x94 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #180, 16 @ 0xb40000 │ │ │ │ + rsbseq r5, r2, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, r1, r4 │ │ │ │ tstvs sp, #1359872 @ 0x14c000 │ │ │ │ eorsgt r3, ip, sl, asr #12 │ │ │ │ - subeq r8, r5, #112, 22 @ 0x1c000 │ │ │ │ + subeq r8, r5, #200, 18 @ 0x320000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq sl, sl, #252, 14 @ 0x3f00000 │ │ │ │ @@ -135791,76 +135791,76 @@ │ │ │ │ strdeq ip, [r2, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorseq r9, sl, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r4, [r6, -r8] │ │ │ │ bgt 25fcde4 <__bss_end__@@Base+0x17a0028> │ │ │ │ ldrhmi r2, [r5], #-135 @ 0xffffff79 │ │ │ │ - subeq r8, r5, #128, 22 @ 0x20000 │ │ │ │ + subeq r8, r5, #216, 18 @ 0x360000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #4 │ │ │ │ bicne r1, r7, r1, ror ip │ │ │ │ subsgt pc, r6, lr, asr r4 @ │ │ │ │ - subeq r8, r5, #224, 26 @ 0x3800 │ │ │ │ + subeq r8, r5, #24, 24 @ 0x1800 │ │ │ │ rsbmi r4, lr, #28, 14 @ 0x700000 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r2, r4, #124 @ 0x7c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr #4 │ │ │ │ @ instruction: 0xd6c16c1d │ │ │ │ submi r4, r5, sl, ror r4 │ │ │ │ - subeq r8, r5, #240, 26 @ 0x3c00 │ │ │ │ + subeq r8, r5, #40, 24 @ 0x2800 │ │ │ │ rsbmi r4, lr, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr r2 │ │ │ │ bcc ff14e314 <_edata@@Base+0xf934e314> │ │ │ │ andsgt r7, sp, r5, lsr #19 │ │ │ │ - subeq lr, r5, #56, 2 │ │ │ │ + subeq sp, r5, #72, 30 @ 0x120 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq r7, r4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #4 │ │ │ │ @ instruction: 0xfffffff2 │ │ │ │ svccc 0x00cd11df │ │ │ │ - subeq lr, r5, #72, 2 │ │ │ │ + subeq sp, r5, #88, 30 @ 0x160 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01064298 │ │ │ │ cmphi sl, pc, ror #25 │ │ │ │ rsbmi r9, sl, lr, lsr r2 │ │ │ │ - subeq lr, r5, #152, 4 @ 0x80000009 │ │ │ │ + subeq lr, r5, #24 │ │ │ │ rsbmi r4, lr, #160, 22 @ 0x28000 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq lr, r3, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r4, [r6, -r8] │ │ │ │ cdpeq 13, 0, cr4, cr4, cr5, {2} │ │ │ │ addgt lr, r7, r5, lsl #20 │ │ │ │ - subeq lr, r5, #176, 4 │ │ │ │ + subeq lr, r5, #40 @ 0x28 │ │ │ │ rsbmi r4, lr, #200, 22 @ 0x32000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #124, 26 @ 0x1f00 │ │ │ │ + rsbseq r8, r2, #76, 26 @ 0x1300 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, #44, 10 @ 0xb000000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @@ -135869,21 +135869,21 @@ │ │ │ │ strdeq ip, [r2, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl r3 │ │ │ │ ldmdbcc r0!, {r0} │ │ │ │ @ instruction: 0x40908ff6 │ │ │ │ - subeq lr, r5, #208, 8 @ 0xd0000000 │ │ │ │ + subeq lr, r5, #88, 6 @ 0x60000001 │ │ │ │ submi r6, r2, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr r3 │ │ │ │ @ instruction: 0x13ad82dc │ │ │ │ addgt sp, r5, r3, lsr #25 │ │ │ │ - subeq lr, r5, #184, 14 @ 0x2e00000 │ │ │ │ + subeq lr, r5, #176, 10 @ 0x2c000000 │ │ │ │ submi r6, r2, #216, 12 @ 0xd800000 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsl #11 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq pc, r5, #196, 4 @ 0x4000000c │ │ │ │ @@ -136283,21 +136283,21 @@ │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvnseq r7, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, r9, r4 │ │ │ │ rsbge pc, r3, r4, asr #3 │ │ │ │ adcsgt fp, r4, r5, lsr #19 │ │ │ │ - subeq r1, r6, #16, 28 @ 0x100 │ │ │ │ + subeq r1, r6, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010649b8 │ │ │ │ strbls r3, [r8, #-3430] @ 0xfffff29a │ │ │ │ umullsmi ip, r2, ip, r3 │ │ │ │ - subeq r1, r6, #32, 28 @ 0x200 │ │ │ │ + subeq r1, r6, #64, 30 @ 0x100 │ │ │ │ eoreq r0, r5, fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r4, #236, 8 @ 0xec000000 │ │ │ │ @@ -136361,21 +136361,21 @@ │ │ │ │ @ instruction: 0x0122b870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq pc, r5, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, sl, r4 │ │ │ │ strbteq sl, [r7], r0, lsr #23 │ │ │ │ cdplt 4, 15, cr5, cr15, cr5, {2} │ │ │ │ - subseq r0, fp, #192, 10 @ 0x30000000 │ │ │ │ + subseq r0, fp, #160, 14 @ 0x2800000 │ │ │ │ eoreq r0, r7, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #22 │ │ │ │ cdpvs 6, 2, cr1, cr1, cr14, {3} │ │ │ │ mcrcc 4, 5, pc, cr11, cr10, {3} @ │ │ │ │ - subseq r0, fp, #208, 10 @ 0x34000000 │ │ │ │ + subseq r0, fp, #176, 14 @ 0x2c00000 │ │ │ │ submi r6, r2, #132, 24 @ 0x8400 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r6, r1, #244, 8 @ 0xf4000000 │ │ │ │ @@ -136546,15 +136546,15 @@ │ │ │ │ stmdbgt r7, {r0, r1, r3, r6, r7, sl, ip, sp, lr, pc}^ │ │ │ │ bllt 9a71cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ adceq r2, r5, #196, 16 @ 0xc40000 │ │ │ │ biceq r6, r0, r8, asr #12 │ │ │ │ - subseq r0, fp, #56, 30 @ 0xe0 │ │ │ │ + subseq r0, fp, #24, 28 @ 0x180 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ strbteq lr, [r2], #-3212 @ 0xfffff374 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -136565,15 +136565,15 @@ │ │ │ │ blcc 7c4a4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #28 │ │ │ │ stmdane r3, {r2, r5, r6, r7, r9, sl, fp, ip, lr, pc} │ │ │ │ bllt ff6e46c8 <_edata@@Base+0xf98e46c8> │ │ │ │ - subseq r2, fp, #200, 28 @ 0xc80 │ │ │ │ + subseq r3, fp, #216, 4 @ 0x8000000d │ │ │ │ submi r6, r2, #76, 28 @ 0x4c0 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, r4, #252, 26 @ 0x3f00 │ │ │ │ @@ -136679,15 +136679,15 @@ │ │ │ │ bcc 26e657c <__bss_end__@@Base+0x18897c0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r7, lr, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, pc, r4 @ │ │ │ │ strtls r7, [r5], r1, lsl #31 │ │ │ │ blt 1e4ef80 <__bss_end__@@Base+0xff21c4> │ │ │ │ - subseq sl, ip, #16, 22 @ 0x4000 │ │ │ │ + subseq fp, ip, #224, 6 @ 0x80000003 │ │ │ │ submi r6, r2, #56, 30 @ 0xe0 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvneq sl, r4, lsl #2 │ │ │ │ @@ -136697,15 +136697,15 @@ │ │ │ │ smlawbeq r2, r0, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mvneq sl, r4, asr #2 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr r0 │ │ │ │ ldceq 1, cr6, [pc, #712] @ 10652c0 <__bss_end__@@Base+0x208504> │ │ │ │ bcc 15d2048 <__bss_end__@@Base+0x77528c> │ │ │ │ - subseq sl, ip, #32, 22 @ 0x8000 │ │ │ │ + subseq fp, ip, #240, 6 @ 0xc0000003 │ │ │ │ submi r6, r2, #64, 30 @ 0x100 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq sp, r1, #220, 24 @ 0xdc00 │ │ │ │ @@ -136715,57 +136715,57 @@ │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r4, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #32 │ │ │ │ cmppl lr, #503316480 @ 0x1e000000 │ │ │ │ ldmiblt r4!, {r0, r2, r3, r5, r7, r8, sl, ip}^ │ │ │ │ - subseq sl, ip, #80, 26 @ 0x1400 │ │ │ │ + subseq fp, ip, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror r0 │ │ │ │ svcpl 0x004062ee │ │ │ │ ldmibcc r2, {r0, r1, r2, r4, r5, r8, sl, fp, ip, sp, pc}^ │ │ │ │ - subseq sl, ip, #96, 26 @ 0x1800 │ │ │ │ + subseq fp, ip, #224, 10 @ 0x38000000 │ │ │ │ eoreq r0, r3, fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvnseq r7, r4, lsr #5 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ swpeq r5, r0, [r6] │ │ │ │ ldrtgt r8, [ip], #663 @ 0x297 │ │ │ │ ldmiblt r1!, {r0, r1, r3, r4, r7, r9, sl, fp, ip, pc} │ │ │ │ - subseq lr, ip, #40, 24 @ 0x2800 │ │ │ │ + subseq lr, ip, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, r0, r5 │ │ │ │ @ instruction: 0xc7b621be │ │ │ │ ldmibcc r0, {r0, r1, r5, r6, ip, sp, pc} │ │ │ │ - subseq lr, ip, #56, 24 @ 0x3800 │ │ │ │ + subseq lr, ip, #8, 26 @ 0x200 │ │ │ │ eoreq r0, r5, fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq fp, r3, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r6, -r8] │ │ │ │ bmi 255ec30 <__bss_end__@@Base+0x1701e74> │ │ │ │ stmdblt pc!, {r2, r4, r5, r9, sl, ip, lr, pc}^ @ │ │ │ │ - subseq lr, ip, #200, 24 @ 0xc800 │ │ │ │ + subseq lr, ip, #136, 26 @ 0x2200 │ │ │ │ submi r6, r2, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr #2 │ │ │ │ svchi 0x002593d2 │ │ │ │ svccc 0x00e79fa6 │ │ │ │ - subseq lr, ip, #216, 24 @ 0xd800 │ │ │ │ + subseq lr, ip, #152, 26 @ 0x2600 │ │ │ │ submi r6, r2, #220, 30 @ 0x370 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsl #11 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq pc, r5, #84, 16 @ 0x540000 │ │ │ │ @@ -136775,21 +136775,21 @@ │ │ │ │ @ instruction: 0x01228e90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq pc, r5, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr r1 │ │ │ │ eorcs sp, r2, r2, lsr #28 │ │ │ │ svclt 0x006b5455 │ │ │ │ - subseq lr, ip, #160, 28 @ 0xa00 │ │ │ │ + subseq lr, ip, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, r1, r5 │ │ │ │ ldclne 13, cr10, [r4, #-556] @ 0xfffffdd4 │ │ │ │ svccc 0x00101cbe │ │ │ │ - subseq pc, ip, #184 @ 0xb8 │ │ │ │ + subseq pc, ip, #88, 2 │ │ │ │ eoreq r0, r5, fp │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ eorseq r4, pc, #132, 22 @ 0x21000 │ │ │ │ @@ -136865,27 +136865,27 @@ │ │ │ │ stclt 14, cr6, [r3, #144] @ 0x90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r7, r2, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010652b8 │ │ │ │ ldrls r0, [r9, r2, lsl #25] │ │ │ │ ldclcc 5, cr10, [r6, #-88] @ 0xffffffa8 │ │ │ │ - subseq r1, sp, #120, 22 @ 0x1e000 │ │ │ │ + subseq r1, sp, #152, 24 @ 0x9800 │ │ │ │ submi r7, r2, #0, 2 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq sp, r1, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r6, -r0] │ │ │ │ @ instruction: 0xd322231b │ │ │ │ stclt 3, cr15, [fp, #-788]! @ 0xfffffcec │ │ │ │ - subseq r1, sp, #136, 22 @ 0x22000 │ │ │ │ + subseq r1, sp, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r3 │ │ │ │ ldrbge fp, [fp, #3708] @ 0xe7c │ │ │ │ stccc 12, cr1, [r2, #-1008] @ 0xfffffc10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andseq r0, r8, fp │ │ │ │ @@ -136968,15 +136968,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, sl, fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r5, r2, #4 │ │ │ │ + rsbseq r4, r2, #252, 30 @ 0x3f0 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvnseq r6, r4, asr #23 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -137034,15 +137034,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r7, r2, #16, 6 @ 0x40000000 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #92, 30 @ 0x170 │ │ │ │ + rsbseq r4, r2, #84, 30 @ 0x150 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsl #11 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, r3, #132, 6 @ 0x10000002 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ @@ -137112,15 +137112,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r4, #44, 10 @ 0xb000000 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #196, 30 @ 0x310 │ │ │ │ + rsbseq r4, r2, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, r6, r5 │ │ │ │ @ instruction: 0xd66e9efa │ │ │ │ stmibcc r4, {r1, r2, r4, r5, r6, r7, r9, sl, ip, sp, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r7, r2, #20, 8 @ 0x14000000 │ │ │ │ svceq 0x00c0f801 │ │ │ │ @@ -137202,15 +137202,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #220, 12 @ 0xdc00000 │ │ │ │ + rsbseq r8, r2, #172, 12 @ 0xac00000 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq sp, r3, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -137232,15 +137232,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq lr, r3, #92, 16 @ 0x5c0000 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #180, 6 @ 0xd0000002 │ │ │ │ + rsbseq r4, r2, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r0, r8, r5 │ │ │ │ strvc r7, [sl], #2830 @ 0xb0e │ │ │ │ bllt 16d79d8 <__bss_end__@@Base+0x87ac1c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ submi r7, r2, #76, 10 @ 0x13000000 │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ @@ -137298,19 +137298,19 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq pc, r3, #12, 6 @ 0x30000000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r4, r2, #12, 6 @ 0x30000000 │ │ │ │ + rsbseq r4, r2, #220 @ 0xdc │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r3, r5, #80, 4 │ │ │ │ biceq r6, r0, r8, lsl #24 │ │ │ │ - subseq r2, sp, #152, 12 @ 0x9800000 │ │ │ │ + subseq r2, sp, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r7, [r3], #-3964 @ 0xfffff084 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -137321,15 +137321,15 @@ │ │ │ │ blt 5841a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r6, -r8] │ │ │ │ ldccs 0, cr5, [r2], #136 @ 0x88 │ │ │ │ bcc ffd081e0 <_edata@@Base+0xf9f081e0> │ │ │ │ - subseq r4, sp, #32, 10 @ 0x8000000 │ │ │ │ + subseq r4, sp, #168, 4 @ 0x8000000a │ │ │ │ submi r7, r2, #156, 12 @ 0x9c00000 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r9, r3, #124, 10 @ 0x1f000000 │ │ │ │ @@ -137364,15 +137364,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r4, r2, #116, 6 @ 0xd0000001 │ │ │ │ + rsbseq r4, r2, #68, 2 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq ip, ip, lsl #4 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ @@ -137435,21 +137435,21 @@ │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r1, r4, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, fp, r5 │ │ │ │ cmppcc r1, sl, lsr pc @ p-variant is OBSOLETE │ │ │ │ stmdbcc r5!, {r3, r6, r7, r9, sl, ip, pc}^ │ │ │ │ - subseq sp, sp, #112, 10 @ 0x1c000000 │ │ │ │ + subseq sp, sp, #232, 8 @ 0xe8000000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, fp, r5 │ │ │ │ stmdble r8!, {r0, r3, r4, r5, r6, r7, sp, pc} │ │ │ │ svccc 0x00b91bc1 │ │ │ │ - subseq sp, sp, #128, 10 @ 0x20000000 │ │ │ │ + subseq sp, sp, #248, 8 @ 0xf8000000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsl #11 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, r3, #4, 4 @ 0x40000000 │ │ │ │ @@ -137460,20 +137460,20 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #20, 4 @ 0x40000001 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #180, 2 @ 0x2d │ │ │ │ + rsbseq r8, r2, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr ip │ │ │ │ bcs 10f38 <_mcleanup@plt-0x37778> │ │ │ │ svccc 0x0052db7b │ │ │ │ - subseq sp, sp, #32, 14 @ 0x800000 │ │ │ │ + subseq sp, sp, #232, 12 @ 0xe800000 │ │ │ │ submi r7, r2, #112, 14 @ 0x1c00000 │ │ │ │ subeq pc, r1, r1, lsl #16 │ │ │ │ subeq r2, r3, r4, asr #20 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsr #4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ cmpeq r7, ip, lsr #23 │ │ │ │ @@ -137483,15 +137483,15 @@ │ │ │ │ strdeq ip, [r2, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r7, ip, ror #23 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror ip │ │ │ │ eorsne r6, r1, #252, 22 @ 0x3f000 │ │ │ │ mrclt 6, 6, r1, cr2, cr14, {3} │ │ │ │ - subseq sp, sp, #48, 14 @ 0xc00000 │ │ │ │ + subseq sp, sp, #0, 14 │ │ │ │ submi r7, r2, #120, 14 @ 0x1e00000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq sp, r1, #148, 26 @ 0x2500 │ │ │ │ @@ -137501,39 +137501,39 @@ │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq ip, r4, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01065c90 │ │ │ │ strvs sp, [r0, #-2100] @ 0xfffff7cc │ │ │ │ cdpcc 4, 6, cr15, cr15, cr5, {1} │ │ │ │ - subseq r0, lr, #184, 18 @ 0x2e0000 │ │ │ │ + subseq r0, lr, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, ip, r5 │ │ │ │ ldmdblt sp, {r3, r5, r6, r8, sl, fp, ip, lr} │ │ │ │ @ instruction: 0xbe1d49fb │ │ │ │ - subseq r0, lr, #200, 18 @ 0x320000 │ │ │ │ + subseq r0, lr, #40, 16 @ 0x280000 │ │ │ │ andseq r0, r3, fp │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r3, r4, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r6, -r8] │ │ │ │ blls ff310 │ │ │ │ ldclcc 15, cr6, [r5, #552] @ 0x228 │ │ │ │ - subseq r0, lr, #72, 20 @ 0x48000 │ │ │ │ + subseq r0, lr, #168, 16 @ 0xa80000 │ │ │ │ submi r7, r2, #0, 16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr #26 │ │ │ │ svcvs 0x00c83aa9 │ │ │ │ ldclt 15, cr12, [r5, #328] @ 0x148 │ │ │ │ - subseq r0, lr, #88, 20 @ 0x58000 │ │ │ │ + subseq r0, lr, #184, 16 @ 0xb80000 │ │ │ │ submi r7, r2, #8, 16 @ 0x80000 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r4, r4, #92, 18 @ 0x170000 │ │ │ │ @@ -137543,15 +137543,15 @@ │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq sp, r1, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ blcc 1b062b8 <__bss_end__@@Base+0xca94fc> │ │ │ │ vldrcc s13, [ip, #-1016] @ 0xfffffc08 │ │ │ │ - subseq r0, lr, #224, 22 @ 0x38000 │ │ │ │ + subseq r0, lr, #64, 20 @ 0x40000 │ │ │ │ eoreq r0, sp, fp │ │ │ │ addeq pc, r2, r1, lsl #16 │ │ │ │ strheq r2, [r3], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r6, r8, lsl #11 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r7, r3, #164, 2 @ 0x29 │ │ │ │ @@ -137561,15 +137561,15 @@ │ │ │ │ @ instruction: 0x0122b870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r7, r3, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, sp, r5 │ │ │ │ cmpeq ip, #412 @ 0x19c │ │ │ │ vstmdblt r6!, {s14-s163} │ │ │ │ - subseq r0, lr, #192, 26 @ 0x3000 │ │ │ │ + subseq r0, lr, #16, 24 @ 0x1000 │ │ │ │ andseq r0, r3, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, sp, r5 │ │ │ │ blt ffa36208 <_edata@@Base+0xf9c36208> │ │ │ │ ldclcc 14, cr12, [r4], #372 @ 0x174 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r7, r2, #112, 16 @ 0x700000 │ │ │ │ @@ -137651,27 +137651,27 @@ │ │ │ │ blcc f8be04 <__bss_end__@@Base+0x12f048> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r7, r2, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #30 │ │ │ │ add fp, r6, sp, lsr #16 │ │ │ │ bllt 67fdf4 │ │ │ │ - subseq r4, lr, #88, 2 │ │ │ │ + subseq r3, lr, #168, 28 @ 0xa80 │ │ │ │ submi r7, r2, #40, 18 @ 0xa0000 │ │ │ │ svceq 0x00c0f801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ mvnseq r6, r4, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl pc │ │ │ │ rsceq r2, r0, r0, lsl #5 │ │ │ │ blcc ffde24e8 <_edata@@Base+0xf9fe24e8> │ │ │ │ - subseq r4, lr, #104, 2 │ │ │ │ + subseq r3, lr, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #30 │ │ │ │ ldmibvs sp, {r0, r2, r3, r4, r5, r6, r7, sl, ip, sp, pc} │ │ │ │ bllt ff591ae4 <_edata@@Base+0xf9791ae4> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andseq r0, r5, fp │ │ │ │ @@ -137818,28 +137818,28 @@ │ │ │ │ ldr pc, [r3, #730]! @ 0x2da │ │ │ │ bcc 1a398b4 <__bss_end__@@Base+0xbdcaf8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ submi r7, r2, #24, 22 @ 0x6000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, r5, #248, 14 @ 0x3e00000 │ │ │ │ biceq r7, r0, r8, asr #3 │ │ │ │ - subseq r4, lr, #136, 20 @ 0x88000 │ │ │ │ + subseq r4, lr, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r0, r1, r6 │ │ │ │ @ instruction: 0x7e2199d2 │ │ │ │ blt 14763f0 <__bss_end__@@Base+0x619634> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010661b8 │ │ │ │ ldcvs 6, cr11, [ip], #912 @ 0x390 │ │ │ │ ldmibcc r7!, {r0, r2, r5, r7, ip}^ │ │ │ │ - subseq r8, lr, #184, 4 @ 0x8000000b │ │ │ │ + subseq r8, lr, #32, 4 │ │ │ │ submi r7, r2, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r6, [r6, -r0] │ │ │ │ cdpls 3, 11, cr11, cr15, cr14, {4} │ │ │ │ stmiblt r0!, {r1, r2, r5, r7, r8, r9, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, lr, #132 @ 0x84 │ │ │ │ @@ -137868,15 +137868,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, lr, #68, 6 @ 0x10000001 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #100 @ 0x64 │ │ │ │ + rsbseq r8, r2, #124 @ 0x7c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #4 │ │ │ │ cdplt 3, 6, cr6, cr10, cr11, {6} │ │ │ │ ldmdbcc r0!, {r1, r8, lr}^ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -137903,75 +137903,75 @@ │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq sp, r1, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r6, [r6, -r8] │ │ │ │ @ instruction: 0x8630ca98 │ │ │ │ cdplt 0, 8, cr4, cr11, cr11, {2} │ │ │ │ - subseq r4, pc, #8, 18 @ 0x20000 │ │ │ │ + subseq r7, pc, #0 │ │ │ │ submi r7, r2, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r6, [r6, -r0] │ │ │ │ ldrbtpl r7, [r9], #2362 @ 0x93a │ │ │ │ mcrcc 14, 2, r2, cr0, cr0, {7} │ │ │ │ - subseq r4, pc, #24, 18 @ 0x60000 │ │ │ │ + subseq r7, pc, #16 │ │ │ │ submi r7, r2, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #6 │ │ │ │ stccc 5, cr4, [r9], #-484 @ 0xfffffe1c │ │ │ │ ldcllt 1, cr10, [ip, #192]! @ 0xc0 │ │ │ │ - subseq r7, pc, #32, 6 @ 0x80000000 │ │ │ │ + subseq r7, pc, #216, 2 @ 0x36 │ │ │ │ submi r7, r2, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr #6 │ │ │ │ @ instruction: 0x5d99c9b1 │ │ │ │ stclcc 0, cr14, [r0, #888] @ 0x378 │ │ │ │ - subseq r7, pc, #48, 6 @ 0xc0000000 │ │ │ │ + subseq r7, pc, #232, 2 @ 0x3a │ │ │ │ submi r7, r2, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr r3 │ │ │ │ ldm r4!, {r1, r2, r3, r5, r6, r7, r8, ip, sp, lr, pc}^ │ │ │ │ @ instruction: 0xbd88c93b │ │ │ │ - subseq sl, pc, #192, 24 @ 0xc000 │ │ │ │ + subseq sl, pc, #232, 22 @ 0x3a000 │ │ │ │ submi r7, r2, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr r3 │ │ │ │ ldrdmi r5, [r9, ip]! │ │ │ │ vldrcc s21, [r5, #-776] @ 0xfffffcf8 │ │ │ │ - subseq sl, pc, #208, 24 @ 0xd000 │ │ │ │ + subseq sl, pc, #248, 22 @ 0x3e000 │ │ │ │ submi r7, r2, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ stmdbne fp!, {r0, r2, r5, r7, sl, fp, sp, lr, pc} │ │ │ │ stclt 8, cr13, [r5, #-148]! @ 0xffffff6c │ │ │ │ - subseq sl, pc, #176, 26 @ 0x2c00 │ │ │ │ + subseq sl, pc, #136, 24 @ 0x8800 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01066398 │ │ │ │ strdne r3, [r2, #-103] @ 0xffffff99 │ │ │ │ ldclcc 0, cr13, [r8], #144 @ 0x90 │ │ │ │ - subseq sl, pc, #192, 26 @ 0x3000 │ │ │ │ + subseq sl, pc, #168, 24 @ 0xa800 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #148 @ 0x94 │ │ │ │ + rsbseq r8, r2, #172 @ 0xac │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010663b0 │ │ │ │ rsceq sl, ip, sp, lsr #23 │ │ │ │ stcllt 2, cr3, [pc], {134} @ 0x86 │ │ │ │ - subseq sl, pc, #112, 30 @ 0x1c0 │ │ │ │ + subseq sl, pc, #56, 28 @ 0x380 │ │ │ │ submi r7, r2, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, r3, r6 │ │ │ │ blcs ffcc6168 <_edata@@Base+0xf9ec6168> │ │ │ │ stccc 8, cr6, [r5], #936 @ 0x3a8 │ │ │ │ - subseq fp, pc, #152, 2 @ 0x26 │ │ │ │ + subseq fp, pc, #128, 2 │ │ │ │ submi r7, r2, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, r3, r6 │ │ │ │ eors sl, r5, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0xbc7fba54 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r7, r2, #196, 24 @ 0xc400 │ │ │ │ @@ -138017,27 +138017,27 @@ │ │ │ │ tstmi r7, r8, lsl r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r7, r2, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010664b8 │ │ │ │ ldrbcs r0, [r4], #-3170 @ 0xfffff39e │ │ │ │ bllt ffcc5370 <_edata@@Base+0xf9ec5370> │ │ │ │ - subseq sp, pc, #112, 30 @ 0x1c0 │ │ │ │ + subseq sp, pc, #104, 22 @ 0x1a000 │ │ │ │ submi r7, r2, #192, 26 @ 0x3000 │ │ │ │ sbceq fp, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq sp, r1, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ ldclcc 5, cr14, [ip], #540 @ 0x21c │ │ │ │ blcc ff5042ec <_edata@@Base+0xf97042ec> │ │ │ │ - subseq sp, pc, #128, 30 @ 0x200 │ │ │ │ + subseq sp, pc, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, r4, r6 │ │ │ │ blvs 14e5f80 <__bss_end__@@Base+0x6891c4> │ │ │ │ tstgt r8, r1, asr #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ eorseq r0, r6, fp │ │ │ │ @@ -138120,15 +138120,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #76, 6 @ 0x30000001 │ │ │ │ + rsbseq r8, r2, #124, 6 @ 0xf0000001 │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq sp, r1, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -138345,21 +138345,21 @@ │ │ │ │ stmiblt r3, {r0, r1, r2, r3, r8, sl, ip, sp, lr, pc}^ │ │ │ │ ... │ │ │ │ svceq 0x00c0b801 │ │ │ │ subeq r4, r3, r4, ror #18 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, lsl r4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #236, 28 @ 0xec0 │ │ │ │ + rsbseq r8, r2, #188, 28 @ 0xbc0 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, ip, r4, ror #9 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01237d90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #252, 28 @ 0xfc0 │ │ │ │ + rsbseq r8, r2, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r6, [r6, -r8] │ │ │ │ vmovne.16 d25[1], fp │ │ │ │ ldmibcc fp, {r2, r3, r4, r7, sl, sp, lr} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -138435,15 +138435,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #196 @ 0xc4 │ │ │ │ + rsbseq r8, r2, #220 @ 0xdc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ addslt ip, pc, r6, lsr #22 │ │ │ │ @ instruction: 0xc1143df4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, r2, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -138714,29 +138714,29 @@ │ │ │ │ strbteq pc, [r2], #-3880 @ 0xfffff0d8 @ │ │ │ │ andcs r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r8, r2, #48, 18 @ 0xc0000 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ adceq r8, r5, #104 @ 0x68 │ │ │ │ - biceq r2, r0, r8, ror #30 │ │ │ │ - subeq r3, r6, #104, 4 @ 0x80000006 │ │ │ │ + biceq r2, r0, r8, lsr #31 │ │ │ │ + subeq r3, r6, #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ strbteq r0, [r3], #-1068 @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, pc, r6 @ │ │ │ │ stcvc 15, cr11, [ip, #-620] @ 0xfffffd94 │ │ │ │ sbcgt r1, fp, fp, lsl #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, pc, r6 @ │ │ │ │ cmnple pc, #4718592 @ p-variant is OBSOLETE @ 0x480000 │ │ │ │ subsmi r8, fp, r8, lsl r1 │ │ │ │ - subeq r5, r6, #32, 14 @ 0x800000 │ │ │ │ + subeq r5, r6, #72, 8 @ 0x48000000 │ │ │ │ submi r8, r2, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r6, [r6, -r8] │ │ │ │ blvs 2f482a8 <__bss_end__@@Base+0x20eb4ec> │ │ │ │ blt 9c06c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ @@ -138788,39 +138788,39 @@ │ │ │ │ stmibcc pc, {r0, r2, r3, r5, r8, sl, sp, lr, pc}^ @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi ip, r0, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r7, [r6, -r0] │ │ │ │ ldmdbgt r6!, {r0, r1, r2, r4, r5, r8, r9, ip, sp, pc}^ │ │ │ │ stmiblt r8!, {r2, r4, r6, r8, r9, sl, ip, sp, pc} │ │ │ │ - subeq r7, r3, #216, 26 @ 0x3600 │ │ │ │ + subeq r7, r3, #176, 20 @ 0xb0000 │ │ │ │ submi r8, r2, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror r1 │ │ │ │ @ instruction: 0xf87ee7e9 │ │ │ │ stmibcc r3, {r8, pc} │ │ │ │ - subeq r7, r3, #232, 26 @ 0x3a00 │ │ │ │ + subeq r7, r3, #208, 20 @ 0xd0000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq r7, (UNDEF: 22) │ │ │ │ mcrls 6, 7, r5, cr7, cr6, {0} │ │ │ │ ldclcc 3, cr0, [r2], {175} @ 0xaf │ │ │ │ - subeq r2, r7, #248, 18 @ 0x3e0000 │ │ │ │ + subeq r2, r7, #0, 18 │ │ │ │ submi r8, r2, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r2, r7, #88, 20 @ 0x58000 │ │ │ │ + subeq r2, r7, #32, 18 @ 0x80000 │ │ │ │ submi r8, r2, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r6, r7, #144, 28 @ 0x900 │ │ │ │ + subeq r6, r7, #24, 28 @ 0x180 │ │ │ │ submi r8, r2, #236, 22 @ 0x3b000 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ rsbseq sl, lr, #8, 8 @ 0x8000000 │ │ │ │ andcs r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r8, r2, #244, 22 @ 0x3d000 │ │ │ │ @@ -138829,51 +138829,51 @@ │ │ │ │ andcs r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r1, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r8, r2, #80, 24 @ 0x5000 │ │ │ │ andeq r9, r8, #65536 @ 0x10000 │ │ │ │ adceq r4, r6, #84, 16 @ 0x540000 │ │ │ │ biceq r2, r0, r8, lsl #3 │ │ │ │ - subeq fp, r2, #112, 14 @ 0x1c00000 │ │ │ │ + subeq fp, r2, #240, 10 @ 0x3c000000 │ │ │ │ andseq r1, r0, r7, lsr #32 │ │ │ │ rsbseq sl, lr, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01067190 │ │ │ │ sbchi r9, r6, #-687865856 @ 0xd7000000 │ │ │ │ ldmdblt pc, {r1, r2, r4, r6, r9, ip, lr}^ @ │ │ │ │ - subeq r8, r3, #160 @ 0xa0 │ │ │ │ + subeq r7, r3, #8, 26 @ 0x200 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r4, lr, #220, 30 @ 0x370 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x012052e8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, lr, #48, 10 @ 0xc000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - smlawteq r0, r0, ip, r3 │ │ │ │ + smlawbeq r0, r0, sl, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, lr, #240, 6 @ 0xc0000003 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - @ instruction: 0x012069b8 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #216, 2 @ 0x36 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01201798 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + smlawteq r0, r0, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, pc, #80, 18 @ 0x140000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01202418 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01202b90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -138882,52 +138882,52 @@ │ │ │ │ tsteq r6, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r9, fp, #65536 @ 0x10000 │ │ │ │ adceq fp, r7, #120, 10 @ 0x1e000000 │ │ │ │ - biceq r2, r0, r8, asr #5 │ │ │ │ - subeq sp, r2, #96, 4 │ │ │ │ + biceq r2, r0, r8, lsl #7 │ │ │ │ + subeq sp, r2, #248, 2 @ 0x3e │ │ │ │ andeq r4, r1, sl, lsr #32 │ │ │ │ rsbseq r7, pc, #228, 14 @ 0x3900000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #72, 22 @ 0x12000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01202640 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01202da8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #188, 26 @ 0x2f00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01202838 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01202f40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r4, r1, #52, 12 @ 0x3400000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01203a90 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01203a10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, pc, #4, 22 @ 0x1000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - smlawbeq r0, r0, r6, r4 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01204590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, pc, #96, 22 @ 0x18000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - strdeq r4, [r0, -r0]! │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + smlawbeq r0, r8, r9, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r7, pc, #188, 22 @ 0x2f000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01204eb0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + smlawbeq r0, r0, sp, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl r3 │ │ │ │ blt cd98d8 │ │ │ │ svccc 0x00b9aa41 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -139066,58 +139066,58 @@ │ │ │ │ andcs r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq lr, r9, #236, 28 @ 0xec0 │ │ │ │ biceq r1, r0, r8, asr #6 │ │ │ │ - @ instruction: 0x01202800 │ │ │ │ + @ instruction: 0x01202f10 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r1, [r8], #-1716 @ 0xfffff94c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, pc, #32, 24 @ 0x2000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x012051e8 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x012050a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #10 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svccc 0x00c55555 │ │ │ │ - @ instruction: 0x01206728 │ │ │ │ + @ instruction: 0x012069a8 │ │ │ │ submi r9, r2, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, r5, r7 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svccc 0x00b55555 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r1, r9, #232, 26 @ 0x3a00 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adceq r1, fp, #136, 16 @ 0x880000 │ │ │ │ biceq r1, r0, r8, lsl #10 │ │ │ │ - @ instruction: 0x0120aa10 │ │ │ │ + @ instruction: 0x0120ac08 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r0, #156, 28 @ 0x9c0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01205548 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + smlawbeq r0, r0, r4, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, r5, r7 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ - subeq r1, r4, #64, 16 @ 0x400000 │ │ │ │ + subeq r1, r4, #120, 18 @ 0x1e0000 │ │ │ │ eorseq r9, sl, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r1, r4, #80, 16 @ 0x500000 │ │ │ │ + subeq r1, r4, #136, 18 @ 0x220000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r7, [r6, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r9, r2, #88, 8 @ 0x58000000 │ │ │ │ @@ -139126,106 +139126,106 @@ │ │ │ │ andcs r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r9, r2, #96, 8 @ 0x60000000 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r8, r5, #120, 26 @ 0x1e00 │ │ │ │ biceq r3, r0, r8, lsl #14 │ │ │ │ - subeq fp, r7, #176, 12 @ 0xb000000 │ │ │ │ + subeq fp, r7, #80, 4 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r9, [r4], #-3620 @ 0xfffff1dc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #44, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01205e48 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r1, r1, #236, 18 @ 0x3b0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x012064a8 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01206828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, r0, #120, 6 @ 0xe0000001 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - smlawbeq r0, r8, r9, r6 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01206ba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r4, r0, #164, 26 @ 0x2900 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01206f18 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r1, #184, 2 @ 0x2e │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01206f20 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + smlawteq r0, r8, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r7, pc, #124, 24 @ 0x7c00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + smlawteq r0, r8, r5, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #228, 22 @ 0x39000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + strdeq r7, [r0, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r7, pc, #168, 24 @ 0xa800 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01207970 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01207be8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #14 │ │ │ │ bicscc r3, r4, #90177536 @ 0x5600000 │ │ │ │ svccc 0x00d98845 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r7, pc, #188, 24 @ 0xbc00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01207c10 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #88, 4 @ 0x80000005 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - @ instruction: 0x01207e60 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x01208278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r2, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r7, [r6, -r0] │ │ │ │ mrclt 0, 2, r6, cr0, cr9, {0} │ │ │ │ bcc 1453b34 <__bss_end__@@Base+0x5f6d78> │ │ │ │ - subeq r8, r0, #56, 26 @ 0xe00 │ │ │ │ + subeq r8, r0, #224, 20 @ 0xe0000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror r7 │ │ │ │ bicsle r4, r2, ip, lsr #7 │ │ │ │ ldccc 2, cr7, [r2], #-372 @ 0xfffffe8c │ │ │ │ - subeq r9, r4, #48, 28 @ 0x300 │ │ │ │ + subeq r9, r4, #32, 28 @ 0x200 │ │ │ │ submi r9, r2, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01067790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r2, r0 │ │ │ │ - subeq r9, r4, #64, 28 @ 0x400 │ │ │ │ + subeq r9, r4, #48, 28 @ 0x300 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, r7, r7 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xc044b999 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ @@ -139240,46 +139240,46 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ subeq r9, r9, #65536 @ 0x10000 │ │ │ │ adceq r6, r8, #88, 20 @ 0x58000 │ │ │ │ biceq r2, r0, r8, lsl #24 │ │ │ │ - subeq r0, r4, #80, 26 @ 0x1400 │ │ │ │ + subeq r0, r4, #248, 22 @ 0x3e000 │ │ │ │ andeq r4, r1, r8, lsr #32 │ │ │ │ ldrbteq sp, [r9], #-772 @ 0xfffffcfc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r8, r0, #72, 26 @ 0x1200 │ │ │ │ + subeq r8, r0, #240, 20 @ 0xf0000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr r8 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ - subeq r3, r9, #0 │ │ │ │ + subeq r2, r9, #240, 30 @ 0x3c0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r2, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, r9, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00d80000 │ │ │ │ - subeq r8, r0, #208, 30 @ 0x340 │ │ │ │ + subeq r8, r0, #176, 24 @ 0xb000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #16 │ │ │ │ mcrls 6, 7, r5, cr7, cr6, {0} │ │ │ │ ldclcc 3, cr0, [r2], {175} @ 0xaf │ │ │ │ - subeq r3, r9, #96, 8 @ 0x60000000 │ │ │ │ + subeq r3, r9, #32, 8 @ 0x20000000 │ │ │ │ submi r9, r2, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, r8, r7 │ │ │ │ ldrbvs r8, [sp, #2779]! @ 0xadb │ │ │ │ strdmi r4, [r1], #-71 @ 0xffffffb9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r9, r2, #56, 16 @ 0x380000 │ │ │ │ @@ -139325,44 +139325,44 @@ │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r6, r9, #64, 6 │ │ │ │ + subeq r5, r9, #72, 30 @ 0x120 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbseq r8, r2, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r0, r0 │ │ │ │ - subeq r6, r9, #80, 6 @ 0x40000001 │ │ │ │ + subeq r5, r9, #88, 30 @ 0x160 │ │ │ │ submi r9, r2, #56, 18 @ 0xe0000 │ │ │ │ orreq r9, r6, r1, lsl #16 │ │ │ │ adceq r5, r6, #24, 10 @ 0x6000000 │ │ │ │ - biceq r2, r0, r8, lsl #18 │ │ │ │ - subeq r6, r4, #32, 10 @ 0x8000000 │ │ │ │ + biceq r2, r0, r8, asr #18 │ │ │ │ + subeq r7, r4, #96, 6 @ 0x80000001 │ │ │ │ andeq r5, r4, r5, lsr #32 │ │ │ │ strbteq r9, [r4], #-2236 @ 0xfffff744 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r0, #164, 2 @ 0x29 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - smlawteq r0, r8, r2, r8 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + @ instruction: 0x012085a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r1, #184, 6 @ 0xe0000002 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - smlawteq r0, r8, r4, r8 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -139486,124 +139486,124 @@ │ │ │ │ strmi r5, [sp, #-3604] @ 0xfffff1ec │ │ │ │ ldmdbcc r8, {r1, r3, r7, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r9, r2, #108, 24 @ 0x6c00 │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r8, fp, #152, 10 @ 0x26000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r4, r0, #96, 18 @ 0x180000 │ │ │ │ + subeq r5, r0, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #176, 6 @ 0xc0000002 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sl, lr, #132, 22 @ 0x21000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x01206758 │ │ │ │ + smlawteq r0, r0, r9, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbceq r1, pc, #252, 8 @ 0xfc000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - @ instruction: 0x0120ac40 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + smlawteq r0, r8, lr, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, sp, #152, 22 @ 0x26000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x01207e08 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, sp, #16, 24 @ 0x1000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x012083e8 │ │ │ │ + @ instruction: 0x01208848 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq sl, [pc], #-1724 @ 1067c5c <__bss_end__@@Base+0x20aea0> │ │ │ │ cmpeq sp, #65536 @ 0x10000 │ │ │ │ adceq sp, r7, #104 @ 0x68 │ │ │ │ biceq r2, r0, r8, lsl #23 │ │ │ │ - subeq sl, r4, #176, 26 @ 0x2c00 │ │ │ │ + subeq sl, r4, #88, 30 @ 0x160 │ │ │ │ andeq r4, r5, ip, lsr #32 │ │ │ │ rsbseq sp, pc, #252, 28 @ 0xfc0 │ │ │ │ ldreq r1, [r0], #-2049 @ 0xfffff7ff │ │ │ │ adceq sl, ip, #216, 8 @ 0xd8000000 │ │ │ │ biceq r1, r0, r8, asr #17 │ │ │ │ - subeq r3, r0, #40, 28 @ 0x280 │ │ │ │ + subeq r3, r0, #72, 26 @ 0x1200 │ │ │ │ andeq r1, r4, pc, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, fp, #112, 14 @ 0x1c00000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r5, r0, #184, 22 @ 0x2e000 │ │ │ │ + subeq r6, r0, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, pc, #44, 22 @ 0xb000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x01209ce0 │ │ │ │ + @ instruction: 0x01209bb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ strbteq r3, [r4], #-2976 @ 0xfffff460 │ │ │ │ andcs r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sl, r2, #16, 6 @ 0x40000000 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r9, r5, #196, 14 @ 0x3100000 │ │ │ │ biceq r3, r0, r8, lsl #28 │ │ │ │ - subeq r6, r9, #64, 22 @ 0x10000 │ │ │ │ + subeq r6, r9, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r3, [r4], #-3132 @ 0xfffff3c4 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq sl, [r2], #1276 @ 0x4fc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, sl, #96, 24 @ 0x6000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r0, #248, 4 @ 0x8000000f │ │ │ │ + subeq r6, r0, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, pc, #88 @ 0x58 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x0120a540 │ │ │ │ + @ instruction: 0x0120a3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #26 │ │ │ │ strhi r3, [r2], #-641 @ 0xfffffd7f │ │ │ │ svccc 0x0099e84d │ │ │ │ - subeq lr, r5, #120, 30 @ 0x1e0 │ │ │ │ + subeq lr, r5, #224, 24 @ 0xe000 │ │ │ │ rsbsmi r0, lr, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #26 │ │ │ │ ldrbvc r0, [fp, #-3540]! @ 0xfffff22c │ │ │ │ svclt 0x00d69a1b │ │ │ │ - subeq pc, r5, #144, 2 @ 0x24 │ │ │ │ + subeq lr, r5, #32, 30 @ 0x80 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror sp │ │ │ │ bicmi sp, r1, #116, 22 @ 0x1d000 │ │ │ │ svclt 0x00bf6372 │ │ │ │ - subeq pc, r5, #160, 8 @ 0xa0000000 │ │ │ │ + subeq pc, r5, #216, 2 @ 0x36 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01067d90 │ │ │ │ ldclls 1, cr4, [sp, #-584]! @ 0xfffffdb8 │ │ │ │ svclt 0x007c9293 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r0, lr, #68, 16 @ 0x440000 │ │ │ │ @@ -139643,21 +139643,21 @@ │ │ │ │ stcllt 13, cr13, [r5], #324 @ 0x144 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq sl, r4, fp, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr lr │ │ │ │ vldmdbcc ip!, {s26-s111} │ │ │ │ stcllt 2, cr3, [r0], #-160 @ 0xffffff60 │ │ │ │ - subeq r3, r6, #144, 8 @ 0x90000000 │ │ │ │ + subeq r3, r6, #168, 2 @ 0x2a │ │ │ │ submi sl, r2, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr lr │ │ │ │ bl 1882a70 <__bss_end__@@Base+0xa25cb4> │ │ │ │ bllt 549de0 │ │ │ │ - subeq r3, r6, #160, 8 @ 0xa0000000 │ │ │ │ + subeq r3, r6, #200, 2 @ 0x32 │ │ │ │ submi sl, r2, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #28 │ │ │ │ stc 13, cr3, [fp], {31} │ │ │ │ bllt 214aed8 <__bss_end__@@Base+0x12ee11c> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sl, r2, #88, 10 @ 0x16000000 │ │ │ │ @@ -139684,58 +139684,58 @@ │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r9, fp, lsl #8 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, r6, #224, 10 @ 0x38000000 │ │ │ │ biceq r3, r0, r8, lsl #2 │ │ │ │ - subeq r6, r6, #128, 4 │ │ │ │ + subeq r5, r6, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, sl, #28, 26 @ 0x700 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r0, #232, 10 @ 0x3a000000 │ │ │ │ + subeq r6, r0, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, fp, #104, 10 @ 0x1a000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r0, #200, 26 @ 0x3200 │ │ │ │ + subeq r7, r0, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sl, lr, #164, 14 @ 0x2900000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x0120b560 │ │ │ │ + @ instruction: 0x01217290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1012 @ 0x3f4 │ │ │ │ + ldreq r9, [r2], #1964 @ 0x7ac │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr pc │ │ │ │ @ instruction: 0x9d4d09b1 │ │ │ │ svccc 0x00efba00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror pc │ │ │ │ cdphi 2, 7, cr6, cr12, cr9, {1} │ │ │ │ svccc 0x00ee5f17 │ │ │ │ - subeq r8, r6, #232, 14 @ 0x3a00000 │ │ │ │ + subeq r8, r6, #0, 14 │ │ │ │ rsbsmi ip, r5, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, pc, r7 @ │ │ │ │ @ instruction: 0x27b9bb3e │ │ │ │ svccc 0x00ebacf8 │ │ │ │ - subeq r8, r6, #248, 14 @ 0x3e00000 │ │ │ │ + subeq r8, r6, #16, 14 @ 0x400000 │ │ │ │ rsbsmi ip, r5, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r0, pc, r7 @ │ │ │ │ blls 9506ec │ │ │ │ svccc 0x00e7ba9f │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ @@ -139757,21 +139757,21 @@ │ │ │ │ svccc 0x00ca98b2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq r8, (UNDEF: 6) │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svccc 0x00e55555 │ │ │ │ - subeq r3, r7, #144, 8 @ 0x90000000 │ │ │ │ + subeq r3, r7, #176, 14 @ 0x2c00000 │ │ │ │ submi sl, r2, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, r8, r9 │ │ │ │ @ instruction: 0x962715b8 │ │ │ │ svccc 0x00d6b8c7 │ │ │ │ - subeq r3, r7, #176, 8 @ 0xb0000000 │ │ │ │ + subeq r3, r7, #208, 14 @ 0x3400000 │ │ │ │ submi sl, r2, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr r0 │ │ │ │ str fp, [r9, ip, ror #7] │ │ │ │ svccc 0x00cc36d2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sl, r2, #200, 14 @ 0x3200000 │ │ │ │ @@ -140979,15 +140979,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #244 @ 0xf4 │ │ │ │ + rsbseq r8, r2, #12, 2 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr r3 │ │ │ │ ldrge sp, [r5, #-3988]! @ 0xfffff06c │ │ │ │ ldccc 4, cr1, [r5], {62} @ 0x3e │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ submi ip, r2, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -141338,15 +141338,15 @@ │ │ │ │ svccc 0x00ebb67a │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi ip, r2, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #20 │ │ │ │ adcsmi r0, r7, #556 @ 0x22c │ │ │ │ svccc 0x00d0907f │ │ │ │ - subeq r3, r7, #56, 14 @ 0xe00000 │ │ │ │ + subeq r3, r7, #128, 20 @ 0x80000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ strbteq r3, [r4], #-1200 @ 0xfffffb50 │ │ │ │ andcs r0, r0, lr │ │ │ │ andeq r0, r0, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi ip, r2, #52, 22 @ 0xd000 │ │ │ │ @@ -141427,112 +141427,112 @@ │ │ │ │ andcs r0, r0, pc │ │ │ │ andeq r0, r0, pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi ip, r2, #248, 24 @ 0xf800 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adceq sl, r5, #12, 28 @ 0xc0 │ │ │ │ biceq r4, r0, r8, asr #9 │ │ │ │ - subeq ip, sl, #216, 14 @ 0x3600000 │ │ │ │ + subeq ip, sl, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ strbteq r3, [r4], #-1316 @ 0xfffffadc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr sl │ │ │ │ bicspl sp, ip, #6656 @ 0x1a00 │ │ │ │ svccc 0x00c785fb │ │ │ │ - subeq r3, r7, #72, 14 @ 0x1200000 │ │ │ │ + subeq r3, r7, #144, 20 @ 0x90000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r7, r7, #216, 28 @ 0xd80 │ │ │ │ + subeq r7, r7, #88, 26 @ 0x1600 │ │ │ │ submi ip, r2, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, sl, r9 │ │ │ │ bicsle r4, r2, ip, lsr #7 │ │ │ │ ldccc 2, cr7, [r2], #-372 @ 0xfffffe8c │ │ │ │ - subeq r7, r7, #48, 30 @ 0xc0 │ │ │ │ + subeq r7, r7, #144, 26 @ 0x2400 │ │ │ │ rsbsmi r4, r1, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r0, sl, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r2, r0 │ │ │ │ - subeq r7, r7, #208, 30 @ 0x340 │ │ │ │ + subeq r7, r7, #72, 28 @ 0x480 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01069ab8 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xc044b999 │ │ │ │ - subeq r7, r7, #224, 30 @ 0x380 │ │ │ │ + subeq r7, r7, #88, 28 @ 0x580 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r9, [r6, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r8, r7, #64, 4 │ │ │ │ + subeq r8, r7, #128 @ 0x80 │ │ │ │ rsbsmi r4, r1, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, sl, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ - subeq r8, r7, #208, 8 @ 0xd0000000 │ │ │ │ + subeq r8, r7, #88, 6 @ 0x60000001 │ │ │ │ rsbsmi r4, r1, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r9, r9, #65536 @ 0x10000 │ │ │ │ adceq r7, r8, #64, 16 @ 0x400000 │ │ │ │ biceq r3, r0, r8, asr #7 │ │ │ │ - subeq r3, r6, #160, 30 @ 0x280 │ │ │ │ + subeq r3, r6, #56, 26 @ 0xe00 │ │ │ │ andeq r4, r1, r8, lsr #32 │ │ │ │ ldrbteq pc, [r8], #-3132 @ 0xfffff3c4 @ │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq r2, [r9], #-2352 @ 0xfffff6d0 │ │ │ │ andcs r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq pc, r9, #160, 26 @ 0x2800 │ │ │ │ - biceq r1, r0, r8, lsr #23 │ │ │ │ - subeq pc, r0, #0, 18 │ │ │ │ + biceq r1, r0, r8, ror #23 │ │ │ │ + subeq pc, r0, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r2, [r9], #-2484 @ 0xfffff64c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ ldrbvs r7, [r5, pc, ror #8] │ │ │ │ svccc 0x00977c5b │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #24 │ │ │ │ bge 2f4227c <__bss_end__@@Base+0x20e54c0> │ │ │ │ svccc 0x00b026cd │ │ │ │ - subeq r8, r1, #160, 28 @ 0xa00 │ │ │ │ + subeq r8, r1, #216, 26 @ 0x3600 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01069b90 │ │ │ │ bicsle r4, r2, ip, lsr #7 │ │ │ │ ldccc 2, cr7, [r2], #-372 @ 0xfffffe8c │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi ip, r2, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, fp, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq fp, r7, #88, 26 @ 0x1600 │ │ │ │ + subeq fp, r7, #240, 16 @ 0xf00000 │ │ │ │ submi sp, r2, #24 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, fp, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r2, r0 │ │ │ │ - subeq fp, r7, #104, 26 @ 0x1a00 │ │ │ │ + subeq fp, r7, #0, 18 │ │ │ │ submi sp, r2, #32 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r9, [r6, -r8] │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xc044b999 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sp, r2, #124 @ 0x7c │ │ │ │ @@ -141541,27 +141541,27 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ andeq r9, r8, #65536 @ 0x10000 │ │ │ │ adceq lr, r7, #104, 4 @ 0x80000006 │ │ │ │ biceq r3, r0, r8, asr #6 │ │ │ │ - subeq sl, r6, #0, 12 │ │ │ │ + subeq sl, r6, #8, 4 @ 0x80000000 │ │ │ │ andseq r5, r0, r7, lsr #32 │ │ │ │ rsbseq sp, pc, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr ip │ │ │ │ cmpge r8, #-956301312 @ 0xc7000000 │ │ │ │ svccc 0x00bad384 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r5, r9, #36 @ 0x24 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adceq r7, r6, #216, 14 @ 0x3600000 │ │ │ │ biceq r3, r0, r8, lsr #17 │ │ │ │ - subeq ip, r7, #192, 6 │ │ │ │ + subeq ip, r7, #32 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr ip │ │ │ │ svceq 0x0046e8c0 │ │ │ │ svccc 0x00c200ed │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -141608,38 +141608,38 @@ │ │ │ │ svccc 0x00d86fe7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r5, r9, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl sp │ │ │ │ eors r2, ip, r6, lsr #31 │ │ │ │ svccc 0x00dabfd7 │ │ │ │ - subeq r5, r2, #56, 24 @ 0x3800 │ │ │ │ + subeq r5, r2, #216, 24 @ 0xd800 │ │ │ │ rsbsmi sl, lr, #0 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sp, r8, #160, 24 @ 0xa000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - @ instruction: 0x01201940 │ │ │ │ + qsubeq r2, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, sp, #164, 26 @ 0x2900 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x01217368 │ │ │ │ + smlawteq r1, r8, ip, r9 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq ip, fp, #136, 24 @ 0x8800 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r9, r0, #96 @ 0x60 │ │ │ │ + subeq r8, r0, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, sp, #32, 6 @ 0x80000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - teqeq r8, r0, asr #14 │ │ │ │ + teqeq sp, r0, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, sp, r9 │ │ │ │ stmiacc r3!, {r0, r1, r2, r4, r5, r9, sl, fp, pc}^ │ │ │ │ svccc 0x00b5638e │ │ │ │ ... │ │ │ │ @@ -143588,15 +143588,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #252, 2 @ 0x3f │ │ │ │ + rsbseq r8, r2, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr ip │ │ │ │ ldrle r8, [sp, #-3505]! @ 0xfffff24f │ │ │ │ cdplt 6, 15, cr10, cr5, cr10, {7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r3, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -143726,15 +143726,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #84, 8 @ 0x54000000 │ │ │ │ + rsbseq r8, r2, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr lr │ │ │ │ @ instruction: 0x476feff5 │ │ │ │ svccc 0x0099c7f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r3, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -143823,51 +143823,51 @@ │ │ │ │ bge ffb16ac4 <_edata@@Base+0xf9d16ac4> │ │ │ │ svccc 0x00baaaaa │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r3, #64, 30 @ 0x100 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #244, 24 @ 0xf400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - @ instruction: 0x01202e48 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, lr, #108, 4 @ 0xc0000006 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - teqeq fp, r0, asr r3 │ │ │ │ + teqeq lr, r0, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r2, fp, #192, 6 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r0, #112, 6 @ 0xc0000001 │ │ │ │ + subeq fp, r0, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #12, 6 @ 0x30000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r0, r0, #176, 12 @ 0xb000000 │ │ │ │ + subeq r0, r0, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, pc, #124, 26 @ 0x1f00 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r0, r0, #248, 26 @ 0x3e00 │ │ │ │ + subeq r0, r0, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, lr, #84, 30 @ 0x150 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r1, r0, #64, 8 @ 0x40000000 │ │ │ │ + subeq r1, r0, #0, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, lr, #36, 22 @ 0x9000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - ldrdeq fp, [r0, -r8]! │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + @ instruction: 0x0120b440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f80000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -143967,47 +143967,47 @@ │ │ │ │ andcs r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r1, r3, #148, 4 @ 0x40000009 │ │ │ │ andeq r9, r8, #65536 @ 0x10000 │ │ │ │ adceq ip, r5, #208, 22 @ 0x34000 │ │ │ │ biceq r4, r0, r8, asr #22 │ │ │ │ - subeq r5, sp, #120, 2 │ │ │ │ + subeq r6, sp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r1, r7, lsr #32 │ │ │ │ strbteq r7, [r3], #-148 @ 0xffffff6c │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq fp, [r0], #-2752 @ 0xfffff540 │ │ │ │ andcs r0, r0, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ eorseq r0, r9, fp, lsl #16 │ │ │ │ cmpeq sp, #65536 @ 0x10000 │ │ │ │ adceq r3, fp, #196, 14 @ 0x3100000 │ │ │ │ biceq r1, r0, r8, ror #28 │ │ │ │ - subeq sl, r1, #120, 10 @ 0x1e000000 │ │ │ │ + subeq sl, r1, #80, 6 @ 0x40000001 │ │ │ │ andseq r0, r0, ip, lsr #32 │ │ │ │ ldrbteq fp, [r0], #-2916 @ 0xfffff49c │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r7, [sp], #540 @ 0x21c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #248, 4 @ 0x8000000f │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r2, r0, #160, 6 @ 0x80000002 │ │ │ │ + subeq r2, r0, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #188 @ 0xbc │ │ │ │ + ldreq r9, [r2], #1604 @ 0x644 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, r2, ip │ │ │ │ blx 9b6e04 │ │ │ │ svclt 0x008718d5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r8, r2, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -144033,28 +144033,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r9, r2, #208, 2 @ 0x34 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adceq r7, r6, #96, 20 @ 0x60000 │ │ │ │ biceq r3, r0, r8, lsr #31 │ │ │ │ - subeq r5, r9, #80, 16 @ 0x500000 │ │ │ │ + subeq r5, r9, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r5, r9, #200, 28 @ 0xc80 │ │ │ │ + subeq r5, r9, #216, 20 @ 0xd8000 │ │ │ │ submi r1, r3, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi pc, r5, #132, 12 @ 0x8400000 │ │ │ │ @@ -144106,51 +144106,51 @@ │ │ │ │ cdplt 3, 1, cr12, cr6, cr15, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi pc, r5, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #8 │ │ │ │ cdpcs 15, 6, cr13, cr8, cr13, {4} │ │ │ │ ldccc 7, cr6, [r3, #548]! @ 0x224 │ │ │ │ - subeq r1, sl, #144, 26 @ 0x2400 │ │ │ │ + subeq r1, sl, #176, 24 @ 0xb000 │ │ │ │ andeq r1, r9, fp, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr r4 │ │ │ │ tstne pc, #1711276032 @ 0x66000000 │ │ │ │ @ instruction: 0xbd4a7937 │ │ │ │ - subeq r1, sl, #160, 26 @ 0x2800 │ │ │ │ + subeq r1, sl, #192, 24 @ 0xc000 │ │ │ │ submi r1, r3, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror r4 │ │ │ │ rsbge pc, r5, #46661632 @ 0x2c80000 │ │ │ │ ldclcc 3, cr9, [sp], {196} @ 0xc4 │ │ │ │ - subeq r1, sl, #72, 30 @ 0x120 │ │ │ │ + subeq r1, sl, #104, 28 @ 0x680 │ │ │ │ eorseq r1, sl, fp, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, r4, ip │ │ │ │ ldrbvc sp, [pc, #-2441] @ 106baf7 <__bss_end__@@Base+0x20ed3b> │ │ │ │ stcllt 1, cr9, [fp], #-948 @ 0xfffffc4c │ │ │ │ - subeq r1, sl, #88, 30 @ 0x160 │ │ │ │ + subeq r1, sl, #120, 28 @ 0x780 │ │ │ │ submi r1, r3, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r0, r4, ip │ │ │ │ adcsge r1, fp, #9152 @ 0x23c0 │ │ │ │ blcc dddd1c │ │ │ │ - subeq r5, sl, #32, 6 @ 0x80000000 │ │ │ │ + subeq r5, sl, #152, 2 @ 0x26 │ │ │ │ andeq r1, r4, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r5 │ │ │ │ svccs 0x00d3316c │ │ │ │ bllt 2fcd870 <__bss_end__@@Base+0x2170ab4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq ip, [r6, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r5, sl, #200, 6 @ 0x20000003 │ │ │ │ + subeq r5, sl, #40, 4 @ 0x80000002 │ │ │ │ submi r1, r3, #128, 16 @ 0x800000 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ strbteq r6, [r2], #-3568 @ 0xfffff210 │ │ │ │ andcs r0, r0, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r1, r3, #136, 16 @ 0x880000 │ │ │ │ @@ -144158,29 +144158,29 @@ │ │ │ │ strbteq r6, [r2], #-3536 @ 0xfffff230 │ │ │ │ andcs r0, r0, r4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq sp, #65536 @ 0x10000 │ │ │ │ adceq r0, r8, #252, 16 @ 0xfc0000 │ │ │ │ - biceq r3, r0, r8, ror #21 │ │ │ │ - subeq r7, r8, #248, 24 @ 0xf800 │ │ │ │ + biceq r3, r0, r8, lsr #22 │ │ │ │ + subeq r7, r8, #72, 26 @ 0x1200 │ │ │ │ andeq r4, r1, ip, lsr #32 │ │ │ │ strbteq r6, [r2], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr r5 │ │ │ │ @ instruction: 0xa622b792 │ │ │ │ blcc 10c3af8 <__bss_end__@@Base+0x266d3c> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ @ instruction: 0x11b1da28 │ │ │ │ blt ff0e5e8c <_edata@@Base+0xf92e5e8c> │ │ │ │ - subeq ip, r8, #152, 4 @ 0x80000009 │ │ │ │ + subeq ip, r8, #40, 4 @ 0x80000002 │ │ │ │ andeq r1, r9, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #10 │ │ │ │ ldclvc 4, cr10, [sl], #-908 @ 0xfffffc74 │ │ │ │ eormi r7, r1, fp, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r1, r3, #236, 16 @ 0xec0000 │ │ │ │ @@ -144255,21 +144255,21 @@ │ │ │ │ stclvs 8, cr12, [r9, #524] @ 0x20c │ │ │ │ svccc 0x00e45f30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r3, pc, #232, 22 @ 0x3a000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r3, r0, #248 @ 0xf8 │ │ │ │ + subeq r3, r0, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, fp, #172, 6 @ 0xb0000002 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r0, #208, 28 @ 0xd00 │ │ │ │ + subeq ip, r0, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, r6, ip │ │ │ │ stc2l 6, cr11, [pc], #-104 @ 106c658 <__bss_end__@@Base+0x20f89c> │ │ │ │ svccc 0x00e2788c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -144292,21 +144292,21 @@ │ │ │ │ svccc 0x007d919c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r7, pc, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsr #14 │ │ │ │ ldrbt r4, [r1], r4, ror #29 │ │ │ │ svclt 0x002c364f │ │ │ │ - subeq r7, r9, #152, 22 @ 0x26000 │ │ │ │ + subeq r7, r9, #72, 18 @ 0x120000 │ │ │ │ submi r1, r3, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq ip, [r6, -r8] │ │ │ │ svcge 0x00478503 │ │ │ │ cdplt 12, 15, cr1, cr5, cr8, {7} │ │ │ │ - subeq r7, r9, #168, 22 @ 0x2a000 │ │ │ │ + subeq r7, r9, #88, 18 @ 0x160000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr r7 │ │ │ │ mcrls 6, 7, r5, cr7, cr6, {0} │ │ │ │ ldclcc 3, cr0, [r2], {175} @ 0xaf │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r1, r3, #48, 26 @ 0xc00 │ │ │ │ @@ -144393,34 +144393,34 @@ │ │ │ │ andcs r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r2, r3, #28 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adceq pc, r5, #244, 2 @ 0x3d │ │ │ │ biceq r5, r0, r8, lsl #4 │ │ │ │ - subeq fp, pc, #240 @ 0xf0 │ │ │ │ + subeq fp, pc, #88, 2 │ │ │ │ andeq r1, r1, r4, lsr #32 │ │ │ │ strbteq r0, [r5], #-2452 @ 0xfffff66c │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adceq r7, r6, #144, 22 @ 0x24000 │ │ │ │ - biceq r4, r0, r8, ror #13 │ │ │ │ - subeq r8, sl, #64 @ 0x40 │ │ │ │ + biceq r4, r0, r8, lsr #14 │ │ │ │ + subeq r8, sl, #120 @ 0x78 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq ip, [r6, -r0] │ │ │ │ ldcls 15, cr5, [sp, #552]! @ 0x228 │ │ │ │ mrccc 2, 5, r0, cr3, cr0, {2} │ │ │ │ - subeq r7, r9, #120, 26 @ 0x1e00 │ │ │ │ + subeq r7, r9, #160, 22 @ 0x28000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl #18 │ │ │ │ addslt r7, fp, #2544 @ 0x9f0 │ │ │ │ mrccc 4, 1, r4, cr10, cr7, {5} │ │ │ │ - subeq r7, r9, #136, 26 @ 0x2200 │ │ │ │ + subeq r7, r9, #176, 22 @ 0x2c000 │ │ │ │ rsbsmi r9, r3, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ @@ -144429,148 +144429,148 @@ │ │ │ │ andcs r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r8, r8, #192, 18 @ 0x300000 │ │ │ │ biceq r3, r0, r8, ror #23 │ │ │ │ - subeq lr, r7, #72, 22 @ 0x12000 │ │ │ │ + subeq lr, r7, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r5, [r9], #-2212 @ 0xfffff75c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r1, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, r9, ip │ │ │ │ strbpl r2, [r4], #-3345 @ 0xfffff2ef │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ - subeq r3, r8, #192, 14 @ 0x3000000 │ │ │ │ + subeq r3, r8, #248, 18 @ 0x3e0000 │ │ │ │ rsbsmi r1, r6, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0106c998 │ │ │ │ svcne 0x00f62704 │ │ │ │ svccc 0x00f40d93 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r9, r1, #80, 10 @ 0x14000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #144 @ 0x90 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r3, r0, #184, 12 @ 0xb800000 │ │ │ │ + subeq r3, r0, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, sp, #8 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r3, r0, #224, 18 @ 0x380000 │ │ │ │ + subeq r3, r0, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r2, fp, #168, 2 @ 0x2a │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sp, r0, #40, 12 @ 0x2800000 │ │ │ │ + subeq sp, r0, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r2, fp, #0 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sp, r0, #96, 18 @ 0x180000 │ │ │ │ + subeq lr, r0, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #184, 8 @ 0xb8000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r2, #232, 16 @ 0xe80000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r2, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sl, r0, #28, 14 @ 0x700000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r2, #112, 28 @ 0x700 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r2, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #8, 2 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - @ instruction: 0x0120b448 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + smlawbeq r1, r0, r2, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #144, 2 @ 0x24 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r2, #240, 22 @ 0x3c000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r2, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r1, #172, 6 @ 0xb0000002 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r5, r2, #128, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r5, r2, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, sl, ip │ │ │ │ mrclt 0, 2, r6, cr0, cr9, {0} │ │ │ │ bcc 1458e5c <__bss_end__@@Base+0x5fc0a0> │ │ │ │ - subeq r9, r2, #56, 4 @ 0x80000003 │ │ │ │ + subeq r9, r2, #0 │ │ │ │ submi r2, r3, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq ip, r2, #128, 22 @ 0x20000 │ │ │ │ + subeq ip, r2, #240, 22 @ 0x3c000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0106cab8 │ │ │ │ mcrls 6, 7, r5, cr7, cr6, {0} │ │ │ │ ldclcc 3, cr0, [r2], {175} @ 0xaf │ │ │ │ - subeq r2, r9, #104, 10 @ 0x1a000000 │ │ │ │ + subeq r2, r9, #160, 6 @ 0x80000002 │ │ │ │ submi r2, r3, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, sl, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r5, r9, #112, 30 @ 0x1c0 │ │ │ │ + subeq r5, r9, #152, 22 @ 0x26000 │ │ │ │ submi r2, r3, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, sl, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r9, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r5, r9, #152, 30 @ 0x260 │ │ │ │ + subeq r5, r9, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r9, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r6, r9, #200 @ 0xc8 │ │ │ │ + subeq r5, r9, #152, 24 @ 0x9800 │ │ │ │ eorseq r0, fp, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r6, r9, #216 @ 0xd8 │ │ │ │ + subeq r5, r9, #168, 24 @ 0xa800 │ │ │ │ eorseq r2, sl, fp, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r6, r9, #72, 6 @ 0x20000001 │ │ │ │ + subeq r5, r9, #80, 30 @ 0x140 │ │ │ │ andeq r2, r4, fp, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r6, r9, #128, 10 @ 0x20000000 │ │ │ │ + subeq r6, r9, #48, 4 │ │ │ │ andeq r2, r4, fp, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r2, r3, #104, 8 @ 0x68000000 │ │ │ │ @@ -145837,103 +145837,103 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #12, 16 @ 0xc0000 │ │ │ │ + rsbseq r8, r2, #244, 14 @ 0x3d00000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r8, r2, #52, 16 @ 0x340000 │ │ │ │ + rsbseq r8, r2, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq sp, [r6, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adceq r7, r6, #196, 28 @ 0xc40 │ │ │ │ biceq r4, r0, r8, ror #27 │ │ │ │ - subeq lr, ip, #24, 18 @ 0x60000 │ │ │ │ + subeq lr, ip, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ rsbseq fp, lr, #180, 2 @ 0x2d │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #132, 16 @ 0x840000 │ │ │ │ + rsbseq r8, r2, #108, 16 @ 0x6c0000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r8, r2, #172, 16 @ 0xac0000 │ │ │ │ + rsbseq r8, r2, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, pc, sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r9, r9, #224, 6 @ 0x80000003 │ │ │ │ + subeq r9, r9, #144, 6 @ 0x40000002 │ │ │ │ rsbsmi fp, pc, #40, 12 @ 0x2800000 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq r4, [r5], #-2520 @ 0xfffff628 │ │ │ │ andcs r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #252, 16 @ 0xfc0000 │ │ │ │ + rsbseq r8, r2, #228, 16 @ 0xe40000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r8, r2, #36, 18 @ 0x90000 │ │ │ │ + rsbseq r8, r2, #12, 18 @ 0x30000 │ │ │ │ orreq r9, r6, r1, lsl #16 │ │ │ │ adceq r0, sl, #36, 20 @ 0x24000 │ │ │ │ biceq r2, r0, r8, asr #10 │ │ │ │ - subeq sp, r2, #216, 14 @ 0x3600000 │ │ │ │ + subeq sp, r2, #32, 14 @ 0x800000 │ │ │ │ andeq r5, r4, r5, lsr #32 │ │ │ │ ldrbteq r4, [r5], #-2588 @ 0xfffff5e4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ swpeq lr, r0, [r6] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ - subeq ip, r2, #144, 22 @ 0x24000 │ │ │ │ + subeq ip, r2, #0, 24 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #116, 18 @ 0x1d0000 │ │ │ │ + rsbseq r8, r2, #92, 18 @ 0x170000 │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r8, r2, #156, 18 @ 0x270000 │ │ │ │ + rsbseq r8, r2, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r8, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq ip, r2, #16, 24 @ 0x1000 │ │ │ │ + subeq ip, r2, #128, 24 @ 0x8000 │ │ │ │ rsbsmi fp, pc, #232, 16 @ 0xe80000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r1, #224, 8 @ 0xe0000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r5, r2, #120, 12 @ 0x7800000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r5, r2, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ ldrdeq r1, [r8], #-156 @ 0xffffff64 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012edf90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -145957,49 +145957,49 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andseq r0, r4, fp │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #4, 16 @ 0x40000 │ │ │ │ + rsbseq r8, r2, #236, 14 @ 0x3b00000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #124, 16 @ 0x7c0000 │ │ │ │ + rsbseq r8, r2, #100, 16 @ 0x640000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #244, 16 @ 0xf40000 │ │ │ │ + rsbseq r8, r2, #220, 16 @ 0xdc0000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #108, 18 @ 0x1b0000 │ │ │ │ + rsbseq r8, r2, #84, 18 @ 0x150000 │ │ │ │ andeq fp, r0, r1, lsl #16 │ │ │ │ eorseq lr, pc, r8, lsl fp @ │ │ │ │ biceq r1, r0, r8 │ │ │ │ smlawteq sl, r0, r7, fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #228, 18 @ 0x390000 │ │ │ │ + rsbseq r8, r2, #204, 18 @ 0x330000 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ strbteq r4, [r4], #-656 @ 0xfffffd70 │ │ │ │ andcs r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sp, r3, #28, 14 @ 0x700000 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r1, r6, #60, 16 @ 0x3c0000 │ │ │ │ - biceq r5, r0, r8, lsr #17 │ │ │ │ - subseq r4, r1, #240, 4 │ │ │ │ + biceq r5, r0, r8, ror #17 │ │ │ │ + subseq r4, r1, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq r4, [r4], #-1724 @ 0xfffff944 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, r1, lr │ │ │ │ blx ff84f3ce <_edata@@Base+0xf9a4f3ce> │ │ │ │ svccc 0x00a06cd9 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -146016,75 +146016,75 @@ │ │ │ │ svccc 0x007a9fb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi fp, pc, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #4 │ │ │ │ andge r0, r8, r2, lsl #8 │ │ │ │ svclt 0x00b6e067 │ │ │ │ - subeq sp, sl, #48, 4 │ │ │ │ + subeq sp, sl, #24, 14 @ 0x600000 │ │ │ │ rsbsmi r4, r6, #200, 2 @ 0x32 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r8, r2, #36, 20 @ 0x24000 │ │ │ │ + rsbseq r8, r2, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr r2 │ │ │ │ blcs ba1a3c │ │ │ │ svccc 0x008b2347 │ │ │ │ - subeq sp, sl, #64, 4 │ │ │ │ + subeq sp, sl, #96, 14 @ 0x1800000 │ │ │ │ rsbsmi r4, r6, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, ror r2 │ │ │ │ cmnmi sp, #-956301312 @ 0xc7000000 │ │ │ │ svclt 0x004d6c2e │ │ │ │ - subeq sp, sl, #104, 8 @ 0x68000000 │ │ │ │ + subeq sp, sl, #48, 18 @ 0xc0000 │ │ │ │ rsbsmi sp, r3, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r8, r2, lr │ │ │ │ ldclle 5, cr4, [r6, #-816] @ 0xfffffcd0 │ │ │ │ svccc 0x00031f67 │ │ │ │ - subeq sp, sl, #136, 8 @ 0x88000000 │ │ │ │ + subeq sp, sl, #64, 18 @ 0x100000 │ │ │ │ rsbsmi sp, r3, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r0, r2, lr │ │ │ │ @ instruction: 0xc6c211dd │ │ │ │ mrclt 12, 5, ip, cr0, cr14, {6} │ │ │ │ - subeq r2, fp, #192, 30 @ 0x300 │ │ │ │ + subeq sl, fp, #64, 4 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0106e2b8 │ │ │ │ subhi sp, pc, #40, 20 @ 0x28000 │ │ │ │ vnmlscc.f32 s13, s11, s24 │ │ │ │ - subeq r3, fp, #224 @ 0xe0 │ │ │ │ + subeq sl, fp, #80, 4 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq lr, [r6, -r0] │ │ │ │ ldrtlt r3, [r7], -r9, ror #7 │ │ │ │ ldcllt 6, cr12, [r4, #236]! @ 0xec │ │ │ │ - subeq r3, fp, #56, 4 @ 0x80000003 │ │ │ │ + subeq sl, fp, #224, 4 │ │ │ │ rsbsmi sp, r3, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r8, r2, lr │ │ │ │ mvnsne lr, #10813440 @ 0xa50000 │ │ │ │ stccc 0, cr12, [pc, #740] @ 106e5c8 <__bss_end__@@Base+0x21180c> │ │ │ │ - subeq r3, fp, #120, 4 @ 0x80000007 │ │ │ │ + subeq sl, fp, #240, 4 │ │ │ │ rsbsmi sp, r3, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq lr, LR_und │ │ │ │ strbtne lr, [r3], #1400 @ 0x578 │ │ │ │ stclt 2, cr10, [r3, #-0] │ │ │ │ - subeq r3, fp, #8, 14 @ 0x200000 │ │ │ │ + subeq sl, fp, #104, 10 @ 0x1a000000 │ │ │ │ submi sp, r3, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl r3 │ │ │ │ ldcge 1, cr7, [sp], #360 @ 0x168 │ │ │ │ ldccc 15, cr0, [r4], #356 @ 0x164 │ │ │ │ - subeq r3, fp, #96, 24 @ 0x6000 │ │ │ │ + subeq sl, fp, #152, 16 @ 0x980000 │ │ │ │ submi sp, r3, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsr r3 │ │ │ │ stmlt r8, {r1, r2, r8, r9, fp, ip, sp, pc} │ │ │ │ mcrrlt 10, 6, r3, r1, cr2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sp, r3, #44, 16 @ 0x2c0000 │ │ │ │ @@ -146113,61 +146113,61 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sp, r3, #112, 16 @ 0x700000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r8, r2, #116, 20 @ 0x74000 │ │ │ │ + rsbseq r8, r2, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq lr, [r6, -r8] │ │ │ │ mvnscs r6, #905216 @ 0xdd000 │ │ │ │ stmibcc sp, {r4, r5, r6, r7, r9, lr}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #80, 10 @ 0x14000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r5, r2, #64, 24 @ 0x4000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r5, r2, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq lr, [r6, -r0] │ │ │ │ eor r9, r6, #920 @ 0x398 │ │ │ │ stmdblt r6, {r1, r2, r6, r8, r9, ip, sp, lr}^ │ │ │ │ - subeq sp, fp, #192, 26 @ 0x3000 │ │ │ │ + subeq sp, fp, #248, 26 @ 0x3e00 │ │ │ │ andeq sp, r4, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, r4, lr │ │ │ │ stclvs 8, cr12, [r9, #524] @ 0x20c │ │ │ │ svccc 0x00e45f30 │ │ │ │ - subeq sp, fp, #208, 26 @ 0x3400 │ │ │ │ + subeq sp, fp, #8, 28 @ 0x80 │ │ │ │ submi sp, r3, #204, 16 @ 0xcc0000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq pc, r0, #68, 22 @ 0x11000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, r2, #152, 18 @ 0x260000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, r2, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #32, 12 @ 0x2000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r2, #144, 16 @ 0x900000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r2, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #56, 12 @ 0x3800000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r2, #144, 20 @ 0x90000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r2, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #80, 12 @ 0x5000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r2, #216, 26 @ 0x3600 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r2, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r6, r0, r4, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -146178,50 +146178,50 @@ │ │ │ │ svccc 0x00f6a09e │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sp, r3, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0106e4b0 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ - subseq fp, r2, #32, 20 @ 0x20000 │ │ │ │ + subseq fp, r2, #120, 22 @ 0x1e000 │ │ │ │ submi sp, r3, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, r4, lr │ │ │ │ stclvs 8, cr12, [r9, #524] @ 0x20c │ │ │ │ svccc 0x00c45f30 │ │ │ │ - subseq fp, r2, #48, 20 @ 0x30000 │ │ │ │ + subseq fp, r2, #136, 22 @ 0x22000 │ │ │ │ submi sp, r3, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, r4, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi sp, r3, #112, 18 @ 0x1c0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #236, 12 @ 0xec00000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r2, #192, 30 @ 0x300 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r2, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r8, r2, #196, 20 @ 0xc4000 │ │ │ │ + rsbseq r8, r2, #172, 20 @ 0xac000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #84, 14 @ 0x1500000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r2, #80, 4 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r2, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #188, 14 @ 0x2f00000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r2, #32, 10 @ 0x8000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r2, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, asr r5 │ │ │ │ svcvc 0x00270596 │ │ │ │ svclt 0x006026fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -146293,15 +146293,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, r3, #128, 20 @ 0x80000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r8, r2, #20, 22 @ 0x5000 │ │ │ │ + rsbseq r8, r2, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0106e690 │ │ │ │ stmia r7!, {r0, r5, r7, r8, r9, sl, fp, ip, lr, pc} │ │ │ │ blcc 2f51114 <__bss_end__@@Base+0x20f4358> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -146383,15 +146383,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, r3, #136, 22 @ 0x22000 │ │ │ │ subeq fp, r1, r1, lsl #16 │ │ │ │ subeq sl, lr, ip, lsr #6 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012e9978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq r8, r2, #100, 22 @ 0x19000 │ │ │ │ + rsbseq r8, r2, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq lr, [r6, -r8] │ │ │ │ bgt ffa05bfc <_edata@@Base+0xf9c05bfc> │ │ │ │ mrclt 2, 0, lr, cr8, cr11, {1} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -146449,15 +146449,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, lr, fp │ │ │ │ svceq 0x00c0b809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #180, 24 @ 0xb400 │ │ │ │ + rsbseq r8, r2, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, lsl #18 │ │ │ │ ldclgt 5, cr10, [r6, #596]! @ 0x254 │ │ │ │ vstmiacc r9, {s27-s48} │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ submi sp, r3, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -146563,15 +146563,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #28, 26 @ 0x700 │ │ │ │ + rsbseq r8, r2, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, sl, lr │ │ │ │ andeq sp, fp, #4736 @ 0x1280 │ │ │ │ bcc 2794a1c <__bss_end__@@Base+0x1937c60> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ submi sp, r3, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -146593,15 +146593,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, r3, #244, 28 @ 0xf40 │ │ │ │ svceq 0x00c0b801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #116, 24 @ 0x7400 │ │ │ │ + rsbseq r8, r2, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r0, asr #22 │ │ │ │ svcle 0x00902956 │ │ │ │ ldmibcc fp, {r0, r1, r5, sp, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, r3, #8, 30 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -146647,15 +146647,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq fp, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - rsbseq r8, r2, #172, 26 @ 0x2b00 │ │ │ │ + rsbseq r8, r2, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r6, r8, lsl ip │ │ │ │ stmibmi sl, {r0, r1, r4, r5, r6, r8, r9}^ │ │ │ │ mrclt 8, 6, r4, cr0, cr15, {6} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, r3, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -147220,58 +147220,58 @@ │ │ │ │ smlatteq r6, r8, r4, pc @ │ │ │ │ orrsge r0, r8, r9, lsl r2 │ │ │ │ ldmdblt r7, {r1, r2, r6, r7, r9, sl, fp, lr, pc}^ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ ldrbeq r1, [r5, #-2049] @ 0xfffff7ff │ │ │ │ adceq ip, ip, #192, 12 @ 0xc000000 │ │ │ │ - biceq r2, r0, r8, ror #6 │ │ │ │ - subeq r4, r2, #240, 12 @ 0xf000000 │ │ │ │ + biceq r2, r0, r8, lsr #7 │ │ │ │ + subeq r4, r2, #120, 12 @ 0x7800000 │ │ │ │ andeq r4, r0, r4, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #36, 16 @ 0x240000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r2, #152, 14 @ 0x2600000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r2, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #140, 16 @ 0x8c0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r2, #208, 18 @ 0x340000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r2, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #244, 16 @ 0xf40000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r2, #16, 26 @ 0x400 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r2, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #92, 18 @ 0x170000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r2, #104, 30 @ 0x1a0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r2, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #196, 18 @ 0x310000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, r3, #144, 4 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r3, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r1, #8, 22 @ 0x2000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, r3, #104, 10 @ 0x1a000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r3, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adceq r5, fp, #144, 10 @ 0x24000000 │ │ │ │ biceq r2, r0, r8, ror #14 │ │ │ │ - subeq r0, r3, #48, 28 @ 0x300 │ │ │ │ + subeq r0, r3, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r4, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r0, r5, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -147281,15 +147281,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ tsteq ip, #65536 @ 0x10000 │ │ │ │ adceq r8, r6, #84, 16 @ 0x540000 │ │ │ │ biceq r5, r0, r8, asr #10 │ │ │ │ - subeq r4, pc, #40, 2 │ │ │ │ + subeq r4, pc, #112, 2 │ │ │ │ andeq r4, r1, fp, lsr #32 │ │ │ │ rsbseq sl, pc, #148, 2 @ 0x25 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ strbteq sl, [r4], #-2400 @ 0xfffff6a0 │ │ │ │ andcs r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -147304,184 +147304,184 @@ │ │ │ │ strbteq sl, [r4], #-1480 @ 0xfffffa38 │ │ │ │ andcs r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r2, r6, #104, 10 @ 0x1a000000 │ │ │ │ - biceq r5, r0, r8, lsr #30 │ │ │ │ - subseq ip, r2, #224, 24 @ 0xe000 │ │ │ │ + biceq r5, r0, r8, lsr #31 │ │ │ │ + subseq ip, r2, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ strbteq sl, [r4], #-2540 @ 0xfffff614 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq lr, [r9], #-1048 @ 0xfffffbe8 │ │ │ │ andcs r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r9, r8, #184, 10 @ 0x2e000000 │ │ │ │ biceq r4, r0, r8, ror #7 │ │ │ │ - subeq sl, r9, #72 @ 0x48 │ │ │ │ + subeq r9, r9, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq lr, [r9], #-1212 @ 0xfffffb44 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #44, 20 @ 0x2c000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, r3, #72, 14 @ 0x1200000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r3, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #148, 20 @ 0x94000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, r3, #200, 20 @ 0xc8000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r3, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #0, 22 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, r3, #120, 26 @ 0x1e00 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r3, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sp, r0, #64 @ 0x40 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r3, #224, 2 @ 0x38 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r3, #128 @ 0x80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #116, 22 @ 0x1d000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r3, #160, 14 @ 0x2800000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r3, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #4, 24 @ 0x400 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r3, #176, 30 @ 0x2c0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r3, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sl, r0, #80, 8 @ 0x50000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r3, #16, 6 @ 0x40000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r3, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq sl, [r2], #196 @ 0xc4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #124, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r3, #192 @ 0xc0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r3, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #168, 24 @ 0xa800 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r3, #200, 12 @ 0xc800000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r3, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sl, r0, #132, 2 @ 0x21 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r3, #104, 20 @ 0x68000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r3, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, fp, #236, 30 @ 0x3b0 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq pc, r0, #168, 6 @ 0xa0000002 │ │ │ │ + subeq pc, r0, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #104, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r3, #0, 18 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r3, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, r0, #164, 28 @ 0xa40 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r3, #152, 26 @ 0x2600 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r3, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, r0, #184, 28 @ 0xb80 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r5, r3, #200 @ 0xc8 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r5, r3, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r0, pc, #136, 20 @ 0x88000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r4, r0, #128, 4 │ │ │ │ + subeq r4, r0, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #84, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r6, r3, #0, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r6, r3, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #152, 12 @ 0x9800000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r6, r3, #176, 10 @ 0x2c000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r6, r3, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, r0, #236, 22 @ 0x3b000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r6, r3, #24, 16 @ 0x180000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r6, r3, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, sp, #108, 14 @ 0x1b00000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r4, r0, #112, 18 @ 0x1c0000 │ │ │ │ + subeq r5, r0, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #64, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, r3, #144, 10 @ 0x24000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r7, r3, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #96, 28 @ 0x600 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, r3, #120, 20 @ 0x78000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r7, r3, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, r0, #32, 18 @ 0x80000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, r3, #64, 26 @ 0x1000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r7, r3, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, lr, #52, 18 @ 0xd0000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r5, r0, #184 @ 0xb8 │ │ │ │ + subeq r5, r0, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #44, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, r3, #200, 14 @ 0x3200000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, r3, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r4, pc, #124, 30 @ 0x1f0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, r3, #232, 22 @ 0x3a000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, r3, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tstpeq r6, r8, lsl #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -147491,45 +147491,45 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ orreq r9, r6, r1, lsl #16 │ │ │ │ adceq r3, sl, #140 @ 0x8c │ │ │ │ biceq r2, r0, r8, lsl #27 │ │ │ │ - subeq sp, r4, #112, 20 @ 0x70000 │ │ │ │ + subeq sp, r4, #64, 18 @ 0x100000 │ │ │ │ andeq r5, r4, r5, lsr #32 │ │ │ │ ldrbteq r5, [r9], #-652 @ 0xfffffd74 │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, r0, #84, 12 @ 0x5400000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, r3, #96, 28 @ 0x600 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, r3, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, fp, #112, 30 @ 0x1c0 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r1, r1, #248, 2 @ 0x3e │ │ │ │ + subeq r1, r1, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ ldreq r1, [r0], #-2049 @ 0xfffff7ff │ │ │ │ adceq pc, ip, #180, 8 @ 0xb4000000 │ │ │ │ biceq r2, r0, r8, ror #25 │ │ │ │ - subeq fp, r3, #128, 8 @ 0x80000000 │ │ │ │ + subeq fp, r3, #0, 6 │ │ │ │ andeq r4, r0, pc, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #24, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, r3, #8, 18 @ 0x20000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, r3, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #0, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sl, r3, #112, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, r3, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, r9, pc @ │ │ │ │ stc2l 6, cr11, [pc], #-104 @ 106f958 <__bss_end__@@Base+0x212b9c> │ │ │ │ svccc 0x00e2788c │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -147539,28 +147539,28 @@ │ │ │ │ svchi 0x00a27043 │ │ │ │ svclt 0x00a5815e │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adceq r9, r6, #16, 24 @ 0x1000 │ │ │ │ biceq r5, r0, r8, lsl #24 │ │ │ │ - subseq sl, r0, #168, 6 @ 0xa0000002 │ │ │ │ + subseq sl, r0, #56, 2 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tstpeq r6, r0, lsl sl @ p-variant is OBSOLETE │ │ │ │ biceq r4, r3, #141 @ 0x8d │ │ │ │ svclt 0x00a59af1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tstpeq r6, r8, lsr #20 @ p-variant is OBSOLETE │ │ │ │ rsbspl r6, pc, #63 @ 0x3f │ │ │ │ svccc 0x007d919c │ │ │ │ - subseq sl, r0, #136, 22 @ 0x22000 │ │ │ │ + subseq sl, r0, #48, 18 @ 0xc0000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tstpeq r6, r0, asr #20 @ p-variant is OBSOLETE │ │ │ │ ldrbt r4, [r1], r4, ror #29 │ │ │ │ svclt 0x002c364f │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sp, r6, #72, 26 @ 0x1200 │ │ │ │ @@ -147610,76 +147610,76 @@ │ │ │ │ tstpeq r6, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ strbpl r2, [r4], #-3368 @ 0xfffff2d8 │ │ │ │ svccc 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi lr, r6, #76, 8 @ 0x4c000000 │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, r0, #136, 6 @ 0x20000002 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sl, r3, #72, 6 @ 0x20000001 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, r3, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, sp, #244, 8 @ 0xf4000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r8, r0, #112, 30 @ 0x1c0 │ │ │ │ + subeq r8, r0, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #4, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, r3, #32, 30 @ 0x80 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, r3, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adceq r5, fp, #40, 16 @ 0x280000 │ │ │ │ biceq r3, r0, r8, lsr #1 │ │ │ │ - subeq fp, r4, #192, 26 @ 0x3000 │ │ │ │ + subeq fp, r4, #216, 30 @ 0x360 │ │ │ │ andeq r0, r4, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r1, #216 @ 0xd8 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r3, #24, 8 @ 0x18000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r3, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, r0, #188 @ 0xbc │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r3, #80, 14 @ 0x1400000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r3, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, lr, #112, 26 @ 0x1c00 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r9, r0, #136, 2 @ 0x22 │ │ │ │ + subeq r8, r0, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #240 @ 0xf0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r3, #24, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r3, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #0, 4 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r3, #96, 8 @ 0x60000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, r3, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r1, #92 @ 0x5c │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r3, #168, 16 @ 0xa80000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, r3, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #124, 4 @ 0xc0000007 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r6, r4, #152, 6 @ 0x60000002 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r7, r4, #128, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tstpeq r6, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ mcrls 6, 7, r5, cr7, cr6, {0} │ │ │ │ ldclcc 3, cr0, [r2], {175} @ 0xaf │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -147714,21 +147714,21 @@ │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0106fcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subseq r0, r2, #152, 10 @ 0x26000000 │ │ │ │ + subseq r0, r2, #64, 6 │ │ │ │ submi r2, r4, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, ip, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00d00000 │ │ │ │ - subseq r0, r2, #192, 10 @ 0x30000000 │ │ │ │ + subseq r0, r2, #96, 6 @ 0x80000001 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r6, r0, ip, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r2, r4, #140, 6 @ 0x30000002 │ │ │ │ @@ -147767,15 +147767,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adceq r9, r6, #100, 30 @ 0x190 │ │ │ │ biceq r6, r0, r8, asr #5 │ │ │ │ - subseq r0, r2, #56, 20 @ 0x38000 │ │ │ │ + subseq r0, r2, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r1, r4, lsr #32 │ │ │ │ rsbseq sl, lr, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r6, r0, sp, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -147785,201 +147785,201 @@ │ │ │ │ andcs r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adceq sl, r8, #60, 2 │ │ │ │ biceq r4, r0, r8, lsl #24 │ │ │ │ - subeq r1, fp, #216 @ 0xd8 │ │ │ │ + subeq r9, fp, #192, 22 @ 0x30000 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ ldrbteq fp, [r6], #-1212 @ 0xfffffb44 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #4, 6 @ 0x10000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r6, r4, #184, 24 @ 0xb800 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r7, r4, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, r0, #228, 26 @ 0x3900 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, r4, #24, 10 @ 0x6000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, r4, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbceq r1, fp, #180, 30 @ 0x2d0 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r9, r1, #96, 22 @ 0x18000 │ │ │ │ + subeq r9, r1, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #220 @ 0xdc │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, r4, #104, 14 @ 0x1a00000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, r4, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r1, #136, 8 @ 0x88000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, r4, #32, 18 @ 0x80000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, r4, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #184, 6 @ 0xe0000002 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, r4, #208, 24 @ 0xd000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, r4, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #4, 8 @ 0x4000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sl, r4, #40 @ 0x28 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, r4, #24, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, r0, #40, 18 @ 0xa0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sl, r4, #184, 8 @ 0xb8000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, r4, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r5, pc, #80, 8 @ 0x50000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sl, r4, #176, 20 @ 0xb0000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, r4, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r1, #220, 30 @ 0x370 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, r4, #216, 4 @ 0x8000000d │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, r4, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r6, r0, #180 @ 0xb4 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, r4, #240, 24 @ 0xf000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, r4, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r6, r0, #104 @ 0x68 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r4, #224 @ 0xe0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r4, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #224, 8 @ 0xe0000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r4, #192, 4 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r4, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #244, 8 @ 0xf4000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r4, #136, 10 @ 0x22000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r4, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #4, 10 @ 0x1000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r4, #200, 14 @ 0x3200000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r4, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #16, 10 @ 0x4000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r4, #160, 26 @ 0x2800 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r4, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, r0, #24, 22 @ 0x6000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r4, #128, 10 @ 0x20000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, r4, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sl, lr, #216, 6 @ 0x60000003 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq sl, r0, #248, 10 @ 0x3e000000 │ │ │ │ + subeq sl, r0, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0106ff98 │ │ │ │ bicsle r4, r2, ip, lsr #7 │ │ │ │ ldccc 2, cr7, [r2], #-372 @ 0xfffffe8c │ │ │ │ - subeq r8, sp, #232, 26 @ 0x3a00 │ │ │ │ + subeq r9, sp, #56 @ 0x38 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0106ffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eorsmi r0, r2, r0 │ │ │ │ - subeq r8, sp, #216, 30 @ 0x360 │ │ │ │ + subeq r9, sp, #144, 4 │ │ │ │ andeq r0, r9, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r6, r8, pc, pc @ │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ @ instruction: 0xc044b999 │ │ │ │ - subeq r9, sp, #168, 6 @ 0xa0000002 │ │ │ │ + subeq r9, sp, #144, 10 @ 0x24000000 │ │ │ │ submi r2, r4, #232, 12 @ 0xe800000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #200 @ 0xc8 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r4, #168, 10 @ 0x2a000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r4, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r0, r1, #208, 16 @ 0xd00000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r4, #240, 30 @ 0x3c0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r4, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #4, 12 @ 0x400000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r4, #8, 14 @ 0x200000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r4, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, r0, #248, 14 @ 0x3e00000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r4, #144, 30 @ 0x240 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r5, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #32 │ │ │ │ mrclt 0, 2, r6, cr0, cr9, {0} │ │ │ │ bcc 145c414 <__bss_end__@@Base+0x5ff658> │ │ │ │ - subeq r5, r6, #152, 22 @ 0x26000 │ │ │ │ + subeq r5, r6, #80, 16 @ 0x500000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, lr, #68, 24 @ 0x4400 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq sl, r0, #24, 24 @ 0x1800 │ │ │ │ + subeq sl, r0, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #180 @ 0xb4 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r5, #224, 16 @ 0xe00000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r5, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #80, 16 @ 0x500000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r5, #40, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r5, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #120, 18 @ 0x1e0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r5, #176, 8 @ 0xb0000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r5, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adceq r5, fp, #8, 18 @ 0x20000 │ │ │ │ biceq r3, r0, r8, asr #19 │ │ │ │ - subeq r6, r6, #16, 12 @ 0x1000000 │ │ │ │ + subeq r6, r6, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r4, r5, lsr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r0, [r7, -r0] │ │ │ │ bicscc r3, r4, #84934656 @ 0x5100000 │ │ │ │ svccc 0x00d98845 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -148660,28 +148660,28 @@ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ adceq r4, sl, #184, 2 @ 0x2e │ │ │ │ - biceq r3, r0, r8, lsl #12 │ │ │ │ - subeq lr, r6, #160, 4 │ │ │ │ + biceq r3, r0, r8, ror #12 │ │ │ │ + subeq sp, r6, #168, 30 @ 0x2a0 │ │ │ │ andeq r4, r1, r8, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #24, 20 @ 0x18000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r5, #208, 14 @ 0x3400000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r5, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #168, 20 @ 0xa8000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r5, #16, 28 @ 0x100 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r5, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, ip, r0 │ │ │ │ strbtpl sp, [lr], ip, asr #30 │ │ │ │ andmi r7, r3, fp, asr #9 │ │ │ │ ... │ │ │ │ @@ -148742,28 +148742,28 @@ │ │ │ │ andcs r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r9, [r1], #-2049 @ 0xfffff7ff │ │ │ │ adceq sl, r6, #16, 20 @ 0x10000 │ │ │ │ biceq r6, r0, r8, lsl #19 │ │ │ │ - subseq r8, r3, #200, 10 @ 0x32000000 │ │ │ │ + subseq r8, r3, #88, 8 @ 0x58000000 │ │ │ │ andseq r4, r1, r0, lsr r0 │ │ │ │ rsbseq lr, pc, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r0, [r7, -r8] │ │ │ │ vldmdb r4!, {s23-s116} │ │ │ │ svccc 0x001e0b70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r0, [r7, -r0] │ │ │ │ eor r7, sl, fp, lsl r7 │ │ │ │ cdpcc 4, 15, cr4, cr2, cr3, {0} │ │ │ │ - subseq sl, r3, #200, 14 @ 0x3200000 │ │ │ │ + subseq sl, r3, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #28 │ │ │ │ cmn r4, r1, lsl #18 │ │ │ │ mcrcc 12, 6, r3, cr4, cr12, {1} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r9, r7, #96, 6 @ 0x80000001 │ │ │ │ @@ -148815,69 +148815,69 @@ │ │ │ │ stccc 4, cr8, [lr, #-552]! @ 0xfffffdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r9, r7, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, lr, r0 │ │ │ │ blls 272d87c <__bss_end__@@Base+0x18d0ac0> │ │ │ │ ldclcc 6, cr2, [r6], #744 @ 0x2e8 │ │ │ │ - subseq r1, r5, #240, 24 @ 0xf000 │ │ │ │ + subseq r8, r5, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r0, [r7, -r8] │ │ │ │ ldceq 1, cr11, [sl], #464 @ 0x1d0 │ │ │ │ svccc 0x00e26503 │ │ │ │ - subseq r1, r5, #88, 26 @ 0x1600 │ │ │ │ + subseq r8, r5, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl pc │ │ │ │ strcc r2, [r4], #-1724 @ 0xfffff944 │ │ │ │ svclt 0x007c5476 │ │ │ │ - subseq r2, r5, #232, 6 @ 0xa0000003 │ │ │ │ + subseq r8, r5, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr #30 │ │ │ │ @ instruction: 0xb70fd5b9 │ │ │ │ svccc 0x00602d0a │ │ │ │ - subseq r2, r5, #8, 8 @ 0x8000000 │ │ │ │ + subseq r8, r5, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #30 │ │ │ │ mrcle 13, 0, r2, cr8, cr11, {6} │ │ │ │ svclt 0x00412bfd │ │ │ │ - subseq sp, r5, #208, 16 @ 0xd00000 │ │ │ │ + subseq sp, r5, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr pc │ │ │ │ rsbls r0, r7, #939524096 @ 0x38000000 │ │ │ │ svccc 0x00201e06 │ │ │ │ - subseq sp, r5, #24, 18 @ 0x60000 │ │ │ │ + subseq sp, r5, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror pc │ │ │ │ bne 1a82adc <__bss_end__@@Base+0xc25d20> │ │ │ │ mrclt 15, 7, ip, cr7, cr5, {0} │ │ │ │ - subseq sp, r5, #248, 18 @ 0x3e0000 │ │ │ │ + subseq sp, r5, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, pc, r0 @ │ │ │ │ fldmiaxls r2!, {d0-d31} @ Deprecated │ │ │ │ mcrcc 1, 6, ip, cr2, cr15, {1} │ │ │ │ - subseq sp, r5, #8, 20 @ 0x8000 │ │ │ │ + subseq sp, r5, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, pc, r0 @ │ │ │ │ @ instruction: 0xc32f4ef4 │ │ │ │ cdpcc 12, 9, cr13, cr11, cr6, {5} │ │ │ │ - subseq sp, r5, #80, 28 @ 0x500 │ │ │ │ + subseq sp, r5, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01070fb8 │ │ │ │ ldrbls pc, [r9, r2, lsl #19] @ │ │ │ │ cdplt 0, 9, cr2, cr3, cr4, {0} │ │ │ │ - subseq lr, r5, #144, 4 │ │ │ │ + subseq lr, r5, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r0, [r7, -r0] │ │ │ │ ldmdane r9, {r1, r4, r5, sl, ip, sp, lr, pc}^ │ │ │ │ mrccc 2, 3, sp, cr6, cr1, {3} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -148917,21 +148917,21 @@ │ │ │ │ ldcllt 1, cr14, [lr, #-768]! @ 0xfffffd00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror r0 │ │ │ │ tstlt r9, #956301312 @ 0x39000000 │ │ │ │ stclcc 14, cr2, [r3, #-688] @ 0xfffffd50 │ │ │ │ - subseq r1, r6, #200, 12 @ 0xc800000 │ │ │ │ + subseq r1, r6, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ swpeq r1, r0, [r7] │ │ │ │ svcge 0x000513fe │ │ │ │ vstrcc d11, [r3, #-784] @ 0xfffffcf0 │ │ │ │ - subseq r1, r6, #216, 12 @ 0xd800000 │ │ │ │ + subseq r1, r6, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, r0, r1 │ │ │ │ ldrhi r3, [r0], #-1666 @ 0xfffff97e │ │ │ │ ldcllt 6, cr14, [r4], #288 @ 0x120 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -151859,28 +151859,28 @@ │ │ │ │ andcs r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbeq r9, [r1], #-2049 @ 0xfffff7ff │ │ │ │ adceq ip, r6, #236, 10 @ 0x3b000000 │ │ │ │ biceq r6, r0, r8, lsl #31 │ │ │ │ - subseq r3, r6, #176, 28 @ 0xb00 │ │ │ │ + subseq r4, r6, #192, 6 │ │ │ │ andeq r4, r0, r0, lsr r0 │ │ │ │ rsbseq r2, pc, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r7, r4 │ │ │ │ bleq 1f8324c <__bss_end__@@Base+0x1126490> │ │ │ │ stclcc 2, cr10, [r7, #-528] @ 0xfffffdf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01074798 │ │ │ │ subsvs sl, ip, #161 @ 0xa1 │ │ │ │ stcllt 14, cr0, [r5, #-748] @ 0xfffffd14 │ │ │ │ - subseq fp, r6, #216, 4 @ 0x8000000d │ │ │ │ + subseq fp, r6, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010747b0 │ │ │ │ @ instruction: 0x53a779af │ │ │ │ stclt 4, cr0, [sp, #-728]! @ 0xfffffd28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r1, r9, #72 @ 0x48 │ │ │ │ @@ -151932,69 +151932,69 @@ │ │ │ │ cdplt 8, 12, cr11, cr7, cr10, {1} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r1, r9, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r8, r4 │ │ │ │ stmiagt r1!, {r1, r2, r5, r6, r7, sl, ip, sp, lr} │ │ │ │ @ instruction: 0x3e856a35 │ │ │ │ - subseq r7, r7, #32, 26 @ 0x800 │ │ │ │ + subseq r8, r7, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, r8, r4 │ │ │ │ rsb r1, pc, #3686400 @ 0x384000 │ │ │ │ cdplt 3, 4, cr4, cr8, cr13, {1} │ │ │ │ - subseq r7, r7, #64, 26 @ 0x1000 │ │ │ │ + subseq r8, r7, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010748b8 │ │ │ │ strbmi r6, [r1, #-1636]! @ 0xfffff99c │ │ │ │ cdpcc 7, 1, cr4, cr0, cr7, {7} │ │ │ │ - subseq r7, r7, #104, 30 @ 0x1a0 │ │ │ │ + subseq r9, r7, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r4, [r7, -r0] │ │ │ │ @ instruction: 0xf1a79659 │ │ │ │ ldcllt 7, cr15, [r8, #616] @ 0x268 │ │ │ │ - subseq r7, r7, #144, 30 @ 0x240 │ │ │ │ + subseq r9, r7, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, r8, r4 │ │ │ │ vld1.16 @ instruction: 0xf4aa3471 │ │ │ │ stccc 8, cr5, [r5, #1004]! @ 0x3ec │ │ │ │ - subseq sp, r7, #136, 18 @ 0x220000 │ │ │ │ + subseq sp, r7, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #18 │ │ │ │ vpmin.f32 , q2, │ │ │ │ ldcllt 0, cr0, [r4, #-28]! @ 0xffffffe4 │ │ │ │ - subseq sp, r7, #152, 18 @ 0x260000 │ │ │ │ + subseq sp, r7, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl r9 │ │ │ │ mvneq ip, #112640 @ 0x1b800 │ │ │ │ stclcc 3, cr4, [r4, #-544] @ 0xfffffde0 │ │ │ │ - subseq sp, r7, #24, 20 @ 0x18000 │ │ │ │ + subseq sp, r7, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr r9 │ │ │ │ @ instruction: 0x16572ddc │ │ │ │ vldrlt s30, [r5, #-588] @ 0xfffffdb4 │ │ │ │ - subseq sp, r7, #40, 20 @ 0x28000 │ │ │ │ + subseq sp, r7, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #18 │ │ │ │ stmdbeq ip, {r1, r4, r5, r7, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ stclcc 0, cr5, [r9], #736 @ 0x2e0 │ │ │ │ - subseq sp, r7, #192, 22 @ 0x30000 │ │ │ │ + subseq sp, r7, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ stmia r8!, {r1, r3, r4, r7, r8, r9, sp}^ │ │ │ │ ldclt 3, cr12, [lr], #220 @ 0xdc │ │ │ │ - subseq sp, r7, #232, 26 @ 0x3a00 │ │ │ │ + subseq sp, r7, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror r9 │ │ │ │ @ instruction: 0x57ea885a │ │ │ │ svccc 0x00c14503 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152034,21 +152034,21 @@ │ │ │ │ svccc 0x003b9955 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #20 │ │ │ │ @ instruction: 0x73bff4f3 │ │ │ │ svccc 0x0016e8db │ │ │ │ - subseq r1, r8, #0 │ │ │ │ + subseq r0, r8, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ strbpl lr, [fp], #2029 @ 0x7ed │ │ │ │ cdplt 3, 14, cr6, cr6, cr13, {0} │ │ │ │ - subseq r1, r8, #16 │ │ │ │ + subseq r0, r8, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ strvs sl, [fp], lr, ror #3 │ │ │ │ mrclt 4, 5, r4, cr10, cr9, {6} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152135,28 +152135,28 @@ │ │ │ │ ldrdeq r4, [r7, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ tsteq ip, #65536 @ 0x10000 │ │ │ │ adceq pc, r6, #68, 12 @ 0x4400000 │ │ │ │ biceq r7, r0, r8, lsl #11 │ │ │ │ - subseq r1, r8, #192, 22 @ 0x30000 │ │ │ │ + subseq r1, r8, #104, 22 @ 0x1a000 │ │ │ │ andeq r4, r5, fp, lsr #32 │ │ │ │ rsbseq lr, pc, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #24 │ │ │ │ str ip, [sl, r7, asr #25] │ │ │ │ svclt 0x008504c6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl ip │ │ │ │ ldrbvc r1, [r8], #374 @ 0x176 │ │ │ │ svccc 0x006489a8 │ │ │ │ - subseq r6, r8, #64, 4 │ │ │ │ + subseq r6, r8, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr ip │ │ │ │ cmp sp, #57856 @ 0xe200 │ │ │ │ svccc 0x0038c7eb │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sl, r9, #140 @ 0x8c │ │ │ │ @@ -152208,69 +152208,69 @@ │ │ │ │ stccc 14, cr15, [r1, #828]! @ 0x33c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sl, r9, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #26 │ │ │ │ stchi 5, cr0, [r6], #-648 @ 0xfffffd78 │ │ │ │ stcllt 6, cr6, [ip, #-392]! @ 0xfffffe78 │ │ │ │ - subseq r3, r9, #248, 14 @ 0x3e00000 │ │ │ │ + subseq r3, r9, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #26 │ │ │ │ ldmne r2!, {r0, r5, r6, r8, r9, sp, lr}^ │ │ │ │ fstmdbxlt sl!, {d1-d96} @ Deprecated │ │ │ │ - subseq r3, r9, #32, 16 @ 0x200000 │ │ │ │ + subseq r3, r9, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr sp │ │ │ │ @ instruction: 0x060ed597 │ │ │ │ fldmiaxcc r2!, {d22-d142} @ Deprecated │ │ │ │ - subseq r3, r9, #128, 20 @ 0x80000 │ │ │ │ + subseq r3, r9, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr sp │ │ │ │ vstreq s18, [sl, #404] @ 0x194 │ │ │ │ svclt 0x00d1d47a │ │ │ │ - subseq r3, r9, #160, 20 @ 0xa0000 │ │ │ │ + subseq r3, r9, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ orrlt sp, pc, pc, lsl r8 @ │ │ │ │ svccc 0x006ce92d │ │ │ │ - subseq r9, r9, #24, 10 @ 0x6000000 │ │ │ │ + subseq r9, r9, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, sp, r4 │ │ │ │ @ instruction: 0x7cddc975 │ │ │ │ cdpcc 12, 15, cr3, cr8, cr0, {7} │ │ │ │ - subseq r9, r9, #40, 10 @ 0xa000000 │ │ │ │ + subseq r9, r9, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01074d98 │ │ │ │ mcrls 6, 5, sl, cr15, cr15, {1} │ │ │ │ mrclt 4, 6, ip, cr3, cr12, {5} │ │ │ │ - subseq r9, r9, #232, 10 @ 0x3a000000 │ │ │ │ + subseq r9, r9, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01074db0 │ │ │ │ tstls r1, lr, ror #31 │ │ │ │ cdpcc 13, 7, cr2, cr14, cr9, {1} │ │ │ │ - subseq r9, r9, #96, 12 @ 0x6000000 │ │ │ │ + subseq r9, r9, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, sp, r4 │ │ │ │ adcslt r7, sp, r7, lsl lr │ │ │ │ mrccc 12, 2, r7, cr5, cr0, {2} │ │ │ │ - subseq r9, r9, #224, 16 @ 0xe00000 │ │ │ │ + subseq r9, r9, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, sp, r4 │ │ │ │ orrne r8, r0, r9, ror #16 │ │ │ │ vnmullt.f32 s12, s12, s30 │ │ │ │ - subseq r9, r9, #24, 22 @ 0x6000 │ │ │ │ + subseq r9, r9, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r4, [r7, -r8] │ │ │ │ stclle 1, cr11, [r2, #496]! @ 0x1f0 │ │ │ │ stclcc 5, cr8, [r3, #572] @ 0x23c │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152310,21 +152310,21 @@ │ │ │ │ stclcc 5, cr15, [r9], #568 @ 0x238 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, lr, r4 │ │ │ │ ldclcs 1, cr6, [r3], {5} │ │ │ │ svclt 0x00df60ac │ │ │ │ - subseq sp, r9, #216, 14 @ 0x3600000 │ │ │ │ + subseq sp, r9, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01074eb8 │ │ │ │ mvnsgt r0, r5, ror #7 │ │ │ │ svclt 0x0059d434 │ │ │ │ - subseq sp, r9, #232, 14 @ 0x3a00000 │ │ │ │ + subseq sp, r9, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r4, [r7, -r0] │ │ │ │ @ instruction: 0x06792395 │ │ │ │ svccc 0x00195408 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152411,28 +152411,28 @@ │ │ │ │ qaddeq r5, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ cmpeq sp, #65536 @ 0x10000 │ │ │ │ adceq r1, r7, #16, 12 @ 0x1000000 │ │ │ │ biceq r7, r0, r8, lsl #23 │ │ │ │ - subseq lr, r9, #48, 16 @ 0x300000 │ │ │ │ + subseq lr, r9, #168, 18 @ 0x2a0000 │ │ │ │ andeq r4, r1, ip, lsr #32 │ │ │ │ strbteq ip, [r3], #-4036 @ 0xfffff03c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r0, r5 │ │ │ │ subsmi r2, r6, #-100663296 @ 0xfa000000 │ │ │ │ svccc 0x00e27f8e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ swpeq r5, r8, [r7] │ │ │ │ cdpmi 6, 5, cr7, cr7, cr3, {7} │ │ │ │ svccc 0x00c4dd8f │ │ │ │ - subseq r1, sl, #160, 24 @ 0xa000 │ │ │ │ + subseq r1, sl, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strheq r5, [r7, -r0] │ │ │ │ svclt 0x00df8734 │ │ │ │ svccc 0x00a4129a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r5, sl, #108 @ 0x6c │ │ │ │ @@ -152484,69 +152484,69 @@ │ │ │ │ mcrcc 3, 2, r1, cr10, cr13, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r5, sl, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r1, r5 │ │ │ │ vmulpl.f32 s9, s19, s23 │ │ │ │ cdpcc 12, 1, cr12, cr7, cr10, {4} │ │ │ │ - subseq sp, sl, #168, 18 @ 0x2a0000 │ │ │ │ + subseq sp, sl, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, r1, r5 │ │ │ │ stclle 4, cr15, [r5, #-252]! @ 0xffffff04 │ │ │ │ stclcc 4, cr10, [r4, #348]! @ 0x15c │ │ │ │ - subseq sp, sl, #184, 18 @ 0x2e0000 │ │ │ │ + subseq sp, sl, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010751b8 │ │ │ │ svchi 0x0030c05f │ │ │ │ ldccc 6, cr6, [r1, #980]! @ 0x3d4 │ │ │ │ - subseq sp, sl, #160, 22 @ 0x28000 │ │ │ │ + subseq sp, sl, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r7, -r0] │ │ │ │ @ instruction: 0x8c795b68 │ │ │ │ ldclcc 6, cr11, [fp, #-616]! @ 0xfffffd98 │ │ │ │ - subseq sp, sl, #176, 22 @ 0x2c000 │ │ │ │ + subseq sp, sl, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, r1, r5 │ │ │ │ ldrbcc r6, [r9], #3849 @ 0xf09 │ │ │ │ stclcc 8, cr3, [r5, #-212] @ 0xffffff2c │ │ │ │ - subseq r1, fp, #184, 12 @ 0xb800000 │ │ │ │ + subseq r1, fp, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq r5, (UNDEF: 39) │ │ │ │ svccs 0x00467ff5 │ │ │ │ stccc 8, cr10, [pc, #-728] @ 1074f24 <__bss_end__@@Base+0x218168> │ │ │ │ - subseq r1, fp, #200, 12 @ 0xc800000 │ │ │ │ + subseq r1, fp, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ stmdaeq pc, {r1, r7, r9, sl, fp, sp, lr}^ @ │ │ │ │ ldclcc 1, cr8, [r6], {247} @ 0xf7 │ │ │ │ - subseq r1, fp, #120, 14 @ 0x1e00000 │ │ │ │ + subseq r1, fp, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr r2 │ │ │ │ strls r8, [r8, sl, lsr #2]! │ │ │ │ svccc 0x00e1979b │ │ │ │ - subseq r1, fp, #152, 14 @ 0x2600000 │ │ │ │ + subseq r1, fp, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #4 │ │ │ │ @ instruction: 0x6d4be9d4 │ │ │ │ svccc 0x0082b5ab │ │ │ │ - subseq r1, fp, #208, 18 @ 0x340000 │ │ │ │ + subseq r1, fp, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #4 │ │ │ │ ldclgt 13, cr0, [r1], #-184 @ 0xffffff48 │ │ │ │ svclt 0x0064c71c │ │ │ │ - subseq r1, fp, #104, 24 @ 0x6800 │ │ │ │ + subseq r1, fp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror r2 │ │ │ │ ldcmi 8, cr8, [lr, #-680] @ 0xfffffd58 │ │ │ │ svccc 0x0045a409 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152586,21 +152586,21 @@ │ │ │ │ mrclt 15, 3, sl, cr5, cr4, {4} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ cdpge 12, 1, cr8, cr11, cr2, {5} │ │ │ │ mrccc 14, 2, r5, cr2, cr6, {7} │ │ │ │ - subseq r9, fp, #16, 14 @ 0x400000 │ │ │ │ + subseq pc, fp, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ bcs 3043ac │ │ │ │ mcrlt 5, 1, fp, cr4, cr1, {4} │ │ │ │ - subseq r9, fp, #48, 14 @ 0xc00000 │ │ │ │ + subseq pc, fp, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ stclge 0, cr0, [r7, #-652] @ 0xfffffd74 │ │ │ │ stclcc 7, cr2, [r5, #260]! @ 0x104 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152627,28 +152627,28 @@ │ │ │ │ rsbcs lr, sp, #3232 @ 0xca0 │ │ │ │ stcllt 5, cr0, [r1, #-792] @ 0xfffffce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq ip, #65536 @ 0x10000 │ │ │ │ adceq r2, r7, #92, 28 @ 0x5c0 │ │ │ │ biceq r8, r0, r8, asr #2 │ │ │ │ - subseq pc, fp, #96, 8 @ 0x60000000 │ │ │ │ + subseq pc, fp, #224, 28 @ 0xe00 │ │ │ │ andseq r4, r0, fp, lsr #32 │ │ │ │ rsbseq sp, pc, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, r3, r5 │ │ │ │ ldclt 2, cr0, [r7, #-584] @ 0xfffffdb8 │ │ │ │ stclt 6, cr1, [r8, #-896] @ 0xfffffc80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r5, [r7, -r8] │ │ │ │ svc 0x0066ab1b │ │ │ │ ldclcc 1, cr10, [r6], #184 @ 0xb8 │ │ │ │ - subseq r1, ip, #104 @ 0x68 │ │ │ │ + subseq r0, ip, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl r4 │ │ │ │ stclvc 7, cr10, [r9, #-84] @ 0xffffffac │ │ │ │ stcllt 14, cr4, [pc], {251} @ 0xfb │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi ip, sl, #192, 2 @ 0x30 │ │ │ │ @@ -152700,69 +152700,69 @@ │ │ │ │ mrclt 3, 0, sl, cr2, cr15, {4} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi ip, sl, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, r4, r5 │ │ │ │ ldrcc r4, [r9, #-1906] @ 0xfffff88e │ │ │ │ ldcllt 12, cr4, [r0, #1016]! @ 0x3f8 │ │ │ │ - subseq lr, ip, #168, 10 @ 0x2a000000 │ │ │ │ + subseq lr, ip, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #10 │ │ │ │ eorvs r7, r7, #3932160 @ 0x3c0000 │ │ │ │ ldclt 12, cr6, [r8, #496]! @ 0x1f0 │ │ │ │ - subseq lr, ip, #184, 10 @ 0x2e000000 │ │ │ │ + subseq lr, ip, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ bicsls r2, r4, r6, lsl #5 │ │ │ │ stccc 4, cr9, [r7, #984]! @ 0x3d8 │ │ │ │ - subseq lr, ip, #40, 16 @ 0x280000 │ │ │ │ + subseq lr, ip, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr r5 │ │ │ │ bls 157eca8 <__bss_end__@@Base+0x721eec> │ │ │ │ ldccc 7, cr2, [r9, #652] @ 0x28c │ │ │ │ - subseq lr, ip, #72, 16 @ 0x480000 │ │ │ │ + subseq lr, ip, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #10 │ │ │ │ @ instruction: 0xff425b8e │ │ │ │ stclcc 13, cr6, [sl, #-336]! @ 0xfffffeb0 │ │ │ │ - subseq r1, sp, #96, 26 @ 0x1800 │ │ │ │ + subseq r1, sp, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ svc 0x0042ca36 │ │ │ │ ldcllt 15, cr13, [sl, #-940] @ 0xfffffc54 │ │ │ │ - subseq r1, sp, #112, 26 @ 0x1c00 │ │ │ │ + subseq r1, sp, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror r5 │ │ │ │ @ instruction: 0xf78a48e3 │ │ │ │ stcllt 0, cr12, [r8, #-392] @ 0xfffffe78 │ │ │ │ - subseq r1, sp, #128, 28 @ 0x800 │ │ │ │ + subseq r1, sp, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01075590 │ │ │ │ vdupvs.8 , ip │ │ │ │ ldclcc 8, cr2, [lr], #452 @ 0x1c4 │ │ │ │ - subseq r1, sp, #144, 28 @ 0x900 │ │ │ │ + subseq r1, sp, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, r5, r5 │ │ │ │ @ instruction: 0xf6e50236 │ │ │ │ vldrcc s16, [r9, #-1008] @ 0xfffffc10 │ │ │ │ - subseq r2, sp, #24, 6 @ 0x60000000 │ │ │ │ + subseq r2, sp, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r0, r5, r5 │ │ │ │ blvs ffca1b54 <_edata@@Base+0xf9ea1b54> │ │ │ │ stclcc 15, cr4, [r8], #436 @ 0x1b4 │ │ │ │ - subseq r2, sp, #16, 12 @ 0x1000000 │ │ │ │ + subseq r2, sp, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r7, -r8] │ │ │ │ strhi r8, [r4, #658]! @ 0x292 │ │ │ │ stcllt 15, cr0, [r8], #696 @ 0x2b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152802,21 +152802,21 @@ │ │ │ │ mcrlt 3, 4, r9, cr7, cr3, {5} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r6, r5 │ │ │ │ @ instruction: 0xf45eb30e │ │ │ │ mcrcc 1, 2, r4, cr10, cr11, {6} │ │ │ │ - subseq r4, sp, #40, 26 @ 0xa00 │ │ │ │ + subseq r4, sp, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01075698 │ │ │ │ svcne 0x00beac98 │ │ │ │ vnmlalt.f32 s12, s3, s24 │ │ │ │ - subseq r4, sp, #56, 26 @ 0xe00 │ │ │ │ + subseq r4, sp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010756b0 │ │ │ │ blne ef9e0c <__bss_end__@@Base+0x9d050> │ │ │ │ ldclcc 13, cr7, [sl, #12] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -152837,28 +152837,28 @@ │ │ │ │ vldreq d27, [r6, #-116] @ 0xffffff8c │ │ │ │ stcllt 12, cr2, [r5, #-320] @ 0xfffffec0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adceq r3, r7, #112, 22 @ 0x1c000 │ │ │ │ biceq r8, r0, r8, lsl #14 │ │ │ │ - subseq r5, sp, #232, 4 @ 0x8000000e │ │ │ │ + subseq r4, sp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr #14 │ │ │ │ stclcc 5, cr13, [r1], #-192 @ 0xffffff40 │ │ │ │ ldccc 3, cr14, [r6, #-712] @ 0xfffffd38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #14 │ │ │ │ bmi 19d10e8 <__bss_end__@@Base+0xb7432c> │ │ │ │ vstmialt sl!, {s9-s146} │ │ │ │ - subseq r5, sp, #64, 16 @ 0x400000 │ │ │ │ + subseq r5, sp, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr r7 │ │ │ │ @ instruction: 0xf97c60b0 │ │ │ │ ldccc 15, cr13, [pc], #408 @ 10758ec <__bss_end__@@Base+0x218b30> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sp, sl, #220, 24 @ 0xdc00 │ │ │ │ @@ -152910,69 +152910,69 @@ │ │ │ │ svccc 0x000481dd │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi lr, sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr r8 │ │ │ │ ldcle 3, cr3, [fp], {76} @ 0x4c │ │ │ │ cdplt 4, 13, cr10, cr0, cr5, {1} │ │ │ │ - subseq lr, sp, #120, 18 @ 0x1e0000 │ │ │ │ + subseq lr, sp, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ ldrhi pc, [lr, #2452]! @ 0x994 │ │ │ │ mcrlt 15, 5, sp, cr5, cr2, {2} │ │ │ │ - subseq lr, sp, #136, 18 @ 0x220000 │ │ │ │ + subseq lr, sp, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ stclpl 6, cr8, [r2, #-540] @ 0xfffffde4 │ │ │ │ cdpcc 2, 7, cr1, cr0, cr9, {2} │ │ │ │ - subseq lr, sp, #56, 22 @ 0xe000 │ │ │ │ + subseq lr, sp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ ldmdbge ip!, {r0, r2, r6, r9, sl, fp, sp, pc}^ │ │ │ │ cdpcc 5, 3, cr15, cr15, cr15, {4} │ │ │ │ - subseq lr, sp, #72, 22 @ 0x12000 │ │ │ │ + subseq lr, sp, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01075890 │ │ │ │ cdpvc 8, 12, cr0, cr14, cr8, {0} │ │ │ │ mcrlt 8, 0, r5, cr5, cr14, {3} │ │ │ │ - subseq r1, lr, #80, 24 @ 0x5000 │ │ │ │ + subseq r1, lr, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, r8, r5 │ │ │ │ stclpl 3, cr13, [r8, #-856]! @ 0xfffffca8 │ │ │ │ ldcllt 2, cr0, [r1, #196] @ 0xc4 │ │ │ │ - subseq r1, lr, #96, 24 @ 0x6000 │ │ │ │ + subseq r1, lr, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r0, r8, r5 │ │ │ │ @ instruction: 0xc1baa9a5 │ │ │ │ ldccc 5, cr12, [r4, #908] @ 0x38c │ │ │ │ - subseq r1, lr, #16, 26 @ 0x400 │ │ │ │ + subseq r1, lr, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r7, -r8] │ │ │ │ mcrrcs 7, 2, fp, r6, cr5 │ │ │ │ ldclcc 15, cr8, [fp, #-392] @ 0xfffffe78 │ │ │ │ - subseq r1, lr, #32, 26 @ 0x800 │ │ │ │ + subseq r1, lr, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r5, [r7, -r0] │ │ │ │ @ instruction: 0x1674d09f │ │ │ │ ldclt 5, cr15, [lr, #-952] @ 0xfffffc48 │ │ │ │ - subseq r1, lr, #216, 28 @ 0xd80 │ │ │ │ + subseq r1, lr, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #18 │ │ │ │ strbtmi r0, [r4], -r3, lsr #16 │ │ │ │ stcllt 1, cr9, [r1], #240 @ 0xf0 │ │ │ │ - subseq r2, lr, #104, 2 │ │ │ │ + subseq r1, lr, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #18 │ │ │ │ @ instruction: 0xf5ecdd37 │ │ │ │ stccc 1, cr4, [r2], #288 @ 0x120 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -153012,21 +153012,21 @@ │ │ │ │ svclt 0x0090b3a3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, r9, r5 │ │ │ │ ldrbtcs r4, [r9], #-559 @ 0xfffffdd1 │ │ │ │ svccc 0x00779123 │ │ │ │ - subseq r8, lr, #168, 4 @ 0x8000000a │ │ │ │ + subseq r8, lr, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, r9, r5 │ │ │ │ cdpls 2, 8, cr4, cr5, cr2, {1} │ │ │ │ svccc 0x004755e8 │ │ │ │ - subseq r8, lr, #184, 4 @ 0x8000000b │ │ │ │ + subseq r8, lr, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r5, [r7, -r8] │ │ │ │ strcc r8, [lr, #-2219]! @ 0xfffff755 │ │ │ │ svclt 0x0026ff32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -153229,28 +153229,28 @@ │ │ │ │ andcs r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r9, fp, #65536 @ 0x10000 │ │ │ │ adceq r4, r7, #56, 16 @ 0x380000 │ │ │ │ biceq r8, r0, r8, asr #25 │ │ │ │ - subseq r9, lr, #56, 6 @ 0xe0000000 │ │ │ │ + subseq r9, lr, #168, 4 @ 0x8000000a │ │ │ │ andeq r4, r1, sl, lsr #32 │ │ │ │ rsbseq sp, pc, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r7, -r0] │ │ │ │ b 16a9554 <__bss_end__@@Base+0x84c798> │ │ │ │ mrclt 10, 4, APSR_nzcv, cr6, cr5, {1} │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, sp, r5 │ │ │ │ ldrtvs sp, [r8], #-557 @ 0xfffffdd3 │ │ │ │ mrccc 0, 1, sp, cr10, cr11, {0} │ │ │ │ - subseq lr, lr, #32, 4 │ │ │ │ + subseq lr, lr, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #28 │ │ │ │ stc 1, cr6, [r3], #-204 @ 0xffffff34 │ │ │ │ cdpcc 14, 2, cr4, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r4, ip, #216, 14 @ 0x3600000 │ │ │ │ @@ -153302,69 +153302,69 @@ │ │ │ │ svccc 0x00df76d2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r4, ip, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r7, -r8] │ │ │ │ @ instruction: 0xfff3901e │ │ │ │ svccc 0x00697d99 │ │ │ │ - subseq fp, pc, #0, 24 │ │ │ │ + subseq fp, pc, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r5, [r7, -r0] │ │ │ │ ldrdne r9, [r5], -pc @ │ │ │ │ svccc 0x00159401 │ │ │ │ - subseq fp, pc, #16, 24 @ 0x1000 │ │ │ │ + subseq fp, pc, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #30 │ │ │ │ ldmdane fp!, {r1, r2, r3, r4, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ mrclt 14, 6, r5, cr3, cr7, {1} │ │ │ │ - subseq fp, pc, #192, 26 @ 0x3000 │ │ │ │ + subseq ip, pc, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #30 │ │ │ │ addshi lr, r6, #12845056 @ 0xc40000 │ │ │ │ mrclt 5, 3, r7, cr0, cr8, {4} │ │ │ │ - subseq fp, pc, #208, 26 @ 0x3400 │ │ │ │ + subseq ip, pc, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr pc │ │ │ │ svcvc 0x0084bb60 │ │ │ │ @ instruction: 0x3e5ed920 │ │ │ │ - subseq pc, pc, #56, 16 @ 0x380000 │ │ │ │ + subseq pc, pc, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ strmi ip, [pc], #-1903 @ 1075f48 <__bss_end__@@Base+0x21918c> │ │ │ │ cdplt 2, 1, cr4, cr15, cr12, {5} │ │ │ │ - subseq pc, pc, #72, 16 @ 0x480000 │ │ │ │ + subseq pc, pc, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #30 │ │ │ │ stclhi 15, cr5, [r0, #-576]! @ 0xfffffdc0 │ │ │ │ stcllt 5, cr14, [r3, #36]! @ 0x24 │ │ │ │ - subseq pc, pc, #200, 16 @ 0xc80000 │ │ │ │ + subseq pc, pc, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, pc, r5 @ │ │ │ │ ldrbcs r0, [r4, #-2269]! @ 0xfffff723 │ │ │ │ stclcc 1, cr15, [r8, #612] @ 0x264 │ │ │ │ - subseq pc, pc, #216, 16 @ 0xd80000 │ │ │ │ + subseq pc, pc, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01075f98 │ │ │ │ ldcmi 3, cr10, [r2], #724 @ 0x2d4 │ │ │ │ ldclt 3, cr9, [r1, #732] @ 0x2dc │ │ │ │ - subseq pc, pc, #152, 20 @ 0x98000 │ │ │ │ + subseq pc, pc, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01075fb0 │ │ │ │ teqmi ip, #-1744830462 @ 0x98000002 │ │ │ │ ldcllt 14, cr12, [r6, #-276] @ 0xfffffeec │ │ │ │ - subseq pc, pc, #104, 24 @ 0x6800 │ │ │ │ + subseq pc, pc, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, pc, r5 @ │ │ │ │ vqdmulh.s q11, q1, │ │ │ │ stclcc 0, cr13, [r6, #-232] @ 0xffffff18 │ │ │ │ ... │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -153400,16 +153400,16 @@ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror r0 │ │ │ │ svc 0x00714da9 │ │ │ │ svccc 0x00d75853 │ │ │ │ ... │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, r0, #44, 10 @ 0xb000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r5, #248, 2 @ 0x3e │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r5, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq ip, [r8], #-2848 @ 0xfffff4e0 │ │ │ │ andcs r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -153503,201 +153503,201 @@ │ │ │ │ andcs r0, r0, lr │ │ │ │ andeq r0, r0, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adceq sp, r8, #228, 4 @ 0x4000000e │ │ │ │ biceq r5, r0, r8, lsr #8 │ │ │ │ - subeq r9, lr, #120, 30 @ 0x1e0 │ │ │ │ + subeq sl, lr, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrbteq ip, [r8], #-3012 @ 0xfffff43c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #180, 26 @ 0x2d00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - smlawteq r0, r0, r9, r5 │ │ │ │ + smlawbeq r0, r0, r9, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #160 @ 0xa0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r5, #40, 12 @ 0x2800000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r5, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #84, 22 @ 0x15000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r5, #216, 22 @ 0x36000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r5, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ ldreq r1, [r0], #-2049 @ 0xfffff7ff │ │ │ │ adceq r0, sp, #128, 14 @ 0x2000000 │ │ │ │ - biceq r3, r0, r8, lsr #12 │ │ │ │ - subeq sl, r5, #64, 8 @ 0x40000000 │ │ │ │ + biceq r3, r0, r8, lsl #13 │ │ │ │ + subeq sl, r5, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r4, pc, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, r0, #96, 4 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r5, #96, 30 @ 0x180 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r5, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [sp], #1332 @ 0x534 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #140 @ 0x8c │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r5, r5, #176, 24 @ 0xb000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r5, r5, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r0, #56, 26 @ 0xe00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r6, r5, #136, 14 @ 0x2200000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r6, r5, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #220, 22 @ 0x37000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r5, #40, 18 @ 0xa0000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, r5, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #196, 30 @ 0x310 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r5, #176 @ 0xb0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, r5, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #188, 24 @ 0xbc00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r6, #144, 8 @ 0x90000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r6, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #72, 30 @ 0x120 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r6, #232, 16 @ 0xe80000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r6, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #200, 28 @ 0xc80 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r6, #136, 2 @ 0x22 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r6, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r0, r1, #192, 10 @ 0x30000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r6, #104, 10 @ 0x1a000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r6, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r5, pc, #36, 26 @ 0x900 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r6, #64, 16 @ 0x400000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r6, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r5, pc, #236, 26 @ 0x3b00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r6, #192, 22 @ 0x30000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r6, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r5, pc, #252, 28 @ 0xfc0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r6, #112, 28 @ 0x700 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r6, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, r0, #196, 2 @ 0x31 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r6, #192, 20 @ 0xc0000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, r6, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, r0, #236 @ 0xec │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r6, #216, 4 @ 0x8000000d │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, r6, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r1, #192, 28 @ 0xc00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r6, #176, 10 @ 0x2c000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r6, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #92, 18 @ 0x170000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r6, #224, 16 @ 0xe00000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r6, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, r0, #184 @ 0xb8 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r6, #144, 20 @ 0x90000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r6, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, r0, #20, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r6, #240, 6 @ 0xc0000003 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r6, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #188, 20 @ 0xbc000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, r7, #40, 26 @ 0xa00 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r7, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r1, #196, 28 @ 0xc40 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r7, #208, 14 @ 0x3400000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r7, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r5, pc, #228, 30 @ 0x390 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r7, #152, 22 @ 0x26000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r7, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r1, #92, 18 @ 0x170000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r7, #32, 30 @ 0x80 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r7, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, pc, #172 @ 0xac │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r7, #56, 4 @ 0x80000003 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r7, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, pc, #232 @ 0xe8 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r7, #136, 6 @ 0x20000002 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r7, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, r1, #188, 28 @ 0xbc0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r7, #48, 12 @ 0x3000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r7, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r1, #180, 4 @ 0x4000000b │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r7, #160, 22 @ 0x28000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r7, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #10 │ │ │ │ @ instruction: 0x817bbe96 │ │ │ │ svccc 0x008643e3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -153780,28 +153780,28 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adceq pc, r8, #112, 2 │ │ │ │ biceq r5, r0, r8, lsr #22 │ │ │ │ - subseq r0, r0, #8, 8 @ 0x8000000 │ │ │ │ + subseq r0, r0, #0, 10 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ ldrbteq pc, [r9], #-3772 @ 0xfffff144 @ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010766b8 │ │ │ │ strbtgt r2, [r6], #639 @ 0x27f │ │ │ │ stccc 7, cr6, [r6], #60 @ 0x3c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r6, [r7, -r0] │ │ │ │ @ instruction: 0x76890e58 │ │ │ │ vstmiacc r8, {s12-s81} │ │ │ │ - subseq r4, r0, #88, 14 @ 0x1600000 │ │ │ │ + subseq r4, r0, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, r6, r6 │ │ │ │ blvs 11522e4 <__bss_end__@@Base+0x2f5528> │ │ │ │ stclcc 14, cr13, [fp], #-452 @ 0xfffffe3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi ip, r3, #136, 22 @ 0x22000 │ │ │ │ @@ -153853,69 +153853,69 @@ │ │ │ │ blcc ff8cbfc4 <_edata@@Base+0xf9acbfc4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, r3, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r0, r7, r6 │ │ │ │ strcs pc, [fp, #2831] @ 0xb0f │ │ │ │ blcc ff2f7270 <_edata@@Base+0xf94f7270> │ │ │ │ - subseq r0, r1, #8, 2 │ │ │ │ + subseq pc, r0, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r6, [r7, -r8] │ │ │ │ stmge r8, {r1, r3, r4, r8, r9, sl, ip} │ │ │ │ blcc 2d71548 <__bss_end__@@Base+0x1f1478c> │ │ │ │ - subseq r0, r1, #24, 2 │ │ │ │ + subseq pc, r0, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r6, [r7, -r0] │ │ │ │ blvc ff3bc7a0 <_edata@@Base+0xf95bc7a0> │ │ │ │ blcc 283d5a0 <__bss_end__@@Base+0x19e07e4> │ │ │ │ - subseq r0, r1, #200, 4 @ 0x8000000c │ │ │ │ + subseq r0, r1, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #16 │ │ │ │ subsmi fp, sl, #4, 2 │ │ │ │ blcc 22a5b2c <__bss_end__@@Base+0x1448d70> │ │ │ │ - subseq r0, r1, #232, 4 @ 0x8000000e │ │ │ │ + subseq r0, r1, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #16 │ │ │ │ strbcs r5, [ip, r1, ror #8]! │ │ │ │ blcc 1d77744 <__bss_end__@@Base+0xf1a988> │ │ │ │ - subseq r5, r1, #112, 10 @ 0x1c000000 │ │ │ │ + subseq r5, r1, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr r8 │ │ │ │ strge r9, [lr, #2269]! @ 0x8dd │ │ │ │ blcc 1893fec <__bss_end__@@Base+0xa37230> │ │ │ │ - subseq r5, r1, #128, 10 @ 0x20000000 │ │ │ │ + subseq r5, r1, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr r8 │ │ │ │ blge f56738 <__bss_end__@@Base+0xf997c> │ │ │ │ blcc 13566a0 <__bss_end__@@Base+0x4f98e4> │ │ │ │ - subseq r5, r1, #152, 12 @ 0x9800000 │ │ │ │ + subseq r5, r1, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #16 │ │ │ │ eorgt r6, ip, #62390272 @ 0x3b80000 │ │ │ │ bcc e4a554 │ │ │ │ - subseq r5, r1, #168, 12 @ 0xa800000 │ │ │ │ + subseq r5, r1, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r8, r6 │ │ │ │ tstgt fp, #40960 @ 0xa000 │ │ │ │ bcc 978f08 │ │ │ │ - subseq r5, r1, #168, 16 @ 0xa80000 │ │ │ │ + subseq r5, r1, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01076898 │ │ │ │ @ instruction: 0x90ba84bf │ │ │ │ bcc 4d3c3c │ │ │ │ - subseq r5, r1, #72, 22 @ 0x12000 │ │ │ │ + subseq r5, r1, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010768b0 │ │ │ │ svccs 0x00699fc5 │ │ │ │ bcc 2a2c0 <_mcleanup@plt-0x1e3f0> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -153955,21 +153955,21 @@ │ │ │ │ bcc 25142cc <__bss_end__@@Base+0x16b7510> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr r9 │ │ │ │ orrsvc fp, r2, pc, ror #13 │ │ │ │ bcc 20daf18 <__bss_end__@@Base+0x127e15c> │ │ │ │ - subseq r9, r1, #112, 16 @ 0x700000 │ │ │ │ + subseq r9, r1, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror r9 │ │ │ │ strbcs r2, [sl, #-207] @ 0xffffff31 │ │ │ │ bcc 1cae5a0 <__bss_end__@@Base+0xe517e4> │ │ │ │ - subseq r9, r1, #144, 16 @ 0x900000 │ │ │ │ + subseq r9, r1, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r9, r6 │ │ │ │ ldrle r1, [r2, #2015] @ 0x7df │ │ │ │ bcc 188cbf0 <__bss_end__@@Base+0xa2fe34> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154056,28 +154056,28 @@ │ │ │ │ bge 2f93b70 <__bss_end__@@Base+0x2136db4> │ │ │ │ svclt 0x004a3a40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r9, lr, #65536 @ 0x10000 │ │ │ │ adceq r0, r9, #76, 4 @ 0xc0000004 │ │ │ │ biceq r6, r0, r8, lsr #4 │ │ │ │ - subseq sl, r1, #8, 12 @ 0x800000 │ │ │ │ + subseq sl, r1, #40, 26 @ 0xa00 │ │ │ │ andeq r4, r5, sp, lsr #32 │ │ │ │ ldrbteq r7, [r4], #-3356 @ 0xfffff2e4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr fp │ │ │ │ bgt aa6b8c │ │ │ │ vdivlt.f64 d27, d10, d2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr fp │ │ │ │ strlt sp, [fp, #-512] @ 0xfffffe00 │ │ │ │ mrclt 4, 3, APSR_nzcv, cr1, cr9, {1} │ │ │ │ - subseq lr, r1, #184, 6 @ 0xe0000002 │ │ │ │ + subseq lr, r1, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #22 │ │ │ │ sbcgt r0, r0, sl, ror #16 │ │ │ │ cdplt 15, 2, cr2, cr9, cr1, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, r4, #164, 6 @ 0x90000002 │ │ │ │ @@ -154129,69 +154129,69 @@ │ │ │ │ ldclt 2, cr8, [fp], #740 @ 0x2e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r8, r4, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #24 │ │ │ │ bge ffac8454 <_edata@@Base+0xf9cc8454> │ │ │ │ ldclt 3, cr8, [r9], {0} │ │ │ │ - subseq sl, r2, #208, 18 @ 0x340000 │ │ │ │ + subseq sl, r2, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr ip │ │ │ │ @ instruction: 0xf1b542b2 │ │ │ │ ldcllt 0, cr3, [r9], #-452 @ 0xfffffe3c │ │ │ │ - subseq sl, r2, #224, 18 @ 0x380000 │ │ │ │ + subseq sl, r2, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror ip │ │ │ │ ldrb pc, [r2], r0, lsr #23 @ │ │ │ │ mrrclt 10, 5, r4, sl, cr15 │ │ │ │ - subseq sl, r2, #48, 24 @ 0x3000 │ │ │ │ + subseq sl, r2, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, ip, r6 │ │ │ │ blvc 6cf9c4 │ │ │ │ ldclt 5, cr13, [ip], #-644 @ 0xfffffd7c │ │ │ │ - subseq sl, r2, #80, 24 @ 0x5000 │ │ │ │ + subseq sl, r2, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, ip, r6 │ │ │ │ ldmdacc sp!, {r0, r2, r5, r6, r8, r9, sl, fp, ip}^ │ │ │ │ stclt 8, cr8, [r0], #-612 @ 0xfffffd9c │ │ │ │ - subseq pc, r2, #168, 16 @ 0xa80000 │ │ │ │ + subseq pc, r2, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01076cb8 │ │ │ │ eorle r8, pc, #583008256 @ 0x22c00000 │ │ │ │ stclt 14, cr11, [r3], {11} │ │ │ │ - subseq pc, r2, #184, 16 @ 0xb80000 │ │ │ │ + subseq pc, r2, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r6, [r7, -r0] │ │ │ │ beq 1fedffc <__bss_end__@@Base+0x1191240> │ │ │ │ bllt a941c0 │ │ │ │ - subseq pc, r2, #96, 18 @ 0x180000 │ │ │ │ + subseq pc, r2, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, ip, r6 │ │ │ │ ldcls 4, cr6, [sp], {65} @ 0x41 │ │ │ │ bllt 44c824 │ │ │ │ - subseq pc, r2, #112, 18 @ 0x1c0000 │ │ │ │ + subseq pc, r2, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ strdmi r2, [r7, #-92]! @ 0xffffffa4 │ │ │ │ bllt ffda4510 <_edata@@Base+0xf9fa4510> │ │ │ │ - subseq pc, r2, #88, 22 @ 0x16000 │ │ │ │ + subseq r0, r3, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl sp │ │ │ │ cdpne 8, 5, cr6, cr8, cr7, {4} │ │ │ │ bllt ff781c30 <_edata@@Base+0xf9981c30> │ │ │ │ - subseq pc, r2, #120, 28 @ 0x780 │ │ │ │ + subseq r0, r3, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr sp │ │ │ │ @ instruction: 0x46e61a13 │ │ │ │ bllt ff16210c <_edata@@Base+0xf936210c> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154231,21 +154231,21 @@ │ │ │ │ blt fc2f00 <__bss_end__@@Base+0x166144> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r6, [r7, -r8] │ │ │ │ svcls 0x0050f7d3 │ │ │ │ blt a5a118 │ │ │ │ - subseq r3, r3, #32, 28 @ 0x200 │ │ │ │ + subseq r3, r3, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r6, [r7, -r0] │ │ │ │ mvnsmi r8, #15872 @ 0x3e00 │ │ │ │ blt 54ac50 │ │ │ │ - subseq r3, r3, #48, 28 @ 0x300 │ │ │ │ + subseq r3, r3, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #28 │ │ │ │ svceq 0x0045395a │ │ │ │ blt 7c020 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154332,28 +154332,28 @@ │ │ │ │ bls 109a8f4 <__bss_end__@@Base+0x23db38> │ │ │ │ stmiblt r1, {r0, r3, r5, r7, r9, sl, lr, pc}^ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq ip, #65536 @ 0x10000 │ │ │ │ adceq r2, r9, #80, 2 │ │ │ │ biceq r6, r0, r8, lsl #17 │ │ │ │ - subseq r4, r3, #40, 26 @ 0xa00 │ │ │ │ + subseq r4, r3, #64, 24 @ 0x4000 │ │ │ │ andeq r4, r5, fp, lsr #32 │ │ │ │ ldrbteq r0, [r5], #-3076 @ 0xfffff3fc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01076fb8 │ │ │ │ rsbhi ip, r7, r1, lsl #26 │ │ │ │ ldmiblt r1!, {r0, r1, r4, r8, r9, ip, sp, lr} │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r6, [r7, -r0] │ │ │ │ eor r5, ip, r1, lsl #1 │ │ │ │ stmiblt r1!, {r0, r5, sl, lr} │ │ │ │ - subseq r8, r3, #184, 12 @ 0xb800000 │ │ │ │ + subseq r8, r3, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, pc, r6 @ │ │ │ │ ldmgt r8!, {r0, r6, sl, fp, ip, sp, lr}^ │ │ │ │ ldmiblt r1, {r1, r2, r3, r7, r8, r9, sl, ip, sp} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r6, #212, 6 @ 0x50000003 │ │ │ │ @@ -154405,69 +154405,69 @@ │ │ │ │ mrccc 2, 5, r0, cr3, cr11, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r0, r6, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r0, r0, r7 │ │ │ │ ldcmi 5, cr9, [r7], {65} @ 0x41 │ │ │ │ vdupcc.32 d9, r2 │ │ │ │ - subseq r9, r4, #32, 26 @ 0x800 │ │ │ │ + subseq sp, r4, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r7, [r7, -r8] │ │ │ │ stcvs 0, cr5, [r8, #-112] @ 0xffffff90 │ │ │ │ vnmulcc.f32 s9, s6, s10 │ │ │ │ - subseq r9, r4, #64, 26 @ 0x1000 │ │ │ │ + subseq sp, r4, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r7, [r7, -r0] │ │ │ │ ldclcs 14, cr11, [r5], #-1008 @ 0xfffffc10 │ │ │ │ cdpcc 1, 4, cr7, cr0, cr12, {6} │ │ │ │ - subseq sl, r4, #72, 4 @ 0x80000004 │ │ │ │ + subseq lr, r4, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #2 │ │ │ │ strvc r2, [r8, -r9, lsl #14]! │ │ │ │ cdpcc 8, 1, cr6, cr14, cr10, {4} │ │ │ │ - subseq sl, r4, #160, 4 │ │ │ │ + subseq lr, r4, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #2 │ │ │ │ svcpl 0x004dee1f │ │ │ │ @ instruction: 0x3dfdfac2 │ │ │ │ - subseq r9, r5, #168, 26 @ 0x2a00 │ │ │ │ + subseq r9, r5, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr r1 │ │ │ │ @ instruction: 0xc65ccab4 │ │ │ │ ldclcc 4, cr2, [pc, #192] @ 10771f4 <__bss_end__@@Base+0x21a438> │ │ │ │ - subseq r9, r5, #232, 26 @ 0x3a00 │ │ │ │ + subseq r9, r5, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr r1 │ │ │ │ svcvc 0x0082f6fb │ │ │ │ stclcc 4, cr14, [r0, #272] @ 0x110 │ │ │ │ - subseq r9, r5, #152, 28 @ 0x980 │ │ │ │ + subseq sl, r5, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #2 │ │ │ │ ldrbvc r8, [ip, #922] @ 0x39a │ │ │ │ stccc 2, cr0, [r3, #616]! @ 0x268 │ │ │ │ - subseq r9, r5, #168, 28 @ 0xa80 │ │ │ │ + subseq sl, r5, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r1, r7 │ │ │ │ ldrvs r2, [lr], -lr, ror #11 │ │ │ │ stccc 4, cr1, [r6, #368] @ 0x170 │ │ │ │ - subseq sl, r5, #152, 2 @ 0x26 │ │ │ │ + subseq sl, r5, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01077198 │ │ │ │ cmpgt lr, lr, lsl sl │ │ │ │ vstmdbcc sl!, {d21-} │ │ │ │ - subseq sl, r5, #64, 8 @ 0x40000000 │ │ │ │ + subseq sl, r5, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010771b0 │ │ │ │ cdp 5, 15, cr6, cr1, cr13, {1} │ │ │ │ ldclcc 13, cr1, [r0, #-244] @ 0xffffff0c │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154507,21 +154507,21 @@ │ │ │ │ ldccc 12, cr10, [r3], #112 @ 0x70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr r2 │ │ │ │ stmiane r2, {r1, r3, r4, r5, r6, r9, sl, fp, sp}^ │ │ │ │ ldccc 6, cr14, [sl], {17} │ │ │ │ - subseq lr, r5, #216, 20 @ 0xd8000 │ │ │ │ + subseq lr, r5, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror r2 │ │ │ │ ldrbtcs ip, [sp], r1, lsr #31 │ │ │ │ stccc 7, cr9, [r2], {97} @ 0x61 │ │ │ │ - subseq lr, r5, #232, 20 @ 0xe8000 │ │ │ │ + subseq lr, r5, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r2, r7 │ │ │ │ svceq 0x00796cde │ │ │ │ stclcc 5, cr15, [r9], #-680 @ 0xfffffd58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154670,28 +154670,28 @@ │ │ │ │ andcs r0, r0, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq ip, #65536 @ 0x10000 │ │ │ │ adceq r6, r9, #228, 4 @ 0x4000000e │ │ │ │ biceq r6, r0, r8, asr #29 │ │ │ │ - subseq r0, r6, #16, 2 │ │ │ │ + subseq pc, r5, #168, 30 @ 0x2a0 │ │ │ │ andeq r4, r5, fp, lsr #32 │ │ │ │ ldrbteq r6, [r2], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr r5 │ │ │ │ @ instruction: 0x5dfbab0c │ │ │ │ blcc 14eb3e4 <__bss_end__@@Base+0x68e628> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror r5 │ │ │ │ strbvs r5, [r6], #2339 @ 0x923 │ │ │ │ bcc f53458 <__bss_end__@@Base+0xf669c> │ │ │ │ - subseq r5, r6, #152, 20 @ 0x98000 │ │ │ │ + subseq r8, r6, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r5, r7 │ │ │ │ @ instruction: 0xd7218f1e │ │ │ │ bcc 9c4f98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sl, r7, #160, 20 @ 0xa0000 │ │ │ │ @@ -154743,69 +154743,69 @@ │ │ │ │ bcc 1e945a0 <__bss_end__@@Base+0x10377e4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi fp, r7, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #12 │ │ │ │ bmi 2837a5c <__bss_end__@@Base+0x19daca0> │ │ │ │ bcc 19542d0 <__bss_end__@@Base+0xaf7514> │ │ │ │ - subseq r5, r7, #128, 28 @ 0x800 │ │ │ │ + subseq r5, r7, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror r6 │ │ │ │ @ instruction: 0xfe972ae6 │ │ │ │ bcc 1438c58 <__bss_end__@@Base+0x5dbe9c> │ │ │ │ - subseq r5, r7, #144, 28 @ 0x900 │ │ │ │ + subseq r5, r7, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01077690 │ │ │ │ svcge 0x00e00c7f │ │ │ │ ldmibcc r8!, {r1, r3, r4, r8, sl, fp, lr, pc}^ │ │ │ │ - subseq r6, r7, #152, 2 @ 0x26 │ │ │ │ + subseq r6, r7, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, r6, r7 │ │ │ │ strtne lr, [ip], #1615 @ 0x64f │ │ │ │ stmibcc r3!, {r0, r5, r6, sp, lr, pc}^ │ │ │ │ - subseq r6, r7, #168, 2 @ 0x2a │ │ │ │ + subseq r6, r7, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r0, r6, r7 │ │ │ │ @ instruction: 0xf82a110e │ │ │ │ stmibcc pc, {r4, r5, r8, r9, sl, fp, sp, lr, pc}^ @ │ │ │ │ - subseq sl, r7, #168, 10 @ 0x2a000000 │ │ │ │ + subseq fp, r7, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r7, [r7, -r8] │ │ │ │ mcrcs 3, 4, r2, cr11, cr3, {0} │ │ │ │ ldmibcc r9!, {r0, r1, r6, r9, sl, ip, sp, pc} │ │ │ │ - subseq sl, r7, #248, 10 @ 0x3e000000 │ │ │ │ + subseq fp, r7, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r7, [r7, -r0] │ │ │ │ cmppl lr, #58982400 @ 0x3840000 │ │ │ │ stmibcc r4!, {r1, r3, r5, r6, r8, r9, sl, fp, ip, sp, pc} │ │ │ │ - subseq sl, r7, #80, 14 @ 0x1400000 │ │ │ │ + subseq fp, r7, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #14 │ │ │ │ fstmdbxvc fp!, {d8-d24} @ Deprecated │ │ │ │ ldmibcc r0, {r1, r3, r4, r8, r9, sl, lr, pc} │ │ │ │ - subseq sl, r7, #96, 14 @ 0x1800000 │ │ │ │ + subseq fp, r7, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ andle r5, r8, r1, lsl fp │ │ │ │ ldmdbcc fp!, {r0, r2, r3, r5, r6, r7, ip, sp}^ │ │ │ │ - subseq sl, r7, #200, 18 @ 0x320000 │ │ │ │ + subseq fp, r7, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ svcle 0x002bf70d │ │ │ │ stmdbcc r6!, {r1, r2, sl, ip}^ │ │ │ │ - subseq sl, r7, #32, 26 @ 0x800 │ │ │ │ + subseq ip, r7, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr r7 │ │ │ │ @ instruction: 0x178015f4 │ │ │ │ svclt 0x00b1d9ba │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154845,21 +154845,21 @@ │ │ │ │ mcrlt 12, 2, ip, cr15, cr6, {6} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r7, [r7, -r8] │ │ │ │ blcc 10b3714 <__bss_end__@@Base+0x256958> │ │ │ │ @ instruction: 0xbe28c9f6 │ │ │ │ - subseq pc, r7, #72, 4 @ 0x80000004 │ │ │ │ + subseq pc, r7, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl r8 │ │ │ │ adcls pc, sl, #34603008 @ 0x2100000 │ │ │ │ mcrlt 6, 0, r4, cr5, cr7, {1} │ │ │ │ - subseq pc, r7, #88, 4 @ 0x80000005 │ │ │ │ + subseq pc, r7, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr #16 │ │ │ │ strbvc r7, [r1], #283 @ 0x11b │ │ │ │ stcllt 14, cr10, [r3, #384]! @ 0x180 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -154880,28 +154880,28 @@ │ │ │ │ @ instruction: 0xf6739938 │ │ │ │ stclt 4, cr8, [r5, #292] @ 0x124 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq ip, #65536 @ 0x10000 │ │ │ │ adceq sl, r9, #40, 8 @ 0x28000000 │ │ │ │ biceq r7, r0, r8, lsl #10 │ │ │ │ - subseq pc, r7, #8, 18 @ 0x20000 │ │ │ │ + subseq pc, r7, #232, 14 @ 0x3a00000 │ │ │ │ andeq r4, r5, fp, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, r8, r7 │ │ │ │ svcls 0x009a07e6 │ │ │ │ stcllt 4, cr0, [r8, #-396]! @ 0xfffffe74 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010778b8 │ │ │ │ ldmcs pc!, {r0, r2, r3, r5, r9, fp, sp, lr, pc}^ @ │ │ │ │ stcllt 6, cr10, [fp, #-148] @ 0xffffff6c │ │ │ │ - subseq r0, r8, #192, 10 @ 0x30000000 │ │ │ │ + subseq r0, r8, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r7, [r7, -r0] │ │ │ │ bleq fff3bb68 <_edata@@Base+0xfa13bb68> │ │ │ │ @ instruction: 0xbd3059c7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi ip, r7, #80, 18 @ 0x140000 │ │ │ │ @@ -154953,69 +154953,69 @@ │ │ │ │ mrrclt 5, 9, pc, lr, cr5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, r7, #148 @ 0x94 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, r9, r7 │ │ │ │ addsvs r0, pc, #536870927 @ 0x2000000f │ │ │ │ mcrrlt 5, 6, r3, r5, cr12 │ │ │ │ - subseq lr, r8, #8, 10 @ 0x2000000 │ │ │ │ + subseq lr, r8, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r0, r9, r7 │ │ │ │ svcmi 0x002f7191 │ │ │ │ @ instruction: 0xbc2d5b75 │ │ │ │ - subseq lr, r8, #48, 10 @ 0xc000000 │ │ │ │ + subseq lr, r8, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r7, [r7, -r8] │ │ │ │ svcls 0x00892ede │ │ │ │ ldclt 3, cr8, [r4], {66} @ 0x42 │ │ │ │ - subseq lr, r8, #40, 14 @ 0xa00000 │ │ │ │ + subseq lr, r8, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r7, [r7, -r0] │ │ │ │ @ instruction: 0xa05a4590 │ │ │ │ bllt fb2958 <__bss_end__@@Base+0x155b9c> │ │ │ │ - subseq lr, r8, #56, 14 @ 0xe00000 │ │ │ │ + subseq lr, r8, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ eor r2, pc, #688 @ 0x2b0 │ │ │ │ bllt 99b5bc │ │ │ │ - subseq r3, r9, #24 │ │ │ │ + subseq r3, r9, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #20 │ │ │ │ b ffc425c0 <_edata@@Base+0xf9e425c0> │ │ │ │ bllt 3d4c88 │ │ │ │ - subseq r3, r9, #40 @ 0x28 │ │ │ │ + subseq r3, r9, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ stmiaeq sp!, {r0, r1, r4, r6, r7, sl, ip, lr} │ │ │ │ bllt ffdc80b8 <_edata@@Base+0xf9fc80b8> │ │ │ │ - subseq r3, r9, #32, 2 │ │ │ │ + subseq r3, r9, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ ldrbls r7, [r3, r8, lsl #26]! │ │ │ │ bllt ff830a7c <_edata@@Base+0xf9a30a7c> │ │ │ │ - subseq r3, r9, #64, 2 │ │ │ │ + subseq r3, r9, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ cmngt r3, #908 @ 0x38c │ │ │ │ bllt ff21d8c8 <_edata@@Base+0xf941d8c8> │ │ │ │ - subseq r3, r9, #184, 8 @ 0xb8000000 │ │ │ │ + subseq r3, r9, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, sl, r7 │ │ │ │ addcc ip, fp, sp, lsr #20 │ │ │ │ bllt 2c9fa10 <__bss_end__@@Base+0x1e42c54> │ │ │ │ - subseq r3, r9, #208, 14 @ 0x3400000 │ │ │ │ + subseq r3, r9, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01077a98 │ │ │ │ @ instruction: 0xf8195edc │ │ │ │ bllt 269ea44 <__bss_end__@@Base+0x1841c88> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -155055,21 +155055,21 @@ │ │ │ │ blt 4f7f2c │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #22 │ │ │ │ bmi 6a1b44 │ │ │ │ blt fff5b518 <_edata@@Base+0xfa15b518> │ │ │ │ - subseq r8, r9, #8, 8 @ 0x8000000 │ │ │ │ + subseq r8, r9, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr fp │ │ │ │ eorsvs r1, r2, #198180864 @ 0xbd00000 │ │ │ │ blt ff9c2bb0 <_edata@@Base+0xf9bc2bb0> │ │ │ │ - subseq r8, r9, #24, 8 @ 0x18000000 │ │ │ │ + subseq r8, r9, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ bls 38cab0 │ │ │ │ blt ff48cc10 <_edata@@Base+0xf968cc10> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -155171,28 +155171,28 @@ │ │ │ │ tsteq r7, r8, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ addeq r9, sl, #65536 @ 0x10000 │ │ │ │ adceq sl, r9, #44, 28 @ 0x2c0 │ │ │ │ biceq r7, r0, r8, asr #22 │ │ │ │ - subseq r9, r9, #176, 8 @ 0xb0000000 │ │ │ │ + subseq r9, r9, #96, 10 @ 0x18000000 │ │ │ │ andeq r4, r5, r9, lsr #32 │ │ │ │ ldrbteq r3, [r8], #-1476 @ 0xfffffa3c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #26 │ │ │ │ ldclcs 15, cr1, [r2, #-828] @ 0xfffffcc4 │ │ │ │ svclt 0x009000e7 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, sp, r7 │ │ │ │ stc2l 15, cr0, [sl], #-52 @ 0xffffffcc │ │ │ │ svccc 0x007fe172 │ │ │ │ - subseq lr, r9, #40, 28 @ 0x280 │ │ │ │ + subseq lr, r9, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01077d98 │ │ │ │ subvs lr, fp, #28, 28 @ 0x1c0 │ │ │ │ svccc 0x004c6968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r3, r8, #8, 26 @ 0x200 │ │ │ │ @@ -155244,69 +155244,69 @@ │ │ │ │ cdpcc 0, 5, cr2, cr14, cr8, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r4, r8, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror lr │ │ │ │ strbvc sp, [sp, fp, lsr #26]! │ │ │ │ vmlacc.f32 s31, s8, s3 │ │ │ │ - subseq sl, sl, #72, 28 @ 0x480 │ │ │ │ + subseq fp, sl, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, lr, r7 │ │ │ │ ldcllt 5, cr3, [r3, #824]! @ 0x338 │ │ │ │ mcrcc 7, 1, sp, cr13, cr4, {4} │ │ │ │ - subseq sl, sl, #88, 28 @ 0x580 │ │ │ │ + subseq fp, sl, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, lr, r7 │ │ │ │ adcle r6, r8, #197132288 @ 0xbc00000 │ │ │ │ mrccc 13, 0, r9, cr5, cr10, {7} │ │ │ │ - subseq fp, sl, #208, 2 @ 0x34 │ │ │ │ + subseq fp, sl, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01077eb8 │ │ │ │ andsgt r1, r3, #114294784 @ 0x6d00000 │ │ │ │ ldclcc 0, cr13, [pc, #996]! @ 1078298 <__bss_end__@@Base+0x21b4dc> │ │ │ │ - subseq fp, sl, #224, 2 @ 0x38 │ │ │ │ + subseq fp, sl, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r7, [r7, -r0] │ │ │ │ ldmdale r4, {r0, r1, r7, r8, fp, ip, sp} │ │ │ │ stclcc 13, cr11, [r7, #340]! @ 0x154 │ │ │ │ - subseq lr, sl, #128, 28 @ 0x800 │ │ │ │ + subseq pc, sl, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, lr, r7 │ │ │ │ vldmdbgt sl!, {s25-s247} │ │ │ │ ldclcc 14, cr14, [r1, #292] @ 0x124 │ │ │ │ - subseq lr, sl, #144, 28 @ 0x900 │ │ │ │ + subseq pc, sl, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #30 │ │ │ │ @ instruction: 0xf9ffb517 │ │ │ │ ldccc 2, cr6, [fp, #52]! @ 0x34 │ │ │ │ - subseq lr, sl, #16, 30 @ 0x40 │ │ │ │ + subseq pc, sl, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl pc │ │ │ │ cdpgt 2, 12, cr10, cr9, cr2, {6} │ │ │ │ stccc 13, cr1, [r5, #204]! @ 0xcc │ │ │ │ - subseq lr, sl, #32, 30 @ 0x80 │ │ │ │ + subseq pc, sl, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr pc │ │ │ │ strbls r5, [r2], #3814 @ 0xee6 │ │ │ │ ldccc 12, cr6, [r0, #664] @ 0x298 │ │ │ │ - subseq pc, sl, #208 @ 0xd0 │ │ │ │ + subseq pc, sl, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #30 │ │ │ │ stmdals r1, {r2, r3, r7, fp, ip, sp, pc} │ │ │ │ ldclcc 2, cr12, [r9, #-60]! @ 0xffffffc4 │ │ │ │ - subseq pc, sl, #208, 4 │ │ │ │ + subseq pc, sl, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #30 │ │ │ │ strbtvs lr, [r7], #1918 @ 0x77e │ │ │ │ stclcc 8, cr5, [r4, #-564]! @ 0xfffffdcc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -155346,21 +155346,21 @@ │ │ │ │ stclcc 15, cr5, [r6], #824 @ 0x338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8 │ │ │ │ stclle 8, cr12, [lr], {190} @ 0xbe │ │ │ │ @ instruction: 0x3cd25993 │ │ │ │ - subseq r2, fp, #200, 8 @ 0xc8000000 │ │ │ │ + subseq r2, fp, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #32 │ │ │ │ strbmi r3, [r6], #-3810 @ 0xfffff11e │ │ │ │ ldccc 8, cr3, [lr], #272 @ 0x110 │ │ │ │ - subseq r2, fp, #232, 8 @ 0xe8000000 │ │ │ │ + subseq r2, fp, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr r0 │ │ │ │ mrclt 6, 5, sl, cr12, cr6, {4} │ │ │ │ vstmiacc r8!, {s30-s115} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -155446,28 +155446,28 @@ │ │ │ │ ldrdeq r8, [r7, -r0] │ │ │ │ stcmi 5, cr12, [pc], {148} @ 0x94 │ │ │ │ blcc ff9ef5c8 <_edata@@Base+0xf9bef5c8> │ │ │ │ ... │ │ │ │ sbceq r1, fp, #65536 @ 0x10000 │ │ │ │ adceq fp, r9, #112, 28 @ 0x700 │ │ │ │ biceq r8, r0, r8, lsl #3 │ │ │ │ - subseq r3, fp, #72, 2 │ │ │ │ + subseq r3, fp, #184, 10 @ 0x2e000000 │ │ │ │ andeq r4, r1, sl, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, r1, r8 │ │ │ │ @ instruction: 0xd73cea1f │ │ │ │ blcc ff527468 <_edata@@Base+0xf9727468> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq r8, (UNDEF: 39) │ │ │ │ mvnscc r2, #149 @ 0x95 │ │ │ │ blcc ff07da70 <_edata@@Base+0xf927da70> │ │ │ │ - subseq lr, fp, #184, 20 @ 0xb8000 │ │ │ │ + subseq pc, fp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ suble r9, fp, #184, 16 @ 0xb80000 │ │ │ │ blcc 2b62fb4 <__bss_end__@@Base+0x1d061f8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r7, r8, #152, 2 @ 0x26 │ │ │ │ @@ -155519,69 +155519,69 @@ │ │ │ │ bcc 4d85a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r7, r8, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r8, [r7, -r0] │ │ │ │ mrcvs 3, 3, APSR_nzcv, cr1, cr6, {1} │ │ │ │ bcc 1837c <_mcleanup@plt-0x30334> │ │ │ │ - subseq ip, ip, #56, 14 @ 0xe00000 │ │ │ │ + subseq sp, ip, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #6 │ │ │ │ adcsvc fp, r0, lr, asr ip │ │ │ │ bcc ffb1f14c <_edata@@Base+0xf9d1f14c> │ │ │ │ - subseq ip, ip, #96, 14 @ 0x1800000 │ │ │ │ + subseq sp, ip, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #6 │ │ │ │ ldclne 8, cr14, [r2, #308]! @ 0x134 │ │ │ │ bcc ff6477e8 <_edata@@Base+0xf98477e8> │ │ │ │ - subseq ip, ip, #48, 18 @ 0xc0000 │ │ │ │ + subseq sp, ip, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr r3 │ │ │ │ stclvc 0, cr12, [ip], {233} @ 0xe9 │ │ │ │ bcc ff18caf8 <_edata@@Base+0xf938caf8> │ │ │ │ - subseq ip, ip, #88, 18 @ 0x160000 │ │ │ │ + subseq sp, ip, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr r3 │ │ │ │ stclcc 8, cr14, [r2], {81} @ 0x51 │ │ │ │ bcc 2cea9a4 <__bss_end__@@Base+0x1e8dbe8> │ │ │ │ - subseq r0, sp, #216, 16 @ 0xd80000 │ │ │ │ + subseq r0, sp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ ldmiblt r4, {r0, r1, r2, r3, r5, r9, ip, lr, pc} │ │ │ │ bcc 28435fc <__bss_end__@@Base+0x19e6840> │ │ │ │ - subseq r0, sp, #232, 16 @ 0xe80000 │ │ │ │ + subseq r0, sp, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r3, r8 │ │ │ │ @ instruction: 0x93a409f2 │ │ │ │ bcc 234e694 <__bss_end__@@Base+0x14f18d8> │ │ │ │ - subseq r0, sp, #120, 18 @ 0x1e0000 │ │ │ │ + subseq r0, sp, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01078398 │ │ │ │ vstmiaeq pc, {s31-s233} │ │ │ │ bcc 1e79154 <__bss_end__@@Base+0x101c398> │ │ │ │ - subseq r0, sp, #136, 18 @ 0x220000 │ │ │ │ + subseq r0, sp, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010783b0 │ │ │ │ svcne 0x00535a47 │ │ │ │ bcc 19bf168 <__bss_end__@@Base+0xb623ac> │ │ │ │ - subseq r0, sp, #80, 22 @ 0x14000 │ │ │ │ + subseq r0, sp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, r3, r8 │ │ │ │ ldclvs 4, cr12, [r3, #84]! @ 0x54 │ │ │ │ bcc 151cbdc <__bss_end__@@Base+0x6bfe20> │ │ │ │ - subseq r0, sp, #8, 28 @ 0x80 │ │ │ │ + subseq r0, sp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, r3, r8 │ │ │ │ mvnscs r1, #958464 @ 0xea000 │ │ │ │ bcc 108ee1c <__bss_end__@@Base+0x232060> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -155621,21 +155621,21 @@ │ │ │ │ stmibcc pc, {r2, r3, r4, r5, r6, r9, ip} @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r4, r8 │ │ │ │ stmdage r6!, {r3, r5, r6, r7, r8, sl, lr}^ │ │ │ │ ldmdbcc fp!, {r1, r2, r6, r9, sl, pc}^ │ │ │ │ - subseq r3, sp, #144, 20 @ 0x90000 │ │ │ │ + subseq r3, sp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, r4, r8 │ │ │ │ @ instruction: 0xf6f53f49 │ │ │ │ stmdbcc r8!, {r0, r2, r3, r4, r5, r6, r9, sl, sp, lr}^ │ │ │ │ - subseq r3, sp, #160, 20 @ 0xa0000 │ │ │ │ + subseq r3, sp, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010784b8 │ │ │ │ ldrbtls r4, [r6], r7, lsl #30 │ │ │ │ svccc 0x00720b43 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -156165,28 +156165,28 @@ │ │ │ │ andcs r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq sp, r9, #20, 6 @ 0x50000000 │ │ │ │ biceq r8, r0, r8, lsl #15 │ │ │ │ - subseq r4, sp, #144, 10 @ 0x24000000 │ │ │ │ + subseq r4, sp, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r9, [r3], #-436 @ 0xfffffe4c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, lr, r8 │ │ │ │ blx 18702d2 <__bss_end__@@Base+0xa13516> │ │ │ │ ldcllt 13, cr15, [r6, #136] @ 0x88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r0, lr, r8 │ │ │ │ @ instruction: 0x46fd05b0 │ │ │ │ stcllt 2, cr14, [r0, #332] @ 0x14c │ │ │ │ - subseq r6, sp, #144, 6 @ 0x40000002 │ │ │ │ + subseq r6, sp, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r8, [r7, -r8] │ │ │ │ cdphi 13, 4, cr1, cr11, cr1, {7} │ │ │ │ stclt 14, cr1, [r9, #976]! @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sl, r8, #168, 28 @ 0xa80 │ │ │ │ @@ -156238,69 +156238,69 @@ │ │ │ │ ldcllt 1, cr5, [sl], #328 @ 0x148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi fp, r8, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01078fb0 │ │ │ │ stc2 6, cr4, [r7, #-232]! @ 0xffffff18 │ │ │ │ stcllt 13, cr0, [r5], #932 @ 0x3a4 │ │ │ │ - subseq pc, sp, #240, 10 @ 0x3c000000 │ │ │ │ + subseq pc, sp, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, pc, r8 @ │ │ │ │ teqvs sl, sp, lsl #1 │ │ │ │ ldcllt 14, cr14, [r0], {161} @ 0xa1 │ │ │ │ - subseq pc, sp, #24, 12 @ 0x1800000 │ │ │ │ + subseq pc, sp, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, pc, r8 @ │ │ │ │ @ instruction: 0xb7b53f90 │ │ │ │ ldclt 14, cr5, [fp], #100 @ 0x64 │ │ │ │ - subseq pc, sp, #184, 14 @ 0x2e00000 │ │ │ │ + subseq pc, sp, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r8, [r7, -r8] │ │ │ │ @ instruction: 0xcd31e991 │ │ │ │ stclt 7, cr3, [r6], #1004 @ 0x3ec │ │ │ │ - subseq pc, sp, #200, 14 @ 0x3200000 │ │ │ │ + subseq pc, sp, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl r0 │ │ │ │ ldmdbcs sp, {r0, r1, r3, r5, r8, fp, ip, pc}^ │ │ │ │ ldclt 13, cr1, [r2], {185} @ 0xb9 │ │ │ │ - subseq r2, lr, #144, 16 @ 0x900000 │ │ │ │ + subseq r2, lr, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr #32 │ │ │ │ rsbscc lr, r8, #1572864 @ 0x180000 │ │ │ │ @ instruction: 0xbc7da95d │ │ │ │ - subseq r2, lr, #160, 16 @ 0xa00000 │ │ │ │ + subseq r2, lr, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #32 │ │ │ │ cmphi r0, #16, 2 │ │ │ │ stcllt 0, cr6, [r8], #-4 │ │ │ │ - subseq r2, lr, #96, 18 @ 0x180000 │ │ │ │ + subseq r2, lr, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ qaddeq r9, r8, r7 │ │ │ │ blcs 661144 │ │ │ │ mrrclt 10, 4, r1, r4, cr11 │ │ │ │ - subseq r2, lr, #112, 18 @ 0x1c0000 │ │ │ │ + subseq r2, lr, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror r0 │ │ │ │ bleq 101ed24 <__bss_end__@@Base+0x1c1f68> │ │ │ │ mcrrlt 2, 11, sl, r0, cr6 │ │ │ │ - subseq r2, lr, #64, 26 @ 0x1000 │ │ │ │ + subseq r2, lr, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r0, r9 │ │ │ │ vmovpl.8 d0[6], r8 │ │ │ │ stclt 15, cr9, [fp], #-120 @ 0xffffff88 │ │ │ │ - subseq r3, lr, #48 @ 0x30 │ │ │ │ + subseq r3, lr, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, r0, r9 │ │ │ │ ldmibne r4!, {r2, r3, r4, r6, r8, fp, sp, pc}^ │ │ │ │ ldclt 0, cr0, [r7], {87} @ 0x57 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -156340,21 +156340,21 @@ │ │ │ │ svccc 0x00c092f6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #2 │ │ │ │ @ instruction: 0xc076cd91 │ │ │ │ bllt ff887ab4 <_edata@@Base+0xf9a87ab4> │ │ │ │ - subseq r8, lr, #96, 30 @ 0x180 │ │ │ │ + subseq r8, lr, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #2 │ │ │ │ @ instruction: 0x8de02bf5 │ │ │ │ bllt ff359a94 <_edata@@Base+0xf9559a94> │ │ │ │ - subseq r8, lr, #112, 30 @ 0x1c0 │ │ │ │ + subseq r8, lr, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror r1 │ │ │ │ stcle 8, cr15, [r0, #892]! @ 0x37c │ │ │ │ bllt 2e5075c <__bss_end__@@Base+0x1ff39a0> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -156517,28 +156517,28 @@ │ │ │ │ andcs r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq lr, r9, #200 @ 0xc8 │ │ │ │ biceq r8, r0, r8, lsl #27 │ │ │ │ - subseq r9, lr, #72, 18 @ 0x120000 │ │ │ │ + subseq r9, lr, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r7, [r8], #-3036 @ 0xfffff424 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01079490 │ │ │ │ rsceq r9, r3, sl, ror r5 │ │ │ │ blt 256d4a0 <__bss_end__@@Base+0x17106e4> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, r4, r9 │ │ │ │ eorsvc r6, r5, r1, lsr #19 │ │ │ │ blt 20c95a4 <__bss_end__@@Base+0x126c7e8> │ │ │ │ - subseq ip, lr, #120, 8 @ 0x78000000 │ │ │ │ + subseq ip, lr, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r0, r4, r9 │ │ │ │ vnmlacs.f32 s23, s30, s0 │ │ │ │ blt 1bfe274 <__bss_end__@@Base+0xda14b8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sp, r8, #72, 28 @ 0x480 │ │ │ │ @@ -156590,69 +156590,69 @@ │ │ │ │ ldmiblt r4, {r1, r2, r4, r5, r6, sl, ip, lr, pc} │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi lr, r8, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01079598 │ │ │ │ ldrbgt fp, [r0, #688]! @ 0x2b0 │ │ │ │ stmiblt r2, {r0, r2, r5, r7, r9, ip, lr} │ │ │ │ - subseq sl, pc, #80, 8 @ 0x50000000 │ │ │ │ + subseq sl, pc, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010795b0 │ │ │ │ cmnhi r1, #-201326591 @ 0xf4000001 │ │ │ │ ldmdblt r0!, {r0, r1, r4, r5, r7, r8, sp}^ │ │ │ │ - subseq sl, pc, #112, 8 @ 0x70000000 │ │ │ │ + subseq sl, pc, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, r5, r9 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00e921fb │ │ │ │ - subseq sl, pc, #128, 12 @ 0x8000000 │ │ │ │ + subseq sl, pc, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, r5, r9 │ │ │ │ teqvc sp, r4, asr #12 │ │ │ │ svccc 0x00d1e6b1 │ │ │ │ - subseq sl, pc, #144, 12 @ 0x9000000 │ │ │ │ + subseq sl, pc, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r9, [r7, -r8] │ │ │ │ @ instruction: 0x4ee32b3d │ │ │ │ svccc 0x00d86fe7 │ │ │ │ - subseq sp, pc, #200, 26 @ 0x3200 │ │ │ │ + subseq sp, pc, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl r6 │ │ │ │ eors r2, ip, r6, lsr #31 │ │ │ │ svccc 0x00dabfd7 │ │ │ │ - subseq sp, pc, #216, 26 @ 0x3600 │ │ │ │ + subseq sp, pc, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr #12 │ │ │ │ @ instruction: 0x9d4d09b1 │ │ │ │ svccc 0x00efba00 │ │ │ │ - subseq sp, pc, #88, 28 @ 0x580 │ │ │ │ + subseq sp, pc, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ cdphi 2, 7, cr6, cr12, cr9, {1} │ │ │ │ svccc 0x00ee5f17 │ │ │ │ - subseq sp, pc, #104, 28 @ 0x680 │ │ │ │ + subseq sp, pc, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr r6 │ │ │ │ @ instruction: 0x27b9bb3e │ │ │ │ svccc 0x00ebacf8 │ │ │ │ - subseq lr, pc, #96 @ 0x60 │ │ │ │ + subseq sp, pc, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror r6 │ │ │ │ blls 961dc0 │ │ │ │ svccc 0x00e7ba9f │ │ │ │ - subseq lr, pc, #152, 6 @ 0x60000002 │ │ │ │ + subseq lr, pc, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r6, r9 │ │ │ │ ldreq pc, [sp], #2596 @ 0xa24 │ │ │ │ svccc 0x00e2c13a │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -156761,28 +156761,28 @@ │ │ │ │ andcs r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ adceq r5, sl, #136, 22 @ 0x22000 │ │ │ │ biceq r3, r0, r8, lsr #29 │ │ │ │ - subeq fp, r8, #240 @ 0xf0 │ │ │ │ + subeq sl, r8, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ ldrbteq r6, [r3], #-2796 @ 0xfffff514 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r8, r9 │ │ │ │ bge 2f51f88 <__bss_end__@@Base+0x20f51cc> │ │ │ │ svccc 0x00b026cd │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01079898 │ │ │ │ cmpge r8, #-973078528 @ 0xc6000000 │ │ │ │ svccc 0x00bad384 │ │ │ │ - subeq lr, r8, #240, 2 @ 0x3c │ │ │ │ + subeq lr, r8, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010798b0 │ │ │ │ svceq 0x0046e8c1 │ │ │ │ svccc 0x00c200ed │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r3, fp, #248, 30 @ 0x3e0 │ │ │ │ @@ -156809,88 +156809,88 @@ │ │ │ │ addls r0, r7, pc, lsl #18 │ │ │ │ svccc 0x00cad04f │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r4, fp, #152, 4 @ 0x80000009 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, lr, #68, 8 @ 0x44000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r5, r2, #32 │ │ │ │ + subeq r5, r2, #40 @ 0x28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, pc, #48, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r7, #16, 30 @ 0x40 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r7, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq pc, r0, #120, 30 @ 0x1e0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r7, #128, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r7, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r1, #88, 24 @ 0x5800 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r7, #240, 8 @ 0xf0000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r7, #0, 16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r1, #120 @ 0x78 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r7, #128 @ 0x80 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r7, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r0, #232, 8 @ 0xe8000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r7, #120, 22 @ 0x1e000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r7, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #36, 24 @ 0x2400 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r5, r7, #32, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r7, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r9, [r7, -r0] │ │ │ │ mrclt 0, 2, r6, cr0, cr9, {0} │ │ │ │ bcc 1465da4 <__bss_end__@@Base+0x608fe8> │ │ │ │ - subeq r9, r9, #16, 20 @ 0x10000 │ │ │ │ + subeq r9, r9, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq fp, r0, #0, 24 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r5, r7, #232, 14 @ 0x3a00000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r5, r7, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r1, #100, 12 @ 0x6400000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r6, r7, #152, 18 @ 0x260000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r6, r7, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, r0, #180, 28 @ 0xb40 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, r7, #168, 26 @ 0x2a00 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r7, r7, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f80000 │ │ │ │ - subeq sp, r9, #96, 28 @ 0x600 │ │ │ │ + subeq lr, r9, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq lr, r9, #136 @ 0x88 │ │ │ │ + subeq lr, r9, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq r0, [r6], #-896 @ 0xfffffc80 │ │ │ │ andcs r0, r0, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -156905,75 +156905,75 @@ │ │ │ │ andcs r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r9, fp │ │ │ │ biceq r9, r7, r1, lsl #16 │ │ │ │ adceq r6, fp, #236, 18 @ 0x3b0000 │ │ │ │ biceq r4, r0, r8, lsl #4 │ │ │ │ - subeq sp, r7, #224 @ 0xe0 │ │ │ │ + subeq ip, r7, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ ldrbteq r0, [r6], #-932 @ 0xfffffc5c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r0, #96, 22 @ 0x18000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, r7, #56, 4 @ 0x80000003 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, r7, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq fp, r0, #48, 20 @ 0x30000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, r7, #80, 8 @ 0x50000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, r7, #0, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r5, r0, #4, 10 @ 0x1000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, r7, #112, 28 @ 0x700 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, r7, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r0, #200, 20 @ 0xc8000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sl, r7, #120, 18 @ 0x1e0000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, r7, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r0, #104, 20 @ 0x68000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, r7, #0, 4 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, r7, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, r0, #72, 30 @ 0x120 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, r7, #64, 10 @ 0x10000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, r7, #208 @ 0xd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, lr, #52, 24 @ 0x3400 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r5, r2, #16, 26 @ 0x400 │ │ │ │ + subeq r5, r2, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ ldrbeq r1, [r7, #2049] @ 0x801 │ │ │ │ adceq r2, sp, #192, 18 @ 0x300000 │ │ │ │ biceq r3, r0, r8, asr #30 │ │ │ │ - subeq r4, r7, #112, 2 │ │ │ │ + subeq r3, r7, #88, 30 @ 0x160 │ │ │ │ andeq r0, r1, r6, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #168, 20 @ 0xa8000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r7, #160, 10 @ 0x28000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r7, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r4, r0, #236, 18 @ 0x3b0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r7, #112, 22 @ 0x1c000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r7, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01079bb0 │ │ │ │ ldclpl 4, cr1, [fp, #324] @ 0x144 │ │ │ │ svclt 0x00a370fb │ │ │ │ ... │ │ │ │ @@ -157570,76 +157570,76 @@ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq sl, [r7, -r8] │ │ │ │ ldrdvs pc, [sl, r3] │ │ │ │ stmdbcc r6!, {r0, r1, r8, r9, sl, fp, pc}^ │ │ │ │ ... │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r4, r1, #80 @ 0x50 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r7, #208, 4 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, r7, #56, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r0, #140, 18 @ 0x230000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r7, #0, 28 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, r7, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, r0, #48, 24 @ 0x3000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r7, #136, 6 @ 0x20000002 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r7, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, lr, #28, 26 @ 0x700 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r7, r2, #80, 4 │ │ │ │ + subeq r7, r2, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #148, 20 @ 0x94000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r7, #128, 4 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r7, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r0, #160, 24 @ 0xa000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r7, #152, 20 @ 0x98000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r7, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r4, r0, #96 @ 0x60 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, r8, #208, 30 @ 0x340 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r8, #88, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r0, #200, 30 @ 0x320 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r8, #16, 22 @ 0x4000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r8, #120, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, pc, #184, 2 @ 0x2e │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r8, #208, 18 @ 0x340000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r8, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r0, #96, 18 @ 0x180000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r8, #120, 10 @ 0x1e000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r8, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r6, pc, #144, 4 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r8, #64, 20 @ 0x40000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r8, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq sl, [r7, -r8] │ │ │ │ ldrbhi r6, [r0, #3945]! @ 0xf69 │ │ │ │ svccc 0x00d554c9 │ │ │ │ ... │ │ │ │ @@ -157681,142 +157681,142 @@ │ │ │ │ andcs r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r6, sl, #72, 26 @ 0x1200 │ │ │ │ biceq r4, r0, r8, ror #12 │ │ │ │ - subeq r2, sl, #240, 20 @ 0xf0000 │ │ │ │ + subeq r2, sl, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r7, [r3], #-1988 @ 0xfffff83c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq sl, [r7, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ - subeq r6, r8, #240, 4 │ │ │ │ + subeq r6, r8, #168 @ 0xa8 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r1, #56, 16 @ 0x380000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r6, r8, #128, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r5, r8, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, pc, #148, 6 @ 0x50000002 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, r8, #32 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r6, r8, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r0, r1, #56 @ 0x38 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, r8, #72, 28 @ 0x480 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r7, r8, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq fp, r0, #96, 16 @ 0x600000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, r8, #48, 10 @ 0xc000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, r8, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r0, #64, 26 @ 0x1000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, r8, #120, 16 @ 0x780000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, r8, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r0, #60, 8 @ 0x3c000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, r8, #80, 8 @ 0x50000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, r8, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #228, 28 @ 0xe40 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, r8, #16, 24 @ 0x1000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, r8, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, r8, #192, 6 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r8, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r0, #0, 30 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r8, #192 @ 0xc0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, r8, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r0, #116, 22 @ 0x1d000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, r8, #80, 28 @ 0x500 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r8, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r6, pc, #24, 10 @ 0x6000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r8, #80, 14 @ 0x1400000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, r8, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r0, #132, 28 @ 0x840 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, r8, #216, 24 @ 0xd800 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r8, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ rsbscs r2, sl, #442368 @ 0x6c000 │ │ │ │ svccc 0x009f7dc7 │ │ │ │ - subeq r0, fp, #224, 14 @ 0x3800000 │ │ │ │ + subeq r9, fp, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #20 │ │ │ │ adcsvs sp, r5, r6, lsr #32 │ │ │ │ svccc 0x00b20382 │ │ │ │ - subeq r0, fp, #136, 16 @ 0x880000 │ │ │ │ + subeq r9, fp, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr sl │ │ │ │ cmpvs pc, #-2147483631 @ 0x80000011 │ │ │ │ svccc 0x00bb6ec9 │ │ │ │ - subeq sp, fp, #216, 16 @ 0xd80000 │ │ │ │ + subeq sp, fp, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr sl │ │ │ │ ldrlt r3, [r6], #353 @ 0x161 │ │ │ │ svccc 0x00c1dd73 │ │ │ │ - subeq sp, fp, #232, 16 @ 0xe80000 │ │ │ │ + subeq sp, fp, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #20 │ │ │ │ ldrdcc r6, [r8], r1 @ │ │ │ │ svccc 0x00c5484f │ │ │ │ - subeq sp, fp, #128, 18 @ 0x200000 │ │ │ │ + subeq sp, fp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, sl, sl │ │ │ │ strbge ip, [sp, -r7, ror #4]! │ │ │ │ svccc 0x00c7d41f │ │ │ │ - subeq sp, fp, #16, 20 @ 0x10000 │ │ │ │ + subeq sp, fp, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0107aa98 │ │ │ │ @ instruction: 0xf1fd02ce │ │ │ │ svccc 0x00c96633 │ │ │ │ - subeq sp, fp, #176, 24 @ 0xb000 │ │ │ │ + subeq sp, fp, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0107aab0 │ │ │ │ ldrbvc ip, [r9, #2432]! @ 0x980 │ │ │ │ svccc 0x00c9ee15 │ │ │ │ - subeq lr, fp, #24, 10 @ 0x6000000 │ │ │ │ + subeq lr, fp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, sl, sl │ │ │ │ strbhi r1, [r7], #-547 @ 0xfffffddd │ │ │ │ svccc 0x00efefa2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -157856,21 +157856,21 @@ │ │ │ │ svccc 0x00e94b1b │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror fp │ │ │ │ ldmdane sl, {r2, r6, r7, r8, r9, ip, sp, pc} │ │ │ │ svccc 0x00e72e6e │ │ │ │ - subeq r3, ip, #72, 20 @ 0x48000 │ │ │ │ + subeq r3, ip, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, fp, sl │ │ │ │ @ instruction: 0x1e35996d │ │ │ │ svccc 0x00e4d4f7 │ │ │ │ - subeq r3, ip, #88, 20 @ 0x58000 │ │ │ │ + subeq r3, ip, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, fp, sl │ │ │ │ svcvs 0x0008f3a4 │ │ │ │ svccc 0x00e24567 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -158099,28 +158099,28 @@ │ │ │ │ andcs r0, r0, sp │ │ │ │ andeq r0, r0, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r7, sl, #176, 28 @ 0xb00 │ │ │ │ biceq r4, r0, r8, ror #29 │ │ │ │ - subeq r5, ip, #8, 20 @ 0x8000 │ │ │ │ + subeq r5, ip, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r8, [r8], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq sl, [r7, -r0] │ │ │ │ bhi ff45bbbc <_edata@@Base+0xf965bbbc> │ │ │ │ svccc 0x00b544c3 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8 │ │ │ │ bgt ff16edb4 <_edata@@Base+0xf936edb4> │ │ │ │ svccc 0x00b6ac28 │ │ │ │ - subeq r9, ip, #80, 28 @ 0x500 │ │ │ │ + subeq fp, ip, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #32 │ │ │ │ vstreq d0, [r8, #692] @ 0x2b4 │ │ │ │ svccc 0x00b7d725 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi fp, fp, #144, 30 @ 0x240 │ │ │ │ @@ -158146,89 +158146,89 @@ │ │ │ │ smlabbeq r7, r0, r0, fp │ │ │ │ bvs 1f53cb4 <__bss_end__@@Base+0x10f6ef8> │ │ │ │ svccc 0x00b9f0c3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi ip, fp, #48, 4 │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, r0, #24, 18 @ 0x60000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r8, #208 @ 0xd0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, r8, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r8, lr, #140, 16 @ 0x8c0000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r8, r2, #200, 24 @ 0xc800 │ │ │ │ + subeq r8, r2, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #76, 18 @ 0x130000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, r8, #48, 26 @ 0xc00 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r9, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r0, #104, 28 @ 0x680 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, r9, #104, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r9, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, r0, #84, 12 @ 0x5400000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, r9, #232, 6 @ 0xa0000003 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, r9, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, lr, #20, 22 @ 0x5000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r9, r2, #240, 4 │ │ │ │ + subeq r8, r2, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #56, 18 @ 0xe0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r9, #144, 10 @ 0x24000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r9, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r3, r0, #236, 26 @ 0x3b00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r9, #32, 18 @ 0x80000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, r9, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr r1 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ svccc 0x00eccccc │ │ │ │ - subeq sp, lr, #0, 24 │ │ │ │ + subeq lr, lr, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror r1 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ - subeq sp, lr, #88, 24 @ 0x5800 │ │ │ │ + subeq lr, lr, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r2, r0, #144, 12 @ 0x9000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, r9, #232, 28 @ 0xe80 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r9, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r0, r1, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f80000 │ │ │ │ - subeq sp, lr, #176, 26 @ 0x2c00 │ │ │ │ + subeq lr, lr, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0107b1b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq sp, lr, #88, 30 @ 0x160 │ │ │ │ + subeq lr, lr, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq r1, [r6], #-3512 @ 0xfffff248 │ │ │ │ andcs r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -158243,63 +158243,63 @@ │ │ │ │ andcs r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r9, fp │ │ │ │ biceq r9, r7, r1, lsl #16 │ │ │ │ adceq r7, fp, #4, 26 @ 0x100 │ │ │ │ biceq r4, r0, r8, lsl #21 │ │ │ │ - subeq r9, r9, #200, 14 @ 0x3200000 │ │ │ │ + subeq r9, r9, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ ldrbteq r1, [r6], #-3580 @ 0xfffff204 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r2, r0, #76, 12 @ 0x4c00000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r9, #24, 14 @ 0x600000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r9, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #184, 10 @ 0x2e000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r9, #240, 16 @ 0xf00000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r9, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, pc, #196, 10 @ 0x31000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, r9, #96, 26 @ 0x1800 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, r9, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, pc, #76, 14 @ 0x1300000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r9, #72, 10 @ 0x12000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r9, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, pc, #228, 18 @ 0x390000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, r9, #176, 22 @ 0x2c000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, r9, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r4, r1, #100, 24 @ 0x6400 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r9, #152, 4 @ 0x80000009 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r9, #64 @ 0x40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r1, #204, 8 @ 0xcc000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r4, r9, #168, 24 @ 0xa800 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r4, r9, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r3, r0, #176, 18 @ 0x2c0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r5, r9, #8, 16 @ 0x80000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r5, r9, #0, 10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq fp, [r7, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -159280,69 +159280,69 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi fp, r0, #28, 24 @ 0x1c00 │ │ │ │ ldrbeq r9, [r7, #2049] @ 0x801 │ │ │ │ adceq r5, sp, #104, 14 @ 0x1a00000 │ │ │ │ biceq r4, r0, r8, asr #16 │ │ │ │ - subeq r1, r9, #136, 24 @ 0x8800 │ │ │ │ + subeq r1, r9, #0, 28 │ │ │ │ andseq r4, r4, r6, lsr r0 │ │ │ │ ldrbteq r2, [r7], #-2556 @ 0xfffff604 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r5, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ - subeq r5, r9, #32, 10 @ 0x8000000 │ │ │ │ + subeq r5, r9, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, r1, #76, 14 @ 0x1300000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, r9, #48, 14 @ 0xc00000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r7, r9, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r0, r2, #236, 24 @ 0xec00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, r9, #200, 2 @ 0x32 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, r9, #0, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, pc, #84, 20 @ 0x54000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, sl, #48, 6 @ 0xc0000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r7, sl, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, pc, #200, 20 @ 0xc8000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, sl, #160, 2 @ 0x28 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, sl, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r1, #156, 16 @ 0x9c0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, fp, #96, 28 @ 0x600 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, fp, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r1, #120, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, fp, #200, 26 @ 0x3200 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, ip, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r2, r0, #216, 6 @ 0x60000003 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, ip, #176, 2 @ 0x2c │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, ip, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #12 │ │ │ │ ldrbhi r6, [r0, #3945]! @ 0xf69 │ │ │ │ svccc 0x00d554c9 │ │ │ │ ... │ │ │ │ @@ -159411,142 +159411,142 @@ │ │ │ │ andcs r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r9, sl, #184 @ 0xb8 │ │ │ │ biceq r5, r0, r8, lsl #13 │ │ │ │ - subeq r3, pc, #120, 6 @ 0xe0000001 │ │ │ │ + subeq r3, pc, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r8, [r3], #-2148 @ 0xfffff79c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r0, #148, 16 @ 0x940000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, ip, #8, 10 @ 0x2000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, ip, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r6, pc, #224, 22 @ 0x38000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, ip, #208, 14 @ 0x3400000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, ip, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r0, #224, 20 @ 0xe0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, ip, #200, 6 @ 0x20000003 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, ip, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r0, #232, 14 @ 0x3a00000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, ip, #224, 20 @ 0xe0000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, ip, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, pc, #92, 26 @ 0x1700 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, ip, #240, 28 @ 0xf00 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r2, ip, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, pc, #92, 28 @ 0x5c0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, ip, #168, 20 @ 0xa8000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, ip, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, r0, #124, 6 @ 0xf0000001 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r3, ip, #200, 28 @ 0xc80 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, ip, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r8, sp, #28, 18 @ 0x70000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r9, r2, #104, 12 @ 0x6800000 │ │ │ │ + subeq r9, r2, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #196, 6 @ 0x10000003 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r6, ip, #0, 12 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r6, ip, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r6, pc, #112, 30 @ 0x1c0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, ip, #64, 26 @ 0x1000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, ip, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, r0, #164 @ 0xa4 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, ip, #184, 8 @ 0xb8000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, ip, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq sl, lr, #72, 10 @ 0x12000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq fp, r2, #224, 28 @ 0xe00 │ │ │ │ + subeq fp, r2, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #176, 6 @ 0xc0000002 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, ip, #80, 4 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, ip, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, r8, ip │ │ │ │ rsbseq lr, r4, #11468800 @ 0xaf0000 │ │ │ │ svccc 0x00920968 │ │ │ │ - subseq r1, r0, #176, 8 @ 0xb0000000 │ │ │ │ + subseq r1, r0, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, r8, ip │ │ │ │ b 256a2d4 <__bss_end__@@Base+0x170d518> │ │ │ │ svccc 0x00a4c9b5 │ │ │ │ - subseq r1, r0, #192, 8 @ 0xc0000000 │ │ │ │ + subseq r1, r0, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq ip, [r7, -r8] │ │ │ │ ldclvc 4, cr14, [r7, #468]! @ 0x1d4 │ │ │ │ svccc 0x00b00b46 │ │ │ │ - subseq r5, r0, #184, 12 @ 0xb800000 │ │ │ │ + subseq r6, r0, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl r9 │ │ │ │ orrs lr, r6, sl, asr #4 │ │ │ │ svccc 0x00b5519f │ │ │ │ - subseq r5, r0, #200, 12 @ 0xc800000 │ │ │ │ + subseq r6, r0, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr #18 │ │ │ │ tstge r7, #2162688 @ 0x210000 │ │ │ │ svccc 0x00ba1817 │ │ │ │ - subseq r5, r0, #96, 14 @ 0x1800000 │ │ │ │ + subseq r6, r0, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr #18 │ │ │ │ cmpcc r7, r8, asr #22 │ │ │ │ svccc 0x00be41ff │ │ │ │ - subseq r5, r0, #112, 14 @ 0x1c00000 │ │ │ │ + subseq r6, r0, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr r9 │ │ │ │ ldcpl 13, cr6, [r2, #1020]! @ 0x3fc │ │ │ │ svccc 0x00c0db2c │ │ │ │ - subseq r5, r0, #136, 18 @ 0x220000 │ │ │ │ + subseq r6, r0, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror r9 │ │ │ │ svchi 0x0034a535 │ │ │ │ svccc 0x00c23034 │ │ │ │ - subseq r5, r0, #248, 22 @ 0x3e000 │ │ │ │ + subseq r6, r0, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r9, ip │ │ │ │ strlt r5, [ip, #-2450]! @ 0xfffff66e │ │ │ │ svccc 0x00c31819 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -159586,21 +159586,21 @@ │ │ │ │ svccc 0x00ee1b38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr sl │ │ │ │ @ instruction: 0x4173fd92 │ │ │ │ svccc 0x00ed3106 │ │ │ │ - subseq r9, r0, #96, 8 @ 0x60000000 │ │ │ │ + subseq r9, r0, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #20 │ │ │ │ @ instruction: 0xf8a53d29 │ │ │ │ svccc 0x00ec1ad7 │ │ │ │ - subseq r9, r0, #128, 8 @ 0x80000000 │ │ │ │ + subseq r9, r0, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #20 │ │ │ │ strble sp, [pc, #1767]! @ 107d13f <__bss_end__@@Base+0x220383> │ │ │ │ svccc 0x00eada0b │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -160006,28 +160006,28 @@ │ │ │ │ andcs r0, r0, pc │ │ │ │ andeq r0, r0, pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq sl, sl, #56, 14 @ 0xe00000 │ │ │ │ biceq r5, r0, r8, asr #27 │ │ │ │ - subseq r9, r0, #184, 30 @ 0x2e0 │ │ │ │ + subseq r9, r0, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq sp, [r9], #-3324 @ 0xfffff304 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq sp, [r7, -r8] │ │ │ │ ldrbtcc lr, [lr], #197 @ 0xc5 │ │ │ │ svccc 0x008df453 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl r2 │ │ │ │ ldrbtls r6, [r0], #2203 @ 0x89b │ │ │ │ svccc 0x0094e0b0 │ │ │ │ - subseq ip, r0, #104, 22 @ 0x1a000 │ │ │ │ + subseq ip, r0, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr #4 │ │ │ │ strls r2, [r9, #3804] @ 0xedc │ │ │ │ svccc 0x009a80d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r5, ip, #64, 20 @ 0x40000 │ │ │ │ @@ -160079,122 +160079,122 @@ │ │ │ │ svccc 0x00b00a0a │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r6, ip, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq sp, SP_und │ │ │ │ @ instruction: 0x41a25caa │ │ │ │ svccc 0x00b0da89 │ │ │ │ - subseq r9, r1, #64, 26 @ 0x1000 │ │ │ │ + subseq sl, r1, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl r3 │ │ │ │ stcls 13, cr4, [r4, #-64]! @ 0xffffffc0 │ │ │ │ svccc 0x00b192f5 │ │ │ │ - subseq r9, r1, #80, 26 @ 0x1400 │ │ │ │ + subseq sl, r1, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr r3 │ │ │ │ stmdbvs r5!, {r1, r6, r7, r9, sl, fp, sp, lr, pc}^ │ │ │ │ svccc 0x00b2309f │ │ │ │ - subseq r9, r1, #168, 30 @ 0x2a0 │ │ │ │ + subseq sl, r1, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #6 │ │ │ │ bge ff5d7448 <_edata@@Base+0xf97d7448> │ │ │ │ svccc 0x00b2b223 │ │ │ │ - subseq sl, r1, #24 │ │ │ │ + subseq sl, r1, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #6 │ │ │ │ adceq sp, pc, #68, 2 │ │ │ │ svccc 0x00b317dd │ │ │ │ - subseq pc, r1, #184, 2 @ 0x2e │ │ │ │ + subseq pc, r1, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror r3 │ │ │ │ ldrlt r1, [r7, #3200]! @ 0xc80 │ │ │ │ svccc 0x00b3615e │ │ │ │ - subseq pc, r1, #200, 2 @ 0x32 │ │ │ │ + subseq pc, r1, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0107d390 │ │ │ │ blx 309582 │ │ │ │ svccc 0x00b38d7f │ │ │ │ - subseq pc, r1, #120, 4 @ 0x80000007 │ │ │ │ + subseq pc, r1, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, r3, sp │ │ │ │ umulllt ip, r9, pc, r2 @ │ │ │ │ svccc 0x00b39c1a │ │ │ │ - subseq pc, r1, #144, 4 │ │ │ │ + subseq pc, r1, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, pc, #132 @ 0x84 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, ip, #72, 16 @ 0x480000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, ip, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r0, #120, 26 @ 0x1e00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, ip, #176, 22 @ 0x2c000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, ip, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r0, pc, #128, 10 @ 0x20000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq ip, r2, #8, 10 @ 0x2000000 │ │ │ │ + subeq ip, r2, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #156, 6 @ 0x70000002 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, ip, #64, 20 @ 0x40000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, ip, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #92, 28 @ 0x5c0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, ip, #112 @ 0x70 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, ip, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, r0, #180, 26 @ 0x2d00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, ip, #56, 6 @ 0xe0000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, ip, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #12, 26 @ 0x300 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, ip, #24 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, ip, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r7, pc, #196, 6 @ 0x10000003 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, ip, #64, 16 @ 0x400000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, ip, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r0, #56, 14 @ 0xe00000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r7, sp, #8, 28 @ 0x80 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, sp, #104 @ 0x68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r6, r0, #8, 22 @ 0x2000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, sp, #192, 2 @ 0x30 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, sp, #192, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #204, 18 @ 0x330000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, sp, #248, 6 @ 0xe0000003 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, sp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, r4, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f80000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -160251,70 +160251,70 @@ │ │ │ │ ldrbteq r7, [r5], #-3280 @ 0xfffff330 │ │ │ │ andcs r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r9, r7, r1, lsl #16 │ │ │ │ adceq r9, fp, #20 │ │ │ │ - biceq r5, r0, r8, lsl #5 │ │ │ │ - subeq pc, sl, #48, 20 @ 0x30000 │ │ │ │ + biceq r5, r0, r8, ror #5 │ │ │ │ + subeq r0, fp, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ ldrbteq r7, [r5], #-3700 @ 0xfffff18c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #68, 20 @ 0x44000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, sp, #96, 16 @ 0x600000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r8, sp, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ mrclt 0, 2, r6, cr0, cr9, {0} │ │ │ │ bcc 14699d4 <__bss_end__@@Base+0x60cc18> │ │ │ │ - subeq r3, fp, #40, 14 @ 0xa00000 │ │ │ │ + subeq sl, fp, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, r1, #152, 10 @ 0x26000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r8, sp, #24, 28 @ 0x180 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, sp, #120 @ 0x78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #72, 12 @ 0x4800000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, sp, #72, 16 @ 0x480000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, sp, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, r1, #228, 20 @ 0xe4000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, sp, #192, 22 @ 0x30000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, sp, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, r0, #0, 22 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, sp, #128, 30 @ 0x200 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, sp, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, r0, #56 @ 0x38 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sl, sp, #152, 22 @ 0x26000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, sp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r1, r1, #76, 4 @ 0xc0000004 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, sp, #160, 16 @ 0xa00000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, sp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, pc, #128, 8 @ 0x80000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, sp, #152, 24 @ 0x9800 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, sp, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r0, r6, sp │ │ │ │ bicsle r4, r2, ip, lsr #7 │ │ │ │ ldccc 2, cr7, [r2], #-372 @ 0xfffffe8c │ │ │ │ ... │ │ │ │ @@ -160337,165 +160337,165 @@ │ │ │ │ tsteq r7, r0, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ biceq r9, r7, r1, lsl #16 │ │ │ │ adceq fp, sl, #68, 12 @ 0x4400000 │ │ │ │ biceq r6, r0, r8, lsl #10 │ │ │ │ - subseq r3, r2, #200, 16 @ 0xc80000 │ │ │ │ + subseq r3, r2, #104, 26 @ 0x1a00 │ │ │ │ andseq r5, r0, r6, lsr #32 │ │ │ │ ldrbteq r8, [r9], #-1828 @ 0xfffff8dc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, pc, #52, 10 @ 0xd000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, sp, #176 @ 0xb0 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, sp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r4, r0, #44, 30 @ 0xb0 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, sp, #40, 16 @ 0x280000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, sp, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r1, #108, 8 @ 0x6c000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, sp, #176, 2 @ 0x2c │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, sp, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ ldrbeq r1, [r3], #2049 @ 0x801 │ │ │ │ adceq r6, sp, #208, 26 @ 0x3400 │ │ │ │ biceq r5, r0, r8, asr #1 │ │ │ │ - subeq r8, sl, #32, 14 @ 0x800000 │ │ │ │ + subeq r8, sl, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r4, r2, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r5, r1, #240, 12 @ 0xf000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, sp, #240, 14 @ 0x3c00000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, sp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r1, #192, 24 @ 0xc000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, sp, #216, 4 @ 0x8000000d │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, sp, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r1, #0, 4 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, sp, #96, 16 @ 0x600000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, sp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, pc, #108, 12 @ 0x6c00000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, sp, #200, 20 @ 0xc8000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, sp, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r7, pc, #28, 16 @ 0x1c0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, lr, #40, 16 @ 0x280000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, lr, #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r0, #152, 4 @ 0x80000009 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r9, lr, #128, 10 @ 0x20000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r9, lr, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r1, #220, 10 @ 0x37000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sl, lr, #248, 8 @ 0xf8000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sl, lr, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r0, #200, 14 @ 0x3200000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq fp, lr, #216 @ 0xd8 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq fp, lr, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, pc, #200, 30 @ 0x320 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq ip, r2, #144, 16 @ 0x900000 │ │ │ │ + subeq ip, r2, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #136, 6 @ 0x20000002 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, lr, #96, 2 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, lr, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, r1, #252, 10 @ 0x3f000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, lr, #32, 14 @ 0x800000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, lr, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, pc, lsr r4 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r1, #52, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, lr, #232, 22 @ 0x3a000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq ip, lr, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, pc, lsr r4 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r1, #80, 10 @ 0x14000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq ip, lr, #160, 30 @ 0x280 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, lr, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #192, 4 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, lr, #40, 4 @ 0x80000002 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, lr, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #0, 4 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, lr, #216, 10 @ 0x36000000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq sp, lr, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sl, r0, #144, 30 @ 0x240 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq sp, lr, #16, 28 @ 0x100 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, lr, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r1, r1, #28, 24 @ 0x1c00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, lr, #160, 4 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, lr, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ adceq r7, pc, #252, 24 @ 0xfc00 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, lr, #96, 16 @ 0x600000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, lr, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r0, #136, 8 @ 0x88000000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq lr, lr, #72, 22 @ 0x12000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq lr, lr, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, pc, #152, 6 @ 0x60000002 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq ip, r2, #144, 26 @ 0x2400 │ │ │ │ + subeq ip, r2, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r0, #236, 2 @ 0x3b │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, lr, #168, 16 @ 0xa80000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq pc, lr, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r7, r8, r9, sp │ │ │ │ svclt 0x00835241 │ │ │ │ svccc 0x008755a1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -160512,21 +160512,21 @@ │ │ │ │ svccc 0x00a4f5fa │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq sp, [r7, -r0] │ │ │ │ teq r9, #184, 30 @ 0x2e0 │ │ │ │ svccc 0x00ac1c77 │ │ │ │ - subseq r2, r4, #8, 26 @ 0x200 │ │ │ │ + subseq r2, r4, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsl #20 │ │ │ │ addsle r3, r9, #0, 2 │ │ │ │ svccc 0x00b16af5 │ │ │ │ - subseq r2, r4, #24, 26 @ 0x600 │ │ │ │ + subseq r2, r4, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr #20 │ │ │ │ @ instruction: 0xd7047213 │ │ │ │ svccc 0x00b48419 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -161276,28 +161276,28 @@ │ │ │ │ andcs r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, fp, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq sp, sl, #88, 18 @ 0x160000 │ │ │ │ biceq r6, r0, r8, lsr #23 │ │ │ │ - subseq r3, r4, #104, 20 @ 0x68000 │ │ │ │ + subseq r3, r4, #0, 14 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r5, [r8], #-2780 @ 0xfffff524 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsr r8 │ │ │ │ eormi r3, r2, #1627389952 @ 0x61000000 │ │ │ │ svccc 0x00eca3c6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #16 │ │ │ │ @ instruction: 0xe798b5d3 │ │ │ │ svccc 0x00ebb504 │ │ │ │ - subseq r6, r4, #184 @ 0xb8 │ │ │ │ + subseq r5, r4, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, ror #16 │ │ │ │ eors sp, r3, r5, ror r7 │ │ │ │ svccc 0x00eaab8f │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r4, sp, #188, 4 @ 0xc000000b │ │ │ │ @@ -161349,69 +161349,69 @@ │ │ │ │ svccc 0x00de45ad │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r4, sp, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ ldrbtpl fp, [pc], #-1848 @ 107e930 <__bss_end__@@Base+0x221b74> │ │ │ │ svccc 0x00dabea2 │ │ │ │ - subseq r0, r6, #16 │ │ │ │ + subseq pc, r5, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, asr r9 │ │ │ │ rsbvc r0, fp, #216, 10 @ 0x36000000 │ │ │ │ svccc 0x00d71d72 │ │ │ │ - subseq r0, r6, #32 │ │ │ │ + subseq pc, r5, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror #18 │ │ │ │ bge 27fee6c <__bss_end__@@Base+0x19a20b0> │ │ │ │ svccc 0x00d365d1 │ │ │ │ - subseq r0, r6, #192, 4 │ │ │ │ + subseq r0, r6, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r0, r9, lr │ │ │ │ @ instruction: 0xb1145cbd │ │ │ │ svccc 0x00cf3707 │ │ │ │ - subseq r0, r6, #208, 4 │ │ │ │ + subseq r0, r6, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0107e998 │ │ │ │ bcs 1f825e0 <__bss_end__@@Base+0x1125824> │ │ │ │ svccc 0x00c7841a │ │ │ │ - subseq sl, r6, #192 @ 0xc0 │ │ │ │ + subseq r9, r6, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0107e9b0 │ │ │ │ @ instruction: 0x7c98999e │ │ │ │ svccc 0x00bf740f │ │ │ │ - subseq sl, r6, #208 @ 0xd0 │ │ │ │ + subseq r9, r6, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, r9, lr │ │ │ │ blcs ff199e54 <_edata@@Base+0xf9399e54> │ │ │ │ svccc 0x00af82c2 │ │ │ │ - subseq sl, r6, #96, 2 │ │ │ │ + subseq r9, r6, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, r9, lr │ │ │ │ bls 2445158 <__bss_end__@@Base+0x15e839c> │ │ │ │ svccc 0x006047d8 │ │ │ │ - subseq sl, r6, #112, 2 │ │ │ │ + subseq r9, r6, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq lr, [r7, -r8] │ │ │ │ ldmibgt fp!, {r2, r3, r4, r5, r6, sl, fp, ip, pc}^ │ │ │ │ svccc 0x0076c81b │ │ │ │ - subseq sl, r6, #72, 6 @ 0x20000001 │ │ │ │ + subseq r9, r6, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl sl │ │ │ │ mrccs 5, 6, fp, cr10, cr4, {7} │ │ │ │ svccc 0x00836717 │ │ │ │ - subseq sl, r6, #56, 14 @ 0xe00000 │ │ │ │ + subseq sl, r6, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, lsr #20 │ │ │ │ stcls 3, cr8, [r3], #-552 @ 0xfffffdd8 │ │ │ │ svccc 0x008b1b98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -161451,21 +161451,21 @@ │ │ │ │ svccc 0x00a168ba │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq lr, [r7, -r0] │ │ │ │ ldmdavs r7, {r0, r2, r3, r7, r8, fp, sp, lr}^ │ │ │ │ svccc 0x00a300e7 │ │ │ │ - subseq sp, r6, #56, 30 @ 0xe0 │ │ │ │ + subseq lr, r6, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r8, sl, lr │ │ │ │ @ instruction: 0xff46db07 │ │ │ │ svccc 0x00a485dd │ │ │ │ - subseq sp, r6, #72, 30 @ 0x120 │ │ │ │ + subseq lr, r6, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r0, lsl #22 │ │ │ │ @ instruction: 0xf67f07dc │ │ │ │ svccc 0x00a5f36d │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -161645,16 +161645,16 @@ │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, asr #28 │ │ │ │ svcpl 0x005314d7 │ │ │ │ svccc 0x00af8785 │ │ │ │ ... │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r1, #108, 2 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq pc, lr, #40, 28 @ 0x280 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r0, pc, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r7, r8, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ @@ -161668,88 +161668,88 @@ │ │ │ │ andcs r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq lr, sl, #128, 14 @ 0x2000000 │ │ │ │ biceq r7, r0, r8, ror #4 │ │ │ │ - subseq lr, r6, #240, 16 @ 0xf00000 │ │ │ │ + subseq lr, r6, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r9, [r9], #-3156 @ 0xfffff3ac │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r0, #232, 18 @ 0x3a0000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r0, pc, #152, 24 @ 0x9800 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, pc, #80, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r1, #164, 14 @ 0x2900000 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r1, pc, #32, 18 @ 0x80000 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r1, pc, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, r1, lsl #16 │ │ │ │ adcseq sp, r0, #76, 4 @ 0xc0000004 │ │ │ │ - biceq r1, r0, r8, ror #23 │ │ │ │ - subeq r2, pc, #192, 30 @ 0x300 │ │ │ │ + biceq r1, r0, r8, ror #24 │ │ │ │ + subeq r3, pc, #192 @ 0xc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, pc, #204, 22 @ 0x33000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq lr, r2, #216, 2 @ 0x36 │ │ │ │ + subeq lr, r2, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, lr, #132, 4 @ 0x40000008 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq lr, r2, #248, 24 @ 0xf800 │ │ │ │ + subeq lr, r2, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, sp, #20, 6 @ 0x50000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq pc, r2, #80, 2 │ │ │ │ + subeq lr, r2, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r3, #92 @ 0x5c │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r9, r1, #152, 16 @ 0x980000 │ │ │ │ + subeq r9, r1, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r3, #96, 28 @ 0x600 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r9, r1, #232, 30 @ 0x3a0 │ │ │ │ + subeq sl, r1, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r0, r4, #32, 4 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sl, r1, #80, 26 @ 0x1400 │ │ │ │ + subeq sl, r1, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sp, r2, #20, 6 @ 0x50000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq fp, r1, #8, 6 @ 0x20000000 │ │ │ │ + subeq fp, r1, #160, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r7, r8, pc, lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r7, sp, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r7, r0, pc, lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subseq lr, r7, #240, 28 @ 0xf00 │ │ │ │ + subseq lr, r7, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq r3, [r6], #-2088 @ 0xfffff7d8 │ │ │ │ andcs r0, r0, sp │ │ │ │ andeq r0, r0, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -161764,123 +161764,123 @@ │ │ │ │ andcs r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, sl, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r9, r7, r1, lsl #16 │ │ │ │ adceq sl, fp, #12, 6 @ 0x30000000 │ │ │ │ biceq r5, r0, r8, ror #21 │ │ │ │ - subeq fp, sp, #248, 14 @ 0x3e00000 │ │ │ │ + subeq fp, sp, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ ldrbteq r3, [r6], #-2196 @ 0xfffff76c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r2, #192, 28 @ 0xc00 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq fp, r1, #208, 10 @ 0x34000000 │ │ │ │ + subeq fp, r1, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, r3, #80, 18 @ 0x140000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq fp, r1, #144, 30 @ 0x240 │ │ │ │ + subeq fp, r1, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r7, r8, r0, pc @ │ │ │ │ mrclt 0, 2, r6, cr0, cr9, {0} │ │ │ │ bcc 146b45c <__bss_end__@@Base+0x60e6a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r7, r1, #228, 8 @ 0xe4000000 │ │ │ │ sbceq r1, r4, #65536 @ 0x10000 │ │ │ │ adcseq r2, r4, #116, 24 @ 0x7400 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq ip, r1, #168, 24 @ 0xa800 │ │ │ │ + subeq ip, r1, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r4, #65536 @ 0x10000 │ │ │ │ adcseq r6, r4, #12, 26 @ 0x300 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r1, #168, 6 @ 0xa0000002 │ │ │ │ + subeq lr, r1, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r4, #65536 @ 0x10000 │ │ │ │ adcseq pc, r3, #200, 8 @ 0xc8000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r2, #64, 24 @ 0x4000 │ │ │ │ + subeq r1, r2, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, r3, #100, 12 @ 0x6400000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r4, r2, #96, 16 @ 0x600000 │ │ │ │ + subeq r4, r2, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r3, #180, 16 @ 0xb40000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r5, r2, #200 @ 0xc8 │ │ │ │ + subeq r5, r2, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r3, #224, 16 @ 0xe00000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r5, r2, #48, 28 @ 0x300 │ │ │ │ + subeq r5, r2, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r3, #176, 26 @ 0x2c00 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r6, r2, #88, 4 @ 0x80000005 │ │ │ │ + subeq r6, r2, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r2, #252, 28 @ 0xfc0 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r6, r2, #136, 8 @ 0x88000000 │ │ │ │ + subeq r6, r2, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r8, fp, #32, 6 @ 0x80000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r9, r1, #144, 28 @ 0x900 │ │ │ │ + subeq r9, r1, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r9, sp, #116, 2 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r0, r3, #160, 14 @ 0x2800000 │ │ │ │ + subeq r0, r3, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ ldrbeq r1, [r1], #-2049 @ 0xfffff7ff │ │ │ │ adceq r8, sp, #56, 22 @ 0xe000 │ │ │ │ - biceq r5, r0, r8, ror #17 │ │ │ │ - subeq r2, sp, #168, 26 @ 0x2a00 │ │ │ │ + biceq r5, r0, r8, lsr #18 │ │ │ │ + subeq r2, sp, #200, 28 @ 0xc80 │ │ │ │ andseq r0, r0, r0, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sl, lr, #64 @ 0x40 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r1, r3, #208, 18 @ 0x340000 │ │ │ │ + subeq r1, r3, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, pc, #100 @ 0x64 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - @ instruction: 0x012177a0 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + strdeq sl, [r1, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r3, #8, 26 @ 0x200 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r6, r2, #56, 18 @ 0xe0000 │ │ │ │ + subeq r6, r2, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r2, #92, 20 @ 0x5c000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r7, r2, #216 @ 0xd8 │ │ │ │ + subeq r6, r2, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tstpeq r7, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ sha1m.32 , , q7 │ │ │ │ svccc 0x00a0d0eb │ │ │ │ ... │ │ │ │ @@ -163473,15 +163473,15 @@ │ │ │ │ ldrdeq r0, [r8, -r8] │ │ │ │ rscvs r1, sp, r7, ror #14 │ │ │ │ ldmdblt r0!, {r1, r2, r4, r6, r7, r8, r9, ip, sp, lr}^ │ │ │ │ ... │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r3, #64, 8 @ 0x40000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r7, r2, #0, 22 │ │ │ │ + subeq r7, r2, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -163491,57 +163491,57 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmpmi r0, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r5, r9, #48, 16 @ 0x300000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r3, #28, 10 @ 0x7000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r8, r2, #152, 16 @ 0x980000 │ │ │ │ + subeq r8, r2, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ qaddeq r1, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r2, #0, 18 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r8, r2, #96, 28 @ 0x600 │ │ │ │ + subeq r8, r2, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r2, #52, 8 @ 0x34000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r9, r2, #144 @ 0x90 │ │ │ │ + subeq r8, r2, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, r2, #196, 10 @ 0x31000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sl, r2, #56, 26 @ 0xe00 │ │ │ │ + subeq sl, r2, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq pc, r2, #172, 4 @ 0xc000000a │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ subeq lr, r3, #48, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #48, 18 @ 0xc0000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r5, r3, #16, 4 │ │ │ │ + subeq r5, r3, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, r2, #32, 8 @ 0x20000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq pc, r3, #80, 4 │ │ │ │ + subeq pc, r3, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq r0, [r8], #-2440 @ 0xfffff678 │ │ │ │ andcs r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r2, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -163581,45 +163581,45 @@ │ │ │ │ andcs r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq pc, sl, #136, 16 @ 0x880000 │ │ │ │ biceq r7, r0, r8, ror #17 │ │ │ │ - subseq r9, r8, #72, 20 @ 0x48000 │ │ │ │ + subseq r9, r8, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r0, [r8], #-2844 @ 0xfffff4e4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r2, #108, 14 @ 0x1b00000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r4, #208, 4 │ │ │ │ + subeq r0, r4, #128, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r3, #44, 12 @ 0x2c00000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r4, #56, 12 @ 0x3800000 │ │ │ │ + subeq r0, r4, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r8, r4, #156, 16 @ 0x9c0000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r4, #208, 26 @ 0x3400 │ │ │ │ + subeq r0, r4, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r3, #104, 4 @ 0x80000006 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r4, #168, 4 @ 0x8000000a │ │ │ │ + subeq r1, r4, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r2, #184, 30 @ 0x2e0 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r4, #32, 18 @ 0x80000 │ │ │ │ + subeq r1, r4, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr r2 │ │ │ │ cmnlt pc, r7, lsr #8 │ │ │ │ svccc 0x008051a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -163654,69 +163654,69 @@ │ │ │ │ svccc 0x00ad6fbe │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi lr, sp, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r0, r2, r1 │ │ │ │ @ instruction: 0xe7b90638 │ │ │ │ svccc 0x00b0e3af │ │ │ │ - subseq fp, r9, #0, 10 │ │ │ │ + subseq fp, r9, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r1, [r8, -r8] │ │ │ │ bl 2905008 <__bss_end__@@Base+0x1aa824c> │ │ │ │ svccc 0x00b2e1ab │ │ │ │ - subseq fp, r9, #40, 10 @ 0xa000000 │ │ │ │ + subseq fp, r9, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r1, [r8, -r0] │ │ │ │ ldmne r8!, {r0, r1, r3, r4, r5, r8, sl, ip, sp}^ │ │ │ │ svccc 0x00b4ac6b │ │ │ │ - subseq fp, r9, #184, 14 @ 0x2e00000 │ │ │ │ + subseq fp, r9, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsl #6 │ │ │ │ andhi sp, lr, fp, asr #19 │ │ │ │ svccc 0x00b63f10 │ │ │ │ - subseq fp, r9, #216, 14 @ 0x3600000 │ │ │ │ + subseq fp, r9, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr #6 │ │ │ │ ldrtvc r7, [ip], #-4029 @ 0xfffff043 │ │ │ │ svccc 0x00b79557 │ │ │ │ - subseq r0, sl, #176, 8 @ 0xb0000000 │ │ │ │ + subseq r0, sl, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsr r3 │ │ │ │ mcrne 12, 4, r9, cr5, cr2, {2} │ │ │ │ svccc 0x00b8ab9f │ │ │ │ - subseq r0, sl, #192, 8 @ 0xc0000000 │ │ │ │ + subseq r0, sl, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, asr r3 │ │ │ │ ldrbpl r2, [r1], #-2756 @ 0xfffff53c │ │ │ │ svccc 0x00b97ef4 │ │ │ │ - subseq r0, sl, #96, 10 @ 0x18000000 │ │ │ │ + subseq r0, sl, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror #6 │ │ │ │ strbls sl, [lr, r3, lsr #10]! │ │ │ │ svccc 0x00ba0d19 │ │ │ │ - subseq r0, sl, #128, 10 @ 0x20000000 │ │ │ │ + subseq r0, sl, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, r3, r1 │ │ │ │ ldclcs 3, cr1, [ip], #-676 @ 0xfffffd5c │ │ │ │ svccc 0x00ba548d │ │ │ │ - subseq r0, sl, #216, 14 @ 0x3600000 │ │ │ │ + subseq r0, sl, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01081398 │ │ │ │ blt bc05c │ │ │ │ svccc 0x00effbc6 │ │ │ │ - subseq r0, sl, #120, 24 @ 0x7800 │ │ │ │ + subseq r0, sl, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010813b0 │ │ │ │ ldmibcs r6!, {r1, r2, r4, r7, r9, sl, lr}^ │ │ │ │ svccc 0x00efe68d │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -163756,21 +163756,21 @@ │ │ │ │ svccc 0x00eda36e │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, asr r4 │ │ │ │ svcle 0x009673e9 │ │ │ │ svccc 0x00ecfa74 │ │ │ │ - subseq r3, sl, #152, 28 @ 0x980 │ │ │ │ + subseq r4, sl, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, ror r4 │ │ │ │ ldrls pc, [lr, r4, lsl #5]! │ │ │ │ svccc 0x00ec3def │ │ │ │ - subseq r3, sl, #168, 28 @ 0xa80 │ │ │ │ + subseq r4, sl, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r8, r4, r1 │ │ │ │ blge ff0d3f80 <_edata@@Base+0xf92d3f80> │ │ │ │ svccc 0x00eb6e39 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -163791,28 +163791,28 @@ │ │ │ │ blx 1c7b564 <__bss_end__@@Base+0xe1e7a8> │ │ │ │ svccc 0x00e891a1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r0, fp, #160, 4 │ │ │ │ biceq r7, r0, r8, lsr #30 │ │ │ │ - subseq r4, sl, #192, 6 │ │ │ │ + subseq r4, sl, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsl #10 │ │ │ │ @ instruction: 0x4c0bb99a │ │ │ │ svccc 0x00e77b35 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsl r5 │ │ │ │ svchi 0x00944f8b │ │ │ │ svccc 0x00e654ca │ │ │ │ - subseq r4, sl, #112, 22 @ 0x1c000 │ │ │ │ + subseq r4, sl, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr r5 │ │ │ │ cmnvs r9, r4, lsr #27 │ │ │ │ svccc 0x00e51f38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi pc, sp, #92, 14 @ 0x1700000 │ │ │ │ @@ -163864,69 +163864,69 @@ │ │ │ │ svccc 0x00d375ef │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi pc, sp, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsl #12 │ │ │ │ stcge 14, cr10, [pc, #980] @ 10819d4 <__bss_end__@@Base+0x224c18> │ │ │ │ svccc 0x00d04bf8 │ │ │ │ - subseq pc, sl, #128, 30 @ 0x200 │ │ │ │ + subseq r0, fp, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr #12 │ │ │ │ @ instruction: 0x07ae38b0 │ │ │ │ svccc 0x00ca2de1 │ │ │ │ - subseq pc, sl, #144, 30 @ 0x240 │ │ │ │ + subseq r0, fp, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsr r6 │ │ │ │ cmnvs r4, #1744830465 @ 0x68000001 │ │ │ │ svccc 0x00c3b202 │ │ │ │ - subseq r0, fp, #120, 4 @ 0x80000007 │ │ │ │ + subseq r0, fp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ ldrbcc r7, [lr], #-2345 @ 0xfffff6d7 │ │ │ │ svccc 0x00ba518e │ │ │ │ - subseq r0, fp, #136, 4 @ 0x80000008 │ │ │ │ + subseq r0, fp, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror #12 │ │ │ │ rscvc r4, r1, r4, lsr r1 │ │ │ │ svccc 0x00aa5a84 │ │ │ │ - subseq r8, fp, #176, 12 @ 0xb000000 │ │ │ │ + subseq pc, fp, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, r6, r1 │ │ │ │ bne 1ddfb0c <__bss_end__@@Base+0xf82d50> │ │ │ │ svccc 0x0056c1f2 │ │ │ │ - subseq r8, fp, #208, 12 @ 0xd000000 │ │ │ │ + subseq pc, fp, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01081698 │ │ │ │ ldmibvs r5, {r5, r6, r7, sl}^ │ │ │ │ svccc 0x006fdee3 │ │ │ │ - subseq r8, fp, #224, 14 @ 0x3800000 │ │ │ │ + subseq pc, fp, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010816b0 │ │ │ │ ldrbeq r8, [lr, -r2, asr #32]! │ │ │ │ svccc 0x007b28cc │ │ │ │ - subseq r8, fp, #0, 16 │ │ │ │ + subseq pc, fp, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r8, r6, r1 │ │ │ │ strbthi r1, [sl], sp, asr #2 │ │ │ │ svccc 0x0082fdde │ │ │ │ - subseq r8, fp, #48, 24 @ 0x3000 │ │ │ │ + subseq pc, fp, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r0, r6, r1 │ │ │ │ cdpcc 12, 13, cr11, cr4, cr8, {7} │ │ │ │ svccc 0x008836aa │ │ │ │ - subseq r9, fp, #152, 4 @ 0x80000009 │ │ │ │ + subseq pc, fp, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r1, [r8, -r8] │ │ │ │ subvc pc, r7, #-1073741815 @ 0xc0000009 │ │ │ │ svccc 0x008d6de0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -163966,21 +163966,21 @@ │ │ │ │ svccc 0x009d71b3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r0, r7, r1 │ │ │ │ @ instruction: 0xf1c20d5e │ │ │ │ svccc 0x009fa626 │ │ │ │ - subseq r2, ip, #88 @ 0x58 │ │ │ │ + subseq r1, ip, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010817b8 │ │ │ │ ldmlt r9!, {r1, r2, r3, r5, r6, r7, r8, fp, sp}^ │ │ │ │ svccc 0x00a0e2f1 │ │ │ │ - subseq r2, ip, #104 @ 0x68 │ │ │ │ + subseq r1, ip, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r1, [r8, -r0] │ │ │ │ @ instruction: 0xd1bb84b8 │ │ │ │ svccc 0x00a1e8cf │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -164001,28 +164001,28 @@ │ │ │ │ stmialt r6, {r0, r2, r3, r4, r9, sl, fp, ip, pc}^ │ │ │ │ svccc 0x00a4abf8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adceq r0, fp, #16, 8 @ 0x10000000 │ │ │ │ biceq r8, r0, r8, ror #10 │ │ │ │ - subseq r2, ip, #248, 8 @ 0xf8000000 │ │ │ │ + subseq r2, ip, #192, 8 @ 0xc0000000 │ │ │ │ andeq r1, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, asr #16 │ │ │ │ ldrcs r4, [r6], #4 │ │ │ │ svccc 0x00a57d11 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, ror #16 │ │ │ │ stmibmi r4!, {r2, r3, r4, sl, ip}^ │ │ │ │ svccc 0x00a63f69 │ │ │ │ - subseq r2, ip, #200, 20 @ 0xc8000 │ │ │ │ + subseq r2, ip, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ stmibcs r5!, {r2, r4, r6, r8, sl, fp, ip, sp, pc}^ │ │ │ │ svccc 0x00a6f1f7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r1, lr, #64, 4 │ │ │ │ @@ -164074,86 +164074,86 @@ │ │ │ │ svccc 0x00aa39b5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r1, lr, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, asr r9 │ │ │ │ ldmdahi r4!, {r1, r2, r4, r5, r6, r7, sp, lr, pc}^ │ │ │ │ svccc 0x00aa5486 │ │ │ │ - subseq r0, sp, #200 @ 0xc8 │ │ │ │ + subseq r0, sp, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror #18 │ │ │ │ strvs fp, [r1, #2259]! @ 0x8d3 │ │ │ │ svccc 0x00aa5d84 │ │ │ │ - subseq r0, sp, #48, 2 │ │ │ │ + subseq r0, sp, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r3, #24, 24 @ 0x1800 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r2, r4, #56, 18 @ 0xe0000 │ │ │ │ + subeq r2, r4, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r3, #248, 26 @ 0x3e00 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r3, r4, #160, 6 @ 0x80000002 │ │ │ │ + subeq r3, r4, #24, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r3, #84, 26 @ 0x1500 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r3, r4, #56, 24 @ 0x3800 │ │ │ │ + subeq r3, r4, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r3, #52, 12 @ 0x3400000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r6, r4, #144, 24 @ 0x9000 │ │ │ │ + subeq r7, r4, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sl, r3, #80, 12 @ 0x5000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r7, r4, #112, 16 @ 0x700000 │ │ │ │ + subeq r8, r4, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r4, #252, 16 @ 0xfc0000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r7, r4, #88, 30 @ 0x160 │ │ │ │ + subeq r8, r4, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, r3, #84, 18 @ 0x150000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r8, r4, #8, 10 @ 0x2000000 │ │ │ │ + subeq r9, r4, #120, 2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r9, r4, #32, 20 @ 0x20000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r9, r4, #224, 16 @ 0xe00000 │ │ │ │ + subeq r9, r4, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sl, r3, #40, 16 @ 0x280000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sl, r4, #88, 10 @ 0x16000000 │ │ │ │ + subeq sl, r4, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r3, #212, 8 @ 0xd4000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sl, r4, #24, 24 @ 0x1800 │ │ │ │ + subeq sl, r4, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r3, #108, 12 @ 0x6c00000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq fp, r4, #208, 4 │ │ │ │ + subeq fp, r4, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r8, sl, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -164181,33 +164181,33 @@ │ │ │ │ andcs r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r9, r7, r1, lsl #16 │ │ │ │ adceq fp, fp, #36, 12 @ 0x2400000 │ │ │ │ biceq r6, r0, r8, ror #5 │ │ │ │ - subeq pc, pc, #96, 16 @ 0x600000 │ │ │ │ + subeq pc, pc, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ ldrbteq r6, [r5], #-1204 @ 0xfffffb4c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r2, #8 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq ip, r4, #96 @ 0x60 │ │ │ │ + subeq ip, r4, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r2, #52 @ 0x34 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq ip, r4, #184, 6 @ 0xe0000002 │ │ │ │ + subeq ip, r4, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r3, #72, 6 @ 0x20000001 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq ip, r4, #0, 16 │ │ │ │ + subeq ip, r4, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsl #30 │ │ │ │ @ instruction: 0x062af2d8 │ │ │ │ svccc 0x00ef2a3e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -164449,33 +164449,33 @@ │ │ │ │ svccc 0x00cc0b05 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi sp, r1, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r8, pc, r1 @ │ │ │ │ bvc 25e8fb8 <__bss_end__@@Base+0x178c1fc> │ │ │ │ svccc 0x00d13baa │ │ │ │ - subseq sp, r0, #224, 26 @ 0x3800 │ │ │ │ + subseq sp, r0, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r0, pc, r1 @ │ │ │ │ andsvc sp, r4, pc, ror #13 │ │ │ │ svccc 0x00d2e9de │ │ │ │ - subseq sp, r0, #240, 26 @ 0x3c00 │ │ │ │ + subseq sp, r0, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r1, [r8, -r8] │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r7, r9, fp, sp} │ │ │ │ svccc 0x00efdc6c │ │ │ │ - subseq lr, r0, #80 @ 0x50 │ │ │ │ + subseq sp, r0, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, ror r0 │ │ │ │ ldrtge r1, [r0], #454 @ 0x1c6 │ │ │ │ svccc 0x00edc3d9 │ │ │ │ - subseq lr, r0, #96 @ 0x60 │ │ │ │ + subseq sp, r0, #160, 26 @ 0x2800 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ ... │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -164488,52 +164488,52 @@ │ │ │ │ andcs r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adceq r0, fp, #196, 22 @ 0x31000 │ │ │ │ biceq r8, r0, r8, lsr #23 │ │ │ │ - subseq r7, sp, #192, 6 │ │ │ │ + subseq r7, sp, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrbteq r6, [r8], #-1268 @ 0xfffffb0c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r8, r0, r2 │ │ │ │ ldrbtvc r6, [sl], #3170 @ 0xc62 │ │ │ │ svccc 0x00e8fc75 │ │ │ │ - subseq r1, r1, #32, 22 @ 0x8000 │ │ │ │ + subseq r1, r1, #216, 16 @ 0xd80000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r0, r0, r2 │ │ │ │ andsmi ip, pc, r0, lsr #2 │ │ │ │ svccc 0x00e2021b │ │ │ │ - subseq r1, r1, #48, 22 @ 0xc000 │ │ │ │ + subseq r1, r1, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strheq r2, [r8, -r8] │ │ │ │ ldmdbcs lr, {r0, r1, r2, r4, r5, r8, sp, pc}^ │ │ │ │ svccc 0x00d2d755 │ │ │ │ - subseq r1, r1, #208, 22 @ 0x34000 │ │ │ │ + subseq r1, r1, #232, 18 @ 0x3a0000 │ │ │ │ submi r4, lr, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r2, [r8, -r0] │ │ │ │ strtge r4, [r9], #66 @ 0x42 │ │ │ │ svccc 0x00a0ab76 │ │ │ │ - subseq r1, r1, #64, 24 @ 0x4000 │ │ │ │ + subseq r1, r1, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r8, r0, r2 │ │ │ │ ldrle r2, [r7, #-741]! @ 0xfffffd1b │ │ │ │ svccc 0x00b335cc │ │ │ │ - subseq r1, r1, #144, 28 @ 0x900 │ │ │ │ + subseq r1, r1, #8, 26 @ 0x200 │ │ │ │ andeq r0, r7, fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ mrseq r2, (UNDEF: 24) │ │ │ │ stc2 1, cr8, [r8, #572]! @ 0x23c │ │ │ │ svccc 0x00bc00cb │ │ │ │ - subseq r2, r1, #168, 2 @ 0x2a │ │ │ │ + subseq r2, r1, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsl r1 │ │ │ │ ldrdle r4, [r9, #-132]! @ 0xffffff7c │ │ │ │ svccc 0x00c13e26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andseq r0, sl, fp │ │ │ │ @@ -164573,21 +164573,21 @@ │ │ │ │ svccc 0x00c2467b │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, lr, #12 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r0, r1, r2 │ │ │ │ blcs 2fb65f4 <__bss_end__@@Base+0x2159838> │ │ │ │ svccc 0x00c32108 │ │ │ │ - subseq r6, r1, #24, 10 @ 0x6000000 │ │ │ │ + subseq r6, r1, #192, 22 @ 0x30000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r2, [r8, -r8] │ │ │ │ @ instruction: 0xf4dc049d │ │ │ │ svccc 0x00effa89 │ │ │ │ - subseq r6, r1, #40, 10 @ 0xa000000 │ │ │ │ + subseq r6, r1, #208, 22 @ 0x34000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r2, [r8, -r0] │ │ │ │ svc 0x008efbc4 │ │ │ │ svccc 0x00ef990d │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r5, lr, #104, 8 @ 0x68000000 │ │ │ │ @@ -164609,57 +164609,57 @@ │ │ │ │ svccc 0x00ea6806 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, asr r2 │ │ │ │ blhi 29392c4 <__bss_end__@@Base+0x1adc508> │ │ │ │ svccc 0x00b1115f │ │ │ │ - subseq r8, lr, #184, 28 @ 0xb80 │ │ │ │ + subseq r8, lr, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror #4 │ │ │ │ ldmdagt r8!, {r0, r2, r5, r6, r7, r8, r9, sl, fp, sp, lr, pc}^ │ │ │ │ svccc 0x00c32138 │ │ │ │ - subseq r8, lr, #200, 28 @ 0xc80 │ │ │ │ + subseq r8, lr, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, r2, r2 │ │ │ │ stcls 12, cr11, [r0, #-196] @ 0xffffff3c │ │ │ │ svccc 0x00cc0b05 │ │ │ │ - subseq sp, lr, #104, 4 @ 0x80000006 │ │ │ │ + subseq sp, lr, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01082298 │ │ │ │ bvc 25e9288 <__bss_end__@@Base+0x178c4cc> │ │ │ │ svccc 0x00d13baa │ │ │ │ - subseq sp, lr, #120, 4 @ 0x80000007 │ │ │ │ + subseq sp, lr, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010822b0 │ │ │ │ andsvc sp, r4, pc, ror #13 │ │ │ │ svccc 0x00d2e9de │ │ │ │ - subseq sp, lr, #48, 6 @ 0xc0000000 │ │ │ │ + subseq sp, lr, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r8, r2, r2 │ │ │ │ stmdbvs r7!, {r0, r2, r5, r6, r7, r9, fp, sp} │ │ │ │ svccc 0x00efdc6c │ │ │ │ - subseq sp, lr, #64, 6 │ │ │ │ + subseq sp, lr, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r0, r2, r2 │ │ │ │ @ instruction: 0x062af2d8 │ │ │ │ svccc 0x00ef2a3e │ │ │ │ - subseq sp, lr, #248, 8 @ 0xf8000000 │ │ │ │ + subseq sp, lr, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r2, [r8, -r8] │ │ │ │ ldrtge r1, [r0], #454 @ 0x1c6 │ │ │ │ svccc 0x00edc3d9 │ │ │ │ - subseq sp, lr, #24, 14 @ 0x600000 │ │ │ │ + subseq sp, lr, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsl r3 │ │ │ │ mrcpl 2, 4, fp, cr12, cr3, {7} │ │ │ │ svccc 0x00ebae99 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -164699,21 +164699,21 @@ │ │ │ │ svccc 0x00e76dc2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010823b8 │ │ │ │ ldmvc r1, {r1, r3, r4, r5, r6, r9, sp, lr, pc} │ │ │ │ svccc 0x00c30e50 │ │ │ │ - subseq r0, pc, #240, 30 @ 0x3c0 │ │ │ │ + subseq r1, pc, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r2, [r8, -r0] │ │ │ │ blle 3244c4 │ │ │ │ svccc 0x0087f35b │ │ │ │ - subseq r1, pc, #0 │ │ │ │ + subseq r1, pc, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r8, r3, r2 │ │ │ │ strtge r4, [r9], #66 @ 0x42 │ │ │ │ svccc 0x00a0ab76 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -164734,28 +164734,28 @@ │ │ │ │ ldclle 3, cr11, [ip, #548] @ 0x224 │ │ │ │ svccc 0x00b7d711 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adceq r1, fp, #168, 14 @ 0x2a00000 │ │ │ │ biceq r9, r0, r8, lsr #4 │ │ │ │ - subseq r1, pc, #168, 12 @ 0xa800000 │ │ │ │ + subseq r1, pc, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r4, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ stc2 1, cr8, [r8, #572]! @ 0x23c │ │ │ │ svccc 0x00bc00cb │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror r4 │ │ │ │ svchi 0x005d2dde │ │ │ │ svccc 0x00bf9d2b │ │ │ │ - subseq r1, pc, #32, 26 @ 0x800 │ │ │ │ + subseq r2, pc, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01082490 │ │ │ │ ldrdle r4, [r9, #-132]! @ 0xffffff7c │ │ │ │ svccc 0x00c13e26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r6, lr, #20, 16 @ 0x140000 │ │ │ │ @@ -164807,33 +164807,33 @@ │ │ │ │ svccc 0x00b31c4d │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r6, lr, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror #10 │ │ │ │ teqpl r9, #2384 @ 0x950 │ │ │ │ svccc 0x0090b017 │ │ │ │ - subseq pc, pc, #224, 8 @ 0xe0000000 │ │ │ │ + subseq pc, pc, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, r5, r2 │ │ │ │ blgt ff5c1a0c <_edata@@Base+0xf97c1a0c> │ │ │ │ svccc 0x00a33632 │ │ │ │ - subseq pc, pc, #240, 8 @ 0xf0000000 │ │ │ │ + subseq pc, pc, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01082598 │ │ │ │ svcpl 0x00323e1f │ │ │ │ svccc 0x00ac00f8 │ │ │ │ - subseq pc, pc, #160, 12 @ 0xa000000 │ │ │ │ + subseq pc, pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010825b0 │ │ │ │ ldrbtpl ip, [r4], ip, ror #22 │ │ │ │ svccc 0x00b13e34 │ │ │ │ - subseq pc, pc, #176, 12 @ 0xb000000 │ │ │ │ + subseq pc, pc, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r8, r5, r2 │ │ │ │ blmi ff4ff424 <_edata@@Base+0xf96ff424> │ │ │ │ svccc 0x00b2e928 │ │ │ │ ... │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -164869,28 +164869,28 @@ │ │ │ │ andcs r0, r0, fp │ │ │ │ andeq r0, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r9, r7, r1, lsl #16 │ │ │ │ adceq ip, fp, #28, 18 @ 0x70000 │ │ │ │ biceq r6, r0, r8, asr #19 │ │ │ │ - subseq r7, r1, #176, 12 @ 0xb000000 │ │ │ │ + subseq r7, r1, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ ldrbteq r9, [r5], #-1900 @ 0xfffff894 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r8, r6, r2 │ │ │ │ blvc ffdffbf8 <_edata@@Base+0xf9fffbf8> │ │ │ │ svccc 0x009c0760 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r0, r6, r2 │ │ │ │ ldmibne r5!, {r1, r2, r3, r5, r7, r8, r9, lr, pc} │ │ │ │ svccc 0x00a7d6d2 │ │ │ │ - subseq r9, r1, #96, 18 @ 0x180000 │ │ │ │ + subseq r9, r1, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010826b8 │ │ │ │ vmovcc.16 d9[2], lr │ │ │ │ svccc 0x00af9d0a │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r3, r2, #40, 4 @ 0x80000002 │ │ │ │ @@ -164942,69 +164942,69 @@ │ │ │ │ svccc 0x00ade3e7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r3, r2, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01082790 │ │ │ │ blvs 3b6344 │ │ │ │ svccc 0x00b09338 │ │ │ │ - subseq r6, r2, #160, 30 @ 0x280 │ │ │ │ + subseq r6, r2, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r8, r7, r2 │ │ │ │ rscscs ip, r0, sp, ror #26 │ │ │ │ svccc 0x00b1cf17 │ │ │ │ - subseq r6, r2, #176, 30 @ 0x2c0 │ │ │ │ + subseq r6, r2, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r0, r7, r2 │ │ │ │ rsbsvs r9, r8, #-1879048180 @ 0x9000000c │ │ │ │ svccc 0x00b2a49f │ │ │ │ - subseq r7, r2, #200, 2 @ 0x32 │ │ │ │ + subseq r7, r2, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r2, [r8, -r8] │ │ │ │ mvnge r8, ip, asr #12 │ │ │ │ svccc 0x00b312f0 │ │ │ │ - subseq r7, r2, #232, 2 @ 0x3a │ │ │ │ + subseq r7, r2, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r2, [r8, -r0] │ │ │ │ blls 8744c4 │ │ │ │ svccc 0x00b320fd │ │ │ │ - subseq fp, r2, #56, 2 │ │ │ │ + subseq fp, r2, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsl #16 │ │ │ │ ldrbhi r8, [r0, -sl, asr #13] │ │ │ │ svccc 0x00efff34 │ │ │ │ - subseq fp, r2, #72, 2 │ │ │ │ + subseq fp, r2, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr #16 │ │ │ │ lslhi r0, sp, #20 │ │ │ │ svccc 0x00efef88 │ │ │ │ - subseq fp, r2, #240, 2 @ 0x3c │ │ │ │ + subseq fp, r2, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsr r8 │ │ │ │ strbtle r8, [r6], #-2191 @ 0xfffff771 │ │ │ │ svccc 0x00efbfe6 │ │ │ │ - subseq fp, r2, #0, 4 │ │ │ │ + subseq fp, r2, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ mcrrcc 3, 2, sl, r6, cr15 │ │ │ │ svccc 0x00ef6749 │ │ │ │ - subseq fp, r2, #56, 10 @ 0xe000000 │ │ │ │ + subseq fp, r2, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror #16 │ │ │ │ @ instruction: 0x86a7457b │ │ │ │ svccc 0x00eee1c0 │ │ │ │ - subseq fp, r2, #192, 14 @ 0x3000000 │ │ │ │ + subseq fp, r2, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, r8, r2 │ │ │ │ stmiale r1!, {r1, r2, r3, r4, r7, r9, sl, lr, pc} │ │ │ │ svccc 0x00ee2e6d │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -165044,21 +165044,21 @@ │ │ │ │ svccc 0x00e699ca │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsr #18 │ │ │ │ @ instruction: 0x27214cfa │ │ │ │ svccc 0x00e4d9d2 │ │ │ │ - subseq pc, r2, #96, 12 @ 0x6000000 │ │ │ │ + subseq pc, r2, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ ldrbls sl, [r9, #1964] @ 0x7ac │ │ │ │ svccc 0x00e2fbaf │ │ │ │ - subseq pc, r2, #112, 12 @ 0x7000000 │ │ │ │ + subseq pc, r2, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, asr r9 │ │ │ │ ldrsb fp, [r5], #0 @ │ │ │ │ svccc 0x00e101fe │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -165258,28 +165258,28 @@ │ │ │ │ andcs r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r9, #65536 @ 0x10000 │ │ │ │ adceq sp, fp, #148, 24 @ 0x9400 │ │ │ │ biceq r7, r0, r8, lsl #1 │ │ │ │ - subseq r0, r3, #120, 2 │ │ │ │ + subseq r0, r3, #176, 18 @ 0x2c0000 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ ldrbteq sl, [r3], #-2532 @ 0xfffff61c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ bne ff25ebec <_edata@@Base+0xf945ebec> │ │ │ │ svccc 0x0097d6d2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr sp │ │ │ │ mrccc 3, 2, r4, cr10, cr4, {1} │ │ │ │ svccc 0x009f9d0a │ │ │ │ - subseq r2, r3, #232, 26 @ 0x3a00 │ │ │ │ + subseq r3, r3, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, asr #26 │ │ │ │ bls 2491df0 <__bss_end__@@Base+0x1635034> │ │ │ │ svccc 0x00a2466f │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r8, r2, #156, 22 @ 0x27000 │ │ │ │ @@ -165331,69 +165331,69 @@ │ │ │ │ svccc 0x00a09338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r9, r2, #224, 4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr #28 │ │ │ │ strdcs r0, [r4], #66 @ 0x42 @ │ │ │ │ svccc 0x00a1cf17 │ │ │ │ - subseq r4, r4, #152, 12 @ 0x9800000 │ │ │ │ + subseq r4, r4, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsr lr │ │ │ │ rsbvs r8, lr, #81920 @ 0x14000 │ │ │ │ svccc 0x00a2a49f │ │ │ │ - subseq r4, r4, #168, 12 @ 0xa800000 │ │ │ │ + subseq r4, r4, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, asr lr │ │ │ │ bicsge sl, lr, r0, lsl r4 │ │ │ │ svccc 0x00a312f0 │ │ │ │ - subseq r4, r4, #88, 16 @ 0x580000 │ │ │ │ + subseq r4, r4, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror #28 │ │ │ │ blcc 1453790 <__bss_end__@@Base+0x5f69d4> │ │ │ │ svccc 0x0031f766 │ │ │ │ - subseq r4, r4, #104, 16 @ 0x680000 │ │ │ │ + subseq r4, r4, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, lr, r2 │ │ │ │ ldmdbgt r4, {r1, r4, r5, r7, sl, fp, pc}^ │ │ │ │ svccc 0x005d9ba0 │ │ │ │ - subseq r9, r4, #120, 2 │ │ │ │ + subseq sp, r4, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01082e98 │ │ │ │ @ instruction: 0xf95df3ce │ │ │ │ svccc 0x0070c7e0 │ │ │ │ - subseq r9, r4, #200, 2 @ 0x32 │ │ │ │ + subseq sp, r4, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01082eb0 │ │ │ │ blge 1011500 <__bss_end__@@Base+0x1b4744> │ │ │ │ svccc 0x007bae94 │ │ │ │ - subseq r9, r4, #160, 8 @ 0xa0000000 │ │ │ │ + subseq sp, r4, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r8, lr, r2 │ │ │ │ svcls 0x000ad5ac │ │ │ │ svccc 0x00838eed │ │ │ │ - subseq r9, r4, #208, 8 @ 0xd0000000 │ │ │ │ + subseq sp, r4, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r0, lr, r2 │ │ │ │ orrvc r9, sp, #263192576 @ 0xfb00000 │ │ │ │ svccc 0x0089402e │ │ │ │ - subseq r9, r4, #200, 18 @ 0x320000 │ │ │ │ + subseq sp, r4, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r2, [r8, -r8] │ │ │ │ orrscs ip, fp, #909312 @ 0xde000 │ │ │ │ svccc 0x008ebdcc │ │ │ │ - subseq r9, r4, #48, 30 @ 0xc0 │ │ │ │ + subseq sp, r4, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsl pc │ │ │ │ cdpmi 15, 5, cr5, cr1, cr6, {3} │ │ │ │ svccc 0x0091f85b │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -165433,21 +165433,21 @@ │ │ │ │ svccc 0x009ec61a │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01082fb8 │ │ │ │ ldrbgt r7, [r4], #-2035 @ 0xfffff80d │ │ │ │ svccc 0x00a03400 │ │ │ │ - subseq r2, r5, #176, 26 @ 0x2c00 │ │ │ │ + subseq r8, r5, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r2, [r8, -r0] │ │ │ │ stmible r4, {r0, sl, sp} │ │ │ │ svccc 0x00a0ebfb │ │ │ │ - subseq r2, r5, #208, 26 @ 0x3400 │ │ │ │ + subseq r8, r5, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r8, pc, r2 @ │ │ │ │ stmibvs r6!, {r1, r2, r4, r5, r6, fp, ip, lr, pc}^ │ │ │ │ svccc 0x00a189e2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -165483,83 +165483,83 @@ │ │ │ │ tsteq r8, r8, ror r0 │ │ │ │ blls aa49e0 │ │ │ │ svccc 0x00a320fd │ │ │ │ ... │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq lr, r2, #156, 4 @ 0xc0000009 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq ip, r4, #208, 24 @ 0xd000 │ │ │ │ + subeq ip, r4, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq lr, r2, #24, 2 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sp, r4, #176 @ 0xb0 │ │ │ │ + subeq ip, r4, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, lr, #92, 18 @ 0x170000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r6, r3, #240 @ 0xf0 │ │ │ │ + subeq r6, r3, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq pc, r2, #228, 2 @ 0x39 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sp, r4, #192, 14 @ 0x3000000 │ │ │ │ + subeq sp, r4, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq lr, [sp], #-3028 @ 0xfffff42c │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq ip, r2, #196, 24 @ 0xc400 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sp, r4, #224, 22 @ 0x38000 │ │ │ │ + subeq sp, r4, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq lr, [r1], #3492 @ 0xda4 │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq ip, r2, #96, 24 @ 0x6000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sp, r4, #80, 28 @ 0x500 │ │ │ │ + subeq sp, r4, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq lr, [r1], #3708 @ 0xe7c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, pc, #164, 2 @ 0x29 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r6, r3, #120, 14 @ 0x1e00000 │ │ │ │ + subeq r6, r3, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adceq lr, fp, #96, 26 @ 0x1800 │ │ │ │ biceq r7, r0, r8, asr #14 │ │ │ │ - subseq r9, r5, #16, 6 @ 0x40000000 │ │ │ │ + subseq r9, r5, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r4, r5, ror #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq pc, r2, #28, 2 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r4, #16, 28 @ 0x100 │ │ │ │ + subeq lr, r4, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq ip, [sp], #-1316 @ 0xfffffadc │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq r0, r3, #76, 4 @ 0xc0000004 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq pc, r4, #64, 2 │ │ │ │ + subeq pc, r4, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq lr, [r1], #3908 @ 0xf44 │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq r0, r3, #168, 6 @ 0xa0000002 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq pc, r4, #24, 8 @ 0x18000000 │ │ │ │ + subeq pc, r4, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq pc, [r1], #28 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1748 @ 0x6d4 │ │ │ │ + ldreq r9, [r2], #2084 @ 0x824 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010831b0 │ │ │ │ mrclt 0, 2, r6, cr0, cr9, {0} │ │ │ │ bcc 146f584 <__bss_end__@@Base+0x6127c8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -165639,148 +165639,148 @@ │ │ │ │ andcs r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r9, r9, #65536 @ 0x10000 │ │ │ │ adceq sl, sp, #208, 28 @ 0xd00 │ │ │ │ biceq r6, r0, r8, ror #2 │ │ │ │ - subeq r9, pc, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, pc, #0, 26 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrbteq r9, [r0], #-1884 @ 0xfffff8a4 │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq pc, r2, #84 @ 0x54 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r5, #72, 2 │ │ │ │ + subeq r0, r5, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq r2, [lr], #-2444 @ 0xfffff674 │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq r0, r3, #160, 4 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r5, #104, 8 @ 0x68000000 │ │ │ │ + subeq r0, r5, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq pc, [r1], #236 @ 0xec │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq r0, r3, #12, 8 @ 0xc000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r5, #184, 12 @ 0xb800000 │ │ │ │ + subeq r0, r5, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq pc, [r1], #460 @ 0x1cc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, lr, #40, 24 @ 0x2800 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r7, r3, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r7, r3, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq ip, r2, #76, 22 @ 0x13000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r5, #56, 24 @ 0x3800 │ │ │ │ + subeq r1, r5, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq r8, [lr], #-3468 @ 0xfffff274 │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq r0, r3, #244, 4 @ 0x4000000f │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r2, r5, #0, 2 │ │ │ │ + subeq r2, r5, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq pc, [r1], #668 @ 0x29c │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq r0, r3, #112, 8 @ 0x70000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r2, r5, #48, 8 @ 0x30000000 │ │ │ │ + subeq r2, r5, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq pc, [r1], #892 @ 0x37c │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r1, r3, #212 @ 0xd4 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r3, r5, #104, 2 │ │ │ │ + subeq r3, r5, #80, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r0, r3, #32, 30 @ 0x80 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r3, r5, #56, 14 @ 0xe00000 │ │ │ │ + subeq r3, r5, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r2, #168, 2 @ 0x2a │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r4, r5, #176, 2 @ 0x2c │ │ │ │ + subeq r3, r5, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r4, r3, #76, 6 @ 0x30000001 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r4, r5, #184, 12 @ 0xb800000 │ │ │ │ + subeq r4, r5, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr #8 │ │ │ │ @ instruction: 0xfefa39ef │ │ │ │ svccc 0x00e62e42 │ │ │ │ - subseq r8, r0, #120, 22 @ 0x1e000 │ │ │ │ + subseq r8, r0, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r3, #76, 16 @ 0x4c0000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r4, r5, #0, 28 │ │ │ │ + subeq r4, r5, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r0, r3, #132, 28 @ 0x840 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r5, r5, #104, 4 @ 0x80000006 │ │ │ │ + subeq r5, r5, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, r4, r3 │ │ │ │ ldrblt r5, [fp, #-2057] @ 0xfffff7f7 │ │ │ │ svccc 0x0095bc75 │ │ │ │ - subseq r8, r0, #80, 26 @ 0x1400 │ │ │ │ + subseq r8, r0, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ adceq pc, fp, #128, 16 @ 0x800000 │ │ │ │ biceq r7, r0, r8, lsl #28 │ │ │ │ - subseq r6, r7, #240, 28 @ 0xf00 │ │ │ │ + subseq r6, r7, #24, 30 @ 0x60 │ │ │ │ andseq r1, r0, r6, lsr #10 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r3, #168, 14 @ 0x2a00000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r5, r5, #160, 24 @ 0xa000 │ │ │ │ + subeq r5, r5, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010834b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ - subseq ip, r0, #128, 26 @ 0x2000 │ │ │ │ + subseq ip, r0, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r3, #48 @ 0x30 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r7, r5, #232, 18 @ 0x3a0000 │ │ │ │ + subeq r7, r5, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r3, #184, 24 @ 0xb800 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r9, r5, #192 @ 0xc0 │ │ │ │ + subeq r8, r5, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r0, r3, #188, 30 @ 0x2f0 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r9, r5, #96, 10 @ 0x18000000 │ │ │ │ + subeq r9, r5, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsl r5 │ │ │ │ @ instruction: 0xfefa39ef │ │ │ │ svccc 0x00e62e42 │ │ │ │ - subseq sp, r0, #144, 6 @ 0x40000002 │ │ │ │ + subseq sp, r0, #136, 6 @ 0x20000002 │ │ │ │ subsmi pc, r2, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsr #10 │ │ │ │ ldcvc 12, cr2, [r2], {249} @ 0xf9 │ │ │ │ andmi r6, r9, r7, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subsmi pc, r2, #220, 28 @ 0xdc0 │ │ │ │ @@ -165789,123 +165789,123 @@ │ │ │ │ ldmdalt r7, {r0, r3, r5, r9, sl, ip, pc} │ │ │ │ andsmi lr, r3, fp, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, fp, lsl #16 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r3, #104 @ 0x68 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r9, r5, #248, 28 @ 0xf80 │ │ │ │ + subeq sl, r5, #120, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r3, #88, 26 @ 0x1600 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sl, r5, #104, 14 @ 0x1a00000 │ │ │ │ + subeq sl, r5, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r7, r3, #112, 22 @ 0x1c000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sl, r5, #16, 24 @ 0x1000 │ │ │ │ + subeq sl, r5, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r2, r3, #132 @ 0x84 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq fp, r5, #120 @ 0x78 │ │ │ │ + subeq fp, r5, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010835b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r3, [r8, -r0] │ │ │ │ @ instruction: 0xfefa39ef │ │ │ │ svccc 0x00e62e42 │ │ │ │ - subseq pc, r0, #192, 30 @ 0x300 │ │ │ │ + subseq pc, r0, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r4, #120, 6 @ 0xe0000001 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq fp, r5, #104, 26 @ 0x1a00 │ │ │ │ + subeq fp, r5, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r8, r3, #204, 2 @ 0x33 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq ip, r5, #96, 10 @ 0x18000000 │ │ │ │ + subeq ip, r5, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsl r6 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ svccc 0x00e55555 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r4, #180, 16 @ 0xb40000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq ip, r5, #232, 26 @ 0x3a00 │ │ │ │ + subeq ip, r5, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r7, r4, #228, 18 @ 0x390000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sp, r5, #128, 14 @ 0x2000000 │ │ │ │ + subeq sp, r5, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, pc, #65536 @ 0x10000 │ │ │ │ adceq ip, sp, #164, 16 @ 0xa40000 │ │ │ │ biceq r6, r0, r8, asr #17 │ │ │ │ - subseq r0, r1, #72, 20 @ 0x48000 │ │ │ │ + subseq r0, r1, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r4, lr, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ adcseq r9, r3, #68, 20 @ 0x44000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r5, #152, 2 @ 0x26 │ │ │ │ + subeq sp, r5, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r2, #108 @ 0x6c │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r5, #184, 10 @ 0x2e000000 │ │ │ │ + subeq lr, r5, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r3, #64, 26 @ 0x1000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r5, #0, 16 │ │ │ │ + subeq lr, r5, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sp, r3, #20 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r5, #136, 20 @ 0x88000 │ │ │ │ + subeq lr, r5, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r3, #248, 16 @ 0xf80000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r5, #120, 30 @ 0x1e0 │ │ │ │ + subeq lr, r5, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r3, r3, #208 @ 0xd0 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq pc, r5, #200, 6 @ 0x20000003 │ │ │ │ + subeq pc, r5, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r3, #200, 4 @ 0x8000000c │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq pc, r5, #0, 20 │ │ │ │ + subeq pc, r5, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -165915,39 +165915,39 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sp, r3, #84, 14 @ 0x1500000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r6, #136, 16 @ 0x880000 │ │ │ │ + subeq r0, r6, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r3, #236, 18 @ 0x3b0000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r6, #56, 4 @ 0x80000003 │ │ │ │ + subeq r1, r6, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r2, #24, 12 @ 0x1800000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r6, #80, 18 @ 0x140000 │ │ │ │ + subeq r1, r6, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r2, #96, 10 @ 0x18000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r6, #232, 24 @ 0xe800 │ │ │ │ + subeq r1, r6, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r3, #212, 28 @ 0xd40 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r6, #216, 30 @ 0x360 │ │ │ │ + subeq r2, r6, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r8, r7, r3 │ │ │ │ rscls r6, ip, #10158080 @ 0x9b0000 │ │ │ │ svccc 0x00efb9ea │ │ │ │ ... │ │ │ │ @@ -166000,15 +166000,15 @@ │ │ │ │ @ instruction: 0x010838b8 │ │ │ │ svceq 0x006da2d1 │ │ │ │ svccc 0x00c0b515 │ │ │ │ ... │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r3, #76, 8 @ 0x4c000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r2, r6, #40, 30 @ 0xa0 │ │ │ │ + subeq r2, r6, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r8, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ ... │ │ │ │ @@ -166032,219 +166032,219 @@ │ │ │ │ andcs r0, r0, fp │ │ │ │ andeq r0, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r9, [r0], #-2049 @ 0xfffff7ff │ │ │ │ adceq r0, ip, #24, 10 @ 0x6000000 │ │ │ │ biceq r8, r0, r8, lsl #9 │ │ │ │ - subseq r0, r9, #88, 22 @ 0x16000 │ │ │ │ + subseq r0, r9, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ ldrbteq pc, [r2], #-2252 @ 0xfffff734 @ │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r3, #32, 24 @ 0x2000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r3, r6, #88, 4 @ 0x80000005 │ │ │ │ + subeq r3, r6, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, r3, #136, 28 @ 0x880 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r3, r6, #208, 10 @ 0x34000000 │ │ │ │ + subeq r3, r6, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #168 @ 0xa8 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r3, r6, #232, 14 @ 0x3a00000 │ │ │ │ + subeq r3, r6, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #196 @ 0xc4 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r3, r6, #152, 20 @ 0x98000 │ │ │ │ + subeq r3, r6, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r0, r4, #100, 28 @ 0x640 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r4, r6, #88, 6 @ 0x60000001 │ │ │ │ + subeq r4, r6, #232 @ 0xe8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #224 @ 0xe0 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r4, r6, #160, 22 @ 0x28000 │ │ │ │ + subeq r4, r6, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r0, r3, #168, 12 @ 0xa800000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r4, r6, #24, 28 @ 0x180 │ │ │ │ + subeq r4, r6, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #248 @ 0xf8 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r5, r6, #160, 2 @ 0x28 │ │ │ │ + subeq r4, r6, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r3, #28, 28 @ 0x1c0 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r5, r6, #32, 6 @ 0x80000000 │ │ │ │ + subeq r5, r6, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r2, #44 @ 0x2c │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r5, r6, #80, 12 @ 0x5000000 │ │ │ │ + subeq r5, r6, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r6, r3, #208, 28 @ 0xd00 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r6, r6, #96, 10 @ 0x18000000 │ │ │ │ + subeq r6, r6, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r2, #172, 8 @ 0xac000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r6, r6, #136, 24 @ 0x8800 │ │ │ │ + subeq r6, r6, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r8, r3, #160, 16 @ 0xa00000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r7, r6, #240, 4 │ │ │ │ + subeq r7, r6, #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r2, #72, 8 @ 0x48000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r8, r6, #24 │ │ │ │ + subeq r7, r6, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r3, #72, 22 @ 0x12000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r8, r6, #208, 6 @ 0x40000003 │ │ │ │ + subeq r8, r6, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r3, #252, 12 @ 0xfc00000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r8, r6, #224, 16 @ 0xe00000 │ │ │ │ + subeq r8, r6, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #16, 2 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r9, r6, #192, 6 │ │ │ │ + subeq r8, r6, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, r2, #184 @ 0xb8 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sl, r6, #176, 4 │ │ │ │ + subeq r9, r6, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r3, #108, 18 @ 0x1b0000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sl, r6, #128, 20 @ 0x80000 │ │ │ │ + subeq sl, r6, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, lr, #65536 @ 0x10000 │ │ │ │ adceq sp, sp, #116, 10 @ 0x1d000000 │ │ │ │ biceq r7, r0, r8 │ │ │ │ - subseq r9, r2, #216, 24 @ 0xd800 │ │ │ │ + subseq r9, r2, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, sp, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r2, #52, 4 @ 0x40000003 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq fp, r6, #56, 10 @ 0xe000000 │ │ │ │ + subeq fp, r6, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #60, 30 @ 0xf0 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq fp, r6, #208, 22 @ 0x34000 │ │ │ │ + subeq fp, r6, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r3, #220, 6 @ 0x70000003 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq ip, r6, #56, 6 @ 0xe0000000 │ │ │ │ + subeq ip, r6, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #248, 4 @ 0x8000000f │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq ip, r6, #24, 24 @ 0x1800 │ │ │ │ + subeq ip, r6, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r3, #176, 2 @ 0x2c │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sp, r6, #248, 2 @ 0x3e │ │ │ │ + subeq sp, r6, #16, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, r2, #116, 8 @ 0x74000000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq sp, r6, #112, 24 @ 0x7000 │ │ │ │ + subeq sp, r6, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #192, 26 @ 0x3000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r6, #104, 6 @ 0xa0000001 │ │ │ │ + subeq lr, r6, #56 @ 0x38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #100, 6 @ 0x90000001 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r6, #160, 16 @ 0xa00000 │ │ │ │ + subeq lr, r6, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sp, r2, #140, 30 @ 0x230 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq lr, r6, #88, 28 @ 0x580 │ │ │ │ + subeq lr, r6, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #68, 24 @ 0x4400 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq pc, r6, #64, 6 │ │ │ │ + subeq lr, r6, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #240, 6 @ 0xc0000003 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq pc, r6, #224, 16 @ 0xe00000 │ │ │ │ + subeq pc, r6, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r3, #84, 18 @ 0x150000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r7, #152, 8 @ 0x98000000 │ │ │ │ + subeq r0, r7, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #200, 20 @ 0xc8000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r0, r7, #128, 22 @ 0x20000 │ │ │ │ + subeq r0, r7, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #172, 12 @ 0xac00000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r7, #72 @ 0x48 │ │ │ │ + subeq r0, r7, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r8, ip, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ ... │ │ │ │ @@ -166282,219 +166282,219 @@ │ │ │ │ tsteq r8, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ adceq r3, ip, #200, 6 @ 0x20000003 │ │ │ │ biceq r8, r0, r8, lsl #22 │ │ │ │ - subseq r9, sl, #152, 22 @ 0x26000 │ │ │ │ + subseq r9, sl, #216, 20 @ 0xd8000 │ │ │ │ andseq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r2, #96, 14 @ 0x1800000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r7, #72, 12 @ 0x4800000 │ │ │ │ + subeq r1, r7, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r2, #76, 18 @ 0x130000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r1, r7, #128, 26 @ 0x2000 │ │ │ │ + subeq r1, r7, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01083db0 │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svccc 0x00f33333 │ │ │ │ - subseq r1, r4, #8, 26 @ 0x200 │ │ │ │ + subseq r1, r4, #176, 20 @ 0xb0000 │ │ │ │ subsmi r4, r4, #112, 24 @ 0x7000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, r2, #24, 26 @ 0x600 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r2, r7, #88, 12 @ 0x5800000 │ │ │ │ + subeq r2, r7, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r2, #88, 18 @ 0x160000 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r3, r7, #32, 6 @ 0x80000000 │ │ │ │ + subeq r3, r7, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, r2, #204, 2 @ 0x33 │ │ │ │ biceq r1, r0, r8, ror #27 │ │ │ │ - subeq r4, r7, #104, 4 @ 0x80000006 │ │ │ │ + subeq r4, r7, #120 @ 0x78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, lr, #28, 8 @ 0x1c000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r9, r3, #0, 2 │ │ │ │ + subeq r8, r3, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #216, 26 @ 0x3600 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - strdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x01208550 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, lr, #124, 26 @ 0x1f00 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq ip, r3, #88, 8 @ 0x58000000 │ │ │ │ + subeq ip, r3, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, fp, #160, 30 @ 0x280 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r1, #136, 2 @ 0x22 │ │ │ │ + subeq sl, r1, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #28, 18 @ 0x70000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq sp, r3, #232, 4 @ 0x8000000e │ │ │ │ + subeq sp, r3, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, sp, #116, 4 @ 0x40000007 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq sp, r3, #216, 16 @ 0xd80000 │ │ │ │ + subeq sp, r3, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, fp, #236, 26 @ 0x3b00 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r1, #48, 20 @ 0x30000 │ │ │ │ + subeq fp, r1, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, lr, #16, 28 @ 0x100 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r2, r4, #32, 24 @ 0x2000 │ │ │ │ + subeq r2, r4, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, lr, #132, 8 @ 0x84000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq ip, r4, #72, 16 @ 0x480000 │ │ │ │ + subeq ip, r4, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, pc, #8, 14 @ 0x200000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq sp, r4, #80, 26 @ 0x1400 │ │ │ │ + subeq sp, r4, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, sp, #140, 10 @ 0x23000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq lr, r4, #72, 18 @ 0x120000 │ │ │ │ + subeq lr, r4, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, pc, #240, 2 @ 0x3c │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r2, r5, #136, 8 @ 0x88000000 │ │ │ │ + subeq r2, r5, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, sp, #32, 10 @ 0x8000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r2, r5, #96, 22 @ 0x18000 │ │ │ │ + subeq r2, r5, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, lr, #184, 20 @ 0xb8000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r3, r5, #56, 6 @ 0xe0000000 │ │ │ │ + subeq r3, r5, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, lr, #65536 @ 0x10000 │ │ │ │ adceq lr, sp, #52, 4 @ 0x40000003 │ │ │ │ biceq r7, r0, r8, lsl #14 │ │ │ │ - subseq r6, r4, #0, 22 │ │ │ │ + subseq r7, r4, #0, 8 │ │ │ │ andeq r1, r0, sp, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r8, fp, #92 @ 0x5c │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r1, #40, 28 @ 0x280 │ │ │ │ + subeq fp, r1, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #8, 18 @ 0x20000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r4, r5, #176, 26 @ 0x2c00 │ │ │ │ + subeq r4, r5, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, sp, #152, 10 @ 0x26000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r5, r5, #184, 16 @ 0xb80000 │ │ │ │ + subeq r5, r5, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1156 @ 0x484 │ │ │ │ + ldreq sl, [r2], #1132 @ 0x46c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, sp, #128, 16 @ 0x800000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r5, r5, #208, 26 @ 0x3400 │ │ │ │ + subeq r5, r5, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, sp, #32, 12 @ 0x2000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r6, r5, #184, 2 @ 0x2e │ │ │ │ + subeq r5, r5, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, sp, #32, 16 @ 0x200000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r6, r5, #192, 12 @ 0xc000000 │ │ │ │ + subeq r6, r5, #0, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, sp, #136, 12 @ 0x8800000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r6, r5, #24, 24 @ 0x1800 │ │ │ │ + subeq r6, r5, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, sp, #56, 14 @ 0xe00000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r7, r5, #24, 12 @ 0x1800000 │ │ │ │ + subeq r7, r5, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #208, 16 @ 0xd00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - @ instruction: 0x01209ee8 │ │ │ │ + @ instruction: 0x01209cb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq fp, lr, #92, 2 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r8, r5, #40 @ 0x28 │ │ │ │ + subeq r7, r5, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq pc, sp, #204 @ 0xcc │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r8, r5, #152, 4 @ 0x80000009 │ │ │ │ + subeq r8, r5, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #156 @ 0x9c │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - @ instruction: 0x0121a778 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + strdeq lr, [r1, -r8]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strheq r4, [r8, -r0] │ │ │ │ rscls r6, ip, #10158080 @ 0x9b0000 │ │ │ │ svccc 0x00efb9ea │ │ │ │ ... │ │ │ │ @@ -166547,15 +166547,15 @@ │ │ │ │ smlatbeq r8, r0, r1, r4 │ │ │ │ svceq 0x006da2d1 │ │ │ │ svccc 0x00c0b515 │ │ │ │ ... │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #12, 16 @ 0xc0000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r8, r5, #232, 22 @ 0x3a000 │ │ │ │ + subeq r8, r5, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r4, [r8, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ ... │ │ │ │ @@ -166569,219 +166569,219 @@ │ │ │ │ andcs r0, r0, fp │ │ │ │ andeq r0, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r8, #65536 @ 0x10000 │ │ │ │ adceq r4, ip, #156, 8 @ 0x9c000000 │ │ │ │ biceq r9, r0, r8, lsl #3 │ │ │ │ - subseq sl, ip, #152, 6 @ 0x60000002 │ │ │ │ + subseq sl, ip, #8, 24 @ 0x800 │ │ │ │ andseq r0, r0, r7, lsr #32 │ │ │ │ ldrbteq r4, [r7], #-1836 @ 0xfffff8d4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, pc, #212, 8 @ 0xd4000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r9, r5, #168, 26 @ 0x2a00 │ │ │ │ + subeq r9, r5, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, fp, #216, 26 @ 0x3600 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq ip, r1, #64, 30 @ 0x100 │ │ │ │ + subeq ip, r1, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [sp], #1268 @ 0x4f4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, pc, #168, 4 @ 0x8000000a │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq pc, r5, #160, 12 @ 0xa000000 │ │ │ │ + subeq pc, r5, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, sp, #112, 30 @ 0x1c0 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq pc, r5, #160, 24 @ 0xa000 │ │ │ │ + subeq pc, r5, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, fp, #32, 24 @ 0x2000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sp, r1, #48, 18 @ 0xc0000 │ │ │ │ + subeq sp, r1, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r5, #248, 24 @ 0xf800 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r6, r9, #216, 6 @ 0x60000003 │ │ │ │ + subeq r6, r9, #8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r3, r5, #228, 18 @ 0x390000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r6, r9, #8, 18 @ 0x20000 │ │ │ │ + subeq r6, r9, #0, 12 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, sp, #60, 16 @ 0x3c0000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r1, r6, #168, 10 @ 0x2a000000 │ │ │ │ + subeq r1, r6, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r5, #24, 22 @ 0x6000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r7, r9, #40, 16 @ 0x280000 │ │ │ │ + subeq r7, r9, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r4, #84, 18 @ 0x150000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r8, r9, #136, 2 @ 0x22 │ │ │ │ + subeq r8, r9, #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r5, #136, 18 @ 0x220000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r8, r9, #208, 20 @ 0xd0000 │ │ │ │ + subeq r8, r9, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r5, #236, 12 @ 0xec00000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r9, r9, #0, 30 │ │ │ │ + subeq r9, r9, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r3, r5, #12, 14 @ 0x300000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq sl, r9, #8, 16 @ 0x80000 │ │ │ │ + subeq sl, r9, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, sp, #44, 16 @ 0x2c0000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r2, r6, #40, 4 @ 0x80000002 │ │ │ │ + subeq r2, r6, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r5, #216, 12 @ 0xd800000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq fp, r9, #176, 16 @ 0xb00000 │ │ │ │ + subeq fp, r9, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r5, #200, 8 @ 0xc8000000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq ip, r9, #216, 2 @ 0x36 │ │ │ │ + subeq ip, r9, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r4, r5, #188, 28 @ 0xbc0 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq ip, r9, #32, 18 @ 0x80000 │ │ │ │ + subeq ip, r9, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r5, #244, 20 @ 0xf4000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq sp, r9, #120, 2 │ │ │ │ + subeq sp, r9, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r5, #152, 30 @ 0x260 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq sp, r9, #160, 22 @ 0x28000 │ │ │ │ + subeq sp, r9, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ ldreq r1, [r0], #-2049 @ 0xfffff7ff │ │ │ │ adceq lr, sp, #244, 28 @ 0xf40 │ │ │ │ biceq r7, r0, r8, asr #28 │ │ │ │ - subseq r1, r7, #56, 16 @ 0x380000 │ │ │ │ + subseq r1, r7, #96, 14 @ 0x1800000 │ │ │ │ andeq r4, r0, pc, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r5, #24, 28 @ 0x180 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r1, sl, #208, 28 @ 0xd00 │ │ │ │ + subeq r1, sl, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sp, r4, #152, 12 @ 0x9800000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r2, sl, #248, 2 @ 0x3e │ │ │ │ + subeq r2, sl, #40, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, pc, #172, 8 @ 0xac000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r4, r6, #96, 28 @ 0x600 │ │ │ │ + subeq r4, r6, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adcseq r5, r5, #140, 18 @ 0x230000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r2, sl, #48, 22 @ 0xc000 │ │ │ │ + subeq r2, sl, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r2, [r0], #1580 @ 0x62c │ │ │ │ svceq 0x00c09801 │ │ │ │ adcseq r3, r5, #248, 2 @ 0x3e │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r2, sl, #96, 26 @ 0x1800 │ │ │ │ + subeq r2, sl, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r2, [r0], #2348 @ 0x92c │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ adcseq r1, r5, #196, 26 @ 0x3100 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r3, sl, #32, 2 │ │ │ │ + subeq r3, sl, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r2, [r0], #2332 @ 0x91c │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ adcseq r5, r5, #212, 12 @ 0xd400000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r3, sl, #120, 12 @ 0x7800000 │ │ │ │ + subeq r3, sl, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r2, [r0], #2924 @ 0xb6c │ │ │ │ svceq 0x00c09801 │ │ │ │ adcseq r2, r5, #40, 30 @ 0xa0 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r3, sl, #88, 16 @ 0x580000 │ │ │ │ + subeq r3, sl, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r2, [r0], #3684 @ 0xe64 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ adcseq r1, r5, #112, 26 @ 0x1c00 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r3, sl, #0, 26 │ │ │ │ + subeq r3, sl, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r2, [r0], #3668 @ 0xe54 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sp, r4, #44, 14 @ 0xb00000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r4, sl, #160, 24 @ 0xa000 │ │ │ │ + subeq r4, sl, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r5, #164, 6 @ 0x90000002 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r5, sl, #240, 10 @ 0x3c000000 │ │ │ │ + subeq r5, sl, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, r5, #208, 2 @ 0x34 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r5, sl, #40, 22 @ 0xa000 │ │ │ │ + subeq r5, sl, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r0, r5, #60, 8 @ 0x3c000000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r5, sl, #216, 28 @ 0xd80 │ │ │ │ + subeq r5, sl, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, ror #10 │ │ │ │ rscls r6, ip, #10158080 @ 0x9b0000 │ │ │ │ svccc 0x00efb9ea │ │ │ │ ... │ │ │ │ @@ -166834,75 +166834,75 @@ │ │ │ │ tsteq r8, r0, asr r6 │ │ │ │ svceq 0x006da2d1 │ │ │ │ svccc 0x00c0b515 │ │ │ │ ... │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r5, #124, 24 @ 0x7c00 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r6, sl, #112, 2 │ │ │ │ + subeq r6, sl, #104 @ 0x68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, r5, #20, 24 @ 0x1400 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ subeq r6, sl, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r5, #84, 30 @ 0x150 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r6, sl, #248, 12 @ 0xf800000 │ │ │ │ + subeq r6, sl, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r5, #252, 24 @ 0xfc00 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r7, sl, #88, 8 @ 0x58000000 │ │ │ │ + subeq r7, sl, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r4, #76, 16 @ 0x4c0000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r7, sl, #192, 20 @ 0xc0000 │ │ │ │ + subeq r7, sl, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sp, r4, #20, 16 @ 0x140000 │ │ │ │ biceq r2, r0, r8, lsr #15 │ │ │ │ - subeq r7, sl, #88, 24 @ 0x5800 │ │ │ │ + subeq r7, sl, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, sp, #136, 14 @ 0x2200000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r7, r6, #136, 12 @ 0x8800000 │ │ │ │ + subeq r7, r6, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, sp, #108, 18 @ 0x1b0000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r7, r6, #88, 28 @ 0x580 │ │ │ │ + subeq r7, r6, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #596 @ 0x254 │ │ │ │ + ldreq r9, [r2], #620 @ 0x26c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, sp, #124, 20 @ 0x7c000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r8, r6, #120, 4 @ 0x80000007 │ │ │ │ + subeq r8, r6, #248 @ 0xf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, lr, #44 @ 0x2c │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r8, r6, #136, 12 @ 0x8800000 │ │ │ │ + subeq r8, r6, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andsmi r0, r8, r0 │ │ │ │ ... │ │ │ │ @@ -166936,320 +166936,320 @@ │ │ │ │ andcs r0, r0, fp │ │ │ │ andeq r0, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ biceq r9, pc, #65536 @ 0x10000 │ │ │ │ adceq r5, ip, #224, 20 @ 0xe0000 │ │ │ │ biceq r9, r0, r8, asr #15 │ │ │ │ - subseq sp, sp, #112, 12 @ 0x7000000 │ │ │ │ + subseq sp, sp, #232, 10 @ 0x3a000000 │ │ │ │ andseq r0, r5, lr, lsr #32 │ │ │ │ ldrbteq ip, [r1], #-3412 @ 0xfffff2ac │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, sp, #172, 10 @ 0x2b000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r8, r6, #128, 26 @ 0x2000 │ │ │ │ + subeq r8, r6, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, lr, #244, 14 @ 0x3d00000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq sl, r6, #112, 12 @ 0x7000000 │ │ │ │ + subeq sl, r6, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, fp, #120, 20 @ 0x78000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sp, r1, #168, 26 @ 0x2a00 │ │ │ │ + subeq sp, r1, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #124 @ 0x7c │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq fp, r0, #128, 24 @ 0x8000 │ │ │ │ + subeq fp, r0, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, pc, #184, 18 @ 0x2e0000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq ip, r0, #8, 18 @ 0x20000 │ │ │ │ + subeq ip, r0, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, pc, #152 @ 0x98 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - smlawteq r4, r0, r5, r6 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + msreq R9_fiq, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, pc, #220, 6 @ 0x70000003 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq sp, r0, #64, 18 @ 0x100000 │ │ │ │ + subeq lr, r0, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r8, lr, #252, 12 @ 0xfc00000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq lr, r0, #72, 16 @ 0x480000 │ │ │ │ + subeq lr, r0, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #0, 30 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - @ instruction: 0x0120b3a8 │ │ │ │ + strdeq r3, [r1, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r7, [r8], #3732 @ 0xe94 │ │ │ │ ldrbeq r1, [r1], #-2049 @ 0xfffff7ff │ │ │ │ adceq r0, lr, #140, 12 @ 0x8c00000 │ │ │ │ biceq r8, r0, r8, lsl #10 │ │ │ │ - subseq sl, r8, #16, 14 @ 0x400000 │ │ │ │ + subseq sl, r8, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r1, r0, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, sp, #12, 22 @ 0x3000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq pc, r0, #144, 20 @ 0x90000 │ │ │ │ + subeq r0, r1, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r5, #136, 30 @ 0x220 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq r6, r0, #104, 18 @ 0x1a0000 │ │ │ │ + subeq r7, r0, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #104 @ 0x68 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r2, r1, #0, 24 │ │ │ │ + subeq r7, r1, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r8, lr, #140, 12 @ 0x8c00000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r3, r1, #232, 8 @ 0xe8000000 │ │ │ │ + subeq r8, r1, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, sp, #76, 8 @ 0x4c000000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq r8, r1, #168, 14 @ 0x2a00000 │ │ │ │ + subeq r8, r1, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, r5, #140 @ 0x8c │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq r6, r0, #200, 28 @ 0xc80 │ │ │ │ + subeq r7, r0, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, sp, #20, 12 @ 0x1400000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq sl, r1, #16, 22 @ 0x4000 │ │ │ │ + subeq sl, r1, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sp, #68, 18 @ 0x110000 │ │ │ │ biceq r1, r0, r8, lsl #27 │ │ │ │ - subeq fp, r1, #112, 2 │ │ │ │ + subeq sl, r1, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r5, #204, 6 @ 0x30000003 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq r7, r0, #216, 20 @ 0xd8000 │ │ │ │ + subeq r7, r0, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r5, #160, 20 @ 0xa0000 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq r7, r0, #224, 28 @ 0xe00 │ │ │ │ + subeq r7, r0, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r3, r5, #20, 28 @ 0x140 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq r8, r0, #240, 8 @ 0xf0000000 │ │ │ │ + subeq r8, r0, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r5, #28, 26 @ 0x700 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq r8, r0, #96, 20 @ 0x60000 │ │ │ │ + subeq r8, r0, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, r5, #220, 12 @ 0xdc00000 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq r8, r0, #216, 30 @ 0x360 │ │ │ │ + subeq r8, r0, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r5, #112, 26 @ 0x1c00 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq r9, r0, #24, 8 @ 0x18000000 │ │ │ │ + subeq r9, r0, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r5, #12, 12 @ 0xc00000 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq r9, r0, #56, 26 @ 0xe00 │ │ │ │ + subeq r9, r0, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, r5, #188, 18 @ 0x2f0000 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq sl, r0, #136, 14 @ 0x2200000 │ │ │ │ + subeq sl, r0, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, r5, #240, 30 @ 0x3c0 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq sl, r0, #208, 24 @ 0xd000 │ │ │ │ + subeq sl, r0, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r5, #116, 4 @ 0x40000007 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq fp, r0, #240 @ 0xf0 │ │ │ │ + subeq sl, r0, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, r5, #92, 8 @ 0x5c000000 │ │ │ │ biceq r1, r0, r8, asr #15 │ │ │ │ - subeq fp, r0, #72, 12 @ 0x4800000 │ │ │ │ + subeq fp, r0, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, fp, #100, 20 @ 0x64000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r1, #96, 10 @ 0x18000000 │ │ │ │ + subeq lr, r1, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3852 @ 0xf0c │ │ │ │ + ldreq sl, [r2], #1300 @ 0x514 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r7, r5, #20, 30 @ 0x50 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r4, sp, #136, 14 @ 0x2200000 │ │ │ │ + subeq r5, sp, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r5, #156 @ 0x9c │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r6, sp, #200, 30 @ 0x320 │ │ │ │ + subeq r7, sp, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ mrclt 0, 2, r6, cr0, cr9, {0} │ │ │ │ bcc 1470f34 <__bss_end__@@Base+0x614178> │ │ │ │ ... │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r5, #56 @ 0x38 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r7, sp, #184, 18 @ 0x2e0000 │ │ │ │ + subeq r7, sp, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq pc, r5, #100 @ 0x64 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r7, sp, #144, 26 @ 0x2400 │ │ │ │ + subeq r7, sp, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, fp, #96, 16 @ 0x600000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r1, #184, 30 @ 0x2e0 │ │ │ │ + subeq lr, r1, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #36, 26 @ 0x900 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r8, sp, #224, 28 @ 0xe00 │ │ │ │ + subeq r9, sp, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r5, r6, #36, 16 @ 0x240000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq sl, sp, #16, 20 @ 0x10000 │ │ │ │ + subeq fp, sp, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq pc, r5, #148, 24 @ 0x9400 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq ip, sp, #160, 4 │ │ │ │ + subeq ip, sp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r6, #244, 10 @ 0x3d000000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq sp, lr, #120, 28 @ 0x780 │ │ │ │ + subeq lr, lr, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq pc, r5, #148, 12 @ 0x9400000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq lr, lr, #232, 4 @ 0x8000000e │ │ │ │ + subeq lr, lr, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #68, 14 @ 0x1100000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - @ instruction: 0x012a0550 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + smlawbeq sl, r0, lr, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r7, r6, #140, 2 @ 0x23 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r1, pc, #96 @ 0x60 │ │ │ │ + subeq r1, pc, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ ldrbeq r1, [r1], #-2049 @ 0xfffff7ff │ │ │ │ adceq r8, ip, #80 @ 0x50 │ │ │ │ biceq r9, r0, r8, lsl #27 │ │ │ │ - subseq r9, pc, #8, 10 @ 0x2000000 │ │ │ │ + subseq r9, pc, #112, 6 @ 0xc0000001 │ │ │ │ andseq r0, r4, r0, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq pc, r5, #64, 10 @ 0x10000000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r2, pc, #208, 14 @ 0x3400000 │ │ │ │ + subeq r2, pc, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r1, r6, #188 @ 0xbc │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r3, pc, #120, 10 @ 0x1e000000 │ │ │ │ + subeq r3, pc, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ ldrbeq r1, [r1], #-2049 @ 0xfffff7ff │ │ │ │ adceq r1, lr, #4, 18 @ 0x10000 │ │ │ │ biceq r8, r0, r8, lsl #24 │ │ │ │ - subseq r4, sl, #40, 10 @ 0xa000000 │ │ │ │ + subseq r4, sl, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r4, r0, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r6, r6, #180, 4 @ 0x4000000b │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r5, pc, #200, 12 @ 0xc800000 │ │ │ │ + subeq r5, pc, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r5, #108, 2 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r6, pc, #184, 20 @ 0xb8000 │ │ │ │ + subeq r6, pc, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r4, [r8, -r8] │ │ │ │ sub r1, fp, r4, lsr #27 │ │ │ │ svccc 0x00a25d55 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -167295,76 +167295,76 @@ │ │ │ │ svcls 0x0088c6e3 │ │ │ │ svclt 0x00e2785a │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r2, fp, #104, 4 @ 0x80000006 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r6, #216, 6 @ 0x60000003 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r6, pc, #232, 30 @ 0x3a0 │ │ │ │ + subeq r6, pc, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r6, #184, 16 @ 0xb80000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r7, pc, #64, 14 @ 0x1000000 │ │ │ │ + subeq r7, pc, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r5, #52, 16 @ 0x340000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r7, pc, #0, 22 │ │ │ │ + subeq r7, pc, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ @ instruction: 0xffffffe6 │ │ │ │ svccc 0x00efffff │ │ │ │ - subseq r1, fp, #144, 8 @ 0x90000000 │ │ │ │ + subseq r1, fp, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsl lr │ │ │ │ strbhi sl, [r1, lr, asr #25] │ │ │ │ strdmi r9, [ip], #-63 @ 0xffffffc1 │ │ │ │ - subseq r1, fp, #160, 8 @ 0xa0000000 │ │ │ │ + subseq r1, fp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr lr │ │ │ │ @ instruction: 0xf7058930 │ │ │ │ subgt ip, sp, r9, lsl #25 │ │ │ │ - subseq pc, fp, #224, 2 @ 0x38 │ │ │ │ + subseq pc, fp, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, asr #28 │ │ │ │ eorsge r2, sp, #268435466 @ 0x1000000a │ │ │ │ eormi r4, ip, lr, lsr #11 │ │ │ │ - subseq pc, fp, #248, 2 @ 0x3e │ │ │ │ + subseq pc, fp, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ strtne fp, [r5], -r4, ror #31 │ │ │ │ svclt 0x00df7b84 │ │ │ │ - subseq pc, fp, #40, 6 @ 0xa0000000 │ │ │ │ + subseq pc, fp, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror lr │ │ │ │ @ instruction: 0x4786183a │ │ │ │ svccc 0x0001d2af │ │ │ │ - subseq pc, fp, #136, 6 @ 0x20000002 │ │ │ │ + subseq pc, fp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01084e90 │ │ │ │ @ instruction: 0xb7c5e3bd │ │ │ │ svccc 0x0008644b │ │ │ │ - subseq pc, fp, #80, 16 @ 0x500000 │ │ │ │ + subseq r0, ip, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r8, lr, r4 │ │ │ │ stclls 4, cr7, [r5, #732]! @ 0x2dc │ │ │ │ svclt 0x0019c9cc │ │ │ │ - subseq pc, fp, #144, 26 @ 0x2400 │ │ │ │ + subseq r0, ip, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r0, lr, r4 │ │ │ │ cdpls 6, 13, cr14, cr4, cr13, {3} │ │ │ │ svccc 0x0024b893 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -167404,278 +167404,278 @@ │ │ │ │ cdpcc 4, 12, cr15, cr14, cr10, {0} │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ - subseq r2, ip, #176, 26 @ 0x2c00 │ │ │ │ + subseq r2, ip, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, pc, r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subseq r2, ip, #192, 26 @ 0x3000 │ │ │ │ + subseq r2, ip, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01084f98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ stccc 0, cr0, [r0] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, r5, #164, 26 @ 0x2900 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r8, pc, #0, 28 │ │ │ │ + subeq r8, pc, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r8, pc, r4 @ │ │ │ │ svcne 0x00f62705 │ │ │ │ mulmi r4, r3, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r1, r6, #200, 12 @ 0xc800000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq r9, pc, #16, 26 @ 0x400 │ │ │ │ + subeq r9, pc, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, pc, #65536 @ 0x10000 │ │ │ │ adceq r2, lr, #156, 12 @ 0x9c00000 │ │ │ │ biceq r9, r0, r8, asr #5 │ │ │ │ - subseq r3, ip, #48, 16 @ 0x300000 │ │ │ │ + subseq r6, ip, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, lr, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #240, 2 @ 0x3c │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq sl, pc, #160, 8 @ 0xa0000000 │ │ │ │ + subeq sl, pc, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, r5, #140, 26 @ 0x2300 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq sl, pc, #240, 16 @ 0xf00000 │ │ │ │ + subeq sl, pc, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #0, 28 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - msreq R9_fiq, r0, ror #29 │ │ │ │ + msreq (UNDEF: 57), r8, ror #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #16, 26 @ 0x400 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq fp, pc, #56, 14 @ 0xe00000 │ │ │ │ + subeq fp, pc, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adcseq r0, r6, #212, 18 @ 0x350000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq ip, pc, #232 @ 0xe8 │ │ │ │ + subeq ip, pc, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, r5, #116, 20 @ 0x74000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq ip, pc, #72, 14 @ 0x1200000 │ │ │ │ + subeq ip, pc, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbceq r1, fp, #156, 12 @ 0x9c00000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r1, r2, #72, 4 @ 0x80000004 │ │ │ │ + subeq r1, r2, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #252, 24 @ 0xfc00 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq sp, pc, #176, 6 @ 0xc0000002 │ │ │ │ + subeq sp, pc, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, r5, #156, 8 @ 0x9c000000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq sp, pc, #168, 14 @ 0x2a00000 │ │ │ │ + subeq sp, pc, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #172, 4 @ 0xc000000a │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq sp, pc, #184, 20 @ 0xb8000 │ │ │ │ + subeq sp, pc, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, r5, #156, 14 @ 0x2700000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq sp, pc, #96, 26 @ 0x1800 │ │ │ │ + subeq sp, pc, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r7, fp, #24, 28 @ 0x180 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r3, r2, #192, 8 @ 0xc0000000 │ │ │ │ + subeq r3, r2, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #232, 24 @ 0xe800 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq lr, pc, #224, 22 @ 0x38000 │ │ │ │ + subeq lr, pc, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #248, 4 @ 0x8000000f │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq pc, pc, #168, 6 @ 0xa0000002 │ │ │ │ + subeq pc, pc, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, r5, #196, 8 @ 0xc4000000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subeq pc, pc, #136, 14 @ 0x2200000 │ │ │ │ + subeq pc, pc, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r4, #4, 24 @ 0x400 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq ip, pc, #48, 18 @ 0xc0000 │ │ │ │ + subseq ip, pc, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #212, 24 @ 0xd400 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq r0, r0, #224, 4 │ │ │ │ + subseq r0, r0, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r6, r5, #200, 18 @ 0x320000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq r0, r0, #232, 28 @ 0xe80 │ │ │ │ + subseq r0, r0, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #68, 6 @ 0x10000001 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq r1, r0, #104, 12 @ 0x6800000 │ │ │ │ + subseq r1, r0, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, r6, #188, 24 @ 0xbc00 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq r1, r0, #88, 30 @ 0x160 │ │ │ │ + subseq r1, r0, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, r5, #236, 2 @ 0x3b │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq r2, r0, #56, 10 @ 0xe000000 │ │ │ │ + subseq r2, r0, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, fp, #136, 12 @ 0x8800000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r4, r2, #40, 28 @ 0x280 │ │ │ │ + subeq r4, r2, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #180, 18 @ 0x2d0000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq r2, r0, #136, 30 @ 0x220 │ │ │ │ + subseq r3, r0, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r5, #76, 12 @ 0x4c00000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq r3, r0, #72, 18 @ 0x120000 │ │ │ │ + subseq r4, r0, #136 @ 0x88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sp, r5, #212, 28 @ 0xd40 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq fp, r0, #152, 18 @ 0x260000 │ │ │ │ + subseq fp, r0, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sl, #200, 14 @ 0x3200000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r2, #144, 4 │ │ │ │ + subeq r6, r2, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #56, 12 @ 0x3800000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq ip, r0, #32, 10 @ 0x8000000 │ │ │ │ + subseq ip, r0, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, r5, #124, 28 @ 0x7c0 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq ip, r0, #224, 26 @ 0x3800 │ │ │ │ + subseq ip, r0, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r5, #160, 10 @ 0x28000000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq sp, r0, #112, 4 │ │ │ │ + subseq sp, r0, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r5, #24, 8 @ 0x18000000 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq sp, r0, #248, 10 @ 0x3e000000 │ │ │ │ + subseq sp, r0, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r6, r5, #56, 26 @ 0xe00 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq sp, r0, #232, 18 @ 0x3a0000 │ │ │ │ + subseq sp, r0, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ adcseq r2, r6, #144, 28 @ 0x900 │ │ │ │ biceq r3, r0, r8, ror #3 │ │ │ │ - subseq lr, r0, #128, 30 @ 0x200 │ │ │ │ + subseq lr, r0, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, fp, #144, 20 @ 0x90000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r2, #112, 22 @ 0x1c000 │ │ │ │ + subeq r6, r2, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r7, fp, #0, 22 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r2, #24, 14 @ 0x600000 │ │ │ │ + subeq r8, r2, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, pc, #208 @ 0xd0 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - teqeq fp, r0, ror r0 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + teqeq lr, r8, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r5, lr, #176, 10 @ 0x2c000000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r9, sp, #192, 14 @ 0x3000000 │ │ │ │ + subseq r9, sp, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adceq r3, lr, #80, 2 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r9, sp, #40, 24 @ 0x2800 │ │ │ │ + subseq r9, sp, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r7, lr, #36, 4 @ 0x40000002 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq sl, sp, #160, 10 @ 0x28000000 │ │ │ │ + subseq sl, sp, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r0, r3, r5 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ @@ -167683,33 +167683,33 @@ │ │ │ │ @ instruction: 0x010853b8 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ svceq 0x00c51801 │ │ │ │ adceq fp, lr, #220, 26 @ 0x3700 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq ip, sp, #200, 4 @ 0x8000000c │ │ │ │ + subseq ip, sp, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq pc, lr, #0, 26 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq ip, sp, #24, 28 @ 0x180 │ │ │ │ + subseq ip, sp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, fp, #124, 20 @ 0x7c000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r9, r2, #40, 24 @ 0x2800 │ │ │ │ + subeq r9, r2, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, pc, #236, 14 @ 0x3b00000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq lr, sp, #184, 2 @ 0x2e │ │ │ │ + subseq lr, sp, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr r4 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ @@ -167722,33 +167722,33 @@ │ │ │ │ tsteq r8, r0, ror #8 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ svceq 0x00c41801 │ │ │ │ adceq r8, lr, #164, 14 @ 0x2900000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r0, lr, #224, 6 @ 0x80000003 │ │ │ │ + subseq r0, lr, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r1, pc, #124, 6 @ 0xf0000001 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r0, lr, #136, 26 @ 0x2200 │ │ │ │ + subseq r0, lr, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, fp, #136, 18 @ 0x220000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r2, #56 @ 0x38 │ │ │ │ + subeq sl, r2, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, pc, #132, 8 @ 0x84000000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r1, lr, #168, 16 @ 0xa80000 │ │ │ │ + subseq r1, lr, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r8, -r8] │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ @@ -167761,33 +167761,33 @@ │ │ │ │ tsteq r8, r8, lsl #10 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ svceq 0x00c41801 │ │ │ │ adceq sl, lr, #80, 30 @ 0x140 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r4, lr, #96, 14 @ 0x1800000 │ │ │ │ + subseq r4, lr, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r0, pc, #184, 26 @ 0x2e00 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r7, lr, #8, 28 @ 0x80 │ │ │ │ + subseq r7, lr, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbceq r0, fp, #96, 12 @ 0x6000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r2, #176, 14 @ 0x2c00000 │ │ │ │ + subeq fp, r2, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, pc, #76 @ 0x4c │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r8, lr, #136, 20 @ 0x88000 │ │ │ │ + subseq r8, lr, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, r5, r5 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ @@ -167800,33 +167800,33 @@ │ │ │ │ @ instruction: 0x010855b0 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ svceq 0x00c51801 │ │ │ │ adceq r9, lr, #176, 8 @ 0xb0000000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq fp, lr, #96, 8 @ 0x60000000 │ │ │ │ + subseq fp, lr, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq pc, lr, #136, 14 @ 0x2200000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq ip, lr, #176, 4 │ │ │ │ + subseq fp, lr, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r7, fp, #116, 16 @ 0x740000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r2, #72, 22 @ 0x12000 │ │ │ │ + subeq fp, r2, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, pc, #192, 6 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq sp, lr, #168, 2 @ 0x2a │ │ │ │ + subseq sp, lr, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsr #12 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ @@ -167834,38 +167834,38 @@ │ │ │ │ tsteq r8, r0, asr #12 │ │ │ │ ldmible r7, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldclcc 12, cr7, [fp, #892] @ 0x37c │ │ │ │ ... │ │ │ │ svceq 0x00c51801 │ │ │ │ adceq ip, lr, #12, 24 @ 0xc00 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq pc, lr, #240, 24 @ 0xf000 │ │ │ │ + subseq pc, lr, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq pc, lr, #16, 4 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r0, pc, #240, 10 @ 0x3c000000 │ │ │ │ + subseq r0, pc, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, lr, #184, 24 @ 0xb800 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r7, r0, #56, 20 @ 0x38000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r7, r0, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r0, r6, r5 │ │ │ │ ldmible r7, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldclcc 12, cr7, [fp, #892] @ 0x37c │ │ │ │ ... │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r1, pc, #148, 30 @ 0x250 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r1, pc, #128, 14 @ 0x2000000 │ │ │ │ + subseq r1, pc, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r8, -r0] │ │ │ │ ldmible r7, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldclcc 12, cr7, [fp, #892] @ 0x37c │ │ │ │ ... │ │ │ │ @@ -167878,33 +167878,33 @@ │ │ │ │ tsteq r8, r0, lsl #14 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ svceq 0x00c61801 │ │ │ │ adceq sp, lr, #24, 22 @ 0x6000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r4, pc, #136, 4 @ 0x80000008 │ │ │ │ + subseq r6, pc, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r0, pc, #120, 4 @ 0x80000007 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r7, pc, #16, 8 @ 0x10000000 │ │ │ │ + subseq r7, pc, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, fp, #76, 12 @ 0x4c00000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq ip, r2, #232, 20 @ 0xe8000 │ │ │ │ + subeq ip, r2, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r3, pc, #188, 16 @ 0xbc0000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq r8, pc, #120, 2 │ │ │ │ + subseq r7, pc, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, ror r7 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ @@ -167917,33 +167917,33 @@ │ │ │ │ smlatbeq r8, r8, r7, r5 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ svceq 0x00c71801 │ │ │ │ adceq sl, lr, #216, 2 @ 0x36 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq sl, pc, #96, 18 @ 0x180000 │ │ │ │ + subseq sl, pc, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adceq r0, pc, #12, 16 @ 0xc0000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq fp, pc, #96, 12 @ 0x6000000 │ │ │ │ + subseq fp, pc, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, fp, #72, 10 @ 0x12000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sp, r2, #176, 2 @ 0x2c │ │ │ │ + subeq sp, r2, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adceq r2, pc, #24, 24 @ 0x1800 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq ip, pc, #120, 8 @ 0x78000000 │ │ │ │ + subseq ip, pc, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, lsr #16 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ @@ -167956,1323 +167956,1323 @@ │ │ │ │ tsteq r8, r0, asr r8 │ │ │ │ eors r8, r0, #14848 @ 0x3a00 │ │ │ │ @ instruction: 0x3e45798e │ │ │ │ ... │ │ │ │ svceq 0x00c51801 │ │ │ │ adceq r7, lr, #132, 10 @ 0x21000000 │ │ │ │ biceq r9, r0, r8, asr #17 │ │ │ │ - subseq pc, pc, #24, 2 │ │ │ │ + subseq lr, pc, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #796 @ 0x31c │ │ │ │ + ldreq r9, [r2], #1028 @ 0x404 │ │ │ │ svceq 0x00c11801 │ │ │ │ sbceq r0, fp, #88, 4 @ 0x80000005 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sp, r2, #0, 22 │ │ │ │ + subeq sp, r2, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r7, fp, #232, 10 @ 0x3a000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r2, #72 @ 0x48 │ │ │ │ + subeq lr, r2, #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, pc, #236, 22 @ 0x3b000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sl, r0, #24, 14 @ 0x600000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq sl, r0, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, fp, #68, 4 @ 0x40000004 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq pc, r2, #200, 18 @ 0x320000 │ │ │ │ + subeq pc, r2, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, sl, #156, 28 @ 0x9c0 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r0, r3, #112, 12 @ 0x7000000 │ │ │ │ + subeq r0, r3, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #36, 26 @ 0x900 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - teqeq r8, r0, lsl #27 │ │ │ │ + teqeq ip, r8, lsl r3 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq fp, pc, #4, 10 @ 0x1000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sp, r4, #8, 2 │ │ │ │ + subeq sp, r4, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sl, pc, #104, 14 @ 0x1a00000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sp, r4, #96, 20 @ 0x60000 │ │ │ │ + subeq sp, r4, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r7, fp, #36, 6 @ 0x90000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r0, r3, #104, 20 @ 0x68000 │ │ │ │ + subeq r0, r3, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #88, 10 @ 0x16000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq pc, r4, #56, 18 @ 0xe0000 │ │ │ │ + subeq pc, r4, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, pc, #156, 8 @ 0x9c000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r0, r5, #48, 20 @ 0x30000 │ │ │ │ + subeq r0, r5, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sl, pc, #164, 8 @ 0xa4000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r1, r5, #208, 16 @ 0xd00000 │ │ │ │ + subeq r1, r5, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, pc, #52, 4 @ 0x40000003 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq ip, r0, #248, 20 @ 0xf8000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq ip, r0, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #68, 10 @ 0x11000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r3, r5, #48, 20 @ 0x30000 │ │ │ │ + subeq r3, r5, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #128, 12 @ 0x8000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r4, r5, #96, 20 @ 0x60000 │ │ │ │ + subeq r4, r5, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sl, pc, #204, 2 @ 0x33 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r5, r5, #208 @ 0xd0 │ │ │ │ + subeq r4, r5, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sl, #136, 28 @ 0x880 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r2, r3, #80, 2 │ │ │ │ + subeq r2, r3, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #48, 10 @ 0xc000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r6, r5, #120, 20 @ 0x78000 │ │ │ │ + subeq r6, r5, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, pc, #184, 14 @ 0x2e00000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r7, r5, #40, 14 @ 0xa00000 │ │ │ │ + subeq r7, r5, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, pc, #204, 28 @ 0xcc0 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r7, r5, #184, 24 @ 0xb800 │ │ │ │ + subeq r7, r5, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, fp, #88, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r2, r3, #216, 24 @ 0xd800 │ │ │ │ + subeq r2, r3, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3668 @ 0xe54 │ │ │ │ + ldreq r9, [r2], #404 @ 0x194 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #28, 10 @ 0x7000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r9, r5, #224, 16 @ 0xe00000 │ │ │ │ + subeq r9, r5, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r9, r6, #124, 22 @ 0x1f000 │ │ │ │ - biceq r3, r0, r8, asr #22 │ │ │ │ - subseq r7, r2, #24, 2 │ │ │ │ + biceq r3, r0, r8, lsl #23 │ │ │ │ + subseq r6, r2, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sl, r6, #152, 26 @ 0x2600 │ │ │ │ - biceq r3, r0, r8, asr #22 │ │ │ │ - subseq r7, r2, #0, 12 │ │ │ │ + biceq r3, r0, r8, lsl #23 │ │ │ │ + subseq r7, r2, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, pc, #96, 30 @ 0x180 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, r5, #32, 4 │ │ │ │ + subeq sl, r5, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r6, #132, 26 @ 0x2100 │ │ │ │ - biceq r3, r0, r8, asr #22 │ │ │ │ - subseq r8, r2, #8, 14 @ 0x200000 │ │ │ │ + biceq r3, r0, r8, lsl #23 │ │ │ │ + subseq r8, r2, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, r6, #196 @ 0xc4 │ │ │ │ - biceq r3, r0, r8, asr #22 │ │ │ │ - subseq r8, r2, #192, 28 @ 0xc00 │ │ │ │ + biceq r3, r0, r8, lsl #23 │ │ │ │ + subseq r8, r2, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, r6, #192, 14 @ 0x3000000 │ │ │ │ - biceq r3, r0, r8, asr #22 │ │ │ │ - subseq r9, r2, #16, 20 @ 0x10000 │ │ │ │ + biceq r3, r0, r8, lsl #23 │ │ │ │ + subseq r9, r2, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r8, r3, #65536 @ 0x10000 │ │ │ │ - ldreq lr, [sp], #952 @ 0x3b8 │ │ │ │ + ldreq lr, [sp], #912 @ 0x390 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r6, r4, #12, 22 @ 0x3000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, fp, #240, 22 @ 0x3c000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r3, r3, #176, 22 @ 0x2c000 │ │ │ │ + subeq r3, r3, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r8, r3, #65536 @ 0x10000 │ │ │ │ - ldreq lr, [sp], #1016 @ 0x3f8 │ │ │ │ + ldreq lr, [sp], #976 @ 0x3d0 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r6, r4, #56, 22 @ 0xe000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, fp, #40, 20 @ 0x28000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r4, r3, #144, 8 @ 0x90000000 │ │ │ │ + subeq r4, r3, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r8, r3, #65536 @ 0x10000 │ │ │ │ - ldreq fp, [lr], #536 @ 0x218 │ │ │ │ + ldreq fp, [lr], #496 @ 0x1f0 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r6, r4, #76, 22 @ 0x13000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, sl, #84, 18 @ 0x150000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r4, r3, #192, 24 @ 0xc000 │ │ │ │ + subeq r4, r3, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #72, 24 @ 0x4800 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, r0, #248, 22 @ 0x3e000 │ │ │ │ + subeq r0, r0, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r8, r3, #65536 @ 0x10000 │ │ │ │ - ldreq fp, [lr], #600 @ 0x258 │ │ │ │ + ldreq fp, [lr], #560 @ 0x230 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r7, r4, #252, 20 @ 0xfc000 │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r7, fp, #12 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r5, r3, #152, 4 @ 0x80000009 │ │ │ │ + subeq r5, r3, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r8, r3, #65536 @ 0x10000 │ │ │ │ ldreq r9, [sl], #3712 @ 0xe80 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbmi r6, r6, #240, 16 @ 0xf00000 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, pc, #212, 6 @ 0x50000003 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sp, r0, #176, 14 @ 0x2c00000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq sp, r0, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r8, r3, #65536 @ 0x10000 │ │ │ │ ldreq r9, [sl], #3776 @ 0xec0 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r7, r4, #76, 24 @ 0x4c00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sl, #64, 18 @ 0x100000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r3, #208, 14 @ 0x3400000 │ │ │ │ + subeq r6, r3, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, pc, #32, 18 @ 0x80000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq ip, r5, #8, 6 @ 0x20000000 │ │ │ │ + subeq ip, r5, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, sl, #4, 16 @ 0x40000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r7, r3, #216 @ 0xd8 │ │ │ │ + subeq r6, r3, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r0, #64, 18 @ 0x100000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq pc, r5, #176, 2 @ 0x2c │ │ │ │ + subeq lr, r5, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, pc, #16 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r1, r6, #72, 16 @ 0x480000 │ │ │ │ + subeq r1, r6, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, pc, #72, 10 @ 0x12000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r4, r6, #8, 4 @ 0x80000000 │ │ │ │ + subeq r3, r6, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r5, #104 @ 0x68 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq r8, r3, #232, 14 @ 0x3a00000 │ │ │ │ + subeq r8, r3, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq r8, pc, #4, 26 @ 0x100 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r6, r6, #144, 26 @ 0x2400 │ │ │ │ + subeq r6, r6, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ strteq r5, [ip], #2372 @ 0x944 │ │ │ │ addeq r9, r1, r1, lsl #16 │ │ │ │ sbceq r0, r0, #212, 30 @ 0x350 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r7, r6, #200 @ 0xc8 │ │ │ │ + subeq r6, r6, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strteq r5, [ip], #3068 @ 0xbfc │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbceq r0, r0, #108, 6 @ 0xb0000001 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r8, r6, #168, 20 @ 0xa8000 │ │ │ │ + subeq r8, r6, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3860 @ 0xf14 │ │ │ │ + ldreq r9, [r2], #716 @ 0x2cc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r8, r0, #208, 16 @ 0xd00000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq fp, r6, #128, 2 │ │ │ │ + subeq fp, r6, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r0, #100, 8 @ 0x64000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq fp, r6, #112, 30 @ 0x1c0 │ │ │ │ + subeq fp, r6, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, r0, #88, 28 @ 0x580 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sp, r6, #240, 28 @ 0xf00 │ │ │ │ + subeq sp, r6, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq fp, pc, #88, 24 @ 0x5800 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq pc, r6, #224, 14 @ 0x3800000 │ │ │ │ + subeq pc, r6, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r0, #88, 28 @ 0x580 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r0, r7, #120, 2 │ │ │ │ + subeq pc, r6, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r8, pc, #96, 26 @ 0x1800 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r2, r7, #0, 12 │ │ │ │ + subeq r2, r7, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r0, r0, #96, 20 @ 0x60000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r4, r7, #72, 24 @ 0x4800 │ │ │ │ + subeq r4, r7, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, pc, #132, 28 @ 0x840 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r6, r7, #8, 8 @ 0x8000000 │ │ │ │ + subeq r6, r7, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, pc, #200, 14 @ 0x3200000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r6, r7, #240, 20 @ 0xf0000 │ │ │ │ + subeq r6, r7, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r5, pc, #36 @ 0x24 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r6, r7, #248, 30 @ 0x3e0 │ │ │ │ + subeq r6, r7, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r8, r0, #148, 2 @ 0x25 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r8, r7, #32, 2 │ │ │ │ + subeq r7, r7, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, r6, #200, 24 @ 0xc800 │ │ │ │ biceq r4, r0, r8, lsl #10 │ │ │ │ - subseq r5, r4, #248, 20 @ 0xf8000 │ │ │ │ + subseq r5, r4, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, r6, #124, 6 @ 0xf0000001 │ │ │ │ biceq r4, r0, r8, lsl #10 │ │ │ │ - subseq fp, r5, #224, 12 @ 0xe000000 │ │ │ │ + subseq fp, r5, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #108, 22 @ 0x1b000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, r0, #176, 22 @ 0x2c000 │ │ │ │ + subeq r2, r0, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, r6, #104, 6 @ 0xa0000001 │ │ │ │ biceq r4, r0, r8, lsl #10 │ │ │ │ - subseq ip, r5, #184, 30 @ 0x2e0 │ │ │ │ + subseq sp, r5, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sp, r6, #152, 24 @ 0x9800 │ │ │ │ biceq r4, r0, r8, lsl #10 │ │ │ │ - subseq lr, r5, #152, 28 @ 0x980 │ │ │ │ + subseq lr, r5, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, r6, #236, 4 @ 0xc000000e │ │ │ │ biceq r4, r0, r8, lsl #10 │ │ │ │ - subseq pc, r5, #112, 14 @ 0x1c00000 │ │ │ │ + subseq pc, r5, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, r6, #32, 18 @ 0x80000 │ │ │ │ biceq r4, r0, r8, lsl #10 │ │ │ │ - subseq r0, r6, #96, 8 @ 0x60000000 │ │ │ │ + subseq r0, r6, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, r6, #188, 6 @ 0xf0000002 │ │ │ │ biceq r4, r0, r8, lsl #10 │ │ │ │ - subseq r0, r6, #176, 26 @ 0x2c00 │ │ │ │ + subseq r0, r6, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, pc, #152, 8 @ 0x98000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r8, r7, #96, 30 @ 0x180 │ │ │ │ + subeq r8, r7, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sp, pc, #28, 6 @ 0x70000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r9, r7, #72, 8 @ 0x48000000 │ │ │ │ + subeq r9, r7, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sp, pc, #92 @ 0x5c │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r9, r7, #248, 16 @ 0xf80000 │ │ │ │ + subeq r9, r7, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r6, r0, #148, 8 @ 0x94000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, r7, #176 @ 0xb0 │ │ │ │ + subeq r9, r7, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r7, r0, #44, 10 @ 0xb000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, r7, #248, 10 @ 0x3e000000 │ │ │ │ + subeq sl, r7, #176, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r6, r0, #84, 2 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, r7, #152, 18 @ 0x260000 │ │ │ │ + subeq sl, r7, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r4, r0, #180, 28 @ 0xb40 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, r7, #104, 28 @ 0x680 │ │ │ │ + subeq sl, r7, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r5, pc, #108 @ 0x6c │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq fp, r7, #240, 10 @ 0x3c000000 │ │ │ │ + subeq fp, r7, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, r0, #12, 20 @ 0xc000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq fp, r7, #24, 22 @ 0x6000 │ │ │ │ + subeq fp, r7, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, pc, #0, 2 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq ip, r7, #48 @ 0x30 │ │ │ │ + subeq fp, r7, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, pc, #12, 4 @ 0xc0000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq ip, r7, #240, 4 │ │ │ │ + subeq fp, r7, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r7, r0, #188, 20 @ 0xbc000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq ip, r7, #56, 26 @ 0xe00 │ │ │ │ + subeq ip, r7, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r6, r0, #200, 22 @ 0x32000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq lr, r7, #160, 22 @ 0x28000 │ │ │ │ + subeq lr, r7, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, pc, #144, 28 @ 0x900 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r0, r8, #160 @ 0xa0 │ │ │ │ + subeq r0, r8, #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, pc, #232, 24 @ 0xe800 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, r8, #216, 22 @ 0x36000 │ │ │ │ + subeq sl, r8, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #4020 @ 0xfb4 │ │ │ │ + ldreq r8, [r2], #3060 @ 0xbf4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, pc, #148, 22 @ 0x25000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq fp, r8, #192, 4 │ │ │ │ + subeq fp, r8, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, r0, #232, 10 @ 0x3a000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq fp, r8, #224, 20 @ 0xe0000 │ │ │ │ + subeq fp, r8, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r4, r0, #152, 18 @ 0x260000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sp, r8, #104, 6 @ 0xa0000001 │ │ │ │ + subeq sp, r8, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, pc, #196, 24 @ 0xc400 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq lr, r8, #176, 12 @ 0xb000000 │ │ │ │ + subeq lr, r8, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, pc, #248, 20 @ 0xf8000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq lr, r8, #168, 22 @ 0x2a000 │ │ │ │ + subeq pc, r8, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r6, r0, #196, 14 @ 0x3100000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq pc, r8, #56, 14 @ 0xe00000 │ │ │ │ + subeq pc, r8, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sl, r0, #252, 28 @ 0xfc0 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r0, r9, #24, 2 │ │ │ │ + subeq r0, r9, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq fp, r0, #216, 6 @ 0x60000003 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r1, r9, #200 @ 0xc8 │ │ │ │ + subeq r0, r9, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r8, r0, #36, 30 @ 0x90 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r1, r9, #232, 10 @ 0x3a000000 │ │ │ │ + subeq r1, r9, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r2, r0, #232, 20 @ 0xe8000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r1, r9, #72, 26 @ 0x1200 │ │ │ │ + subeq r1, r9, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, r0, #248, 18 @ 0x3e0000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r2, r9, #160, 16 @ 0xa00000 │ │ │ │ + subeq r2, r9, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, r0, #208, 8 @ 0xd0000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r2, r9, #136, 30 @ 0x220 │ │ │ │ + subeq r2, r9, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sl, r0, #232, 20 @ 0xe8000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r3, r9, #136, 8 @ 0x88000000 │ │ │ │ + subeq r3, r9, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sl, r0, #132, 10 @ 0x21000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r3, r9, #80, 26 @ 0x1400 │ │ │ │ + subeq r3, r9, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sl, r0, #32 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r4, r9, #184, 4 @ 0x8000000b │ │ │ │ + subeq r4, r9, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r5, pc, #176, 4 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r4, r9, #80, 16 @ 0x500000 │ │ │ │ + subeq r4, r9, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r6, r0, #164, 28 @ 0xa40 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r5, r9, #72, 6 @ 0x20000001 │ │ │ │ + subeq r5, r9, #72 @ 0x48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #144, 20 @ 0x90000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r5, r0, #152 @ 0x98 │ │ │ │ + subeq r5, r0, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r6, #0, 18 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq sp, r7, #216, 18 @ 0x360000 │ │ │ │ + subseq sp, r7, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r7, #120, 24 @ 0x7800 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq sp, r7, #128, 24 @ 0x8000 │ │ │ │ + subseq sp, r7, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, pc, #12, 14 @ 0x300000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r7, r9, #144, 4 │ │ │ │ + subeq r7, r9, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r7, #164, 18 @ 0x290000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq lr, r7, #88, 26 @ 0x1600 │ │ │ │ + subseq lr, r7, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r7, #192, 14 @ 0x3000000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq pc, r7, #64, 16 @ 0x400000 │ │ │ │ + subseq pc, r7, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r6, #88, 12 @ 0x5800000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r0, r8, #48, 8 @ 0x30000000 │ │ │ │ + subseq r0, r8, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r6, #108, 18 @ 0x1b0000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r5, r8, #160, 26 @ 0x2800 │ │ │ │ + subseq r5, r8, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r7, #180, 18 @ 0x2d0000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r5, r8, #160, 30 @ 0x280 │ │ │ │ + subseq r5, r8, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r5, pc, #192, 4 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, r9, #176, 10 @ 0x2c000000 │ │ │ │ + subeq sl, r9, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r7, #172, 14 @ 0x2b00000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r6, r8, #184, 18 @ 0x2e0000 │ │ │ │ + subseq r6, r8, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r6, #156, 8 @ 0x9c000000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r7, r8, #248, 10 @ 0x3e000000 │ │ │ │ + subseq r7, r8, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r6, #216, 18 @ 0x360000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r8, r8, #72 @ 0x48 │ │ │ │ + subseq r7, r8, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r7, #156, 12 @ 0x9c00000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r8, r8, #192, 18 @ 0x300000 │ │ │ │ + subseq r8, r8, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r8, #204, 8 @ 0xcc000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, r0, #0, 4 │ │ │ │ + subeq r3, r0, #64, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r7, #152, 14 @ 0x2600000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq sl, r8, #96 @ 0x60 │ │ │ │ + subseq sl, r8, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r7, #184, 18 @ 0x2e0000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq sl, r8, #24, 20 @ 0x18000 │ │ │ │ + subseq sl, r8, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r7, #132, 6 @ 0x10000002 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r4, r9, #24, 12 @ 0x1800000 │ │ │ │ + subseq r5, r9, #56 @ 0x38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r7, #92, 22 @ 0x17000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, r0, #240, 16 @ 0xf00000 │ │ │ │ + subeq r3, r0, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r7, #132, 14 @ 0x2100000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r5, r9, #80, 20 @ 0x50000 │ │ │ │ + subseq r6, r9, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r6, #180, 20 @ 0xb4000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r6, r9, #224, 16 @ 0xe00000 │ │ │ │ + subseq r6, r9, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, r7, #192 @ 0xc0 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r6, r9, #152, 22 @ 0x26000 │ │ │ │ + subseq r6, r9, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r1, [r0], #284 @ 0x11c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r7, #112, 14 @ 0x1c00000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r7, r9, #40, 28 @ 0x280 │ │ │ │ + subseq r7, r9, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r6, #64, 4 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r8, r9, #232, 16 @ 0xe80000 │ │ │ │ + subseq r8, r9, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r7, #140, 12 @ 0x8c00000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r8, r9, #144, 28 @ 0x900 │ │ │ │ + subseq r8, r9, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r5, r7, #252, 26 @ 0x3f00 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r9, r9, #168, 10 @ 0x2a000000 │ │ │ │ + subseq r9, r9, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, pc, #44, 16 @ 0x2c0000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, r9, #232, 30 @ 0x3a0 │ │ │ │ + subeq fp, r9, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r7, #120, 12 @ 0x7800000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq sl, r9, #232, 4 @ 0x8000000e │ │ │ │ + subseq sl, r9, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r6, #56 @ 0x38 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq fp, r9, #40 @ 0x28 │ │ │ │ + subseq fp, r9, #96 @ 0x60 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r6, #44, 22 @ 0xb000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq fp, r9, #72, 10 @ 0x12000000 │ │ │ │ + subseq fp, r9, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r6, #108, 22 @ 0x1b000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq fp, r9, #80, 22 @ 0x14000 │ │ │ │ + subseq fp, r9, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r6, #108, 24 @ 0x6c00 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r4, sl, #72, 14 @ 0x1200000 │ │ │ │ + subseq r4, sl, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r7, #212, 10 @ 0x35000000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r4, sl, #48, 20 @ 0x30000 │ │ │ │ + subseq r4, sl, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r7, #68, 24 @ 0x4400 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r4, sl, #72, 24 @ 0x4800 │ │ │ │ + subseq r4, sl, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r7, #176, 8 @ 0xb0000000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r4, sl, #168, 28 @ 0xa80 │ │ │ │ + subseq r5, sl, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, r7, #120, 10 @ 0x1e000000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r5, sl, #16, 6 @ 0x40000000 │ │ │ │ + subseq r5, sl, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r8, r7, #252, 14 @ 0x3f00000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r6, sl, #224, 6 @ 0x80000003 │ │ │ │ + subseq r6, sl, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r7, #28, 20 @ 0x1c000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r7, sl, #192, 2 @ 0x30 │ │ │ │ + subseq r7, sl, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r3, r7, #64, 6 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r7, sl, #240, 18 @ 0x3c0000 │ │ │ │ + subseq r7, sl, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r3, r7, #84, 2 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r7, sl, #56, 30 @ 0xe0 │ │ │ │ + subseq r7, sl, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r7, #104, 8 @ 0x68000000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r8, sl, #88, 16 @ 0x580000 │ │ │ │ + subseq r8, sl, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r7, #212 @ 0xd4 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r8, sl, #112, 30 @ 0x1c0 │ │ │ │ + subseq r8, sl, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, r7, #60, 30 @ 0xf0 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r9, sl, #208, 12 @ 0xd000000 │ │ │ │ + subseq r9, sl, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r7, #244, 24 @ 0xf400 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq fp, sl, #224, 28 @ 0xe00 │ │ │ │ + subseq ip, sl, #152 @ 0x98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r7, #156, 30 @ 0x270 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq pc, fp, #152, 10 @ 0x26000000 │ │ │ │ + subseq pc, fp, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, r6, #188, 24 @ 0xbc00 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq pc, fp, #40, 18 @ 0xa0000 │ │ │ │ + subseq r0, ip, #16, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r6, #96, 26 @ 0x1800 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq pc, fp, #128, 28 @ 0x800 │ │ │ │ + subseq r0, ip, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, r7, #56, 20 @ 0x38000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r0, ip, #232, 8 @ 0xe8000000 │ │ │ │ + subseq r0, ip, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r7, #56, 30 @ 0xe0 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r0, ip, #24, 24 @ 0x1800 │ │ │ │ + subseq r0, ip, #0, 28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r7, #244, 26 @ 0x3d00 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r1, ip, #192, 2 @ 0x30 │ │ │ │ + subseq r1, ip, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sl, r7, #88, 14 @ 0x1600000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r1, ip, #96, 12 @ 0x6000000 │ │ │ │ + subseq r1, ip, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, r7, #112, 28 @ 0x700 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r1, ip, #8, 22 @ 0x2000 │ │ │ │ + subseq r1, ip, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, r7, #172, 18 @ 0x2b0000 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r1, ip, #24, 26 @ 0x600 │ │ │ │ + subseq r1, ip, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, r7, #240, 26 @ 0x3c00 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq r2, ip, #56, 2 │ │ │ │ + subseq r2, ip, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r8, r7, #108, 28 @ 0x6c0 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq sl, ip, #200, 20 @ 0xc8000 │ │ │ │ + subseq fp, ip, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, r6, #8, 30 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq fp, ip, #232, 20 @ 0xe8000 │ │ │ │ + subseq ip, ip, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq lr, r6, #228, 26 @ 0x3900 │ │ │ │ biceq r4, r0, r8, lsl #28 │ │ │ │ - subseq fp, ip, #56, 30 @ 0xe0 │ │ │ │ + subseq ip, ip, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, pc, #224, 28 @ 0xe00 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq fp, r9, #248, 14 @ 0x3e00000 │ │ │ │ + subeq fp, r9, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #108, 10 @ 0x1b000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq ip, r9, #104, 2 │ │ │ │ + subeq ip, r9, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r3, r0, #116, 12 @ 0x7400000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq ip, r9, #120, 18 @ 0x1e0000 │ │ │ │ + subeq ip, r9, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r7, [r8], #3668 @ 0xe54 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, pc, #104, 26 @ 0x1a00 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sp, r9, #40, 6 @ 0xa0000000 │ │ │ │ + subeq sp, r9, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, pc, #224, 26 @ 0x3800 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sp, r9, #88, 12 @ 0x5800000 │ │ │ │ + subeq sp, r9, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r5, pc, #100, 6 @ 0x90000001 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sp, r9, #184, 24 @ 0xb800 │ │ │ │ + subeq lr, r9, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r5, pc, #168, 6 @ 0xa0000002 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq lr, r9, #112 @ 0x70 │ │ │ │ + subeq lr, r9, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, pc, #80, 8 @ 0x50000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq lr, r9, #120, 16 @ 0x780000 │ │ │ │ + subeq lr, r9, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, pc, #248, 2 @ 0x3e │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq lr, r9, #232, 24 @ 0xe800 │ │ │ │ + subeq lr, r9, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, pc, #88, 28 @ 0x580 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq pc, r9, #80, 6 @ 0x40000001 │ │ │ │ + subeq pc, r9, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, pc, #172, 22 @ 0x2b000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq pc, r9, #72, 22 @ 0x12000 │ │ │ │ + subeq pc, r9, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #4044 @ 0xfcc │ │ │ │ + ldreq r9, [r2], #2132 @ 0x854 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, pc, #120 @ 0x78 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq pc, r9, #136, 30 @ 0x220 │ │ │ │ + subeq r0, sl, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, r0, #204, 28 @ 0xcc0 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r0, sl, #104, 12 @ 0x6800000 │ │ │ │ + subeq r0, sl, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, pc, #236, 6 @ 0xb0000003 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r0, sl, #24, 20 @ 0x18000 │ │ │ │ + subeq r0, sl, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, pc, #8, 24 @ 0x800 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r1, sl, #80, 18 @ 0x140000 │ │ │ │ + subeq r1, sl, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r9, r5, #244, 16 @ 0xf40000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq r9, r3, #120, 2 │ │ │ │ + subeq r9, r3, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #8, 10 @ 0x2000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r5, sl, #192 @ 0xc0 │ │ │ │ + subeq r4, sl, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3308 @ 0xcec │ │ │ │ + ldreq r8, [r2], #2412 @ 0x96c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, pc, #120, 16 @ 0x780000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r5, sl, #96, 14 @ 0x1800000 │ │ │ │ + subeq r5, sl, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, pc, #68, 18 @ 0x110000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ subeq r6, sl, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #8, 10 @ 0x2000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, r0, #16, 12 @ 0x1000000 │ │ │ │ + subeq r4, r0, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r6, fp, #204, 24 @ 0xcc00 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r7, r3, #216, 16 @ 0xd80000 │ │ │ │ + subeq r7, r3, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #244, 8 @ 0xf4000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r9, sl, #24, 16 @ 0x180000 │ │ │ │ + subeq r9, sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, pc, #40, 10 @ 0xa000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, sl, #112, 12 @ 0x7000000 │ │ │ │ + subeq sl, sl, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sl, pc, #224, 18 @ 0x380000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq sl, sl, #144, 22 @ 0x24000 │ │ │ │ + subeq sl, sl, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, pc, #128, 12 @ 0x8000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq fp, sl, #48 @ 0x30 │ │ │ │ + subeq sl, sl, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r5, #164, 22 @ 0x29000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq fp, r3, #136, 12 @ 0x8800000 │ │ │ │ + subeq fp, r3, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #224, 8 @ 0xe0000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq ip, sl, #120, 28 @ 0x780 │ │ │ │ + subeq sp, sl, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, pc, #244, 24 @ 0xf400 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq lr, sl, #24, 10 @ 0x6000000 │ │ │ │ + subeq lr, sl, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, pc, #44, 6 @ 0xb0000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq lr, sl, #80, 30 @ 0x140 │ │ │ │ + subeq pc, sl, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, r5, #204, 22 @ 0x33000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq ip, r3, #176, 20 @ 0xb0000 │ │ │ │ + subeq ip, r3, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r5, pc, #204, 8 @ 0xcc000000 │ │ │ │ biceq r1, r0, r8, lsr #30 │ │ │ │ - subeq r0, fp, #32, 6 @ 0x80000000 │ │ │ │ + subeq r3, fp, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r9, r5, #244, 10 @ 0x3d000000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq sp, r3, #24 │ │ │ │ + subeq ip, r3, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, lr, #204, 2 @ 0x33 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sp, r0, #192, 26 @ 0x3000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq lr, r0, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r5, #144, 22 @ 0x24000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq sp, r3, #112, 28 @ 0x700 │ │ │ │ + subeq sp, r3, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq fp, r5, #76, 16 @ 0x4c0000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq lr, r3, #216, 24 @ 0xd800 │ │ │ │ + subeq lr, r3, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r5, #112, 16 @ 0x700000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq pc, r3, #80, 20 @ 0x50000 │ │ │ │ + subeq pc, r3, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r5, #180, 20 @ 0xb4000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq r0, r4, #232, 10 @ 0x3a000000 │ │ │ │ + subeq r0, r4, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, r9, #48, 4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, lr, #192, 4 │ │ │ │ + subseq r1, lr, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r5, #104, 6 @ 0xa0000001 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq r0, r4, #128, 22 @ 0x20000 │ │ │ │ + subeq r0, r4, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r5, #168, 20 @ 0xa8000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq r1, r4, #96, 2 │ │ │ │ + subeq r1, r4, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sl, r5, #112, 6 @ 0xc0000001 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq r2, r4, #0, 18 │ │ │ │ + subeq r2, r4, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r9, r5, #244, 4 @ 0x4000000f │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq r3, r4, #152, 2 @ 0x26 │ │ │ │ + subeq r2, r4, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #92 @ 0x5c │ │ │ │ + ldreq r9, [r2], #1484 @ 0x5cc │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r8, #4, 4 @ 0x40000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r0, #224, 16 @ 0xe00000 │ │ │ │ + subeq r7, r0, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #60, 20 @ 0x3c000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r0, #64, 26 @ 0x1000 │ │ │ │ + subeq r7, r0, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [r6], #4036 @ 0xfc4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sl, #44, 18 @ 0xb0000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r3, #64, 20 @ 0x40000 │ │ │ │ + subeq r8, r3, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r5, #124, 22 @ 0x1f000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq r7, r4, #168, 6 @ 0xa0000002 │ │ │ │ + subeq r8, r4, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r7, #100, 22 @ 0x19000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r5, r0, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r6, r0, #64 @ 0x40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq fp, r5, #168, 12 @ 0xa800000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq r7, r4, #128, 26 @ 0x2000 │ │ │ │ + subeq r8, r4, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r5, #172, 16 @ 0xac0000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq sl, r4, #64, 2 │ │ │ │ + subeq sl, r4, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r5, #152, 12 @ 0x9800000 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq sl, r4, #104, 24 @ 0x6800 │ │ │ │ + subeq sl, r4, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c29801 │ │ │ │ subeq ip, r6, ip, lsr r5 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -169282,21 +169282,21 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01216c98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #3732 @ 0xe94 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r5, #16, 2 │ │ │ │ biceq r2, r0, r8, ror #10 │ │ │ │ - subeq fp, r4, #112, 2 │ │ │ │ + subeq fp, r4, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, ip, #88, 22 @ 0x16000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r3, #40, 10 @ 0xa000000 │ │ │ │ + subeq fp, r3, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, r0, lsl #24 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -169306,99 +169306,99 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0121ade0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #3796 @ 0xed4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, sl, #216, 14 @ 0x3600000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r7, r4, #136, 16 @ 0x880000 │ │ │ │ + subeq r8, r4, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sl, #96, 28 @ 0x600 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r4, #184 @ 0xb8 │ │ │ │ + subeq r8, r4, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, ip, asr #2 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r8, lsr #19 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #3820 @ 0xeec │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, fp, #200, 14 @ 0x3200000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r4, #176, 14 @ 0x2c00000 │ │ │ │ + subeq r9, r4, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, fp, #204, 26 @ 0x3300 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r9, r4, #16, 28 @ 0x100 │ │ │ │ + subeq r9, r4, #0, 28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r6, fp, #140, 18 @ 0x230000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sl, r4, #104, 20 @ 0x68000 │ │ │ │ + subeq sl, r4, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, lr, #96, 16 @ 0x600000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r0, #128, 18 @ 0x200000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r0, r1, #96, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sl, #196, 14 @ 0x3100000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq ip, r4, #112, 12 @ 0x7000000 │ │ │ │ + subeq ip, r4, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, sl, #16, 12 @ 0x1000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sp, r4, #248, 22 @ 0x3e000 │ │ │ │ + subeq sp, r4, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ sbceq pc, fp, #120, 6 @ 0xe0000001 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq pc, r4, #176, 12 @ 0xb000000 │ │ │ │ + subeq pc, r4, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r6, fp, #176, 12 @ 0xb000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r0, r5, #160, 22 @ 0x28000 │ │ │ │ + subeq r1, r5, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2388 @ 0x954 │ │ │ │ + ldreq r9, [r2], #884 @ 0x374 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #48, 2 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r0, #88, 24 @ 0x5800 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r0, r1, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sl, #252, 10 @ 0x3f000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r3, r5, #32, 14 @ 0x800000 │ │ │ │ + subeq r3, r5, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq pc, sl, #96, 8 @ 0x60000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r4, r5, #88, 12 @ 0x5800000 │ │ │ │ + subeq r4, r5, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c29801 │ │ │ │ subeq ip, r6, ip, lsr r5 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -169410,19 +169410,19 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #3996 @ 0xf9c │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #428 @ 0x1ac │ │ │ │ + ldreq r9, [r2], #188 @ 0xbc │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq pc, sl, #184, 4 @ 0x8000000b │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r4, r5, #248, 20 @ 0xf8000 │ │ │ │ + subeq r4, r5, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, r0, lsl #24 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -169431,112 +169431,112 @@ │ │ │ │ strheq lr, [ip], #-88 @ 0xffffffa8 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0121ade0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #4060 @ 0xfdc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, pc, #16, 2 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r3, r1, #0, 8 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r8, r1, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r8, r9, #88, 10 @ 0x16000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, r0, #184, 24 @ 0xb800 │ │ │ │ + subeq r9, r0, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, ip, asr #2 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r8, lsr #19 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #4084 @ 0xff4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sl, #164, 4 @ 0x4000000a │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r5, r5, #0, 14 │ │ │ │ + subeq r5, r5, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r7, #40, 24 @ 0x2800 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, r0, #152, 14 @ 0x2600000 │ │ │ │ + subeq r7, r0, #192, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq pc, sl, #4, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r5, r5, #192, 28 @ 0xc00 │ │ │ │ + subeq r5, r5, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r1, #104, 22 @ 0x1a000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq pc, lr, #240, 14 @ 0x3c00000 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq pc, lr, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r0, #220, 16 @ 0xdc0000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq r0, pc, #160, 4 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq r1, pc, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r1, #76, 10 @ 0x13000000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq r1, pc, #232, 4 @ 0x8000000e │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq r1, pc, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq lr, sl, #92, 30 @ 0x170 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r5, #32, 4 │ │ │ │ + subeq r5, r5, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [r6], #3972 @ 0xf84 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r1, r1, #132, 24 @ 0x8400 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq r4, pc, #184, 20 @ 0xb8000 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq r4, pc, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r1, #48, 24 @ 0x3000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq r7, pc, #120, 26 @ 0x1e00 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq r7, pc, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, r0, #88, 16 @ 0x580000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq sl, pc, #208, 10 @ 0x34000000 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq sl, pc, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r1, #44, 24 @ 0x2c00 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq sl, pc, #224, 22 @ 0x38000 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq sl, pc, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r0, #156, 14 @ 0x2700000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq sl, pc, #80, 28 @ 0x500 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq sl, pc, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, r0, #172, 8 @ 0xac000000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq fp, pc, #88, 16 @ 0x580000 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq fp, pc, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c29801 │ │ │ │ subeq ip, r6, ip, lsr r5 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -169551,22 +169551,22 @@ │ │ │ │ subeq sp, sp, ip, asr #17 │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01216c98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq lr, [r2], #3892 @ 0xf34 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq pc, r0, #84, 4 @ 0x40000005 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq ip, pc, #32, 2 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq ip, pc, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r0, #224, 26 @ 0x3800 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq ip, pc, #128, 16 @ 0x800000 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq ip, pc, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, r0, lsl #24 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -169578,103 +169578,103 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq lr, [r2], #3956 @ 0xf74 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #404 @ 0x194 │ │ │ │ + ldreq r9, [r2], #836 @ 0x344 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r0, #8, 16 @ 0x80000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq ip, pc, #80, 22 @ 0x14000 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq ip, pc, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, ip, asr #2 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r8, lsr #19 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq lr, [r2], #3980 @ 0xf8c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r0, #192, 16 @ 0xc00000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq sp, pc, #48 @ 0x30 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq sp, pc, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r1, #20, 24 @ 0x1400 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq sp, pc, #224, 4 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq sp, pc, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r0, #64, 24 @ 0x4000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq sp, pc, #8, 14 @ 0x200000 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq sp, pc, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r0, #92, 22 @ 0x17000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq sp, pc, #184, 24 @ 0xb800 │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq sp, pc, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #128, 28 @ 0x800 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, r0, #96, 8 @ 0x60000000 │ │ │ │ + subeq fp, r0, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq ip, [lr], #-2348 @ 0xfffff6d4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r0, #24, 18 @ 0x60000 │ │ │ │ - biceq r2, r0, r8, lsr #19 │ │ │ │ - subeq lr, pc, #248, 2 @ 0x3e │ │ │ │ + biceq r2, r0, r8, ror #19 │ │ │ │ + subeq lr, pc, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r4, #32, 20 @ 0x20000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subeq r1, r0, #208, 2 @ 0x34 │ │ │ │ + subeq r1, r0, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, sl, #72, 30 @ 0x120 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r7, r5, #216 @ 0xd8 │ │ │ │ + subeq r6, r5, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ sbceq fp, fp, #24, 20 @ 0x18000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r7, r5, #96, 28 @ 0x600 │ │ │ │ + subeq r7, r5, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r8, [r2], #2076 @ 0x81c │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r6, fp, #212, 6 @ 0x50000003 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r5, #0, 14 │ │ │ │ + subeq r8, r5, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r4, #32, 22 @ 0x8000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subeq r1, r0, #136, 22 @ 0x22000 │ │ │ │ + subeq r1, r0, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c29801 │ │ │ │ subeq ip, r6, ip, lsr r5 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -169690,21 +169690,21 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r1, [r2], #3340 @ 0xd0c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, sl, #52, 30 @ 0xd0 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sl, r5, #96, 8 @ 0x60000000 │ │ │ │ + subeq sl, r5, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbceq r4, fp, #152, 6 @ 0x60000002 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r5, #248, 4 @ 0x8000000f │ │ │ │ + subeq fp, r5, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, r0, lsl #24 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -169714,183 +169714,183 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x0121ade0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq pc, [r2], #108 @ 0x6c │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r6, fp, #72, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r5, #0, 20 │ │ │ │ + subeq fp, r5, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #44, 10 @ 0xb000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sl, r1, #112, 2 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq sl, r1, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, ip, asr #2 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r8, lsr #19 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq pc, [r2], #132 @ 0x84 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, sl, #32, 30 @ 0x80 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sp, r5, #128, 8 @ 0x80000000 │ │ │ │ + subeq sp, r5, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3204 @ 0xc84 │ │ │ │ + ldreq r8, [r2], #3300 @ 0xce4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, sl, #16, 30 @ 0x40 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r5, #176, 4 │ │ │ │ + subeq lr, r5, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sl, #244 @ 0xf4 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r5, #248, 10 @ 0x3e000000 │ │ │ │ + subeq lr, r5, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sl, #72, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r5, #160, 18 @ 0x280000 │ │ │ │ + subeq lr, r5, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sl, #96, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r5, #104, 30 @ 0x1a0 │ │ │ │ + subeq lr, r5, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, ip, #176, 6 @ 0xc0000002 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r0, r6, #88, 6 @ 0x60000001 │ │ │ │ + subeq r0, r6, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, sl, #120, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r0, r6, #232, 18 @ 0x3a0000 │ │ │ │ + subeq r0, r6, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, sl, #80, 4 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r1, r6, #48 @ 0x30 │ │ │ │ + subeq r1, r6, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0042d994 │ │ │ │ biceq r0, r0, r8, lsl #29 │ │ │ │ teqeq r0, r8, lsl #29 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r4, [r3], #260 @ 0x104 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq sp, r8, #228, 26 @ 0x3900 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, lr, #120, 10 @ 0x1e000000 │ │ │ │ + subseq fp, lr, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, fp, #188, 16 @ 0xbc0000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r1, r6, #192, 22 @ 0x30000 │ │ │ │ + subeq r1, r6, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, sl, #152, 6 @ 0x60000002 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r3, r6, #136 @ 0x88 │ │ │ │ + subeq r2, r6, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, fp, #48, 24 @ 0x3000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r3, r6, #8, 14 @ 0x200000 │ │ │ │ + subeq r3, r6, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1292 @ 0x50c │ │ │ │ + ldreq r9, [r2], #212 @ 0xd4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, fp, #64, 26 @ 0x1000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r3, r6, #112, 22 @ 0x1c000 │ │ │ │ + subeq r3, r6, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, fp, #120, 4 @ 0x80000007 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r4, r6, #224, 18 @ 0x380000 │ │ │ │ + subeq r4, r6, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #192, 28 @ 0xc00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sp, r0, #248, 10 @ 0x3e000000 │ │ │ │ + subeq sp, r0, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq lr, [pc], #-1564 @ 10875dc <__bss_end__@@Base+0x22a820> │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, sl, #220 @ 0xdc │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r7, r6, #168, 6 @ 0xa0000002 │ │ │ │ + subeq r7, r6, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, fp, #64, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r7, r6, #192, 24 @ 0xc000 │ │ │ │ + subeq r7, r6, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, fp, #96, 30 @ 0x180 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r6, #24, 2 │ │ │ │ + subeq r8, r6, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, fp, #68, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r6, #96, 12 @ 0x6000000 │ │ │ │ + subeq r8, r6, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, sl, #140, 4 @ 0xc0000008 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r9, r6, #144, 4 │ │ │ │ + subeq r8, r6, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, fp, #56, 26 @ 0xe00 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sl, r6, #144, 12 @ 0x9000000 │ │ │ │ + subeq sl, r6, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, fp, #32, 22 @ 0x8000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r6, #208, 14 @ 0x3400000 │ │ │ │ + subeq fp, r6, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ ldrdeq ip, [r6], #-120 @ 0xffffff88 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -169900,303 +169900,303 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r9, r6, #124, 4 @ 0xc0000007 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, fp, #124 @ 0x7c │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sp, r6, #80, 2 │ │ │ │ + subeq sp, r6, #176 @ 0xb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, sl, #52 @ 0x34 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r6, #96, 2 │ │ │ │ + subeq sp, r6, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #4028 @ 0xfbc │ │ │ │ + ldreq r9, [r2], #4076 @ 0xfec │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r2, ip, #156, 18 @ 0x270000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r6, #120, 26 @ 0x1e00 │ │ │ │ + subeq lr, r6, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, fp, #64, 14 @ 0x1000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq pc, r6, #200, 10 @ 0x32000000 │ │ │ │ + subeq pc, r6, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, fp, #8, 16 @ 0x80000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq pc, r6, #248, 22 @ 0x3e000 │ │ │ │ + subeq pc, r6, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, sl, #248, 2 @ 0x3e │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r0, r7, #0, 20 │ │ │ │ + subeq r0, r7, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r3, sl, #244, 10 @ 0x3d000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r1, r7, #8, 8 @ 0x8000000 │ │ │ │ + subeq r1, r7, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, sl, #128, 20 @ 0x80000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r1, r7, #144, 20 @ 0x90000 │ │ │ │ + subeq r1, r7, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, lr, #104, 16 @ 0x680000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq fp, r1, #8, 12 @ 0x800000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq fp, r1, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, sl, #212 @ 0xd4 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r4, r7, #120, 28 @ 0x780 │ │ │ │ + subeq r4, r7, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, r1, #44, 10 @ 0xb000000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq sp, r1, #216, 24 @ 0xd800 │ │ │ │ + subseq sp, r1, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ ldrdeq ip, [r6], #-120 @ 0xffffff88 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq lr, [r2], #3684 @ 0xe64 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r1, #248 @ 0xf8 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq sp, r1, #88, 30 @ 0x160 │ │ │ │ + subseq lr, r1, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2276 @ 0x8e4 │ │ │ │ + ldreq r8, [r2], #2628 @ 0xa44 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r7, #132, 24 @ 0x8400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r0, #136, 22 @ 0x22000 │ │ │ │ + subeq ip, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, r1, #112, 6 @ 0xc0000001 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ subseq lr, r1, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r1, #24, 2 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq lr, r1, #176, 30 @ 0x2c0 │ │ │ │ + subseq lr, r1, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #212, 28 @ 0xd40 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r0, #248, 20 @ 0xf8000 │ │ │ │ + subeq r0, r1, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r1, [sp], #4012 @ 0xfac │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, r1, #124, 12 @ 0x7c00000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq pc, r1, #128, 4 │ │ │ │ + subseq pc, r1, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, r1, #148 @ 0x94 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq pc, r1, #248, 14 @ 0x3e00000 │ │ │ │ + subseq pc, r1, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, r1, #220, 20 @ 0xdc000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq pc, r1, #40, 28 @ 0x280 │ │ │ │ + subseq pc, r1, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r1, #28, 28 @ 0x1c0 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r0, r2, #224, 2 @ 0x38 │ │ │ │ + subseq pc, r1, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r1, #36, 24 @ 0x2400 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r0, r2, #216, 8 @ 0xd8000000 │ │ │ │ + subseq r0, r2, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, r1, #144, 18 @ 0x240000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r0, r2, #64, 16 @ 0x400000 │ │ │ │ + subseq r0, r2, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r1, #96, 16 @ 0x600000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r0, r2, #192, 26 @ 0x3000 │ │ │ │ + subseq r0, r2, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r1, #128, 12 @ 0x8000000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r1, r2, #136, 4 @ 0x80000008 │ │ │ │ + subseq r1, r2, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r1, #212, 24 @ 0xd400 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r1, r2, #160, 16 @ 0xa00000 │ │ │ │ + subseq r1, r2, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [lr], #-1116 @ 0xfffffba4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, r1, #164, 10 @ 0x29000000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r1, r2, #8, 26 @ 0x200 │ │ │ │ + subseq r1, r2, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r1, #140, 28 @ 0x8c0 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r2, r2, #208 @ 0xd0 │ │ │ │ + subseq r2, r2, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3924 @ 0xf54 │ │ │ │ + ldreq r8, [r2], #4044 @ 0xfcc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r1, #220, 4 @ 0xc000000d │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r2, r2, #80, 14 @ 0x1400000 │ │ │ │ + subseq r2, r2, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [lr], #-1132 @ 0xfffffb94 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, r1, #172, 26 @ 0x2b00 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r3, r2, #88, 2 │ │ │ │ + subseq r3, r2, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r8, r1, #96 @ 0x60 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r3, r2, #72, 18 @ 0x120000 │ │ │ │ + subseq r3, r2, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r1, #48, 30 @ 0xc0 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r4, r2, #152, 2 @ 0x26 │ │ │ │ + subseq r4, r2, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, r1, #12, 14 @ 0x300000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r4, r2, #216, 14 @ 0x3600000 │ │ │ │ + subseq r4, r2, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [lr], #-1140 @ 0xfffffb8c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r1, #180, 2 @ 0x2d │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r4, r2, #192, 22 @ 0x30000 │ │ │ │ + subseq r4, r2, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r1, #160, 24 @ 0xa000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r5, r2, #32 │ │ │ │ + subseq r5, r2, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r1, #216, 2 @ 0x36 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r5, r2, #32, 22 @ 0x8000 │ │ │ │ + subseq r5, r2, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r1, #52, 18 @ 0xd0000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r5, r2, #248, 30 @ 0x3e0 │ │ │ │ + subseq r6, r2, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sp, [pc], #1724 @ 1087aec <__bss_end__@@Base+0x22ad30> │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1772 @ 0x6ec │ │ │ │ + ldreq r9, [r2], #3140 @ 0xc44 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, r1, #12, 12 @ 0xc00000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r6, r2, #200, 8 @ 0xc8000000 │ │ │ │ + subseq r6, r2, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r1, #188, 24 @ 0xbc00 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r6, r2, #64, 18 @ 0x100000 │ │ │ │ + subseq r6, r2, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #196, 24 @ 0xc400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, r1, #184, 30 @ 0x2e0 │ │ │ │ + subeq r7, r1, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -170206,45 +170206,45 @@ │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq r9, [lr], #-3572 @ 0xfffff20c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #84, 22 @ 0x15000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r0, #112, 24 @ 0x7000 │ │ │ │ + subeq r0, r1, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r1, #84, 20 @ 0x54000 │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r6, r2, #176, 28 @ 0xb00 │ │ │ │ + subseq r6, r2, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r1, #196, 4 @ 0x4000000c │ │ │ │ biceq r3, r0, r8, lsr #8 │ │ │ │ - subseq r7, r2, #184, 4 @ 0x8000000b │ │ │ │ + subseq r7, r2, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, fp, #116, 2 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r7, #144, 14 @ 0x2400000 │ │ │ │ + subeq r6, r7, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, fp, #204, 20 @ 0xcc000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r7, #184, 30 @ 0x2e0 │ │ │ │ + subeq r6, r7, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, lr, #88, 14 @ 0x1600000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq fp, r1, #136, 26 @ 0x2200 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq fp, r1, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -170266,345 +170266,345 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi r9, r6, #172, 30 @ 0x2b0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, ip, #180, 14 @ 0x2d00000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r7, r7, #152, 22 @ 0x26000 │ │ │ │ + subeq r7, r7, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01087c98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ submi sl, r6, #76, 2 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, fp, #96, 24 @ 0x6000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r7, #160, 4 │ │ │ │ + subeq r8, r7, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sl, #164, 4 @ 0x4000000a │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r7, #56, 26 @ 0xe00 │ │ │ │ + subeq r8, r7, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, r6, #156, 28 @ 0x9c0 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r3, r9, #0 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r3, r9, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3060 @ 0xbf4 │ │ │ │ + ldreq r8, [r2], #3156 @ 0xc54 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r6, #92, 4 @ 0xc0000005 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r3, r9, #168, 26 @ 0x2a00 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r3, r9, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r6, #28, 8 @ 0x1c000000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r4, r9, #64, 28 @ 0x400 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r4, r9, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r3, [r2], #3956 @ 0xf74 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3900 @ 0xf3c │ │ │ │ + ldreq r8, [r2], #4020 @ 0xfb4 │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, r6, #216, 22 @ 0x36000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r5, r9, #72, 22 @ 0x12000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r5, r9, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, fp, #172, 24 @ 0xac00 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r9, r7, #32, 12 @ 0x2000000 │ │ │ │ + subeq r9, r7, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r5, #228, 28 @ 0xe40 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r7, r9, #64, 4 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r7, r9, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r6, #16, 22 @ 0x4000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r9, r9, #24, 26 @ 0x600 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r9, r9, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r3, [r2], #3820 @ 0xeec │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, fp, #0 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r9, r7, #232, 20 @ 0xe8000 │ │ │ │ + subeq r9, r7, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #4004 @ 0xfa4 │ │ │ │ + ldreq r9, [r2], #4052 @ 0xfd4 │ │ │ │ sbceq r8, r2, #6208 @ 0x1840 │ │ │ │ strteq r0, [r1], #8 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #116 @ 0x74 │ │ │ │ + ldreq sl, [r2], #340 @ 0x154 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, sl, #64 @ 0x40 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sl, r7, #232, 2 @ 0x3a │ │ │ │ + subeq r9, r7, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, sl, #24, 26 @ 0x600 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sl, r7, #240, 14 @ 0x3c00000 │ │ │ │ + subeq sl, r7, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r3, [r2], #3892 @ 0xf34 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #80, 30 @ 0x140 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, r1, #64, 18 @ 0x100000 │ │ │ │ + subeq r9, r1, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2364 @ 0x93c │ │ │ │ + ldreq r9, [r2], #860 @ 0x35c │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sp, [ip], #1236 @ 0x4d4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, fp, #112, 16 @ 0x700000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq sl, r7, #8, 22 @ 0x2000 │ │ │ │ + subeq sl, r7, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r6, #40, 28 @ 0x280 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq lr, r9, #40, 10 @ 0xa000000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq lr, r9, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r5, #80, 28 @ 0x500 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq lr, r9, #40, 22 @ 0xa000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq lr, r9, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r6, #48, 18 @ 0xc0000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq pc, r9, #104, 2 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq pc, r9, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #68 @ 0x44 │ │ │ │ + ldreq r9, [r2], #1460 @ 0x5b4 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3012 @ 0xbc4 │ │ │ │ + ldreq r8, [r2], #3084 @ 0xc0c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r7, #24, 4 @ 0x80000001 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r0, sl, #136, 12 @ 0x8800000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r0, sl, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r1, [r2], #2932 @ 0xb74 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r6, #92, 18 @ 0x170000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r0, sl, #56, 24 @ 0x3800 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r0, sl, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r6, #80, 6 @ 0x40000001 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r1, sl, #40, 4 @ 0x80000002 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r1, sl, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r6, r6, #248, 8 @ 0xf8000000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r1, sl, #200, 16 @ 0xc80000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r1, sl, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r6, #136, 24 @ 0x8800 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r2, sl, #32, 4 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r2, sl, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3284 @ 0xcd4 │ │ │ │ + ldreq r8, [r2], #2388 @ 0x954 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r6, #160, 12 @ 0xa000000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r4, sl, #56 @ 0x38 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r3, sl, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, r6, #120, 2 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r5, sl, #240, 20 @ 0xf0000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r5, sl, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r6, #20, 2 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r5, sl, #248, 30 @ 0x3e0 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r5, sl, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, r6, #0, 18 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r6, sl, #176, 12 @ 0xb000000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r6, sl, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, sl, #108, 22 @ 0x1b000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r7, #104, 8 @ 0x68000000 │ │ │ │ + subeq sl, r7, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3740 @ 0xe9c │ │ │ │ + ldreq r9, [r2], #2468 @ 0x9a4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r2, #160, 22 @ 0x28000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r7, r4, #40, 2 │ │ │ │ + subseq r8, r4, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, r2, #24, 18 @ 0x60000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r7, r4, #208, 16 @ 0xd00000 │ │ │ │ + subseq fp, r4, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r2, #28, 2 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r7, r4, #56, 24 @ 0x3800 │ │ │ │ + subseq ip, r4, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, r3, #48, 20 @ 0x30000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r8, r4, #168, 2 @ 0x2a │ │ │ │ + subseq ip, r4, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r2, #244, 4 @ 0x4000000f │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sl, r4, #48, 22 @ 0xc000 │ │ │ │ + subseq lr, r4, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r2, #24, 24 @ 0x1800 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r0, r5, #144, 18 @ 0x240000 │ │ │ │ + subseq r1, r5, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r9, #28 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, r1, #176, 16 @ 0xb00000 │ │ │ │ + subeq r8, r1, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3300 @ 0xce4 │ │ │ │ + ldreq r8, [r2], #3372 @ 0xd2c │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq fp, [r4], #84 @ 0x54 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2084 @ 0x824 │ │ │ │ + ldreq r9, [r2], #3716 @ 0xe84 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, r2, #88 @ 0x58 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r0, r5, #136, 26 @ 0x2200 │ │ │ │ + subseq r1, r5, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r2, #108, 22 @ 0x1b000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r1, r5, #136, 2 @ 0x22 │ │ │ │ + subseq r2, r5, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -170614,405 +170614,405 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi lr, r6, #124, 26 @ 0x1f00 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r2, #152, 28 @ 0x980 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r1, r5, #8, 22 @ 0x2000 │ │ │ │ + subseq r8, r5, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, r2, #244, 24 @ 0xf400 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r2, r5, #104, 18 @ 0x1a0000 │ │ │ │ + subseq r8, r5, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #40, 26 @ 0xa00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sl, r1, #224, 30 @ 0x380 │ │ │ │ + subeq sl, r1, #0, 26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq fp, [ip], #2756 @ 0xac4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq ip, r2, #20, 28 @ 0x140 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r3, r5, #128, 2 │ │ │ │ + subseq r8, r5, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, r2, #20, 28 @ 0x140 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r4, r5, #120, 6 @ 0xe0000001 │ │ │ │ + subseq r9, r5, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r2, #252, 14 @ 0x3f00000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r9, r5, #248, 22 @ 0x3e000 │ │ │ │ + subseq r9, r5, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3092 @ 0xc14 │ │ │ │ + ldreq r9, [r2], #3188 @ 0xc74 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r2, #88, 24 @ 0x5800 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sl, r5, #224 @ 0xe0 │ │ │ │ + subseq sl, r5, #80, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r2, #4, 28 @ 0x40 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sl, r5, #112, 20 @ 0x70000 │ │ │ │ + subseq sl, r5, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r2, #228, 12 @ 0xe400000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq fp, r5, #112, 8 @ 0x70000000 │ │ │ │ + subseq fp, r5, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r2, #192, 18 @ 0x300000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq fp, r5, #72, 18 @ 0x120000 │ │ │ │ + subseq fp, r5, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r2, #112, 30 @ 0x1c0 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq fp, r5, #24, 28 @ 0x180 │ │ │ │ + subseq ip, r5, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r2, #184, 8 @ 0xb8000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq ip, r5, #112, 18 @ 0x1c0000 │ │ │ │ + subseq ip, r5, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, r3, #56, 6 @ 0xe0000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sp, r5, #40, 4 @ 0x80000002 │ │ │ │ + subseq sp, r5, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0042d994 │ │ │ │ biceq r0, r0, r8, lsl #29 │ │ │ │ teqeq r0, r8, lsl #29 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r4, [r3], #212 @ 0xd4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, r2, #104 @ 0x68 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sp, r5, #32, 16 @ 0x200000 │ │ │ │ + subseq sp, r5, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbceq fp, r1, #224, 16 @ 0xe00000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sp, r5, #40, 28 @ 0x280 │ │ │ │ + subseq sp, r5, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2708 @ 0xa94 │ │ │ │ + ldreq r9, [r2], #1172 @ 0x494 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r2, #252, 14 @ 0x3f00000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq lr, r5, #40, 6 @ 0xa0000000 │ │ │ │ + subseq lr, r5, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r7, #200, 18 @ 0x320000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r7, pc, #160, 6 @ 0x80000002 │ │ │ │ + subseq r7, pc, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq pc, [pc], #2236 @ 10883ec <__bss_end__@@Base+0x22b630> │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r2, #100, 10 @ 0x19000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq lr, r5, #128, 20 @ 0x80000 │ │ │ │ + subseq lr, r5, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r2, #72, 4 @ 0x80000004 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq lr, r5, #88, 26 @ 0x1600 │ │ │ │ + subseq lr, r5, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r3, #152, 10 @ 0x26000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq pc, r5, #248, 2 @ 0x3e │ │ │ │ + subseq pc, r5, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, r2, #8, 24 @ 0x800 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq pc, r5, #144, 16 @ 0x900000 │ │ │ │ + subseq pc, r5, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r2, #216, 4 @ 0x8000000d │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq pc, r5, #96, 30 @ 0x180 │ │ │ │ + subseq pc, r5, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r2, #228, 28 @ 0xe40 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r0, r6, #160, 24 @ 0xa000 │ │ │ │ + subseq r0, r6, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq sl, r2, #136, 12 @ 0x8800000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r1, r6, #72, 8 @ 0x48000000 │ │ │ │ + subseq r1, r6, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r9, #16, 24 @ 0x1000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sl, r1, #120, 2 │ │ │ │ + subeq sl, r1, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #260 @ 0x104 │ │ │ │ + ldreq r9, [r2], #2900 @ 0xb54 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, r2, #64, 14 @ 0x1000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r1, r6, #88, 20 @ 0x58000 │ │ │ │ + subseq r1, r6, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r2, #28, 14 @ 0x700000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r3, r6, #208, 14 @ 0x3400000 │ │ │ │ + subseq r3, r6, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #60, 24 @ 0x3c00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r1, #24, 8 @ 0x18000000 │ │ │ │ + subeq ip, r1, #32, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sl, [r9], #3300 @ 0xce4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r1, #20, 18 @ 0x50000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r3, r6, #48, 28 @ 0x300 │ │ │ │ + subseq r4, r6, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r2, #104, 16 @ 0x680000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r4, r6, #104, 2 │ │ │ │ + subseq r8, r6, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r2, #176, 20 @ 0xb0000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r4, r6, #40, 18 @ 0xa0000 │ │ │ │ + subseq r8, r6, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r2, #80, 8 @ 0x50000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r5, r6, #56, 2 │ │ │ │ + subseq r8, r6, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq sl, r2, #64, 18 @ 0x100000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r5, r6, #64, 22 @ 0x10000 │ │ │ │ + subseq r8, r6, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r3, r3, #136, 22 @ 0x22000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r9, r6, #184, 14 @ 0x2e00000 │ │ │ │ + subseq r9, r6, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r2, #4, 12 @ 0x400000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r9, r6, #104, 24 @ 0x6800 │ │ │ │ + subseq r9, r6, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #332 @ 0x14c │ │ │ │ + ldreq r9, [r2], #380 @ 0x17c │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r9, r9, #176, 8 @ 0xb0000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r8, pc, #200, 4 @ 0x8000000c │ │ │ │ + subseq r8, pc, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r2, #92, 6 @ 0x70000001 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sl, r6, #176 @ 0xb0 │ │ │ │ + subseq r9, r6, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r2, #196, 22 @ 0x31000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sl, r6, #240, 4 │ │ │ │ + subseq r9, r6, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, r2, #164, 20 @ 0xa4000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sl, r6, #192, 12 @ 0xc000000 │ │ │ │ + subseq sl, r6, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r2, #244, 20 @ 0xf4000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sl, r6, #48, 20 @ 0x30000 │ │ │ │ + subseq sl, r6, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq sl, [r2], #76 @ 0x4c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r2, #156, 8 @ 0x9c000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sl, r6, #208, 30 @ 0x340 │ │ │ │ + subseq sl, r6, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r2, #252, 30 @ 0x3f0 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq fp, r6, #136, 4 @ 0x80000008 │ │ │ │ + subseq fp, r6, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, r2, #180, 30 @ 0x2d0 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq fp, r6, #48, 12 @ 0x3000000 │ │ │ │ + subseq fp, r6, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [lr], #-780 @ 0xfffffcf4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #136, 6 @ 0x20000002 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, r1, #120, 6 @ 0xe0000001 │ │ │ │ + subeq fp, r1, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r3, #204 @ 0xcc │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq fp, r6, #240, 20 @ 0xf0000 │ │ │ │ + subseq fp, r6, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r2, #212, 6 @ 0x50000003 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq fp, r6, #112, 28 @ 0x700 │ │ │ │ + subseq fp, r6, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r3, #172, 14 @ 0x2b00000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq ip, r6, #80, 6 @ 0x40000001 │ │ │ │ + subseq ip, r6, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [lr], #-796 @ 0xfffffce4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r8, r2, #180, 30 @ 0x2d0 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq ip, r6, #160, 22 @ 0x28000 │ │ │ │ + subseq ip, r6, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq sl, r2, #112, 4 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sp, r6, #184, 2 @ 0x2e │ │ │ │ + subseq sp, r6, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r2, #84, 18 @ 0x150000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sp, r6, #40, 12 @ 0x2800000 │ │ │ │ + subseq sp, r6, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r2, #212, 6 @ 0x50000003 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sp, r6, #144, 22 @ 0x24000 │ │ │ │ + subseq sp, r6, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [lr], #-804 @ 0xfffffcdc │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #356 @ 0x164 │ │ │ │ + ldreq r9, [r2], #3452 @ 0xd7c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r2, #40, 28 @ 0x280 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq lr, r6, #96 @ 0x60 │ │ │ │ + subseq lr, r6, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r2, #184, 4 @ 0x8000000b │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq lr, r6, #40, 16 @ 0x280000 │ │ │ │ + subseq lr, r6, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -171022,429 +171022,429 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq r9, [pc], #-1412 @ 108883c <__bss_end__@@Base+0x22ba80> │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #20, 20 @ 0x14000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sp, r1, #16, 12 @ 0x1000000 │ │ │ │ + subeq sp, r1, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r8, [ip], #1772 @ 0x6ec │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r2, #132, 14 @ 0x2100000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq lr, r6, #232, 30 @ 0x3a0 │ │ │ │ + subseq pc, r6, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r2, r2, #160, 18 @ 0x280000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq pc, r6, #128, 14 @ 0x2000000 │ │ │ │ + subseq pc, r6, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2036 @ 0x7f4 │ │ │ │ + ldreq r9, [r2], #2180 @ 0x884 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq r9, [pc], #-1228 @ 10888cc <__bss_end__@@Base+0x22bb10> │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq fp, r1, #80, 18 @ 0x140000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq pc, r6, #0, 20 │ │ │ │ + subseq pc, r6, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r2, #224, 28 @ 0xe00 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq pc, r6, #8, 26 @ 0x200 │ │ │ │ + subseq pc, r6, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, r3, #128, 26 @ 0x2000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r1, r7, #248, 8 @ 0xf8000000 │ │ │ │ + subseq r1, r7, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r2, #196, 22 @ 0x31000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r3, r7, #176, 4 │ │ │ │ + subseq r3, r7, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, r2, #220, 10 @ 0x37000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r3, r7, #216, 10 @ 0x36000000 │ │ │ │ + subseq r3, r7, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, r2, #236, 6 @ 0xb0000003 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r3, r7, #104, 16 @ 0x680000 │ │ │ │ + subseq r3, r7, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq r9, [pc], #-1348 @ 1088974 <__bss_end__@@Base+0x22bbb8> │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r9, #240, 24 @ 0xf000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r1, #120, 10 @ 0x1e000000 │ │ │ │ + subeq ip, r1, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r1, #144, 18 @ 0x240000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r3, r7, #88, 20 @ 0x58000 │ │ │ │ + subseq r3, r7, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r3, #16, 2 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r4, r7, #248 @ 0xf8 │ │ │ │ + subseq r3, r7, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r3, #32, 14 @ 0x800000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r4, r7, #248, 18 @ 0x3e0000 │ │ │ │ + subseq r4, r7, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r2, #208, 8 @ 0xd0000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r5, r7, #200, 6 @ 0x20000003 │ │ │ │ + subseq r5, r7, #208, 4 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbceq r6, r2, #196, 6 @ 0x10000003 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r5, r7, #184, 16 @ 0xb80000 │ │ │ │ + subseq r5, r7, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, r3, #204, 12 @ 0xcc00000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r5, r7, #184, 22 @ 0x2e000 │ │ │ │ + subseq r5, r7, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r2, #56, 18 @ 0xe0000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r5, r7, #184, 30 @ 0x2e0 │ │ │ │ + subseq r5, r7, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2868 @ 0xb34 │ │ │ │ + ldreq r8, [r2], #2796 @ 0xaec │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r3, #112, 24 @ 0x7000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r6, r7, #0, 24 │ │ │ │ + subseq r6, r7, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r8, r3, #132, 26 @ 0x2100 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r7, r7, #24, 24 @ 0x1800 │ │ │ │ + subseq r7, r7, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r3, [r2], #3660 @ 0xe4c │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r9, r2, #204, 14 @ 0x3300000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r8, r7, #56, 16 @ 0x380000 │ │ │ │ + subseq sl, r7, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r9, r2, #32, 4 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r8, r7, #208, 24 @ 0xd000 │ │ │ │ + subseq sl, r7, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, r2, #60, 2 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r9, r7, #168, 4 @ 0x8000000a │ │ │ │ + subseq sl, r7, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3140 @ 0xc44 │ │ │ │ + ldreq sl, [r2], #532 @ 0x214 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r2, #0, 12 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r9, r7, #24, 10 @ 0x6000000 │ │ │ │ + subseq sl, r7, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq r3, [r2], #3524 @ 0xdc4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, r2, #244, 2 @ 0x3d │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r9, r7, #240, 12 @ 0xf000000 │ │ │ │ + subseq sl, r7, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3996 @ 0xf9c │ │ │ │ + ldreq r9, [r2], #3092 @ 0xc14 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #40, 18 @ 0xa0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r1, #120, 26 @ 0x1e00 │ │ │ │ + subeq lr, r1, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq fp, [r5], #1676 @ 0x68c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r2, #124, 14 @ 0x1f00000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r9, r7, #192, 18 @ 0x300000 │ │ │ │ + subseq sl, r7, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r3, #160, 22 @ 0x28000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq fp, r7, #200, 2 @ 0x32 │ │ │ │ + subseq ip, r7, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r3, [r2], #3596 @ 0xe0c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r2, #100 @ 0x64 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sp, r7, #96, 4 │ │ │ │ + subseq sp, r7, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sp, r2, #28, 22 @ 0x7000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq sp, r7, #24, 18 @ 0x60000 │ │ │ │ + subseq sp, r7, #192, 16 @ 0xc00000 │ │ │ │ andeq r1, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq pc, r2, #248, 12 @ 0xf800000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq lr, r7, #168 @ 0xa8 │ │ │ │ + subseq sp, r7, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r1, #224, 18 @ 0x380000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq lr, r7, #192, 16 @ 0xc00000 │ │ │ │ + subseq lr, r7, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r2, #164, 26 @ 0x2900 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq lr, r7, #168, 22 @ 0x2a000 │ │ │ │ + subseq lr, r7, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r9, #128, 18 @ 0x200000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sp, r1, #232, 10 @ 0x3a000000 │ │ │ │ + subeq sp, r1, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, r2, #204, 20 @ 0xcc000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq pc, r7, #232 @ 0xe8 │ │ │ │ + subseq lr, r7, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq ip, r2, #196, 20 @ 0xc4000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq pc, r7, #56, 8 @ 0x38000000 │ │ │ │ + subseq pc, r7, #8, 8 @ 0x8000000 │ │ │ │ andeq r1, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r8, [r2], #2292 @ 0x8f4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r6, r3, #168, 10 @ 0x2a000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq pc, r7, #8, 30 │ │ │ │ + subseq pc, r7, #72, 30 @ 0x120 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r2, #104, 2 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r0, r8, #0, 6 │ │ │ │ + subseq r0, r8, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [lr], #-676 @ 0xfffffd5c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r2, #204, 22 @ 0x33000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r0, r8, #0, 14 │ │ │ │ + subseq r0, r8, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r2, #240, 20 @ 0xf0000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r0, r8, #200, 20 @ 0xc8000 │ │ │ │ + subseq r0, r8, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq fp, [r4], #20 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r3, #84, 20 @ 0x54000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r1, r8, #224, 12 @ 0xe000000 │ │ │ │ + subseq r1, r8, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [lr], #-692 @ 0xfffffd4c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r2, #76, 6 @ 0x30000001 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r2, r8, #32, 4 │ │ │ │ + subseq r2, r8, #160, 4 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r2, #124, 26 @ 0x1f00 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r2, r8, #80, 12 @ 0x5000000 │ │ │ │ + subseq r2, r8, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r2, #92, 8 @ 0x5c000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r2, r8, #248, 20 @ 0xf8000 │ │ │ │ + subseq r3, r8, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r2, #12, 4 @ 0xc0000000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r3, r8, #80 @ 0x50 │ │ │ │ + subseq r4, r8, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrbteq sl, [lr], #-700 @ 0xfffffd44 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r1, #60, 20 @ 0x3c000 │ │ │ │ biceq r3, r0, r8, asr #29 │ │ │ │ - subseq r3, r8, #192, 10 @ 0x30000000 │ │ │ │ + subseq r4, r8, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r5, #60, 28 @ 0x3c0 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r7, sl, #48, 20 @ 0x30000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r7, sl, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3524 @ 0xdc4 │ │ │ │ + ldreq r8, [r2], #3684 @ 0xe64 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3380 @ 0xd34 │ │ │ │ + ldreq r9, [r2], #980 @ 0x3d4 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r4, r6, #0, 28 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r7, sl, #16, 30 @ 0x40 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r7, sl, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, r6, #128, 12 @ 0x8000000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r8, sl, #192, 4 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r8, sl, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r8, r0, lr, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r3, r7, #100, 14 @ 0x1900000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #0, 14 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, r2, #96, 26 @ 0x1800 │ │ │ │ + subeq r3, r2, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [ip], #4052 @ 0xfd4 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r2, r6, #40, 30 @ 0xa0 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r8, sl, #176, 16 @ 0xb00000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r8, sl, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r8, [r8, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -171453,3154 +171453,3154 @@ │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r1, [r2], #3852 @ 0xf0c │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbceq r0, r7, #200, 4 @ 0x8000000c │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq sl, sl, #0, 4 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq sl, sl, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r6, #252, 12 @ 0xfc00000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq fp, sl, #16, 24 @ 0x1000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq fp, sl, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r6, #168, 24 @ 0xa800 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq ip, sl, #56, 22 @ 0xe000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq ip, sl, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r6, #228, 20 @ 0xe4000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq sp, sl, #40, 8 @ 0x28000000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq sp, sl, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, r6, #232, 10 @ 0x3a000000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq lr, sl, #216 @ 0xd8 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq lr, sl, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r9, #104, 20 @ 0x68000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r1, #104, 18 @ 0x1a0000 │ │ │ │ + subeq lr, r1, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r9, #220, 28 @ 0xdc0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r1, #120, 6 @ 0xe0000001 │ │ │ │ + subeq pc, r1, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r7, #72, 26 @ 0x1200 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r1, #136, 16 @ 0x880000 │ │ │ │ + subeq pc, r1, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r5], #548 @ 0x224 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, sl, #208, 16 @ 0xd00000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r7, #192, 26 @ 0x3000 │ │ │ │ + subeq fp, r7, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r5, #40, 28 @ 0x280 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq pc, sl, #96, 16 @ 0x600000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r0, fp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r6, #200, 8 @ 0xc8000000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r0, fp, #208, 14 @ 0x3400000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r9, fp, #160 @ 0xa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r5, #236, 22 @ 0x3b000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r0, fp, #216, 24 @ 0xd800 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r9, fp, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r6, #24 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r1, fp, #0, 12 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r9, fp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, r6, #228, 28 @ 0xe40 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r2, fp, #160, 30 @ 0x280 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq sl, fp, #48, 4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r3, r1, lsl #16 │ │ │ │ sbceq r7, r6, #144, 14 @ 0x2400000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r3, fp, #88, 14 @ 0x1600000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq sl, fp, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r3, r6, #184, 16 @ 0xb80000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r4, fp, #104, 12 @ 0x6800000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq sl, fp, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, r6, #232, 4 @ 0x8000000e │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r5, fp, #120, 8 @ 0x78000000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq fp, fp, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2756 @ 0xac4 │ │ │ │ + ldreq r9, [r2], #2876 @ 0xb3c │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r5, fp, #48, 28 @ 0x300 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq ip, r7, #112, 16 @ 0x700000 │ │ │ │ + subeq ip, r7, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r5, #20, 28 @ 0x140 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq ip, fp, #144 @ 0x90 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq ip, fp, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, r7, #204, 6 @ 0x30000003 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq ip, fp, #40, 18 @ 0xa0000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq ip, fp, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r4, r6, #136, 12 @ 0x8800000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq sp, fp, #48, 20 @ 0x30000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq sp, fp, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r1, [r2], #3788 @ 0xecc │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #532 @ 0x214 │ │ │ │ + ldreq r8, [r2], #3036 @ 0xbdc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r6, #128, 4 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq lr, fp, #96, 14 @ 0x1800000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq lr, fp, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, r6, #116, 30 @ 0x1d0 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq lr, fp, #24, 22 @ 0x6000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq pc, fp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #20, 12 @ 0x1400000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, r2, #128, 26 @ 0x2000 │ │ │ │ + subeq r4, r2, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r2, [ip], #2836 @ 0xb14 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r6, #116, 6 @ 0xd0000001 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r3, ip, #32, 26 @ 0x800 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r3, ip, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, r6, #36 @ 0x24 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r5, ip, #88, 20 @ 0x58000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r5, ip, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1988 @ 0x7c4 │ │ │ │ + ldreq r8, [r2], #3900 @ 0xf3c │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r8, [r2], #2316 @ 0x90c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, pc, #0, 2 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq ip, r1, #144, 24 @ 0x9000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq ip, r1, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r5, #0, 28 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r8, ip, #16, 16 @ 0x100000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r8, ip, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #92, 22 @ 0x17000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, r2, #224, 4 │ │ │ │ + subeq r3, r2, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r6, #136, 22 @ 0x22000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r9, ip, #24, 2 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r9, ip, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r0, r6, #96, 26 @ 0x1800 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r9, ip, #32, 16 @ 0x200000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r9, ip, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, sl, #188, 16 @ 0xbc0000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r7, #104, 6 @ 0xa0000001 │ │ │ │ + subeq lr, r7, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r5, #236, 26 @ 0x3b00 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq ip, ip, #104, 18 @ 0x1a0000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq ip, ip, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0042d994 │ │ │ │ biceq r0, r0, r8, lsl #29 │ │ │ │ teqeq r0, r8, lsl #29 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r3, [r2], #84 @ 0x54 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r6, #80, 10 @ 0x14000000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq sp, ip, #24, 16 @ 0x180000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq sp, ip, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r3, #92, 16 @ 0x5c0000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r3, sl, #184, 18 @ 0x2e0000 │ │ │ │ + subseq r3, sl, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r3, #132, 12 @ 0x8400000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r4, sl, #96 @ 0x60 │ │ │ │ + subseq r4, sl, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r3, #104, 10 @ 0x1a000000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r4, sl, #72, 18 @ 0x120000 │ │ │ │ + subseq r4, sl, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r7, #144, 20 @ 0x90000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq lr, pc, #120, 18 @ 0x1e0000 │ │ │ │ + subseq lr, pc, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, r3, #120, 14 @ 0x1e00000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r5, sl, #16, 8 @ 0x10000000 │ │ │ │ + subseq r5, sl, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r3, #104, 8 @ 0x68000000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r5, sl, #32, 30 @ 0x80 │ │ │ │ + subseq r6, sl, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r3, #224, 16 @ 0xe00000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r6, sl, #88, 8 @ 0x58000000 │ │ │ │ + subseq r6, sl, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, r3, #44, 10 @ 0xb000000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r6, sl, #80, 22 @ 0x14000 │ │ │ │ + subseq r6, sl, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r3, #236, 4 @ 0xc000000e │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r6, sl, #56, 30 @ 0xe0 │ │ │ │ + subseq r6, sl, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r3, #52, 2 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r7, sl, #0, 6 │ │ │ │ + subseq r7, sl, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq pc, [pc], #2172 @ 10893f4 <__bss_end__@@Base+0x22c638> │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r3, #72, 2 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r7, sl, #32, 14 @ 0x800000 │ │ │ │ + subseq r7, sl, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2628 @ 0xa44 │ │ │ │ + ldreq r8, [r2], #2556 @ 0x9fc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r3, #56, 8 @ 0x38000000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r7, sl, #144, 20 @ 0x90000 │ │ │ │ + subseq r7, sl, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #220 @ 0xdc │ │ │ │ + ldreq r8, [r2], #2508 @ 0x9cc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r3, #40, 24 @ 0x2800 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r7, sl, #48, 30 @ 0xc0 │ │ │ │ + subseq r7, sl, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, r4, #216, 18 @ 0x360000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r8, sl, #200, 28 @ 0xc80 │ │ │ │ + subseq r8, sl, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r8, r4, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r6, r7, #120 @ 0x78 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r7, #84, 26 @ 0x1500 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, r2, #176, 12 @ 0xb000000 │ │ │ │ + subeq r4, r2, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1100 @ 0x44c │ │ │ │ + ldreq r9, [r2], #1340 @ 0x53c │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #236, 6 @ 0xb0000003 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, r2, #88, 24 @ 0x5800 │ │ │ │ + subeq r6, r2, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r3, [ip], #2244 @ 0x8c4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, r4, #8 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq r9, sl, #0, 20 │ │ │ │ + subseq r9, sl, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, r3, #176, 4 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq sl, sl, #80, 2 │ │ │ │ + subseq sl, sl, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r3, #200, 20 @ 0xc8000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq sl, sl, #40, 10 @ 0xa000000 │ │ │ │ + subseq sl, sl, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq pc, r3, #204 @ 0xcc │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq sl, sl, #160, 16 @ 0xa00000 │ │ │ │ + subseq sl, sl, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r5], #484 @ 0x1e4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq fp, r7, #148, 20 @ 0x94000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq pc, pc, #152, 20 @ 0x98000 │ │ │ │ + subseq pc, pc, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq sl, [pc], #-1788 @ 10895a4 <__bss_end__@@Base+0x22c7e8> │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r3, #36, 26 @ 0x900 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq sl, sl, #144, 26 @ 0x2400 │ │ │ │ + subseq fp, sl, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq ip, r3, #92, 30 @ 0x170 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq fp, sl, #152, 20 @ 0x98000 │ │ │ │ + subseq fp, sl, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r3, #24 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq ip, sl, #216, 4 @ 0x8000000d │ │ │ │ + subseq ip, sl, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r3, #108, 28 @ 0x6c0 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq ip, sl, #96, 12 @ 0x6000000 │ │ │ │ + subseq ip, sl, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r3, #192, 24 @ 0xc000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq ip, sl, #104, 22 @ 0x1a000 │ │ │ │ + subseq ip, sl, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r4, r4, #232, 10 @ 0x3a000000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq sp, sl, #240, 10 @ 0x3c000000 │ │ │ │ + subseq sp, sl, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r2, r4, #36, 18 @ 0x90000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq lr, sl, #184, 10 @ 0x2e000000 │ │ │ │ + subseq lr, sl, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r3, #148, 20 @ 0x94000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq pc, sl, #168, 14 @ 0x2a00000 │ │ │ │ + subseq pc, sl, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2604 @ 0xa2c │ │ │ │ + ldreq r8, [r2], #2532 @ 0x9e4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r0, r4, #212, 10 @ 0x35000000 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq pc, sl, #104, 20 @ 0x68000 │ │ │ │ + subseq pc, sl, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, r4, #64, 30 @ 0x100 │ │ │ │ biceq r4, r0, r8, lsl #17 │ │ │ │ - subseq pc, sl, #112, 28 @ 0x700 │ │ │ │ + subseq r0, fp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r6, #20, 26 @ 0x500 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq lr, ip, #40, 16 @ 0x280000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq lr, ip, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, r6, #144, 8 @ 0x90000000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq lr, ip, #200, 20 @ 0xc8000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq lr, ip, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r6, #172, 30 @ 0x2b0 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq pc, ip, #240 @ 0xf0 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq pc, ip, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1964 @ 0x7ac │ │ │ │ + ldreq r8, [r2], #3876 @ 0xf24 │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r0, r6, #136, 20 @ 0x88000 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq pc, ip, #128, 18 @ 0x200000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq pc, ip, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, sl, #116, 6 @ 0xd0000001 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq pc, r7, #24, 6 @ 0x60000000 │ │ │ │ + subeq pc, r7, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r5, #216, 26 @ 0x3600 │ │ │ │ - biceq r2, r0, r8, ror #31 │ │ │ │ - subeq r1, sp, #112, 18 @ 0x1c0000 │ │ │ │ + biceq r3, r0, r8, lsr #32 │ │ │ │ + subeq r1, sp, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #772 @ 0x304 │ │ │ │ + ldreq r9, [r2], #3524 @ 0xdc4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, sl, #56, 26 @ 0xe00 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq pc, r7, #40, 26 @ 0xa00 │ │ │ │ + subeq pc, r7, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3332 @ 0xd04 │ │ │ │ + ldreq r9, [r2], #2420 @ 0x974 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, pc, #24, 30 @ 0x60 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r1, #96, 20 @ 0x60000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq pc, r1, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #48, 30 @ 0xc0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, r2, #232, 6 @ 0xa0000003 │ │ │ │ + subeq r8, r2, #240, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #104, 22 @ 0x1a000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, r2, #16, 2 │ │ │ │ + subeq r6, r2, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq pc, [fp], #2084 @ 0x824 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, sl, #180 @ 0xb4 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r0, r8, #136, 26 @ 0x2200 │ │ │ │ + subeq r0, r8, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r5, fp, #108, 22 @ 0x1b000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r3, r8, #80, 14 @ 0x1400000 │ │ │ │ + subeq r3, r8, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r4, #140, 30 @ 0x230 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subeq r1, r0, #16, 28 @ 0x100 │ │ │ │ + subeq r1, r0, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, sl, #160 @ 0xa0 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r5, r8, #152, 12 @ 0x9800000 │ │ │ │ + subeq r5, r8, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, sl, #244, 24 @ 0xf400 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r6, r8, #136, 16 @ 0x880000 │ │ │ │ + subeq r6, r8, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, ip, #116, 14 @ 0x1d00000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r7, r8, #32, 22 @ 0x8000 │ │ │ │ + subeq r7, r8, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, fp, #80 @ 0x50 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r8, r8, #96, 16 @ 0x600000 │ │ │ │ + subeq r8, r8, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r5, fp, #28, 6 @ 0x70000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq r9, r8, #200, 6 @ 0x20000003 │ │ │ │ + subeq r9, r8, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sl, #208, 20 @ 0xd0000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r8, #192, 2 @ 0x30 │ │ │ │ + subeq fp, r8, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, fp, #8, 22 @ 0x2000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq fp, r8, #48, 28 @ 0x300 │ │ │ │ + subeq fp, r8, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sl, #140, 8 @ 0x8c000000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r8, #192, 18 @ 0x300000 │ │ │ │ + subeq pc, r8, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, ip, #184, 12 @ 0xb800000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq lr, r8, #168, 26 @ 0x2a00 │ │ │ │ + subeq pc, r8, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, fp, #168, 4 @ 0x8000000a │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subeq pc, r8, #112, 12 @ 0x7000000 │ │ │ │ + subeq pc, r8, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, pc, #152, 14 @ 0x2600000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r4, r2, #16, 16 @ 0x100000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r4, r2, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, lr, #8, 14 @ 0x200000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ subeq r6, r2, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2340 @ 0x924 │ │ │ │ + ldreq r9, [r2], #1268 @ 0x4f4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #116, 2 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r6, r2, #128, 20 @ 0x80000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r6, r2, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, lr, #248, 10 @ 0x3e000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r7, r2, #72, 4 @ 0x80000004 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r7, r2, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #212, 2 @ 0x35 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r7, r2, #216, 18 @ 0x360000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r7, r2, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, pc, #64 @ 0x40 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r7, r2, #64, 26 @ 0x1000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r7, r2, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #124 @ 0x7c │ │ │ │ + ldreq sl, [r2], #724 @ 0x2d4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #168, 2 @ 0x2a │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r7, r2, #216, 30 @ 0x360 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r8, r2, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #192, 30 @ 0x300 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, r2, #56, 22 @ 0xe000 │ │ │ │ + subeq r9, r2, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #116, 22 @ 0x1d000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r2, #80, 6 @ 0x40000001 │ │ │ │ + subeq r7, r2, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #64, 6 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r8, r2, #128, 4 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r8, r2, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #48, 4 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r8, r2, #224, 10 @ 0x38000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r8, r2, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, pc, #160, 8 @ 0xa0000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r8, r2, #128, 22 @ 0x20000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r8, r2, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, pc, #216, 4 @ 0x8000000d │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r9, r2, #24, 2 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r8, r2, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r6, #132, 26 @ 0x2100 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x012007b0 │ │ │ │ + @ instruction: 0x01201048 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, lr, #168, 18 @ 0x2a0000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq fp, r2, #72, 18 @ 0x120000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq fp, r2, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq ip, [lr], #-2284 @ 0xfffff714 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbceq r5, r4, #40, 22 @ 0xa000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r4, sp, #176, 28 @ 0xb00 │ │ │ │ + subseq r4, sp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, r5, #204, 14 @ 0x3300000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r5, sp, #8, 8 @ 0x8000000 │ │ │ │ + subseq r5, sp, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r4, #172, 14 @ 0x2b00000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r5, sp, #160, 18 @ 0x280000 │ │ │ │ + subseq r5, sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, r4, #212, 24 @ 0xd400 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r5, sp, #240, 26 @ 0x3c00 │ │ │ │ + subseq r5, sp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r5, #216, 6 @ 0x60000003 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r6, sp, #144, 6 @ 0x40000002 │ │ │ │ + subseq r6, sp, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r4, #76, 10 @ 0x13000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r6, sp, #232, 12 @ 0xe800000 │ │ │ │ + subseq r6, sp, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r0, r5, #248, 28 @ 0xf80 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r6, sp, #152, 20 @ 0x98000 │ │ │ │ + subseq r6, sp, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, r5, #48 @ 0x30 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r7, sp, #184 @ 0xb8 │ │ │ │ + subseq r6, sp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3564 @ 0xdec │ │ │ │ + ldreq sl, [r2], #244 @ 0xf4 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #524 @ 0x20c │ │ │ │ + ldreq r9, [r2], #3308 @ 0xcec │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, r4, #68, 8 @ 0x44000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r7, sp, #80, 6 @ 0x40000001 │ │ │ │ + subseq r7, sp, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, r5, #16, 20 @ 0x10000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r7, sp, #48, 14 @ 0xc00000 │ │ │ │ + subseq r7, sp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r4, #144, 30 @ 0x240 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r7, sp, #168, 26 @ 0x2a00 │ │ │ │ + subseq r7, sp, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, r4, #148, 26 @ 0x2500 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r8, sp, #208, 6 @ 0x40000003 │ │ │ │ + subseq r8, sp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #152, 22 @ 0x26000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, r2, #120, 2 │ │ │ │ + subeq r8, r2, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq sp, r4, #84, 14 @ 0x1500000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r8, sp, #176, 16 @ 0xb00000 │ │ │ │ + subseq r8, sp, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, r4, #64, 6 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subeq r2, r0, #144, 28 @ 0x900 │ │ │ │ + subeq r2, r0, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r4, #180, 12 @ 0xb400000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r9, sp, #48, 18 @ 0xc0000 │ │ │ │ + subseq r9, sp, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r4, #68, 8 @ 0x44000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r9, sp, #216, 28 @ 0xd80 │ │ │ │ + subseq r9, sp, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #80 @ 0x50 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, r2, #136, 26 @ 0x2200 │ │ │ │ + subeq fp, r2, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r4, #92, 8 @ 0x5c000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq sl, sp, #152, 2 @ 0x26 │ │ │ │ + subseq sl, sp, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq pc, [fp], #2020 @ 0x7e4 │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r4, #208, 10 @ 0x34000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq sl, sp, #240, 14 @ 0x3c00000 │ │ │ │ + subseq sl, sp, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq sp, r4, #68, 8 @ 0x44000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq sl, sp, #224, 30 @ 0x380 │ │ │ │ + subseq fp, sp, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, lr, #196, 16 @ 0xc40000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r6, r3, #88, 14 @ 0x1600000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r6, r3, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r4, #48, 8 @ 0x30000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq fp, sp, #56, 30 @ 0xe0 │ │ │ │ + subseq fp, sp, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sp, r4, #116, 28 @ 0x740 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq ip, sp, #24, 30 @ 0x60 │ │ │ │ + subseq ip, sp, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq sp, r4, #68, 2 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq sp, sp, #160, 16 @ 0xa00000 │ │ │ │ + subseq sp, sp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r4, #0, 28 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subeq r3, r0, #96, 14 @ 0x1800000 │ │ │ │ + subeq r3, r0, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r4, #28, 8 @ 0x1c000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq lr, sp, #88, 8 @ 0x58000000 │ │ │ │ + subseq lr, sp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3540 @ 0xdd4 │ │ │ │ + ldreq sl, [r2], #220 @ 0xdc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r4, #148, 30 @ 0x250 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq lr, sp, #88, 22 @ 0x16000 │ │ │ │ + subseq lr, sp, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r1, r5, #8, 20 @ 0x8000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq pc, sp, #48, 12 @ 0x3000000 │ │ │ │ + subseq pc, sp, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, r4, #4, 24 @ 0x400 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq pc, sp, #136, 22 @ 0x22000 │ │ │ │ + subseq pc, sp, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r4, #84, 20 @ 0x54000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r0, lr, #32, 6 @ 0x80000000 │ │ │ │ + subseq r0, lr, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq ip, r4, #108, 28 @ 0x6c0 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r0, lr, #24, 14 @ 0x600000 │ │ │ │ + subseq r0, lr, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #100 @ 0x64 │ │ │ │ + ldreq sl, [r2], #700 @ 0x2bc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, lr, #212, 14 @ 0x3500000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r7, r3, #200, 28 @ 0xc80 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r7, r3, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #676 @ 0x2a4 │ │ │ │ + ldreq sl, [r2], #628 @ 0x274 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r4, #8, 8 @ 0x8000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r1, lr, #176, 8 @ 0xb0000000 │ │ │ │ + subseq r1, lr, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r4, #56, 24 @ 0x3800 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r1, lr, #96, 24 @ 0x6000 │ │ │ │ + subseq r1, lr, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r4, #76, 4 @ 0xc0000004 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r2, lr, #72, 2 │ │ │ │ + subseq r1, lr, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #4 │ │ │ │ + ldreq r9, [r2], #1844 @ 0x734 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r4, #208, 30 @ 0x340 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r3, lr, #88, 30 @ 0x160 │ │ │ │ + subseq r3, lr, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, r5, #60, 26 @ 0xf00 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r4, lr, #208, 26 @ 0x3400 │ │ │ │ + subseq r4, lr, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #128, 22 @ 0x20000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, r2, #40, 10 @ 0xa000000 │ │ │ │ + subeq r9, r2, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [fp], #2244 @ 0x8c4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #196 @ 0xc4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r2, #48, 26 @ 0xc00 │ │ │ │ + subeq ip, r2, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r2, r5, #60, 14 @ 0xf00000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r7, lr, #80, 28 @ 0x500 │ │ │ │ + subseq r7, lr, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, r4, #32, 28 @ 0x200 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r8, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq r8, lr, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r4, #180, 24 @ 0xb400 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r8, lr, #96, 28 @ 0x600 │ │ │ │ + subseq r8, lr, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r9, r4, #40, 20 @ 0x28000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r9, lr, #248, 2 @ 0x3e │ │ │ │ + subseq r9, lr, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq ip, r4, #108, 22 @ 0x1b000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r9, lr, #136, 12 @ 0x8800000 │ │ │ │ + subseq r9, lr, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, fp, #200, 30 @ 0x320 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - @ instruction: 0x01200798 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + @ instruction: 0x01200f38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq lr, [pc], #-1500 @ 108a00c <__bss_end__@@Base+0x22d250> │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r4, #244, 6 @ 0xd0000003 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq sl, lr, #168, 18 @ 0x2a0000 │ │ │ │ + subseq sl, lr, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, r4, #96, 16 @ 0x600000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq fp, lr, #120, 6 @ 0xe0000001 │ │ │ │ + subseq fp, lr, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r0, r5, #20, 8 @ 0x14000000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq fp, lr, #120, 28 @ 0x780 │ │ │ │ + subseq fp, lr, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq fp, r4, #168, 6 @ 0xa0000002 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq sp, lr, #192, 4 │ │ │ │ + subseq sp, lr, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq sl, r4, #176 @ 0xb0 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq pc, lr, #248, 12 @ 0xf800000 │ │ │ │ + subseq pc, lr, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r9, r4, #128, 16 @ 0x800000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq pc, lr, #64, 30 @ 0x100 │ │ │ │ + subseq pc, lr, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, pc, #144 @ 0x90 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r9, r3, #48, 2 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r9, r3, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r4, #224, 6 @ 0x80000003 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r0, pc, #96, 16 @ 0x600000 │ │ │ │ + subseq r0, pc, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1204 @ 0x4b4 │ │ │ │ + ldreq sl, [r2], #1180 @ 0x49c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r4, #200, 12 @ 0xc800000 │ │ │ │ biceq r5, r0, r8, lsl #3 │ │ │ │ - subseq r1, pc, #200 @ 0xc8 │ │ │ │ + subseq r1, pc, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r4, #100, 24 @ 0x6400 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subeq r4, r0, #48, 4 │ │ │ │ + subeq r4, r0, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbceq r9, pc, #152, 20 @ 0x98000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sp, r3, #104, 24 @ 0x6800 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq sp, r3, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2924 @ 0xb6c │ │ │ │ + ldreq r9, [r2], #68 @ 0x44 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, pc, #204, 22 @ 0x33000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq lr, r3, #176, 12 @ 0xb000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq lr, r3, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, lr, #76, 8 @ 0x4c000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq lr, r3, #144, 22 @ 0x24000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq lr, r3, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #140, 22 @ 0x23000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, r2, #120, 8 @ 0x78000000 │ │ │ │ + subeq fp, r2, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, lr, #100, 14 @ 0x1900000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq lr, r3, #248, 30 @ 0x3e0 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq pc, r3, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r6, #96, 28 @ 0x600 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x01202c38 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #156, 6 @ 0x70000002 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r3, #72, 16 @ 0x480000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq pc, r3, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #84, 2 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r2, #104, 16 @ 0x680000 │ │ │ │ + subeq lr, r2, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r7, #200, 14 @ 0x3200000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r4, r0, #0, 30 │ │ │ │ + subseq r5, r0, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, r7, #204, 30 @ 0x330 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r5, r0, #232, 12 @ 0xe800000 │ │ │ │ + subseq r6, r0, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, r7, #136, 30 @ 0x220 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r5, r0, #168, 26 @ 0x2a00 │ │ │ │ + subseq r6, r0, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r7, #188, 22 @ 0x2f000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r6, r0, #48 @ 0x30 │ │ │ │ + subseq r6, r0, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, r8, #64, 22 @ 0x10000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r6, r0, #224, 14 @ 0x3800000 │ │ │ │ + subseq r7, r0, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r7, #112, 8 @ 0x70000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r6, r0, #8, 30 │ │ │ │ + subseq r7, r0, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r7, #184, 20 @ 0xb8000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r7, r0, #16, 12 @ 0x1000000 │ │ │ │ + subseq r8, r0, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, r8, #84, 2 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r7, r0, #184, 24 @ 0xb800 │ │ │ │ + subseq r8, r0, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r7, #164, 8 @ 0xa4000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r8, r0, #200, 18 @ 0x320000 │ │ │ │ + subseq r8, r0, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r7, #200, 10 @ 0x32000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r8, r0, #136, 22 @ 0x22000 │ │ │ │ + subseq r8, r0, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r7, #72, 24 @ 0x4800 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r8, r0, #32, 26 @ 0x800 │ │ │ │ + subseq r8, r0, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2460 @ 0x99c │ │ │ │ + ldreq sl, [r2], #172 @ 0xac │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r7, #4, 24 @ 0x400 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r8, r0, #48, 30 @ 0xc0 │ │ │ │ + subseq r8, r0, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, r7, #188, 6 @ 0xf0000002 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r9, r0, #24, 4 @ 0x80000001 │ │ │ │ + subseq r9, r0, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r7, #168 @ 0xa8 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r9, r0, #200, 14 @ 0x3200000 │ │ │ │ + subseq r9, r0, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r7, #204, 2 @ 0x33 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r9, r0, #168, 26 @ 0x2a00 │ │ │ │ + subseq r9, r0, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2636 @ 0xa4c │ │ │ │ + ldreq r9, [r2], #956 @ 0x3bc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #72, 22 @ 0x12000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r2, #40, 2 │ │ │ │ + subeq ip, r2, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r7, #24, 14 @ 0x600000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq sl, r0, #208, 2 @ 0x34 │ │ │ │ + subseq r9, r0, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, r7, #152, 28 @ 0x980 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq sl, r0, #88, 10 @ 0x16000000 │ │ │ │ + subseq sl, r0, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r7, #164, 8 @ 0xa4000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq sl, r0, #160, 22 @ 0x28000 │ │ │ │ + subseq sl, r0, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r7, #28, 6 @ 0x70000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq fp, r0, #32, 2 │ │ │ │ + subseq fp, r0, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r7, #108, 12 @ 0x6c00000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq fp, r0, #88, 8 @ 0x58000000 │ │ │ │ + subseq fp, r0, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #228, 2 @ 0x39 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, r3, #136, 4 @ 0x80000008 │ │ │ │ + subeq r0, r3, #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, r8, #204, 18 @ 0x330000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq fp, r0, #144, 16 @ 0x900000 │ │ │ │ + subseq fp, r0, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, r7, #236, 30 @ 0x3b0 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq fp, r0, #144, 26 @ 0x2400 │ │ │ │ + subseq fp, r0, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sl, r7, #32, 28 @ 0x200 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq ip, r0, #40, 6 @ 0xa0000000 │ │ │ │ + subseq ip, r0, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq ip, r7, #16, 18 @ 0x40000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq ip, r0, #240, 14 @ 0x3c00000 │ │ │ │ + subseq ip, r0, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq ip, r7, #4 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq sp, r0, #232 @ 0xe8 │ │ │ │ + subseq sp, r0, #248 @ 0xf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq ip, r7, #220, 28 @ 0xdc0 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq sp, r0, #184, 8 @ 0xb8000000 │ │ │ │ + subseq sp, r0, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r1, [sp], #3948 @ 0xf6c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sp, r7, #176, 2 @ 0x2c │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq sp, r0, #192, 26 @ 0x3000 │ │ │ │ + subseq sp, r0, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r7, #4, 12 @ 0x400000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq lr, r0, #240, 4 │ │ │ │ + subseq lr, r0, #112 @ 0x70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1892 @ 0x764 │ │ │ │ + ldreq r8, [r2], #2964 @ 0xb94 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r7, #148, 30 @ 0x250 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq lr, r0, #208, 10 @ 0x34000000 │ │ │ │ + subseq lr, r0, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r7, #244, 30 @ 0x3d0 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq lr, r0, #224, 16 @ 0xe00000 │ │ │ │ + subseq lr, r0, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r8, #80, 4 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq pc, r0, #72, 6 @ 0x20000001 │ │ │ │ + subseq lr, r0, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r8, #92, 24 @ 0x5c00 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq pc, r0, #56, 20 @ 0x38000 │ │ │ │ + subseq pc, r0, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r7, #220, 16 @ 0xdc0000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r0, r1, #96 @ 0x60 │ │ │ │ + subseq pc, r0, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r7, #144, 26 @ 0x2400 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r0, r1, #240, 2 @ 0x3c │ │ │ │ + subseq pc, r0, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1300 @ 0x514 │ │ │ │ + ldreq r8, [r2], #3012 @ 0xbc4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r7, #44, 10 @ 0xb000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r0, r1, #104, 6 @ 0xa0000001 │ │ │ │ + subseq r0, r1, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #60, 22 @ 0xf000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sp, r2, #192 @ 0xc0 │ │ │ │ + subeq sp, r2, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r7, #32, 10 @ 0x8000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r0, r1, #232, 10 @ 0x3a000000 │ │ │ │ + subseq r0, r1, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r7, #216, 22 @ 0x36000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r0, r1, #88, 16 @ 0x580000 │ │ │ │ + subseq r0, r1, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r8, #116, 14 @ 0x1d00000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r1, r1, #240, 12 @ 0xf000000 │ │ │ │ + subseq r1, r1, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r7, #12, 8 @ 0xc000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r1, r1, #88, 30 @ 0x160 │ │ │ │ + subseq r1, r1, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r7, #64, 18 @ 0x100000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r2, r1, #192, 6 │ │ │ │ + subseq r2, r1, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq pc, r7, #124, 2 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r2, r1, #168, 16 @ 0xa80000 │ │ │ │ + subseq r2, r1, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [fp], #2180 @ 0x884 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r7, #120 @ 0x78 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r2, r1, #48, 28 @ 0x300 │ │ │ │ + subseq r2, r1, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #180, 16 @ 0xb40000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r1, r3, #184, 18 @ 0x2e0000 │ │ │ │ + subeq r1, r3, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r3, [r8], #108 @ 0x6c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, r7, #80, 18 @ 0x140000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r3, r1, #120, 22 @ 0x1e000 │ │ │ │ + subseq r3, r1, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r7, #196, 28 @ 0xc40 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r4, r1, #120, 4 @ 0x80000007 │ │ │ │ + subseq r4, r1, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r7, #208, 24 @ 0xd000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r4, r1, #64, 10 @ 0x10000000 │ │ │ │ + subseq r4, r1, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r8, #176, 2 @ 0x2c │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r4, r1, #168, 20 @ 0xa8000 │ │ │ │ + subseq r4, r1, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, r8, #224, 6 @ 0x80000003 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r4, r1, #248, 30 @ 0x3e0 │ │ │ │ + subseq r5, r1, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1868 @ 0x74c │ │ │ │ + ldreq r8, [r2], #2940 @ 0xb7c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sp, r7, #32 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r5, r1, #48, 6 @ 0xc0000000 │ │ │ │ + subseq r5, r1, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r7, #192, 10 @ 0x30000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r5, r1, #40, 10 @ 0xa000000 │ │ │ │ + subseq r5, r1, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r7, #164, 26 @ 0x2900 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r5, r1, #248, 14 @ 0x3e00000 │ │ │ │ + subseq r5, r1, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r7, #212 @ 0xd4 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r5, r1, #24, 20 @ 0x18000 │ │ │ │ + subseq r5, r1, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r7, #84, 6 @ 0x50000001 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r5, r1, #128, 24 @ 0x8000 │ │ │ │ + subseq r6, r1, #176 @ 0xb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2436 @ 0x984 │ │ │ │ + ldreq sl, [r2], #148 @ 0x94 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq fp, r7, #56, 8 @ 0x38000000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r6, r1, #216 @ 0xd8 │ │ │ │ + subseq r6, r1, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq fp, r7, #132, 14 @ 0x2100000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r6, r1, #112, 10 @ 0x1c000000 │ │ │ │ + subseq r6, r1, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r7, #144 @ 0x90 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r7, r1, #40, 4 @ 0x80000002 │ │ │ │ + subseq r7, r1, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r7, #36, 2 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r7, r1, #16, 14 @ 0x400000 │ │ │ │ + subseq r7, r1, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, r7, #244, 26 @ 0x3d00 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r7, r1, #48, 20 @ 0x30000 │ │ │ │ + subseq r7, r1, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2900 @ 0xb54 │ │ │ │ + ldreq r9, [r2], #44 @ 0x2c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r7, #156, 26 @ 0x2700 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r7, r1, #16, 26 @ 0x400 │ │ │ │ + subseq r7, r1, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r7, #132, 2 @ 0x21 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r8, r1, #88, 2 │ │ │ │ + subseq r8, r1, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r7, #228, 4 @ 0x4000000e │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r8, r1, #48, 8 @ 0x30000000 │ │ │ │ + subseq r8, r1, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r8, #172, 12 @ 0xac00000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r8, r1, #152, 18 @ 0x260000 │ │ │ │ + subseq r8, r1, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r7, #192, 2 @ 0x30 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r8, r1, #168, 28 @ 0xa80 │ │ │ │ + subseq r9, r1, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3420 @ 0xd5c │ │ │ │ + ldreq r9, [r2], #1628 @ 0x65c │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1108 @ 0x454 │ │ │ │ + ldreq r8, [r2], #4068 @ 0xfe4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r7, #48, 4 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r9, r1, #8, 6 @ 0x20000000 │ │ │ │ + subseq r9, r1, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sp, r8, #16, 22 @ 0x4000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r2, #24, 20 @ 0x18000 │ │ │ │ + subeq lr, r2, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sl, r7, #84, 4 @ 0x40000005 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r9, r1, #56, 12 @ 0x3800000 │ │ │ │ + subseq r9, r1, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r9, #60, 28 @ 0x3c0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, r3, #48 @ 0x30 │ │ │ │ + subeq r2, r3, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, r7, #120, 20 @ 0x78000 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq r9, r1, #144, 24 @ 0x9000 │ │ │ │ + subseq sl, r1, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r7, #144, 2 @ 0x24 │ │ │ │ biceq r3, r0, r8, lsl #21 │ │ │ │ - subseq sl, r1, #216 @ 0xd8 │ │ │ │ + subseq sl, r1, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, pc, #88, 18 @ 0x160000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r3, #160, 28 @ 0xa00 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq pc, r3, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #76, 12 @ 0x4c00000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - @ instruction: 0x01204960 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + @ instruction: 0x01204898 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r2, pc, #212, 22 @ 0x35000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r7, r4, #160, 8 @ 0xa0000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r8, r4, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, pc, #80, 30 @ 0x140 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq fp, r4, #168, 10 @ 0x2a000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq fp, r4, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, sl, #96, 22 @ 0x18000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - @ instruction: 0x01205318 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + @ instruction: 0x01205240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, pc, #236, 26 @ 0x3b00 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sp, r4, #200, 26 @ 0x3200 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq sp, r4, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r0, sl, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, pc, #52, 12 @ 0x3400000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r4, #128, 30 @ 0x200 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r0, r5, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3876 @ 0xf24 │ │ │ │ + ldreq r8, [r2], #3996 @ 0xf9c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0108acb0 │ │ │ │ @ instruction: 0xfefa39ef │ │ │ │ svccc 0x00e62e42 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #12, 8 @ 0xc000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r4, r5, #160, 8 @ 0xa0000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r4, r5, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, ip, #72, 24 @ 0x4800 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq lr, fp, #160, 14 @ 0x2800000 │ │ │ │ + subeq lr, fp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, sp, #52, 6 @ 0xd0000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq pc, fp, #120, 4 @ 0x80000007 │ │ │ │ + subeq pc, fp, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, ip, #116, 24 @ 0x7400 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq pc, fp, #48, 24 @ 0x3000 │ │ │ │ + subeq r0, ip, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3252 @ 0xcb4 │ │ │ │ + ldreq r9, [r2], #2228 @ 0x8b4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, sp, #224, 4 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r2, ip, #24, 24 @ 0x1800 │ │ │ │ + subeq r2, ip, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, ip, #160, 24 @ 0xa000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r3, ip, #120, 12 @ 0x7800000 │ │ │ │ + subeq r3, ip, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, ip, #56 @ 0x38 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r4, ip, #160, 12 @ 0xa000000 │ │ │ │ + subeq r4, ip, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r2, sp, #164, 14 @ 0x2900000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r5, ip, #32, 20 @ 0x20000 │ │ │ │ + subeq r5, ip, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r6, pc, #164, 16 @ 0xa40000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r4, r5, #24, 24 @ 0x1800 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r4, r5, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #200, 4 @ 0x8000000c │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, r3, #192, 14 @ 0x3000000 │ │ │ │ + subeq r4, r3, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, ip, #236, 6 @ 0xb0000003 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r8, ip, #40, 28 @ 0x280 │ │ │ │ + subeq r9, ip, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, ip, #176, 20 @ 0xb0000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq fp, ip, #32, 18 @ 0x80000 │ │ │ │ + subeq ip, ip, #16, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, ip, #252, 24 @ 0xfc00 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r3, pc, #8, 20 @ 0x8000 │ │ │ │ + subeq r3, pc, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, ip, #40, 18 @ 0xa0000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r3, pc, #88, 28 @ 0x580 │ │ │ │ + subeq r3, pc, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, sp, #68, 16 @ 0x440000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r4, pc, #240, 18 @ 0x3c0000 │ │ │ │ + subeq r4, pc, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, sp, #172, 28 @ 0xac0 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r5, pc, #192, 12 @ 0xc000000 │ │ │ │ + subeq r5, pc, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r3, [r8], #44 @ 0x2c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sp, #236, 4 @ 0xc000000e │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r5, pc, #112, 22 @ 0x1c000 │ │ │ │ + subeq r5, pc, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, ip, #232, 20 @ 0xe8000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r7, pc, #240, 2 @ 0x3c │ │ │ │ + subeq r7, pc, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r2, sp, #164, 8 @ 0xa4000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r7, pc, #72, 28 @ 0x480 │ │ │ │ + subeq r7, pc, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r6, #12, 22 @ 0x3000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x012054e8 │ │ │ │ + @ instruction: 0x01205468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, ip, #216, 6 @ 0x60000003 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r8, pc, #192, 24 @ 0xc000 │ │ │ │ + subeq r8, pc, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, ip, #164, 26 @ 0x2900 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r9, pc, #224, 18 @ 0x380000 │ │ │ │ + subeq r9, pc, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sp, ip, #24, 18 @ 0x60000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq r9, pc, #176, 28 @ 0xb00 │ │ │ │ + subeq sl, pc, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq ip, ip, #0, 6 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq sl, pc, #144, 8 @ 0x90000000 │ │ │ │ + subeq sl, pc, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2228 @ 0x8b4 │ │ │ │ + ldreq sl, [r2], #748 @ 0x2ec │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r4, ip, #40, 28 @ 0x280 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq sl, pc, #160, 26 @ 0x2800 │ │ │ │ + subeq sl, pc, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r3, sp, #96, 6 @ 0x80000001 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq fp, pc, #232, 6 @ 0xa0000003 │ │ │ │ + subeq fp, pc, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r8, #0, 28 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r6, r3, #104, 8 @ 0x68000000 │ │ │ │ + subseq r6, r3, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r8, #152, 24 @ 0x9800 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r6, r3, #192, 16 @ 0xc00000 │ │ │ │ + subseq r6, r3, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r8, #148, 26 @ 0x2500 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r7, r3, #232, 28 @ 0xe80 │ │ │ │ + subseq r7, r3, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r8, #232, 22 @ 0x3a000 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r8, r3, #0, 16 │ │ │ │ + subseq r8, r3, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r8, #228, 2 @ 0x39 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r8, r3, #112, 24 @ 0x7000 │ │ │ │ + subseq r8, r3, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r8, #172 @ 0xac │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r9, r3, #32 │ │ │ │ + subseq r8, r3, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r9, #208, 12 @ 0xd000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, r3, #32, 4 │ │ │ │ + subeq r6, r3, #96, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r6, r8, #116, 14 @ 0x1d00000 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r9, r3, #208, 8 @ 0xd0000000 │ │ │ │ + subseq r9, r3, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r8, #64 @ 0x40 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r9, r3, #32, 20 @ 0x20000 │ │ │ │ + subseq r9, r3, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r8, #64, 26 @ 0x1000 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r9, r3, #152, 28 @ 0x980 │ │ │ │ + subseq r9, r3, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r8, #52, 6 @ 0xd0000000 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq sl, r3, #24, 8 @ 0x18000000 │ │ │ │ + subseq sl, r3, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, r8, #132, 30 @ 0x210 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq sl, r3, #136, 16 @ 0x880000 │ │ │ │ + subseq sl, r3, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r8, #84, 28 @ 0x540 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq sl, r3, #200, 26 @ 0x3200 │ │ │ │ + subseq fp, r3, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, r8, #180, 22 @ 0x2d000 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq fp, r3, #120, 8 @ 0x78000000 │ │ │ │ + subseq ip, r3, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, r8, #200, 24 @ 0xc800 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq fp, r3, #192, 24 @ 0xc000 │ │ │ │ + subseq r0, r4, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq sl, [r8, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r7, r6, #0, 6 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r8, #168, 6 @ 0xa0000002 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq ip, r3, #56, 12 @ 0x3800000 │ │ │ │ + subseq r0, r4, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r8, #124, 26 @ 0x1f00 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq ip, r3, #40, 28 @ 0x280 │ │ │ │ + subseq r1, r4, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, r8, #148, 18 @ 0x250000 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r1, r4, #184, 20 @ 0xb8000 │ │ │ │ + subseq r1, r4, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r8, #68, 24 @ 0x4400 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r2, r4, #56, 12 @ 0x3800000 │ │ │ │ + subseq r1, r4, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r8, #204, 16 @ 0xcc0000 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r2, r4, #232, 24 @ 0xe800 │ │ │ │ + subseq r2, r4, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r8, #0, 28 │ │ │ │ biceq r4, r0, r8, lsl #11 │ │ │ │ - subseq r3, r4, #176, 12 @ 0xb000000 │ │ │ │ + subseq r3, r4, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3164 @ 0xc5c │ │ │ │ + ldreq r9, [r2], #3356 @ 0xd1c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, ip, #0, 26 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq fp, pc, #32, 14 @ 0x800000 │ │ │ │ + subeq fp, pc, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, ip, #100, 2 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq fp, pc, #40, 22 @ 0xa000 │ │ │ │ + subeq fp, pc, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, sp, #44, 6 @ 0xb0000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ subeq ip, pc, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r4, sp, #112, 2 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq ip, pc, #40, 22 @ 0xa000 │ │ │ │ + subeq ip, pc, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r3, sp, #8 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq sp, pc, #112, 4 │ │ │ │ + subeq sp, pc, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #216, 6 @ 0x60000003 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r3, #240, 10 @ 0x3c000000 │ │ │ │ + subeq r7, r3, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r4, sp, #132, 28 @ 0x840 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq sp, pc, #136, 10 @ 0x22000000 │ │ │ │ + subeq sp, pc, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, sp, #148, 20 @ 0x94000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq sp, pc, #88, 24 @ 0x5800 │ │ │ │ + subeq sp, pc, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, ip, #112, 28 @ 0x700 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq lr, pc, #120, 2 │ │ │ │ + subeq lr, pc, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, sp, #200, 10 @ 0x32000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq lr, pc, #232, 6 @ 0xa0000003 │ │ │ │ + subeq lr, pc, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, ip, #4, 30 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq lr, pc, #104, 16 @ 0x680000 │ │ │ │ + subeq lr, pc, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, sp, #192, 8 @ 0xc0000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq pc, pc, #136, 12 @ 0x8800000 │ │ │ │ + subeq pc, pc, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq pc, [ip], #2724 @ 0xaa4 │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r2, sp, #204, 2 @ 0x33 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subeq pc, pc, #16, 28 @ 0x100 │ │ │ │ + subeq pc, pc, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, pc, #80 @ 0x50 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r6, r5, #88, 28 @ 0x580 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r6, r5, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, ip, #80, 2 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r0, r0, #208, 26 @ 0x3400 │ │ │ │ + subseq r0, r0, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, sp, #108, 22 @ 0x1b000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r1, r0, #176, 8 @ 0xb0000000 │ │ │ │ + subseq r1, r0, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, ip, #244, 22 @ 0x3d000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r1, r0, #168, 22 @ 0x2a000 │ │ │ │ + subseq r1, r0, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, ip, #116, 18 @ 0x1d0000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r2, r0, #224 @ 0xe0 │ │ │ │ + subseq r2, r0, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, sp, #244, 28 @ 0xf40 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r2, r0, #176, 14 @ 0x2c00000 │ │ │ │ + subseq r2, r0, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, sl, #244, 10 @ 0x3d000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - @ instruction: 0x01206628 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + @ instruction: 0x01206900 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1316 @ 0x524 │ │ │ │ + ldreq r9, [r2], #3836 @ 0xefc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, ip, #60, 2 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r3, r0, #128, 16 @ 0x800000 │ │ │ │ + subseq r4, r0, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq fp, ip, #100, 26 @ 0x1900 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r4, r0, #24, 8 @ 0x18000000 │ │ │ │ + subseq r4, r0, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, sp, #52, 20 @ 0x34000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r4, r0, #56, 14 @ 0xe00000 │ │ │ │ + subseq r4, r0, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, pc, #160, 22 @ 0x28000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sl, r5, #200, 2 @ 0x32 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq sl, r5, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, ip, #80, 26 @ 0x1400 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r4, r0, #232, 24 @ 0xe800 │ │ │ │ + subseq r5, r0, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, ip, #248, 8 @ 0xf8000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r6, r0, #8, 4 @ 0x80000000 │ │ │ │ + subseq r6, r0, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, ip, #176, 14 @ 0x2c00000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r6, r0, #176, 12 @ 0xb000000 │ │ │ │ + subseq r7, r0, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, ip, #156, 24 @ 0x9c00 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r6, r0, #32, 18 @ 0x80000 │ │ │ │ + subseq r7, r0, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r6, r9, #136, 14 @ 0x2200000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, r3, #248, 14 @ 0x3e00000 │ │ │ │ + subeq r8, r3, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r6, r9, #244, 10 @ 0x3d000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, r3, #232, 20 @ 0xe8000 │ │ │ │ + subeq r8, r3, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #188, 8 @ 0xbc000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, r3, #248, 30 @ 0x3e0 │ │ │ │ + subeq r8, r3, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq pc, [r9], #3964 @ 0xf7c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, ip, #180, 18 @ 0x2d0000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r6, r0, #176, 30 @ 0x2c0 │ │ │ │ + subseq r7, r0, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, sp, #220, 22 @ 0x37000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r7, r0, #240, 12 @ 0xf000000 │ │ │ │ + subseq r8, r0, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r6, #64, 26 @ 0x1000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x01207f58 │ │ │ │ + @ instruction: 0x01208300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, ip, #160, 18 @ 0x280000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r9, r0, #72, 4 @ 0x80000004 │ │ │ │ + subseq r9, r0, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, sp, #44, 8 @ 0x2c000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r9, r0, #64, 24 @ 0x4000 │ │ │ │ + subseq r9, r0, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, ip, #0, 8 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq sl, r0, #184, 16 @ 0xb80000 │ │ │ │ + subseq sl, r0, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, ip, #240, 10 @ 0x3c000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq sl, r0, #104, 28 @ 0x680 │ │ │ │ + subseq sl, r0, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, sp, #104, 8 @ 0x68000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq ip, r0, #56 @ 0x38 │ │ │ │ + subseq fp, r0, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, ip, #56 @ 0x38 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq lr, r0, #64 @ 0x40 │ │ │ │ + subseq sp, r0, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, ip, #20, 8 @ 0x14000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq lr, r0, #72, 4 @ 0x80000004 │ │ │ │ + subseq sp, r0, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, sp, #80, 30 @ 0x140 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq lr, r0, #192, 12 @ 0xc000000 │ │ │ │ + subseq lr, r0, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r8, #68, 6 @ 0x10000001 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r6, r7, #0, 18 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r6, r7, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, r9, #148, 6 @ 0x50000002 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r6, r7, #224, 22 @ 0x38000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r6, r7, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r8, #232, 24 @ 0xe800 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r7, r7, #192 @ 0xc0 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r7, r7, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r8, #180, 2 @ 0x2d │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r7, r7, #32, 14 @ 0x800000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r7, r7, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r8, #140, 2 @ 0x23 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r7, r7, #128, 22 @ 0x20000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r7, r7, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, r9, #252, 12 @ 0xfc00000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r7, r7, #88, 30 @ 0x160 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r9, r7, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r8, #116, 30 @ 0x1d0 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r8, r7, #88, 14 @ 0x1600000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq sl, r7, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r8, #168, 8 @ 0xa8000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r9, r7, #120, 10 @ 0x1e000000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq sl, r7, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r8, #120, 4 @ 0x80000007 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r9, r7, #248, 18 @ 0x3e0000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq sl, r7, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3236 @ 0xca4 │ │ │ │ + ldreq r9, [r2], #1196 @ 0x4ac │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r8, #100 @ 0x64 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r9, r7, #48, 30 @ 0xc0 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq fp, r7, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r8, #60, 30 @ 0xf0 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq sl, r7, #160, 4 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq fp, r7, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #224, 8 @ 0xe0000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, r3, #96, 12 @ 0x6000000 │ │ │ │ + subeq fp, r3, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r9, #20, 10 @ 0x5000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq sl, r7, #72, 14 @ 0x1200000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq fp, r7, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, r9, #40, 20 @ 0x28000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq sp, r7, #0, 8 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq sp, r7, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, r9, #84, 8 @ 0x54000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq pc, r7, #128, 6 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq pc, r7, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r4, r9, #204, 14 @ 0x3300000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r0, r8, #40, 22 @ 0xa000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r0, r8, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r9, #148, 20 @ 0x94000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r1, r8, #64, 12 @ 0x4000000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r1, r8, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r9, #20, 26 @ 0x500 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r1, r8, #152, 20 @ 0x98000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r1, r8, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq pc, [r9], #3900 @ 0xf3c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r8, #232, 28 @ 0xe80 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r1, r8, #64, 30 @ 0x100 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r1, r8, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r8, #228, 26 @ 0x3900 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r2, r8, #208, 6 @ 0x40000003 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r2, r8, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r8, #212 @ 0xd4 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r2, r8, #56, 12 @ 0x3800000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r2, r8, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r8, #20, 28 @ 0x140 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r2, r8, #192, 24 @ 0xc000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r3, r8, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r8, #92, 4 @ 0xc0000005 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r3, r8, #192, 6 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r4, r8, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r8, #148, 8 @ 0x94000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r5, r8, #232 @ 0xe8 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r5, r8, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r8, #72, 26 @ 0x1200 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r5, r8, #112, 28 @ 0x700 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r5, r8, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r1, r9, #208 @ 0xd0 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r6, r8, #40, 4 @ 0x80000002 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r6, r8, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1196 @ 0x4ac │ │ │ │ + ldreq r9, [r2], #3884 @ 0xf2c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, ip, #64, 16 @ 0x400000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq lr, r0, #16, 20 @ 0x10000 │ │ │ │ + subseq lr, r0, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r8, #240, 8 @ 0xf0000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r7, r8, #232, 8 @ 0xe8000000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r7, r8, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, r9, #232, 18 @ 0x3a0000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r9, r8, #224, 10 @ 0x38000000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r9, r8, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r0, r9, #248, 26 @ 0x3e00 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r9, r8, #200, 20 @ 0xc8000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r9, r8, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, ip, #244 @ 0xf4 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq lr, r0, #104, 28 @ 0x680 │ │ │ │ + subseq lr, r0, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #76, 10 @ 0x13000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r3, #0, 24 │ │ │ │ + subeq ip, r3, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [sl], #1868 @ 0x74c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r8, #220, 8 @ 0xdc000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq sl, r8, #248, 20 @ 0xf8000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq sl, r8, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, r9, #248, 4 @ 0x8000000f │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq fp, r8, #128, 6 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq fp, r8, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r9, #228 @ 0xe4 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq fp, r8, #136, 16 @ 0x880000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq fp, r8, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r0, r9, #32, 22 @ 0x8000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq fp, r8, #240, 28 @ 0xf00 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq ip, r8, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, ip, #168, 14 @ 0x2a00000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq pc, r0, #240, 6 @ 0xc0000003 │ │ │ │ + subseq pc, r0, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r8, #200, 8 @ 0xc8000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq sp, r8, #248, 22 @ 0x3e000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq sp, r8, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, r9, #84, 18 @ 0x150000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq lr, r8, #176, 2 @ 0x2c │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq lr, r8, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, r9, #68, 6 @ 0x10000001 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq lr, r8, #32, 16 @ 0x200000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq lr, r8, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, r9, #44 @ 0x2c │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq pc, r8, #224, 2 @ 0x38 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq pc, r8, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, r8, #20, 28 @ 0x140 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq pc, r8, #232, 12 @ 0xe800000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq pc, r8, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r9, #224, 24 @ 0xe000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq pc, r8, #80, 24 @ 0x5000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq pc, r8, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, r8, #216, 12 @ 0xd800000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r0, r9, #16, 20 @ 0x10000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r0, r9, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, r9, #96, 16 @ 0x600000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r8, r9, #40, 26 @ 0xa00 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r8, r9, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r9, #20 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r9, r9, #72, 4 @ 0x80000004 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r9, r9, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r9, #84, 8 @ 0x54000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq r9, r9, #72, 26 @ 0x1200 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq r9, r9, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, r9, #68, 28 @ 0x440 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq sl, r9, #32, 6 @ 0x80000000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq sl, r9, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r9, #80, 12 @ 0x5000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq fp, r9, #32, 6 @ 0x80000000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq fp, r9, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, ip, #156, 8 @ 0x9c000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq pc, r0, #184, 14 @ 0x2e00000 │ │ │ │ + subseq pc, r0, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r8, #28, 20 @ 0x1c000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq ip, r9, #128, 20 @ 0x80000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq ip, r9, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sp, r8, #4, 10 @ 0x1000000 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq sp, r9, #136, 12 @ 0x8800000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq sp, r9, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #28 │ │ │ │ + ldreq r9, [r2], #356 @ 0x164 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, r8, #96, 28 @ 0x600 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq lr, r9, #128, 2 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq lr, r9, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, r8, #120, 6 @ 0xe0000001 │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq lr, r9, #200, 10 @ 0x32000000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq lr, r9, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #96, 8 @ 0x60000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sp, r3, #168, 30 @ 0x2a0 │ │ │ │ + subeq sp, r3, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, r9, #172, 4 @ 0xc000000a │ │ │ │ - biceq r4, r0, r8, lsl #31 │ │ │ │ - subseq lr, r9, #96, 16 @ 0x600000 │ │ │ │ + biceq r4, r0, r8, asr #31 │ │ │ │ + subseq lr, r9, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, ip, #0, 12 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq pc, r0, #32, 28 @ 0x200 │ │ │ │ + subseq pc, r0, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, ip, #116, 10 @ 0x1d000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r0, r1, #224, 4 │ │ │ │ + subseq r0, r1, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, sp, #148, 6 @ 0x50000002 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r0, r1, #240, 12 @ 0xf000000 │ │ │ │ + subseq r0, r1, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, ip, #24 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r0, r1, #64, 30 @ 0x100 │ │ │ │ + subseq r0, r1, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sp, ip, #204, 22 @ 0x33000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r1, r1, #96, 22 @ 0x18000 │ │ │ │ + subseq r1, r1, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, ip, #84, 2 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r2, r1, #144, 6 @ 0x40000002 │ │ │ │ + subseq r2, r1, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, ip, #232, 6 @ 0xa0000003 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r2, r1, #104, 14 @ 0x1a00000 │ │ │ │ + subseq r2, r1, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, ip, #4, 24 @ 0x400 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r3, r1, #24, 26 @ 0x600 │ │ │ │ + subseq r4, r1, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r5, ip, #40, 4 @ 0x80000002 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r4, r1, #216, 12 @ 0xd800000 │ │ │ │ + subseq r4, r1, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, ip, #60, 18 @ 0xf0000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r4, r1, #16, 18 @ 0x40000 │ │ │ │ + subseq r4, r1, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, sp, #52, 28 @ 0x340 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r4, r1, #224, 24 @ 0xe000 │ │ │ │ + subseq r5, r1, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r3, sp, #176, 10 @ 0x2c000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r5, r1, #152, 2 @ 0x26 │ │ │ │ + subseq r5, r1, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, sp, #4, 4 @ 0x40000000 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r5, r1, #208, 10 @ 0x34000000 │ │ │ │ + subseq r5, r1, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, sp, #204, 26 @ 0x3300 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r5, r1, #160, 16 @ 0xa00000 │ │ │ │ + subseq r5, r1, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2732 @ 0xaac │ │ │ │ + ldreq r9, [r2], #2636 @ 0xa4c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, sp, #156, 6 @ 0x70000002 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r5, r1, #8, 24 @ 0x800 │ │ │ │ + subseq r6, r1, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r5, sp, #164, 26 @ 0x2900 │ │ │ │ biceq r1, r0, r8, lsl #29 │ │ │ │ - subseq r6, r1, #0, 2 │ │ │ │ + subseq r6, r1, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, pc, #108, 8 @ 0x6c000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq fp, r5, #168, 18 @ 0x2a0000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq fp, r5, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, pc, #84, 16 @ 0x540000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq ip, r5, #64, 16 @ 0x400000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq ip, r5, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #128, 14 @ 0x2000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - smlawbeq r0, r0, r0, r7 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + @ instruction: 0x012072b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #144, 6 @ 0x40000002 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r3, #40, 18 @ 0xa0000 │ │ │ │ + subeq pc, r3, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, lr, #16, 14 @ 0x400000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r5, #96, 18 @ 0x180000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq pc, r5, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r7, #72, 14 @ 0x1200000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x01209f90 │ │ │ │ + @ instruction: 0x01209e48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #116, 14 @ 0x1d00000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r0, r6, #40, 10 @ 0xa000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r0, r6, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #192, 20 @ 0xc0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + smlawteq r0, r0, lr, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #200, 14 @ 0x3200000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r1, r6, #0 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r1, r6, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r6, #224, 8 @ 0xe0000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r0, r0, #224, 12 @ 0xe000000 │ │ │ │ + subeq r0, r0, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #28, 16 @ 0x1c0000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r1, r6, #0, 24 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r1, r6, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r6, #88, 8 @ 0x58000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r0, r0, #208, 20 @ 0xd0000 │ │ │ │ + subeq r0, r0, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, pc, #140, 16 @ 0x8c0000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r3, r6, #160, 10 @ 0x28000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r3, r6, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #92, 8 @ 0x5c000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r3, r6, #128, 18 @ 0x200000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r3, r6, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r9, pc, #168, 4 @ 0x8000000a │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r5, r6, #240, 4 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r5, r6, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #172, 6 @ 0xb0000002 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r5, r6, #56, 16 @ 0x380000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r5, r6, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r8, lr, #44, 10 @ 0xb000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r5, r6, #240, 28 @ 0xf00 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r5, r6, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #76, 10 @ 0x13000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r6, r6, #24, 8 @ 0x18000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r6, r6, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #160, 10 @ 0x28000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r6, r6, #232, 22 @ 0x3a000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r6, r6, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1364 @ 0x554 │ │ │ │ + ldreq sl, [r2], #652 @ 0x28c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r9, #76, 28 @ 0x4c0 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r4, ip, #120, 16 @ 0x780000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r7, ip, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r9, #88, 24 @ 0x5800 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r4, ip, #144, 24 @ 0x9000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r7, ip, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r9, #12 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r6, ip, #104, 10 @ 0x1a000000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r7, ip, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sl, r9, #232, 18 @ 0x3a0000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r6, ip, #216, 14 @ 0x3600000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r8, ip, #48, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r9, #148, 24 @ 0x9400 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r6, ip, #240, 24 @ 0xf000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r8, ip, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r9, #228, 2 @ 0x39 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r6, ip, #88, 30 @ 0x160 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r8, ip, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r9, #184, 10 @ 0x2e000000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r7, ip, #224, 8 @ 0xe0000000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r9, ip, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r9, #68, 12 @ 0x4400000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r7, ip, #32, 24 @ 0x2000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r9, ip, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r9, #240 @ 0xf0 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r9, ip, #72, 2 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r9, ip, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r9, #236, 14 @ 0x3b00000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r9, ip, #24, 14 @ 0x600000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r9, ip, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r1, sl, #176, 4 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq fp, ip, #80, 8 @ 0x50000000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq fp, ip, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #192, 4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r1, r4, #80, 20 @ 0x50000 │ │ │ │ + subeq r1, r4, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq fp, r9, #80, 14 @ 0x1400000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq ip, ip, #168, 6 @ 0xa0000002 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq ip, ip, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r9, #160, 22 @ 0x28000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq ip, ip, #176, 14 @ 0x2c00000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq sp, ip, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbceq r0, sl, #164, 20 @ 0xa4000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq ip, ip, #16, 28 @ 0x100 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq sp, ip, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq ip, r9, #4, 12 @ 0x400000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq sp, ip, #184, 6 @ 0xe0000002 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq sp, ip, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r9, #92, 20 @ 0x5c000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq sp, ip, #160, 16 @ 0xa00000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq lr, ip, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r9, #164, 8 @ 0xa4000000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq lr, ip, #16, 20 @ 0x10000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq lr, ip, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r9, #80, 18 @ 0x140000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq pc, ip, #248 @ 0xf8 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq pc, ip, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, r9, #188, 12 @ 0xbc00000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq pc, ip, #152, 6 @ 0x60000002 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq pc, ip, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, sl, #224, 26 @ 0x3800 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq pc, ip, #88, 16 @ 0x580000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq pc, ip, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, sl, #44 @ 0x2c │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq pc, ip, #224, 24 @ 0xe000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq pc, ip, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r0, sl, #20, 8 @ 0x14000000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r0, sp, #112, 6 @ 0xc0000001 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r0, sp, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r9, #136, 20 @ 0x88000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r0, sp, #192, 14 @ 0x3000000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r0, sp, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r9, #188, 12 @ 0xbc00000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r0, sp, #152, 20 @ 0x98000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r0, sp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, r9, #244, 22 @ 0x3d000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r0, sp, #24, 30 @ 0x60 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r1, sp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r9, #164, 12 @ 0xa400000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r1, sp, #48, 8 @ 0x30000000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r1, sp, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #700 @ 0x2bc │ │ │ │ + ldreq sl, [r2], #28 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r9, #160, 10 @ 0x28000000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r1, sp, #24, 16 @ 0x180000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r1, sp, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r9, #228, 6 @ 0x90000003 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r1, sp, #96, 22 @ 0x18000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r1, sp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r9, #144, 6 @ 0x40000002 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r1, sp, #144, 30 @ 0x240 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r2, sp, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r9, #244, 12 @ 0xf400000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r2, sp, #168, 8 @ 0xa8000000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r2, sp, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r9, #176, 24 @ 0xb000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r2, sp, #32, 22 @ 0x8000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r2, sp, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ subeq r4, r3, r4, ror #22 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r7, r8, lsl #9 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -174610,1923 +174610,1923 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ smlawbeq r3, r0, r6, r5 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r2, [pc], #3996 @ 108c04c <__bss_end__@@Base+0x22f290> │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r9, #228 @ 0xe4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sp, r3, #128, 10 @ 0x20000000 │ │ │ │ + subeq sp, r3, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r9, #84, 12 @ 0x5400000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r2, sp, #104, 28 @ 0x680 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r2, sp, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, r9, #196, 10 @ 0x31000000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r3, sp, #160 @ 0xa0 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r2, sp, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, r9, #112, 2 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r3, sp, #48, 6 @ 0xc0000000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r3, sp, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, r9, #80, 14 @ 0x1400000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r3, sp, #144, 10 @ 0x24000000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r3, sp, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r9, #44, 10 @ 0xb000000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r3, sp, #208, 14 @ 0x3400000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r3, sp, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r9, #240, 30 @ 0x3c0 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r3, sp, #104, 22 @ 0x1a000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r3, sp, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq ip, r9, #172, 28 @ 0xac0 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r4, sp, #200, 4 @ 0x8000000c │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r4, sp, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, sl, #92, 4 @ 0xc0000005 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r4, sp, #32, 14 @ 0x800000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r4, sp, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, r9, #104, 4 @ 0x80000006 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r4, sp, #112, 26 @ 0x1c00 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r4, sp, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sp, r9, #240, 26 @ 0x3c00 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r5, sp, #88, 10 @ 0x16000000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r5, sp, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq sl, [r2], #940 @ 0x3ac │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r9, #28, 20 @ 0x1c000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r5, sp, #72, 18 @ 0x120000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r5, sp, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r9, #196, 14 @ 0x3100000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r5, sp, #216, 22 @ 0x36000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r5, sp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #240, 2 @ 0x3c │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r4, #248, 20 @ 0xf8000 │ │ │ │ + subeq r8, r4, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r9, #124, 30 @ 0x1f0 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r5, sp, #104, 30 @ 0x1a0 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r5, sp, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r9, #188, 16 @ 0xbc0000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r6, sp, #56, 4 @ 0x80000003 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r6, sp, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, r9, #40, 16 @ 0x280000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r6, sp, #40, 12 @ 0x2800000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r6, sp, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, r9, #216, 8 @ 0xd8000000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r6, sp, #104, 18 @ 0x1a0000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r6, sp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, r9, #168, 2 @ 0x2a │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r6, sp, #32, 30 @ 0x80 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r6, sp, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, r9, #64, 4 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r7, sp, #192, 4 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r7, sp, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, r9, #196, 20 @ 0xc4000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r7, sp, #152, 16 @ 0x980000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r7, sp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, r9, #16, 16 @ 0x100000 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r7, sp, #168, 22 @ 0x2a000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r7, sp, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq pc, r9, #84, 30 @ 0x150 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r8, sp, #56, 4 @ 0x80000003 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r8, sp, #192, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r0, sl, #240 @ 0xf0 │ │ │ │ - biceq r5, r0, r8, lsl #18 │ │ │ │ - subseq r8, sp, #168, 16 @ 0xa80000 │ │ │ │ + biceq r5, r0, r8, asr #18 │ │ │ │ + subseq r8, sp, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #244, 10 @ 0x3d000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r7, r6, #120 @ 0x78 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r6, r6, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #72, 12 @ 0x4800000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r7, r6, #216, 12 @ 0xd800000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r7, r6, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #156, 12 @ 0x9c00000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r8, r6, #0, 2 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r8, r6, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r6, #148, 6 @ 0x50000002 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r1, r0, #168, 8 @ 0xa8000000 │ │ │ │ + subeq r1, r0, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #120, 2 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - @ instruction: 0x01208f18 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + smlawteq r0, r8, r5, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3020 @ 0xbcc │ │ │ │ + ldreq r9, [r2], #1004 @ 0x3ec │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq r0, pc, #180, 6 @ 0xd0000002 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq fp, r6, #88, 28 @ 0x580 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq fp, r6, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #240, 12 @ 0xf000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq ip, r6, #88, 10 @ 0x16000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq ip, r6, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #184, 14 @ 0x2e00000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq ip, r6, #144, 30 @ 0x240 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq ip, r6, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #132, 16 @ 0x840000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sp, r6, #240, 16 @ 0xf00000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq sp, r6, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #80, 18 @ 0x140000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq lr, r6, #128, 2 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq sp, r6, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #28, 20 @ 0x1c000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq lr, r6, #96, 14 @ 0x1800000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq lr, r6, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, pc, #4, 8 @ 0x4000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r6, #40, 2 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq lr, r6, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #232, 20 @ 0xe8000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r6, #144, 12 @ 0x9000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq pc, r6, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, lr, #20, 24 @ 0x1400 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq pc, r6, #176, 28 @ 0xb00 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq pc, r6, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r6, #84, 8 @ 0x54000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r2, r0, #248, 6 @ 0xe0000003 │ │ │ │ + subeq r2, r0, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #120, 24 @ 0x7800 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r1, r7, #248, 4 @ 0x8000000f │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r1, r7, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r3, lr, #128, 28 @ 0x800 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r3, r3, #40, 16 @ 0x280000 │ │ │ │ + subseq r3, r3, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, sp, #4, 12 @ 0x400000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r4, r3, #136, 4 @ 0x80000008 │ │ │ │ + subseq r4, r3, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq pc, sp, #220, 18 @ 0x370000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ subseq r4, r3, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, lr, #176, 28 @ 0xb00 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r4, r3, #232, 24 @ 0xe800 │ │ │ │ + subseq r4, r3, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sp, #156, 20 @ 0x9c000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r5, r3, #16, 2 │ │ │ │ + subseq r5, r3, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, sp, #220, 16 @ 0xdc0000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r5, r3, #192, 6 │ │ │ │ + subseq r5, r3, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r6, lr, #48, 22 @ 0xc000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r6, r3, #232, 8 @ 0xe8000000 │ │ │ │ + subseq r6, r3, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq lr, sp, #60, 8 @ 0x3c000000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r7, r3, #184, 8 @ 0xb8000000 │ │ │ │ + subseq r7, r3, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r3, lr, #232, 2 @ 0x3a │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r8, r3, #184, 10 @ 0x2e000000 │ │ │ │ + subseq r8, r3, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq lr, r8, #32, 2 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, r4, #208, 6 @ 0x40000003 │ │ │ │ + subeq fp, r4, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r1, lr, #96, 24 @ 0x6000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r9, r3, #208, 12 @ 0xd000000 │ │ │ │ + subseq r9, r3, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, lr, #248, 22 @ 0x3e000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r9, r3, #72, 24 @ 0x4800 │ │ │ │ + subseq r9, r3, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, lr, #100, 22 @ 0x19000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r1, r7, #40, 18 @ 0xa0000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r1, r7, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sp, #160, 10 @ 0x28000000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq sl, r3, #192 @ 0xc0 │ │ │ │ + subseq sl, r3, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, sp, #244, 22 @ 0x3d000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq sl, r3, #64, 8 @ 0x40000000 │ │ │ │ + subseq sl, r3, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, sl, #24, 28 @ 0x180 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - @ instruction: 0x01209d68 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + @ instruction: 0x01209c70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [sl], #1804 @ 0x70c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #8, 28 @ 0x80 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r2, r7, #232, 28 @ 0xe80 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r2, r7, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, lr, #180, 20 @ 0xb4000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r3, r7, #248, 6 @ 0xe0000003 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r3, r7, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r6, #228, 28 @ 0xe40 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r4, r0, #8, 22 @ 0x2000 │ │ │ │ + subeq r5, r0, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r2, lr, #20, 28 @ 0x140 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq sl, r3, #24, 18 @ 0x60000 │ │ │ │ + subseq sl, r3, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, sp, #44, 24 @ 0x2c00 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq sl, r3, #240, 20 @ 0xf0000 │ │ │ │ + subseq fp, r3, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r2, fp, #152, 14 @ 0x2600000 │ │ │ │ biceq r6, r0, r8, asr #3 │ │ │ │ - subseq lr, pc, #96, 12 @ 0x6000000 │ │ │ │ + subseq lr, pc, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r2, lr, #144, 16 @ 0x900000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq sl, r3, #192, 26 @ 0x3000 │ │ │ │ + subseq fp, r3, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, sp, #232, 18 @ 0x3a0000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq fp, r3, #184, 10 @ 0x2e000000 │ │ │ │ + subseq ip, r3, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2492 @ 0x9bc │ │ │ │ + ldreq r9, [r2], #692 @ 0x2b4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, sp, #48, 22 @ 0xc000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq fp, r3, #0, 26 │ │ │ │ + subseq r0, r4, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, sp, #140, 4 @ 0xc0000008 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq ip, r3, #208, 10 @ 0x34000000 │ │ │ │ + subseq r0, r4, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, lr, #84, 18 @ 0x150000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq sp, r3, #184 @ 0xb8 │ │ │ │ + subseq r1, r4, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, lr, #92, 22 @ 0x17000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r1, r4, #216, 18 @ 0x360000 │ │ │ │ + subseq r1, r4, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, sp, #172, 26 @ 0x2b00 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r1, r4, #104, 28 @ 0x680 │ │ │ │ + subseq r1, r4, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r2, lr, #248, 18 @ 0x3e0000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r2, r4, #24, 14 @ 0x600000 │ │ │ │ + subseq r2, r4, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r0, lr, #156, 16 @ 0x9c0000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r2, r4, #32, 20 @ 0x20000 │ │ │ │ + subseq r2, r4, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r2, lr, #240, 24 @ 0xf000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r2, r4, #160, 28 @ 0xa00 │ │ │ │ + subseq r2, r4, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sp, #0, 6 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r3, r4, #232, 24 @ 0xe800 │ │ │ │ + subseq r3, r4, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq sp, sp, #180 @ 0xb4 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r4, r4, #88, 6 @ 0x60000001 │ │ │ │ + subseq r4, r4, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #152, 30 @ 0x260 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r4, r7, #168, 16 @ 0xa80000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r4, r7, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, sp, #152, 26 @ 0x2600 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r6, r4, #0 │ │ │ │ + subseq r5, r4, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, lr, #112, 24 @ 0x7000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r6, r4, #24, 18 @ 0x60000 │ │ │ │ + subseq r7, r4, #224 @ 0xe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r6, lr, #168, 2 @ 0x2a │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r7, r4, #88, 4 @ 0x80000005 │ │ │ │ + subseq r8, r4, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sp, #180, 28 @ 0xb40 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r7, r4, #224, 20 @ 0xe0000 │ │ │ │ + subseq ip, r4, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq pc, sp, #204, 30 @ 0x330 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r7, r4, #184, 24 @ 0xb800 │ │ │ │ + subseq ip, r4, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq lr, sp, #204, 26 @ 0x3300 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r8, r4, #184, 16 @ 0xb80000 │ │ │ │ + subseq sp, r4, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq ip, sp, #100, 6 @ 0x90000001 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r9, r4, #216, 12 @ 0xd800000 │ │ │ │ + subseq sp, r4, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, lr, #4 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r4, r7, #232, 22 @ 0x3a000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r4, r7, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, sp, #132, 26 @ 0x2100 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq sl, r4, #96, 12 @ 0x6000000 │ │ │ │ + subseq lr, r4, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, sp, #12, 24 @ 0xc00 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq lr, r4, #104, 22 @ 0x1a000 │ │ │ │ + subseq pc, r4, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq r5, lr, #124, 4 @ 0xc0000007 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq pc, r4, #224, 12 @ 0xe000000 │ │ │ │ + subseq pc, r4, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r5, lr, #196, 16 @ 0xc40000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq pc, r4, #56, 28 @ 0x380 │ │ │ │ + subseq r0, r5, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r8, #156 @ 0x9c │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r4, #120, 28 @ 0x780 │ │ │ │ + subeq lr, r4, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #144, 10 @ 0x24000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r4, #120, 14 @ 0x1e00000 │ │ │ │ + subeq pc, r4, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sl, [ip], #44 @ 0x2c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq lr, sp, #244, 24 @ 0xf400 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r0, r5, #96, 24 @ 0x6000 │ │ │ │ + subseq r1, r5, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbceq r0, lr, #116, 24 @ 0x7400 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r1, r5, #200, 4 @ 0x8000000c │ │ │ │ + subseq r2, r5, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r1, lr, #160, 20 @ 0xa0000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r1, r5, #208, 14 @ 0x3400000 │ │ │ │ + subseq r3, r5, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbceq lr, sp, #52, 10 @ 0xd000000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r3, r5, #32, 26 @ 0x800 │ │ │ │ + subseq r9, r5, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq ip, sp, #40, 28 @ 0x280 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq sp, r6, #72, 12 @ 0x4800000 │ │ │ │ + subseq sp, r6, #0, 14 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, lr, #32 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r5, r7, #128, 12 @ 0x8000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r5, r7, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, sp, #112, 26 @ 0x1c00 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq lr, r6, #40, 26 @ 0xa00 │ │ │ │ + subseq lr, r6, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq pc, sp, #92, 18 @ 0x170000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq pc, r6, #240, 10 @ 0x3c000000 │ │ │ │ + subseq pc, r6, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, lr, #164, 18 @ 0x290000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq pc, r6, #120, 24 @ 0x7800 │ │ │ │ + subseq pc, r6, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r0, lr, #84 @ 0x54 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r1, r7, #24, 2 │ │ │ │ + subseq r0, r7, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq ip, sp, #252, 20 @ 0xfc000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r1, r7, #192, 20 @ 0xc0000 │ │ │ │ + subseq r1, r7, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r9, [ip], #4076 @ 0xfec │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, lr, #64, 26 @ 0x1000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r6, r7, #72, 4 @ 0x80000004 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r6, r7, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, sp, #92, 26 @ 0x1700 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r2, r7, #32, 28 @ 0x200 │ │ │ │ + subseq r2, r7, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r0, lr, #80, 14 @ 0x1400000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r3, r7, #208, 6 @ 0x40000003 │ │ │ │ + subseq r3, r7, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r4, lr, #140, 14 @ 0x2300000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r3, r7, #40, 24 @ 0x2800 │ │ │ │ + subseq r3, r7, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq sp, sp, #4, 28 @ 0x40 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r4, r7, #80, 24 @ 0x5000 │ │ │ │ + subseq r4, r7, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq ip, sp, #36, 16 @ 0x240000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r5, r7, #8, 18 @ 0x20000 │ │ │ │ + subseq r5, r7, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbceq sp, lr, #160, 12 @ 0xa000000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r9, r7, #120, 10 @ 0x1e000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r9, r7, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, sp, #72, 26 @ 0x1200 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r6, r7, #192, 22 @ 0x30000 │ │ │ │ + subseq r6, r7, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1916 @ 0x77c │ │ │ │ + ldreq r8, [r2], #2460 @ 0x99c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, sp, #140, 6 @ 0x30000002 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r7, r7, #8, 24 @ 0x800 │ │ │ │ + subseq r7, r7, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbceq ip, sp, #12, 10 @ 0x3000000 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r8, r7, #240, 8 @ 0xf0000000 │ │ │ │ + subseq r9, r7, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #136, 12 @ 0x8800000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, r5, #40, 4 @ 0x80000002 │ │ │ │ + subeq r2, r5, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sl, [ip], #3332 @ 0xd04 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq sp, lr, #172, 28 @ 0xac0 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq r9, r7, #208, 18 @ 0x340000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r9, r7, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq r7, sp, #52, 26 @ 0xd00 │ │ │ │ biceq r2, r0, r8, lsl #21 │ │ │ │ - subseq r9, r7, #96, 28 @ 0x600 │ │ │ │ + subseq fp, r7, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, lr, #140 @ 0x8c │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sl, r7, #32, 2 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq r9, r7, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r9, lr, #68, 2 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subeq sl, r7, #136, 8 @ 0x88000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subeq sl, r7, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r6, #216, 8 @ 0xd8000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r5, r0, #152, 10 @ 0x26000000 │ │ │ │ + subeq r5, r0, #0, 28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r5, #232, 10 @ 0x3a000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r5, r0, #88, 18 @ 0x160000 │ │ │ │ + subeq r6, r0, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r6, #144, 8 @ 0x90000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r5, r0, #64, 26 @ 0x1000 │ │ │ │ + subeq r6, r0, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #208, 18 @ 0x340000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r2, r1, #128, 16 @ 0x800000 │ │ │ │ + subeq r2, r1, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbcseq r9, r2, #176, 22 @ 0x2c000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r8, r1, #80, 20 @ 0x50000 │ │ │ │ + subeq r8, r1, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r1, #80, 18 @ 0x140000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq r3, r2, #200, 2 @ 0x32 │ │ │ │ + subeq r3, r2, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ sbcseq fp, r2, #8, 8 @ 0x8000000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq sl, r1, #96, 14 @ 0x1800000 │ │ │ │ + subeq sl, r1, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sl, [ip], #3268 @ 0xcc4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r1, #100, 16 @ 0x640000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq r4, r2, #104, 14 @ 0x1a00000 │ │ │ │ + subeq r4, r2, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r2, #144, 20 @ 0x90000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq ip, r1, #24, 24 @ 0x1800 │ │ │ │ + subeq ip, r1, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r1, #248, 18 @ 0x3e0000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq r6, r2, #136, 6 @ 0x20000002 │ │ │ │ + subeq r6, r2, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r4, r1, #32, 6 @ 0x80000000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq r7, r2, #0, 16 │ │ │ │ + subeq r7, r2, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #112, 14 @ 0x1c00000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq r7, r2, #128, 26 @ 0x2000 │ │ │ │ + subeq r7, r2, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #240, 14 @ 0x3c00000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq r8, r2, #200, 4 @ 0x8000000c │ │ │ │ + subeq r8, r2, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #192, 16 @ 0xc00000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq r8, r2, #192, 18 @ 0x300000 │ │ │ │ + subeq r8, r2, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r1, #120, 6 @ 0xe0000001 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq sl, r2, #152, 26 @ 0x2600 │ │ │ │ + subeq sl, r2, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #340 @ 0x154 │ │ │ │ + ldreq sl, [r2], #1108 @ 0x454 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r1, #36, 2 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq fp, r2, #216, 20 @ 0xd8000 │ │ │ │ + subeq fp, r2, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #148, 18 @ 0x250000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq ip, r2, #208, 2 @ 0x34 │ │ │ │ + subeq ip, r2, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #64, 4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, r5, #208, 12 @ 0xd000000 │ │ │ │ + subeq r4, r5, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #32, 28 @ 0x200 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq ip, r2, #192, 8 @ 0xc0000000 │ │ │ │ + subeq ip, r2, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq sl, r2, #32, 12 @ 0x2000000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq sp, r1, #56, 12 @ 0x3800000 │ │ │ │ + subeq sp, r1, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #76, 30 @ 0x130 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq ip, r2, #216, 26 @ 0x3600 │ │ │ │ + subeq ip, r2, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r6, #172, 10 @ 0x2b000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r6, r0, #200, 6 @ 0x20000003 │ │ │ │ + subeq r6, r0, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #180, 28 @ 0xb40 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq sp, r2, #64, 22 @ 0x10000 │ │ │ │ + subeq sp, r2, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r2, #248, 2 @ 0x3e │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq pc, r1, #208, 18 @ 0x340000 │ │ │ │ + subeq pc, r1, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sp, [ip], #1172 @ 0x494 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #144, 24 @ 0x9000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq lr, r2, #208, 18 @ 0x340000 │ │ │ │ + subeq lr, r2, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #160, 20 @ 0xa0000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r3, r2, #168, 18 @ 0x2a0000 │ │ │ │ + subeq r3, r2, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #236, 22 @ 0x3b000 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq pc, r2, #72, 14 @ 0x1200000 │ │ │ │ + subeq pc, r2, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq sl, r2, #32, 6 @ 0x80000000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r4, r2, #32, 12 @ 0x2000000 │ │ │ │ + subeq r4, r2, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, r1, #208 @ 0xd0 │ │ │ │ biceq r1, r0, r8, ror #22 │ │ │ │ - subeq r0, r3, #184, 8 @ 0xb8000000 │ │ │ │ + subeq r0, r3, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r6, #32, 22 @ 0x8000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r7, r0, #216, 18 @ 0x360000 │ │ │ │ + subeq r7, r0, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r2, #228, 2 @ 0x39 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r6, r2, #160, 26 @ 0x2800 │ │ │ │ + subeq r6, r2, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ sbcseq sl, r2, #172, 22 @ 0x2b000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r7, r2, #24, 30 @ 0x60 │ │ │ │ + subeq r7, r2, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2204 @ 0x89c │ │ │ │ + ldreq r9, [r2], #1556 @ 0x614 │ │ │ │ tsteq r2, r1, lsl #16 │ │ │ │ sbcseq ip, r2, #20, 14 @ 0x500000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq fp, r2, #176, 26 @ 0x2c00 │ │ │ │ + subeq fp, r2, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ sbcseq ip, r2, #52, 4 @ 0x40000003 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq sp, r2, #80, 4 │ │ │ │ + subeq sp, r2, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, r2, #108, 30 @ 0x1b0 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq lr, r2, #16, 10 @ 0x4000000 │ │ │ │ + subeq lr, r2, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #160, 22 @ 0x28000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq pc, r2, #136, 24 @ 0x8800 │ │ │ │ + subeq pc, r2, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r2, #72, 18 @ 0x120000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r0, r3, #136, 16 @ 0x880000 │ │ │ │ + subeq r0, r3, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r8, #148 @ 0x94 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, r5, #208 @ 0xd0 │ │ │ │ + subeq r5, r5, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ sbcseq r7, r2, #128, 10 @ 0x20000000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r1, r3, #160, 2 @ 0x28 │ │ │ │ + subeq r1, r3, #80 @ 0x50 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #124, 24 @ 0x7c00 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r1, r3, #216, 12 @ 0xd800000 │ │ │ │ + subeq r1, r3, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #76, 26 @ 0x1300 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r1, r3, #136, 30 @ 0x220 │ │ │ │ + subeq r1, r3, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #24, 28 @ 0x180 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r2, r3, #208, 10 @ 0x34000000 │ │ │ │ + subeq r2, r3, #240, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #108, 28 @ 0x6c0 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r2, r3, #152, 18 @ 0x260000 │ │ │ │ + subeq r2, r3, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #140, 28 @ 0x8c0 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r2, r3, #64, 30 @ 0x100 │ │ │ │ + subeq r2, r3, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq fp, [ip], #2692 @ 0xa84 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #224, 28 @ 0xe00 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r3, r3, #0, 4 │ │ │ │ + subeq r3, r3, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #0, 30 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r3, r3, #72, 16 @ 0x480000 │ │ │ │ + subeq r3, r3, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #84, 30 @ 0x150 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r3, r3, #184, 26 @ 0x2e00 │ │ │ │ + subeq r3, r3, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #116, 30 @ 0x1d0 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r4, r3, #144, 10 @ 0x24000000 │ │ │ │ + subeq r4, r3, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, r2, #76, 18 @ 0x130000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r5, r3, #144, 4 │ │ │ │ + subeq r5, r3, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #220, 30 @ 0x370 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r5, r3, #168, 22 @ 0x2a000 │ │ │ │ + subeq r5, r3, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r7, r2, #240 @ 0xf0 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq r8, r3, #32, 2 │ │ │ │ + subeq r7, r3, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r0, #84, 24 @ 0x5400 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq lr, sl, #128, 24 @ 0x8000 │ │ │ │ + subeq pc, sl, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r8, [r2], #2268 @ 0x8dc │ │ │ │ svceq 0x00c11801 │ │ │ │ sbcseq r9, r2, #108, 10 @ 0x1b000000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq sl, r3, #80, 4 │ │ │ │ + subeq sl, r3, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, pc, #88, 10 @ 0x16000000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq fp, fp, #184, 16 @ 0xb80000 │ │ │ │ + subeq fp, fp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r0, #32, 14 @ 0x800000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq ip, fp, #32, 18 @ 0x80000 │ │ │ │ + subeq ip, fp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r0, r0, #128, 26 @ 0x2000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq sp, fp, #152, 4 @ 0x80000009 │ │ │ │ + subeq sp, fp, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r2, #164, 8 @ 0xa4000000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq fp, r3, #56, 12 @ 0x3800000 │ │ │ │ + subeq fp, r3, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #32, 14 @ 0x800000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r5, #32, 20 @ 0x20000 │ │ │ │ + subeq r7, r5, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r5], #3988 @ 0xf94 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, pc, #108, 18 @ 0x1b0000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r2, ip, #104, 24 @ 0x6800 │ │ │ │ + subeq r2, ip, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, pc, #52, 12 @ 0x3400000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r4, ip, #64, 18 @ 0x100000 │ │ │ │ + subeq r5, ip, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq ip, pc, #176, 6 @ 0xc0000002 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r5, ip, #80, 20 @ 0x50000 │ │ │ │ + subeq r5, ip, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r0, r0, #112, 20 @ 0x70000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r6, ip, #160, 4 │ │ │ │ + subeq r6, ip, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r7, r2, #12, 4 @ 0xc0000000 │ │ │ │ biceq r1, r0, r8, lsl #21 │ │ │ │ - subeq fp, r3, #64, 24 @ 0x4000 │ │ │ │ + subeq fp, r3, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, pc, #88, 18 @ 0x160000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r8, ip, #240, 28 @ 0xf00 │ │ │ │ + subeq r9, ip, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, pc, #140, 30 @ 0x230 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r9, ip, #0, 28 │ │ │ │ + subeq fp, ip, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbcseq r1, r0, #144 @ 0x90 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq pc, ip, #32, 18 @ 0x80000 │ │ │ │ + subeq pc, ip, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r0, #80, 16 @ 0x500000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r0, sp, #216, 4 @ 0x8000000d │ │ │ │ + subeq r0, sp, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r0, #72, 10 @ 0x12000000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r2, sp, #24, 20 @ 0x18000 │ │ │ │ + subeq r2, sp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, r0, #168, 22 @ 0x2a000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r5, sp, #64 @ 0x40 │ │ │ │ + subeq r6, sp, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r5], #3924 @ 0xf54 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, pc, #80, 14 @ 0x1400000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r7, sp, #72, 24 @ 0x4800 │ │ │ │ + subeq r7, sp, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, pc, #108, 10 @ 0x1b000000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r8, sp, #120, 20 @ 0x78000 │ │ │ │ + subeq r8, sp, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq fp, pc, #140, 12 @ 0x8c00000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r8, sp, #0, 26 │ │ │ │ + subeq r8, sp, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, pc, #184, 22 @ 0x2e000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq r9, sp, #168, 10 @ 0x2a000000 │ │ │ │ + subeq r9, sp, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r5, #124, 28 @ 0x7c0 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sl, r0, #104, 22 @ 0x1a000 │ │ │ │ + subeq sl, r0, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq fp, pc, #128, 18 @ 0x200000 │ │ │ │ biceq r1, r0, r8, asr #30 │ │ │ │ - subeq ip, sp, #24, 16 @ 0x180000 │ │ │ │ + subeq ip, sp, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r5, #80, 18 @ 0x140000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sp, r0, #224, 20 @ 0xe0000 │ │ │ │ + subeq lr, r0, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r5, #4, 8 @ 0x4000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r0, r1, #200, 30 @ 0x320 │ │ │ │ + subeq r1, r1, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #884 @ 0x374 │ │ │ │ + ldreq r9, [r2], #3740 @ 0xe9c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, r6, #140, 16 @ 0x8c0000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r3, r1, #48, 6 @ 0xc0000000 │ │ │ │ + subeq r8, r1, #224 @ 0xe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r6, #0, 8 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r8, r1, #168, 30 @ 0x2a0 │ │ │ │ + subeq r8, r1, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #144, 14 @ 0x2400000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, r5, #192, 4 │ │ │ │ + subeq r8, r5, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [ip], #508 @ 0x1fc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r6, #60, 6 @ 0xf0000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r9, r1, #176, 24 @ 0xb000 │ │ │ │ + subeq r9, r1, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r5, #56, 12 @ 0x3800000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sl, r1, #144, 12 @ 0x9000000 │ │ │ │ + subeq sl, r1, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, r5, #0, 30 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq fp, r1, #32, 12 @ 0x2000000 │ │ │ │ + subeq fp, r1, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, r5, #192, 18 @ 0x300000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sp, r1, #128 @ 0x80 │ │ │ │ + subeq ip, r1, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r5, #16, 14 @ 0x400000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq lr, r1, #24, 26 @ 0x600 │ │ │ │ + subeq lr, r1, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, r5, #252, 2 @ 0x3f │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r4, r2, #104, 12 @ 0x6800000 │ │ │ │ + subeq r4, r2, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sp, r5, #224, 24 @ 0xe000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r7, r2, #24, 16 @ 0x180000 │ │ │ │ + subeq r7, r2, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r5, #72, 14 @ 0x1200000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r8, r2, #144, 30 @ 0x240 │ │ │ │ + subeq r8, r2, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #24 │ │ │ │ biceq r2, r0, r8, asr #21 │ │ │ │ - subeq r7, r6, #88, 10 @ 0x16000000 │ │ │ │ + subeq r7, r6, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbceq r7, lr, #192, 28 @ 0xc00 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r3, ip, #184, 12 @ 0xb800000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r6, ip, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, lr, #228, 28 @ 0xe40 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r3, ip, #216, 26 @ 0x3600 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r6, ip, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [ip], #444 @ 0x1bc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, pc, #52, 30 @ 0xd0 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r4, ip, #192, 18 @ 0x300000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r7, ip, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r1, #36, 28 @ 0x240 │ │ │ │ biceq r2, r0, r8, asr #21 │ │ │ │ - subeq r8, r6, #160 @ 0xa0 │ │ │ │ + subeq r7, r6, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #192, 8 @ 0xc0000000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq sp, r3, #168, 12 @ 0xa800000 │ │ │ │ + subeq sp, r3, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbceq lr, lr, #196, 24 @ 0xc400 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r7, ip, #88, 10 @ 0x16000000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r9, ip, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r7, lr, #160, 30 @ 0x280 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r0, sp, #192, 30 @ 0x300 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r1, sp, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq lr, lr, #160, 22 @ 0x28000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq lr, sp, #120, 2 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq lr, sp, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, pc, #236, 22 @ 0x3b000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq pc, sp, #200, 20 @ 0xc8000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq pc, sp, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, pc, #244, 18 @ 0x3d0000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r1, lr, #24, 2 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r0, lr, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #812 @ 0x32c │ │ │ │ + ldreq r8, [r2], #2844 @ 0xb1c │ │ │ │ tsteq r3, r1, lsl #16 │ │ │ │ sbceq r8, pc, #148, 12 @ 0x9400000 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r4, lr, #208, 16 @ 0xd00000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r4, lr, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, pc, #76, 6 @ 0x30000001 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r1, pc, #128, 22 @ 0x20000 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r1, pc, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq fp, r8, #4, 30 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sl, r5, #136, 28 @ 0x880 │ │ │ │ + subeq sl, r5, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #224 @ 0xe0 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r3, pc, #216, 28 @ 0xd80 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r6, pc, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbceq r8, lr, #244 @ 0xf4 │ │ │ │ - biceq r3, r0, r8, asr #10 │ │ │ │ - subseq r4, pc, #248, 6 @ 0xe0000003 │ │ │ │ + biceq r3, r0, r8, lsl #11 │ │ │ │ + subseq r6, pc, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r1, #200, 26 @ 0x3200 │ │ │ │ biceq r2, r0, r8, asr #21 │ │ │ │ - subeq lr, r6, #112, 4 │ │ │ │ + subeq sp, r6, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r5, #200, 2 @ 0x32 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq lr, r3, #40 @ 0x28 │ │ │ │ + subeq sp, r3, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r8, r5, #140, 12 @ 0x8c00000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq ip, r2, #200, 18 @ 0x320000 │ │ │ │ + subeq ip, r2, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #72, 12 @ 0x4800000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r0, r4, #64, 22 @ 0x10000 │ │ │ │ + subeq r0, r4, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq fp, [r5], #1612 @ 0x64c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r5, #92, 24 @ 0x5c00 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r1, r4, #0 │ │ │ │ + subeq r0, r4, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, r5, #168, 28 @ 0xa80 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r1, r4, #136, 14 @ 0x2200000 │ │ │ │ + subeq r1, r4, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #208, 28 @ 0xd00 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r2, r4, #144, 18 @ 0x240000 │ │ │ │ + subeq r2, r4, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #104, 26 @ 0x1a00 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r3, r4, #248, 4 @ 0x8000000f │ │ │ │ + subeq r3, r4, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #96, 26 @ 0x1800 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r3, r4, #88, 16 @ 0x580000 │ │ │ │ + subeq r3, r4, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, r5, #248, 8 @ 0xf8000000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r6, r4, #232, 16 @ 0xe80000 │ │ │ │ + subeq r7, r4, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r5, #144, 12 @ 0x9000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sp, r2, #232, 20 @ 0xe8000 │ │ │ │ + subeq sp, r2, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r5, #184 @ 0xb8 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r2, r5, #0, 28 │ │ │ │ + subeq r2, r5, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2516 @ 0x9d4 │ │ │ │ + ldreq r9, [r2], #1100 @ 0x44c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #64, 24 @ 0x4000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r4, r5, #88, 2 │ │ │ │ + subeq r3, r5, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #120, 26 @ 0x1e00 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r5, r5, #240, 6 @ 0xc0000003 │ │ │ │ + subeq r5, r5, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r5, #188, 30 @ 0x2f0 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r5, r5, #208, 18 @ 0x340000 │ │ │ │ + subeq r5, r5, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r5, #144, 16 @ 0x900000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq pc, r2, #248, 18 @ 0x3e0000 │ │ │ │ + subeq pc, r2, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r5, #88, 30 @ 0x160 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r7, r5, #224, 4 │ │ │ │ + subeq r7, r5, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq fp, r8, #116, 26 @ 0x1d00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r5, #168, 20 @ 0xa8000 │ │ │ │ + subeq ip, r5, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r5, #224, 10 @ 0x38000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r0, r3, #112, 24 @ 0x7000 │ │ │ │ + subeq r0, r3, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #224, 18 @ 0x380000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq sl, r5, #88, 8 @ 0x58000000 │ │ │ │ + subeq sl, r5, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r5, #148, 22 @ 0x25000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r8, r6, #248, 14 @ 0x3e00000 │ │ │ │ + subeq r8, r6, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r0, #224, 12 @ 0xe000000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq r8, r0, #216, 26 @ 0x3600 │ │ │ │ + subseq r8, r0, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #28, 22 @ 0x7000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq r9, r0, #144, 4 │ │ │ │ + subseq r9, r0, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #180, 12 @ 0xb400000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r9, r6, #144, 12 @ 0x9000000 │ │ │ │ + subeq r8, r6, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [ip], #3988 @ 0xf94 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #148, 20 @ 0x94000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq sl, r0, #160, 14 @ 0x2800000 │ │ │ │ + subseq sl, r0, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #252, 16 @ 0xfc0000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq fp, r6, #216 @ 0xd8 │ │ │ │ + subeq sl, r6, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #160, 4 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq fp, r0, #232 @ 0xe8 │ │ │ │ + subseq fp, r0, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #8, 14 @ 0x200000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq fp, r6, #152, 24 @ 0x9800 │ │ │ │ + subeq fp, r6, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #236, 18 @ 0x3b0000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq fp, r0, #128, 16 @ 0x800000 │ │ │ │ + subseq fp, r0, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, r5, #152, 16 @ 0x980000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq ip, r6, #72, 4 @ 0x80000004 │ │ │ │ + subeq ip, r6, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #240, 2 @ 0x3c │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq ip, r0, #232, 6 @ 0xa0000003 │ │ │ │ + subseq ip, r0, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq sp, r2, #216, 12 @ 0xd800000 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq r5, r7, #64, 2 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq r4, r7, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2580 @ 0xa14 │ │ │ │ + ldreq r9, [r2], #3404 @ 0xd4c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #100, 18 @ 0x190000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq sp, r0, #72 @ 0x48 │ │ │ │ + subseq sp, r0, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq lr, r2, #172, 28 @ 0xac0 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq r5, r7, #152, 10 @ 0x26000000 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq r5, r7, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #164, 16 @ 0xa40000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq sp, r0, #208, 18 @ 0x340000 │ │ │ │ + subseq sp, r0, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #64, 14 @ 0x1000000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq ip, r6, #240, 18 @ 0x3c0000 │ │ │ │ + subeq ip, r6, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #28, 16 @ 0x1c0000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq lr, r0, #24, 8 @ 0x18000000 │ │ │ │ + subseq lr, r0, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #12, 28 @ 0xc0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, r6, #200, 30 @ 0x320 │ │ │ │ + subeq r1, r6, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #40, 16 @ 0x280000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r5, #128, 14 @ 0x2000000 │ │ │ │ + subeq lr, r5, #0, 10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r9, [r9], #700 @ 0x2bc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r2, #208, 8 @ 0xd0000000 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq r7, r7, #88, 2 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq r7, r7, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r0, #176, 26 @ 0x2c00 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq lr, r0, #152, 22 @ 0x26000 │ │ │ │ + subseq lr, r0, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r2, #240, 22 @ 0x3c000 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq r8, r7, #64, 16 @ 0x400000 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq r8, r7, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #192, 14 @ 0x3000000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq pc, r0, #80, 8 @ 0x50000000 │ │ │ │ + subseq pc, r0, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r2, #76, 8 @ 0x4c000000 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq r9, r7, #184 @ 0xb8 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq r8, r7, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r0, #124, 26 @ 0x1f00 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq pc, r0, #32, 22 @ 0x8000 │ │ │ │ + subseq pc, r0, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r2, #196, 10 @ 0x31000000 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq r9, r7, #224, 20 @ 0xe0000 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq r9, r7, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r0, #4, 26 @ 0x100 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq r0, r1, #160, 6 @ 0x80000002 │ │ │ │ + subseq r0, r1, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #284 @ 0x11c │ │ │ │ + ldreq r9, [r2], #332 @ 0x14c │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq lr, r2, #184, 8 @ 0xb8000000 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq fp, r7, #160, 4 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq sl, r7, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #176, 10 @ 0x2c000000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq r0, r1, #192, 22 @ 0x30000 │ │ │ │ + subseq r0, r1, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbcseq r8, r0, #228, 20 @ 0xe4000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq r2, r1, #64, 26 @ 0x1000 │ │ │ │ + subseq r2, r1, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r9, [r9], #636 @ 0x27c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #196, 8 @ 0xc4000000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq r5, r1, #136, 16 @ 0x880000 │ │ │ │ + subseq r5, r1, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r2, #200, 6 @ 0x20000003 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq ip, r7, #112, 12 @ 0x7000000 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq ip, r7, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #236, 6 @ 0xb0000003 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq r6, r1, #184, 14 @ 0x2e00000 │ │ │ │ + subseq r6, r1, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r2, #188, 2 @ 0x2f │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq ip, r7, #0, 22 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq ip, r7, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #24, 6 @ 0x60000000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq r7, r1, #104, 18 @ 0x1a0000 │ │ │ │ + subseq r7, r1, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r2, #60, 8 @ 0x3c000000 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq sp, r7, #208 @ 0xd0 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq ip, r7, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r0, #128, 24 @ 0x8000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq r8, r1, #24, 10 @ 0x6000000 │ │ │ │ + subseq r8, r1, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r2, #132, 10 @ 0x21000000 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq sp, r7, #48, 14 @ 0xc00000 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq sp, r7, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2252 @ 0x8cc │ │ │ │ + ldreq r9, [r2], #668 @ 0x29c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r0, #32, 26 @ 0x800 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq fp, r1, #200, 6 @ 0x20000003 │ │ │ │ + subseq fp, r1, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r1, #56, 22 @ 0xe000 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r0, sl, #232, 8 @ 0xe8000000 │ │ │ │ + subeq r0, sl, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #28, 18 @ 0x70000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, r6, #200, 4 @ 0x8000000c │ │ │ │ + subeq r0, r6, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r7, [ip], #2332 @ 0x91c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r0, #116, 28 @ 0x740 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq fp, r1, #144, 22 @ 0x24000 │ │ │ │ + subseq fp, r1, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r2, #228, 8 @ 0xe4000000 │ │ │ │ - biceq r2, r0, r8, lsr #18 │ │ │ │ - subeq lr, r7, #56 @ 0x38 │ │ │ │ + biceq r2, r0, r8, lsr #19 │ │ │ │ + subeq sp, r7, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r0, #136, 24 @ 0x8800 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq ip, r1, #128, 16 @ 0x800000 │ │ │ │ + subseq ip, r1, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r1, #188, 10 @ 0x2f000000 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r1, sl, #136, 10 @ 0x22000000 │ │ │ │ + subeq r1, sl, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r0, #160, 24 @ 0xa000 │ │ │ │ biceq r2, r0, r8, lsl #22 │ │ │ │ - subseq sp, r1, #128, 2 │ │ │ │ + subseq sp, r1, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r2, r5, #92, 8 @ 0x5c000000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq lr, r6, #72 @ 0x48 │ │ │ │ + subeq sp, r6, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #148, 30 @ 0x250 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r2, sl, #248, 24 @ 0xf800 │ │ │ │ + subeq r2, sl, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #12, 16 @ 0xc0000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq lr, r6, #32, 16 @ 0x200000 │ │ │ │ + subeq lr, r6, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #8, 26 @ 0x200 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r3, sl, #144, 16 @ 0x900000 │ │ │ │ + subeq r3, sl, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r5, #16, 20 @ 0x10000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq lr, r6, #80, 28 @ 0x500 │ │ │ │ + subeq lr, r6, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r0, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -176536,375 +176536,375 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r7, [ip], #2268 @ 0x8dc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r4, #76, 16 @ 0x4c0000 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq pc, r6, #152, 4 @ 0x80000009 │ │ │ │ + subeq lr, r6, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r1, #108, 26 @ 0x1b00 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r5, sl, #224 @ 0xe0 │ │ │ │ + subeq r4, sl, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r4, r5, #12, 30 @ 0x30 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq pc, r6, #216, 14 @ 0x3600000 │ │ │ │ + subeq pc, r6, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #68, 16 @ 0x440000 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r5, sl, #176, 22 @ 0x2c000 │ │ │ │ + subeq r5, sl, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r2, r5, #124 @ 0x7c │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r0, r7, #16, 2 │ │ │ │ + subeq pc, r6, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #232, 14 @ 0x3a00000 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r6, sl, #64, 2 │ │ │ │ + subeq r6, sl, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r5, #168, 30 @ 0x2a0 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r0, r7, #144, 10 @ 0x24000000 │ │ │ │ + subeq r0, r7, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #16, 14 @ 0x400000 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r6, sl, #168, 20 @ 0xa8000 │ │ │ │ + subeq r6, sl, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #44 @ 0x2c │ │ │ │ + ldreq sl, [r2], #868 @ 0x364 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r5, #4 │ │ │ │ biceq r2, r0, r8 │ │ │ │ - subeq r0, r7, #80, 20 @ 0x50000 │ │ │ │ + subeq r0, r7, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #92, 12 @ 0x5c00000 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r3, fp, #32, 30 @ 0x80 │ │ │ │ + subeq sl, fp, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq fp, r8, #228, 22 @ 0x39000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r1, r6, #200, 20 @ 0xc8000 │ │ │ │ + subeq r1, r6, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r5, #20, 10 @ 0x5000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r1, r3, #144, 6 @ 0x40000002 │ │ │ │ + subeq r1, r3, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #128, 10 @ 0x20000000 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq r5, fp, #176, 2 @ 0x2c │ │ │ │ + subeq fp, fp, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r5, #216, 6 @ 0x60000003 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r1, r3, #160, 28 @ 0xa00 │ │ │ │ + subeq r1, r3, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #92, 24 @ 0x5c00 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq fp, fp, #232, 16 @ 0xe80000 │ │ │ │ + subeq fp, fp, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r6, #172, 24 @ 0xac00 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r2, r3, #88, 12 @ 0x5800000 │ │ │ │ + subeq r2, r3, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r1, #108, 8 @ 0x6c000000 │ │ │ │ biceq r3, r0, r8, lsr #15 │ │ │ │ - subeq sp, fp, #216, 24 @ 0xd800 │ │ │ │ + subeq sp, fp, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sl, [r9], #3236 @ 0xca4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r6, #44, 16 @ 0x2c0000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r3, r3, #128 @ 0x80 │ │ │ │ + subeq r2, r3, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r6, #228 @ 0xe4 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r3, r3, #144, 12 @ 0x9000000 │ │ │ │ + subeq r3, r3, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r5, #224, 22 @ 0x38000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r3, r3, #32, 30 @ 0x80 │ │ │ │ + subeq r3, r3, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r5, #36, 24 @ 0x2400 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r4, r3, #136, 8 @ 0x88000000 │ │ │ │ + subeq r4, r3, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r5, #140, 24 @ 0x8c00 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r4, r3, #48, 18 @ 0xc0000 │ │ │ │ + subeq r4, r3, #0, 16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r6, #48, 26 @ 0xc00 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r4, r3, #184, 28 @ 0xb80 │ │ │ │ + subeq r4, r3, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r5, #48, 2 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r5, r3, #168, 20 @ 0xa8000 │ │ │ │ + subeq r5, r3, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r0, r6, #116, 10 @ 0x1d000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r8, r3, #88, 14 @ 0x1600000 │ │ │ │ + subeq r8, r3, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2300 @ 0x8fc │ │ │ │ + ldreq r9, [r2], #2444 @ 0x98c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #8, 22 @ 0x2000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - @ instruction: 0x0120a300 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + @ instruction: 0x0120a1a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r5, #196, 6 @ 0x10000003 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sl, r3, #64, 2 │ │ │ │ + subeq sl, r3, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r5, #4, 26 @ 0x100 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq ip, r3, #48, 2 │ │ │ │ + subeq ip, r3, #0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r8, r5, #12, 8 @ 0xc000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq ip, r3, #248, 16 @ 0xf80000 │ │ │ │ + subeq ip, r3, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r6, #48, 6 @ 0xc0000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq ip, r3, #128, 28 @ 0x800 │ │ │ │ + subeq ip, r3, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq fp, r8, #84, 20 @ 0x54000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, r6, #128, 24 @ 0x8000 │ │ │ │ + subeq r3, r6, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r0, #100, 30 @ 0x190 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq r6, r4, #144, 12 @ 0x9000000 │ │ │ │ + subseq r6, r4, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r6, #20, 10 @ 0x5000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sp, r3, #208, 8 @ 0xd0000000 │ │ │ │ + subeq sp, r3, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r0, #28, 26 @ 0x700 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq r7, r4, #248, 10 @ 0x3e000000 │ │ │ │ + subseq r8, r4, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r8, r5, #80, 8 @ 0x50000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sp, r3, #192, 20 @ 0xc0000 │ │ │ │ + subeq sp, r3, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, r0, #148, 28 @ 0x940 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq r8, r4, #216, 26 @ 0x3600 │ │ │ │ + subseq sp, r4, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ sbcseq fp, r0, #100, 16 @ 0x640000 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq sl, r4, #16 │ │ │ │ + subseq sp, r4, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r8, [ip], #1708 @ 0x6ac │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, r0, #44, 24 @ 0x2c00 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq lr, r4, #208, 18 @ 0x340000 │ │ │ │ + subseq pc, r4, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbcseq fp, r0, #88 @ 0x58 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq pc, r4, #112, 22 @ 0x1c000 │ │ │ │ + subseq r0, r5, #240, 4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r0, #164, 26 @ 0x2900 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq r1, r5, #64, 8 @ 0x40000000 │ │ │ │ + subseq r2, r5, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, r0, #132, 24 @ 0x8400 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq r2, r5, #128 @ 0x80 │ │ │ │ + subseq r8, r5, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r0, #12, 22 @ 0x3000 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq r2, r5, #200, 24 @ 0xc800 │ │ │ │ + subseq r8, r5, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r5, #152, 8 @ 0x98000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sp, r3, #16, 28 @ 0x100 │ │ │ │ + subeq sp, r3, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r0, #216, 18 @ 0x360000 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq r9, r5, #96, 24 @ 0x6000 │ │ │ │ + subseq r9, r5, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r5, #192, 28 @ 0xc00 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq lr, r3, #176, 22 @ 0x2c000 │ │ │ │ + subeq lr, r3, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #908 @ 0x38c │ │ │ │ + ldreq r9, [r2], #2780 @ 0xadc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r0, #40, 18 @ 0xa0000 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq sl, r5, #224, 10 @ 0x38000000 │ │ │ │ + subseq sl, r5, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r9, r5, #120 @ 0x78 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r1, r5, #240, 24 @ 0xf000 │ │ │ │ + subeq r2, r5, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r0, #140, 24 @ 0x8c00 │ │ │ │ biceq r3, r0, r8, asr #16 │ │ │ │ - subseq fp, r5, #160, 2 @ 0x28 │ │ │ │ + subseq fp, r5, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r5, #0, 30 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r2, r5, #176, 28 @ 0xb00 │ │ │ │ + subeq r3, r5, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, sl, #228, 24 @ 0xe400 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - @ instruction: 0x0120a690 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + @ instruction: 0x0120a610 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq fp, r8, #164, 10 @ 0x29000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r5, r6, #16, 16 @ 0x100000 │ │ │ │ + subeq r5, r6, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0108e3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq lr, [r8, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq r0, r0, #0, 6 │ │ │ │ + subeq r0, r0, #8, 6 @ 0x20000000 │ │ │ │ rsbmi pc, r0, #220, 22 @ 0x37000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, lr, #8, 8 @ 0x8000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01201698 │ │ │ │ + @ instruction: 0x01201d50 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r2, #0, 8 │ │ │ │ biceq r3, r0, r8, asr #15 │ │ │ │ - subeq ip, sl, #160, 2 @ 0x28 │ │ │ │ + subeq ip, sl, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, lr, #108, 14 @ 0x1b00000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01202e00 │ │ │ │ + @ instruction: 0x01203520 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -176920,543 +176920,543 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi pc, r6, #200, 4 @ 0x8000000c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, lr, #220, 16 @ 0xdc0000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01204fb8 │ │ │ │ + @ instruction: 0x01204e90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, lr, #168, 26 @ 0x2a00 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01206968 │ │ │ │ + smlawbeq r0, r0, fp, r6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, pc, #212, 12 @ 0xd400000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01207a30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r0, #104, 14 @ 0x1a00000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - ldrdeq sl, [r0, -r8]! │ │ │ │ + qsubeq sl, r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r8, r0, #184, 4 @ 0x8000000b │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - teqeq lr, r0, asr r7 │ │ │ │ + subeq r0, r0, #168 @ 0xa8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r2, pc, #140, 6 @ 0x30000002 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r1, r0, #216, 26 @ 0x3600 │ │ │ │ + subeq r1, r0, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, pc, #148, 18 @ 0x250000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r4, r0, #48, 28 @ 0x300 │ │ │ │ + subeq r5, r0, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1436 @ 0x59c │ │ │ │ + ldreq sl, [r2], #1084 @ 0x43c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq ip, pc, #68 @ 0x44 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r8, r0, #40, 22 @ 0xa000 │ │ │ │ + subeq r8, r0, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #120, 10 @ 0x1e000000 │ │ │ │ - biceq r4, r0, r8, ror #5 │ │ │ │ - subeq sl, pc, #104, 26 @ 0x1a00 │ │ │ │ + biceq r4, r0, r8, lsr #6 │ │ │ │ + subeq sl, pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #56, 4 @ 0x80000003 │ │ │ │ - biceq r4, r0, r8, ror #5 │ │ │ │ - subeq fp, pc, #48, 24 @ 0x3000 │ │ │ │ + biceq r4, r0, r8, lsr #6 │ │ │ │ + subeq fp, pc, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r1, #4, 26 @ 0x100 │ │ │ │ - biceq r4, r0, r8, ror #5 │ │ │ │ - subeq ip, pc, #168, 12 @ 0xa800000 │ │ │ │ + biceq r4, r0, r8, lsr #6 │ │ │ │ + subeq ip, pc, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #228, 10 @ 0x39000000 │ │ │ │ - biceq r4, r0, r8, ror #5 │ │ │ │ - subeq ip, pc, #240, 26 @ 0x3c00 │ │ │ │ + biceq r4, r0, r8, lsr #6 │ │ │ │ + subeq ip, pc, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq fp, r8, #56, 8 @ 0x38000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r6, #64, 18 @ 0x100000 │ │ │ │ + subeq r7, r6, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, pc, #112, 8 @ 0x70000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq pc, r0, #0, 28 │ │ │ │ + subeq r0, r1, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, pc, #48, 20 @ 0x30000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq fp, r1, #136, 12 @ 0x8800000 │ │ │ │ + subeq fp, r1, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r9, pc, #28, 30 @ 0x70 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r6, r2, #184, 4 @ 0x8000000b │ │ │ │ + subeq r6, r2, #176, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r5, #64, 16 @ 0x400000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r8, sl, #24, 18 @ 0x60000 │ │ │ │ + subeq r8, sl, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r5, #184, 16 @ 0xb80000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r8, sl, #96, 30 @ 0x180 │ │ │ │ + subeq r8, sl, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r5, #48, 18 @ 0xc0000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r9, sl, #152, 6 @ 0x60000002 │ │ │ │ + subeq r9, sl, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r3, [ip], #2180 @ 0x884 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r5, #164, 18 @ 0x290000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r9, sl, #0, 20 │ │ │ │ + subeq r9, sl, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r6, #144, 2 @ 0x24 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sl, sl, #72, 28 @ 0x480 │ │ │ │ + subeq sl, sl, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r6, #16, 6 @ 0x40000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq r6, sp, #152, 28 @ 0x980 │ │ │ │ + subeq r7, sp, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r5, #56, 20 @ 0x38000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq sl, pc, #112, 2 │ │ │ │ + subeq sl, pc, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq lr, [r8, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ - subeq sp, lr, #144, 12 @ 0x9000000 │ │ │ │ + subeq sp, lr, #192, 26 @ 0x3000 │ │ │ │ subsmi r6, sl, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r8, r6, lr │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #236, 24 @ 0xec00 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r9, r1, #168, 28 @ 0xa80 │ │ │ │ + subeq r9, r1, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #28, 24 @ 0x1c00 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sl, r1, #152, 18 @ 0x260000 │ │ │ │ + subeq sl, r1, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2948 @ 0xb84 │ │ │ │ + ldreq r9, [r2], #3236 @ 0xca4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r0, #252, 2 @ 0x3f │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r7, r8, #88, 16 @ 0x580000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r7, r8, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #232, 8 @ 0xe8000000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r8, r8, #208, 30 @ 0x340 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r9, r8, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #212, 30 @ 0x350 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r9, r8, #40, 28 @ 0x280 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r9, r8, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #240, 24 @ 0xf000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq sl, r8, #136, 2 @ 0x22 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq sl, r8, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #112, 2 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq sl, r8, #248, 6 @ 0xe0000003 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq sl, r8, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r6, r9, #180, 10 @ 0x2d000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sl, r6, #144, 8 @ 0x90000000 │ │ │ │ + subeq r9, r6, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [r5], #524 @ 0x20c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #224, 6 @ 0x80000003 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq sl, r8, #224, 18 @ 0x380000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq sl, r8, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #132, 2 @ 0x21 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq sl, r8, #32, 30 @ 0x80 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq fp, r8, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq lr, r0, #72, 26 @ 0x1200 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq fp, r8, #224, 8 @ 0xe0000000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq fp, r8, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #116, 6 @ 0xd0000001 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq fp, r8, #136, 12 @ 0x8800000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq fp, r8, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #168, 24 @ 0xa800 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq fp, r8, #56, 16 @ 0x380000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq fp, r8, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r6, #120, 20 @ 0x78000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq ip, pc, #216, 8 @ 0xd8000000 │ │ │ │ + subeq ip, pc, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r0, #160, 12 @ 0xa000000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq fp, r8, #112, 26 @ 0x1c00 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq ip, r8, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0108e8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r0, #232, 12 @ 0xe800000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq ip, r8, #0, 12 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq sp, r8, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r0, r8, lr │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, fp, lsl #16 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r0, #48, 14 @ 0xc00000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq sp, r8, #136, 8 @ 0x88000000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq sp, r8, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #188, 20 @ 0xbc000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq fp, r1, #32, 2 │ │ │ │ + subeq sl, r1, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #44, 24 @ 0x2c00 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq sp, r8, #224, 24 @ 0xe000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq lr, r8, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #92, 18 @ 0x170000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq fp, r1, #248, 18 @ 0x3e0000 │ │ │ │ + subeq fp, r1, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #240, 18 @ 0x3c0000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq lr, r8, #152, 10 @ 0x26000000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq lr, r8, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r9, #160, 26 @ 0x2800 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq ip, r1, #32, 14 @ 0x800000 │ │ │ │ + subeq ip, r1, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #44, 16 @ 0x2c0000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq pc, r8, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r6, #212, 20 @ 0xd4000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subeq lr, pc, #144, 16 @ 0x900000 │ │ │ │ + subeq lr, pc, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #20, 10 @ 0x5000000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r0, r9, #248, 10 @ 0x3e000000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r0, r9, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r8, r8, r9, lr │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r0, lsl #28 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2820 @ 0xb04 │ │ │ │ + ldreq r9, [r2], #2564 @ 0xa04 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #92, 8 @ 0x5c000000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r1, r9, #72, 4 @ 0x80000004 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r1, r9, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r6, #100, 26 @ 0x1900 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq r0, r0, #72, 4 @ 0x80000004 │ │ │ │ + subseq r0, r0, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r9, #216, 6 @ 0x60000003 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r6, #16, 18 @ 0x40000 │ │ │ │ + subeq ip, r6, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #136, 6 @ 0x20000002 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r1, r9, #168, 18 @ 0x2a0000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r1, r9, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r0, sl, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #52, 6 @ 0xd0000000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r2, r9, #152, 4 @ 0x80000009 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r2, r9, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r2, #72, 18 @ 0x120000 │ │ │ │ biceq r4, r0, r8, lsl #8 │ │ │ │ - subeq r4, pc, #24, 14 @ 0x600000 │ │ │ │ + subeq r4, pc, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r0, #120, 14 @ 0x1e00000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r2, r9, #56, 18 @ 0xe0000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r2, r9, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r2, #84, 18 @ 0x150000 │ │ │ │ biceq r4, r0, r8, lsl #8 │ │ │ │ - subeq r6, pc, #56, 18 @ 0xe0000 │ │ │ │ + subeq r6, pc, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r0, #4, 12 @ 0x400000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r3, r9, #32 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r3, r9, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq lr, [r8, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #220, 4 @ 0xc000000d │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r3, r9, #240, 16 @ 0xf00000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r3, r9, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, r6, #196, 18 @ 0x310000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq r1, r0, #200, 2 @ 0x32 │ │ │ │ + subseq r1, r0, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #104, 4 @ 0x80000006 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r4, r9, #192 @ 0xc0 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r4, r9, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r6, #124, 16 @ 0x7c0000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq r2, r0, #208, 16 @ 0xd00000 │ │ │ │ + subseq r2, r0, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #192, 2 @ 0x30 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r4, r9, #248, 18 @ 0x3e0000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r5, r9, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #8, 6 @ 0x20000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq ip, r1, #32, 22 @ 0x8000 │ │ │ │ + subeq ip, r1, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #96, 4 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r5, r9, #152, 12 @ 0x9800000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r5, r9, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1060 @ 0x424 │ │ │ │ + ldreq r9, [r2], #3932 @ 0xf5c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #128, 10 @ 0x20000000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r6, r9, #144, 14 @ 0x2400000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r6, r9, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #184, 4 @ 0x8000000b │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r6, r9, #208, 28 @ 0xd00 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r7, r9, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r0, #20, 4 @ 0x40000001 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r7, r9, #16, 22 @ 0x4000 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r7, r9, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r6, #148, 6 @ 0x50000002 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq r3, r0, #88, 16 @ 0x580000 │ │ │ │ + subseq r3, r0, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r0, #68, 12 @ 0x4400000 │ │ │ │ - biceq r4, r0, r8, asr #6 │ │ │ │ - subseq r9, r9, #0, 4 │ │ │ │ + biceq r4, r0, r8, lsl #7 │ │ │ │ + subseq r9, r9, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, r9, #164, 28 @ 0xa40 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r6, #240, 18 @ 0x3c0000 │ │ │ │ + subeq lr, r6, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r9, #200, 26 @ 0x3200 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r1, #184 @ 0xb8 │ │ │ │ + subeq sp, r1, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r8, r8, asr ip │ │ │ │ tstcc r4, #1792 @ 0x700 │ │ │ │ ldclt 6, cr10, [r1], {38} @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r3, r2, fp, lsl #8 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r9, #20, 30 @ 0x50 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r1, #248, 22 @ 0x3e000 │ │ │ │ + subeq sp, r1, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r9, #40, 30 @ 0xa0 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq lr, r1, #40, 4 @ 0x80000002 │ │ │ │ + subeq lr, r1, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r6, #172, 28 @ 0xac0 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq r4, r0, #120, 20 @ 0x78000 │ │ │ │ + subseq r4, r0, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r9, #232, 30 @ 0x3a0 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq lr, r1, #136, 24 @ 0x8800 │ │ │ │ + subeq lr, r1, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq lr, [r8, -r0] │ │ │ │ andle r0, r0, r0 │ │ │ │ cdplt 7, 6, cr7, cr7, cr5, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -177466,513 +177466,513 @@ │ │ │ │ bpl 1914710 <__bss_end__@@Base+0xab7954> │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi lr, ip, #24, 12 @ 0x1800000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r6, #196, 18 @ 0x310000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq r6, r0, #120, 22 @ 0x1e000 │ │ │ │ + subseq r7, r0, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #64, 20 @ 0x40000 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r1, r2, #200, 2 @ 0x32 │ │ │ │ + subseq r1, r2, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r1, #236, 26 @ 0x3b00 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r1, r2, #136, 20 @ 0x88000 │ │ │ │ + subseq r1, r2, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r1, #248, 10 @ 0x3e000000 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r2, r2, #96, 10 @ 0x18000000 │ │ │ │ + subseq r2, r2, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #108, 16 @ 0x6c0000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r0, r2, #152, 24 @ 0x9800 │ │ │ │ + subeq r1, r2, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r1, #20, 4 @ 0x40000001 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r8, r2, #136, 10 @ 0x22000000 │ │ │ │ + subseq r8, r2, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r8, r0, sp, lr │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svclt 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi lr, ip, #120, 18 @ 0x1e0000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1004 @ 0x3ec │ │ │ │ + ldreq r8, [r2], #2772 @ 0xad4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r1, #208, 30 @ 0x340 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r9, r2, #16, 26 @ 0x400 │ │ │ │ + subseq r9, r2, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq lr, [r8, -r0] │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi lr, ip, #160, 18 @ 0x280000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r1, #244, 24 @ 0xf400 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq sl, r2, #56, 30 @ 0xe0 │ │ │ │ + subseq sl, r2, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r6, #220, 8 @ 0xdc000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq r8, r0, #104, 22 @ 0x1a000 │ │ │ │ + subseq r8, r0, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #104, 20 @ 0x68000 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq ip, r2, #16, 14 @ 0x400000 │ │ │ │ + subseq ip, r2, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r1, #68, 22 @ 0x11000 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq ip, r2, #176, 30 @ 0x2c0 │ │ │ │ + subseq ip, r2, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #124, 14 @ 0x1f00000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r3, r2, #240, 20 @ 0xf0000 │ │ │ │ + subeq r3, r2, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #200, 28 @ 0xc80 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq sp, r2, #152, 16 @ 0x980000 │ │ │ │ + subseq sp, r2, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r5, r9, #96, 12 @ 0x6000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, r7, #88, 14 @ 0x1600000 │ │ │ │ + subeq r0, r7, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq ip, r1, #188, 10 @ 0x2f000000 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq sp, r2, #152, 24 @ 0x9800 │ │ │ │ + subseq sp, r2, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r1, #112, 26 @ 0x1c00 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq lr, r2, #72 @ 0x48 │ │ │ │ + subseq sp, r2, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r6, #48, 12 @ 0x3000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq sl, r0, #240, 6 @ 0xc0000003 │ │ │ │ + subseq sl, r0, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #20, 24 @ 0x1400 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq pc, r2, #8, 10 @ 0x2000000 │ │ │ │ + subseq pc, r2, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, r1, #172, 6 @ 0xb0000002 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r0, r3, #128, 4 │ │ │ │ + subseq r0, r3, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq ip, r1, #40, 6 @ 0xa0000000 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r1, r3, #168, 2 @ 0x2a │ │ │ │ + subseq r1, r3, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r1, #192, 20 @ 0xc0000 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r1, r3, #192, 14 @ 0x3000000 │ │ │ │ + subseq r1, r3, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, r1, #172, 12 @ 0xac00000 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r5, r4, #112, 24 @ 0x7000 │ │ │ │ + subseq r5, r4, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #88, 24 @ 0x5800 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r6, r4, #136, 6 @ 0x20000002 │ │ │ │ + subseq r6, r4, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, r1, #180, 30 @ 0x2d0 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r6, r4, #16, 30 @ 0x40 │ │ │ │ + subseq r7, r4, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #228, 26 @ 0x3900 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r7, r4, #128, 10 @ 0x20000000 │ │ │ │ + subseq r8, r4, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #4, 28 @ 0x40 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r7, r4, #232, 22 @ 0x3a000 │ │ │ │ + subseq ip, r4, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r1, #36, 28 @ 0x240 │ │ │ │ biceq r4, r0, r8, ror #28 │ │ │ │ - subseq r8, r4, #96 @ 0x60 │ │ │ │ + subseq ip, r4, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #116 @ 0x74 │ │ │ │ biceq r4, r0, r8, lsl #27 │ │ │ │ - subseq r3, ip, #200, 18 @ 0x320000 │ │ │ │ + subseq r6, ip, #0, 18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r0, #208, 22 @ 0x34000 │ │ │ │ biceq r4, r0, r8, lsl #27 │ │ │ │ - subseq r4, ip, #88, 4 @ 0x80000005 │ │ │ │ + subseq r7, ip, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2540 @ 0x9ec │ │ │ │ + ldreq r9, [r2], #1700 @ 0x6a4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #100, 2 │ │ │ │ biceq r4, r0, r8, lsl #27 │ │ │ │ - subseq r4, ip, #80, 24 @ 0x5000 │ │ │ │ + subseq r7, ip, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #220 @ 0xdc │ │ │ │ biceq r4, r0, r8, lsl #27 │ │ │ │ - subseq r6, ip, #176, 10 @ 0x2c000000 │ │ │ │ + subseq r7, ip, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r0, #136, 20 @ 0x88000 │ │ │ │ biceq r4, r0, r8, lsl #27 │ │ │ │ - subseq r6, ip, #176, 24 @ 0xb000 │ │ │ │ + subseq r8, ip, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #140, 12 @ 0x8c00000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r4, r2, #56, 10 @ 0xe000000 │ │ │ │ + subeq r4, r2, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r6, #196, 26 @ 0x3100 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq ip, r0, #112, 18 @ 0x1c0000 │ │ │ │ + subseq ip, r0, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #156, 10 @ 0x27000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r5, r2, #32, 22 @ 0x8000 │ │ │ │ + subeq r5, r2, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r8, r8, r0, pc @ │ │ │ │ svchi 0x00b9f87d │ │ │ │ addmi r3, r6, lr, asr #7 │ │ │ │ - subseq r8, r1, #240, 10 @ 0x3c000000 │ │ │ │ + subseq r8, r1, #200, 16 @ 0xc80000 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r6, #44, 10 @ 0xb000000 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq sp, r0, #232, 26 @ 0x3a00 │ │ │ │ + subseq sp, r0, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #172, 8 @ 0xac000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r6, r2, #232, 16 @ 0xe80000 │ │ │ │ + subeq r6, r2, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq pc, [r8, -r0] │ │ │ │ svchi 0x00b9f87d │ │ │ │ addmi r3, r6, lr, asr #7 │ │ │ │ - subseq r8, r1, #120, 22 @ 0x1e000 │ │ │ │ + subseq r9, r1, #240 @ 0xf0 │ │ │ │ subsmi sp, sl, #232, 24 @ 0xe800 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r6, #244, 30 @ 0x3d0 │ │ │ │ biceq r2, r0, r8, asr #28 │ │ │ │ - subseq lr, r0, #128, 22 @ 0x20000 │ │ │ │ + subseq lr, r0, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r4, r9, #220, 6 @ 0x70000003 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, r7, #48, 26 @ 0xc00 │ │ │ │ + subeq r2, r7, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #12, 8 @ 0xc000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r7, r2, #48, 6 @ 0xc0000000 │ │ │ │ + subeq r7, r2, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #112, 18 @ 0x1c0000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r7, r2, #64, 16 @ 0x400000 │ │ │ │ + subeq r7, r2, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #20, 26 @ 0x500 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r8, r2, #160, 2 @ 0x28 │ │ │ │ + subeq r8, r2, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #220 @ 0xdc │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r8, r3, #48, 10 @ 0xc000000 │ │ │ │ + subeq r8, r3, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, r9, #36, 2 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r8, r3, #168, 22 @ 0x2a000 │ │ │ │ + subeq r8, r3, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #196, 16 @ 0xc40000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r9, r3, #0, 8 │ │ │ │ + subeq r9, r3, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [r5], #460 @ 0x1cc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r9, #216, 26 @ 0x3600 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r9, r3, #144, 18 @ 0x240000 │ │ │ │ + subeq sl, r3, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r9, #124, 10 @ 0x1f000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq fp, r3, #136, 10 @ 0x22000000 │ │ │ │ + subeq fp, r3, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r9, #84, 4 @ 0x40000005 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq fp, r3, #144, 30 @ 0x240 │ │ │ │ + subeq fp, r3, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r9, #52, 12 @ 0x3400000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq ip, r3, #176, 16 @ 0xb00000 │ │ │ │ + subeq ip, r3, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r9, #120, 30 @ 0x1e0 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq ip, r3, #136, 26 @ 0x2200 │ │ │ │ + subeq ip, r3, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r9, #152, 24 @ 0x9800 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r3, #48, 6 @ 0xc0000000 │ │ │ │ + subeq sp, r3, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #188, 22 @ 0x2f000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq lr, r1, #176, 28 @ 0xb00 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq lr, r1, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #56, 22 @ 0xe000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r7, r2, #80, 16 @ 0x500000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r7, r2, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2412 @ 0x96c │ │ │ │ + ldreq r9, [r2], #3644 @ 0xe3c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r3, #84, 4 @ 0x40000005 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq pc, r2, #32, 30 @ 0x80 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r0, r3, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r3, #252 @ 0xfc │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r0, r3, #240, 28 @ 0xf00 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r1, r3, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r3, #24 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r1, r3, #104, 12 @ 0x6800000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r1, r3, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r3, #232, 8 @ 0xe8000000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r1, r3, #224, 26 @ 0x3800 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r2, r3, #104, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r3, #68 @ 0x44 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r2, r3, #136 @ 0x88 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r2, r3, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r3, #12, 2 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r2, r3, #104, 12 @ 0x6800000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r2, r3, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #156, 30 @ 0x270 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r2, r3, #8, 24 @ 0x800 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r2, r3, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #8, 12 @ 0x800000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r2, r3, #72, 30 @ 0x120 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r3, r3, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, r3, #192, 26 @ 0x3000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r3, r3, #32, 10 @ 0x8000000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r3, r3, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #224, 20 @ 0xe0000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r3, r3, #208, 16 @ 0xd00000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r3, r3, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, r3, #60, 2 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r4, r3, #184, 14 @ 0x2e00000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r4, r3, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #56, 24 @ 0x3800 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r5, r3, #72, 8 @ 0x48000000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r5, r3, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #124, 8 @ 0x7c000000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r7, lr, #248, 26 @ 0x3e00 │ │ │ │ + subseq r7, lr, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, r3, #236, 20 @ 0xec000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r6, r3, #168, 6 @ 0xa0000002 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r6, r3, #240 @ 0xf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #12, 8 @ 0xc000000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r8, lr, #104, 30 @ 0x1a0 │ │ │ │ + subseq r8, lr, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, r3, #88, 10 @ 0x16000000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r7, r3, #64, 2 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r6, r3, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #132, 4 @ 0x40000008 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r9, lr, #200, 16 @ 0xc80000 │ │ │ │ + subseq r9, lr, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r4, r3, #228, 16 @ 0xe40000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r7, r3, #88, 14 @ 0x1600000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r7, r3, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #128, 6 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq sl, lr, #136, 14 @ 0x2200000 │ │ │ │ + subseq sl, lr, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r4, r3, #236, 8 @ 0xec000000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r8, r3, #16, 8 @ 0x10000000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r8, r3, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r9, #236, 20 @ 0xec000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r5, r7, #224, 26 @ 0x3800 │ │ │ │ + subeq r5, r7, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r9, #16, 8 @ 0x10000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, r7, #40, 14 @ 0xa00000 │ │ │ │ + subeq r6, r7, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sp, r8, #56, 20 @ 0x38000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, r7, #48, 22 @ 0xc000 │ │ │ │ + subeq r6, r7, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ subeq r4, r3, r4, ror #22 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r7, r8, lsl #9 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -177982,789 +177982,789 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r4, [r3], #332 @ 0x14c │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, r7, #104, 24 @ 0x6800 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r7, #48, 6 @ 0xc0000000 │ │ │ │ + subeq r7, r7, #208 @ 0xd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tstpeq r8, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ stccc 0, cr0, [r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, ip, fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #128, 16 @ 0x800000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq fp, lr, #112, 2 │ │ │ │ + subseq sl, lr, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, r3, #160, 2 @ 0x28 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r8, r3, #40, 28 @ 0x280 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r8, r3, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #224, 24 @ 0xe000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ subeq lr, r7, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #168, 8 @ 0xa8000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r7, #112, 26 @ 0x1c00 │ │ │ │ + subeq r7, r7, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [r7], #1364 @ 0x554 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #68, 16 @ 0x440000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq ip, lr, #120, 2 │ │ │ │ + subseq fp, lr, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #184, 28 @ 0xb80 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq ip, lr, #200, 8 @ 0xc8000000 │ │ │ │ + subseq ip, lr, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r7, r3, #188, 10 @ 0x2f000000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r9, r3, #240, 20 @ 0xf0000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r9, r3, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r1, #60, 24 @ 0x3c00 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq ip, lr, #168, 26 @ 0x2a00 │ │ │ │ + subseq sp, lr, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r3, #36, 8 @ 0x24000000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq sl, r3, #216, 4 @ 0x8000000d │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq sl, r3, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #40, 16 @ 0x280000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq sp, lr, #96, 18 @ 0x180000 │ │ │ │ + subseq sp, lr, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #124, 18 @ 0x1f0000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq sl, r3, #72, 18 @ 0x120000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq sl, r3, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #208, 14 @ 0x3400000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq lr, lr, #208 @ 0xd0 │ │ │ │ + subseq lr, lr, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #932 @ 0x3a4 │ │ │ │ + ldreq r9, [r2], #1124 @ 0x464 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r3, r3, #220, 28 @ 0xdc0 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq sl, r3, #120, 30 @ 0x1e0 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq fp, r3, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #120, 14 @ 0x1e00000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq lr, lr, #184, 30 @ 0x2e0 │ │ │ │ + subseq pc, lr, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #24, 12 @ 0x1800000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq fp, r3, #192, 18 @ 0x300000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r0, r4, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #32, 14 @ 0x800000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq pc, lr, #152, 30 @ 0x260 │ │ │ │ + subseq pc, lr, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r3, r3, #208, 24 @ 0xd000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq ip, r3, #48 @ 0x30 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r0, r4, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #24, 4 @ 0x80000001 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r1, pc, #184, 18 @ 0x2e0000 │ │ │ │ + subseq r1, pc, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #164, 20 @ 0xa4000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r2, pc, #208, 10 @ 0x34000000 │ │ │ │ + subseq r2, pc, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #80, 10 @ 0x14000000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r2, pc, #56, 28 @ 0x380 │ │ │ │ + subseq r5, pc, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #8, 26 @ 0x200 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r4, pc, #8, 4 @ 0x80000000 │ │ │ │ + subseq r6, pc, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r1, #8, 24 @ 0x800 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r7, pc, #120, 20 @ 0x78000 │ │ │ │ + subseq r7, pc, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r1, #160, 28 @ 0xa00 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r7, pc, #24, 28 @ 0x180 │ │ │ │ + subseq r7, pc, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #216, 12 @ 0xd800000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r8, pc, #96 @ 0x60 │ │ │ │ + subseq r7, pc, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #652 @ 0x28c │ │ │ │ + ldreq r8, [r2], #3516 @ 0xdbc │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #216, 12 @ 0xd800000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq ip, r3, #120, 6 @ 0xe0000001 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r0, r4, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #104, 2 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r8, pc, #168, 12 @ 0xa800000 │ │ │ │ + subseq r8, pc, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #180, 18 @ 0x2d0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, r7, #152, 6 @ 0x60000002 │ │ │ │ + subeq r9, r7, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #88, 14 @ 0x1600000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq ip, r3, #136, 14 @ 0x2200000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r0, r4, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r1, #52 @ 0x34 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r9, pc, #64, 8 @ 0x40000000 │ │ │ │ + subseq r9, pc, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r3, r3, #76, 14 @ 0x1300000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq sp, r3, #16, 8 @ 0x10000000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r1, r4, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r1, #240, 20 @ 0xf0000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq r9, pc, #168, 26 @ 0x2a00 │ │ │ │ + subseq r9, pc, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r3, #168, 12 @ 0xa800000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r3, r4, #144 @ 0x90 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq r2, r4, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r1, #52, 8 @ 0x34000000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq sl, pc, #24, 8 @ 0x18000000 │ │ │ │ + subseq sl, pc, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r3, #208, 6 @ 0x40000003 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq r9, r5, #120, 28 @ 0x780 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq sl, r5, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r1, #160, 24 @ 0xa000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq sl, pc, #168, 24 @ 0xa800 │ │ │ │ + subseq sl, pc, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r3, #232, 14 @ 0x3a00000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq sl, r5, #80, 8 @ 0x50000000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq sl, r5, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r1, #144, 20 @ 0x90000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq fp, pc, #224, 6 @ 0x80000003 │ │ │ │ + subseq fp, pc, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r3, #108, 6 @ 0xb0000001 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq sl, r5, #128, 14 @ 0x2000000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq sl, r5, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r1, #216, 18 @ 0x360000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq fp, pc, #120, 22 @ 0x1e000 │ │ │ │ + subseq fp, pc, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, r3, #240, 10 @ 0x3c000000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq sl, r5, #88, 24 @ 0x5800 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq sl, r5, #8, 30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #12, 22 @ 0x3000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq ip, pc, #224, 14 @ 0x3800000 │ │ │ │ + subseq ip, pc, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r3, #56, 28 @ 0x380 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq fp, r5, #8, 8 @ 0x8000000 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq fp, r5, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2844 @ 0xb1c │ │ │ │ + ldreq r8, [r2], #3612 @ 0xe1c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r1, #44, 18 @ 0xb0000 │ │ │ │ biceq r5, r0, r8, asr #15 │ │ │ │ - subseq sp, pc, #96, 22 @ 0x18000 │ │ │ │ + subseq sp, pc, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r3, #80, 24 @ 0x5000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq ip, r5, #48, 2 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq ip, r5, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r8, r3, #4, 4 @ 0x40000000 │ │ │ │ - biceq r4, r0, r8, asr #30 │ │ │ │ - subseq sp, r5, #248 @ 0xf8 │ │ │ │ + biceq r4, r0, r8, lsl #31 │ │ │ │ + subseq sp, r5, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r9, #88, 22 @ 0x16000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r3, #224, 18 @ 0x380000 │ │ │ │ + subeq sp, r3, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r9, #20, 20 @ 0x14000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r3, #120, 26 @ 0x1e00 │ │ │ │ + subeq sp, r3, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #36, 14 @ 0x900000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sl, r7, #72, 20 @ 0x48000 │ │ │ │ + subeq sl, r7, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #144, 6 @ 0x40000002 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq lr, r3, #120, 16 @ 0x780000 │ │ │ │ + subeq lr, r3, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r9, #36, 28 @ 0x240 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq pc, r3, #72, 4 @ 0x80000004 │ │ │ │ + subeq pc, r3, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, r9, #168, 12 @ 0xa800000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq pc, r3, #64, 16 @ 0x400000 │ │ │ │ + subeq pc, r3, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #168, 16 @ 0xa80000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r0, r4, #192, 4 │ │ │ │ + subeq r0, r4, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, r9, #32, 24 @ 0x2000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r0, r4, #184, 14 @ 0x2e00000 │ │ │ │ + subeq r0, r4, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #224, 14 @ 0x3800000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r1, r4, #64 @ 0x40 │ │ │ │ + subeq r1, r4, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #252, 12 @ 0xfc00000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r1, r4, #200, 14 @ 0x3200000 │ │ │ │ + subeq r1, r4, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, r7, #44, 18 @ 0xb0000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r1, r9, #144, 2 @ 0x24 │ │ │ │ + subeq r0, r9, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, r7, #248, 8 @ 0xf8000000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r2, r9, #176, 14 @ 0x2c00000 │ │ │ │ + subeq r2, r9, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, r7, #144 @ 0x90 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r4, r9, #128, 2 │ │ │ │ + subeq r3, r9, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r9, r7, #32, 26 @ 0x800 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r6, r9, #248, 4 @ 0x8000000f │ │ │ │ + subeq r5, r9, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r9, r7, #176, 18 @ 0x2c0000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r7, r9, #208, 20 @ 0xd0000 │ │ │ │ + subeq r7, r9, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r9, r7, #88, 12 @ 0x5800000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq fp, r9, #176, 10 @ 0x2c000000 │ │ │ │ + subeq fp, r9, #0, 16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r8, r7, #136, 26 @ 0x2200 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq sp, r9, #96, 30 @ 0x180 │ │ │ │ + subeq lr, r9, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r8, r7, #244, 10 @ 0x3d000000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq pc, r9, #160, 22 @ 0x28000 │ │ │ │ + subeq pc, r9, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #620 @ 0x26c │ │ │ │ + ldreq r9, [r2], #1820 @ 0x71c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r7, r7, #8, 30 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r1, sl, #176, 18 @ 0x2c0000 │ │ │ │ + subeq r1, sl, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r7, r7, #4, 18 @ 0x10000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r3, sl, #48, 22 @ 0xc000 │ │ │ │ + subeq r3, sl, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r2, #164, 8 @ 0xa4000000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r7, sl, #128, 26 @ 0x2000 │ │ │ │ + subseq r7, sl, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #232, 24 @ 0xe800 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r8, sl, #96, 8 @ 0x60000000 │ │ │ │ + subseq r8, sl, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ ldrdeq ip, [r6], #-120 @ 0xffffff88 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq sl, [lr], #-1220 @ 0xfffffb3c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #172, 4 @ 0xc000000a │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r8, sl, #232, 14 @ 0x3a00000 │ │ │ │ + subseq r8, sl, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r7, r7, #16, 8 @ 0x10000000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r5, sl, #192, 8 @ 0xc0000000 │ │ │ │ + subeq r5, sl, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #80, 4 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r9, sl, #184, 4 @ 0x8000000b │ │ │ │ + subseq r9, sl, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r7, r7, #216 @ 0xd8 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r6, sl, #120, 20 @ 0x78000 │ │ │ │ + subeq r6, sl, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #16, 20 @ 0x10000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r7, #224, 10 @ 0x38000000 │ │ │ │ + subeq ip, r7, #208 @ 0xd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r2, #240, 6 @ 0xc0000003 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r9, sl, #152, 20 @ 0x98000 │ │ │ │ + subseq r9, sl, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r7, #136, 28 @ 0x880 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r7, sl, #64, 24 @ 0x4000 │ │ │ │ + subeq r7, sl, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r2, #140, 14 @ 0x2300000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq ip, sl, #232, 22 @ 0x3a000 │ │ │ │ + subseq ip, sl, #0, 26 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #164, 20 @ 0xa4000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r5, r8, #152, 6 @ 0x60000002 │ │ │ │ + subeq r5, r8, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #52, 24 @ 0x3400 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq sp, sl, #176, 6 @ 0xc0000002 │ │ │ │ + subseq sp, sl, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #100, 22 @ 0x19000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq sp, sl, #160, 20 @ 0xa0000 │ │ │ │ + subseq sp, sl, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #184, 18 @ 0x2e0000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq sp, sl, #192, 26 @ 0x3000 │ │ │ │ + subseq sp, sl, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [r7], #1300 @ 0x514 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r3, r2, #28, 8 @ 0x1c000000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq lr, sl, #184, 22 @ 0x2e000 │ │ │ │ + subseq lr, sl, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r1, #184, 30 @ 0x2e0 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq pc, sl, #192, 2 @ 0x30 │ │ │ │ + subseq pc, sl, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r1, #236, 30 @ 0x3b0 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq pc, sl, #80, 8 @ 0x50000000 │ │ │ │ + subseq pc, sl, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #68, 18 @ 0x110000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq pc, sl, #96, 12 @ 0x6000000 │ │ │ │ + subseq pc, sl, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r2, #12, 6 @ 0x30000000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq pc, sl, #48, 18 @ 0xc0000 │ │ │ │ + subseq pc, sl, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, r2, #20, 2 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r0, fp, #112 @ 0x70 │ │ │ │ + subseq r0, fp, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1652 @ 0x674 │ │ │ │ + ldreq r9, [r2], #1988 @ 0x7c4 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbcseq r0, r2, #68, 4 @ 0x40000004 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r0, fp, #8, 28 @ 0x80 │ │ │ │ + subseq r0, fp, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #32 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r1, fp, #152, 4 @ 0x80000009 │ │ │ │ + subseq r1, fp, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #964 @ 0x3c4 │ │ │ │ + ldreq r9, [r2], #92 @ 0x5c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #108 @ 0x6c │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r1, fp, #224, 10 @ 0x38000000 │ │ │ │ + subseq r1, fp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #240, 8 @ 0xf0000000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r1, fp, #152, 26 @ 0x2600 │ │ │ │ + subseq r1, fp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #184 @ 0xb8 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r2, fp, #152, 6 @ 0x60000002 │ │ │ │ + subseq r2, fp, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #224 @ 0xe0 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r2, fp, #192, 12 @ 0xc000000 │ │ │ │ + subseq r2, fp, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #8, 2 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r2, fp, #80, 20 @ 0x50000 │ │ │ │ + subseq r2, fp, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #228, 16 @ 0xe40000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r2, fp, #112, 26 @ 0x1c00 │ │ │ │ + subseq r3, fp, #48, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #56, 16 @ 0x380000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r3, fp, #24, 8 @ 0x18000000 │ │ │ │ + subseq r3, fp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #208, 14 @ 0x3400000 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r4, ip, #64, 26 @ 0x1000 │ │ │ │ + subseq r7, ip, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #164, 6 @ 0x90000002 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r6, ip, #232, 10 @ 0x3a000000 │ │ │ │ + subseq r7, ip, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #48, 2 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r6, ip, #216, 26 @ 0x3600 │ │ │ │ + subseq r8, ip, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #88, 2 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r7, ip, #176, 4 │ │ │ │ + subseq r8, ip, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq fp, r8, #120, 6 @ 0xe0000001 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r7, #128, 10 @ 0x20000000 │ │ │ │ + subeq lr, r7, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq fp, r8, #120, 4 @ 0x80000007 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r7, #160, 24 @ 0xa000 │ │ │ │ + subeq lr, r7, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq fp, r8, #184, 2 @ 0x2e │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r7, #160, 4 │ │ │ │ + subeq pc, r7, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq fp, r8, #0, 2 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r7, #184, 18 @ 0x2e0000 │ │ │ │ + subeq pc, r7, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r8, #244, 30 @ 0x3d0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r7, #200, 30 @ 0x320 │ │ │ │ + subeq pc, r7, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r8, #200, 28 @ 0xc80 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, r8, #40, 10 @ 0xa000000 │ │ │ │ + subeq r0, r8, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r8, #156, 26 @ 0x2700 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, r8, #216, 20 @ 0xd8000 │ │ │ │ + subeq r0, r8, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r8, #112, 24 @ 0x7000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r1, r8, #80 @ 0x50 │ │ │ │ + subeq r1, r8, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r8, #68, 22 @ 0x11000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, r8, #80, 2 │ │ │ │ + subeq r2, r8, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #144, 20 @ 0x90000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, r8, #176, 18 @ 0x2c0000 │ │ │ │ + subeq r3, r8, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r7], #2668 @ 0xa6c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r1, #148, 28 @ 0x940 │ │ │ │ biceq r6, r0, r8, ror #4 │ │ │ │ - subseq r7, ip, #160, 22 @ 0x28000 │ │ │ │ + subseq r9, ip, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r7, #64, 22 @ 0x10000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r8, sl, #152, 30 @ 0x260 │ │ │ │ + subeq r8, sl, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r7, #36, 16 @ 0x240000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq fp, sl, #32, 8 @ 0x20000000 │ │ │ │ + subeq fp, sl, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r7, #252, 8 @ 0xfc000000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq sp, sl, #152, 22 @ 0x26000 │ │ │ │ + subeq sp, sl, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, r7, #64, 4 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq pc, sl, #8, 14 @ 0x200000 │ │ │ │ + subeq r0, fp, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r7, #96, 24 @ 0x6000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r0, fp, #72, 10 @ 0x12000000 │ │ │ │ + subeq r3, fp, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq ip, r7, #0, 30 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r8, sp, #56, 28 @ 0x380 │ │ │ │ + subeq r9, sp, #152 @ 0x98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #24, 12 @ 0x1800000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r2, r4, #128, 14 @ 0x2000000 │ │ │ │ + subeq r2, r4, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r7, #44, 4 @ 0xc0000002 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq fp, sp, #16, 22 @ 0x4000 │ │ │ │ + subeq fp, sp, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r7, #188, 26 @ 0x2f00 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq sp, sp, #152, 14 @ 0x2600000 │ │ │ │ + subeq sp, sp, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ subeq r4, r3, r4, ror #22 │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r7, r8, lsl #9 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -178774,135 +178774,135 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01230548 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r9, [pc], #3132 @ 109015c <__bss_end__@@Base+0x2333a0> │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbcseq sp, r7, #24, 4 @ 0x80000001 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq pc, sp, #40, 30 @ 0xa0 │ │ │ │ + subeq r0, lr, #80, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sp, r7, #72, 20 @ 0x48000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq r9, lr, #224, 22 @ 0x38000 │ │ │ │ + subeq sl, lr, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sp, r7, #224, 10 @ 0x38000000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq sl, lr, #160, 6 @ 0x80000002 │ │ │ │ + subeq sl, lr, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbcseq ip, r7, #56, 24 @ 0x3800 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq sl, lr, #8, 24 @ 0x800 │ │ │ │ + subeq fp, lr, #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r3, #36, 4 @ 0x40000002 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq sl, r8, #24 │ │ │ │ + subseq sl, r8, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ sbcseq pc, r7, #4, 12 @ 0x400000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq fp, lr, #88, 20 @ 0x58000 │ │ │ │ + subeq fp, lr, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r3, #48, 6 @ 0xc0000000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq lr, r8, #136, 14 @ 0x2200000 │ │ │ │ + subseq lr, r8, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r3, #204, 8 @ 0xcc000000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r1, r9, #72, 8 @ 0x48000000 │ │ │ │ + subseq r1, r9, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, r3, #180, 24 @ 0xb400 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r1, r9, #248, 20 @ 0xf8000 │ │ │ │ + subseq r1, r9, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, r3, #128, 6 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r1, r9, #88, 30 @ 0x160 │ │ │ │ + subseq r1, r9, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r4, #52, 18 @ 0xd0000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r2, r9, #216, 10 @ 0x36000000 │ │ │ │ + subseq r2, r9, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3980 @ 0xf8c │ │ │ │ + ldreq r8, [r2], #2748 @ 0xabc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r3, #136, 6 @ 0x20000002 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r3, r9, #184, 10 @ 0x2e000000 │ │ │ │ + subseq r3, r9, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, r4, #208, 12 @ 0xd000000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r6, r9, #32, 16 @ 0x200000 │ │ │ │ + subseq r6, r9, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #224, 20 @ 0xe0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, r8, #64, 2 │ │ │ │ + subeq r5, r8, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r3, #136, 12 @ 0x8800000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r8, r9, #104, 4 @ 0x80000006 │ │ │ │ + subseq r8, r9, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r3, #24, 2 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r8, r9, #184, 24 @ 0xb800 │ │ │ │ + subseq r8, r9, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq lr, r7, #208, 22 @ 0x34000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq ip, lr, #160, 2 @ 0x28 │ │ │ │ + subeq ip, lr, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r3, #24, 10 @ 0x6000000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq sl, r9, #152, 18 @ 0x260000 │ │ │ │ + subseq sl, r9, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r3, #12 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq fp, r9, #104, 12 @ 0x6800000 │ │ │ │ + subseq fp, r9, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r0, r8, #244 @ 0xf4 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq ip, lr, #96, 22 @ 0x18000 │ │ │ │ + subeq ip, lr, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c29801 │ │ │ │ subeq ip, r6, ip, lsr r5 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -178918,15 +178918,15 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r7], #2604 @ 0xa2c │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ sbcseq lr, r7, #240, 4 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq sp, lr, #32, 6 @ 0x80000000 │ │ │ │ + subeq sp, lr, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, r0, lsl #24 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -178936,39 +178936,39 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01219240 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq pc, [r2], #372 @ 0x174 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r8, r3, #152, 22 @ 0x26000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq ip, r9, #232, 8 @ 0xe8000000 │ │ │ │ + subseq ip, r9, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq pc, r3, #16, 8 @ 0x10000000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq ip, r9, #96, 18 @ 0x180000 │ │ │ │ + subseq ip, r9, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, ip, asr #2 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r8, lsr #19 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq pc, [r2], #404 @ 0x194 │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ sbcseq lr, r7, #124, 12 @ 0x7c00000 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq sp, lr, #64, 26 @ 0x1000 │ │ │ │ + subeq lr, lr, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, r3, #188, 28 @ 0xbc0 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq lr, r9, #216, 2 @ 0x36 │ │ │ │ + subseq lr, r9, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c29801 │ │ │ │ subeq ip, r6, ip, lsr r5 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -178978,21 +178978,21 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01216c98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq pc, [r2], #580 @ 0x244 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r4, #240, 14 @ 0x3c00000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r2, sl, #152, 28 @ 0x980 │ │ │ │ + subseq r3, sl, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r3, #124, 24 @ 0x7c00 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r3, sl, #248, 18 @ 0x3e0000 │ │ │ │ + subseq r3, sl, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, r0, lsl #24 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -179002,99 +179002,99 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01219240 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq pc, [r2], #644 @ 0x284 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r2, #40, 4 @ 0x80000002 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq fp, lr, #144, 22 @ 0x24000 │ │ │ │ + subseq fp, lr, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #644 @ 0x284 │ │ │ │ + ldreq r9, [r2], #2492 @ 0x9bc │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, ip, asr #2 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r8, lsr #19 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq pc, [r2], #676 @ 0x2a4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, r2, #148, 30 @ 0x250 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq ip, lr, #176, 12 @ 0xb000000 │ │ │ │ + subseq ip, lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, r3, #0, 30 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r3, sl, #160, 28 @ 0xa00 │ │ │ │ + subseq r4, sl, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, r2, #224, 26 @ 0x3800 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq sp, lr, #216, 12 @ 0xd800000 │ │ │ │ + subseq sp, lr, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #60, 14 @ 0xf00000 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq sp, lr, #112, 24 @ 0x7000 │ │ │ │ + subseq lr, lr, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, r2, #180, 10 @ 0x2d000000 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq lr, lr, #120, 8 @ 0x78000000 │ │ │ │ + subseq lr, lr, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #228, 22 @ 0x39000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, r8, #184 @ 0xb8 │ │ │ │ + subeq r7, r8, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [r7], #420 @ 0x1a4 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbcseq r5, r2, #252, 22 @ 0x3f000 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq pc, lr, #0, 4 │ │ │ │ + subseq pc, lr, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbcseq r5, r2, #232, 20 @ 0xe8000 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq pc, lr, #112, 26 @ 0x1c00 │ │ │ │ + subseq pc, lr, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, r2, #40, 26 @ 0xa00 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq r0, pc, #152, 12 @ 0x9800000 │ │ │ │ + subseq r0, pc, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, r2, #108, 24 @ 0x6c00 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq r0, pc, #72, 28 @ 0x480 │ │ │ │ + subseq r1, pc, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, r2, #164, 20 @ 0xa4000 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq r1, pc, #32, 24 @ 0x2000 │ │ │ │ + subseq r2, pc, #48 @ 0x30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c29801 │ │ │ │ subeq ip, r6, ip, lsr r5 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -179104,21 +179104,21 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01216c98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #3516 @ 0xdbc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, r2, #216, 16 @ 0xd80000 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq r2, pc, #88, 16 @ 0x580000 │ │ │ │ + subseq r2, pc, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r2, #116, 16 @ 0x740000 │ │ │ │ biceq r6, r0, r8, asr #20 │ │ │ │ - subseq r3, pc, #8, 20 @ 0x8000 │ │ │ │ + subseq r6, pc, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, r0, lsl #24 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -179128,255 +179128,255 @@ │ │ │ │ biceq r1, r0, r8, lsr #32 │ │ │ │ @ instruction: 0x01219240 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #3580 @ 0xdfc │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ sbcseq sp, r7, #244, 28 @ 0xf40 │ │ │ │ biceq r2, r0, r8, lsl #1 │ │ │ │ - subeq lr, lr, #136, 4 @ 0x80000008 │ │ │ │ + subeq lr, lr, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r4, #212, 26 @ 0x3500 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r6, sl, #16, 14 @ 0x400000 │ │ │ │ + subseq r6, sl, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ subeq fp, r6, ip, asr #2 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r8, lsr #19 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #3612 @ 0xe1c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, r3, #36, 22 @ 0x9000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r7, sl, #40, 24 @ 0x2800 │ │ │ │ + subseq r7, sl, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, r3, #244, 26 @ 0x3d00 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r7, sl, #88, 28 @ 0x580 │ │ │ │ + subseq r7, sl, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #84, 10 @ 0x15000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r2, r4, #208, 30 @ 0x340 │ │ │ │ + subeq r2, r4, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r3, #156, 12 @ 0x9c00000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq r9, sl, #136, 16 @ 0x880000 │ │ │ │ + subseq r9, sl, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r3, #84, 24 @ 0x5400 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq sl, sl, #184, 10 @ 0x2e000000 │ │ │ │ + subseq sl, sl, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r3, #148, 12 @ 0x9400000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq sl, sl, #216, 26 @ 0x3600 │ │ │ │ + subseq fp, sl, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r3, #24, 2 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq fp, sl, #0, 26 │ │ │ │ + subseq fp, sl, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq sl, r3, #72, 28 @ 0x480 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq ip, sl, #136, 6 @ 0x20000002 │ │ │ │ + subseq ip, sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, r3, #208, 28 @ 0xd00 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq ip, sl, #72, 14 @ 0x1200000 │ │ │ │ + subseq ip, sl, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r3, #176, 24 @ 0xb000 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq ip, sl, #216, 24 @ 0xd800 │ │ │ │ + subseq ip, sl, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r3, #208, 26 @ 0x3400 │ │ │ │ biceq r5, r0, r8, lsl #20 │ │ │ │ - subseq sp, sl, #64, 2 │ │ │ │ + subseq sp, sl, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2396 @ 0x95c │ │ │ │ + ldreq r8, [r2], #3732 @ 0xe94 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sl, [r7], #1756 @ 0x6dc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #144, 8 @ 0x90000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r3, r4, #40, 16 @ 0x280000 │ │ │ │ + subeq r3, r4, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r5, r9, #152, 24 @ 0x9800 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r3, r4, #128, 30 @ 0x200 │ │ │ │ + subeq r3, r4, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #252, 10 @ 0x3f000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, r8, #152, 14 @ 0x2600000 │ │ │ │ + subeq fp, r8, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r5, r9, #12, 22 @ 0x3000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r6, r4, #64, 6 │ │ │ │ + subeq r6, r4, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #240 @ 0xf0 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r7, r4, #16, 18 @ 0x40000 │ │ │ │ + subeq r8, r4, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #128, 12 @ 0x8000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r8, r4, #32, 28 @ 0x200 │ │ │ │ + subeq r9, r4, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #248, 10 @ 0x3e000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sl, r4, #112, 4 │ │ │ │ + subeq sl, r4, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #184, 26 @ 0x2e00 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq fp, r4, #176, 2 @ 0x2c │ │ │ │ + subeq fp, r4, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #136, 4 @ 0x80000008 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq fp, r4, #96, 28 @ 0x600 │ │ │ │ + subeq fp, r4, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [r7], #356 @ 0x164 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #64, 8 @ 0x40000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r4, #200 @ 0xc8 │ │ │ │ + subeq sp, r4, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #188, 6 @ 0xf0000002 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r4, #160, 20 @ 0xa0000 │ │ │ │ + subeq sp, r4, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq ip, [r7], #3108 @ 0xc24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #92, 6 @ 0x70000001 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq lr, r4, #192, 2 @ 0x30 │ │ │ │ + subeq lr, r4, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #216, 4 @ 0x8000000d │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq lr, r4, #240, 20 @ 0xf0000 │ │ │ │ + subeq lr, r4, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #52, 8 @ 0x34000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq pc, r4, #32, 6 @ 0x80000000 │ │ │ │ + subeq pc, r4, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #92, 6 @ 0x70000001 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq pc, r4, #112, 20 @ 0x70000 │ │ │ │ + subeq pc, r4, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #220, 6 @ 0x70000003 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r0, r5, #96, 18 @ 0x180000 │ │ │ │ + subeq r0, r5, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #224, 6 @ 0x80000003 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r2, r5, #32, 12 @ 0x2000000 │ │ │ │ + subeq r2, r5, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #224, 6 @ 0x80000003 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r3, r5, #128, 14 @ 0x2000000 │ │ │ │ + subeq r3, r5, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3500 @ 0xdac │ │ │ │ + ldreq r8, [r2], #3108 @ 0xc24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #160, 8 @ 0xa0000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r4, r5, #72, 14 @ 0x1200000 │ │ │ │ + subeq r4, r5, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r8, r9, #232, 16 @ 0xe80000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r6, r5, #0, 22 │ │ │ │ + subeq r6, r5, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #156, 10 @ 0x27000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sl, r5, #88, 14 @ 0x1600000 │ │ │ │ + subeq sl, r5, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #248, 8 @ 0xf8000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sl, r5, #96, 26 @ 0x1800 │ │ │ │ + subeq sl, r5, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -179386,345 +179386,345 @@ │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ subeq fp, r5, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #80, 8 @ 0x50000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq ip, r5, #80, 22 @ 0x14000 │ │ │ │ + subeq ip, r5, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sp, r8, #128, 30 @ 0x200 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sp, r8, #24, 26 @ 0x600 │ │ │ │ + subeq lr, r8, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r9, [r6], #1092 @ 0x444 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #220, 8 @ 0xdc000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r5, #8, 16 @ 0x80000 │ │ │ │ + subeq sp, r5, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, r9, #164, 8 @ 0xa4000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq lr, r5, #224, 28 @ 0xe00 │ │ │ │ + subeq lr, r5, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #200, 10 @ 0x32000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r0, r6, #144, 8 @ 0x90000000 │ │ │ │ + subeq r0, r6, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #0, 12 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r0, r6, #16, 18 @ 0x40000 │ │ │ │ + subeq r0, r6, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #132, 12 @ 0x8400000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r1, r6, #56, 2 │ │ │ │ + subeq r1, r6, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #212, 12 @ 0xd400000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r1, r6, #152, 18 @ 0x260000 │ │ │ │ + subeq r1, r6, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r7, r9, #128, 30 @ 0x200 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r2, r6, #168, 26 @ 0x2a00 │ │ │ │ + subeq r2, r6, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r9, #116, 4 @ 0x40000007 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r5, r6, #184, 14 @ 0x2e00000 │ │ │ │ + subeq r5, r6, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r2, [r2], #1748 @ 0x6d4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #4, 16 @ 0x40000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r6, r6, #128 @ 0x80 │ │ │ │ + subeq r5, r6, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r9, #220, 10 @ 0x37000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r6, r6, #248, 30 @ 0x3e0 │ │ │ │ + subeq r6, r6, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, r8, #208, 12 @ 0xd000000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r7, r1, #32, 8 @ 0x20000000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r7, r1, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r9, r8, #144, 20 @ 0x90000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r7, r1, #8, 20 @ 0x8000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r7, r1, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #84, 16 @ 0x540000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq ip, r6, #72, 12 @ 0x4800000 │ │ │ │ + subeq ip, r6, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, r8, #188, 12 @ 0xbc00000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r8, r1, #104, 28 @ 0x680 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r9, r1, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r4, #240, 8 @ 0xf0000000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r6, sp, #32, 18 @ 0x80000 │ │ │ │ + subseq r6, sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r8, #84, 6 @ 0x50000001 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq fp, r1, #128, 20 @ 0x80000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq fp, r1, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, r4, #64, 24 @ 0x4000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r7, sp, #112, 14 @ 0x1c00000 │ │ │ │ + subseq r7, sp, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r4, #36 @ 0x24 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r8, sp, #16, 4 │ │ │ │ + subseq r8, sp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r4, #8, 8 @ 0x8000000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r8, sp, #56, 30 @ 0xe0 │ │ │ │ + subseq r8, sp, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq sp, r4, #104, 16 @ 0x680000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r9, sp, #80, 14 @ 0x1400000 │ │ │ │ + subseq r9, sp, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq pc, [pc], #-2044 @ 1090d44 <__bss_end__@@Base+0x233f88> @ │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r8, #108, 30 @ 0x1b0 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq ip, r2, #88, 22 @ 0x16000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq ip, r2, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, r4, #44, 24 @ 0x2c00 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq sl, sp, #48, 18 @ 0xc0000 │ │ │ │ + subseq sl, sp, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #4052 @ 0xfd4 │ │ │ │ + ldreq r9, [r2], #2612 @ 0xa34 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r8, r4, #148, 8 @ 0x94000000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq fp, sp, #128 @ 0x80 │ │ │ │ + subseq fp, sp, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, r4, #236 @ 0xec │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq ip, sp, #168, 12 @ 0xa800000 │ │ │ │ + subseq ip, sp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sp, r8, #16, 30 @ 0x40 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r8, #232, 12 @ 0xe800000 │ │ │ │ + subeq pc, r8, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sp, r4, #64, 22 @ 0x10000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq lr, sp, #72, 4 @ 0x80000004 │ │ │ │ + subseq lr, sp, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r4, #116, 22 @ 0x1d000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq lr, sp, #40, 16 @ 0x280000 │ │ │ │ + subseq lr, sp, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, r4, #96, 10 @ 0x18000000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq lr, sp, #128, 22 @ 0x20000 │ │ │ │ + subseq lr, sp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, r4, #148, 12 @ 0x9400000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq lr, sp, #232, 30 @ 0x3a0 │ │ │ │ + subseq lr, sp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, r4, #208 @ 0xd0 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq pc, sp, #192, 14 @ 0x3000000 │ │ │ │ + subseq pc, sp, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, r4, #208, 16 @ 0xd00000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq pc, sp, #96, 26 @ 0x1800 │ │ │ │ + subseq pc, sp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r2, [r3], #2524 @ 0x9dc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, r4, #220, 30 @ 0x370 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r0, lr, #160 @ 0xa0 │ │ │ │ + subseq pc, sp, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, r4, #68, 6 @ 0x10000001 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r0, lr, #88, 28 @ 0x580 │ │ │ │ + subseq r0, lr, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, r4, #120, 18 @ 0x1e0000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r4, lr, #96, 16 @ 0x600000 │ │ │ │ + subseq r4, lr, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, r4, #148, 30 @ 0x250 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r4, lr, #160, 30 @ 0x280 │ │ │ │ + subseq r7, lr, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r8, r4, #244, 12 @ 0xf400000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq r8, lr, #48, 14 @ 0xc00000 │ │ │ │ + subseq r8, lr, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r4, #228, 4 @ 0x4000000e │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq fp, lr, #144, 4 │ │ │ │ + subseq fp, lr, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, r8, #200, 26 @ 0x3200 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r3, r6, #176, 10 @ 0x2c000000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r3, r6, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, r4, #244, 14 @ 0x3d00000 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq ip, lr, #104, 18 @ 0x1a0000 │ │ │ │ + subseq ip, lr, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r4, #56, 2 │ │ │ │ biceq r6, r0, r8, lsl #7 │ │ │ │ - subseq sl, pc, #136, 30 @ 0x220 │ │ │ │ + subseq sl, pc, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, r8, #116, 4 @ 0x40000007 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r9, r6, #88, 6 @ 0x60000001 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r8, r6, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #292 @ 0x124 │ │ │ │ + ldreq r9, [r2], #644 @ 0x284 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r8, r8, #164, 26 @ 0x2900 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r5, r7, #184, 18 @ 0x2e0000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r5, r7, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r9], #2036 @ 0x7f4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, r8, #208, 26 @ 0x3400 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r6, r7, #136, 2 @ 0x22 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r6, r7, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r4, r8, #208 @ 0xd0 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r7, r7, #40 @ 0x28 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r7, r7, #56, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, r8, #228, 4 @ 0x4000000e │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r8, r7, #224, 2 @ 0x38 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r9, r7, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r3, r8, #160, 26 @ 0x2800 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r9, r7, #192, 6 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq sl, r7, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, r8, #228, 24 @ 0xe400 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r9, r7, #32, 26 @ 0x800 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq fp, r7, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -179734,771 +179734,771 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, r8, #232, 18 @ 0x3a0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, r9, #116 @ 0x74 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r1, r9, #88, 12 @ 0x5800000 │ │ │ │ + subeq r1, r9, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sp, r8, #64, 28 @ 0x400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, r9, #120 @ 0x78 │ │ │ │ + subeq r2, r9, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r3, r8, #20, 26 @ 0x500 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq sl, r7, #152, 14 @ 0x2600000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq fp, r7, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r8, #220, 22 @ 0x37000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq sl, r7, #232, 22 @ 0x3a000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq ip, r7, #104 @ 0x68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r8, #224, 18 @ 0x380000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq fp, r7, #192, 6 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq ip, r7, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq ip, [r3], #2692 @ 0xa84 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, r8, #44, 18 @ 0xb0000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq fp, r7, #40, 24 @ 0x2800 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq ip, r7, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, r8, #92, 14 @ 0x1700000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq sp, r7, #160, 4 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq sp, r7, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, r8, #40, 12 @ 0x2800000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq sp, r7, #104, 20 @ 0x68000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq sp, r7, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r3, r8, #184, 2 @ 0x2e │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq sp, r7, #8, 30 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq sp, r7, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r9, [r6], #1028 @ 0x404 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r3, r8, #8 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq lr, r7, #128, 16 @ 0x800000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq lr, r7, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, r8, #20 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq pc, r7, #200, 8 @ 0xc8000000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq pc, r7, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r8, #164, 16 @ 0xa40000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r2, r8, #88, 14 @ 0x1600000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r2, r8, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r8, #228, 28 @ 0xe40 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r3, r8, #208, 8 @ 0xd0000000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r4, r8, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, r8, #232, 18 @ 0x3a0000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r4, r8, #240 @ 0xf0 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r4, r8, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, r8, #68, 16 @ 0x440000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r6, r8, #128, 6 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r6, r8, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r8, #236, 30 @ 0x3b0 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r6, r8, #160, 28 @ 0xa00 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r6, r8, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq pc, [r8], #956 @ 0x3bc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r2, r8, #192, 2 @ 0x30 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r9, r8, #24, 10 @ 0x6000000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq r9, r8, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r8, #24, 4 @ 0x80000001 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq r9, r8, #192, 30 @ 0x300 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq sl, r8, #152 @ 0x98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #308 @ 0x134 │ │ │ │ + ldreq r9, [r2], #428 @ 0x1ac │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r8, #112, 6 @ 0xc0000001 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq sl, r8, #152, 8 @ 0x98000000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq sl, r8, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r8, #52, 22 @ 0xd000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq sl, r8, #200, 30 @ 0x320 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq fp, r8, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r8, #204, 30 @ 0x330 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq fp, r8, #224, 14 @ 0x3800000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq fp, r8, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, r8, #196, 14 @ 0x3100000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq fp, r8, #16, 28 @ 0x100 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq ip, r8, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r8, #160, 2 @ 0x28 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq ip, r8, #144, 18 @ 0x240000 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq sp, r8, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r8, #136, 4 @ 0x80000008 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq sp, r8, #208 @ 0xd0 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq sp, r8, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ sbcseq fp, r8, #144, 18 @ 0x240000 │ │ │ │ - biceq r3, r0, r8, lsr #32 │ │ │ │ - subseq sp, r8, #128, 30 @ 0x200 │ │ │ │ + biceq r3, r0, r8, rrx │ │ │ │ + subseq lr, r8, #192, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r6, r9, #168, 2 @ 0x2a │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq ip, r6, #224, 28 @ 0xe00 │ │ │ │ + subeq ip, r6, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r6, r9, #224, 20 @ 0xe0000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r6, #56, 20 @ 0x38000 │ │ │ │ + subeq sp, r6, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r0, [r7], #3804 @ 0xedc │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sp, r8, #44, 18 @ 0xb0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, r9, #32 │ │ │ │ + subeq r3, r9, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r6], #3548 @ 0xddc │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #100, 26 @ 0x1900 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r0, r7, #192, 30 @ 0x300 │ │ │ │ + subeq r0, r7, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq ip, r9, #76 @ 0x4c │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r2, r7, #72, 6 @ 0x20000001 │ │ │ │ + subeq r2, r7, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #248, 2 @ 0x3e │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r2, r7, #24, 18 @ 0x60000 │ │ │ │ + subeq r2, r7, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #12, 18 @ 0x30000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r3, r7, #200 @ 0xc8 │ │ │ │ + subeq r2, r7, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #132, 24 @ 0x8400 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r3, r7, #16, 14 @ 0x400000 │ │ │ │ + subeq r3, r7, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #188, 18 @ 0x2f0000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r4, r7, #232, 4 @ 0x8000000e │ │ │ │ + subeq r4, r7, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r9, #124, 8 @ 0x7c000000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r4, r7, #72, 18 @ 0x120000 │ │ │ │ + subeq r4, r7, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, r9, #80, 30 @ 0x140 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r4, r7, #192, 28 @ 0xc00 │ │ │ │ + subeq r4, r7, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #24, 20 @ 0x18000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r5, r7, #232, 6 @ 0xa0000003 │ │ │ │ + subeq r5, r7, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #100, 28 @ 0x640 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r5, r7, #128, 20 @ 0x80000 │ │ │ │ + subeq r5, r7, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r7, [r2], #1172 @ 0x494 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, r9, #128, 6 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r6, r7, #104, 2 │ │ │ │ + subeq r6, r7, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, r9, #224, 14 @ 0x3800000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r6, r7, #64, 24 @ 0x4000 │ │ │ │ + subeq r6, r7, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #188, 20 @ 0xbc000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r7, r7, #128, 22 @ 0x20000 │ │ │ │ + subeq r7, r7, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #16, 24 @ 0x1000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r8, r7, #200, 26 @ 0x3200 │ │ │ │ + subeq r8, r7, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, r9, #132, 4 @ 0x40000008 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq r9, r7, #152, 18 @ 0x260000 │ │ │ │ + subeq r9, r7, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #212, 26 @ 0x3500 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sl, r7, #48, 16 @ 0x300000 │ │ │ │ + subeq sl, r7, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, r9, #88, 16 @ 0x580000 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq fp, r7, #240, 12 @ 0xf000000 │ │ │ │ + subeq fp, r7, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, r9, #20, 30 @ 0x50 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq ip, r7, #176, 6 @ 0xc0000002 │ │ │ │ + subeq ip, r7, #200 @ 0xc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r2, r9, #196 @ 0xc4 │ │ │ │ biceq r1, r0, r8, lsl #16 │ │ │ │ - subeq sp, r7, #64, 8 @ 0x40000000 │ │ │ │ + subeq sp, r7, #48, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r9, pc, #80, 4 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq sp, r2, #200, 22 @ 0x32000 │ │ │ │ + subeq sp, r2, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r8, pc, #56, 14 @ 0xe00000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r4, r3, #112, 12 @ 0x7000000 │ │ │ │ + subeq r4, r3, #0, 10 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r7, pc, #72, 22 @ 0x12000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r9, r3, #136, 4 @ 0x80000008 │ │ │ │ + subeq r9, r3, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r9, [r5], #2684 @ 0xa7c │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2796 @ 0xaec │ │ │ │ + ldreq sl, [r2], #1252 @ 0x4e4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, pc, #144, 28 @ 0x900 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r0, r4, #120, 14 @ 0x1e00000 │ │ │ │ + subeq r0, r4, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, pc, #196, 4 @ 0x4000000c │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq ip, r4, #80, 4 │ │ │ │ + subeq ip, r4, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sp, r8, #32, 16 @ 0x200000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r5, r9, #224, 16 @ 0xe00000 │ │ │ │ + subeq r5, r9, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r9, r0, #72, 4 @ 0x80000004 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r3, r5, #8, 6 @ 0x20000000 │ │ │ │ + subeq r3, r5, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, pc, #72, 12 @ 0x4800000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r7, r5, #88, 28 @ 0x580 │ │ │ │ + subeq r7, r5, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r1, pc, #200, 4 @ 0x8000000c │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq sl, r5, #96, 28 @ 0x600 │ │ │ │ + subeq sl, r5, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, pc, #172, 30 @ 0x2b0 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq sp, r5, #248, 22 @ 0x3e000 │ │ │ │ + subeq sp, r5, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, pc, #200, 22 @ 0x32000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r0, r6, #168, 12 @ 0xa800000 │ │ │ │ + subeq r0, r6, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, pc, #88, 18 @ 0x160000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r3, r6, #136, 20 @ 0x88000 │ │ │ │ + subeq r3, r6, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r5, r0, #128, 30 @ 0x200 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r7, r6, #144 @ 0x90 │ │ │ │ + subeq r6, r6, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, pc, #132, 10 @ 0x21000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq fp, r6, #200, 22 @ 0x32000 │ │ │ │ + subeq fp, r6, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [r3], #220 @ 0xdc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, pc, #252, 4 @ 0xc000000f │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq pc, r6, #56, 6 @ 0xe0000000 │ │ │ │ + subeq lr, r6, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r0, #12, 30 @ 0x30 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r0, r7, #24, 22 @ 0x6000 │ │ │ │ + subeq r0, r7, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, lr, #240, 28 @ 0xf00 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r1, r7, #224, 20 @ 0xe0000 │ │ │ │ + subeq r1, r7, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r4, r0, #100, 8 @ 0x64000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r2, r7, #104, 10 @ 0x1a000000 │ │ │ │ + subeq r2, r7, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, ip, #196, 16 @ 0xc40000 │ │ │ │ biceq r2, r0, r8, asr #2 │ │ │ │ - subeq pc, r3, #8, 16 @ 0x80000 │ │ │ │ + subeq pc, r3, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq fp, ip, #84, 18 @ 0x150000 │ │ │ │ biceq r2, r0, r8, asr #2 │ │ │ │ - subeq r0, r4, #136, 6 @ 0x20000002 │ │ │ │ + subeq r0, r4, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r5, r2, #216, 6 @ 0x60000003 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - @ instruction: 0x01200e30 │ │ │ │ + smlawbeq r0, r8, r4, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r9, #40, 16 @ 0x280000 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq r3, ip, #104 @ 0x68 │ │ │ │ + subseq r3, ip, #232 @ 0xe8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #388 @ 0x184 │ │ │ │ + ldreq sl, [r2], #1012 @ 0x3f4 │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq pc, r8, #200, 4 @ 0x8000000c │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq r3, ip, #8, 8 @ 0x8000000 │ │ │ │ + subseq r3, ip, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, ip, #156, 10 @ 0x27000000 │ │ │ │ biceq r2, r0, r8, asr #2 │ │ │ │ - subeq r3, r4, #32, 24 @ 0x2000 │ │ │ │ + subeq r3, r4, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r9, #220, 16 @ 0xdc0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r9, #88, 6 @ 0x60000001 │ │ │ │ + subeq ip, r9, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r8, #192, 2 @ 0x30 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq r6, ip, #152, 4 @ 0x80000009 │ │ │ │ + subseq r7, ip, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, r9, #12, 12 @ 0xc00000 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq r7, ip, #24, 8 @ 0x18000000 │ │ │ │ + subseq r9, ip, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r8, #224, 10 @ 0x38000000 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq r2, sp, #72, 30 @ 0x120 │ │ │ │ + subseq r2, sp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sl, r8, #0, 18 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, r9, #80, 4 │ │ │ │ + subeq r7, r9, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq pc, r8, #4 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq r4, sp, #168, 18 @ 0x2a0000 │ │ │ │ + subseq r4, sp, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, ip, #144, 6 @ 0x40000002 │ │ │ │ biceq r2, r0, r8, asr #2 │ │ │ │ - subeq r7, r4, #104, 30 @ 0x1a0 │ │ │ │ + subeq r8, r4, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r8, #172, 2 @ 0x2b │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq r5, sp, #8, 18 @ 0x20000 │ │ │ │ + subseq r5, sp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, r8, #144, 28 @ 0x900 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq r6, sp, #216, 12 @ 0xd800000 │ │ │ │ + subseq r6, sp, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r8, #96 @ 0x60 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq fp, lr, #8, 28 @ 0x80 │ │ │ │ + subseq fp, lr, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq lr, r8, #0, 24 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq ip, lr, #96, 28 @ 0x600 │ │ │ │ + subseq sp, lr, #48, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r6], #3484 @ 0xd9c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r8, #164, 20 @ 0xa4000 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq sp, lr, #56, 8 @ 0x38000000 │ │ │ │ + subseq sp, lr, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, ip, #164, 14 @ 0x2900000 │ │ │ │ biceq r2, r0, r8, asr #2 │ │ │ │ - subeq pc, r4, #24, 10 @ 0x6000000 │ │ │ │ + subeq pc, r4, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r8, #72, 18 @ 0x120000 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq sp, lr, #72, 30 @ 0x120 │ │ │ │ + subseq lr, lr, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, ip, #148 @ 0x94 │ │ │ │ biceq r2, r0, r8, asr #2 │ │ │ │ - subeq r4, r5, #136, 22 @ 0x22000 │ │ │ │ + subeq r4, r5, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r8, #212, 2 @ 0x35 │ │ │ │ biceq r3, r0, r8, asr #27 │ │ │ │ - subseq pc, lr, #208, 12 @ 0xd000000 │ │ │ │ + subseq pc, lr, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, ip, #84, 4 @ 0x40000005 │ │ │ │ biceq r2, r0, r8, asr #2 │ │ │ │ - subeq r7, r5, #248, 24 @ 0xf800 │ │ │ │ + subeq r7, r5, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #436 @ 0x1b4 │ │ │ │ + ldreq sl, [r2], #412 @ 0x19c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, ip, #176, 10 @ 0x2c000000 │ │ │ │ biceq r2, r0, r8, asr #2 │ │ │ │ - subeq r8, r5, #88, 26 @ 0x1600 │ │ │ │ + subeq r8, r5, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, lr, #172 @ 0xac │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r4, r7, #56, 24 @ 0x3800 │ │ │ │ + subeq r4, r7, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #216, 2 @ 0x36 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sp, r9, #248, 10 @ 0x3e000000 │ │ │ │ + subeq sp, r9, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3908 @ 0xf44 │ │ │ │ + ldreq r9, [r2], #452 @ 0x1c4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, pc, #152 @ 0x98 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r5, r7, #208, 22 @ 0x34000 │ │ │ │ + subeq r5, r7, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, lr, #196, 30 @ 0x310 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r6, r7, #192, 6 │ │ │ │ + subeq r6, r7, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r4, r0, #76, 2 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r6, r7, #120, 22 @ 0x1e000 │ │ │ │ + subeq r6, r7, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r2, r2, #116, 18 @ 0x1d0000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ + smlawteq r0, r8, sl, r1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, lr, #152 @ 0x98 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq r8, r7, #192, 26 @ 0x3000 │ │ │ │ + subeq r8, r7, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r0, r3, #144, 10 @ 0x24000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - smlawbeq r0, r8, r9, r2 │ │ │ │ + @ instruction: 0x01203020 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r3, #184, 10 @ 0x2e000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - @ instruction: 0x012040e0 │ │ │ │ + @ instruction: 0x01204118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, r0, #16, 24 @ 0x1000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq sl, r7, #232, 14 @ 0x3a00000 │ │ │ │ + subeq sl, r7, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r8, #236, 14 @ 0x3b00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, r9, #48, 30 @ 0xc0 │ │ │ │ + subeq r8, r9, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [r7], #1116 @ 0x45c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, lr, #140, 28 @ 0x8c0 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq sp, r7, #160, 8 @ 0xa0000000 │ │ │ │ + subeq sp, r7, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, lr, #80, 24 @ 0x5000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ + subeq pc, r7, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, lr, #144, 14 @ 0x2400000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subeq sp, r8, #64, 28 @ 0x400 │ │ │ │ + subeq lr, r8, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r2, r2, #252, 18 @ 0x3f0000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - @ instruction: 0x01204c60 │ │ │ │ + smlawbeq r0, r8, fp, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3716 @ 0xe84 │ │ │ │ + ldreq r9, [r2], #3788 @ 0xecc │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r3, r3, #148, 10 @ 0x25000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - smlawteq r0, r0, r1, r5 │ │ │ │ + smlawbeq r0, r8, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ rsceq sl, r2, #216, 20 @ 0xd8000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - @ instruction: 0x01207640 │ │ │ │ + @ instruction: 0x01207a70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r2, r2, #32, 20 @ 0x20000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - @ instruction: 0x012089a0 │ │ │ │ + @ instruction: 0x01208ce0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq ip, r3, #0, 26 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x01200d50 │ │ │ │ + @ instruction: 0x01201408 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq fp, r4, #40, 10 @ 0xa000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x01201ab8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq ip, r3, #104, 18 @ 0x1a0000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ + @ instruction: 0x01202e30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, r4, #84 @ 0x54 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - smlawteq r0, r0, sl, r3 │ │ │ │ + @ instruction: 0x01203a40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -180507,1672 +180507,1672 @@ │ │ │ │ ldrdeq r1, [r9, -r0] │ │ │ │ @ instruction: 0xfefa39ef │ │ │ │ svccc 0x00e62e42 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r8, ip, #92, 28 @ 0x5c0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, fp, #16, 22 @ 0x4000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r8, ip, #160, 8 @ 0xa0000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r8, ip, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, ip, #220, 14 @ 0x3700000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r8, ip, #96, 16 @ 0x600000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r8, ip, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r1, fp, #88, 16 @ 0x580000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r9, ip, #112, 16 @ 0x700000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r9, ip, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq ip, fp, #24, 10 @ 0x6000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq lr, ip, #88, 10 @ 0x16000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq lr, ip, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r3, #72, 20 @ 0x48000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r1, r0, #144, 30 @ 0x240 │ │ │ │ + subeq r1, r0, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, fp, #68, 16 @ 0x440000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r2, sp, #224, 28 @ 0xe00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r3, sp, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r1, fp, #180, 10 @ 0x2d000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r3, sp, #80, 16 @ 0x500000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r4, sp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3836 @ 0xefc │ │ │ │ + ldreq r9, [r2], #3956 @ 0xf74 │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq ip, fp, #112, 6 @ 0xc0000001 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r6, sp, #184, 30 @ 0x2e0 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r7, sp, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r3, #148, 8 @ 0x94000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r3, r0, #160, 24 @ 0xa000 │ │ │ │ + subeq r3, r0, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #44, 24 @ 0x2c00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sl, r9, #216, 26 @ 0x3600 │ │ │ │ + subeq sl, r9, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, fp, #160, 10 @ 0x28000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq fp, sp, #128, 14 @ 0x2000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq fp, sp, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r1, ip, #120, 20 @ 0x78000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq ip, sp, #112, 24 @ 0x7000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq sp, sp, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq ip, fp, #252 @ 0xfc │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq sp, sp, #136, 6 @ 0x20000002 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq sp, sp, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r3, r1, lsl #16 │ │ │ │ rsceq r3, r3, #64, 26 @ 0x1000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r4, r0, #160, 4 │ │ │ │ + subeq r4, r0, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, fp, #140, 10 @ 0x23000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r8, lr, #0, 22 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r9, lr, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, fp, #48, 30 @ 0xc0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq sl, lr, #72, 18 @ 0x120000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq sl, lr, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, ip, #188, 6 @ 0xf0000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq fp, lr, #0, 12 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq fp, lr, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, fp, #80, 8 @ 0x50000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq ip, lr, #136 @ 0x88 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq ip, lr, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c19801 │ │ │ │ ldrdeq ip, [r6], #-120 @ 0xffffff88 │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq r9, [pc], #-1188 @ 1091e54 <__bss_end__@@Base+0x235098> │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #144, 4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r9, #208, 16 @ 0xd00000 │ │ │ │ + subeq pc, r9, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r9, #172, 16 @ 0xac0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq ip, lr, #200, 16 @ 0xc80000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq ip, lr, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r1, fp, #228 @ 0xe4 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq sp, lr, #136, 10 @ 0x22000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq sp, lr, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq fp, fp, #68, 26 @ 0x1100 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq lr, lr, #192, 6 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq lr, lr, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r2, r2, #36, 28 @ 0x240 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r4, r0, #192, 26 @ 0x3000 │ │ │ │ + subeq r5, r0, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, fp, #208 @ 0xd0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq pc, lr, #184 @ 0xb8 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq pc, lr, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r0, fp, #116, 24 @ 0x7400 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq pc, lr, #40, 26 @ 0xa00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq pc, lr, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sl, [r7], #1692 @ 0x69c │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq fp, fp, #88, 22 @ 0x16000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r1, pc, #176, 4 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r1, pc, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #268 @ 0x10c │ │ │ │ + ldreq sl, [r2], #292 @ 0x124 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r2, #40, 6 @ 0xa0000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r5, r0, #224, 8 @ 0xe0000000 │ │ │ │ + subeq r5, r0, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #96, 24 @ 0x6000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r1, pc, #72, 18 @ 0x120000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r1, pc, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r0, fp, #52, 20 @ 0x34000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r2, pc, #88, 28 @ 0x580 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r2, pc, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq fp, fp, #176, 18 @ 0x2c0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r3, pc, #72, 20 @ 0x48000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r3, pc, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r3, #40, 18 @ 0xa0000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x01204978 │ │ │ │ + @ instruction: 0x012048b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #52, 26 @ 0xd00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, r9, #88, 24 @ 0x5800 │ │ │ │ + subeq ip, r9, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #4068 @ 0xfe4 │ │ │ │ + ldreq r9, [r2], #116 @ 0x74 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #32, 20 @ 0x20000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r5, pc, #112, 8 @ 0x70000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r5, pc, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #144, 6 @ 0x40000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r6, pc, #80, 6 @ 0x40000001 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r6, pc, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, ip, #224, 4 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r6, pc, #24, 24 @ 0x1800 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r6, pc, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, sl, #96, 22 @ 0x18000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r8, pc, #0, 10 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r8, pc, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r9, #88, 20 @ 0x58000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq r9, pc, #80, 4 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq r9, pc, #144, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, ip, #236, 22 @ 0x3b000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq sl, pc, #136, 2 @ 0x22 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq sl, pc, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r4, [r7], #1052 @ 0x41c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r4, sl, #96, 10 @ 0x18000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq sl, pc, #224, 16 @ 0xe00000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq sl, pc, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r9, #12, 10 @ 0x3000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, sl, #0, 22 │ │ │ │ + subeq r0, sl, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, fp, #216, 14 @ 0x3600000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq fp, pc, #224 @ 0xe0 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq fp, pc, #72, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r2, r2, #124, 28 @ 0x7c0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r7, r0, #168, 18 @ 0x2a0000 │ │ │ │ + subeq r7, r0, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq fp, fp, #112, 12 @ 0x7000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq sp, pc, #88, 2 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq sp, pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r2, #152, 28 @ 0x980 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r8, r0, #128 @ 0x80 │ │ │ │ + subeq r7, r0, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, sl, #92, 20 @ 0x5c000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq sp, pc, #0, 22 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq sp, pc, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, fp, #116, 4 @ 0x40000007 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq lr, pc, #168, 6 @ 0xa0000002 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq lr, pc, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, fp, #124, 28 @ 0x7c0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq lr, pc, #208, 16 @ 0xd00000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq lr, pc, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2724 @ 0xaa4 │ │ │ │ + ldreq r8, [r2], #2676 @ 0xa74 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, fp, #80, 10 @ 0x14000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subeq pc, pc, #128, 28 @ 0x800 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subeq pc, pc, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r9, #192, 20 @ 0xc0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r0, r0, #136, 2 @ 0x22 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r0, r0, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, sl, #160, 6 @ 0x80000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r0, r0, #240, 20 @ 0xf0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r0, r0, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq sp, r9, #108, 22 @ 0x1b000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, r0, #208, 6 @ 0x40000003 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, r0, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, r9, #244, 24 @ 0xf400 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, r0, #168, 24 @ 0xa800 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, r0, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, fp, #220, 6 @ 0x70000003 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, r0, #64, 4 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, r0, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, sl, #64, 6 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, r0, #40, 10 @ 0xa000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, r0, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, fp, #16, 4 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, r0, #104, 14 @ 0x1a00000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, r0, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #604 @ 0x25c │ │ │ │ + ldreq sl, [r2], #580 @ 0x244 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r9, #56, 22 @ 0xe000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, r9, #0, 6 │ │ │ │ + subeq lr, r9, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq r3, [pc], #-2356 @ 10922a4 <__bss_end__@@Base+0x2354e8> │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #136, 6 @ 0x20000002 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r1, sl, #176, 20 @ 0xb0000 │ │ │ │ + subeq r1, sl, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, fp, #108 @ 0x6c │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, r0, #184, 20 @ 0xb8000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, r0, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, fp, #128, 2 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, r0, #160, 26 @ 0x2800 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, r0, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r2, r2, #20, 30 @ 0x50 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r8, r0, #80, 12 @ 0x5000000 │ │ │ │ + subeq r8, r0, #0, 12 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #72, 14 @ 0x1200000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, r0, #144, 28 @ 0x900 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r5, r0, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, fp, #136, 24 @ 0x8800 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r5, r0, #120, 28 @ 0x780 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r6, r0, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, r9, #124, 26 @ 0x1f00 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r6, r0, #64, 26 @ 0x1000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, r0, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, ror #6 │ │ │ │ adcsge lr, r5, sp, lsl #27 │ │ │ │ mrccc 6, 5, ip, cr0, cr7, {7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r2, lr, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, ip, #220, 14 @ 0x3700000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, r0, #224, 14 @ 0x3800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r0, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, fp, #28, 28 @ 0x1c0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r7, r1, #64, 24 @ 0x4000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, r1, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r2, #196, 18 @ 0x310000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq sl, r0, #64, 10 @ 0x10000000 │ │ │ │ + subeq sl, r0, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #68, 12 @ 0x4400000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, r1, #88, 8 @ 0x58000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r1, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #132, 10 @ 0x21000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, r1, #0, 20 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r1, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #124 @ 0x7c │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, r1, #48 @ 0x30 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, r1, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #116, 6 @ 0xd0000001 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, r1, #192, 22 @ 0x30000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, r1, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, sl, #236, 16 @ 0xec0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, r1, #80, 8 @ 0x50000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, r1, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #4076 @ 0xfec │ │ │ │ + ldreq sl, [r2], #4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, sl, #124, 14 @ 0x1f00000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, r1, #160, 20 @ 0xa0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, r1, #0, 26 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, fp, #152, 20 @ 0x98000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, r1, #80, 2 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, r1, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r4, r3, #120, 22 @ 0x1e000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq sp, r0, #24, 16 @ 0x180000 │ │ │ │ + subeq lr, r0, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, fp, #24, 14 @ 0x600000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, r1, #136, 14 @ 0x2200000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, r1, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r2, #136, 2 @ 0x22 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq pc, r0, #200, 20 @ 0xc8000 │ │ │ │ + subeq r0, r1, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #64, 8 @ 0x40000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, sl, #8, 8 @ 0x8000000 │ │ │ │ + subeq r3, sl, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2780 @ 0xadc │ │ │ │ + ldreq r9, [r2], #2924 @ 0xb6c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r9, fp, #112, 12 @ 0x7000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, r1, #184, 28 @ 0xb80 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, r1, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r2, r2, #100, 30 @ 0x190 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r1, r1, #128 @ 0x80 │ │ │ │ + subeq r1, r1, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #184, 26 @ 0x2e00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, r9, #24, 8 @ 0x18000000 │ │ │ │ + subeq pc, r9, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #152, 26 @ 0x2600 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq lr, r1, #96, 10 @ 0x18000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, r1, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq sp, fp, #92, 18 @ 0x170000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq pc, r1, #232, 6 @ 0xa0000003 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq pc, r1, #208, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq ip, [r7], #3044 @ 0xbe4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, r2, #12, 2 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r8, r1, #136, 14 @ 0x2200000 │ │ │ │ + subeq r8, r1, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #96, 6 @ 0x80000001 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r0, r2, #88, 12 @ 0x5800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r0, r2, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, sl, #224, 8 @ 0xe0000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, r2, #96, 4 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, r2, #80, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq sp, fp, #68, 12 @ 0x4400000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, r2, #192, 14 @ 0x3000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, r2, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq r3, [pc], #-2292 @ 10925ec <__bss_end__@@Base+0x235830> │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, r2, #136 @ 0x88 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r7, r3, #136, 14 @ 0x2200000 │ │ │ │ + subeq r7, r3, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #76, 6 @ 0x30000001 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, r2, #176, 20 @ 0xb0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, r2, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, ip, #76, 16 @ 0x4c0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, r2, #48, 4 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, r2, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3788 @ 0xecc │ │ │ │ + ldreq r9, [r2], #3860 @ 0xf14 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #200, 2 @ 0x32 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, r2, #232, 18 @ 0x3a0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, r2, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, ip, #40, 8 @ 0x28000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, r2, #152, 4 @ 0x80000009 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r4, r2, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, sl, #112, 6 @ 0xc0000001 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, r2, #192, 14 @ 0x3000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r4, r2, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq sp, fp, #44, 6 @ 0xb0000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, r2, #16, 24 @ 0x1000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r5, r2, #88 @ 0x58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r2, r2, #188, 30 @ 0x2f0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r6, r5, #224, 30 @ 0x380 │ │ │ │ + subeq r6, r5, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #844 @ 0x34c │ │ │ │ + ldreq sl, [r2], #796 @ 0x31c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #56, 6 @ 0xe0000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r6, r2, #200 @ 0xc8 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r6, r2, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r2, sl, #116 @ 0x74 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r6, r2, #152, 24 @ 0x9800 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r6, r2, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, r7, #56, 10 @ 0xe000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, sl, #112, 8 @ 0x70000000 │ │ │ │ + subeq r4, sl, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq ip, r7, #144, 10 @ 0x24000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, sl, #80, 12 @ 0x5000000 │ │ │ │ + subeq r4, sl, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq sl, r9, #16, 18 @ 0x40000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, sl, #64, 20 @ 0x40000 │ │ │ │ + subeq r4, sl, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq sp, fp, #20 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r7, r2, #48, 6 @ 0xc0000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, r2, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r3, r2, #12 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r8, r5, #0, 10 │ │ │ │ + subeq r8, r5, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #36, 6 @ 0x90000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r8, r2, #88, 14 @ 0x1600000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r8, r2, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #88, 28 @ 0x580 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, sl, #160, 20 @ 0xa0000 │ │ │ │ + subeq r0, sl, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq pc, [lr], #-3388 @ 0xfffff2c4 @ │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #240, 4 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r8, r2, #104, 26 @ 0x1a00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r8, r2, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #160, 6 @ 0x80000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, r2, #144, 10 @ 0x24000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r2, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #224, 8 @ 0xe0000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, r2, #96, 20 @ 0x60000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r2, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #236, 10 @ 0x3b000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, r2, #32, 2 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r2, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, sl, #196, 20 @ 0xc4000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, r2, #128, 8 @ 0x80000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, r2, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #212, 14 @ 0x3500000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, r2, #144, 10 @ 0x24000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, r2, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #176, 8 @ 0xb0000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, r2, #160, 2 @ 0x28 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, r2, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #80, 22 @ 0x14000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, r2, #176, 20 @ 0xb0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, r2, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, fp, #100 @ 0x64 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq lr, r2, #0, 22 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, r2, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r1, ip, #136, 10 @ 0x22000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq pc, r2, #88, 22 @ 0x16000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r0, r3, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, sl, #44, 6 @ 0xb0000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r0, r3, #24, 24 @ 0x1800 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, r3, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ sbcseq r0, fp, #224 @ 0xe0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, r3, #192, 10 @ 0x30000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, r3, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1252 @ 0x4e4 │ │ │ │ + ldreq sl, [r2], #1228 @ 0x4cc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #208, 22 @ 0x34000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, r3, #200, 28 @ 0xc80 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, r3, #96, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r4, ip, #104, 16 @ 0x680000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, r3, #8, 8 @ 0x8000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, r3, #0, 12 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #168, 18 @ 0x2a0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r5, sl, #144, 16 @ 0x900000 │ │ │ │ + subeq r5, sl, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #72, 24 @ 0x4800 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, r3, #104, 26 @ 0x1a00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, r3, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #40, 26 @ 0xa00 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, r3, #144, 8 @ 0x90000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r4, r3, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #236, 26 @ 0x3b00 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, r3, #24, 16 @ 0x180000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r4, r3, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, fp, #240, 16 @ 0xf00000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r6, r3, #144, 4 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r6, r3, #24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, fp, #168 @ 0xa8 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq pc, r5, #144, 8 @ 0x90000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq pc, r5, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #176, 28 @ 0xb00 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq pc, r5, #208, 22 @ 0x34000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq pc, r5, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2876 @ 0xb3c │ │ │ │ + ldreq r9, [r2], #3020 @ 0xbcc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sl, #164, 16 @ 0xa40000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r0, r6, #0, 4 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r0, r6, #48, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, r9, #100, 30 @ 0x190 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r0, r6, #8, 14 @ 0x200000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r0, r6, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, ip, #52, 10 @ 0xd000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r0, r6, #8, 24 @ 0x800 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r0, r6, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, fp, #192, 18 @ 0x300000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, r6, #40, 12 @ 0x2800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, r6, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, ip, #48, 28 @ 0x300 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, r6, #152, 8 @ 0x98000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, r6, #216 @ 0xd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, sl, #80, 22 @ 0x14000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, r6, #176, 22 @ 0x2c000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, r6, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #152, 28 @ 0x980 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, sl, #8, 26 @ 0x200 │ │ │ │ + subeq r2, sl, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, ip, #96 @ 0x60 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, r6, #152 @ 0x98 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, r6, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3108 @ 0xc24 │ │ │ │ + ldreq r8, [r2], #3204 @ 0xc84 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #76 @ 0x4c │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r5, r6, #0, 20 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r8, r6, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, sl, #4, 16 @ 0x40000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, r6, #216, 4 @ 0x8000000d │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r8, r6, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, ip, #80, 22 @ 0x14000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, r6, #56, 18 @ 0xe0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r6, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, fp, #156, 4 @ 0xc0000009 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, r6, #160, 4 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r6, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #96, 26 @ 0x1800 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, r6, #160, 14 @ 0x2800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, r6, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #64, 16 @ 0x400000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, sl, #240, 16 @ 0xf00000 │ │ │ │ + subeq r6, sl, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq pc, [lr], #-3324 @ 0xfffff304 @ │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, fp, #108, 16 @ 0x6c0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, r6, #224, 28 @ 0xe00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, r6, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r4, fp, #44, 8 @ 0x2c000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, r6, #80, 10 @ 0x14000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, r6, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, fp, #236, 30 @ 0x3b0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, r6, #184, 24 @ 0xb800 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, r6, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, sl, #8, 14 @ 0x200000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, r6, #80 @ 0x50 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, r6, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #104 @ 0x68 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, r6, #32, 10 @ 0x8000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, r6, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, fp, #60, 18 @ 0xf0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, r6, #200, 30 @ 0x320 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, r6, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, fp, #92, 14 @ 0x1700000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, r6, #88, 18 @ 0x160000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, r6, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, asr #24 │ │ │ │ adcsge lr, r5, sp, lsl #27 │ │ │ │ mrccc 6, 5, ip, cr0, cr7, {7} │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #988 @ 0x3dc │ │ │ │ + ldreq sl, [r2], #964 @ 0x3c4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #32, 18 @ 0x80000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq lr, r6, #232, 22 @ 0x3a000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, r6, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, ip, #132, 2 @ 0x21 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, r7, #192, 20 @ 0xc0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, r7, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, fp, #176, 24 @ 0xb000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq lr, r7, #8, 16 @ 0x80000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, r7, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, ip, #160, 24 @ 0xa000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r7, r9, #176, 28 @ 0xb00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, r9, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, fp, #84, 24 @ 0x5400 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r8, r9, #88, 2 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r8, r9, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #572 @ 0x23c │ │ │ │ + ldreq r9, [r2], #596 @ 0x254 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2852 @ 0xb24 │ │ │ │ + ldreq r9, [r2], #2996 @ 0xbb4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #112, 30 @ 0x1c0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, sl, #0, 30 │ │ │ │ + subeq r3, sl, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sp, [r9], #2660 @ 0xa64 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, fp, #80, 24 @ 0x5000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r8, r9, #72, 12 @ 0x4800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r8, r9, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, fp, #172, 22 @ 0x2b000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r8, r9, #160, 22 @ 0x28000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r8, r9, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, ip, #196, 26 @ 0x3100 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, r9, #160, 16 @ 0xa00000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r9, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, fp, #64, 22 @ 0x10000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, r9, #184, 24 @ 0xb800 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, r9, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, fp, #68, 20 @ 0x44000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, r9, #24, 6 @ 0x60000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, r9, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #104, 14 @ 0x1a00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, sl, #48 @ 0x30 │ │ │ │ + subeq r8, sl, #104 @ 0x68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r2, #92, 16 @ 0x5c0000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq sl, r5, #176, 20 @ 0xb0000 │ │ │ │ + subeq sl, r5, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, fp, #172, 20 @ 0xac000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, r9, #96, 10 @ 0x18000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, r9, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, sl, #60, 18 @ 0xf0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, sl, #8, 30 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, sl, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, fp, #4, 24 @ 0x400 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, sl, #112, 10 @ 0x1c000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, sl, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #80, 10 @ 0x14000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, sl, #152, 22 @ 0x26000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, sl, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #56, 2 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq lr, sl, #56, 20 @ 0x38000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, sl, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, ip, #48, 28 @ 0x300 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, ip, #176, 14 @ 0x2c00000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, ip, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, fp, #148, 6 @ 0x50000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, ip, #128, 2 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, ip, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, fp, #20, 28 @ 0x140 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, ip, #24 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, ip, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, ip, #160, 20 @ 0xa0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, ip, #48, 18 @ 0xc0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, ip, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, ip, #236, 16 @ 0xec0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r6, ip, #128, 10 @ 0x20000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, ip, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r8, ip, #192, 4 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r7, ip, #64, 26 @ 0x1000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, ip, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #16, 12 @ 0x1000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, ip, #248, 12 @ 0xf800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, ip, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, fp, #200, 16 @ 0xc80000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, ip, #232, 28 @ 0xe80 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, ip, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, ip, #4, 28 @ 0x40 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, ip, #128, 12 @ 0x8000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, ip, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1228 @ 0x4cc │ │ │ │ + ldreq sl, [r2], #1204 @ 0x4b4 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3468 @ 0xd8c │ │ │ │ + ldreq r8, [r2], #3540 @ 0xdd4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, sl, #132, 14 @ 0x2100000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, ip, #40, 22 @ 0xa000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, ip, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #132, 14 @ 0x2100000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, ip, #240, 28 @ 0xf00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, ip, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r8, #72, 12 @ 0x4800000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r5, sl, #160, 10 @ 0x28000000 │ │ │ │ + subeq r5, sl, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #180, 30 @ 0x2d0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, ip, #16, 2 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, ip, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #28, 28 @ 0x1c0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, ip, #168, 8 @ 0xa8000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, ip, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, sl, #176, 6 @ 0xc0000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, ip, #152, 28 @ 0x980 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, ip, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #136, 16 @ 0x880000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, ip, #104, 2 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, ip, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #192, 16 @ 0xc00000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, ip, #72, 8 @ 0x48000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, ip, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, ip, #180, 24 @ 0xb400 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, ip, #0, 18 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, ip, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sp, [r9], #2596 @ 0xa24 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #144, 12 @ 0x9000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, sl, #208, 22 @ 0x34000 │ │ │ │ + subeq r9, sl, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #240, 18 @ 0x3c0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, ip, #216, 2 @ 0x36 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, ip, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ sbcseq r5, fp, #44, 28 @ 0x2c0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, ip, #80, 22 @ 0x14000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, ip, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #120, 20 @ 0x78000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq lr, ip, #232, 6 @ 0xa0000003 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, ip, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, fp, #32, 10 @ 0x8000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq pc, ip, #216, 4 @ 0x8000000d │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq pc, ip, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq ip, fp, #128, 14 @ 0x2000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq pc, ip, #128, 26 @ 0x2000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r0, sp, #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, r2, #4 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq fp, r5, #8, 18 @ 0x20000 │ │ │ │ + subeq fp, r5, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, sl, #156, 6 @ 0x70000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, sp, #64 @ 0x40 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, sp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, fp, #232, 28 @ 0xe80 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, sp, #248, 12 @ 0xf800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, sp, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3932 @ 0xf5c │ │ │ │ + ldreq r9, [r2], #4004 @ 0xfa4 │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r4, sl, #156, 28 @ 0x9c0 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, sp, #168, 12 @ 0xa800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, sp, #0, 8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #220, 22 @ 0x37000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, sp, #240, 24 @ 0xf000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, sp, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #8, 22 @ 0x2000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, sp, #176, 24 @ 0xb000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r4, sp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r1, fp, #128, 24 @ 0x8000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r5, sp, #224, 2 @ 0x38 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r4, sp, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #160, 24 @ 0xa000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r5, sp, #120, 10 @ 0x1e000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r5, sp, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r7, #132, 30 @ 0x210 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, sl, #232, 12 @ 0xe800000 │ │ │ │ + subeq r6, sl, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1676 @ 0x68c │ │ │ │ + ldreq r9, [r2], #2036 @ 0x7f4 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq fp, [r9], #3196 @ 0xc7c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, fp, #192, 12 @ 0xc000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r6, sp, #152, 2 @ 0x26 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r6, sp, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #144, 26 @ 0x2400 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r7, sp, #24, 12 @ 0x1800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, sp, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, fp, #184, 22 @ 0x2e000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r8, sp, #88, 28 @ 0x580 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r8, sp, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r7, fp, #44, 18 @ 0xb0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, sp, #144, 2 @ 0x24 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, sp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r6, ip, #252, 24 @ 0xfc00 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, sp, #184, 22 @ 0x2e000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, sp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, sl, #136, 6 @ 0x20000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, sp, #56, 30 @ 0xe0 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, sp, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, r9, #196, 30 @ 0x310 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, sp, #208, 4 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, sp, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #232, 22 @ 0x3a000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, sp, #224, 18 @ 0x380000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, sp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, fp, #80, 12 @ 0x5000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, sp, #208, 30 @ 0x340 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, sp, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #148 @ 0x94 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, sp, #224, 14 @ 0x3800000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, sp, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, fp, #96, 6 @ 0x80000001 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, sp, #104, 26 @ 0x1a00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, sp, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #152, 2 @ 0x26 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, sp, #136, 2 @ 0x22 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, sp, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r7, fp, #112 @ 0x70 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, sp, #136, 10 @ 0x22000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, sp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #88, 10 @ 0x16000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, sl, #208, 6 @ 0x40000003 │ │ │ │ + subeq ip, sl, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #56, 4 @ 0x80000003 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, sp, #40, 18 @ 0xa0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, sp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, fp, #32, 24 @ 0x2000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, sp, #104, 26 @ 0x1a00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, sp, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #216, 4 @ 0x8000000d │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, sp, #56, 4 @ 0x80000003 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, sp, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, fp, #208, 14 @ 0x3400000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, sp, #200, 14 @ 0x3200000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, sp, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #156, 6 @ 0x70000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, sp, #248, 22 @ 0x3e000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, sp, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, fp, #140, 6 @ 0x30000002 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, sp, #248, 30 @ 0x3e0 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, sp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #96, 8 @ 0x60000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq lr, sp, #176, 8 @ 0xb0000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, sp, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3660 @ 0xe4c │ │ │ │ + ldreq r8, [r2], #3756 @ 0xeac │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #236, 14 @ 0x3b00000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq lr, sp, #72, 22 @ 0x12000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, sp, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #200, 20 @ 0xc8000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq pc, sp, #64, 20 @ 0x40000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq pc, sp, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r9, #24, 2 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, sl, #176, 26 @ 0x2c00 │ │ │ │ + subeq r7, sl, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #180, 18 @ 0x2d0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r0, lr, #176, 18 @ 0x2c0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r0, lr, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #236, 16 @ 0xec0000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, lr, #8, 14 @ 0x200000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, lr, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, fp, #28, 22 @ 0x7000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r1, lr, #160, 24 @ 0xa000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r1, lr, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, sl, #128, 4 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, lr, #104, 4 @ 0x80000006 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, lr, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2420 @ 0x974 │ │ │ │ + ldreq r9, [r2], #2660 @ 0xa64 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, sl, #92, 2 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r2, lr, #208, 10 @ 0x34000000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r2, lr, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq pc, sl, #84 @ 0x54 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r3, lr, #48, 26 @ 0xc00 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r3, lr, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq fp, [r9], #3132 @ 0xc3c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, sl, #76, 30 @ 0x130 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r4, lr, #176, 20 @ 0xb0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r4, lr, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq lr, sl, #68, 28 @ 0x440 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r5, lr, #32, 2 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, lr, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #196, 8 @ 0xc4000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r7, lr, #0, 30 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r7, lr, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #132, 12 @ 0x8400000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r8, lr, #64, 24 @ 0x4000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r8, lr, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #120, 16 @ 0x780000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, lr, #192, 6 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, lr, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #0, 16 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, lr, #176, 18 @ 0x2c0000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, lr, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, sl, #4, 12 @ 0x400000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq r9, lr, #56, 28 @ 0x380 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq r9, lr, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, ip, #24, 10 @ 0x6000000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sl, lr, #136, 6 @ 0x20000002 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sl, lr, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3764 @ 0xeb4 │ │ │ │ + ldreq r9, [r2], #3812 @ 0xee4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, fp, #36, 12 @ 0x2400000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, lr, #216, 20 @ 0xd8000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, lr, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #184, 12 @ 0xb800000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq fp, lr, #32, 30 @ 0x80 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq fp, lr, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #4, 14 @ 0x100000 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq ip, lr, #64, 16 @ 0x400000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq ip, lr, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r5, ip, #0, 30 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq sp, pc, #192, 22 @ 0x30000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq sp, pc, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, sl, #208, 6 @ 0x40000003 │ │ │ │ - biceq r2, r0, r8, lsr #17 │ │ │ │ - subseq lr, pc, #64, 16 @ 0x400000 │ │ │ │ + biceq r2, r0, r8, ror #17 │ │ │ │ + subseq lr, pc, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #204, 8 @ 0xcc000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, sl, #72, 26 @ 0x1200 │ │ │ │ + subeq pc, sl, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r9, r0, r6, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -182254,753 +182254,753 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq lr, r7, #152, 30 @ 0x260 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sl, sl, #0, 2 │ │ │ │ + subeq r9, sl, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3180 @ 0xc6c │ │ │ │ + ldreq r8, [r2], #3276 @ 0xccc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, lsl #16 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi fp, r9, #232, 22 @ 0x3a000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r3, #188 @ 0xbc │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r2, r7, #16, 28 @ 0x100 │ │ │ │ + subeq r2, r7, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r2, #244, 12 @ 0xf400000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r3, r7, #72, 16 @ 0x480000 │ │ │ │ + subeq r3, r7, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r7, #68, 22 @ 0x11000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sl, sl, #56, 20 @ 0x38000 │ │ │ │ + subeq sl, sl, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sp, [fp], #1196 @ 0x4ac │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r2, #128, 30 @ 0x200 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r4, r7, #56, 18 @ 0xe0000 │ │ │ │ + subeq r4, r7, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, r3, #188, 30 @ 0x2f0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq pc, r8, #208, 6 @ 0x40000003 │ │ │ │ + subeq pc, r8, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r0, r3, #4, 6 @ 0x10000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r0, r9, #216, 2 @ 0x36 │ │ │ │ + subeq r0, r9, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r1, #92, 16 @ 0x5c0000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r3, sp, #192, 18 @ 0x300000 │ │ │ │ + subeq r4, sp, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r8, r1, #32, 14 @ 0x800000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r5, sp, #8, 4 @ 0x80000000 │ │ │ │ + subeq r6, sp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, r2, #244, 30 @ 0x3d0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r0, r9, #104, 30 @ 0x1a0 │ │ │ │ + subeq r0, r9, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r7, r1, #52, 4 @ 0x40000003 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r8, sp, #24, 6 @ 0x60000000 │ │ │ │ + subeq r8, sp, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r1, #168, 24 @ 0xa800 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq fp, sp, #200, 16 @ 0xc80000 │ │ │ │ + subeq fp, sp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r1, #132, 20 @ 0x84000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq lr, sp, #72, 10 @ 0x12000000 │ │ │ │ + subeq lr, sp, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r1, #248, 30 @ 0x3e0 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq sl, lr, #104, 4 @ 0x80000006 │ │ │ │ + subeq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r1, #12, 12 @ 0xc00000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq ip, lr, #96, 14 @ 0x1800000 │ │ │ │ + subeq ip, lr, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r1, #152, 10 @ 0x26000000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq sp, lr, #16, 12 @ 0x1000000 │ │ │ │ + subeq sp, lr, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r8, r1, #8, 8 @ 0x8000000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq lr, lr, #80, 2 │ │ │ │ + subeq lr, lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r2, #56, 10 @ 0xe000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r1, r9, #112, 16 @ 0x700000 │ │ │ │ + subeq r1, r9, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r1, #228, 30 @ 0x390 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq pc, lr, #248, 30 @ 0x3e0 │ │ │ │ + subeq r0, pc, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #160, 6 @ 0x80000002 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, fp, #48, 28 @ 0x300 │ │ │ │ + subeq r9, fp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r1, #92, 26 @ 0x1700 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r2, pc, #24 │ │ │ │ + subeq r2, pc, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r1, #196, 14 @ 0x3100000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r3, pc, #32, 8 @ 0x20000000 │ │ │ │ + subeq r3, pc, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r1, #140, 26 @ 0x2300 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r3, pc, #200, 30 @ 0x320 │ │ │ │ + subeq r4, pc, #40 @ 0x28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r1, #52, 6 @ 0xd0000000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r5, pc, #200, 2 @ 0x32 │ │ │ │ + subeq r5, pc, #56, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r1, #192, 4 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r6, pc, #16, 2 │ │ │ │ + subeq r5, pc, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3276 @ 0xccc │ │ │ │ + ldreq r8, [r2], #3348 @ 0xd14 │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r8, r1, #240 @ 0xf0 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r6, pc, #112, 14 @ 0x1c00000 │ │ │ │ + subeq r6, pc, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sp, r2, #200 @ 0xc8 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r1, r9, #32, 28 @ 0x200 │ │ │ │ + subeq r1, r9, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r1, #120, 26 @ 0x1e00 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq r7, pc, #72, 24 @ 0x4800 │ │ │ │ + subeq r7, pc, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, sp, #108, 2 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r0, sl, #88, 16 @ 0x580000 │ │ │ │ + subeq r0, sl, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #80, 16 @ 0x500000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, sl, #240, 24 @ 0xf000 │ │ │ │ + subeq ip, sl, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, ip, #144, 28 @ 0x900 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r1, sl, #120 @ 0x78 │ │ │ │ + subeq r0, sl, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, sp, #204, 2 @ 0x33 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r1, sl, #216, 18 @ 0x360000 │ │ │ │ + subeq r1, sl, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r9, sp, #180, 18 @ 0x2d0000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r2, sl, #80, 20 @ 0x50000 │ │ │ │ + subeq r2, sl, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r1, #192, 26 @ 0x3000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq fp, pc, #192, 2 @ 0x30 │ │ │ │ + subeq fp, pc, #0, 4 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #500 @ 0x1f4 │ │ │ │ + ldreq r9, [r2], #548 @ 0x224 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #156, 10 @ 0x27000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r4, sl, #144, 10 @ 0x24000000 │ │ │ │ + subeq r4, sl, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sp, #136, 28 @ 0x880 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r7, sl, #248, 20 @ 0xf8000 │ │ │ │ + subeq r7, sl, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r7, sp, #76, 10 @ 0x13000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r9, sl, #232, 2 @ 0x3a │ │ │ │ + subeq r9, sl, #0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r9, r0, fp, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r6, sl, #196, 18 @ 0x310000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq ip, sp, #16, 26 @ 0x400 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq pc, sl, #224, 30 @ 0x380 │ │ │ │ + subeq r1, fp, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sp, #8, 26 @ 0x200 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r4, fp, #24, 20 @ 0x18000 │ │ │ │ + subeq sl, fp, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, lsl #24 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r6, sl, #12, 20 @ 0xc000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r5, lr, #32, 2 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq ip, fp, #216, 18 @ 0x360000 │ │ │ │ + subeq ip, fp, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sp, #164, 24 @ 0xa400 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq lr, fp, #208, 20 @ 0xd0000 │ │ │ │ + subeq pc, fp, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r9, sp, #136, 12 @ 0x8800000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq pc, fp, #72, 20 @ 0x48000 │ │ │ │ + subeq r0, ip, #72, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r1, #244, 8 @ 0xf4000000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq fp, pc, #224, 26 @ 0x3800 │ │ │ │ + subeq fp, pc, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3572 @ 0xdf4 │ │ │ │ + ldreq r9, [r2], #3596 @ 0xe0c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #136, 10 @ 0x22000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r7, ip, #240, 8 @ 0xf0000000 │ │ │ │ + subeq r7, ip, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, sp, #212, 6 @ 0x50000003 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq lr, ip, #40, 14 @ 0xa00000 │ │ │ │ + subeq lr, ip, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, sp, #176, 26 @ 0x2c00 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq pc, ip, #32, 4 │ │ │ │ + subeq pc, ip, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq pc, sp, #240, 16 @ 0xf00000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r2, sp, #208, 10 @ 0x34000000 │ │ │ │ + subeq r2, sp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sp, #76, 18 @ 0x130000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r4, sp, #32, 30 @ 0x80 │ │ │ │ + subeq r6, sp, #40 @ 0x28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r7, #84, 22 @ 0x15000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, sl, #72, 16 @ 0x480000 │ │ │ │ + subeq lr, sl, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r3, lr, #16, 4 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r7, sp, #224, 16 @ 0xe00000 │ │ │ │ + subeq r7, sp, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sp, #232, 16 @ 0xe80000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r8, sp, #144, 28 @ 0x900 │ │ │ │ + subeq r9, sp, #192 @ 0xc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r9, sp, #92, 6 @ 0x70000001 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r9, sp, #184, 8 @ 0xb8000000 │ │ │ │ + subeq r9, sp, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r1, #60, 22 @ 0xf000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq ip, pc, #184, 18 @ 0x2e0000 │ │ │ │ + subeq ip, pc, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #116, 10 @ 0x1d000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq ip, sp, #208, 14 @ 0x3400000 │ │ │ │ + subeq ip, sp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #32, 4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, fp, #40, 22 @ 0xa000 │ │ │ │ + subeq fp, fp, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sp, #188, 10 @ 0x2f000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq fp, lr, #96, 18 @ 0x180000 │ │ │ │ + subeq fp, lr, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, sp, #100, 16 @ 0x640000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq ip, lr, #8, 8 @ 0x8000000 │ │ │ │ + subeq ip, lr, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r9, r8, sp, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r7, sl, #84, 16 @ 0x540000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r0, lr, #164, 16 @ 0xa40000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq pc, lr, #200, 2 @ 0x32 │ │ │ │ + subeq pc, lr, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sp, #72, 8 @ 0x48000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r1, pc, #184, 30 @ 0x2e0 │ │ │ │ + subeq r2, pc, #96, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r6, lr, #240, 10 @ 0x3c000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r4, pc, #96, 4 │ │ │ │ + subeq r4, pc, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sp, #228, 6 @ 0x90000003 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r6, pc, #104, 30 @ 0x1a0 │ │ │ │ + subeq r6, pc, #0, 30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r9, sp, #48 @ 0x30 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r7, pc, #80, 6 @ 0x40000001 │ │ │ │ + subeq r7, pc, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r1, #64 @ 0x40 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq lr, pc, #24, 4 @ 0x80000001 │ │ │ │ + subeq lr, pc, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #96, 10 @ 0x18000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq r8, pc, #224, 16 @ 0xe00000 │ │ │ │ + subeq r8, pc, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1244 @ 0x4dc │ │ │ │ + ldreq r9, [r2], #1508 @ 0x5e4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, sp, #32, 20 @ 0x20000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq sp, pc, #16, 8 @ 0x10000000 │ │ │ │ + subeq sp, pc, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r6, sp, #84 @ 0x54 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subeq lr, pc, #168, 4 @ 0x8000000a │ │ │ │ + subeq lr, pc, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq ip, sp, #196, 4 @ 0x4000000c │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r0, r0, #208, 2 @ 0x34 │ │ │ │ + subseq r0, r0, #128, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, sp, #248 @ 0xf8 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r4, r0, #8 │ │ │ │ + subseq r4, r0, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2748 @ 0xabc │ │ │ │ + ldreq r8, [r2], #2700 @ 0xa8c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r1, lr, #52, 20 @ 0x34000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r5, r0, #176, 12 @ 0xb000000 │ │ │ │ + subseq r6, r0, #208, 4 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r2, lr, #252, 26 @ 0x3f00 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq sl, r0, #88, 18 @ 0x160000 │ │ │ │ + subseq sl, r0, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #252, 2 @ 0x3f │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq fp, r0, #112 @ 0x70 │ │ │ │ + subseq sl, r0, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, sp, #20 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq fp, r0, #176, 20 @ 0xb0000 │ │ │ │ + subseq fp, r0, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r8, #24, 6 @ 0x60000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, fp, #40, 2 │ │ │ │ + subeq r1, fp, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, sp, #80, 4 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq ip, r0, #8, 8 @ 0x8000000 │ │ │ │ + subseq ip, r0, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, lr, #140, 8 @ 0x8c000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq ip, r0, #48, 24 @ 0x3000 │ │ │ │ + subseq ip, r0, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, sp, #76, 16 @ 0x4c0000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq sp, r0, #80, 12 @ 0x5000000 │ │ │ │ + subseq sp, r0, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, sp, #164, 28 @ 0xa40 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq lr, r0, #192, 2 @ 0x30 │ │ │ │ + subseq sp, r0, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, sp, #224, 24 @ 0xe000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq lr, r0, #240, 18 @ 0x3c0000 │ │ │ │ + subseq lr, r0, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #168, 16 @ 0xa80000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r0, r1, #120, 2 │ │ │ │ + subseq pc, r0, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #176, 10 @ 0x2c000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r0, r1, #200, 30 @ 0x320 │ │ │ │ + subseq r0, r1, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, sp, #240, 30 @ 0x3c0 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r2, r1, #216, 6 @ 0x60000003 │ │ │ │ + subseq r2, r1, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r8, sp, #24, 26 @ 0x600 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r1, r2, #184, 24 @ 0xb800 │ │ │ │ + subseq r1, r2, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r1, #204, 30 @ 0x330 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq pc, pc, #216, 6 @ 0x60000003 │ │ │ │ + subeq pc, pc, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #76, 10 @ 0x13000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r3, r2, #120, 2 │ │ │ │ + subseq r3, r2, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq r0, sp, #232, 28 @ 0xe80 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r4, r2, #64, 4 │ │ │ │ + subseq r4, r2, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r8, sp, #0, 20 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r4, r2, #168, 26 @ 0x2a00 │ │ │ │ + subseq r5, r2, #96, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r7, r1, #216, 26 @ 0x3600 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subeq pc, pc, #24, 22 @ 0x6000 │ │ │ │ + subeq pc, pc, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #56, 10 @ 0xe000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r6, r2, #200, 12 @ 0xc800000 │ │ │ │ + subseq r6, r2, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #236 @ 0xec │ │ │ │ + ldreq r9, [r2], #308 @ 0x134 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq fp, sp, #48, 6 @ 0xc0000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r7, r2, #24, 10 @ 0x6000000 │ │ │ │ + subseq r7, r2, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r8, sp, #212, 12 @ 0xd400000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r8, r2, #48, 6 @ 0xc0000000 │ │ │ │ + subseq r8, r2, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r2, #124, 6 @ 0xf0000001 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r2, r9, #224, 14 @ 0x3800000 │ │ │ │ + subeq r2, r9, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #36, 10 @ 0x9000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r9, r2, #144, 18 @ 0x240000 │ │ │ │ + subseq r9, r2, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, sp, #132, 28 @ 0x840 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq sl, r2, #232, 4 @ 0x8000000e │ │ │ │ + subseq sl, r2, #56, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #80, 10 @ 0x14000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, fp, #240, 4 │ │ │ │ + subeq pc, fp, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r8, sp, #168, 6 @ 0xa0000002 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq sl, r2, #168, 10 @ 0x2a000000 │ │ │ │ + subseq sl, r2, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r1, #40, 22 @ 0xa000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r1, r0, #40 @ 0x28 │ │ │ │ + subseq r1, r0, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #16, 10 @ 0x4000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq fp, r2, #0, 20 │ │ │ │ + subseq fp, r2, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, sp, #184, 24 @ 0xb800 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq lr, r2, #56, 2 │ │ │ │ + subseq lr, r2, #32, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, sp, #60, 24 @ 0x3c00 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r1, r3, #56 @ 0x38 │ │ │ │ + subseq r1, r3, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, sp, #32, 28 @ 0x200 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r2, r3, #240, 4 │ │ │ │ + subseq r2, r3, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r7, #164, 22 @ 0x29000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, fp, #128, 20 @ 0x80000 │ │ │ │ + subeq sl, fp, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r8, sp, #124 @ 0x7c │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r2, r3, #136, 14 @ 0x2200000 │ │ │ │ + subseq r2, r3, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r1, #116, 28 @ 0x740 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r2, r0, #248, 2 @ 0x3e │ │ │ │ + subseq r2, r0, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #252, 8 @ 0xfc000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r4, r3, #8, 4 @ 0x80000000 │ │ │ │ + subseq r4, r3, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, sp, #172, 12 @ 0xac00000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r6, r3, #168 @ 0xa8 │ │ │ │ + subseq r5, r3, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, sp, #152, 30 @ 0x260 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r8, r3, #120, 8 @ 0x78000000 │ │ │ │ + subseq r8, r3, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, sp, #188, 26 @ 0x2f00 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r9, r3, #40, 2 │ │ │ │ + subseq r8, r3, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sp, [fp], #1132 @ 0x46c │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r7, sp, #80, 26 @ 0x1400 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r9, r3, #8, 8 @ 0x8000000 │ │ │ │ + subseq r9, r3, #144, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3404 @ 0xd4c │ │ │ │ + ldreq r9, [r2], #3428 @ 0xd64 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r1, #72, 4 @ 0x80000004 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r2, r0, #88, 18 @ 0x160000 │ │ │ │ + subseq r2, r0, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #232, 8 @ 0xe8000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq sl, r3, #128, 16 @ 0x800000 │ │ │ │ + subseq sl, r3, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -183030,43 +183030,43 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1052 @ 0x41c │ │ │ │ + ldreq r9, [r2], #1292 @ 0x50c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r4, sp, #92, 4 @ 0xc0000005 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r6, r4, #200, 16 @ 0xc80000 │ │ │ │ + subseq r6, r4, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r0, sp, #88, 26 @ 0x1600 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r8, r4, #184, 18 @ 0x2e0000 │ │ │ │ + subseq sp, r4, #136 @ 0x88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq r7, sp, #36, 20 @ 0x24000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r9, r4, #136, 2 @ 0x22 │ │ │ │ + subseq sp, r4, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r1, #208, 16 @ 0xd00000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r3, r0, #232, 8 @ 0xe8000000 │ │ │ │ + subseq r3, r0, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #212, 8 @ 0xd4000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq pc, r4, #128, 4 │ │ │ │ + subseq pc, r4, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -183094,411 +183094,411 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andsmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r9, sl, #180, 14 @ 0x2d00000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r2, sp, #48, 4 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq sp, r5, #224, 30 @ 0x380 │ │ │ │ + subseq lr, r5, #72 @ 0x48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq ip, ip, #28, 8 @ 0x1c000000 │ │ │ │ biceq r3, r0, r8, lsr #5 │ │ │ │ - subseq r0, r6, #96, 10 @ 0x18000000 │ │ │ │ + subseq r0, r6, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r5, r1, #76, 26 @ 0x1300 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r4, r0, #224, 24 @ 0xe000 │ │ │ │ + subseq r5, r0, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r1, #216, 28 @ 0xd80 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r5, r0, #0, 24 │ │ │ │ + subseq r6, r0, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r8, #56, 10 @ 0xe000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, fp, #144, 28 @ 0x900 │ │ │ │ + subeq fp, fp, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r2, [r2], #3316 @ 0xcf4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r1, #108, 30 @ 0x1b0 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r6, r0, #72, 12 @ 0x4800000 │ │ │ │ + subseq r7, r0, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r1, #84, 24 @ 0x5400 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r7, r0, #128, 2 │ │ │ │ + subseq r7, r0, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r1, #160 @ 0xa0 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r7, r0, #192, 10 @ 0x30000000 │ │ │ │ + subseq r8, r0, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r1, #216, 2 @ 0x36 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r8, r0, #80, 24 @ 0x5000 │ │ │ │ + subseq r8, r0, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r1, #104, 4 @ 0x80000006 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq r9, r0, #232, 2 @ 0x3a │ │ │ │ + subseq r9, r0, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #84, 10 @ 0x15000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, ip, #88, 26 @ 0x1600 │ │ │ │ + subeq r3, ip, #0, 28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r1, #56, 20 @ 0x38000 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq sl, r0, #0, 4 │ │ │ │ + subseq sl, r0, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r1, #128, 6 │ │ │ │ biceq r2, r0, r8, asr #3 │ │ │ │ - subseq sl, r0, #136, 16 @ 0x880000 │ │ │ │ + subseq sl, r0, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r3, #40, 20 @ 0x28000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r3, r9, #104, 8 @ 0x68000000 │ │ │ │ + subeq r3, r9, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r3, r3, #224, 16 @ 0xe00000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r3, r9, #112, 26 @ 0x1c00 │ │ │ │ + subeq r3, r9, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r3, r2, #120, 18 @ 0x1e0000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r4, r9, #0, 18 │ │ │ │ + subeq r4, r9, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #192 @ 0xc0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r5, r9, #40, 4 @ 0x80000002 │ │ │ │ + subeq r4, r9, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r6, [r4], #1700 @ 0x6a4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r2, #80, 4 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r5, r9, #112, 20 @ 0x70000 │ │ │ │ + subeq r5, r9, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #88, 2 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r6, r9, #8 │ │ │ │ + subeq r5, r9, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r2, #36, 2 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r6, r9, #168, 16 @ 0xa80000 │ │ │ │ + subeq r6, r9, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r2, #248, 30 @ 0x3e0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r7, r9, #32, 2 │ │ │ │ + subeq r7, r9, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #240, 2 @ 0x3c │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r7, r9, #88, 12 @ 0x5800000 │ │ │ │ + subeq r7, r9, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #132, 4 @ 0x40000008 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r7, r9, #32, 20 @ 0x20000 │ │ │ │ + subeq r7, r9, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #24, 6 @ 0x60000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r9, r9, #192, 14 @ 0x3000000 │ │ │ │ + subeq r9, r9, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r2, #204, 28 @ 0xcc0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq sl, r9, #208, 10 @ 0x34000000 │ │ │ │ + subeq sl, r9, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #460 @ 0x1cc │ │ │ │ + ldreq sl, [r2], #436 @ 0x1b4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r2, #160, 26 @ 0x2800 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq sl, r9, #48, 26 @ 0xc00 │ │ │ │ + subeq sl, r9, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3804 @ 0xedc │ │ │ │ + ldreq r8, [r2], #3948 @ 0xf6c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r2, #116, 24 @ 0x7400 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq fp, r9, #48, 12 @ 0x3000000 │ │ │ │ + subeq fp, r9, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r2, #192, 28 @ 0xc00 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq ip, r9, #152, 4 @ 0x80000009 │ │ │ │ + subeq ip, r9, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r8, #200, 6 @ 0x20000003 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq sp, fp, #64, 4 │ │ │ │ + subeq sp, fp, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r2, #72, 22 @ 0x12000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq ip, r9, #104, 22 @ 0x1a000 │ │ │ │ + subeq ip, r9, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r2, #240, 18 @ 0x3c0000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq sp, r9, #176, 12 @ 0xb000000 │ │ │ │ + subeq sp, r9, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r3, #208, 2 @ 0x34 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq ip, sl, #128, 26 @ 0x2000 │ │ │ │ + subeq sp, sl, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, r3, #72, 28 @ 0x480 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq sp, sl, #200, 24 @ 0xc800 │ │ │ │ + subeq sp, sl, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r3, #44, 4 @ 0xc0000002 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq lr, ip, #32, 16 @ 0x200000 │ │ │ │ + subeq lr, ip, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r2, r3, #0, 16 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq lr, ip, #216, 26 @ 0x3600 │ │ │ │ + subeq lr, ip, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r3, #164, 14 @ 0x2900000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq pc, ip, #168, 6 @ 0xa0000002 │ │ │ │ + subeq pc, ip, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, r2, #92, 20 @ 0x5c000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r0, sp, #40, 8 @ 0x28000000 │ │ │ │ + subeq r0, sp, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r3, r3, #228, 8 @ 0xe4000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r1, sp, #48, 24 @ 0x3000 │ │ │ │ + subeq r2, sp, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r2, #116, 18 @ 0x1d0000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r2, sp, #176, 18 @ 0x2c0000 │ │ │ │ + subeq r2, sp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, r2, #236, 16 @ 0xec0000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r3, sp, #64, 2 │ │ │ │ + subeq r3, sp, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, lr, #248, 8 @ 0xf8000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r3, r9, #16, 10 @ 0x4000000 │ │ │ │ + subseq r3, r9, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, lr, #216, 12 @ 0xd800000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r3, r9, #104, 24 @ 0x6800 │ │ │ │ + subseq r4, r9, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, lr, #96, 16 @ 0x600000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r5, r9, #24, 20 @ 0x18000 │ │ │ │ + subseq r6, r9, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sl, r0, #232, 4 @ 0x8000000e │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r7, r9, #208, 8 @ 0xd0000000 │ │ │ │ + subseq r7, r9, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1484 @ 0x5cc │ │ │ │ + ldreq r9, [r2], #1748 @ 0x6d4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq pc, lr, #192 @ 0xc0 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r9, r9, #32, 24 @ 0x2000 │ │ │ │ + subseq r9, r9, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, lr, #0, 22 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq sl, r9, #40, 26 @ 0xa00 │ │ │ │ + subseq sl, r9, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, lr, #156, 24 @ 0x9c00 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq fp, r9, #0, 26 │ │ │ │ + subseq fp, r9, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq r9, lr, #188, 30 @ 0x2f0 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq ip, r9, #80, 24 @ 0x5000 │ │ │ │ + subseq sp, r9, #40, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r0, #124, 14 @ 0x1f00000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r7, sl, #96, 10 @ 0x18000000 │ │ │ │ + subseq r7, sl, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r7, #168, 22 @ 0x2a000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, fp, #80, 20 @ 0x50000 │ │ │ │ + subeq pc, fp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sl, lr, #4, 4 @ 0x40000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r8, sl, #72 @ 0x48 │ │ │ │ + subseq r8, sl, #24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r0, #20, 2 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r8, sl, #32, 30 @ 0x80 │ │ │ │ + subseq r8, sl, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, r0, #228, 30 @ 0x390 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r9, sl, #72, 14 @ 0x1200000 │ │ │ │ + subseq r9, sl, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq lr, pc, #68, 2 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq sp, sl, #200, 22 @ 0x32000 │ │ │ │ + subseq sp, sl, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sp, pc, #116, 10 @ 0x1d000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r3, ip, #112, 6 @ 0xc0000001 │ │ │ │ + subseq r3, ip, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sp, r8, #44, 12 @ 0x2c00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, ip, #224, 10 @ 0x38000000 │ │ │ │ + subeq r9, ip, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r9, #172, 16 @ 0xac0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, ip, #56, 16 @ 0x380000 │ │ │ │ + subeq r9, ip, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq ip, pc, #20, 22 @ 0x5000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r9, ip, #120, 14 @ 0x1e00000 │ │ │ │ + subseq sl, ip, #64 @ 0x40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq lr, r0, #108, 28 @ 0x6c0 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq ip, ip, #96, 4 │ │ │ │ + subseq ip, ip, #0, 26 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, r2, #64, 14 @ 0x1000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r3, sp, #136, 16 @ 0x880000 │ │ │ │ + subeq r4, sp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, pc, #120, 24 @ 0x7800 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq lr, ip, #128, 20 @ 0x80000 │ │ │ │ + subseq lr, ip, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r0, #196, 22 @ 0x31000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r0, sp, #160, 14 @ 0x2800000 │ │ │ │ + subseq r0, sp, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ stclcc 0, cr0, [r0], {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -183520,93 +183520,93 @@ │ │ │ │ subls r2, r9, #-1845493760 @ 0x92000000 │ │ │ │ svccc 0x00b24924 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, r3, #152, 24 @ 0x9800 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r5, sp, #16, 2 │ │ │ │ + subeq r6, sp, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3044 @ 0xbe4 │ │ │ │ + ldreq r9, [r2], #3116 @ 0xc2c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r1, r3, #180, 22 @ 0x2d000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r6, sp, #208, 28 @ 0xd00 │ │ │ │ + subeq r7, sp, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r2, #44, 18 @ 0xb0000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r7, sp, #104, 4 @ 0x80000006 │ │ │ │ + subeq r7, sp, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r4, [r9, -r8] │ │ │ │ ldrbtvs r3, [pc], -sp, asr #23 │ │ │ │ svccc 0x0066a09e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi ip, sl, #16, 10 @ 0x4000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r4, r2, #252, 26 @ 0x3f00 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r7, sp, #40, 16 @ 0x280000 │ │ │ │ + subeq r7, sp, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r3, r3, #88, 6 @ 0x60000001 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r8, sp, #240, 4 │ │ │ │ + subeq r8, sp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r3, r2, #172, 6 @ 0xb0000002 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r8, sp, #232, 24 @ 0xe800 │ │ │ │ + subeq r8, sp, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2132 @ 0x854 │ │ │ │ + ldreq r9, [r2], #2348 @ 0x92c │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ rsceq ip, r0, #108, 8 @ 0x6c000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r1, sp, #240, 30 @ 0x3c0 │ │ │ │ + subseq r2, sp, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrteq r8, [sp], #372 @ 0x174 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x01094cb8 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi ip, sl, #92, 10 @ 0x17000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #232, 10 @ 0x3a000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, ip, #176, 24 @ 0xb000 │ │ │ │ + subeq ip, ip, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r7, #248, 22 @ 0x3e000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r1, ip, #8, 26 @ 0x200 │ │ │ │ + subeq r1, ip, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r1, #240, 24 @ 0xf000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r4, sp, #184, 8 @ 0xb8000000 │ │ │ │ + subseq r4, sp, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r9, r8, ip, r4 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -183646,15 +183646,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sp, sl, #104, 6 @ 0xa0000001 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r0, r1, #116, 16 @ 0x740000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r5, sp, #144, 30 @ 0x240 │ │ │ │ + subseq r5, sp, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r9, r8, sp, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -183664,15 +183664,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sp, sl, #176, 6 @ 0xc0000002 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r0, #40, 4 @ 0x80000002 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r7, sp, #104, 2 │ │ │ │ + subseq r7, sp, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r4, [r9, -r0] │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ svccc 0x00f921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -183684,85 +183684,85 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1580 @ 0x62c │ │ │ │ + ldreq r9, [r2], #1892 @ 0x764 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1844 @ 0x734 │ │ │ │ + ldreq r9, [r2], #2204 @ 0x89c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sp, sl, #248, 6 @ 0xe0000003 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, r0, #40, 24 @ 0x2800 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r7, sp, #248, 22 @ 0x3e000 │ │ │ │ + subseq r7, sp, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r5, pc, #240, 10 @ 0x3c000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq sl, sp, #216, 16 @ 0xd80000 │ │ │ │ + subseq sl, sp, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #140, 12 @ 0x8c00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, ip, #216, 28 @ 0xd80 │ │ │ │ + subeq lr, ip, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r4, pc, #252, 26 @ 0x3f00 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ subseq sp, sp, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r0, #24, 10 @ 0x6000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq lr, sp, #40, 20 @ 0x28000 │ │ │ │ + subseq lr, sp, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r4, pc, #136, 12 @ 0x8800000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r0, lr, #128, 8 @ 0x80000000 │ │ │ │ + subseq r0, lr, #64, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r4, pc, #232 @ 0xe8 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r4, lr, #120, 28 @ 0x780 │ │ │ │ + subseq r7, lr, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq r3, pc, #228, 16 @ 0xe40000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq fp, lr, #88, 6 @ 0x60000001 │ │ │ │ + subseq fp, lr, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sl, r0, #72, 10 @ 0x12000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq sp, lr, #152, 18 @ 0x260000 │ │ │ │ + subseq lr, lr, #8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -183778,57 +183778,57 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sp, sl, #160, 8 @ 0xa0000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq pc, r7, #100, 24 @ 0x6400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r5, ip, #232, 24 @ 0xe800 │ │ │ │ + subeq r5, ip, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq fp, r0, #60, 12 @ 0x3c00000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq lr, lr, #168, 22 @ 0x2a000 │ │ │ │ + subseq pc, lr, #24, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r4, [r9, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ stccc 0, cr0, [r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi lr, sl, #220, 2 @ 0x37 │ │ │ │ svceq 0x00c01801 │ │ │ │ sbcseq pc, pc, #68 @ 0x44 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r2, pc, #192, 6 │ │ │ │ + subseq r2, pc, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sl, lr, #60, 6 @ 0xf0000000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r3, pc, #72, 26 @ 0x1200 │ │ │ │ + subseq r6, pc, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sl, lr, #252, 20 @ 0xfc000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r8, pc, #0 │ │ │ │ + subseq r7, pc, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #980 @ 0x3d4 │ │ │ │ + ldreq r9, [r2], #1220 @ 0x4c4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq fp, lr, #156, 20 @ 0x9c000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq r8, pc, #216, 26 @ 0x3600 │ │ │ │ + subseq r8, pc, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -183838,111 +183838,111 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi lr, sl, #168, 4 @ 0x8000000a │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ sbcseq ip, lr, #156, 6 @ 0x70000002 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq sl, pc, #48, 10 @ 0xc000000 │ │ │ │ + subseq sl, pc, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq sl, r0, #172, 14 @ 0x2b00000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq fp, pc, #128, 8 @ 0x80000000 │ │ │ │ + subseq fp, pc, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabteq r9, r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi lr, sl, #240, 4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ sbcseq sp, lr, #112, 16 @ 0x700000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq ip, pc, #168, 8 @ 0xa8000000 │ │ │ │ + subseq ip, pc, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq sp, lr, #180, 20 @ 0xb4000 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq sp, pc, #72, 6 @ 0x20000001 │ │ │ │ + subseq ip, pc, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r8, r9, #28, 6 @ 0x70000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, sp, #168, 8 @ 0xa8000000 │ │ │ │ + subeq r0, sp, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ sbcseq sp, lr, #136, 28 @ 0x880 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq lr, pc, #88, 10 @ 0x16000000 │ │ │ │ + subseq lr, pc, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2612 @ 0xa34 │ │ │ │ + ldreq r9, [r2], #2804 @ 0xaf4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ sbcseq lr, lr, #100 @ 0x64 │ │ │ │ biceq r4, r0, r8, lsl #1 │ │ │ │ - subseq pc, pc, #152, 10 @ 0x26000000 │ │ │ │ + subseq pc, pc, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r3, r2, #120, 8 @ 0x78000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq fp, sp, #152, 16 @ 0x980000 │ │ │ │ + subeq fp, sp, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #204, 8 @ 0xcc000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq ip, sp, #48, 14 @ 0xc00000 │ │ │ │ + subeq ip, sp, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #44, 10 @ 0xb000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq sp, sp, #16, 4 │ │ │ │ + subeq sp, sp, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, r2, #204, 10 @ 0x33000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r0, lr, #224 @ 0xe0 │ │ │ │ + subeq r0, lr, #0, 18 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #140, 10 @ 0x23000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r9, lr, #200, 22 @ 0x32000 │ │ │ │ + subeq sl, lr, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, r3, #84, 16 @ 0x540000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq fp, lr, #136, 26 @ 0x2200 │ │ │ │ + subeq fp, lr, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r3, r4, #0, 28 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x01205190 │ │ │ │ + @ instruction: 0x01205038 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -183978,15 +183978,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi lr, sl, #20, 8 @ 0x14000000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2660 @ 0xa64 │ │ │ │ + ldreq r9, [r2], #2828 @ 0xb0c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq r5, [r9, -r0] │ │ │ │ strbvc r2, [r5], #-327 @ 0xfffffeb9 │ │ │ │ svclt 0x00cdd63a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi lr, sl, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -183994,15 +183994,15 @@ │ │ │ │ sbccc r3, r8, sp, lsr #17 │ │ │ │ svclt 0x00a20596 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi lr, sl, #144, 12 @ 0x9000000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r2, r9, #36, 2 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, sp, #48, 20 @ 0x30000 │ │ │ │ + subeq r2, sp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, lsr r3 │ │ │ │ cdphi 3, 12, cr8, cr7, cr13, {4} │ │ │ │ svccc 0x00fc5bf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -184036,435 +184036,435 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r5, sl, #232, 22 @ 0x3a000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, r9, #160, 28 @ 0xa00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, ip, #160, 22 @ 0x28000 │ │ │ │ + subeq lr, ip, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r9, r8, #36, 6 @ 0x90000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, ip, #232, 4 @ 0x8000000e │ │ │ │ + subeq pc, ip, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r4, #65536 @ 0x10000 │ │ │ │ adcseq r2, r8, #72, 8 @ 0x48000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r0, sp, #0, 6 │ │ │ │ + subeq r0, sp, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r4, #65536 @ 0x10000 │ │ │ │ adcseq r1, r8, #76, 16 @ 0x4c0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, sp, #208, 8 @ 0xd0000000 │ │ │ │ + subeq r2, sp, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r4, #65536 @ 0x10000 │ │ │ │ adcseq r0, r8, #116, 20 @ 0x74000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r2, sp, #192, 28 @ 0xc00 │ │ │ │ + subeq r2, sp, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sl, r1, #60, 22 @ 0xf000 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq r6, r3, #24 │ │ │ │ + subseq r5, r3, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sl, r1, #8, 16 @ 0x80000 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq r7, r3, #80, 14 @ 0x1400000 │ │ │ │ + subseq r7, r3, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r9, r1, #124, 30 @ 0x1f0 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq r8, r3, #48, 16 @ 0x300000 │ │ │ │ + subseq r8, r3, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r1, r3, #68, 10 @ 0x11000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq lr, lr, #40, 30 @ 0xa0 │ │ │ │ + subeq pc, lr, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1076 @ 0x434 │ │ │ │ + ldreq r9, [r2], #1316 @ 0x524 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r1, #92, 4 @ 0xc0000005 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq sl, r3, #64, 2 │ │ │ │ + subseq sl, r3, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sl, r1, #80, 10 @ 0x14000000 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq sl, r3, #88, 24 @ 0x5800 │ │ │ │ + subseq fp, r3, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r9, r1, #184, 24 @ 0xb800 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq ip, r3, #232, 8 @ 0xe8000000 │ │ │ │ + subseq r0, r4, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r5, #196, 10 @ 0x31000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - smlawteq r0, r0, r1, r7 │ │ │ │ + @ instruction: 0x012075a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r1, #72, 4 @ 0x80000004 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq r3, r4, #48, 14 @ 0xc00000 │ │ │ │ + subseq r3, r4, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #188, 30 @ 0x2f0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r4, sp, #48, 22 @ 0xc000 │ │ │ │ + subeq r5, sp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sl, r1, #148, 4 @ 0x40000009 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq r4, r4, #8, 2 │ │ │ │ + subseq r3, r4, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r9, r1, #244, 18 @ 0x3d0000 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq r4, r4, #112, 16 @ 0x700000 │ │ │ │ + subseq r4, r4, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, r2, #104, 4 @ 0x80000006 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r2, pc, #240, 28 @ 0xf00 │ │ │ │ + subeq r2, pc, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r1, #52, 4 @ 0x40000003 │ │ │ │ biceq r3, r0, r8, lsl #4 │ │ │ │ - subseq r6, r4, #32, 24 @ 0x2000 │ │ │ │ + subseq r7, r4, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, r3, #168, 6 @ 0xa0000002 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r3, pc, #88, 14 @ 0x1600000 │ │ │ │ + subeq r3, pc, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq sp, r4, #124, 16 @ 0x7c0000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x01208f58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r0, r3, #112, 30 @ 0x1c0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r4, pc, #40, 22 @ 0xa000 │ │ │ │ + subeq r4, pc, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r3, #0, 16 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - teqeq ip, r8, lsr #20 │ │ │ │ + teqeq pc, r0, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, r2, #36 @ 0x24 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq r6, pc, #104, 12 @ 0x6800000 │ │ │ │ + subeq r6, pc, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r3, #48, 20 @ 0x30000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r1, r0, #144, 2 @ 0x24 │ │ │ │ + subeq r1, r0, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sp, r2, #248, 8 @ 0xf8000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq sp, pc, #184, 12 @ 0xb800000 │ │ │ │ + subeq sp, pc, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r3, #160, 6 @ 0x80000002 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r2, r0, #224, 2 @ 0x38 │ │ │ │ + subeq r2, r0, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sp, r2, #40, 8 @ 0x28000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subeq pc, pc, #184, 20 @ 0xb8000 │ │ │ │ + subeq pc, pc, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r3, #224, 6 @ 0x80000003 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r3, r0, #80, 30 @ 0x140 │ │ │ │ + subeq r3, r0, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, r3, #8, 28 @ 0x80 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r5, r0, #16, 8 @ 0x10000000 │ │ │ │ + subeq r5, r0, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3036 @ 0xbdc │ │ │ │ + ldreq r8, [r2], #3132 @ 0xc3c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r3, #208, 26 @ 0x3400 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r5, r0, #184 @ 0xb8 │ │ │ │ + subseq r6, r0, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ rsceq r3, r4, #168 @ 0xa8 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r6, r0, #224, 12 @ 0xe000000 │ │ │ │ + subeq r7, r0, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r0, r3, #72, 26 @ 0x1200 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq pc, r0, #24, 16 @ 0x180000 │ │ │ │ + subseq pc, r0, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r3, #64, 8 @ 0x40000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r8, r0, #232, 4 @ 0x8000000e │ │ │ │ + subeq r8, r0, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r0, r3, #240, 22 @ 0x3c000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r0, r1, #72, 16 @ 0x480000 │ │ │ │ + subseq r0, r1, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r2, #100, 12 @ 0x6400000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r2, r1, #240, 4 │ │ │ │ + subseq r2, r1, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, r2, #104, 16 @ 0x680000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq sl, r1, #208, 4 │ │ │ │ + subseq sl, r1, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r7, r4, #36, 22 @ 0x9000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r9, r0, #176, 4 │ │ │ │ + subeq r8, r0, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #228, 28 @ 0xe40 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r7, sp, #224, 6 @ 0x80000003 │ │ │ │ + subeq r7, sp, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r4, #120, 12 @ 0x7800000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq ip, r0, #160, 6 @ 0x80000002 │ │ │ │ + subeq ip, r0, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r1, r1, lsl #16 │ │ │ │ rsceq r5, r2, #28, 30 @ 0x70 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r8, r2, #88, 20 @ 0x58000 │ │ │ │ + subseq r8, r2, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq lr, r2, #88, 10 @ 0x16000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r9, r2, #168, 2 @ 0x2a │ │ │ │ + subseq r9, r2, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r4, #204, 10 @ 0x33000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq lr, r0, #56, 16 @ 0x380000 │ │ │ │ + subeq lr, r0, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r2, #232, 26 @ 0x3a00 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq sl, r2, #160, 14 @ 0x2800000 │ │ │ │ + subseq sl, r2, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r1, r1, lsl #16 │ │ │ │ rsceq r5, r2, #236, 24 @ 0xec00 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq fp, r2, #104, 2 │ │ │ │ + subseq fp, r2, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq lr, r2, #72, 4 @ 0x80000004 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq fp, r2, #232, 14 @ 0x3a00000 │ │ │ │ + subseq fp, r2, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, r4, #208, 10 @ 0x34000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r1, r1, #184, 4 @ 0x8000000b │ │ │ │ + subeq r1, r1, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, sl, #92, 18 @ 0x170000 │ │ │ │ - biceq r1, r0, r8, lsr #24 │ │ │ │ - subseq r4, r0, #184, 28 @ 0xb80 │ │ │ │ + biceq r1, r0, r8, lsr #25 │ │ │ │ + subseq r5, r0, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r5, sl, #120, 30 @ 0x1e0 │ │ │ │ - biceq r1, r0, r8, lsr #24 │ │ │ │ - subseq r5, r0, #248, 14 @ 0x3e00000 │ │ │ │ + biceq r1, r0, r8, lsr #25 │ │ │ │ + subseq r6, r0, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ adcseq r6, sl, #92, 14 @ 0x1700000 │ │ │ │ - biceq r1, r0, r8, lsr #24 │ │ │ │ - subseq r5, r0, #48, 26 @ 0xc00 │ │ │ │ + biceq r1, r0, r8, lsr #25 │ │ │ │ + subseq r6, r0, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, pc, lsr r4 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, sl, #148, 30 @ 0x250 │ │ │ │ - biceq r1, r0, r8, lsr #24 │ │ │ │ - subseq r6, r0, #248, 8 @ 0xf8000000 │ │ │ │ + biceq r1, r0, r8, lsr #25 │ │ │ │ + subseq r6, r0, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, sl, #132, 30 @ 0x210 │ │ │ │ - biceq r1, r0, r8, lsr #24 │ │ │ │ - subseq r6, r0, #176, 18 @ 0x2c0000 │ │ │ │ + biceq r1, r0, r8, lsr #25 │ │ │ │ + subseq r7, r0, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r2, #212, 26 @ 0x3500 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq sp, r2, #192, 24 @ 0xc000 │ │ │ │ + subseq sp, r2, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r2, #220, 18 @ 0x370000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq lr, r2, #160, 12 @ 0xa000000 │ │ │ │ + subseq lr, r2, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1628 @ 0x65c │ │ │ │ + ldreq r9, [r2], #1940 @ 0x794 │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq sp, r2, #56, 30 @ 0xe0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq lr, r2, #192, 30 @ 0x300 │ │ │ │ + subseq lr, r2, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r4, #40, 12 @ 0x2800000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq sl, r1, #96, 12 @ 0x6000000 │ │ │ │ + subeq sl, r1, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r2, #192, 26 @ 0x3000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r1, r3, #208, 4 │ │ │ │ + subseq r1, r3, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r1, r1, lsl #16 │ │ │ │ rsceq r5, r2, #172, 14 @ 0x2b00000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r2, r3, #232, 10 @ 0x3a000000 │ │ │ │ + subseq r2, r3, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq sp, r2, #40, 24 @ 0x2800 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r2, r3, #40, 24 @ 0x2800 │ │ │ │ + subseq r2, r3, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r4, #216, 18 @ 0x360000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq fp, r1, #224, 28 @ 0xe00 │ │ │ │ + subeq fp, r1, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r2, #172, 26 @ 0x2b00 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r4, r3, #56, 12 @ 0x3800000 │ │ │ │ + subseq r4, r3, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, r1, lsl #16 │ │ │ │ rsceq r5, r2, #220, 10 @ 0x37000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r5, r3, #240, 8 @ 0xf0000000 │ │ │ │ + subseq r5, r3, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq sp, r2, #212, 16 @ 0xd40000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r5, r3, #0, 30 │ │ │ │ + subseq r5, r3, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r4, #76, 12 @ 0x4c00000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r3, r2, #184, 10 @ 0x2e000000 │ │ │ │ + subeq r3, r2, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r2, #152, 26 @ 0x2600 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r8, r3, #184, 16 @ 0xb80000 │ │ │ │ + subseq r8, r3, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #12, 28 @ 0xc0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r9, sp, #248, 14 @ 0x3e00000 │ │ │ │ + subeq r9, sp, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sp, r1, #240, 14 @ 0x3c00000 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq ip, r8, #40, 12 @ 0x2800000 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq sp, r8, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r2, #140, 8 @ 0x8c000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r9, r3, #232, 6 @ 0xa0000003 │ │ │ │ + subseq r9, r3, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -184475,1487 +184475,1487 @@ │ │ │ │ svccc 0x00e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi r4, fp, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r9, r0, sl, r5 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ - subseq fp, r1, #72, 10 @ 0x12000000 │ │ │ │ + subseq fp, r1, #120, 10 @ 0x1e000000 │ │ │ │ rsbmi r9, sl, #104, 4 @ 0x80000006 │ │ │ │ svceq 0x00c31801 │ │ │ │ rsceq lr, r1, #48, 22 @ 0xc000 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq r2, r9, #176, 20 @ 0xb0000 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq r2, r9, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq fp, r1, #152, 30 @ 0x260 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq r4, r9, #160, 4 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq r4, r9, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sp, r1, #192, 26 @ 0x3000 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq r6, r9, #216, 18 @ 0x360000 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq r6, r9, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ rsceq ip, r1, #56, 8 @ 0x38000000 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq r7, r9, #152, 24 @ 0x9800 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq r7, r9, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq sp, r1, #52, 22 @ 0xd000 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq r8, r9, #128, 4 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq r8, r9, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq sp, r2, #196, 10 @ 0x31000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r9, r3, #208, 16 @ 0xd00000 │ │ │ │ + subseq r9, r3, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r1, #120, 4 @ 0x80000007 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq sl, r9, #128, 8 @ 0x80000000 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq sl, r9, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ rsceq ip, r1, #140, 4 @ 0xc0000008 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq fp, r9, #0, 6 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq fp, r9, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq sp, r1, #168, 16 @ 0xa80000 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq fp, r9, #112, 16 @ 0x700000 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq fp, r9, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r3, #120, 8 @ 0x78000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r5, r2, #248, 28 @ 0xf80 │ │ │ │ + subeq r5, r2, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1796 @ 0x704 │ │ │ │ + ldreq r9, [r2], #2108 @ 0x83c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r1, #100, 4 @ 0x40000006 │ │ │ │ - biceq r4, r0, r8, asr #2 │ │ │ │ - subseq pc, r9, #96 @ 0x60 │ │ │ │ + biceq r4, r0, r8, lsl #3 │ │ │ │ + subseq pc, r9, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r2, #132, 26 @ 0x2100 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq ip, r3, #80, 4 │ │ │ │ + subseq r0, r4, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq ip, #65536 @ 0x10000 │ │ │ │ rsceq r4, r2, #164, 16 @ 0xa40000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r2, r4, #48, 16 @ 0x300000 │ │ │ │ + subseq r2, r4, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r2, #184, 8 @ 0xb8000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r4, r4, #112, 12 @ 0x7000000 │ │ │ │ + subseq r4, r4, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq ip, r2, #128, 26 @ 0x2000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r6, r4, #80, 6 @ 0x40000001 │ │ │ │ + subseq r6, r4, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r3, #52, 8 @ 0x34000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r6, r4, #128, 24 @ 0x8000 │ │ │ │ + subseq r7, r4, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #40, 18 @ 0xa0000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r7, r4, #232, 8 @ 0xe8000000 │ │ │ │ + subseq r8, r4, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r2, #76, 6 @ 0x30000001 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r8, r4, #160, 4 │ │ │ │ + subseq ip, r4, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r3, #136, 4 @ 0x80000008 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r9, r4, #104, 12 @ 0x6800000 │ │ │ │ + subseq sp, r4, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r2, #84, 24 @ 0x5400 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r3, r7, #96, 14 @ 0x1800000 │ │ │ │ + subseq r3, r7, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r3, #184, 8 @ 0xb8000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r6, r2, #64, 28 @ 0x400 │ │ │ │ + subeq r6, r2, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sp, r4, #192, 4 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ subeq r8, r2, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sl, r4, #136, 20 @ 0x88000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r5, r3, #240, 4 │ │ │ │ + subeq r5, r3, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r5, #0, 28 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r7, r3, #168, 20 @ 0xa8000 │ │ │ │ + subeq r7, r3, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #192, 24 @ 0xc000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq lr, sp, #120, 12 @ 0x7800000 │ │ │ │ + subeq lr, sp, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r4, #64, 24 @ 0x4000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r8, r3, #216, 4 @ 0x8000000d │ │ │ │ + subeq r7, r3, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ adcseq lr, sl, #228, 16 @ 0xe40000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r7, r2, #128, 8 @ 0x80000000 │ │ │ │ + subseq r7, r2, #32, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, fp, #224, 12 @ 0xe000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r7, r2, #32, 14 @ 0x800000 │ │ │ │ + subseq r7, r2, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r4, fp, #12, 6 @ 0x30000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r8, r2, #208, 4 │ │ │ │ + subseq r8, r2, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, fp, #96, 26 @ 0x1800 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r9, r2, #136, 16 @ 0x880000 │ │ │ │ + subseq r9, r2, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r7, sl, #232, 8 @ 0xe8000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r2, #8, 4 @ 0x80000000 │ │ │ │ + subseq fp, r2, #80 @ 0x50 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r7, sl, #180, 10 @ 0x2d000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r2, #64, 14 @ 0x1000000 │ │ │ │ + subseq fp, r2, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, sl, #208, 8 @ 0xd0000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r2, #152, 20 @ 0x98000 │ │ │ │ + subseq fp, r2, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r8, sl, #28, 14 @ 0x700000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r2, #224, 30 @ 0x380 │ │ │ │ + subseq fp, r2, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r9, fp, #160, 14 @ 0x2800000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq lr, r2, #120, 12 @ 0x7800000 │ │ │ │ + subseq lr, r2, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, sl, #120, 10 @ 0x1e000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq pc, r2, #16, 10 @ 0x4000000 │ │ │ │ + subseq pc, r2, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq ip, sl, #188, 8 @ 0xbc000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq pc, r2, #40, 14 @ 0xa00000 │ │ │ │ + subseq pc, r2, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r7, r4, #100, 12 @ 0x6400000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq lr, r3, #72, 26 @ 0x1200 │ │ │ │ + subeq lr, r3, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #80, 4 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq pc, r2, #24, 28 @ 0x180 │ │ │ │ + subseq r0, r3, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r7, fp, #132, 12 @ 0x8400000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r1, r3, #216, 4 @ 0x8000000d │ │ │ │ + subseq r1, r3, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #580 @ 0x244 │ │ │ │ + ldreq sl, [r2], #556 @ 0x22c │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r8, sl, #72, 8 @ 0x48000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r1, r3, #128, 26 @ 0x2000 │ │ │ │ + subseq r2, r3, #32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, fp, #128, 30 @ 0x200 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r2, r3, #48, 10 @ 0xc000000 │ │ │ │ + subseq r2, r3, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, fp, #236, 6 @ 0xb0000003 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r2, r3, #80, 24 @ 0x5000 │ │ │ │ + subseq r2, r3, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, sl, #32, 12 @ 0x2000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r3, r3, #176, 8 @ 0xb0000000 │ │ │ │ + subseq r3, r3, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r4, #48, 22 @ 0xc000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r0, r4, #208, 12 @ 0xd000000 │ │ │ │ + subeq r0, r4, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #60, 4 @ 0xc0000003 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r4, r3, #144, 10 @ 0x24000000 │ │ │ │ + subseq r4, r3, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, sl, #100, 4 @ 0x40000006 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r4, r3, #136, 22 @ 0x22000 │ │ │ │ + subseq r4, r3, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq ip, sl, #208, 4 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r4, r3, #184, 26 @ 0x2e00 │ │ │ │ + subseq r4, r3, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r2, r4, #40, 24 @ 0x2800 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r2, r4, #192, 2 @ 0x30 │ │ │ │ + subeq r2, r4, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #40, 4 @ 0x80000002 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r5, r3, #144, 4 │ │ │ │ + subseq r5, r3, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r3, fp, #164, 26 @ 0x2900 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r5, r3, #184, 24 @ 0xb800 │ │ │ │ + subseq r5, r3, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq ip, sl, #40, 2 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r6, r3, #8, 2 │ │ │ │ + subseq r5, r3, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r0, r4, #212, 4 @ 0x4000000d │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r8, r4, #104, 26 @ 0x1a00 │ │ │ │ + subeq r9, r4, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #20, 4 @ 0x40000001 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r6, r3, #120, 16 @ 0x780000 │ │ │ │ + subseq r6, r3, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, fp, #112, 30 @ 0x1c0 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r7, r3, #112, 6 @ 0xc0000001 │ │ │ │ + subseq r7, r3, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, sl, #28, 14 @ 0x700000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r7, r3, #224, 18 @ 0x380000 │ │ │ │ + subseq r7, r3, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, sl, #188, 14 @ 0x2f00000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r8, r3, #16, 6 @ 0x40000000 │ │ │ │ + subseq r8, r3, #240 @ 0xf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #232, 22 @ 0x3a000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq fp, lr, #144, 30 @ 0x240 │ │ │ │ + subeq ip, lr, #72 @ 0x48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, sl, #8, 6 @ 0x20000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r8, r3, #216, 16 @ 0xd80000 │ │ │ │ + subseq r8, r3, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r4, #88 @ 0x58 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq sl, r4, #8, 28 @ 0x80 │ │ │ │ + subeq sl, r4, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #0, 4 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r9, r3, #144, 6 @ 0x40000002 │ │ │ │ + subseq r9, r3, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r3, fp, #108, 18 @ 0x1b0000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r9, r3, #96, 24 @ 0x6000 │ │ │ │ + subseq r9, r3, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq lr, sl, #144 @ 0x90 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq ip, r3, #232, 4 @ 0x8000000e │ │ │ │ + subseq r0, r4, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r4, #172, 30 @ 0x2b0 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq sp, r4, #88, 10 @ 0x16000000 │ │ │ │ + subeq sp, r4, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #236, 2 @ 0x3b │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r4, r4, #112, 14 @ 0x1c00000 │ │ │ │ + subseq r4, r4, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r3, #248, 8 @ 0xf8000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r0, r5, #232, 4 @ 0x8000000e │ │ │ │ + subeq r0, r5, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r8, fp, #228, 4 @ 0x4000000e │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r8, r4, #248 @ 0xf8 │ │ │ │ + subseq ip, r4, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sp, sl, #24, 28 @ 0x180 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r8, r4, #80, 10 @ 0x14000000 │ │ │ │ + subseq ip, r4, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r4, #40, 8 @ 0x28000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r3, r5, #16, 16 @ 0x100000 │ │ │ │ + subeq r3, r5, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #216, 2 @ 0x36 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq sl, r4, #192, 8 @ 0xc0000000 │ │ │ │ + subseq lr, r4, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, sl, #92, 18 @ 0x170000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r4, #168 @ 0xa8 │ │ │ │ + subseq lr, r4, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r0, fp, #92, 4 @ 0xc0000005 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq pc, r4, #96, 20 @ 0x60000 │ │ │ │ + subseq r0, r5, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ adcseq pc, sl, #208, 20 @ 0xd0000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r1, r5, #88, 20 @ 0x58000 │ │ │ │ + subseq r7, r5, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2964 @ 0xb94 │ │ │ │ + ldreq r8, [r2], #2916 @ 0xb64 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r7, sl, #96, 18 @ 0x180000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r3, r5, #32 │ │ │ │ + subseq r8, r5, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r4, fp, #116, 28 @ 0x740 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r4, r5, #136, 6 @ 0x20000002 │ │ │ │ + subseq r9, r5, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, sl, #136, 22 @ 0x22000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq sl, r5, #216, 6 @ 0x60000003 │ │ │ │ + subseq sl, r5, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sp, sl, #84, 22 @ 0x15000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r5, #240, 10 @ 0x3c000000 │ │ │ │ + subseq fp, r5, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, r3, #88, 12 @ 0x5800000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r7, r5, #136, 16 @ 0x880000 │ │ │ │ + subeq r7, r5, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #196, 2 @ 0x31 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq pc, r5, #112, 10 @ 0x1c000000 │ │ │ │ + subseq pc, r5, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq pc, sl, #228, 12 @ 0xe400000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r0, r6, #120, 10 @ 0x1e000000 │ │ │ │ + subseq r0, r6, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sp, sl, #144, 16 @ 0x900000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r1, r6, #56, 14 @ 0xe00000 │ │ │ │ + subseq r1, r6, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r1, r4, #236, 28 @ 0xec0 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r9, r5, #136, 4 @ 0x80000008 │ │ │ │ + subeq r9, r5, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #176, 2 @ 0x2c │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r9, r6, #160, 26 @ 0x2800 │ │ │ │ + subseq r9, r6, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r6, fp, #24, 20 @ 0x18000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r6, #16, 18 @ 0x40000 │ │ │ │ + subseq fp, r6, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sp, sl, #24, 12 @ 0x1800000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq lr, r6, #120, 12 @ 0x7800000 │ │ │ │ + subseq lr, r6, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, r5, #184, 30 @ 0x2e0 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq sl, r5, #160, 14 @ 0x2800000 │ │ │ │ + subeq sl, r5, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #156, 2 @ 0x27 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r1, r7, #32, 28 @ 0x200 │ │ │ │ + subseq r1, r7, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, sl, #72, 28 @ 0x480 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r2, r7, #72, 14 @ 0x1200000 │ │ │ │ + subseq r2, r7, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sp, sl, #0, 6 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r2, r7, #8, 22 @ 0x2000 │ │ │ │ + subseq r2, r7, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r4, #240, 2 @ 0x3c │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq ip, r5, #72, 18 @ 0x120000 │ │ │ │ + subeq ip, r5, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #136, 2 @ 0x22 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r3, r7, #184, 12 @ 0xb800000 │ │ │ │ + subseq r3, r7, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, sl, #20, 30 @ 0x50 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r3, r7, #144, 22 @ 0x24000 │ │ │ │ + subseq r3, r7, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r7, sl, #64, 30 @ 0x100 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r3, r7, #8, 30 │ │ │ │ + subseq r3, r7, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r6, fp, #40, 14 @ 0xa00000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r4, r7, #56, 4 @ 0x80000003 │ │ │ │ + subseq r4, r7, #24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r4, #28, 2 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq ip, r5, #80, 30 @ 0x140 │ │ │ │ + subeq ip, r5, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, fp, #8, 12 @ 0x800000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r5, r7, #176 @ 0xb0 │ │ │ │ + subseq r4, r7, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #16, 22 @ 0x4000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq pc, lr, #160, 2 @ 0x28 │ │ │ │ + subeq pc, lr, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq fp, sl, #0, 30 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r6, r7, #136, 14 @ 0x2200000 │ │ │ │ + subseq r6, r7, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, r4, #236, 6 @ 0xb0000003 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq sp, r5, #176, 24 @ 0xb000 │ │ │ │ + subeq sp, r5, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #116, 2 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r6, r7, #208, 24 @ 0xd000 │ │ │ │ + subseq r6, r7, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r5, fp, #168, 26 @ 0x2a00 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r7, r7, #88, 8 @ 0x58000000 │ │ │ │ + subseq r7, r7, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq fp, sl, #20, 26 @ 0x500 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r7, r7, #56, 14 @ 0xe00000 │ │ │ │ + subseq r7, r7, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r4, #200, 28 @ 0xc80 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq pc, r5, #120, 22 @ 0x1e000 │ │ │ │ + subeq pc, r5, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #96, 2 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r7, r7, #248, 26 @ 0x3e00 │ │ │ │ + subseq r7, r7, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r8, sl, #128, 14 @ 0x2000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r8, r7, #160, 8 @ 0xa0000000 │ │ │ │ + subseq r9, r7, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq ip, sl, #100, 12 @ 0x6400000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r8, r7, #144, 18 @ 0x240000 │ │ │ │ + subseq sl, r7, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r3, #156, 10 @ 0x27000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r0, r6, #184, 14 @ 0x2e00000 │ │ │ │ + subeq r0, r6, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #76, 2 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r9, r7, #168, 20 @ 0xa8000 │ │ │ │ + subseq sl, r7, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r4, fp, #176, 12 @ 0xb000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq sl, r7, #8, 12 @ 0x800000 │ │ │ │ + subseq fp, r7, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subsmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi ip, sl, #100, 22 @ 0x19000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r0, r4, #28 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r1, r6, #72, 12 @ 0x4800000 │ │ │ │ + subeq r1, r6, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq fp, sl, #144, 24 @ 0x9000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq sl, r7, #208, 26 @ 0x3400 │ │ │ │ + subseq ip, r7, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq fp, [r3], #956 @ 0x3bc │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3084 @ 0xc0c │ │ │ │ + ldreq r8, [r2], #3180 @ 0xc6c │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq fp, sl, #60, 24 @ 0x3c00 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r7, #152 @ 0x98 │ │ │ │ + subseq ip, r7, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq fp, [r3], #1332 @ 0x534 │ │ │ │ svceq 0x00c09801 │ │ │ │ adcseq sp, sl, #124 @ 0x7c │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r7, #104, 4 @ 0x80000006 │ │ │ │ + subseq ip, r7, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq fp, [r3], #2196 @ 0x894 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ adcseq fp, sl, #232, 22 @ 0x3a000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq fp, r7, #120, 16 @ 0x780000 │ │ │ │ + subseq ip, r7, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq fp, [r3], #2180 @ 0x884 │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq r8, fp, #72, 10 @ 0x12000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq sp, r7, #248, 4 @ 0x8000000f │ │ │ │ + subseq sp, r7, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq fp, [r3], #2700 @ 0xa8c │ │ │ │ svceq 0x00c09801 │ │ │ │ adcseq ip, sl, #248, 26 @ 0x3e00 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq sp, r7, #112, 10 @ 0x1c000000 │ │ │ │ + subseq sp, r7, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq fp, [r3], #3564 @ 0xdec │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ adcseq fp, sl, #148, 22 @ 0x25000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq sp, r7, #168, 20 @ 0xa8000 │ │ │ │ + subseq sp, r7, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq fp, [r3], #3548 @ 0xddc │ │ │ │ andeq r9, r0, r1, lsl #16 │ │ │ │ adcseq r8, fp, #136, 8 @ 0x88000000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq sp, r7, #48, 26 @ 0xc00 │ │ │ │ + subseq sp, r7, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq fp, [r3], #4060 @ 0xfdc │ │ │ │ svceq 0x00c09801 │ │ │ │ adcseq ip, sl, #116, 22 @ 0x1d000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq sp, r7, #216, 30 @ 0x360 │ │ │ │ + subseq sp, r7, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq ip, [r3], #812 @ 0x32c │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ adcseq fp, sl, #64, 22 @ 0x10000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq lr, r7, #56, 12 @ 0x3800000 │ │ │ │ + subseq lr, r7, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldreq ip, [r3], #796 @ 0x31c │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq r8, sl, #212 @ 0xd4 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq pc, r7, #168, 24 @ 0xa800 │ │ │ │ + subseq pc, r7, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq ip, sl, #252, 16 @ 0xfc0000 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq pc, r7, #64, 30 @ 0x100 │ │ │ │ + subseq pc, r7, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r1, r4, #72, 14 @ 0x1200000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r3, r6, #40, 8 @ 0x28000000 │ │ │ │ + subeq r3, r6, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r8, sl, #56, 2 │ │ │ │ biceq r2, r0, r8, asr #13 │ │ │ │ - subseq r0, r8, #168, 28 @ 0xa80 │ │ │ │ + subseq r0, r8, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ rsceq r3, r4, #212, 20 @ 0xd4000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r3, r6, #152, 22 @ 0x26000 │ │ │ │ + subeq r3, r6, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r3, r1, lsl #16 │ │ │ │ rsceq r1, r4, #80, 4 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r4, r6, #128, 4 │ │ │ │ + subeq r4, r6, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r3, #168, 12 @ 0xa800000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r4, r6, #184, 28 @ 0xb80 │ │ │ │ + subeq r4, r6, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r3, #216, 12 @ 0xd800000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r5, r6, #152, 22 @ 0x26000 │ │ │ │ + subeq r5, r6, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r3, #8, 14 @ 0x200000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r6, r6, #216, 18 @ 0x360000 │ │ │ │ + subeq r6, r6, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r9, r3, #56, 14 @ 0xe00000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r7, r6, #16, 30 @ 0x40 │ │ │ │ + subeq r7, r6, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r3, r4, #84, 10 @ 0x15000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subeq r9, r6, #24, 10 @ 0x6000000 │ │ │ │ + subeq r8, r6, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r7, sl, #168, 14 @ 0x2a00000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq sl, sp, #232, 24 @ 0xe800 │ │ │ │ + subseq sl, sp, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sl, #128, 24 @ 0x8000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq sp, r5, #248, 14 @ 0x3e00000 │ │ │ │ + subeq sp, r5, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r2, r3, #28, 30 @ 0x70 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r8, lr, #48, 8 @ 0x30000000 │ │ │ │ + subseq r8, lr, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r2, r3, #236, 30 @ 0x3b0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq r9, lr, #128 @ 0x80 │ │ │ │ + subseq r9, lr, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sp, r8, #240, 2 @ 0x3c │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq pc, r7, #152, 2 @ 0x26 │ │ │ │ + subeq lr, r7, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sl, #92, 26 @ 0x1700 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq r9, r8, #88, 6 @ 0x60000001 │ │ │ │ + subeq r9, r8, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #120, 12 @ 0x7800000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq r7, sl, #136, 16 @ 0x880000 │ │ │ │ + subeq r7, sl, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #140, 12 @ 0x8c00000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq r8, sl, #168, 2 @ 0x2a │ │ │ │ + subeq r8, sl, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #160, 12 @ 0xa000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq r8, sl, #112, 12 @ 0x7000000 │ │ │ │ + subeq r8, sl, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #120, 20 @ 0x78000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r3, pc, #56, 4 @ 0x80000003 │ │ │ │ + subeq r3, pc, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, asr r5 │ │ │ │ ... │ │ │ │ rsbmi sp, sl, #10, 28 @ 0xa0 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #180, 12 @ 0xb400000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq r8, sl, #24, 30 @ 0x60 │ │ │ │ + subeq r8, sl, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #200, 12 @ 0xc800000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq r9, sl, #24, 26 @ 0x600 │ │ │ │ + subeq r9, sl, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, fp, #108, 2 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq lr, sl, #56, 12 @ 0x3800000 │ │ │ │ + subeq lr, sl, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sl, #112, 20 @ 0x70000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq r0, fp, #144, 24 @ 0x9000 │ │ │ │ + subeq r9, fp, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ rsceq r4, r3, #244, 28 @ 0xf40 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq sl, pc, #88, 4 @ 0x80000005 │ │ │ │ + subseq sl, pc, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r3, #168, 10 @ 0x2a000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq fp, pc, #128, 18 @ 0x200000 │ │ │ │ + subseq fp, pc, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r2, #8, 18 @ 0x20000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq ip, pc, #64, 4 │ │ │ │ + subseq ip, pc, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r3, #88 @ 0x58 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq ip, pc, #192, 14 @ 0x3000000 │ │ │ │ + subseq ip, pc, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r4, r3, #236, 8 @ 0xec000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq sp, pc, #184, 4 @ 0x8000000b │ │ │ │ + subseq ip, pc, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r2, r2, #64, 18 @ 0x100000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq sp, pc, #96, 20 @ 0x60000 │ │ │ │ + subseq sp, pc, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sp, r2, #104, 6 @ 0xa0000001 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq lr, pc, #48, 6 @ 0xc0000000 │ │ │ │ + subseq lr, pc, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r2, #236, 2 @ 0x3b │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq lr, pc, #56, 10 @ 0xe000000 │ │ │ │ + subseq lr, pc, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r3, r3, #224 @ 0xe0 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq lr, pc, #104, 24 @ 0x6800 │ │ │ │ + subseq lr, pc, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r3, r3, #76, 2 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq pc, pc, #8, 2 │ │ │ │ + subseq lr, pc, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2012 @ 0x7dc │ │ │ │ + ldreq r9, [r2], #2276 @ 0x8e4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r2, #52, 8 @ 0x34000000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq pc, pc, #16, 8 @ 0x10000000 │ │ │ │ + subseq pc, pc, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r0, r3, #108, 14 @ 0x1b00000 │ │ │ │ biceq r4, r0, r8, lsl #29 │ │ │ │ - subseq pc, pc, #208, 20 @ 0xd0000 │ │ │ │ + subseq pc, pc, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq ip, r8, #120, 28 @ 0x780 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq ip, pc, #208, 12 @ 0xd000000 │ │ │ │ + subeq ip, pc, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r8, #48, 20 @ 0x30000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subeq sp, pc, #136, 26 @ 0x2200 │ │ │ │ + subeq lr, pc, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sl, r8, #252, 22 @ 0x3f000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r0, r2, #120, 10 @ 0x1e000000 │ │ │ │ + subseq r0, r2, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #220, 12 @ 0xdc00000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r0, r2, #136, 24 @ 0x8800 │ │ │ │ + subseq r0, r2, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r4, sl, #84, 28 @ 0x540 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r1, r2, #200, 20 @ 0xc8000 │ │ │ │ + subseq r1, r2, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sp, sl, #192, 8 @ 0xc0000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r2, r2, #0, 12 │ │ │ │ + subseq r2, r2, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #20, 30 @ 0x50 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r9, r2, #128, 12 @ 0x8000000 │ │ │ │ + subseq r9, r2, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #164, 28 @ 0xa40 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r9, r2, #208, 24 @ 0xd000 │ │ │ │ + subseq r9, r2, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r8, #140 @ 0x8c │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq sl, r2, #48, 8 @ 0x30000000 │ │ │ │ + subseq sl, r2, #0, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #248, 26 @ 0x3e00 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq sl, r2, #128, 28 @ 0x800 │ │ │ │ + subseq sl, r2, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #136, 26 @ 0x2200 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq fp, r2, #208, 12 @ 0xd000000 │ │ │ │ + subseq fp, r2, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #24, 26 @ 0x600 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq ip, r2, #88, 26 @ 0x1600 │ │ │ │ + subseq ip, r2, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #144, 24 @ 0x9000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq sp, r2, #64, 14 @ 0x1000000 │ │ │ │ + subseq sp, r2, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, r8, #176, 30 @ 0x2c0 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq lr, r2, #120, 4 @ 0x80000007 │ │ │ │ + subseq lr, r2, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r7, #236 @ 0xec │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq ip, r2, #136, 26 @ 0x2200 │ │ │ │ + subeq ip, r2, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sp, r6, #0, 26 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq lr, r2, #184, 20 @ 0xb8000 │ │ │ │ + subeq lr, r2, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, r6, #112 @ 0x70 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq pc, r2, #80, 20 @ 0x50000 │ │ │ │ + subeq pc, r2, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sp, r6, #152, 30 @ 0x260 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r2, r3, #0, 14 │ │ │ │ + subeq r2, r3, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r6, #248, 8 @ 0xf8000000 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r2, r3, #216, 26 @ 0x3600 │ │ │ │ + subeq r2, r3, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ rsceq ip, r3, #64, 30 @ 0x100 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq sl, ip, #112, 30 @ 0x1c0 │ │ │ │ + subseq fp, ip, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, r3, #8, 26 @ 0x200 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq sp, ip, #120, 6 @ 0xe0000001 │ │ │ │ + subseq sp, ip, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, r3, #240, 20 @ 0xf0000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq lr, ip, #136, 6 @ 0x20000002 │ │ │ │ + subseq lr, ip, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, r6, #72, 8 @ 0x48000000 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r3, r3, #0, 10 │ │ │ │ + subeq r3, r3, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r3, #24, 4 @ 0x80000001 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq lr, ip, #24, 30 @ 0x60 │ │ │ │ + subseq pc, ip, #40 @ 0x28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r7, #32, 22 @ 0x8000 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r4, r3, #24 │ │ │ │ + subeq r3, r3, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r3, r7, #152, 24 @ 0x9800 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r4, r3, #64, 24 @ 0x4000 │ │ │ │ + subeq r4, r3, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r3, #180, 4 @ 0x4000000b │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq r0, sp, #88, 12 @ 0x5800000 │ │ │ │ + subseq r0, sp, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r8, r4, #4, 28 @ 0x40 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq r2, pc, #176, 6 @ 0xc0000002 │ │ │ │ + subseq r2, pc, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sp, r3, #200, 6 @ 0x20000003 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq r3, pc, #200, 26 @ 0x3200 │ │ │ │ + subseq r6, pc, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r4, #180 @ 0xb4 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq r7, pc, #136, 10 @ 0x22000000 │ │ │ │ + subseq r7, pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r3, #132, 20 @ 0x84000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq r8, pc, #232 @ 0xe8 │ │ │ │ + subseq r7, pc, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r4, #116, 22 @ 0x1d000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq r8, pc, #248, 10 @ 0x3e000000 │ │ │ │ + subseq r8, pc, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, r4, #192, 10 @ 0x30000000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq r9, pc, #152, 22 @ 0x26000 │ │ │ │ + subseq r9, pc, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #76, 18 @ 0x130000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r6, pc, #8, 6 @ 0x20000000 │ │ │ │ + subeq r6, pc, #88, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sp, r3, #160, 18 @ 0x280000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq fp, pc, #208, 16 @ 0xd00000 │ │ │ │ + subseq fp, pc, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, pc │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sp, r3, #72, 12 @ 0x4800000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ subseq ip, pc, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, fp, #64, 22 @ 0x10000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r3, ip, #104, 30 @ 0x1a0 │ │ │ │ + subseq r6, ip, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, ip, #16, 2 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r6, ip, #192, 4 │ │ │ │ + subseq r7, ip, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r1, ip, #76, 2 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r6, ip, #16, 22 @ 0x4000 │ │ │ │ + subseq r8, ip, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq ip, fp, #48, 6 @ 0xc0000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r7, ip, #80 @ 0x50 │ │ │ │ + subseq r8, ip, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r3, #176, 24 @ 0xb000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq sp, pc, #104 @ 0x68 │ │ │ │ + subseq ip, pc, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #28, 6 @ 0x70000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r7, ip, #216, 10 @ 0x36000000 │ │ │ │ + subseq r9, ip, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, fp, #168, 22 @ 0x2a000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r9, ip, #0, 14 │ │ │ │ + subseq r9, ip, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, ip, #200, 24 @ 0xc800 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sl, ip, #136, 2 @ 0x22 │ │ │ │ + subseq sl, ip, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r4, ip, #44, 10 @ 0xb000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sl, ip, #40, 16 @ 0x280000 │ │ │ │ + subseq sl, ip, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r8, ip, #212, 18 @ 0x350000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sl, ip, #152, 24 @ 0x9800 │ │ │ │ + subseq fp, ip, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r4, #100, 16 @ 0x640000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq sp, pc, #240, 6 @ 0xc0000003 │ │ │ │ + subseq sp, pc, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #8, 6 @ 0x20000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq fp, ip, #32, 24 @ 0x2000 │ │ │ │ + subseq ip, ip, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r8, ip, #244, 2 @ 0x3d │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq ip, ip, #136, 22 @ 0x22000 │ │ │ │ + subseq sp, ip, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #692 @ 0x2b4 │ │ │ │ + ldreq r9, [r2], #764 @ 0x2fc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, ip, #92, 28 @ 0x5c0 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq lr, ip, #112, 6 @ 0xc0000001 │ │ │ │ + subseq lr, ip, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, ip, #28, 30 @ 0x70 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq lr, ip, #224, 20 @ 0xe0000 │ │ │ │ + subseq lr, ip, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r4, #156, 24 @ 0x9c00 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq sp, pc, #16, 30 @ 0x40 │ │ │ │ + subseq sp, pc, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #244, 4 @ 0x4000000f │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq pc, ip, #200, 14 @ 0x3200000 │ │ │ │ + subseq pc, ip, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq fp, fp, #240, 26 @ 0x3c00 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r0, sp, #104, 10 @ 0x1a000000 │ │ │ │ + subseq r0, sp, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, ip, #88, 24 @ 0x5800 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r0, sp, #232, 30 @ 0x3a0 │ │ │ │ + subseq r1, sp, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, r4, #8 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq lr, pc, #40, 18 @ 0xa0000 │ │ │ │ + subseq lr, pc, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #224, 4 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r2, sp, #120, 6 @ 0xe0000001 │ │ │ │ + subseq r2, sp, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, r4, #132, 4 @ 0x40000008 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq pc, pc, #160, 6 @ 0x80000002 │ │ │ │ + subseq pc, pc, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, r4, #40, 16 @ 0x280000 │ │ │ │ biceq r2, r0, r8, lsl #4 │ │ │ │ - subseq pc, pc, #192, 20 @ 0xc0000 │ │ │ │ + subseq pc, pc, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, ip, #236, 28 @ 0xec0 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r3, sp, #136, 14 @ 0x2200000 │ │ │ │ + subseq r3, sp, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, ip, #148, 18 @ 0x250000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r4, sp, #96, 8 @ 0x60000000 │ │ │ │ + subseq r4, sp, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r6, #100, 18 @ 0x190000 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r7, r3, #80, 28 @ 0x500 │ │ │ │ + subeq r7, r3, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #204, 4 @ 0xc000000c │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r6, sp, #248 @ 0xf8 │ │ │ │ + subseq r5, sp, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r9, ip, #200, 22 @ 0x32000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r6, sp, #32, 24 @ 0x2000 │ │ │ │ + subseq r6, sp, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, ip, #208, 12 @ 0xd000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r7, sp, #88, 4 @ 0x80000005 │ │ │ │ + subseq r7, sp, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, r7, #88, 28 @ 0x580 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r8, r3, #80, 10 @ 0x14000000 │ │ │ │ + subeq r8, r3, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #184, 4 @ 0x8000000b │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r7, sp, #88, 30 @ 0x160 │ │ │ │ + subseq r7, sp, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, ip, #244, 28 @ 0xf40 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r8, sp, #104, 10 @ 0x1a000000 │ │ │ │ + subseq r8, sp, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, ip, #12, 8 @ 0xc000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r8, sp, #64, 18 @ 0x100000 │ │ │ │ + subseq r8, sp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r7, #208, 26 @ 0x3400 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r8, r3, #232, 28 @ 0xe80 │ │ │ │ + subeq r8, r3, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #164, 4 @ 0x4000000a │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r9, sp, #56, 10 @ 0xe000000 │ │ │ │ + subseq r9, sp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, ip, #156, 24 @ 0x9c00 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r9, sp, #72, 24 @ 0x4800 │ │ │ │ + subseq r9, sp, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r7, ip, #72, 2 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sl, sp, #72 @ 0x48 │ │ │ │ + subseq sl, sp, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r6, #212, 6 @ 0x50000003 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r9, r3, #112, 16 @ 0x700000 │ │ │ │ + subeq sl, r3, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #144, 4 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sl, sp, #96, 28 @ 0x600 │ │ │ │ + subseq sl, sp, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r3, ip, #28, 26 @ 0x700 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq fp, sp, #248, 24 @ 0xf800 │ │ │ │ + subseq fp, sp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, ip, #152, 26 @ 0x2600 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq ip, sp, #128, 8 @ 0x80000000 │ │ │ │ + subseq ip, sp, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r6, r7, #212, 28 @ 0xd40 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r0, r4, #176, 4 │ │ │ │ + subeq r0, r4, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #124, 4 @ 0xc0000007 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sp, sp, #8, 4 @ 0x80000000 │ │ │ │ + subseq sp, sp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq fp, ip, #24 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sp, sp, #168, 18 @ 0x2a0000 │ │ │ │ + subseq sp, sp, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r6, #220, 10 @ 0x37000000 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r3, r4, #136, 6 @ 0x20000002 │ │ │ │ + subeq r3, r4, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq r9, r8, r1, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldclcc 0, cr0, [r0], {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -185965,1035 +185965,1035 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldclcc 0, cr0, [r0], {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi pc, sl, #200, 8 @ 0xc8000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sp, r6, #116, 26 @ 0x1d00 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r8, r4, #96, 26 @ 0x1800 │ │ │ │ + subeq r9, r4, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq r7, [r9, -r0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcvc 0x00efffff │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi pc, sl, #240, 8 @ 0xf0000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r1, r7, #132, 24 @ 0x8400 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq sp, r4, #128, 26 @ 0x2000 │ │ │ │ + subeq sp, r4, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, lsr r2 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcvc 0x00efffff │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi pc, sl, #8, 10 @ 0x2000000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #88, 16 @ 0x580000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq r8, pc, #72, 28 @ 0x480 │ │ │ │ + subeq r8, pc, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r0, fp, #236, 6 @ 0xb0000003 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq sl, ip, #236, 20 @ 0xec000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq lr, sp, #144, 24 @ 0x9000 │ │ │ │ + subseq lr, sp, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, ip, #192, 20 @ 0xc0000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq pc, sp, #200, 4 @ 0x8000000c │ │ │ │ + subseq pc, sp, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, r6, #244, 2 @ 0x3d │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r1, r5, #208, 24 @ 0xd000 │ │ │ │ + subeq r1, r5, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #104, 4 @ 0x80000006 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r0, lr, #136 @ 0x88 │ │ │ │ + subseq pc, sp, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq pc, ip, #104, 6 @ 0xa0000001 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r0, lr, #0, 20 │ │ │ │ + subseq r0, lr, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, ip, #232, 14 @ 0x3a00000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r0, lr, #0, 30 │ │ │ │ + subseq r0, lr, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r5, #24, 30 @ 0x60 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq r0, fp, #16, 24 @ 0x1000 │ │ │ │ + subeq r9, fp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #84, 4 @ 0x40000005 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r1, lr, #208, 24 @ 0xd000 │ │ │ │ + subseq r1, lr, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r9, ip, #144, 6 @ 0x40000002 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r3, lr, #232, 26 @ 0x3a00 │ │ │ │ + subseq r3, lr, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #164 @ 0xa4 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r4, lr, #240, 10 @ 0x3c000000 │ │ │ │ + subseq r4, lr, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #36, 2 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r4, lr, #128, 20 @ 0x80000 │ │ │ │ + subseq r4, lr, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r2, ip, #28, 10 @ 0x7000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r4, lr, #248, 30 @ 0x3e0 │ │ │ │ + subseq r7, lr, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ adcseq r1, sp, #4, 16 @ 0x40000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sl, lr, #144, 30 @ 0x240 │ │ │ │ + subseq sl, lr, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r9, ip, #180 @ 0xb4 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq ip, lr, #184 @ 0xb8 │ │ │ │ + subseq fp, lr, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #548 @ 0x224 │ │ │ │ + ldreq r9, [r2], #572 @ 0x23c │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, ip, #20, 20 @ 0x14000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq ip, lr, #200, 16 @ 0xc80000 │ │ │ │ + subseq ip, lr, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, ip, #168, 8 @ 0xa8000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq ip, lr, #232, 26 @ 0x3a00 │ │ │ │ + subseq ip, lr, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r5, #84, 16 @ 0x540000 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq r3, fp, #176, 10 @ 0x2c000000 │ │ │ │ + subeq sl, fp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #64, 4 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sp, lr, #224, 28 @ 0xe00 │ │ │ │ + subseq lr, lr, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r2, ip, #212, 12 @ 0xd400000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq lr, lr, #72, 26 @ 0x1200 │ │ │ │ + subseq pc, lr, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, ip, #40, 20 @ 0x28000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq pc, lr, #200, 6 @ 0x20000003 │ │ │ │ + subseq pc, lr, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r1, ip, #76, 18 @ 0x130000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r0, pc, #208 @ 0xd0 │ │ │ │ + subseq pc, lr, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r1, ip, #124, 10 @ 0x1f000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r0, pc, #136, 14 @ 0x2200000 │ │ │ │ + subseq r0, pc, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq fp, ip, #204, 6 @ 0x30000003 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r1, pc, #104, 28 @ 0x680 │ │ │ │ + subseq r2, pc, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r8, ip, #152, 24 @ 0x9800 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r2, pc, #208, 16 @ 0xd00000 │ │ │ │ + subseq r2, pc, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r6, ip, #228, 2 @ 0x39 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r2, pc, #80, 28 @ 0x500 │ │ │ │ + subseq r5, pc, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r5, #56, 24 @ 0x3800 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq r5, fp, #56, 14 @ 0xe00000 │ │ │ │ + subeq fp, fp, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq ip, fp, #44, 4 @ 0xc0000002 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r4, pc, #32, 12 @ 0x2000000 │ │ │ │ + subseq r6, pc, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq ip, fp, #244, 2 @ 0x3d │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r7, pc, #152, 8 @ 0x98000000 │ │ │ │ + subseq r7, pc, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ adcseq ip, fp, #16, 4 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r7, pc, #192, 12 @ 0xc000000 │ │ │ │ + subseq r7, pc, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq sl, ip, #64, 2 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r7, pc, #56, 22 @ 0xe000 │ │ │ │ + subseq r7, pc, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r5, ip, #220, 8 @ 0xdc000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r8, pc, #48 @ 0x30 │ │ │ │ + subseq r7, pc, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq ip, ip, #140, 2 @ 0x23 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq r9, pc, #144, 18 @ 0x240000 │ │ │ │ + subseq r9, pc, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r4, ip, #108, 24 @ 0x6c00 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq fp, pc, #48, 10 @ 0xc000000 │ │ │ │ + subseq fp, pc, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq r0, sp, #44, 8 @ 0x2c000000 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq sp, pc, #192, 10 @ 0x30000000 │ │ │ │ + subseq sp, pc, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r5, #112, 12 @ 0x7000000 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq fp, fp, #168, 26 @ 0x2a00 │ │ │ │ + subeq fp, fp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r5, #148, 22 @ 0x25000 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq ip, fp, #72, 12 @ 0x4800000 │ │ │ │ + subeq ip, fp, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r5, #56, 28 @ 0x380 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq sp, fp, #192, 4 │ │ │ │ + subeq sp, fp, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r5, #4, 10 @ 0x1000000 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq sl, pc, #152, 24 @ 0x9800 │ │ │ │ + subeq sl, pc, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r5, #80, 14 @ 0x1400000 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq fp, pc, #48, 10 @ 0xc000000 │ │ │ │ + subeq fp, pc, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq r4, r7, #232, 22 @ 0x3a000 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r6, r5, #16, 18 @ 0x40000 │ │ │ │ + subeq r6, r5, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r5, #72, 26 @ 0x1200 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq ip, pc, #168, 8 @ 0xa8000000 │ │ │ │ + subeq ip, pc, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq lr, r6, #200, 28 @ 0xc80 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r9, r5, #224, 8 @ 0xe0000000 │ │ │ │ + subeq r9, r5, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r5, #184, 24 @ 0xb800 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq sp, pc, #184, 30 @ 0x2e0 │ │ │ │ + subeq lr, pc, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, r8, #236, 22 @ 0x3b000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq lr, r2, #8, 20 @ 0x8000 │ │ │ │ + subseq lr, r2, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r5, #88, 12 @ 0x5800000 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ subeq pc, pc, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r6, #224, 2 @ 0x38 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq sl, r5, #56, 28 @ 0x380 │ │ │ │ + subeq sl, r5, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r5, #76, 16 @ 0x4c0000 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subeq pc, pc, #160, 28 @ 0xa00 │ │ │ │ + subeq pc, pc, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r7, #220, 24 @ 0xdc00 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq sp, r5, #104, 4 @ 0x80000006 │ │ │ │ + subeq sp, r5, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r5, #184, 26 @ 0x2e00 │ │ │ │ biceq r2, r0, r8, lsr #9 │ │ │ │ - subseq r0, r0, #160, 20 @ 0xa0000 │ │ │ │ + subseq r0, r0, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r7, #100 @ 0x64 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r0, r6, #216 @ 0xd8 │ │ │ │ + subeq r0, r6, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, r7, #104, 16 @ 0x680000 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r6, r6, #168, 22 @ 0x2a000 │ │ │ │ + subeq r6, r6, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r7, #124, 30 @ 0x1f0 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq r7, r6, #8, 30 │ │ │ │ + subeq r7, r6, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, r6, #236, 14 @ 0x3b00000 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq sl, r6, #24, 12 @ 0x1800000 │ │ │ │ + subeq sl, r6, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r3, r7, #252, 28 @ 0xfc0 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq sl, r6, #96, 26 @ 0x1800 │ │ │ │ + subeq sl, r6, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r7, r7, #252, 26 @ 0x3f00 │ │ │ │ biceq r1, r0, r8, ror #13 │ │ │ │ - subeq ip, r6, #144, 12 @ 0x9000000 │ │ │ │ + subeq ip, r6, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #28, 14 @ 0x700000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subeq ip, pc, #160, 20 @ 0xa0000 │ │ │ │ + subeq ip, pc, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq ip, r8, #224, 16 @ 0xe00000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq pc, r2, #144, 18 @ 0x240000 │ │ │ │ + subseq pc, r2, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, r8, #0, 28 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r0, r3, #16, 10 @ 0x4000000 │ │ │ │ + subseq r0, r3, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sl, #224, 22 @ 0x38000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r0, r3, #224, 30 @ 0x380 │ │ │ │ + subseq r1, r3, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq pc, r5, #104, 16 @ 0x680000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x01201260 │ │ │ │ + @ instruction: 0x01201940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r7, sl, #28, 4 @ 0xc0000001 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r2, r3, #16, 4 │ │ │ │ + subseq r2, r3, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrteq r7, [r6], #3692 @ 0xe6c │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ rsceq sp, r9, #120, 4 @ 0x80000007 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r3, r3, #56 @ 0x38 │ │ │ │ + subseq r3, r3, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrteq r7, [r6], #2812 @ 0xafc │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq sp, sl, #24, 28 @ 0x180 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r9, r3, #248, 12 @ 0xf800000 │ │ │ │ + subseq r9, r3, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r8, #224, 4 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq sl, r3, #40, 16 @ 0x280000 │ │ │ │ + subseq sl, r3, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq pc, r3, #64, 12 @ 0x4000000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x01206248 │ │ │ │ + @ instruction: 0x01206730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ rsceq ip, r8, #228 @ 0xe4 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq ip, r3, #184, 4 @ 0x8000000b │ │ │ │ + subseq r0, r4, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrteq lr, [r6], #1524 @ 0x5f4 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ rsceq r9, r8, #144, 22 @ 0x24000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq sp, r3, #136, 4 @ 0x80000008 │ │ │ │ + subseq r1, r4, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrteq lr, [r6], #1844 @ 0x734 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, fp, #176, 16 @ 0xb00000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq sl, r4, #56, 28 @ 0x380 │ │ │ │ + subseq lr, r4, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sl, sl, #136, 8 @ 0x88000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r0, r5, #56, 20 @ 0x38000 │ │ │ │ + subseq r1, r5, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #12, 14 @ 0x300000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r1, r5, #232, 10 @ 0x3a000000 │ │ │ │ + subseq r2, r5, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r8, #148, 18 @ 0x250000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r0, r8, #104, 24 @ 0x6800 │ │ │ │ + subseq r0, r8, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #380 @ 0x17c │ │ │ │ + ldreq r9, [r2], #476 @ 0x1dc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r9, sl, #56, 22 @ 0xe000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r1, r8, #48, 8 @ 0x30000000 │ │ │ │ + subseq r1, r8, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r8, #108, 20 @ 0x6c000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r1, r8, #48, 24 @ 0x3000 │ │ │ │ + subseq r1, r8, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r5, sl, #76, 30 @ 0x130 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r6, r8, #64, 8 @ 0x40000000 │ │ │ │ + subseq r6, r8, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #80, 14 @ 0x1400000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r7, r8, #160, 18 @ 0x280000 │ │ │ │ + subseq r7, r8, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sl, sl, #204, 6 @ 0x30000003 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq pc, sl, #104, 4 @ 0x80000006 │ │ │ │ + subseq pc, sl, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sl, sl, #44, 6 @ 0xb0000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq pc, sl, #128, 12 @ 0x8000000 │ │ │ │ + subseq pc, sl, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sl, sl, #88, 16 @ 0x580000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq pc, sl, #136, 26 @ 0x2200 │ │ │ │ + subseq r0, fp, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sl, sl, #156, 18 @ 0x270000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r0, fp, #136, 8 @ 0x88000000 │ │ │ │ + subseq r0, fp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sl, #92, 28 @ 0x5c0 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r0, fp, #192, 22 @ 0x30000 │ │ │ │ + subseq r0, fp, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #28, 16 @ 0x1c0000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r1, fp, #184, 2 @ 0x2e │ │ │ │ + subseq r1, fp, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sl, #204, 28 @ 0xcc0 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r1, fp, #216, 12 @ 0xd800000 │ │ │ │ + subseq r1, fp, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r8, #180, 8 @ 0xb4000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r1, fp, #208, 24 @ 0xd000 │ │ │ │ + subseq r1, fp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, sl, #28, 4 @ 0xc0000001 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r2, fp, #0, 14 │ │ │ │ + subseq r2, fp, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq ip, sl, #104, 30 @ 0x1a0 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r3, fp, #184 @ 0xb8 │ │ │ │ + subseq r3, fp, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq fp, r5, #44, 10 @ 0xb000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r2, r3, #96, 14 @ 0x1800000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r2, r3, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sl, r5, #216, 12 @ 0xd800000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r2, r3, #168, 30 @ 0x2a0 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r3, r3, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #220, 16 @ 0xdc0000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r3, fp, #152, 14 @ 0x2600000 │ │ │ │ + subseq r3, fp, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r5, #88, 12 @ 0x5800000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r8, r3, #56, 4 @ 0x80000003 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r8, r3, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r5, #152, 8 @ 0x98000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq sl, r3, #160 @ 0xa0 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r9, r3, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r6, #252 @ 0xfc │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq sl, r3, #208, 20 @ 0xd0000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq fp, r3, #96, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r5, #216, 22 @ 0x36000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq ip, r3, #40, 8 @ 0x28000000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r0, r4, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r7, r5, #144 @ 0x90 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq sp, r3, #0, 8 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r1, r4, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r5, #236, 10 @ 0x3b000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r2, r4, #96, 18 @ 0x180000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r2, r4, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r5, #108, 10 @ 0x1b000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r3, r4, #208, 20 @ 0xd0000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r3, r4, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ rsceq r8, r5, #16, 12 @ 0x1000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r3, r4, #8, 30 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r3, r4, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r5, #156, 10 @ 0x27000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r4, r4, #24, 4 @ 0x80000001 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r3, r4, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r5, #32, 10 @ 0x8000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r4, r4, #88, 24 @ 0x5800 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r4, r4, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, r5, #160, 6 @ 0x80000002 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r5, r4, #16, 30 @ 0x40 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r5, r4, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq sl, r5, #180, 24 @ 0xb400 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r7, r4, #160, 2 @ 0x28 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r8, r4, #240 @ 0xf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r5, #152, 22 @ 0x26000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r9, r4, #120, 22 @ 0x1e000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq sp, r4, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sl, r5, #64, 4 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq lr, r4, #176, 24 @ 0xb000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq pc, r4, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sl, r5, #156, 8 @ 0x9c000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq pc, r4, #104, 8 @ 0x68000000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq pc, r4, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r5, #0, 20 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r0, r5, #184, 18 @ 0x2e0000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r1, r5, #176, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq ip, r5, #116, 30 @ 0x1d0 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r1, r5, #184, 26 @ 0x2e00 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r8, r5, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq ip, r5, #72, 14 @ 0x1200000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r3, r5, #240, 24 @ 0xf000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r9, r5, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sp, r5, #172, 6 @ 0xb0000002 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r9, r5, #80, 28 @ 0x500 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq sl, r5, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r5, #60, 16 @ 0x3c0000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq sl, r5, #200, 12 @ 0xc800000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq sl, r5, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sp, r5, #224, 30 @ 0x380 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq fp, r5, #184, 2 @ 0x2e │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq fp, r5, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq fp, r5, #224, 28 @ 0xe00 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq fp, r5, #216, 30 @ 0x360 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq ip, r5, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r5, #72, 30 @ 0x120 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq ip, r5, #24, 30 @ 0x60 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq sp, r5, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r5, #192, 26 @ 0x3000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq sp, r5, #56, 8 @ 0x38000000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq sp, r5, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq ip, r5, #12, 22 @ 0x3000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq sp, r5, #64, 20 @ 0x40000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq sp, r5, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq sp, r5, #116, 14 @ 0x1d00000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq lr, r5, #216, 14 @ 0x3600000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq lr, r5, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r5, #132, 10 @ 0x21000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq lr, r5, #72, 30 @ 0x120 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq lr, r5, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #48, 12 @ 0x3000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ subseq r0, r0, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r5, #144, 12 @ 0x9000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq pc, r5, #176, 26 @ 0x2c00 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq pc, r5, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r5, #128, 8 @ 0x80000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r0, r6, #16, 20 @ 0x10000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r0, r6, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sp, r5, #236, 22 @ 0x3b000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r1, r6, #72, 4 @ 0x80000004 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r1, r6, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq ip, r5, #196, 4 @ 0x4000000c │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r1, r6, #80, 18 @ 0x140000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r1, r6, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq lr, r5, #144, 4 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r3, r6, #248, 18 @ 0x3e0000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r3, r6, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r0, r6, #128, 16 @ 0x800000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq sl, r6, #208, 2 @ 0x34 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r9, r6, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r2, [r2], #1684 @ 0x694 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq ip, r5, #212, 8 @ 0xd4000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq fp, r6, #104, 4 @ 0x80000006 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq fp, r6, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r5, #140, 24 @ 0x8c00 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq ip, r6, #120, 4 @ 0x80000007 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq ip, r6, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq lr, r5, #164, 10 @ 0x29000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq sp, r6, #208, 8 @ 0xd0000000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq sp, r6, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq lr, r5, #68, 24 @ 0x4400 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq lr, r6, #112, 8 @ 0x70000000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq lr, r6, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq pc, r5, #228, 4 @ 0x4000000e │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r2, r7, #40, 12 @ 0x2800000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r2, r7, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sl, r5, #248, 2 @ 0x3e │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r2, r7, #88, 26 @ 0x1600 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r2, r7, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r5, #56, 6 @ 0xe0000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r4, r7, #216, 2 @ 0x36 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r4, r7, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r5, #240, 2 @ 0x3c │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r4, r7, #120, 12 @ 0x7800000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r4, r7, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2972 @ 0xb9c │ │ │ │ + ldreq r9, [r2], #3044 @ 0xbe4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r5, #144, 16 @ 0x900000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r5, r7, #160, 8 @ 0xa0000000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r5, r7, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r6, r5, #16, 12 @ 0x1000000 │ │ │ │ - biceq r3, r0, r8, ror #9 │ │ │ │ - subseq r5, r7, #192, 14 @ 0x3000000 │ │ │ │ + biceq r3, r0, r8, lsr #10 │ │ │ │ + subseq r5, r7, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r8, #24, 8 @ 0x18000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r3, fp, #8, 28 @ 0x80 │ │ │ │ + subseq lr, fp, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, sl, #156, 6 @ 0x70000002 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r1, ip, #80, 10 @ 0x14000000 │ │ │ │ + subseq r1, ip, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r3, #156, 22 @ 0x27000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x01207390 │ │ │ │ + @ instruction: 0x01207808 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq sl, r6, #76, 16 @ 0x4c0000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x01208598 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, fp, #136, 24 @ 0x8800 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r6, ip, #176, 4 │ │ │ │ + subseq r7, ip, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r1, fp, #40, 12 @ 0x2800000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r8, pc, #128, 6 │ │ │ │ + subseq r8, pc, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sl, r8, #152, 12 @ 0x9800000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r8, pc, #208, 26 @ 0x3400 │ │ │ │ + subseq r8, pc, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r9, r8, #216, 14 @ 0x3600000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r9, pc, #120, 30 @ 0x1e0 │ │ │ │ + subseq r9, pc, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #48, 18 @ 0xc0000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq sl, pc, #112, 12 @ 0x7000000 │ │ │ │ + subseq sl, pc, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r9, r8, #248, 30 @ 0x3e0 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ subseq fp, pc, #192, 6 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sl, sl, #240, 20 @ 0xf0000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq ip, pc, #0, 10 │ │ │ │ + subseq ip, pc, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r7, #80, 30 @ 0x140 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subeq r2, sp, #200, 14 @ 0x3200000 │ │ │ │ + subeq r2, sp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, sl, #112, 14 @ 0x1c00000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq sp, pc, #240, 2 @ 0x3c │ │ │ │ + subseq ip, pc, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq fp, r7, #188, 20 @ 0xbc000 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subeq r2, lr, #24, 24 @ 0x1800 │ │ │ │ + subeq r2, lr, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r7, #68, 18 @ 0x110000 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subeq r9, lr, #16, 28 @ 0x100 │ │ │ │ + subeq sl, lr, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, sl, #140, 6 @ 0x30000002 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq r0, [r0], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ rsceq lr, r7, #136, 12 @ 0x8800000 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subeq ip, lr, #48, 4 │ │ │ │ + subeq ip, lr, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq fp, r7, #144, 16 @ 0x900000 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subeq sp, lr, #200, 18 @ 0x320000 │ │ │ │ + subeq sp, lr, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sp, r9, #140, 24 @ 0x8c00 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq r0, [r0], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sp, r7, #64, 10 @ 0x10000000 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subeq r0, pc, #144, 6 @ 0x40000002 │ │ │ │ + subeq r1, pc, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r8, #120, 4 @ 0x80000007 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq r1, [r0], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, r7, #156, 4 @ 0xc0000009 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subseq r0, r0, #72, 20 @ 0x48000 │ │ │ │ + subseq r0, r0, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r7, #144, 24 @ 0x9000 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subseq r4, r0, #40, 6 @ 0xa0000000 │ │ │ │ + subseq r4, r0, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r7, #28, 26 @ 0x700 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subseq r4, r0, #112, 22 @ 0x1c000 │ │ │ │ + subseq r5, r0, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, r7, #184, 26 @ 0x2e00 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subseq r5, r0, #40, 16 @ 0x280000 │ │ │ │ + subseq r6, r0, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq ip, r7, #208, 26 @ 0x3400 │ │ │ │ biceq r2, r0, r8, lsl #25 │ │ │ │ - subseq r6, r0, #8, 22 @ 0x2000 │ │ │ │ + subseq r7, r0, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r8, #32 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq r1, [r0], #840 @ 0x348 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq sp, r8, #16, 8 @ 0x10000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, r0, #104, 18 @ 0x1a0000 │ │ │ │ + subseq r2, r0, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #64, 10 @ 0x10000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, r0, #232, 22 @ 0x3a000 │ │ │ │ + subseq r3, r0, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, sl, #176, 18 @ 0x2c0000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq r1, [r0], #2416 @ 0x970 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -187075,255 +187075,255 @@ │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq r5, [r0], #408 @ 0x198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, r6, #12, 2 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r0, ip, #80, 6 @ 0x40000001 │ │ │ │ + subseq r0, ip, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, r6, #60 @ 0x3c │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r0, ip, #96, 18 @ 0x180000 │ │ │ │ + subseq r0, ip, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r6, #108, 30 @ 0x1b0 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r1, ip, #144, 2 @ 0x24 │ │ │ │ + subseq r1, ip, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2532 @ 0x9e4 │ │ │ │ + ldreq r8, [r2], #2436 @ 0x984 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r6, #136, 28 @ 0x880 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r1, ip, #40, 14 @ 0xa00000 │ │ │ │ + subseq r1, ip, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r6, #164, 26 @ 0x2900 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r1, ip, #224, 26 @ 0x3800 │ │ │ │ + subseq r1, ip, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #52, 10 @ 0xd000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r4, r0, #168, 6 @ 0xa0000002 │ │ │ │ + subseq r4, r0, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r5, r6, #4, 30 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r2, ip, #176, 12 @ 0xb000000 │ │ │ │ + subseq r2, ip, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r7, r6, #236, 2 @ 0x3b │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r2, ip, #224, 28 @ 0xe00 │ │ │ │ + subseq r2, ip, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r6, #192 @ 0xc0 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r3, ip, #200, 4 @ 0x8000000c │ │ │ │ + subseq r3, ip, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r8, r6, #64, 8 @ 0x40000000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r4, ip, #88, 6 @ 0x60000001 │ │ │ │ + subseq r7, ip, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, r6, #208, 8 @ 0xd0000000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r6, ip, #24, 10 @ 0x6000000 │ │ │ │ + subseq r7, ip, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r8, r6, #16, 28 @ 0x100 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r7, ip, #40, 10 @ 0xa000000 │ │ │ │ + subseq r9, ip, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r9, r6, #56, 30 @ 0xe0 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r8, ip, #40 @ 0x28 │ │ │ │ + subseq r9, ip, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq ip, r6, #116, 22 @ 0x1d000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r9, ip, #160, 26 @ 0x2800 │ │ │ │ + subseq sl, ip, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r6, #232, 6 @ 0xa0000003 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq sl, ip, #144, 16 @ 0x900000 │ │ │ │ + subseq fp, ip, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, r6, #76, 20 @ 0x4c000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq fp, ip, #168 @ 0xa8 │ │ │ │ + subseq fp, ip, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r3, r6, #76, 18 @ 0x130000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq fp, ip, #88, 6 @ 0x60000001 │ │ │ │ + subseq fp, ip, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r6, #152, 18 @ 0x260000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq fp, ip, #216, 18 @ 0x360000 │ │ │ │ + subseq ip, ip, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r6, #216, 2 @ 0x36 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq ip, ip, #56, 6 @ 0xe0000000 │ │ │ │ + subseq ip, ip, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r6, #220, 16 @ 0xdc0000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq ip, ip, #224, 20 @ 0xe0000 │ │ │ │ + subseq sp, ip, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r6, r6, #40, 4 @ 0x80000002 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq sp, ip, #232, 18 @ 0x3a0000 │ │ │ │ + subseq lr, ip, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #740 @ 0x2e4 │ │ │ │ + ldreq r9, [r2], #812 @ 0x32c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r1, r6, #192, 2 @ 0x30 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq lr, ip, #200, 16 @ 0xc80000 │ │ │ │ + subseq lr, ip, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r5, r6, #112, 20 @ 0x70000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq pc, ip, #120, 2 │ │ │ │ + subseq pc, ip, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r7, r6, #8, 28 @ 0x80 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq pc, ip, #184, 30 @ 0x2e0 │ │ │ │ + subseq r0, sp, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r6, #104, 12 @ 0x6800000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r0, sp, #104, 18 @ 0x1a0000 │ │ │ │ + subseq r0, sp, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, r6, #84, 24 @ 0x5400 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r1, sp, #232, 4 @ 0x8000000e │ │ │ │ + subseq r1, sp, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #116, 6 @ 0xd0000001 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r5, r0, #72, 16 @ 0x480000 │ │ │ │ + subseq r6, r0, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r6, #140, 24 @ 0x8c00 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r1, sp, #8, 18 @ 0x20000 │ │ │ │ + subseq r1, sp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r3, r6, #100, 12 @ 0x6400000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r1, sp, #192, 26 @ 0x3000 │ │ │ │ + subseq r1, sp, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, r6, #76, 10 @ 0x13000000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r2, sp, #56, 24 @ 0x3800 │ │ │ │ + subseq r2, sp, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, r6, #36 @ 0x24 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r4, sp, #216, 22 @ 0x36000 │ │ │ │ + subseq r4, sp, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r4, r6, #232, 6 @ 0xa0000003 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r7, sp, #224, 20 @ 0xe0000 │ │ │ │ + subseq r7, sp, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r4, r6, #104, 6 @ 0xa0000001 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r9, sp, #72, 2 │ │ │ │ + subseq r9, sp, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r6, r6, #140, 8 @ 0x8c000000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r9, sp, #32, 10 @ 0x8000000 │ │ │ │ + subseq r9, sp, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r3, r6, #112, 22 @ 0x1c000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq r9, sp, #152, 26 @ 0x2600 │ │ │ │ + subseq r9, sp, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r7, r6, #4 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq sl, sp, #200, 4 @ 0x8000000c │ │ │ │ + subseq sl, sp, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq sl, r6, #200, 26 @ 0x3200 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq sl, sp, #104, 12 @ 0x6800000 │ │ │ │ + subseq sl, sp, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r3, r6, #184, 8 @ 0xb8000000 │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq sl, sp, #248, 24 @ 0xf800 │ │ │ │ + subseq sl, sp, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, r6, #164, 4 @ 0x4000000a │ │ │ │ biceq r4, r0, r8, lsl #9 │ │ │ │ - subseq fp, sp, #40, 8 @ 0x28000000 │ │ │ │ + subseq fp, sp, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #36, 22 @ 0x9000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq r5, [r0], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -187341,15 +187341,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1220 @ 0x4c4 │ │ │ │ + ldreq r9, [r2], #1436 @ 0x59c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #96, 22 @ 0x18000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq r6, [r0], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -187393,369 +187393,369 @@ │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq ip, [r0], #128 @ 0x80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #156, 4 @ 0xc0000009 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r6, r0, #48, 24 @ 0x3000 │ │ │ │ + subseq r7, r0, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq sp, r9, #188, 18 @ 0x2f0000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ strbeq ip, [r0], #3304 @ 0xce8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r6, r6, #88, 14 @ 0x1600000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - @ instruction: 0x01209c68 │ │ │ │ + smlawbeq r0, r0, fp, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r3, #120, 4 @ 0x80000007 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - strdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120a838 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r1, r6, #212, 8 @ 0xd4000000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - ldrdeq ip, [r9, -r8]! │ │ │ │ + msreq CPSR_fc, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq r6, r4, #108, 12 @ 0x6c00000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r0, r0, #168, 8 @ 0xa8000000 │ │ │ │ + subeq r0, r0, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq pc, r3, #44, 4 @ 0xc0000002 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r1, r0, #8, 2 │ │ │ │ + subeq r0, r0, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r4, r6, #40, 24 @ 0x2800 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r3, r0, #40, 6 @ 0xa0000000 │ │ │ │ + subeq r3, r0, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq r6, r4, #44, 8 @ 0x2c000000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r4, r0, #208, 14 @ 0x3400000 │ │ │ │ + subeq r5, r0, #32, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sl, r6, #32, 2 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r6, r0, #160, 8 @ 0xa0000000 │ │ │ │ + subeq r6, r0, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r3, #100, 8 @ 0x64000000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r7, r0, #144, 20 @ 0x90000 │ │ │ │ + subeq r7, r0, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r5, r6, #64, 16 @ 0x400000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r9, r0, #168, 12 @ 0xa800000 │ │ │ │ + subeq r9, r0, #112, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq ip, r4, #120, 24 @ 0x7800 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq sp, r0, #40, 18 @ 0xa0000 │ │ │ │ + subeq lr, r0, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq ip, r4, #164, 16 @ 0xa40000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r0, r1, #24, 16 @ 0x180000 │ │ │ │ + subeq r0, r1, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r6, r4, #228 @ 0xe4 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r9, r1, #136, 28 @ 0x880 │ │ │ │ + subeq r9, r1, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq pc, r5, #228, 4 @ 0x4000000e │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq sl, r1, #136, 24 @ 0x8800 │ │ │ │ + subeq sl, r1, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2684 @ 0xa7c │ │ │ │ + ldreq r9, [r2], #2852 @ 0xb24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r8, #232, 30 @ 0x3a0 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r9, r5, #152, 14 @ 0x2600000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq r9, r5, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, r8, #212, 10 @ 0x35000000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq sl, r5, #32, 18 @ 0x80000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq sl, r5, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r3, r8, #40, 10 @ 0xa000000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq ip, r5, #0, 6 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq ip, r5, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, r8, #128, 4 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq sp, r5, #168, 16 @ 0xa80000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq sp, r5, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r4, r8, #92, 14 @ 0x1700000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq pc, r5, #208, 30 @ 0x340 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq pc, r5, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r8, #184, 8 @ 0xb8000000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r1, r6, #128, 6 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq r1, r6, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, r8, #160, 30 @ 0x280 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ subseq r3, r6, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq fp, r4, #124, 28 @ 0x7c0 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq ip, r1, #104, 24 @ 0x6800 │ │ │ │ + subeq ip, r1, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r3, r8, #60, 14 @ 0xf00000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq sl, r6, #216, 24 @ 0xd800 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq sl, r6, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r6, r8, #16, 12 @ 0x1000000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq lr, r6, #88, 14 @ 0x1600000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq lr, r6, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r2, r8, #48, 28 @ 0x300 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r2, r7, #128, 2 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq r2, r7, #128 @ 0x80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #196, 2 @ 0x31 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r8, r0, #64, 30 @ 0x100 │ │ │ │ + subseq r8, r0, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r4, r8, #132, 8 @ 0x84000000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r3, r7, #24, 18 @ 0x60000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq r3, r7, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r5, r8, #12, 8 @ 0xc000000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r6, r7, #240, 20 @ 0xf0000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq r6, r7, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r4, r8, #184, 6 @ 0xe0000002 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r7, r7, #184, 14 @ 0x2e00000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq r7, r7, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r8, #132, 14 @ 0x2100000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r7, r7, #248, 22 @ 0x3e000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq r7, r7, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r0, r8, #168, 16 @ 0xa80000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r8, r7, #96, 22 @ 0x18000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq sl, r7, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, r8, #64, 10 @ 0x10000000 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r9, r7, #208, 12 @ 0xd000000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq sl, r7, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, r8, #8, 2 │ │ │ │ - biceq r3, r0, r8, ror #24 │ │ │ │ - subseq r9, r7, #208, 24 @ 0xd000 │ │ │ │ + biceq r3, r0, r8, lsr #25 │ │ │ │ + subseq fp, r7, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq pc, r3, #104 @ 0x68 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r4, r2, #136, 22 @ 0x22000 │ │ │ │ + subeq r4, r2, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq lr, r3, #52, 26 @ 0xd00 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r5, r2, #216, 30 @ 0x360 │ │ │ │ + subeq r6, r2, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq lr, r3, #84, 22 @ 0x15000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ subeq r7, r2, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq fp, r4, #8, 24 @ 0x800 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq ip, r2, #200 @ 0xc8 │ │ │ │ + subeq ip, r2, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r5, r4, #48, 24 @ 0x3000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq ip, r2, #144, 24 @ 0x9000 │ │ │ │ + subeq ip, r2, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rscseq r5, r4, #132, 18 @ 0x210000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq pc, r2, #72, 10 @ 0x12000000 │ │ │ │ + subeq pc, r2, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq lr, r5, #80, 28 @ 0x500 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r4, r3, #224, 10 @ 0x38000000 │ │ │ │ + subeq r4, r3, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq lr, r3, #168, 14 @ 0x2a00000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r8, r3, #24, 8 @ 0x18000000 │ │ │ │ + subeq r8, r3, #112, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #668 @ 0x29c │ │ │ │ + ldreq r9, [r2], #740 @ 0x2e4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r5, r4, #108, 6 @ 0xb0000001 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq fp, r3, #96, 30 @ 0x180 │ │ │ │ + subeq fp, r3, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r1, r6, #228, 2 @ 0x39 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r2, r4, #160, 20 @ 0xa0000 │ │ │ │ + subeq r2, r4, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq lr, r3, #212, 8 @ 0xd4000000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq sl, r4, #248, 4 @ 0x8000000f │ │ │ │ + subeq sl, r4, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq fp, r4, #120, 4 @ 0x80000007 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq lr, r4, #48 @ 0x30 │ │ │ │ + subeq sp, r4, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq sp, r3, #172, 30 @ 0x2b0 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r7, r5, #80, 20 @ 0x50000 │ │ │ │ + subeq r7, r5, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r9, r3, #76, 18 @ 0x130000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq pc, r5, #200, 28 @ 0xc80 │ │ │ │ + subeq r0, r6, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sp, r3, #176, 24 @ 0xb000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq sl, r6, #160, 18 @ 0x280000 │ │ │ │ + subeq sl, r6, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r4, r4, #252, 26 @ 0x3f00 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq pc, r6, #96, 4 │ │ │ │ + subeq lr, r6, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sp, r3, #40, 22 @ 0xa000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r3, r7, #248, 14 @ 0x3e00000 │ │ │ │ + subeq r3, r7, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq r4, r4, #60, 20 @ 0x3c000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r4, r7, #152, 28 @ 0x980 │ │ │ │ + subeq r4, r7, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq sp, r3, #20, 14 @ 0x500000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r8, r7, #232, 12 @ 0xe800000 │ │ │ │ + subeq r8, r7, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sl, r4, #56, 24 @ 0x3800 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r9, r7, #192, 8 @ 0xc0000000 │ │ │ │ + subeq r9, r7, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r0, r6, #252, 4 @ 0xc000000f │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq sl, r7, #104, 26 @ 0x1a00 │ │ │ │ + subeq sl, r7, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r8, r7, #28, 18 @ 0x70000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq sp, r7, #136, 24 @ 0x8800 │ │ │ │ + subeq sp, r7, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #76 @ 0x4c │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sl, r0, #32, 28 @ 0x200 │ │ │ │ + subseq sl, r0, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, fp, #204, 30 @ 0x330 │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq fp, [r1], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -187783,15 +187783,15 @@ │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq pc, [r1], #1496 @ 0x5d8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r3, #132, 6 @ 0x10000002 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r1, r8, #200, 10 @ 0x32000000 │ │ │ │ + subeq r1, r8, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, fp, #132, 20 @ 0x84000 │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq pc, [r1], #2040 @ 0x7f8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -187801,117 +187801,117 @@ │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq pc, [r1], #2720 @ 0xaa0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r3, #244, 6 @ 0xd0000003 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq r8, r8, #48, 26 @ 0xc00 │ │ │ │ + subeq r8, r8, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq sl, r7, #28, 8 @ 0x1c000000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ - subeq pc, r8, #160 @ 0xa0 │ │ │ │ + subeq pc, r8, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tstpeq r7, #220, 22 @ p-variant is OBSOLETE @ 0x37000 │ │ │ │ biceq sl, r0, r8, lsr #25 │ │ │ │ - @ instruction: 0x01200790 │ │ │ │ + @ instruction: 0x01200f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq r8, #24, 4 @ 0x80000001 │ │ │ │ biceq sl, r0, r8, lsr #25 │ │ │ │ - @ instruction: 0x01202a90 │ │ │ │ + @ instruction: 0x01203118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, ip, #216, 14 @ 0x3600000 │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq pc, [r1], #4048 @ 0xfd0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq sp, r8, #108, 4 @ 0xc0000006 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r2, fp, #216, 2 @ 0x36 │ │ │ │ + subseq r2, fp, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #8, 4 @ 0x80000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r2, fp, #136, 12 @ 0x8800000 │ │ │ │ + subseq r2, fp, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1700 @ 0x6a4 │ │ │ │ + ldreq r9, [r2], #2012 @ 0x7dc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #84, 4 @ 0x40000005 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r2, fp, #32, 24 @ 0x2000 │ │ │ │ + subseq r2, fp, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #152, 4 @ 0x80000009 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r2, fp, #120, 30 @ 0x1e0 │ │ │ │ + subseq r3, fp, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #76, 6 @ 0x30000001 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r3, fp, #208, 14 @ 0x3400000 │ │ │ │ + subseq r3, fp, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #84, 8 @ 0x54000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r3, fp, #144, 28 @ 0x900 │ │ │ │ + subseq lr, fp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r4, sl, #248, 24 @ 0xf800 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq pc, ip, #248, 12 @ 0xf800000 │ │ │ │ + subseq pc, ip, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #196, 8 @ 0xc4000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq pc, ip, #0, 30 │ │ │ │ + subseq r0, sp, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, sl, #48, 10 @ 0xc000000 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r2, sp, #120, 4 @ 0x80000007 │ │ │ │ + subseq r2, sp, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r8, r8, #0, 12 │ │ │ │ biceq r4, r0, r8, lsr #20 │ │ │ │ - subseq r4, sp, #104, 10 @ 0x1a000000 │ │ │ │ + subseq r4, sp, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq lr, fp, #232, 6 @ 0xa0000003 │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq r0, [r2], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq r7, #44, 4 @ 0xc0000002 │ │ │ │ biceq sl, r0, r8, lsr #25 │ │ │ │ - @ instruction: 0x01204c50 │ │ │ │ + @ instruction: 0x01204b78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, fp, #52, 28 @ 0x340 │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq r0, [r2], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -187951,15 +187951,15 @@ │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq r1, [r3], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #192, 30 @ 0x300 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq ip, r0, #168, 28 @ 0xa80 │ │ │ │ + subseq ip, r0, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq fp, fp, #252, 14 @ 0x3f00000 │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq r2, [r3], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -188049,15 +188049,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3228 @ 0xc9c │ │ │ │ + ldreq r8, [r2], #3324 @ 0xcfc │ │ │ │ addeq r1, sl, #65536 @ 0x10000 │ │ │ │ rsceq r5, ip, #68, 12 @ 0x4400000 │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq r8, [r3], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ @@ -188167,1359 +188167,1359 @@ │ │ │ │ biceq r2, r0, r8, lsl #8 │ │ │ │ strbeq pc, [r3], #2632 @ 0xa48 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r7, #4, 24 @ 0x400 │ │ │ │ biceq sl, r0, r8, lsr #25 │ │ │ │ - @ instruction: 0x01206d58 │ │ │ │ + @ instruction: 0x01207020 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #88, 28 @ 0x580 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq lr, r0, #168, 26 @ 0x2a00 │ │ │ │ + subseq lr, r0, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ tsteq sl, #208, 14 @ 0x3400000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r9, r2, #120, 22 @ 0x1e000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r9, r2, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - streq r0, [r6, #-892]! @ 0xfffffc84 │ │ │ │ + streq lr, [r5, #-1292]! @ 0xfffffaf4 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ tsteq fp, #12, 26 @ 0x300 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - smulwteq r0, r8, sl │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01201320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - streq r1, [r6, #-740]! @ 0xfffffd1c │ │ │ │ + streq pc, [r5, #-1140]! @ 0xfffffb8c │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ tsteq sl, #92, 8 @ 0x5c000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - @ instruction: 0x01202438 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01202c68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - streq r1, [r6, #-2620]! @ 0xfffff5c4 │ │ │ │ + streq pc, [r5, #-3020]! @ 0xfffff434 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tstpeq r9, #144, 20 @ p-variant is OBSOLETE @ 0x90000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - @ instruction: 0x01208508 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01208a68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tstpeq r9, #184, 12 @ p-variant is OBSOLETE @ 0xb800000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - @ instruction: 0x01209308 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01209778 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tstpeq r9, #0 @ p-variant is OBSOLETE │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - smlawbeq r0, r8, sl, sl │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x0120ac70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #8, 22 @ 0x2000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - @ instruction: 0x012168a0 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + @ instruction: 0x01219028 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #200 @ 0xc8 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - teqeq ip, r8, ror #23 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + teqeq pc, r8, asr ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #116, 22 @ 0x1d000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r0, r0, #104, 14 @ 0x1a00000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r0, r0, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq fp, #32 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r1, r0, #24, 20 @ 0x18000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r1, r0, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #156, 6 @ 0x70000002 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r3, r0, #224, 2 @ 0x38 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r3, r0, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r9, #88, 30 @ 0x160 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r4, r0, #40, 12 @ 0x2800000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r4, r0, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r8, r2, #5184 @ 0x1440 │ │ │ │ - streq r1, [r6, #-2800]! @ 0xfffff510 │ │ │ │ + streq r0, [r6, #-328]! @ 0xfffffeb8 │ │ │ │ andpl r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ submi r2, lr, #96, 14 @ 0x1800000 │ │ │ │ sbceq r8, r2, #5184 @ 0x1440 │ │ │ │ - streq r1, [r6, #-2880]! @ 0xfffff4c0 │ │ │ │ + streq r0, [r6, #-408]! @ 0xfffffe68 │ │ │ │ andpl r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r7, fp, lsl #16 │ │ │ │ sbceq r8, r2, #5184 @ 0x1440 │ │ │ │ - streq r1, [r6, #-2656]! @ 0xfffff5a0 │ │ │ │ + streq pc, [r5, #-3056]! @ 0xfffff410 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3756 @ 0xeac │ │ │ │ + ldreq r8, [r2], #3852 @ 0xf0c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #172, 20 @ 0xac000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r3, r3, #40 @ 0x28 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r2, r3, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tstpeq sl, #136, 18 @ p-variant is OBSOLETE @ 0x220000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq fp, r3, #128, 4 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq fp, r3, #112, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x032859d4 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r0, r1, #104, 24 @ 0x6800 │ │ │ │ + subeq r1, r1, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #68, 30 @ 0x110 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r1, r4, #208, 6 @ 0x40000003 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r1, r4, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tstpeq fp, #64, 28 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sl, r4, #168, 4 @ 0x8000000a │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sl, r4, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #80, 24 @ 0x5000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sp, r4, #64, 8 @ 0x40000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sp, r4, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r9, #240, 28 @ 0xf00 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r0, r5, #32, 24 @ 0x2000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r1, r5, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #220, 4 @ 0xc000000d │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq lr, r5, #72, 10 @ 0x12000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq lr, r5, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tstpeq sl, #112, 12 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r4, r6, #80, 22 @ 0x14000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r4, r6, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ teqeq r3, #80, 20 @ 0x50000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq pc, [pc], #3856 @ 10996c4 <__bss_end__@@Base+0x23c908> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r9, #168, 18 @ 0x2a0000 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq r8, r3, #216, 22 @ 0x36000 │ │ │ │ + subeq r8, r3, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #84, 8 @ 0x54000000 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq sp, r3, #8, 28 @ 0x80 │ │ │ │ + subeq sp, r3, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #172, 26 @ 0x2b00 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq pc, r3, #120, 14 @ 0x1e00000 │ │ │ │ + subeq pc, r3, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r9, #204, 30 @ 0x330 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq r0, r4, #40, 8 @ 0x28000000 │ │ │ │ + subeq r0, r4, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #80, 30 @ 0x140 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq sl, r4, #184, 14 @ 0x2e00000 │ │ │ │ + subeq sl, r4, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq r0, r8, #196, 6 @ 0x10000003 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq pc, lr, #16, 20 @ 0x10000 │ │ │ │ + subeq pc, lr, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq ip, r7, #204, 28 @ 0xcc0 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq r1, pc, #168, 24 @ 0xa800 │ │ │ │ + subeq r1, pc, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq pc, r7, #72, 26 @ 0x1200 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq r3, pc, #72, 18 @ 0x120000 │ │ │ │ + subeq r3, pc, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r0, sp, #236, 22 @ 0x3b000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq ip, [r4], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, ip, #88, 24 @ 0x5800 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq ip, [r4], #3960 @ 0xf78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sp, #92, 12 @ 0x5c00000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sp, [r4], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, ip, #120, 24 @ 0x7800 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sp, [r4], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, ip, #152, 24 @ 0x9800 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sp, [r4], #1088 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #100, 26 @ 0x1900 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, r1, #128, 18 @ 0x200000 │ │ │ │ + subseq r0, r1, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, sp, #68, 20 @ 0x44000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sp, [r4], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, ip, #224, 24 @ 0xe000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sp, [r4], #2352 @ 0x930 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, ip, #140, 26 @ 0x2300 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sp, [r4], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, sp, #120, 2 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq lr, [r4], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, sp, #48, 4 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq lr, [r4], #1656 @ 0x678 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r0, sp, #28, 16 @ 0x1c0000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq lr, [r4], #2376 @ 0x948 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ rsceq r9, sp, #68, 18 @ 0x110000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq lr, [r4], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ rsceq r9, sp, #76, 16 @ 0x4c0000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq lr, [r4], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ rsceq r9, sp, #84, 14 @ 0x1500000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq pc, [r4], #360 @ 0x168 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ rsceq r9, sp, #92, 24 @ 0x5c00 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq pc, [r4], #1160 @ 0x488 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ rsceq r4, sp, #240 @ 0xf0 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq pc, [r4], #2256 @ 0x8d0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r9, #65536 @ 0x10000 │ │ │ │ rsceq r3, sp, #176, 30 @ 0x2c0 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq pc, [r4], #3104 @ 0xc20 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r0, sp, #224, 8 @ 0xe0000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r0, [r5], #368 @ 0x170 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r0, sp, #44, 6 @ 0xb0000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r0, [r5], #1496 @ 0x5d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r8, #65536 @ 0x10000 │ │ │ │ rsceq r3, sp, #156, 24 @ 0x9c00 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r0, [r5], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq sl, [r2], #820 @ 0x334 │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ rsceq r3, sp, #124, 20 @ 0x7c000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r0, [r5], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r8, #65536 @ 0x10000 │ │ │ │ rsceq pc, ip, #0 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r0, [r5], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, sp, #40, 30 @ 0xa0 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r1, [r5], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, ip, #12 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r1, [r5], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r1, sp, #40, 28 @ 0x280 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r1, [r5], #2432 @ 0x980 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, ip, #132 @ 0x84 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r1, [r5], #3384 @ 0xd38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, ip, #40, 2 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r1, [r5], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, ip, #196, 30 @ 0x310 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r2, [r5], #528 @ 0x210 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, ip, #8, 4 @ 0x80000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r2, [r5], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, ip, #148, 26 @ 0x2500 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r2, [r5], #1936 @ 0x790 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, ip, #208, 4 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r2, [r5], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r8, sp, #236, 22 @ 0x3b000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r2, [r5], #3472 @ 0xd90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r8, sp, #100, 16 @ 0x640000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r3, [r5], #232 @ 0xe8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sp, #8, 14 @ 0x200000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r3, [r5], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, lr, #172, 16 @ 0xac0000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r3, [r5], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, ip, #224, 22 @ 0x38000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r4, [r5], #512 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, ip, #44, 20 @ 0x2c000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r4, [r5], #1288 @ 0x508 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq pc, ip, #120, 16 @ 0x780000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r4, [r5], #2200 @ 0x898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r2, sp, #228, 14 @ 0x3900000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r4, [r5], #2760 @ 0xac8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq lr, sp, #112, 6 @ 0xc0000001 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r4, [r5], #3936 @ 0xf60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, sp, #148, 22 @ 0x25000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r5, [r5], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r2, sp, #228, 2 @ 0x39 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r5, [r5], #1816 @ 0x718 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, sp, #104, 18 @ 0x1a0000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r5, [r5], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, sp, #60, 14 @ 0xf00000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r5, [r5], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, sp, #168, 10 @ 0x2a000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r5, [r5], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, ip, #176, 6 @ 0xc0000002 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r6, [r5], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #68 @ 0x44 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r4, r1, #168, 4 @ 0x8000000a │ │ │ │ + subseq r4, r1, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sp, #24, 6 @ 0x60000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r6, [r5], #672 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sp, #168, 12 @ 0xa800000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r6, [r5], #1616 @ 0x650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r9, sp, #224, 2 @ 0x38 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r6, [r5], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, ip, #108, 12 @ 0x6c00000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r6, [r5], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, ip, #8, 10 @ 0x2000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r7, [r5], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r3, sp, #164, 4 @ 0x4000000a │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r7, [r5], #3064 @ 0xbf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r1, sp, #180, 10 @ 0x2d000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r8, [r5], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, ip, #20, 8 @ 0x14000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r8, [r5], #776 @ 0x308 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r1, sp, #68, 6 @ 0x10000001 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r8, [r5], #1384 @ 0x568 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r1, sp, #60 @ 0x3c │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r8, [r5], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r8, sp, #64, 6 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r8, [r5], #2624 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ rsceq ip, sp, #44 @ 0x2c │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r8, [r5], #3632 @ 0xe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq sl, sp, #100, 30 @ 0x190 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r9, [r5], #1080 @ 0x438 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, ip, #84, 8 @ 0x54000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r9, [r5], #2072 @ 0x818 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq sp, sp, #56, 14 @ 0xe00000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq r9, [r5], #3056 @ 0xbf0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3620 @ 0xe24 │ │ │ │ + ldreq r9, [r2], #3668 @ 0xe54 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq pc, sp, #32, 28 @ 0x200 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sl, [r5], #568 @ 0x238 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq sp, sp, #40, 2 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sl, [r5], #2120 @ 0x848 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r2, sp, #152, 18 @ 0x260000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq fp, [r5], #80 @ 0x50 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq fp, sp, #56, 10 @ 0xe000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq fp, [r5], #1640 @ 0x668 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq sl, sp, #104, 12 @ 0x6800000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq fp, [r5], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r2, lr, #168, 8 @ 0xa8000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq ip, [r5], #336 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq lr, sp, #108, 26 @ 0x1b00 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq ip, [r5], #2136 @ 0x858 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r0, sp, #124, 26 @ 0x1f00 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq ip, [r5], #3584 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r4, lr, #136, 4 @ 0x80000008 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sp, [r5], #536 @ 0x218 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r0, lr, #68, 18 @ 0x110000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sp, [r5], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq pc, ip, #188, 8 @ 0xbc000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq sp, [r5], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r9, sp, #252, 28 @ 0xfc0 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq lr, [r5], #624 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq sl, sp, #216, 18 @ 0x360000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq lr, [r5], #1744 @ 0x6d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, sp, #48, 10 @ 0xc000000 │ │ │ │ - biceq r3, r0, r8, ror #12 │ │ │ │ + biceq r3, r0, r8, lsr #13 │ │ │ │ strbeq lr, [r5], #2896 @ 0xb50 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq pc, r7, #84, 4 @ 0x40000005 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq r4, pc, #112, 16 @ 0x700000 │ │ │ │ + subeq r4, pc, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq pc, r7, #92 @ 0x5c │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq r5, pc, #232, 6 @ 0xa0000003 │ │ │ │ + subeq r5, pc, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq r0, r8, #68, 2 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq r6, pc, #232, 8 @ 0xe8000000 │ │ │ │ + subeq r6, pc, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq r1, r8, #240, 10 @ 0x3c000000 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq r6, pc, #32, 30 @ 0x80 │ │ │ │ + subeq r6, pc, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq r0, r8, #36, 22 @ 0x9000 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq r7, pc, #24, 16 @ 0x180000 │ │ │ │ + subeq r7, pc, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r1, r8, #116, 4 @ 0x40000007 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq r8, pc, #232, 10 @ 0x3a000000 │ │ │ │ + subeq r8, pc, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r0, r8, #48, 26 @ 0xc00 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subeq fp, pc, #8, 30 │ │ │ │ + subeq fp, pc, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq pc, r7, #16, 18 @ 0x40000 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subseq r3, r1, #216, 22 @ 0x36000 │ │ │ │ + subseq r3, r1, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rscseq pc, r7, #188, 10 @ 0x2f000000 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subseq r5, r1, #208, 24 @ 0xd000 │ │ │ │ + subseq r6, r1, #8, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #148, 12 @ 0x9400000 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq r1, r5, #200 @ 0xc8 │ │ │ │ + subeq r1, r5, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq pc, r7, #72 @ 0x48 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subseq r8, r1, #136, 10 @ 0x22000000 │ │ │ │ + subseq r8, r1, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sp, r7, #16, 4 │ │ │ │ biceq r2, r0, r8, lsl #11 │ │ │ │ - subseq r9, r1, #168, 12 @ 0xa800000 │ │ │ │ + subseq r9, r1, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #100, 26 @ 0x1900 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq r6, r5, #112, 6 @ 0xc0000001 │ │ │ │ + subeq r6, r5, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #168, 20 @ 0xa8000 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq r9, r5, #56, 18 @ 0xe0000 │ │ │ │ + subeq r9, r5, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #40, 24 @ 0x2800 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq sp, r5, #64, 8 @ 0x40000000 │ │ │ │ + subeq sp, r5, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r1, r9, #72 @ 0x48 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r6, r1, #112, 18 @ 0x1c0000 │ │ │ │ + subseq r6, r1, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #0, 20 │ │ │ │ biceq r1, r0, r8, ror #14 │ │ │ │ - subeq lr, r5, #136, 6 @ 0x20000002 │ │ │ │ + subeq lr, r5, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #48, 30 @ 0xc0 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq fp, r6, #208, 4 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq fp, r6, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #76, 4 @ 0xc0000004 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sp, r6, #176, 18 @ 0x2c0000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sp, r6, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r9, #240, 26 @ 0x3c00 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq pc, r6, #64, 8 @ 0x40000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq pc, r6, #16, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tstpeq fp, #176, 30 @ p-variant is OBSOLETE @ 0x2c0 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r1, r7, #64, 14 @ 0x1000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r1, r7, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tstpeq sl, #68, 6 @ p-variant is OBSOLETE @ 0x10000001 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r2, r7, #248, 18 @ 0x3e0000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r2, r7, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq pc, [pc], #-1980 @ 109a11c <__bss_end__@@Base+0x23d360> @ │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #100, 28 @ 0x640 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r6, r9, #32, 4 │ │ │ │ + subeq r5, r9, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #144, 26 @ 0x2400 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r6, r9, #128, 26 @ 0x2000 │ │ │ │ + subeq r6, r9, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #188, 24 @ 0xbc00 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r7, r9, #16, 6 @ 0x40000000 │ │ │ │ + subeq r7, r9, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #232, 22 @ 0x3a000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r7, r9, #184, 22 @ 0x2e000 │ │ │ │ + subeq r7, r9, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #20, 22 @ 0x5000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq sl, r9, #168, 10 @ 0x2a000000 │ │ │ │ + subeq sl, r9, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282e1c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq fp, r1, #240, 30 @ 0x3c0 │ │ │ │ + subeq fp, r1, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #28, 30 @ 0x70 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r5, r7, #96, 12 @ 0x6000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r5, r7, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #112, 2 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq ip, r9, #224, 30 @ 0x380 │ │ │ │ + subeq sp, r9, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2484 @ 0x9b4 │ │ │ │ + ldreq r8, [r2], #2340 @ 0x924 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #236, 28 @ 0xec0 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq sp, r9, #168, 10 @ 0x2a000000 │ │ │ │ + subeq sp, r9, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #12, 10 @ 0x3000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r6, r7, #176, 30 @ 0x2c0 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r6, r7, #0, 30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #60, 12 @ 0x3c00000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq lr, r9, #232, 12 @ 0xe800000 │ │ │ │ + subeq lr, r9, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #172, 28 @ 0xac0 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq lr, r9, #232, 28 @ 0xe80 │ │ │ │ + subeq lr, r9, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tstpeq sl, #24 @ p-variant is OBSOLETE │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r7, r7, #184, 30 @ 0x2e0 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r7, r7, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r5, lr, #64, 8 @ 0x40000000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq ip, [r6], #512 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r1, pc, #132, 6 @ 0x10000002 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq ip, [r6], #992 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq lr, lr, #24, 16 @ 0x180000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq ip, [r6], #1968 @ 0x7b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r5, lr, #220, 8 @ 0xdc000000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq ip, [r6], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq lr, lr, #208, 30 @ 0x340 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq ip, [r6], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #40, 12 @ 0x2800000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r1, sl, #168, 8 @ 0xa8000000 │ │ │ │ + subeq r1, sl, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r6, lr, #24, 2 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq sp, [r6], #2504 @ 0x9c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq lr, lr, #244, 6 @ 0xd0000003 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq sp, [r6], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r3, r1, lsl #16 │ │ │ │ rsceq sp, lr, #132, 14 @ 0x2100000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq lr, [r6], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r0, pc, #184, 20 @ 0xb8000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r7, [r7], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r5, lr, #88, 30 @ 0x160 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r8, [r7], #1584 @ 0x630 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r8, lr, #188, 4 @ 0xc000000b │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r8, [r7], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r2, pc, #104, 2 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r9, [r7], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq pc, lr, #204, 28 @ 0xcc0 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq sl, [r7], #3576 @ 0xdf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, lr, #212, 10 @ 0x35000000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq fp, [r7], #1096 @ 0x448 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r1, pc, #224, 14 @ 0x3800000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq fp, [r7], #1632 @ 0x660 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r8, lr, #48, 4 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq fp, [r7], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq sp, lr, #180, 8 @ 0xb4000000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq fp, [r7], #2968 @ 0xb98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r7, lr, #244, 28 @ 0xf40 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq ip, [r7], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r7, lr, #180, 24 @ 0xb400 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq ip, [r7], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq r7, lr, #240, 18 @ 0x3c0000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq ip, [r7], #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rsceq sp, lr, #64, 4 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq sp, [r7], #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, lr, #108, 16 @ 0x6c0000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq sp, [r7], #1456 @ 0x5b0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r1, pc, #196, 6 @ 0x10000003 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq sp, [r7], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r5, lr, #140, 18 @ 0x230000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq sp, [r7], #2976 @ 0xba0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq r7, lr, #48, 10 @ 0xc000000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq lr, [r7], #1176 @ 0x498 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r7, lr, #104, 6 @ 0xa0000001 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq lr, [r7], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ adcseq sp, r8, #80, 4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, r1, #192, 8 @ 0xc0000000 │ │ │ │ + subseq r9, r1, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r3, r9, #4, 8 @ 0x4000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, r1, #240, 16 @ 0xf00000 │ │ │ │ + subseq r9, r1, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq pc, lr, #36, 6 @ 0x90000000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq pc, [r7], #632 @ 0x278 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r1, pc, #232, 6 @ 0xa0000003 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq pc, [r7], #3080 @ 0xc08 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq ip, lr, #176, 24 @ 0xb000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r0, [r8], #512 @ 0x200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rsceq r6, lr, #232, 24 @ 0xe800 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r0, [r8], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rsceq lr, lr, #124, 24 @ 0x7c00 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r0, [r8], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #240, 8 @ 0xf0000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r2, sl, #160, 2 @ 0x28 │ │ │ │ + subeq r2, sl, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, lr, #68, 30 @ 0x110 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r1, [r8], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r5, lr, #136, 12 @ 0x8800000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r1, [r8], #2080 @ 0x820 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rsceq ip, lr, #192 @ 0xc0 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r2, [r8], #128 @ 0x80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ biceq r1, r7, r1, lsl #16 │ │ │ │ rsceq r5, lr, #28, 14 @ 0x700000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r2, [r8], #1840 @ 0x730 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r8, #65536 @ 0x10000 │ │ │ │ rsceq r1, pc, #236, 18 @ 0x3b0000 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r2, [r8], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ rsceq r6, lr, #44, 2 │ │ │ │ - biceq r4, r0, r8, lsr #14 │ │ │ │ + biceq r4, r0, r8, ror #14 │ │ │ │ strbeq r3, [r8], #2744 @ 0xab8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03283608 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq pc, r1, #152, 14 @ 0x2600000 │ │ │ │ + subeq pc, r1, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #192, 8 @ 0xc0000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r3, sl, #80, 10 @ 0x14000000 │ │ │ │ + subeq r3, sl, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #232, 22 @ 0x3a000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r3, sl, #8, 18 @ 0x20000 │ │ │ │ + subeq r3, sl, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #8, 30 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sl, r7, #224, 18 @ 0x380000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sl, r7, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #172, 8 @ 0xac000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r5, sl, #248, 26 @ 0x3e00 │ │ │ │ + subeq r5, sl, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3692 @ 0xe6c │ │ │ │ + ldreq r9, [r2], #3764 @ 0xeb4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #60, 8 @ 0x3c000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r6, sl, #16, 12 @ 0x1000000 │ │ │ │ + subeq r6, sl, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #144, 26 @ 0x2400 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq ip, r7, #24 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq fp, r7, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #132, 14 @ 0x2100000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sl, r1, #136, 22 @ 0x22000 │ │ │ │ + subseq sl, r1, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #120, 20 @ 0x78000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r8, sl, #112, 28 @ 0x700 │ │ │ │ + subeq r8, sl, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #236 @ 0xec │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq ip, sl, #144, 4 │ │ │ │ + subeq ip, sl, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #160, 20 @ 0xa0000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq lr, sl, #168, 4 @ 0x8000000a │ │ │ │ + subeq lr, sl, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #40, 30 @ 0xa0 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq pc, sl, #152, 18 @ 0x260000 │ │ │ │ + subeq r0, fp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #200, 22 @ 0x32000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r2, fp, #32, 30 @ 0x80 │ │ │ │ + subeq sl, fp, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #64, 26 @ 0x1000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq fp, fp, #200, 18 @ 0x320000 │ │ │ │ + subeq fp, fp, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #228, 22 @ 0x39000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r5, ip, #200, 10 @ 0x32000000 │ │ │ │ + subeq r5, ip, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #208, 10 @ 0x34000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r9, ip, #168, 10 @ 0x2a000000 │ │ │ │ + subeq r9, ip, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #200, 20 @ 0xc8000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq ip, ip, #48 @ 0x30 │ │ │ │ + subeq ip, ip, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sl, r8, #108, 16 @ 0x6c0000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq pc, r7, #128, 30 @ 0x200 │ │ │ │ + subseq pc, r7, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq r2, r9, #112, 20 @ 0x70000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r6, r8, #72, 2 │ │ │ │ + subseq r5, r8, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq pc, r8, #76, 6 @ 0x30000001 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq fp, r9, #168, 28 @ 0xa80 │ │ │ │ + subseq ip, r9, #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq fp, r8, #124, 2 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r6, sl, #168, 26 @ 0x2a00 │ │ │ │ + subseq r6, sl, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq sl, r8, #72, 4 @ 0x80000004 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r8, sl, #216, 14 @ 0x3600000 │ │ │ │ + subseq r8, sl, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq sl, r8, #84, 16 @ 0x540000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r9, sl, #64, 14 @ 0x1000000 │ │ │ │ + subseq r9, sl, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #748 @ 0x2ec │ │ │ │ + ldreq sl, [r2], #772 @ 0x304 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq ip, r8, #40, 6 @ 0xa0000000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r9, fp, #232, 8 @ 0xe8000000 │ │ │ │ + subseq pc, fp, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq ip, r8, #180, 16 @ 0xb40000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r1, ip, #80 @ 0x50 │ │ │ │ + subseq r0, ip, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatteq r9, r0, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ strbeq r1, [r9], #2272 @ 0x8e0 │ │ │ │ rsbmi r1, ip, #84, 24 @ 0x5400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sp, r8, #52, 26 @ 0xd00 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r2, ip, #80 @ 0x50 │ │ │ │ + subseq r1, ip, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00e00000 │ │ │ │ strbeq r1, [r9], #2968 @ 0xb98 │ │ │ │ rsbmi r1, ip, #108, 24 @ 0x6c00 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #64, 16 @ 0x400000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq ip, r1, #176, 16 @ 0xb00000 │ │ │ │ + subseq ip, r1, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq ip, r8, #144, 14 @ 0x2400000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r2, ip, #96, 10 @ 0x18000000 │ │ │ │ + subseq r2, ip, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, asr r9 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -189577,105 +189577,105 @@ │ │ │ │ subsvs r0, r3, #55312384 @ 0x34c0000 │ │ │ │ svccc 0x00fa51a6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbmi r2, ip, #216, 30 @ 0x360 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r4, r9, #200, 24 @ 0xc800 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r4, ip, #48, 2 │ │ │ │ + subseq r7, ip, #104, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #80, 26 @ 0x1400 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq lr, ip, #24, 8 @ 0x18000000 │ │ │ │ + subeq lr, ip, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #4, 20 @ 0x4000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq pc, ip, #200, 10 @ 0x32000000 │ │ │ │ + subeq pc, ip, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #136, 20 @ 0x88000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r0, sp, #152, 18 @ 0x260000 │ │ │ │ + subeq r1, sp, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3372 @ 0xd2c │ │ │ │ + ldreq r8, [r2], #3444 @ 0xd74 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #12, 4 @ 0xc0000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r7, sp, #32 │ │ │ │ + subeq r7, sp, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #0, 26 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq ip, r7, #176, 16 @ 0xb00000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq ip, r7, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r3, #160, 12 @ 0xa000000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ - smlawbeq r0, r0, r8, r5 │ │ │ │ + @ instruction: 0x012058a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #60, 18 @ 0xf0000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq ip, sp, #200, 24 @ 0xc800 │ │ │ │ + subeq sp, sp, #144 @ 0x90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #20, 16 @ 0x140000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq fp, lr, #112 @ 0x70 │ │ │ │ + subeq fp, lr, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #4, 26 @ 0x100 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq ip, lr, #240, 16 @ 0xf00000 │ │ │ │ + subeq ip, lr, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #108, 12 @ 0x6c00000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq sp, lr, #168, 28 @ 0xa80 │ │ │ │ + subeq lr, lr, #144, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #244, 28 @ 0xf40 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq pc, r7, #192, 14 @ 0x3000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq pc, r7, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r3, r9, #196, 6 @ 0x10000003 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sp, r1, #40, 28 @ 0x280 │ │ │ │ + subseq sp, r1, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r9, #156, 18 @ 0x270000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq ip, r8, #32, 30 @ 0x80 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq ip, r8, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #192, 12 @ 0xc000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r3, pc, #96, 2 │ │ │ │ + subeq r3, pc, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r6, r1, #8, 4 @ 0x80000000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r6, [r9], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -189781,15 +189781,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r8, [r9], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #104, 24 @ 0x6800 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq pc, r1, #136, 6 @ 0x20000002 │ │ │ │ + subseq pc, r1, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r6, r1, #32, 2 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r8, [r9], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -189879,15 +189879,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1084 @ 0x43c │ │ │ │ + ldreq sl, [r2], #1036 @ 0x40c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq lr, r2, #28, 18 @ 0x70000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq fp, [r9], #1792 @ 0x700 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ @@ -189913,15 +189913,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq ip, [r9], #256 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #108, 18 @ 0x1b0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, r2, #192, 16 @ 0xc00000 │ │ │ │ + subseq r0, r2, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq ip, r0, #188, 24 @ 0xbc00 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq ip, [r9], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190011,15 +190011,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1132 @ 0x46c │ │ │ │ + ldreq sl, [r2], #1060 @ 0x424 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r0, r1, #20, 14 @ 0x500000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq lr, [r9], #264 @ 0x108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -190063,15 +190063,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq pc, [r9], #1616 @ 0x650 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #148, 16 @ 0x940000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, r2, #72 @ 0x48 │ │ │ │ + subseq r1, r2, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq ip, r0, #148 @ 0x94 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq pc, [r9], #2360 @ 0x938 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190161,15 +190161,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1940 @ 0x794 │ │ │ │ + ldreq r9, [r2], #2252 @ 0x8cc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r0, r1, #20, 12 @ 0x1400000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r6, [sl], #872 @ 0x368 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -190189,15 +190189,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r6, [sl], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #12, 8 @ 0xc000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r3, pc, #8, 28 @ 0x80 │ │ │ │ + subeq r3, pc, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, pc, #168, 12 @ 0xa800000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r7, [sl], #792 @ 0x318 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190231,15 +190231,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r4, [sp], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #188, 14 @ 0x2f00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r3, r2, #144, 24 @ 0x9000 │ │ │ │ + subseq r3, r2, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rsceq r3, pc, #224, 14 @ 0x3800000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq sp, [sp], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190329,15 +190329,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3156 @ 0xc54 │ │ │ │ + ldreq r8, [r2], #3252 @ 0xcb4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r0, r2, #96 @ 0x60 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r2, [lr], #1992 @ 0x7c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -190417,15 +190417,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq pc, [lr], #3552 @ 0xde0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #40, 14 @ 0xa00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r5, r2, #152, 28 @ 0x980 │ │ │ │ + subseq r5, r2, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r1, #144, 26 @ 0x2400 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r1, [pc], #16 @ 109b77c <__bss_end__@@Base+0x23e9c0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -190515,15 +190515,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3708 @ 0xe7c │ │ │ │ + ldreq r8, [r2], #3804 @ 0xedc │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ rscseq r9, r0, #108, 16 @ 0x6c0000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r5, [pc], #2320 @ 109b8fc <__bss_end__@@Base+0x23eb40> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -190561,15 +190561,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r9, [pc], #856 @ 109b98c <__bss_end__@@Base+0x23ebd0> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #220, 18 @ 0x370000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r4, pc, #104, 16 @ 0x680000 │ │ │ │ + subeq r4, pc, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, pc, #52, 8 @ 0x34000000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ strbeq r9, [pc], #3216 @ 109b9bc <__bss_end__@@Base+0x23ec00> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190621,15 +190621,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r0, [r0], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #80, 12 @ 0x5000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r8, r2, #56, 4 @ 0x80000003 │ │ │ │ + subseq r8, r2, #128 @ 0x80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r2, r1, #236, 28 @ 0xec0 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r1, [r0], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -190639,15 +190639,15 @@ │ │ │ │ andcs r0, r0, pc │ │ │ │ andeq r0, r0, pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r5, ip, #124, 8 @ 0x7c000000 │ │ │ │ svceq 0x00c11801 │ │ │ │ tsteq sl, #228, 22 @ 0x39000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r5, pc, #120, 14 @ 0x1e00000 │ │ │ │ + subeq r5, pc, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r6, r1, #88, 22 @ 0x16000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r2, [r0], #1536 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -190719,15 +190719,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #164 @ 0xa4 │ │ │ │ + ldreq r9, [r2], #260 @ 0x104 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r6, r3, #20, 2 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq lr, [r0], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ @@ -190789,21 +190789,21 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r3, [r1], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #164, 30 @ 0x290 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r6, pc, #48, 22 @ 0xc000 │ │ │ │ + subeq r6, pc, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #152, 10 @ 0x26000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq r7, pc, #80, 16 @ 0x500000 │ │ │ │ + subeq r7, pc, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r5, r0, #72, 8 @ 0x48000000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r4, [r1], #360 @ 0x168 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -190861,15 +190861,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r6, [r1], #3712 @ 0xe80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #120, 10 @ 0x1e000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sl, r2, #80, 10 @ 0x14000000 │ │ │ │ + subseq sl, r2, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r4, r0, #12, 8 @ 0xc000000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r7, [r1], #888 @ 0x378 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -190959,15 +190959,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3828 @ 0xef4 │ │ │ │ + ldreq r8, [r2], #3972 @ 0xf84 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sp, r2, #32, 24 @ 0x2000 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq sl, [r1], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -191137,15 +191137,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r0, [r2], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #228, 8 @ 0xe4000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sp, r2, #72, 4 @ 0x80000004 │ │ │ │ + subseq sp, r2, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq lr, r0, #52, 26 @ 0xd00 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r0, [r2], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -191209,297 +191209,297 @@ │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r2, [r2], #1168 @ 0x490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #56, 26 @ 0xe00 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq fp, pc, #64, 8 @ 0x40000000 │ │ │ │ + subeq fp, pc, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rsceq r4, pc, #120, 6 @ 0xe0000001 │ │ │ │ biceq r5, r0, r8, lsr #9 │ │ │ │ ldrbeq r2, [r2], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #28, 10 @ 0x7000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq sp, pc, #88, 28 @ 0x580 │ │ │ │ + subeq lr, pc, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #0, 28 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subeq lr, pc, #104, 24 @ 0x6800 │ │ │ │ + subeq lr, pc, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #20 │ │ │ │ + ldreq r9, [r2], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00e00000 │ │ │ │ - subeq r3, sl, #8, 10 @ 0x2000000 │ │ │ │ + subeq r3, sl, #72, 10 @ 0x12000000 │ │ │ │ submi pc, lr, #20, 10 @ 0x5000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #136, 18 @ 0x220000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r1, r9, #120 @ 0x78 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r0, r9, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #188, 24 @ 0xbc00 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ subseq r1, r0, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x0109c4b8 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00f99999 │ │ │ │ - subeq r3, sl, #32, 12 @ 0x2000000 │ │ │ │ + subeq r3, sl, #64, 12 @ 0x4000000 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #72, 16 @ 0x480000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq r2, r0, #88, 12 @ 0x5800000 │ │ │ │ + subseq r2, r0, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #88, 20 @ 0x58000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq r2, r0, #128, 30 @ 0x200 │ │ │ │ + subseq r3, r0, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #64, 10 @ 0x10000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r4, r9, #0, 16 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r4, r9, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #16, 18 @ 0x40000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r6, r9, #24, 26 @ 0x600 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r6, r9, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #136, 28 @ 0x880 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq r5, r0, #24, 26 @ 0x600 │ │ │ │ + subseq r6, r0, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #60, 20 @ 0x3c000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r7, r9, #232 @ 0xe8 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r7, r9, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #180, 22 @ 0x2d000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq r6, r0, #56, 22 @ 0xe000 │ │ │ │ + subseq r7, r0, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0328208c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r4, r2, #248, 24 @ 0xf800 │ │ │ │ + subeq r4, r2, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, ror #10 │ │ │ │ @ instruction: 0x47ae147b │ │ │ │ svccc 0x00847ae1 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #52, 30 @ 0xd0 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq r8, r0, #160, 20 @ 0xa0000 │ │ │ │ + subseq r8, r0, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #196, 12 @ 0xc400000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq r8, r0, #136, 30 @ 0x220 │ │ │ │ + subseq r8, r0, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ tstpeq sl, #36, 6 @ p-variant is OBSOLETE @ 0x90000000 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq r9, r0, #112, 26 @ 0x1c00 │ │ │ │ + subseq r9, r0, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #128, 30 @ 0x200 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq sl, r0, #184, 10 @ 0x2e000000 │ │ │ │ + subseq sl, r0, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #224, 28 @ 0xe00 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq fp, r9, #40 @ 0x28 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq fp, r9, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #220, 26 @ 0x3700 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq fp, r0, #152, 28 @ 0x980 │ │ │ │ + subseq fp, r0, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #96, 28 @ 0x600 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq ip, r0, #104, 10 @ 0x1a000000 │ │ │ │ + subseq ip, r0, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x032856fc │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r6, r2, #160, 14 @ 0x2800000 │ │ │ │ + subeq r6, r2, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ tsteq ip, #168, 10 @ 0x2a000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq ip, r9, #120 @ 0x78 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq ip, r9, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - streq sl, [r1, #-4004]! @ 0xfffff05c │ │ │ │ + ldrbteq r5, [pc], #116 @ 109c63c <__bss_end__@@Base+0x23f880> │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tstpeq sl, #60, 24 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ biceq r2, r0, r8, asr #11 │ │ │ │ - subseq lr, r0, #248, 30 @ 0x3e0 │ │ │ │ + subseq lr, r0, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #100, 16 @ 0x640000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sp, r9, #144 @ 0x90 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sp, r9, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq r6, [r7], #2488 @ 0x9b8 │ │ │ │ andcs r0, r0, pc │ │ │ │ andeq r0, r0, pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbmi sp, ip, #104, 10 @ 0x1a000000 │ │ │ │ svceq 0x00c11801 │ │ │ │ teqeq r2, #248, 12 @ 0xf800000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ - teqeq lr, r0, ror r3 │ │ │ │ + subeq r0, r0, #48, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #36, 14 @ 0x900000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sp, r9, #144, 18 @ 0x240000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sp, r9, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282e08 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq sp, r2, #88, 26 @ 0x1600 │ │ │ │ + subeq sp, r2, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x03281ed8 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r2, r3, #232, 18 @ 0x3a0000 │ │ │ │ + subeq r2, r3, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x032853fc │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r3, r3, #176, 8 @ 0xb0000000 │ │ │ │ + subeq r3, r3, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ teqeq r2, #156, 26 @ 0x2700 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ - subeq r1, r0, #160, 8 @ 0xa0000000 │ │ │ │ + subeq r1, r0, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282df4 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r8, r3, #248, 12 @ 0xf800000 │ │ │ │ + subeq r8, r3, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #40, 26 @ 0xa00 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r5, fp, #144, 2 @ 0x24 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq fp, fp, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq fp, #64, 10 @ 0x10000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq fp, fp, #16, 16 @ 0x100000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq fp, fp, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03281c94 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq sp, r3, #56, 24 @ 0x3800 │ │ │ │ + subeq sp, r3, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #124, 6 @ 0xf0000001 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq pc, r2, #232, 26 @ 0x3a00 │ │ │ │ + subseq r0, r3, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #116, 18 @ 0x1d0000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq lr, fp, #112, 18 @ 0x1c0000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq lr, fp, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #132, 20 @ 0x84000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r5, ip, #80, 24 @ 0x5000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r5, ip, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #252, 20 @ 0xfc000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r7, ip, #40, 20 @ 0x28000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r7, ip, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq fp, #40, 4 @ 0x80000002 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r8, ip, #24, 14 @ 0x600000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r8, ip, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03287624 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq pc, r3, #32, 16 @ 0x200000 │ │ │ │ + subeq pc, r3, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #96, 18 @ 0x180000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sp, ip, #200, 18 @ 0x320000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sp, ip, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #244, 4 @ 0x4000000f │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r4, sp, #232, 22 @ 0x3a000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r5, sp, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq r5, r7, #192, 4 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq r4, [r3], #4088 @ 0xff8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -191508,16 +191508,16 @@ │ │ │ │ rscseq r3, r7, #132, 26 @ 0x2100 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq lr, [r3], #3136 @ 0xc40 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tstpeq sl, #100, 30 @ p-variant is OBSOLETE @ 0x190 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq ip, r1, #144, 8 @ 0x90000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq ip, r1, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r4, r5, #88 @ 0x58 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq pc, [r3], #1384 @ 0x568 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -191547,15 +191547,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3516 @ 0xdbc │ │ │ │ + ldreq r8, [r2], #3588 @ 0xe04 │ │ │ │ tsteq r3, r1, lsl #16 │ │ │ │ rscseq r4, r5, #108 @ 0x6c │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq r6, [r4], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -191779,15 +191779,15 @@ │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq r0, [r5], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #152, 4 @ 0x80000009 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r3, r3, #72, 10 @ 0x12000000 │ │ │ │ + subseq r3, r3, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq fp, r3, #36, 14 @ 0x900000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq r0, [r5], #2192 @ 0x890 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -191877,15 +191877,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2556 @ 0x9fc │ │ │ │ + ldreq r8, [r2], #2484 @ 0x9b4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r8, r3, #84, 30 @ 0x150 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq r9, [r5], #1512 @ 0x5e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -192271,15 +192271,15 @@ │ │ │ │ biceq r0, r0, r8, ror #31 │ │ │ │ teqeq lr, r0 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq sl, [lr], #-884 @ 0xfffffc8c │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #204, 2 @ 0x33 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r7, r3, #48, 12 @ 0x3000000 │ │ │ │ + subseq r7, r3, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r7, #8, 12 @ 0x800000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq lr, [r6], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -192369,15 +192369,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #956 @ 0x3bc │ │ │ │ + ldreq r9, [r2], #1148 @ 0x47c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r3, #212, 8 @ 0xd4000000 │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq r2, [r7], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -192391,393 +192391,393 @@ │ │ │ │ biceq r5, r0, r8, asr #28 │ │ │ │ ldrbeq r3, [r7], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0327d064 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r1, r4, #144, 4 │ │ │ │ + subeq r1, r4, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #76, 18 @ 0x130000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq sp, r1, #48, 20 @ 0x30000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq sp, r1, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #88, 10 @ 0x16000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq pc, r1, #48, 2 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq lr, r1, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tstpeq sl, #160, 24 @ p-variant is OBSOLETE @ 0xa000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq pc, r1, #224, 16 @ 0xe00000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq pc, r1, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0327cfc0 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r9, r4, #72, 26 @ 0x1200 │ │ │ │ + subeq r9, r4, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #68, 10 @ 0x11000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r0, r2, #40, 24 @ 0x2800 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r0, r2, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #84, 2 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r1, r2, #72, 20 @ 0x48000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r1, r2, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tstpeq r9, #40, 24 @ p-variant is OBSOLETE @ 0x2800 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r2, r2, #104, 8 @ 0x68000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r2, r2, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #76, 2 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r3, r2, #200, 12 @ 0xc800000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r3, r2, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #80, 28 @ 0x500 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r5, r2, #144, 26 @ 0x2400 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r5, r2, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #244, 8 @ 0xf4000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r9, r2, #0, 8 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r9, r2, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #204, 28 @ 0xcc0 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq pc, r9, #56, 8 @ 0x38000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq pc, r9, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #76, 28 @ 0x4c0 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r0, sl, #208, 16 @ 0xd00000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r0, sl, #0, 18 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #80, 10 @ 0x14000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r1, sl, #152, 14 @ 0x2600000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r1, sl, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #96, 8 @ 0x60000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r2, sl, #248, 28 @ 0xf80 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r2, sl, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq fp, #4, 6 @ 0x10000000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq fp, r6, #16, 6 @ 0x40000000 │ │ │ │ + subseq fp, r6, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #200, 16 @ 0xc80000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq fp, r6, #24, 22 @ 0x6000 │ │ │ │ + subseq fp, r6, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #72, 18 @ 0x120000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq ip, r6, #96, 2 │ │ │ │ + subseq ip, r6, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #24, 20 @ 0x18000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq ip, r6, #232, 18 @ 0x3a0000 │ │ │ │ + subseq ip, r6, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq fp, #112, 28 @ 0x700 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq sp, r6, #240, 28 @ 0xf00 │ │ │ │ + subseq lr, r6, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #236, 20 @ 0xec000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq lr, r6, #208, 8 @ 0xd0000000 │ │ │ │ + subseq lr, r6, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, #4672 @ 0x1240 │ │ │ │ ldrbteq r6, [r7], #2616 @ 0xa38 │ │ │ │ andcs r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbmi r1, sp, #144, 6 @ 0x40000002 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #240, 20 @ 0xf0000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq pc, r6, #112 @ 0x70 │ │ │ │ + subseq pc, r6, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #244, 20 @ 0xf4000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq pc, r6, #88, 18 @ 0x160000 │ │ │ │ + subseq pc, r6, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #248, 20 @ 0xf8000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq pc, r6, #40, 30 @ 0xa0 │ │ │ │ + subseq pc, r6, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #164, 24 @ 0xa400 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r0, r7, #16, 28 @ 0x100 │ │ │ │ + subseq r0, r7, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03281b94 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq fp, r4, #56, 2 │ │ │ │ + subeq fp, r4, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #184, 28 @ 0xb80 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r4, sl, #24, 20 @ 0x18000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r4, sl, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #104, 6 @ 0xa0000001 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r3, r7, #120, 20 @ 0x78000 │ │ │ │ + subseq r3, r7, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #184, 28 @ 0xb80 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r6, r7, #0, 12 │ │ │ │ + subseq r6, r7, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #28, 20 @ 0x1c000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r7, r7, #240, 28 @ 0xf00 │ │ │ │ + subseq r9, r7, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq fp, #32, 2 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r9, r7, #88, 12 @ 0x5800000 │ │ │ │ + subseq sl, r7, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #36, 6 @ 0x90000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r6, sl, #104, 18 @ 0x1a0000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r6, sl, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #0, 16 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq fp, r7, #72 @ 0x48 │ │ │ │ + subseq ip, r7, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r8, r3, #5184 @ 0x1440 │ │ │ │ ldrbteq lr, [r8], #3240 @ 0xca8 │ │ │ │ andpl r0, r0, sl │ │ │ │ andcc r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbmi r1, sp, #128, 8 @ 0x80000000 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #168, 28 @ 0xa80 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq sp, r7, #128, 8 @ 0x80000000 │ │ │ │ + subseq sp, r7, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #204, 6 @ 0x30000003 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq sp, r7, #216, 28 @ 0xd80 │ │ │ │ + subseq sp, r7, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #204, 12 @ 0xcc00000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq pc, r7, #184, 8 @ 0xb8000000 │ │ │ │ + subseq pc, r7, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ tsteq fp, #4, 10 @ 0x1000000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r0, r8, #96, 30 @ 0x180 │ │ │ │ + subseq r0, r8, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #160, 4 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r1, r8, #72, 18 @ 0x120000 │ │ │ │ + subseq r1, r8, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq sp, r8, #228, 2 @ 0x39 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq pc, ip, #184, 8 @ 0xb8000000 │ │ │ │ + subseq pc, ip, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #236 @ 0xec │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sl, r3, #224, 6 @ 0x80000003 │ │ │ │ + subseq sl, r3, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq sp, r8, #36 @ 0x24 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq pc, ip, #184, 22 @ 0x2e000 │ │ │ │ + subseq pc, ip, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq sp, r8, #160, 6 @ 0x80000002 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq pc, ip, #152, 30 @ 0x260 │ │ │ │ + subseq r0, sp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq ip, r8, #84, 26 @ 0x1500 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r0, sp, #192, 16 @ 0xc00000 │ │ │ │ + subseq r0, sp, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq fp, r8, #104, 22 @ 0x1a000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r1, sp, #104, 14 @ 0x1a00000 │ │ │ │ + subseq r1, sp, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq ip, r8, #36, 2 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r2, sp, #8, 10 @ 0x2000000 │ │ │ │ + subseq r2, sp, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #88, 2 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r2, r8, #104, 2 │ │ │ │ + subseq r2, r8, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r2, [r3], #2460 @ 0x99c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq ip, r8, #40, 4 @ 0x80000002 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r3, sp, #136, 12 @ 0x8800000 │ │ │ │ + subseq r3, sp, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq pc, r8, #96, 30 @ 0x180 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r9, sp, #72, 18 @ 0x120000 │ │ │ │ + subseq r9, sp, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq fp, r8, #224, 26 @ 0x3800 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq ip, sp, #152, 6 @ 0x60000002 │ │ │ │ + subseq ip, sp, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq r1, r9, #216, 8 @ 0xd8000000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq sp, sp, #240, 2 @ 0x3c │ │ │ │ + subseq sp, sp, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq pc, r8, #84, 18 @ 0x150000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq sp, sp, #136, 24 @ 0x8800 │ │ │ │ + subseq sp, sp, #0, 26 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq sl, r8, #216, 14 @ 0x3600000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq lr, sp, #112, 4 │ │ │ │ + subseq lr, sp, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq pc, r8, #16, 14 @ 0x400000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq lr, sp, #88, 26 @ 0x1600 │ │ │ │ + subseq lr, sp, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq r1, r9, #236, 30 @ 0x3b0 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r0, lr, #192, 8 @ 0xc0000000 │ │ │ │ + subseq r0, lr, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1268 @ 0x4f4 │ │ │ │ + ldreq r9, [r2], #1532 @ 0x5fc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq r3, r9, #128, 4 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r1, lr, #96, 20 @ 0x60000 │ │ │ │ + subseq r1, lr, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r8, #8, 22 @ 0x2000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r3, lr, #176, 12 @ 0xb000000 │ │ │ │ + subseq r3, lr, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rscseq sl, r8, #132, 26 @ 0x2100 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r5, lr, #176, 2 @ 0x2c │ │ │ │ + subseq r7, lr, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #248, 14 @ 0x3e00000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r6, r8, #224, 10 @ 0x38000000 │ │ │ │ + subseq r6, r8, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sl, r8, #196, 14 @ 0x3100000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq sl, lr, #232, 12 @ 0xe800000 │ │ │ │ + subseq sl, lr, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq fp, r8, #212, 14 @ 0x3500000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq lr, lr, #216, 6 @ 0x60000003 │ │ │ │ + subseq lr, lr, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, asr #24 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00c99999 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -192787,15 +192787,15 @@ │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ @ instruction: 0x401921fb │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r2, sp, #64, 12 @ 0x4000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r1, sl, #132 @ 0x84 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r3, pc, #112, 12 @ 0x7000000 │ │ │ │ + subseq r5, pc, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlabbeq r9, r8, ip, sp │ │ │ │ stclgt 1, cr15, [r3], #-260 @ 0xfffffefc │ │ │ │ svccc 0x00ec4b5d │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -192823,351 +192823,351 @@ │ │ │ │ rsbne r9, lr, #36962304 @ 0x2340000 │ │ │ │ andsmi ip, r2, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r2, sp, #168, 12 @ 0xa800000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r9, r9, #148, 10 @ 0x25000000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r7, pc, #208, 16 @ 0xd00000 │ │ │ │ + subseq r7, pc, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, lsl sp │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ svclt 0x00d33333 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r2, sp, #188, 12 @ 0xbc00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r6, r9, #224, 24 @ 0xe000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq r8, pc, #96, 22 @ 0x18000 │ │ │ │ + subseq r8, pc, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r1, r8, #156, 22 @ 0x27000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq sl, pc, #40 @ 0x28 │ │ │ │ + subseq r9, pc, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ rscseq r3, r9, #120, 22 @ 0x1e000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq ip, pc, #96, 4 │ │ │ │ + subseq ip, pc, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq fp, r8, #12, 2 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ - subseq sp, pc, #240, 14 @ 0x3c00000 │ │ │ │ + subseq sp, pc, #208, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq sl, [r7], #2484 @ 0x9b4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #112, 8 @ 0x70000000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq fp, r8, #112, 2 │ │ │ │ + subseq fp, r8, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #220, 6 @ 0x70000003 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq fp, r8, #168, 16 @ 0xa80000 │ │ │ │ + subseq ip, r8, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #236, 26 @ 0x3b00 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq ip, r8, #216, 2 @ 0x36 │ │ │ │ + subseq sp, r8, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r0, r1, lsl #16 │ │ │ │ tsteq fp, #208, 16 @ 0xd00000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq pc, r8, #136, 8 @ 0x88000000 │ │ │ │ + subseq pc, r8, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #228, 22 @ 0x39000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r2, r9, #168, 18 @ 0x2a0000 │ │ │ │ + subseq r2, r9, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #100, 28 @ 0x640 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r5, r9, #232, 26 @ 0x3a00 │ │ │ │ + subseq r6, r9, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #244, 20 @ 0xf4000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r7, r9, #72, 24 @ 0x4800 │ │ │ │ + subseq r7, r9, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #20, 16 @ 0x140000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r8, r9, #64, 4 │ │ │ │ + subseq r8, r9, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq sp, r8, #60 @ 0x3c │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sp, r3, #32, 8 @ 0x20000000 │ │ │ │ + subseq r1, r4, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #164, 22 @ 0x29000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, r4, #136, 22 @ 0x22000 │ │ │ │ + subseq r1, r4, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq r6, [pc], #-2172 @ 109de9c <__bss_end__@@Base+0x2410e0> │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq fp, #72, 14 @ 0x1200000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r9, r9, #32 │ │ │ │ + subseq r9, r9, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ tstpeq fp, #28, 8 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq fp, r9, #24, 4 @ 0x80000001 │ │ │ │ + subseq fp, r9, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #216 @ 0xd8 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq ip, r9, #72, 24 @ 0x4800 │ │ │ │ + subseq sp, r9, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #124, 22 @ 0x1f000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r8, sl, #8, 12 @ 0x800000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r8, sl, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq fp, #220, 16 @ 0xdc0000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r6, sl, #64, 26 @ 0x1000 │ │ │ │ + subseq r6, sl, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #240, 18 @ 0x3c0000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r9, sl, #176, 30 @ 0x2c0 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r9, sl, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #96, 30 @ 0x180 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r7, sl, #168, 26 @ 0x2a00 │ │ │ │ + subseq r7, sl, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #56, 16 @ 0x380000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r9, sl, #152, 28 @ 0x980 │ │ │ │ + subseq r9, sl, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq fp, #12, 28 @ 0xc0 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq sl, sl, #160, 18 @ 0x280000 │ │ │ │ + subseq sl, sl, #24, 22 @ 0x6000 │ │ │ │ andeq r1, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #48, 12 @ 0x3000000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq fp, sl, #248, 2 @ 0x3e │ │ │ │ + subseq fp, sl, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #72, 10 @ 0x12000000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq ip, sl, #152, 26 @ 0x2600 │ │ │ │ + subseq ip, sl, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #128, 6 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq lr, sl, #32, 30 @ 0x80 │ │ │ │ + subseq pc, sl, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq ip, [r7], #2484 @ 0x9b4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #164, 12 @ 0xa400000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r0, fp, #144, 30 @ 0x240 │ │ │ │ + subseq r0, fp, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #76, 30 @ 0x130 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r1, fp, #232, 8 @ 0xe8000000 │ │ │ │ + subseq r1, fp, #0, 6 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq fp, r8, #156 @ 0x9c │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ strbeq r0, [r0], #648 @ 0x288 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #252, 20 @ 0xfc000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r1, fp, #200, 26 @ 0x3200 │ │ │ │ + subseq r1, fp, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #156, 16 @ 0x9c0000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq lr, fp, #248, 30 @ 0x3e0 │ │ │ │ + subseq pc, fp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #96, 30 @ 0x180 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r0, ip, #192, 6 │ │ │ │ + subseq r0, ip, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #148, 4 @ 0x40000009 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sl, sl, #168, 26 @ 0x2a00 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sl, sl, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldreq r8, [r2], #2988 @ 0xbac │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #148, 6 @ 0x50000002 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r2, ip, #176 @ 0xb0 │ │ │ │ + subseq r2, ip, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #16, 8 @ 0x10000000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r2, ip, #32, 18 @ 0x80000 │ │ │ │ + subseq r2, ip, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #100, 24 @ 0x6400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, r4, #32, 30 @ 0x80 │ │ │ │ + subseq r2, r4, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq fp, #152, 26 @ 0x2600 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r2, ip, #72, 30 @ 0x120 │ │ │ │ + subseq r2, ip, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x032850e4 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq sp, r4, #224, 14 @ 0x3800000 │ │ │ │ + subeq sp, r4, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #72, 26 @ 0x1200 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r3, ip, #48, 20 @ 0x30000 │ │ │ │ + subseq r6, ip, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #200, 2 @ 0x32 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq lr, sl, #40, 12 @ 0x2800000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq lr, sl, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #76, 16 @ 0x4c0000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r7, ip, #224, 16 @ 0xe00000 │ │ │ │ + subseq r9, ip, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #204, 30 @ 0x330 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r0, fp, #208, 20 @ 0xd0000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r9, fp, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq fp, #128, 22 @ 0x20000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq sl, ip, #32, 6 @ 0x80000000 │ │ │ │ + subseq sl, ip, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #76, 30 @ 0x130 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq fp, fp, #64, 30 @ 0x100 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq fp, fp, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq fp, #184, 18 @ 0x2e0000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq fp, ip, #88, 4 @ 0x80000005 │ │ │ │ + subseq fp, ip, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq ip, [r7], #2436 @ 0x984 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq sl, #20, 30 @ 0x50 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq lr, fp, #168, 18 @ 0x2a0000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq lr, fp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #32, 14 @ 0x800000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq ip, ip, #16, 10 @ 0x4000000 │ │ │ │ + subseq ip, ip, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #160, 14 @ 0x2800000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq ip, ip, #88, 22 @ 0x16000 │ │ │ │ + subseq sp, ip, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #4, 2 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq sp, ip, #224 @ 0xe0 │ │ │ │ + subseq sp, ip, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #76, 18 @ 0x130000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq lr, ip, #224, 12 @ 0xe000000 │ │ │ │ + subseq lr, ip, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -193177,173 +193177,173 @@ │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ strbeq r0, [r0], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ tsteq fp, #104, 8 @ 0x68000000 │ │ │ │ biceq r3, r0, r8, lsl #19 │ │ │ │ - subseq r1, sp, #248, 18 @ 0x3e0000 │ │ │ │ + subseq r1, sp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #8, 18 @ 0x20000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r5, ip, #176, 14 @ 0x2c00000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r5, ip, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #20, 14 @ 0x500000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r7, ip, #168, 8 @ 0xa8000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r7, ip, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #32, 10 @ 0x8000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r9, ip, #40, 6 @ 0xa0000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r9, ip, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r9, #16, 12 @ 0x1000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r4, r4, #0, 4 │ │ │ │ + subseq r3, r4, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq r2, [pc], #-3228 @ 109e304 <__bss_end__@@Base+0x241548> │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #212, 6 @ 0x50000003 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sl, ip, #144, 26 @ 0x2400 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq fp, ip, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #224, 2 @ 0x38 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sp, ip, #192, 2 @ 0x30 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sp, ip, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq sl, [r7], #2420 @ 0x974 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #180, 22 @ 0x2d000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r0, sp, #72, 2 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r0, sp, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ tsteq ip, #196, 24 @ 0xc400 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r3, sp, #0, 14 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r4, sp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq ip, #136, 12 @ 0x8800000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r4, sp, #208, 28 @ 0xd00 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r5, sp, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #120, 10 @ 0x1e000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r6, sp, #144, 28 @ 0x900 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r7, sp, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq fp, #244, 6 @ 0xd0000003 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r7, sp, #32, 10 @ 0x8000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r7, sp, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #156, 16 @ 0x9c0000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r8, sp, #112, 12 @ 0x7000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r8, sp, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #44, 20 @ 0x2c000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r9, sp, #152 @ 0x98 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r9, sp, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ tsteq ip, #48, 8 @ 0x30000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq ip, sp, #176, 10 @ 0x2c000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq ip, sp, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq ip, [r7], #2412 @ 0x96c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #252, 2 @ 0x3f │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq pc, sp, #240, 24 @ 0xf000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r0, lr, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #196, 28 @ 0xc40 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r9, lr, #216, 2 @ 0x36 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r9, lr, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #68, 10 @ 0x11000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sl, lr, #224, 2 @ 0x38 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sl, lr, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #132, 22 @ 0x21000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq sl, lr, #32, 20 @ 0x20000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq sl, lr, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tstpeq fp, #164, 18 @ p-variant is OBSOLETE @ 0x290000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq ip, lr, #40, 2 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq ip, lr, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #44, 24 @ 0x2c00 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq lr, lr, #88, 28 @ 0x580 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq pc, lr, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #80, 24 @ 0x5000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq pc, lr, #184, 30 @ 0x2e0 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r0, pc, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r6, r3, #65536 @ 0x10000 │ │ │ │ ldrteq r5, [r1], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #452 @ 0x1c4 │ │ │ │ + ldreq r9, [r2], #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r0, lsl r5 │ │ │ │ strtcc lr, [ip], -lr, lsl #30 │ │ │ │ svclt 0x00d78b56 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbmi r5, sp, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -193351,15 +193351,15 @@ │ │ │ │ ldmible r7, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldclcc 12, cr7, [fp, #892] @ 0x37c │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r5, sp, #16, 14 @ 0x400000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r9, #112, 12 @ 0x7000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r5, r4, #104, 22 @ 0x1a000 │ │ │ │ + subseq r5, r4, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq r9, r8, asr r5 │ │ │ │ ldmible r7, {r0, r1, r3, r4, r5, r7, r8, sl, fp, ip, sp, pc}^ │ │ │ │ ldclcc 12, cr7, [fp, #892] @ 0x37c │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -193416,16 +193416,16 @@ │ │ │ │ rscseq sl, r8, #88, 20 @ 0x58000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ strbeq r4, [r0], #896 @ 0x380 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #220, 18 @ 0x370000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r4, pc, #88 @ 0x58 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r4, pc, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sl, r8, #176, 14 @ 0x2c00000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ strbeq r5, [r0], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -193449,15 +193449,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3476 @ 0xd94 │ │ │ │ + ldreq r9, [r2], #3548 @ 0xddc │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ ldrdeq lr, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi r6, sp, #84, 10 @ 0x15000000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -193483,15 +193483,15 @@ │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ strbeq r9, [r0], #392 @ 0x188 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #4, 24 @ 0x400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r6, r4, #40, 22 @ 0xa000 │ │ │ │ + subseq r7, r4, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -193530,274 +193530,274 @@ │ │ │ │ rscseq r3, r8, #144, 14 @ 0x2400000 │ │ │ │ biceq r3, r0, r8, ror #16 │ │ │ │ strbeq sl, [r0], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq fp, #44, 20 @ 0x2c000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r4, pc, #64, 30 @ 0x100 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r4, pc, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #192 @ 0xc0 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r5, pc, #56, 18 @ 0xe0000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r5, pc, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #136, 10 @ 0x22000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r6, pc, #240, 4 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r6, pc, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #132, 18 @ 0x210000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r6, pc, #8, 28 @ 0x80 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r6, pc, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #140, 18 @ 0x230000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq r7, pc, #96, 8 @ 0x60000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq r7, pc, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282de0 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r6, r5, #144, 12 @ 0x9000000 │ │ │ │ + subeq r6, r5, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #112, 18 @ 0x1c0000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq ip, pc, #248, 20 @ 0xf8000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq ip, pc, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #220, 2 @ 0x37 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subeq lr, pc, #224, 28 @ 0xe00 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subeq lr, pc, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ tsteq r9, #192, 6 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r0, r0, #72, 12 @ 0x4800000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r0, r0, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03286914 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq pc, r5, #48, 18 @ 0xc0000 │ │ │ │ + subeq pc, r5, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ tsteq sl, #0, 2 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r2, r0, #192 @ 0xc0 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r2, r0, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - streq r9, [r1, #-1500]! @ 0xfffffa24 │ │ │ │ + ldrbteq r3, [pc], #1708 @ 109e904 <__bss_end__@@Base+0x241b48> │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ tsteq sl, #108, 30 @ 0x1b0 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r2, r0, #144, 8 @ 0x90000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r2, r0, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - streq r9, [r1, #-1812]! @ 0xfffff8ec │ │ │ │ + ldrbteq r3, [pc], #2020 @ 109e91c <__bss_end__@@Base+0x241b60> │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ tsteq ip, #228, 4 @ 0x4000000e │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r3, r0, #24, 10 @ 0x6000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r3, r0, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - streq sl, [r1, #-3364]! @ 0xfffff2dc │ │ │ │ + ldrbteq r4, [pc], #3572 @ 109e934 <__bss_end__@@Base+0x241b78> │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ tsteq ip, #76, 6 @ 0x30000001 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r5, r0, #176, 22 @ 0x2c000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r6, r0, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - streq fp, [r1, #-3772]! @ 0xfffff144 │ │ │ │ + ldrbteq r5, [pc], #3980 @ 109e94c <__bss_end__@@Base+0x241b90> │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1148 @ 0x47c │ │ │ │ + ldreq r9, [r2], #1388 @ 0x56c │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ tsteq fp, #12, 28 @ 0xc0 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r8, r0, #112, 24 @ 0x7000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r8, r0, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - streq sl, [r1, #-508]! @ 0xfffffe04 │ │ │ │ + ldrbteq r4, [pc], #716 @ 109e97c <__bss_end__@@Base+0x241bc0> │ │ │ │ orreq r9, r6, r1, lsl #16 │ │ │ │ tsteq fp, #16, 26 @ 0x400 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq ip, r0, #24, 4 @ 0x80000001 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq ip, r0, #32, 4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ - streq ip, [r1, #-1700]! @ 0xfffff95c │ │ │ │ + ldrbteq r6, [pc], #1908 @ 109e994 <__bss_end__@@Base+0x241bd8> │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #132, 20 @ 0x84000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r7, r4, #104, 24 @ 0x6800 │ │ │ │ + subseq ip, r4, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sl, #16, 24 @ 0x1000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r5, r3, #136, 8 @ 0x88000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r5, r3, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282d8c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r0, r6, #8, 16 @ 0x80000 │ │ │ │ + subeq r0, r6, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ tsteq ip, #152, 28 @ 0x980 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq sp, [r0], #280 @ 0x118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq ip, #12, 6 @ 0x30000000 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq sp, [r0], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r9, #140, 30 @ 0x230 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r8, r3, #120 @ 0x78 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r7, r3, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #132, 28 @ 0x840 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq sp, [r0], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #156, 2 @ 0x27 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq lr, [r0], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq ip, #16, 26 @ 0x400 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq lr, [r0], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq ip, #232, 14 @ 0x3a00000 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq lr, [r0], #2304 @ 0x900 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq ip, #204, 26 @ 0x3300 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq lr, [r0], #2832 @ 0xb10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #12, 20 @ 0xc000 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq pc, [r0], #128 @ 0x80 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq ip, #244, 30 @ 0x3d0 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq r4, [r1], #3000 @ 0xbb8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #248, 6 @ 0xe0000003 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r9, r3, #232, 28 @ 0xe80 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r9, r3, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #184, 26 @ 0x2e00 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq r5, [r1], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #80, 10 @ 0x14000000 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq r5, [r1], #2200 @ 0x898 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3684 @ 0xe64 │ │ │ │ + ldreq r8, [r2], #3780 @ 0xec4 │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq ip, #200, 24 @ 0xc800 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq r5, [r1], #2808 @ 0xaf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #200, 12 @ 0xc800000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r6, r8, #248, 28 @ 0xf80 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r6, r8, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #164, 26 @ 0x2900 │ │ │ │ - biceq r4, r0, r8, asr #18 │ │ │ │ + biceq r4, r0, r8, lsl #19 │ │ │ │ strbeq r6, [r1], #880 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03287800 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r1, r6, #88, 28 @ 0x580 │ │ │ │ + subeq r1, r6, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #172, 6 @ 0xb0000002 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq sl, r8, #208 @ 0xd0 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq sl, r8, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r8, r9, #240, 2 @ 0x3c │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, r4, #8, 14 @ 0x200000 │ │ │ │ + subseq sp, r4, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #80 @ 0x50 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq fp, r8, #64, 8 @ 0x40000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq fp, r8, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #64 @ 0x40 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq fp, r8, #208, 18 @ 0x340000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq ip, r8, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #44, 10 @ 0xb000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq ip, r8, #56, 2 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq ip, r8, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #84, 28 @ 0x540 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq sp, r8, #96, 10 @ 0x18000000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq sp, r8, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq sl, sl, #92, 22 @ 0x17000 │ │ │ │ biceq r4, r0, r8, ror #15 │ │ │ │ strbeq fp, [r1], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -193863,15 +193863,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3452 @ 0xd7c │ │ │ │ + ldreq r9, [r2], #3500 @ 0xdac │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq r2, fp, #4, 6 @ 0x10000000 │ │ │ │ biceq r4, r0, r8, ror #15 │ │ │ │ strbeq pc, [r1], #1008 @ 0x3f0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -193915,15 +193915,15 @@ │ │ │ │ biceq r4, r0, r8, ror #15 │ │ │ │ strbeq r0, [r2], #2432 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r9, #184, 6 @ 0xe0000002 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq pc, r4, #200, 2 @ 0x32 │ │ │ │ + subseq pc, r4, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq fp, sl, #244, 12 @ 0xf400000 │ │ │ │ biceq r4, r0, r8, ror #15 │ │ │ │ strbeq r0, [r2], #2888 @ 0xb48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -193975,203 +193975,203 @@ │ │ │ │ biceq r4, r0, r8, ror #15 │ │ │ │ strbeq r2, [r2], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03287bcc │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r3, r6, #112, 2 │ │ │ │ + subeq r2, r6, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #216, 28 @ 0xd80 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r0, r9, #128 @ 0x80 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r0, r9, #232 @ 0xe8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq fp, #156, 14 @ 0x2700000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r0, r9, #0, 20 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r0, r9, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #124, 18 @ 0x1f0000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r2, r9, #96 @ 0x60 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r1, r9, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sl, #240, 6 @ 0xc0000003 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r2, r9, #184, 28 @ 0xb80 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r3, r9, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03289a84 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subeq r6, r6, #16, 8 @ 0x10000000 │ │ │ │ + subeq r6, r6, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1340 @ 0x53c │ │ │ │ + ldreq r9, [r2], #1580 @ 0x62c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #152, 6 @ 0x60000002 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r5, r9, #0, 2 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r5, r9, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sl, #36, 10 @ 0x9000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r6, r9, #232, 12 @ 0xe800000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r6, r9, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq ip, #104, 22 @ 0x1a000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r7, r9, #24, 26 @ 0x600 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r7, r9, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tstpeq fp, #4, 16 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r8, r9, #216, 14 @ 0x3600000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r8, r9, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq fp, #200, 8 @ 0xc8000000 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq r9, r9, #176, 20 @ 0xb0000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq r9, r9, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #136, 28 @ 0x880 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq sl, r9, #8, 14 @ 0x200000 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq sl, r9, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #240, 30 @ 0x3c0 │ │ │ │ - biceq r2, r0, r8, lsl #30 │ │ │ │ - subseq ip, r9, #32 │ │ │ │ + biceq r2, r0, r8, asr #30 │ │ │ │ + subseq ip, r9, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03288c38 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq pc, sl, #56, 8 @ 0x38000000 │ │ │ │ + subseq pc, sl, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r9, #124, 26 @ 0x1f00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, r5, #176, 24 @ 0xb000 │ │ │ │ + subseq r1, r5, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0327cf40 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq pc, sl, #56, 20 @ 0x38000 │ │ │ │ + subseq pc, sl, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x03284e0c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq pc, sl, #160, 28 @ 0xa00 │ │ │ │ + subseq r0, fp, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqpeq r1, #44, 28 @ p-variant is OBSOLETE @ 0x2c0 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ - subeq r5, r0, #176, 10 @ 0x2c000000 │ │ │ │ + subeq r5, r0, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282d78 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r1, fp, #216, 16 @ 0xd80000 │ │ │ │ + subseq r1, fp, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x032862a4 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r2, fp, #0, 16 │ │ │ │ + subseq r2, fp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x03284af4 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r2, fp, #64, 28 @ 0x400 │ │ │ │ + subseq r3, fp, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq r2, [pc], #-3164 @ 109f114 <__bss_end__@@Base+0x242358> │ │ │ │ svceq 0x00c11801 │ │ │ │ teqeq r3, #240 @ 0xf0 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ - subeq fp, r0, #224, 18 @ 0x380000 │ │ │ │ + subeq fp, r0, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282d64 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq pc, fp, #168, 26 @ 0x2a00 │ │ │ │ + subseq r0, ip, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x032866b8 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r1, ip, #224, 22 @ 0x38000 │ │ │ │ + subseq r1, ip, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x03284830 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r3, ip, #72, 18 @ 0x120000 │ │ │ │ + subseq r6, ip, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ teqeq r2, #0, 22 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ - subeq r8, r1, #208, 12 @ 0xd000000 │ │ │ │ + subeq r8, r1, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282d50 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq sp, ip, #128, 18 @ 0x200000 │ │ │ │ + subseq lr, ip, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03281944 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq lr, ip, #136, 26 @ 0x2200 │ │ │ │ + subseq lr, ip, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x03284558 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ subseq pc, ip, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2324 @ 0x914 │ │ │ │ + ldreq r9, [r2], #2516 @ 0x9d4 │ │ │ │ subeq r6, r3, #65536 @ 0x10000 │ │ │ │ ldreq r6, [sp], #1776 @ 0x6f0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -194215,15 +194215,15 @@ │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq r0, [r3], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #76, 6 @ 0x30000001 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, r5, #232, 24 @ 0xe800 │ │ │ │ + subseq r8, r5, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq sl, fp, #176, 8 @ 0xb0000000 │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq r1, [r3], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194281,15 +194281,15 @@ │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq r4, [r3], #3376 @ 0xd30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282d3c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r1, sp, #128, 22 @ 0x20000 │ │ │ │ + subseq r1, sp, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r7, fp, #196, 28 @ 0xc40 │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq r5, [r3], #528 @ 0x210 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194325,15 +194325,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #476 @ 0x1dc │ │ │ │ + ldreq r9, [r2], #524 @ 0x20c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq lr, fp, #172, 6 @ 0xb0000002 │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq r6, [r3], #3008 @ 0xbc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -194341,15 +194341,15 @@ │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq r6, [r3], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #56 @ 0x38 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, r5, #16, 30 @ 0x40 │ │ │ │ + subseq sl, r5, #56, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq lr, fp, #184, 26 @ 0x2e00 │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq r7, [r3], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194439,15 +194439,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1172 @ 0x494 │ │ │ │ + ldreq r9, [r2], #1412 @ 0x584 │ │ │ │ andeq r1, r8, #65536 @ 0x10000 │ │ │ │ rscseq sp, fp, #208, 26 @ 0x3400 │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq sl, [r3], #2824 @ 0xb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r8, #65536 @ 0x10000 │ │ │ │ @@ -194473,15 +194473,15 @@ │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq fp, [r3], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #224 @ 0xe0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, r5, #224, 6 @ 0x80000003 │ │ │ │ + subseq fp, r5, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq sl, fp, #188 @ 0xbc │ │ │ │ biceq r5, r0, r8, lsl #10 │ │ │ │ strbeq fp, [r3], #3032 @ 0xbd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194539,15 +194539,15 @@ │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq r2, [r3], #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03281760 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r2, sp, #56, 20 @ 0x38000 │ │ │ │ + subseq r2, sp, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #148, 28 @ 0x940 │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq r2, [r3], #3536 @ 0xdd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194571,37 +194571,37 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3948 @ 0xf6c │ │ │ │ + ldreq r8, [r2], #4092 @ 0xffc │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq ip, #216, 10 @ 0x36000000 │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq r3, [r3], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03287ca4 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r3, sp, #136, 6 @ 0x20000002 │ │ │ │ + subseq r3, sp, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sp, #136, 16 @ 0x880000 │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq r4, [r3], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282c98 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r3, sp, #64, 20 @ 0x40000 │ │ │ │ + subseq r3, sp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq ip, #204, 18 @ 0x330000 │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq r5, [r3], #664 @ 0x298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194623,15 +194623,15 @@ │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq r7, [r3], #664 @ 0x298 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #228 @ 0xe4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sp, r5, #200, 8 @ 0xc8000000 │ │ │ │ + subseq sp, r5, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ tsteq sp, #24, 6 @ 0x60000000 │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq r7, [r3], #2872 @ 0xb38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194721,19 +194721,19 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3732 @ 0xe94 │ │ │ │ + ldreq r8, [r2], #3828 @ 0xef4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032882bc │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r4, sp, #176, 10 @ 0x2c000000 │ │ │ │ + subseq r4, sp, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq ip, #176, 2 @ 0x2c │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq r9, [r4], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194791,15 +194791,15 @@ │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq fp, [r4], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #176, 30 @ 0x2c0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq pc, r5, #24, 14 @ 0x600000 │ │ │ │ + subseq pc, r5, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r6, sp, #68, 22 @ 0x11000 │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq fp, [r4], #3704 @ 0xe78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -194889,15 +194889,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3972 @ 0xf84 │ │ │ │ + ldreq r9, [r2], #20 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r7, ip, #88, 14 @ 0x1600000 │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq pc, [r4], #2944 @ 0xb80 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -194977,15 +194977,15 @@ │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq lr, [r5], #2600 @ 0xa28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #232 @ 0xe8 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, r6, #200, 4 @ 0x8000000c │ │ │ │ + subseq r1, r6, #120 @ 0x78 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r6, sp, #188, 22 @ 0x2f000 │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq pc, [r5], #1344 @ 0x540 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -195075,15 +195075,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3260 @ 0xcbc │ │ │ │ + ldreq r9, [r2], #3332 @ 0xd04 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r1, sp, #68 @ 0x44 │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq r3, [r6], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -195181,15 +195181,15 @@ │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq r7, [r6], #848 @ 0x350 │ │ │ │ andeq r1, r0, r0, lsl #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, r9, #52 @ 0x34 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r4, r6, #80, 22 @ 0x14000 │ │ │ │ + subseq r8, r6, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r2, sp, #204, 18 @ 0x330000 │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq r7, [r6], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -195403,27 +195403,27 @@ │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq pc, [r6], #192 @ 0xc0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r7, r9, #184, 2 @ 0x2e │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sl, r6, #160, 16 @ 0xa00000 │ │ │ │ + subseq sl, r6, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r6, r9, #228, 30 @ 0x390 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sl, r6, #32, 26 @ 0x800 │ │ │ │ + subseq sl, r6, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #204, 22 @ 0x33000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, r6, #128 @ 0x80 │ │ │ │ + subseq sl, r6, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ rscseq sp, ip, #100, 26 @ 0x1900 │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq pc, [r6], #784 @ 0x310 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -195525,15 +195525,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2652 @ 0xa5c │ │ │ │ + ldreq r8, [r2], #2580 @ 0xa14 │ │ │ │ svceq 0x00c01801 │ │ │ │ rscseq sp, ip, #216, 8 @ 0xd8000000 │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq sp, [r7], #2368 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -195541,15 +195541,15 @@ │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq lr, [r4], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #56, 24 @ 0x3800 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq ip, r6, #40 @ 0x28 │ │ │ │ + subseq fp, r6, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r7, ip, #108, 24 @ 0x6c00 │ │ │ │ biceq r6, r0, r8, asr #32 │ │ │ │ strbeq lr, [r7], #696 @ 0x2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -195571,165 +195571,165 @@ │ │ │ │ biceq r5, r0, r8, lsl #14 │ │ │ │ strbeq pc, [r4], #3904 @ 0xf40 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282c84 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r5, sp, #72, 10 @ 0x12000000 │ │ │ │ + subseq r5, sp, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282c70 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r5, sp, #248, 18 @ 0x3e0000 │ │ │ │ + subseq r5, sp, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282c5c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r6, sp, #96 @ 0x60 │ │ │ │ + subseq r5, sp, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282c48 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r6, sp, #112, 16 @ 0x700000 │ │ │ │ + subseq r6, sp, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282c34 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r7, sp, #240 @ 0xf0 │ │ │ │ + subseq r7, sp, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282c20 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r7, sp, #192, 12 @ 0xc000000 │ │ │ │ + subseq r7, sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282c0c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r7, sp, #216, 22 @ 0x36000 │ │ │ │ + subseq r7, sp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282bac │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r9, sp, #144, 18 @ 0x240000 │ │ │ │ + subseq r9, sp, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282b4c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq sl, sp, #216, 10 @ 0x36000000 │ │ │ │ + subseq sl, sp, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282aec │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq fp, sp, #24, 2 │ │ │ │ + subseq fp, sp, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282a8c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq fp, sp, #88, 12 @ 0x5800000 │ │ │ │ + subseq fp, sp, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3188 @ 0xc74 │ │ │ │ + ldreq r9, [r2], #3260 @ 0xcbc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0327c6a8 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq fp, sp, #0, 22 │ │ │ │ + subseq fp, sp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x0328b790 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq fp, sp, #160, 30 @ 0x280 │ │ │ │ + subseq fp, sp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq sl, r0, asr #18 │ │ │ │ @ instruction: 0xf5c28f5c │ │ │ │ svccc 0x00f35c28 │ │ │ │ strbeq sl, [r5], #1728 @ 0x6c0 │ │ │ │ submi r1, r5, #208, 28 @ 0xd00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03286648 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq ip, sp, #240, 6 @ 0xc0000003 │ │ │ │ + subseq ip, sp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03281674 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq ip, sp, #0, 18 │ │ │ │ + subseq ip, sp, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #164, 24 @ 0xa400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sp, r6, #0, 8 │ │ │ │ + subseq sp, r6, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0327c6f0 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq ip, sp, #24, 26 @ 0x600 │ │ │ │ + subseq ip, sp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x03287150 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq sp, sp, #48, 2 │ │ │ │ + subseq sp, sp, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x03285fa4 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq sp, sp, #224, 16 @ 0xe00000 │ │ │ │ + subseq sp, sp, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x0328144c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq lr, sp, #24, 2 │ │ │ │ + subseq lr, sp, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x03281288 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq lr, sp, #56, 18 @ 0xe0000 │ │ │ │ + subseq lr, sp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032871b0 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq lr, sp, #184, 26 @ 0x2e00 │ │ │ │ + subseq lr, sp, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x03281150 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq pc, sp, #160, 12 @ 0xa000000 │ │ │ │ + subseq pc, sp, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x03285cec │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq pc, sp, #24, 26 @ 0x600 │ │ │ │ + subseq pc, sp, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq lr, #100, 18 @ 0x190000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq sl, [r0], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -195757,29 +195757,29 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq fp, [r0], #3992 @ 0xf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x03280f84 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r0, lr, #184, 2 @ 0x2e │ │ │ │ + subseq pc, sp, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #220, 22 @ 0x37000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq ip, [r0], #3112 @ 0xc28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3644 @ 0xe3c │ │ │ │ + ldreq r9, [r2], #3692 @ 0xe6c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq lr, #244, 2 @ 0x3d │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq sp, [r0], #616 @ 0x268 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -195787,15 +195787,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq sp, [r0], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032829ac │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r0, lr, #232, 24 @ 0xe800 │ │ │ │ + subseq r0, lr, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #200, 22 @ 0x32000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq sp, [r0], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -195823,15 +195823,15 @@ │ │ │ │ biceq r6, r0, r8, lsr #18 │ │ │ │ strbeq r0, [r9], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #16, 26 @ 0x400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq lr, r6, #160, 26 @ 0x2800 │ │ │ │ + subseq lr, r6, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ rscseq r5, lr, #96, 30 @ 0x180 │ │ │ │ biceq r6, r0, r8, lsr #18 │ │ │ │ strbeq r0, [r9], #1824 @ 0x720 │ │ │ │ andeq r5, r0, r0 │ │ │ │ @@ -195955,15 +195955,15 @@ │ │ │ │ biceq r6, r0, r8, lsr #18 │ │ │ │ strbeq r4, [r9], #1408 @ 0x580 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0327ce50 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r1, lr, #112, 8 @ 0x70000000 │ │ │ │ + subseq r1, lr, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #216, 28 @ 0xd80 │ │ │ │ biceq r6, r0, r8, lsl #3 │ │ │ │ strbeq r1, [r6], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -195991,21 +195991,21 @@ │ │ │ │ biceq r6, r0, r8, lsl #3 │ │ │ │ strbeq r5, [r6], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r6, r9, #52, 28 @ 0x340 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, r7, #160, 4 │ │ │ │ + subseq r0, r7, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #224, 4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, r7, #8, 10 @ 0x2000000 │ │ │ │ + subseq r1, r7, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tstpeq sp, #28, 4 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ biceq r6, r0, r8, lsl #3 │ │ │ │ strbeq r6, [r6], #704 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196051,15 +196051,15 @@ │ │ │ │ biceq r6, r0, r8, lsl #3 │ │ │ │ strbeq sl, [r6], #2160 @ 0x870 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0328a19c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r7, lr, #240 @ 0xf0 │ │ │ │ + subseq r7, lr, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #160, 22 @ 0x28000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq pc, [r0], #3120 @ 0xc30 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196075,15 +196075,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r0, [r1], #864 @ 0x360 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x03284280 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r9, lr, #240, 14 @ 0x3c00000 │ │ │ │ + subseq r9, lr, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #140, 22 @ 0x23000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r0, [r1], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196107,31 +196107,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2996 @ 0xbb4 │ │ │ │ + ldreq r9, [r2], #3068 @ 0xbfc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqpeq r1, #24, 28 @ p-variant is OBSOLETE @ 0x180 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ - subeq ip, r1, #248, 6 @ 0xe0000003 │ │ │ │ + subeq ip, r1, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #120, 22 @ 0x1e000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r2, [r1], #3776 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #0, 16 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, r7, #168, 10 @ 0x2a000000 │ │ │ │ + subseq r2, r7, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq lr, #212, 14 @ 0x3500000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r3, [r1], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196141,15 +196141,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r3, [r1], #1016 @ 0x3f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282998 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq fp, lr, #128, 22 @ 0x20000 │ │ │ │ + subseq fp, lr, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #100, 22 @ 0x19000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r3, [r1], #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196165,15 +196165,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r4, [r1], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03287358 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq sp, lr, #104, 28 @ 0x680 │ │ │ │ + subseq lr, lr, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #80, 22 @ 0x14000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r4, [r1], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196221,15 +196221,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3428 @ 0xd64 │ │ │ │ + ldreq r9, [r2], #3476 @ 0xd94 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq fp, lr, #148, 28 @ 0x940 │ │ │ │ biceq r7, r0, r8, lsr #2 │ │ │ │ strbeq r5, [sl], #2640 @ 0xa50 │ │ │ │ andeq r1, r0, r0, lsl #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -196237,15 +196237,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r5, [r1], #608 @ 0x260 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x03283fa8 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq pc, lr, #64, 4 │ │ │ │ + subseq pc, lr, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #60, 22 @ 0xf000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r5, [r1], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196255,27 +196255,27 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r6, [r1], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #108, 16 @ 0x6c0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r3, r7, #152, 10 @ 0x26000000 │ │ │ │ + subseq r3, r7, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sp, #172, 16 @ 0xac0000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r6, [r1], #832 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ teqeq r3, #244, 30 @ 0x3d0 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ - subeq r4, r2, #56, 2 │ │ │ │ + subeq r4, r2, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #40, 22 @ 0xa000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r6, [r1], #3048 @ 0xbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196291,15 +196291,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r7, [r1], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282984 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r7, pc, #248, 10 @ 0x3e000000 │ │ │ │ + subseq r7, pc, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #20, 22 @ 0x5000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r7, [r1], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196315,15 +196315,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r8, [r1], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03280e44 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r8, pc, #40, 14 @ 0xa00000 │ │ │ │ + subseq r8, pc, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #0, 22 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r8, [r1], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196353,15 +196353,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2916 @ 0xb64 │ │ │ │ + ldreq r8, [r2], #2868 @ 0xb34 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq lr, #236, 24 @ 0xec00 │ │ │ │ biceq r6, r0, r8, ror #21 │ │ │ │ strbeq sl, [r7], #3448 @ 0xd78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -196369,15 +196369,15 @@ │ │ │ │ biceq r6, r0, r8, ror #21 │ │ │ │ strbeq fp, [r7], #832 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x03283ce4 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq r8, pc, #208, 24 @ 0xd000 │ │ │ │ + subseq r8, pc, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tstpeq sp, #168, 28 @ p-variant is OBSOLETE @ 0xa80 │ │ │ │ biceq r6, r0, r8, ror #21 │ │ │ │ strbeq ip, [r7], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196405,15 +196405,15 @@ │ │ │ │ biceq r6, r0, r8, ror #21 │ │ │ │ strbeq r8, [r8], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #216, 16 @ 0xd80000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r4, r7, #128, 14 @ 0x2000000 │ │ │ │ + subseq r4, r7, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #236, 20 @ 0xec000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r9, [r1], #2008 @ 0x7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196503,15 +196503,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2892 @ 0xb4c │ │ │ │ + ldreq r8, [r2], #2820 @ 0xb04 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ rscseq pc, lr, #172, 30 @ 0x2b0 │ │ │ │ biceq r7, r0, r8, lsr #17 │ │ │ │ strbeq r0, [ip], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -196543,15 +196543,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq sl, [r1], #3440 @ 0xd70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282970 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq fp, pc, #192 @ 0xc0 │ │ │ │ + subseq fp, pc, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #196, 20 @ 0xc4000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq fp, [r1], #2048 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196567,27 +196567,27 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq fp, [r1], #3392 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03280b90 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq ip, pc, #152, 24 @ 0x9800 │ │ │ │ + subseq ip, pc, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r6, r9, #132, 24 @ 0x8400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r6, r7, #184 @ 0xb8 │ │ │ │ + subseq r5, r7, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r8, r9, #228, 14 @ 0x3900000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r6, r7, #88, 8 @ 0x58000000 │ │ │ │ + subseq r6, r7, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #176, 20 @ 0xb0000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq ip, [r1], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196603,15 +196603,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq ip, [r1], #3944 @ 0xf68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @ instruction: 0x03283a0c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq sp, pc, #136, 8 @ 0x88000000 │ │ │ │ + subseq sp, pc, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #156, 20 @ 0x9c000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq sp, [r1], #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196651,15 +196651,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq pc, [r1], #1536 @ 0x600 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0328295c │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ - subseq pc, pc, #56, 30 @ 0xe0 │ │ │ │ + subseq pc, pc, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #116, 20 @ 0x74000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r0, [r2], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196689,15 +196689,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #140 @ 0x8c │ │ │ │ + ldreq r9, [r2], #236 @ 0xec │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sp, #252, 2 @ 0x3f │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r1, [r2], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -196705,15 +196705,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r1, [r2], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #68, 18 @ 0x110000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r7, r7, #0, 6 │ │ │ │ + subseq r7, r7, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x03282870 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ strbeq r0, [r0], #1696 @ 0x6a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196803,15 +196803,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2564 @ 0xa04 │ │ │ │ + ldreq r9, [r2], #2732 @ 0xaac │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ rscseq r5, pc, #160, 14 @ 0x2800000 │ │ │ │ biceq r7, r0, r8, ror #31 │ │ │ │ strbeq r1, [sp], #2280 @ 0x8e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ @@ -196837,15 +196837,15 @@ │ │ │ │ biceq r7, r0, r8, ror #31 │ │ │ │ strbeq r2, [sp], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #176, 18 @ 0x2c0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r8, r7, #120, 8 @ 0x78000000 │ │ │ │ + subseq r9, r7, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r4, pc, #120, 6 @ 0xe0000001 │ │ │ │ biceq r7, r0, r8, ror #31 │ │ │ │ strbeq r2, [sp], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -196935,15 +196935,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #868 @ 0x364 │ │ │ │ + ldreq sl, [r2], #844 @ 0x34c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq pc, #236, 6 @ 0xb0000003 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r6, [r2], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -196987,15 +196987,15 @@ │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq sp, [r3], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #28, 20 @ 0x1c000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, r7, #40, 26 @ 0xa00 │ │ │ │ + subseq fp, r7, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03288194 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ strbeq r1, [r0], #2176 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -197085,15 +197085,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #836 @ 0x344 │ │ │ │ + ldreq r9, [r2], #1052 @ 0x41c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #148, 6 @ 0x50000002 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r1, [r4], #1480 @ 0x5c8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -197155,21 +197155,21 @@ │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ strbeq r4, [lr], #864 @ 0x360 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r6, r9, #212, 20 @ 0xd4000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, r7, #112, 10 @ 0x1c000000 │ │ │ │ + subseq ip, r7, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #68, 8 @ 0x44000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, r7, #56, 20 @ 0x38000 │ │ │ │ + subseq ip, r7, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r0, #72, 28 @ 0x480 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ strbeq r4, [lr], #1384 @ 0x568 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -197287,15 +197287,15 @@ │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ strbeq sl, [pc], #2928 @ 10a22a4 <__bss_end__@@Base+0x2454e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #136, 20 @ 0x88000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sp, r7, #104, 22 @ 0x1a000 │ │ │ │ + subseq sp, r7, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r3, #20, 26 @ 0x500 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ strbeq sl, [pc], #3616 @ 10a22d4 <__bss_end__@@Base+0x245518> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -197385,15 +197385,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3596 @ 0xe0c │ │ │ │ + ldreq r9, [r2], #3620 @ 0xe24 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r7, pc, #220, 6 @ 0x70000003 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r5, [r0], #1688 @ 0x698 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -197419,15 +197419,15 @@ │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r6, [r0], #3328 @ 0xd00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #244, 20 @ 0xf4000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq lr, r7, #120, 30 @ 0x1e0 │ │ │ │ + subseq lr, r7, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r4, #20, 14 @ 0x500000 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r7, [r0], #1352 @ 0x548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -197517,15 +197517,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2156 @ 0x86c │ │ │ │ + ldreq r9, [r2], #2372 @ 0x944 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r1, #236, 4 @ 0xc000000e │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq sl, [r0], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -197569,15 +197569,15 @@ │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r8, [r1], #1176 @ 0x498 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r9, r9, #96, 22 @ 0x18000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, r8, #88, 12 @ 0x5800000 │ │ │ │ + subseq r0, r8, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r0, #72, 22 @ 0x12000 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r8, [r1], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -197667,15 +197667,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #628 @ 0x274 │ │ │ │ + ldreq sl, [r2], #604 @ 0x25c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r0, #120, 28 @ 0x780 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq sp, [r1], #2376 @ 0x948 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -197737,21 +197737,21 @@ │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r1, [r2], #192 @ 0xc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c11801 │ │ │ │ adcseq r6, r9, #36, 18 @ 0x90000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, r8, #144, 24 @ 0x9000 │ │ │ │ + subseq r1, r8, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #16, 30 @ 0x40 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, r8, #96 @ 0x60 │ │ │ │ + subseq r2, r8, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r3, #176, 20 @ 0xb0000 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r1, [r2], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -197841,15 +197841,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3212 @ 0xc8c │ │ │ │ + ldreq r9, [r2], #3284 @ 0xcd4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #160, 18 @ 0x280000 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r6, [r2], #1824 @ 0x720 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -197929,15 +197929,15 @@ │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r9, [r2], #2120 @ 0x848 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #128, 28 @ 0x800 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r3, r8, #136, 22 @ 0x22000 │ │ │ │ + subseq r4, r8, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ tsteq r0, #68, 4 @ 0x40000004 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r9, [r2], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -198027,15 +198027,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3356 @ 0xd1c │ │ │ │ + ldreq r9, [r2], #3380 @ 0xd34 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ rscseq r6, pc, #12, 18 @ 0x30000 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq sp, [r2], #208 @ 0xd0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -198133,15 +198133,15 @@ │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r1, [r3], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #12, 30 @ 0x30 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r6, r8, #104, 16 @ 0x680000 │ │ │ │ + subseq r6, r8, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r2, #68, 2 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r1, [r3], #1296 @ 0x510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -198231,15 +198231,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #716 @ 0x2cc │ │ │ │ + ldreq r9, [r2], #788 @ 0x314 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r1, #200, 12 @ 0xc800000 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r4, [r3], #3792 @ 0xed0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -198355,15 +198355,15 @@ │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r8, [r3], #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #240, 26 @ 0x3c00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, r8, #184, 28 @ 0xb80 │ │ │ │ + subseq r9, r8, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r1, #68, 26 @ 0x1100 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq r9, [r3], #544 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -198453,15 +198453,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #556 @ 0x22c │ │ │ │ + ldreq sl, [r2], #508 @ 0x1fc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tstpeq r0, #152, 8 @ p-variant is OBSOLETE @ 0x98000000 │ │ │ │ biceq r8, r0, r8, lsr #14 │ │ │ │ ldrbeq lr, [r3], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -198595,15 +198595,15 @@ │ │ │ │ biceq r7, r0, r8, ror #20 │ │ │ │ strbeq r0, [ip], #1056 @ 0x420 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #124, 28 @ 0x7c0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq ip, r8, #128, 8 @ 0x80000000 │ │ │ │ + subseq sp, r8, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq lr, #76, 16 @ 0x4c0000 │ │ │ │ biceq r7, r0, r8, ror #20 │ │ │ │ strbeq r0, [ip], #1432 @ 0x598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -198693,15 +198693,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #860 @ 0x35c │ │ │ │ + ldreq r9, [r2], #1076 @ 0x434 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq pc, #28, 20 @ 0x1c000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r5, [r4], #1000 @ 0x3e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ @@ -198951,15 +198951,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2772 @ 0xad4 │ │ │ │ + ldreq r8, [r2], #2724 @ 0xaa4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq lr, #212, 16 @ 0xd40000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq sl, [r4], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -199039,15 +199039,15 @@ │ │ │ │ biceq r8, r0, r8, ror #28 │ │ │ │ ldrbeq r2, [r7], #1384 @ 0x568 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #192, 24 @ 0xc000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, r9, #152, 28 @ 0x980 │ │ │ │ + subseq r0, r9, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq lr, #208, 20 @ 0xd0000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r6, [r6], #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -199137,15 +199137,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1820 @ 0x71c │ │ │ │ + ldreq r9, [r2], #2156 @ 0x86c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r4, #20, 24 @ 0x1400 │ │ │ │ biceq r8, r0, r8, ror #28 │ │ │ │ ldrbeq r5, [r7], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -199243,15 +199243,15 @@ │ │ │ │ biceq r8, r0, r8, lsr #4 │ │ │ │ strbeq r0, [sp], #1056 @ 0x420 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #76, 26 @ 0x1300 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, r9, #0, 26 │ │ │ │ + subseq r2, r9, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r4, #196, 18 @ 0x310000 │ │ │ │ biceq r8, r0, r8, ror #28 │ │ │ │ ldrbeq fp, [r7], #1800 @ 0x708 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -199341,15 +199341,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbteq r2, [pc], #4 @ 10a42bc <__bss_end__@@Base+0x247500> │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2804 @ 0xaf4 │ │ │ │ + ldreq r9, [r2], #2948 @ 0xb84 │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq sp, #72, 20 @ 0x48000 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r8, [r6], #3040 @ 0xbe0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #12 │ │ │ │ @@ -199465,15 +199465,15 @@ │ │ │ │ andmi r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #48, 24 @ 0x3000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r5, r9, #0, 18 │ │ │ │ + subseq r5, r9, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq sp, #56, 24 @ 0x3800 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq sp, [r6], #1824 @ 0x720 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -199532,15 +199532,15 @@ │ │ │ │ strbeq lr, [r6], #1536 @ 0x600 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, lr │ │ │ │ - @ instruction: 0x012016e8 │ │ │ │ + @ instruction: 0x01201e98 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #164, 4 @ 0x4000000a │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq pc, [r6], #48 @ 0x30 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ @@ -199562,15 +199562,15 @@ │ │ │ │ ... │ │ │ │ rsbeq r0, r6, sl, lsl #16 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2508 @ 0x9cc │ │ │ │ + ldreq r8, [r2], #2364 @ 0x93c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq sp, #144, 4 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r0, [r7], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -199704,15 +199704,15 @@ │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ ldrbteq ip, [r7], #2388 @ 0x954 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #188, 24 @ 0xbc00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r8, r9, #192, 22 @ 0x30000 │ │ │ │ + subseq r8, r9, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq lr, #0 │ │ │ │ biceq r2, r0, r8, asr #12 │ │ │ │ strbeq r6, [r7], #648 @ 0x288 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -199802,15 +199802,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #764 @ 0x2fc │ │ │ │ + ldreq r9, [r2], #908 @ 0x38c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq sl, r0, lsr #20 │ │ │ │ bls fffd0738 <_edata@@Base+0xfa1d0738> │ │ │ │ mrccc 7, 3, sp, cr10, cr2, {7} │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbmi lr, pc, #108, 26 @ 0x1b00 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -199962,15 +199962,15 @@ │ │ │ │ biceq r9, r0, r8, lsr #22 │ │ │ │ ldrbeq r7, [sl], #4040 @ 0xfc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #64, 22 @ 0x10000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, r9, #248, 18 @ 0x3e0000 │ │ │ │ + subseq fp, r9, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r5, #228, 2 @ 0x39 │ │ │ │ biceq r9, r0, r8, lsr #22 │ │ │ │ ldrbeq r8, [sl], #3280 @ 0xcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -200060,15 +200060,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2700 @ 0xa8c │ │ │ │ + ldreq r8, [r2], #2652 @ 0xa5c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r5, #128, 28 @ 0x800 │ │ │ │ biceq r9, r0, r8, lsr #22 │ │ │ │ ldrbeq fp, [sl], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -200148,15 +200148,15 @@ │ │ │ │ biceq r9, r0, r8, lsr #22 │ │ │ │ ldrbeq sp, [sl], #3816 @ 0xee8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #96, 20 @ 0x60000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sp, r9, #80, 16 @ 0x500000 │ │ │ │ + subseq sp, r9, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r5, #252, 22 @ 0x3f000 │ │ │ │ biceq r9, r0, r8, lsr #22 │ │ │ │ ldrbeq lr, [sl], #760 @ 0x2f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -200246,15 +200246,15 @@ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3548 @ 0xddc │ │ │ │ + ldreq r9, [r2], #3572 @ 0xdf4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r6, #152, 20 @ 0x98000 │ │ │ │ biceq r9, r0, r8, lsr #22 │ │ │ │ ldrbeq r0, [fp], #3080 @ 0xc08 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -200352,15 +200352,15 @@ │ │ │ │ biceq r8, r0, r8, lsr #4 │ │ │ │ strbeq r7, [lr], #88 @ 0x58 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #60, 22 @ 0xf000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq pc, r9, #32, 20 @ 0x20000 │ │ │ │ + subseq pc, r9, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq lr, #128 @ 0x80 │ │ │ │ biceq r8, r0, r8, lsr #4 │ │ │ │ strbeq r7, [lr], #1664 @ 0x680 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -200450,15 +200450,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #4092 @ 0xffc │ │ │ │ + ldreq r9, [r2], #140 @ 0x8c │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq pc, #32, 16 @ 0x200000 │ │ │ │ biceq r8, r0, r8, lsr #4 │ │ │ │ strbeq ip, [lr], #1416 @ 0x588 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -200574,28 +200574,28 @@ │ │ │ │ andmi r2, r0, r0 │ │ │ │ andeq r2, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ eoreq r0, ip, fp, lsl #16 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #128, 18 @ 0x200000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, sl, #192, 22 @ 0x30000 │ │ │ │ + subseq r1, sl, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, asr r6 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, sl, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldrbteq pc, [r9], #1272 @ 0x4f8 @ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, lr │ │ │ │ - @ instruction: 0x012028b8 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ eoreq r0, sl, fp, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010a5698 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ @@ -200659,33 +200659,33 @@ │ │ │ │ tsteq sl, r0, lsr #24 │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ ... │ │ │ │ eoreq r0, fp, fp, lsl #16 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ teqeq r6, #216 @ 0xd8 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subeq fp, ip, #144, 2 @ 0x24 │ │ │ │ + subeq fp, ip, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1508 @ 0x5e4 │ │ │ │ + ldreq r9, [r2], #1772 @ 0x6ec │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r6, #208, 24 @ 0xd000 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subeq lr, ip, #48, 10 @ 0xc000000 │ │ │ │ + subeq lr, ip, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ teqeq r6, #12, 4 @ 0xc0000000 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subeq r1, sp, #152, 6 @ 0x60000002 │ │ │ │ + subeq r1, sp, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0328dba8 │ │ │ │ biceq r2, r0, r8, lsl #13 │ │ │ │ strbeq ip, [r1], #2232 @ 0x8b8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ @@ -200695,33 +200695,33 @@ │ │ │ │ biceq r2, r0, r8, lsl #13 │ │ │ │ strbeq sp, [r1], #848 @ 0x350 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r6, #72, 20 @ 0x48000 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subeq r2, sp, #128, 24 @ 0x8000 │ │ │ │ + subeq r2, sp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0328ca4c │ │ │ │ biceq r2, r0, r8, lsl #13 │ │ │ │ strbeq sp, [r1], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ teqeq r6, #60, 16 @ 0x3c0000 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subeq r8, sp, #136, 28 @ 0x880 │ │ │ │ + subeq r9, sp, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ teqeq r6, #92, 14 @ 0x1700000 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subeq fp, lr, #128, 28 @ 0x800 │ │ │ │ + subeq ip, lr, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r6, #200, 12 @ 0xc800000 │ │ │ │ biceq sl, r0, r8, ror #13 │ │ │ │ ldrbeq r3, [sp], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -200731,15 +200731,15 @@ │ │ │ │ biceq sl, r0, r8, ror #13 │ │ │ │ ldrbeq r8, [sp], #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ teqeq r6, #24, 6 @ 0x60000000 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subeq pc, lr, #248, 8 @ 0xf8000000 │ │ │ │ + subeq pc, lr, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r6, #8, 28 @ 0x80 │ │ │ │ biceq sl, r0, r8, ror #13 │ │ │ │ ldrbeq r9, [sp], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -200809,15 +200809,15 @@ │ │ │ │ biceq sl, r0, r8, ror #13 │ │ │ │ ldrbeq ip, [sp], #248 @ 0xf8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #92, 20 @ 0x5c000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r3, sl, #184, 24 @ 0xb800 │ │ │ │ + subseq r3, sl, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r6, #20, 22 @ 0x5000 │ │ │ │ biceq sl, r0, r8, ror #13 │ │ │ │ ldrbeq ip, [sp], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -200869,15 +200869,15 @@ │ │ │ │ biceq sl, r0, r8, ror #13 │ │ │ │ ldrbeq sp, [sp], #1520 @ 0x5f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ teqeq r6, #192, 18 @ 0x300000 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subeq r4, pc, #64, 16 @ 0x400000 │ │ │ │ + subeq r4, pc, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r6, #244, 26 @ 0x3d00 │ │ │ │ biceq sl, r0, r8, ror #13 │ │ │ │ ldrbeq sp, [sp], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -200907,15 +200907,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1388 @ 0x56c │ │ │ │ + ldreq r9, [r2], #1652 @ 0x674 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ tsteq r6, #216, 16 @ 0xd80000 │ │ │ │ biceq sl, r0, r8, ror #13 │ │ │ │ ldrbeq lr, [sp], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -201065,15 +201065,15 @@ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, pc, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ eoreq r0, r3, fp, lsl #16 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #144, 16 @ 0x900000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r6, sl, #144, 16 @ 0x900000 │ │ │ │ + subseq r6, sl, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #152, 30 @ 0x260 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r4, [r0], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -201163,15 +201163,15 @@ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3324 @ 0xcfc │ │ │ │ + ldreq r8, [r2], #3396 @ 0xd44 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r9, #56 @ 0x38 │ │ │ │ biceq sl, r0, r8, lsr #25 │ │ │ │ ldrbeq lr, [lr], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -201251,15 +201251,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sl, r0, #172, 8 @ 0xac000000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #176, 14 @ 0x2c00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r8, sl, #32, 6 @ 0x80000000 │ │ │ │ + subseq r8, sl, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r7, #208, 14 @ 0x3400000 │ │ │ │ biceq sl, r0, r8, lsr #25 │ │ │ │ ldrbeq r1, [pc], #3176 @ 10a60e4 <__bss_end__@@Base+0x249328> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -201349,15 +201349,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3348 @ 0xd14 │ │ │ │ + ldreq r8, [r2], #3420 @ 0xd5c │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq r9, #120, 20 @ 0x78000 │ │ │ │ biceq sl, r0, r8, lsr #25 │ │ │ │ ldrbeq r3, [pc], #1952 @ 10a6264 <__bss_end__@@Base+0x2494a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -201455,15 +201455,15 @@ │ │ │ │ biceq sl, r0, r8, lsr #25 │ │ │ │ ldrbeq r4, [pc], #2712 @ 10a63e4 <__bss_end__@@Base+0x249628> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #140, 16 @ 0x8c0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sl, sl, #72, 6 @ 0x20000001 │ │ │ │ + subseq sl, sl, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -201553,15 +201553,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3132 @ 0xc3c │ │ │ │ + ldreq r8, [r2], #3228 @ 0xc9c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010a6598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi ip, r0, #168, 14 @ 0x2a00000 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ @@ -201677,15 +201677,15 @@ │ │ │ │ biceq sl, r0, r8, lsr #25 │ │ │ │ ldrbeq r8, [pc], #2224 @ 10a675c <__bss_end__@@Base+0x2499a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #208, 12 @ 0xd000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq ip, sl, #0, 22 │ │ │ │ + subseq ip, sl, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010a6790 │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00b99999 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -201917,15 +201917,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sp, r0, #76, 22 @ 0x13000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #172, 14 @ 0x2b00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq lr, sl, #16, 16 @ 0x100000 │ │ │ │ + subseq lr, sl, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r8, r0, asr r9 │ │ │ │ biceq r0, r0, r8, lsr #28 │ │ │ │ @ instruction: 0x012ee108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -201951,15 +201951,15 @@ │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ tsteq sl, r8, ror #22 │ │ │ │ ... │ │ │ │ eoreq r0, pc, fp, lsl #16 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ teqeq r6, #220, 22 @ 0x37000 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subseq r3, r0, #176, 30 @ 0x2c0 │ │ │ │ + subseq r4, r0, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -202013,15 +202013,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #412 @ 0x19c │ │ │ │ + ldreq sl, [r2], #388 @ 0x184 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r4, #88, 22 @ 0x16000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq ip, [r0], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ @@ -202066,15 +202066,15 @@ │ │ │ │ ldrbeq lr, [r0], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsl #28 │ │ │ │ tsteq sl, r0, lsl #26 │ │ │ │ ... │ │ │ │ - eoreq r6, pc, fp, lsl #24 │ │ │ │ + eoreq r5, pc, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #72, 30 @ 0x120 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq lr, [r0], #4016 @ 0xfb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -202102,15 +202102,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r7, (UNDEF: 10) │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi r6, r0, #220, 30 @ 0x370 │ │ │ │ + rscmi r5, r0, #100, 24 @ 0x6400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #52, 30 @ 0xd0 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r0, [r1], #3400 @ 0xd48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -202172,27 +202172,27 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r3, [r1], #1888 @ 0x760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r9, #40, 22 @ 0xa000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, fp, #64, 20 @ 0x40000 │ │ │ │ + subseq r0, fp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ adcseq r7, r9, #116, 14 @ 0x1d00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, fp, #240, 28 @ 0xf00 │ │ │ │ + subseq r0, fp, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #80, 22 @ 0x14000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, fp, #16, 8 @ 0x10000000 │ │ │ │ + subseq r1, fp, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -202227,15 +202227,15 @@ │ │ │ │ ldrbeq r4, [r1], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010a7198 │ │ │ │ tsteq sl, r8, lsl #28 │ │ │ │ ... │ │ │ │ - eoreq r7, r5, fp │ │ │ │ + eoreq r5, r5, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #12, 30 @ 0x30 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r5, [r1], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -202317,30 +202317,30 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #484 @ 0x1e4 │ │ │ │ + ldreq sl, [r2], #460 @ 0x1cc │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r3, #176, 18 @ 0x2c0000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [r1], #2944 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r7, [sl, -r0] │ │ │ │ tsteq sl, r0, rrx │ │ │ │ ... │ │ │ │ eoreq r0, lr, fp, lsl #16 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r9, #8, 28 @ 0x80 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, fp, #224, 6 @ 0x80000003 │ │ │ │ + subseq r2, fp, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -202466,30 +202466,30 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2348 @ 0x92c │ │ │ │ + ldreq r9, [r2], #2540 @ 0x9ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsr r4 │ │ │ │ tsteq sl, r0, lsr r3 │ │ │ │ ... │ │ │ │ andeq r0, r3, fp, lsl #16 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [ip, #-1852]! @ 0xfffff8c4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r7, r9, #104, 6 @ 0xa0000001 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r3, fp, #16, 12 @ 0x1000000 │ │ │ │ + subseq r3, fp, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -202522,15 +202522,15 @@ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r7, [sl, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ - @ instruction: 0x01246f08 │ │ │ │ + @ instruction: 0x0129b938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -202613,15 +202613,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3588 @ 0xe04 │ │ │ │ + ldreq r8, [r2], #3636 @ 0xe34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsl #14 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ eorseq r0, r7, fp, lsl #16 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -202629,15 +202629,15 @@ │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ svccc 0x00f0cccc │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #100, 22 @ 0x19000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, fp, #104 @ 0x68 │ │ │ │ + subseq pc, fp, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -202665,15 +202665,15 @@ │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00a99999 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ teqeq r6, #160, 28 @ 0xa00 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subseq r0, r1, #56, 2 │ │ │ │ + subseq pc, r0, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, lsr #14 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -202731,45 +202731,45 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, lsl r8 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r0, #180, 30 @ 0x2d0 │ │ │ │ + cmpmi r0, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsr #16 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r3, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, asr #16 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r0, #220, 30 @ 0x370 │ │ │ │ + cmpmi r0, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, asr r8 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq sl, r0, r8, r7 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r0, #4 │ │ │ │ + cmpmi r0, #140, 24 @ 0x8c00 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3636 @ 0xe34 │ │ │ │ + ldreq r8, [r2], #3708 @ 0xe7c │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-1564]! @ 0xfffff9e4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -202777,15 +202777,15 @@ │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #120, 22 @ 0x1e000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, ip, #136 @ 0x88 │ │ │ │ + subseq r0, ip, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -202910,15 +202910,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #172 @ 0xac │ │ │ │ + ldreq sl, [r2], #124 @ 0x7c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r7, #252, 12 @ 0xfc00000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r7, [r3], #1824 @ 0x720 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -202950,15 +202950,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r8, [r3], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #140, 22 @ 0x23000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, ip, #56, 16 @ 0x380000 │ │ │ │ + subseq r1, ip, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -203154,15 +203154,15 @@ │ │ │ │ ldrbeq r2, [r4], #2704 @ 0xa90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r8, [sl, -r0] │ │ │ │ tsteq sl, r0, ror lr │ │ │ │ ... │ │ │ │ - eorseq sp, sp, fp, lsl #8 │ │ │ │ + eorseq ip, sp, fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r3, #180, 16 @ 0xb40000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r3, [r4], #2256 @ 0x8d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -203244,15 +203244,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1028 @ 0x404 │ │ │ │ + ldreq r9, [r2], #1244 @ 0x4dc │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq r0, #120, 14 @ 0x1e00000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r5, [r4], #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -203266,15 +203266,15 @@ │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r6, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #180, 22 @ 0x2d000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r4, ip, #200, 6 @ 0x20000003 │ │ │ │ + subseq r7, ip, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -203399,30 +203399,30 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1036 @ 0x40c │ │ │ │ + ldreq sl, [r2], #988 @ 0x3dc │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r1, #72, 14 @ 0x1200000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq ip, [r4], #1608 @ 0x648 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, ror r4 │ │ │ │ tsteq sl, r0, lsr r2 │ │ │ │ ... │ │ │ │ eorseq r0, fp, fp, lsl #16 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #200, 22 @ 0x32000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r6, ip, #216, 28 @ 0xd80 │ │ │ │ + subseq r8, ip, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -203547,15 +203547,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1532 @ 0x5fc │ │ │ │ + ldreq r9, [r2], #1796 @ 0x704 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032908a4 │ │ │ │ biceq r4, r0, r8, ror #31 │ │ │ │ strbeq r5, [r4], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -203563,15 +203563,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r2, [r5], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #220, 22 @ 0x37000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, ip, #8, 4 @ 0x80000000 │ │ │ │ + subseq r9, ip, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -203635,15 +203635,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r4, [r5], #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ teqeq r6, #76, 30 @ 0x130 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subseq sp, r1, #0, 6 │ │ │ │ + subseq sp, r1, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #124, 26 @ 0x1f00 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r5, [r5], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -203697,15 +203697,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1724 @ 0x6bc │ │ │ │ + ldreq r9, [r2], #2060 @ 0x80c │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq r0, #252, 12 @ 0xfc00000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r7, [r5], #856 @ 0x358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -203713,29 +203713,29 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r7, [r5], #1336 @ 0x538 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #240, 22 @ 0x3c000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sl, ip, #56, 6 @ 0xe0000000 │ │ │ │ + subseq sl, ip, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [sp], #3988 @ 0xf94 │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldrbteq lr, [r9], #2408 @ 0x968 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi r9, r5, #160, 16 @ 0xa00000 │ │ │ │ + rscmi r8, r5, #40, 10 @ 0xa000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #64, 26 @ 0x1000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r8, [r5], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ @@ -203847,30 +203847,30 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2372 @ 0x944 │ │ │ │ + ldreq r9, [r2], #2588 @ 0xa1c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, asr #26 │ │ │ │ smlatbeq sl, r0, r7, r8 │ │ │ │ ... │ │ │ │ eorseq r0, pc, fp, lsl #16 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #220, 24 @ 0xdc00 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq pc, [r5], #1592 @ 0x638 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #4, 24 @ 0x400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, ip, #216, 4 @ 0x8000000d │ │ │ │ + subseq fp, ip, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -203996,15 +203996,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3812 @ 0xee4 │ │ │ │ + ldreq r9, [r2], #3908 @ 0xf44 │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r3, #212, 28 @ 0xd40 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r5, [r6], #1040 @ 0x410 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ @@ -204012,15 +204012,15 @@ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, sp, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #24, 24 @ 0x1800 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq ip, ip, #104, 4 @ 0x80000006 │ │ │ │ + subseq ip, ip, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -204145,15 +204145,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1412 @ 0x584 │ │ │ │ + ldreq r9, [r2], #1676 @ 0x68c │ │ │ │ svceq 0x00c01801 │ │ │ │ tstpeq r6, #48, 20 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [r6], #920 @ 0x398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -204161,15 +204161,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [r6], #2152 @ 0x868 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #44, 24 @ 0x2c00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sp, ip, #152, 2 @ 0x26 │ │ │ │ + subseq sp, ip, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -204198,15 +204198,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldrbteq pc, [r9], #984 @ 0x3d8 @ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r7, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi r9, r5, #92, 30 @ 0x170 │ │ │ │ + rscmi r8, r5, #228, 22 @ 0x39000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #40, 24 @ 0x2800 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq fp, [r6], #3360 @ 0xd20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -204221,15 +204221,15 @@ │ │ │ │ ldrbeq ip, [r6], #1160 @ 0x488 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsr #32 │ │ │ │ tsteq sl, r8, lsl #30 │ │ │ │ ... │ │ │ │ - eorseq r9, r7, fp, lsl #24 │ │ │ │ + eorseq r8, r7, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #20, 24 @ 0x1400 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq ip, [r6], #3544 @ 0xdd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -204245,15 +204245,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ cmpeq r8, r8, lsr #8 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi r9, r5, #156, 30 @ 0x270 │ │ │ │ + rscmi r8, r5, #36, 24 @ 0x2400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #0, 24 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sp, [r6], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -204268,15 +204268,15 @@ │ │ │ │ ldrbeq lr, [r6], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq sl, r0, r7, r9 │ │ │ │ smlabteq sl, r8, pc, r8 @ │ │ │ │ ... │ │ │ │ - subeq r9, r6, fp, lsl #24 │ │ │ │ + subeq r8, r6, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #236, 22 @ 0x3b000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq pc, [r6], #2072 @ 0x818 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -204292,15 +204292,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1556 @ 0x614 │ │ │ │ + ldreq r9, [r2], #1868 @ 0x74c │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq sl, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -204308,15 +204308,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r0, [r7], #2952 @ 0xb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #64, 24 @ 0x4000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq lr, ip, #24, 20 @ 0x18000 │ │ │ │ + subseq lr, ip, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r1, #100, 16 @ 0x640000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r1, [r7], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204406,15 +204406,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2468 @ 0x9a4 │ │ │ │ + ldreq r9, [r2], #2708 @ 0xa94 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #136, 22 @ 0x22000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r4, [r7], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -204440,15 +204440,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r5, [r7], #2288 @ 0x8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #228, 24 @ 0xe400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq pc, ip, #72, 22 @ 0x12000 │ │ │ │ + subseq pc, ip, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r1, #160, 20 @ 0xa0000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r5, [r7], #3720 @ 0xe88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204490,15 +204490,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r3, [r6], #444 @ 0x1bc │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ sbcseq lr, r1, #48, 10 @ 0xc000000 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, pc, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #0 │ │ │ │ + rscmi r8, r5, #136, 24 @ 0x8800 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #76, 22 @ 0x13000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r7, [r7], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -204538,15 +204538,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2588 @ 0xa1c │ │ │ │ + ldreq r9, [r2], #2756 @ 0xac4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #36, 12 @ 0x2400000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r8, [r7], #3088 @ 0xc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -204590,15 +204590,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [r7], #352 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #56, 28 @ 0x380 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, sp, #8 │ │ │ │ + subseq r1, sp, #80, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ tstpeq r4, #168, 14 @ p-variant is OBSOLETE @ 0x2a00000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [r7], #1008 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204688,15 +204688,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #148 @ 0x94 │ │ │ │ + ldreq sl, [r2], #100 @ 0x64 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #36, 22 @ 0x9000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq lr, [r7], #1536 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -204722,15 +204722,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq pc, [r7], #1160 @ 0x488 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #224, 28 @ 0xe00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r2, sp, #176, 14 @ 0x2c00000 │ │ │ │ + subseq r2, sp, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq pc, #104, 18 @ 0x1a0000 │ │ │ │ biceq r3, r0, r8, lsr #28 │ │ │ │ strbeq pc, [r9], #768 @ 0x300 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204753,15 +204753,15 @@ │ │ │ │ ldrbeq r0, [r8], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010a9a90 │ │ │ │ smlatbeq sl, r0, r3, r9 │ │ │ │ ... │ │ │ │ - ldrbeq sl, [pc], -fp │ │ │ │ + ldrbeq r8, [pc], -fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #252, 20 @ 0xfc000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r0, [r8], #2960 @ 0xb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -204819,15 +204819,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3116 @ 0xc2c │ │ │ │ + ldreq r9, [r2], #3212 @ 0xc8c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r5, #56, 4 @ 0x80000003 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r2, [r8], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -204853,15 +204853,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r3, [r8], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq ip, r7, #144, 30 @ 0x240 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r3, sp, #16, 16 @ 0x100000 │ │ │ │ + subseq r3, sp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r0, #212, 22 @ 0x35000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r3, [r8], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -204873,15 +204873,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ sbcseq lr, r1, #32, 30 @ 0x80 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #112 @ 0x70 │ │ │ │ + rscmi r8, r5, #248, 24 @ 0xf800 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #172, 20 @ 0xac000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r4, [r8], #2112 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -204932,15 +204932,15 @@ │ │ │ │ ldrbeq r6, [r8], #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010a9b98 │ │ │ │ smlatbeq sl, r0, r9, r9 │ │ │ │ ... │ │ │ │ - subeq sl, r5, fp │ │ │ │ + subeq r8, r5, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #132, 20 @ 0x84000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r6, [r8], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -204968,15 +204968,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldrbteq pc, [r9], #3368 @ 0xd28 @ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, sl, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #220 @ 0xdc │ │ │ │ + rscmi r8, r5, #100, 26 @ 0x1900 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #112, 20 @ 0x70000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r7, [r8], #3144 @ 0xc48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ @@ -204984,28 +204984,28 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r8, [r8], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #64 @ 0x40 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r4, sp, #208, 18 @ 0x340000 │ │ │ │ + subseq r4, sp, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r3, #76, 6 @ 0x30000001 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r8, [r8], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsl sp │ │ │ │ tsteq sl, r0, lsr #22 │ │ │ │ ... │ │ │ │ - eorseq sl, sl, fp │ │ │ │ + eorseq r8, sl, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #92, 20 @ 0x5c000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r8, [r8], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -205057,15 +205057,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldrbteq pc, [r9], #3432 @ 0xd68 @ │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r3, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #72, 2 │ │ │ │ + rscmi r8, r5, #208, 26 @ 0x3400 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #52, 20 @ 0x34000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq fp, [r8], #536 @ 0x218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -205081,26 +205081,26 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #212 @ 0xd4 │ │ │ │ + ldreq r9, [r2], #284 @ 0x11c │ │ │ │ svceq 0x00c01801 │ │ │ │ tstpeq r2, #104, 20 @ p-variant is OBSOLETE @ 0x68000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq ip, [r8], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsr lr │ │ │ │ smlabbeq sl, r8, ip, r9 │ │ │ │ ... │ │ │ │ - ldrbeq sl, [r3], -fp │ │ │ │ + ldrbeq r8, [r3], -fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #32, 20 @ 0x20000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq ip, [r8], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -205114,23 +205114,23 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sp, [r8], #456 @ 0x1c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #32, 2 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r5, sp, #144, 14 @ 0x2400000 │ │ │ │ + subseq r5, sp, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldrbteq r0, [sl], #1880 @ 0x758 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #180, 2 @ 0x2d │ │ │ │ + rscmi r8, r5, #60, 28 @ 0x3c0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #12, 20 @ 0xc000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sp, [r8], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -205163,15 +205163,15 @@ │ │ │ │ ldrbeq lr, [r8], #2368 @ 0x940 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, ror pc │ │ │ │ @ instruction: 0x010a9d90 │ │ │ │ ... │ │ │ │ - eorseq sl, r8, fp │ │ │ │ + eorseq r8, r8, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #248, 18 @ 0x3e0000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq pc, [r8], #416 @ 0x1a0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -205187,15 +205187,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r0, r3, #65536 @ 0x10000 │ │ │ │ ldrbteq pc, [r9], #2032 @ 0x7f0 @ │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #12, 4 @ 0xc0000000 │ │ │ │ + rscmi r8, r5, #148, 28 @ 0x940 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #228, 18 @ 0x390000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r0, [r9], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -205211,15 +205211,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #508 @ 0x1fc │ │ │ │ + ldreq sl, [r2], #484 @ 0x1e4 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ tsteq r4, #252, 8 @ 0xfc000000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r0, [r9], #2472 @ 0x9a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ @@ -205240,19 +205240,19 @@ │ │ │ │ ldrbeq r1, [r9], #968 @ 0x3c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq sl, r8, pc, r9 @ │ │ │ │ @ instruction: 0x010a9e98 │ │ │ │ ... │ │ │ │ - subeq sl, r8, fp │ │ │ │ + subeq r8, r8, fp, lsl #24 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #160, 2 @ 0x28 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r6, sp, #168, 8 @ 0xa8000000 │ │ │ │ + subseq r6, sp, #224, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #208, 18 @ 0x340000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r1, [r9], #3136 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -205270,15 +205270,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, ror r0 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #92, 4 @ 0xc0000005 │ │ │ │ + rscmi r8, r5, #228, 28 @ 0xe40 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #188, 18 @ 0x2f0000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r2, [r9], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -205305,15 +205305,15 @@ │ │ │ │ ldrbeq r3, [r9], #1896 @ 0x768 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq sl, r0, r1, sl │ │ │ │ smlatteq sl, r8, pc, r9 @ │ │ │ │ ... │ │ │ │ - subeq sl, r3, fp │ │ │ │ + subeq r8, r3, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #168, 18 @ 0x2a0000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r3, [r9], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -205327,15 +205327,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r4, [r9], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ teqeq r6, #24, 16 @ 0x180000 │ │ │ │ biceq r2, r0, r8, asr #15 │ │ │ │ - subseq r9, r2, #24, 30 @ 0x60 │ │ │ │ + subseq r9, r2, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #148, 18 @ 0x250000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r4, [r9], #3760 @ 0xeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -205371,19 +205371,19 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq sl, [sl, -r8] │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #200, 4 @ 0x8000000c │ │ │ │ + rscmi r8, r5, #80, 30 @ 0x140 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #32, 4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r7, sp, #112, 12 @ 0x7000000 │ │ │ │ + subseq r7, sp, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #128, 18 @ 0x200000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r6, [r9], #1112 @ 0x458 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -205400,15 +205400,15 @@ │ │ │ │ ldrbeq r6, [r9], #2792 @ 0xae8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, ror r2 │ │ │ │ smlabbeq sl, r0, r1, sl │ │ │ │ ... │ │ │ │ - subeq sl, r8, fp │ │ │ │ + subeq r8, r8, fp, lsl #24 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #108, 18 @ 0x1b0000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r7, [r9], #864 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -205428,17 +205428,17 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r7, [r9], #3208 @ 0xc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq sl, [sl, -r0] │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq sl, r4, #56, 6 @ 0xe0000000 │ │ │ │ + subeq r9, r4, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpmi r0, #88, 14 @ 0x1600000 │ │ │ │ + cmpmi r0, #224, 6 @ 0x80000003 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #88, 18 @ 0x160000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r8, [r9], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ @@ -205454,15 +205454,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsl #8 │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #108, 6 @ 0xb0000001 │ │ │ │ + rscmi r8, r5, #244, 30 @ 0x3d0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #68, 18 @ 0x110000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r9, [r9], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ @@ -205472,15 +205472,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3068 @ 0xbfc │ │ │ │ + ldreq r9, [r2], #3164 @ 0xc5c │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq r0, #252, 14 @ 0x3f00000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r9, [r9], #2480 @ 0x9b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -205506,15 +205506,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [r9], #1984 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #160, 6 @ 0x80000002 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r8, sp, #0, 14 │ │ │ │ + subseq r8, sp, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r3, #68, 12 @ 0x4400000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq fp, [r9], #1544 @ 0x608 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ @@ -205531,16 +205531,16 @@ │ │ │ │ ldrbeq fp, [r9], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq sl, r0, r4, sl │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ - subeq ip, r2, #224, 16 @ 0xe00000 │ │ │ │ - rscmi sl, r5, #160, 6 @ 0x80000002 │ │ │ │ + subeq ip, r2, #232, 16 @ 0xe80000 │ │ │ │ + rscmi r9, r5, #40 @ 0x28 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #48, 18 @ 0xc0000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq ip, [r9], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -205562,15 +205562,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, lsl r5 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ subeq ip, r2, #184, 18 @ 0x2e0000 │ │ │ │ - rscmi sl, r5, #216, 6 @ 0x60000003 │ │ │ │ + rscmi r9, r5, #96 @ 0x60 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #28, 18 @ 0x70000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sp, [r9], #1632 @ 0x660 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -205598,21 +205598,21 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq sl, r8, r5, sl │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #16, 8 @ 0x10000000 │ │ │ │ + rscmi r9, r5, #152 @ 0x98 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #244 @ 0xf4 │ │ │ │ + ldreq sl, [r2], #268 @ 0x10c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #8, 18 @ 0x20000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq pc, [r9], #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -205661,15 +205661,15 @@ │ │ │ │ tsteq sl, r8, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ svclt 0x00f00000 @ IMB │ │ │ │ ... │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq lr, r9, #124, 6 @ 0xf0000001 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, sp, #120, 22 @ 0x1e000 │ │ │ │ + subseq r9, sp, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -205681,15 +205681,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq sl, r0, r6, sl │ │ │ │ andmi r2, r0, r0 │ │ │ │ andeq r2, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #124, 8 @ 0x7c000000 │ │ │ │ + rscmi r9, r5, #4, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #224, 16 @ 0xe00000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r1, [sl], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ @@ -205703,17 +205703,17 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r2, [sl], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq sl, r0, r7, sl │ │ │ │ biceq r1, r0, r8, lsl #17 │ │ │ │ - subeq fp, r4, #232, 16 @ 0xe80000 │ │ │ │ + subeq sl, r4, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpmi r3, #220, 2 @ 0x37 │ │ │ │ + cmpmi r3, #100, 28 @ 0x640 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #204, 16 @ 0xcc0000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r2, [sl], #2488 @ 0x9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -205735,15 +205735,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r0, r3, #1600 @ 0x640 │ │ │ │ ldrbteq pc, [r9], #2320 @ 0x910 @ │ │ │ │ andne r0, r0, r2, lsl r4 │ │ │ │ andeq r0, r0, r2, lsl r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #188, 8 @ 0xbc000000 │ │ │ │ + rscmi r9, r5, #68, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #184, 16 @ 0xb80000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r4, [sl], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -205777,15 +205777,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r0, ror #18 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq ip, [r0], #528 @ 0x210 │ │ │ │ - rscmi sl, r5, #236, 8 @ 0xec000000 │ │ │ │ + rscmi r9, r5, #116, 2 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #164, 16 @ 0xa40000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r5, [sl], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -205795,15 +205795,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1604 @ 0x644 │ │ │ │ + ldreq r9, [r2], #1916 @ 0x77c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r6, #112, 2 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r6, [sl], #1568 @ 0x620 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -205811,15 +205811,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r6, [sl], #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #204, 8 @ 0xcc000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, sp, #8 │ │ │ │ + subseq fp, sp, #144 @ 0x90 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r4, #252, 14 @ 0x3f00000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r6, [sl], #2816 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -205873,15 +205873,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq sl, r0, r9, sl │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ strbeq ip, [r0], #544 @ 0x220 │ │ │ │ - rscmi sl, r5, #32, 10 @ 0x8000000 │ │ │ │ + rscmi r9, r5, #168, 2 @ 0x2a │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #144, 16 @ 0x900000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r9, [sl], #648 @ 0x288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r2, r1, lsl #16 │ │ │ │ @@ -205897,27 +205897,27 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq sl, r8, lsr sl │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #88, 10 @ 0x16000000 │ │ │ │ + rscmi r9, r5, #224, 2 @ 0x38 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #124, 16 @ 0x7c0000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [sl], #2088 @ 0x828 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2676 @ 0xa74 │ │ │ │ + ldreq r8, [r2], #2604 @ 0xa2c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #196, 18 @ 0x310000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [sl], #3256 @ 0xcb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -205943,29 +205943,29 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq fp, [sl], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #60, 12 @ 0x3c00000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, sp, #96, 30 @ 0x180 │ │ │ │ + subseq fp, sp, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r2, #24, 22 @ 0x6000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq ip, [sl], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010ad390 │ │ │ │ andmi r2, r0, r0 │ │ │ │ andeq r2, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rscmi sl, r5, #196, 10 @ 0x31000000 │ │ │ │ + rscmi r9, r5, #76, 4 @ 0xc0000004 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #84, 16 @ 0x540000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq ip, [sl], #2576 @ 0xa10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -206041,15 +206041,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2444 @ 0x98c │ │ │ │ + ldreq r9, [r2], #2684 @ 0xa7c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x032beaac │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq ip, [r5], #1528 @ 0x5f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -206093,15 +206093,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r1, [fp], #1320 @ 0x528 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq r0, sl, #144, 14 @ 0x2400000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq ip, sp, #200, 28 @ 0xc80 │ │ │ │ + subseq ip, sp, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -206227,15 +206227,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2108 @ 0x83c │ │ │ │ + ldreq r9, [r2], #2324 @ 0x914 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r4, #8, 24 @ 0x800 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r6, [fp], #288 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -206341,15 +206341,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #1180 @ 0x49c │ │ │ │ + ldreq sl, [r2], #1156 @ 0x484 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r0, #204, 8 @ 0xcc000000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r9, [fp], #1368 @ 0x558 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -206375,15 +206375,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [fp], #816 @ 0x330 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #68, 10 @ 0x11000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq pc, sp, #80, 2 │ │ │ │ + subseq lr, sp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r0, #60, 6 @ 0xf0000000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [fp], #1576 @ 0x628 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -206473,15 +206473,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3396 @ 0xd44 │ │ │ │ + ldreq r8, [r2], #3468 @ 0xd8c │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r2, #80, 4 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sp, [fp], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -206525,15 +206525,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq pc, [fp], #1456 @ 0x5b0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ adcseq pc, r8, #116, 8 @ 0x74000000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, lr, #96, 10 @ 0x18000000 │ │ │ │ + subseq r0, lr, #240, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq r0, #236 @ 0xec │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq pc, [fp], #2280 @ 0x8e8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -206623,15 +206623,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq sl, [r2], #724 @ 0x2d4 │ │ │ │ + ldreq sl, [r2], #676 @ 0x2a4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r0, #160, 4 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r2, [ip], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -206693,21 +206693,21 @@ │ │ │ │ biceq r4, r0, r8, lsr #29 │ │ │ │ strbeq ip, [fp], #2560 @ 0xa00 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ adcseq r0, r8, #108, 6 @ 0xb0000001 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, lr, #240, 20 @ 0xf0000 │ │ │ │ + subseq r1, lr, #0, 18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #4, 14 @ 0x100000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, lr, #216, 28 @ 0xd80 │ │ │ │ + subseq r1, lr, #0, 26 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #156, 12 @ 0x9c00000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r5, [ip], #680 @ 0x2a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -206797,15 +206797,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2180 @ 0x884 │ │ │ │ + ldreq r9, [r2], #2396 @ 0x95c │ │ │ │ svceq 0x00c01801 │ │ │ │ tstpeq r0, #192, 4 @ p-variant is OBSOLETE │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r8, [ip], #768 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -206831,15 +206831,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r8, [ip], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r8, #24, 4 @ 0x80000001 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r4, lr, #192, 10 @ 0x30000000 │ │ │ │ + subseq r4, lr, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ tsteq r0, #224, 12 @ 0xe000000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r9, [ip], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -206929,15 +206929,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1124 @ 0x464 │ │ │ │ + ldreq r9, [r2], #1364 @ 0x554 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ tsteq r3, #32, 24 @ 0x2000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq fp, [ip], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -206963,15 +206963,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq ip, [ip], #3288 @ 0xcd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #156, 14 @ 0x2700000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r8, lr, #88, 20 @ 0x58000 │ │ │ │ + subseq r8, lr, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r0, #84, 18 @ 0x150000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sp, [ip], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -207061,15 +207061,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #788 @ 0x314 │ │ │ │ + ldreq r9, [r2], #932 @ 0x3a4 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r0, #192, 4 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r0, [sp], #1912 @ 0x778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -207095,15 +207095,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r1, [sp], #1624 @ 0x658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #52, 16 @ 0x340000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, lr, #240, 26 @ 0x3c00 │ │ │ │ + subseq r9, lr, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ tsteq r0, #224, 26 @ 0x3800 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r1, [sp], #2608 @ 0xa30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -207227,15 +207227,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r6, [sp], #1664 @ 0x680 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #204, 16 @ 0xcc0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, lr, #72, 10 @ 0x12000000 │ │ │ │ + subseq fp, lr, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032aa7e8 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq lr, [r5], #3232 @ 0xca0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -207325,15 +207325,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3780 @ 0xec4 │ │ │ │ + ldreq r8, [r2], #3924 @ 0xf54 │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r2, #240, 30 @ 0x3c0 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r9, [sp], #2264 @ 0x8d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -207359,15 +207359,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq sl, [sp], #3072 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sl, r8, #228 @ 0xe4 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq ip, lr, #224, 24 @ 0xe000 │ │ │ │ + subseq ip, lr, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032aa4b4 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq pc, [r5], #672 @ 0x2a0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -207457,15 +207457,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #1460 @ 0x5b4 │ │ │ │ + ldreq r9, [r2], #1724 @ 0x6bc │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ tsteq r0, #216, 28 @ 0xd80 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq pc, [sp], #744 @ 0x2e8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -207491,15 +207491,15 @@ │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r0, [lr], #416 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #232, 30 @ 0x3a0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq lr, lr, #104, 6 @ 0xa0000001 │ │ │ │ + subseq lr, lr, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ tsteq r0, #240, 14 @ 0x3c00000 │ │ │ │ biceq r8, r0, r8, ror #18 │ │ │ │ ldrbeq r0, [lr], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -207589,15 +207589,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3492 @ 0xda4 │ │ │ │ + ldreq r8, [r2], #3564 @ 0xdec │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032a973c │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r0, [r6], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -207641,15 +207641,15 @@ │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r2, [r6], #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #236, 28 @ 0xec0 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r0, pc, #144, 6 @ 0x40000002 │ │ │ │ + subseq r0, pc, #16, 4 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032a8758 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r2, [r6], #2416 @ 0x970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -207739,15 +207739,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2060 @ 0x80c │ │ │ │ + ldreq r9, [r2], #2300 @ 0x8fc │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x0320a448 │ │ │ │ biceq r5, r0, r8, lsr #23 │ │ │ │ strbeq r0, [lr], #1792 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -207791,15 +207791,15 @@ │ │ │ │ biceq r5, r0, r8, lsr #23 │ │ │ │ strbeq r7, [lr], #3336 @ 0xd08 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #240, 26 @ 0x3c00 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r1, pc, #32, 28 @ 0x200 │ │ │ │ + subseq r2, pc, #112, 2 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x0320ef40 │ │ │ │ biceq r5, r0, r8, lsr #23 │ │ │ │ strbeq r8, [lr], #1576 @ 0x628 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -207941,15 +207941,15 @@ │ │ │ │ biceq r9, r0, r8, lsr #1 │ │ │ │ ldrbeq r7, [pc], #736 @ 10ac9b4 <__bss_end__@@Base+0x24fbf8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #244, 24 @ 0xf400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r3, pc, #128, 26 @ 0x2000 │ │ │ │ + subseq r6, pc, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ tsteq r9, #196, 20 @ 0xc4000 │ │ │ │ biceq r9, r0, r8, lsr #1 │ │ │ │ ldrbeq r7, [pc], #1424 @ 10ac9e4 <__bss_end__@@Base+0x24fc28> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208039,15 +208039,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3612 @ 0xe1c │ │ │ │ + ldreq r8, [r2], #3660 @ 0xe4c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032a6268 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r7, [r6], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -208091,15 +208091,15 @@ │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r9, [r6], #1080 @ 0x438 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #244, 18 @ 0x3d0000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r7, pc, #160, 22 @ 0x28000 │ │ │ │ + subseq r7, pc, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032a55e8 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r9, [r6], #2208 @ 0x8a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208189,15 +208189,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #2828 @ 0xb0c │ │ │ │ + ldreq r9, [r2], #2972 @ 0xb9c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032a3e50 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq sp, [r6], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -208241,15 +208241,15 @@ │ │ │ │ biceq r6, r0, r8, asr #11 │ │ │ │ ldrbeq r2, [r0], #912 @ 0x390 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #180, 20 @ 0xb4000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq r9, pc, #104, 12 @ 0x6800000 │ │ │ │ + subseq r9, pc, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03211c30 │ │ │ │ biceq r6, r0, r8, asr #11 │ │ │ │ ldrbeq r2, [r0], #1592 @ 0x638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208339,15 +208339,15 @@ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #2940 @ 0xb7c │ │ │ │ + ldreq r8, [r2], #2892 @ 0xb4c │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0321423c │ │ │ │ biceq r6, r0, r8, asr #11 │ │ │ │ ldrbeq r6, [r0], #2360 @ 0x938 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -208391,15 +208391,15 @@ │ │ │ │ biceq r6, r0, r8, asr #11 │ │ │ │ ldrbeq r8, [r0], #1600 @ 0x640 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #248, 22 @ 0x3e000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sl, pc, #184, 18 @ 0x2e0000 │ │ │ │ + subseq sl, pc, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x03215f34 │ │ │ │ biceq r6, r0, r8, asr #11 │ │ │ │ ldrbeq r8, [r0], #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -208489,15 +208489,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3884 @ 0xf2c │ │ │ │ + ldreq r9, [r2], #3980 @ 0xf8c │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032a2690 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r0, [r7], #2128 @ 0x850 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -208541,15 +208541,15 @@ │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r2, [r7], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq r9, r8, #252, 20 @ 0xfc000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq fp, pc, #232, 26 @ 0x3a00 │ │ │ │ + subseq fp, pc, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x032a1660 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r2, [r7], #2296 @ 0x8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208571,17 +208571,17 @@ │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r3, [r7], #904 @ 0x388 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #140, 16 @ 0x8c0000 │ │ │ │ + cmpmi r3, #20, 10 @ 0x5000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032be474 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r3, [r7], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c09801 │ │ │ │ @@ -208691,15 +208691,15 @@ │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r9, [r7], #840 @ 0x348 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #116, 22 @ 0x1d000 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq sp, pc, #80, 8 @ 0x50000000 │ │ │ │ + subseq sp, pc, #96 @ 0x60 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ msreq CPSR_fc, #232, 30 @ 0x3a0 │ │ │ │ biceq r5, r0, r8, ror #24 │ │ │ │ strbeq r9, [r7], #2016 @ 0x7e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208789,15 +208789,15 @@ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r9, [r2], #3956 @ 0xf74 │ │ │ │ + ldreq r9, [r2], #4028 @ 0xfbc │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0323247c │ │ │ │ biceq r6, r0, r8, lsl #28 │ │ │ │ ldrbeq r6, [r3], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -208841,15 +208841,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ eormi r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi sp, r3, #104, 8 @ 0x68000000 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ adcseq sp, r7, #52, 24 @ 0x3400 │ │ │ │ biceq r5, r0, r8, ror #13 │ │ │ │ - subseq lr, pc, #40, 24 @ 0x2800 │ │ │ │ + subseq lr, pc, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ strdeq sp, [sl, -r8] │ │ │ │ ldrbvs r8, [r0, #-3836]! @ 0xfffff104 │ │ │ │ mulmi r6, r5, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -208939,15 +208939,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - ldreq r8, [r2], #3444 @ 0xd74 │ │ │ │ + ldreq r8, [r2], #3492 @ 0xda4 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0321ac64 │ │ │ │ biceq r6, r0, r8, lsl #28 │ │ │ │ ldrbeq pc, [r3], #2968 @ 0xb98 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -210825,83 +210825,83 @@ │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-492]! @ 0xfffffe14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r0, asr r8 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #172, 16 @ 0xac0000 │ │ │ │ + cmpmi r3, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #204, 16 @ 0xcc0000 │ │ │ │ + cmpmi r3, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq sl, r0, r8, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #252, 16 @ 0xfc0000 │ │ │ │ + cmpmi r3, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010af898 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #48, 18 @ 0xc0000 │ │ │ │ + cmpmi r3, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010af8b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #104, 18 @ 0x1a0000 │ │ │ │ + cmpmi r3, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq sl, r8, r8, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #160, 18 @ 0x280000 │ │ │ │ + cmpmi r3, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq sl, r0, r8, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #212, 18 @ 0x350000 │ │ │ │ + cmpmi r3, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [sl, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #12, 20 @ 0xc000 │ │ │ │ + cmpmi r3, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r0, lsl r9 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #64, 20 @ 0x40000 │ │ │ │ + cmpmi r3, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r8, lsr #18 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #120, 20 @ 0x78000 │ │ │ │ + cmpmi r3, #0, 14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #176, 20 @ 0xb0000 │ │ │ │ + cmpmi r3, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq sl, r8, r9, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #228, 20 @ 0xe4000 │ │ │ │ + cmpmi r3, #108, 14 @ 0x1b00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0327b9c4 │ │ │ │ biceq r8, r0, r8, ror #12 │ │ │ │ ldrbeq r0, [sp], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -210909,17 +210909,17 @@ │ │ │ │ biceq r8, r0, r8, ror #12 │ │ │ │ ldrbeq r0, [sp], #3616 @ 0xe20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq sl, r8, r9, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #28, 22 @ 0x7000 │ │ │ │ + cmpmi r3, #164, 14 @ 0x2900000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0327b320 │ │ │ │ biceq r8, r0, r8, ror #12 │ │ │ │ ldrbeq r1, [sp], #2352 @ 0x930 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r2, r1, lsl #16 │ │ │ │ @@ -210933,17 +210933,17 @@ │ │ │ │ biceq r8, r0, r8, ror #12 │ │ │ │ ldrbeq r2, [sp], #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r0, lsr sl @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #60, 22 @ 0xf000 │ │ │ │ + cmpmi r3, #196, 14 @ 0x3100000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x0327af88 │ │ │ │ biceq r8, r0, r8, ror #12 │ │ │ │ ldrbeq r3, [sp], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ @@ -210951,141 +210951,141 @@ │ │ │ │ biceq r8, r0, r8, ror #12 │ │ │ │ ldrbeq r3, [sp], #1976 @ 0x7b8 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #92, 22 @ 0x17000 │ │ │ │ + cmpmi r3, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #140, 22 @ 0x23000 │ │ │ │ + cmpmi r3, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r8, ror sl @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #192, 22 @ 0x30000 │ │ │ │ + cmpmi r3, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010afa90 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #248, 22 @ 0x3e000 │ │ │ │ + cmpmi r3, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq sl, r8, sl, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #48, 24 @ 0x3000 │ │ │ │ + cmpmi r3, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq sl, r0, sl, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #100, 24 @ 0x6400 │ │ │ │ + cmpmi r3, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq pc, [sl, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #156, 24 @ 0x9c00 │ │ │ │ + cmpmi r3, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [sl, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #208, 24 @ 0xd000 │ │ │ │ + cmpmi r3, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r8, lsl #22 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #8, 26 @ 0x200 │ │ │ │ + cmpmi r3, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #64, 26 @ 0x1000 │ │ │ │ + cmpmi r3, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r8, lsr fp @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #116, 26 @ 0x1d00 │ │ │ │ + cmpmi r3, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r0, asr fp @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #172, 26 @ 0x2b00 │ │ │ │ + cmpmi r3, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq sl, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #204, 26 @ 0x3300 │ │ │ │ + cmpmi r3, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq sl, r0, fp, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #236, 26 @ 0x3b00 │ │ │ │ + cmpmi r3, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010afb98 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #28, 28 @ 0x1c0 │ │ │ │ + cmpmi r3, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010afbb0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #80, 28 @ 0x500 │ │ │ │ + cmpmi r3, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq sl, r8, fp, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #136, 28 @ 0x880 │ │ │ │ + cmpmi r3, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq sl, r0, fp, pc @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #192, 28 @ 0xc00 │ │ │ │ + cmpmi r3, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq pc, [sl, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #244, 28 @ 0xf40 │ │ │ │ + cmpmi r3, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r0, r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #44, 30 @ 0xb0 │ │ │ │ + cmpmi r3, #180, 22 @ 0x2d000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqpeq r6, #192, 12 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ biceq r3, r0, r8, ror #30 │ │ │ │ - subseq sp, r8, #240, 18 @ 0x3c0000 │ │ │ │ + subseq sp, r8, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ teqeq r6, #56, 26 @ 0xe00 │ │ │ │ biceq r3, r0, r8, ror #30 │ │ │ │ - subseq pc, r8, #152, 4 @ 0x80000009 │ │ │ │ + subseq pc, r8, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x032cc8d4 │ │ │ │ biceq r6, r0, r8, asr #13 │ │ │ │ strbeq lr, [sl], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ @@ -211125,15 +211125,15 @@ │ │ │ │ biceq r6, r0, r8, asr #13 │ │ │ │ strbeq r0, [fp], #536 @ 0x218 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ teqeq r7, #140, 24 @ 0x8c00 │ │ │ │ biceq r3, r0, r8, ror #30 │ │ │ │ - subseq r1, r9, #184, 6 @ 0xe0000002 │ │ │ │ + subseq r1, r9, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032d5078 │ │ │ │ biceq r6, r0, r8, asr #13 │ │ │ │ strbeq r0, [fp], #3224 @ 0xc98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -211275,15 +211275,15 @@ │ │ │ │ biceq r6, r0, r8, asr #13 │ │ │ │ strbeq pc, [fp], #1224 @ 0x4c8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqpeq r6, #96, 6 @ p-variant is OBSOLETE @ 0x80000001 │ │ │ │ biceq r3, r0, r8, ror #30 │ │ │ │ - subseq r2, r9, #240, 20 @ 0xf0000 │ │ │ │ + subseq r2, r9, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032d4fd0 │ │ │ │ biceq r6, r0, r8, asr #13 │ │ │ │ strbeq pc, [fp], #3960 @ 0xf78 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -211365,53 +211365,53 @@ │ │ │ │ biceq r6, r0, r8, asr #13 │ │ │ │ strbeq r3, [ip], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r0, r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #96, 30 @ 0x180 │ │ │ │ + cmpmi r3, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #152, 30 @ 0x260 │ │ │ │ + cmpmi r3, #32, 24 @ 0x2000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032d3d1c │ │ │ │ biceq r6, r0, r8, asr #13 │ │ │ │ strbeq r4, [ip], #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #208, 30 @ 0x340 │ │ │ │ + cmpmi r3, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #4 │ │ │ │ + cmpmi r3, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #60 @ 0x3c │ │ │ │ + cmpmi r3, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #92 @ 0x5c │ │ │ │ + cmpmi r3, #228, 24 @ 0xe400 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0327c4a8 │ │ │ │ biceq r9, r0, r8, lsr #11 │ │ │ │ ldrbeq r5, [pc], #848 @ 10b0164 <__bss_end__@@Base+0x2533a8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -211923,23 +211923,23 @@ │ │ │ │ biceq r6, r0, r8, asr #13 │ │ │ │ strbeq pc, [sp], #72 @ 0x48 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r9 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #124 @ 0x7c │ │ │ │ + cmpmi r3, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #172 @ 0xac │ │ │ │ + cmpmi r3, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq fp, r8, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbsmi pc, r3, #4 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -211947,179 +211947,179 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ teqeq r7, #12, 2 │ │ │ │ biceq r3, r0, r8, ror #30 │ │ │ │ - subseq sl, r9, #248, 22 @ 0x3e000 │ │ │ │ + subseq sl, r9, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #224 @ 0xe0 │ │ │ │ + cmpmi r3, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #20 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #24, 2 │ │ │ │ + cmpmi r3, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #20 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #80, 2 │ │ │ │ + cmpmi r3, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr sl │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #132, 2 @ 0x21 │ │ │ │ + cmpmi r3, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr sl │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #188, 2 @ 0x2f │ │ │ │ + cmpmi r3, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #240, 2 @ 0x3c │ │ │ │ + cmpmi r3, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, sl, r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #40, 4 @ 0x80000002 │ │ │ │ + cmpmi r3, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b0a98 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #96, 4 │ │ │ │ + cmpmi r3, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b0ab0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #148, 4 @ 0x40000009 │ │ │ │ + cmpmi r3, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, sl, r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #204, 4 @ 0xc000000c │ │ │ │ + cmpmi r3, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, sl, r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #236, 4 @ 0xc000000e │ │ │ │ + cmpmi r3, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r0, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #12, 6 @ 0x30000000 │ │ │ │ + cmpmi r3, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl fp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #60, 6 @ 0xf0000000 │ │ │ │ + cmpmi r3, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #22 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #112, 6 @ 0xc0000001 │ │ │ │ + cmpmi r3, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr fp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #168, 6 @ 0xa0000002 │ │ │ │ + cmpmi r3, #48 @ 0x30 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-1148]! @ 0xfffffb84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror fp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #224, 6 @ 0x80000003 │ │ │ │ + cmpmi r3, #104 @ 0x68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, fp, r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #20, 8 @ 0x14000000 │ │ │ │ + cmpmi r3, #156 @ 0x9c │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, fp, r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #76, 8 @ 0x4c000000 │ │ │ │ + cmpmi r3, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b0bb8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #128, 8 @ 0x80000000 │ │ │ │ + cmpmi r3, #8, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r0, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #184, 8 @ 0xb8000000 │ │ │ │ + cmpmi r3, #64, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, fp, r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #240, 8 @ 0xf0000000 │ │ │ │ + cmpmi r3, #120, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #24 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #36, 10 @ 0x9000000 │ │ │ │ + cmpmi r3, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #92, 10 @ 0x17000000 │ │ │ │ + cmpmi r3, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #124, 10 @ 0x1f000000 │ │ │ │ + cmpmi r3, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #24 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #156, 10 @ 0x27000000 │ │ │ │ + cmpmi r3, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #26 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #204, 10 @ 0x33000000 │ │ │ │ + cmpmi r3, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq fp, r8, ror ip │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ svccc 0x00f0cccc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -212145,41 +212145,41 @@ │ │ │ │ ldmibls r9, {r1, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ svccc 0x00a99999 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ teqeq r7, #8, 16 @ 0x80000 │ │ │ │ biceq r3, r0, r8, ror #30 │ │ │ │ - subseq sp, sl, #16, 24 @ 0x1000 │ │ │ │ + subseq sp, sl, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032f235c │ │ │ │ biceq r6, r0, r8, asr #30 │ │ │ │ strbeq r3, [pc], #2568 @ 10b0d04 <__bss_end__@@Base+0x253f48> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr sp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #0, 12 │ │ │ │ + cmpmi r3, #136, 4 @ 0x80000008 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @ instruction: 0x032eab24 │ │ │ │ biceq r6, r0, r8, asr #30 │ │ │ │ strbeq r4, [pc], #24 @ 10b0d34 <__bss_end__@@Base+0x253f78> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r0, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #56, 12 @ 0x3800000 │ │ │ │ + cmpmi r3, #192, 4 │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @ instruction: 0x032ebcb4 │ │ │ │ biceq r6, r0, r8, asr #30 │ │ │ │ strbeq r4, [pc], #1824 @ 10b0d64 <__bss_end__@@Base+0x253fa8> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -212392,215 +212392,215 @@ │ │ │ │ biceq r6, r0, r8, asr #30 │ │ │ │ ldrbeq r1, [r1], #1072 @ 0x430 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r0, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #112, 12 @ 0x7000000 │ │ │ │ + cmpmi r3, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #164, 12 @ 0xa400000 │ │ │ │ + cmpmi r3, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #220, 12 @ 0xdc00000 │ │ │ │ + cmpmi r3, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #16, 14 @ 0x400000 │ │ │ │ + cmpmi r3, #152, 6 @ 0x60000002 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sl, [r9, #-1452]! @ 0xfffffa54 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #72, 14 @ 0x1200000 │ │ │ │ + cmpmi r3, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #128, 14 @ 0x2000000 │ │ │ │ + cmpmi r3, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, r1, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #180, 14 @ 0x2d00000 │ │ │ │ + cmpmi r3, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r1, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #236, 14 @ 0x3b00000 │ │ │ │ + cmpmi r3, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b11b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #12, 16 @ 0xc0000 │ │ │ │ + cmpmi r3, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #44, 16 @ 0x2c0000 │ │ │ │ + cmpmi r3, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r1, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #92, 16 @ 0x5c0000 │ │ │ │ + cmpmi r3, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #144, 16 @ 0x900000 │ │ │ │ + cmpmi r3, #24, 10 @ 0x6000000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-52]! @ 0xffffffcc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #200, 16 @ 0xc80000 │ │ │ │ + cmpmi r3, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #0, 18 │ │ │ │ + cmpmi r3, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #52, 18 @ 0xd0000 │ │ │ │ + cmpmi r3, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #108, 18 @ 0x1b0000 │ │ │ │ + cmpmi r3, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b1290 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #160, 18 @ 0x280000 │ │ │ │ + cmpmi r3, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r2, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #216, 18 @ 0x360000 │ │ │ │ + cmpmi r3, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r2, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #16, 20 @ 0x10000 │ │ │ │ + cmpmi r3, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #68, 20 @ 0x44000 │ │ │ │ + cmpmi r3, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #124, 20 @ 0x7c000 │ │ │ │ + cmpmi r3, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #156, 20 @ 0x9c000 │ │ │ │ + cmpmi r3, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #188, 20 @ 0xbc000 │ │ │ │ + cmpmi r3, #68, 14 @ 0x1100000 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ teqpeq r6, #16, 18 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ biceq r3, r0, r8, ror #30 │ │ │ │ - subseq r1, ip, #104 @ 0x68 │ │ │ │ + subseq r0, ip, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #236, 20 @ 0xec000 │ │ │ │ + cmpmi r3, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #32, 22 @ 0x8000 │ │ │ │ + cmpmi r3, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r3, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #88, 22 @ 0x16000 │ │ │ │ + cmpmi r3, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b1398 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #144, 22 @ 0x24000 │ │ │ │ + cmpmi r3, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b13b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #196, 22 @ 0x31000 │ │ │ │ + cmpmi r3, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r3, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #252, 22 @ 0x3f000 │ │ │ │ + cmpmi r3, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r3, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #48, 24 @ 0x3000 │ │ │ │ + cmpmi r3, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #104, 24 @ 0x6800 │ │ │ │ + cmpmi r3, #240, 16 @ 0xf00000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x032fb1bc │ │ │ │ biceq r7, r0, r8, asr #16 │ │ │ │ ldrbeq r4, [r2], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -212720,17 +212720,17 @@ │ │ │ │ biceq r7, r0, r8, asr #16 │ │ │ │ ldrbeq r8, [r2], #3488 @ 0xda0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r6, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #160, 24 @ 0xa000 │ │ │ │ + cmpmi r3, #40, 18 @ 0xa0000 │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ msreq CPSR_fsxc, #184, 20 @ 0xb8000 │ │ │ │ biceq r7, r0, r8, asr #16 │ │ │ │ ldrbeq sl, [r2], #3424 @ 0xd60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -212772,215 +212772,215 @@ │ │ │ │ biceq r7, r0, r8, asr #16 │ │ │ │ ldrbeq r1, [r6], #3624 @ 0xe28 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r6, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #212, 24 @ 0xd400 │ │ │ │ + cmpmi r3, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #12, 26 @ 0x300 │ │ │ │ + cmpmi r3, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #44, 26 @ 0xb00 │ │ │ │ + cmpmi r3, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #76, 26 @ 0x1300 │ │ │ │ + cmpmi r3, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #124, 26 @ 0x1f00 │ │ │ │ + cmpmi r3, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #176, 26 @ 0x2c00 │ │ │ │ + cmpmi r3, #56, 20 @ 0x38000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-76]! @ 0xffffffb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, r7, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #232, 26 @ 0x3a00 │ │ │ │ + cmpmi r3, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r7, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #32, 28 @ 0x200 │ │ │ │ + cmpmi r3, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b17b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #84, 28 @ 0x540 │ │ │ │ + cmpmi r3, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #140, 28 @ 0x8c0 │ │ │ │ + cmpmi r3, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r7, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #192, 28 @ 0xc00 │ │ │ │ + cmpmi r3, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #248, 28 @ 0xf80 │ │ │ │ + cmpmi r3, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #48, 30 @ 0xc0 │ │ │ │ + cmpmi r3, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #100, 30 @ 0x190 │ │ │ │ + cmpmi r3, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #156, 30 @ 0x270 │ │ │ │ + cmpmi r3, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r3, #188, 30 @ 0x2f0 │ │ │ │ + cmpmi r3, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b1890 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r3, #220, 30 @ 0x370 │ │ │ │ + cmpmi r3, #100, 24 @ 0x6400 │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ teqeq r7, #180, 26 @ 0x2d00 │ │ │ │ biceq r3, r0, r8, ror #30 │ │ │ │ - subseq lr, ip, #200, 22 @ 0x32000 │ │ │ │ + subseq lr, ip, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r8, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #12 @ p-variant is OBSOLETE │ │ │ │ + cmpmi r3, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r8, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #64 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ + cmpmi r3, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #120 @ p-variant is OBSOLETE @ 0x78 │ │ │ │ + cmpmi r3, #0, 26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #176 @ p-variant is OBSOLETE @ 0xb0 │ │ │ │ + cmpmi r3, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #18 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #228 @ p-variant is OBSOLETE @ 0xe4 │ │ │ │ + cmpmi r3, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #18 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #28, 2 @ p-variant is OBSOLETE │ │ │ │ + cmpmi r3, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #80, 2 @ p-variant is OBSOLETE │ │ │ │ + cmpmi r3, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r9 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #136, 2 @ p-variant is OBSOLETE @ 0x22 │ │ │ │ + cmpmi r3, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #18 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #192, 2 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ + cmpmi r3, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r9, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #244, 2 @ p-variant is OBSOLETE @ 0x3d │ │ │ │ + cmpmi r3, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b1998 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #44, 4 @ p-variant is OBSOLETE @ 0xc0000002 │ │ │ │ + cmpmi r3, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b19b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmppmi r3, #76, 4 @ p-variant is OBSOLETE @ 0xc0000004 │ │ │ │ + cmpmi r3, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r9, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #108, 4 @ p-variant is OBSOLETE @ 0xc0000006 │ │ │ │ + cmpmi r3, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r9, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #156, 4 @ p-variant is OBSOLETE @ 0xc0000009 │ │ │ │ + cmpmi r3, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, ip, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #208, 4 @ p-variant is OBSOLETE │ │ │ │ + cmpmi r3, #88, 30 @ 0x160 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-28]! @ 0xffffffe4 │ │ │ │ svceq 0x00c01801 │ │ │ │ @@ -213046,15 +213046,15 @@ │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ teqeq r0, #40, 4 @ 0x80000002 │ │ │ │ biceq r8, r0, r8, lsl #1 │ │ │ │ ldrbeq ip, [r7], #1424 @ 0x590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r8, r3, #5184 @ 0x1440 │ │ │ │ - ldrbteq lr, [pc], #3376 @ 10b1b24 <__bss_end__@@Base+0x254d68> │ │ │ │ + streq fp, [r4, #-2712]! @ 0xfffff568 │ │ │ │ andpl r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r0, #56, 30 @ 0xe0 │ │ │ │ biceq r8, r0, r8, lsl #1 │ │ │ │ @@ -213138,17 +213138,17 @@ │ │ │ │ biceq r8, r0, r8, lsl #1 │ │ │ │ ldrbeq r9, [r8], #3736 @ 0xe98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #26 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #8, 6 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ + cmpmi r3, #144, 30 @ 0x240 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r0, #144, 24 @ 0x9000 │ │ │ │ biceq r8, r0, r8, lsl #1 │ │ │ │ ldrbeq sl, [r8], #3744 @ 0xea0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -213180,299 +213180,299 @@ │ │ │ │ biceq r8, r0, r8, lsl #1 │ │ │ │ ldrbeq sp, [r8], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #26 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #64, 6 @ p-variant is OBSOLETE │ │ │ │ + cmpmi r3, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr sp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #116, 6 @ p-variant is OBSOLETE @ 0xd0000001 │ │ │ │ + cmpmi r3, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror sp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #172, 6 @ p-variant is OBSOLETE @ 0xb0000002 │ │ │ │ + cmpmi r3, #52 @ 0x34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, sp, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #224, 6 @ p-variant is OBSOLETE @ 0x80000003 │ │ │ │ + cmpmi r3, #104 @ 0x68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, sp, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #24, 8 @ p-variant is OBSOLETE @ 0x18000000 │ │ │ │ + cmpmi r3, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b1db8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #80, 8 @ p-variant is OBSOLETE @ 0x50000000 │ │ │ │ + cmpmi r3, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #132, 8 @ p-variant is OBSOLETE @ 0x84000000 │ │ │ │ + cmpmi r3, #12, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, sp, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #188, 8 @ p-variant is OBSOLETE @ 0xbc000000 │ │ │ │ + cmpmi r3, #68, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmppmi r3, #220, 8 @ p-variant is OBSOLETE @ 0xdc000000 │ │ │ │ + cmpmi r3, #100, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl lr │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #252, 8 @ p-variant is OBSOLETE @ 0xfc000000 │ │ │ │ + cmpmi r3, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr lr │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #44, 10 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ + cmpmi r3, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #96, 10 @ p-variant is OBSOLETE @ 0x18000000 │ │ │ │ + cmpmi r3, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #152, 10 @ p-variant is OBSOLETE @ 0x26000000 │ │ │ │ + cmpmi r3, #32, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror lr │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #208, 10 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ + cmpmi r3, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b1e90 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #4, 12 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ + cmpmi r3, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, lr, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #60, 12 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ + cmpmi r3, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, lr, r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #112, 12 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ + cmpmi r3, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r1, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #168, 12 @ p-variant is OBSOLETE @ 0xa800000 │ │ │ │ + cmpmi r3, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ + cmpmi r3, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #30 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #20, 14 @ p-variant is OBSOLETE @ 0x500000 │ │ │ │ + cmpmi r3, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #76, 14 @ p-variant is OBSOLETE @ 0x1300000 │ │ │ │ + cmpmi r3, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr pc │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmppmi r3, #108, 14 @ p-variant is OBSOLETE @ 0x1b00000 │ │ │ │ + cmpmi r3, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr pc │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #140, 14 @ p-variant is OBSOLETE @ 0x2300000 │ │ │ │ + cmpmi r3, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #30 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #188, 14 @ p-variant is OBSOLETE @ 0x2f00000 │ │ │ │ + cmpmi r3, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, pc, r1 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #240, 14 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ + cmpmi r3, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b1f98 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #40, 16 @ p-variant is OBSOLETE @ 0x280000 │ │ │ │ + cmpmi r3, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b1fb0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #96, 16 @ p-variant is OBSOLETE @ 0x600000 │ │ │ │ + cmpmi r3, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, pc, r1 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #148, 16 @ p-variant is OBSOLETE @ 0x940000 │ │ │ │ + cmpmi r3, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, pc, r1 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #204, 16 @ p-variant is OBSOLETE @ 0xcc0000 │ │ │ │ + cmpmi r3, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r1, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #0, 18 @ p-variant is OBSOLETE │ │ │ │ + cmpmi r3, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #56, 18 @ p-variant is OBSOLETE @ 0xe0000 │ │ │ │ + cmpmi r3, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #32 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #112, 18 @ p-variant is OBSOLETE @ 0x1c0000 │ │ │ │ + cmpmi r3, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #32 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #164, 18 @ p-variant is OBSOLETE @ 0x290000 │ │ │ │ + cmpmi r3, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #220, 18 @ p-variant is OBSOLETE @ 0x370000 │ │ │ │ + cmpmi r3, #100, 12 @ 0x6400000 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ teqeq r2, #176, 20 @ 0xb0000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r0, [sl], #2032 @ 0x7f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, r0, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmppmi r3, #252, 18 @ p-variant is OBSOLETE @ 0x3f0000 │ │ │ │ + cmpmi r3, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r0, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #28, 20 @ p-variant is OBSOLETE @ 0x1c000 │ │ │ │ + cmpmi r3, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r2, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #76, 20 @ p-variant is OBSOLETE @ 0x4c000 │ │ │ │ + cmpmi r3, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #128, 20 @ p-variant is OBSOLETE @ 0x80000 │ │ │ │ + cmpmi r3, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r0, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #184, 20 @ p-variant is OBSOLETE @ 0xb8000 │ │ │ │ + cmpmi r3, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r2, (UNDEF: 27) │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #240, 20 @ p-variant is OBSOLETE @ 0xf0000 │ │ │ │ + cmpmi r3, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ + cmpmi r3, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #92, 22 @ p-variant is OBSOLETE @ 0x17000 │ │ │ │ + cmpmi r3, #228, 14 @ 0x3900000 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r9, #-2628]! @ 0xfffff5bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #144, 22 @ p-variant is OBSOLETE @ 0x24000 │ │ │ │ + cmpmi r3, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #200, 22 @ p-variant is OBSOLETE @ 0x32000 │ │ │ │ + cmpmi r3, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2190 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #0, 24 @ p-variant is OBSOLETE │ │ │ │ + cmpmi r3, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #52, 24 @ p-variant is OBSOLETE @ 0x3400 │ │ │ │ + cmpmi r3, #188, 16 @ 0xbc0000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r9, #-2644]! @ 0xfffff5ac │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ @@ -213480,53 +213480,53 @@ │ │ │ │ biceq r5, r0, r8, ror #1 │ │ │ │ strbeq lr, [r0], #0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #108, 24 @ p-variant is OBSOLETE @ 0x6c00 │ │ │ │ + cmpmi r3, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmppmi r3, #140, 24 @ p-variant is OBSOLETE @ 0x8c00 │ │ │ │ + cmpmi r3, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #172, 24 @ p-variant is OBSOLETE @ 0xac00 │ │ │ │ + cmpmi r3, #52, 18 @ 0xd0000 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r9, #-2652]! @ 0xfffff5a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #220, 24 @ p-variant is OBSOLETE @ 0xdc00 │ │ │ │ + cmpmi r3, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #16, 26 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ + cmpmi r3, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b22b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #72, 26 @ p-variant is OBSOLETE @ 0x1200 │ │ │ │ + cmpmi r3, #208, 18 @ 0x340000 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r3, [sl, #-2332]! @ 0xfffff6e4 │ │ │ │ svceq 0x00c09809 │ │ │ │ @@ -213534,281 +213534,281 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-252]! @ 0xffffff04 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r2, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #128, 26 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ + cmpmi r3, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r2, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #180, 26 @ p-variant is OBSOLETE @ 0x2d00 │ │ │ │ + cmpmi r3, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #236, 26 @ p-variant is OBSOLETE @ 0x3b00 │ │ │ │ + cmpmi r3, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #32, 28 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ + cmpmi r3, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #88, 28 @ p-variant is OBSOLETE @ 0x580 │ │ │ │ + cmpmi r3, #224, 20 @ 0xe0000 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [ip, #-316]! @ 0xfffffec4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #144, 28 @ p-variant is OBSOLETE @ 0x900 │ │ │ │ + cmpmi r3, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #196, 28 @ p-variant is OBSOLETE @ 0xc40 │ │ │ │ + cmpmi r3, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r3, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #252, 28 @ p-variant is OBSOLETE @ 0xfc0 │ │ │ │ + cmpmi r3, #132, 22 @ 0x21000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-1932]! @ 0xfffff874 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b23b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmppmi r3, #28, 30 @ p-variant is OBSOLETE @ 0x70 │ │ │ │ + cmpmi r3, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r3, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #60, 30 @ p-variant is OBSOLETE @ 0xf0 │ │ │ │ + cmpmi r3, #196, 22 @ 0x31000 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-188]! @ 0xffffff44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #108, 30 @ p-variant is OBSOLETE @ 0x1b0 │ │ │ │ + cmpmi r3, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #160, 30 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ + cmpmi r3, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmppmi r3, #216, 30 @ p-variant is OBSOLETE @ 0x360 │ │ │ │ + cmpmi r3, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #16 │ │ │ │ + cmpmi r3, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #68 @ 0x44 │ │ │ │ + cmpmi r3, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #124 @ 0x7c │ │ │ │ + cmpmi r3, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2490 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #176 @ 0xb0 │ │ │ │ + cmpmi r3, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r4, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #232 @ 0xe8 │ │ │ │ + cmpmi r3, #112, 26 @ 0x1c00 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-372]! @ 0xfffffe8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #32, 2 │ │ │ │ + cmpmi r3, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #10 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #84, 2 │ │ │ │ + cmpmi r3, #220, 26 @ 0x3700 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [fp, #-2948]! @ 0xfffff47c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #10 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #140, 2 @ 0x23 │ │ │ │ + cmpmi r3, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #172, 2 @ 0x2b │ │ │ │ + cmpmi r3, #52, 28 @ 0x340 │ │ │ │ orreq r1, r6, r1, lsl #16 │ │ │ │ teqeq r7, #12, 10 @ 0x3000000 │ │ │ │ biceq r5, r0, r8, ror #1 │ │ │ │ strbeq r0, [r1], #1064 @ 0x428 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #10 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #204, 2 @ 0x33 │ │ │ │ + cmpmi r3, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2598 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #252, 2 @ 0x3f │ │ │ │ + cmpmi r3, #132, 28 @ 0x840 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r5, [fp, #-2764]! @ 0xfffff534 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b25b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #48, 4 │ │ │ │ + cmpmi r3, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r5, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #104, 4 @ 0x80000006 │ │ │ │ + cmpmi r3, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r5, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #160, 4 │ │ │ │ + cmpmi r3, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #212, 4 @ 0x4000000d │ │ │ │ + cmpmi r3, #92, 30 @ 0x170 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r2, [ip, #-372]! @ 0xfffffe8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #12, 6 @ 0x30000000 │ │ │ │ + cmpmi r3, #148, 30 @ 0x250 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [fp, #-2884]! @ 0xfffff4bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #64, 6 │ │ │ │ + cmpmi r3, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #120, 6 @ 0xe0000001 │ │ │ │ + cmppmi r3, #0 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, r6, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #176, 6 @ 0xc0000002 │ │ │ │ + cmppmi r3, #56 @ p-variant is OBSOLETE @ 0x38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r6, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #228, 6 @ 0x90000003 │ │ │ │ + cmppmi r3, #108 @ p-variant is OBSOLETE @ 0x6c │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b26b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #28, 8 @ 0x1c000000 │ │ │ │ + cmppmi r3, #164 @ p-variant is OBSOLETE @ 0xa4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #60, 8 @ 0x3c000000 │ │ │ │ + cmppmi r3, #196 @ p-variant is OBSOLETE @ 0xc4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #92, 8 @ 0x5c000000 │ │ │ │ + cmppmi r3, #228 @ p-variant is OBSOLETE @ 0xe4 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-1588]! @ 0xfffff9cc │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ @@ -213816,83 +213816,83 @@ │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-1244]! @ 0xfffffb24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #140, 8 @ 0x8c000000 │ │ │ │ + cmppmi r3, #20, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #14 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #192, 8 @ 0xc0000000 │ │ │ │ + cmppmi r3, #72, 2 @ p-variant is OBSOLETE │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r9, #-2732]! @ 0xfffff554 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #248, 8 @ 0xf8000000 │ │ │ │ + cmppmi r3, #128, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2790 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #48, 10 @ 0xc000000 │ │ │ │ + cmppmi r3, #184, 2 @ p-variant is OBSOLETE @ 0x2e │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r7, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #100, 10 @ 0x19000000 │ │ │ │ + cmppmi r3, #236, 2 @ p-variant is OBSOLETE @ 0x3b │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #156, 10 @ 0x27000000 │ │ │ │ + cmppmi r3, #36, 4 @ p-variant is OBSOLETE @ 0x40000002 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r9, #-2748]! @ 0xfffff544 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #208, 10 @ 0x34000000 │ │ │ │ + cmppmi r3, #88, 4 @ p-variant is OBSOLETE @ 0x80000005 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #8, 12 @ 0x800000 │ │ │ │ + cmppmi r3, #144, 4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #64, 12 @ 0x4000000 │ │ │ │ + cmppmi r3, #200, 4 @ p-variant is OBSOLETE @ 0x8000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #116, 12 @ 0x7400000 │ │ │ │ + cmppmi r3, #252, 4 @ p-variant is OBSOLETE @ 0xc000000f │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq lr, [r9, #-2756]! @ 0xfffff53c │ │ │ │ cmpeq r5, r1, lsl #16 │ │ │ │ @@ -213900,419 +213900,419 @@ │ │ │ │ biceq r5, r0, r8, ror #1 │ │ │ │ strbeq r2, [r1], #3120 @ 0xc30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r8, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #172, 12 @ 0xac00000 │ │ │ │ + cmppmi r3, #52, 6 @ p-variant is OBSOLETE @ 0xd0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2898 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #204, 12 @ 0xcc00000 │ │ │ │ + cmppmi r3, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r8, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #236, 12 @ 0xec00000 │ │ │ │ + cmppmi r3, #116, 6 @ p-variant is OBSOLETE @ 0xd0000001 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [r7, #-1132]! @ 0xfffffb94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r8, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #28, 14 @ 0x700000 │ │ │ │ + cmppmi r3, #164, 6 @ p-variant is OBSOLETE @ 0x90000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #80, 14 @ 0x1400000 │ │ │ │ + cmppmi r3, #216, 6 @ p-variant is OBSOLETE @ 0x60000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #18 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #136, 14 @ 0x2200000 │ │ │ │ + cmppmi r3, #16, 8 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [ip, #-1140]! @ 0xfffffb8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r9 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #192, 14 @ 0x3000000 │ │ │ │ + cmppmi r3, #72, 8 @ p-variant is OBSOLETE @ 0x48000000 │ │ │ │ sbceq r9, r3, r1, lsl #16 │ │ │ │ strheq r5, [lr], #-12 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012f3278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r5, [r7, #-948]! @ 0xfffffc4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #244, 14 @ 0x3d00000 │ │ │ │ + cmppmi r3, #124, 8 @ p-variant is OBSOLETE @ 0x7c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, r9, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #44, 16 @ 0x2c0000 │ │ │ │ + cmppmi r3, #180, 8 @ p-variant is OBSOLETE @ 0xb4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r9, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #96, 16 @ 0x600000 │ │ │ │ + cmppmi r3, #232, 8 @ p-variant is OBSOLETE @ 0xe8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b29b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #152, 16 @ 0x980000 │ │ │ │ + cmppmi r3, #32, 10 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #208, 16 @ 0xd00000 │ │ │ │ + cmppmi r3, #88, 10 @ p-variant is OBSOLETE @ 0x16000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #20 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #4, 18 @ 0x10000 │ │ │ │ + cmppmi r3, #140, 10 @ p-variant is OBSOLETE @ 0x23000000 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [r7, #-1068]! @ 0xfffffbd4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr sl │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #60, 18 @ 0xf0000 │ │ │ │ + cmppmi r3, #196, 10 @ p-variant is OBSOLETE @ 0x31000000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-420]! @ 0xfffffe5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #92, 18 @ 0x170000 │ │ │ │ + cmppmi r3, #228, 10 @ p-variant is OBSOLETE @ 0x39000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #124, 18 @ 0x1f0000 │ │ │ │ + cmppmi r3, #4, 12 @ p-variant is OBSOLETE @ 0x400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror sl │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #172, 18 @ 0x2b0000 │ │ │ │ + cmppmi r3, #52, 12 @ p-variant is OBSOLETE @ 0x3400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2a90 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #224, 18 @ 0x380000 │ │ │ │ + cmppmi r3, #104, 12 @ p-variant is OBSOLETE @ 0x6800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, sl, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #24, 20 @ 0x18000 │ │ │ │ + cmppmi r3, #160, 12 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #80, 20 @ 0x50000 │ │ │ │ + cmppmi r3, #216, 12 @ p-variant is OBSOLETE @ 0xd800000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-444]! @ 0xfffffe44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #132, 20 @ 0x84000 │ │ │ │ + cmppmi r3, #12, 14 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #22 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #188, 20 @ 0xbc000 │ │ │ │ + cmppmi r3, #68, 14 @ p-variant is OBSOLETE @ 0x1100000 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [r7, #-884]! @ 0xfffffc8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr fp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #240, 20 @ 0xf0000 │ │ │ │ + cmppmi r3, #120, 14 @ p-variant is OBSOLETE @ 0x1e00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #40, 22 @ 0xa000 │ │ │ │ + cmppmi r3, #176, 14 @ p-variant is OBSOLETE @ 0x2c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #96, 22 @ 0x18000 │ │ │ │ + cmppmi r3, #232, 14 @ p-variant is OBSOLETE @ 0x3a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, fp, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #148, 22 @ 0x25000 │ │ │ │ + cmppmi r3, #28, 16 @ p-variant is OBSOLETE @ 0x1c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2bb0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #204, 22 @ 0x33000 │ │ │ │ + cmppmi r3, #84, 16 @ p-variant is OBSOLETE @ 0x540000 │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ subeq r6, lr, r0, lsl r5 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawbeq pc, r0, fp, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r5, [r7, #-700]! @ 0xfffffd44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, fp, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #236, 22 @ 0x3b000 │ │ │ │ + cmppmi r3, #116, 16 @ p-variant is OBSOLETE @ 0x740000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, fp, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #12, 24 @ 0xc00 │ │ │ │ + cmppmi r3, #148, 16 @ p-variant is OBSOLETE @ 0x940000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #60, 24 @ 0x3c00 │ │ │ │ + cmppmi r3, #196, 16 @ p-variant is OBSOLETE @ 0xc40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #112, 24 @ 0x7000 │ │ │ │ + cmppmi r3, #248, 16 @ p-variant is OBSOLETE @ 0xf80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #24 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #168, 24 @ 0xa800 │ │ │ │ + cmppmi r3, #48, 18 @ p-variant is OBSOLETE @ 0xc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #224, 24 @ 0xe000 │ │ │ │ + cmppmi r3, #104, 18 @ p-variant is OBSOLETE @ 0x1a0000 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [r7, #-820]! @ 0xfffffccc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #20, 26 @ 0x500 │ │ │ │ + cmppmi r3, #156, 18 @ p-variant is OBSOLETE @ 0x270000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, ip, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #76, 26 @ 0x1300 │ │ │ │ + cmppmi r3, #212, 18 @ p-variant is OBSOLETE @ 0x350000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, ip, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #128, 26 @ 0x2000 │ │ │ │ + cmppmi r3, #8, 20 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2cb8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #184, 26 @ 0x2e00 │ │ │ │ + cmppmi r3, #64, 20 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #240, 26 @ 0x3c00 │ │ │ │ + cmppmi r3, #120, 20 @ p-variant is OBSOLETE @ 0x78000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, ip, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #36, 28 @ 0x240 │ │ │ │ + cmppmi r3, #172, 20 @ p-variant is OBSOLETE @ 0xac000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #92, 28 @ 0x5c0 │ │ │ │ + cmppmi r3, #228, 20 @ p-variant is OBSOLETE @ 0xe4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #124, 28 @ 0x7c0 │ │ │ │ + cmppmi r3, #4, 22 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-1220]! @ 0xfffffb3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #26 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #156, 28 @ 0x9c0 │ │ │ │ + cmppmi r3, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [r9, #-2372]! @ 0xfffff6bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror sp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #204, 28 @ 0xcc0 │ │ │ │ + cmppmi r3, #84, 22 @ p-variant is OBSOLETE @ 0x15000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2d90 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #0, 30 │ │ │ │ + cmppmi r3, #136, 22 @ p-variant is OBSOLETE @ 0x22000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, sp, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #56, 30 @ 0xe0 │ │ │ │ + cmppmi r3, #192, 22 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, sp, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #112, 30 @ 0x1c0 │ │ │ │ + cmppmi r3, #248, 22 @ p-variant is OBSOLETE @ 0x3e000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #164, 30 @ 0x290 │ │ │ │ + cmppmi r3, #44, 24 @ p-variant is OBSOLETE @ 0x2c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r2, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #220, 30 @ 0x370 │ │ │ │ + cmppmi r3, #100, 24 @ p-variant is OBSOLETE @ 0x6400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #16 │ │ │ │ + cmppmi r3, #152, 24 @ p-variant is OBSOLETE @ 0x9800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #72 @ 0x48 │ │ │ │ + cmppmi r3, #208, 24 @ p-variant is OBSOLETE @ 0xd000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #128 @ 0x80 │ │ │ │ + cmppmi r3, #8, 26 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, lr, r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #180 @ 0xb4 │ │ │ │ + cmppmi r3, #60, 26 @ p-variant is OBSOLETE @ 0xf00 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq fp, [r2], #3296 @ 0xce0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r8, r3, #65536 @ 0x10000 │ │ │ │ - ldrbteq fp, [lr], #1160 @ 0x488 │ │ │ │ + ldrbteq r8, [lr], #2392 @ 0x958 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, sp, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r3, r6, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2e98 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #236 @ 0xec │ │ │ │ + cmppmi r3, #116, 26 @ p-variant is OBSOLETE @ 0x1d00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2eb0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #12, 2 │ │ │ │ + cmppmi r3, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b2fb8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #44, 2 │ │ │ │ + cmppmi r3, #180, 26 @ p-variant is OBSOLETE @ 0x2d00 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq ip, [r2], #1808 @ 0x710 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -214368,29 +214368,29 @@ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsbsmi r3, r6, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r2, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #92, 2 │ │ │ │ + cmppmi r3, #228, 26 @ p-variant is OBSOLETE @ 0x3900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, pc, r2 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #144, 2 @ 0x24 │ │ │ │ + cmppmi r3, #24, 28 @ p-variant is OBSOLETE @ 0x180 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #32 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #200, 2 @ 0x32 │ │ │ │ + cmppmi r3, #80, 28 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r2], #816 @ 0x330 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -214404,65 +214404,65 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r2], #2416 @ 0x970 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #0, 4 │ │ │ │ + cmppmi r3, #136, 28 @ p-variant is OBSOLETE @ 0x880 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-1268]! @ 0xfffffb0c │ │ │ │ andeq r0, r0, r4 │ │ │ │ swpeq r3, r0, [fp] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #52, 4 @ 0x40000003 │ │ │ │ + cmppmi r3, #188, 28 @ p-variant is OBSOLETE @ 0xbc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r0, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #108, 4 @ 0xc0000006 │ │ │ │ + cmppmi r3, #244, 28 @ p-variant is OBSOLETE @ 0xf40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r0, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #160, 4 │ │ │ │ + cmppmi r3, #40, 30 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #216, 4 @ 0x8000000d │ │ │ │ + cmppmi r3, #96, 30 @ p-variant is OBSOLETE @ 0x180 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #16, 6 @ 0x40000000 │ │ │ │ + cmppmi r3, #152, 30 @ p-variant is OBSOLETE @ 0x260 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #68, 6 @ 0x10000001 │ │ │ │ + cmppmi r3, #204, 30 @ p-variant is OBSOLETE @ 0x330 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #124, 6 @ 0xf0000001 │ │ │ │ + cmpmi r4, #4 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0042d994 │ │ │ │ biceq r0, r0, r8, lsl #29 │ │ │ │ teqeq r0, r8, lsl #29 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-2028]! @ 0xfffff814 │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ @@ -214470,143 +214470,143 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq sl, [sl], #2384 @ 0x950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #156, 6 @ 0x70000002 │ │ │ │ + cmpmi r4, #36 @ 0x24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r1, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #188, 6 @ 0xf0000002 │ │ │ │ + cmpmi r4, #68 @ 0x44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b3198 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #236, 6 @ 0xb0000003 │ │ │ │ + cmpmi r4, #116 @ 0x74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b31b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #32, 8 @ 0x20000000 │ │ │ │ + cmpmi r4, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r1, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #88, 8 @ 0x58000000 │ │ │ │ + cmpmi r4, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r1, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #144, 8 @ 0x90000000 │ │ │ │ + cmpmi r4, #24, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #196, 8 @ 0xc4000000 │ │ │ │ + cmpmi r4, #76, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #252, 8 @ 0xfc000000 │ │ │ │ + cmpmi r4, #132, 2 @ 0x21 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [ip, #-972]! @ 0xfffffc34 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #48, 10 @ 0xc000000 │ │ │ │ + cmpmi r4, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #104, 10 @ 0x1a000000 │ │ │ │ + cmpmi r4, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #160, 10 @ 0x28000000 │ │ │ │ + cmpmi r4, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r2, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #212, 10 @ 0x35000000 │ │ │ │ + cmpmi r4, #92, 4 @ 0xc0000005 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [ip, #-988]! @ 0xfffffc24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b32b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #12, 12 @ 0xc00000 │ │ │ │ + cmpmi r4, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #44, 12 @ 0x2c00000 │ │ │ │ + cmpmi r4, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r2, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #76, 12 @ 0x4c00000 │ │ │ │ + cmpmi r4, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #124, 12 @ 0x7c00000 │ │ │ │ + cmpmi r4, #4, 6 @ 0x10000000 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [ip, #-996]! @ 0xfffffc1c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #176, 12 @ 0xb000000 │ │ │ │ + cmpmi r4, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #232, 12 @ 0xe800000 │ │ │ │ + cmpmi r4, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b3390 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #32, 14 @ 0x800000 │ │ │ │ + cmpmi r4, #168, 6 @ 0xa0000002 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r5], #1080 @ 0x438 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -214614,185 +214614,185 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq pc, [r5], #1824 @ 0x720 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r3, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #84, 14 @ 0x1500000 │ │ │ │ + cmpmi r4, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r3, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #140, 14 @ 0x2300000 │ │ │ │ + cmpmi r4, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #192, 14 @ 0x3000000 │ │ │ │ + cmpmi r4, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #248, 14 @ 0x3e00000 │ │ │ │ + cmpmi r4, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #48, 16 @ 0x300000 │ │ │ │ + cmpmi r4, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #100, 16 @ 0x640000 │ │ │ │ + cmpmi r4, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #156, 16 @ 0x9c0000 │ │ │ │ + cmpmi r4, #36, 10 @ 0x9000000 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, lsl sp │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012eb190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [ip, #-1076]! @ 0xfffffbcc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #188, 16 @ 0xbc0000 │ │ │ │ + cmpmi r4, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r4, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #220, 16 @ 0xdc0000 │ │ │ │ + cmpmi r4, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b3498 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #12, 18 @ 0x30000 │ │ │ │ + cmpmi r4, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r4, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #64, 18 @ 0x100000 │ │ │ │ + cmpmi r4, #200, 10 @ 0x32000000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [ip, #-1092]! @ 0xfffffbbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r4, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #120, 18 @ 0x1e0000 │ │ │ │ + cmpmi r4, #0, 12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #176, 18 @ 0x2c0000 │ │ │ │ + cmpmi r4, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #228, 18 @ 0x390000 │ │ │ │ + cmpmi r4, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #10 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #28, 20 @ 0x1c000 │ │ │ │ + cmpmi r4, #164, 12 @ 0xa400000 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r0, [ip, #-1100]! @ 0xfffffbb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #80, 20 @ 0x50000 │ │ │ │ + cmpmi r4, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #136, 20 @ 0x88000 │ │ │ │ + cmpmi r4, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, r5, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #192, 20 @ 0xc0000 │ │ │ │ + cmpmi r4, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r5, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #244, 20 @ 0xf4000 │ │ │ │ + cmpmi r4, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b35b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #44, 22 @ 0xb000 │ │ │ │ + cmpmi r4, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #76, 22 @ 0x13000 │ │ │ │ + cmpmi r4, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r5, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #108, 22 @ 0x1b000 │ │ │ │ + cmpmi r4, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #12 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #156, 22 @ 0x27000 │ │ │ │ + cmpmi r4, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #208, 22 @ 0x34000 │ │ │ │ + cmpmi r4, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #8, 24 @ 0x800 │ │ │ │ + cmpmi r4, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #64, 24 @ 0x4000 │ │ │ │ + cmpmi r4, #200, 16 @ 0xc80000 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r0, [ip, #-716]! @ 0xfffffd34 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -214800,179 +214800,179 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq lr, [r7], #752 @ 0x2f0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b3690 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #116, 24 @ 0x7400 │ │ │ │ + cmpmi r4, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r6, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #172, 24 @ 0xac00 │ │ │ │ + cmpmi r4, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r6, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #224, 24 @ 0xe000 │ │ │ │ + cmpmi r4, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #24, 26 @ 0x600 │ │ │ │ + cmpmi r4, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #80, 26 @ 0x1400 │ │ │ │ + cmpmi r4, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #14 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #132, 26 @ 0x2100 │ │ │ │ + cmpmi r4, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #14 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #188, 26 @ 0x2f00 │ │ │ │ + cmpmi r4, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #220, 26 @ 0x3700 │ │ │ │ + cmpmi r4, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #252, 26 @ 0x3f00 │ │ │ │ + cmpmi r4, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #14 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #44, 28 @ 0x2c0 │ │ │ │ + cmpmi r4, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r7, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #96, 28 @ 0x600 │ │ │ │ + cmpmi r4, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b3798 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #152, 28 @ 0x980 │ │ │ │ + cmpmi r4, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b37b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #208, 28 @ 0xd00 │ │ │ │ + cmpmi r4, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r7, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #4, 30 │ │ │ │ + cmpmi r4, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r7, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #60, 30 @ 0xf0 │ │ │ │ + cmpmi r4, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #112, 30 @ 0x1c0 │ │ │ │ + cmpmi r4, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #168, 30 @ 0x2a0 │ │ │ │ + cmpmi r4, #48, 24 @ 0x3000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-396]! @ 0xfffffe74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #224, 30 @ 0x380 │ │ │ │ + cmpmi r4, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #20 │ │ │ │ + cmpmi r4, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #76 @ 0x4c │ │ │ │ + cmpmi r4, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r8, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #108 @ 0x6c │ │ │ │ + cmpmi r4, #244, 24 @ 0xf400 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r0, [ip, #-652]! @ 0xfffffd74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b38b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #140 @ 0x8c │ │ │ │ + cmpmi r4, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #188 @ 0xbc │ │ │ │ + cmpmi r4, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r8, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #240 @ 0xf0 │ │ │ │ + cmpmi r4, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #18 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #40, 2 │ │ │ │ + cmpmi r4, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr sl │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #96, 2 │ │ │ │ + cmpmi r4, #232, 26 @ 0x3a00 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r5, [r9], #2584 @ 0xa18 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -215046,17 +215046,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq lr, [sl], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #148, 2 @ 0x25 │ │ │ │ + cmpmi r4, #28, 28 @ 0x1c0 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r9], #2512 @ 0x9d0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -215142,35 +215142,35 @@ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, fp, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andseq r0, r5, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, fp, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #204, 2 @ 0x33 │ │ │ │ + cmpmi r4, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #0, 4 │ │ │ │ + cmpmi r4, #136, 28 @ 0x880 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r3, [ip, #-3980]! @ 0xfffff074 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #56, 4 @ 0x80000003 │ │ │ │ + cmpmi r4, #192, 28 @ 0xc00 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r1, [sl], #1424 @ 0x590 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -215208,29 +215208,29 @@ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andseq r0, r7, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #112, 4 │ │ │ │ + cmpmi r4, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #26 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #164, 4 @ 0x4000000a │ │ │ │ + cmpmi r4, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, sp, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #220, 4 @ 0xc000000d │ │ │ │ + cmpmi r4, #100, 30 @ 0x190 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [sl], #16 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ @@ -215250,455 +215250,455 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r3, [sl], #1296 @ 0x510 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b3d98 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #252, 4 @ 0xc000000f │ │ │ │ + cmpmi r4, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, sp, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #28, 6 @ 0x70000000 │ │ │ │ + cmpmi r4, #164, 30 @ 0x290 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ strdeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ @ instruction: 0x012ec340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r3, [ip, #-4076]! @ 0xfffff014 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, sp, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #76, 6 @ 0x30000001 │ │ │ │ + cmpmi r4, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #128, 6 │ │ │ │ + cmpmi r4, #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl lr │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #184, 6 @ 0xe0000002 │ │ │ │ + cmpmi r4, #64 @ 0x40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #240, 6 @ 0xc0000003 │ │ │ │ + cmpmi r4, #120 @ 0x78 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ subeq r5, lr, ip, asr r9 │ │ │ │ biceq r0, r0, r8, lsl #31 │ │ │ │ smlawteq lr, r0, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ streq r3, [ip, #-4084]! @ 0xfffff00c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr lr │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #36, 8 @ 0x24000000 │ │ │ │ + cmpmi r4, #172 @ 0xac │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror lr │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #92, 8 @ 0x5c000000 │ │ │ │ + cmpmi r4, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, lr, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #144, 8 @ 0x90000000 │ │ │ │ + cmpmi r4, #24, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, lr, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #196, 8 @ 0xc4000000 │ │ │ │ + cmpmi r4, #76, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b3eb8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #248, 8 @ 0xf8000000 │ │ │ │ + cmpmi r4, #128, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #48, 10 @ 0xc000000 │ │ │ │ + cmpmi r4, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, lr, r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #104, 10 @ 0x1a000000 │ │ │ │ + cmpmi r4, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #30 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #156, 10 @ 0x27000000 │ │ │ │ + cmpmi r4, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl pc │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #212, 10 @ 0x35000000 │ │ │ │ + cmpmi r4, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr pc │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #244, 10 @ 0x3d000000 │ │ │ │ + cmpmi r4, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #30 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #20, 12 @ 0x1400000 │ │ │ │ + cmpmi r4, #156, 4 @ 0xc0000009 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r3, [ip, #-3700]! @ 0xfffff18c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror pc │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #68, 12 @ 0x4400000 │ │ │ │ + cmpmi r4, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b3f90 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #120, 12 @ 0x7800000 │ │ │ │ + cmpmi r4, #0, 6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, pc, r3 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #176, 12 @ 0xb000000 │ │ │ │ + cmpmi r4, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, pc, r3 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #232, 12 @ 0xe800000 │ │ │ │ + cmpmi r4, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r3, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #28, 14 @ 0x700000 │ │ │ │ + cmpmi r4, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r3, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #84, 14 @ 0x1500000 │ │ │ │ + cmpmi r4, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #136, 14 @ 0x2200000 │ │ │ │ + cmpmi r4, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #32 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #188, 14 @ 0x2f00000 │ │ │ │ + cmpmi r4, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #240, 14 @ 0x3c00000 │ │ │ │ + cmpmi r4, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ qaddeq r4, r0, fp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #40, 16 @ 0x280000 │ │ │ │ + cmpmi r4, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, rrx │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #96, 16 @ 0x600000 │ │ │ │ + cmpmi r4, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r0, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #148, 16 @ 0x940000 │ │ │ │ + cmpmi r4, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ swpeq r4, r8, [fp] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #204, 16 @ 0xcc0000 │ │ │ │ + cmpmi r4, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r4, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #236, 16 @ 0xec0000 │ │ │ │ + cmpmi r4, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r0, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #12, 18 @ 0x30000 │ │ │ │ + cmpmi r4, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r0, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #60, 18 @ 0xf0000 │ │ │ │ + cmpmi r4, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r4, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #112, 18 @ 0x1c0000 │ │ │ │ + cmpmi r4, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #168, 18 @ 0x2a0000 │ │ │ │ + cmpmi r4, #48, 12 @ 0x3000000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-1612]! @ 0xfffff9b4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #224, 18 @ 0x380000 │ │ │ │ + cmpmi r4, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #20, 20 @ 0x14000 │ │ │ │ + cmpmi r4, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #76, 20 @ 0x4c000 │ │ │ │ + cmpmi r4, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r1, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #128, 20 @ 0x80000 │ │ │ │ + cmpmi r4, #8, 14 @ 0x200000 │ │ │ │ svceq 0x00c09801 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r3, [ip, #-3636]! @ 0xfffff1cc │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b41b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #180, 20 @ 0xb4000 │ │ │ │ + cmpmi r4, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #232, 20 @ 0xe8000 │ │ │ │ + cmpmi r4, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r1, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #32, 22 @ 0x8000 │ │ │ │ + cmpmi r4, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r4, R11_fiq │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #88, 22 @ 0x16000 │ │ │ │ + cmpmi r4, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #140, 22 @ 0x23000 │ │ │ │ + cmpmi r4, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #196, 22 @ 0x31000 │ │ │ │ + cmpmi r4, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #228, 22 @ 0x39000 │ │ │ │ + cmpmi r4, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #4, 24 @ 0x400 │ │ │ │ + cmpmi r4, #140, 16 @ 0x8c0000 │ │ │ │ addeq r9, r2, r1, lsl #16 │ │ │ │ subeq r1, r1, r8, lsr #3 │ │ │ │ biceq r0, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x012f7770 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-1172]! @ 0xfffffb6c │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b4290 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #52, 24 @ 0x3400 │ │ │ │ + cmpmi r4, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r2, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #104, 24 @ 0x6800 │ │ │ │ + cmpmi r4, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r2, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #160, 24 @ 0xa000 │ │ │ │ + cmpmi r4, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #216, 24 @ 0xd800 │ │ │ │ + cmpmi r4, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r4, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #12, 26 @ 0x300 │ │ │ │ + cmpmi r4, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #68, 26 @ 0x1100 │ │ │ │ + cmpmi r4, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #120, 26 @ 0x1e00 │ │ │ │ + cmpmi r4, #0, 20 │ │ │ │ subeq r9, r1, r1, lsl #16 │ │ │ │ @ instruction: 0x0042d994 │ │ │ │ biceq r0, r0, r8, lsl #29 │ │ │ │ teqeq r0, r8, lsl #29 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq lr, [ip, #-2012]! @ 0xfffff824 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #172, 26 @ 0x2b00 │ │ │ │ + cmpmi r4, #52, 20 @ 0x34000 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r3, [sl, #-2396]! @ 0xfffff6a4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b4398 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #224, 26 @ 0x3800 │ │ │ │ + cmpmi r4, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @ instruction: 0x010b4398 │ │ │ │ blhi 15ca134 <__bss_end__@@Base+0x76d378> │ │ │ │ andmi fp, r5, sl, lsl #30 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b43b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #24, 28 @ 0x180 │ │ │ │ + cmpmi r4, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r3, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #80, 28 @ 0x500 │ │ │ │ + cmpmi r4, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r3, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #132, 28 @ 0x840 │ │ │ │ + cmpmi r4, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #188, 28 @ 0xbc0 │ │ │ │ + cmpmi r4, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq fp, r0, lsl r4 │ │ │ │ strbpl r2, [r4], #-3352 @ 0xfffff2e8 │ │ │ │ strdmi r2, [r9], -fp │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #220, 28 @ 0xdc0 │ │ │ │ + cmpmi r4, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #252, 28 @ 0xfc0 │ │ │ │ + cmpmi r4, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #44, 30 @ 0xb0 │ │ │ │ + cmpmi r4, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r4, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #96, 30 @ 0x180 │ │ │ │ + cmpmi r4, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ smlatbeq fp, r0, r4, r4 │ │ │ │ blls ff6b1720 <_edata@@Base+0xf98b1720> │ │ │ │ svccc 0x00f9e377 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c09809 │ │ │ │ @@ -215706,233 +215706,233 @@ │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq sl, [r9, #-1516]! @ 0xfffffa14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b44b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #152, 30 @ 0x260 │ │ │ │ + cmpmi r4, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #208, 30 @ 0x340 │ │ │ │ + cmpmi r4, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r4, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #4 │ │ │ │ + cmpmi r4, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #60 @ 0x3c │ │ │ │ + cmpmi r4, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq fp, r8, lsl r5 │ │ │ │ stc2l 6, cr11, [pc], #-100 @ 10b44ac <__bss_end__@@Base+0x2576f0> │ │ │ │ svccc 0x00e2788c │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #112 @ 0x70 │ │ │ │ + cmpmi r4, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #10 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #164 @ 0xa4 │ │ │ │ + cmpmi r4, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #10 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #216 @ 0xd8 │ │ │ │ + cmpmi r4, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #16, 2 │ │ │ │ + cmpmi r4, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b4590 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #72, 2 │ │ │ │ + cmpmi r4, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r5, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #124, 2 │ │ │ │ + cmpmi r4, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #180, 2 @ 0x2d │ │ │ │ + cmpmi r4, #60, 28 @ 0x3c0 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r2, [ip, #-436]! @ 0xfffffe4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r4, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #212, 2 @ 0x35 │ │ │ │ + cmpmi r4, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #12 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #244, 2 @ 0x3d │ │ │ │ + cmpmi r4, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #12 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #36, 4 @ 0x40000002 │ │ │ │ + cmpmi r4, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #88, 4 @ 0x80000005 │ │ │ │ + cmpmi r4, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #144, 4 │ │ │ │ + cmpmi r4, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #12 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #200, 4 @ 0x8000000c │ │ │ │ + cmpmi r4, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r6, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #252, 4 @ 0xc000000f │ │ │ │ + cmpmi r4, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b4698 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #52, 6 @ 0xd0000000 │ │ │ │ + cmpmi r4, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b46b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #104, 6 @ 0xa0000001 │ │ │ │ + cmpmi r4, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r6, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #156, 6 @ 0x70000002 │ │ │ │ + cmpmi r4, #36 @ 0x24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r6, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #208, 6 @ 0x40000003 │ │ │ │ + cmpmi r4, #88 @ 0x58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #8, 8 @ 0x8000000 │ │ │ │ + cmpmi r4, #144 @ 0x90 │ │ │ │ svceq 0x00c09809 │ │ │ │ ldrdeq r4, [r3], #-84 @ 0xffffffac │ │ │ │ biceq r0, r0, r8, asr #31 │ │ │ │ teqeq r8, r0, ror r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ streq r5, [ip, #-1204]! @ 0xfffffb4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #14 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #64, 8 @ 0x40000000 │ │ │ │ + cmpmi r4, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #14 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #116, 8 @ 0x74000000 │ │ │ │ + cmpmi r4, #252 @ 0xfc │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r2, #40, 12 @ 0x2800000 │ │ │ │ + subeq r8, r2, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #172, 8 @ 0xac000000 │ │ │ │ + cmpmi r4, #52, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r7 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #228, 8 @ 0xe4000000 │ │ │ │ + cmpmi r4, #108, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, r7, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #4, 10 @ 0x1000000 │ │ │ │ + cmpmi r4, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r7, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #36, 10 @ 0x9000000 │ │ │ │ + cmpmi r4, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b47b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #84, 10 @ 0x15000000 │ │ │ │ + cmpmi r4, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #136, 10 @ 0x22000000 │ │ │ │ + cmpmi r4, #16, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r7, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #192, 10 @ 0x30000000 │ │ │ │ + cmpmi r4, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #248, 10 @ 0x3e000000 │ │ │ │ + cmpmi r4, #128, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #16 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #44, 12 @ 0x2c00000 │ │ │ │ + cmpmi r4, #180, 4 @ 0x4000000b │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ teqeq r2, #220, 14 @ 0x3700000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r3, [fp], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -215946,17 +215946,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r4, [fp], #2360 @ 0x938 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r9 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #100, 12 @ 0x6400000 │ │ │ │ + cmpmi r4, #236, 4 @ 0xc000000e │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #24, 4 @ 0x80000001 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r5, [fp], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -216000,17 +216000,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r8, [fp], #3968 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b4998 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #152, 12 @ 0x9800000 │ │ │ │ + cmpmi r4, #32, 6 @ 0x80000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #4, 4 @ 0x40000000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq fp, [fp], #1272 @ 0x4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ @@ -216024,17 +216024,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq fp, [fp], #3728 @ 0xe90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r4, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #204, 12 @ 0xcc00000 │ │ │ │ + cmpmi r4, #84, 6 @ 0x50000001 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #240, 2 @ 0x3c │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq ip, [fp], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ @@ -216048,17 +216048,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq sp, [fp], #3128 @ 0xc38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr sl │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #0, 14 │ │ │ │ + cmpmi r4, #136, 6 @ 0x20000002 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #220, 2 @ 0x37 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq lr, [fp], #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -216072,17 +216072,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq pc, [fp], #1240 @ 0x4d8 @ │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, sl, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #56, 14 @ 0xe00000 │ │ │ │ + cmpmi r4, #192, 6 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #200, 2 @ 0x32 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq pc, [fp], #3776 @ 0xec0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r1, r0, r1, lsl #16 │ │ │ │ @@ -216108,17 +216108,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r2, [ip], #1616 @ 0x650 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #112, 14 @ 0x1c00000 │ │ │ │ + cmpmi r4, #248, 6 @ 0xe0000003 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #180, 2 @ 0x2d │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r2, [ip], #4008 @ 0xfa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r0, r1, lsl #16 │ │ │ │ @@ -216132,17 +216132,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r3, [ip], #2912 @ 0xb60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, fp, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #164, 14 @ 0x2900000 │ │ │ │ + cmpmi r4, #44, 8 @ 0x2c000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #160, 2 @ 0x28 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r4, [ip], #2408 @ 0x968 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r0, r1, lsl #16 │ │ │ │ @@ -216156,17 +216156,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r5, [ip], #824 @ 0x338 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #220, 14 @ 0x3700000 │ │ │ │ + cmpmi r4, #100, 8 @ 0x64000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #140, 2 @ 0x23 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r5, [ip], #3480 @ 0xd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -216192,17 +216192,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r6, [ip], #2376 @ 0x948 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b4c98 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #252, 14 @ 0x3f00000 │ │ │ │ + cmpmi r4, #132, 8 @ 0x84000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #216, 28 @ 0xd80 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r6, [ip], #3416 @ 0xd58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -216216,17 +216216,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r9, [ip], #904 @ 0x388 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #28, 16 @ 0x1c0000 │ │ │ │ + cmpmi r4, #164, 8 @ 0xa4000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #196, 28 @ 0xc40 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r9, [ip], #3352 @ 0xd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -216305,17 +216305,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq ip, [ip], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #76, 16 @ 0x4c0000 │ │ │ │ + cmpmi r4, #212, 8 @ 0xd4000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #36, 20 @ 0x24000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq sp, [ip], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -216329,17 +216329,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq sp, [ip], #3176 @ 0xc68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, lr, r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #128, 16 @ 0x800000 │ │ │ │ + cmpmi r4, #8, 10 @ 0x2000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #16, 20 @ 0x10000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq lr, [ip], #1504 @ 0x5e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -216353,40 +216353,40 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq ip, [sp], #3640 @ 0xe38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r4, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #184, 16 @ 0xb80000 │ │ │ │ + cmpmi r4, #64, 10 @ 0x10000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #200, 16 @ 0xc80000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq sp, [sp], #2064 @ 0x810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #240, 16 @ 0xf00000 │ │ │ │ + cmpmi r4, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq fp, r0, lsr #30 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffefffff │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, pc, r4 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #36, 18 @ 0x90000 │ │ │ │ + cmpmi r4, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq fp, r0, asr pc │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcvc 0x00efffff │ │ │ │ ... │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r3, #76, 8 @ 0x4c000000 │ │ │ │ @@ -216399,17 +216399,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq sp, [sp], #3808 @ 0xee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, pc, r4 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #92, 18 @ 0x170000 │ │ │ │ + cmpmi r4, #228, 10 @ 0x39000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #180, 16 @ 0xb40000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq lr, [sp], #2496 @ 0x9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -216423,17 +216423,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq pc, [sp], #584 @ 0x248 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #32 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #144, 18 @ 0x240000 │ │ │ │ + cmpmi r4, #24, 12 @ 0x1800000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #160, 16 @ 0xa00000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq pc, [sp], #3152 @ 0xc50 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -216447,17 +216447,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r0, [lr], #592 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r0, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #196, 18 @ 0x310000 │ │ │ │ + cmpmi r4, #76, 12 @ 0x4c00000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #140, 16 @ 0x8c0000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r0, [lr], #2848 @ 0xb20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ tsteq r4, r1, lsl #16 │ │ │ │ @@ -216471,17 +216471,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r1, [lr], #1264 @ 0x4f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r1, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #248, 18 @ 0x3e0000 │ │ │ │ + cmpmi r4, #128, 12 @ 0x8000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #120, 16 @ 0x780000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r1, [lr], #3688 @ 0xe68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ svceq 0x00c21801 │ │ │ │ @@ -216543,17 +216543,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r6, [lr], #2904 @ 0xb58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #48, 20 @ 0x30000 │ │ │ │ + cmpmi r4, #184, 12 @ 0xb800000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqpeq r1, #144, 28 @ p-variant is OBSOLETE @ 0x900 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r7, [lr], #1136 @ 0x470 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ sbceq r1, r3, r1, lsl #16 │ │ │ │ @@ -216567,17 +216567,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r7, [lr], #3592 @ 0xe08 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #104, 20 @ 0x68000 │ │ │ │ + cmpmi r4, #240, 12 @ 0xf000000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqpeq r1, #124, 28 @ p-variant is OBSOLETE @ 0x7c0 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r8, [lr], #1864 @ 0x748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ @@ -216725,28 +216725,28 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq sp, [lr], #728 @ 0x2d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #10 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #156, 20 @ 0x9c000 │ │ │ │ + cmpmi r4, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq fp, r8, lsl #10 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ svcvc 0x00efffff │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #12 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #212, 20 @ 0xd4000 │ │ │ │ + cmpmi r4, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r1, lsl #10 │ │ │ │ tsteq fp, r8, lsr r5 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffefffff │ │ │ │ ... │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ teqeq r3, #104, 22 @ 0x1a000 │ │ │ │ @@ -216807,29 +216807,29 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r1, [pc], #3224 @ 10b5624 <__bss_end__@@Base+0x258868> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #12 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #244, 20 @ 0xf4000 │ │ │ │ + cmpmi r4, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #20, 22 @ 0x5000 │ │ │ │ + cmpmi r4, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #68, 22 @ 0x11000 │ │ │ │ + cmpmi r4, #204, 14 @ 0x3300000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqeq r2, #124, 22 @ 0x1f000 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq r3, [pc], #1176 @ 10b5684 <__bss_end__@@Base+0x2588c8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -216980,17 +216980,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq fp, [pc], #2200 @ 10b58f4 <__bss_end__@@Base+0x258b38> │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r9 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #120, 22 @ 0x1e000 │ │ │ │ + cmpmi r4, #0, 16 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqpeq r1, #104, 28 @ p-variant is OBSOLETE @ 0x680 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq ip, [pc], #488 @ 10b5924 <__bss_end__@@Base+0x258b68> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ subeq r1, r1, r1, lsl #16 │ │ │ │ @@ -217010,17 +217010,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq ip, [pc], #4056 @ 10b596c <__bss_end__@@Base+0x258bb0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #20 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #176, 22 @ 0x2c000 │ │ │ │ + cmpmi r4, #56, 16 @ 0x380000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqpeq r1, #84, 28 @ p-variant is OBSOLETE @ 0x540 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq sp, [pc], #2480 @ 10b599c <__bss_end__@@Base+0x258be0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ @@ -217046,17 +217046,17 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq lr, [pc], #2592 @ 10b59fc <__bss_end__@@Base+0x258c40> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #20 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #232, 22 @ 0x3a000 │ │ │ │ + cmpmi r4, #112, 16 @ 0x700000 │ │ │ │ addeq r1, r2, r1, lsl #16 │ │ │ │ teqpeq r1, #64, 28 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq pc, [pc], #1288 @ 10b5a2c <__bss_end__@@Base+0x258c70> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ addeq r1, r1, r1, lsl #16 │ │ │ │ @@ -217064,737 +217064,737 @@ │ │ │ │ biceq r8, r0, r8, ror #17 │ │ │ │ ldrbeq pc, [pc], #2608 @ 10b5a44 <__bss_end__@@Base+0x258c88> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbeq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #20 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #28, 24 @ 0x1c00 │ │ │ │ + cmpmi r4, #164, 16 @ 0xa40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror sl │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #84, 24 @ 0x5400 │ │ │ │ + cmpmi r4, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b5a90 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #136, 24 @ 0x8800 │ │ │ │ + cmpmi r4, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, sl, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #188, 24 @ 0xbc00 │ │ │ │ + cmpmi r4, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, sl, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #240, 24 @ 0xf000 │ │ │ │ + cmpmi r4, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #40, 26 @ 0xa00 │ │ │ │ + cmpmi r4, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #96, 26 @ 0x1800 │ │ │ │ + cmpmi r4, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #22 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #148, 26 @ 0x2500 │ │ │ │ + cmpmi r4, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #22 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #204, 26 @ 0x3300 │ │ │ │ + cmpmi r4, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr fp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #236, 26 @ 0x3b00 │ │ │ │ + cmpmi r4, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr fp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #12, 28 @ 0xc0 │ │ │ │ + cmpmi r4, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #60, 28 @ 0x3c0 │ │ │ │ + cmpmi r4, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, fp, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #112, 28 @ 0x700 │ │ │ │ + cmpmi r4, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b5b98 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #168, 28 @ 0xa80 │ │ │ │ + cmpmi r4, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b5bb0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #224, 28 @ 0xe00 │ │ │ │ + cmpmi r4, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, fp, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #20, 30 @ 0x50 │ │ │ │ + cmpmi r4, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, fp, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #76, 30 @ 0x130 │ │ │ │ + cmpmi r4, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #128, 30 @ 0x200 │ │ │ │ + cmpmi r4, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #180, 30 @ 0x2d0 │ │ │ │ + cmpmi r4, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #24 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #232, 30 @ 0x3a0 │ │ │ │ + cmpmi r4, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #24 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #32 │ │ │ │ + cmpmi r4, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #88 @ 0x58 │ │ │ │ + cmpmi r4, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror ip │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #140 @ 0x8c │ │ │ │ + cmpmi r4, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, ip, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #196 @ 0xc4 │ │ │ │ + cmpmi r4, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, ip, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #228 @ 0xe4 │ │ │ │ + cmpmi r4, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b5cb8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #4, 2 │ │ │ │ + cmpmi r4, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #52, 2 │ │ │ │ + cmpmi r4, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, ip, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #104, 2 │ │ │ │ + cmpmi r4, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl #26 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #160, 2 @ 0x28 │ │ │ │ + cmpmi r4, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl sp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #216, 2 @ 0x36 │ │ │ │ + cmpmi r4, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr sp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #12, 4 @ 0xc0000000 │ │ │ │ + cmpmi r4, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #26 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #68, 4 @ 0x40000004 │ │ │ │ + cmpmi r4, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #26 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #120, 4 @ 0x80000007 │ │ │ │ + cmpmi r4, #0, 30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror sp │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #172, 4 @ 0xc000000a │ │ │ │ + cmpmi r4, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b5d90 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #224, 4 │ │ │ │ + cmpmi r4, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, sp, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #24, 6 @ 0x60000000 │ │ │ │ + cmpmi r4, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, sp, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #80, 6 @ 0x40000001 │ │ │ │ + cmpmi r4, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #132, 6 @ 0x10000002 │ │ │ │ + cmpmi r4, #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #188, 6 @ 0xf0000002 │ │ │ │ + cmpmi r4, #68 @ 0x44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #220, 6 @ 0x70000003 │ │ │ │ + cmpmi r4, #100 @ 0x64 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #252, 6 @ 0xf0000003 │ │ │ │ + cmpmi r4, #132 @ 0x84 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr lr │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #44, 8 @ 0x2c000000 │ │ │ │ + cmpmi r4, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr lr │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #96, 8 @ 0x60000000 │ │ │ │ + cmpmi r4, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #28 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #152, 8 @ 0x98000000 │ │ │ │ + cmpmi r4, #32, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, lr, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #208, 8 @ 0xd0000000 │ │ │ │ + cmpmi r4, #88, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b5e98 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #4, 10 @ 0x1000000 │ │ │ │ + cmpmi r4, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b5eb0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #60, 10 @ 0xf000000 │ │ │ │ + cmpmi r4, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, lr, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #112, 10 @ 0x1c000000 │ │ │ │ + cmpmi r4, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, lr, r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #164, 10 @ 0x29000000 │ │ │ │ + cmpmi r4, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r5, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #216, 10 @ 0x36000000 │ │ │ │ + cmpmi r4, #96, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl pc │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #16, 12 @ 0x1000000 │ │ │ │ + cmpmi r4, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #72, 12 @ 0x4800000 │ │ │ │ + cmpmi r4, #208, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #30 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #124, 12 @ 0x7c00000 │ │ │ │ + cmpmi r4, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr pc │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #180, 12 @ 0xb400000 │ │ │ │ + cmpmi r4, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror pc │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #212, 12 @ 0xd400000 │ │ │ │ + cmpmi r4, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, pc, r5 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #244, 12 @ 0xf400000 │ │ │ │ + cmpmi r4, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, pc, r5 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #36, 14 @ 0x900000 │ │ │ │ + cmpmi r4, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b5fb8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #88, 14 @ 0x1600000 │ │ │ │ + cmpmi r4, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r5, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #144, 14 @ 0x2400000 │ │ │ │ + cmpmi r4, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, pc, r5 @ │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #200, 14 @ 0x3200000 │ │ │ │ + cmpmi r4, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r6, (UNDEF: 11) │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #252, 14 @ 0x3f00000 │ │ │ │ + cmpmi r4, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #52, 16 @ 0x340000 │ │ │ │ + cmpmi r4, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #104, 16 @ 0x680000 │ │ │ │ + cmpmi r4, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #32 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #156, 16 @ 0x9c0000 │ │ │ │ + cmpmi r4, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, rrx │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #208, 16 @ 0xd00000 │ │ │ │ + cmpmi r4, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #8, 18 @ 0x20000 │ │ │ │ + cmpmi r4, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ swpeq r6, r0, [fp] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #64, 18 @ 0x100000 │ │ │ │ + cmpmi r4, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r0, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #116, 18 @ 0x1d0000 │ │ │ │ + cmpmi r4, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r0, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #172, 18 @ 0x2b0000 │ │ │ │ + cmpmi r4, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #204, 18 @ 0x330000 │ │ │ │ + cmpmi r4, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #236, 18 @ 0x3b0000 │ │ │ │ + cmpmi r4, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #28, 20 @ 0x1c000 │ │ │ │ + cmpmi r4, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #80, 20 @ 0x50000 │ │ │ │ + cmpmi r4, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #136, 20 @ 0x88000 │ │ │ │ + cmpmi r4, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r1 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #192, 20 @ 0xc0000 │ │ │ │ + cmpmi r4, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #244, 20 @ 0xf4000 │ │ │ │ + cmpmi r4, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r1, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #44, 22 @ 0xb000 │ │ │ │ + cmpmi r4, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b6198 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #96, 22 @ 0x18000 │ │ │ │ + cmpmi r4, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b61b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #148, 22 @ 0x25000 │ │ │ │ + cmpmi r4, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r1, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #200, 22 @ 0x32000 │ │ │ │ + cmpmi r4, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r0, r1, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #0, 24 │ │ │ │ + cmpmi r4, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #56, 24 @ 0x3800 │ │ │ │ + cmpmi r4, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #108, 24 @ 0x6c00 │ │ │ │ + cmpmi r4, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #164, 24 @ 0xa400 │ │ │ │ + cmpmi r4, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #196, 24 @ 0xc400 │ │ │ │ + cmpmi r4, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #228, 24 @ 0xe400 │ │ │ │ + cmpmi r4, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r2 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #20, 26 @ 0x500 │ │ │ │ + cmpmi r4, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, r2, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #72, 26 @ 0x1200 │ │ │ │ + cmpmi r4, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r2, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #128, 26 @ 0x2000 │ │ │ │ + cmpmi r4, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b62b8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #184, 26 @ 0x2e00 │ │ │ │ + cmpmi r4, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #236, 26 @ 0x3b00 │ │ │ │ + cmpmi r4, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatteq fp, r8, r2, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #36, 28 @ 0x240 │ │ │ │ + cmpmi r4, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ mrseq r6, (UNDEF: 59) │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #88, 28 @ 0x580 │ │ │ │ + cmpmi r4, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #140, 28 @ 0x8c0 │ │ │ │ + cmpmi r4, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #192, 28 @ 0xc00 │ │ │ │ + cmpmi r4, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #248, 28 @ 0xf80 │ │ │ │ + cmpmi r4, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror #6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #48, 30 @ 0xc0 │ │ │ │ + cmpmi r4, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror r3 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #100, 30 @ 0x190 │ │ │ │ + cmpmi r4, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b6390 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq ip, lr, #240, 18 @ 0x3c0000 │ │ │ │ + subseq ip, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #156, 30 @ 0x270 │ │ │ │ + cmpmi r4, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r8, r3, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subseq sp, lr, #64, 20 @ 0x40000 │ │ │ │ + subseq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r4, #188, 30 @ 0x2f0 │ │ │ │ + cmpmi r4, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r0, r3, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #176, 6 @ 0xc0000002 │ │ │ │ + subeq r9, r0, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #220, 30 @ 0x370 │ │ │ │ + cmpmi r4, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldrdeq r6, [fp, -r8] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #12 │ │ │ │ + cmpmi r4, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [fp, -r0] │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #64 @ 0x40 │ │ │ │ + cmpmi r4, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsl #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #120 @ 0x78 │ │ │ │ + cmpmi r4, #0, 26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsr #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #176 @ 0xb0 │ │ │ │ + cmpmi r4, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #228 @ 0xe4 │ │ │ │ + cmpmi r4, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr r4 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #184, 20 @ 0xb8000 │ │ │ │ + subeq r9, r0, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #28, 2 │ │ │ │ + cmpmi r4, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, ror #8 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r0, #168, 22 @ 0x2a000 │ │ │ │ + subeq r9, r0, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #80, 2 │ │ │ │ + cmpmi r4, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r0, r4, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r0, #104 @ 0x68 │ │ │ │ + subeq r8, r0, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #132, 2 @ 0x21 │ │ │ │ + cmpmi r4, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b6498 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r2, #208, 2 @ 0x34 │ │ │ │ + subeq r6, r2, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #184, 2 @ 0x2e │ │ │ │ + cmpmi r4, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b64b0 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r8, r2, #96, 6 @ 0x80000001 │ │ │ │ + subeq r7, r2, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #240, 2 @ 0x3c │ │ │ │ + cmpmi r4, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r4, r6 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r7, r0, #0, 26 │ │ │ │ + subeq r7, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #40, 4 @ 0x80000002 │ │ │ │ + cmpmi r4, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq sl, r2, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r9, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #92, 4 @ 0xc0000005 │ │ │ │ + cmpmi r4, #228, 28 @ 0xe40 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strbeq r7, [r1], #48 @ 0x30 │ │ │ │ + strbeq r7, [r1], #56 @ 0x38 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ svceq 0x00c01811 │ │ │ │ andeq pc, ip, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strbeq r7, [r1], #128 @ 0x80 │ │ │ │ + strbeq r7, [r1], #136 @ 0x88 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #10 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r2, #40, 12 @ 0x2800000 │ │ │ │ + subeq r8, r2, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #148, 4 @ 0x40000009 │ │ │ │ + cmpmi r4, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #10 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r2, #40, 12 @ 0x2800000 │ │ │ │ + subeq r8, r2, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #204, 4 @ 0xc000000c │ │ │ │ + cmpmi r4, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r2, #40, 12 @ 0x2800000 │ │ │ │ + subeq r8, r2, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #4, 6 @ 0x10000000 │ │ │ │ + cmpmi r4, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r5 │ │ │ │ biceq r2, r0, r8, lsr #20 │ │ │ │ - subeq r9, r2, #40, 12 @ 0x2800000 │ │ │ │ + subeq r8, r2, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ - cmpmi r4, #60, 6 @ 0xf0000000 │ │ │ │ + cmpmi r4, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabbeq fp, r8, r5, r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r5, #112, 14 @ 0x1c00000 │ │ │ │ + cmpmi r5, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlatbeq fp, r0, r5, r6 │ │ │ │ biceq r0, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x01252760 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - cmpmi r5, #152, 14 @ 0x2600000 │ │ │ │ + cmpmi r5, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b65b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strbeq r9, [r3], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ rsbeq r0, r6, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -217914,17 +217914,17 @@ │ │ │ │ @ instruction: 0x010b6798 │ │ │ │ tsteq fp, r8, ror #14 │ │ │ │ ... │ │ │ │ eorseq r0, pc, fp, lsl #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b67b0 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq lr, lr, #232, 12 @ 0xe800000 │ │ │ │ + subseq lr, lr, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpmi r5, #232, 28 @ 0xe80 │ │ │ │ + cmpmi r5, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlabteq fp, r8, r7, r6 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, pc, lsr r0 │ │ │ │ strbeq ip, [r3], #3552 @ 0xde0 │ │ │ │ submi r0, ip, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -217933,43 +217933,43 @@ │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ strbeq ip, [r3], #4040 @ 0xfc8 │ │ │ │ andeq r0, r1, fp, lsl #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strdeq r6, [fp, -r8] │ │ │ │ andmi r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ - strbeq fp, [r1], #328 @ 0x148 │ │ │ │ + strbeq fp, [r1], #336 @ 0x150 │ │ │ │ submi r0, ip, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, lsl r8 │ │ │ │ smlatteq fp, r0, r7, r6 │ │ │ │ ... │ │ │ │ submi r0, ip, #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, lsr #16 │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ - strbeq fp, [r1], #408 @ 0x198 │ │ │ │ + strbeq fp, [r1], #416 @ 0x1a0 │ │ │ │ submi r0, ip, #0, 28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, asr #16 │ │ │ │ tsteq fp, r0, lsl r8 │ │ │ │ ... │ │ │ │ submi r0, ip, #2560 @ 0xa00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r8, asr r8 │ │ │ │ smlabteq fp, r8, r7, r6 │ │ │ │ ... │ │ │ │ eorseq r0, lr, fp, lsl #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ tsteq fp, r0, ror r8 │ │ │ │ biceq r3, r0, r8, lsr #24 │ │ │ │ - subseq lr, lr, #232, 12 @ 0xe800000 │ │ │ │ + subseq lr, lr, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpmi r5, #232, 30 @ 0x3a0 │ │ │ │ + cmpmi r5, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x010b68b8 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, lr, lsr r0 │ │ │ │ strbeq ip, [r3], #4080 @ 0xff0 │ │ │ │ submi r0, ip, #160, 28 @ 0xa00 │ │ │ │ svceq 0x00c01811 │ │ │ │ @@ -390266,15 +390266,15 @@ │ │ │ │ @ instruction: 0x011fffd0 │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ tstpeq pc, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ ... │ │ │ │ andeq r0, r0, r4 │ │ │ │ ... │ │ │ │ - vmaxnm.f64 d24, d26, d0 │ │ │ │ + @ instruction: 0xfed10b80 │ │ │ │ cmneq r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r0, r0, lsr #32 │ │ │ │ @ instruction: 0x01200008 │ │ │ │ qaddeq r0, r0, r0 │ │ │ │ @ instruction: 0x01200010 │ │ │ │ tsteq r0, r8, rrx │ │ │ │ @@ -390336,16 +390336,16 @@ │ │ │ │ ldrdeq r0, [r0, r0]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r0, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r0, r0, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r0, r8, #2 │ │ │ │ - teqeq r5, r0, lsl lr │ │ │ │ - strheq ip, [pc, r0]! │ │ │ │ + @ instruction: 0x01200600 │ │ │ │ + subseq pc, pc, #208, 30 @ 0x340 │ │ │ │ @ instruction: 0x01241eb8 │ │ │ │ tsteq r0, r0, ror #8 │ │ │ │ @ instruction: 0x01200120 │ │ │ │ tsteq r2, r0, ror #12 │ │ │ │ @ instruction: 0x01200128 │ │ │ │ tsteq r2, r8, asr #14 │ │ │ │ @ instruction: 0x01200130 │ │ │ │ @@ -390642,1526 +390642,1526 @@ │ │ │ │ lsreq r1, r0, #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r8, #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r8, r8 │ │ │ │ - @ instruction: 0x01200f00 │ │ │ │ - @ instruction: 0x01200118 │ │ │ │ - subeq sl, lr, #72, 20 @ 0x48000 │ │ │ │ - smlabteq r9, r8, r4, lr │ │ │ │ + smulwteq r0, r8, r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r0, [r0, -r0]! @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r0, [r0, -r8]! │ │ │ │ - cmneq ip, r8, lsl #29 │ │ │ │ - @ instruction: 0x01200600 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + subseq lr, pc, #232, 10 @ 0x3a000000 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200630 │ │ │ │ + smulwteq r0, r0, r5 │ │ │ │ + @ instruction: 0x01200618 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aeb1e8 │ │ │ │ - @ instruction: 0x01200718 │ │ │ │ - smulbteq sp, r8, pc @ │ │ │ │ smulwteq r0, r0, r2 │ │ │ │ asreq r1, r0, #16 │ │ │ │ @ instruction: 0x01200620 │ │ │ │ - cmneq r0, r8, lsr pc │ │ │ │ - @ instruction: 0x01200710 │ │ │ │ - cmneq ip, r8, lsl lr │ │ │ │ - @ instruction: 0x01200630 │ │ │ │ - @ instruction: 0x01a1cb18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01200a70 │ │ │ │ + @ instruction: 0x01200628 │ │ │ │ + subseq lr, pc, #64, 10 @ 0x10000000 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200690 │ │ │ │ + @ instruction: 0x01200608 │ │ │ │ + @ instruction: 0x01201298 │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ @ instruction: 0x01200638 │ │ │ │ strdeq r4, [sl, -r8] │ │ │ │ @ instruction: 0x01200640 │ │ │ │ tsteq sl, r8, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r1, r8, #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01200660 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r7, r0 │ │ │ │ - @ instruction: 0x01200678 │ │ │ │ - @ instruction: 0x01200628 │ │ │ │ - @ instruction: 0x01200630 │ │ │ │ - @ instruction: 0x01a1cac8 │ │ │ │ - @ instruction: 0x01200690 │ │ │ │ @ instruction: 0x01200670 │ │ │ │ - @ instruction: 0x01200630 │ │ │ │ - strdeq ip, [r1, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r1, r0 @ │ │ │ │ - smulwbeq r0, r0, r6 │ │ │ │ + @ instruction: 0x01200678 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r0, r0, r6, r0 │ │ │ │ - @ instruction: 0x01200630 │ │ │ │ - @ instruction: 0x01a1cb40 │ │ │ │ + subseq lr, pc, #232, 8 @ 0xe8000000 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsleq r1, r0 @ │ │ │ │ @ instruction: 0x012006b8 │ │ │ │ - @ instruction: 0x01200698 │ │ │ │ + @ instruction: 0x01200668 │ │ │ │ + smulwbeq r0, r0, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smulwbeq r0, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012006b0 │ │ │ │ - lsreq r0, r0, #27 │ │ │ │ + subseq lr, pc, #16, 10 @ 0x4000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abdb30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smulwteq r0, r8, r6 │ │ │ │ + @ instruction: 0x01200698 │ │ │ │ ldrdeq r0, [r0, -r0]! @ │ │ │ │ - smulwbeq r0, r8, r6 │ │ │ │ - @ instruction: 0x01200630 │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8 @ │ │ │ │ + ldrdeq r0, [r0, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ smulwteq r0, r0, r6 │ │ │ │ + subseq lr, pc, #144, 10 @ 0x24000000 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200710 │ │ │ │ smlawteq r0, r0, r6, r0 │ │ │ │ - @ instruction: 0x01200630 │ │ │ │ - @ instruction: 0x01a1e788 │ │ │ │ - strdeq r0, [r0, -r0]! @ │ │ │ │ - ldrdeq r0, [r0, -r8]! │ │ │ │ - @ instruction: 0x01200630 │ │ │ │ - @ instruction: 0x01a1e300 │ │ │ │ + strdeq r0, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smulwteq r0, r8, r6 │ │ │ │ @ instruction: 0x01200700 │ │ │ │ - @ instruction: 0x01200668 │ │ │ │ - @ instruction: 0x01200708 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200708 │ │ │ │ + subseq lr, pc, #48, 12 @ 0x3000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r0, [r0, -r8]! │ │ │ │ - @ instruction: 0x01200728 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + strdeq r0, [r0, -r0]! @ │ │ │ │ + @ instruction: 0x01200118 │ │ │ │ + @ instruction: 0x01a1ceb0 │ │ │ │ @ instruction: 0x01200298 │ │ │ │ roreq r1, r0, #17 │ │ │ │ + teqeq r5, r0, lsl lr │ │ │ │ + @ instruction: 0x01afc150 │ │ │ │ + subseq r2, r8, #208, 30 @ 0x340 │ │ │ │ + @ instruction: 0x01ada7a8 │ │ │ │ + @ instruction: 0x01201508 │ │ │ │ + @ instruction: 0x01200728 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + @ instruction: 0x01adb9c8 │ │ │ │ + subeq sl, lr, #72, 20 @ 0x48000 │ │ │ │ + smlabteq r9, r8, r4, lr │ │ │ │ @ instruction: 0x01200758 │ │ │ │ - strdeq r6, [r2, #-72]! @ 0xffffffb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsl #18 │ │ │ │ - @ instruction: 0x01200748 │ │ │ │ - cmneq r1, r8, asr #12 │ │ │ │ - @ instruction: 0x01200750 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af5c88 │ │ │ │ + cmneq fp, r8, ror #17 │ │ │ │ @ instruction: 0x01200760 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aba8b8 │ │ │ │ - @ instruction: 0x01200770 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ + ldrdeq fp, [lr, r0]! │ │ │ │ + @ instruction: 0x01200e28 │ │ │ │ + cmneq sp, r8, lsr #30 │ │ │ │ @ instruction: 0x01200778 │ │ │ │ - smlawteq r0, r0, r8, r0 │ │ │ │ - strdeq r0, [r0, -r0]! @ │ │ │ │ - cmneq r1, r8, lsr r1 │ │ │ │ + cmneq fp, r8, ror #2 │ │ │ │ + @ instruction: 0x01200e20 │ │ │ │ + cmneq fp, r8, ror r8 │ │ │ │ @ instruction: 0x01200210 │ │ │ │ lsleq r1, r8, #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01200f08 │ │ │ │ - smlawteq r0, r8, r8, r0 │ │ │ │ - @ instruction: 0x01287a58 │ │ │ │ - smulwbeq r0, r0, r7 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ - smulwbeq r0, r8, r7 │ │ │ │ - @ instruction: 0x01200998 │ │ │ │ - subseq pc, pc, #32, 30 @ 0x80 │ │ │ │ - cmneq r4, r8, lsr #27 │ │ │ │ - @ instruction: 0x012007b8 │ │ │ │ - subseq ip, r0, #32, 20 @ 0x20000 │ │ │ │ - @ instruction: 0x012008b0 │ │ │ │ - @ instruction: 0x01200948 │ │ │ │ - ldrdeq r0, [r0, -r0]! @ │ │ │ │ + @ instruction: 0x01201518 │ │ │ │ + @ instruction: 0x01200798 │ │ │ │ + @ instruction: 0x01a1cb18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01200808 │ │ │ │ + @ instruction: 0x01200790 │ │ │ │ + @ instruction: 0x01200798 │ │ │ │ + @ instruction: 0x01a1cac8 │ │ │ │ + ldrdeq r9, [sp, -r0]! │ │ │ │ + @ instruction: 0x01a1c320 │ │ │ │ + smlawteq r0, r0, r7, r0 │ │ │ │ cmneq ip, r8, lsl #2 │ │ │ │ + ldrdeq r0, [r0, -r0]! @ │ │ │ │ + cmneq ip, r8, lsl r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r0, r9 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ - cmneq ip, r8, lsl r1 │ │ │ │ - smulwteq r0, r0, r7 │ │ │ │ cmneq ip, r8, lsr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, asr r1 │ │ │ │ - smulwteq r0, r8, r7 │ │ │ │ + smulwteq r0, r0, r7 │ │ │ │ cmneq ip, r8, ror #2 │ │ │ │ - strdeq r0, [r0, -r0]! @ │ │ │ │ + smulwteq r0, r8, r7 │ │ │ │ cmneq ip, r8, ror r1 │ │ │ │ + strdeq r0, [r0, -r0]! @ │ │ │ │ + smulbbeq ip, r8, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r8, r9 │ │ │ │ - strdeq r0, [r0, -r8]! │ │ │ │ - smulbbeq ip, r8, r1 │ │ │ │ - @ instruction: 0x01200818 │ │ │ │ - tsteq r5, r8, ror #24 │ │ │ │ @ instruction: 0x01200820 │ │ │ │ - @ instruction: 0x01051cb0 │ │ │ │ - @ instruction: 0x01200828 │ │ │ │ - smlatteq r5, r0, ip, r1 │ │ │ │ + smulwbeq r0, r8, r7 │ │ │ │ + @ instruction: 0x01200798 │ │ │ │ + strdeq ip, [r1, r0]! │ │ │ │ + ldrdeq r9, [sp, -r0]! │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ @ instruction: 0x01200830 │ │ │ │ - strdeq r1, [r5, -r8] │ │ │ │ - @ instruction: 0x01200840 │ │ │ │ - smlabbeq r5, r8, sp, r1 │ │ │ │ + @ instruction: 0x01200810 │ │ │ │ + @ instruction: 0x01200798 │ │ │ │ + @ instruction: 0x01a1cb40 │ │ │ │ + @ instruction: 0x01200850 │ │ │ │ + @ instruction: 0x01200828 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, #19 │ │ │ │ @ instruction: 0x01200848 │ │ │ │ - @ instruction: 0x01051db8 │ │ │ │ - @ instruction: 0x01200850 │ │ │ │ - smlatteq r5, r8, sp, r1 │ │ │ │ - @ instruction: 0x01200858 │ │ │ │ - tsteq r5, r8, ror lr │ │ │ │ + lsreq r0, r0, #27 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abdc20 │ │ │ │ @ instruction: 0x01200860 │ │ │ │ - tsteq r5, r8, lsl #30 │ │ │ │ - @ instruction: 0x01200868 │ │ │ │ - tsteq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01200840 │ │ │ │ + @ instruction: 0x01200798 │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ @ instruction: 0x01200870 │ │ │ │ - tsteq r5, r0, asr pc │ │ │ │ - @ instruction: 0x01200878 │ │ │ │ - tsteq r5, r8, ror #30 │ │ │ │ - smlawbeq r0, r8, r8, r0 │ │ │ │ - @ instruction: 0x010528b0 │ │ │ │ + @ instruction: 0x01200858 │ │ │ │ + @ instruction: 0x01200798 │ │ │ │ + @ instruction: 0x01a1e788 │ │ │ │ + ldrdeq r0, [r0, -r0]! @ │ │ │ │ + @ instruction: 0x01200868 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200818 │ │ │ │ @ instruction: 0x012002b8 │ │ │ │ lsreq r1, r8, #19 │ │ │ │ - @ instruction: 0x01200890 │ │ │ │ - strdeq r2, [r5, -r8] │ │ │ │ + @ instruction: 0x01200878 │ │ │ │ + @ instruction: 0x01200718 │ │ │ │ @ instruction: 0x01200898 │ │ │ │ - tsteq r5, r0, lsl r9 │ │ │ │ + smlawbeq r0, r8, r8, r0 │ │ │ │ smulwbeq r0, r0, r8 │ │ │ │ - smlabbeq r5, r8, r9, r2 │ │ │ │ - smulwbeq r0, r8, r8 │ │ │ │ - smlatbeq r5, r0, r9, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r2, [r5, -r0] │ │ │ │ - @ instruction: 0x01200608 │ │ │ │ - cmneq r3, r8, ror ip │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ - @ instruction: 0x01200900 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200798 │ │ │ │ + @ instruction: 0x01a1e300 │ │ │ │ @ instruction: 0x012008b8 │ │ │ │ - @ instruction: 0x01200920 │ │ │ │ - smulwteq r0, r8, lr │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + smlawteq r0, r8, r8, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r1, [r0, r0]! │ │ │ │ smulwteq r0, r0, r8 │ │ │ │ - cmneq r1, r8, lsl #7 │ │ │ │ - @ instruction: 0x01200918 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01241118 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ - strdeq r0, [sl, #-248]! @ 0xffffff08 │ │ │ │ - @ instruction: 0x01200910 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - @ instruction: 0x01200d40 │ │ │ │ - strdeq r0, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012a6c00 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200900 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012ac730 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r0, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b13a58 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adcd78 │ │ │ │ - ldrbeq pc, [pc], #4040 @ 1200928 <__bss_end__@@Base+0x3a3b6c> @ │ │ │ │ - cmneq r6, r8, asr #15 │ │ │ │ - smulwteq r0, r8, r5 │ │ │ │ - smlatteq r9, r8, r1, pc @ │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - lsleq r2, r0, #27 │ │ │ │ - subseq pc, pc, #88, 26 @ 0x1600 │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ + @ instruction: 0x01200918 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012d35e8 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200928 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012d4b28 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200938 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012e4920 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r0, #20 │ │ │ │ - @ instruction: 0x01200a90 │ │ │ │ - @ instruction: 0x01200930 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1950 │ │ │ │ - subseq pc, pc, #8 │ │ │ │ - @ instruction: 0x01ac6500 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ - smlawteq r0, r8, r9, r0 │ │ │ │ + @ instruction: 0x01200950 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq r2, r0, lsr sl │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200960 │ │ │ │ - @ instruction: 0x01200978 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqpeq r2, r0, lsl #27 @ p-variant is OBSOLETE │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200970 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq r3, r0, lsr #9 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + smlawbeq r0, r8, r9, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ strdeq r0, [r0, -r8]! │ │ │ │ asreq r1, r8, #20 │ │ │ │ - @ instruction: 0x01200990 │ │ │ │ - lsleq r1, r0 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200938 │ │ │ │ - smulwbeq r0, r8, fp │ │ │ │ - @ instruction: 0x01200950 │ │ │ │ + teqeq r9, r0, lsl r9 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200998 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq sl, r0, asr #13 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ smulwbeq r0, r8, r9 │ │ │ │ - cmneq sl, r8, asr #2 │ │ │ │ - @ instruction: 0x01200a50 │ │ │ │ - andle r0, r0, r2 │ │ │ │ - ldrdeq r0, [r0, -r0]! @ │ │ │ │ - @ instruction: 0x01a7ce78 │ │ │ │ - @ instruction: 0x0121d360 │ │ │ │ - @ instruction: 0x01afd258 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq fp, r8, lsr r3 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x012009b8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq r6, r0, ror #11 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200908 │ │ │ │ roreq r1, r0, sl │ │ │ │ - @ instruction: 0x01200a00 │ │ │ │ - @ instruction: 0x012009b8 │ │ │ │ - smlawbeq r0, r8, r9, r0 │ │ │ │ - cmneq r2, r8, lsr #21 │ │ │ │ + ldrdeq r0, [r0, -r0]! @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq ip, r0 @ │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ smulwteq r0, r0, r9 │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ - @ instruction: 0x012009b0 │ │ │ │ - subseq pc, pc, #152, 24 @ 0x9800 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x0121c628 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ - @ instruction: 0x01a7b230 │ │ │ │ - ldrdeq r0, [r0, -r8]! │ │ │ │ - subseq pc, pc, #216, 24 @ 0xd800 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ - @ instruction: 0x01abac28 │ │ │ │ - @ instruction: 0x01200a40 │ │ │ │ - strdeq r0, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq fp, r0, ror #14 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200a00 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + smlawteq r8, r0, r0, r9 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r0, #21 │ │ │ │ @ instruction: 0x01200a20 │ │ │ │ - @ instruction: 0x01a7aec0 │ │ │ │ - smulwteq r0, r8, r9 │ │ │ │ - @ instruction: 0x01b16550 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200a30 │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ - @ instruction: 0x01200a18 │ │ │ │ - cmneq ip, r8, lsr r1 │ │ │ │ - smlawbeq r8, r8, fp, lr │ │ │ │ - @ instruction: 0x01a187e8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200a38 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200a40 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r1, r8, #21 │ │ │ │ + @ instruction: 0x01200a58 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - @ instruction: 0x01200a60 │ │ │ │ - subeq r7, r0, #216 @ 0xd8 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200a68 │ │ │ │ - @ instruction: 0x01200b28 │ │ │ │ - smulwteq r0, r8, r8 │ │ │ │ - strdeq r0, [sl, #-216]! @ 0xffffff28 │ │ │ │ - @ instruction: 0x01200928 │ │ │ │ - smlatbeq sl, r8, r6, r1 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - asreq r2, r8, sp │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200a78 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200160 │ │ │ │ lsleq r1, r0, fp │ │ │ │ + @ instruction: 0x01200a90 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq ip, r8, lsr r1 │ │ │ │ - @ instruction: 0x01200b98 │ │ │ │ - @ instruction: 0x01200a78 │ │ │ │ - ldrdeq r0, [r0, -r0]! @ │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - smulwbeq r0, r8, sl │ │ │ │ - cmneq ip, r8, asr #28 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + smulwbeq r0, r0, sl │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200ab0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad9678 │ │ │ │ - subseq pc, pc, #16, 2 │ │ │ │ - cmneq ip, r8, lsr r1 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + smlawteq r0, r8, sl, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smulwbeq r0, r0, r2 │ │ │ │ lsreq r1, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smulwbeq r0, r0, r9 │ │ │ │ - cmneq sl, r8, lsr r1 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ - @ instruction: 0x01200d48 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + smulwteq r0, r8, sl │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01a72c98 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + strdeq r0, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r1, r0, #22 │ │ │ │ smulwbeq r0, r8, r5 │ │ │ │ lsleq r1, r8, #23 │ │ │ │ smlawbeq r0, r0, r8, r0 │ │ │ │ lsreq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r1, [r0, r8]! │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5b78 │ │ │ │ - @ instruction: 0x01200d18 │ │ │ │ - @ instruction: 0x01200b20 │ │ │ │ + @ instruction: 0x01200b28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200b38 │ │ │ │ - smlawbeq r0, r0, fp, r0 │ │ │ │ - @ instruction: 0x01200b40 │ │ │ │ - @ instruction: 0x01200bb8 │ │ │ │ - smulwbeq r0, r0, sl │ │ │ │ - cmneq ip, r8, ror #27 │ │ │ │ - @ instruction: 0x01200b70 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200b48 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200b68 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01200598 │ │ │ │ lsleq r1, r0, #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8, #24 │ │ │ │ - @ instruction: 0x01201338 │ │ │ │ - @ instruction: 0x01200b50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r0, r0, pc │ │ │ │ - subseq sp, r1, #96, 6 @ 0x80000001 │ │ │ │ - @ instruction: 0x01200618 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200b78 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ smlawbeq r0, r8, fp, r0 │ │ │ │ - @ instruction: 0x01200b48 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200618 │ │ │ │ - strdeq r9, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a1d2c0 │ │ │ │ - ldrdeq r0, [r0, -r0]! @ │ │ │ │ - @ instruction: 0x01200b90 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200b98 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r0, ip │ │ │ │ - @ instruction: 0x01200e20 │ │ │ │ - strdeq r0, [r0, -r0]! @ │ │ │ │ - subseq sp, r5, #216, 10 @ 0x36000000 │ │ │ │ - @ instruction: 0x01afb570 │ │ │ │ - @ instruction: 0x01200d38 │ │ │ │ @ instruction: 0x01200bb0 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc48 │ │ │ │ - ldrdeq r0, [r0, -r0]! @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smulwteq r0, r0, fp │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + smlawteq r0, r0, fp, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + ldrdeq r0, [r0, -r0]! @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r1, r8, ip │ │ │ │ smulwteq r0, r8, fp │ │ │ │ - subseq lr, pc, #208, 22 @ 0x34000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200c20 │ │ │ │ - smlawteq r0, r8, fp, r0 │ │ │ │ - @ instruction: 0x01200c00 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + strdeq r0, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200c08 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200c10 │ │ │ │ - subseq lr, pc, #32, 22 @ 0x8000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200c20 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01200108 │ │ │ │ lsreq r1, r0, #25 │ │ │ │ - @ instruction: 0x01200c48 │ │ │ │ - strdeq r0, [r0, -r8]! │ │ │ │ - @ instruction: 0x01200c30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200c48 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01200c38 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + strheq sl, [r0, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0x01200c40 │ │ │ │ - subseq lr, pc, #40, 20 @ 0x28000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200c78 │ │ │ │ - @ instruction: 0x01200c28 │ │ │ │ - @ instruction: 0x01200c60 │ │ │ │ + @ instruction: 0x01200890 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200c68 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawteq r0, r0, r2, r0 │ │ │ │ asreq r1, r8, #25 │ │ │ │ - @ instruction: 0x01200c68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200c70 │ │ │ │ - subseq lr, pc, #208, 18 @ 0x340000 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200c78 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smulwbeq r0, r8, ip │ │ │ │ - @ instruction: 0x01200c50 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ smlawbeq r0, r8, ip, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200c90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ smulwbeq r0, r0, ip │ │ │ │ - subseq lr, pc, #248, 18 @ 0x3e0000 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200cb0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r0, [r0, -r0]! @ │ │ │ │ - smlawbeq r0, r0, ip, r0 │ │ │ │ - @ instruction: 0x01200cb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ smlawteq r0, r0, ip, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, ip, r0 │ │ │ │ - subseq lr, pc, #152, 20 @ 0x98000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + ldrdeq r0, [r0, -r0]! @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200d08 │ │ │ │ - @ instruction: 0x01200cb0 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200a48 │ │ │ │ lsleq r1, r8, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r0, #26 │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r0, [r0, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200d00 │ │ │ │ - subseq lr, pc, #152, 22 @ 0x26000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200d10 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smulwteq r0, r8, ip │ │ │ │ - strdeq r0, [r0, -r0]! @ │ │ │ │ - @ instruction: 0x01a1ceb0 │ │ │ │ - @ instruction: 0x01200db8 │ │ │ │ - smlawteq r0, r0, fp, r0 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200d28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ roreq r1, r8, #26 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aecca0 │ │ │ │ - @ instruction: 0x01200d70 │ │ │ │ - @ instruction: 0x01200d30 │ │ │ │ - @ instruction: 0x01200db0 │ │ │ │ - @ instruction: 0x01200d28 │ │ │ │ - @ instruction: 0x01200e28 │ │ │ │ - @ instruction: 0x01201078 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200d38 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200d48 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01200d58 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01200d78 │ │ │ │ - @ instruction: 0x01201060 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0 @ │ │ │ │ - @ instruction: 0x01294538 │ │ │ │ - @ instruction: 0x01af3348 │ │ │ │ - smlawteq r0, r0, lr, r0 │ │ │ │ - @ instruction: 0x01200d68 │ │ │ │ - @ instruction: 0x01200740 │ │ │ │ - cmneq sp, r8, asr r4 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq sl, [ip, r0]! │ │ │ │ - subseq r4, lr, #184, 8 @ 0xb8000000 │ │ │ │ - @ instruction: 0x01a2f560 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - @ instruction: 0x01abebe8 │ │ │ │ - adcle r4, r5, #236, 28 @ 0xec0 │ │ │ │ - @ instruction: 0x01a2f560 │ │ │ │ + @ instruction: 0x01200d70 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + smlawbeq r0, r0, sp, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200d90 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + smulwbeq r0, r8, sp │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200d98 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01200db8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200d90 │ │ │ │ - @ instruction: 0x01200e18 │ │ │ │ - smlawbeq r0, r0, sp, r0 │ │ │ │ - ldrdeq r9, [sp, -r0]! │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ - @ instruction: 0x012b1340 │ │ │ │ - lsreq r3, r0, #1 │ │ │ │ - @ instruction: 0x01200e90 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ smlawteq r0, r8, sp, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r8, r8, r7, fp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smulwbeq r0, r8, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r1, r0, #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r8, #28 │ │ │ │ smlawteq r0, r8, r7, r0 │ │ │ │ lsreq r1, r0, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r8, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8, #29 │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - strdeq pc, [lr, r8]! │ │ │ │ - @ instruction: 0x01200e48 │ │ │ │ @ instruction: 0x01200e10 │ │ │ │ - ldrdeq r0, [r0, -r8]! │ │ │ │ + smulwbeq r0, r0, r7 │ │ │ │ + @ instruction: 0x01200e18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01200e08 │ │ │ │ - @ instruction: 0x01200730 │ │ │ │ - cmneq r4, r8, ror sp │ │ │ │ - @ instruction: 0x01200e98 │ │ │ │ - @ instruction: 0x012aa300 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae1918 │ │ │ │ + @ instruction: 0x01200e30 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ @ instruction: 0x01200b58 │ │ │ │ ldrdeq r1, [r0, r0]! │ │ │ │ - @ instruction: 0x01200eb0 │ │ │ │ + ldrdeq r9, [sp, -r0]! │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ + @ instruction: 0x01200e90 │ │ │ │ @ instruction: 0x01200e38 │ │ │ │ + smulwbeq r0, r0, lr │ │ │ │ + strdeq r6, [r2, #-72]! @ 0xffffffb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r0, sp, r0 │ │ │ │ - @ instruction: 0x01200e50 │ │ │ │ - @ instruction: 0x01200d10 │ │ │ │ - @ instruction: 0x01200e68 │ │ │ │ - @ instruction: 0x01200e58 │ │ │ │ + cmneq r2, r8, lsl #18 │ │ │ │ @ instruction: 0x01200e78 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r1, r8, lsr #12 │ │ │ │ @ instruction: 0x01206ba0 │ │ │ │ strheq sp, [ip, #-232]! @ 0xffffff18 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200e98 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r0, r8]! │ │ │ │ - @ instruction: 0x01294538 │ │ │ │ - ldrdeq ip, [ip, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ + smulwteq r0, r8, lr │ │ │ │ smlawbeq r0, r8, lr, r0 │ │ │ │ - smulwbeq r0, r0, lr │ │ │ │ - @ instruction: 0x01200f28 │ │ │ │ - ldrdeq r0, [r0, -r8]! │ │ │ │ - cmneq r1, r8, ror r6 │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ab8590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af5c10 │ │ │ │ smulwbeq r0, r8, lr │ │ │ │ - subseq r0, r9, #208, 26 @ 0x3400 │ │ │ │ - ldrdeq sl, [sp, r0]! │ │ │ │ - strdeq r0, [r0, -r8]! │ │ │ │ + andle r0, r0, r0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01aba930 │ │ │ │ @ instruction: 0x01200eb8 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + smlawteq r0, r0, lr, r0 │ │ │ │ + @ instruction: 0x01201020 │ │ │ │ + @ instruction: 0x01200750 │ │ │ │ + cmneq r1, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r0, #30 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad5820 │ │ │ │ - @ instruction: 0x01203f10 │ │ │ │ - ldrdeq r0, [r0, -r0]! @ │ │ │ │ - @ instruction: 0x01286b90 │ │ │ │ - @ instruction: 0x01ac5808 │ │ │ │ - @ instruction: 0x01200f78 │ │ │ │ + ldrdeq r0, [r0, -r8]! │ │ │ │ + strdeq r0, [sl, #-248]! @ 0xffffff08 │ │ │ │ + @ instruction: 0x01200f28 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ + @ instruction: 0x01200f60 │ │ │ │ smulwteq r0, r0, lr │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ - @ instruction: 0x01200f38 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200e48 │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ - smlawteq r0, r8, pc, r0 @ │ │ │ │ - smulwteq r0, r0, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + subseq pc, pc, #104, 30 @ 0x1a0 │ │ │ │ + strdeq r0, [r0, -r8]! │ │ │ │ + @ instruction: 0x012007b0 │ │ │ │ @ instruction: 0x01200f18 │ │ │ │ + @ instruction: 0x01200f00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r8, #30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, pc, r0 @ │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acecc8 │ │ │ │ - smulwbeq r0, r8, pc @ │ │ │ │ @ instruction: 0x01200f20 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - @ instruction: 0x01201130 │ │ │ │ - @ instruction: 0x01200f30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b13a58 │ │ │ │ + strheq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01287a58 │ │ │ │ @ instruction: 0x01200f40 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ + @ instruction: 0x01201010 │ │ │ │ + smlawbeq r0, r8, r2, r1 │ │ │ │ + @ instruction: 0x01200f68 │ │ │ │ + tsteq r5, r8, ror #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r1, r0, pc │ │ │ │ - @ instruction: 0x01200f48 │ │ │ │ - tsteq r6, r8, ror #8 │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ + @ instruction: 0x01200f98 │ │ │ │ @ instruction: 0x01200f58 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ - @ instruction: 0x01200f60 │ │ │ │ - smlabbeq r6, r0, r4, lr │ │ │ │ - @ instruction: 0x0128c118 │ │ │ │ - ldrdeq ip, [pc, r8]! │ │ │ │ - @ instruction: 0x01201008 │ │ │ │ @ instruction: 0x01200f70 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlabbeq r8, r8, r5, r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01200fb0 │ │ │ │ + @ instruction: 0x01051cb0 │ │ │ │ + @ instruction: 0x01200f78 │ │ │ │ + smlatteq r5, r0, ip, r1 │ │ │ │ + smlawbeq r0, r0, pc, r0 @ │ │ │ │ + strdeq r1, [r5, -r8] │ │ │ │ + smulwbeq r0, r0, pc @ │ │ │ │ + smlabbeq r5, r8, sp, r1 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r8 @ │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae4280 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab8568 │ │ │ │ - strdeq r0, [r0, -r8]! │ │ │ │ - @ instruction: 0x01200f98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012010a8 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad2f58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r7, r8, #27 │ │ │ │ - smlawteq r0, r0, r0, r1 │ │ │ │ + smlawbeq r0, r8, pc, r0 @ │ │ │ │ + smulwbeq r0, r8, pc @ │ │ │ │ + @ instruction: 0x01051db8 │ │ │ │ + @ instruction: 0x01200fb0 │ │ │ │ + smlatteq r5, r8, sp, r1 │ │ │ │ @ instruction: 0x01200fb8 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ - @ instruction: 0x01af5828 │ │ │ │ + tsteq r5, r0, lsr r7 │ │ │ │ + smlawteq r0, r0, pc, r0 @ │ │ │ │ + tsteq r5, r8, asr #14 │ │ │ │ + smlawteq r0, r8, pc, r0 @ │ │ │ │ + ldrdeq r2, [r5, -r8] │ │ │ │ + ldrdeq r0, [r0, -r0]! @ │ │ │ │ + tsteq r5, r8, lsr r8 │ │ │ │ + ldrdeq r0, [r0, -r8]! │ │ │ │ + tsteq r5, r0, asr r8 │ │ │ │ smulwteq r0, r8, pc @ │ │ │ │ - ldrdeq r0, [sp, #-152]! @ 0xffffff68 │ │ │ │ + @ instruction: 0x010528b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r0, #31 │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ - andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac28b0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r0, [r0, -r0]! @ │ │ │ │ - @ instruction: 0x01289240 │ │ │ │ - @ instruction: 0x01ac83a0 │ │ │ │ - @ instruction: 0x012010a0 │ │ │ │ + strdeq r2, [r5, -r8] │ │ │ │ + strdeq r0, [r0, -r8]! │ │ │ │ + tsteq r5, r0, lsl r9 │ │ │ │ @ instruction: 0x01201000 │ │ │ │ + smlabbeq r5, r8, r9, r2 │ │ │ │ + @ instruction: 0x01201008 │ │ │ │ + smlatbeq r5, r0, r9, r2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r2, [r5, -r0] │ │ │ │ + subseq pc, pc, #200, 22 @ 0x32000 │ │ │ │ + cmneq r4, r8, lsr #27 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ + @ instruction: 0x01201078 │ │ │ │ @ instruction: 0x01201018 │ │ │ │ - subseq r5, sl, #0, 26 │ │ │ │ - @ instruction: 0x01201020 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - ldrdeq r0, [r0, -r8]! │ │ │ │ - smulbbeq sp, r8, r9 │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ roreq r1, r8, #31 │ │ │ │ @ instruction: 0x01200c98 │ │ │ │ lsleq r2, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r8, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rrxeq r2, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - msreq SPSR_fxc, r8, ror #26 │ │ │ │ - @ instruction: 0x01201048 │ │ │ │ - msreq SPSR_fxc, r8, lsr #27 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + qsubeq r1, r0, r0 │ │ │ │ + subseq ip, r0, #88, 24 @ 0x5800 │ │ │ │ qsubeq r1, r8, r0 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acb988 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - tsteq r6, r8, lsr #30 │ │ │ │ - @ instruction: 0x01201168 │ │ │ │ + @ instruction: 0x01201238 │ │ │ │ + @ instruction: 0x01200768 │ │ │ │ + cmneq r3, r8, ror ip │ │ │ │ @ instruction: 0x01201068 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad6950 │ │ │ │ + cmneq sl, r8, lsr r1 │ │ │ │ + smlawbeq r0, r0, r0, r1 │ │ │ │ + andle r0, r0, r2 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ + smlawbeq r0, r0, r3, r1 │ │ │ │ + @ instruction: 0x01201070 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r8, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r2, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r0, r8]! │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ - smlawbeq r0, r0, r0, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012010a8 │ │ │ │ + subeq r4, r0, #144, 12 @ 0x9000000 │ │ │ │ strheq r1, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012010e0 │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - smlawteq r0, r8, r2, r1 │ │ │ │ - strheq r1, [r0, -r8]! │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad6950 │ │ │ │ - smlawbeq r0, r8, r1, r1 │ │ │ │ - smlawteq r0, r8, r0, r1 │ │ │ │ - andeq r0, r0, r1, lsl #8 │ │ │ │ - svccc 0x00800000 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012011a0 │ │ │ │ - subeq pc, pc, #232, 30 @ 0x3a0 │ │ │ │ - @ instruction: 0x01ae6558 │ │ │ │ - @ instruction: 0x01201a30 │ │ │ │ - @ instruction: 0x012010e8 │ │ │ │ - @ instruction: 0x01201148 │ │ │ │ - cmneq r3, r8, lsr ip │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01201220 │ │ │ │ + ldrdeq r0, [r0, -r0]! @ │ │ │ │ + strdeq r0, [sl, #-216]! @ 0xffffff28 │ │ │ │ + @ instruction: 0x01201200 │ │ │ │ + @ instruction: 0x01201500 │ │ │ │ + subseq pc, pc, #160, 18 @ 0x280000 │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ + cmneq r1, r8, ror r3 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ andle r0, r0, r1 │ │ │ │ + subseq lr, pc, #72, 24 @ 0x4800 │ │ │ │ + @ instruction: 0x01ac6500 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ + @ instruction: 0x01201178 │ │ │ │ + @ instruction: 0x012010e0 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01201108 │ │ │ │ + lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r0, #2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlabbeq r8, r8, r5, r9 │ │ │ │ - @ instruction: 0x01201118 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ - @ instruction: 0x01201178 │ │ │ │ - @ instruction: 0x01201128 │ │ │ │ @ instruction: 0x01201120 │ │ │ │ - cmneq ip, r8, lsr r1 │ │ │ │ - @ instruction: 0x01201138 │ │ │ │ - @ instruction: 0x01201108 │ │ │ │ - @ instruction: 0x01201158 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01201140 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r2, r8, #2 │ │ │ │ + @ instruction: 0x01201130 │ │ │ │ + strdeq r1, [fp, #-120]! @ 0xffffff88 │ │ │ │ + @ instruction: 0x01201138 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad7a80 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - ldrdeq r8, [pc, r8]! @ │ │ │ │ + @ instruction: 0x01ac78b0 │ │ │ │ + @ instruction: 0x01201060 │ │ │ │ + cmneq sl, r8, lsr #2 │ │ │ │ + smlawbeq r0, r0, r1, r1 │ │ │ │ + @ instruction: 0x01a7ce78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201160 │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ - @ instruction: 0x012011e0 │ │ │ │ + lsreq r2, r8, #2 │ │ │ │ + @ instruction: 0x0121d360 │ │ │ │ + @ instruction: 0x01afd1b8 │ │ │ │ + @ instruction: 0x01201168 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ @ instruction: 0x01201170 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adf820 │ │ │ │ - @ instruction: 0x01201248 │ │ │ │ - smlawbeq r0, r0, r1, r1 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x01201128 │ │ │ │ + cmneq fp, r8, ror #15 │ │ │ │ + @ instruction: 0x012011b8 │ │ │ │ + @ instruction: 0x01201158 │ │ │ │ + @ instruction: 0x01201100 │ │ │ │ + cmneq r2, r8, lsr #21 │ │ │ │ + @ instruction: 0x01201198 │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ @ instruction: 0x01200360 │ │ │ │ asreq r2, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smulwbeq r0, r0, pc @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01201258 │ │ │ │ - @ instruction: 0x01201198 │ │ │ │ - ldrdeq r7, [fp, r8]! │ │ │ │ - qsubeq r1, r0, r0 │ │ │ │ - msreq (UNDEF: 107), r8, asr #29 │ │ │ │ - smlawteq r0, r0, r1, r1 │ │ │ │ - tsteq r6, r0, asr #24 │ │ │ │ - ldrdeq r0, [sp, #-88]! @ 0xffffffa8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01201148 │ │ │ │ + subseq pc, pc, #240, 16 @ 0xf00000 │ │ │ │ + @ instruction: 0x012011a8 │ │ │ │ + @ instruction: 0x01a7b230 │ │ │ │ + smlawbeq r0, r8, r1, r1 │ │ │ │ + subseq pc, pc, #32, 18 @ 0x80000 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01abaca0 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ @ instruction: 0x012011b0 │ │ │ │ - @ instruction: 0x01a2dd00 │ │ │ │ + smlawteq r0, r8, r1, r1 │ │ │ │ + @ instruction: 0x01a7aec0 │ │ │ │ + @ instruction: 0x012011a0 │ │ │ │ + @ instruction: 0x01b16550 │ │ │ │ @ instruction: 0x01200410 │ │ │ │ roreq r2, r8, r1 │ │ │ │ - @ instruction: 0x01299b48 │ │ │ │ - lsreq r4, r8, #23 │ │ │ │ - @ instruction: 0x01201270 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - @ instruction: 0x0128c118 │ │ │ │ - @ instruction: 0x01afc948 │ │ │ │ + @ instruction: 0x012011e0 │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ + smlawteq r0, r0, r1, r1 │ │ │ │ + smulbteq ip, r8, r9 │ │ │ │ + smlawbeq r8, r8, fp, lr │ │ │ │ + @ instruction: 0x01a187e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smulwbeq r0, r0, pc @ │ │ │ │ - @ instruction: 0x01201200 │ │ │ │ - strheq sl, [r0, #-216]! @ 0xffffff28 │ │ │ │ - @ instruction: 0x01201208 │ │ │ │ - ldrdeq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + @ instruction: 0x012011e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200e60 │ │ │ │ + @ instruction: 0x01adcc88 │ │ │ │ + ldrbeq pc, [pc], #4040 @ 1201208 <__bss_end__@@Base+0x3a444c> @ │ │ │ │ + cmneq r6, r8, asr #15 │ │ │ │ + @ instruction: 0x01200748 │ │ │ │ + smlatteq r9, r8, r1, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r0, #3 │ │ │ │ - @ instruction: 0x01201220 │ │ │ │ - ldrdeq lr, [r0, r8]! │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - ldrdeq r7, [fp, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01201238 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac6078 │ │ │ │ + smlawbeq r0, r0, r2, r1 │ │ │ │ @ instruction: 0x01201218 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + lsleq r2, r0, #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - biceq r5, r0, r8, lsr #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq r5, r0, #30 │ │ │ │ - @ instruction: 0x012012e8 │ │ │ │ - @ instruction: 0x012011e8 │ │ │ │ + smulbteq ip, r8, r9 │ │ │ │ + @ instruction: 0x012012b0 │ │ │ │ + @ instruction: 0x01201228 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + strdeq r1, [sp, r0]! │ │ │ │ + @ instruction: 0x01201258 │ │ │ │ + cmneq ip, r8, asr #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r2, r8, #3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - @ instruction: 0x012012b0 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ - @ instruction: 0x012012a8 │ │ │ │ - @ instruction: 0x01201268 │ │ │ │ + @ instruction: 0x01201260 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae73e0 │ │ │ │ + strdeq r9, [sp, r0]! │ │ │ │ + subseq lr, pc, #128, 26 @ 0x2000 │ │ │ │ + smulbteq ip, r8, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r5, r8, #30 │ │ │ │ - @ instruction: 0x01201298 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb30 │ │ │ │ + @ instruction: 0x01201308 │ │ │ │ @ instruction: 0x01201278 │ │ │ │ + @ instruction: 0x012013b8 │ │ │ │ + @ instruction: 0x01201240 │ │ │ │ smlawteq r0, r0, r4, r0 │ │ │ │ strdeq r2, [r0, r0]! │ │ │ │ + @ instruction: 0x01201208 │ │ │ │ + smlatbeq sl, r8, r6, r1 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + asreq r2, r8, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01a72c98 │ │ │ │ + @ instruction: 0x012013a0 │ │ │ │ @ instruction: 0x012012a0 │ │ │ │ - @ instruction: 0x012012b8 │ │ │ │ - @ instruction: 0x01201ab8 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acae98 │ │ │ │ + smlawteq r0, r8, r2, r1 │ │ │ │ strdeq r1, [r0, -r8]! │ │ │ │ - cmneq r3, r8, ror #22 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - lsreq r5, r0, #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r0, r2, r1 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01201330 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r8, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01acb500 │ │ │ │ - @ instruction: 0x01201348 │ │ │ │ - @ instruction: 0x012012e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201248 │ │ │ │ + @ instruction: 0x016c4198 │ │ │ │ + @ instruction: 0x012012e8 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsreq r0, r0, pc │ │ │ │ + subseq ip, r1, #136, 4 @ 0x80000008 │ │ │ │ + @ instruction: 0x01200770 │ │ │ │ @ instruction: 0x01201300 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01201308 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012012e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200770 │ │ │ │ smlawbeq r0, r8, r3, r1 │ │ │ │ + @ instruction: 0x012012b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r2, r0, #4 │ │ │ │ - @ instruction: 0x01291be0 │ │ │ │ - @ instruction: 0x01afeec8 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ + @ instruction: 0x01201400 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + subseq fp, r5, #64, 2 │ │ │ │ + @ instruction: 0x01afb570 │ │ │ │ + @ instruction: 0x01201360 │ │ │ │ @ instruction: 0x01201328 │ │ │ │ - ldrsbeq r0, [r2, #-152]! @ 0xffffff68 │ │ │ │ - @ instruction: 0x01201340 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ - @ instruction: 0x01201378 │ │ │ │ - @ instruction: 0x01201330 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af5ee0 │ │ │ │ - @ instruction: 0x012013b8 │ │ │ │ - @ instruction: 0x01201318 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefae0 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r2, r8, #4 │ │ │ │ - @ instruction: 0x01201360 │ │ │ │ - cmneq r1, r8, ror #13 │ │ │ │ - smlawbeq r0, r0, r3, r1 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aecb88 │ │ │ │ + @ instruction: 0x012013b0 │ │ │ │ + @ instruction: 0x01201358 │ │ │ │ @ instruction: 0x012025e8 │ │ │ │ cmneq ip, r8, lsr #31 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - @ instruction: 0x01201370 │ │ │ │ + @ instruction: 0x01201378 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1c50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01201398 │ │ │ │ + teqeq r9, r0, lsl #8 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x01201348 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01201340 │ │ │ │ @ instruction: 0x01200228 │ │ │ │ lsleq r2, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012013a0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + strdeq r9, [r9, -r0]! │ │ │ │ + @ instruction: 0x01a1d2c0 │ │ │ │ + @ instruction: 0x01201468 │ │ │ │ + @ instruction: 0x01201398 │ │ │ │ + @ instruction: 0x01294538 │ │ │ │ + @ instruction: 0x01af3280 │ │ │ │ + smlawteq r0, r0, r4, r1 │ │ │ │ @ instruction: 0x012013a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r3, r1 │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - @ instruction: 0x012013b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012013e0 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ + @ instruction: 0x01201478 │ │ │ │ + @ instruction: 0x01201338 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae1828 │ │ │ │ + subseq r4, lr, #192, 4 │ │ │ │ + @ instruction: 0x01a2f560 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r8 @ │ │ │ │ - @ instruction: 0x01201418 │ │ │ │ - smlawteq r0, r8, r3, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012013e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012014b8 │ │ │ │ - @ instruction: 0x01201478 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ + @ instruction: 0x01abec60 │ │ │ │ + adcle r4, r5, #236, 28 @ 0xec0 │ │ │ │ + @ instruction: 0x01a2f560 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012013e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01201458 │ │ │ │ + smlawteq r0, r0, r3, r1 │ │ │ │ + smlawbeq r0, r0, r4, r1 │ │ │ │ + @ instruction: 0x01201700 │ │ │ │ + @ instruction: 0x01201420 │ │ │ │ strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01201400 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01201468 │ │ │ │ - @ instruction: 0x012014e8 │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r2, r0, #5 │ │ │ │ - @ instruction: 0x01201448 │ │ │ │ - @ instruction: 0x01201408 │ │ │ │ + subeq ip, r4, #56, 30 @ 0xe0 │ │ │ │ + strdeq fp, [sp, r0]! │ │ │ │ + @ instruction: 0x01201430 │ │ │ │ + @ instruction: 0x012016e8 │ │ │ │ + @ instruction: 0x01201418 │ │ │ │ + @ instruction: 0x01adba18 │ │ │ │ + @ instruction: 0x01200e68 │ │ │ │ + cmneq sp, r8, lsl #5 │ │ │ │ @ instruction: 0x01201428 │ │ │ │ - cmneq sl, r8, ror #23 │ │ │ │ - @ instruction: 0x01201460 │ │ │ │ - andle r0, r0, r3 │ │ │ │ - @ instruction: 0x01201438 │ │ │ │ - cmneq sl, r8, lsl #22 │ │ │ │ - @ instruction: 0x01201458 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201440 │ │ │ │ + @ instruction: 0x01adba40 │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ab8590 │ │ │ │ + subseq r9, pc, #192, 22 @ 0x30000 │ │ │ │ + @ instruction: 0x01adba68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r8, #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af3a50 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r8, r8, #29 │ │ │ │ - @ instruction: 0x01201358 │ │ │ │ - ldrsbeq lr, [r1, #-104]! @ 0xffffff98 │ │ │ │ - smlawbeq r0, r8, sp, r0 │ │ │ │ - @ instruction: 0x01a2f790 │ │ │ │ - @ instruction: 0x01201498 │ │ │ │ - smlawteq r0, r0, r7, r1 │ │ │ │ - adcle r4, r5, #240, 28 @ 0xf00 │ │ │ │ - @ instruction: 0x01a2f790 │ │ │ │ - smulwbeq r0, r8, sp │ │ │ │ - smlawbeq r0, r0, r4, r1 │ │ │ │ + @ instruction: 0x01201440 │ │ │ │ + @ instruction: 0x012b1340 │ │ │ │ + lsreq r3, r0, #1 │ │ │ │ + @ instruction: 0x012014a0 │ │ │ │ + @ instruction: 0x01201460 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01201470 │ │ │ │ + @ instruction: 0x01200e58 │ │ │ │ + cmneq r4, r8, ror sp │ │ │ │ + @ instruction: 0x012014a8 │ │ │ │ + @ instruction: 0x012aa300 │ │ │ │ smulwbeq r0, r8, r3 │ │ │ │ lsreq r2, r0, r3 │ │ │ │ - @ instruction: 0x01201320 │ │ │ │ - cmneq r1, r8, ror r8 │ │ │ │ - @ instruction: 0x012014a8 │ │ │ │ - strdeq lr, [ip, #-56]! @ 0xffffffc8 │ │ │ │ - @ instruction: 0x012014b0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01294538 │ │ │ │ + @ instruction: 0x01acc680 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aecca0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r4, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r5, r1 │ │ │ │ - teqeq r3, r0, lsl fp │ │ │ │ - @ instruction: 0x01a1d298 │ │ │ │ + @ instruction: 0x01201498 │ │ │ │ + @ instruction: 0x012014b0 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ + smlawteq r0, r8, r0, r1 │ │ │ │ + cmneq r1, r8, ror #12 │ │ │ │ + subseq pc, r8, #120, 14 @ 0x1e00000 │ │ │ │ + @ instruction: 0x01ada848 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x012014b8 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad58c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r2, r8, r3 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsl #18 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ - @ instruction: 0x01af5828 │ │ │ │ - @ instruction: 0x01201648 │ │ │ │ - @ instruction: 0x012014e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01203fa0 │ │ │ │ smlawteq r0, r8, r4, r1 │ │ │ │ - @ instruction: 0x01201500 │ │ │ │ - @ instruction: 0x01b18508 │ │ │ │ - @ instruction: 0x01201508 │ │ │ │ - @ instruction: 0x01b18530 │ │ │ │ + @ instruction: 0x01286b90 │ │ │ │ + @ instruction: 0x01ac5da8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strheq pc, [lr, r8]! @ │ │ │ │ + @ instruction: 0x01ab8568 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ + @ instruction: 0x01201538 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x01201618 │ │ │ │ + @ instruction: 0x012014e0 │ │ │ │ + @ instruction: 0x01201668 │ │ │ │ + @ instruction: 0x01201318 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r0, #7 │ │ │ │ - @ instruction: 0x01201520 │ │ │ │ - @ instruction: 0x01201570 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201528 │ │ │ │ - @ instruction: 0x012015b0 │ │ │ │ - @ instruction: 0x012014a0 │ │ │ │ - cmneq ip, r8, ror #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r0, r0, pc │ │ │ │ - @ instruction: 0x01201540 │ │ │ │ - subeq sp, r4, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0x01201548 │ │ │ │ - @ instruction: 0x01204340 │ │ │ │ - @ instruction: 0x01201430 │ │ │ │ - strdeq r2, [sl, #-168]! @ 0xffffff58 │ │ │ │ + rorseq r7, r8, #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201620 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01201530 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ + @ instruction: 0x01201558 │ │ │ │ + cmneq r0, r8, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r8, #7 │ │ │ │ @ instruction: 0x01201560 │ │ │ │ - ldrdeq pc, [ip, #-232]! @ 0xffffff18 │ │ │ │ + cmneq r7, r8, ror #14 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200f08 │ │ │ │ + @ instruction: 0x01201540 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ @ instruction: 0x01201568 │ │ │ │ - strheq pc, [ip, #-232]! @ 0xffffff18 @ │ │ │ │ + tsteq r6, r8, ror #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x016c2198 │ │ │ │ - @ instruction: 0x01201578 │ │ │ │ - @ instruction: 0x01201530 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + smlawbeq r0, r8, r5, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01200618 │ │ │ │ - @ instruction: 0x01201470 │ │ │ │ - @ instruction: 0x01a2f628 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01201638 │ │ │ │ + strdeq r0, [sl, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r0, r0]! │ │ │ │ - adcle r4, r5, #244, 28 @ 0xf40 │ │ │ │ - @ instruction: 0x01a2f628 │ │ │ │ - smlawbeq r0, r8, r4, r1 │ │ │ │ - @ instruction: 0x01201598 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ - @ instruction: 0x01201628 │ │ │ │ - @ instruction: 0x012015a8 │ │ │ │ - @ instruction: 0x012015e0 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ - smlawteq r0, r8, r5, r1 │ │ │ │ - strheq r1, [ip, #-200]! @ 0xffffff38 │ │ │ │ + @ instruction: 0x012015a0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r0, [sl, -r8]! │ │ │ │ + @ instruction: 0x012015b0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r0, [sl, -r8]! │ │ │ │ + smlawteq r0, r0, r5, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r0, [sl, -r8]! │ │ │ │ ldrdeq r1, [r0, -r8]! │ │ │ │ - andle r0, r0, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac78b0 │ │ │ │ - @ instruction: 0x012015e8 │ │ │ │ + strdeq r0, [sl, -r8]! │ │ │ │ + @ instruction: 0x01201570 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ + @ instruction: 0x012015e0 │ │ │ │ + smlabbeq r6, r0, r4, lr │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01aced68 │ │ │ │ + @ instruction: 0x01201630 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201420 │ │ │ │ - ldrdeq r2, [sl, #-184]! @ 0xffffff48 │ │ │ │ - @ instruction: 0x01201618 │ │ │ │ - cmneq r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x01201600 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01201608 │ │ │ │ - @ instruction: 0x01202298 │ │ │ │ - smlawteq r0, r0, r5, r1 │ │ │ │ - cmneq fp, r8, asr r6 │ │ │ │ + smlabbeq r8, r8, r5, r9 │ │ │ │ + @ instruction: 0x0128c118 │ │ │ │ + @ instruction: 0x01afcb78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r0, #8 │ │ │ │ - @ instruction: 0x01201630 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - @ instruction: 0x01201800 │ │ │ │ - @ instruction: 0x01201620 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r5, [lr, r8]! │ │ │ │ + @ instruction: 0x012016a8 │ │ │ │ + @ instruction: 0x01201608 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01201658 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae4280 │ │ │ │ - smlawbeq r0, r0, r6, r1 │ │ │ │ @ instruction: 0x01201640 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae4190 │ │ │ │ + @ instruction: 0x01201698 │ │ │ │ + @ instruction: 0x01201628 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r2, r8, #8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01201660 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01201668 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01201670 │ │ │ │ + @ instruction: 0x01adba90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201730 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adbab8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asreq r2, r8, #8 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + strdeq r2, [sp, r8]! │ │ │ │ + subseq lr, sl, #112, 16 @ 0x700000 │ │ │ │ + @ instruction: 0x01adbae0 │ │ │ │ + smlawbeq r0, r8, r7, r1 │ │ │ │ + @ instruction: 0x01201658 │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ + @ instruction: 0x01af57b0 │ │ │ │ + smlawbeq r0, r0, r6, r1 │ │ │ │ + cmneq sp, r8, lsl sl │ │ │ │ smlawbeq r0, r8, r6, r1 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - @ instruction: 0x01af1fc0 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201678 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r6, r1 │ │ │ │ + @ instruction: 0x01ac28b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r2, r0, r4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01201670 │ │ │ │ + @ instruction: 0x01289240 │ │ │ │ + @ instruction: 0x01ac8698 │ │ │ │ + @ instruction: 0x01201720 │ │ │ │ @ instruction: 0x012016a0 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x012016a8 │ │ │ │ - @ instruction: 0x012017b8 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - cmneq r0, r8, ror sl │ │ │ │ @ instruction: 0x012016b8 │ │ │ │ - @ instruction: 0x01a14ee0 │ │ │ │ - subseq r8, r0, #88, 16 @ 0x580000 │ │ │ │ - tsteq r5, r8, lsr sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r6, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ + subseq r2, sl, #40, 26 @ 0xa00 │ │ │ │ + smlawteq r0, r0, r6, r1 │ │ │ │ + @ instruction: 0x012017b8 │ │ │ │ + @ instruction: 0x01201678 │ │ │ │ + cmneq sp, r8, lsl #20 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + msreq SPSR_fxc, r8, ror #26 │ │ │ │ smulwteq r0, r0, ip │ │ │ │ lsleq r2, r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012016e8 │ │ │ │ - @ instruction: 0x012011a8 │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, r6, r1 │ │ │ │ + msreq SPSR_fxc, r8, lsr #27 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012016e0 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acbc30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + tsteq r6, r8, lsr #30 │ │ │ │ + smlawteq r0, r0, r8, r1 │ │ │ │ strdeq r1, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202820 │ │ │ │ - subseq pc, pc, #8, 6 @ 0x20000000 │ │ │ │ - @ instruction: 0x01b13a58 │ │ │ │ - @ instruction: 0x01201740 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ - @ instruction: 0x01201710 │ │ │ │ - cmneq sp, r8, asr r2 │ │ │ │ - @ instruction: 0x01201728 │ │ │ │ - andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r2, r0, #9 │ │ │ │ - smlawbeq r0, r0, r5, r1 │ │ │ │ - ldrdeq pc, [r2, r0]! │ │ │ │ + andle r0, r0, r1 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + strdeq r6, [sp, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r5, r0, ip │ │ │ │ - adcle r4, r5, #248, 28 @ 0xf80 │ │ │ │ - ldrdeq pc, [r2, r0]! │ │ │ │ - @ instruction: 0x012015a0 │ │ │ │ - @ instruction: 0x01201730 │ │ │ │ + asreq r2, r0, #9 │ │ │ │ + smlawteq r0, r8, r7, r1 │ │ │ │ + @ instruction: 0x01201710 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + msreq (UNDEF: 107), r8, asr #29 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201810 │ │ │ │ + @ instruction: 0x01201740 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x012c1ca0 │ │ │ │ @ instruction: 0x01201750 │ │ │ │ - lsleq r1, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012016e0 │ │ │ │ + @ instruction: 0x012c1ca0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r2, r8, #9 │ │ │ │ @ instruction: 0x01201768 │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ - @ instruction: 0x01201748 │ │ │ │ - @ instruction: 0x01201100 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012c1ca0 │ │ │ │ @ instruction: 0x01201778 │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ - @ instruction: 0x01201760 │ │ │ │ - cmneq sl, r8, asr #9 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adf190 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ - @ instruction: 0x012017a8 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ + @ instruction: 0x012c1ca0 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + @ instruction: 0x012019a8 │ │ │ │ + smlawbeq r0, r0, r7, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012014e8 │ │ │ │ + andeq r0, r0, r1, lsl #8 │ │ │ │ + svccc 0x00800000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r0, r5 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + strdeq r6, [sp, r0]! │ │ │ │ + subeq sp, pc, #16, 4 │ │ │ │ + @ instruction: 0x01ae6440 │ │ │ │ + @ instruction: 0x01202150 │ │ │ │ @ instruction: 0x012017b0 │ │ │ │ + @ instruction: 0x01201790 │ │ │ │ + ldrdeq r7, [fp, r8]! │ │ │ │ + @ instruction: 0x012018e0 │ │ │ │ + @ instruction: 0x012017a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201708 │ │ │ │ - cmneq sp, r8, ror r1 │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ - smlawbeq r0, r8, r7, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq r0, r0, r7, r1 │ │ │ │ - andeq r1, r0, r1, lsl #20 │ │ │ │ - smlawteq r0, r0, r7, r2 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - strdeq r0, [sp, #-40]! @ 0xffffffd8 │ │ │ │ - @ instruction: 0x012017e0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq r5, r8, #23 │ │ │ │ + smlabbeq r8, r8, r5, r9 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r8, r5 │ │ │ │ - @ instruction: 0x01201890 │ │ │ │ - rorseq sl, r0, sl │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ - @ instruction: 0x01201868 │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ - @ instruction: 0x01201810 │ │ │ │ - @ instruction: 0x01a2dd00 │ │ │ │ - @ instruction: 0x01201818 │ │ │ │ - cmneq r0, r8, ror #29 │ │ │ │ - @ instruction: 0x01201820 │ │ │ │ - cmneq r0, r8, asr #29 │ │ │ │ - smlawbeq r0, r8, r8, r1 │ │ │ │ - strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ + @ instruction: 0x01201840 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x012017e0 │ │ │ │ + smulbteq ip, r8, r9 │ │ │ │ + @ instruction: 0x01201800 │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012018e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + @ instruction: 0x012014e8 │ │ │ │ + @ instruction: 0x01201828 │ │ │ │ + ldrdeq lr, [r0, r8]! │ │ │ │ + @ instruction: 0x01201818 │ │ │ │ + ldrdeq r7, [fp, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r2, r0, #10 │ │ │ │ - @ instruction: 0x01201828 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ @ instruction: 0x01201838 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ - @ instruction: 0x01201840 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ - @ instruction: 0x01201848 │ │ │ │ - tsteq r5, r8, asr sl │ │ │ │ @ instruction: 0x01201850 │ │ │ │ - tsteq r6, r8, lsr #20 │ │ │ │ - smlawbeq r0, r0, fp, r0 │ │ │ │ - @ instruction: 0x01ad9678 │ │ │ │ + @ instruction: 0x01201820 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201860 │ │ │ │ - @ instruction: 0x01201858 │ │ │ │ - tsteq r6, r0, asr #20 │ │ │ │ + biceq r5, r0, r8, lsr #12 │ │ │ │ + @ instruction: 0x01201890 │ │ │ │ + cmneq r3, r8, lsr ip │ │ │ │ + subeq lr, pc, #128, 16 @ 0x800000 │ │ │ │ + @ instruction: 0x01200c30 │ │ │ │ + @ instruction: 0x01201870 │ │ │ │ + @ instruction: 0x01200c60 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200c30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r8, #11 │ │ │ │ - @ instruction: 0x01201870 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01201558 │ │ │ │ - @ instruction: 0x0160be98 │ │ │ │ - @ instruction: 0x012016b0 │ │ │ │ - @ instruction: 0x01201790 │ │ │ │ - @ instruction: 0x012018a0 │ │ │ │ - ldrdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ - @ instruction: 0x012018a8 │ │ │ │ + smlawbeq r0, r8, r8, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01201868 │ │ │ │ + @ instruction: 0x01201898 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r5, r0, pc │ │ │ │ + @ instruction: 0x01ad7b20 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af84b0 │ │ │ │ + @ instruction: 0x012018b0 │ │ │ │ + tsteq r6, r0, asr #24 │ │ │ │ + strdeq r0, [sp, #-88]! @ 0xffffffa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ @ instruction: 0x012002b0 │ │ │ │ lsreq r2, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - ldrdeq r9, [ip, r8]! │ │ │ │ - smlawteq r0, r8, r9, r1 │ │ │ │ + @ instruction: 0x012018a0 │ │ │ │ + @ instruction: 0x01299b48 │ │ │ │ + lsreq r4, r8, #23 │ │ │ │ + @ instruction: 0x01201950 │ │ │ │ smlawteq r0, r8, r8, r1 │ │ │ │ - subseq sp, lr, #32, 12 @ 0x2000000 │ │ │ │ - cmneq sl, r8, asr #9 │ │ │ │ - @ instruction: 0x012018e8 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01adf730 │ │ │ │ + @ instruction: 0x01201928 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r1, [r0, -r0]! │ │ │ │ - @ instruction: 0x01201950 │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ - smultteq sp, r8, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201930 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r0, r8]! │ │ │ │ + @ instruction: 0x01201728 │ │ │ │ + @ instruction: 0x01a2dd00 │ │ │ │ + @ instruction: 0x01201910 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ + @ instruction: 0x0124ec48 │ │ │ │ + @ instruction: 0x0128c118 │ │ │ │ + @ instruction: 0x01afc9e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b31468 │ │ │ │ - subseq pc, pc, #32, 8 @ 0x20000000 │ │ │ │ - cmneq sl, r8, asr #9 │ │ │ │ - @ instruction: 0x01201920 │ │ │ │ - @ instruction: 0x01a14ee0 │ │ │ │ - subseq sp, fp, #0, 6 │ │ │ │ - ldrdeq r7, [r6, -r8] │ │ │ │ - @ instruction: 0x01201908 │ │ │ │ - @ instruction: 0x01201900 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01ab8310 │ │ │ │ + lsrseq r5, r0, #30 │ │ │ │ + smlawteq r0, r8, r9, r1 │ │ │ │ + @ instruction: 0x01201918 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012019b0 │ │ │ │ @ instruction: 0x01200340 │ │ │ │ lsleq r2, r0, #12 │ │ │ │ - @ instruction: 0x01201958 │ │ │ │ - teqeq r4, r0, asr #31 │ │ │ │ - @ instruction: 0x0121c3e8 │ │ │ │ - asreq r8, r8, #31 │ │ │ │ - @ instruction: 0x01202f30 │ │ │ │ + @ instruction: 0x01201990 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ + smlawbeq r0, r8, r9, r1 │ │ │ │ @ instruction: 0x01201948 │ │ │ │ - @ instruction: 0x01201960 │ │ │ │ - @ instruction: 0x01201a18 │ │ │ │ - @ instruction: 0x01201898 │ │ │ │ - strheq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ae72c8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r5, r8, #30 │ │ │ │ @ instruction: 0x01201970 │ │ │ │ - cmneq r0, r8, lsl #30 │ │ │ │ - @ instruction: 0x012019b8 │ │ │ │ - andle r0, r0, r2 │ │ │ │ + @ instruction: 0x01201958 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r2, r8, #12 │ │ │ │ - smlawbeq r0, r8, r9, r1 │ │ │ │ - lsrseq r9, r8, #21 │ │ │ │ - @ instruction: 0x01201990 │ │ │ │ asrseq r9, r0 @ │ │ │ │ - @ instruction: 0x012019a0 │ │ │ │ - asreq sl, r0, #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r5, r8, #26 │ │ │ │ - @ instruction: 0x012019b0 │ │ │ │ - rorseq r5, r8, #26 │ │ │ │ - subseq r3, r5, #232, 16 @ 0xe80000 │ │ │ │ - lslseq r5, r0 @ │ │ │ │ + lsreq r2, r8, #12 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq r5, r0 @ │ │ │ │ + smlawbeq r0, r0, r9, r1 │ │ │ │ + @ instruction: 0x01201998 │ │ │ │ + @ instruction: 0x012021e8 │ │ │ │ + @ instruction: 0x01201858 │ │ │ │ + cmneq r3, r8, ror #22 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + lsreq r5, r0, #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + @ instruction: 0x012019a0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01acb7a8 │ │ │ │ @ instruction: 0x01200650 │ │ │ │ asreq r2, r0, r6 │ │ │ │ - @ instruction: 0x01201a68 │ │ │ │ - @ instruction: 0x01201930 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201928 │ │ │ │ + @ instruction: 0x01201a20 │ │ │ │ + @ instruction: 0x012019b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012019e0 │ │ │ │ - rorseq sl, r0, sl │ │ │ │ - @ instruction: 0x01201918 │ │ │ │ - smlawbeq r0, r0, r9, r1 │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ - smlawteq r0, r0, r8, r1 │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ - lslseq sl, r8 @ │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012019e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201a48 │ │ │ │ + subseq pc, r2, #64, 30 @ 0x100 │ │ │ │ + @ instruction: 0x01abe800 │ │ │ │ + @ instruction: 0x01291be0 │ │ │ │ + @ instruction: 0x01afeea0 │ │ │ │ @ instruction: 0x01201590 │ │ │ │ roreq r2, r8, r6 │ │ │ │ - @ instruction: 0x01201a20 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - strdeq lr, [r0, r8]! │ │ │ │ - @ instruction: 0x01201a58 │ │ │ │ @ instruction: 0x01201a10 │ │ │ │ + cmneq r2, r8, asr r9 │ │ │ │ + @ instruction: 0x01201a18 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af5e68 │ │ │ │ + @ instruction: 0x01201a90 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01201a30 │ │ │ │ + ldrsbeq lr, [r1, #-104]! @ 0xffffff98 │ │ │ │ @ instruction: 0x01201a38 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq ip, r4, #0, 10 │ │ │ │ - @ instruction: 0x01ac0ab0 │ │ │ │ - @ instruction: 0x01201aa0 │ │ │ │ - @ instruction: 0x01201a28 │ │ │ │ - @ instruction: 0x01201968 │ │ │ │ - cmneq r0, r8, ror lr │ │ │ │ + @ instruction: 0x01af1b60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r0, #13 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r7, r0 @ │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc48 │ │ │ │ - @ instruction: 0x01201ab0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201a50 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01acc900 │ │ │ │ - @ instruction: 0x01201ba0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201a58 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201a60 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201a98 │ │ │ │ + @ instruction: 0x01201a70 │ │ │ │ + strdeq r2, [sl, #-168]! @ 0xffffff58 │ │ │ │ + @ instruction: 0x01201a78 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b31170 │ │ │ │ - smlawbeq r0, r8, sl, r1 │ │ │ │ - lslseq sl, r8 @ │ │ │ │ + @ instruction: 0x01af3988 │ │ │ │ @ instruction: 0x01201550 │ │ │ │ asreq r2, r8, #13 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - subseq r2, sl, #32, 24 @ 0x2000 │ │ │ │ - @ instruction: 0x01ae37b8 │ │ │ │ - subeq r8, sp, #120, 18 @ 0x1e0000 │ │ │ │ - @ instruction: 0x01ae6120 │ │ │ │ - @ instruction: 0x01201b28 │ │ │ │ - @ instruction: 0x01201a98 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ + smlawbeq r0, r8, sl, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201aa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201aa8 │ │ │ │ - @ instruction: 0x01201f30 │ │ │ │ - @ instruction: 0x01201a90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201b60 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, lsl #18 │ │ │ │ + @ instruction: 0x01201b50 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ @ instruction: 0x01201190 │ │ │ │ strdeq r2, [r0, r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r7, r8, r2 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - lslseq sl, r0, #19 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - @ instruction: 0x01ad0f78 │ │ │ │ - smlawbeq r8, r8, fp, lr │ │ │ │ - @ instruction: 0x01ab7f50 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - smlatbeq r5, r0, pc, r2 @ │ │ │ │ + ldrdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01201b48 │ │ │ │ + smlawteq r0, r8, fp, r1 │ │ │ │ + @ instruction: 0x01201ae0 │ │ │ │ + ldrdeq r2, [sl, #-184]! @ 0xffffff48 │ │ │ │ + @ instruction: 0x01201b38 │ │ │ │ + andle r0, r0, r3 │ │ │ │ strdeq r1, [r0, -r8]! │ │ │ │ - ldrdeq r2, [r5, -r0] │ │ │ │ - @ instruction: 0x01201b08 │ │ │ │ - smlatteq r5, r8, pc, r2 @ │ │ │ │ + subeq r9, r4, #32, 30 @ 0x80 │ │ │ │ + smlawteq r0, r8, r3, r1 │ │ │ │ + @ instruction: 0x01a2f790 │ │ │ │ + @ instruction: 0x01201b18 │ │ │ │ + @ instruction: 0x01204290 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r8, r7 │ │ │ │ - @ instruction: 0x01201b10 │ │ │ │ - mrseq r3, (UNDEF: 5) │ │ │ │ - @ instruction: 0x01201b18 │ │ │ │ - tsteq r5, r8, ror r0 │ │ │ │ + adcle r4, r5, #240, 28 @ 0xf00 │ │ │ │ + @ instruction: 0x01a2f790 │ │ │ │ + @ instruction: 0x012013e8 │ │ │ │ + @ instruction: 0x01201b08 │ │ │ │ + @ instruction: 0x01201a68 │ │ │ │ + cmneq sl, r8, ror #21 │ │ │ │ + @ instruction: 0x01201b28 │ │ │ │ + cmneq ip, r8, lsr #24 │ │ │ │ @ instruction: 0x01201b30 │ │ │ │ - strdeq r1, [r6, -r8] │ │ │ │ - subseq pc, r1, #184, 18 @ 0x2e0000 │ │ │ │ - @ instruction: 0x01acd918 │ │ │ │ - @ instruction: 0x01201b70 │ │ │ │ - @ instruction: 0x01201b20 │ │ │ │ - @ instruction: 0x01201b38 │ │ │ │ - tsteq r6, r0, asr #24 │ │ │ │ - @ instruction: 0x01201b48 │ │ │ │ - tsteq r6, r8, asr ip │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01aecb88 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r8, r8, #29 │ │ │ │ @ instruction: 0x01200310 │ │ │ │ asreq r2, r0, #14 │ │ │ │ - @ instruction: 0x01201b50 │ │ │ │ - tsteq r6, r0, ror ip │ │ │ │ + @ instruction: 0x01201a28 │ │ │ │ + cmneq r1, r8, asr #13 │ │ │ │ @ instruction: 0x01201b58 │ │ │ │ - smlabbeq r6, r8, ip, r1 │ │ │ │ - @ instruction: 0x01201b60 │ │ │ │ - smlatbeq r6, r0, ip, r1 │ │ │ │ - smlawbeq r0, r0, fp, r1 │ │ │ │ - ldrdeq r1, [r6, -r0] │ │ │ │ - subseq r5, sl, #0, 26 │ │ │ │ - @ instruction: 0x01ac2928 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01201f10 │ │ │ │ + @ instruction: 0x01201a08 │ │ │ │ + cmneq r1, r8, lsr #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201b68 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201c20 │ │ │ │ + teqeq r3, r0, lsl fp │ │ │ │ + @ instruction: 0x01a1d298 │ │ │ │ @ instruction: 0x01200318 │ │ │ │ roreq r2, r8, #14 │ │ │ │ smlawbeq r0, r8, fp, r1 │ │ │ │ - smlatteq r6, r8, ip, r1 │ │ │ │ + @ instruction: 0x01b18508 │ │ │ │ @ instruction: 0x01201b90 │ │ │ │ - tsteq r6, r0, lsl #26 │ │ │ │ - @ instruction: 0x01201b98 │ │ │ │ - tsteq r6, r8, lsl sp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - tsteq r6, r0, lsr sp │ │ │ │ - @ instruction: 0x01201f10 │ │ │ │ - @ instruction: 0x01201ae0 │ │ │ │ + @ instruction: 0x01b18530 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmnpeq r6, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01aeefa0 │ │ │ │ + @ instruction: 0x01201ba0 │ │ │ │ + @ instruction: 0x01201c08 │ │ │ │ + @ instruction: 0x01201ba8 │ │ │ │ + @ instruction: 0x01201c48 │ │ │ │ + @ instruction: 0x01201b20 │ │ │ │ + cmneq ip, r8, ror #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsreq r0, r0, pc │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ + @ instruction: 0x01af57b0 │ │ │ │ + @ instruction: 0x01201cb0 │ │ │ │ smlawteq r0, r0, fp, r1 │ │ │ │ - lslseq sl, r0, #19 │ │ │ │ - @ instruction: 0x01201a78 │ │ │ │ - @ instruction: 0x01abebe8 │ │ │ │ - @ instruction: 0x01201ba8 │ │ │ │ - smlawteq r0, r8, sl, r1 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01201b70 │ │ │ │ @ instruction: 0x01201be0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + msreq (UNDEF: 108), r8 @ │ │ │ │ + @ instruction: 0x01201c00 │ │ │ │ + msreq (UNDEF: 108), r8, lsl #29 │ │ │ │ + subseq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ + ldrdeq r7, [ip, r0]! │ │ │ │ + @ instruction: 0x01202298 │ │ │ │ @ instruction: 0x01201be8 │ │ │ │ - subseq ip, pc, #176, 30 @ 0x2c0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201c20 │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ @ instruction: 0x01200f90 │ │ │ │ lsreq r2, r8 @ │ │ │ │ - @ instruction: 0x01201c08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq ip, r8, lsr #20 │ │ │ │ @ instruction: 0x01201c10 │ │ │ │ + @ instruction: 0x01201bb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201c18 │ │ │ │ - subseq ip, pc, #24, 30 @ 0x60 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201c50 │ │ │ │ - @ instruction: 0x01201c00 │ │ │ │ - @ instruction: 0x01201c30 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201c40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01200770 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a2f628 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201c98 │ │ │ │ + adcle r4, r5, #244, 28 @ 0xf40 │ │ │ │ + @ instruction: 0x01a2f628 │ │ │ │ + @ instruction: 0x01201b10 │ │ │ │ + @ instruction: 0x01201c28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r2, r0, #15 │ │ │ │ - @ instruction: 0x01201c48 │ │ │ │ - subseq ip, pc, #88, 28 @ 0x580 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201c78 │ │ │ │ - @ instruction: 0x01201c28 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ + smlawbeq r0, r8, ip, r1 │ │ │ │ + @ instruction: 0x01201c40 │ │ │ │ + @ instruction: 0x01201c58 │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ @ instruction: 0x01201c60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201c68 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + cmneq sl, r8, lsr #23 │ │ │ │ @ instruction: 0x01201c70 │ │ │ │ - subseq ip, pc, #96, 26 @ 0x1800 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201ca8 │ │ │ │ - @ instruction: 0x01201c58 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r2, r8, #16 │ │ │ │ + cmneq r0, r8, asr #27 │ │ │ │ @ instruction: 0x01201c90 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201c98 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201ca0 │ │ │ │ - subseq ip, pc, #176, 24 @ 0xb000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + lsleq r2, r8, #16 │ │ │ │ + @ instruction: 0x01201f20 │ │ │ │ + @ instruction: 0x01201c78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - smlawbeq r0, r8, ip, r1 │ │ │ │ + @ instruction: 0x01ae5b08 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201cb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, ip, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r0, r7, r1 │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae4190 │ │ │ │ + @ instruction: 0x01201d20 │ │ │ │ + @ instruction: 0x01201ca8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ @ instruction: 0x01200370 │ │ │ │ lsreq r2, r0, r8 │ │ │ │ - ldrdeq r1, [r0, -r0]! │ │ │ │ - subseq ip, pc, #64, 24 @ 0x4000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + subseq lr, pc, #232, 28 @ 0xe80 │ │ │ │ + @ instruction: 0x01b13a58 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201d08 │ │ │ │ - @ instruction: 0x01201cb0 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01201ce8 │ │ │ │ + lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ - subseq ip, pc, #32, 24 @ 0x2000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01201ca0 │ │ │ │ + @ instruction: 0x01201d30 │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201d08 │ │ │ │ strdeq r0, [r0, -r8]! │ │ │ │ asreq r2, r8, r8 │ │ │ │ - @ instruction: 0x01201d30 │ │ │ │ - @ instruction: 0x01201ce0 │ │ │ │ - @ instruction: 0x01201d18 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201d20 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201d10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201d28 │ │ │ │ - subseq ip, pc, #112, 24 @ 0x7000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + ldrdeq r1, [pc, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201d60 │ │ │ │ - @ instruction: 0x01201d10 │ │ │ │ + @ instruction: 0x01201d18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201e70 │ │ │ │ + @ instruction: 0x01201ce0 │ │ │ │ + @ instruction: 0x01201708 │ │ │ │ @ instruction: 0x01201d40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201d50 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ + cmneq sl, r8, asr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r0, #17 │ │ │ │ @ instruction: 0x01201d58 │ │ │ │ - subseq ip, pc, #0, 26 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201e50 │ │ │ │ - @ instruction: 0x01201d38 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01201d60 │ │ │ │ + @ instruction: 0x01201ee0 │ │ │ │ + @ instruction: 0x01201c68 │ │ │ │ + ldrsheq r1, [r0, #-136]! @ 0xffffff78 │ │ │ │ @ instruction: 0x01201d70 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201d78 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq sp, r8, lsl r2 │ │ │ │ @ instruction: 0x01201e48 │ │ │ │ - subseq ip, pc, #224, 26 @ 0x3800 │ │ │ │ + andle r0, r0, r3 │ │ │ │ + @ instruction: 0x01201c18 │ │ │ │ + ldrdeq pc, [r2, r0]! │ │ │ │ smlawbeq r0, r8, sp, r1 │ │ │ │ @ instruction: 0x01a28f80 │ │ │ │ qsubeq r0, r8, r1 │ │ │ │ strdeq pc, [fp, #-216]! @ 0xffffff28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r8, #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -392205,704 +392205,704 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r0, r8, r6, r0 │ │ │ │ asreq r2, r8, #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201e78 │ │ │ │ - @ instruction: 0x01201d68 │ │ │ │ - @ instruction: 0x01201e60 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + rorseq r5, r0 @ │ │ │ │ + adcle r4, r5, #248, 28 @ 0xf80 │ │ │ │ + ldrdeq pc, [r2, r0]! │ │ │ │ + @ instruction: 0x01201c30 │ │ │ │ + @ instruction: 0x01201e50 │ │ │ │ @ instruction: 0x01201e68 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201e70 │ │ │ │ - subseq ip, pc, #192, 28 @ 0xc00 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - @ instruction: 0x01201e58 │ │ │ │ + @ instruction: 0x01a14ee0 │ │ │ │ + subseq r5, r0, #0, 26 │ │ │ │ + tsteq r5, r0, lsr #26 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201e78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, lr, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r8, ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01201e90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, lr, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - subeq lr, pc, #72, 12 @ 0x4800000 │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ - @ instruction: 0x01201ea8 │ │ │ │ - @ instruction: 0x01201228 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ - smlawteq r0, r0, lr, r1 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201e98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01201fb0 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01adf0a0 │ │ │ │ + subseq sp, lr, #152, 22 @ 0x26000 │ │ │ │ + cmneq sl, r8, asr #9 │ │ │ │ @ instruction: 0x01200720 │ │ │ │ asreq r2, r0, #24 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201ea0 │ │ │ │ + smlawteq r0, r8, lr, r1 │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ ldrdeq r1, [r0, -r0]! │ │ │ │ - subseq ip, pc, #120, 30 @ 0x1e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01201d68 │ │ │ │ + cmneq sp, r8, asr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq r0, r8, lr, r1 │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a1ceb0 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad7418 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01a1d2e8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ + asrseq r9, r0 @ │ │ │ │ + @ instruction: 0x01202018 │ │ │ │ + @ instruction: 0x01201ea8 │ │ │ │ + subseq pc, pc, #72 @ 0x48 │ │ │ │ + cmneq sl, r8, asr #9 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ + smulbteq sp, r8, r2 │ │ │ │ + @ instruction: 0x01201f08 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrdeq r1, [r0, -r0]! │ │ │ │ roreq r2, r8, #24 │ │ │ │ - subeq pc, pc, #176, 24 @ 0xb000 │ │ │ │ - @ instruction: 0x01a2ff60 │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab8540 │ │ │ │ - sbcsle r5, r7, #252, 14 @ 0x3f00000 │ │ │ │ - @ instruction: 0x01a2ff60 │ │ │ │ - subseq r2, r0, #48, 30 @ 0xc0 │ │ │ │ - @ instruction: 0x01201f20 │ │ │ │ - @ instruction: 0x01204f68 │ │ │ │ - @ instruction: 0x01201ee8 │ │ │ │ + lslseq r5, r8, #23 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01201ea0 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ + @ instruction: 0x01201f90 │ │ │ │ + @ instruction: 0x01201f18 │ │ │ │ + @ instruction: 0x01201f30 │ │ │ │ + @ instruction: 0x01a2dd00 │ │ │ │ + @ instruction: 0x01201f38 │ │ │ │ + cmneq r0, r8, ror #29 │ │ │ │ @ instruction: 0x01201f40 │ │ │ │ - lsrseq r5, r0, #30 │ │ │ │ - @ instruction: 0x01201f50 │ │ │ │ - asreq sl, r0, #18 │ │ │ │ + cmneq r0, r8, asr #29 │ │ │ │ + @ instruction: 0x01201fa8 │ │ │ │ + strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r5, r8, #30 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sl, r8, asr #9 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, fp, r1 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + @ instruction: 0x01201f50 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ + @ instruction: 0x01201f58 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ @ instruction: 0x01201f60 │ │ │ │ - @ instruction: 0x01201a70 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01a1db30 │ │ │ │ - smlawbeq r0, r0, pc, r1 @ │ │ │ │ - tsteq r6, r8, lsr lr │ │ │ │ - @ instruction: 0x01201f98 │ │ │ │ - tsteq r6, r0, asr lr │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ + @ instruction: 0x01201f68 │ │ │ │ + tsteq r5, r8, asr sl │ │ │ │ + @ instruction: 0x01201f70 │ │ │ │ + tsteq r6, r8, lsr #20 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ + strdeq r9, [sp, r0]! │ │ │ │ @ instruction: 0x012005b8 │ │ │ │ lsreq r2, r8 @ │ │ │ │ - ldrdeq r9, [sp, -r0]! │ │ │ │ - @ instruction: 0x01a1c320 │ │ │ │ - @ instruction: 0x01201fa0 │ │ │ │ - tsteq r6, r8, ror #28 │ │ │ │ - @ instruction: 0x01201fa8 │ │ │ │ - @ instruction: 0x01061e98 │ │ │ │ - @ instruction: 0x01201fb0 │ │ │ │ - @ instruction: 0x01061eb0 │ │ │ │ - @ instruction: 0x01201fb8 │ │ │ │ - smlatteq r6, r0, lr, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r0, r0, pc, r1 @ │ │ │ │ + @ instruction: 0x01201f78 │ │ │ │ + tsteq r6, r0, asr #20 │ │ │ │ + @ instruction: 0x01201f98 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + @ instruction: 0x0160be98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202870 │ │ │ │ smlawteq r0, r0, pc, r1 @ │ │ │ │ - strdeq r1, [r6, -r8] │ │ │ │ + smultbeq sp, r8, lr │ │ │ │ smlawteq r0, r8, pc, r1 @ │ │ │ │ - tsteq r6, r0, lsl pc │ │ │ │ - ldrdeq r1, [r0, -r8]! │ │ │ │ - tsteq r6, r8, lsr #30 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rorseq r5, r0, pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r2, r0, #25 │ │ │ │ @ instruction: 0x01201fe0 │ │ │ │ - tsteq r6, r0, asr #30 │ │ │ │ - @ instruction: 0x01201fe8 │ │ │ │ - tsteq r6, r8, asr pc │ │ │ │ - strdeq r1, [r0, -r0]! │ │ │ │ - tsteq r6, r0, ror pc │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ - ldrdeq r1, [r6, -r0] │ │ │ │ - @ instruction: 0x01202000 │ │ │ │ - smlatteq r6, r8, pc, r1 @ │ │ │ │ + rorseq sl, r0, sl │ │ │ │ + @ instruction: 0x01201e60 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac9e80 │ │ │ │ @ instruction: 0x01202008 │ │ │ │ - mrseq r2, (UNDEF: 6) │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ @ instruction: 0x01202010 │ │ │ │ - tsteq r6, r8, lsl r0 │ │ │ │ - @ instruction: 0x01202018 │ │ │ │ - tsteq r6, r0, lsr r0 │ │ │ │ - @ instruction: 0x01202030 │ │ │ │ - tsteq r6, r8, asr #32 │ │ │ │ + @ instruction: 0x01202070 │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ + strheq r0, [sp, #-40]! @ 0xffffffd8 │ │ │ │ + @ instruction: 0x012020e8 │ │ │ │ + strdeq r1, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r2, r8, #26 │ │ │ │ - subseq r0, r3, #216, 24 @ 0xd800 │ │ │ │ - @ instruction: 0x01abe788 │ │ │ │ - @ instruction: 0x01202038 │ │ │ │ - @ instruction: 0x01062390 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b31468 │ │ │ │ @ instruction: 0x01202040 │ │ │ │ - smlatbeq r6, r8, r3, r2 │ │ │ │ - @ instruction: 0x01202048 │ │ │ │ - smlabteq r6, r0, r3, r2 │ │ │ │ - qsubeq r2, r0, r0 │ │ │ │ - ldrdeq r2, [r6, -r8] │ │ │ │ - @ instruction: 0x01202068 │ │ │ │ - tsteq r6, r8, lsl #8 │ │ │ │ - ldrdeq r9, [sp, -r0]! │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ + @ instruction: 0x01a14ee0 │ │ │ │ + subseq sl, fp, #184, 16 @ 0xb80000 │ │ │ │ + ldrdeq r7, [r6, -r8] │ │ │ │ + @ instruction: 0x01202030 │ │ │ │ + @ instruction: 0x01202028 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01ab8310 │ │ │ │ + @ instruction: 0x01202078 │ │ │ │ + @ instruction: 0x01213a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r0, sp │ │ │ │ - @ instruction: 0x01202070 │ │ │ │ - tsteq r6, r0, lsr #8 │ │ │ │ - @ instruction: 0x01202078 │ │ │ │ - tsteq r6, r0, asr r4 │ │ │ │ + @ instruction: 0x0121c3e8 │ │ │ │ + asreq r8, r8, #31 │ │ │ │ + @ instruction: 0x01203670 │ │ │ │ + @ instruction: 0x01202068 │ │ │ │ smlawbeq r0, r0, r0, r2 │ │ │ │ - tsteq r6, r8, ror #8 │ │ │ │ - smlawbeq r0, r8, r0, r2 │ │ │ │ - smlabbeq r6, r0, r4, r2 │ │ │ │ + @ instruction: 0x01202138 │ │ │ │ + @ instruction: 0x01201fb8 │ │ │ │ + @ instruction: 0x016d0e98 │ │ │ │ @ instruction: 0x01202090 │ │ │ │ - @ instruction: 0x01062498 │ │ │ │ - @ instruction: 0x01202098 │ │ │ │ - strdeq r2, [r6, -r8] │ │ │ │ + cmneq r0, r8, ror sp │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ + andle r0, r0, r2 │ │ │ │ @ instruction: 0x012020a8 │ │ │ │ - tsteq r6, r0, lsl r5 │ │ │ │ + lsrseq r9, r8, #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r2, r8, sp │ │ │ │ strheq r2, [r0, -r0]! │ │ │ │ - tsteq r6, r8, lsr #10 │ │ │ │ - strheq r2, [r0, -r8]! │ │ │ │ - tsteq r6, r0, asr #10 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ smlawteq r0, r0, r0, r2 │ │ │ │ - tsteq r6, r0, ror r5 │ │ │ │ - smlawteq r0, r8, r0, r2 │ │ │ │ - smlabbeq r6, r8, r5, r2 │ │ │ │ + asreq sl, r0, #18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsrseq r5, r8, #29 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ - tsteq r6, r0, lsl #12 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - tsteq r6, r8, lsl r6 │ │ │ │ - @ instruction: 0x012020e8 │ │ │ │ - tsteq r6, r0, ror #12 │ │ │ │ + lsrseq r5, r8, #29 │ │ │ │ + subseq r2, r5, #216, 10 @ 0x36000000 │ │ │ │ + asrseq r5, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r5, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ @ instruction: 0x01201e40 │ │ │ │ lsleq r2, r0, #27 │ │ │ │ + smlawbeq r0, r8, r1, r2 │ │ │ │ + qsubeq r2, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - tsteq r6, r8, ror r6 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01201f70 │ │ │ │ - @ instruction: 0x01202138 │ │ │ │ - roreq r5, r8, r3 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - qsubeq r2, r8, r0 │ │ │ │ + @ instruction: 0x01202048 │ │ │ │ @ instruction: 0x01202100 │ │ │ │ - @ instruction: 0x01201ee0 │ │ │ │ - @ instruction: 0x01202108 │ │ │ │ - @ instruction: 0x01201f90 │ │ │ │ - @ instruction: 0x01202128 │ │ │ │ - @ instruction: 0x01202110 │ │ │ │ + rorseq sl, r0, sl │ │ │ │ + @ instruction: 0x01202038 │ │ │ │ + @ instruction: 0x01202098 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ + strdeq r1, [r0, -r0]! │ │ │ │ + @ instruction: 0x01202118 │ │ │ │ + lslseq sl, r8 @ │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01201c38 │ │ │ │ lsreq r2, r8, #27 │ │ │ │ + @ instruction: 0x01202140 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + strdeq lr, [r0, r8]! │ │ │ │ + @ instruction: 0x01202178 │ │ │ │ @ instruction: 0x01202130 │ │ │ │ + @ instruction: 0x01202158 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r1, r4, #200 @ 0xc8 │ │ │ │ - cmneq sp, r8, asr #30 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aec0e8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r7, r8, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b33d08 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01a1da68 │ │ │ │ + subseq fp, r4, #56, 4 @ 0x80000003 │ │ │ │ + @ instruction: 0x01ac0ab0 │ │ │ │ + smlawteq r0, r0, r1, r2 │ │ │ │ + @ instruction: 0x01202148 │ │ │ │ + smlawbeq r0, r8, r0, r2 │ │ │ │ + @ instruction: 0x01702c98 │ │ │ │ smulwteq r0, r8, sp │ │ │ │ ldrdeq r2, [r0, r0]! │ │ │ │ - @ instruction: 0x01202178 │ │ │ │ - @ instruction: 0x01062690 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ + asrseq r7, r0 @ │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb30 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ + @ instruction: 0x01202170 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01accba8 │ │ │ │ + @ instruction: 0x01202310 │ │ │ │ smlawbeq r0, r0, r1, r2 │ │ │ │ - smlatbeq r6, r8, r6, r2 │ │ │ │ - smlawbeq r0, r8, r1, r2 │ │ │ │ - ldrdeq r2, [r6, -r8] │ │ │ │ - @ instruction: 0x01202190 │ │ │ │ - strdeq r2, [r6, -r0] │ │ │ │ - @ instruction: 0x01202198 │ │ │ │ - tsteq r6, r8, lsl #14 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b31170 │ │ │ │ @ instruction: 0x012021a8 │ │ │ │ - tsteq r6, r8, lsr r7 │ │ │ │ + lslseq sl, r8 @ │ │ │ │ @ instruction: 0x01201e00 │ │ │ │ strdeq r2, [r0, r8]! │ │ │ │ - @ instruction: 0x012021b0 │ │ │ │ - tsteq r6, r0, asr r7 │ │ │ │ - @ instruction: 0x01202200 │ │ │ │ - tsteq r6, r8, ror #14 │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aecca0 │ │ │ │ - smlawteq r0, r8, r1, r2 │ │ │ │ + tsteq sl, r8, lsr ip │ │ │ │ + subeq r6, sp, #80, 2 │ │ │ │ + @ instruction: 0x01ae6030 │ │ │ │ + @ instruction: 0x01202248 │ │ │ │ @ instruction: 0x012021b8 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a11010 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ + smlawteq r0, r8, r1, r2 │ │ │ │ + subseq pc, r9, #16, 18 @ 0x40000 │ │ │ │ + @ instruction: 0x01ae36c8 │ │ │ │ @ instruction: 0x01201610 │ │ │ │ lsreq r2, r0, #28 │ │ │ │ - subseq r8, r3, #128, 24 @ 0x8000 │ │ │ │ - lsrseq r5, r8, fp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq r5, r8, fp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r8, r3, r2 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01202208 │ │ │ │ - smlabbeq r6, r0, r7, r2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r7, r8, r2 │ │ │ │ + @ instruction: 0x01202200 │ │ │ │ + lslseq sl, r0, #19 │ │ │ │ + @ instruction: 0x01202110 │ │ │ │ + @ instruction: 0x01ad1018 │ │ │ │ @ instruction: 0x01202210 │ │ │ │ - @ instruction: 0x01062798 │ │ │ │ + smlatbeq r5, r0, pc, r2 @ │ │ │ │ @ instruction: 0x01202218 │ │ │ │ - smlatteq r6, r0, r7, r2 │ │ │ │ + ldrdeq r2, [r5, -r0] │ │ │ │ @ instruction: 0x01202228 │ │ │ │ - strdeq r2, [r6, -r8] │ │ │ │ + smlatteq r5, r8, pc, r2 @ │ │ │ │ @ instruction: 0x01201d48 │ │ │ │ asreq r2, r8, #28 │ │ │ │ @ instruction: 0x01202230 │ │ │ │ - tsteq r6, r0, lsl r8 │ │ │ │ + mrseq r3, (UNDEF: 5) │ │ │ │ @ instruction: 0x01202238 │ │ │ │ - tsteq r6, r8, lsr #16 │ │ │ │ - @ instruction: 0x01202240 │ │ │ │ - tsteq r6, r0, asr #16 │ │ │ │ - @ instruction: 0x01202248 │ │ │ │ - tsteq r6, r8, asr r8 │ │ │ │ + tsteq r5, r8, ror r0 │ │ │ │ @ instruction: 0x01202250 │ │ │ │ - smlabbeq r6, r8, r8, r2 │ │ │ │ + strdeq r1, [r6, -r8] │ │ │ │ + subseq lr, r1, #40, 14 @ 0xa00000 │ │ │ │ + @ instruction: 0x01acd9b8 │ │ │ │ + @ instruction: 0x012022b0 │ │ │ │ + @ instruction: 0x01202240 │ │ │ │ @ instruction: 0x01202258 │ │ │ │ - @ instruction: 0x01063cb0 │ │ │ │ + tsteq r6, r0, asr #24 │ │ │ │ @ instruction: 0x01202278 │ │ │ │ - smlabteq r6, r8, ip, r3 │ │ │ │ + tsteq r6, r8, asr ip │ │ │ │ @ instruction: 0x01202220 │ │ │ │ roreq r2, r0, lr │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ lsleq r2, r8 @ │ │ │ │ @ instruction: 0x01200150 │ │ │ │ asreq r2, r0, #29 │ │ │ │ smlawbeq r0, r0, r2, r2 │ │ │ │ - tsteq r6, r0, asr #26 │ │ │ │ + tsteq r6, r0, ror ip │ │ │ │ smlawbeq r0, r8, r2, r2 │ │ │ │ - smlatbeq r6, r0, sp, r3 │ │ │ │ + smlabbeq r6, r8, ip, r1 │ │ │ │ @ instruction: 0x012022a0 │ │ │ │ - @ instruction: 0x01063db8 │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ - smlawteq r0, r0, r9, r2 │ │ │ │ + smlatbeq r6, r0, ip, r1 │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ + smlawteq r0, r8, r2, r2 │ │ │ │ @ instruction: 0x01202290 │ │ │ │ - @ instruction: 0x012022a8 │ │ │ │ - smlatteq r6, r0, pc, r6 @ │ │ │ │ - @ instruction: 0x012022b0 │ │ │ │ - strdeq r6, [r6, -r8] │ │ │ │ @ instruction: 0x012022b8 │ │ │ │ - tsteq r6, r0, lsl r0 │ │ │ │ - smlawteq r0, r0, r2, r2 │ │ │ │ - tsteq r6, r8, lsr #32 │ │ │ │ - smlawteq r0, r8, r2, r2 │ │ │ │ - tsteq r6, r0, asr #32 │ │ │ │ + ldrdeq r1, [r6, -r0] │ │ │ │ + subseq r2, sl, #40, 26 @ 0xa00 │ │ │ │ + @ instruction: 0x01ac2928 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012022a8 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ - tsteq r6, r0, ror r0 │ │ │ │ + smlatteq r6, r8, ip, r1 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ + @ instruction: 0x01202320 │ │ │ │ + smlawteq r0, r0, r2, r2 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ - smlabbeq r6, r8, r0, r7 │ │ │ │ + tsteq r6, r0, lsl #26 │ │ │ │ @ instruction: 0x012022e0 │ │ │ │ - smlatbeq r6, r0, r0, r7 │ │ │ │ - @ instruction: 0x012022e8 │ │ │ │ - strheq r7, [r6, -r8] │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ - ldrdeq r7, [r6, -r0] │ │ │ │ + tsteq r6, r8, lsl sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - tsteq r6, r8, ror r1 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01202158 │ │ │ │ + tsteq r6, r0, lsr sp │ │ │ │ + smlawbeq r8, r8, fp, lr │ │ │ │ + @ instruction: 0x01ab7f50 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq sl, r8, asr #9 │ │ │ │ + @ instruction: 0x01202308 │ │ │ │ + lslseq sl, r0, #19 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ roreq r2, r8, #29 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01202198 │ │ │ │ + @ instruction: 0x01abec60 │ │ │ │ + smlawbeq r0, r0, r3, r2 │ │ │ │ + @ instruction: 0x012022e8 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ + @ instruction: 0x01202370 │ │ │ │ @ instruction: 0x01202318 │ │ │ │ - @ instruction: 0x01201f58 │ │ │ │ - @ instruction: 0x01202320 │ │ │ │ - @ instruction: 0x01a85960 │ │ │ │ - @ instruction: 0x01202328 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202330 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201f08 │ │ │ │ - @ instruction: 0x01a2ff38 │ │ │ │ - @ instruction: 0x012023b0 │ │ │ │ - cmneq r2, r8, lsr sl │ │ │ │ + cmnpeq r6, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01202328 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad74b8 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01a1d2e8 │ │ │ │ @ instruction: 0x01200d20 │ │ │ │ lsleq r2, r0, pc │ │ │ │ @ instruction: 0x01200290 │ │ │ │ lsreq r2, r8, pc │ │ │ │ @ instruction: 0x01200190 │ │ │ │ roreq r2, r0, #30 │ │ │ │ - sbcsle r5, r7, #0, 16 │ │ │ │ - @ instruction: 0x01a2ff38 │ │ │ │ - @ instruction: 0x01202370 │ │ │ │ - msreq SPSR_fs, r8, lsl #27 │ │ │ │ - @ instruction: 0x01202378 │ │ │ │ - andle r0, r0, r3 │ │ │ │ + subeq pc, pc, #216, 26 @ 0x3600 │ │ │ │ + @ instruction: 0x01a2ff60 │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ + @ instruction: 0x012023a8 │ │ │ │ + @ instruction: 0x01202368 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r5, r0, #22 │ │ │ │ - smlawbeq r0, r8, r3, r2 │ │ │ │ - smulbbeq sp, r8, r4 │ │ │ │ - @ instruction: 0x01202398 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01ab8540 │ │ │ │ + @ instruction: 0x012025b0 │ │ │ │ + @ instruction: 0x01202340 │ │ │ │ + sbcsle r5, r7, #252, 14 @ 0x3f00000 │ │ │ │ + @ instruction: 0x01a2ff60 │ │ │ │ @ instruction: 0x01201f48 │ │ │ │ lsleq r2, r8, #31 │ │ │ │ + subseq r3, r0, #16, 8 @ 0x10000000 │ │ │ │ + smlawbeq r0, r8, r3, r2 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acb7a8 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01201f28 │ │ │ │ - @ instruction: 0x01202360 │ │ │ │ + @ instruction: 0x012023a0 │ │ │ │ @ instruction: 0x012023b8 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + lsrseq r5, r0, #30 │ │ │ │ + smlawteq r0, r0, r3, r2 │ │ │ │ + asreq sl, r0, #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad0be0 │ │ │ │ - @ instruction: 0x01202150 │ │ │ │ - @ instruction: 0x01202148 │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ab8540 │ │ │ │ + asrseq r5, r8, #30 │ │ │ │ + @ instruction: 0x01204e30 │ │ │ │ + @ instruction: 0x01202338 │ │ │ │ smlawteq r0, r8, r6, r0 │ │ │ │ lsreq r2, r0 @ │ │ │ │ - @ instruction: 0x01202508 │ │ │ │ - smlawteq r0, r8, r3, r2 │ │ │ │ - @ instruction: 0x012023e8 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202368 │ │ │ │ - msreq SPSR_fs, r8, ror sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201f18 │ │ │ │ + @ instruction: 0x01202330 │ │ │ │ + @ instruction: 0x01202b28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b31468 │ │ │ │ + @ instruction: 0x01202578 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ - lsreq pc, r0 @ @ │ │ │ │ + tsteq r6, r8, lsr lr │ │ │ │ + @ instruction: 0x01202400 │ │ │ │ + tsteq r6, r0, asr lr │ │ │ │ + @ instruction: 0x01202408 │ │ │ │ + tsteq r6, r8, ror #28 │ │ │ │ + @ instruction: 0x01202418 │ │ │ │ + @ instruction: 0x01061e98 │ │ │ │ @ instruction: 0x01201978 │ │ │ │ ldrdeq r2, [r0, r8]! │ │ │ │ @ instruction: 0x01202420 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01061eb0 │ │ │ │ @ instruction: 0x01202428 │ │ │ │ - smlawbeq r0, r0, r4, r2 │ │ │ │ - smlawbeq r0, r0, r3, r2 │ │ │ │ - smulbbeq sp, r8, r3 │ │ │ │ - @ instruction: 0x01202400 │ │ │ │ - smlawteq r0, r0, r3, r2 │ │ │ │ - @ instruction: 0x01202518 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01201f18 │ │ │ │ - @ instruction: 0x01202450 │ │ │ │ - ldrdeq lr, [r0, r8]! │ │ │ │ - @ instruction: 0x01202440 │ │ │ │ - lsreq pc, r0 @ @ │ │ │ │ - @ instruction: 0x01202460 │ │ │ │ + smlatteq r6, r0, lr, r1 │ │ │ │ + @ instruction: 0x01202430 │ │ │ │ + strdeq r1, [r6, -r8] │ │ │ │ + @ instruction: 0x01202438 │ │ │ │ + tsteq r6, r0, lsl pc │ │ │ │ + @ instruction: 0x01202458 │ │ │ │ + tsteq r6, r8, lsr #30 │ │ │ │ @ instruction: 0x01202448 │ │ │ │ + cmneq fp, r8, lsr r8 │ │ │ │ + @ instruction: 0x01202450 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - biceq r5, r0, r8, lsr #12 │ │ │ │ + moveq r0, r8 │ │ │ │ + @ instruction: 0x01202460 │ │ │ │ + tsteq r6, r0, asr #30 │ │ │ │ + @ instruction: 0x01202470 │ │ │ │ + tsteq r6, r8, asr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r3, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acb7a8 │ │ │ │ - smlawteq r0, r8, r4, r2 │ │ │ │ - @ instruction: 0x01202478 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - tsteq sl, r8, lsr ip │ │ │ │ - smlawbeq r0, r8, r4, r2 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x012024a0 │ │ │ │ - @ instruction: 0x01a14ee0 │ │ │ │ - subseq lr, fp, #40, 2 │ │ │ │ - tsteq r5, r0, lsl #24 │ │ │ │ @ instruction: 0x01202490 │ │ │ │ - cmneq sl, r8, asr #9 │ │ │ │ + tsteq r6, r0, ror pc │ │ │ │ + smlawbeq r0, r0, r4, r2 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + smlawbeq r0, r8, r4, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r3, r8, #32 │ │ │ │ + @ instruction: 0x01202440 │ │ │ │ + cmneq fp, r8, lsr #16 │ │ │ │ + @ instruction: 0x01202498 │ │ │ │ + ldrdeq r1, [r6, -r0] │ │ │ │ + @ instruction: 0x012024a0 │ │ │ │ + smlatteq r6, r8, pc, r1 @ │ │ │ │ @ instruction: 0x012024a8 │ │ │ │ - @ instruction: 0x01202470 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac3cb0 │ │ │ │ + mrseq r2, (UNDEF: 6) │ │ │ │ + @ instruction: 0x012024b8 │ │ │ │ + tsteq r6, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + lsreq r3, r8, #32 │ │ │ │ smlawteq r0, r0, r4, r2 │ │ │ │ - smlatteq r6, r8, ip, r7 │ │ │ │ - @ instruction: 0x01202310 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + tsteq r6, r0, lsr r0 │ │ │ │ + smlawteq r0, r8, r4, r2 │ │ │ │ + tsteq r6, r8, asr #32 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefba8 │ │ │ │ + @ instruction: 0x01062390 │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ + smlatbeq r6, r8, r3, r2 │ │ │ │ + @ instruction: 0x012024e0 │ │ │ │ + smlabteq r6, r0, r3, r2 │ │ │ │ + @ instruction: 0x012024e8 │ │ │ │ + ldrdeq r2, [r6, -r8] │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a11010 │ │ │ │ + tsteq r6, r8, lsl #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r3, r0, r0 │ │ │ │ @ instruction: 0x01202500 │ │ │ │ - roreq sl, r8, #18 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq r5, r8, fp │ │ │ │ - @ instruction: 0x01202570 │ │ │ │ - @ instruction: 0x012024e0 │ │ │ │ - @ instruction: 0x01202338 │ │ │ │ - @ instruction: 0x01a2ffb0 │ │ │ │ - @ instruction: 0x01202548 │ │ │ │ - @ instruction: 0x01202670 │ │ │ │ - sbcsle r5, r7, #4, 16 @ 0x40000 │ │ │ │ - @ instruction: 0x01a2ffb0 │ │ │ │ - @ instruction: 0x012023a8 │ │ │ │ + tsteq r6, r0, lsr #8 │ │ │ │ + @ instruction: 0x01202508 │ │ │ │ + tsteq r6, r0, asr r4 │ │ │ │ + @ instruction: 0x01202510 │ │ │ │ + tsteq r6, r8, ror #8 │ │ │ │ + @ instruction: 0x01202518 │ │ │ │ + smlabbeq r6, r0, r4, r2 │ │ │ │ @ instruction: 0x01202520 │ │ │ │ + @ instruction: 0x01062498 │ │ │ │ + @ instruction: 0x01202528 │ │ │ │ + strdeq r2, [r6, -r8] │ │ │ │ + @ instruction: 0x01202530 │ │ │ │ + tsteq r6, r0, lsl r5 │ │ │ │ @ instruction: 0x01202540 │ │ │ │ - rorseq sl, r0, sl │ │ │ │ + tsteq r6, r8, lsr #10 │ │ │ │ @ instruction: 0x01202300 │ │ │ │ roreq r3, r8, r0 │ │ │ │ - @ instruction: 0x01202498 │ │ │ │ - @ instruction: 0x012024e8 │ │ │ │ - @ instruction: 0x01202340 │ │ │ │ - cmneq r2, r8, lsl r0 │ │ │ │ - @ instruction: 0x01202430 │ │ │ │ - @ instruction: 0x01202140 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01202548 │ │ │ │ + tsteq r6, r0, asr #10 │ │ │ │ @ instruction: 0x01202550 │ │ │ │ + tsteq r6, r0, ror r5 │ │ │ │ @ instruction: 0x01202558 │ │ │ │ - @ instruction: 0x01201f68 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01afb200 │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ + smlabbeq r6, r8, r5, r2 │ │ │ │ + @ instruction: 0x01202560 │ │ │ │ + tsteq r6, r0, lsl #12 │ │ │ │ @ instruction: 0x01202568 │ │ │ │ + tsteq r6, r8, lsl r6 │ │ │ │ + @ instruction: 0x01202570 │ │ │ │ + tsteq r6, r0, ror #12 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + tsteq r6, r8, ror r6 │ │ │ │ smlawbeq r0, r0, r5, r2 │ │ │ │ - cmneq r2, r8, lsl #2 │ │ │ │ + @ instruction: 0x01a85960 │ │ │ │ @ instruction: 0x01202590 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r0, #1 │ │ │ │ + @ instruction: 0x01202598 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r5, [pc, r8]! │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa68 │ │ │ │ - @ instruction: 0x01202510 │ │ │ │ - @ instruction: 0x01a2ff88 │ │ │ │ - @ instruction: 0x012025b0 │ │ │ │ - strheq r0, [sp, #-72]! @ 0xffffffb8 │ │ │ │ - @ instruction: 0x012025b8 │ │ │ │ - andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acf8a8 │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x01202190 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01a1db30 │ │ │ │ + @ instruction: 0x012027b0 │ │ │ │ + @ instruction: 0x012025a8 │ │ │ │ smlawteq r0, r8, r5, r2 │ │ │ │ - lslseq sl, r8 @ │ │ │ │ - @ instruction: 0x01202530 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01202628 │ │ │ │ - @ instruction: 0x01202598 │ │ │ │ + @ instruction: 0x01062690 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ + smlatbeq r6, r8, r6, r2 │ │ │ │ + @ instruction: 0x012025e0 │ │ │ │ + ldrdeq r2, [r6, -r8] │ │ │ │ @ instruction: 0x01202160 │ │ │ │ asreq r3, r8, #1 │ │ │ │ - sbcsle r5, r7, #8, 16 @ 0x80000 │ │ │ │ - @ instruction: 0x01a2ff88 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ + strdeq r2, [r6, -r0] │ │ │ │ @ instruction: 0x01203958 │ │ │ │ cmneq ip, r8, ror #13 │ │ │ │ - @ instruction: 0x01202528 │ │ │ │ - @ instruction: 0x012025e0 │ │ │ │ + @ instruction: 0x01202600 │ │ │ │ + tsteq r6, r8, lsl #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa8820 │ │ │ │ - @ instruction: 0x01202560 │ │ │ │ - @ instruction: 0x01201a48 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202600 │ │ │ │ @ instruction: 0x01202608 │ │ │ │ - @ instruction: 0x012019e8 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa68 │ │ │ │ + tsteq r6, r8, lsr r7 │ │ │ │ + @ instruction: 0x01202610 │ │ │ │ + tsteq r6, r0, asr r7 │ │ │ │ + @ instruction: 0x01202698 │ │ │ │ + tsteq r6, r8, ror #14 │ │ │ │ + @ instruction: 0x01202628 │ │ │ │ + @ instruction: 0x016b1898 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r0, r0]! │ │ │ │ - @ instruction: 0x012026b8 │ │ │ │ - @ instruction: 0x01202618 │ │ │ │ - subseq r9, r4, #104, 24 @ 0x6800 │ │ │ │ - @ instruction: 0x01b16f28 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae31a0 │ │ │ │ - @ instruction: 0x01202648 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01202660 │ │ │ │ + @ instruction: 0x01202630 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01aecb88 │ │ │ │ + @ instruction: 0x01202648 │ │ │ │ + @ instruction: 0x01202638 │ │ │ │ + @ instruction: 0x01202690 │ │ │ │ + @ instruction: 0x01a11010 │ │ │ │ @ instruction: 0x01202658 │ │ │ │ - lslseq sl, r0, #19 │ │ │ │ - smlawteq r0, r0, r5, r2 │ │ │ │ - @ instruction: 0x01ad9678 │ │ │ │ - @ instruction: 0x012025a8 │ │ │ │ - @ instruction: 0x016d0498 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01202660 │ │ │ │ + @ instruction: 0x01203430 │ │ │ │ + @ instruction: 0x01202618 │ │ │ │ + cmneq fp, r8, lsl #17 │ │ │ │ smlawbeq r0, r0, sl, r0 │ │ │ │ lsleq r3, r8, r1 │ │ │ │ - smlawteq r0, r8, r6, r2 │ │ │ │ - @ instruction: 0x01202638 │ │ │ │ - @ instruction: 0x01202610 │ │ │ │ - @ instruction: 0x012018b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202678 │ │ │ │ - @ instruction: 0x01202690 │ │ │ │ - cmneq sp, r8, asr #5 │ │ │ │ - @ instruction: 0x01202698 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ + smlawbeq r0, r8, r6, r2 │ │ │ │ + @ instruction: 0x01202670 │ │ │ │ + subseq r8, r3, #0, 18 │ │ │ │ + lsrseq r5, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad1518 │ │ │ │ - smlawbeq r0, r0, r6, r2 │ │ │ │ - @ instruction: 0x01b10060 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01afb228 │ │ │ │ - @ instruction: 0x01200c58 │ │ │ │ - asreq r3, r0, #2 │ │ │ │ + lsrseq r5, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01202678 │ │ │ │ + @ instruction: 0x012026a0 │ │ │ │ + smlabbeq r6, r0, r7, r2 │ │ │ │ @ instruction: 0x012026a8 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae4348 │ │ │ │ - @ instruction: 0x01202830 │ │ │ │ + @ instruction: 0x01062798 │ │ │ │ + @ instruction: 0x012026b8 │ │ │ │ + smlatteq r6, r0, r7, r2 │ │ │ │ + @ instruction: 0x01200c58 │ │ │ │ + asreq r3, r0, #2 │ │ │ │ smlawteq r0, r0, r6, r2 │ │ │ │ + strdeq r2, [r6, -r8] │ │ │ │ + smlawteq r0, r8, r6, r2 │ │ │ │ + tsteq r6, r0, lsl r8 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ + tsteq r6, r8, lsr #16 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ + tsteq r6, r0, asr #16 │ │ │ │ @ instruction: 0x012026e0 │ │ │ │ - @ instruction: 0x01202a28 │ │ │ │ - @ instruction: 0x01202578 │ │ │ │ - cmneq r2, r8, lsl #27 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ - @ instruction: 0x012026a0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + tsteq r6, r8, asr r8 │ │ │ │ + @ instruction: 0x012026e8 │ │ │ │ + smlabbeq r6, r8, r8, r2 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ + @ instruction: 0x01063cb0 │ │ │ │ + @ instruction: 0x01202700 │ │ │ │ + smlabteq r6, r8, ip, r3 │ │ │ │ smlawteq r0, r0, r5, r0 │ │ │ │ roreq r3, r8, #2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x01202720 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01202708 │ │ │ │ + tsteq r6, r0, asr #26 │ │ │ │ + @ instruction: 0x01202710 │ │ │ │ + smlatbeq r6, r0, sp, r3 │ │ │ │ @ instruction: 0x01202718 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - subseq pc, r4, #16, 30 @ 0x40 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ - @ instruction: 0x01202748 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x01063db8 │ │ │ │ + @ instruction: 0x01202720 │ │ │ │ + smlatteq r6, r0, pc, r6 @ │ │ │ │ + @ instruction: 0x01202728 │ │ │ │ + strdeq r6, [r6, -r8] │ │ │ │ @ instruction: 0x01202730 │ │ │ │ - cmneq r0, r8, lsl #30 │ │ │ │ + tsteq r6, r0, lsl r0 │ │ │ │ @ instruction: 0x01202738 │ │ │ │ - cmneq r0, r8, lsl pc │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202118 │ │ │ │ + tsteq r6, r8, lsr #32 │ │ │ │ + @ instruction: 0x01202748 │ │ │ │ + tsteq r6, r0, asr #32 │ │ │ │ smlawbeq r0, r0, r2, r0 │ │ │ │ lsleq r3, r0 @ │ │ │ │ - smlawbeq r0, r8, r6, r2 │ │ │ │ - strheq r1, [sp, #-40]! @ 0xffffffd8 │ │ │ │ - @ instruction: 0x01202700 │ │ │ │ - lsrseq r8, r0, #14 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - smlawbeq r0, r0, r7, r2 │ │ │ │ - cmneq r2, r8, asr r9 │ │ │ │ + @ instruction: 0x01202750 │ │ │ │ + tsteq r6, r0, ror r0 │ │ │ │ + @ instruction: 0x01202758 │ │ │ │ + smlabbeq r6, r8, r0, r7 │ │ │ │ + @ instruction: 0x01202760 │ │ │ │ + smlatbeq r6, r0, r0, r7 │ │ │ │ + @ instruction: 0x01202768 │ │ │ │ + strheq r7, [r6, -r8] │ │ │ │ @ instruction: 0x01202770 │ │ │ │ - strheq r0, [sp, #-88]! @ 0xffffffa8 │ │ │ │ - @ instruction: 0x01202778 │ │ │ │ - andle r0, r0, r3 │ │ │ │ + ldrdeq r7, [r6, -r0] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ace390 │ │ │ │ - @ instruction: 0x01202790 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + tsteq r6, r8, ror r1 │ │ │ │ + smlawbeq r0, r0, r7, r2 │ │ │ │ + roreq r5, r8, r3 │ │ │ │ + subseq r0, r4, #192 @ 0xc0 │ │ │ │ + cmneq sp, r8, lsr #28 │ │ │ │ @ instruction: 0x01200110 │ │ │ │ lsreq r3, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1ae8 │ │ │ │ - @ instruction: 0x012027a0 │ │ │ │ - cmneq r3, r8, ror #26 │ │ │ │ - @ instruction: 0x012027e8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x012027b0 │ │ │ │ - cmneq sp, r8, asr #7 │ │ │ │ - @ instruction: 0x012027b8 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + ldrdeq fp, [lr, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae9c30 │ │ │ │ + asrseq r7, r8, r2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b33d08 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01a1da68 │ │ │ │ + @ instruction: 0x01202c38 │ │ │ │ + @ instruction: 0x012027a8 │ │ │ │ + @ instruction: 0x01202360 │ │ │ │ + @ instruction: 0x01a2ff38 │ │ │ │ + andeq r1, r0, r1, lsl #20 │ │ │ │ + smlawteq r0, r8, r7, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, r7, r1 │ │ │ │ smlawteq r0, r0, r7, r2 │ │ │ │ - asreq ip, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r3, r0, #3 │ │ │ │ smlawteq r0, r8, r7, r2 │ │ │ │ + asreq ip, r0, r6 │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ @ instruction: 0x01b3e5a0 │ │ │ │ + @ instruction: 0x01202bb8 │ │ │ │ + cmneq r2, r8, asr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aaa8c8 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ - smlawbeq r0, r0, r8, r2 │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ + @ instruction: 0x01202800 │ │ │ │ + msreq SPSR_fs, r8, ror #26 │ │ │ │ @ instruction: 0x01202808 │ │ │ │ - subseq r5, sl, #0, 26 │ │ │ │ - @ instruction: 0x01202810 │ │ │ │ - @ instruction: 0x012029a8 │ │ │ │ - @ instruction: 0x012027a8 │ │ │ │ - cmneq sp, r8, lsr #7 │ │ │ │ + andle r0, r0, r3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rorseq r5, r0, #22 │ │ │ │ + @ instruction: 0x01202820 │ │ │ │ + cmneq sp, r8, asr #8 │ │ │ │ smlawbeq r0, r0, r9, r0 │ │ │ │ lsleq r3, r8, #4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202850 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac9ea8 │ │ │ │ - @ instruction: 0x01202a78 │ │ │ │ @ instruction: 0x01202828 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01acba50 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x01202840 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01202848 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202768 │ │ │ │ - smultbeq sp, r8, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01202868 │ │ │ │ - cmneq r4, r8, lsr r5 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01202850 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01202878 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01201e38 │ │ │ │ lsreq r3, r0, r2 │ │ │ │ - @ instruction: 0x01202870 │ │ │ │ - cmneq r4, r8, asr #10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012027e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202910 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ smlawbeq r0, r8, r8, r2 │ │ │ │ - cmneq r4, r8, ror r5 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - smlawteq r0, r8, ip, r2 │ │ │ │ - @ instruction: 0x01202878 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01202978 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012028a0 │ │ │ │ + cmneq r4, r8, lsr r5 │ │ │ │ + @ instruction: 0x012028b0 │ │ │ │ + cmneq r4, r8, asr #10 │ │ │ │ + @ instruction: 0x01201028 │ │ │ │ + asreq r3, r8, r2 │ │ │ │ + @ instruction: 0x012028b8 │ │ │ │ + cmneq r4, r8, ror r5 │ │ │ │ + smlawteq r0, r0, r8, r2 │ │ │ │ cmneq r4, r8, lsr #11 │ │ │ │ - @ instruction: 0x01202408 │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ - @ instruction: 0x01af44a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrheq lr, [r4, #-88]! @ 0xffffffa8 │ │ │ │ - @ instruction: 0x01201028 │ │ │ │ - asreq r3, r8, r2 │ │ │ │ andle r0, r0, r0 │ │ │ │ cmneq r4, r8, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012028b0 │ │ │ │ + smlawteq r0, r8, r8, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01b3e5a0 │ │ │ │ andeq r1, r0, r1, lsl #20 │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, r8, r2 │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ - asreq ip, r0, r6 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01b3e5a0 │ │ │ │ + @ instruction: 0x012028e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012028e0 │ │ │ │ @ instruction: 0x01200b00 │ │ │ │ lsleq r3, r0, #5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012028e8 │ │ │ │ + asreq ip, r0, r6 │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x01b3e5a0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01202900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202908 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202910 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202918 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202920 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202928 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202930 │ │ │ │ @@ -392919,777 +392919,777 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202960 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202968 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202970 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202978 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202a30 │ │ │ │ + @ instruction: 0x01202f28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ @ instruction: 0x012021a0 │ │ │ │ ldrdeq r3, [r0, r0]! │ │ │ │ - @ instruction: 0x01202a18 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01200958 │ │ │ │ - rorseq r5, r0, pc │ │ │ │ - @ instruction: 0x012029b0 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ - subeq pc, pc, #232, 30 @ 0x3a0 │ │ │ │ - @ instruction: 0x01ae6558 │ │ │ │ - @ instruction: 0x01203cb0 │ │ │ │ + @ instruction: 0x01202990 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ @ instruction: 0x012029a0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x012029b8 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x012029b0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + smlawteq r0, r0, r9, r2 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r0, r8]! │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ - lsleq r1, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202890 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ @ instruction: 0x012029e8 │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x012023a0 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ - @ instruction: 0x01202a70 │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ @ instruction: 0x01202a10 │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r0, #6 │ │ │ │ - @ instruction: 0x012029e0 │ │ │ │ - strdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ @ instruction: 0x01202a20 │ │ │ │ - smlawbeq r0, r8, sl, r2 │ │ │ │ - @ instruction: 0x01202760 │ │ │ │ - ldrsbeq lr, [r1, #-152]! @ 0xffffff68 │ │ │ │ - @ instruction: 0x01202b10 │ │ │ │ - @ instruction: 0x01202898 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202a38 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202b00 │ │ │ │ - @ instruction: 0x012a7390 │ │ │ │ - @ instruction: 0x01ab75c8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01202a30 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01202a40 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 123), r8, ror pc │ │ │ │ @ instruction: 0x01200e40 │ │ │ │ asreq r3, r8, #6 │ │ │ │ @ instruction: 0x01202a48 │ │ │ │ @ instruction: 0x01a1c7a8 │ │ │ │ @ instruction: 0x01202a58 │ │ │ │ @ instruction: 0x01a14eb8 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ - @ instruction: 0x01202ab0 │ │ │ │ - @ instruction: 0x01202a68 │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x01202a40 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ - @ instruction: 0x01af5828 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x01202a70 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ smlawbeq r0, r0, sl, r2 │ │ │ │ - smlawteq r0, r8, sl, r2 │ │ │ │ - @ instruction: 0x01287a58 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01202a90 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ @ instruction: 0x01201d00 │ │ │ │ roreq r3, r0, r3 │ │ │ │ - @ instruction: 0x01202ab8 │ │ │ │ - ldrdeq pc, [ip, #-216]! @ 0xffffff28 │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ - @ instruction: 0x01202ae8 │ │ │ │ @ instruction: 0x01202aa8 │ │ │ │ - smlawteq r0, r0, sl, r2 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acae98 │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x01202c18 │ │ │ │ - @ instruction: 0x01202798 │ │ │ │ - cmneq r3, r8, lsl ip │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01202ab8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + smlawteq r0, r8, sl, r2 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01202ae0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01200348 │ │ │ │ lsleq r3, r8 @ │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202ae0 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - asreq r7, r8, #18 │ │ │ │ - @ instruction: 0x01202b30 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202b70 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + tsteq sl, r8, lsr ip │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01202b00 │ │ │ │ + cmneq sl, r8, asr #9 │ │ │ │ @ instruction: 0x01202b08 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r3, r0, #7 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae4280 │ │ │ │ - @ instruction: 0x01299d18 │ │ │ │ - strdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ - @ instruction: 0x01202c00 │ │ │ │ + smlatteq r6, r8, ip, r7 │ │ │ │ + @ instruction: 0x012023e8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01202b20 │ │ │ │ + @ instruction: 0x01202b38 │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ @ instruction: 0x01202b40 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01202b48 │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x01202aa0 │ │ │ │ - strheq pc, [ip, #-216]! @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x01202b68 │ │ │ │ - @ instruction: 0x010679b8 │ │ │ │ - subseq r7, pc, #160, 26 @ 0x2800 │ │ │ │ - strdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ + msreq SPSR_fs, r8, asr sp │ │ │ │ + subseq r3, ip, #248, 30 @ 0x3e0 │ │ │ │ + @ instruction: 0x01adbb08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adbb08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01202378 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r3, r8, #7 │ │ │ │ - cmneq sl, r8, lsr #14 │ │ │ │ + sbcsle r5, r7, #0, 16 │ │ │ │ + @ instruction: 0x01a2ff38 │ │ │ │ + @ instruction: 0x01202b58 │ │ │ │ + lsreq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01202b98 │ │ │ │ - cmneq r1, r8, ror #11 │ │ │ │ + @ instruction: 0x01adbb30 │ │ │ │ smlawbeq r0, r8, fp, r2 │ │ │ │ - strdeq r1, [ip, #-216]! @ 0xffffff28 │ │ │ │ - @ instruction: 0x01202b90 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + @ instruction: 0x01adbb30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + @ instruction: 0x01adbb08 │ │ │ │ + @ instruction: 0x01202b98 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ @ instruction: 0x01202ba8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01202c08 │ │ │ │ smulwteq r0, r0, sp │ │ │ │ lsleq r3, r0, r4 │ │ │ │ + @ instruction: 0x01202810 │ │ │ │ + cmneq sp, r8, lsl #6 │ │ │ │ + @ instruction: 0x01202398 │ │ │ │ + @ instruction: 0x01202b68 │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1658 │ │ │ │ + @ instruction: 0x01202378 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ + ldrdeq lr, [r0, r8]! │ │ │ │ smlawteq r0, r0, fp, r2 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - smlawteq r0, r8, fp, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq r0, r0, fp, r2 │ │ │ │ - cmneq ip, r8, ror #25 │ │ │ │ - @ instruction: 0x01202cb8 │ │ │ │ - @ instruction: 0x01202bb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202c08 │ │ │ │ + lsreq pc, r0 @ @ │ │ │ │ + subseq r7, r3, #104, 26 @ 0x1a00 │ │ │ │ + @ instruction: 0x01adbb58 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ lsreq r3, r8, r4 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - strdeq lr, [ip, r8]! │ │ │ │ - @ instruction: 0x01202d10 │ │ │ │ - @ instruction: 0x01202be8 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - @ instruction: 0x01af1fc0 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ + smlawteq r0, r8, fp, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, ip, r2 │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x01202c10 │ │ │ │ + biceq r5, r0, r8, lsr #12 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ad0c80 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acba50 │ │ │ │ + @ instruction: 0x01202c50 │ │ │ │ + @ instruction: 0x01202c00 │ │ │ │ + @ instruction: 0x012027a0 │ │ │ │ + @ instruction: 0x01202798 │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ab8540 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ roreq r3, r0, #8 │ │ │ │ @ instruction: 0x01202c30 │ │ │ │ - ldrheq r8, [r1, #-200]! @ 0xffffff38 │ │ │ │ - @ instruction: 0x01202c78 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01202c40 │ │ │ │ - @ instruction: 0x01202c68 │ │ │ │ - @ instruction: 0x01202c48 │ │ │ │ - @ instruction: 0x01202c98 │ │ │ │ - @ instruction: 0x01202b78 │ │ │ │ - @ instruction: 0x01719598 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - subseq lr, r0, #184, 22 @ 0x2e000 │ │ │ │ - cmneq r1, r8, ror #8 │ │ │ │ + @ instruction: 0x01a14ee0 │ │ │ │ + subseq fp, fp, #96, 8 @ 0x60000000 │ │ │ │ + tsteq r5, r0, lsl #24 │ │ │ │ + @ instruction: 0x01202c90 │ │ │ │ + @ instruction: 0x01202c18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r3, r8, #9 │ │ │ │ - @ instruction: 0x01202c70 │ │ │ │ - @ instruction: 0x01202c50 │ │ │ │ + @ instruction: 0x01b31468 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac3f80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r1, r8, ror #8 │ │ │ │ + @ instruction: 0x01202c48 │ │ │ │ + @ instruction: 0x01202c40 │ │ │ │ + @ instruction: 0x01202c10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acc7c0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, ip, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + lsleq r3, r8, #9 │ │ │ │ @ instruction: 0x01202ca0 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ - strdeq sp, [r0, r8]! │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x01202c90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202d30 │ │ │ │ - @ instruction: 0x0128c118 │ │ │ │ - @ instruction: 0x01afc948 │ │ │ │ - subseq r7, pc, #72, 18 @ 0x120000 │ │ │ │ - @ instruction: 0x01abdb58 │ │ │ │ - @ instruction: 0x01202ce8 │ │ │ │ - @ instruction: 0x01202cb0 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ - @ instruction: 0x01202d00 │ │ │ │ - smlawteq r0, r0, ip, r2 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefa90 │ │ │ │ + smlawbeq r0, r0, ip, r2 │ │ │ │ + @ instruction: 0x01a11010 │ │ │ │ + smlawbeq r0, r8, ip, r2 │ │ │ │ + roreq sl, r8, #18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsrseq r5, r8, fp │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ + @ instruction: 0x01202c70 │ │ │ │ + @ instruction: 0x012027b8 │ │ │ │ + @ instruction: 0x01a2ffb0 │ │ │ │ + smlawteq r0, r8, ip, r2 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ + sbcsle r5, r7, #4, 16 @ 0x40000 │ │ │ │ + @ instruction: 0x01a2ffb0 │ │ │ │ + @ instruction: 0x01202bb0 │ │ │ │ @ instruction: 0x01202ca8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - lsleq r2, r0, #27 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac54e8 │ │ │ │ - @ instruction: 0x01202d28 │ │ │ │ - @ instruction: 0x01202ce0 │ │ │ │ - @ instruction: 0x01202da0 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ace408 │ │ │ │ - @ instruction: 0x01202d90 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acbbb8 │ │ │ │ + smlawteq r0, r0, ip, r2 │ │ │ │ + rorseq sl, r0, sl │ │ │ │ + @ instruction: 0x01202c28 │ │ │ │ + @ instruction: 0x01202c78 │ │ │ │ + @ instruction: 0x012027e8 │ │ │ │ + cmneq r2, r8 │ │ │ │ + @ instruction: 0x01202c58 │ │ │ │ + @ instruction: 0x01202790 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r2, [r0, -r0]! │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x012025a0 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + ldrdeq fp, [pc, r8]! │ │ │ │ + @ instruction: 0x01202d50 │ │ │ │ + @ instruction: 0x01202ce8 │ │ │ │ + @ instruction: 0x01202d00 │ │ │ │ + cmneq r2, r8, lsr #1 │ │ │ │ @ instruction: 0x01202d08 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af5c60 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 123), r8, ror pc │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - lsreq r5, r0, #12 │ │ │ │ + @ instruction: 0x01202c98 │ │ │ │ + @ instruction: 0x01a2ff88 │ │ │ │ + @ instruction: 0x01202d30 │ │ │ │ + cmneq sp, r8, ror r4 │ │ │ │ + @ instruction: 0x01202d38 │ │ │ │ + andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202d20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202e38 │ │ │ │ - @ instruction: 0x0128b438 │ │ │ │ - @ instruction: 0x01ae73e0 │ │ │ │ + @ instruction: 0x01acf948 │ │ │ │ @ instruction: 0x01202d48 │ │ │ │ - cmneq ip, r8, asr #28 │ │ │ │ - @ instruction: 0x01202d50 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - @ instruction: 0x01202d60 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ - teqeq r5, r0 @ │ │ │ │ - @ instruction: 0x01202d78 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + lslseq sl, r8 @ │ │ │ │ + @ instruction: 0x01202cb8 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01202d90 │ │ │ │ + @ instruction: 0x01202d10 │ │ │ │ + sbcsle r5, r7, #8, 16 @ 0x80000 │ │ │ │ + @ instruction: 0x01a2ff88 │ │ │ │ + @ instruction: 0x01202cb0 │ │ │ │ + @ instruction: 0x01202d58 │ │ │ │ + @ instruction: 0x01202ce0 │ │ │ │ + @ instruction: 0x01202168 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r0 @ │ │ │ │ - teqeq r5, r8, lsr sp │ │ │ │ - teqeq r5, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01202d68 │ │ │ │ + @ instruction: 0x01202d78 │ │ │ │ + @ instruction: 0x01202108 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef950 │ │ │ │ + @ instruction: 0x01202e18 │ │ │ │ smlawbeq r0, r8, sp, r2 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ - teqeq r5, r0 @ │ │ │ │ - @ instruction: 0x01202de8 │ │ │ │ - @ instruction: 0x01202d38 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - asreq r2, r8, sp │ │ │ │ - @ instruction: 0x01202e20 │ │ │ │ - @ instruction: 0x01202d98 │ │ │ │ - @ instruction: 0x01202db0 │ │ │ │ + subseq r7, r4, #216, 12 @ 0xd800000 │ │ │ │ + @ instruction: 0x01b16f28 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01202db8 │ │ │ │ - @ instruction: 0x01204140 │ │ │ │ + strheq r3, [lr, r0]! │ │ │ │ + @ instruction: 0x01202db0 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + smlawteq r0, r8, sp, r2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r0, sp, r2 │ │ │ │ + lslseq sl, r0, #19 │ │ │ │ @ instruction: 0x01202d40 │ │ │ │ - cmneq ip, r8, lsr lr │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad82c8 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae4280 │ │ │ │ + strdeq r9, [sp, r0]! │ │ │ │ + @ instruction: 0x01202d28 │ │ │ │ + cmneq sp, r8, asr r4 │ │ │ │ + @ instruction: 0x01202e28 │ │ │ │ + @ instruction: 0x01202da0 │ │ │ │ + smlawbeq r0, r0, sp, r2 │ │ │ │ + @ instruction: 0x01201fe8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ - cmneq sl, r8, ror #14 │ │ │ │ - @ instruction: 0x01202de0 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ + cmneq sp, r8, ror #4 │ │ │ │ + @ instruction: 0x01202e00 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b14908 │ │ │ │ - @ instruction: 0x01202e18 │ │ │ │ - smlawteq r0, r8, sp, r2 │ │ │ │ - @ instruction: 0x01202e90 │ │ │ │ - smlawteq r0, r0, sp, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r3, [r0, r8]! │ │ │ │ - @ instruction: 0x01202e28 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq r9, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a1d2c0 │ │ │ │ - @ instruction: 0x0128c118 │ │ │ │ - strdeq ip, [pc, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ad15b8 │ │ │ │ + @ instruction: 0x01202de0 │ │ │ │ + asrseq pc, r0, #31 @ │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01afb200 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01202e10 │ │ │ │ - @ instruction: 0x01202e78 │ │ │ │ - @ instruction: 0x01202e08 │ │ │ │ - @ instruction: 0x01202e30 │ │ │ │ - ldrdeq r2, [r0, -r8]! │ │ │ │ - @ instruction: 0x01202c28 │ │ │ │ - cmneq r1, r8, lsr #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202e60 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae4258 │ │ │ │ + @ instruction: 0x01202f38 │ │ │ │ + @ instruction: 0x01202e20 │ │ │ │ + @ instruction: 0x01202e38 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01202e48 │ │ │ │ + @ instruction: 0x012030a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r3, r0, #10 │ │ │ │ - @ instruction: 0x01202e50 │ │ │ │ - subeq r7, r0, #216 @ 0xd8 │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ + cmneq r2, r8, lsl #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ + @ instruction: 0x01202e08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01202e58 │ │ │ │ - @ instruction: 0x01202eb8 │ │ │ │ - ldrdeq r2, [r0, -r0]! │ │ │ │ - cmneq sl, r8, asr r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202e68 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202e98 │ │ │ │ - @ instruction: 0x012b1340 │ │ │ │ - lsreq r3, r0, #1 │ │ │ │ - smlawteq r0, r0, lr, r2 │ │ │ │ @ instruction: 0x01202e70 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01202e78 │ │ │ │ + @ instruction: 0x01202f00 │ │ │ │ + @ instruction: 0x01202de8 │ │ │ │ + strdeq r1, [sp, #-24]! @ 0xffffffe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r8, #10 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adf820 │ │ │ │ - smlawbeq r0, r8, r1, r3 │ │ │ │ - smlawbeq r0, r8, lr, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202ea0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01202f58 │ │ │ │ - @ instruction: 0x01294538 │ │ │ │ - ldrdeq ip, [ip, r8]! │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ad9f88 │ │ │ │ - strdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x01202e60 │ │ │ │ + rorseq r8, r0, #11 │ │ │ │ @ instruction: 0x01202eb0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, asr #17 │ │ │ │ + @ instruction: 0x01202ea0 │ │ │ │ + strheq r0, [sp, #-88]! @ 0xffffffa8 │ │ │ │ @ instruction: 0x01202ea8 │ │ │ │ + andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r3, r0, r5 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc98 │ │ │ │ - @ instruction: 0x012030e8 │ │ │ │ + @ instruction: 0x01ace430 │ │ │ │ + @ instruction: 0x01202eb8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r1, [pc, r8]! │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ - subeq r0, r1, #184, 10 @ 0x2e000000 │ │ │ │ - @ instruction: 0x01ad92e0 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc48 │ │ │ │ + cmneq r3, r8, ror #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb388 │ │ │ │ - smlawteq r0, r0, pc, r2 @ │ │ │ │ + asreq r3, r0, r5 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01202ee0 │ │ │ │ + cmneq sp, r8, lsl #7 │ │ │ │ @ instruction: 0x01202ee8 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb3b0 │ │ │ │ + @ instruction: 0x01ae9b40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01aaa8a0 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ + @ instruction: 0x01202f78 │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r3, r8, r5 │ │ │ │ - @ instruction: 0x01202f40 │ │ │ │ - strdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ - subeq lr, r1, #104, 28 @ 0x680 │ │ │ │ - ldrdeq fp, [sp, r8]! │ │ │ │ - @ instruction: 0x012a97e8 │ │ │ │ - asreq r4, r8, #24 │ │ │ │ - subseq r9, r1, #144, 12 @ 0x9000000 │ │ │ │ - @ instruction: 0x01adb400 │ │ │ │ - smlawbeq r0, r8, pc, r2 @ │ │ │ │ + @ instruction: 0x01202f18 │ │ │ │ + subseq r2, sl, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0x01202f20 │ │ │ │ + @ instruction: 0x01203048 │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ + cmneq sp, r8, ror r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01202f60 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01aca150 │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ + @ instruction: 0x01202f30 │ │ │ │ + @ instruction: 0x01202f48 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01202f58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb428 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sl, r8, ror #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb450 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r0, #11 │ │ │ │ + @ instruction: 0x01202e98 │ │ │ │ + smultbeq sp, r8, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01202f68 │ │ │ │ - subseq r8, r4, #184, 30 @ 0x2e0 │ │ │ │ - @ instruction: 0x01adb478 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r1, r3 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb4a0 │ │ │ │ - @ instruction: 0x01286a00 │ │ │ │ - @ instruction: 0x01a1c1e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb4c8 │ │ │ │ - smlawteq r0, r0, r0, r3 │ │ │ │ - @ instruction: 0x01202f78 │ │ │ │ - subseq r7, fp, #96, 24 @ 0x6000 │ │ │ │ - strdeq fp, [sp, r0]! │ │ │ │ + smlawbeq r0, r0, pc, r2 @ │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ + @ instruction: 0x01203390 │ │ │ │ + @ instruction: 0x01202f70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012030a8 │ │ │ │ + @ instruction: 0x01202b70 │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ + @ instruction: 0x01af4400 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r3, r8, #11 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01acb500 │ │ │ │ - subseq r7, r0, #16, 20 @ 0x10000 │ │ │ │ - @ instruction: 0x01adb518 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - strdeq pc, [lr, r8]! │ │ │ │ + @ instruction: 0x01202fa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb540 │ │ │ │ - @ instruction: 0x01203110 │ │ │ │ @ instruction: 0x01202fb0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01202fb8 │ │ │ │ + smlawbeq r0, r0, fp, r2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01203010 │ │ │ │ + @ instruction: 0x01202fa0 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ @ instruction: 0x01a2dd00 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ cmneq r0, r8, ror #29 │ │ │ │ @ instruction: 0x01202fe8 │ │ │ │ cmneq r0, r8, asr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r0, r0]! │ │ │ │ @ instruction: 0x01202d18 │ │ │ │ strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + strdeq r2, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb568 │ │ │ │ - @ instruction: 0x01203330 │ │ │ │ + @ instruction: 0x01203000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r2, lr, #64, 24 @ 0x4000 │ │ │ │ - @ instruction: 0x01adb590 │ │ │ │ - @ instruction: 0x01203018 │ │ │ │ - @ instruction: 0x01202f10 │ │ │ │ - subeq lr, sp, #8, 28 @ 0x80 │ │ │ │ - @ instruction: 0x01adb5b8 │ │ │ │ - @ instruction: 0x01203030 │ │ │ │ - @ instruction: 0x01a85960 │ │ │ │ + @ instruction: 0x01203008 │ │ │ │ + @ instruction: 0x01202b50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb5e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r3, r8, r6 │ │ │ │ - @ instruction: 0x01203078 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r2, [r0, -r0]! │ │ │ │ + smlawteq r0, r0, pc, r2 @ │ │ │ │ + @ instruction: 0x01a1ceb0 │ │ │ │ + @ instruction: 0x01203090 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb608 │ │ │ │ + lsleq r3, r8, r6 │ │ │ │ + ldrdeq r1, [r0, -r8]! │ │ │ │ + rorseq r5, r0, pc │ │ │ │ qsubeq r3, r0, r0 │ │ │ │ - msreq (UNDEF: 108), r8, lsl #28 │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ + subeq sp, pc, #16, 4 │ │ │ │ + @ instruction: 0x01ae6440 │ │ │ │ + @ instruction: 0x01203a70 │ │ │ │ + @ instruction: 0x01203040 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb630 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01203060 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - subeq r7, pc, #160, 8 @ 0xa0000000 │ │ │ │ - @ instruction: 0x01adb658 │ │ │ │ + lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afaf08 │ │ │ │ - subseq ip, r3, #144, 4 │ │ │ │ - @ instruction: 0x01adb680 │ │ │ │ + smlawbeq r0, r8, pc, r2 @ │ │ │ │ + @ instruction: 0x01203078 │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r3, r0, #12 │ │ │ │ + qsubeq r3, r8, r0 │ │ │ │ + @ instruction: 0x01202830 │ │ │ │ smlawbeq r0, r8, r0, r3 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - subseq r3, r5, #8, 4 @ 0x80000000 │ │ │ │ - @ instruction: 0x01adb6a8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq fp, [sp, r0]! │ │ │ │ - smlawteq r0, r8, r0, r3 │ │ │ │ - cmneq r2, r8, lsl #5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq fp, [sp, r8]! │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ - subseq r3, fp, #64, 26 @ 0x1000 │ │ │ │ - @ instruction: 0x01adb720 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - roreq r3, r8, #12 │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ + @ instruction: 0x01203068 │ │ │ │ + ldrdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ + @ instruction: 0x01203098 │ │ │ │ + @ instruction: 0x012030e0 │ │ │ │ + @ instruction: 0x01202e90 │ │ │ │ + cmneq r1, r8, asr #19 │ │ │ │ @ instruction: 0x012031b0 │ │ │ │ - @ instruction: 0x012030a8 │ │ │ │ - @ instruction: 0x01203168 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb748 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01afb200 │ │ │ │ + @ instruction: 0x01202f90 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strheq r3, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203198 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb770 │ │ │ │ - @ instruction: 0x01203218 │ │ │ │ + roreq r3, r8, #12 │ │ │ │ + @ instruction: 0x012a7390 │ │ │ │ + @ instruction: 0x01ab7730 │ │ │ │ + ldrdeq r9, [sp, -r0]! │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ + smlawbeq r0, r8, r2, r3 │ │ │ │ + smlawteq r0, r0, r0, r3 │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ + @ instruction: 0x01af57b0 │ │ │ │ + smlawbeq r0, r8, r1, r3 │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb798 │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ab8590 │ │ │ │ + @ instruction: 0x01203110 │ │ │ │ + @ instruction: 0x010679b8 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ + msreq SPSR_fs, r8 @ │ │ │ │ + @ instruction: 0x01203108 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r3, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb7c0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ + @ instruction: 0x01acb140 │ │ │ │ + cmneq sl, r8, lsr #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb7e8 │ │ │ │ - @ instruction: 0x01203140 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01203120 │ │ │ │ + @ instruction: 0x01287a58 │ │ │ │ + @ instruction: 0x01203168 │ │ │ │ + @ instruction: 0x012032b0 │ │ │ │ @ instruction: 0x0120e798 │ │ │ │ @ instruction: 0x01a41490 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb810 │ │ │ │ + smlawteq r0, r8, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45360 │ │ │ │ - @ instruction: 0x01203158 │ │ │ │ - @ instruction: 0x01203260 │ │ │ │ + @ instruction: 0x01203130 │ │ │ │ + @ instruction: 0x01203018 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r8 @ │ │ │ │ + @ instruction: 0x01203158 │ │ │ │ + @ instruction: 0x01203140 │ │ │ │ + @ instruction: 0x01203160 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb838 │ │ │ │ - @ instruction: 0x01203040 │ │ │ │ - strdeq pc, [ip, #-216]! @ 0xffffff28 │ │ │ │ - subeq r0, r9, #144, 12 @ 0x9000000 │ │ │ │ - @ instruction: 0x01adb860 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad4b78 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r0, lr, r2 │ │ │ │ + cmneq r3, r8, lsl ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a49c80 │ │ │ │ - subseq sl, r4, #200, 16 @ 0xc80000 │ │ │ │ - @ instruction: 0x01adb888 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + asreq r7, r8, #18 │ │ │ │ smlawbeq ip, r0, fp, sl │ │ │ │ @ instruction: 0x01a504e0 │ │ │ │ - @ instruction: 0x01203940 │ │ │ │ - @ instruction: 0x01202fa0 │ │ │ │ + @ instruction: 0x01203208 │ │ │ │ + @ instruction: 0x01203178 │ │ │ │ strheq r3, [r0, -r8]! │ │ │ │ roreq r3, r0, #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203210 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + @ instruction: 0x01299d18 │ │ │ │ + ldrdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb8b0 │ │ │ │ - @ instruction: 0x0129b640 │ │ │ │ - @ instruction: 0x01a1c208 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq fp, [sp, r8]! │ │ │ │ - @ instruction: 0x012032a0 │ │ │ │ @ instruction: 0x012031a0 │ │ │ │ - subeq r2, r1, #88, 26 @ 0x1600 │ │ │ │ - @ instruction: 0x01adb900 │ │ │ │ + smlawteq r0, r8, r1, r3 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa8e60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r2, r3 │ │ │ │ + @ instruction: 0x012031e0 │ │ │ │ + @ instruction: 0x01203260 │ │ │ │ teqeq ip, r8, ror sp │ │ │ │ @ instruction: 0x01aa8e88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r3, r8, #14 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb928 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa68 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ + msreq SPSR_fs, r8, lsl #27 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae4190 │ │ │ │ @ instruction: 0x012cd130 │ │ │ │ @ instruction: 0x01aa8eb0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb950 │ │ │ │ + subseq r7, pc, #240, 22 @ 0x3c000 │ │ │ │ + ldrdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0x01268800 │ │ │ │ ldrdeq r8, [sl, r8]! @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sl, r8, ror #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb978 │ │ │ │ - @ instruction: 0x01203348 │ │ │ │ + @ instruction: 0x01203298 │ │ │ │ @ instruction: 0x012031e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203270 │ │ │ │ + @ instruction: 0x01203230 │ │ │ │ + ldrsbeq r9, [r1, #-88]! @ 0xffffffa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r0, r7 │ │ │ │ teqeq r7, r8, ror #16 │ │ │ │ @ instruction: 0x01aa8f28 │ │ │ │ - subseq r0, r1, #160, 22 @ 0x28000 │ │ │ │ - @ instruction: 0x01adb9a0 │ │ │ │ + @ instruction: 0x01203240 │ │ │ │ + andle r0, r0, r1 │ │ │ │ teqeq r0, r0, lsr #26 │ │ │ │ @ instruction: 0x01aa8f50 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1658 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ @ instruction: 0x012a5528 │ │ │ │ @ instruction: 0x01aa8fa0 │ │ │ │ - subeq r3, r8, #232, 16 @ 0xe80000 │ │ │ │ - @ instruction: 0x01adb9c8 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + strdeq r1, [sp, r8]! │ │ │ │ smlawteq r6, r0, r4, r8 │ │ │ │ @ instruction: 0x01aa9018 │ │ │ │ - smlawbeq r0, r8, r3, r3 │ │ │ │ - @ instruction: 0x01203240 │ │ │ │ + smlawbeq r0, r0, r3, r3 │ │ │ │ + @ instruction: 0x01203250 │ │ │ │ strdeq r7, [r4, -r0]! │ │ │ │ @ instruction: 0x01aa9040 │ │ │ │ - subeq r1, r2, #128, 6 │ │ │ │ - strdeq fp, [sp, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012032a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r3, r8, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012032b0 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acea98 │ │ │ │ + @ instruction: 0x012034a8 │ │ │ │ + smlawbeq r0, r0, r2, r3 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + ldrdeq r1, [pc, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adba18 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ - @ instruction: 0x01abac28 │ │ │ │ - subseq r0, r9, #168, 24 @ 0xa800 │ │ │ │ - @ instruction: 0x01adba40 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ @ instruction: 0x01203290 │ │ │ │ - subseq r4, r8, #200 @ 0xc8 │ │ │ │ - @ instruction: 0x01adba68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203338 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adba90 │ │ │ │ + @ instruction: 0x01203340 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + @ instruction: 0x01203410 │ │ │ │ + @ instruction: 0x012032a8 │ │ │ │ + smlawteq r0, r8, r2, r3 │ │ │ │ + cmneq r1, r8, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r3, r0, #15 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203208 │ │ │ │ + @ instruction: 0x01203338 │ │ │ │ + andle r0, r0, r1 │ │ │ │ strdeq fp, [r3, -r8]! │ │ │ │ @ instruction: 0x01aa9068 │ │ │ │ + @ instruction: 0x012032e0 │ │ │ │ + cmneq fp, r8, ror #5 │ │ │ │ + @ instruction: 0x012032e8 │ │ │ │ + strdeq r1, [fp, #-40]! @ 0xffffffd8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r8, [r3, -r0] │ │ │ │ - ldrdeq r3, [r0, -r8]! │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - smlawbeq r8, r8, fp, lr │ │ │ │ - @ instruction: 0x01a187e8 │ │ │ │ + @ instruction: 0x01203150 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ + @ instruction: 0x01203328 │ │ │ │ + @ instruction: 0x01203310 │ │ │ │ + @ instruction: 0x01203360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012032e8 │ │ │ │ - subseq lr, r2, #144, 24 @ 0x9000 │ │ │ │ - @ instruction: 0x01a2f790 │ │ │ │ - @ instruction: 0x012032e0 │ │ │ │ - strdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r8, #15 │ │ │ │ - adcle r3, r6, #4, 12 @ 0x400000 │ │ │ │ - @ instruction: 0x01a2f790 │ │ │ │ + @ instruction: 0x01203218 │ │ │ │ + cmneq r1, r8, lsl #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203310 │ │ │ │ - @ instruction: 0x01203300 │ │ │ │ - smlawteq r0, r8, r2, r3 │ │ │ │ - tsteq r6, r8, ror r2 │ │ │ │ - @ instruction: 0x01203008 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + subseq lr, r0, #16, 18 @ 0x40000 │ │ │ │ + cmneq r1, r8, asr r4 │ │ │ │ + @ instruction: 0x01203330 │ │ │ │ + @ instruction: 0x01203318 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203328 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203948 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa68 │ │ │ │ - ldrdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01203340 │ │ │ │ + cmneq r1, r8, asr r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r3, [r0, r0]! │ │ │ │ - @ instruction: 0x01203360 │ │ │ │ - cmneq sp, r8, asr #12 │ │ │ │ + @ instruction: 0x01acca68 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203348 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203368 │ │ │ │ - andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae8420 │ │ │ │ - @ instruction: 0x01203390 │ │ │ │ - cmneq sp, r8, ror r4 │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a2f560 │ │ │ │ - subseq r7, pc, #72, 18 @ 0x120000 │ │ │ │ - @ instruction: 0x01abdb58 │ │ │ │ - @ instruction: 0x01203918 │ │ │ │ - smlawbeq r0, r0, r3, r3 │ │ │ │ - @ instruction: 0x01203920 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrdeq r3, [r0, r0]! │ │ │ │ + teqeq r5, r8 @ │ │ │ │ + strdeq sp, [r0, r8]! │ │ │ │ + @ instruction: 0x01203458 │ │ │ │ + @ instruction: 0x01203358 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012034b0 │ │ │ │ + @ instruction: 0x0128c118 │ │ │ │ + @ instruction: 0x01afc9e8 │ │ │ │ + subseq r7, pc, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0x01abdc48 │ │ │ │ + @ instruction: 0x01203450 │ │ │ │ + @ instruction: 0x01203378 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ + @ instruction: 0x01203498 │ │ │ │ + smlawbeq r0, r8, r3, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r0, r8]! │ │ │ │ - adcle r3, r6, #8, 12 @ 0x800000 │ │ │ │ - @ instruction: 0x01a2f560 │ │ │ │ + @ instruction: 0x012033b0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawbeq ip, r0, r2, ip │ │ │ │ @ instruction: 0x01aa9090 │ │ │ │ - @ instruction: 0x01203318 │ │ │ │ - @ instruction: 0x012033a0 │ │ │ │ + teqpeq r5, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ + teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ smlawteq r0, r0, r3, r3 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x012033e8 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r0, #16 │ │ │ │ - @ instruction: 0x01241118 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x012a6c00 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01203408 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x012ac730 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203418 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x012d35e8 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203430 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01203518 │ │ │ │ + @ instruction: 0x01203370 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + lsleq r2, r0, #27 │ │ │ │ + subseq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ + ldrdeq r7, [ip, r0]! │ │ │ │ @ instruction: 0x01203100 │ │ │ │ asreq r3, r8, #16 │ │ │ │ - @ instruction: 0x012d4b28 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203450 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01203aa0 │ │ │ │ + @ instruction: 0x01203420 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac57b8 │ │ │ │ @ instruction: 0x01203448 │ │ │ │ @ instruction: 0x01a28f80 │ │ │ │ subseq r8, sl, #96, 26 @ 0x1800 │ │ │ │ msreq (UNDEF: 123), r8, lsl #30 │ │ │ │ - @ instruction: 0x012e4920 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203460 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq r2, r0, lsr sl │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01203490 │ │ │ │ + @ instruction: 0x01203438 │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ + @ instruction: 0x01203418 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ace4a8 │ │ │ │ @ instruction: 0x01203478 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + cmneq sl, r8, ror #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r3, r0, r8 │ │ │ │ - teqpeq r2, r0, lsl #27 @ p-variant is OBSOLETE │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + smlawbeq r0, r0, r4, r3 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b14908 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + lsreq r5, r0, #12 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r0, r8, r4, r3 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq r3, r0, lsr #9 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203498 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq r9, r0, lsl r9 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012034a8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq sl, r0, asr #13 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - smlawteq r0, r0, r4, r3 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + smlawteq r0, r8, r4, r3 │ │ │ │ + @ instruction: 0x01203460 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acbe60 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012034a0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ @ instruction: 0x01203308 │ │ │ │ lsleq r3, r8 @ │ │ │ │ - teqeq fp, r8, lsr r3 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x0128b438 │ │ │ │ + @ instruction: 0x01ae72c8 │ │ │ │ + @ instruction: 0x01203510 │ │ │ │ + smlawteq r0, r0, r4, r3 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + asreq r2, r8, sp │ │ │ │ + @ instruction: 0x01203548 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq r6, r0, ror #11 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012034e0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq ip, r0 @ │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x0121c628 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8368 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae4190 │ │ │ │ + @ instruction: 0x01203500 │ │ │ │ + subeq r4, r0, #144, 12 @ 0x9000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r3, r0, #17 │ │ │ │ @ instruction: 0x01203508 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq fp, r0, ror #14 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203518 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - smlawteq r8, r0, r0, r9 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203528 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ + @ instruction: 0x01203468 │ │ │ │ + cmneq sl, r8, asr r7 │ │ │ │ @ instruction: 0x01203538 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012034e8 │ │ │ │ + @ instruction: 0x01203630 │ │ │ │ + @ instruction: 0x012034e0 │ │ │ │ + @ instruction: 0x01203550 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + strdeq r9, [r9, -r0]! │ │ │ │ + @ instruction: 0x01a1d2c0 │ │ │ │ + @ instruction: 0x0128c118 │ │ │ │ + @ instruction: 0x01afc790 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01203530 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r3, r8, #17 │ │ │ │ - @ instruction: 0x01203550 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - smlawteq r0, r8, r5, r3 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01203610 │ │ │ │ + @ instruction: 0x01203528 │ │ │ │ + @ instruction: 0x01203558 │ │ │ │ + @ instruction: 0x012036b0 │ │ │ │ + @ instruction: 0x012032b8 │ │ │ │ + cmneq r1, r8, lsl #20 │ │ │ │ @ instruction: 0x01203568 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01203570 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawbeq r0, r8, r5, r3 │ │ │ │ @@ -393708,794 +393708,794 @@ │ │ │ │ @ instruction: 0x01203598 │ │ │ │ @ instruction: 0x012035b8 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012035a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r8, r9 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - ldrdeq r3, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012035e8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ada000 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + smlawteq r0, r8, r5, r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012035e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012035e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203638 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb30 │ │ │ │ + @ instruction: 0x01203628 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r3, r0, #18 │ │ │ │ - @ instruction: 0x01203610 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x012b1340 │ │ │ │ + lsreq r3, r0, #1 │ │ │ │ + @ instruction: 0x01203690 │ │ │ │ + @ instruction: 0x01203608 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01adf730 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefae0 │ │ │ │ + smlawbeq r0, r8, r6, r3 │ │ │ │ @ instruction: 0x01203620 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203630 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + smlawbeq r0, r8, r7, r3 │ │ │ │ + @ instruction: 0x01203618 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203648 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r3, r8, #19 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203658 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203668 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012036b8 │ │ │ │ + @ instruction: 0x01294538 │ │ │ │ + @ instruction: 0x01acc680 │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ab8590 │ │ │ │ @ instruction: 0x01203678 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + ldrdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ + @ instruction: 0x012a97e8 │ │ │ │ + asreq r4, r8, #24 │ │ │ │ + @ instruction: 0x012036a0 │ │ │ │ + @ instruction: 0x01203668 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + cmneq sl, r8, ror #25 │ │ │ │ @ instruction: 0x01203428 │ │ │ │ lsreq r3, r0 @ │ │ │ │ - @ instruction: 0x01203690 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012036a0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012036b0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01203658 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - smlawteq r0, r8, r6, r3 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01203650 │ │ │ │ + @ instruction: 0x01286a00 │ │ │ │ + @ instruction: 0x01a1c1e0 │ │ │ │ + @ instruction: 0x01203728 │ │ │ │ + @ instruction: 0x01203698 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb80 │ │ │ │ + @ instruction: 0x01203758 │ │ │ │ + @ instruction: 0x012036a8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203718 │ │ │ │ smlawteq r0, r0, r5, r3 │ │ │ │ ldrdeq r3, [r0, r8]! │ │ │ │ + @ instruction: 0x01203860 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012036e8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01203660 │ │ │ │ + @ instruction: 0x012036e0 │ │ │ │ + @ instruction: 0x01a85960 │ │ │ │ + @ instruction: 0x01203708 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ + msreq SPSR_fs, r8, ror #27 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01afaee0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r3, r0, #20 │ │ │ │ @ instruction: 0x01203710 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203720 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203730 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012037a0 │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ + @ instruction: 0x01203798 │ │ │ │ + @ instruction: 0x01203720 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01acb7a8 │ │ │ │ @ instruction: 0x01203748 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + cmneq r2, r8, ror r2 │ │ │ │ smlawbeq r0, r0, r6, r3 │ │ │ │ lsreq r3, r8, #20 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203758 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203768 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01203778 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + ldrdeq fp, [pc, r8]! │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ + @ instruction: 0x01203750 │ │ │ │ + @ instruction: 0x01203768 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01203770 │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ + @ instruction: 0x012036e8 │ │ │ │ + ldrdeq pc, [ip, #-216]! @ 0xffffff28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01ad4c18 │ │ │ │ smlawteq r0, r0, r6, r3 │ │ │ │ asreq r3, r0, sl │ │ │ │ + @ instruction: 0x01203938 │ │ │ │ + @ instruction: 0x01203730 │ │ │ │ + @ instruction: 0x0129b640 │ │ │ │ + @ instruction: 0x01a1c208 │ │ │ │ + @ instruction: 0x012037e8 │ │ │ │ @ instruction: 0x01203790 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012037a0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012037b0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01ab8568 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - smlawteq r0, r8, r7, r3 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + cmneq sl, r8, ror #25 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef950 │ │ │ │ @ instruction: 0x01203700 │ │ │ │ roreq r3, r8, sl │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + strdeq r1, [sp, r8]! │ │ │ │ + @ instruction: 0x012038b8 │ │ │ │ + smlawteq r0, r8, r7, r3 │ │ │ │ + smlawteq r0, r0, r8, r3 │ │ │ │ + @ instruction: 0x012037b8 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01abaca0 │ │ │ │ + @ instruction: 0x01203820 │ │ │ │ + @ instruction: 0x012037e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203870 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - ldrdeq r3, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012037e8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012037b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + lsreq r3, r0, #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + strdeq r8, [r3, -r0] │ │ │ │ + @ instruction: 0x01203808 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + smlawbeq r8, r8, fp, lr │ │ │ │ + @ instruction: 0x01a187e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r3, r0, #21 │ │ │ │ + @ instruction: 0x01203818 │ │ │ │ + subseq lr, r2, #96, 24 @ 0x6000 │ │ │ │ + @ instruction: 0x01a2f790 │ │ │ │ @ instruction: 0x01203810 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + ldrdeq r0, [sp, #-232]! @ 0xffffff18 │ │ │ │ + adcle r3, r6, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0x01a2f790 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203820 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + asreq r3, r8, #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01203838 │ │ │ │ @ instruction: 0x01203830 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203848 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r3, r8, #21 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ + tsteq r6, r8, ror r2 │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x01203858 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x01203868 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + rorseq r7, r8, #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01203878 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r0, r0]! │ │ │ │ @ instruction: 0x01203890 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - @ instruction: 0x012038a0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + cmneq sp, r8, ror #12 │ │ │ │ + @ instruction: 0x01203898 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01ae8290 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef950 │ │ │ │ + @ instruction: 0x01203828 │ │ │ │ + @ instruction: 0x01a2f560 │ │ │ │ + subseq r7, pc, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0x01abdc48 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ @ instruction: 0x012038b0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - smlawteq r0, r0, r8, r3 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + @ instruction: 0x01203a50 │ │ │ │ + @ instruction: 0x012038a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r3, r8, fp │ │ │ │ - ldrdeq r3, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ + adcle r3, r6, #8, 12 @ 0x800000 │ │ │ │ + @ instruction: 0x01a2f560 │ │ │ │ + @ instruction: 0x01203848 │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ @ instruction: 0x012038e8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r8, r8, r7, fp │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ @ instruction: 0x01a14ee0 │ │ │ │ - teqeq pc, r0, ror #28 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ tsteq r5, r0, lsl pc │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01af99a0 │ │ │ │ + @ instruction: 0x01af9978 │ │ │ │ + @ instruction: 0x01203948 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ + @ instruction: 0x01203918 │ │ │ │ + cmneq sp, r8, lsr r4 │ │ │ │ @ instruction: 0x01203910 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8 @ │ │ │ │ - @ instruction: 0x01203960 │ │ │ │ - @ instruction: 0x01203900 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae75c0 │ │ │ │ + @ instruction: 0x01203920 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab8568 │ │ │ │ + @ instruction: 0x01ae74a8 │ │ │ │ + @ instruction: 0x01291be0 │ │ │ │ + @ instruction: 0x01afeea0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r3, r0, #22 │ │ │ │ - @ instruction: 0x01291be0 │ │ │ │ - @ instruction: 0x01afeec8 │ │ │ │ - smlawbeq r0, r8, sp, r3 │ │ │ │ - @ instruction: 0x01203938 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203970 │ │ │ │ + @ instruction: 0x01203d78 │ │ │ │ + @ instruction: 0x01203928 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ lsreq r5, r0, #12 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01203940 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203960 │ │ │ │ @ instruction: 0x01205130 │ │ │ │ cmneq ip, r8, asr #28 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203950 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r7, r8, #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, sl, r3 │ │ │ │ + @ instruction: 0x01203a08 │ │ │ │ + @ instruction: 0x01203970 │ │ │ │ + lslseq r9, r8 @ │ │ │ │ + @ instruction: 0x01203998 │ │ │ │ + lslseq r7, r8, #19 │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ cmneq r2, r8, asr #22 │ │ │ │ @ instruction: 0x01203ea0 │ │ │ │ @ instruction: 0x01203978 │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ cmneq r2, r8, asr fp │ │ │ │ @ instruction: 0x01203398 │ │ │ │ roreq r3, r8, #22 │ │ │ │ @ instruction: 0x012039a0 │ │ │ │ - lslseq r9, r8 @ │ │ │ │ + rorseq r2, r8 @ │ │ │ │ @ instruction: 0x012039a8 │ │ │ │ - lslseq r7, r8, #19 │ │ │ │ + lsrseq fp, r8 @ │ │ │ │ @ instruction: 0x012039b0 │ │ │ │ - lsrseq r2, r0, #26 │ │ │ │ - @ instruction: 0x01203a28 │ │ │ │ - asrseq fp, r0 @ │ │ │ │ + @ instruction: 0x01b18c10 │ │ │ │ + smlawteq r0, r8, r9, r3 │ │ │ │ + lsleq sl, r0 @ │ │ │ │ smlawteq r0, r0, r9, r3 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqpeq r5, r8, lsl sp @ p-variant is OBSOLETE │ │ │ │ - teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01b185f8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r8, lsr #30 │ │ │ │ + @ instruction: 0x012039e8 │ │ │ │ + @ instruction: 0x012039b8 │ │ │ │ + @ instruction: 0x012039e0 │ │ │ │ + @ instruction: 0x01b18620 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r3, r0 @ │ │ │ │ - @ instruction: 0x012039e8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ + @ instruction: 0x01203a00 │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + lslseq r3, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01203a08 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r8, asr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, sl, r3 │ │ │ │ @ instruction: 0x01203a18 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ + teqeq r4, r0, lsl #7 │ │ │ │ + @ instruction: 0x01203a38 │ │ │ │ + @ instruction: 0x01203ab8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r8 @ │ │ │ │ @ instruction: 0x01203a30 │ │ │ │ - @ instruction: 0x01b18c10 │ │ │ │ - @ instruction: 0x01203a48 │ │ │ │ - lsleq sl, r0 @ │ │ │ │ - @ instruction: 0x01203a40 │ │ │ │ - @ instruction: 0x01b185f8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - tsteq r5, r8, lsr #30 │ │ │ │ - @ instruction: 0x01203a60 │ │ │ │ - @ instruction: 0x01203a38 │ │ │ │ + rorseq sl, r0, sl │ │ │ │ + @ instruction: 0x012038e0 │ │ │ │ + @ instruction: 0x01203968 │ │ │ │ + smlawbeq r0, r8, r8, r3 │ │ │ │ + cmneq sp, r8, lsr #12 │ │ │ │ @ instruction: 0x01203a58 │ │ │ │ - @ instruction: 0x01b18620 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ - smlawbeq r0, r0, sl, r3 │ │ │ │ - @ instruction: 0x01203a50 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - roreq r3, r0, #23 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + smlawbeq r5, r0, sp, pc @ │ │ │ │ + rorseq r3, r0, #31 │ │ │ │ + @ instruction: 0x01203ce0 │ │ │ │ + @ instruction: 0x01203a48 │ │ │ │ @ instruction: 0x01203a78 │ │ │ │ - asrseq r3, r0, #10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x01203f08 │ │ │ │ + subseq fp, r4, #56, 4 @ 0x80000003 │ │ │ │ + @ instruction: 0x01ac0ab0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203a70 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203ce8 │ │ │ │ + roreq r3, r0, #23 │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ + @ instruction: 0x01203a60 │ │ │ │ + @ instruction: 0x01203738 │ │ │ │ + cmneq r2, r8, ror lr │ │ │ │ + smlawbeq r0, r8, sl, r3 │ │ │ │ + @ instruction: 0x0128b438 │ │ │ │ + @ instruction: 0x01203a90 │ │ │ │ + @ instruction: 0x01203e48 │ │ │ │ + @ instruction: 0x01203900 │ │ │ │ + cmneq sp, r8, ror #7 │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ + @ instruction: 0x01203c98 │ │ │ │ @ instruction: 0x01203a98 │ │ │ │ - teqeq r4, r0, lsl #7 │ │ │ │ - @ instruction: 0x01203ab8 │ │ │ │ - @ instruction: 0x01203ce0 │ │ │ │ - @ instruction: 0x01203ab0 │ │ │ │ - rorseq sl, r0, sl │ │ │ │ @ instruction: 0x01203028 │ │ │ │ lsleq r3, r8, #24 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01203998 │ │ │ │ - @ instruction: 0x01203358 │ │ │ │ - cmneq sp, r8, lsl #12 │ │ │ │ - @ instruction: 0x01203c98 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - smlawbeq r5, r0, sp, pc @ │ │ │ │ - movseq r4, r8 │ │ │ │ - @ instruction: 0x01203d30 │ │ │ │ - smlawteq r0, r8, sl, r3 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a43240 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acfb50 │ │ │ │ + smlawteq r0, r8, ip, r3 │ │ │ │ + @ instruction: 0x01203ab0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203da8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x01203ae8 │ │ │ │ + @ instruction: 0x01a43240 │ │ │ │ + @ instruction: 0x01203ae0 │ │ │ │ @ instruction: 0x01a28760 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq ip, r0, r8 │ │ │ │ - @ instruction: 0x01203c90 │ │ │ │ - @ instruction: 0x01203ae0 │ │ │ │ + smlawbeq r0, r8, ip, r3 │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ + ldrdeq ip, [r0, r0]! │ │ │ │ @ instruction: 0x01203840 │ │ │ │ lsreq r3, r0, ip │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ - ldrdeq ip, [r0, r0]! │ │ │ │ - @ instruction: 0x01203b20 │ │ │ │ - @ instruction: 0x01a11010 │ │ │ │ @ instruction: 0x01203b18 │ │ │ │ + @ instruction: 0x01a11010 │ │ │ │ + @ instruction: 0x01203b10 │ │ │ │ @ instruction: 0x01a43218 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq ip, r0, r8 │ │ │ │ - @ instruction: 0x01203b50 │ │ │ │ - @ instruction: 0x01203b10 │ │ │ │ @ instruction: 0x01203b40 │ │ │ │ - @ instruction: 0x01a43218 │ │ │ │ + @ instruction: 0x01203b08 │ │ │ │ @ instruction: 0x01203b38 │ │ │ │ + @ instruction: 0x01a43218 │ │ │ │ + @ instruction: 0x01203b30 │ │ │ │ lsreq r2, r8, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28760 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203b30 │ │ │ │ + @ instruction: 0x01203b28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r3, r8, ip │ │ │ │ + @ instruction: 0x01203b20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203b28 │ │ │ │ - @ instruction: 0x01203b98 │ │ │ │ - @ instruction: 0x01203b08 │ │ │ │ - @ instruction: 0x01203b68 │ │ │ │ - @ instruction: 0x01a34268 │ │ │ │ + asreq r3, r8, ip │ │ │ │ smlawbeq r0, r8, fp, r3 │ │ │ │ + @ instruction: 0x01203b00 │ │ │ │ + @ instruction: 0x01203b60 │ │ │ │ + @ instruction: 0x01a34268 │ │ │ │ + smlawbeq r0, r0, fp, r3 │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x01203b78 │ │ │ │ + @ instruction: 0x01203b70 │ │ │ │ roreq r9, r0, #21 │ │ │ │ - smlawbeq r0, r0, fp, r3 │ │ │ │ + @ instruction: 0x01203b78 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a34268 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203b70 │ │ │ │ + @ instruction: 0x01203b68 │ │ │ │ + @ instruction: 0x01203be8 │ │ │ │ + @ instruction: 0x01203b58 │ │ │ │ @ instruction: 0x01203a20 │ │ │ │ lsleq r3, r0, #25 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01203b60 │ │ │ │ - @ instruction: 0x01203ba8 │ │ │ │ + @ instruction: 0x01203ba0 │ │ │ │ @ instruction: 0x01a44190 │ │ │ │ - @ instruction: 0x01203be8 │ │ │ │ + @ instruction: 0x01203be0 │ │ │ │ @ instruction: 0x01a11010 │ │ │ │ - @ instruction: 0x01203bb8 │ │ │ │ + @ instruction: 0x01203bb0 │ │ │ │ asreq r4, r8, r6 │ │ │ │ - @ instruction: 0x01203be0 │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ @ instruction: 0x01a44190 │ │ │ │ - smlawteq r0, r8, fp, r3 │ │ │ │ + smlawteq r0, r0, fp, r3 │ │ │ │ lsreq r4, r0 @ │ │ │ │ - ldrdeq r3, [r0, -r0]! │ │ │ │ + smlawteq r0, r8, fp, r3 │ │ │ │ @ instruction: 0x01a11010 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a34268 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01203bb8 │ │ │ │ @ instruction: 0x012033e0 │ │ │ │ lsreq r3, r8, #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r0, fp, r3 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203bb0 │ │ │ │ + @ instruction: 0x01203ba8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203ba0 │ │ │ │ - smlawbeq r0, r8, ip, r3 │ │ │ │ - @ instruction: 0x01203b58 │ │ │ │ - @ instruction: 0x01203c28 │ │ │ │ + @ instruction: 0x01203b98 │ │ │ │ + smlawbeq r0, r0, ip, r3 │ │ │ │ + @ instruction: 0x01203b50 │ │ │ │ + @ instruction: 0x01203c18 │ │ │ │ asreq r0, r0, #28 │ │ │ │ - @ instruction: 0x01203c10 │ │ │ │ + @ instruction: 0x01203c08 │ │ │ │ roreq r9, r8, #20 │ │ │ │ - @ instruction: 0x01203c18 │ │ │ │ + @ instruction: 0x01203c10 │ │ │ │ @ instruction: 0x01a34268 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, lr │ │ │ │ + @ instruction: 0x01203c38 │ │ │ │ + @ instruction: 0x01203c00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r3, [r0, r0]! │ │ │ │ - @ instruction: 0x01203c40 │ │ │ │ - @ instruction: 0x01203c08 │ │ │ │ - @ instruction: 0x01203c38 │ │ │ │ + @ instruction: 0x01203c30 │ │ │ │ ldrdeq r0, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28760 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203c30 │ │ │ │ - smlawbeq r0, r0, ip, r3 │ │ │ │ - @ instruction: 0x01203c00 │ │ │ │ - @ instruction: 0x01203c70 │ │ │ │ - roreq ip, r8, #29 │ │ │ │ + @ instruction: 0x01203c28 │ │ │ │ + @ instruction: 0x01203c78 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ @ instruction: 0x01203c68 │ │ │ │ + roreq ip, r8, #29 │ │ │ │ + @ instruction: 0x01203c58 │ │ │ │ lsleq r0, r8, #30 │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ - strdeq r3, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, pc │ │ │ │ - @ instruction: 0x01203c78 │ │ │ │ - @ instruction: 0x01203c58 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ + strdeq r3, [r0, r8]! │ │ │ │ + @ instruction: 0x01203c70 │ │ │ │ + @ instruction: 0x01203c50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a44190 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203c50 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01203c48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203b00 │ │ │ │ - @ instruction: 0x01203cb8 │ │ │ │ - @ instruction: 0x01203e70 │ │ │ │ - subseq ip, r4, #0, 10 │ │ │ │ - @ instruction: 0x01ac0ab0 │ │ │ │ + @ instruction: 0x01203c40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ + @ instruction: 0x01203d28 │ │ │ │ + @ instruction: 0x01203c90 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefa90 │ │ │ │ smlawteq r0, r0, r7, r3 │ │ │ │ lsreq r3, r0, #26 │ │ │ │ - @ instruction: 0x01203d68 │ │ │ │ - @ instruction: 0x01203ca0 │ │ │ │ - @ instruction: 0x01203098 │ │ │ │ - @ instruction: 0x01723e98 │ │ │ │ - smlawteq r0, r8, ip, r3 │ │ │ │ - @ instruction: 0x0128b438 │ │ │ │ - ldrdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01203de0 │ │ │ │ - @ instruction: 0x01203370 │ │ │ │ - cmneq sp, r8, ror #8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acfab0 │ │ │ │ - @ instruction: 0x01203d58 │ │ │ │ - ldrdeq r3, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203cb8 │ │ │ │ + lslseq sl, r8 @ │ │ │ │ + @ instruction: 0x01203a28 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq r8, r0, lsl pc │ │ │ │ + @ instruction: 0x01ab39c8 │ │ │ │ @ instruction: 0x01203da0 │ │ │ │ + smlawteq r0, r0, ip, r3 │ │ │ │ + subseq lr, r1, #40, 14 @ 0xa00000 │ │ │ │ + @ instruction: 0x01acd9b8 │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ + ldrdeq r3, [r0, -r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01203ca0 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ @ instruction: 0x01203148 │ │ │ │ asreq r3, r8, #26 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefba8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a43240 │ │ │ │ - @ instruction: 0x01203d00 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01203d08 │ │ │ │ + @ instruction: 0x01203d00 │ │ │ │ smultteq ip, r8, r2 │ │ │ │ + @ instruction: 0x01203d08 │ │ │ │ + subeq r8, r1, #240, 22 @ 0x3c000 │ │ │ │ @ instruction: 0x01203d10 │ │ │ │ - subeq r8, r1, #248, 22 @ 0x3e000 │ │ │ │ + subeq r8, r1, #232, 22 @ 0x3a000 │ │ │ │ @ instruction: 0x01203d18 │ │ │ │ - subeq r8, r1, #240, 22 @ 0x3c000 │ │ │ │ - @ instruction: 0x01203d20 │ │ │ │ - subeq r8, r1, #200, 22 @ 0x32000 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ + subeq r8, r1, #192, 22 @ 0x30000 │ │ │ │ + @ instruction: 0x01203d90 │ │ │ │ + @ instruction: 0x01203ce8 │ │ │ │ + @ instruction: 0x012038a8 │ │ │ │ + @ instruction: 0x01a2f628 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r3, r0, sp │ │ │ │ @ instruction: 0x01203d48 │ │ │ │ - lslseq sl, r8 @ │ │ │ │ - @ instruction: 0x01203aa0 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq r8, r0, lsl pc │ │ │ │ - @ instruction: 0x01ab39c8 │ │ │ │ - @ instruction: 0x01203db0 │ │ │ │ - @ instruction: 0x01203d50 │ │ │ │ - subseq pc, r1, #184, 18 @ 0x2e0000 │ │ │ │ - @ instruction: 0x01acd918 │ │ │ │ - ldrdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01203d60 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sp, r8, ror #14 │ │ │ │ + @ instruction: 0x01203d58 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sp, r8, ror #14 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad6950 │ │ │ │ - @ instruction: 0x01203378 │ │ │ │ + strdeq r6, [sp, r0]! │ │ │ │ + adcle r3, r6, #12, 12 @ 0xc00000 │ │ │ │ @ instruction: 0x01a2f628 │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ + @ instruction: 0x01203d68 │ │ │ │ + @ instruction: 0x01203ee0 │ │ │ │ + @ instruction: 0x01203d60 │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ lsleq r3, r8 @ │ │ │ │ - @ instruction: 0x01203e40 │ │ │ │ - @ instruction: 0x01203d70 │ │ │ │ - adcle r3, r6, #12, 12 @ 0xc00000 │ │ │ │ - @ instruction: 0x01a2f628 │ │ │ │ - @ instruction: 0x012033b0 │ │ │ │ - @ instruction: 0x01203d90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203db8 │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ + smlawteq r0, r0, sp, r3 │ │ │ │ + smlawbeq r0, r8, sp, r3 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad0d20 │ │ │ │ + @ instruction: 0x01ad0dc0 │ │ │ │ @ instruction: 0x01203e38 │ │ │ │ - @ instruction: 0x01203da8 │ │ │ │ + @ instruction: 0x01203d98 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203e78 │ │ │ │ - subseq r5, sl, #0, 26 │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ + subseq r2, sl, #40, 26 @ 0xa00 │ │ │ │ ldrdeq r2, [ip, r8]! │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01203db8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r3, r0, #27 │ │ │ │ @ instruction: 0x01203e68 │ │ │ │ - smlawteq r0, r0, sp, r3 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ - @ instruction: 0x01203e98 │ │ │ │ - ldrdeq r3, [r0, -r8]! │ │ │ │ + @ instruction: 0x01203db0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203f10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012037a8 │ │ │ │ strdeq r3, [r0, -r0]! │ │ │ │ lslseq sl, r0, #19 │ │ │ │ - @ instruction: 0x01203d40 │ │ │ │ - @ instruction: 0x01afd258 │ │ │ │ + @ instruction: 0x01203cb0 │ │ │ │ + @ instruction: 0x01afd1b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ @ instruction: 0x01203e00 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r3, r8, #27 │ │ │ │ @ instruction: 0x01203e08 │ │ │ │ tsteq r5, r0, lsr r0 │ │ │ │ @ instruction: 0x01203e18 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01af1e58 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad62c0 │ │ │ │ + @ instruction: 0x01ad6360 │ │ │ │ smlawbeq r0, r8, lr, r3 │ │ │ │ @ instruction: 0x01203e30 │ │ │ │ - @ instruction: 0x01204018 │ │ │ │ + @ instruction: 0x01203de0 │ │ │ │ + @ instruction: 0x01ab7f00 │ │ │ │ + @ instruction: 0x01203f20 │ │ │ │ @ instruction: 0x01203e28 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01af1d68 │ │ │ │ @ instruction: 0x01203e10 │ │ │ │ lsleq r3, r0, lr │ │ │ │ - subeq r8, sp, #120, 18 @ 0x1e0000 │ │ │ │ - @ instruction: 0x01ae6120 │ │ │ │ + subeq r6, sp, #80, 2 │ │ │ │ + @ instruction: 0x01ae6030 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01203e60 │ │ │ │ - @ instruction: 0x01204070 │ │ │ │ - @ instruction: 0x01203e50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r3, [r0, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012037a8 │ │ │ │ + @ instruction: 0x01203e90 │ │ │ │ + ldrdeq lr, [r0, r8]! │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ - @ instruction: 0x01abb1c8 │ │ │ │ + @ instruction: 0x01abb240 │ │ │ │ strdeq r3, [r0, -r0]! │ │ │ │ smlawbeq r0, r0, lr, r3 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - @ instruction: 0x012043a8 │ │ │ │ - @ instruction: 0x01203e90 │ │ │ │ + @ instruction: 0x01203e70 │ │ │ │ + @ instruction: 0x01ab7f00 │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ + @ instruction: 0x01203e78 │ │ │ │ @ instruction: 0x01203eb0 │ │ │ │ smlawbeq r0, r8, r9, r3 │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ cmneq r2, r8, ror #22 │ │ │ │ @ instruction: 0x012041a0 │ │ │ │ @ instruction: 0x01203ea8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r8, lr │ │ │ │ smlawteq r0, r8, lr, r3 │ │ │ │ - msreq (UNDEF: 108), r8, lsl #29 │ │ │ │ + msreq (UNDEF: 108), r8, asr lr │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae0130 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203f18 │ │ │ │ + @ instruction: 0x01ae0040 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203928 │ │ │ │ + biceq r5, r0, r8, lsr #12 │ │ │ │ + @ instruction: 0x01204070 │ │ │ │ + @ instruction: 0x01203e50 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad67c0 │ │ │ │ - @ instruction: 0x01203f50 │ │ │ │ + @ instruction: 0x01ad6860 │ │ │ │ + @ instruction: 0x01203f68 │ │ │ │ @ instruction: 0x01203ee8 │ │ │ │ - @ instruction: 0x012a97e8 │ │ │ │ - asreq r4, r8, #24 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ @ instruction: 0x01203740 │ │ │ │ roreq r3, r0, #28 │ │ │ │ - @ instruction: 0x01203ee0 │ │ │ │ - @ instruction: 0x01ab7f00 │ │ │ │ - smlawteq r0, r8, pc, r3 @ │ │ │ │ + smlawteq r0, r8, r0, r4 │ │ │ │ strdeq r3, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01203fa0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01203928 │ │ │ │ + @ instruction: 0x01203f70 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ + @ instruction: 0x012044b0 │ │ │ │ + @ instruction: 0x01203f18 │ │ │ │ teqeq r4, r0, lsr #31 │ │ │ │ - @ instruction: 0x01aab660 │ │ │ │ + @ instruction: 0x01aab638 │ │ │ │ @ instruction: 0x01203f38 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01203f40 │ │ │ │ - smlawbeq r0, r8, pc, r3 @ │ │ │ │ + smlawteq r0, r0, pc, r3 @ │ │ │ │ smlawteq r0, r0, lr, r3 │ │ │ │ - msreq (UNDEF: 108), r8, ror lr │ │ │ │ + msreq (UNDEF: 108), r8, asr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r3, r8, #29 │ │ │ │ - @ instruction: 0x01203f98 │ │ │ │ - @ instruction: 0x01203f28 │ │ │ │ - @ instruction: 0x01203f60 │ │ │ │ - ldrdeq lr, [r0, r8]! │ │ │ │ - @ instruction: 0x01203f20 │ │ │ │ - @ instruction: 0x01ab7f00 │ │ │ │ - @ instruction: 0x01203f70 │ │ │ │ @ instruction: 0x01203f58 │ │ │ │ + ldrdeq r0, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + @ instruction: 0x01203f60 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - biceq r5, r0, r8, lsr #12 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac36e8 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8c50 │ │ │ │ - @ instruction: 0x01203fb8 │ │ │ │ - smlawbeq r0, r0, pc, r3 @ │ │ │ │ + moveq r0, r8 │ │ │ │ + smlawteq r0, r8, pc, r3 @ │ │ │ │ + @ instruction: 0x01203f28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01203fa8 │ │ │ │ + @ instruction: 0x012a97e8 │ │ │ │ + asreq r4, r8, #24 │ │ │ │ + smlawbeq r0, r8, pc, r3 @ │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01203f98 │ │ │ │ + smlawteq r0, r8, ip, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r0 @ │ │ │ │ - strdeq r3, [r0, -r8]! │ │ │ │ + @ instruction: 0x01203f50 │ │ │ │ + smultbeq ip, r8, r0 │ │ │ │ + @ instruction: 0x01204018 │ │ │ │ @ instruction: 0x01203f78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204040 │ │ │ │ - @ instruction: 0x01204000 │ │ │ │ - cmneq r2, r8, asr ip │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1658 │ │ │ │ - strdeq r4, [r0, -r8]! │ │ │ │ + strdeq r3, [r0, -r0]! │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac39b8 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + strdeq r8, [sp, r0]! │ │ │ │ + @ instruction: 0x01204008 │ │ │ │ + @ instruction: 0x01203fb8 │ │ │ │ + @ instruction: 0x01204038 │ │ │ │ @ instruction: 0x01203fb0 │ │ │ │ - @ instruction: 0x01286a00 │ │ │ │ - @ instruction: 0x01a1c1e0 │ │ │ │ - smlawteq r0, r8, r0, r4 │ │ │ │ - smlawteq r0, r0, pc, r3 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r0, r8, #11 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r3, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r3, [r0, r8]! │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acc310 │ │ │ │ - @ instruction: 0x01204038 │ │ │ │ - strdeq r3, [r0, -r0]! │ │ │ │ - @ instruction: 0x01204008 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af5828 │ │ │ │ - @ instruction: 0x01289240 │ │ │ │ - @ instruction: 0x01ac83a0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204090 │ │ │ │ + @ instruction: 0x01204040 │ │ │ │ + @ instruction: 0x01723b98 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + strdeq r1, [sp, r8]! │ │ │ │ + @ instruction: 0x01204130 │ │ │ │ + @ instruction: 0x01204000 │ │ │ │ + @ instruction: 0x01286a00 │ │ │ │ + @ instruction: 0x01a1c1e0 │ │ │ │ + strdeq r4, [r0, -r8]! │ │ │ │ @ instruction: 0x01204010 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac8dc8 │ │ │ │ + @ instruction: 0x01acc5b8 │ │ │ │ @ instruction: 0x01203fe8 │ │ │ │ lsleq r3, r0, #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r9, [sl, r8]! │ │ │ │ smlawbeq r0, r8, r0, r4 │ │ │ │ @ instruction: 0x01204020 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204060 │ │ │ │ + andle r0, r0, r1 │ │ │ │ qsubeq r4, r0, r0 │ │ │ │ strdeq lr, [r0, r0]! │ │ │ │ qsubeq r4, r8, r0 │ │ │ │ @ instruction: 0x01aa8848 │ │ │ │ @ instruction: 0x01203fe0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204090 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af57b0 │ │ │ │ + @ instruction: 0x01289240 │ │ │ │ + @ instruction: 0x01ac8698 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01204068 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acb460 │ │ │ │ + @ instruction: 0x01ac9070 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r3, r8, #30 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ @ instruction: 0x01204078 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq r4, [r0, -r0]! │ │ │ │ @ instruction: 0x012040a0 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @ instruction: 0x01203fe0 │ │ │ │ @ instruction: 0x01aa8848 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01204098 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ + @ instruction: 0x012040e0 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ @ instruction: 0x01203f48 │ │ │ │ asreq r3, r0, pc │ │ │ │ - @ instruction: 0x01204160 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ strheq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acb708 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r4, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204110 │ │ │ │ @ instruction: 0x012040e8 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204100 │ │ │ │ - smlawteq r0, r8, r1, r4 │ │ │ │ - subseq r7, pc, #72, 18 @ 0x120000 │ │ │ │ - @ instruction: 0x01abdb58 │ │ │ │ - @ instruction: 0x01204148 │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ + @ instruction: 0x01204170 │ │ │ │ strdeq r4, [r0, -r0]! │ │ │ │ - @ instruction: 0x01203fa8 │ │ │ │ - cmneq r2, r8, lsl #23 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204110 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r3, r8, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204118 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204168 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adf618 │ │ │ │ - @ instruction: 0x01204130 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r9, r0, lsl #8 │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ - @ instruction: 0x01204ba8 │ │ │ │ - @ instruction: 0x01204138 │ │ │ │ - smlawbeq r0, r0, r1, r4 │ │ │ │ + @ instruction: 0x01204140 │ │ │ │ @ instruction: 0x01204120 │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ + @ instruction: 0x01204138 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ + subseq r7, pc, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0x01abdc48 │ │ │ │ + @ instruction: 0x01204160 │ │ │ │ + @ instruction: 0x01204128 │ │ │ │ + strdeq r3, [r0, -r8]! │ │ │ │ + cmneq r2, r8, ror fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204148 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204178 │ │ │ │ smlawteq r0, r0, r0, r4 │ │ │ │ lsreq r3, r0, #31 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01adf528 │ │ │ │ + @ instruction: 0x012041b8 │ │ │ │ + @ instruction: 0x01204158 │ │ │ │ @ instruction: 0x0129b640 │ │ │ │ @ instruction: 0x01a1c208 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204158 │ │ │ │ + @ instruction: 0x01204168 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204170 │ │ │ │ + smlawbeq r0, r0, r1, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204190 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ - @ instruction: 0x012041e0 │ │ │ │ - @ instruction: 0x01204178 │ │ │ │ + smlawteq r0, r0, r1, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smulbbeq ip, r8, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012041b8 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ cmneq r2, r8, ror fp │ │ │ │ @ instruction: 0x01204460 │ │ │ │ @ instruction: 0x01204198 │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ cmneq r2, r8, lsl #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r3, r8, #31 │ │ │ │ + strdeq r4, [r0, -r0]! │ │ │ │ + @ instruction: 0x01204190 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ + smlawteq r0, r8, r1, r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012041e0 │ │ │ │ @ instruction: 0x0128e160 │ │ │ │ - strdeq r9, [sp, r0]! │ │ │ │ - @ instruction: 0x012042a0 │ │ │ │ - smlawteq r0, r0, r1, r4 │ │ │ │ + @ instruction: 0x01ad9290 │ │ │ │ + @ instruction: 0x012042b8 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r0, -r0]! │ │ │ │ + @ instruction: 0x012042a0 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - strdeq r4, [r0, -r8]! │ │ │ │ - ldrdeq r4, [r0, -r8]! │ │ │ │ - subeq ip, r4, #0, 28 │ │ │ │ - @ instruction: 0x01adbab8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012042b8 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ + @ instruction: 0x01204650 │ │ │ │ + @ instruction: 0x012041e8 │ │ │ │ @ instruction: 0x01204200 │ │ │ │ @ instruction: 0x01a72338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ orreq r0, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -394516,110 +394516,110 @@ │ │ │ │ @ instruction: 0x01aa8e38 │ │ │ │ @ instruction: 0x01204260 │ │ │ │ lsreq r5, r8, #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r4, r8, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01204240 │ │ │ │ - @ instruction: 0x012041e8 │ │ │ │ - @ instruction: 0x01adbae0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, lsl #18 │ │ │ │ @ instruction: 0x01204278 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @ instruction: 0x012040a8 │ │ │ │ @ instruction: 0x01aa8898 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01204270 │ │ │ │ - @ instruction: 0x012aa300 │ │ │ │ - @ instruction: 0x01adc9b8 │ │ │ │ - @ instruction: 0x01204268 │ │ │ │ - @ instruction: 0x01adbb08 │ │ │ │ - @ instruction: 0x0127b1a8 │ │ │ │ - @ instruction: 0x01aa90e0 │ │ │ │ + subeq r9, r4, #32, 30 @ 0x80 │ │ │ │ + @ instruction: 0x01af3870 │ │ │ │ @ instruction: 0x01204310 │ │ │ │ smlawbeq r0, r8, r2, r4 │ │ │ │ - subseq fp, pc, #152, 30 @ 0x260 │ │ │ │ - @ instruction: 0x01adbb30 │ │ │ │ + @ instruction: 0x0127b1a8 │ │ │ │ + @ instruction: 0x01aa90e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x012aa300 │ │ │ │ + @ instruction: 0x01adc8c8 │ │ │ │ smlawbeq r0, r0, sp, r3 │ │ │ │ asreq r4, r0, #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r2, r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204328 │ │ │ │ + @ instruction: 0x012042a8 │ │ │ │ smlawteq r0, r8, r2, r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204318 │ │ │ │ - strdeq r4, [r0, -r8]! │ │ │ │ - ldrdeq r0, [sp, #-8]! │ │ │ │ + smultbeq sp, r8, r0 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ + msreq SPSR_mon, r8, asr #31 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strheq pc, [ip, #-248]! @ 0xffffff08 @ │ │ │ │ @ instruction: 0x012042e0 │ │ │ │ @ instruction: 0x01a1aca0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01253f68 │ │ │ │ smlawbeq r0, r8, r4, r4 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rrxeq r4, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204300 │ │ │ │ - cmneq sp, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - msreq SPSR_mon, r8, ror #31 │ │ │ │ - teqeq r3, r0, lsr #8 │ │ │ │ - lsleq fp, r8, sp │ │ │ │ - @ instruction: 0x01204368 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204318 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01abaca0 │ │ │ │ + @ instruction: 0x01204350 │ │ │ │ @ instruction: 0x01204308 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204338 │ │ │ │ + teqeq r3, r0, lsr #8 │ │ │ │ + lsleq fp, r8, sp │ │ │ │ + smlawbeq r0, r0, r3, r4 │ │ │ │ @ instruction: 0x01204320 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204378 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsl #18 │ │ │ │ @ instruction: 0x01203278 │ │ │ │ lsleq r4, r0 @ │ │ │ │ - subeq sp, r4, #184, 4 @ 0x8000000b │ │ │ │ - @ instruction: 0x01af3938 │ │ │ │ - @ instruction: 0x012043a0 │ │ │ │ - @ instruction: 0x01204338 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204368 │ │ │ │ + smlawbeq r8, r8, fp, lr │ │ │ │ + @ instruction: 0x01a187e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1aca0 │ │ │ │ - @ instruction: 0x012aa300 │ │ │ │ - @ instruction: 0x01adcdc8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01204340 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01204348 │ │ │ │ @ instruction: 0x01204358 │ │ │ │ strdeq ip, [r0, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204350 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r3, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r4, [r0, r8]! │ │ │ │ + @ instruction: 0x012aa300 │ │ │ │ + ldrdeq ip, [sp, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01204378 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r3, r4 │ │ │ │ + @ instruction: 0x01204390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204500 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ - @ instruction: 0x01abac28 │ │ │ │ + @ instruction: 0x01204510 │ │ │ │ msreq R8_usr, r0 @ │ │ │ │ @ instruction: 0x01aa9108 │ │ │ │ - @ instruction: 0x01204550 │ │ │ │ - @ instruction: 0x01204390 │ │ │ │ - smlawbeq r0, r0, r5, r4 │ │ │ │ - smlawbeq r0, r8, r3, r4 │ │ │ │ - @ instruction: 0x012043e0 │ │ │ │ - ldrdeq r0, [sp, #-104]! @ 0xffffff98 │ │ │ │ + @ instruction: 0x012043a8 │ │ │ │ + cmneq sp, r8, lsl r8 │ │ │ │ + @ instruction: 0x012043b0 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq fp, [ip, r0]! │ │ │ │ @ instruction: 0x01204370 │ │ │ │ roreq r4, r0, #1 │ │ │ │ smlawteq r0, r8, r3, r4 │ │ │ │ lsreq r2, r8, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1aca0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r0, r0, r3, r4 │ │ │ │ ldrdeq r4, [r0, -r0]! │ │ │ │ @ instruction: 0x01a1aca0 │ │ │ │ - @ instruction: 0x012044b0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ @ instruction: 0x012043e8 │ │ │ │ strdeq ip, [r0, r8]! │ │ │ │ @ instruction: 0x01204400 │ │ │ │ lsreq r0, r8, #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -394662,16 +394662,16 @@ │ │ │ │ asreq pc, r8, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12b90 │ │ │ │ @ instruction: 0x012044a8 │ │ │ │ lsreq r5, r8, #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01204490 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acba28 │ │ │ │ + @ instruction: 0x01204670 │ │ │ │ + @ instruction: 0x012043e0 │ │ │ │ smlawbeq r0, r0, r2, r4 │ │ │ │ @ instruction: 0x012044a0 │ │ │ │ andle r0, r0, r5, lsl r0 │ │ │ │ cmneq r2, r8, lsr #23 │ │ │ │ @ instruction: 0x01204520 │ │ │ │ smlawteq r0, r0, r4, r4 │ │ │ │ andle r0, r0, r6, lsl r0 │ │ │ │ @@ -394682,66 +394682,66 @@ │ │ │ │ lsreq ip, r0, #23 │ │ │ │ @ instruction: 0x012044b8 │ │ │ │ @ instruction: 0x012042e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012044e0 │ │ │ │ strdeq r4, [r0, -r0]! │ │ │ │ @ instruction: 0x01204250 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204510 │ │ │ │ + @ instruction: 0x01203e40 │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ strdeq r4, [r0, -r8]! │ │ │ │ @ instruction: 0x01204230 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204518 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204590 │ │ │ │ + @ instruction: 0x01204630 │ │ │ │ @ instruction: 0x01204530 │ │ │ │ ldrdeq r4, [r0, -r0]! │ │ │ │ andle r0, r0, r7, lsl r0 │ │ │ │ cmneq r2, r8, asr #23 │ │ │ │ @ instruction: 0x01204820 │ │ │ │ @ instruction: 0x01204528 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a17370 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ lsleq r4, r0, #3 │ │ │ │ - smlawbeq r8, r8, fp, lr │ │ │ │ - @ instruction: 0x01a187e8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204548 │ │ │ │ - @ instruction: 0x01204560 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + smlawteq r0, r8, ip, r1 │ │ │ │ + @ instruction: 0x01b14908 │ │ │ │ + @ instruction: 0x01204558 │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sp, r8, ror #14 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01204568 │ │ │ │ + @ instruction: 0x016d0498 │ │ │ │ @ instruction: 0x01204570 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sp, r8, ror #14 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1518 │ │ │ │ + strdeq fp, [sp, r8]! │ │ │ │ + smlawbeq r0, r0, r5, r4 │ │ │ │ + lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204578 │ │ │ │ + @ instruction: 0x01204500 │ │ │ │ @ instruction: 0x01203e58 │ │ │ │ lsreq r4, r8, #3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204670 │ │ │ │ - @ instruction: 0x01204658 │ │ │ │ - smultteq sp, r8, r4 │ │ │ │ - @ instruction: 0x012045a8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r0, [sl, -r8]! │ │ │ │ + @ instruction: 0x01204598 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x012045a0 │ │ │ │ + smlawbeq r0, r8, r6, r4 │ │ │ │ + @ instruction: 0x012043a0 │ │ │ │ + smulbteq sp, r8, r6 │ │ │ │ + @ instruction: 0x012045b8 │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ smlawbeq r5, r0, r3, r7 │ │ │ │ @ instruction: 0x01aa9130 │ │ │ │ - smlawteq r0, r0, r5, r4 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r0, [sl, -r8]! │ │ │ │ - @ instruction: 0x01204630 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01204578 │ │ │ │ + smlawteq r0, r8, sl, r3 │ │ │ │ + smlawteq r0, r8, r5, r4 │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ + @ instruction: 0x012045a8 │ │ │ │ + ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ smlawteq r0, r0, r2, r3 │ │ │ │ ldrdeq r4, [r0, r0]! │ │ │ │ @ instruction: 0x01204508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012045e0 │ │ │ │ @@ -394758,232 +394758,232 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r0, -r0]! │ │ │ │ strdeq r4, [r0, r8]! │ │ │ │ @ instruction: 0x01204628 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa8898 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r0, [sl, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204678 │ │ │ │ @ instruction: 0x01204640 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r0, [sl, -r8]! │ │ │ │ - @ instruction: 0x01204650 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01296b90 │ │ │ │ + @ instruction: 0x01204658 │ │ │ │ + smlawteq r0, r8, r6, r4 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r0, [sl, -r8]! │ │ │ │ - @ instruction: 0x01204668 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01204648 │ │ │ │ + @ instruction: 0x01204560 │ │ │ │ + smulbbeq sp, r8, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r4, r0, #4 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ad15b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb798 │ │ │ │ + @ instruction: 0x01204668 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204678 │ │ │ │ + @ instruction: 0x01204690 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad4880 │ │ │ │ + @ instruction: 0x012046b8 │ │ │ │ + smlawbeq r0, r0, r6, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204698 │ │ │ │ - smlawbeq r0, r8, r6, r4 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01204690 │ │ │ │ - @ instruction: 0x01204730 │ │ │ │ - @ instruction: 0x012043b0 │ │ │ │ - smultbeq sp, r8, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012046a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r6, r4 │ │ │ │ + @ instruction: 0x01204720 │ │ │ │ @ instruction: 0x01204660 │ │ │ │ asreq r4, r8, #4 │ │ │ │ - @ instruction: 0x01203f08 │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adbb58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ + @ instruction: 0x0129c8a0 │ │ │ │ + strdeq sp, [fp, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adbb80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r8, r4 │ │ │ │ - subseq r0, fp, #216, 2 @ 0x36 │ │ │ │ - @ instruction: 0x01adbba8 │ │ │ │ + @ instruction: 0x012046b0 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae05b8 │ │ │ │ + @ instruction: 0x01204770 │ │ │ │ + smlawteq r0, r0, r6, r4 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012c3900 │ │ │ │ + teqeq r8, r0, asr #9 │ │ │ │ @ instruction: 0x012046e8 │ │ │ │ - @ instruction: 0x01296b90 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + strdeq r3, [ip, -r0]! │ │ │ │ + teqeq r8, r0, asr #9 │ │ │ │ + strdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a2dd00 │ │ │ │ @ instruction: 0x01204700 │ │ │ │ - smlawbeq r0, r8, r7, r4 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r4, [r0, -r0]! │ │ │ │ - @ instruction: 0x01204598 │ │ │ │ - ldrdeq r0, [sp, #-72]! @ 0xffffffb8 │ │ │ │ + cmneq r0, r8, ror #29 │ │ │ │ + @ instruction: 0x01204710 │ │ │ │ + cmneq r0, r8, asr #29 │ │ │ │ @ instruction: 0x01204418 │ │ │ │ roreq r4, r0, r2 │ │ │ │ - strdeq r1, [r0, -r8]! │ │ │ │ - @ instruction: 0x01b14908 │ │ │ │ - @ instruction: 0x01204720 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad47e0 │ │ │ │ - @ instruction: 0x01204778 │ │ │ │ + @ instruction: 0x01204718 │ │ │ │ + strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + smlawteq r0, r0, r2, r4 │ │ │ │ + @ instruction: 0x0160be98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204728 │ │ │ │ - @ instruction: 0x01204740 │ │ │ │ - lsleq r1, r0 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012046b0 │ │ │ │ - ldrdeq r4, [r0, -r8]! │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204730 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204778 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aed7b8 │ │ │ │ + @ instruction: 0x01204748 │ │ │ │ + roreq r5, r8, r3 │ │ │ │ + subseq r1, sp, #72, 20 @ 0x48000 │ │ │ │ + msreq (UNDEF: 108), r8, ror lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a17398 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a173c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a173e8 │ │ │ │ @ instruction: 0x01204478 │ │ │ │ lsleq r4, r8 @ │ │ │ │ - @ instruction: 0x0129c8a0 │ │ │ │ - @ instruction: 0x01abd450 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204770 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae06a8 │ │ │ │ - @ instruction: 0x01204870 │ │ │ │ - smlawbeq r0, r0, r7, r4 │ │ │ │ @ instruction: 0x01204798 │ │ │ │ - @ instruction: 0x01a2dd00 │ │ │ │ + @ instruction: 0x01204738 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204800 │ │ │ │ @ instruction: 0x012047a0 │ │ │ │ - cmneq r0, r8, ror #29 │ │ │ │ + cmneq r2, r8, ror pc │ │ │ │ + subseq fp, lr, #88, 28 @ 0x580 │ │ │ │ + ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8ea8 │ │ │ │ + @ instruction: 0x012047e8 │ │ │ │ + @ instruction: 0x01204790 │ │ │ │ @ instruction: 0x012047a8 │ │ │ │ - cmneq r0, r8, asr #29 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ - strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ad4920 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a17410 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a17438 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a17460 │ │ │ │ @ instruction: 0x01204540 │ │ │ │ asreq r4, r0, #5 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ - @ instruction: 0x0160be98 │ │ │ │ - @ instruction: 0x01204738 │ │ │ │ - @ instruction: 0x01203e48 │ │ │ │ - @ instruction: 0x012047e8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012c1ca0 │ │ │ │ + @ instruction: 0x01201ee8 │ │ │ │ + ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ + strdeq r4, [r0, -r0]! │ │ │ │ + cmneq r0, r8, ror #16 │ │ │ │ + @ instruction: 0x01286b90 │ │ │ │ + @ instruction: 0x01ae9398 │ │ │ │ + @ instruction: 0x01204840 │ │ │ │ + @ instruction: 0x012047e0 │ │ │ │ strdeq r4, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012c1ca0 │ │ │ │ + ldrdeq r5, [lr, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204808 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012c1ca0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204848 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a17488 │ │ │ │ andle r0, r0, r8, lsl r0 │ │ │ │ ldrdeq r5, [r2, #-184]! @ 0xffffff48 │ │ │ │ @ instruction: 0x0120be68 │ │ │ │ @ instruction: 0x01204818 │ │ │ │ @ instruction: 0x01204998 │ │ │ │ cmneq r0, r8, ror #31 │ │ │ │ smlawteq r0, r8, r7, r4 │ │ │ │ roreq r4, r8, #5 │ │ │ │ - @ instruction: 0x01204840 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012c1ca0 │ │ │ │ - @ instruction: 0x01204850 │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ - @ instruction: 0x01204748 │ │ │ │ - ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - ldrdeq sp, [lr, r0]! │ │ │ │ - @ instruction: 0x01204868 │ │ │ │ - roreq r5, r8, r3 │ │ │ │ - subseq r2, sp, #224, 2 @ 0x38 │ │ │ │ - msreq (UNDEF: 108), r8 @ │ │ │ │ - @ instruction: 0x012048a0 │ │ │ │ + @ instruction: 0x01204838 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204858 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af17c8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204860 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204868 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204870 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204910 │ │ │ │ smlawbeq r0, r8, r5, r4 │ │ │ │ lsleq r4, r0, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012048e0 │ │ │ │ + smlawbeq r0, r8, r8, r4 │ │ │ │ + ldrsheq ip, [r3, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x01204890 │ │ │ │ - cmneq r2, r8 │ │ │ │ - @ instruction: 0x012048a8 │ │ │ │ andle r0, r0, r1 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8e08 │ │ │ │ - ldrdeq r4, [r0, -r8]! │ │ │ │ - @ instruction: 0x01204898 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad4880 │ │ │ │ - @ instruction: 0x012048b8 │ │ │ │ - ldrsheq r1, [r0, #-152]! @ 0xffffff68 │ │ │ │ + @ instruction: 0x01aaa918 │ │ │ │ + @ instruction: 0x012048a0 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x012048a8 │ │ │ │ + @ instruction: 0x01204938 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x01700598 │ │ │ │ smlawteq r0, r8, r8, r4 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + subseq r7, r7, #64, 24 @ 0x4000 │ │ │ │ + rorseq r5, r8, ip │ │ │ │ @ instruction: 0x01204618 │ │ │ │ lsreq r4, r8, r3 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae52c0 │ │ │ │ - @ instruction: 0x01286b90 │ │ │ │ - @ instruction: 0x01ae9500 │ │ │ │ - @ instruction: 0x01204910 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012048e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204900 │ │ │ │ + @ instruction: 0x01204b10 │ │ │ │ strdeq r4, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq sp, r8, lsl #18 │ │ │ │ + @ instruction: 0x012048e0 │ │ │ │ + msreq (UNDEF: 108), r8, ror #29 │ │ │ │ + @ instruction: 0x012048e8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abc988 │ │ │ │ strdeq r4, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204918 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01acb8e8 │ │ │ │ + smlawbeq r0, r0, r7, r4 │ │ │ │ + cmneq r2, r8, lsl #27 │ │ │ │ @ instruction: 0x01204708 │ │ │ │ roreq r4, r0, #6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204900 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204918 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204928 │ │ │ │ - subseq ip, lr, #128, 2 │ │ │ │ - ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsrseq r5, r0, #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204940 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad74b8 │ │ │ │ + @ instruction: 0x01204a20 │ │ │ │ @ instruction: 0x01204930 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204a50 │ │ │ │ - @ instruction: 0x01201910 │ │ │ │ - ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ - @ instruction: 0x01204948 │ │ │ │ - ldrsheq ip, [r3, #-200]! @ 0xffffff38 │ │ │ │ + @ instruction: 0x01204a30 │ │ │ │ @ instruction: 0x01204958 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ @ instruction: 0x01204908 │ │ │ │ lsleq r4, r8, #7 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aaa940 │ │ │ │ - @ instruction: 0x01204968 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01204960 │ │ │ │ + @ instruction: 0x01204a18 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ + ldrdeq pc, [ip, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0x01204970 │ │ │ │ - @ instruction: 0x01204aa0 │ │ │ │ - @ instruction: 0x012048b0 │ │ │ │ - cmneq r0, r8, asr #17 │ │ │ │ - smlawbeq r0, r8, r9, r4 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - subseq r8, r7, #64, 12 @ 0x4000000 │ │ │ │ - asrseq r5, r8 @ │ │ │ │ - @ instruction: 0x01204a38 │ │ │ │ - @ instruction: 0x01204c08 │ │ │ │ + cmneq r2, r8, asr r1 │ │ │ │ @ instruction: 0x01204a28 │ │ │ │ - ldrdeq r0, [sp, #-120]! @ 0xffffff88 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x010a8e90 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r5, r8, #25 │ │ │ │ + @ instruction: 0x01204990 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x012049e0 │ │ │ │ + @ instruction: 0x01204aa8 │ │ │ │ @ instruction: 0x012049a0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3ff50 │ │ │ │ @ instruction: 0x01204a00 │ │ │ │ strdeq lr, [r0, #-104]! @ 0xffffff98 │ │ │ │ @ instruction: 0x01204768 │ │ │ │ @@ -394994,874 +394994,874 @@ │ │ │ │ @ instruction: 0x01aa8898 │ │ │ │ ldrdeq r4, [r0, -r0]! │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x012049b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subseq pc, r3, #248, 2 @ 0x3e │ │ │ │ @ instruction: 0x01aa8f00 │ │ │ │ - @ instruction: 0x012049e8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0124ec48 │ │ │ │ - @ instruction: 0x01204a18 │ │ │ │ - msreq SPSR_mon, r8, lsr #30 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ + smultbeq sp, r8, r8 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01adfac8 │ │ │ │ + @ instruction: 0x01294f08 │ │ │ │ + asreq r4, r0, lr │ │ │ │ msreq R8_usr, r0, lsr #5 │ │ │ │ strdeq r5, [r4, r8]! │ │ │ │ @ instruction: 0x01204a08 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r7, r0, #24 │ │ │ │ @ instruction: 0x01204830 │ │ │ │ ldrdeq r4, [r0, r8]! │ │ │ │ - @ instruction: 0x01204a20 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abc910 │ │ │ │ - @ instruction: 0x01204a30 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01204a50 │ │ │ │ + strdeq r4, [r0, -r0]! │ │ │ │ + smlawteq r0, r8, sl, r4 │ │ │ │ + @ instruction: 0x012049e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acb640 │ │ │ │ - smlawbeq r0, r8, r8, r4 │ │ │ │ - @ instruction: 0x01725d98 │ │ │ │ + @ instruction: 0x01af1ca0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204ab0 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae0040 │ │ │ │ @ instruction: 0x01204a48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, sl, r4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01204a38 │ │ │ │ @ instruction: 0x01275208 │ │ │ │ @ instruction: 0x01a174b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq pc, [r9, #-152]! @ 0xffffff68 @ │ │ │ │ @ instruction: 0x01204a10 │ │ │ │ lsleq r4, r0, #8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204a90 │ │ │ │ + ldrsbeq sp, [r1, #-120]! @ 0xffffff88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq r5, r0, #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204aa8 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad7418 │ │ │ │ - @ instruction: 0x01204b10 │ │ │ │ + ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ @ instruction: 0x01204a98 │ │ │ │ + andle r0, r0, r2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad4880 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x01204aa0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204b30 │ │ │ │ - @ instruction: 0x01204ab8 │ │ │ │ - teqeq pc, r0 @ @ │ │ │ │ - smlawteq r0, r8, sl, r4 │ │ │ │ - @ instruction: 0x01204b20 │ │ │ │ + strdeq r4, [r0, -r8]! │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8868 │ │ │ │ @ instruction: 0x01204878 │ │ │ │ lsreq r4, r8, #8 │ │ │ │ + @ instruction: 0x01204b60 │ │ │ │ + @ instruction: 0x01204ab8 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acfb50 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ + @ instruction: 0x01204ae8 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ strdeq r4, [r0, -r0]! │ │ │ │ - msreq SPSR_mon, r8, lsl pc │ │ │ │ - ldrdeq r4, [r0, -r8]! │ │ │ │ - cmneq r2, r8, ror #2 │ │ │ │ - @ instruction: 0x01204b28 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adfbb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq r5, r8, #24 │ │ │ │ - strdeq r4, [r0, -r8]! │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01204b00 │ │ │ │ - smlawbeq r0, r0, fp, r4 │ │ │ │ - @ instruction: 0x01204990 │ │ │ │ - smulbbeq sp, r8, r7 │ │ │ │ + smlawbeq r0, r0, sl, r4 │ │ │ │ + cmneq r1, r8, ror #14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204b48 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ smlawteq r0, r0, r8, r4 │ │ │ │ asreq r4, r0, r4 │ │ │ │ - smlawbeq r0, r8, fp, r4 │ │ │ │ - @ instruction: 0x01204ae0 │ │ │ │ - @ instruction: 0x01294f08 │ │ │ │ - asreq r4, r0, lr │ │ │ │ - @ instruction: 0x01204b48 │ │ │ │ - @ instruction: 0x01204b18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1d90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204b68 │ │ │ │ - @ instruction: 0x01204b58 │ │ │ │ - cmneq r1, r8, lsr r8 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae0130 │ │ │ │ + @ instruction: 0x01204b00 │ │ │ │ + @ instruction: 0x01204c50 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01204b28 │ │ │ │ + smlawbeq r0, r8, sl, r4 │ │ │ │ + @ instruction: 0x01204b30 │ │ │ │ + @ instruction: 0x01a85960 │ │ │ │ + @ instruction: 0x01204b38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01204b40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204b68 │ │ │ │ @ instruction: 0x01204b08 │ │ │ │ roreq r4, r8, r4 │ │ │ │ - @ instruction: 0x01204b60 │ │ │ │ - andle r0, r0, r2 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac4f98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + @ instruction: 0x01204b58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r0, -r0]! │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad87c8 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad47e0 │ │ │ │ - smlawteq r0, r0, fp, r4 │ │ │ │ - @ instruction: 0x01204b78 │ │ │ │ - @ instruction: 0x01204c20 │ │ │ │ @ instruction: 0x01204b70 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x010a8e90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r4, r0, #9 │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ + smlawbeq r0, r0, fp, r4 │ │ │ │ + @ instruction: 0x01287a58 │ │ │ │ + @ instruction: 0x01204ba8 │ │ │ │ + @ instruction: 0x01204d50 │ │ │ │ + @ instruction: 0x01204b90 │ │ │ │ + teqeq r3, r8, lsl r5 │ │ │ │ @ instruction: 0x01204ba0 │ │ │ │ - smlawteq r0, r8, fp, r4 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acfab0 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204bb8 │ │ │ │ - @ instruction: 0x01204be8 │ │ │ │ + lsreq r4, r0, #9 │ │ │ │ + @ instruction: 0x01204968 │ │ │ │ + ldrheq r3, [r2, #-232]! @ 0xffffff18 │ │ │ │ + smlawbeq r0, r0, r8, r4 │ │ │ │ + cmneq r3, r8, lsl lr │ │ │ │ + subseq fp, ip, #88, 22 @ 0x16000 │ │ │ │ + @ instruction: 0x01201548 │ │ │ │ + smlawteq r0, r0, fp, r4 │ │ │ │ + @ instruction: 0x01201578 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ - @ instruction: 0x01204c38 │ │ │ │ + @ instruction: 0x01201548 │ │ │ │ ldrdeq r4, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r4, r8, #9 │ │ │ │ - @ instruction: 0x01204b38 │ │ │ │ - ldrsbeq sp, [r1, #-120]! @ 0xffffff88 │ │ │ │ + @ instruction: 0x01204bb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204c10 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ + @ instruction: 0x01204c58 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asreq r4, r8, #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204c40 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq r4, [ip, r0]! │ │ │ │ + msreq SPSR_mon, r8, asr #30 │ │ │ │ + @ instruction: 0x01204c00 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01aab408 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x010a8e90 │ │ │ │ + @ instruction: 0x01204c08 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01204c10 │ │ │ │ + ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ @ instruction: 0x01204c18 │ │ │ │ + @ instruction: 0x01204be8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r0, r0]! │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ - @ instruction: 0x01204c78 │ │ │ │ - @ instruction: 0x01204c30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + tstpeq r6, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01204b20 │ │ │ │ + @ instruction: 0x01204c40 │ │ │ │ + cmneq sp, r8, ror r8 │ │ │ │ @ instruction: 0x01204c48 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac2658 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01204c30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204ce8 │ │ │ │ - @ instruction: 0x01204c58 │ │ │ │ - @ instruction: 0x01287a58 │ │ │ │ - @ instruction: 0x01204ce0 │ │ │ │ - @ instruction: 0x01204db0 │ │ │ │ smlawbeq r0, r0, ip, r4 │ │ │ │ - teqeq r3, r8, lsl r5 │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ + @ instruction: 0x01204c68 │ │ │ │ + subeq pc, r6, #224, 26 @ 0x3800 │ │ │ │ + @ instruction: 0x01204c78 │ │ │ │ + @ instruction: 0x01204ce0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r4, r8, r5 │ │ │ │ - @ instruction: 0x01204ca8 │ │ │ │ - @ instruction: 0x01204c68 │ │ │ │ + strdeq r4, [r0, -r0]! │ │ │ │ + msreq SPSR_mon, r8, lsr pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, ip, r4 │ │ │ │ - @ instruction: 0x01204d50 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ - ldrsbeq r3, [r2, #-232]! @ 0xffffff18 │ │ │ │ - @ instruction: 0x01204e70 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204cb0 │ │ │ │ - @ instruction: 0x01204c00 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204ce8 │ │ │ │ + @ instruction: 0x01204c98 │ │ │ │ + cmneq sp, r8, lsr #18 │ │ │ │ @ instruction: 0x01204ca0 │ │ │ │ - smlawteq r0, r8, ip, r4 │ │ │ │ - @ instruction: 0x01a85960 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afa490 │ │ │ │ + smlawteq r6, r8, ip, fp │ │ │ │ + ldrdeq r1, [ip, r8]! │ │ │ │ + subseq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ + ldrdeq r7, [ip, r0]! │ │ │ │ teqeq r5, r8, asr r7 │ │ │ │ @ instruction: 0x01aa9180 │ │ │ │ @ instruction: 0x01203b48 │ │ │ │ asreq r4, r0, #10 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205320 │ │ │ │ + @ instruction: 0x01204cb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01204ca8 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ + @ instruction: 0x01204d20 │ │ │ │ ldrdeq r4, [r0, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204940 │ │ │ │ - cmneq r3, r8, lsl lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r4, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204d18 │ │ │ │ - @ instruction: 0x01204d00 │ │ │ │ - msreq SPSR_mon, r8, lsr #31 │ │ │ │ @ instruction: 0x01204d08 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aab430 │ │ │ │ - smlawteq r0, r8, r8, r3 │ │ │ │ - roreq r4, r8, #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204d20 │ │ │ │ + strdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x0129bab8 │ │ │ │ + @ instruction: 0x01204d00 │ │ │ │ + smlawteq r0, r8, sp, r4 │ │ │ │ + @ instruction: 0x01204c38 │ │ │ │ + cmneq sp, r8, lsr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204d58 │ │ │ │ + smlawteq r0, r8, r8, r3 │ │ │ │ + roreq r4, r8, #10 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ + @ instruction: 0x01204f20 │ │ │ │ + @ instruction: 0x01204d18 │ │ │ │ @ instruction: 0x01204d30 │ │ │ │ @ instruction: 0x01a27158 │ │ │ │ @ instruction: 0x01204d38 │ │ │ │ @ instruction: 0x01a15de0 │ │ │ │ @ instruction: 0x01204d40 │ │ │ │ msreq (UNDEF: 123), r8, asr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, ip, fp │ │ │ │ - @ instruction: 0x01ac1e10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01acb7a8 │ │ │ │ + @ instruction: 0x01204de8 │ │ │ │ @ instruction: 0x01204d48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, sp, r4 │ │ │ │ + @ instruction: 0x01204d68 │ │ │ │ @ instruction: 0x012041b0 │ │ │ │ lsleq r4, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204d70 │ │ │ │ - cmneq sp, r8, lsl #14 │ │ │ │ - @ instruction: 0x01204d78 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac2568 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204db8 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01acb500 │ │ │ │ - @ instruction: 0x01204d98 │ │ │ │ - subeq pc, r6, #32, 28 @ 0x200 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ @ instruction: 0x01204da0 │ │ │ │ - strdeq r4, [r0, -r8]! │ │ │ │ - strdeq r4, [r0, -r8]! │ │ │ │ - msreq SPSR_mon, r8, lsl #31 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r4, r8 @ │ │ │ │ - @ instruction: 0x01204f20 │ │ │ │ + cmneq r1, r8, rrx │ │ │ │ smlawbeq r0, r8, sp, r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204e78 │ │ │ │ - smlawteq r0, r8, sp, r4 │ │ │ │ - cmneq sp, r8, lsl #16 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01204d90 │ │ │ │ + @ instruction: 0x01204e20 │ │ │ │ + @ instruction: 0x01204c90 │ │ │ │ + cmneq sp, r8, lsl r9 │ │ │ │ + @ instruction: 0x01202d20 │ │ │ │ + @ instruction: 0x01a2fec0 │ │ │ │ ldrdeq r4, [r0, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afa4b8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + lsreq r4, r8 @ │ │ │ │ + sbcsle r5, r7, #28, 16 @ 0x1c0000 │ │ │ │ + @ instruction: 0x01a2fec0 │ │ │ │ + @ instruction: 0x01202d60 │ │ │ │ + @ instruction: 0x01204db0 │ │ │ │ + subseq ip, r1, #16, 2 │ │ │ │ + @ instruction: 0x01ac2d10 │ │ │ │ + @ instruction: 0x01204e00 │ │ │ │ + smlawteq r0, r0, sp, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afb228 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204e08 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01acb7a8 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x01204de0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x010a8e90 │ │ │ │ + roreq r4, r0, #11 │ │ │ │ teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - roreq r4, r0, #11 │ │ │ │ - @ instruction: 0x01204e30 │ │ │ │ - @ instruction: 0x01204de8 │ │ │ │ - @ instruction: 0x01204de0 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + strdeq r4, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01204e10 │ │ │ │ - @ instruction: 0x0129bab8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01204e60 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01abbb00 │ │ │ │ + @ instruction: 0x01204e58 │ │ │ │ @ instruction: 0x01204e18 │ │ │ │ - strdeq r4, [r0, -r8]! │ │ │ │ - @ instruction: 0x01204d68 │ │ │ │ - smultteq sp, r8, r6 │ │ │ │ - @ instruction: 0x01204e00 │ │ │ │ - ldrdeq r1, [sl, #-120]! @ 0xffffff88 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - qsubeq r5, r8, r0 │ │ │ │ + subseq r3, pc, #128, 30 @ 0x200 │ │ │ │ + @ instruction: 0x01ac8058 │ │ │ │ + @ instruction: 0x01204f68 │ │ │ │ @ instruction: 0x01204e28 │ │ │ │ smlawbeq r0, r0, r5, r3 │ │ │ │ lsleq r4, r8, #12 │ │ │ │ - @ instruction: 0x01204e20 │ │ │ │ - ldrdeq r4, [r0, -r8]! │ │ │ │ + ldreq lr, [pc, #-1584] @ 1204818 <__bss_end__@@Base+0x3a7a5c> │ │ │ │ + @ instruction: 0x01b3a3d8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [sl, r0]! │ │ │ │ - @ instruction: 0x01204e58 │ │ │ │ - qdsubeq r2, r8, ip │ │ │ │ - @ instruction: 0x01204e60 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - tstpeq r6, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01204c98 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acfb50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204e68 │ │ │ │ + @ instruction: 0x01204e50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204ea0 │ │ │ │ + @ instruction: 0x01204ee0 │ │ │ │ + @ instruction: 0x01204d98 │ │ │ │ + @ instruction: 0x01a2fe98 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + sbcsle r5, r7, #32, 16 @ 0x200000 │ │ │ │ + @ instruction: 0x01a2fe98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r4, r0, r6 │ │ │ │ - @ instruction: 0x01204e90 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01204e98 │ │ │ │ - @ instruction: 0x01205a28 │ │ │ │ - @ instruction: 0x01204e50 │ │ │ │ - cmneq ip, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204f10 │ │ │ │ - ldrdeq r4, [r0, -r8]! │ │ │ │ - cmneq r1, r8, ror r0 │ │ │ │ - @ instruction: 0x01204eb8 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01204db8 │ │ │ │ + @ instruction: 0x01204e78 │ │ │ │ + @ instruction: 0x01204ea8 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01204ea0 │ │ │ │ + roreq r5, r8, r3 │ │ │ │ + subeq r4, r9, #8, 14 @ 0x200000 │ │ │ │ + @ instruction: 0x016d0898 │ │ │ │ + @ instruction: 0x01204eb0 │ │ │ │ + @ instruction: 0x01204f48 │ │ │ │ + @ instruction: 0x01204d78 │ │ │ │ + cmneq r1, r8, lsl #30 │ │ │ │ smlawteq r0, r8, lr, r4 │ │ │ │ - @ instruction: 0x01204f58 │ │ │ │ + cmneq r2, r8, lsl #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r4, r8, r6 │ │ │ │ - smlawteq r0, r0, sp, r4 │ │ │ │ - strdeq r0, [sp, #-120]! @ 0xffffff88 │ │ │ │ - @ instruction: 0x012025a0 │ │ │ │ - @ instruction: 0x01a2fec0 │ │ │ │ - @ instruction: 0x01204f08 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ - sbcsle r5, r7, #28, 16 @ 0x1c0000 │ │ │ │ - @ instruction: 0x01a2fec0 │ │ │ │ - strdeq r2, [r0, -r0]! │ │ │ │ - @ instruction: 0x01204ee0 │ │ │ │ - subseq sp, r1, #152 @ 0x98 │ │ │ │ - @ instruction: 0x01ac2d10 │ │ │ │ - @ instruction: 0x01204f30 │ │ │ │ - strdeq r4, [r0, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r4, r0, #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afb250 │ │ │ │ + @ instruction: 0x01ad3b60 │ │ │ │ + strdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x01204e70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204f38 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01acb500 │ │ │ │ - @ instruction: 0x01205008 │ │ │ │ + @ instruction: 0x01204f70 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ + @ instruction: 0x01abec88 │ │ │ │ + @ instruction: 0x01204f08 │ │ │ │ + cmneq r2, r8, lsr #11 │ │ │ │ + @ instruction: 0x01204e68 │ │ │ │ + @ instruction: 0x01a2ff10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsleq r4, r0, #13 │ │ │ │ + @ instruction: 0x01204f60 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + sbcsle r5, r7, #36, 16 @ 0x240000 │ │ │ │ + @ instruction: 0x01a2ff10 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ + @ instruction: 0x01204f58 │ │ │ │ @ instruction: 0x01204f18 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ + smlawbeq r0, r8, lr, r4 │ │ │ │ + @ instruction: 0x01204f10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204f28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204f48 │ │ │ │ + cmneq sp, r8, asr #12 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01ab8608 │ │ │ │ @ instruction: 0x01201bb0 │ │ │ │ lsreq r4, r8, #13 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01204f90 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ - @ instruction: 0x01abba88 │ │ │ │ smlawbeq r0, r8, pc, r4 @ │ │ │ │ - @ instruction: 0x01204f50 │ │ │ │ - subseq r6, pc, #192, 6 │ │ │ │ - @ instruction: 0x01ac7db0 │ │ │ │ - @ instruction: 0x012050a8 │ │ │ │ - @ instruction: 0x01204f60 │ │ │ │ - ldreq lr, [pc, #-1584] @ 1204948 <__bss_end__@@Base+0x3a7b8c> │ │ │ │ - @ instruction: 0x01b3a3d8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acfab0 │ │ │ │ + @ instruction: 0x01204f38 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ + @ instruction: 0x01abc988 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r4, [r0, r0]! │ │ │ │ + @ instruction: 0x01204f50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01204f78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01af18e0 │ │ │ │ @ instruction: 0x01205010 │ │ │ │ - ldrdeq r4, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a2fe98 │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - sbcsle r5, r7, #32, 16 @ 0x200000 │ │ │ │ - @ instruction: 0x01a2fe98 │ │ │ │ @ instruction: 0x01204ee8 │ │ │ │ - @ instruction: 0x01204fa8 │ │ │ │ - ldrdeq r4, [r0, -r8]! │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012051b8 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + ldrdeq r8, [fp, r8]! @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r4, [r0, r0]! │ │ │ │ + @ instruction: 0x01204fe8 │ │ │ │ + @ instruction: 0x01204f78 │ │ │ │ + @ instruction: 0x01204f98 │ │ │ │ + ldrsheq r4, [r4, #-152]! @ 0xffffff68 │ │ │ │ + @ instruction: 0x01205110 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ + @ instruction: 0x01204fb0 │ │ │ │ + smulbteq sp, r8, r8 │ │ │ │ + @ instruction: 0x01204fb8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac2680 │ │ │ │ smulwteq r0, r8, r2 │ │ │ │ strdeq r4, [r0, r8]! │ │ │ │ + strdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a2fee8 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01ab8068 │ │ │ │ + sbcsle r5, r7, #40, 16 @ 0x280000 │ │ │ │ + @ instruction: 0x01a2fee8 │ │ │ │ + @ instruction: 0x01204f28 │ │ │ │ + ldrdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x01205070 │ │ │ │ ldrdeq r4, [r0, -r0]! │ │ │ │ - roreq r5, r8, r3 │ │ │ │ - subeq r4, r9, #160, 30 @ 0x280 │ │ │ │ - cmneq sp, r8, asr #14 │ │ │ │ - @ instruction: 0x01204fe0 │ │ │ │ - smlawbeq r0, r8, r0, r5 │ │ │ │ - @ instruction: 0x01204ea8 │ │ │ │ - cmneq r1, r8, lsl pc │ │ │ │ - strdeq r4, [r0, -r0]! │ │ │ │ - cmneq r2, r8, ror #4 │ │ │ │ strdeq r4, [r0, -r8]! │ │ │ │ + @ instruction: 0x016d0998 │ │ │ │ + @ instruction: 0x01205008 │ │ │ │ andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad3ac0 │ │ │ │ @ instruction: 0x01202350 │ │ │ │ lsreq r4, r0, #14 │ │ │ │ - @ instruction: 0x01205238 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac9c78 │ │ │ │ + @ instruction: 0x01205208 │ │ │ │ @ instruction: 0x01204fa0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strheq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - @ instruction: 0x01abec10 │ │ │ │ + @ instruction: 0x01291be0 │ │ │ │ + @ instruction: 0x01afeea0 │ │ │ │ + @ instruction: 0x01205028 │ │ │ │ + @ instruction: 0x0129bab8 │ │ │ │ @ instruction: 0x01205030 │ │ │ │ - ldrheq r5, [r2, #-88]! @ 0xffffffa8 │ │ │ │ - @ instruction: 0x01204f98 │ │ │ │ - @ instruction: 0x01a2ff10 │ │ │ │ @ instruction: 0x012050a0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - sbcsle r5, r7, #36, 16 @ 0x240000 │ │ │ │ - @ instruction: 0x01a2ff10 │ │ │ │ + @ instruction: 0x01204fa8 │ │ │ │ + strheq r0, [sp, #-136]! @ 0xffffff78 │ │ │ │ + @ instruction: 0x01205048 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r4, r8, #14 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ + @ instruction: 0x01205078 │ │ │ │ + @ instruction: 0x01205300 │ │ │ │ @ instruction: 0x01274310 │ │ │ │ cmneq ip, r8, lsl r6 │ │ │ │ - @ instruction: 0x01205098 │ │ │ │ - @ instruction: 0x01205048 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b19390 │ │ │ │ msreq CPSR_, r0, ror #16 │ │ │ │ @ instruction: 0x01aa9270 │ │ │ │ - @ instruction: 0x01204fb0 │ │ │ │ - @ instruction: 0x01205038 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, lsr r6 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01ab8608 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acca68 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205068 │ │ │ │ + @ instruction: 0x01204eb8 │ │ │ │ + cmneq r2, r8, lsr #3 │ │ │ │ smlawbeq r0, r8, pc, r1 @ │ │ │ │ roreq r4, r0, r7 │ │ │ │ - smlawteq r0, r8, r0, r5 │ │ │ │ - @ instruction: 0x01205078 │ │ │ │ - teqeq pc, r0 @ @ │ │ │ │ - @ instruction: 0x01abc910 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01205090 │ │ │ │ + teqeq r3, r8, lsl r5 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205230 │ │ │ │ + @ instruction: 0x0129bab8 │ │ │ │ + @ instruction: 0x01ac2658 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r1, [pc, r0]! │ │ │ │ - @ instruction: 0x01205160 │ │ │ │ - @ instruction: 0x01205018 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - ldrdeq r8, [fp, r8]! @ │ │ │ │ + @ instruction: 0x01205098 │ │ │ │ + strheq r5, [r0, -r0]! │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + strheq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x01205120 │ │ │ │ + strdeq r4, [r0, -r0]! │ │ │ │ + smulbbeq sp, r8, r9 │ │ │ │ smlawteq r0, r0, r9, r1 │ │ │ │ lsleq r4, r8 @ │ │ │ │ - @ instruction: 0x01205138 │ │ │ │ - strheq r5, [r0, -r8]! │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb80 │ │ │ │ + @ instruction: 0x01205198 │ │ │ │ + smlawteq r0, r8, r0, r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ae74a8 │ │ │ │ + @ instruction: 0x012050e8 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ - ldrsheq r4, [r4, #-152]! @ 0xffffff68 │ │ │ │ - @ instruction: 0x01205240 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ - smultbeq sp, r8, r7 │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ - andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac2590 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ + strdeq r4, [r0, -r0]! │ │ │ │ + cmneq r2, r8, lsl #5 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205018 │ │ │ │ @ instruction: 0x01205000 │ │ │ │ asreq r4, r0, #15 │ │ │ │ subseq lr, r6, #224, 18 @ 0x380000 │ │ │ │ @ instruction: 0x01aa9270 │ │ │ │ - @ instruction: 0x01205028 │ │ │ │ - @ instruction: 0x01a2fee8 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01ab8068 │ │ │ │ - sbcsle r5, r7, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0x01a2fee8 │ │ │ │ - @ instruction: 0x01205068 │ │ │ │ - @ instruction: 0x01205120 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac4d18 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad6b30 │ │ │ │ + smlawbeq r0, r0, r1, r5 │ │ │ │ + @ instruction: 0x01205118 │ │ │ │ + @ instruction: 0x01205138 │ │ │ │ + cmneq r0, r8, lsl #22 │ │ │ │ @ instruction: 0x01206938 │ │ │ │ cmneq ip, r8, lsr #11 │ │ │ │ - @ instruction: 0x012051b0 │ │ │ │ - @ instruction: 0x01205118 │ │ │ │ - @ instruction: 0x01205150 │ │ │ │ - cmneq sp, r8, ror #16 │ │ │ │ - @ instruction: 0x01200b10 │ │ │ │ - roreq r4, r8, #15 │ │ │ │ - @ instruction: 0x01205158 │ │ │ │ + @ instruction: 0x01205140 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r9, [ip, r0]! │ │ │ │ - @ instruction: 0x012052e0 │ │ │ │ - @ instruction: 0x012050e0 │ │ │ │ - @ instruction: 0x01291be0 │ │ │ │ - @ instruction: 0x01afeec8 │ │ │ │ + @ instruction: 0x01ac2d88 │ │ │ │ + @ instruction: 0x01200b10 │ │ │ │ + roreq r4, r8, #15 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acfb50 │ │ │ │ + @ instruction: 0x01205160 │ │ │ │ + cmneq sp, r8, asr lr │ │ │ │ @ instruction: 0x01205178 │ │ │ │ - @ instruction: 0x0129bab8 │ │ │ │ - smlawbeq r0, r0, r1, r5 │ │ │ │ - @ instruction: 0x012051e0 │ │ │ │ - @ instruction: 0x012050e8 │ │ │ │ - @ instruction: 0x016d0798 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + @ instruction: 0x01205170 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + smlawbeq r2, r0, r3, pc @ │ │ │ │ + teqeq r4, r8, ror #19 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r8, [ip, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01205150 │ │ │ │ @ instruction: 0x01201038 │ │ │ │ lsleq r4, r0, r8 │ │ │ │ - @ instruction: 0x01205198 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x012051b8 │ │ │ │ - @ instruction: 0x012053e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b19390 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acc7c0 │ │ │ │ - @ instruction: 0x01205208 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef978 │ │ │ │ + @ instruction: 0x01205218 │ │ │ │ + @ instruction: 0x01205190 │ │ │ │ @ instruction: 0x012051a8 │ │ │ │ - @ instruction: 0x01204fe8 │ │ │ │ - cmneq r2, r8, lsl #4 │ │ │ │ + subseq lr, lr, #120, 12 @ 0x7800000 │ │ │ │ + @ instruction: 0x012051b0 │ │ │ │ + @ instruction: 0x01206898 │ │ │ │ + @ instruction: 0x01205158 │ │ │ │ + cmneq sp, r8, asr #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205238 │ │ │ │ smlawteq r0, r8, r1, r5 │ │ │ │ - teqeq r3, r8, lsl r5 │ │ │ │ - @ instruction: 0x01205230 │ │ │ │ - @ instruction: 0x01205300 │ │ │ │ - @ instruction: 0x0129bab8 │ │ │ │ - @ instruction: 0x01ac2568 │ │ │ │ + tsteq r6, r8, asr #4 │ │ │ │ + cmneq sl, r8, lsl #2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ @ instruction: 0x01202538 │ │ │ │ lsreq r4, r8, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ + subseq r7, r8, #160, 30 @ 0x280 │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ - @ instruction: 0x01205250 │ │ │ │ - @ instruction: 0x01205140 │ │ │ │ - cmneq sp, r8, lsr r8 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc98 │ │ │ │ - @ instruction: 0x012052a8 │ │ │ │ + @ instruction: 0x01203300 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r3, [r0, -r8]! │ │ │ │ @ instruction: 0x01205200 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae75c0 │ │ │ │ - @ instruction: 0x01205220 │ │ │ │ + @ instruction: 0x012051e8 │ │ │ │ + @ instruction: 0x01205400 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01ab7d48 │ │ │ │ + @ instruction: 0x01205260 │ │ │ │ @ instruction: 0x01205210 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ + smlawteq r6, r8, ip, fp │ │ │ │ + ldrdeq r1, [ip, r8]! │ │ │ │ @ instruction: 0x01202348 │ │ │ │ roreq r4, r0, #16 │ │ │ │ - @ instruction: 0x01205020 │ │ │ │ - @ instruction: 0x01725298 │ │ │ │ - @ instruction: 0x012055e0 │ │ │ │ - @ instruction: 0x01205168 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac4a70 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad6a90 │ │ │ │ + @ instruction: 0x01205220 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205298 │ │ │ │ @ instruction: 0x01205248 │ │ │ │ - @ instruction: 0x01205260 │ │ │ │ - cmneq r0, r8, asr #22 │ │ │ │ - @ instruction: 0x01205268 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac26a8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acfab0 │ │ │ │ + teqeq r4, r0, ror #12 │ │ │ │ + @ instruction: 0x01205250 │ │ │ │ + @ instruction: 0x012053e0 │ │ │ │ + @ instruction: 0x01205128 │ │ │ │ + cmneq r0, r8, lsl #29 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01ab7d70 │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x01205258 │ │ │ │ + @ instruction: 0x01205290 │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ + smlawbeq r0, r0, r2, r5 │ │ │ │ + cmneq sp, r8, asr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r4, r8, #17 │ │ │ │ smlawbeq r0, r8, r2, r5 │ │ │ │ - @ instruction: 0x016d0e98 │ │ │ │ - @ instruction: 0x01205290 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r8, [ip, r0]! │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01205270 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa90 │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01ae7de0 │ │ │ │ + subseq ip, fp, #8, 24 @ 0x800 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012052a0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x012052b0 │ │ │ │ + @ instruction: 0x0171f598 │ │ │ │ @ instruction: 0x012052b8 │ │ │ │ - subseq lr, lr, #120, 12 @ 0x7800000 │ │ │ │ - smlawteq r0, r0, r2, r5 │ │ │ │ - @ instruction: 0x01206550 │ │ │ │ - smlawbeq r0, r0, r2, r5 │ │ │ │ - cmneq sp, r8, ror #28 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad7b20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r4, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205308 │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - @ instruction: 0x012054b8 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01ab7d48 │ │ │ │ - @ instruction: 0x01205348 │ │ │ │ - @ instruction: 0x012052e8 │ │ │ │ - smlawteq r6, r8, ip, fp │ │ │ │ - @ instruction: 0x01ac1e10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r7, [fp, r0]! │ │ │ │ + @ instruction: 0x01205428 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1b90 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + subseq sl, r4, #112 @ 0x70 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205360 │ │ │ │ + @ instruction: 0x01205378 │ │ │ │ + @ instruction: 0x01205270 │ │ │ │ + cmneq sp, r8, lsr r9 │ │ │ │ + smlawteq r0, r0, r6, r5 │ │ │ │ + @ instruction: 0x012052e0 │ │ │ │ + @ instruction: 0x01205340 │ │ │ │ + cmneq sp, r8, lsl #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r0, r8]! │ │ │ │ - @ instruction: 0x01205320 │ │ │ │ - teqeq r4, r0, ror #12 │ │ │ │ - @ instruction: 0x01205328 │ │ │ │ - @ instruction: 0x012054b0 │ │ │ │ - @ instruction: 0x01205258 │ │ │ │ - @ instruction: 0x01702298 │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ + @ instruction: 0x01205360 │ │ │ │ + @ instruction: 0x01205318 │ │ │ │ + @ instruction: 0x01205330 │ │ │ │ + ldrdeq r0, [sp, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0x01205338 │ │ │ │ - tsteq r6, r8, asr #4 │ │ │ │ - cmneq sl, r8, lsl #2 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01ab7d70 │ │ │ │ - smlawteq r0, r8, r3, r5 │ │ │ │ - @ instruction: 0x01205340 │ │ │ │ + @ instruction: 0x01acfb50 │ │ │ │ + @ instruction: 0x01205368 │ │ │ │ + andle r0, r0, r3 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa92c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r4, r0, #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r3, r5 │ │ │ │ - @ instruction: 0x01205370 │ │ │ │ - cmneq sp, r8, lsr #16 │ │ │ │ - @ instruction: 0x01205378 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205348 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae7f70 │ │ │ │ + @ instruction: 0x01b160c8 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ + @ instruction: 0x01205448 │ │ │ │ + @ instruction: 0x01205370 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa92e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205718 │ │ │ │ - @ instruction: 0x012053a0 │ │ │ │ - cmnpeq r1, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + subseq fp, lr, #48, 24 @ 0x3000 │ │ │ │ + @ instruction: 0x01a2f790 │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ + @ instruction: 0x01af58c8 │ │ │ │ @ instruction: 0x01201410 │ │ │ │ lsreq r4, r8, #18 │ │ │ │ @ instruction: 0x012053a8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + teqeq lr, r0, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9310 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad7a80 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - ldrdeq r7, [fp, r0]! │ │ │ │ - smlawteq r0, r8, r4, r5 │ │ │ │ smlawteq r0, r0, r3, r5 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1ac8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq lr, r0, lsr #25 │ │ │ │ + adcle pc, r9, #200, 10 @ 0x32000000 │ │ │ │ + @ instruction: 0x01a2f790 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r8, r3, r5 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ asreq r4, r0, r9 │ │ │ │ - @ instruction: 0x01205708 │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x01205428 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ - @ instruction: 0x01205400 │ │ │ │ - subseq lr, r4, #168, 4 @ 0x8000000a │ │ │ │ + @ instruction: 0x01205598 │ │ │ │ + @ instruction: 0x01205390 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ + @ instruction: 0x01205458 │ │ │ │ + @ instruction: 0x012053e8 │ │ │ │ @ instruction: 0x01205408 │ │ │ │ @ instruction: 0x01aa9338 │ │ │ │ - @ instruction: 0x01205410 │ │ │ │ - smlawbeq r0, r0, r4, r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r0, r2, r5 │ │ │ │ @ instruction: 0x01205420 │ │ │ │ @ instruction: 0x01aa9428 │ │ │ │ - @ instruction: 0x01205368 │ │ │ │ - cmneq sp, r8, lsl r8 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r4, r8, r9 │ │ │ │ @ instruction: 0x01205430 │ │ │ │ @ instruction: 0x01aa9518 │ │ │ │ - subseq r0, ip, #8, 28 @ 0x80 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01205678 │ │ │ │ + @ instruction: 0x01205410 │ │ │ │ @ instruction: 0x01205440 │ │ │ │ @ instruction: 0x01aa9540 │ │ │ │ - @ instruction: 0x01205468 │ │ │ │ - cmneq sp, r8, ror #16 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9568 │ │ │ │ + @ instruction: 0x01205968 │ │ │ │ + @ instruction: 0x01205438 │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ + @ instruction: 0x01205490 │ │ │ │ @ instruction: 0x01205450 │ │ │ │ - smulbbeq sp, r8, r8 │ │ │ │ - @ instruction: 0x01205458 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acfab0 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ lsreq r4, r0, #19 │ │ │ │ @ instruction: 0x01205470 │ │ │ │ - andle r0, r0, r3 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b160c8 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x01203328 │ │ │ │ @ instruction: 0x01205478 │ │ │ │ - subseq fp, lr, #40, 30 @ 0xa0 │ │ │ │ - @ instruction: 0x01a2f790 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ - @ instruction: 0x01af5940 │ │ │ │ - adcle pc, r9, #200, 10 @ 0x32000000 │ │ │ │ - @ instruction: 0x01a2f790 │ │ │ │ + @ instruction: 0x01205668 │ │ │ │ + @ instruction: 0x012052a8 │ │ │ │ + cmnpeq r1, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x012054a0 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01205498 │ │ │ │ + smlawbeq r0, r8, r4, r5 │ │ │ │ + smlawbeq r0, r8, r3, r5 │ │ │ │ + @ instruction: 0x01a2f628 │ │ │ │ + smlawteq r0, r0, r4, r5 │ │ │ │ + @ instruction: 0x01205578 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r4, r8, #19 │ │ │ │ - @ instruction: 0x012056b0 │ │ │ │ - @ instruction: 0x01205490 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012053b8 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc98 │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ - smlawteq r0, r0, r4, r5 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - @ instruction: 0x01205938 │ │ │ │ + adcle pc, r9, #204, 10 @ 0x33000000 │ │ │ │ + @ instruction: 0x01a2f628 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x012054b0 │ │ │ │ + @ instruction: 0x01205328 │ │ │ │ + strheq r0, [sp, #-152]! @ 0xffffff68 │ │ │ │ + teqeq r3, r0, lsl fp │ │ │ │ + @ instruction: 0x01a1d298 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r8, r4, r5 │ │ │ │ + @ instruction: 0x012054e8 │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ @ instruction: 0x01205520 │ │ │ │ @ instruction: 0x01aa9590 │ │ │ │ @ instruction: 0x01205528 │ │ │ │ - @ instruction: 0x01202c68 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r0, r0]! │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ ldrdeq r1, [r0, -r0]! │ │ │ │ lsleq r4, r8, sl │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andne r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r4, r0, #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r4, r8, #20 │ │ │ │ @ instruction: 0x01205530 │ │ │ │ @ instruction: 0x01aa95b8 │ │ │ │ - @ instruction: 0x01205538 │ │ │ │ - @ instruction: 0x012056e8 │ │ │ │ + @ instruction: 0x01205308 │ │ │ │ + cmneq sp, r8, lsr r7 │ │ │ │ @ instruction: 0x01205540 │ │ │ │ @ instruction: 0x01aa95e0 │ │ │ │ - @ instruction: 0x01205390 │ │ │ │ - cmnpeq r1, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ @ instruction: 0x01205550 │ │ │ │ @ instruction: 0x01aa9608 │ │ │ │ - @ instruction: 0x01205568 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01205558 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01205560 │ │ │ │ @ instruction: 0x01aa9630 │ │ │ │ - smlawbeq r0, r8, r4, r5 │ │ │ │ - @ instruction: 0x01a2f628 │ │ │ │ + teqeq r5, r8 @ │ │ │ │ + teqeq r5, r0, lsl #5 │ │ │ │ @ instruction: 0x01205570 │ │ │ │ @ instruction: 0x01aa9658 │ │ │ │ - @ instruction: 0x01205598 │ │ │ │ - @ instruction: 0x01205690 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acf948 │ │ │ │ smlawbeq r0, r0, r5, r5 │ │ │ │ @ instruction: 0x01aa9680 │ │ │ │ - adcle pc, r9, #204, 10 @ 0x33000000 │ │ │ │ - @ instruction: 0x01a2f628 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01205568 │ │ │ │ @ instruction: 0x01205590 │ │ │ │ @ instruction: 0x01aa96a8 │ │ │ │ - @ instruction: 0x012054a0 │ │ │ │ - @ instruction: 0x01205578 │ │ │ │ + subeq r2, r5, #0, 2 │ │ │ │ + @ instruction: 0x01aab3b8 │ │ │ │ @ instruction: 0x012055a8 │ │ │ │ ldrdeq r9, [sl, r0]! │ │ │ │ - @ instruction: 0x01205448 │ │ │ │ - cmneq sp, r8, ror r8 │ │ │ │ + @ instruction: 0x01205738 │ │ │ │ + smlawbeq r0, r8, r5, r5 │ │ │ │ @ instruction: 0x01201e10 │ │ │ │ lsleq r4, r0 @ │ │ │ │ - @ instruction: 0x012055b8 │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ strdeq r9, [sl, r8]! │ │ │ │ - teqeq r3, r0, lsl fp │ │ │ │ - @ instruction: 0x01a1d298 │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x01aa9720 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefa90 │ │ │ │ andle r0, r0, lr │ │ │ │ andle r0, r0, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012055b8 │ │ │ │ smlawteq r0, r0, r5, r5 │ │ │ │ - smlawteq r0, r8, r5, r5 │ │ │ │ roreq r0, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012055b0 │ │ │ │ + smlawteq r0, r8, r5, r5 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01aa9720 │ │ │ │ + @ instruction: 0x01205630 │ │ │ │ + cmneq ip, r8, ror r5 │ │ │ │ @ instruction: 0x01200b18 │ │ │ │ lsreq r4, r8 @ │ │ │ │ @ instruction: 0x01205640 │ │ │ │ @ instruction: 0x01aa9748 │ │ │ │ - @ instruction: 0x01205648 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ + @ instruction: 0x01205600 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ @ instruction: 0x01205608 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ - @ instruction: 0x01205610 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r0, r5, r5 │ │ │ │ - @ instruction: 0x01205628 │ │ │ │ + @ instruction: 0x012055b8 │ │ │ │ + @ instruction: 0x01205620 │ │ │ │ cmneq ip, r8, asr r7 │ │ │ │ - @ instruction: 0x01205630 │ │ │ │ + @ instruction: 0x01205628 │ │ │ │ cmneq ip, r8, ror #14 │ │ │ │ - @ instruction: 0x01205618 │ │ │ │ - @ instruction: 0x01205600 │ │ │ │ + @ instruction: 0x01205610 │ │ │ │ + strdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x01205648 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r4, r0, #21 │ │ │ │ @ instruction: 0x01205650 │ │ │ │ @ instruction: 0x01aa9770 │ │ │ │ - @ instruction: 0x01205658 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ @ instruction: 0x01205660 │ │ │ │ @ instruction: 0x01aa9798 │ │ │ │ - @ instruction: 0x01205438 │ │ │ │ - cmneq sp, r8, asr r8 │ │ │ │ + teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01abe800 │ │ │ │ @ instruction: 0x01205670 │ │ │ │ @ instruction: 0x01aa97c0 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ + @ instruction: 0x01205708 │ │ │ │ + @ instruction: 0x01205658 │ │ │ │ smlawbeq r0, r0, r6, r5 │ │ │ │ @ instruction: 0x01aa97e8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acf8a8 │ │ │ │ + smlawbeq r0, r0, r8, r5 │ │ │ │ + @ instruction: 0x012055b0 │ │ │ │ @ instruction: 0x01205698 │ │ │ │ @ instruction: 0x01aa9810 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r4, r8, #22 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01205678 │ │ │ │ + @ instruction: 0x012056a0 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x012056a8 │ │ │ │ @ instruction: 0x01aa9838 │ │ │ │ - subeq r2, r5, #80, 2 │ │ │ │ - @ instruction: 0x01aab3e0 │ │ │ │ + @ instruction: 0x012056b0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012056b8 │ │ │ │ @ instruction: 0x01aa9860 │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x012056a0 │ │ │ │ + @ instruction: 0x012055e0 │ │ │ │ + cmneq ip, r8, ror #10 │ │ │ │ smlawteq r0, r8, r6, r5 │ │ │ │ @ instruction: 0x01aa9888 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefba8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01205538 │ │ │ │ @ instruction: 0x012056e0 │ │ │ │ @ instruction: 0x01aa98b0 │ │ │ │ - teqpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01abe788 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012056e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r4, r0, fp │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ ldrdeq r9, [sl, r8]! │ │ │ │ - @ instruction: 0x01205748 │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205718 │ │ │ │ @ instruction: 0x01205700 │ │ │ │ @ instruction: 0x01aa9900 │ │ │ │ - @ instruction: 0x01205848 │ │ │ │ - smlawteq r0, r0, r6, r5 │ │ │ │ + @ instruction: 0x01294538 │ │ │ │ + @ instruction: 0x01acc680 │ │ │ │ @ instruction: 0x01205710 │ │ │ │ @ instruction: 0x01aa9928 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01205668 │ │ │ │ + strdeq r5, [r0, -r8]! │ │ │ │ @ instruction: 0x01205720 │ │ │ │ @ instruction: 0x01aa9950 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205728 │ │ │ │ + @ instruction: 0x01205748 │ │ │ │ @ instruction: 0x01205730 │ │ │ │ @ instruction: 0x01aa9978 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ + teqeq r4, r0, ror #12 │ │ │ │ + @ instruction: 0x01ac2d60 │ │ │ │ @ instruction: 0x01205740 │ │ │ │ @ instruction: 0x01aa99a0 │ │ │ │ - @ instruction: 0x01294538 │ │ │ │ - ldrdeq ip, [ip, r8]! │ │ │ │ + @ instruction: 0x01205890 │ │ │ │ + @ instruction: 0x01205728 │ │ │ │ smlawteq r0, r8, r7, r5 │ │ │ │ @ instruction: 0x01aa99c8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01205738 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205898 │ │ │ │ @ instruction: 0x01205758 │ │ │ │ lsreq r0, r8, #11 │ │ │ │ @ instruction: 0x01205760 │ │ │ │ ldrdeq r0, [r0, r8]! │ │ │ │ @ instruction: 0x01205768 │ │ │ │ lsreq r0, r0 @ │ │ │ │ @ instruction: 0x01205770 │ │ │ │ @@ -395886,234 +395886,234 @@ │ │ │ │ lsreq r0, r8 @ │ │ │ │ @ instruction: 0x01202be0 │ │ │ │ asreq r4, r8, fp │ │ │ │ @ instruction: 0x012026b0 │ │ │ │ lsleq r4, r0, #23 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ strdeq r9, [sl, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205808 │ │ │ │ + @ instruction: 0x01205868 │ │ │ │ + @ instruction: 0x01a14ee0 │ │ │ │ @ instruction: 0x012057e8 │ │ │ │ @ instruction: 0x01aa9a18 │ │ │ │ - teqeq r4, r0, ror #12 │ │ │ │ - @ instruction: 0x01ac2680 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ @ instruction: 0x01aa9a40 │ │ │ │ - @ instruction: 0x01205860 │ │ │ │ - @ instruction: 0x012057e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01205810 │ │ │ │ @ instruction: 0x01aa9a68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r4, r8, #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205868 │ │ │ │ + @ instruction: 0x01205818 │ │ │ │ + ldrdeq sp, [lr, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0x01205820 │ │ │ │ @ instruction: 0x01aa9a90 │ │ │ │ - @ instruction: 0x01205828 │ │ │ │ - @ instruction: 0x01a14ee0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ @ instruction: 0x01205830 │ │ │ │ @ instruction: 0x01aa9ab8 │ │ │ │ - subseq r8, r0, #24, 18 @ 0x60000 │ │ │ │ - smlabteq r6, r8, fp, r7 │ │ │ │ + @ instruction: 0x01205808 │ │ │ │ + lsleq r0, r0 @ │ │ │ │ @ instruction: 0x01205840 │ │ │ │ @ instruction: 0x01aa9ae0 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01afb200 │ │ │ │ + @ instruction: 0x01205848 │ │ │ │ + @ instruction: 0x012057e0 │ │ │ │ @ instruction: 0x01205850 │ │ │ │ @ instruction: 0x01aa9b08 │ │ │ │ - smlawteq r0, r0, r8, r5 │ │ │ │ - @ instruction: 0x01205838 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01205828 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9b30 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8980 │ │ │ │ - @ instruction: 0x012058a0 │ │ │ │ - @ instruction: 0x01205858 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205878 │ │ │ │ + @ instruction: 0x01205860 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01205838 │ │ │ │ + subseq r5, r0, #208, 26 @ 0x3400 │ │ │ │ + smlabteq r6, r8, fp, r7 │ │ │ │ smlawteq r0, r0, r9, r0 │ │ │ │ ldrdeq r4, [r0, r0]! │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + ldrdeq fp, [pc, r8]! │ │ │ │ + @ instruction: 0x01205930 │ │ │ │ + @ instruction: 0x01205878 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8a20 │ │ │ │ + @ instruction: 0x012058e8 │ │ │ │ + smlawbeq r0, r8, r8, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205900 │ │ │ │ - smlawteq r0, r8, r8, r5 │ │ │ │ + @ instruction: 0x012058a0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205970 │ │ │ │ + @ instruction: 0x01205938 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asrseq r9, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ + smlawteq r0, r8, r8, r5 │ │ │ │ + strheq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r4, [r0, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b14930 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae52c0 │ │ │ │ + ldrdeq r5, [lr, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01205898 │ │ │ │ + @ instruction: 0x012058e0 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa68 │ │ │ │ - @ instruction: 0x012058b8 │ │ │ │ + @ instruction: 0x01aef950 │ │ │ │ + @ instruction: 0x01205928 │ │ │ │ rorseq sl, r0, sl │ │ │ │ - @ instruction: 0x01205818 │ │ │ │ - smlawbeq r0, r8, r8, r5 │ │ │ │ - @ instruction: 0x01205960 │ │ │ │ - @ instruction: 0x012058a8 │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ - smlawteq r0, r8, sl, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r4, [r0, r8]! │ │ │ │ + @ instruction: 0x01aab408 │ │ │ │ + @ instruction: 0x01205910 │ │ │ │ + @ instruction: 0x01205900 │ │ │ │ + @ instruction: 0x01205920 │ │ │ │ + @ instruction: 0x01ad24e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aab430 │ │ │ │ - @ instruction: 0x012058e8 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x01ad2440 │ │ │ │ + lsreq r4, r0, #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq r2, r0, #26 │ │ │ │ + rorseq r2, r8 @ │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ - cmneq r4, r8, lsl #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205978 │ │ │ │ - subseq r8, pc, #56, 16 @ 0x380000 │ │ │ │ - @ instruction: 0x01b16c80 │ │ │ │ + @ instruction: 0x012058b0 │ │ │ │ + @ instruction: 0x01205a00 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ @ instruction: 0x01205940 │ │ │ │ - strheq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r4, r0, #24 │ │ │ │ + @ instruction: 0x01205d50 │ │ │ │ + @ instruction: 0x01204f90 │ │ │ │ + cmneq r4, r8, lsl #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ orreq r0, r0, r8 │ │ │ │ subseq pc, r7, #176, 16 @ 0xb00000 │ │ │ │ orreq r0, r0, r8, ror r7 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ - @ instruction: 0x01205970 │ │ │ │ - @ instruction: 0x01205930 │ │ │ │ - @ instruction: 0x01205948 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b14930 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01acc900 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r4, r8, #24 │ │ │ │ - @ instruction: 0x012059e0 │ │ │ │ - @ instruction: 0x01205950 │ │ │ │ - @ instruction: 0x0129bab8 │ │ │ │ - @ instruction: 0x01ac2590 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01205968 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r9, r5 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ + smlawteq r0, r8, r9, r5 │ │ │ │ + @ instruction: 0x01205960 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205a08 │ │ │ │ + subseq r8, pc, #112, 14 @ 0x1c00000 │ │ │ │ + @ instruction: 0x01b16c80 │ │ │ │ + @ instruction: 0x012059b8 │ │ │ │ + subeq r2, r4, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0x01205990 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r7, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq ip, r8, lsl sl │ │ │ │ @ instruction: 0x012059a0 │ │ │ │ + andle r0, r0, r0 │ │ │ │ @ instruction: 0x01201f00 │ │ │ │ roreq r4, r0, ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012059a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205a68 │ │ │ │ - smlawbeq r5, r0, sp, pc @ │ │ │ │ - movseq r4, r8 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ - lslseq sl, r8 @ │ │ │ │ - smlawteq r0, r8, r9, r5 │ │ │ │ - subeq r2, r4, #136, 26 @ 0x2200 │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ - @ instruction: 0x01205910 │ │ │ │ - cmneq sl, r8, lsr #3 │ │ │ │ - @ instruction: 0x012058b0 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - smlawteq r0, r0, sl, r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ @ instruction: 0x012059b0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + @ instruction: 0x012faf40 │ │ │ │ @ instruction: 0x012059e8 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + @ instruction: 0x01206a58 │ │ │ │ + @ instruction: 0x0129bab8 │ │ │ │ + @ instruction: 0x01ac2680 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r0, r9, r5 │ │ │ │ + ldrdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x012059e0 │ │ │ │ + @ instruction: 0x01206be8 │ │ │ │ + smlawbeq r0, r8, r9, r5 │ │ │ │ + ldrdeq r0, [ip, #-152]! @ 0xffffff68 │ │ │ │ + smlawteq r0, r0, r8, r5 │ │ │ │ + cmneq sl, r8, lsr #3 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01accba8 │ │ │ │ @ instruction: 0x01202c60 │ │ │ │ lsleq r4, r8 @ │ │ │ │ + @ instruction: 0x01205a68 │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ - andle r0, r0, r0 │ │ │ │ - @ instruction: 0x01205a00 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ - @ instruction: 0x01205a18 │ │ │ │ - qdsubeq r0, r8, sp │ │ │ │ - @ instruction: 0x01205a30 │ │ │ │ - andle r0, r0, r3 │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ - @ instruction: 0x01206648 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205a10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01205a20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq r5, r0 @ │ │ │ │ - @ instruction: 0x01205a08 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ - @ instruction: 0x01205a38 │ │ │ │ - ldrdeq r7, [r6, -r8] │ │ │ │ - @ instruction: 0x01205a40 │ │ │ │ - strdeq r7, [r6, -r0] │ │ │ │ + asrseq r7, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205a28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205a30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205b00 │ │ │ │ + smlawbeq r5, r0, sp, pc @ │ │ │ │ + rorseq r3, r0, #31 │ │ │ │ @ instruction: 0x01205a48 │ │ │ │ - tsteq r6, r8, lsl #10 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r4, r0, lsl ip │ │ │ │ + @ instruction: 0x01205a60 │ │ │ │ + lslseq sl, r8 @ │ │ │ │ @ instruction: 0x01205638 │ │ │ │ asreq r4, r0, #25 │ │ │ │ - @ instruction: 0x01205a50 │ │ │ │ + strdeq r5, [r0, -r8]! │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205d38 │ │ │ │ + @ instruction: 0x01205a38 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + andle r0, r0, r0 │ │ │ │ @ instruction: 0x01205a70 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ - teqeq r3, r8, lsl #11 │ │ │ │ - lsreq pc, r0, pc @ │ │ │ │ - smlawbeq r0, r8, sl, r5 │ │ │ │ - @ instruction: 0x016d0a98 │ │ │ │ - @ instruction: 0x01205aa8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + @ instruction: 0x01205a78 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + smlawbeq r0, r0, sl, r5 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ @ instruction: 0x01205a98 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ + cmneq sp, r8, lsl r0 │ │ │ │ @ instruction: 0x01205aa0 │ │ │ │ + andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01205a10 │ │ │ │ - cmneq sp, r8, asr #32 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af4ba8 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefba8 │ │ │ │ + asrseq r5, r0, ip │ │ │ │ + smlawbeq r0, r8, sl, r5 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ + @ instruction: 0x01205aa8 │ │ │ │ + ldrdeq r7, [r6, -r8] │ │ │ │ @ instruction: 0x01201030 │ │ │ │ roreq r4, r8, #25 │ │ │ │ - @ instruction: 0x01205e38 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ + strdeq r1, [pc, r0]! │ │ │ │ @ instruction: 0x01205ab0 │ │ │ │ - @ instruction: 0x01205ea8 │ │ │ │ - @ instruction: 0x01205a78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + strdeq r7, [r6, -r0] │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af1818 │ │ │ │ + smlawteq r0, r8, sl, r5 │ │ │ │ + tsteq r6, r8, lsl #10 │ │ │ │ + subseq r0, r8, #16, 22 @ 0x4000 │ │ │ │ + @ instruction: 0x01af1840 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205e40 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa68 │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ - lslseq sl, r0, #19 │ │ │ │ - @ instruction: 0x012059b8 │ │ │ │ - @ instruction: 0x01ad1518 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af1868 │ │ │ │ @ instruction: 0x01202468 │ │ │ │ lsleq r4, r0, sp │ │ │ │ - @ instruction: 0x01205b08 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205b10 │ │ │ │ @ instruction: 0x01205b18 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205b28 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205b38 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af1890 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205d60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01af18b8 │ │ │ │ + teqeq r3, r8, lsl #11 │ │ │ │ + lsreq pc, r0, pc @ │ │ │ │ + subeq r7, r7, #24, 24 @ 0x1800 │ │ │ │ + @ instruction: 0x01af18e0 │ │ │ │ + smlawteq r0, r8, ip, r5 │ │ │ │ + strheq r0, [sp, #-168]! @ 0xffffff58 │ │ │ │ + ldrdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01af1908 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r4, r8, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9428 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -396204,250 +396204,250 @@ │ │ │ │ @ instruction: 0x01aa9ae0 │ │ │ │ @ instruction: 0x01205ca0 │ │ │ │ @ instruction: 0x01aa9b08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r4, r8, #28 │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01205d18 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + subeq pc, sl, #48, 2 │ │ │ │ + @ instruction: 0x01af1930 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9b58 │ │ │ │ - @ instruction: 0x01205ce8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af1958 │ │ │ │ + @ instruction: 0x01205d08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + subeq r5, r4, #200, 4 @ 0x8000000c │ │ │ │ + @ instruction: 0x01af1980 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r4, r0, lr │ │ │ │ - @ instruction: 0x01205d10 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205d20 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205d30 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01205a90 │ │ │ │ + cmneq sp, r8 │ │ │ │ + subeq lr, sp, #200, 30 @ 0x320 │ │ │ │ + @ instruction: 0x01af19a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205d40 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af4b08 │ │ │ │ + subeq pc, sl, #168, 14 @ 0x2a00000 │ │ │ │ + ldrdeq r1, [pc, r0]! │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefa90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + strdeq r1, [pc, r8]! │ │ │ │ + @ instruction: 0x01205db8 │ │ │ │ + @ instruction: 0x01205d28 │ │ │ │ + subeq r3, sp, #136, 2 @ 0x22 │ │ │ │ + @ instruction: 0x01af1a20 │ │ │ │ @ instruction: 0x01200c18 │ │ │ │ roreq r4, r8, lr │ │ │ │ - @ instruction: 0x01205d58 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205d68 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205d78 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + smlawbeq r0, r0, lr, r5 │ │ │ │ + @ instruction: 0x01205b20 │ │ │ │ + subseq r2, lr, #160, 16 @ 0xa00000 │ │ │ │ + @ instruction: 0x01af1a48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205d70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - smlawbeq r0, r8, sp, r5 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af1a70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, sp, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01af1a98 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef950 │ │ │ │ @ instruction: 0x01205da0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af1ac0 │ │ │ │ + @ instruction: 0x01205da8 │ │ │ │ + lslseq sl, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r4, r0, #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205db0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01af1ae8 │ │ │ │ + @ instruction: 0x01205a50 │ │ │ │ + @ instruction: 0x01ad15b8 │ │ │ │ smlawteq r0, r0, sp, r5 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - ldrdeq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af1b10 │ │ │ │ + @ instruction: 0x01205e68 │ │ │ │ + smlawbeq r0, r0, sp, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205de0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af1b38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205e10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01af1b60 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ + strdeq r5, [r0, -r8]! │ │ │ │ + @ instruction: 0x01af1b88 │ │ │ │ @ instruction: 0x01202260 │ │ │ │ asreq r4, r8, #29 │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01205e00 │ │ │ │ + strdeq r5, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205e08 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af1bb0 │ │ │ │ + @ instruction: 0x01205b30 │ │ │ │ + smultbeq sp, r8, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205e18 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + ldrdeq r1, [pc, r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - @ instruction: 0x01205e28 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af1c00 │ │ │ │ + @ instruction: 0x01286b40 │ │ │ │ + @ instruction: 0x01abf6b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01af1c28 │ │ │ │ @ instruction: 0x01200458 │ │ │ │ strdeq r4, [r0, r0]! │ │ │ │ - @ instruction: 0x01205ea0 │ │ │ │ - @ instruction: 0x01205ae0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205e60 │ │ │ │ - @ instruction: 0x01205e50 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ - @ instruction: 0x01205e58 │ │ │ │ - @ instruction: 0x01205f10 │ │ │ │ - smlawbeq r0, r0, sl, r5 │ │ │ │ - cmneq sp, r8, ror sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r5, [r0, -r8]! │ │ │ │ - @ instruction: 0x01286b40 │ │ │ │ - @ instruction: 0x01abf638 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r4, r8, pc │ │ │ │ - smlawbeq r0, r0, lr, r5 │ │ │ │ + @ instruction: 0x01205e48 │ │ │ │ @ instruction: 0x01a14ee0 │ │ │ │ - subeq pc, r6, #48, 28 @ 0x300 │ │ │ │ + subseq r0, r7, #48, 10 @ 0xc000000 │ │ │ │ + @ instruction: 0x01af1c50 │ │ │ │ + subeq pc, r6, #240, 26 @ 0x3c00 │ │ │ │ smlabbeq r5, r8, sl, r1 │ │ │ │ - subseq r4, ip, #176, 10 @ 0x2c000000 │ │ │ │ - ldrdeq fp, [sp, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq fp, [sp, r0]! │ │ │ │ + @ instruction: 0x01af1c78 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ @ instruction: 0x01ab7f28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01205e98 │ │ │ │ - smlawbeq r0, r8, pc, r5 @ │ │ │ │ - @ instruction: 0x01205e68 │ │ │ │ + @ instruction: 0x01af1ca0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq fp, [sp, r8]! │ │ │ │ - strdeq r5, [r0, -r0]! │ │ │ │ - strdeq fp, [sp, r8]! │ │ │ │ + @ instruction: 0x01205e58 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsleq r4, r8, pc │ │ │ │ + smlawbeq r0, r8, lr, r5 │ │ │ │ + @ instruction: 0x01af1cc8 │ │ │ │ + @ instruction: 0x01205f78 │ │ │ │ + @ instruction: 0x01205e20 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r1, [pc, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205ea0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af1d18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01205f20 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af1d40 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acfb50 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af1d68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, ror #18 │ │ │ │ tsteq sl, r8, lsr r7 │ │ │ │ smlawteq r0, r0, lr, r5 │ │ │ │ smlawbeq r0, r0, fp, r5 │ │ │ │ asreq r4, r0, #30 │ │ │ │ ldrdeq r0, [r0, -r0]! @ │ │ │ │ roreq r4, r8, #30 │ │ │ │ @ instruction: 0x01201878 │ │ │ │ lsleq r4, r0 @ │ │ │ │ @ instruction: 0x01202410 │ │ │ │ lsreq r4, r8 @ │ │ │ │ + @ instruction: 0x01205f60 │ │ │ │ + @ instruction: 0x01205eb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq fp, [sp, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205f00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205f30 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acfab0 │ │ │ │ - @ instruction: 0x01205f78 │ │ │ │ - @ instruction: 0x01205f08 │ │ │ │ - @ instruction: 0x01205f20 │ │ │ │ - @ instruction: 0x01ad2440 │ │ │ │ + @ instruction: 0x01af1d90 │ │ │ │ + @ instruction: 0x01205f10 │ │ │ │ + @ instruction: 0x01ad24e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq r2, r0, #26 │ │ │ │ + @ instruction: 0x01af1db8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rorseq r2, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af1de0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012066a8 │ │ │ │ smlawbeq r0, r0, r0, r5 │ │ │ │ roreq r4, r0, #31 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01205fa0 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad02a8 │ │ │ │ - subseq sl, r3, #184, 30 @ 0x2e0 │ │ │ │ - @ instruction: 0x01adbc20 │ │ │ │ - @ instruction: 0x01205f60 │ │ │ │ + @ instruction: 0x01ad0348 │ │ │ │ + @ instruction: 0x01205f50 │ │ │ │ cmneq r3, r8, asr #24 │ │ │ │ - @ instruction: 0x01205f58 │ │ │ │ + @ instruction: 0x01205f48 │ │ │ │ rorseq sl, r0, sl │ │ │ │ - @ instruction: 0x01205e78 │ │ │ │ - @ instruction: 0x01205f18 │ │ │ │ - smlawbeq r0, r0, pc, r5 @ │ │ │ │ + @ instruction: 0x01205e38 │ │ │ │ + @ instruction: 0x01205f00 │ │ │ │ + @ instruction: 0x01205f70 │ │ │ │ andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01291be0 │ │ │ │ + lsrseq r0, r0, #20 │ │ │ │ + @ instruction: 0x01206540 │ │ │ │ + @ instruction: 0x01205f58 │ │ │ │ @ instruction: 0x01202a08 │ │ │ │ moveq r5, r8 │ │ │ │ - @ instruction: 0x01291be0 │ │ │ │ - asrseq r0, r8, #20 │ │ │ │ - @ instruction: 0x01205fb8 │ │ │ │ - @ instruction: 0x01205f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac38c8 │ │ │ │ - ldrdeq r5, [r0, -r8]! │ │ │ │ - @ instruction: 0x01205f38 │ │ │ │ - subseq r5, r4, #56, 24 @ 0x3800 │ │ │ │ - @ instruction: 0x01b1ea48 │ │ │ │ + @ instruction: 0x01ac3bc0 │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01205f30 │ │ │ │ + smlawbeq r0, r8, pc, r5 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b1ea48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, pc, r5 @ │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01205f98 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01205fb0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01200940 │ │ │ │ lsreq r5, r0, r0 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ - @ instruction: 0x01afa4b8 │ │ │ │ - @ instruction: 0x01206000 │ │ │ │ - @ instruction: 0x01205fb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, pc, r5 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206008 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - asreq fp, r0, #6 │ │ │ │ - @ instruction: 0x01206270 │ │ │ │ + @ instruction: 0x012dd7e8 │ │ │ │ + smlawbeq r9, r8, r9, fp │ │ │ │ + smlawteq r0, r0, pc, r5 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ - @ instruction: 0x01205fe8 │ │ │ │ - lslseq sl, r8 @ │ │ │ │ - @ instruction: 0x01205f50 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - ldrdeq r9, [ip, r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r5, r8, r0 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01205fe0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ strdeq r5, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206010 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asreq r5, r8, r0 │ │ │ │ + @ instruction: 0x01206008 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01206018 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206278 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01206028 │ │ │ │ roreq r8, r0, #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a15de0 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - ldrdeq fp, [lr, r0]! │ │ │ │ + @ instruction: 0x01206060 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ strdeq r5, [r0, -r8]! │ │ │ │ lsleq r5, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2, lsl r0 │ │ │ │ qsubeq r6, r0, r0 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01206048 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af3a50 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ qsubeq r6, r8, r0 │ │ │ │ strdeq ip, [r0, r8]! │ │ │ │ - @ instruction: 0x01206130 │ │ │ │ - @ instruction: 0x01206060 │ │ │ │ + strheq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawbeq r0, r0, r0, r6 │ │ │ │ @ instruction: 0x01a27158 │ │ │ │ @ instruction: 0x01206090 │ │ │ │ @ instruction: 0x01a15de0 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ lsreq r5, r8, #1 │ │ │ │ @ instruction: 0x01206098 │ │ │ │ @@ -396455,141 +396455,141 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01206068 │ │ │ │ @ instruction: 0x012060a8 │ │ │ │ @ instruction: 0x01206040 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01206078 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1c58 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ smlawteq r0, r0, r0, r6 │ │ │ │ lsleq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01204d28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r6, [r0, -r8]! │ │ │ │ smlawteq r0, r8, r0, r6 │ │ │ │ @ instruction: 0x012060a0 │ │ │ │ @ instruction: 0x012060e8 │ │ │ │ lsreq ip, r0, #18 │ │ │ │ @ instruction: 0x01205418 │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ @ instruction: 0x01206020 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01206118 │ │ │ │ - strheq r6, [r0, -r0]! │ │ │ │ - @ instruction: 0x01206100 │ │ │ │ - lslseq sl, r0, #19 │ │ │ │ - @ instruction: 0x01205fe0 │ │ │ │ - @ instruction: 0x01abc910 │ │ │ │ - subseq r0, r9, #32, 26 @ 0x800 │ │ │ │ - lslseq r8, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adbb80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ - @ instruction: 0x01206128 │ │ │ │ - lslseq r8, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r5, [r0, r8]! │ │ │ │ + @ instruction: 0x01206130 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01206140 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206158 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ - @ instruction: 0x01206148 │ │ │ │ - strheq r6, [r0, -r0]! │ │ │ │ - subeq sl, r3, #8 │ │ │ │ - lsrseq r9, r8 @ │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01206150 │ │ │ │ - lsrseq r9, r8 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01206160 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq r0, r8, r1, r6 │ │ │ │ - @ instruction: 0x01206138 │ │ │ │ - @ instruction: 0x01206178 │ │ │ │ - strheq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ ldrdeq r0, [r0, -r0]! @ │ │ │ │ lsreq r5, r0, #2 │ │ │ │ + @ instruction: 0x01206178 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r8, #12 │ │ │ │ - smlawbeq r0, r0, r1, r6 │ │ │ │ - asrseq r9, r8, #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + smlawbeq r0, r8, r1, r6 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012061b8 │ │ │ │ - @ instruction: 0x01206160 │ │ │ │ - @ instruction: 0x012061a8 │ │ │ │ - strheq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01206198 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq sl, r8 @ │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01205460 │ │ │ │ asreq r5, r8, #2 │ │ │ │ @ instruction: 0x012061b0 │ │ │ │ - lsrseq sl, r8 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + smlawteq r0, r0, r1, r6 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012061e0 │ │ │ │ - @ instruction: 0x01206190 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ - strheq r6, [r0, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq sl, r8, #8 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ - lslseq sl, r8, #8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x012061e0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206210 │ │ │ │ - smlawteq r0, r0, r1, r6 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01200440 │ │ │ │ roreq r5, r0, r1 │ │ │ │ - @ instruction: 0x01206200 │ │ │ │ - strheq r6, [r0, -r0]! │ │ │ │ - subeq r1, r2, #32, 6 @ 0x80000000 │ │ │ │ - asrseq sl, r8, r4 │ │ │ │ - @ instruction: 0x01206208 │ │ │ │ - asrseq sl, r8, r4 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01206208 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01206248 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01206220 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @ instruction: 0x01206110 │ │ │ │ @ instruction: 0x01aa8f00 │ │ │ │ @ instruction: 0x012054a8 │ │ │ │ lsleq r5, r8 @ │ │ │ │ @ instruction: 0x01200428 │ │ │ │ asreq r5, r0, #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01206218 │ │ │ │ @ instruction: 0x01206238 │ │ │ │ @ instruction: 0x0127ade0 │ │ │ │ - @ instruction: 0x01206258 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01206240 │ │ │ │ @ instruction: 0x0127ada0 │ │ │ │ @ instruction: 0x01206260 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ - @ instruction: 0x01205f48 │ │ │ │ - cmneq r3, r8, lsr fp │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01200350 │ │ │ │ roreq r5, r8, #3 │ │ │ │ - @ instruction: 0x01206418 │ │ │ │ - @ instruction: 0x01206030 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206278 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ smlawbeq r0, r8, r2, r6 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acda80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012063e8 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01206298 │ │ │ │ - lslseq r8, r0 @ │ │ │ │ - @ instruction: 0x012062a0 │ │ │ │ - lsrseq r9, r8 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x012062a8 │ │ │ │ - asrseq r9, r8, #12 │ │ │ │ - @ instruction: 0x01206368 │ │ │ │ - lsrseq sl, r8 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ smulwbeq r0, r0, r3 │ │ │ │ lsleq r5, r0, r2 │ │ │ │ ldrdeq r1, [r0, -r0]! │ │ │ │ lsreq r5, r8, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r5, r0, #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -396628,20 +396628,20 @@ │ │ │ │ lsleq r5, r8, #10 │ │ │ │ strdeq r2, [r0, -r8]! │ │ │ │ lsreq r5, r0, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r5, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r5, r0, #11 │ │ │ │ - @ instruction: 0x012063e0 │ │ │ │ - lslseq sl, r8, #8 │ │ │ │ - @ instruction: 0x01206378 │ │ │ │ - strheq r0, [sp, #-8]! │ │ │ │ + @ instruction: 0x01206370 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01206250 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r0, r0, r3, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r0, r8, r3, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01206390 │ │ │ │ @@ -396657,637 +396657,637 @@ │ │ │ │ smlawteq r0, r8, r3, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa8f00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adf618 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x012063e8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sl, r8, r4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206420 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ smlawteq r0, r8, r5, r0 │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ @ instruction: 0x01206400 │ │ │ │ - smulbteq sp, r8, sl │ │ │ │ - @ instruction: 0x01206408 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afacb0 │ │ │ │ - @ instruction: 0x01293a08 │ │ │ │ - lsleq r0, r8, r4 │ │ │ │ - @ instruction: 0x012069e0 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01206410 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206468 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01206420 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01206430 │ │ │ │ - cmneq r1, r8, lsr #25 │ │ │ │ - @ instruction: 0x01206460 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x01205ee0 │ │ │ │ strdeq r5, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r5, r0, #12 │ │ │ │ + @ instruction: 0x012064a0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + subseq sp, lr, #40 @ 0x28 │ │ │ │ + cmneq fp, r8, lsl r4 │ │ │ │ + @ instruction: 0x01206468 │ │ │ │ @ instruction: 0x01206450 │ │ │ │ - @ instruction: 0x012923b8 │ │ │ │ - @ instruction: 0x01206458 │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ - @ instruction: 0x01206370 │ │ │ │ - smultbeq sp, r8, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aab3e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r4, r6 │ │ │ │ + cmneq fp, r8, lsl r4 │ │ │ │ @ instruction: 0x01206478 │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ smlawteq r0, r8, r9, r4 │ │ │ │ @ instruction: 0x01aa8f00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ + smlawbeq r0, r8, r4, r6 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq pc, r8, #14 @ │ │ │ │ + @ instruction: 0x01206460 │ │ │ │ strdeq r2, [r0, -r0]! │ │ │ │ asreq r5, r8, #12 │ │ │ │ @ instruction: 0x01206338 │ │ │ │ roreq r5, r0, r6 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01af6700 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ @ instruction: 0x012064b0 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ - @ instruction: 0x01206610 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ smlawteq r0, r0, r4, r6 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ - @ instruction: 0x01206540 │ │ │ │ - smlawteq r0, r8, r4, r6 │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r5, r8 @ │ │ │ │ @ instruction: 0x012064e8 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x016c0998 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ - strheq r0, [sp, #-168]! @ 0xffffff58 │ │ │ │ - @ instruction: 0x01206770 │ │ │ │ - @ instruction: 0x012064a0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ + subseq r5, r4, #40, 14 @ 0xa00000 │ │ │ │ + @ instruction: 0x01b1ea48 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af3988 │ │ │ │ + @ instruction: 0x012065a0 │ │ │ │ @ instruction: 0x01206508 │ │ │ │ - roreq r5, r8, r3 │ │ │ │ - subeq sp, r4, #200, 6 @ 0x20000003 │ │ │ │ - cmneq sl, r8, asr #19 │ │ │ │ - @ instruction: 0x01206558 │ │ │ │ - cmneq sp, r8, lsr #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r5, r0, #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r5, r8, #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r5, r0, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r5, r8, r7 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - @ instruction: 0x01206830 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01afa490 │ │ │ │ + @ instruction: 0x01206590 │ │ │ │ @ instruction: 0x01206538 │ │ │ │ - subseq ip, r4, #0, 10 │ │ │ │ - @ instruction: 0x01ac0ab0 │ │ │ │ - @ instruction: 0x012065e8 │ │ │ │ - @ instruction: 0x01206548 │ │ │ │ - @ instruction: 0x01206560 │ │ │ │ - andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + @ instruction: 0x01ac1d20 │ │ │ │ + @ instruction: 0x01206560 │ │ │ │ + @ instruction: 0x01206548 │ │ │ │ + subseq r0, r9, #8, 6 @ 0x20000000 │ │ │ │ + lsrseq r9, r8, #6 │ │ │ │ + @ instruction: 0x01206598 │ │ │ │ + lsrseq r9, r8, #6 │ │ │ │ @ instruction: 0x01206578 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + lslseq sl, r8 @ │ │ │ │ @ instruction: 0x01202740 │ │ │ │ roreq r5, r0, #14 │ │ │ │ - smlawbeq r0, r8, r5, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01205f40 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012fb310 │ │ │ │ @ instruction: 0x01aa9c48 │ │ │ │ - @ instruction: 0x01206590 │ │ │ │ - @ instruction: 0x01205eb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, r5, r6 │ │ │ │ - @ instruction: 0x01206568 │ │ │ │ - @ instruction: 0x012065a8 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ac9c78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012065b8 │ │ │ │ + smlawbeq r0, r8, r5, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r5, r8, #15 │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01206550 │ │ │ │ smlawteq r0, r0, r5, r6 │ │ │ │ - @ instruction: 0x01205e90 │ │ │ │ + @ instruction: 0x01206548 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + lsleq r5, r8, #15 │ │ │ │ + subeq r9, r3, #248, 10 @ 0x3e000000 │ │ │ │ + lsrseq r9, r8 @ │ │ │ │ + smlawteq r0, r8, r5, r6 │ │ │ │ + lsrseq r9, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012065a0 │ │ │ │ - @ instruction: 0x01206598 │ │ │ │ - @ instruction: 0x01a1ceb0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01a1d2e8 │ │ │ │ - @ instruction: 0x012066a0 │ │ │ │ - @ instruction: 0x012065e0 │ │ │ │ + @ instruction: 0x01206610 │ │ │ │ + @ instruction: 0x012065a8 │ │ │ │ + @ instruction: 0x01206600 │ │ │ │ + @ instruction: 0x01206548 │ │ │ │ + @ instruction: 0x012065e8 │ │ │ │ + lslseq sl, r0, #19 │ │ │ │ + @ instruction: 0x01206568 │ │ │ │ + @ instruction: 0x01abc988 │ │ │ │ @ instruction: 0x012021e0 │ │ │ │ lsreq r5, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206600 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206798 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ - @ instruction: 0x01206658 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r9, r8, #12 │ │ │ │ @ instruction: 0x01206608 │ │ │ │ - @ instruction: 0x01206620 │ │ │ │ - ldrsbeq r9, [r1, #-72]! @ 0xffffffb8 │ │ │ │ - @ instruction: 0x01206668 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + asrseq r9, r8, #12 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206640 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x01206628 │ │ │ │ + @ instruction: 0x01206548 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsrseq sl, r8 @ │ │ │ │ @ instruction: 0x01206630 │ │ │ │ - subeq r2, r5, #80, 2 │ │ │ │ - @ instruction: 0x01206660 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ + lsrseq sl, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ ldrdeq r5, [r0, r8]! │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ - smlawbeq r0, r8, r6, r6 │ │ │ │ - @ instruction: 0x01206640 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad6338 │ │ │ │ + @ instruction: 0x01206668 │ │ │ │ + @ instruction: 0x01206618 │ │ │ │ + @ instruction: 0x01206658 │ │ │ │ + @ instruction: 0x01206548 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206650 │ │ │ │ - @ instruction: 0x01206428 │ │ │ │ - cmneq r1, r8, asr #21 │ │ │ │ + lsrseq sl, r0, r4 │ │ │ │ + @ instruction: 0x01206660 │ │ │ │ + lsrseq sl, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq ip, [ip, r8]! │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ - ldrdeq r9, [sp, -r0]! │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206698 │ │ │ │ + @ instruction: 0x01206648 │ │ │ │ + smlawbeq r0, r8, r6, r6 │ │ │ │ + @ instruction: 0x01206548 │ │ │ │ + subeq r0, r2, #72, 16 @ 0x480000 │ │ │ │ + lsrseq sl, r8, #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r5, r0, #16 │ │ │ │ - @ instruction: 0x01206710 │ │ │ │ + @ instruction: 0x01206690 │ │ │ │ + lsrseq sl, r8, #9 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01206670 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae7f70 │ │ │ │ - subseq r3, pc, #64, 12 @ 0x4000000 │ │ │ │ - @ instruction: 0x01abda40 │ │ │ │ - @ instruction: 0x01206738 │ │ │ │ - @ instruction: 0x01206698 │ │ │ │ + @ instruction: 0x01b1ea48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012066b0 │ │ │ │ - @ instruction: 0x01206690 │ │ │ │ - @ instruction: 0x01206720 │ │ │ │ - rorseq r9, r8, #28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r6, r6 │ │ │ │ @ instruction: 0x01205f28 │ │ │ │ lsreq r5, r8, #16 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + asreq fp, r0, #6 │ │ │ │ + @ instruction: 0x01206750 │ │ │ │ + smlawteq r0, r8, r6, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01206718 │ │ │ │ - smlawteq r0, r0, r6, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r5, r8, ip │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206678 │ │ │ │ - @ instruction: 0x012066e0 │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ @ instruction: 0x012066e8 │ │ │ │ + lsrseq r9, r8, #6 │ │ │ │ + strdeq r6, [r0, -r0]! │ │ │ │ + lsrseq r9, r8 @ │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ + asrseq r9, r8, #12 │ │ │ │ @ instruction: 0x01206708 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + lsrseq sl, r8 @ │ │ │ │ @ instruction: 0x01205de8 │ │ │ │ asreq r5, r0, r8 │ │ │ │ + @ instruction: 0x01206710 │ │ │ │ + lsrseq sl, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206750 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r5, r8, ip │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, r6, r6 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae3ee8 │ │ │ │ - subseq pc, r9, #8, 28 @ 0x80 │ │ │ │ - @ instruction: 0x01afbb88 │ │ │ │ - @ instruction: 0x012067b8 │ │ │ │ - @ instruction: 0x01206730 │ │ │ │ + lsrseq sl, r8, #9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206720 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206758 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aeb4b8 │ │ │ │ + @ instruction: 0x01206738 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01206748 │ │ │ │ + @ instruction: 0x01206868 │ │ │ │ @ instruction: 0x01202a98 │ │ │ │ roreq r5, r8, r8 │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ - smlawbeq r0, r8, r7, r6 │ │ │ │ - @ instruction: 0x01206748 │ │ │ │ - @ instruction: 0x01206760 │ │ │ │ - teqeq r4, r0, ror #7 │ │ │ │ - @ instruction: 0x01206768 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ - @ instruction: 0x01206510 │ │ │ │ - cmneq sp, r8, lsr #19 │ │ │ │ - @ instruction: 0x01206930 │ │ │ │ + @ instruction: 0x01205f38 │ │ │ │ + cmneq r3, r8, lsr fp │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ @ instruction: 0x01206728 │ │ │ │ - @ instruction: 0x01202120 │ │ │ │ - lsreq r5, r0, #17 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r7, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01acdb20 │ │ │ │ + @ instruction: 0x01206770 │ │ │ │ + cmneq sp, r8, ror r0 │ │ │ │ smlawbeq r0, r0, r7, r6 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01202120 │ │ │ │ + lsreq r5, r0, #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b1ea48 │ │ │ │ + @ instruction: 0x01adf528 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012067a0 │ │ │ │ + @ instruction: 0x01206790 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x012067a0 │ │ │ │ + smultteq sp, r8, sl │ │ │ │ @ instruction: 0x012067a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ - subeq r1, sl, #128, 4 │ │ │ │ - @ instruction: 0x01aacc90 │ │ │ │ - @ instruction: 0x012068a0 │ │ │ │ - @ instruction: 0x012067b0 │ │ │ │ - @ instruction: 0x012067e0 │ │ │ │ - cmneq r2, r8, ror #14 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r5, r8, #17 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae34c0 │ │ │ │ - @ instruction: 0x01206800 │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ - @ instruction: 0x012067e8 │ │ │ │ - andle r0, r0, r2 │ │ │ │ + @ instruction: 0x01afac88 │ │ │ │ + @ instruction: 0x01293a08 │ │ │ │ + lsleq r0, r8, r4 │ │ │ │ + smlawteq r0, r0, r7, r6 │ │ │ │ + roreq r5, r8, r3 │ │ │ │ + subeq sl, r4, #48 @ 0x30 │ │ │ │ + cmneq sl, r8, lsr #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + asreq r5, r8, #17 │ │ │ │ + @ instruction: 0x01206c58 │ │ │ │ + @ instruction: 0x012067b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206aa8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ae3a60 │ │ │ │ - @ instruction: 0x012068b0 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x01206818 │ │ │ │ + @ instruction: 0x012067e8 │ │ │ │ + @ instruction: 0x012923b8 │ │ │ │ + strdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01206840 │ │ │ │ + @ instruction: 0x01206768 │ │ │ │ + cmneq sp, r8, rrx │ │ │ │ + @ instruction: 0x01206800 │ │ │ │ + @ instruction: 0x01718c98 │ │ │ │ + @ instruction: 0x01206810 │ │ │ │ + andle r0, r0, r1 │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ strdeq r5, [r0, r0]! │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ - @ instruction: 0x01206820 │ │ │ │ - smulbteq ip, r8, fp │ │ │ │ - @ instruction: 0x01206828 │ │ │ │ - strdeq r0, [ip, #-184]! @ 0xffffff48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206810 │ │ │ │ + @ instruction: 0x01aab3b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206820 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012068b0 │ │ │ │ + @ instruction: 0x01206830 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ @ instruction: 0x01206848 │ │ │ │ - @ instruction: 0x016c2098 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01206858 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + @ instruction: 0x012068e8 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ + smlawbeq r0, r0, r8, r6 │ │ │ │ + @ instruction: 0x01206838 │ │ │ │ + @ instruction: 0x01206798 │ │ │ │ + smulbteq sp, r8, sl │ │ │ │ @ instruction: 0x012028a8 │ │ │ │ lsleq r5, r8, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq r3, [ip, r8]! │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - strdeq sp, [ip, r8]! │ │ │ │ - @ instruction: 0x012068b8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - smlawbeq r0, r0, r8, r6 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - smlawbeq r0, r8, r8, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206838 │ │ │ │ - cmneq ip, r8, lsl #1 │ │ │ │ + lsrseq pc, r8, #14 @ │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + ldrdeq r6, [pc, r8]! │ │ │ │ + @ instruction: 0x012069e0 │ │ │ │ + @ instruction: 0x01206860 │ │ │ │ + @ instruction: 0x012068a0 │ │ │ │ + cmneq sp, r8, asr r9 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ + @ instruction: 0x01206a70 │ │ │ │ + @ instruction: 0x01206878 │ │ │ │ + subseq fp, r4, #56, 4 @ 0x80000003 │ │ │ │ + @ instruction: 0x01ac0ab0 │ │ │ │ @ instruction: 0x01200158 │ │ │ │ asreq r5, r0, #18 │ │ │ │ - subseq r5, r0, #88, 30 @ 0x160 │ │ │ │ - @ instruction: 0x01acd788 │ │ │ │ - @ instruction: 0x01206948 │ │ │ │ - @ instruction: 0x01206898 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ - @ instruction: 0x01af5a30 │ │ │ │ - @ instruction: 0x01206928 │ │ │ │ - @ instruction: 0x012068a8 │ │ │ │ smlawteq r0, r0, r8, r6 │ │ │ │ + smlawbeq r0, r8, r8, r6 │ │ │ │ + @ instruction: 0x012068a8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r0, r7, r6 │ │ │ │ - cmneq r2, r8, lsl #29 │ │ │ │ - teqeq r5, r0, lsr #27 │ │ │ │ - asreq sl, r8, r5 │ │ │ │ + moveq r0, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, r8, r6 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01a1d2e8 │ │ │ │ + @ instruction: 0x01206960 │ │ │ │ + @ instruction: 0x012068b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ @ instruction: 0x01205c00 │ │ │ │ roreq r5, r8, #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ + @ instruction: 0x01206920 │ │ │ │ @ instruction: 0x012068e0 │ │ │ │ - smultteq sp, r8, sl │ │ │ │ - @ instruction: 0x012068e8 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ + cmneq r1, r8, asr #9 │ │ │ │ + @ instruction: 0x01206930 │ │ │ │ andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r3, [ip, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, r8, r6 │ │ │ │ - @ instruction: 0x01206978 │ │ │ │ - @ instruction: 0x01206868 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ - @ instruction: 0x01af5788 │ │ │ │ - @ instruction: 0x01206918 │ │ │ │ - cmneq sp, r8, ror #20 │ │ │ │ + @ instruction: 0x01206908 │ │ │ │ + subeq r2, r5, #0, 2 │ │ │ │ + @ instruction: 0x01206928 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r5, r0 @ │ │ │ │ - @ instruction: 0x01206920 │ │ │ │ - andle r0, r0, r3 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + ldrdeq r6, [sp, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r5, r0, #26 │ │ │ │ - @ instruction: 0x01206a70 │ │ │ │ - @ instruction: 0x01206900 │ │ │ │ + @ instruction: 0x01206918 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ + ldrheq r8, [r1, #-168]! @ 0xffffff58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206860 │ │ │ │ + @ instruction: 0x01acc9a0 │ │ │ │ @ instruction: 0x01207eb0 │ │ │ │ strdeq sp, [ip, #-248]! @ 0xffffff08 │ │ │ │ - subseq r6, ip, #232, 30 @ 0x3a0 │ │ │ │ - @ instruction: 0x01aefd10 │ │ │ │ - @ instruction: 0x012069a8 │ │ │ │ - @ instruction: 0x01206940 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ae7de0 │ │ │ │ + subseq r3, pc, #120, 10 @ 0x1e000000 │ │ │ │ + @ instruction: 0x01abdb08 │ │ │ │ @ instruction: 0x01205998 │ │ │ │ lsreq r5, r8 @ │ │ │ │ smlawteq r0, r8, r9, r2 │ │ │ │ roreq r5, r0, #19 │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ - smlawbeq r0, r0, r9, r6 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x0128a768 │ │ │ │ - @ instruction: 0x01af0be8 │ │ │ │ - @ instruction: 0x01206a38 │ │ │ │ + @ instruction: 0x012069b8 │ │ │ │ + @ instruction: 0x01206948 │ │ │ │ @ instruction: 0x01206970 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ - @ instruction: 0x01206b98 │ │ │ │ + @ instruction: 0x01206940 │ │ │ │ + @ instruction: 0x012069a0 │ │ │ │ + rorseq r9, r8, #18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ @ instruction: 0x01206998 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01206978 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lslseq r5, r8, sp │ │ │ │ @ instruction: 0x01206230 │ │ │ │ lsleq r5, r8, #20 │ │ │ │ - @ instruction: 0x012069b0 │ │ │ │ - smlawbeq r0, r0, sl, r6 │ │ │ │ - @ instruction: 0x01290578 │ │ │ │ - lsreq r0, r8, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012069a0 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ - ldrdeq r0, [sp, #-168]! @ 0xffffff58 │ │ │ │ - smlawteq r0, r0, r9, r6 │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ - smlawteq r0, r8, r9, r6 │ │ │ │ + lslseq r5, r8, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206908 │ │ │ │ - cmneq sp, r8, asr #20 │ │ │ │ + smlawbeq r0, r0, r9, r6 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + strdeq r3, [lr, r8]! │ │ │ │ + subseq lr, r9, #248, 6 @ 0xe0000003 │ │ │ │ + @ instruction: 0x01afbc00 │ │ │ │ + @ instruction: 0x01206a18 │ │ │ │ + @ instruction: 0x012069b0 │ │ │ │ + smlawteq r0, r8, r9, r6 │ │ │ │ + teqeq r4, r0, ror #7 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x01206a30 │ │ │ │ smlawteq r0, r0, fp, r5 │ │ │ │ lsreq r5, r0, sl │ │ │ │ - @ instruction: 0x01206618 │ │ │ │ - cmneq r1, r8, lsr #1 │ │ │ │ - @ instruction: 0x0120b118 │ │ │ │ - @ instruction: 0x01206960 │ │ │ │ - subseq r1, sp, #248, 12 @ 0xf800000 │ │ │ │ - @ instruction: 0x01202728 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ - @ instruction: 0x01202758 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01202728 │ │ │ │ - @ instruction: 0x01206a08 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01206870 │ │ │ │ + cmneq sp, r8, asr #18 │ │ │ │ + @ instruction: 0x01206b70 │ │ │ │ + @ instruction: 0x012069a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01b1ea48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206a00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206a60 │ │ │ │ + subeq r1, sl, #64, 4 │ │ │ │ + @ instruction: 0x01aacc68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r5, r8, sl │ │ │ │ - subseq sp, r0, #72, 20 @ 0x48000 │ │ │ │ - @ instruction: 0x01a1c578 │ │ │ │ - @ instruction: 0x0128a768 │ │ │ │ - @ instruction: 0x01af0710 │ │ │ │ - addsle r4, fp, #108, 2 │ │ │ │ - @ instruction: 0x01a1c578 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206aa0 │ │ │ │ + @ instruction: 0x01206a08 │ │ │ │ + @ instruction: 0x01206a38 │ │ │ │ + cmneq r2, r8, asr r7 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + ldrdeq r3, [lr, r0]! │ │ │ │ + smlawbeq r0, r0, sl, r6 │ │ │ │ @ instruction: 0x01206a28 │ │ │ │ + @ instruction: 0x01206a40 │ │ │ │ + andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206a20 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r0, [r0, r0]! @ │ │ │ │ + moveq r0, r8 │ │ │ │ smlawbeq r0, r8, r5, r2 │ │ │ │ lsleq r5, r0, #21 │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ - @ instruction: 0x01206a60 │ │ │ │ - cmneq ip, r8, lsl #3 │ │ │ │ - @ instruction: 0x01206a68 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + teqeq r5, r0, lsr #27 │ │ │ │ + asreq sl, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - @ instruction: 0x01206b28 │ │ │ │ @ instruction: 0x01206a50 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206ca8 │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206a68 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acf8a8 │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01ae3970 │ │ │ │ + smlawteq r0, r0, sl, r6 │ │ │ │ @ instruction: 0x01206a78 │ │ │ │ smlawteq r0, r8, r2, r0 │ │ │ │ lsreq r5, r8, #21 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac33a0 │ │ │ │ + subseq r4, r0, #232, 30 @ 0x3a0 │ │ │ │ + @ instruction: 0x01acd828 │ │ │ │ + @ instruction: 0x01206b58 │ │ │ │ @ instruction: 0x01206a98 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01206aa0 │ │ │ │ - @ instruction: 0x01207650 │ │ │ │ - @ instruction: 0x01206a58 │ │ │ │ - cmneq ip, r8, asr r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206ba8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r7, r8, #27 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrsheq r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ - @ instruction: 0x0128b438 │ │ │ │ - @ instruction: 0x01ae74a8 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ace098 │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ + @ instruction: 0x01af59b8 │ │ │ │ + @ instruction: 0x01206b28 │ │ │ │ + @ instruction: 0x01206ab8 │ │ │ │ @ instruction: 0x01205040 │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ + strdeq r6, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r0, sl, r6 │ │ │ │ @ instruction: 0x01206ae0 │ │ │ │ - @ instruction: 0x01743098 │ │ │ │ - @ instruction: 0x01206b58 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a14ee0 │ │ │ │ - subseq lr, r4, #184, 4 @ 0x8000000b │ │ │ │ - smlabteq r6, r0, r1, r7 │ │ │ │ - @ instruction: 0x01206b00 │ │ │ │ - cmneq sp, r8, ror #1 │ │ │ │ - @ instruction: 0x01206b10 │ │ │ │ + cmneq sp, r8, lsr fp │ │ │ │ + @ instruction: 0x01206ae8 │ │ │ │ andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac3fa8 │ │ │ │ + @ instruction: 0x01206a20 │ │ │ │ + cmneq r2, r8, ror lr │ │ │ │ + @ instruction: 0x01206c08 │ │ │ │ + @ instruction: 0x01206aa8 │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ + @ instruction: 0x01af5710 │ │ │ │ @ instruction: 0x01205d48 │ │ │ │ strdeq r5, [r0, r8]! │ │ │ │ + @ instruction: 0x01206b18 │ │ │ │ + cmneq sp, r8, ror sl │ │ │ │ + @ instruction: 0x01206b20 │ │ │ │ + andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq sp, r8, #23 │ │ │ │ + lslseq r5, r0, #29 │ │ │ │ + @ instruction: 0x01206ca0 │ │ │ │ + @ instruction: 0x01206b00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq r5, r8 @ │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - @ instruction: 0x01206bb8 │ │ │ │ - @ instruction: 0x01206b20 │ │ │ │ - subeq sl, r7, #160, 20 @ 0xa0000 │ │ │ │ - @ instruction: 0x01b19570 │ │ │ │ - @ instruction: 0x01206b40 │ │ │ │ - rorseq r9, r8, #28 │ │ │ │ + ldrdeq r0, [r0, r0]! @ │ │ │ │ + subseq r2, ip, #144, 22 @ 0x24000 │ │ │ │ + strdeq pc, [lr, r8]! │ │ │ │ @ instruction: 0x01206b50 │ │ │ │ - roreq sl, r8, #18 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ lsreq r5, r0, #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r5, r8, ip │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae77a0 │ │ │ │ + msreq R8_fiq, r8, lsl #12 │ │ │ │ + smlawteq r0, r8, fp, r6 │ │ │ │ + @ instruction: 0x01206b38 │ │ │ │ @ instruction: 0x01206b68 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, ror #20 │ │ │ │ - @ instruction: 0x01206ab8 │ │ │ │ - @ instruction: 0x01b10010 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa68 │ │ │ │ - @ instruction: 0x01206b90 │ │ │ │ - rorseq sl, r0, sl │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206a90 │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ + @ instruction: 0x01206c10 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ @ instruction: 0x01201eb8 │ │ │ │ asreq r5, r8, #22 │ │ │ │ - @ instruction: 0x01206ae8 │ │ │ │ - @ instruction: 0x01206b38 │ │ │ │ - @ instruction: 0x01206c30 │ │ │ │ - @ instruction: 0x01206b78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq ip, r8, ror #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206be0 │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ + rorseq r7, r8, #27 │ │ │ │ + @ instruction: 0x0128a768 │ │ │ │ + ldrdeq r0, [pc, r0]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq ip, r8, ror #25 │ │ │ │ @ instruction: 0x01206bb0 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01206c68 │ │ │ │ + @ instruction: 0x01290578 │ │ │ │ + lsreq r0, r8, r2 │ │ │ │ @ instruction: 0x01206958 │ │ │ │ roreq r5, r0, fp │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ - @ instruction: 0x01287d00 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206bb8 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ - @ instruction: 0x01208428 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ - ldrdeq r1, [sp, #-8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206be8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq sp, r8, lsr #22 │ │ │ │ + strdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ + subseq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ + ldrdeq r7, [ip, r0]! │ │ │ │ + @ instruction: 0x01207390 │ │ │ │ + @ instruction: 0x01206be0 │ │ │ │ strdeq r6, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, ip, r6 │ │ │ │ + @ instruction: 0x01206b10 │ │ │ │ + cmneq sp, r8, ror #20 │ │ │ │ @ instruction: 0x01202358 │ │ │ │ lsleq r5, r8 @ │ │ │ │ + smlawbeq r0, r0, ip, r6 │ │ │ │ + @ instruction: 0x01206b98 │ │ │ │ + @ instruction: 0x01206c50 │ │ │ │ + @ instruction: 0x01206d70 │ │ │ │ + subseq ip, r0, #16, 16 @ 0x100000 │ │ │ │ + @ instruction: 0x01a1c578 │ │ │ │ @ instruction: 0x01206c38 │ │ │ │ - @ instruction: 0x01ac0d80 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01afb200 │ │ │ │ - @ instruction: 0x0127bb78 │ │ │ │ - ldrsheq r6, [r1, r0]! │ │ │ │ + cmneq sp, r8, lsl #1 │ │ │ │ + addsle r4, fp, #108, 2 │ │ │ │ + @ instruction: 0x01a1c578 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01206c28 │ │ │ │ - lslseq sl, r8 @ │ │ │ │ - smlawbeq r0, r0, fp, r6 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - ldrdeq r6, [r0, -r0]! │ │ │ │ - @ instruction: 0x01206c10 │ │ │ │ - @ instruction: 0x01206c68 │ │ │ │ - @ instruction: 0x01ac0d30 │ │ │ │ + @ instruction: 0x01206c48 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x01202a50 │ │ │ │ asreq r5, r0, #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206a40 │ │ │ │ - @ instruction: 0x01206c58 │ │ │ │ - smulbbeq sp, r8, fp │ │ │ │ + lsrseq lr, r0, #7 │ │ │ │ + strdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01719098 │ │ │ │ + @ instruction: 0x0120b4b8 │ │ │ │ + @ instruction: 0x01206b78 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acf948 │ │ │ │ + @ instruction: 0x01206c98 │ │ │ │ @ instruction: 0x01206c60 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1368 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac0d58 │ │ │ │ - @ instruction: 0x01206c48 │ │ │ │ - @ instruction: 0x01aefc70 │ │ │ │ + @ instruction: 0x0128a768 │ │ │ │ + strdeq r0, [pc, r8]! │ │ │ │ @ instruction: 0x01200e00 │ │ │ │ roreq r5, r8, #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefba8 │ │ │ │ - @ instruction: 0x01206c98 │ │ │ │ - lslseq sl, r0, #19 │ │ │ │ - @ instruction: 0x01206c20 │ │ │ │ - @ instruction: 0x01ac2590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206a40 │ │ │ │ - @ instruction: 0x01206cb0 │ │ │ │ - ldrdeq lr, [r0, r8]! │ │ │ │ - @ instruction: 0x01206ca0 │ │ │ │ - @ instruction: 0x01aefc70 │ │ │ │ + @ instruction: 0x01206c70 │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ + @ instruction: 0x0128b438 │ │ │ │ + @ instruction: 0x01ae7390 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206c90 │ │ │ │ + @ instruction: 0x01206d28 │ │ │ │ + smlawbeq r0, r8, ip, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206d78 │ │ │ │ + smlawteq r0, r0, ip, r6 │ │ │ │ + @ instruction: 0x01a14ee0 │ │ │ │ smulwbeq r0, r0, fp │ │ │ │ lsleq r5, r0, ip │ │ │ │ - smlawteq r0, r8, ip, r6 │ │ │ │ - @ instruction: 0x01206ca8 │ │ │ │ + subseq sl, r4, #128 @ 0x80 │ │ │ │ + smlabteq r6, r0, r1, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - biceq r5, r0, r8, lsr #12 │ │ │ │ - @ instruction: 0x01206d18 │ │ │ │ - smlawbeq r0, r8, ip, r6 │ │ │ │ - @ instruction: 0x01206ce0 │ │ │ │ - @ instruction: 0x012d5000 │ │ │ │ - @ instruction: 0x01206ce8 │ │ │ │ + ldrsheq r3, [r7, #-24]! @ 0xffffffe8 │ │ │ │ + ldrdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x01743098 │ │ │ │ + @ instruction: 0x01206d58 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206c50 │ │ │ │ - cmneq sp, r8, lsr fp │ │ │ │ - subseq r0, r9, #232, 2 @ 0x3a │ │ │ │ - @ instruction: 0x01a1c258 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206d28 │ │ │ │ + rorseq r5, r8 @ │ │ │ │ + strdeq r6, [r0, -r0]! │ │ │ │ + @ instruction: 0x01287d00 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ + @ instruction: 0x01206c20 │ │ │ │ + strheq r0, [sp, #-248]! @ 0xffffff08 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ lsreq r5, r8, ip │ │ │ │ - rscle r8, r3, #148, 30 @ 0x250 │ │ │ │ - @ instruction: 0x01a1c258 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa68 │ │ │ │ - @ instruction: 0x01206d40 │ │ │ │ @ instruction: 0x01206d10 │ │ │ │ + rorseq r9, r8, #18 │ │ │ │ + @ instruction: 0x01206d18 │ │ │ │ + roreq sl, r8, #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206d08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206d30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206d48 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefa68 │ │ │ │ + lslseq r5, r8, sp │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + @ instruction: 0x01206e30 │ │ │ │ + @ instruction: 0x01206d20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206d38 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206d70 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01206d40 │ │ │ │ + rorseq sl, r0, sl │ │ │ │ + @ instruction: 0x01206cb0 │ │ │ │ + @ instruction: 0x01206d08 │ │ │ │ + subeq sl, r7, #120, 14 @ 0x1e00000 │ │ │ │ + @ instruction: 0x01b19570 │ │ │ │ @ instruction: 0x01206cb8 │ │ │ │ roreq r5, r0, #24 │ │ │ │ - @ instruction: 0x01206d60 │ │ │ │ - teqeq r9, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ae7688 │ │ │ │ + smlawteq r0, r8, ip, r6 │ │ │ │ + rorseq pc, r0, pc @ │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef950 │ │ │ │ + @ instruction: 0x01206ee0 │ │ │ │ @ instruction: 0x01206d68 │ │ │ │ - @ instruction: 0x01206f18 │ │ │ │ - ldrdeq r6, [r0, -r8]! │ │ │ │ - cmneq r4, r8, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206ea0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206e38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206d78 │ │ │ │ - cmneq r7, r8, asr r9 │ │ │ │ + @ instruction: 0x01206b30 │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ smlawbeq r0, r0, sp, r6 │ │ │ │ - cmneq sl, r8, asr #3 │ │ │ │ - smlawbeq r0, r8, sp, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01aefb58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r5, r8, #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r5, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r5, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -397318,310 +397318,310 @@ │ │ │ │ roreq r5, r0, #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r5, r8, #30 │ │ │ │ @ instruction: 0x01200470 │ │ │ │ lsreq r5, r0, pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r5, r8, pc │ │ │ │ - @ instruction: 0x01206d90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206e30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206e38 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206e40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206e48 │ │ │ │ + smlawbeq r0, r8, sp, r6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, lr, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206b30 │ │ │ │ @ instruction: 0x01206e50 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r5, r0, #31 │ │ │ │ - @ instruction: 0x01206e58 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq lr, [r0, r8]! │ │ │ │ + @ instruction: 0x01206e40 │ │ │ │ + @ instruction: 0x01aefb58 │ │ │ │ @ instruction: 0x01206e68 │ │ │ │ + lslseq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206e70 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + lsleq r5, r0, #31 │ │ │ │ + @ instruction: 0x01206d38 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01206e78 │ │ │ │ + @ instruction: 0x01206e48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq r0, r0, lr, r6 │ │ │ │ - @ instruction: 0x01076298 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aa9fb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r5, r8, #31 │ │ │ │ + biceq r5, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, lr, r6 │ │ │ │ - @ instruction: 0x01206eb0 │ │ │ │ + @ instruction: 0x01206ea8 │ │ │ │ + @ instruction: 0x01206e90 │ │ │ │ smulbteq sp, r8, fp │ │ │ │ - @ instruction: 0x01206eb8 │ │ │ │ + @ instruction: 0x01206ea0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad1c48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, lr, r6 │ │ │ │ + lsreq r5, r8, #31 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af1250 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ + @ instruction: 0x01206ee8 │ │ │ │ + @ instruction: 0x01ac0e20 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + ldrdeq fp, [pc, r8]! │ │ │ │ + @ instruction: 0x0121eae8 │ │ │ │ + ldrsheq r6, [r1, r0]! │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ + lslseq sl, r0, #19 │ │ │ │ @ instruction: 0x01206c78 │ │ │ │ ldrdeq r5, [r0, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206ee0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206ee8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01206e58 │ │ │ │ + @ instruction: 0x01ac2680 │ │ │ │ + @ instruction: 0x01206f10 │ │ │ │ + @ instruction: 0x01206eb8 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206f00 │ │ │ │ + ldrdeq r0, [ip, r0]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b22dc8 │ │ │ │ + strdeq r0, [ip, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206f58 │ │ │ │ + @ instruction: 0x01206f38 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefa90 │ │ │ │ @ instruction: 0x01206e98 │ │ │ │ strdeq r5, [r0, r8]! │ │ │ │ - @ instruction: 0x01291be0 │ │ │ │ - @ instruction: 0x01afeec8 │ │ │ │ - smlawbeq r0, r0, pc, r6 @ │ │ │ │ - @ instruction: 0x01206f10 │ │ │ │ - @ instruction: 0x01206f48 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01206f30 │ │ │ │ - strheq r0, [sp, #-24]! @ 0xffffffe8 │ │ │ │ - @ instruction: 0x01206f38 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01206f58 │ │ │ │ + @ instruction: 0x01206f00 │ │ │ │ + @ instruction: 0x01206f20 │ │ │ │ + @ instruction: 0x012d5000 │ │ │ │ + @ instruction: 0x01206f28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af67a0 │ │ │ │ + smlawbeq r0, r8, lr, r6 │ │ │ │ + cmneq sp, r8, asr fp │ │ │ │ + subseq r0, r9, #24, 4 @ 0x80000001 │ │ │ │ + @ instruction: 0x01a1c258 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r6, [r0, -r8]! │ │ │ │ @ instruction: 0x01206638 │ │ │ │ lsreq r6, r0, #32 │ │ │ │ + rscle r8, r3, #148, 30 @ 0x250 │ │ │ │ + @ instruction: 0x01a1c258 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef950 │ │ │ │ + @ instruction: 0x01207010 │ │ │ │ @ instruction: 0x01206f50 │ │ │ │ - @ instruction: 0x01206f90 │ │ │ │ - @ instruction: 0x01206ea8 │ │ │ │ - strheq r0, [sp, #-184]! @ 0xffffff48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01206f60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq r7, r8, asr r9 │ │ │ │ @ instruction: 0x01206f68 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206f98 │ │ │ │ - @ instruction: 0x0128a768 │ │ │ │ - @ instruction: 0x01af09b8 │ │ │ │ + cmneq sl, r8, asr #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r6, r8, #32 │ │ │ │ - strdeq r6, [r0, -r8]! │ │ │ │ @ instruction: 0x01206f70 │ │ │ │ - @ instruction: 0x012d5000 │ │ │ │ - @ instruction: 0x01af1368 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r0, r0, pc, r6 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r0, r8, pc, r6 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01206fe0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206f90 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206f98 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01206fa0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + roreq r6, r0, r0 │ │ │ │ @ instruction: 0x01206fa8 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01206fb8 │ │ │ │ - @ instruction: 0x01207020 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - roreq r6, r0, r0 │ │ │ │ - @ instruction: 0x01206f28 │ │ │ │ - smultbeq sp, r8, r1 │ │ │ │ + smlawteq r0, r0, pc, r6 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r8, pc, r6 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq ip, r8 @ │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ - ldrsbeq r8, [r1, #-248]! @ 0xffffff08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01076298 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac2680 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207000 │ │ │ │ - @ instruction: 0x0128c118 │ │ │ │ - ldrdeq ip, [pc, r8]! │ │ │ │ + @ instruction: 0x01206f48 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ lsleq r6, r8 @ │ │ │ │ - @ instruction: 0x01207060 │ │ │ │ - @ instruction: 0x01206fe8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207028 │ │ │ │ - @ instruction: 0x01207010 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - smlawbeq r2, r0, r3, pc @ │ │ │ │ - teqeq r4, r8, ror #19 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1658 │ │ │ │ - qsubeq r7, r0, r0 │ │ │ │ + @ instruction: 0x01207000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207018 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef950 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01207008 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207040 │ │ │ │ + @ instruction: 0x01207028 │ │ │ │ + teqeq r9, r8 @ │ │ │ │ @ instruction: 0x01207038 │ │ │ │ + smlawteq r0, r0, r0, r7 │ │ │ │ smlawbeq r0, r8, r1, r5 │ │ │ │ asreq r6, r0, #1 │ │ │ │ + ldrdeq r6, [r0, -r0]! │ │ │ │ + cmneq r4, r8, rrx │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207040 │ │ │ │ + qsubeq r7, r0, r0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01aa9fe0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207070 │ │ │ │ + @ instruction: 0x01207060 │ │ │ │ + strdeq r0, [sp, #-184]! @ 0xffffff48 │ │ │ │ @ instruction: 0x01207068 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ad1ce8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207078 │ │ │ │ - @ instruction: 0x01207048 │ │ │ │ - @ instruction: 0x01286b90 │ │ │ │ - @ instruction: 0x01ac5808 │ │ │ │ - smlawteq r0, r8, r0, r7 │ │ │ │ - qsubeq r7, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207098 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae0310 │ │ │ │ - strheq r7, [r0, -r0]! │ │ │ │ - @ instruction: 0x01207070 │ │ │ │ + smlawbeq r0, r0, r0, r7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, r0, r7 │ │ │ │ - teqeq r4, r0, ror #12 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207090 │ │ │ │ - @ instruction: 0x01207150 │ │ │ │ - smlawteq r0, r8, pc, r6 @ │ │ │ │ - cmneq r1, r8, lsr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207138 │ │ │ │ + @ instruction: 0x01207098 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strheq r7, [r0, -r0]! │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ roreq r6, r8, #1 │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - @ instruction: 0x012070e8 │ │ │ │ - @ instruction: 0x012070a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq ip, r8 @ │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adf820 │ │ │ │ - @ instruction: 0x01207190 │ │ │ │ - smlawteq r0, r0, r0, r7 │ │ │ │ + @ instruction: 0x01b22dc8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207100 │ │ │ │ + @ instruction: 0x01291be0 │ │ │ │ + @ instruction: 0x01afeea0 │ │ │ │ + @ instruction: 0x01207130 │ │ │ │ + strheq r7, [r0, -r8]! │ │ │ │ strdeq r7, [r0, -r0]! │ │ │ │ - cmneq r2, r8, lsl #4 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x012070e0 │ │ │ │ + cmneq sp, r8, ror r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r6, r0, r1 │ │ │ │ - smlawteq r8, r0, sl, r6 │ │ │ │ - lsleq r7, r8, r7 │ │ │ │ - @ instruction: 0x01207130 │ │ │ │ - @ instruction: 0x012070e0 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x012070e8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad5f00 │ │ │ │ + @ instruction: 0x01af6778 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01207140 │ │ │ │ + qsubeq r7, r8, r0 │ │ │ │ + smultteq sp, r8, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207108 │ │ │ │ - ldrsheq fp, [r3, #-136]! @ 0xffffff78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207110 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae16c0 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01af67a0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207148 │ │ │ │ + @ instruction: 0x0128a768 │ │ │ │ + @ instruction: 0x01af08a0 │ │ │ │ @ instruction: 0x01206c40 │ │ │ │ lsreq r6, r8, r1 │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ roreq r6, r0, #2 │ │ │ │ - @ instruction: 0x01207298 │ │ │ │ + @ instruction: 0x012071a0 │ │ │ │ @ instruction: 0x01207118 │ │ │ │ + @ instruction: 0x012d5000 │ │ │ │ + @ instruction: 0x01af1250 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01207138 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207140 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207190 │ │ │ │ + @ instruction: 0x01207158 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ @ instruction: 0x01207160 │ │ │ │ - subeq r2, r5, #80, 2 │ │ │ │ - @ instruction: 0x01aab3e0 │ │ │ │ - @ instruction: 0x012071a8 │ │ │ │ - @ instruction: 0x01207148 │ │ │ │ + @ instruction: 0x01207208 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ + cmneq sp, r8, ror #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r9, r8, lsl ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207198 │ │ │ │ - @ instruction: 0x01207178 │ │ │ │ - strdeq r0, [sp, #-184]! @ 0xffffff48 │ │ │ │ + lslseq fp, r8, #31 │ │ │ │ @ instruction: 0x01206d98 │ │ │ │ lsleq r6, r8, #3 │ │ │ │ smlawbeq r0, r0, r1, r7 │ │ │ │ + cmneq r1, r8, asr #31 │ │ │ │ + smlawbeq r0, r8, r1, r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acf7e0 │ │ │ │ + @ instruction: 0x01ac2d60 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012071a8 │ │ │ │ @ instruction: 0x0128c118 │ │ │ │ - @ instruction: 0x01afc948 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ - smlawbeq r0, r8, r1, r7 │ │ │ │ + @ instruction: 0x01afcb78 │ │ │ │ + @ instruction: 0x01207258 │ │ │ │ + @ instruction: 0x01207198 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012071b8 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5650 │ │ │ │ @ instruction: 0x01207210 │ │ │ │ - @ instruction: 0x012071a0 │ │ │ │ @ instruction: 0x01206e60 │ │ │ │ lsreq r6, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207248 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + strdeq r1, [sp, r8]! │ │ │ │ smlawteq r0, r8, r1, r7 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ - @ instruction: 0x01207418 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ - ldrheq r7, [r2, #-8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + strdeq r4, [r2, -r8]! │ │ │ │ + teqeq r5, r8, ror sp │ │ │ │ + @ instruction: 0x012071e8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012071e0 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, lsl fp │ │ │ │ - @ instruction: 0x01289240 │ │ │ │ - lslseq r4, r8 @ │ │ │ │ + smlawbeq r2, r0, r5, r4 │ │ │ │ + teqeq r5, r8, ror sp │ │ │ │ @ instruction: 0x01202860 │ │ │ │ ldrdeq r6, [r0, r8]! │ │ │ │ @ instruction: 0x01207200 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01207208 │ │ │ │ - smlawteq r0, r8, r2, r7 │ │ │ │ - @ instruction: 0x01207168 │ │ │ │ - smultteq sp, r8, fp │ │ │ │ - @ instruction: 0x012072b8 │ │ │ │ - @ instruction: 0x012071e8 │ │ │ │ - @ instruction: 0x01207220 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq lr, r0, lsr #25 │ │ │ │ + @ instruction: 0x01223c60 │ │ │ │ + teqeq r5, r8, ror sp │ │ │ │ @ instruction: 0x01207230 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq lr, r0, lsr #25 │ │ │ │ + @ instruction: 0x012071b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207218 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207220 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207298 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ + @ instruction: 0x012072a8 │ │ │ │ + @ instruction: 0x01207228 │ │ │ │ ldrdeq r2, [r0, -r8]! │ │ │ │ lsleq r6, r0, #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9e00 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012072a0 │ │ │ │ + @ instruction: 0x01286b90 │ │ │ │ + @ instruction: 0x01ac5da8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq lr, r0, r8 │ │ │ │ - subseq r7, pc, #72, 18 @ 0x120000 │ │ │ │ - @ instruction: 0x01abdb80 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01207248 │ │ │ │ @ instruction: 0x01207278 │ │ │ │ asreq lr, r0, #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, r4 │ │ │ │ @ instruction: 0x01207268 │ │ │ │ asreq ip, r0, #19 │ │ │ │ @ instruction: 0x01207360 │ │ │ │ @ instruction: 0x01207270 │ │ │ │ @ instruction: 0x01207170 │ │ │ │ lsreq r6, r8, #4 │ │ │ │ @ instruction: 0x012018b8 │ │ │ │ asreq r6, r0, r2 │ │ │ │ @ instruction: 0x01200b60 │ │ │ │ roreq r6, r8, r2 │ │ │ │ - smlawbeq r0, r8, r3, r7 │ │ │ │ - @ instruction: 0x01207258 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207400 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01acb500 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - strdeq sp, [ip, r8]! │ │ │ │ - smlawteq r0, r0, r4, r8 │ │ │ │ - @ instruction: 0x012072b0 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1c48 │ │ │ │ - @ instruction: 0x012073e8 │ │ │ │ + smlawteq r0, r8, r2, r7 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae0220 │ │ │ │ + @ instruction: 0x01207398 │ │ │ │ + @ instruction: 0x012072a0 │ │ │ │ + @ instruction: 0x012072b8 │ │ │ │ + teqeq r4, r0, ror #12 │ │ │ │ smlawteq r0, r0, r2, r7 │ │ │ │ + @ instruction: 0x01207500 │ │ │ │ + @ instruction: 0x01207178 │ │ │ │ + cmneq r1, r8, lsl pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ @ instruction: 0x01207308 │ │ │ │ roreq ip, r8, fp │ │ │ │ ldrdeq r5, [r0, -r8]! │ │ │ │ lsreq r6, r0, #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9e28 │ │ │ │ strdeq r7, [r0, -r8]! │ │ │ │ @@ -397658,62 +397658,62 @@ │ │ │ │ ldrdeq r7, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq lr, r0, r8 │ │ │ │ @ instruction: 0x01206490 │ │ │ │ strdeq r6, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01207260 │ │ │ │ - smlawbeq r5, r0, sp, pc @ │ │ │ │ - rorseq r2, r0 @ │ │ │ │ - @ instruction: 0x012073e0 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ + @ instruction: 0x012073e8 │ │ │ │ + smlawbeq r0, r8, r3, r7 │ │ │ │ + @ instruction: 0x01207408 │ │ │ │ smlawbeq r0, r0, r3, r7 │ │ │ │ - @ instruction: 0x01207398 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - smlawteq r0, r0, r3, r7 │ │ │ │ - @ instruction: 0x012075b8 │ │ │ │ @ instruction: 0x012073a8 │ │ │ │ asreq ip, r0, r6 │ │ │ │ @ instruction: 0x01207378 │ │ │ │ @ instruction: 0x01aa9e00 │ │ │ │ @ instruction: 0x01206910 │ │ │ │ lsleq r6, r8, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012073a0 │ │ │ │ - @ instruction: 0x01207100 │ │ │ │ - ldrheq r9, [r3, #-40]! @ 0xffffffd8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lslseq fp, r8, #31 │ │ │ │ @ instruction: 0x012073b8 │ │ │ │ @ instruction: 0x01207250 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1c48 │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ad9f60 │ │ │ │ - @ instruction: 0x01207538 │ │ │ │ - ldrdeq r7, [r0, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01adf730 │ │ │ │ + @ instruction: 0x01207568 │ │ │ │ ldrdeq r7, [r0, -r0]! │ │ │ │ - smlawbeq r0, r8, r5, r7 │ │ │ │ - @ instruction: 0x012072a8 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ + @ instruction: 0x012074a0 │ │ │ │ + @ instruction: 0x012073e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r9, r8, lsl ip │ │ │ │ @ instruction: 0x01205ee8 │ │ │ │ asreq r6, r0, #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012074e0 │ │ │ │ - @ instruction: 0x01206c70 │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad5c58 │ │ │ │ - @ instruction: 0x012075a8 │ │ │ │ - @ instruction: 0x01207410 │ │ │ │ - subseq pc, sp, #144, 18 @ 0x240000 │ │ │ │ - @ instruction: 0x01b14930 │ │ │ │ - @ instruction: 0x01207430 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ + smlawteq r8, r0, sl, r6 │ │ │ │ + lsleq r7, r8, r7 │ │ │ │ + @ instruction: 0x012074b0 │ │ │ │ + @ instruction: 0x01207400 │ │ │ │ + @ instruction: 0x01207418 │ │ │ │ + ldrsbeq r7, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + @ instruction: 0x01207420 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x012074a0 │ │ │ │ - lsleq r1, r0 @ │ │ │ │ + @ instruction: 0x01ad5fa0 │ │ │ │ + @ instruction: 0x01207430 │ │ │ │ + ldrsheq fp, [r3, #-136]! @ 0xffffff78 │ │ │ │ + @ instruction: 0x012074b8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r6, r8, #6 │ │ │ │ smlawteq r0, r8, r3, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01207448 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01207450 │ │ │ │ @@ -397730,178 +397730,178 @@ │ │ │ │ lsleq r6, r0 @ │ │ │ │ @ instruction: 0x01207490 │ │ │ │ biceq r1, r0, r8, asr #7 │ │ │ │ @ instruction: 0x01207498 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9e00 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207408 │ │ │ │ - @ instruction: 0x012074b0 │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ + strdeq r7, [r0, -r0]! │ │ │ │ @ instruction: 0x01207438 │ │ │ │ - strdeq r6, [r0, -r0]! │ │ │ │ - ldrdeq r7, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af6778 │ │ │ │ + @ instruction: 0x01207610 │ │ │ │ + @ instruction: 0x012074a8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r1, [lr, r0]! │ │ │ │ @ instruction: 0x01200a10 │ │ │ │ lsreq r6, r8 @ │ │ │ │ ldrdeq r7, [r0, -r0]! │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129be40 │ │ │ │ - @ instruction: 0x012074a8 │ │ │ │ - strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r5, r7 │ │ │ │ - ldreq ip, [pc, #-1384] @ 1206f88 <__bss_end__@@Base+0x3aa1cc> │ │ │ │ - @ instruction: 0x01b38fb0 │ │ │ │ + @ instruction: 0x012074e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207520 │ │ │ │ - @ instruction: 0x01726398 │ │ │ │ - @ instruction: 0x01207500 │ │ │ │ - cmneq r1, r8, asr #4 │ │ │ │ - @ instruction: 0x01207510 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ + @ instruction: 0x01207538 │ │ │ │ + @ instruction: 0x012074e8 │ │ │ │ + subeq r2, r5, #0, 2 │ │ │ │ + @ instruction: 0x01aab3b8 │ │ │ │ + smlawbeq r0, r8, r5, r7 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ @ instruction: 0x01206f78 │ │ │ │ roreq r6, r0, #7 │ │ │ │ + @ instruction: 0x01207518 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acc798 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ - @ instruction: 0x01207528 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + teqeq r8, r8, lsr r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207570 │ │ │ │ + @ instruction: 0x01207540 │ │ │ │ + cmneq sp, r8, lsl ip │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1e10 │ │ │ │ - subseq r7, pc, #72, 18 @ 0x120000 │ │ │ │ - strdeq sp, [fp, r8]! │ │ │ │ - @ instruction: 0x01207660 │ │ │ │ @ instruction: 0x01207530 │ │ │ │ @ instruction: 0x01207558 │ │ │ │ - cmneq sp, r8, lsl ip │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r6, r8, #8 │ │ │ │ @ instruction: 0x01201090 │ │ │ │ lsreq r6, r0, r4 │ │ │ │ - @ instruction: 0x01207560 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r1, [sp, r0]! │ │ │ │ - subseq r0, lr, #80, 26 @ 0x1400 │ │ │ │ - strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad82c8 │ │ │ │ + @ instruction: 0x01acf880 │ │ │ │ + @ instruction: 0x0128c118 │ │ │ │ + @ instruction: 0x01afc9e8 │ │ │ │ + @ instruction: 0x01207848 │ │ │ │ + @ instruction: 0x01207560 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012075a0 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac5a38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9220 │ │ │ │ - @ instruction: 0x01207818 │ │ │ │ + @ instruction: 0x012075e8 │ │ │ │ @ instruction: 0x01207578 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9298 │ │ │ │ @ instruction: 0x01201b40 │ │ │ │ asreq r6, r8, r4 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad5f00 │ │ │ │ - @ instruction: 0x01207698 │ │ │ │ - @ instruction: 0x012075a0 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae2408 │ │ │ │ - @ instruction: 0x012076e8 │ │ │ │ - @ instruction: 0x012075b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r5, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207618 │ │ │ │ - ldrdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x012075b0 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x012075b8 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01207410 │ │ │ │ + cmneq r2, r8, lsr #1 │ │ │ │ + @ instruction: 0x01289240 │ │ │ │ + asrseq r4, r8, #22 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x012075e8 │ │ │ │ - @ instruction: 0x01207638 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01207648 │ │ │ │ + @ instruction: 0x01207528 │ │ │ │ + cmneq sp, r8, lsl #24 │ │ │ │ @ instruction: 0x01200b08 │ │ │ │ lsleq r6, r0, #9 │ │ │ │ - @ instruction: 0x01207540 │ │ │ │ - cmneq sp, r8, lsl #24 │ │ │ │ + @ instruction: 0x01207800 │ │ │ │ + smlawteq r0, r0, r5, r7 │ │ │ │ @ instruction: 0x01207a18 │ │ │ │ cmneq ip, r8, ror #24 │ │ │ │ - @ instruction: 0x01207608 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01206d90 │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ @ instruction: 0x012a1890 │ │ │ │ @ instruction: 0x01aa9e50 │ │ │ │ - @ instruction: 0x01207610 │ │ │ │ - ldrdeq r7, [r0, -r8]! │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ - cmneq r1, r8, lsl #20 │ │ │ │ + subseq r7, pc, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0x01abdc70 │ │ │ │ + @ instruction: 0x01207658 │ │ │ │ + @ instruction: 0x01207608 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r6, r7 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1ac8 │ │ │ │ + @ instruction: 0x01207620 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012078a8 │ │ │ │ smulwbeq r0, r0, r5 │ │ │ │ lsreq r6, r8, #9 │ │ │ │ - @ instruction: 0x012d5000 │ │ │ │ - @ instruction: 0x01af1368 │ │ │ │ + subseq pc, sp, #136, 12 @ 0x8800000 │ │ │ │ + @ instruction: 0x01b14930 │ │ │ │ + @ instruction: 0x01207660 │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ad1ce8 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01207640 │ │ │ │ + smlawbeq r5, r0, sp, pc @ │ │ │ │ + asrseq r2, r8, #31 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01207650 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207630 │ │ │ │ - smlawbeq r0, r8, r6, r7 │ │ │ │ - smlawteq r6, r8, ip, fp │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ - @ instruction: 0x01207e00 │ │ │ │ - @ instruction: 0x01207648 │ │ │ │ - subseq r7, pc, #72, 18 @ 0x120000 │ │ │ │ - @ instruction: 0x01abdb58 │ │ │ │ - @ instruction: 0x012076a8 │ │ │ │ - @ instruction: 0x01207658 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ svccc 0x004ccccd │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ ldrdeq r6, [r0, r0]! │ │ │ │ ldrdeq r6, [r0, -r0]! │ │ │ │ strdeq r6, [r0, r8]! │ │ │ │ strdeq r3, [r0, -r0]! │ │ │ │ @ instruction: 0x01aa9e78 │ │ │ │ @ instruction: 0x01207690 │ │ │ │ - @ instruction: 0x01207720 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ - cmneq r2, r8, ror r2 │ │ │ │ - @ instruction: 0x01207728 │ │ │ │ - @ instruction: 0x01207620 │ │ │ │ - @ instruction: 0x012923b8 │ │ │ │ - @ instruction: 0x01adf618 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r1, r0 @ │ │ │ │ @ instruction: 0x012076a0 │ │ │ │ + lsleq r1, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ad1ce8 │ │ │ │ @ instruction: 0x01205d98 │ │ │ │ lsreq r6, r0, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r6, r8, #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r7, [r0, -r8]! │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + ldrdeq r9, [sp, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9ea0 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01ab8310 │ │ │ │ - @ instruction: 0x01207718 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ - @ instruction: 0x01286b90 │ │ │ │ - @ instruction: 0x01ae8da8 │ │ │ │ - @ instruction: 0x01207958 │ │ │ │ - @ instruction: 0x012076e0 │ │ │ │ + @ instruction: 0x01207970 │ │ │ │ + smlawteq r0, r0, r6, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ + @ instruction: 0x012076a8 │ │ │ │ + @ instruction: 0x012076e8 │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ + @ instruction: 0x01207698 │ │ │ │ + @ instruction: 0x01206d30 │ │ │ │ + @ instruction: 0x01207700 │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r6, r0, r5 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ade358 │ │ │ │ - @ instruction: 0x012aa300 │ │ │ │ - @ instruction: 0x01adcdc8 │ │ │ │ - smlawbeq r8, r8, fp, lr │ │ │ │ - @ instruction: 0x01ab7f50 │ │ │ │ - @ instruction: 0x01207810 │ │ │ │ - @ instruction: 0x01207710 │ │ │ │ - @ instruction: 0x01207828 │ │ │ │ - @ instruction: 0x01207708 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ - @ instruction: 0x01207700 │ │ │ │ + @ instruction: 0x012076e0 │ │ │ │ + strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01acb7a8 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ace098 │ │ │ │ + @ instruction: 0x01207720 │ │ │ │ + strheq r0, [ip, #-216]! @ 0xffffff28 │ │ │ │ + @ instruction: 0x01207728 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ @ instruction: 0x01207738 │ │ │ │ asreq r1, r8, #10 │ │ │ │ @ instruction: 0x01207740 │ │ │ │ andle r0, r0, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01207750 │ │ │ │ @@ -397946,34 +397946,34 @@ │ │ │ │ roreq r6, r8, #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r6, r0, r6 │ │ │ │ @ instruction: 0x01207548 │ │ │ │ lsreq r6, r8, r6 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ roreq r6, r0, #12 │ │ │ │ - @ instruction: 0x01289240 │ │ │ │ - @ instruction: 0x01ac83a0 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01acc900 │ │ │ │ - @ instruction: 0x012078b8 │ │ │ │ - @ instruction: 0x01207808 │ │ │ │ - @ instruction: 0x01207a48 │ │ │ │ - @ instruction: 0x01207800 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - lsleq r1, r0 @ │ │ │ │ - @ instruction: 0x012079a0 │ │ │ │ + @ instruction: 0x01208a00 │ │ │ │ + @ instruction: 0x01207710 │ │ │ │ + @ instruction: 0x01207810 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01207830 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ @ instruction: 0x01207820 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01207828 │ │ │ │ + @ instruction: 0x01208408 │ │ │ │ + @ instruction: 0x01207718 │ │ │ │ + @ instruction: 0x016c0d98 │ │ │ │ + @ instruction: 0x01207428 │ │ │ │ + ldrheq r9, [r3, #-40]! @ 0xffffffd8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acda80 │ │ │ │ - @ instruction: 0x01286b40 │ │ │ │ - @ instruction: 0x01ab8590 │ │ │ │ + strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ smlawteq r0, r8, r7, r6 │ │ │ │ lsleq r6, r8, #13 │ │ │ │ - @ instruction: 0x012078a8 │ │ │ │ - cmneq sp, r8, ror ip │ │ │ │ + @ instruction: 0x012079b0 │ │ │ │ + @ instruction: 0x01207708 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01207860 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, lsr pc │ │ │ │ @ instruction: 0x01207858 │ │ │ │ @@ -397988,494 +397988,494 @@ │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01207870 │ │ │ │ @ instruction: 0x012078a0 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01207870 │ │ │ │ - @ instruction: 0x012078b0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + subseq r0, lr, #24, 22 @ 0x6000 │ │ │ │ + strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abb600 │ │ │ │ - @ instruction: 0x01207918 │ │ │ │ - @ instruction: 0x01207838 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acfb28 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + strdeq r5, [sp, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [r0, r8]! │ │ │ │ - @ instruction: 0x012079a8 │ │ │ │ + smlawteq r0, r8, r9, r7 │ │ │ │ smlawteq r0, r0, r8, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012079b0 │ │ │ │ andle r0, r0, r2 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ @ instruction: 0x012078e0 │ │ │ │ - @ instruction: 0x012078e8 │ │ │ │ roreq r0, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ad9768 │ │ │ │ + @ instruction: 0x012078e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012079e0 │ │ │ │ + ldreq ip, [pc, #-1384] @ 12073a0 <__bss_end__@@Base+0x3aa5e4> │ │ │ │ + @ instruction: 0x01b38fb0 │ │ │ │ smlawteq r0, r0, r7, r5 │ │ │ │ lsleq r6, r0, #14 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac4200 │ │ │ │ @ instruction: 0x01207998 │ │ │ │ - @ instruction: 0x01207910 │ │ │ │ + cmneq r2, r8, lsl #7 │ │ │ │ + @ instruction: 0x01207920 │ │ │ │ + strdeq r7, [r0, -r0]! │ │ │ │ @ instruction: 0x01207928 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ - @ instruction: 0x01207930 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012078e0 │ │ │ │ - @ instruction: 0x01207948 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01207940 │ │ │ │ cmneq ip, r8, lsr fp │ │ │ │ - @ instruction: 0x01207950 │ │ │ │ + @ instruction: 0x01207948 │ │ │ │ cmneq ip, r8, asr #22 │ │ │ │ - @ instruction: 0x01207938 │ │ │ │ - @ instruction: 0x01207920 │ │ │ │ + @ instruction: 0x01207930 │ │ │ │ + @ instruction: 0x01207918 │ │ │ │ + @ instruction: 0x01207958 │ │ │ │ + ldrheq lr, [r1, #-8]! │ │ │ │ + @ instruction: 0x01207960 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207900 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ace660 │ │ │ │ - teqeq r5, r8, ror #29 │ │ │ │ - ldrdeq r4, [r0, r0]! │ │ │ │ - smlawbeq r0, r0, r9, r7 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01acca40 │ │ │ │ + subseq r7, pc, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0x01abdcc0 │ │ │ │ + smlawbeq r0, r8, sl, r7 │ │ │ │ + @ instruction: 0x01207968 │ │ │ │ @ instruction: 0x01200278 │ │ │ │ lsreq r6, r8, #14 │ │ │ │ smlawbeq r0, r8, r9, r7 │ │ │ │ - @ instruction: 0x012079e8 │ │ │ │ - @ instruction: 0x01207848 │ │ │ │ cmneq sp, r8, ror #24 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aed8a8 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ @ instruction: 0x01207990 │ │ │ │ - @ instruction: 0x01207a38 │ │ │ │ - @ instruction: 0x01207968 │ │ │ │ - smlawteq r0, r8, fp, r7 │ │ │ │ - @ instruction: 0x01207960 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r7, [r0, -r8]! │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ad1770 │ │ │ │ + @ instruction: 0x012079a0 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r1, [ip, r8]! │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8368 │ │ │ │ + @ instruction: 0x01207b48 │ │ │ │ + @ instruction: 0x012079a8 │ │ │ │ @ instruction: 0x01206b48 │ │ │ │ asreq r6, r0, r7 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefae0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ - @ instruction: 0x01207a30 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad5fa0 │ │ │ │ + @ instruction: 0x01207aa0 │ │ │ │ smlawteq r0, r0, r9, r7 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae2318 │ │ │ │ + @ instruction: 0x01207ae0 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207a60 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - ldrdeq r5, [sp, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012079e0 │ │ │ │ - @ instruction: 0x01289240 │ │ │ │ - @ instruction: 0x01ac83a0 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - asreq r4, r8, #29 │ │ │ │ + @ instruction: 0x012079e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207a50 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01207a28 │ │ │ │ + @ instruction: 0x01207a68 │ │ │ │ @ instruction: 0x01207290 │ │ │ │ roreq r6, r8, r7 │ │ │ │ @ instruction: 0x01207a10 │ │ │ │ @ instruction: 0x01aa9e00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r0, [ip, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x01207a20 │ │ │ │ @ instruction: 0x01207a08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, lsl #26 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - ldrdeq r7, [fp, r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207a28 │ │ │ │ - @ instruction: 0x01207bb8 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ + smlawbeq r0, r0, r9, r7 │ │ │ │ + cmneq sp, r8, lsr #24 │ │ │ │ + @ instruction: 0x01207a38 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01207a48 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ smlawbeq r0, r8, fp, r6 │ │ │ │ lsreq r6, r0, #15 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ - @ instruction: 0x01207a58 │ │ │ │ - lsrseq r8, r8, #13 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlatteq r6, r0, fp, r7 │ │ │ │ + @ instruction: 0x01207950 │ │ │ │ + ldrsheq sp, [r1, #-152]! @ 0xffffff68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207b70 │ │ │ │ - @ instruction: 0x01207c50 │ │ │ │ + @ instruction: 0x01207ab8 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1b90 │ │ │ │ + @ instruction: 0x012d5000 │ │ │ │ + @ instruction: 0x01af1250 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207a78 │ │ │ │ - smlawteq r0, r8, r9, r7 │ │ │ │ - @ instruction: 0x01207b58 │ │ │ │ - @ instruction: 0x01a85960 │ │ │ │ + @ instruction: 0x01207a60 │ │ │ │ + @ instruction: 0x01207a90 │ │ │ │ + smlawteq r6, r8, ip, fp │ │ │ │ + subseq r7, pc, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0x01abdc48 │ │ │ │ @ instruction: 0x01207a40 │ │ │ │ asreq r6, r8, #15 │ │ │ │ - @ instruction: 0x01207a90 │ │ │ │ - cmneq sp, r8, lsr #4 │ │ │ │ - @ instruction: 0x01207b50 │ │ │ │ - cmneq sp, r8, lsr r2 │ │ │ │ - ldrdeq r7, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a1ceb0 │ │ │ │ - @ instruction: 0x01207aa8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, sl, r7 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207ab8 │ │ │ │ - ldrdeq sl, [sp, r0]! │ │ │ │ + @ instruction: 0x01207ab0 │ │ │ │ + @ instruction: 0x01207a78 │ │ │ │ + @ instruction: 0x01207a98 │ │ │ │ + @ instruction: 0x01207b18 │ │ │ │ + @ instruction: 0x01207910 │ │ │ │ + cmneq r2, r8, ror #4 │ │ │ │ + @ instruction: 0x01207b20 │ │ │ │ + @ instruction: 0x01207a58 │ │ │ │ + @ instruction: 0x012923b8 │ │ │ │ + @ instruction: 0x01adf528 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ada2a8 │ │ │ │ + @ instruction: 0x01207aa8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207ba8 │ │ │ │ smlawbeq r0, r0, r9, r2 │ │ │ │ strdeq r6, [r0, r0]! │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ - @ instruction: 0x01207ab0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01ab8310 │ │ │ │ @ instruction: 0x01207b10 │ │ │ │ - @ instruction: 0x01207aa0 │ │ │ │ - @ instruction: 0x01207ae8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r8, sl, r7 │ │ │ │ + @ instruction: 0x01286b90 │ │ │ │ + @ instruction: 0x01ae8c40 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ada2a8 │ │ │ │ - @ instruction: 0x01207b08 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ade268 │ │ │ │ + @ instruction: 0x012aa300 │ │ │ │ + ldrdeq ip, [sp, r8]! │ │ │ │ smulwteq r0, r8, r0 │ │ │ │ lsleq r6, r8, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207ae0 │ │ │ │ - @ instruction: 0x01207b28 │ │ │ │ - @ instruction: 0x01207a98 │ │ │ │ - @ instruction: 0x01200630 │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207b20 │ │ │ │ + smlawbeq r8, r8, fp, lr │ │ │ │ + @ instruction: 0x01ab7f50 │ │ │ │ @ instruction: 0x01207b38 │ │ │ │ - @ instruction: 0x01207b18 │ │ │ │ - @ instruction: 0x01207b48 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01207b08 │ │ │ │ + @ instruction: 0x01207b58 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01207ba0 │ │ │ │ + strdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01289240 │ │ │ │ + @ instruction: 0x01ac8698 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01accba8 │ │ │ │ + @ instruction: 0x01207b90 │ │ │ │ + @ instruction: 0x01207b30 │ │ │ │ @ instruction: 0x01206b08 │ │ │ │ asreq r6, r0, #16 │ │ │ │ + @ instruction: 0x01207ce0 │ │ │ │ + @ instruction: 0x01207b28 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + lsleq r1, r0 @ │ │ │ │ + @ instruction: 0x01207c20 │ │ │ │ + @ instruction: 0x01207b50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207b30 │ │ │ │ - @ instruction: 0x01207b60 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207b68 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01acdb20 │ │ │ │ + @ instruction: 0x01286b40 │ │ │ │ + @ instruction: 0x01ab8590 │ │ │ │ smlawbeq r0, r0, fp, r7 │ │ │ │ + smulbbeq sp, r8, ip │ │ │ │ @ instruction: 0x01202390 │ │ │ │ roreq r6, r8, #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r8, fp, r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - @ instruction: 0x01207ba0 │ │ │ │ - cmneq sp, r8, lsr sp │ │ │ │ - @ instruction: 0x01207ba8 │ │ │ │ - andle r0, r0, r3 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ace2a0 │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ - @ instruction: 0x01207be8 │ │ │ │ - @ instruction: 0x01207bb0 │ │ │ │ + @ instruction: 0x01abb6a0 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01207b68 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acfbc8 │ │ │ │ + @ instruction: 0x01207c28 │ │ │ │ + @ instruction: 0x01207b98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207c30 │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ad97e0 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + ldrdeq r4, [ip, r8]! │ │ │ │ @ instruction: 0x01206f40 │ │ │ │ lsleq r6, r0 @ │ │ │ │ - @ instruction: 0x01207c68 │ │ │ │ - @ instruction: 0x01207b90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b181c0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq ip, r8 @ │ │ │ │ - @ instruction: 0x012aa300 │ │ │ │ - @ instruction: 0x01adc9b8 │ │ │ │ - @ instruction: 0x01207ce8 │ │ │ │ - @ instruction: 0x01207be0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207c58 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ + @ instruction: 0x01207c18 │ │ │ │ + @ instruction: 0x01207bb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01076298 │ │ │ │ + @ instruction: 0x01207bb0 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ace700 │ │ │ │ + strdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01207c70 │ │ │ │ + @ instruction: 0x01207b70 │ │ │ │ + cmneq sp, r8, ror ip │ │ │ │ + teqeq r5, r8, ror #29 │ │ │ │ + ldrdeq r4, [r0, r0]! │ │ │ │ smlawteq r0, r0, fp, r6 │ │ │ │ lsreq r6, r8 @ │ │ │ │ - @ instruction: 0x01207c18 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01207c20 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207b98 │ │ │ │ - smulbbeq sp, r8, ip │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aed790 │ │ │ │ + @ instruction: 0x01207c58 │ │ │ │ + @ instruction: 0x01207c10 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ @ instruction: 0x01207c00 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01207c28 │ │ │ │ - strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ - @ instruction: 0x01207c30 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ - smlabbeq r8, r0, r1, r3 │ │ │ │ - @ instruction: 0x01207a70 │ │ │ │ + smlawteq r0, r8, lr, r7 │ │ │ │ + @ instruction: 0x01207be0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207ca8 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aef9c8 │ │ │ │ + @ instruction: 0x01207c50 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ ldrdeq r0, [r0, -r0]! @ │ │ │ │ roreq r6, r0, #17 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207c40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207c70 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad7210 │ │ │ │ + subseq ip, r4, #176, 4 │ │ │ │ + teqeq r8, r8, lsr #3 │ │ │ │ smlawteq r0, r8, ip, r7 │ │ │ │ - @ instruction: 0x01207c60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207c78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207ca0 │ │ │ │ + @ instruction: 0x01207c38 │ │ │ │ + smlawbeq r0, r8, lr, r7 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad5f78 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01207c68 │ │ │ │ + smlawbeq r0, r0, ip, r7 │ │ │ │ + smlawteq r0, r8, fp, r7 │ │ │ │ @ instruction: 0x01207c90 │ │ │ │ - ldrdeq r0, [sp, #-40]! @ 0xffffffd8 │ │ │ │ + @ instruction: 0x01a85960 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r6, r8, #18 │ │ │ │ @ instruction: 0x01207c98 │ │ │ │ - andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae0310 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207cb8 │ │ │ │ - @ instruction: 0x01207cb0 │ │ │ │ - rorseq sl, r0, #22 │ │ │ │ + @ instruction: 0x01207ca0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af8870 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01289240 │ │ │ │ + @ instruction: 0x01ac8698 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad4cb8 │ │ │ │ - @ instruction: 0x01207d48 │ │ │ │ + asreq r4, r8, #29 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + ldrdeq r7, [fp, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r0, r0, ip, r7 │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ + smlawteq r0, r0, lr, r7 │ │ │ │ + @ instruction: 0x01207cb8 │ │ │ │ @ instruction: 0x01207840 │ │ │ │ lsreq r6, r0, r9 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ - @ instruction: 0x01b193e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207d18 │ │ │ │ - @ instruction: 0x01207d00 │ │ │ │ - @ instruction: 0x012923b8 │ │ │ │ + @ instruction: 0x01207cb0 │ │ │ │ + strdeq r7, [r0, -r0]! │ │ │ │ + strdeq r0, [sp, #-24]! @ 0xffffffe8 │ │ │ │ + @ instruction: 0x01207de0 │ │ │ │ + cmneq sp, r8, lsl #4 │ │ │ │ + @ instruction: 0x01207d68 │ │ │ │ + @ instruction: 0x01a1ceb0 │ │ │ │ @ instruction: 0x01207d08 │ │ │ │ - msreq (UNDEF: 57), r8, lsl #30 │ │ │ │ - smlawbeq r0, r0, ip, r7 │ │ │ │ - smulbteq sp, r8, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq ip, r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207d20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207d50 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - strdeq r3, [sp, r8]! │ │ │ │ + @ instruction: 0x01207d58 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01207d18 │ │ │ │ + @ instruction: 0x01ada348 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ada320 │ │ │ │ + @ instruction: 0x01207d28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r0, [r4, -r0]! @ │ │ │ │ @ instruction: 0x01207d40 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r6, r8, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01235a30 │ │ │ │ + @ instruction: 0x01207d50 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207d28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207d58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq r0, [r4, -r0]! @ │ │ │ │ @ instruction: 0x01207d60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207d98 │ │ │ │ - @ instruction: 0x01207d70 │ │ │ │ - cmneq sp, r8, lsl #29 │ │ │ │ + @ instruction: 0x01207d10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01207da0 │ │ │ │ + @ instruction: 0x01207d00 │ │ │ │ @ instruction: 0x01207d78 │ │ │ │ - andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ace778 │ │ │ │ @ instruction: 0x01207d90 │ │ │ │ - lslseq sl, r8, #23 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ada320 │ │ │ │ @ instruction: 0x01201b78 │ │ │ │ lsleq r6, r0, #19 │ │ │ │ + @ instruction: 0x01207d98 │ │ │ │ + smlawbeq r0, r0, sp, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b181c0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207da0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207da8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207db0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01207d70 │ │ │ │ @ instruction: 0x01207db8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207de0 │ │ │ │ + strdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01200798 │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01207db0 │ │ │ │ ldrdeq r7, [r0, -r0]! │ │ │ │ - cmneq sp, r8, asr sp │ │ │ │ + @ instruction: 0x01207da8 │ │ │ │ @ instruction: 0x01207508 │ │ │ │ lsreq r6, r8, #19 │ │ │ │ ldrdeq r7, [r0, -r8]! │ │ │ │ - andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq r2, r8, #9 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r0, sp, r7 │ │ │ │ + strdeq r7, [r0, -r0]! │ │ │ │ + lsrseq r8, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlatteq r6, r0, fp, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207de8 │ │ │ │ + @ instruction: 0x01207e00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01207e08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207e50 │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ - @ instruction: 0x01207e38 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ - @ instruction: 0x01207e10 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ - @ instruction: 0x01207e18 │ │ │ │ - ldrdeq r7, [r0, -r8]! │ │ │ │ - @ instruction: 0x01207d68 │ │ │ │ - cmneq sp, r8, ror #28 │ │ │ │ + @ instruction: 0x01207e90 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01076298 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [r0, r0]! │ │ │ │ - @ instruction: 0x01207e40 │ │ │ │ - cmneq r2, r8, lsr #11 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ - @ instruction: 0x01207e90 │ │ │ │ @ instruction: 0x01207e30 │ │ │ │ - @ instruction: 0x01207e48 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + cmneq sp, r8, lsl sp │ │ │ │ + @ instruction: 0x01207e38 │ │ │ │ + andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207e58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, lr, r7 │ │ │ │ - @ instruction: 0x01207e70 │ │ │ │ - @ instruction: 0x01291be0 │ │ │ │ + @ instruction: 0x01ace340 │ │ │ │ + @ instruction: 0x01207e18 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01207e50 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0, lsr r2 │ │ │ │ + @ instruction: 0x01207e60 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0, lsr r2 │ │ │ │ smlawbeq r0, r8, sp, r7 │ │ │ │ strdeq r6, [r0, r8]! │ │ │ │ - @ instruction: 0x01207e78 │ │ │ │ + @ instruction: 0x01207e40 │ │ │ │ + strdeq r2, [sl, #-24]! @ 0xffffffe8 │ │ │ │ + @ instruction: 0x01207e70 │ │ │ │ + @ instruction: 0x01207e10 │ │ │ │ + smlabbeq r8, r0, r1, r3 │ │ │ │ + @ instruction: 0x01207c78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r0, sp, r7 │ │ │ │ - cmneq sp, r8, asr #26 │ │ │ │ + smlawbeq r0, r0, lr, r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207ee0 │ │ │ │ + @ instruction: 0x01207f18 │ │ │ │ strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ - @ instruction: 0x01207f08 │ │ │ │ - smlawbeq r0, r8, lr, r7 │ │ │ │ - @ instruction: 0x01207ea0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x012c3900 │ │ │ │ - teqeq r8, r0, asr #9 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x01202668 │ │ │ │ lsreq r6, r0, #20 │ │ │ │ @ instruction: 0x01208f10 │ │ │ │ cmneq ip, r8, asr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa9b80 │ │ │ │ - smlawteq r0, r8, lr, r7 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - strdeq r3, [ip, -r0]! │ │ │ │ - teqeq r8, r0, asr #9 │ │ │ │ - @ instruction: 0x0122e4a8 │ │ │ │ - @ instruction: 0x01af5788 │ │ │ │ - @ instruction: 0x01207f18 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01207f08 │ │ │ │ + @ instruction: 0x01207ea0 │ │ │ │ + @ instruction: 0x01207f40 │ │ │ │ + @ instruction: 0x01207e98 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01207ee0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01207e28 │ │ │ │ + @ instruction: 0x016d0c98 │ │ │ │ @ instruction: 0x01207978 │ │ │ │ asreq r6, r8, #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r7, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207f48 │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ - @ instruction: 0x01207f40 │ │ │ │ - @ instruction: 0x01207f00 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - strdeq lr, [sp, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01207f10 │ │ │ │ + @ instruction: 0x01b181c0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lslseq fp, r8, #31 │ │ │ │ + @ instruction: 0x012aa300 │ │ │ │ + @ instruction: 0x01adc8c8 │ │ │ │ + ldrdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01207f00 │ │ │ │ + subeq r3, sp, #8, 8 @ 0x8000000 │ │ │ │ + @ instruction: 0x01afd118 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207f30 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd140 │ │ │ │ strdeq r7, [r0, -r8]! │ │ │ │ roreq r6, r0, sl │ │ │ │ - smlawbeq r0, r0, sp, r7 │ │ │ │ - @ instruction: 0x01b181c0 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01207f48 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad72b0 │ │ │ │ + @ instruction: 0x01207fb8 │ │ │ │ @ instruction: 0x01207f38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01207f50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, pc, r7 @ │ │ │ │ + @ instruction: 0x01207f78 │ │ │ │ @ instruction: 0x01207f60 │ │ │ │ - @ instruction: 0x01202c68 │ │ │ │ + cmneq sp, r8, ror #4 │ │ │ │ @ instruction: 0x01207f68 │ │ │ │ - ldrdeq r7, [r0, -r8]! │ │ │ │ - @ instruction: 0x01207e28 │ │ │ │ - cmneq r2, r8, lsl #11 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ae0220 │ │ │ │ @ instruction: 0x012075e0 │ │ │ │ lsleq r6, r8 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq r7, r0, #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207f98 │ │ │ │ @ instruction: 0x01207f90 │ │ │ │ - @ instruction: 0x01ac1c58 │ │ │ │ + smlawbeq r0, r8, pc, r7 @ │ │ │ │ + rorseq sl, r0, #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af6138 │ │ │ │ + @ instruction: 0x01af8848 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01207fb8 │ │ │ │ + ldrdeq r7, [r0, -r8]! │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad4d58 │ │ │ │ @ instruction: 0x01207fa8 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, lsl sp │ │ │ │ @ instruction: 0x01205148 │ │ │ │ asreq r6, r0, #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012080e8 │ │ │ │ + @ instruction: 0x01207f98 │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ + strdeq r7, [r0, -r0]! │ │ │ │ + @ instruction: 0x01b193e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r0, r0, pc, r7 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, pc, r7 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208018 │ │ │ │ - @ instruction: 0x012986e8 │ │ │ │ - lsleq r3, r8 @ │ │ │ │ - @ instruction: 0x01208090 │ │ │ │ - ldrdeq r7, [r0, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r8, [r0, -r0]! │ │ │ │ + strheq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x012923b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208008 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01209828 │ │ │ │ msreq (UNDEF: 107), r8 @ │ │ │ │ @ instruction: 0x01205e70 │ │ │ │ roreq r6, r8, #21 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af18b8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af6138 │ │ │ │ + @ instruction: 0x01208008 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01208018 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r0, #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208020 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012080a8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01208000 │ │ │ │ + lsleq r0, r0 @ │ │ │ │ @ instruction: 0x01208030 │ │ │ │ @ instruction: 0x01a10430 │ │ │ │ @ instruction: 0x01208048 │ │ │ │ lsleq r0, r0, #11 │ │ │ │ @ instruction: 0x01206990 │ │ │ │ lsleq r6, r0, fp │ │ │ │ @ instruction: 0x01200d60 │ │ │ │ @@ -398488,44 +398488,44 @@ │ │ │ │ lsleq r0, r8, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r2, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r8, r8, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01208028 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - lsleq r2, r0, #27 │ │ │ │ + smlawbeq r0, r8, r0, r8 │ │ │ │ + @ instruction: 0x01207fe8 │ │ │ │ @ instruction: 0x01201de0 │ │ │ │ roreq r6, r0, #22 │ │ │ │ - subseq sp, lr, #192, 20 @ 0xc0000 │ │ │ │ - @ instruction: 0x01a2f628 │ │ │ │ - @ instruction: 0x012080e0 │ │ │ │ - @ instruction: 0x01208078 │ │ │ │ - adcle sl, r7, #112, 10 @ 0x1c000000 │ │ │ │ - @ instruction: 0x01a2f628 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208020 │ │ │ │ @ instruction: 0x01208098 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strheq r8, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208108 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r7, r8, asr r4 │ │ │ │ + @ instruction: 0x01208078 │ │ │ │ + @ instruction: 0x012080a8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208078 │ │ │ │ + strheq r8, [r0, -r8]! @ │ │ │ │ + ldrdeq r0, [sl, -r8]! │ │ │ │ + @ instruction: 0x01207f58 │ │ │ │ + cmneq sp, r8, asr r2 │ │ │ │ @ instruction: 0x01201098 │ │ │ │ lsleq r6, r8, #23 │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ - @ instruction: 0x01207ca8 │ │ │ │ - @ instruction: 0x01b193e0 │ │ │ │ - @ instruction: 0x012b1340 │ │ │ │ - lsreq r3, r0, #1 │ │ │ │ - @ instruction: 0x01208138 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lslseq fp, r8, #31 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r8]! @ │ │ │ │ - strheq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01b10010 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208108 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad3f98 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012080e0 │ │ │ │ strdeq r8, [r0, -r8]! @ │ │ │ │ asreq ip, r0, r6 │ │ │ │ @ instruction: 0x01208070 │ │ │ │ @ instruction: 0x01aa95e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r8, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -398533,67 +398533,67 @@ │ │ │ │ @ instruction: 0x01207f70 │ │ │ │ lsreq r6, r0 @ │ │ │ │ @ instruction: 0x01208100 │ │ │ │ @ instruction: 0x01208010 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208128 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208160 │ │ │ │ + @ instruction: 0x01208138 │ │ │ │ + cmneq sp, r8, lsr lr │ │ │ │ @ instruction: 0x01208140 │ │ │ │ - @ instruction: 0x012986b0 │ │ │ │ - strdeq r3, [r0, r0]! │ │ │ │ - smlawbeq r0, r0, r1, r8 │ │ │ │ - @ instruction: 0x01208130 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208148 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208170 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ace818 │ │ │ │ + @ instruction: 0x01208158 │ │ │ │ + lslseq sl, r8, #23 │ │ │ │ @ instruction: 0x01202b60 │ │ │ │ ldrdeq r6, [r0, r8]! │ │ │ │ - @ instruction: 0x01208160 │ │ │ │ - cmneq ip, r8, ror #3 │ │ │ │ - @ instruction: 0x01208168 │ │ │ │ - andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + @ instruction: 0x01b181c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208168 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208170 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012081a8 │ │ │ │ - teqpeq r5, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ - lsreq r4, r8, #18 │ │ │ │ - @ instruction: 0x012082a0 │ │ │ │ @ instruction: 0x01208178 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, r1, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012081a8 │ │ │ │ @ instruction: 0x01208198 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ + cmneq sp, r8, lsr sp │ │ │ │ @ instruction: 0x012055e8 │ │ │ │ lsleq r6, r0, #24 │ │ │ │ @ instruction: 0x012081a0 │ │ │ │ - smlawbeq r0, r8, sp, r8 │ │ │ │ - @ instruction: 0x01208158 │ │ │ │ - cmneq ip, r8, asr #3 │ │ │ │ + andle r0, r0, r3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rorseq r2, r0, #8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012081b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208278 │ │ │ │ @ instruction: 0x012081b8 │ │ │ │ - strheq r2, [sl, #-56]! @ 0xffffffc8 │ │ │ │ - @ instruction: 0x01208270 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208268 │ │ │ │ smlawteq r0, r8, r1, r8 │ │ │ │ roreq r5, r8, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smulbteq ip, r8, sp │ │ │ │ @ instruction: 0x01206358 │ │ │ │ lsreq r6, r8, #24 │ │ │ │ @ instruction: 0x012081e0 │ │ │ │ - cmneq sp, r8, lsl #28 │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ @ instruction: 0x012081e8 │ │ │ │ + @ instruction: 0x012082a8 │ │ │ │ + @ instruction: 0x01208130 │ │ │ │ + cmneq sp, r8, lsr #28 │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ + @ instruction: 0x01725598 │ │ │ │ + @ instruction: 0x01208260 │ │ │ │ andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af0468 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ - strdeq r8, [r0, -r0]! │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ @ instruction: 0x01208118 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01208200 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01208208 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r0, r0, r0, r8 │ │ │ │ @@ -398610,238 +398610,238 @@ │ │ │ │ biceq r1, r0, r8, asr #7 │ │ │ │ @ instruction: 0x01208258 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r6, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa95e0 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - swpeq r3, r0, [r5] │ │ │ │ - @ instruction: 0x01208260 │ │ │ │ - ldrdeq r3, [r0, -r8] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b14958 │ │ │ │ + moveq r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r2, r8 │ │ │ │ + @ instruction: 0x01208270 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208298 │ │ │ │ + smlawbeq r0, r0, r2, r8 │ │ │ │ + @ instruction: 0x01291be0 │ │ │ │ smlawbeq r0, r8, r2, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012082a8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r0, r8, r1, r8 │ │ │ │ + cmneq sp, r8, lsr #26 │ │ │ │ strdeq r1, [r0, -r8]! │ │ │ │ lsreq r6, r0, #25 │ │ │ │ - smlawbeq r9, r0, r7, r9 │ │ │ │ - lsleq r3, r8, #14 │ │ │ │ - @ instruction: 0x012082e8 │ │ │ │ - @ instruction: 0x01208298 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012082b0 │ │ │ │ + @ instruction: 0x0122e4a8 │ │ │ │ + @ instruction: 0x01af5710 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ + @ instruction: 0x012082a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012082b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208368 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - asreq r2, r8, sp │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x0128a768 │ │ │ │ + smlawteq r0, r0, r2, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ade600 │ │ │ │ @ instruction: 0x012024b0 │ │ │ │ asreq r6, r8, #25 │ │ │ │ - @ instruction: 0x012082e0 │ │ │ │ - @ instruction: 0x01208328 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x016d0d98 │ │ │ │ - @ instruction: 0x01208360 │ │ │ │ - smlawteq r0, r0, r2, r8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r8, r2, r8 │ │ │ │ + @ instruction: 0x012082e8 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ + @ instruction: 0x01208148 │ │ │ │ + @ instruction: 0x01b181c0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r8, [r0, -r8]! @ │ │ │ │ - subeq r7, r0, #216 @ 0xd8 │ │ │ │ - @ instruction: 0x01208300 │ │ │ │ - @ instruction: 0x01208378 │ │ │ │ - @ instruction: 0x012081b0 │ │ │ │ - cmneq sl, r8, lsr r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208328 │ │ │ │ + @ instruction: 0x01208308 │ │ │ │ + @ instruction: 0x01203328 │ │ │ │ @ instruction: 0x01208318 │ │ │ │ - cmneq r4, r8, asr r3 │ │ │ │ + @ instruction: 0x01208378 │ │ │ │ @ instruction: 0x01202c20 │ │ │ │ strdeq r6, [r0, r0]! │ │ │ │ - @ instruction: 0x01208330 │ │ │ │ - andle r0, r0, r3 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae1918 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208320 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ + cmneq r2, r8, lsr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq lr, [ip, r8]! │ │ │ │ - @ instruction: 0x01208340 │ │ │ │ - cmneq sp, r8, ror #7 │ │ │ │ + lslseq r7, r0, #5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208348 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01208338 │ │ │ │ + @ instruction: 0x01ac1d20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae34c0 │ │ │ │ + @ instruction: 0x01af60e8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208358 │ │ │ │ @ instruction: 0x01206850 │ │ │ │ lsleq r6, r8, sp │ │ │ │ - strdeq r9, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a1d2c0 │ │ │ │ - @ instruction: 0x012083b8 │ │ │ │ - @ instruction: 0x01208358 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r3, r8 │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ad9510 │ │ │ │ - @ instruction: 0x012083a8 │ │ │ │ - @ instruction: 0x01208370 │ │ │ │ + @ instruction: 0x01208360 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r3, r8 │ │ │ │ + @ instruction: 0x01208368 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208418 │ │ │ │ + @ instruction: 0x012083a0 │ │ │ │ + @ instruction: 0x012986e8 │ │ │ │ + lsleq r3, r8 @ │ │ │ │ + smlawteq r0, r0, r3, r8 │ │ │ │ + @ instruction: 0x01208370 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208398 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ @ instruction: 0x01207628 │ │ │ │ asreq r6, r0, #26 │ │ │ │ - smlawteq r0, r0, r3, r8 │ │ │ │ - cmneq r3, r8, ror #25 │ │ │ │ - @ instruction: 0x0129c8a0 │ │ │ │ - @ instruction: 0x01abce88 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x012083a0 │ │ │ │ - @ instruction: 0x01294538 │ │ │ │ - ldrdeq ip, [ip, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012083b0 │ │ │ │ + @ instruction: 0x01af60e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012083a8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012083e0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae0298 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + lsleq r2, r0, #27 │ │ │ │ + subseq lr, lr, #216 @ 0xd8 │ │ │ │ + @ instruction: 0x01a2f628 │ │ │ │ + @ instruction: 0x01208428 │ │ │ │ + @ instruction: 0x012083b0 │ │ │ │ + adcle sl, r7, #112, 10 @ 0x1c000000 │ │ │ │ + @ instruction: 0x01a2f628 │ │ │ │ @ instruction: 0x01207370 │ │ │ │ roreq r6, r8, #26 │ │ │ │ - @ instruction: 0x01208400 │ │ │ │ - smlawteq r0, r8, r3, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae2408 │ │ │ │ - strdeq r8, [r0, -r0]! │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01208408 │ │ │ │ - @ instruction: 0x012084a8 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc48 │ │ │ │ + smlawteq r0, r8, r3, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012083e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208438 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01208338 │ │ │ │ - ldrdeq r2, [sp, #-56]! @ 0xffffffc8 │ │ │ │ + cmneq r7, r8, asr r4 │ │ │ │ + @ instruction: 0x01208418 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ + subseq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ + ldrdeq r7, [ip, r0]! │ │ │ │ + @ instruction: 0x01208c98 │ │ │ │ + @ instruction: 0x01208400 │ │ │ │ smlawteq r0, r8, sp, r7 │ │ │ │ lsleq r6, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208430 │ │ │ │ - @ instruction: 0x012a97e8 │ │ │ │ - asreq r4, r8, #24 │ │ │ │ - @ instruction: 0x01208468 │ │ │ │ + smlawbeq r0, r0, pc, r7 @ │ │ │ │ + @ instruction: 0x01b193e0 │ │ │ │ + @ instruction: 0x012b1340 │ │ │ │ + lsreq r3, r0, #1 │ │ │ │ + smlawteq r0, r0, r4, r8 │ │ │ │ @ instruction: 0x01208420 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ + rorseq pc, r0, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208438 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208458 │ │ │ │ + @ instruction: 0x012084a8 │ │ │ │ @ instruction: 0x01208448 │ │ │ │ - cmneq sp, r8, lsr #28 │ │ │ │ + strheq r2, [sl, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0x01208450 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad3070 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208470 │ │ │ │ - @ instruction: 0x01286a00 │ │ │ │ - @ instruction: 0x01a1c1e0 │ │ │ │ - @ instruction: 0x01208518 │ │ │ │ + @ instruction: 0x01b14958 │ │ │ │ @ instruction: 0x01208460 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208478 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012084e0 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae1878 │ │ │ │ + @ instruction: 0x01208340 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r6, r8, lsr r1 │ │ │ │ + @ instruction: 0x01208470 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208458 │ │ │ │ + smlawbeq r0, r0, r4, r8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208458 │ │ │ │ @ instruction: 0x012077e8 │ │ │ │ lsreq r6, r8 @ │ │ │ │ @ instruction: 0x01208290 │ │ │ │ roreq r6, r0, #27 │ │ │ │ ldrdeq r1, [r0, -r0]! │ │ │ │ lsleq r6, r8, #28 │ │ │ │ strdeq r1, [r0, -r8]! │ │ │ │ lsreq r6, r0, lr │ │ │ │ - @ instruction: 0x01208500 │ │ │ │ - smlawbeq r0, r0, r4, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab8540 │ │ │ │ - subseq r8, r1, #144, 16 @ 0x900000 │ │ │ │ - @ instruction: 0x01ae9ac8 │ │ │ │ - smlawbeq r0, r0, r5, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012084b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, r4, r8 │ │ │ │ + @ instruction: 0x012986b0 │ │ │ │ + strdeq r3, [r0, r0]! │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ @ instruction: 0x012084b8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r0]! │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01208528 │ │ │ │ - @ instruction: 0x01208440 │ │ │ │ - cmneq sp, r8, lsl lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208750 │ │ │ │ + @ instruction: 0x01208548 │ │ │ │ + teqpeq r5, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ + lsreq r4, r8, #18 │ │ │ │ @ instruction: 0x01207d38 │ │ │ │ asreq r6, r8, lr │ │ │ │ + @ instruction: 0x01208590 │ │ │ │ + @ instruction: 0x012084e0 │ │ │ │ + @ instruction: 0x01208500 │ │ │ │ + strheq r0, [sp, #-216]! @ 0xffffff28 │ │ │ │ + @ instruction: 0x01208508 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r7, r8, #27 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01a1cc58 │ │ │ │ - @ instruction: 0x01208578 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01208538 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ - @ instruction: 0x012085a8 │ │ │ │ - @ instruction: 0x01208510 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - ldrdeq r1, [sp, r0]! │ │ │ │ + @ instruction: 0x01af0350 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208520 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ + @ instruction: 0x01208510 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ + @ instruction: 0x01208518 │ │ │ │ + swpeq r3, r0, [r5] │ │ │ │ + subeq r5, r4, #216, 4 @ 0x8000000d │ │ │ │ + @ instruction: 0x01adbba8 │ │ │ │ @ instruction: 0x01207318 │ │ │ │ lsleq r6, r0, #29 │ │ │ │ - @ instruction: 0x01208590 │ │ │ │ + @ instruction: 0x01208520 │ │ │ │ + ldrdeq r3, [r0, -r8] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad87c8 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae1918 │ │ │ │ - subseq r9, r8, #192, 6 │ │ │ │ - @ instruction: 0x01206818 │ │ │ │ + ldrdeq fp, [sp, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208568 │ │ │ │ + @ instruction: 0x01208558 │ │ │ │ + subeq r4, r0, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0x01208560 │ │ │ │ - @ instruction: 0x01206840 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01206818 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ + @ instruction: 0x01208440 │ │ │ │ + cmneq sl, r8, lsr r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208570 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208558 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208548 │ │ │ │ - smlawteq r0, r8, r5, r8 │ │ │ │ - @ instruction: 0x01208540 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208578 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208598 │ │ │ │ + smlawbeq r9, r0, r7, r9 │ │ │ │ + lsleq r3, r8, #14 │ │ │ │ smlawteq r0, r8, sl, r6 │ │ │ │ lsreq r6, r8, #29 │ │ │ │ - @ instruction: 0x01208308 │ │ │ │ - ldrsbeq sp, [r3, #-248]! @ 0xffffff08 │ │ │ │ - @ instruction: 0x012085b0 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x0129b640 │ │ │ │ - @ instruction: 0x01a1c208 │ │ │ │ @ instruction: 0x01208740 │ │ │ │ - @ instruction: 0x012085a0 │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ - strdeq r8, [r0, -r0]! │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae3e70 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b166e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r0, r0, r5, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012085b8 │ │ │ │ - @ instruction: 0x01208398 │ │ │ │ - cmneq r3, r8, ror lr │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ - @ instruction: 0x01abac28 │ │ │ │ + @ instruction: 0x012085a8 │ │ │ │ + @ instruction: 0x0128a768 │ │ │ │ + @ instruction: 0x012085b0 │ │ │ │ + @ instruction: 0x01208750 │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ + cmneq sp, r8, asr sp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r5, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012087e0 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + asreq r2, r8, sp │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ad9588 │ │ │ │ + @ instruction: 0x01208770 │ │ │ │ + ldrdeq r8, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r6, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r6, r0, #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -398922,100 +398922,100 @@ │ │ │ │ lsleq r7, r0, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r7, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r7, r0, #10 │ │ │ │ smlawteq r0, r0, fp, r7 │ │ │ │ lsleq r7, r8, #11 │ │ │ │ - smlawbeq r0, r0, r7, r8 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ + smlawteq r0, r8, r7, r8 │ │ │ │ + smlawteq r0, r8, r5, r8 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae1828 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208758 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208748 │ │ │ │ @ instruction: 0x01208760 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq r4, r8, asr r3 │ │ │ │ + smlawbeq r0, r0, r7, r8 │ │ │ │ + andle r0, r0, r3 │ │ │ │ + @ instruction: 0x0129c8a0 │ │ │ │ + @ instruction: 0x01abcf28 │ │ │ │ + @ instruction: 0x012087a0 │ │ │ │ @ instruction: 0x01208768 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208790 │ │ │ │ - smlawbeq r8, r8, fp, lr │ │ │ │ - @ instruction: 0x01a187e8 │ │ │ │ @ instruction: 0x01208218 │ │ │ │ lsreq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208770 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012084b0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012087a0 │ │ │ │ - smlawbeq r0, r8, r7, r8 │ │ │ │ - @ instruction: 0x01aefc70 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01acea98 │ │ │ │ + @ instruction: 0x01208790 │ │ │ │ + cmneq lr, r8, ror #2 │ │ │ │ @ instruction: 0x012087a8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae01a8 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ + @ instruction: 0x01208798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012084b0 │ │ │ │ + ldrdeq r3, [lr, r0]! │ │ │ │ + strdeq r9, [r9, -r0]! │ │ │ │ + @ instruction: 0x01a1d2c0 │ │ │ │ @ instruction: 0x01208390 │ │ │ │ ldrdeq r7, [r0, r8]! │ │ │ │ ldrdeq r2, [r0, -r0]! │ │ │ │ lsleq r7, r0, #12 │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ - ldrdeq lr, [r0, r8]! │ │ │ │ + @ instruction: 0x01208830 │ │ │ │ @ instruction: 0x012087b0 │ │ │ │ - @ instruction: 0x01aefc70 │ │ │ │ - @ instruction: 0x012087e0 │ │ │ │ - smlawteq r0, r8, r7, r8 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - biceq r5, r0, r8, lsr #12 │ │ │ │ - @ instruction: 0x01286b90 │ │ │ │ - @ instruction: 0x01ae9500 │ │ │ │ - @ instruction: 0x01208858 │ │ │ │ + ldrdeq r8, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012087e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208830 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq ip, r8 @ │ │ │ │ + @ instruction: 0x01208800 │ │ │ │ + @ instruction: 0x012a97e8 │ │ │ │ + asreq r4, r8, #24 │ │ │ │ + @ instruction: 0x01208828 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208968 │ │ │ │ smlawbeq r0, r0, lr, r1 │ │ │ │ lsreq r7, r8, #12 │ │ │ │ + @ instruction: 0x01208838 │ │ │ │ + cmneq r3, r8, ror #25 │ │ │ │ + @ instruction: 0x01294538 │ │ │ │ + @ instruction: 0x01acc680 │ │ │ │ + @ instruction: 0x01286a00 │ │ │ │ + @ instruction: 0x01a1c1e0 │ │ │ │ + @ instruction: 0x012089b0 │ │ │ │ @ instruction: 0x01208820 │ │ │ │ - cmneq r2, r8, lsl r4 │ │ │ │ - @ instruction: 0x01203150 │ │ │ │ - @ instruction: 0x01b16708 │ │ │ │ - @ instruction: 0x01208828 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208818 │ │ │ │ + @ instruction: 0x01208840 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adb270 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01ae2318 │ │ │ │ @ instruction: 0x01208860 │ │ │ │ - @ instruction: 0x01208840 │ │ │ │ - @ instruction: 0x01a14ee0 │ │ │ │ - @ instruction: 0x01206500 │ │ │ │ - tsteq r3, r8 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad7418 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r7, r0, r6 │ │ │ │ - @ instruction: 0x01208990 │ │ │ │ - @ instruction: 0x01208848 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab8540 │ │ │ │ @ instruction: 0x01208868 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208870 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ + smlawbeq r0, r8, r7, r8 │ │ │ │ + cmneq lr, r8, lsr #8 │ │ │ │ @ instruction: 0x01208878 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208998 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac38c8 │ │ │ │ + cmneq r2, r8, ror #4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + smlawbeq r0, r8, r8, r8 │ │ │ │ + @ instruction: 0x01208870 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsreq r0, r0, pc │ │ │ │ @ instruction: 0x01208930 │ │ │ │ - lsleq sl, r0 @ │ │ │ │ - subseq sl, r4, #88, 10 @ 0x16000000 │ │ │ │ - asrseq sp, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012088a0 │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ @ instruction: 0x012088a8 │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ @ instruction: 0x01207e20 │ │ │ │ @@ -399046,456 +399046,456 @@ │ │ │ │ @ instruction: 0x01208900 │ │ │ │ @ instruction: 0x01205fa8 │ │ │ │ lsleq r7, r8, r7 │ │ │ │ @ instruction: 0x01208928 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01208908 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r0, r0, r8, r8 │ │ │ │ @ instruction: 0x01208940 │ │ │ │ - asrseq sp, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq sp, r8 @ │ │ │ │ + smlawbeq r0, r0, r8, r8 │ │ │ │ @ instruction: 0x01208950 │ │ │ │ - rorseq sp, r8 @ │ │ │ │ - subeq lr, sp, #160, 10 @ 0x28000000 │ │ │ │ - asrseq sp, r8, #29 │ │ │ │ - @ instruction: 0x01208968 │ │ │ │ - asrseq sp, r8, #29 │ │ │ │ + cmneq sp, r8, lsl #28 │ │ │ │ + @ instruction: 0x01208958 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq lr, r0, #16 │ │ │ │ + @ instruction: 0x01ad3110 │ │ │ │ @ instruction: 0x01207b78 │ │ │ │ asreq r7, r0, #14 │ │ │ │ - smlawbeq r0, r0, r9, r8 │ │ │ │ - lslseq lr, r0, #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r9, r8 │ │ │ │ @ instruction: 0x01208978 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smultteq ip, r8, sp │ │ │ │ - smlawbeq r0, r8, r9, r8 │ │ │ │ - @ instruction: 0x01a10e08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq sp, r8, #31 │ │ │ │ - @ instruction: 0x01208a08 │ │ │ │ - smlawbeq r0, r0, r8, r8 │ │ │ │ + rorseq r7, r8, #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208990 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208998 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012089e0 │ │ │ │ - smlawteq r0, r0, r9, r8 │ │ │ │ - teqeq r4, r8, lsr r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aa9ba8 │ │ │ │ @ instruction: 0x012089b8 │ │ │ │ - rorseq sl, r0, sl │ │ │ │ - @ instruction: 0x01208838 │ │ │ │ - smlawbeq r0, r8, r8, r8 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01208ab0 │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aaa058 │ │ │ │ - subeq sp, sp, #128, 2 │ │ │ │ - @ instruction: 0x01b16730 │ │ │ │ - @ instruction: 0x01208810 │ │ │ │ - cmneq r2, r8, lsl #8 │ │ │ │ + @ instruction: 0x01aa9ba8 │ │ │ │ + @ instruction: 0x01208a38 │ │ │ │ + @ instruction: 0x012089a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012089e8 │ │ │ │ + smlawteq r0, r0, r9, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ + @ instruction: 0x01208a08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208a10 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acab50 │ │ │ │ + @ instruction: 0x01aaa058 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae1788 │ │ │ │ + @ instruction: 0x012089e0 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x012089e8 │ │ │ │ + @ instruction: 0x01208a50 │ │ │ │ + @ instruction: 0x01208948 │ │ │ │ + smulbteq sp, r8, sp │ │ │ │ + @ instruction: 0x01208a60 │ │ │ │ ldrdeq r8, [r0, -r0]! │ │ │ │ - @ instruction: 0x01208a00 │ │ │ │ + subseq r7, r1, #160, 18 @ 0x280000 │ │ │ │ + @ instruction: 0x01ae9988 │ │ │ │ + @ instruction: 0x01208ab0 │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208a68 │ │ │ │ + @ instruction: 0x01208b48 │ │ │ │ + @ instruction: 0x0129b640 │ │ │ │ + @ instruction: 0x01a1c208 │ │ │ │ @ instruction: 0x01208a20 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq ip, r0, r0, r2 │ │ │ │ @ instruction: 0x01208a30 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq ip, r0, r0, r2 │ │ │ │ - @ instruction: 0x01208a40 │ │ │ │ - cmneq r1, r8, asr #9 │ │ │ │ - @ instruction: 0x01208a60 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01208a50 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ - teqeq r5, r0, lsl #5 │ │ │ │ + smlawbeq r0, r8, sl, r8 │ │ │ │ + @ instruction: 0x01208a10 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01a1cc58 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ad1770 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - roreq r7, r8, #14 │ │ │ │ + @ instruction: 0x01208a48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad87c8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + roreq r7, r8, #14 │ │ │ │ + @ instruction: 0x01208aa8 │ │ │ │ + @ instruction: 0x01208a40 │ │ │ │ + @ instruction: 0x01208a70 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01208ab8 │ │ │ │ - smlawbeq r0, r8, sl, r8 │ │ │ │ - cmneq r2, r8, lsl lr │ │ │ │ - smlawbeq r0, r0, sl, r8 │ │ │ │ - lslseq sl, r8 @ │ │ │ │ - @ instruction: 0x012089b0 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01208a90 │ │ │ │ - andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1f28 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8868 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01abaca0 │ │ │ │ + smlawteq r0, r8, sl, r8 │ │ │ │ + smlawbeq r0, r0, sl, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16758 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae1828 │ │ │ │ @ instruction: 0x01200498 │ │ │ │ lsleq r7, r0 @ │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - smlawbeq r0, r0, fp, r8 │ │ │ │ - @ instruction: 0x01208aa8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208a98 │ │ │ │ + @ instruction: 0x01208b38 │ │ │ │ + @ instruction: 0x01208a78 │ │ │ │ + @ instruction: 0x01208758 │ │ │ │ + ldrsbeq sp, [r3, #-248]! @ 0xffffff08 │ │ │ │ + smlawbeq r8, r8, fp, lr │ │ │ │ + @ instruction: 0x01a187e8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r0, r0, sl, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208b60 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq r3, [ip, r8]! │ │ │ │ - smlawteq r0, r0, fp, r8 │ │ │ │ - smlawteq r0, r8, sl, r8 │ │ │ │ - @ instruction: 0x01208b00 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - lslseq sl, r0, #19 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208858 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + ldrdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x01aefb58 │ │ │ │ @ instruction: 0x01206120 │ │ │ │ lsreq r7, r8 @ │ │ │ │ - @ instruction: 0x01208798 │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ - @ instruction: 0x01208a78 │ │ │ │ - @ instruction: 0x01af3938 │ │ │ │ - @ instruction: 0x01208b58 │ │ │ │ + @ instruction: 0x01208b40 │ │ │ │ @ instruction: 0x01208ba0 │ │ │ │ - @ instruction: 0x01204710 │ │ │ │ - @ instruction: 0x01b14958 │ │ │ │ - @ instruction: 0x01208b18 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae3d80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01208b30 │ │ │ │ - lsleq r1, r0 @ │ │ │ │ + @ instruction: 0x01208858 │ │ │ │ + @ instruction: 0x01208b10 │ │ │ │ + ldrdeq lr, [r0, r8]! │ │ │ │ + @ instruction: 0x01208b00 │ │ │ │ + @ instruction: 0x01aefb58 │ │ │ │ + @ instruction: 0x01208b20 │ │ │ │ + @ instruction: 0x01208b08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + biceq r5, r0, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r7, r0, #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r8, [r0, -r0]! │ │ │ │ - @ instruction: 0x01208b40 │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ - @ instruction: 0x01208b20 │ │ │ │ - @ instruction: 0x01208748 │ │ │ │ + @ instruction: 0x01b166e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ + @ instruction: 0x01208810 │ │ │ │ + cmneq r3, r8, ror lr │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208b50 │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ - @ instruction: 0x01208b38 │ │ │ │ - cmneq sl, r8, asr #7 │ │ │ │ - @ instruction: 0x01208a38 │ │ │ │ - ldrheq r9, [r1, #-72]! @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208b58 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208b60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208b70 │ │ │ │ @ instruction: 0x012084a0 │ │ │ │ lsleq r7, r8, #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, fp, r8 │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ - @ instruction: 0x01208c00 │ │ │ │ @ instruction: 0x01208b78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208b90 │ │ │ │ + smlawbeq r0, r8, fp, r8 │ │ │ │ + @ instruction: 0x01a14ee0 │ │ │ │ + @ instruction: 0x012067b8 │ │ │ │ + tsteq r3, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208c18 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8980 │ │ │ │ - @ instruction: 0x01208be0 │ │ │ │ + @ instruction: 0x01208bb0 │ │ │ │ + @ instruction: 0x01286b90 │ │ │ │ + @ instruction: 0x01ae9398 │ │ │ │ + @ instruction: 0x01208c68 │ │ │ │ @ instruction: 0x01208b98 │ │ │ │ @ instruction: 0x01208918 │ │ │ │ lsreq r7, r0, r8 │ │ │ │ - @ instruction: 0x01207518 │ │ │ │ - cmneq sl, r8, asr #7 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq r4, [ip, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208c48 │ │ │ │ - @ instruction: 0x01208bb8 │ │ │ │ - subseq sp, lr, #80, 12 @ 0x5000000 │ │ │ │ - cmneq sl, r8, asr #7 │ │ │ │ - @ instruction: 0x01208c08 │ │ │ │ - smlawteq r9, r8, fp, ip │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8638 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ + lslseq fp, r8, #31 │ │ │ │ + @ instruction: 0x01208c30 │ │ │ │ + cmneq r2, r8, lsl #8 │ │ │ │ + subseq pc, pc, #216, 28 @ 0xd80 │ │ │ │ + @ instruction: 0x01b16708 │ │ │ │ + @ instruction: 0x01208be0 │ │ │ │ + lsleq sl, r0 @ │ │ │ │ + subseq r7, r4, #152, 26 @ 0x2600 │ │ │ │ + asrseq lr, r8, #7 │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ + asrseq lr, r8, #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq lr, r8, r6 │ │ │ │ + asrseq lr, r0, #8 │ │ │ │ @ instruction: 0x01206700 │ │ │ │ asreq r7, r8, r8 │ │ │ │ - qsubeq r0, r8, r3 │ │ │ │ - lsleq r6, r8, #23 │ │ │ │ - smlawbeq r0, r0, ip, r8 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01208c10 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01208a70 │ │ │ │ - cmneq r2, r8, lsr #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208c08 │ │ │ │ + asrseq lr, r0, #8 │ │ │ │ + subeq lr, sp, #136, 26 @ 0x2200 │ │ │ │ + lsrseq lr, r0, r5 │ │ │ │ + @ instruction: 0x01208c18 │ │ │ │ + lsrseq lr, r0, r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lslseq lr, r0, #16 │ │ │ │ @ instruction: 0x01208c20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208c30 │ │ │ │ - subseq r8, fp, #208, 20 @ 0xd0000 │ │ │ │ - @ instruction: 0x01b16898 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208c50 │ │ │ │ + lslseq lr, r0, #16 │ │ │ │ + @ instruction: 0x01208c28 │ │ │ │ + @ instruction: 0x01a10e08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asreq sp, r8, #31 │ │ │ │ + @ instruction: 0x01208c40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x012005b0 │ │ │ │ lsleq r7, r0, #17 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8980 │ │ │ │ - @ instruction: 0x01208c98 │ │ │ │ - @ instruction: 0x01208c40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adb1a8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208c70 │ │ │ │ @ instruction: 0x01208c58 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + rorseq sl, r0, sl │ │ │ │ + smlawbeq r0, r0, fp, r8 │ │ │ │ + ldrdeq r8, [r0, -r0]! │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad74b8 │ │ │ │ + @ instruction: 0x01208cb8 │ │ │ │ @ instruction: 0x01208c60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, ip, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b181c0 │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ + smlawbeq r0, r0, ip, r8 │ │ │ │ strdeq r8, [r0, -r0]! │ │ │ │ lsreq r7, r8, #17 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, ip, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208ca8 │ │ │ │ - @ instruction: 0x01208c70 │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ + ldrdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x01208c90 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208ce0 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acabc8 │ │ │ │ - @ instruction: 0x01208d30 │ │ │ │ - @ instruction: 0x01208c90 │ │ │ │ - @ instruction: 0x0128b438 │ │ │ │ - asreq r8, r0, #12 │ │ │ │ - strdeq r8, [r0, -r0]! │ │ │ │ - @ instruction: 0x01208ca0 │ │ │ │ - subseq r5, sl, #200, 24 @ 0xc800 │ │ │ │ - @ instruction: 0x01b168e8 │ │ │ │ - @ instruction: 0x0128c118 │ │ │ │ - strdeq ip, [pc, r0]! │ │ │ │ + @ instruction: 0x01ac3bc0 │ │ │ │ + @ instruction: 0x01208d48 │ │ │ │ + @ instruction: 0x01208cb0 │ │ │ │ @ instruction: 0x01208c38 │ │ │ │ ldrdeq r7, [r0, r0]! │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012faf40 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ @ instruction: 0x01208d28 │ │ │ │ - @ instruction: 0x01208cb8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - ldrdeq r0, [r3, -r8]! │ │ │ │ - roreq fp, r0, #7 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208ce8 │ │ │ │ + smlawteq r0, r8, ip, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01208d08 │ │ │ │ + @ instruction: 0x01208ce8 │ │ │ │ + teqeq r4, r8, lsr r5 │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ + @ instruction: 0x01208e68 │ │ │ │ + subeq lr, sp, #200, 2 @ 0x32 │ │ │ │ + @ instruction: 0x01b16730 │ │ │ │ + smlawteq r0, r0, fp, r8 │ │ │ │ + ldrsheq r7, [r2, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0x01206950 │ │ │ │ strdeq r7, [r0, r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208d40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sl, r8, asr #7 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8e30 │ │ │ │ - smlawbeq r8, r8, fp, lr │ │ │ │ - @ instruction: 0x01a187e8 │ │ │ │ + @ instruction: 0x01208d30 │ │ │ │ + @ instruction: 0x01208d18 │ │ │ │ + lslseq sl, r8 @ │ │ │ │ + @ instruction: 0x01208c50 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ @ instruction: 0x01208d68 │ │ │ │ @ instruction: 0x01208d20 │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ - @ instruction: 0x01208d18 │ │ │ │ - subseq fp, sp, #104, 22 @ 0x1a000 │ │ │ │ - @ instruction: 0x01b1e868 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208d48 │ │ │ │ + @ instruction: 0x01208d38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208d70 │ │ │ │ + @ instruction: 0x01208d58 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + strdeq sl, [ip, r8]! │ │ │ │ + @ instruction: 0x01208eb8 │ │ │ │ + @ instruction: 0x01208d40 │ │ │ │ smlawbeq r0, r0, r6, r6 │ │ │ │ lsreq r7, r0, #18 │ │ │ │ - subeq r1, fp, #120, 8 @ 0x78000000 │ │ │ │ - @ instruction: 0x01b16910 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad7210 │ │ │ │ - @ instruction: 0x01208e20 │ │ │ │ - @ instruction: 0x01208d60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208e28 │ │ │ │ - @ instruction: 0x01208eb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ - @ instruction: 0x01209c98 │ │ │ │ - smlawbeq r0, r0, sp, r8 │ │ │ │ + smlawbeq r0, r8, sp, r8 │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ @ instruction: 0x01208da0 │ │ │ │ - @ instruction: 0x01208d10 │ │ │ │ + @ instruction: 0x01208d60 │ │ │ │ + @ instruction: 0x01208d78 │ │ │ │ + ldrheq r9, [r1, #-72]! @ 0xffffffb8 │ │ │ │ + smlawbeq r0, r0, sp, r8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ad8868 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208e70 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ @ instruction: 0x01205310 │ │ │ │ asreq r7, r8, #18 │ │ │ │ - @ instruction: 0x01208da8 │ │ │ │ - @ instruction: 0x01a85960 │ │ │ │ - @ instruction: 0x01208db0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208db8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldreq pc, [pc, #-2400] @ 1208468 <__bss_end__@@Base+0x3ab6ac> │ │ │ │ - @ instruction: 0x01b39668 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5b28 │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x01208d90 │ │ │ │ smlawteq r0, r8, sp, r8 │ │ │ │ + cmneq r2, r8, asr ip │ │ │ │ + smlawteq r0, r0, sp, r8 │ │ │ │ + lslseq sl, r0, #19 │ │ │ │ + @ instruction: 0x01208ae0 │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ + @ instruction: 0x01208d10 │ │ │ │ + @ instruction: 0x01af3870 │ │ │ │ + @ instruction: 0x01208e50 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01204548 │ │ │ │ + @ instruction: 0x01b14958 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r7, r0, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r7, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r7, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r7, r8, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r7, r0, sl │ │ │ │ strdeq r1, [r0, -r8]! │ │ │ │ lsreq r7, r8, sl │ │ │ │ @ instruction: 0x01205a58 │ │ │ │ roreq r7, r0, #20 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad4cb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16938 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01208e10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208e48 │ │ │ │ - @ instruction: 0x01208e38 │ │ │ │ - cmneq r1, r8, lsr #12 │ │ │ │ - @ instruction: 0x01208e40 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01208e18 │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af0be8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208e50 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01208e28 │ │ │ │ + lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208db8 │ │ │ │ + @ instruction: 0x01208e38 │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ + @ instruction: 0x01208e20 │ │ │ │ + @ instruction: 0x01208a90 │ │ │ │ + @ instruction: 0x01208e48 │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ + @ instruction: 0x01208e30 │ │ │ │ + cmneq sl, r8, asr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r1, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01076298 │ │ │ │ + @ instruction: 0x01b16758 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + @ instruction: 0x01208f18 │ │ │ │ @ instruction: 0x01208e60 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01208e68 │ │ │ │ - cmneq sl, r8, asr #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208ea8 │ │ │ │ strdeq r7, [r0, -r8]! │ │ │ │ lsleq r7, r8, #21 │ │ │ │ @ instruction: 0x01207678 │ │ │ │ lsreq r7, r0 @ │ │ │ │ @ instruction: 0x01208b68 │ │ │ │ ldrdeq r7, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r7, r0, #22 │ │ │ │ @ instruction: 0x01206330 │ │ │ │ lsreq r7, r8, #22 │ │ │ │ @ instruction: 0x01207670 │ │ │ │ asreq r7, r0, fp │ │ │ │ - @ instruction: 0x01208e70 │ │ │ │ - @ instruction: 0x01208e58 │ │ │ │ - smlatbeq r8, r8, pc, r3 @ │ │ │ │ - @ instruction: 0x01208d90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208eb0 │ │ │ │ - subeq ip, sl, #184, 10 @ 0x2e000000 │ │ │ │ - @ instruction: 0x01b16960 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae2408 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, lr, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208ee8 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac33a0 │ │ │ │ + @ instruction: 0x01208f50 │ │ │ │ + @ instruction: 0x01208eb0 │ │ │ │ + ldrdeq r8, [r0, -r0]! │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01207838 │ │ │ │ + cmneq sl, r8, asr #7 │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ + @ instruction: 0x01208f40 │ │ │ │ + @ instruction: 0x01208d70 │ │ │ │ + cmneq r1, r8, lsr #9 │ │ │ │ smlawbeq r0, r8, r6, r5 │ │ │ │ roreq r7, r8, fp │ │ │ │ + subseq sp, lr, #176, 22 @ 0x2c000 │ │ │ │ + cmneq sl, r8, asr #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208f00 │ │ │ │ - @ instruction: 0x01290578 │ │ │ │ - lsreq r0, r8, r2 │ │ │ │ - @ instruction: 0x01208f50 │ │ │ │ - strdeq r8, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208f08 │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208f38 │ │ │ │ + @ instruction: 0x01208f20 │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_fs, r8 @ │ │ │ │ - @ instruction: 0x01208f20 │ │ │ │ - @ instruction: 0x0128a768 │ │ │ │ - @ instruction: 0x01208f30 │ │ │ │ smlawbeq r0, r0, pc, r8 @ │ │ │ │ + @ instruction: 0x01208f00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208f30 │ │ │ │ strdeq r7, [r0, -r8]! │ │ │ │ lsreq r7, r0, #23 │ │ │ │ - @ instruction: 0x01208e30 │ │ │ │ - ldrsheq r9, [r1, #-88]! @ 0xffffffa8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208f40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208f58 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - strdeq r3, [sp, r8]! │ │ │ │ - strdeq r8, [r0, -r0]! │ │ │ │ - @ instruction: 0x01208f48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208f60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01208fa8 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8a20 │ │ │ │ @ instruction: 0x01208f70 │ │ │ │ - ldrdeq r8, [r0, -r0]! │ │ │ │ - asreq r7, r8, #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01208f98 │ │ │ │ + @ instruction: 0x01208f38 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5b78 │ │ │ │ + @ instruction: 0x01ac4f98 │ │ │ │ + @ instruction: 0x01208fe0 │ │ │ │ + @ instruction: 0x01208f48 │ │ │ │ + @ instruction: 0x01208f98 │ │ │ │ + smlawteq r9, r8, fp, ip │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + ldrdeq r8, [sp, r8]! @ │ │ │ │ ldrdeq r8, [r0, -r0]! │ │ │ │ + asreq r7, r8, #23 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01208f60 │ │ │ │ + qsubeq r0, r8, r3 │ │ │ │ + lsleq r6, r8, #23 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ @ instruction: 0x01208f78 │ │ │ │ @ instruction: 0x01208f90 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smultbeq ip, r8, lr │ │ │ │ + @ instruction: 0x01208fa0 │ │ │ │ + @ instruction: 0x01209360 │ │ │ │ + @ instruction: 0x01208da8 │ │ │ │ + ldrsheq r7, [r2, #-184]! @ 0xffffff48 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r8, [r0, -r8]! @ │ │ │ │ - @ instruction: 0x01208fa8 │ │ │ │ - cmneq r4, r8, lsl sp │ │ │ │ @ instruction: 0x01208fb0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae31a0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r8, [r0, -r0]! │ │ │ │ @ instruction: 0x01208ee0 │ │ │ │ strdeq r7, [r0, r0]! │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acace0 │ │ │ │ + subseq r5, fp, #40, 16 @ 0x280000 │ │ │ │ + @ instruction: 0x01b16898 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [sl, r0]! │ │ │ │ - @ instruction: 0x01209008 │ │ │ │ - smlawteq r0, r0, pc, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r8, [r0, -r8]! @ │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ + strdeq r8, [r0, -r0]! │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8a20 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + ldrdeq r8, [r0, -r8]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aaa148 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01208fe0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209010 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5b28 │ │ │ │ - @ instruction: 0x01209240 │ │ │ │ + strdeq r8, [r0, -r8]! @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209228 │ │ │ │ + @ instruction: 0x012091e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b181c0 │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ @ instruction: 0x01202938 │ │ │ │ lsleq r7, r8, ip │ │ │ │ @ instruction: 0x01201e28 │ │ │ │ asreq r7, r0, #24 │ │ │ │ smlawteq r0, r0, r0, r5 │ │ │ │ roreq r7, r8, #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -399600,648 +399600,648 @@ │ │ │ │ lsleq r8, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r8, r8, r4 │ │ │ │ smlawbeq r0, r8, r0, r6 │ │ │ │ roreq r8, r0, #8 │ │ │ │ @ instruction: 0x01205100 │ │ │ │ lsleq r8, r8, #9 │ │ │ │ - @ instruction: 0x012091e0 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - strdeq r9, [r0, -r0]! │ │ │ │ - cmneq lr, r8, lsr pc │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ + @ instruction: 0x01209220 │ │ │ │ + @ instruction: 0x01209010 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209368 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acae70 │ │ │ │ + @ instruction: 0x01209408 │ │ │ │ @ instruction: 0x012091e8 │ │ │ │ - lsleq r0, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq sl, r8, asr #7 │ │ │ │ @ instruction: 0x01209208 │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r9, [r0, -r8]! │ │ │ │ + @ instruction: 0x01220510 │ │ │ │ @ instruction: 0x01208850 │ │ │ │ lsreq r8, r0 @ │ │ │ │ - @ instruction: 0x01209220 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01209200 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209230 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209260 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - strdeq sp, [ip, r8]! │ │ │ │ - @ instruction: 0x012092b0 │ │ │ │ + @ instruction: 0x0128b438 │ │ │ │ + asreq r8, r0, #12 │ │ │ │ + @ instruction: 0x01209398 │ │ │ │ + @ instruction: 0x01209218 │ │ │ │ + subseq r5, sl, #136, 26 @ 0x2200 │ │ │ │ + @ instruction: 0x01b168e8 │ │ │ │ @ instruction: 0x01209238 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01209240 │ │ │ │ + cmneq r2, r8, lsl r3 │ │ │ │ + @ instruction: 0x01209260 │ │ │ │ + cmneq r2, r8, lsl r3 │ │ │ │ @ instruction: 0x01209020 │ │ │ │ ldrdeq r8, [r0, r8]! @ │ │ │ │ @ instruction: 0x01206808 │ │ │ │ lsleq r8, r0, #10 │ │ │ │ @ instruction: 0x01206a10 │ │ │ │ lsreq r8, r8, #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209268 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq r2, r8, lsl r3 │ │ │ │ @ instruction: 0x01209270 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq r2, r8, lsl r3 │ │ │ │ @ instruction: 0x01209278 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r2, r9 │ │ │ │ + cmneq r2, r8, ror #3 │ │ │ │ + smlawbeq r0, r0, r2, r9 │ │ │ │ + cmneq r2, r8, lsl r3 │ │ │ │ smlawbeq r0, r8, r2, r9 │ │ │ │ - cmneq r2, r8, ror r1 │ │ │ │ + cmneq r2, r8, lsl r3 │ │ │ │ @ instruction: 0x01209290 │ │ │ │ - andle r0, r0, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5650 │ │ │ │ + cmneq r2, r8, lsl r3 │ │ │ │ + @ instruction: 0x01209298 │ │ │ │ + cmneq r2, r8, lsl r3 │ │ │ │ + @ instruction: 0x012092a8 │ │ │ │ + cmneq r2, r8, ror #3 │ │ │ │ @ instruction: 0x01206438 │ │ │ │ asreq r8, r0, r5 │ │ │ │ + @ instruction: 0x012092b0 │ │ │ │ + cmneq r2, r8, ror #3 │ │ │ │ @ instruction: 0x012092b8 │ │ │ │ - @ instruction: 0x01af18e0 │ │ │ │ - @ instruction: 0x01209340 │ │ │ │ - @ instruction: 0x01209298 │ │ │ │ + cmneq r2, r8, ror #3 │ │ │ │ + smlawteq r0, r0, r2, r9 │ │ │ │ + cmneq r2, r8, ror #3 │ │ │ │ + smlawteq r0, r8, r2, r9 │ │ │ │ + cmneq r2, r8, ror #3 │ │ │ │ + ldrdeq r9, [r0, -r0]! │ │ │ │ + cmneq ip, r8, ror sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1908 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209370 │ │ │ │ - subseq r0, r8, #160, 28 @ 0xa00 │ │ │ │ - @ instruction: 0x01af1930 │ │ │ │ + strdeq lr, [ip, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0x012092e0 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1958 │ │ │ │ - strdeq r9, [r0, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + cmneq lr, r8, asr #28 │ │ │ │ smlawbeq r0, r0, r2, r7 │ │ │ │ roreq r8, r8, r5 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ + cmneq lr, r8, asr #28 │ │ │ │ @ instruction: 0x01209300 │ │ │ │ - @ instruction: 0x01af1980 │ │ │ │ - smlawbeq r0, r0, r2, r9 │ │ │ │ - cmneq r2, r8, lsl #1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af19a8 │ │ │ │ + cmneq lr, r8, asr #28 │ │ │ │ + @ instruction: 0x01209308 │ │ │ │ + cmneq lr, r8, asr #28 │ │ │ │ + @ instruction: 0x01209310 │ │ │ │ + cmneq r2, r8, lsr #12 │ │ │ │ @ instruction: 0x01209318 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - subeq r8, r7, #176, 8 @ 0xb0000000 │ │ │ │ - ldrdeq r1, [pc, r0]! │ │ │ │ - @ instruction: 0x01209350 │ │ │ │ - @ instruction: 0x01209b50 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ + @ instruction: 0x01209320 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ + @ instruction: 0x01209328 │ │ │ │ + cmneq lr, r8, asr #28 │ │ │ │ @ instruction: 0x01209338 │ │ │ │ - strdeq r1, [pc, r8]! │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8e30 │ │ │ │ + cmneq lr, r8, asr #28 │ │ │ │ @ instruction: 0x01209018 │ │ │ │ lsreq r8, r0, #11 │ │ │ │ - subeq r2, fp, #24, 26 @ 0x600 │ │ │ │ - @ instruction: 0x01af1a20 │ │ │ │ + @ instruction: 0x01209490 │ │ │ │ + cmneq r8, r8, lsr r9 │ │ │ │ + @ instruction: 0x01209348 │ │ │ │ + smultbeq ip, r8, pc @ │ │ │ │ + @ instruction: 0x01209350 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01209328 │ │ │ │ + moveq r0, r8 │ │ │ │ + @ instruction: 0x0128c118 │ │ │ │ + @ instruction: 0x01afc790 │ │ │ │ + @ instruction: 0x01209400 │ │ │ │ @ instruction: 0x01209358 │ │ │ │ - @ instruction: 0x01af1a48 │ │ │ │ - @ instruction: 0x01208fa0 │ │ │ │ - ldrsheq r2, [r4, #-136]! @ 0xffffff78 │ │ │ │ - subeq r8, r4, #32, 20 @ 0x20000 │ │ │ │ - @ instruction: 0x01af1a70 │ │ │ │ - @ instruction: 0x01209368 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x012dd7e8 │ │ │ │ - smlawbeq r9, r8, r9, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r3, r9 │ │ │ │ + @ instruction: 0x012093a0 │ │ │ │ + smlawbeq r0, r0, r3, r9 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01207550 │ │ │ │ asreq r8, r8, #11 │ │ │ │ - subeq lr, sp, #72, 14 @ 0x1200000 │ │ │ │ - @ instruction: 0x01af1a98 │ │ │ │ + smlawbeq r0, r8, r3, r9 │ │ │ │ + smlawbeq r0, r0, lr, r9 │ │ │ │ + @ instruction: 0x01209340 │ │ │ │ + cmneq ip, r8, ror pc │ │ │ │ + ldrdeq r0, [r3, -r8]! │ │ │ │ + roreq fp, r0, #7 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01209390 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012093b8 │ │ │ │ - subeq r3, fp, #128, 4 │ │ │ │ - @ instruction: 0x01af1ac0 │ │ │ │ @ instruction: 0x012093a8 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1ae8 │ │ │ │ - subeq r6, sl, #80, 10 @ 0x14000000 │ │ │ │ - @ instruction: 0x01acbfc8 │ │ │ │ - subeq r5, sp, #200, 14 @ 0x3200000 │ │ │ │ - @ instruction: 0x01af1b10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209b10 │ │ │ │ - subseq r2, lr, #80, 24 @ 0x5000 │ │ │ │ - @ instruction: 0x01af1b38 │ │ │ │ + @ instruction: 0x01209420 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + ldrdeq r8, [sp, r0]! │ │ │ │ + @ instruction: 0x01209508 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r9, [r0, -r0]! │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ @ instruction: 0x01209250 │ │ │ │ strdeq r8, [r0, r0]! │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a85960 │ │ │ │ @ instruction: 0x012093e0 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1b60 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b12c70 │ │ │ │ + subseq fp, r3, #248, 26 @ 0x3e00 │ │ │ │ + strdeq fp, [sp, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1b88 │ │ │ │ - @ instruction: 0x01209400 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ - @ instruction: 0x01209408 │ │ │ │ - @ instruction: 0x01af1bb0 │ │ │ │ - subseq r5, sl, #200 @ 0xc8 │ │ │ │ - @ instruction: 0x01b166e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r1, [pc, r8]! │ │ │ │ - @ instruction: 0x01209430 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ + smlawbeq r8, r8, fp, lr │ │ │ │ + @ instruction: 0x01a187e8 │ │ │ │ + @ instruction: 0x01209440 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ + @ instruction: 0x01209510 │ │ │ │ + @ instruction: 0x012093b0 │ │ │ │ + subseq fp, sp, #216, 20 @ 0xd8000 │ │ │ │ + @ instruction: 0x01b1e868 │ │ │ │ @ instruction: 0x01207598 │ │ │ │ lsleq r8, r8, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adbc48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209428 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209448 │ │ │ │ + subeq r1, fp, #56, 8 @ 0x38000000 │ │ │ │ + @ instruction: 0x01b16910 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad72b0 │ │ │ │ + @ instruction: 0x01209528 │ │ │ │ @ instruction: 0x01209438 │ │ │ │ - @ instruction: 0x01af1c00 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209538 │ │ │ │ + ldreq pc, [pc, #-2400] @ 1208af8 <__bss_end__@@Base+0x3abd3c> │ │ │ │ + @ instruction: 0x01b39668 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac6028 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1c28 │ │ │ │ - @ instruction: 0x01209450 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1c50 │ │ │ │ - subeq r2, r2, #32, 30 @ 0x80 │ │ │ │ - @ instruction: 0x01b16708 │ │ │ │ - @ instruction: 0x01209470 │ │ │ │ - @ instruction: 0x01af1c78 │ │ │ │ - @ instruction: 0x01209478 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r8, r0, #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1ca0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aeeca8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1cc8 │ │ │ │ + @ instruction: 0x01076298 │ │ │ │ + @ instruction: 0x01209470 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01209478 │ │ │ │ + cmneq sl, r8, asr #7 │ │ │ │ + smlawbeq r0, r0, r4, r9 │ │ │ │ + @ instruction: 0x01209460 │ │ │ │ @ instruction: 0x012094a0 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r1, [pc, r0]! │ │ │ │ + subeq r6, r0, #152, 18 @ 0x260000 │ │ │ │ msreq (UNDEF: 57), r8, asr fp │ │ │ │ ldrdeq lr, [ip, #-152]! @ 0xffffff68 │ │ │ │ - subeq r5, r2, #72 @ 0x48 │ │ │ │ - @ instruction: 0x01b16730 │ │ │ │ + @ instruction: 0x012094b0 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r8, r8, #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1d18 │ │ │ │ + @ instruction: 0x012094b8 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ + smlawteq r0, r0, r4, r9 │ │ │ │ + cmneq r8, r8, lsr r9 │ │ │ │ smlawteq r0, r8, r4, r9 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ - subseq pc, r6, #80, 30 @ 0x140 │ │ │ │ - @ instruction: 0x01af1d40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b12d10 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1d68 │ │ │ │ - strdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + lsleq r0, r0 @ │ │ │ │ + @ instruction: 0x012094e0 │ │ │ │ + @ instruction: 0x01209230 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1d90 │ │ │ │ + ldrdeq r9, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r8, r0 @ │ │ │ │ - subseq r6, sl, #176, 14 @ 0x2c00000 │ │ │ │ - @ instruction: 0x01b16758 │ │ │ │ - @ instruction: 0x01209508 │ │ │ │ - @ instruction: 0x01af1db8 │ │ │ │ - @ instruction: 0x01209510 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1de0 │ │ │ │ - subeq sl, fp, #88, 20 @ 0x58000 │ │ │ │ - @ instruction: 0x01b12e50 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + smlatbeq r8, r8, pc, r3 @ │ │ │ │ + smlawteq r0, r0, r3, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1e08 │ │ │ │ - @ instruction: 0x01209538 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ + @ instruction: 0x01209500 │ │ │ │ + smlawbeq r0, r0, r5, r9 │ │ │ │ + @ instruction: 0x01209458 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad4d58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1e30 │ │ │ │ + @ instruction: 0x01b16938 │ │ │ │ + @ instruction: 0x012095a0 │ │ │ │ + @ instruction: 0x01209518 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r8, r8 @ │ │ │ │ - subseq pc, r7, #24, 24 @ 0x1800 │ │ │ │ - ldrdeq r4, [lr, r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1e58 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209558 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1e80 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aee780 │ │ │ │ + @ instruction: 0x01209548 │ │ │ │ + cmneq r1, r8, lsl r6 │ │ │ │ + @ instruction: 0x01209550 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1ea8 │ │ │ │ - smlawbeq r0, r0, r5, r9 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ + ldrdeq r0, [pc, r0]! @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209560 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r8, r5, r9 │ │ │ │ + subeq fp, sl, #80, 22 @ 0x14000 │ │ │ │ + @ instruction: 0x01b16960 │ │ │ │ @ instruction: 0x01201d98 │ │ │ │ roreq r8, r0, #13 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae2318 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r1, [pc, r0]! │ │ │ │ - subseq pc, fp, #152, 4 @ 0x80000009 │ │ │ │ - @ instruction: 0x01b16898 │ │ │ │ + @ instruction: 0x01209578 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209590 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq r7, r0, #5 │ │ │ │ - @ instruction: 0x012095a0 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ - subeq r2, r2, #88, 28 @ 0x580 │ │ │ │ - @ instruction: 0x01b168e8 │ │ │ │ - @ instruction: 0x012095b8 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012095a8 │ │ │ │ + @ instruction: 0x01290578 │ │ │ │ + lsreq r0, r8, r2 │ │ │ │ + @ instruction: 0x01209600 │ │ │ │ + @ instruction: 0x01209598 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r5, r9 │ │ │ │ @ instruction: 0x01205e30 │ │ │ │ lsleq r8, r8, #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r8, r8, #16 │ │ │ │ - smlawteq r0, r8, r5, r9 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16910 │ │ │ │ - @ instruction: 0x01209ab8 │ │ │ │ - @ instruction: 0x01aaa120 │ │ │ │ + cmneq pc, r8, ror r1 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012095e0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - strdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + ldrdeq r9, [r0, -r0]! │ │ │ │ + @ instruction: 0x0128a768 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + @ instruction: 0x01209628 │ │ │ │ + @ instruction: 0x01209540 │ │ │ │ + cmneq r1, r8, ror #11 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012095e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209608 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad3f98 │ │ │ │ @ instruction: 0x01209570 │ │ │ │ lsreq r8, r0, r7 │ │ │ │ - @ instruction: 0x01209608 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209650 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - subseq pc, lr, #208 @ 0xd0 │ │ │ │ - cmneq ip, r8 │ │ │ │ - @ instruction: 0x01209630 │ │ │ │ + @ instruction: 0x012096a0 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209610 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209618 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq ip, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209630 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac6078 │ │ │ │ + smlawbeq r0, r8, r6, r9 │ │ │ │ + @ instruction: 0x01209620 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209690 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r8, r8, r7 │ │ │ │ @ instruction: 0x01209648 │ │ │ │ + cmneq r4, r8, lsl sp │ │ │ │ + @ instruction: 0x01209670 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01209658 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01209628 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209660 │ │ │ │ + @ instruction: 0x01254a20 │ │ │ │ + @ instruction: 0x01252b00 │ │ │ │ + @ instruction: 0x01209668 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209670 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01252b00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + strheq r3, [lr, r0]! │ │ │ │ @ instruction: 0x012003b0 │ │ │ │ lsleq r8, r0, #15 │ │ │ │ - smlawbeq r0, r8, r6, r9 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209698 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acaf88 │ │ │ │ + smlawteq r0, r0, r6, r9 │ │ │ │ + smlawbeq r0, r0, r6, r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012096a8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - smlawteq r0, r0, r6, r9 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01209698 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, r6, r9 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac6028 │ │ │ │ @ instruction: 0x01206740 │ │ │ │ lsreq r8, r8, #15 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x012096e8 │ │ │ │ + @ instruction: 0x012096b0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x012096e0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ace098 │ │ │ │ + @ instruction: 0x01209748 │ │ │ │ + @ instruction: 0x012096e0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209700 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209710 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209708 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209750 │ │ │ │ + @ instruction: 0x01209720 │ │ │ │ + cmneq r2, r8, lsl #1 │ │ │ │ @ instruction: 0x01200f10 │ │ │ │ ldrdeq r8, [r0, r0]! │ │ │ │ @ instruction: 0x01209738 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r2 │ │ │ │ @ instruction: 0x01209730 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, ror #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209748 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209760 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + moveq r0, r8 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac5a38 │ │ │ │ + @ instruction: 0x01209798 │ │ │ │ + @ instruction: 0x01209740 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ smlawbeq r0, r8, ip, r7 │ │ │ │ strdeq r8, [r0, r8]! @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01209768 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01209770 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01209710 │ │ │ │ + cmneq r2, r8, lsr #32 │ │ │ │ smlawbeq r0, r0, r7, r9 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x012097e8 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aaa238 │ │ │ │ - @ instruction: 0x01209798 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + ldrdeq r8, [sp, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01209790 │ │ │ │ @ instruction: 0x01200398 │ │ │ │ lsreq r8, r0, #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r8, r8, #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r8, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r8, r8 @ │ │ │ │ smlawteq r0, r8, r7, r9 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01a2dd00 │ │ │ │ + ldrdeq r9, [r0, -r0]! │ │ │ │ + cmneq r0, r8, ror #29 │ │ │ │ ldrdeq r9, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x012097e8 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - strdeq r9, [r0, -r0]! │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ + cmneq r0, r8, asr #29 │ │ │ │ + @ instruction: 0x012097e0 │ │ │ │ + strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + @ instruction: 0x012095b8 │ │ │ │ + @ instruction: 0x0160be98 │ │ │ │ + @ instruction: 0x01209640 │ │ │ │ + ldrsheq r2, [r4, #-136]! @ 0xffffff78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209800 │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ @ instruction: 0x01208498 │ │ │ │ asreq r8, r0, #17 │ │ │ │ - @ instruction: 0x01209808 │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ - @ instruction: 0x01209810 │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209818 │ │ │ │ - cmneq r2, r8, ror #3 │ │ │ │ - @ instruction: 0x01209820 │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ + @ instruction: 0x01209810 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + subeq r6, sl, #80, 10 @ 0x14000000 │ │ │ │ + @ instruction: 0x01acc270 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012099b8 │ │ │ │ @ instruction: 0x01209830 │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ smlawteq r0, r8, lr, r9 │ │ │ │ strdeq ip, [ip, #-200]! @ 0xffffff38 │ │ │ │ - @ instruction: 0x01209838 │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b12c70 │ │ │ │ @ instruction: 0x01209840 │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ - @ instruction: 0x01209850 │ │ │ │ - cmneq r2, r8, ror #3 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ + subseq r5, sl, #160, 6 @ 0x80000002 │ │ │ │ + @ instruction: 0x01b166e0 │ │ │ │ @ instruction: 0x01209158 │ │ │ │ roreq r8, r8, #17 │ │ │ │ @ instruction: 0x01209858 │ │ │ │ - cmneq r2, r8, ror #3 │ │ │ │ - @ instruction: 0x01209860 │ │ │ │ - cmneq r2, r8, ror #3 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ @ instruction: 0x01209868 │ │ │ │ - cmneq r2, r8, ror #3 │ │ │ │ - @ instruction: 0x01209870 │ │ │ │ - cmneq r2, r8, ror #3 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ + subeq r3, r2, #64, 4 │ │ │ │ + @ instruction: 0x01b16708 │ │ │ │ smlawbeq r0, r0, r8, r9 │ │ │ │ - cmneq ip, r8, ror sp │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq lr, [ip, #-216]! @ 0xffffff28 │ │ │ │ + @ instruction: 0x01aeeb90 │ │ │ │ @ instruction: 0x01205228 │ │ │ │ lsleq r8, r0, r9 │ │ │ │ @ instruction: 0x01209898 │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ - @ instruction: 0x012098a0 │ │ │ │ - cmneq lr, r8, asr #28 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ + subeq r5, r2, #8, 2 │ │ │ │ + @ instruction: 0x01b16730 │ │ │ │ @ instruction: 0x012098a8 │ │ │ │ - cmneq lr, r8, asr #28 │ │ │ │ - @ instruction: 0x012098b0 │ │ │ │ - cmneq lr, r8, asr #28 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b12d10 │ │ │ │ @ instruction: 0x012098b8 │ │ │ │ - cmneq lr, r8, asr #28 │ │ │ │ - smlawteq r0, r0, r8, r9 │ │ │ │ - cmneq r2, r8, lsr #12 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ + subseq r6, sl, #224, 12 @ 0xe000000 │ │ │ │ + @ instruction: 0x01b16758 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r8, r8, r9 │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ + subeq r8, fp, #8, 6 @ 0x20000000 │ │ │ │ + @ instruction: 0x01b12e50 │ │ │ │ @ instruction: 0x012098e0 │ │ │ │ - cmneq lr, r8, asr #28 │ │ │ │ - @ instruction: 0x012098e8 │ │ │ │ - cmneq lr, r8, asr #28 │ │ │ │ - @ instruction: 0x01209a58 │ │ │ │ - cmneq r8, r8, lsr r9 │ │ │ │ - strdeq r9, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ + subseq pc, r7, #152, 20 @ 0x98000 │ │ │ │ + @ instruction: 0x01ae41e0 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209910 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01aee668 │ │ │ │ + @ instruction: 0x01209900 │ │ │ │ + @ instruction: 0x01aaa170 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af60e8 │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ roreq r8, r0, #18 │ │ │ │ + @ instruction: 0x01209918 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ + subseq fp, fp, #208, 30 @ 0x340 │ │ │ │ + @ instruction: 0x01b16898 │ │ │ │ + @ instruction: 0x01209928 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209920 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209930 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209940 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + lslseq r7, r0, #5 │ │ │ │ + @ instruction: 0x01209938 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ + subeq r3, r2, #72, 2 │ │ │ │ + @ instruction: 0x01b168e8 │ │ │ │ + @ instruction: 0x01209958 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ @ instruction: 0x01201210 │ │ │ │ lsleq r8, r8, #19 │ │ │ │ @ instruction: 0x01208960 │ │ │ │ lsreq r8, r0 @ │ │ │ │ - @ instruction: 0x01209960 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209970 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + asreq r8, r8, #16 │ │ │ │ + @ instruction: 0x01209968 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - smlawbeq r0, r0, r9, r9 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01b16910 │ │ │ │ + @ instruction: 0x01209978 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + roreq r8, r0, #3 │ │ │ │ + @ instruction: 0x01209990 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ @ instruction: 0x01209258 │ │ │ │ ldrdeq r8, [r0, r8]! @ │ │ │ │ - @ instruction: 0x01209998 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x012099a8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01b16938 │ │ │ │ + @ instruction: 0x012099a0 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x012099b8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01b10240 │ │ │ │ + @ instruction: 0x012099b0 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01b16960 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r9, r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012084e8 │ │ │ │ lsleq r8, r0, #20 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x012099e0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - strdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + subseq ip, r1, #144, 26 @ 0x2400 │ │ │ │ + @ instruction: 0x01b1eb88 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012099e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a00 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af84b0 │ │ │ │ + @ instruction: 0x01209a28 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209a10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r8, r8, #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209a18 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209a28 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209a38 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209b00 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + strheq r3, [lr, r0]! │ │ │ │ + @ instruction: 0x01209b30 │ │ │ │ + @ instruction: 0x01209a20 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + cmneq r3, r8, asr #31 │ │ │ │ + @ instruction: 0x01209a40 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209a50 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01acc270 │ │ │ │ @ instruction: 0x01201650 │ │ │ │ asreq r8, r0, sl │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x01209a60 │ │ │ │ - subeq r7, r0, #144 @ 0x90 │ │ │ │ + @ instruction: 0x01209a58 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq r2, r8, lsr #12 │ │ │ │ + teqeq r2, r0, ror #25 │ │ │ │ @ instruction: 0x01209a68 │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ - @ instruction: 0x01209a70 │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq r2, r0, lsr #11 │ │ │ │ + teqeq r2, r0, ror #25 │ │ │ │ @ instruction: 0x01209a78 │ │ │ │ - cmneq r8, r8, lsr r9 │ │ │ │ - smlawbeq r0, r0, sl, r9 │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq r2, r8, asr #16 │ │ │ │ + teqeq r2, r0, ror #25 │ │ │ │ + @ instruction: 0x01209a90 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01207c08 │ │ │ │ roreq r8, r8, sl │ │ │ │ - @ instruction: 0x01209890 │ │ │ │ - lsleq r0, r0 @ │ │ │ │ + teqeq r2, r8, ror #11 │ │ │ │ + teqeq r2, r0, ror #25 │ │ │ │ @ instruction: 0x01209aa0 │ │ │ │ - @ instruction: 0x012097e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01209a90 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq r2, r8, asr r4 │ │ │ │ + teqeq r2, r0, ror #25 │ │ │ │ @ instruction: 0x01209ab0 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01209a98 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af6138 │ │ │ │ + teqeq r2, r0, lsl #16 │ │ │ │ + teqeq r2, r0, ror #25 │ │ │ │ + smlawteq r0, r8, sl, r9 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01208c78 │ │ │ │ lsreq r8, r0, #21 │ │ │ │ - ldrdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - roreq r8, r0, #3 │ │ │ │ - @ instruction: 0x01209ae0 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16938 │ │ │ │ - strdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10268 │ │ │ │ - @ instruction: 0x01209b00 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ + teqeq r2, r8, asr #10 │ │ │ │ + teqeq r2, r0, ror #25 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq r2, r8, lsl #10 │ │ │ │ + teqeq r2, r0, ror #25 │ │ │ │ + @ instruction: 0x01209ae8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq r2, r8 @ │ │ │ │ + teqeq r2, r0, ror #25 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16960 │ │ │ │ + @ instruction: 0x01ad9218 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209b10 │ │ │ │ @ instruction: 0x01208f68 │ │ │ │ asreq r8, r8, #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209b30 │ │ │ │ - subseq ip, r1, #240, 22 @ 0x3c000 │ │ │ │ - @ instruction: 0x01b1eb88 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b38 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac3f80 │ │ │ │ + @ instruction: 0x01209c28 │ │ │ │ + @ instruction: 0x01209b28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209b58 │ │ │ │ + @ instruction: 0x01209b60 │ │ │ │ smlawteq r0, r0, r8, r8 │ │ │ │ strdeq r8, [r0, r0]! │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - ldrdeq r8, [pc, r8]! @ │ │ │ │ - smlawbeq r0, r0, fp, r9 │ │ │ │ - @ instruction: 0x01209b48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209b60 │ │ │ │ + @ instruction: 0x01209b50 │ │ │ │ + cmneq pc, r8, lsl #15 │ │ │ │ + @ instruction: 0x01209b58 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209b68 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209bb0 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae31a0 │ │ │ │ + @ instruction: 0x01209b70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209c30 │ │ │ │ smlawbeq r0, r8, r7, r2 │ │ │ │ lsleq r8, r8, fp │ │ │ │ - @ instruction: 0x01209c20 │ │ │ │ - @ instruction: 0x01209b70 │ │ │ │ @ instruction: 0x01209ba0 │ │ │ │ - cmneq r3, r8, asr #31 │ │ │ │ + @ instruction: 0x0128e160 │ │ │ │ + @ instruction: 0x01209b90 │ │ │ │ + ldrheq r9, [r1, #-120]! @ 0xffffff88 │ │ │ │ @ instruction: 0x01209b98 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acbfc8 │ │ │ │ - @ instruction: 0x01209ba8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad9178 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209bb8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + strdeq r0, [pc, r8]! │ │ │ │ + @ instruction: 0x01209c18 │ │ │ │ + @ instruction: 0x01209ca0 │ │ │ │ + @ instruction: 0x01209bb0 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + subeq sp, r3, #128 @ 0x80 │ │ │ │ + strdeq r4, [sp, r0]! │ │ │ │ @ instruction: 0x01209c08 │ │ │ │ + subseq r6, r4, #0, 28 │ │ │ │ @ instruction: 0x01200018 │ │ │ │ tsteq r0, r0, lsr r2 │ │ │ │ smlawteq r0, r0, fp, r9 │ │ │ │ tsteq r0, r8, asr #4 │ │ │ │ smlawteq r0, r8, fp, r9 │ │ │ │ tsteq r0, r0, ror #4 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ @@ -400252,1638 +400252,1638 @@ │ │ │ │ smlatbeq r0, r8, r2, r3 │ │ │ │ @ instruction: 0x0120be58 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ @ instruction: 0x01209be8 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ @ instruction: 0x01208808 │ │ │ │ asreq r8, r0, #22 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c10 │ │ │ │ + @ instruction: 0x01209d28 │ │ │ │ + @ instruction: 0x01209b48 │ │ │ │ + cmneq pc, r8, asr #6 │ │ │ │ + @ instruction: 0x01209a30 │ │ │ │ + cmneq r3, r8, lsl r7 │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ad97e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01209c20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209c28 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac3cb0 │ │ │ │ - @ instruction: 0x01209d20 │ │ │ │ - @ instruction: 0x01209c18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209c50 │ │ │ │ - @ instruction: 0x01209c38 │ │ │ │ - cmneq pc, r8, asr #10 │ │ │ │ + @ instruction: 0x01209c58 │ │ │ │ @ instruction: 0x01209c48 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrdeq r2, [sl, #-136]! @ 0xffffff78 │ │ │ │ @ instruction: 0x01209118 │ │ │ │ roreq r8, r8, #22 │ │ │ │ + @ instruction: 0x01209c50 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209c58 │ │ │ │ + @ instruction: 0x01b14980 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209c60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209d28 │ │ │ │ - @ instruction: 0x01209ca0 │ │ │ │ - @ instruction: 0x0128e160 │ │ │ │ + @ instruction: 0x01209c68 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209c90 │ │ │ │ @ instruction: 0x01209c78 │ │ │ │ - cmneq r1, r8, asr #15 │ │ │ │ + @ instruction: 0x0128a768 │ │ │ │ smlawbeq r0, r8, ip, r9 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ @ instruction: 0x01206340 │ │ │ │ lsleq r8, r0 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af0710 │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ + smlawbeq r0, r8, fp, r9 │ │ │ │ + cmneq r1, r8, ror #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209ca8 │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + strdeq r9, [sp, r0]! │ │ │ │ strdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01209c90 │ │ │ │ + @ instruction: 0x01209c98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01209d10 │ │ │ │ - smlawteq r0, r8, sp, r9 │ │ │ │ - @ instruction: 0x01209cb0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0, lsr r2 │ │ │ │ - smlawteq r0, r8, ip, r9 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01209cb8 │ │ │ │ + subeq r4, r0, #144, 12 @ 0x9000000 │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ + @ instruction: 0x01209d48 │ │ │ │ @ instruction: 0x012070a0 │ │ │ │ lsreq r8, r8 @ │ │ │ │ + ldrdeq r9, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0, lsr r2 │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - subeq sp, r3, #240 @ 0xf0 │ │ │ │ - @ instruction: 0x01ad4150 │ │ │ │ - strdeq r9, [r0, -r8]! │ │ │ │ - subseq r6, r4, #136, 14 @ 0x2200000 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ - @ instruction: 0x01209d50 │ │ │ │ - @ instruction: 0x01209ce8 │ │ │ │ - @ instruction: 0x01209d08 │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ + teqeq r5, r0, lsl #13 │ │ │ │ + @ instruction: 0x01209c38 │ │ │ │ + cmneq sl, r8, asr #17 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq ip, r9, r8, ror #4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r7, r8, asr r4 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ace098 │ │ │ │ + @ instruction: 0x01209da0 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ @ instruction: 0x01200800 │ │ │ │ roreq r8, r0, #23 │ │ │ │ - @ instruction: 0x01209c30 │ │ │ │ - cmneq pc, r8, ror #7 │ │ │ │ - smlawbeq r0, r8, fp, r9 │ │ │ │ - cmneq r3, r8, lsl r7 │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ad9768 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01209d18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209d30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209d38 │ │ │ │ + @ instruction: 0x01209ce8 │ │ │ │ + rorseq pc, r0, pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209d58 │ │ │ │ + @ instruction: 0x01209db8 │ │ │ │ + @ instruction: 0x01209db0 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ + subseq r5, r4, #208, 22 @ 0x34000 │ │ │ │ + @ instruction: 0x01abed28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01209d20 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac6078 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + @ instruction: 0x01ab2028 │ │ │ │ ldrdeq r5, [r0, -r0]! │ │ │ │ lsleq r8, r8, #24 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ - @ instruction: 0x01209db0 │ │ │ │ - @ instruction: 0x01209d48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209da0 │ │ │ │ - subeq r5, sp, #248, 18 @ 0x3e0000 │ │ │ │ - @ instruction: 0x01afd1b8 │ │ │ │ @ instruction: 0x01209d90 │ │ │ │ - @ instruction: 0x0128a768 │ │ │ │ + @ instruction: 0x01209d30 │ │ │ │ + @ instruction: 0x01209d58 │ │ │ │ + ldrsheq r6, [r2, #-152]! @ 0xffffff68 │ │ │ │ + @ instruction: 0x01209d60 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd1e0 │ │ │ │ + moveq r0, r8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01ab2028 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb30 │ │ │ │ smlawbeq r0, r8, sp, r9 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ smlawbeq r0, r0, r1, r9 │ │ │ │ lsreq r8, r0, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, lsr r0 │ │ │ │ + ldrdeq r9, [r0, -r0]! │ │ │ │ + @ instruction: 0x01209d70 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01adf050 │ │ │ │ + @ instruction: 0x01209e18 │ │ │ │ @ instruction: 0x01209d98 │ │ │ │ - @ instruction: 0x01209e28 │ │ │ │ - @ instruction: 0x01209c70 │ │ │ │ - ldrsheq r9, [r1, #-104]! @ 0xffffff98 │ │ │ │ + andle r0, r0, r2 │ │ │ │ + @ instruction: 0x01ab2028 │ │ │ │ + @ instruction: 0x01209ba8 │ │ │ │ + @ instruction: 0x01209ce0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - ldrdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ - strdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01209da8 │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ad9b78 │ │ │ │ + @ instruction: 0x01209e20 │ │ │ │ @ instruction: 0x01209b78 │ │ │ │ asreq r8, r8, ip │ │ │ │ - @ instruction: 0x01209f40 │ │ │ │ - @ instruction: 0x01209db8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209e38 │ │ │ │ - strdeq r9, [r0, -r8]! │ │ │ │ - ldrdeq r2, [sl, #-136]! @ 0xffffff78 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acae98 │ │ │ │ + @ instruction: 0x01209e10 │ │ │ │ + smlawteq r0, r8, sp, r9 │ │ │ │ + andle r0, r0, r3 │ │ │ │ + @ instruction: 0x01ab2028 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aaa328 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + ldrdeq r6, [pc, r8]! │ │ │ │ + @ instruction: 0x01209eb8 │ │ │ │ @ instruction: 0x01209de8 │ │ │ │ - @ instruction: 0x01209e08 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac9e80 │ │ │ │ @ instruction: 0x01200a08 │ │ │ │ lsleq r8, r0, #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b14980 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, ror #4 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r7, r8, asr r4 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - strdeq sp, [ip, r8]! │ │ │ │ - @ instruction: 0x01209f20 │ │ │ │ - @ instruction: 0x01209e20 │ │ │ │ - @ instruction: 0x01209e18 │ │ │ │ - @ instruction: 0x01b10010 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefae0 │ │ │ │ + @ instruction: 0x01209e38 │ │ │ │ + @ instruction: 0x01209e08 │ │ │ │ + @ instruction: 0x01209e98 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209f30 │ │ │ │ + @ instruction: 0x01209e28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209e60 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae1828 │ │ │ │ + @ instruction: 0x01209e70 │ │ │ │ + @ instruction: 0x01209e30 │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ lsreq r8, r8, #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01209e58 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01209e60 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01209e50 │ │ │ │ - lsleq r0, r0 @ │ │ │ │ - @ instruction: 0x01209e78 │ │ │ │ - @ instruction: 0x01209e48 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01203328 │ │ │ │ + @ instruction: 0x01209e58 │ │ │ │ + strdeq r9, [r0, -r0]! │ │ │ │ + @ instruction: 0x01209d50 │ │ │ │ + ldrheq r6, [r2, #-120]! @ 0xffffff88 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, lr, r9 │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ad95b0 │ │ │ │ + @ instruction: 0x01209eb0 │ │ │ │ @ instruction: 0x01209e68 │ │ │ │ - @ instruction: 0x01209e90 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + subseq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ + ldrdeq r7, [ip, r0]! │ │ │ │ + @ instruction: 0x0120a4b8 │ │ │ │ + @ instruction: 0x01209e78 │ │ │ │ ldrdeq r7, [r0, -r8]! │ │ │ │ ldrdeq r8, [r0, r0]! │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8a20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01209e70 │ │ │ │ - @ instruction: 0x01209ea0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01209e70 │ │ │ │ - @ instruction: 0x01209eb0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - msreq R8_fiq, r8, lsl #12 │ │ │ │ + @ instruction: 0x01209e90 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + ldrdeq r1, [lr, r0]! │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ad2300 │ │ │ │ + @ instruction: 0x01209ee8 │ │ │ │ + @ instruction: 0x01209ea8 │ │ │ │ @ instruction: 0x01209f28 │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ - subseq r5, r4, #152, 24 @ 0x9800 │ │ │ │ - @ instruction: 0x01abecb0 │ │ │ │ + @ instruction: 0x01209ea0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ @ instruction: 0x0120a8b0 │ │ │ │ cmneq ip, r8, asr #3 │ │ │ │ smlawteq r0, r0, r7, r8 │ │ │ │ strdeq r8, [r0, r8]! @ │ │ │ │ + @ instruction: 0x012986e8 │ │ │ │ + lsleq r3, r8 @ │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ad2198 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r0, lr, r9 │ │ │ │ - @ instruction: 0x01209f00 │ │ │ │ - cmneq r2, r8, lsl #20 │ │ │ │ - strdeq r9, [r0, -r0]! │ │ │ │ - subeq r7, r0, #216 @ 0xd8 │ │ │ │ - strdeq r9, [r0, -r8]! │ │ │ │ - @ instruction: 0x01209f58 │ │ │ │ + @ instruction: 0x01209ee0 │ │ │ │ + @ instruction: 0x01209f20 │ │ │ │ ldrdeq r9, [r0, -r8]! │ │ │ │ - cmneq sl, r8, asr #17 │ │ │ │ - @ instruction: 0x01209f08 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adf140 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209f00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209f30 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad8a20 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + lsleq r2, r0, #27 │ │ │ │ @ instruction: 0x01208e08 │ │ │ │ lsreq r8, r0, #26 │ │ │ │ - @ instruction: 0x01209f68 │ │ │ │ + @ instruction: 0x01209f58 │ │ │ │ @ instruction: 0x01209f10 │ │ │ │ - ldrdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01209e10 │ │ │ │ + smlawteq r0, r0, pc, r9 @ │ │ │ │ + @ instruction: 0x01209f08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209f70 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01af6700 │ │ │ │ - strdeq r9, [r0, -r8]! │ │ │ │ - @ instruction: 0x01209f38 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - ldrdeq r9, [ip, r8]! │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5b78 │ │ │ │ - smlawbeq r0, r8, pc, r9 @ │ │ │ │ + @ instruction: 0x01209f48 │ │ │ │ + @ instruction: 0x01209f40 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + subeq r2, r2, #192, 10 @ 0x30000000 │ │ │ │ + strdeq r4, [sp, r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209f90 │ │ │ │ + @ instruction: 0x012b1340 │ │ │ │ + lsreq r3, r0, #1 │ │ │ │ + @ instruction: 0x01209fa0 │ │ │ │ @ instruction: 0x01209f50 │ │ │ │ @ instruction: 0x01202270 │ │ │ │ asreq r8, r8, #26 │ │ │ │ - ldrdeq r9, [r0, -r0]! │ │ │ │ - @ instruction: 0x01209f48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab8568 │ │ │ │ @ instruction: 0x01209f78 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01209fb0 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc48 │ │ │ │ - smlawteq r0, r0, pc, r9 @ │ │ │ │ + ldrheq pc, [r1, #-24]! @ 0xffffffe8 @ │ │ │ │ smlawbeq r0, r0, pc, r9 @ │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af8848 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rorseq r7, r8, #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01209fe0 │ │ │ │ + @ instruction: 0x012986b0 │ │ │ │ + strdeq r3, [r0, r0]! │ │ │ │ + ldrdeq r9, [r0, -r8]! │ │ │ │ @ instruction: 0x01209f98 │ │ │ │ - @ instruction: 0x01202c68 │ │ │ │ - @ instruction: 0x01209fa0 │ │ │ │ - @ instruction: 0x0120a020 │ │ │ │ - @ instruction: 0x01209ee0 │ │ │ │ - ldrsheq r6, [r2, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0x01209f60 │ │ │ │ roreq r8, r0, sp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq sp, [ip, r0]! │ │ │ │ + @ instruction: 0x01289240 │ │ │ │ + lsrseq r4, r8, r7 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01209fb8 │ │ │ │ + subeq fp, ip, #248, 6 @ 0xe0000003 │ │ │ │ + lsrseq r5, r0 @ │ │ │ │ + teqpeq r5, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ + lsreq r4, r8, #18 │ │ │ │ + @ instruction: 0x0120a030 │ │ │ │ + ldrdeq r9, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a000 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq sl, [ip, r0]! │ │ │ │ @ instruction: 0x01209fe8 │ │ │ │ - @ instruction: 0x01209fb8 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8980 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, pc, r9 @ │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae16c0 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - strdeq pc, [lr, r8]! │ │ │ │ - @ instruction: 0x0120a018 │ │ │ │ - @ instruction: 0x01209fe0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r9, [r0, -r8]! │ │ │ │ @ instruction: 0x01207f28 │ │ │ │ lsleq r8, r8 @ │ │ │ │ - @ instruction: 0x0120a068 │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a000 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a040 │ │ │ │ + smlawbeq r9, r0, r7, r9 │ │ │ │ + lsleq r3, r8, #14 │ │ │ │ + teqeq r8, r8, ror fp │ │ │ │ + asrseq r5, r8 @ │ │ │ │ + @ instruction: 0x0120a020 │ │ │ │ + smulbteq sp, r8, ip │ │ │ │ @ instruction: 0x0120a028 │ │ │ │ - @ instruction: 0x012986e8 │ │ │ │ - lsleq r3, r8 @ │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae1918 │ │ │ │ - qsubeq sl, r0, r0 │ │ │ │ - @ instruction: 0x0120a010 │ │ │ │ - @ instruction: 0x0120a060 │ │ │ │ + strheq r0, [sp, #-200]! @ 0xffffff38 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smultbeq sp, r8, ip │ │ │ │ + @ instruction: 0x0120a068 │ │ │ │ @ instruction: 0x0120a008 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a030 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r0, sl │ │ │ │ smlawbeq r0, r8, sl, r6 │ │ │ │ asreq r8, r0, #27 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8980 │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ad9538 │ │ │ │ - @ instruction: 0x0120a078 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a048 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - lsleq r2, r0, #27 │ │ │ │ - @ instruction: 0x0120a0e0 │ │ │ │ - qsubeq sl, r8, r0 │ │ │ │ - @ instruction: 0x0120a148 │ │ │ │ - @ instruction: 0x0120a040 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad2260 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a0a8 │ │ │ │ @ instruction: 0x0120a070 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x012086a8 │ │ │ │ + lslseq r5, r0, #24 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + asreq r2, r8, sp │ │ │ │ + @ instruction: 0x0120a0a0 │ │ │ │ + @ instruction: 0x0120a060 │ │ │ │ + @ instruction: 0x0120a078 │ │ │ │ + smlawbeq r0, r8, r1, sl │ │ │ │ + @ instruction: 0x01209f70 │ │ │ │ + cmnpeq r1, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ smlawbeq r0, r8, r4, r8 │ │ │ │ roreq r8, r8, #27 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq ip, r9, r8, ror #4 │ │ │ │ + strdeq r9, [r9, -r0]! │ │ │ │ + @ instruction: 0x01a1d2c0 │ │ │ │ + @ instruction: 0x0120a0e8 │ │ │ │ + @ instruction: 0x0120a098 │ │ │ │ andeq r0, r0, r4 │ │ │ │ strheq sl, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120a098 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - subeq r2, r2, #240, 6 @ 0xc0000003 │ │ │ │ - @ instruction: 0x01ad4150 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - strdeq r2, [sp, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120a0a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a120 │ │ │ │ - smlawteq r0, r0, r0, sl │ │ │ │ - cmneq ip, r8, ror r2 │ │ │ │ + @ instruction: 0x0120a128 │ │ │ │ ldrdeq sl, [r0, -r0]! │ │ │ │ - andle r0, r0, r0 │ │ │ │ + cmneq r1, r8, asr #21 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01209f68 │ │ │ │ @ instruction: 0x01209d40 │ │ │ │ lsleq r8, r0, lr │ │ │ │ + @ instruction: 0x0120a120 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + smlawteq r0, r0, r0, sl │ │ │ │ + @ instruction: 0x01aefb58 │ │ │ │ + @ instruction: 0x01294538 │ │ │ │ + @ instruction: 0x01acc680 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - @ instruction: 0x012b1340 │ │ │ │ - lsreq r3, r0, #1 │ │ │ │ - @ instruction: 0x0120a130 │ │ │ │ - ldrdeq sl, [r0, -r8]! │ │ │ │ - @ instruction: 0x0120a108 │ │ │ │ - cmnpeq r1, r8, asr #3 @ p-variant is OBSOLETE │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x0120a0e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01209f68 │ │ │ │ @ instruction: 0x0120a100 │ │ │ │ - @ instruction: 0x0120aab0 │ │ │ │ - strheq sl, [r0, -r8]! │ │ │ │ - cmneq ip, r8, ror #4 │ │ │ │ + ldrdeq lr, [r0, r8]! │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x01aefb58 │ │ │ │ @ instruction: 0x0120a118 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ @ instruction: 0x01208190 │ │ │ │ lsreq r8, r8, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af8870 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a170 │ │ │ │ - @ instruction: 0x012986b0 │ │ │ │ - strdeq r3, [r0, r0]! │ │ │ │ - @ instruction: 0x0120a168 │ │ │ │ - @ instruction: 0x0120a128 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acda30 │ │ │ │ - @ instruction: 0x01289240 │ │ │ │ - lslseq r4, r8, #15 │ │ │ │ + biceq r5, r0, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ace098 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a140 │ │ │ │ - @ instruction: 0x01208ae8 │ │ │ │ - roreq r8, r0, #28 │ │ │ │ - teqpeq r5, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ - lsreq r4, r8, #18 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab8568 │ │ │ │ - smlawteq r0, r0, r1, sl │ │ │ │ - @ instruction: 0x0120a158 │ │ │ │ + @ instruction: 0x0120a138 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ + @ instruction: 0x01209f38 │ │ │ │ + @ instruction: 0x0120a090 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a178 │ │ │ │ + @ instruction: 0x0120a148 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r1, sl │ │ │ │ + @ instruction: 0x0120a178 │ │ │ │ + @ instruction: 0x01208ae8 │ │ │ │ + roreq r8, r0, #28 │ │ │ │ + @ instruction: 0x0120a160 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r7, r8, #27 │ │ │ │ + teqeq r3, r8, asr #24 │ │ │ │ + @ instruction: 0x0120a170 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + subseq fp, r4, #8, 10 @ 0x2000000 │ │ │ │ + teqeq r3, r8, asr #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a190 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acc608 │ │ │ │ + ldrdeq sl, [r0, -r8]! │ │ │ │ + smlawbeq r0, r0, r1, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r8, r1, sl │ │ │ │ + @ instruction: 0x0120a1a0 │ │ │ │ strdeq r0, [r0, -r0]! @ │ │ │ │ lsleq r8, r8, #29 │ │ │ │ - smlawbeq r9, r0, r7, r9 │ │ │ │ - lsleq r3, r8, #14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r1, sl │ │ │ │ @ instruction: 0x0120a1b0 │ │ │ │ - smultteq sp, r8, ip │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x0120a1b8 │ │ │ │ - smulbteq sp, r8, ip │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smultbeq sp, r8, ip │ │ │ │ - @ instruction: 0x0120a1e8 │ │ │ │ - @ instruction: 0x0120a1a0 │ │ │ │ + @ instruction: 0x0120a210 │ │ │ │ + strheq sl, [r0, -r8]! │ │ │ │ + cmneq r1, r8, ror #19 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, r1, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a1e8 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac5150 │ │ │ │ + @ instruction: 0x0120a230 │ │ │ │ ldrdeq sl, [r0, -r0]! │ │ │ │ + subseq r9, lr, #192, 12 @ 0xc000000 │ │ │ │ + strheq r0, [ip, #-232]! @ 0xffffff18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a218 │ │ │ │ strdeq sl, [r0, -r0]! │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a218 │ │ │ │ + @ instruction: 0x0120a200 │ │ │ │ + rorseq r7, r8, sl │ │ │ │ + @ instruction: 0x01209960 │ │ │ │ + smlatbeq r6, r0, ip, r7 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ - asreq r2, r8, sp │ │ │ │ - @ instruction: 0x0120a210 │ │ │ │ - @ instruction: 0x0120a1e0 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ - @ instruction: 0x0120a2b8 │ │ │ │ - @ instruction: 0x0120a0e8 │ │ │ │ - ldrheq pc, [r1, #-24]! @ 0xffffffe8 @ │ │ │ │ + strdeq r1, [sp, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, ror #4 │ │ │ │ - strdeq r9, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a1d2c0 │ │ │ │ - @ instruction: 0x0120a248 │ │ │ │ @ instruction: 0x0120a208 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a220 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a260 │ │ │ │ + teqeq r7, r8, ror r1 │ │ │ │ + @ instruction: 0x01ac2568 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r8, r0 @ │ │ │ │ - @ instruction: 0x0120a238 │ │ │ │ - cmneq r1, r8, ror #21 │ │ │ │ - @ instruction: 0x0120a250 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01294538 │ │ │ │ - ldrdeq ip, [ip, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120a290 │ │ │ │ + @ instruction: 0x0120a220 │ │ │ │ @ instruction: 0x0120a240 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq sp, [ip, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a2dd00 │ │ │ │ + @ instruction: 0x0120a248 │ │ │ │ + cmneq r0, r8, ror #29 │ │ │ │ + @ instruction: 0x0120a250 │ │ │ │ + cmneq r0, r8, asr #29 │ │ │ │ + @ instruction: 0x0120a258 │ │ │ │ + strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + @ instruction: 0x0120a018 │ │ │ │ + @ instruction: 0x0160be98 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a268 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, r2, sl │ │ │ │ - @ instruction: 0x0120a270 │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ - @ instruction: 0x0120a090 │ │ │ │ - @ instruction: 0x0120a200 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac1d20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r8, [r0, r8]! @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a298 │ │ │ │ + teqeq r7, r8, ror r1 │ │ │ │ + strdeq r2, [ip, r8]! │ │ │ │ + @ instruction: 0x0120a2b8 │ │ │ │ smlawbeq r0, r8, r2, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a290 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ smlawteq r0, r0, r2, sl │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120a160 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acc360 │ │ │ │ - @ instruction: 0x0120a298 │ │ │ │ - @ instruction: 0x01aefc70 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq pc, r8, asr #8 │ │ │ │ - @ instruction: 0x0120a338 │ │ │ │ - @ instruction: 0x0120a2a0 │ │ │ │ + @ instruction: 0x0120a2a8 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + subseq fp, pc, #112, 24 @ 0x7000 │ │ │ │ + @ instruction: 0x01ad5488 │ │ │ │ + @ instruction: 0x012dd240 │ │ │ │ + @ instruction: 0x01ab93a0 │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120a2b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r8, r0, #30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq sl, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a310 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + strdeq pc, [sp, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120a160 │ │ │ │ + cmneq r2, r8, lsl #18 │ │ │ │ + @ instruction: 0x0120a338 │ │ │ │ @ instruction: 0x0120a2e0 │ │ │ │ - ldrdeq lr, [r0, r8]! │ │ │ │ - ldrdeq sl, [r0, -r0]! │ │ │ │ - @ instruction: 0x01aefc70 │ │ │ │ - strdeq sl, [r0, -r0]! │ │ │ │ - ldrdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120a300 │ │ │ │ + strdeq r8, [pc, #-56] @ 120a2cc <__bss_end__@@Base+0x3ad510> │ │ │ │ + @ instruction: 0x0120a308 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - biceq r5, r0, r8, lsr #12 │ │ │ │ + moveq r0, r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a320 │ │ │ │ - @ instruction: 0x0120a308 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x0120a310 │ │ │ │ - smlawbeq r0, r8, r3, sl │ │ │ │ - @ instruction: 0x0120a230 │ │ │ │ - ldrsheq r9, [r1, #-152]! @ 0xffffff68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r8, r8, #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a328 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a358 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac4e80 │ │ │ │ - @ instruction: 0x0120a3a0 │ │ │ │ + @ instruction: 0x0120a340 │ │ │ │ + @ instruction: 0x012dd240 │ │ │ │ + @ instruction: 0x01ab93c8 │ │ │ │ + @ instruction: 0x0120a398 │ │ │ │ @ instruction: 0x0120a330 │ │ │ │ - subseq r9, lr, #248, 14 @ 0x3e00000 │ │ │ │ - strheq r0, [ip, #-232]! @ 0xffffff18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a358 │ │ │ │ @ instruction: 0x0120a350 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, lsl #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a360 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a390 │ │ │ │ + smlawbeq r0, r8, r3, sl │ │ │ │ + @ instruction: 0x0120a370 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r8, r0, pc │ │ │ │ - @ instruction: 0x0120a378 │ │ │ │ - rorseq r7, r8, sl │ │ │ │ - smlawteq r0, r0, r5, r9 │ │ │ │ - smlatbeq r6, r0, ip, r7 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r6, r8, lsr #17 │ │ │ │ smlawbeq r0, r0, r3, sl │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r6, r8, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a3e0 │ │ │ │ - teqeq r7, r8, ror r1 │ │ │ │ - @ instruction: 0x01ac24a0 │ │ │ │ + @ instruction: 0x0120a3e8 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01adf0a0 │ │ │ │ @ instruction: 0x0120a410 │ │ │ │ - @ instruction: 0x0120a398 │ │ │ │ + @ instruction: 0x0120a390 │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ + subseq r6, r4, #0, 28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aaa418 │ │ │ │ smlawteq r0, r0, r3, sl │ │ │ │ - @ instruction: 0x01a2dd00 │ │ │ │ + cmneq pc, r8, ror #7 │ │ │ │ ldrdeq r0, [r0, -r8]! │ │ │ │ roreq r8, r8, pc │ │ │ │ smlawteq r0, r8, r3, sl │ │ │ │ - cmneq r0, r8, ror #29 │ │ │ │ - ldrdeq sl, [r0, -r0]! │ │ │ │ - cmneq r0, r8, asr #29 │ │ │ │ - ldrdeq sl, [r0, -r8]! │ │ │ │ - strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ - @ instruction: 0x0120a1a8 │ │ │ │ - @ instruction: 0x0160be98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a3e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab20a0 │ │ │ │ + @ instruction: 0x0120a3e0 │ │ │ │ + smlawteq r0, r8, r5, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1c58 │ │ │ │ + @ instruction: 0x01afd168 │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ + cmneq pc, r8, lsr r1 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a418 │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120a420 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ strdeq r0, [r0, -r8]! │ │ │ │ lsreq r8, r0, #31 │ │ │ │ - teqeq r7, r8, ror r1 │ │ │ │ - @ instruction: 0x01ac2130 │ │ │ │ - @ instruction: 0x0120a438 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aed790 │ │ │ │ + @ instruction: 0x0120a520 │ │ │ │ @ instruction: 0x0120a408 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ + smlawteq r0, r8, r4, sl │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ + @ instruction: 0x0120a4a8 │ │ │ │ + cmneq r1, r8, lsr r8 │ │ │ │ @ instruction: 0x0120a440 │ │ │ │ - @ instruction: 0x0120a428 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - subseq fp, pc, #160, 18 @ 0x280000 │ │ │ │ - @ instruction: 0x01ad53e8 │ │ │ │ - @ instruction: 0x012dd240 │ │ │ │ - @ instruction: 0x01ab9148 │ │ │ │ - @ instruction: 0x0120a468 │ │ │ │ - @ instruction: 0x0120a430 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + subseq r4, r9, #144, 2 @ 0x24 │ │ │ │ + subseq r7, r7, #168, 28 @ 0xa80 │ │ │ │ + @ instruction: 0x01afd190 │ │ │ │ @ instruction: 0x0120a448 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a450 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a4e8 │ │ │ │ + @ instruction: 0x0120a508 │ │ │ │ + @ instruction: 0x0120a3b0 │ │ │ │ + ldrdeq r7, [pc, #-56] @ 120a41c <__bss_end__@@Base+0x3ad660> │ │ │ │ + ldrdeq r8, [r0, -r0]! │ │ │ │ + @ instruction: 0x01b14980 │ │ │ │ @ instruction: 0x01204f40 │ │ │ │ asreq r8, r8, #31 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adf3e8 │ │ │ │ - @ instruction: 0x0120a508 │ │ │ │ - @ instruction: 0x0120a460 │ │ │ │ + @ instruction: 0x0120a468 │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x0120a478 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - strdeq r4, [r2, -r8]! │ │ │ │ - teqeq r5, r8, ror sp │ │ │ │ + lsleq r1, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120a418 │ │ │ │ smlawbeq r0, r8, r4, sl │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - smlawbeq r2, r0, r5, r4 │ │ │ │ - teqeq r5, r8, ror sp │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ + @ instruction: 0x0120a470 │ │ │ │ + smlawbeq r0, r8, r0, sl │ │ │ │ @ instruction: 0x0120a498 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x01223c60 │ │ │ │ - teqeq r5, r8, ror sp │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ + smlawbeq r0, r0, r4, sl │ │ │ │ + cmneq sl, r8, ror #17 │ │ │ │ @ instruction: 0x01209848 │ │ │ │ strdeq r8, [r0, r0]! │ │ │ │ - ldrdeq sl, [r0, -r8]! │ │ │ │ - cmneq pc, r8, lsl #8 │ │ │ │ - @ instruction: 0x0120a4b8 │ │ │ │ - @ instruction: 0x01a2dd00 │ │ │ │ smlawteq r0, r0, r4, sl │ │ │ │ - cmneq r0, r8, ror #29 │ │ │ │ - smlawteq r0, r8, r4, sl │ │ │ │ - cmneq r0, r8, asr #29 │ │ │ │ - ldrdeq sl, [r0, -r0]! │ │ │ │ - strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ - @ instruction: 0x0120a2b0 │ │ │ │ - @ instruction: 0x0160be98 │ │ │ │ - @ instruction: 0x0120a4e0 │ │ │ │ andle r0, r0, r1 │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ + @ instruction: 0x0120a500 │ │ │ │ + @ instruction: 0x0120a4b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x01acfc40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a510 │ │ │ │ - @ instruction: 0x012dd240 │ │ │ │ - @ instruction: 0x01ab9288 │ │ │ │ - @ instruction: 0x0120a538 │ │ │ │ - @ instruction: 0x0120a500 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a520 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsl #18 │ │ │ │ + @ instruction: 0x01afd168 │ │ │ │ + @ instruction: 0x01286b40 │ │ │ │ + asreq r5, r8, #2 │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r9, r0, lsr r8 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ + @ instruction: 0x0120a560 │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120a540 │ │ │ │ + @ instruction: 0x0120a4e0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120a528 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01accae0 │ │ │ │ + @ instruction: 0x0120a638 │ │ │ │ + @ instruction: 0x0120a518 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a560 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adf190 │ │ │ │ - smlawbeq r0, r0, r5, sl │ │ │ │ - @ instruction: 0x0120a530 │ │ │ │ - @ instruction: 0x0120a548 │ │ │ │ - subseq r6, r4, #136, 14 @ 0x2200000 │ │ │ │ - @ instruction: 0x0120a550 │ │ │ │ - smlawbeq r0, r0, r6, sl │ │ │ │ - @ instruction: 0x0120a4a8 │ │ │ │ - strheq r8, [pc, #-56] @ 120a524 <__bss_end__@@Base+0x3ad768> │ │ │ │ + @ instruction: 0x0120a5a8 │ │ │ │ + ldrdeq sl, [r0, -r8]! │ │ │ │ + strdeq ip, [r1, r8]! │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r9, r8, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a568 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a5b8 │ │ │ │ + @ instruction: 0x0120a538 │ │ │ │ smlawbeq r0, r8, r5, sl │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aed8a8 │ │ │ │ - ldrdeq sl, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120a578 │ │ │ │ - @ instruction: 0x0120a5b0 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ - @ instruction: 0x0120a5a0 │ │ │ │ - cmneq r1, r8, asr #16 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r9, r0, #32 │ │ │ │ - @ instruction: 0x0120a5a8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acfba0 │ │ │ │ + lsleq r9, r8, r0 │ │ │ │ + @ instruction: 0x0120a5a0 │ │ │ │ + @ instruction: 0x0120a550 │ │ │ │ + subseq sp, sp, #160, 24 @ 0xa000 │ │ │ │ + subseq r7, pc, #48 @ 0x30 │ │ │ │ + @ instruction: 0x0120a578 │ │ │ │ + subseq r7, pc, #64, 10 @ 0x10000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r0, r0, r5, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a5e0 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acc838 │ │ │ │ - @ instruction: 0x0120a6b0 │ │ │ │ - smlawteq r0, r8, r5, sl │ │ │ │ + subseq r7, pc, #48 @ 0x30 │ │ │ │ + smlawteq r0, r8, lr, r8 │ │ │ │ + cmneq sl, r8, ror #17 │ │ │ │ + @ instruction: 0x0120a2a0 │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rrxeq r9, r8 │ │ │ │ + asreq r9, r0, #32 │ │ │ │ + @ instruction: 0x0120a600 │ │ │ │ + @ instruction: 0x0120a590 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a670 │ │ │ │ - @ instruction: 0x0120a2a8 │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ - @ instruction: 0x0120a668 │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ - subseq sp, sp, #64, 24 @ 0x4000 │ │ │ │ - subseq r4, pc, #248, 16 @ 0xf80000 │ │ │ │ - @ instruction: 0x01208b08 │ │ │ │ - @ instruction: 0x01b14980 │ │ │ │ - @ instruction: 0x0120a610 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ + @ instruction: 0x0120a640 │ │ │ │ + ldrdeq r4, [r0, -r0]! │ │ │ │ + cmneq sl, r8, ror #17 │ │ │ │ + subseq r5, r4, #208, 22 @ 0x34000 │ │ │ │ + @ instruction: 0x01abed28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01208620 │ │ │ │ - lsleq r9, r0 @ │ │ │ │ - @ instruction: 0x0120a628 │ │ │ │ - lsleq r1, r0 @ │ │ │ │ + @ instruction: 0x01af1e08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120a5e8 │ │ │ │ - @ instruction: 0x0120a638 │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ - @ instruction: 0x0120a620 │ │ │ │ - @ instruction: 0x0120a258 │ │ │ │ - @ instruction: 0x0120a648 │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ - @ instruction: 0x0120a630 │ │ │ │ - cmneq sl, r8, ror #17 │ │ │ │ - @ instruction: 0x0120a660 │ │ │ │ - subseq r7, pc, #152, 12 @ 0x9800000 │ │ │ │ + @ instruction: 0x0120a5b8 │ │ │ │ + subseq r1, r5, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0x01af1e30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strheq r9, [r0, r8]! │ │ │ │ + rrxeq r9, r8 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r4, pc, #248, 16 @ 0xf80000 │ │ │ │ - @ instruction: 0x0120a420 │ │ │ │ - @ instruction: 0x0120a570 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a6e0 │ │ │ │ - subseq r5, r4, #152, 24 @ 0x9800 │ │ │ │ - @ instruction: 0x01abecb0 │ │ │ │ + @ instruction: 0x012250e8 │ │ │ │ + subseq r6, ip, #120, 16 @ 0x780000 │ │ │ │ + @ instruction: 0x01af1e58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120a678 │ │ │ │ + @ instruction: 0x0120a5e0 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ @ instruction: 0x01ab8590 │ │ │ │ - @ instruction: 0x0120a6a0 │ │ │ │ + @ instruction: 0x0120a620 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01200420 │ │ │ │ - roreq r9, r0, #1 │ │ │ │ - @ instruction: 0x0120a6a8 │ │ │ │ - @ instruction: 0x0120a730 │ │ │ │ - @ instruction: 0x0120a590 │ │ │ │ - cmneq r1, r8, ror #13 │ │ │ │ - @ instruction: 0x0120a710 │ │ │ │ - smlawbeq r0, r8, r6, sl │ │ │ │ - smlawteq r0, r0, r6, sl │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r3, r8, asr #24 │ │ │ │ - ldrdeq sl, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - subseq fp, r4, #8, 10 @ 0x2000000 │ │ │ │ - teqeq r3, r8, asr #24 │ │ │ │ - @ instruction: 0x01200508 │ │ │ │ - lsleq r9, r8, #2 │ │ │ │ + @ instruction: 0x01208620 │ │ │ │ + lsleq r9, r0 @ │ │ │ │ + @ instruction: 0x0120a630 │ │ │ │ + smlawbeq r0, r0, r6, sl │ │ │ │ + ldrdeq r9, [sp, -r0]! │ │ │ │ + @ instruction: 0x01a1c320 │ │ │ │ + @ instruction: 0x0120a428 │ │ │ │ + ldrheq sp, [r1, #-104]! @ 0xffffff98 │ │ │ │ + @ instruction: 0x0120a668 │ │ │ │ + @ instruction: 0x0120a608 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a738 │ │ │ │ - @ instruction: 0x01208bb0 │ │ │ │ - cmneq sl, r8, ror #17 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ + smlawbeq r0, r8, r6, sl │ │ │ │ + @ instruction: 0x0120a650 │ │ │ │ @ instruction: 0x01741b98 │ │ │ │ - @ instruction: 0x0120a720 │ │ │ │ + @ instruction: 0x0120a670 │ │ │ │ andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01204938 │ │ │ │ - cmneq sl, r8, ror #17 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strheq r9, [r0, r8]! │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ asreq r2, r8, sp │ │ │ │ - @ instruction: 0x0120a750 │ │ │ │ - @ instruction: 0x0120a708 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r9, r0, r1 │ │ │ │ + @ instruction: 0x0120a6a8 │ │ │ │ + @ instruction: 0x0120a660 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ae5450 │ │ │ │ + @ instruction: 0x01ae5360 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - ldrdeq r5, [ip, r8]! │ │ │ │ - @ instruction: 0x0120a768 │ │ │ │ - @ instruction: 0x0120a728 │ │ │ │ + @ instruction: 0x01ac5920 │ │ │ │ + @ instruction: 0x0120a6b8 │ │ │ │ + @ instruction: 0x0120a678 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a740 │ │ │ │ + @ instruction: 0x0120a690 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a770 │ │ │ │ + smlawteq r0, r0, r6, sl │ │ │ │ + @ instruction: 0x01200420 │ │ │ │ + roreq r9, r0, #1 │ │ │ │ strdeq r9, [r9, -r0]! │ │ │ │ @ instruction: 0x01a1d2c0 │ │ │ │ - @ instruction: 0x0120a7a8 │ │ │ │ - @ instruction: 0x0120a748 │ │ │ │ - smulwteq r0, r8, r3 │ │ │ │ - asreq r9, r8, r1 │ │ │ │ + @ instruction: 0x0120a740 │ │ │ │ + @ instruction: 0x0120a6a0 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad5820 │ │ │ │ + @ instruction: 0x01ad58c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120a760 │ │ │ │ + @ instruction: 0x0120a6b0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a778 │ │ │ │ + smlawteq r0, r8, r6, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, r7, sl │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r8, r7, sl │ │ │ │ + @ instruction: 0x0120a6e8 │ │ │ │ + @ instruction: 0x01200508 │ │ │ │ + lsleq r9, r8, #2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abe828 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a790 │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120a700 │ │ │ │ + @ instruction: 0x01abe850 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a830 │ │ │ │ + smlawteq r0, r8, r8, sl │ │ │ │ + subseq r2, r8, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0x01abe878 │ │ │ │ + ldrdeq r9, [sp, -r0]! │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r9, r0, #3 │ │ │ │ + @ instruction: 0x01abe8a0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsreq r9, r0, r1 │ │ │ │ @ instruction: 0x012b1340 │ │ │ │ lsreq r3, r0, #1 │ │ │ │ - @ instruction: 0x0120a7e0 │ │ │ │ - @ instruction: 0x0120a7a0 │ │ │ │ - @ instruction: 0x0120a7b8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abe8c8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01076298 │ │ │ │ + subseq fp, r3, #136, 18 @ 0x220000 │ │ │ │ + strdeq lr, [fp, r0]! │ │ │ │ + @ instruction: 0x0120a828 │ │ │ │ + @ instruction: 0x0120a720 │ │ │ │ + subeq r1, lr, #112, 16 @ 0x700000 │ │ │ │ + @ instruction: 0x01abe918 │ │ │ │ + @ instruction: 0x0120a768 │ │ │ │ cmneq r4, r8, ror #28 │ │ │ │ - @ instruction: 0x0120a7e8 │ │ │ │ + smulwteq r0, r8, r3 │ │ │ │ + asreq r9, r8, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abe940 │ │ │ │ + @ instruction: 0x0120a830 │ │ │ │ andle r0, r0, r1 │ │ │ │ + @ instruction: 0x0120a778 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + subeq r2, r2, #240, 8 @ 0xf0000000 │ │ │ │ + @ instruction: 0x01ad5488 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq sl, r8, ror #17 │ │ │ │ + @ instruction: 0x0120a790 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0120a7a0 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsleq r9, r0, #3 │ │ │ │ + @ instruction: 0x0120a7a8 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0120a7b0 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0120a7b8 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + smlawteq r0, r0, r7, sl │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawteq r0, r8, r7, sl │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - subeq r2, r2, #64, 6 │ │ │ │ - @ instruction: 0x01ad53e8 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0120a7e0 │ │ │ │ + smlawbeq r0, r8, r7, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r9, r8, #3 │ │ │ │ - @ instruction: 0x0120a810 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120a800 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac9ea8 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x0120a820 │ │ │ │ - @ instruction: 0x0120a960 │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120a810 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01076298 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad7ee0 │ │ │ │ - @ instruction: 0x0120a860 │ │ │ │ - @ instruction: 0x0120a808 │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r0, r0]! │ │ │ │ - strdeq sl, [r0, -r0]! │ │ │ │ - cmneq r4, r8, lsr #7 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ + @ instruction: 0x0120a850 │ │ │ │ + @ instruction: 0x0120a820 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01aca150 │ │ │ │ @ instruction: 0x0120a840 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sl, r8, ror #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x0120a860 │ │ │ │ + @ instruction: 0x0120aba8 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad7f80 │ │ │ │ + @ instruction: 0x0120aa50 │ │ │ │ @ instruction: 0x0120a848 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a868 │ │ │ │ - @ instruction: 0x01286b90 │ │ │ │ - @ instruction: 0x01ae92a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r9, [r0, r8]! │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ - @ instruction: 0x0120a850 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a648 │ │ │ │ + cmneq r4, r8, lsr #7 │ │ │ │ + @ instruction: 0x0120a8a8 │ │ │ │ + strdeq r1, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120a708 │ │ │ │ @ instruction: 0x0120a870 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a530 │ │ │ │ + @ instruction: 0x0120a878 │ │ │ │ + @ instruction: 0x0120a628 │ │ │ │ + @ instruction: 0x0120a890 │ │ │ │ smlawbeq r0, r0, r8, sl │ │ │ │ + @ instruction: 0x0120a8a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a970 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae27c8 │ │ │ │ - @ instruction: 0x0120a900 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r9, r0, #4 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01af8668 │ │ │ │ - @ instruction: 0x0120aa00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120a8b8 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [ip, #-168]! @ 0xffffff58 │ │ │ │ - smlawteq r0, r0, r8, sl │ │ │ │ - @ instruction: 0x0120a838 │ │ │ │ - @ instruction: 0x0120a8e0 │ │ │ │ - @ instruction: 0x01a85960 │ │ │ │ - ldrdeq sl, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r8, r8, lsr r9 │ │ │ │ + moveq r0, r8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120a968 │ │ │ │ @ instruction: 0x012003b8 │ │ │ │ asreq r9, r8, #4 │ │ │ │ @ instruction: 0x0120a8e8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ strdeq sl, [r0, -r0]! │ │ │ │ + strdeq pc, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120a868 │ │ │ │ + cmneq ip, r8, lsr #1 │ │ │ │ + @ instruction: 0x0120ab38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120a908 │ │ │ │ + smlawbeq r0, r0, r7, sl │ │ │ │ @ instruction: 0x0120a948 │ │ │ │ - @ instruction: 0x0120a8a0 │ │ │ │ - @ instruction: 0x0120a950 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ - @ instruction: 0x0120a938 │ │ │ │ - @ instruction: 0x01a10f70 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10268 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - roreq r9, r0, r2 │ │ │ │ + @ instruction: 0x01a85960 │ │ │ │ @ instruction: 0x01210a10 │ │ │ │ @ instruction: 0x01aa8f78 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + roreq r9, r0, r2 │ │ │ │ + @ instruction: 0x0120a938 │ │ │ │ + cmneq pc, r8, lsl #8 │ │ │ │ @ instruction: 0x0120a930 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, ror #3 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, asr #23 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8e58 │ │ │ │ - @ instruction: 0x0120aa08 │ │ │ │ @ instruction: 0x0120a940 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac4598 │ │ │ │ + @ instruction: 0x0120a950 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120a960 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ @ instruction: 0x01208670 │ │ │ │ lsleq r9, r8 @ │ │ │ │ - @ instruction: 0x0120aa78 │ │ │ │ - smlawbeq r0, r8, r8, sl │ │ │ │ - andle r0, r0, r0 │ │ │ │ - @ instruction: 0x01ab2028 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120a9a8 │ │ │ │ + @ instruction: 0x0120aa68 │ │ │ │ + @ instruction: 0x0120a978 │ │ │ │ + cmneq ip, r8, ror #20 │ │ │ │ smlawbeq r0, r0, r9, sl │ │ │ │ - strheq r1, [sp, #-8]! │ │ │ │ - @ instruction: 0x0120a990 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + cmneq ip, r8, lsl #21 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r0, r8, r8, sl │ │ │ │ @ instruction: 0x01209de0 │ │ │ │ @ instruction: 0x01aaa508 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abd770 │ │ │ │ + @ instruction: 0x01286b90 │ │ │ │ + @ instruction: 0x01ae9140 │ │ │ │ @ instruction: 0x012091b8 │ │ │ │ asreq r9, r0, #5 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01ab2028 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120aa50 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq sl, [ip, r0]! │ │ │ │ + @ instruction: 0x0120a9a8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ + @ instruction: 0x0120a9b8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ + smlawteq r0, r8, r9, sl │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01076298 │ │ │ │ - andle r0, r0, r2 │ │ │ │ - @ instruction: 0x01ab2028 │ │ │ │ - smlawteq r0, r0, r9, sl │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ + @ instruction: 0x0120a9e0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawbeq r0, r0, pc, r4 @ │ │ │ │ roreq r9, r8, #5 │ │ │ │ - ldrdeq sl, [r0, -r0]! │ │ │ │ - cmneq sl, r8, ror #17 │ │ │ │ - @ instruction: 0x0120a9e0 │ │ │ │ - @ instruction: 0x0120a9b8 │ │ │ │ - tsteq r8, r0, lsl r7 │ │ │ │ - @ instruction: 0x0120a8b8 │ │ │ │ - andle r0, r0, r3 │ │ │ │ - @ instruction: 0x01ab2028 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ strdeq sl, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120aa70 │ │ │ │ - @ instruction: 0x0120a9b0 │ │ │ │ - @ instruction: 0x0120aa20 │ │ │ │ - subseq r4, lr, #216, 24 @ 0xd800 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ + @ instruction: 0x0120aa00 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ + @ instruction: 0x0120aa10 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r9, r0, r3 │ │ │ │ + @ instruction: 0x0120aa28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ @ instruction: 0x0120aa38 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ - @ instruction: 0x0120aa30 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ - @ instruction: 0x0120a978 │ │ │ │ - @ instruction: 0x016d1098 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ @ instruction: 0x0120aa48 │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ - smlawteq r0, r0, r7, sl │ │ │ │ - @ instruction: 0x0120a890 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r0, r0, sl, sl │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120a990 │ │ │ │ ldrdeq r1, [r0, -r0]! │ │ │ │ lsreq r9, r8, r3 │ │ │ │ - smlawteq r8, r0, r0, r8 │ │ │ │ - @ instruction: 0x01ab5890 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5128 │ │ │ │ - smlawteq r0, r8, sl, sl │ │ │ │ - @ instruction: 0x0120aa68 │ │ │ │ - @ instruction: 0x0120aae0 │ │ │ │ - @ instruction: 0x0120aa60 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ab00 │ │ │ │ + @ instruction: 0x0120aa70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r0, r0, sl, sl │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120abb0 │ │ │ │ @ instruction: 0x0120aa90 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x0120aae8 │ │ │ │ - smlawbeq r0, r8, ip, sl │ │ │ │ + subseq sp, r6, #136, 26 @ 0x2200 │ │ │ │ + @ instruction: 0x0120aaa0 │ │ │ │ + @ instruction: 0x0120aba0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r9, r0, #6 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq r4, [ip, r0]! │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ - strdeq fp, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120aaa8 │ │ │ │ - smlawteq r0, r0, sl, sl │ │ │ │ - rorseq r7, r8, sl │ │ │ │ - ldrdeq r9, [r0, -r8]! │ │ │ │ - tsteq r6, r8, lsl sp │ │ │ │ - @ instruction: 0x0120ab20 │ │ │ │ - @ instruction: 0x0120aaa0 │ │ │ │ - @ instruction: 0x0128c118 │ │ │ │ - @ instruction: 0x01afc380 │ │ │ │ + @ instruction: 0x0120a920 │ │ │ │ + strdeq r7, [pc, #-56] @ 120aa74 <__bss_end__@@Base+0x3adcb8> │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + ldrdeq r2, [lr, r8]! │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af8640 │ │ │ │ + subseq lr, sl, #192, 12 @ 0xc000000 │ │ │ │ + @ instruction: 0x0120a970 │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120aa60 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120a970 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r9, r8, #7 │ │ │ │ - @ instruction: 0x0120ab50 │ │ │ │ - ldrdeq sl, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120a7b0 │ │ │ │ - cmneq r4, r8, asr lr │ │ │ │ - subseq ip, r5, #24, 24 @ 0x1800 │ │ │ │ - strdeq fp, [pc, r8]! │ │ │ │ - @ instruction: 0x0120ab68 │ │ │ │ - strdeq sl, [r0, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ab28 │ │ │ │ + @ instruction: 0x0120aae8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16a50 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5b78 │ │ │ │ + smlawteq r0, r8, sl, sl │ │ │ │ + smlawbeq r0, r0, fp, sl │ │ │ │ + @ instruction: 0x0120aab8 │ │ │ │ + smlawbeq r0, r8, fp, sl │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01076298 │ │ │ │ + @ instruction: 0x0120ab08 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01201758 │ │ │ │ lsreq r9, r0 @ │ │ │ │ - @ instruction: 0x0120ab48 │ │ │ │ @ instruction: 0x0120ab10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq sl, r8, ror #17 │ │ │ │ + @ instruction: 0x0120ab20 │ │ │ │ + @ instruction: 0x0120ab00 │ │ │ │ + tsteq r8, r0, lsl r7 │ │ │ │ + @ instruction: 0x0120a900 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0120ab30 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120abe0 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acab50 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae3ba0 │ │ │ │ - @ instruction: 0x0120aba0 │ │ │ │ - @ instruction: 0x0120ab40 │ │ │ │ - @ instruction: 0x0120ac30 │ │ │ │ - @ instruction: 0x0120ab38 │ │ │ │ + @ instruction: 0x0120ab70 │ │ │ │ + @ instruction: 0x01a10f70 │ │ │ │ + @ instruction: 0x0120ab50 │ │ │ │ + cmneq sp, r8, rrx │ │ │ │ + @ instruction: 0x0120ab60 │ │ │ │ + andle r0, r0, r1 │ │ │ │ smlawteq r0, r0, sp, r1 │ │ │ │ ldrdeq r9, [r0, r8]! │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120ab60 │ │ │ │ + @ instruction: 0x01abd810 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10240 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, asr fp │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + strdeq r8, [sp, r8]! @ │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ @ instruction: 0x0120ab78 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - subeq r7, r8, #136, 20 @ 0x88000 │ │ │ │ - @ instruction: 0x01ad53e8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad2260 │ │ │ │ - @ instruction: 0x0120ab90 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012250e8 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x012062e8 │ │ │ │ lsleq r9, r0, #8 │ │ │ │ - @ instruction: 0x0120ac08 │ │ │ │ - smlawbeq r0, r0, fp, sl │ │ │ │ - @ instruction: 0x0120abb0 │ │ │ │ - strdeq r1, [sp, #-104]! @ 0xffffff98 │ │ │ │ ldrdeq sl, [r0, -r0]! │ │ │ │ - andle r0, r0, r1 │ │ │ │ - subseq fp, r3, #24, 28 @ 0x180 │ │ │ │ - @ instruction: 0x01b16a78 │ │ │ │ - smlawteq r0, r8, fp, sl │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - subseq ip, r4, #176, 4 │ │ │ │ - teqeq r8, r8, lsr #3 │ │ │ │ + @ instruction: 0x0120ab90 │ │ │ │ + @ instruction: 0x0120ac60 │ │ │ │ + @ instruction: 0x0120aaa8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120abb8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120ac38 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + roreq r5, r0, r1 │ │ │ │ + @ instruction: 0x0120abe0 │ │ │ │ + @ instruction: 0x01afd1b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abe8c8 │ │ │ │ + smlawteq r0, r0, fp, sl │ │ │ │ @ instruction: 0x012017e8 │ │ │ │ lsreq r9, r8, #8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ strdeq sl, [r0, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b1ee08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ac20 │ │ │ │ + @ instruction: 0x01afd1e0 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - ldrdeq r9, [ip, r8]! │ │ │ │ - @ instruction: 0x0120ac70 │ │ │ │ + @ instruction: 0x01acae98 │ │ │ │ @ instruction: 0x0120ac00 │ │ │ │ - subeq fp, ip, #248, 6 @ 0xe0000003 │ │ │ │ - lsrseq r5, r0, #25 │ │ │ │ + @ instruction: 0x01afd208 │ │ │ │ + @ instruction: 0x0120ac50 │ │ │ │ + @ instruction: 0x0120abe8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd230 │ │ │ │ + @ instruction: 0x0120ac10 │ │ │ │ + subseq r4, lr, #240, 16 @ 0xf00000 │ │ │ │ + @ instruction: 0x0120ac20 │ │ │ │ + ldrdeq sl, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r9, r0, r4 │ │ │ │ + @ instruction: 0x0120ab48 │ │ │ │ + qdsubeq r1, r8, sp │ │ │ │ + @ instruction: 0x0120ac30 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ + @ instruction: 0x0120a770 │ │ │ │ + @ instruction: 0x0120aab0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ac38 │ │ │ │ + @ instruction: 0x0120ac68 │ │ │ │ + smlawteq r8, r0, r0, r8 │ │ │ │ + @ instruction: 0x01ab5868 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - strdeq r4, [ip, r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120ac28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x01ac5420 │ │ │ │ + @ instruction: 0x0120acb0 │ │ │ │ @ instruction: 0x0120ac48 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ - @ instruction: 0x0120ac50 │ │ │ │ - @ instruction: 0x0120ad10 │ │ │ │ - @ instruction: 0x0120aba8 │ │ │ │ - @ instruction: 0x016d1598 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r9, r8, r4 │ │ │ │ - teqeq r8, r8, ror fp │ │ │ │ - asrseq r5, r8, #25 │ │ │ │ + smlawteq r0, r0, ip, sl │ │ │ │ + @ instruction: 0x0120ac40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120ace8 │ │ │ │ + @ instruction: 0x0120ac78 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac4200 │ │ │ │ - @ instruction: 0x0120ad58 │ │ │ │ - @ instruction: 0x0120ac68 │ │ │ │ + smlawteq r0, r8, ip, sl │ │ │ │ + @ instruction: 0x0120af30 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5128 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abe7b0 │ │ │ │ - @ instruction: 0x0120ae30 │ │ │ │ - @ instruction: 0x0120ac78 │ │ │ │ + @ instruction: 0x01ac4f98 │ │ │ │ @ instruction: 0x0120aca8 │ │ │ │ - ldrdeq lr, [fp, r8]! │ │ │ │ + rorseq r7, r8, sl │ │ │ │ + @ instruction: 0x0120aca0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r9, r0, #9 │ │ │ │ - @ instruction: 0x0120acb0 │ │ │ │ - ldrsheq r7, [r2, #-120]! @ 0xffffff88 │ │ │ │ - subseq r3, r8, #184, 24 @ 0xb800 │ │ │ │ - @ instruction: 0x01abe800 │ │ │ │ - smlawteq r0, r0, ip, sl │ │ │ │ - andle r0, r0, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abe828 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abe850 │ │ │ │ - @ instruction: 0x012086a8 │ │ │ │ - rorseq r5, r0 @ │ │ │ │ - subseq ip, r3, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0x01abe878 │ │ │ │ + @ instruction: 0x0123e6e8 │ │ │ │ + teqeq r4, r8, lsl sp │ │ │ │ + smlawbeq r0, r0, r9, r9 │ │ │ │ + tsteq r6, r8, lsl sp │ │ │ │ + @ instruction: 0x0120ad18 │ │ │ │ + smlawbeq r0, r0, ip, sl │ │ │ │ + @ instruction: 0x0128c118 │ │ │ │ + @ instruction: 0x01afc420 │ │ │ │ + @ instruction: 0x0120ad48 │ │ │ │ + @ instruction: 0x0120acb8 │ │ │ │ + @ instruction: 0x0120a750 │ │ │ │ + cmneq r4, r8, asr lr │ │ │ │ + subseq sl, r5, #120, 8 @ 0x78000000 │ │ │ │ + ldrdeq fp, [pc, r0]! │ │ │ │ + @ instruction: 0x0120ad58 │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ ldrdeq r1, [r0, -r0]! │ │ │ │ asreq r9, r8, #9 │ │ │ │ - subseq fp, r3, #120, 14 @ 0x1e00000 │ │ │ │ - @ instruction: 0x01b16aa0 │ │ │ │ - subeq r0, lr, #160, 18 @ 0x280000 │ │ │ │ - @ instruction: 0x01abe8a0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ad18 │ │ │ │ + @ instruction: 0x0120ad20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abe8c8 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ - @ instruction: 0x01abe828 │ │ │ │ - @ instruction: 0x0120ad40 │ │ │ │ + @ instruction: 0x01b16a50 │ │ │ │ + @ instruction: 0x0120ad00 │ │ │ │ + cmneq pc, r8, lsr #8 │ │ │ │ @ instruction: 0x0120ad08 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac4610 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac6078 │ │ │ │ + @ instruction: 0x0120ad40 │ │ │ │ + @ instruction: 0x0120ad10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ae08 │ │ │ │ + @ instruction: 0x0120ad28 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120ae40 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5650 │ │ │ │ - @ instruction: 0x0120ad48 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - ldrdeq r7, [sp, r0]! │ │ │ │ - subseq ip, r3, #64, 14 @ 0x1000000 │ │ │ │ - @ instruction: 0x01b16ac8 │ │ │ │ - @ instruction: 0x0120ad70 │ │ │ │ + strdeq sl, [ip, r8]! │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae3ab0 │ │ │ │ + @ instruction: 0x0120ad98 │ │ │ │ + @ instruction: 0x0120ad38 │ │ │ │ + @ instruction: 0x0120aeb8 │ │ │ │ @ instruction: 0x0120ad30 │ │ │ │ - @ instruction: 0x0120ad50 │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120aca0 │ │ │ │ - cmneq r2, r8, asr #10 │ │ │ │ - @ instruction: 0x0120ada8 │ │ │ │ - @ instruction: 0x0120ad20 │ │ │ │ + @ instruction: 0x0120ad50 │ │ │ │ smlawbeq r0, r0, lr, r0 │ │ │ │ strdeq r9, [r0, r0]! │ │ │ │ - @ instruction: 0x012923b8 │ │ │ │ - strdeq r9, [fp, r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120ad68 │ │ │ │ - smlawbeq r0, r0, sp, sl │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ + @ instruction: 0x0120ad70 │ │ │ │ + subeq r5, r4, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0x0120ad78 │ │ │ │ + @ instruction: 0x0120ae78 │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ + cmneq pc, r8, lsl r4 @ │ │ │ │ smlawbeq r0, r8, sp, sl │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + subeq r7, r8, #136, 20 @ 0x88000 │ │ │ │ + @ instruction: 0x01ad5488 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ad2300 │ │ │ │ + @ instruction: 0x0120ae68 │ │ │ │ @ instruction: 0x0120ad90 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad2f30 │ │ │ │ @ instruction: 0x01201350 │ │ │ │ lsleq r9, r8, r5 │ │ │ │ + @ instruction: 0x0120adb0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120ad98 │ │ │ │ - @ instruction: 0x0120adb8 │ │ │ │ - @ instruction: 0x01ac8300 │ │ │ │ - smlawteq r0, r8, sp, sl │ │ │ │ - @ instruction: 0x01ac82b0 │ │ │ │ - subseq r9, r6, #40, 4 @ 0x80000002 │ │ │ │ - @ instruction: 0x01b16af0 │ │ │ │ + @ instruction: 0x0121d360 │ │ │ │ + smlawteq r0, r0, sp, sl │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r8, [ip, r8]! @ │ │ │ │ + @ instruction: 0x0121d360 │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121d360 │ │ │ │ strdeq sl, [r0, -r0]! │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ - subseq r9, r4, #160, 14 @ 0x2800000 │ │ │ │ - @ instruction: 0x01b195e8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r9, r0, #10 │ │ │ │ @ instruction: 0x0120b068 │ │ │ │ cmneq ip, r8, lsl r2 │ │ │ │ - @ instruction: 0x0120ab70 │ │ │ │ - @ instruction: 0x0120ad78 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121d360 │ │ │ │ @ instruction: 0x0120ae00 │ │ │ │ - tsteq r8, r8, asr #4 │ │ │ │ - @ instruction: 0x016a2998 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ae10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121d360 │ │ │ │ @ instruction: 0x0120ae18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq sp, r8, asr #10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af1e80 │ │ │ │ @ instruction: 0x0120ae38 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01af95b8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + subseq sl, r3, #40, 28 @ 0x280 │ │ │ │ + @ instruction: 0x01b16a78 │ │ │ │ @ instruction: 0x01206300 │ │ │ │ roreq r9, r8, #10 │ │ │ │ - @ instruction: 0x0120ae68 │ │ │ │ - @ instruction: 0x0120ae20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ae40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ae48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ae70 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad0a00 │ │ │ │ - @ instruction: 0x0120ae60 │ │ │ │ - rorseq sl, r0, #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af8820 │ │ │ │ - ldrdeq sl, [r0, -r8]! │ │ │ │ + cmneq sp, r8, lsr #10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abe940 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0120ae50 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b1ee08 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120ae78 │ │ │ │ + @ instruction: 0x0120ae58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ smlawbeq r0, r0, lr, sl │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac9e80 │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120ae60 │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120ae70 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120aea0 │ │ │ │ + smlawteq r0, r0, lr, sl │ │ │ │ @ instruction: 0x0120ae90 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ - subseq r0, ip, #232, 24 @ 0xe800 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - ldrdeq sl, [r0, -r8]! │ │ │ │ - @ instruction: 0x01b19638 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120aee0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + msreq R11_usr, r8, ror lr │ │ │ │ + teqeq r4, r8 @ │ │ │ │ + @ instruction: 0x0120aea0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01240338 │ │ │ │ + teqeq r4, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r9, r0 @ │ │ │ │ - @ instruction: 0x0120aeb8 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - subeq r2, r2, #200, 8 @ 0xc8000000 │ │ │ │ - @ instruction: 0x01ad53e8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r8, r8, r4 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac9ea8 │ │ │ │ + @ instruction: 0x01ac4f98 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120aeb0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120af60 │ │ │ │ + ldrdeq sl, [r0, -r8]! │ │ │ │ + smlawteq r6, r8, r1, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1c9b0 │ │ │ │ + @ instruction: 0x0120aee0 │ │ │ │ + smlawbeq r0, r8, pc, sl @ │ │ │ │ + @ instruction: 0x0120ae08 │ │ │ │ + cmneq sp, r8, asr r4 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + ldrdeq r4, [ip, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, lr, sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + lsreq r9, r8 @ │ │ │ │ + strdeq sl, [r0, -r0]! │ │ │ │ @ instruction: 0x0120aee8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r9, r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120af18 │ │ │ │ - subseq r9, sp, #168, 14 @ 0x2a00000 │ │ │ │ - @ instruction: 0x01a2fe70 │ │ │ │ + @ instruction: 0x01afd258 │ │ │ │ @ instruction: 0x0120af10 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, asr #5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b008 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac5420 │ │ │ │ @ instruction: 0x0120af28 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ - @ instruction: 0x0120af40 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq r7, r8, ror #16 │ │ │ │ + ldrdeq fp, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120af18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r9, r0, #11 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ + @ instruction: 0x0120af48 │ │ │ │ + cmneq r2, r8, ror #15 │ │ │ │ @ instruction: 0x0120af50 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ - @ instruction: 0x0120af60 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ - @ instruction: 0x0120af78 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + moveq r0, r8 │ │ │ │ + subseq sl, r3, #160, 14 @ 0x2800000 │ │ │ │ + @ instruction: 0x01b16aa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120af90 │ │ │ │ + subeq r9, r5, #16, 28 @ 0x100 │ │ │ │ + @ instruction: 0x01abe968 │ │ │ │ @ instruction: 0x01284b10 │ │ │ │ strdeq sl, [sl, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r6, r8, r1, r6 │ │ │ │ + @ instruction: 0x01abe8a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r9, r8, #12 │ │ │ │ - @ instruction: 0x0120af90 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ - @ instruction: 0x0120afa0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ - @ instruction: 0x0120afb0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ + ldrdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120af78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b158 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac5a38 │ │ │ │ + @ instruction: 0x0120afe0 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ad7170 │ │ │ │ + subseq fp, r3, #168, 12 @ 0xa800000 │ │ │ │ + @ instruction: 0x01b16ac8 │ │ │ │ smlawteq r0, r8, pc, sl @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + cmneq pc, r8, asr #8 │ │ │ │ @ instruction: 0x01209128 │ │ │ │ lsreq r9, r0, r6 │ │ │ │ + ldrdeq sl, [r0, -r0]! │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ - ldrdeq sl, [r0, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r6, r8, r1, r6 │ │ │ │ - adcsle r5, sl, #108, 22 @ 0x1b000 │ │ │ │ - @ instruction: 0x01a2fe70 │ │ │ │ - subseq r9, sp, #0, 16 │ │ │ │ - @ instruction: 0x0120afe0 │ │ │ │ - strdeq sl, [r0, -r8]! │ │ │ │ - lslseq sl, r8, #23 │ │ │ │ + @ instruction: 0x01ac4638 │ │ │ │ + @ instruction: 0x0120b008 │ │ │ │ + @ instruction: 0x0120afa8 │ │ │ │ + @ instruction: 0x0120afe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b195e8 │ │ │ │ + @ instruction: 0x0120af40 │ │ │ │ + cmneq r2, r8, lsr #10 │ │ │ │ + ldrdeq fp, [r0, -r0]! │ │ │ │ + @ instruction: 0x0120af98 │ │ │ │ + @ instruction: 0x012923b8 │ │ │ │ + @ instruction: 0x01ab9a58 │ │ │ │ smlawteq r0, r0, r1, r9 │ │ │ │ asreq r9, r8, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b030 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r8, r8, r4 │ │ │ │ + strdeq sl, [r0, -r8]! │ │ │ │ + @ instruction: 0x0120b018 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ @ instruction: 0x0120b020 │ │ │ │ - @ instruction: 0x016d1998 │ │ │ │ - @ instruction: 0x0120b028 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ + strheq fp, [r0, -r8]! │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ + strheq fp, [r0, -r0]! │ │ │ │ + tsteq r8, r8, asr #4 │ │ │ │ + @ instruction: 0x0120b0a0 │ │ │ │ + subeq r5, r4, #64, 24 @ 0x4000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab5ac0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b060 │ │ │ │ - @ instruction: 0x0120b048 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r9, r0, #13 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r0, [r4, -r0]! @ │ │ │ │ + qsubeq fp, r0, r0 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ qsubeq fp, r8, r0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0120b060 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r0, [r4, -r0]! @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strheq fp, [r0, -r0]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r1, [ip, #-72]! @ 0xffffffb8 │ │ │ │ + @ instruction: 0x0120b048 │ │ │ │ + lsleq r0, r0 @ │ │ │ │ smlawbeq r0, r8, r0, fp │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ - @ instruction: 0x0120af00 │ │ │ │ - @ instruction: 0x01a2fe48 │ │ │ │ + @ instruction: 0x0120b038 │ │ │ │ smlawbeq r0, r0, r4, r0 │ │ │ │ lsreq r9, r8, #13 │ │ │ │ - @ instruction: 0x0120b0a0 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ - adcsle r5, sl, #112, 22 @ 0x1c000 │ │ │ │ - @ instruction: 0x01a2fe48 │ │ │ │ - @ instruction: 0x0120afe8 │ │ │ │ - @ instruction: 0x0120b090 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120b070 │ │ │ │ + @ instruction: 0x0120b098 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120b078 │ │ │ │ @ instruction: 0x0120b0a8 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ + @ instruction: 0x0120b148 │ │ │ │ + @ instruction: 0x0120afb8 │ │ │ │ + cmneq pc, r8, lsr r4 @ │ │ │ │ + @ instruction: 0x016a2998 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq ip, r9, r8, lsl #3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strheq fp, [r0, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b130 │ │ │ │ smlawteq r0, r8, lr, r0 │ │ │ │ ldrdeq r9, [r0, r0]! │ │ │ │ - @ instruction: 0x012a97e8 │ │ │ │ - asreq r4, r8, #24 │ │ │ │ - strdeq fp, [r0, -r0]! │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + ldrdeq r2, [sp, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r0, r8, r0, fp │ │ │ │ @ instruction: 0x0120b0e0 │ │ │ │ - smlawteq r8, r0, r0, r8 │ │ │ │ - @ instruction: 0x0120b0e8 │ │ │ │ - @ instruction: 0x0120b150 │ │ │ │ - @ instruction: 0x0120b018 │ │ │ │ - cmneq sp, r8, asr #14 │ │ │ │ - @ instruction: 0x0120aeb0 │ │ │ │ - @ instruction: 0x0120b070 │ │ │ │ + @ instruction: 0x01ac8300 │ │ │ │ + @ instruction: 0x0120b120 │ │ │ │ + @ instruction: 0x01ac82b0 │ │ │ │ + subseq r9, r6, #224, 2 @ 0x38 │ │ │ │ + @ instruction: 0x01b16af0 │ │ │ │ + strdeq fp, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a2dd00 │ │ │ │ @ instruction: 0x0120b108 │ │ │ │ - cmneq pc, r8, lsl #14 │ │ │ │ + cmneq r0, r8, ror #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r9, [r0, r8]! │ │ │ │ @ instruction: 0x0120b110 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + cmneq r0, r8, asr #29 │ │ │ │ + @ instruction: 0x0120b118 │ │ │ │ + strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + @ instruction: 0x0120ae30 │ │ │ │ + @ instruction: 0x0160be98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab20a0 │ │ │ │ - @ instruction: 0x0120b208 │ │ │ │ - smlawteq r0, r8, r0, fp │ │ │ │ - @ instruction: 0x0120b128 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ - strdeq sl, [r0, -r0]! │ │ │ │ + ldrdeq r8, [ip, r8]! @ │ │ │ │ + @ instruction: 0x0120b150 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ + subseq r7, r4, #232, 4 @ 0x8000000e │ │ │ │ @ instruction: 0x01b195e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b138 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b158 │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r9, r0, #14 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01adfd70 │ │ │ │ - @ instruction: 0x0120b238 │ │ │ │ - @ instruction: 0x0120b148 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120b138 │ │ │ │ + smlawbeq r0, r0, sp, sl │ │ │ │ + @ instruction: 0x0120b010 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b240 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ - @ instruction: 0x0120b190 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ - @ instruction: 0x0120b178 │ │ │ │ - subseq r5, r9, #248, 20 @ 0xf8000 │ │ │ │ + @ instruction: 0x0120b160 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r8, r1, fp │ │ │ │ + @ instruction: 0x0120b170 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsreq r0, r0, pc │ │ │ │ smlawbeq r0, r8, r1, fp │ │ │ │ - @ instruction: 0x0120b230 │ │ │ │ + cmneq r2, r8, lsr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r9, r8, #14 │ │ │ │ - strdeq fp, [r0, -r8]! │ │ │ │ - strdeq r7, [pc, #-104] @ 120b12c <__bss_end__@@Base+0x3ae370> │ │ │ │ + @ instruction: 0x0120b190 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aec908 │ │ │ │ - @ instruction: 0x0120b1a0 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0120b178 │ │ │ │ + lsleq r0, r0 @ │ │ │ │ + @ instruction: 0x0120b1a8 │ │ │ │ + @ instruction: 0x0120b168 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aad3e8 │ │ │ │ - @ instruction: 0x0120b1b0 │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ + @ instruction: 0x0120b198 │ │ │ │ + @ instruction: 0x0120b1b8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - smlawteq r0, r8, r1, fp │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ + @ instruction: 0x0120b1a0 │ │ │ │ smlawbeq r0, r0, r1, fp │ │ │ │ roreq r9, r0, r7 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq ip, [lr, r0]! │ │ │ │ - ldrdeq fp, [r0, -r8]! │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b11d20 │ │ │ │ - strdeq fp, [r0, -r8]! │ │ │ │ - @ instruction: 0x01ac5790 │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq fp, [r0, -r0]! │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af9590 │ │ │ │ @ instruction: 0x0120b228 │ │ │ │ + ldrdeq fp, [r0, -r0]! │ │ │ │ @ instruction: 0x0120b1e8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r9, [fp, r8]! │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ + subseq ip, fp, #248, 20 @ 0xf8000 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq fp, [r0, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b208 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r9, r8 @ │ │ │ │ - @ instruction: 0x0120b320 │ │ │ │ - @ instruction: 0x0120b160 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b230 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acfa60 │ │ │ │ - @ instruction: 0x01286b40 │ │ │ │ - asreq r5, r8, #2 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ - @ instruction: 0x0120b278 │ │ │ │ + @ instruction: 0x01ad0aa0 │ │ │ │ @ instruction: 0x0120b220 │ │ │ │ - @ instruction: 0x0120b260 │ │ │ │ - @ instruction: 0x0120b218 │ │ │ │ + rorseq sl, r0, #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r8, [pc, r8]! @ │ │ │ │ + @ instruction: 0x0120b2b0 │ │ │ │ @ instruction: 0x0120b210 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b248 │ │ │ │ + @ instruction: 0x0120b238 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b250 │ │ │ │ + @ instruction: 0x0120b240 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b2e8 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120b268 │ │ │ │ + subseq r9, sp, #176, 14 @ 0x2c00000 │ │ │ │ + @ instruction: 0x01a2fe70 │ │ │ │ + @ instruction: 0x0120b130 │ │ │ │ + @ instruction: 0x01b19638 │ │ │ │ + adcsle r5, sl, #108, 22 @ 0x1b000 │ │ │ │ + @ instruction: 0x01a2fe70 │ │ │ │ + subseq r9, sp, #248, 14 @ 0x3e00000 │ │ │ │ @ instruction: 0x0120b258 │ │ │ │ - @ instruction: 0x0120b298 │ │ │ │ - rorseq r5, r0, #2 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ - smlawteq r0, r0, r2, fp │ │ │ │ - @ instruction: 0x0120b270 │ │ │ │ - smlawbeq r0, r8, r2, fp │ │ │ │ - @ instruction: 0x01ac1780 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1758 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r9, r0, #15 │ │ │ │ - @ instruction: 0x0120b2a0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b2b8 │ │ │ │ + @ instruction: 0x0120b278 │ │ │ │ + cmneq pc, r8, ror #8 │ │ │ │ smlawbeq r0, r0, r2, fp │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10308 │ │ │ │ + @ instruction: 0x01ac4660 │ │ │ │ + @ instruction: 0x0120b298 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120b268 │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ + asreq r9, r0, #15 │ │ │ │ + subeq r2, r2, #128, 12 @ 0x8000000 │ │ │ │ + @ instruction: 0x01ad5488 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - strdeq fp, [r0, -r8]! │ │ │ │ - @ instruction: 0x0120b2b0 │ │ │ │ + lsrseq r8, r0, #14 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01aca150 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0120b2a8 │ │ │ │ - ldrdeq fp, [r0, -r8]! │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r0, r0, r2, fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ smlawteq r0, r8, r2, fp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - roreq r9, r8, #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0120b328 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ + ldrdeq fp, [r0, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b370 │ │ │ │ + @ instruction: 0x0120b248 │ │ │ │ + @ instruction: 0x01a2fe48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + roreq r9, r8, #15 │ │ │ │ strdeq fp, [r0, -r0]! │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ + subeq r5, r4, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0x0120b348 │ │ │ │ + @ instruction: 0x0120b3e8 │ │ │ │ + @ instruction: 0x0120b300 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120b2a8 │ │ │ │ - @ instruction: 0x0120b318 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0120b310 │ │ │ │ + cmneq r2, r8, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01627f98 │ │ │ │ @ instruction: 0x0120b308 │ │ │ │ - @ instruction: 0x01213c30 │ │ │ │ - @ instruction: 0x0120b300 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012133b8 │ │ │ │ + lsleq r0, r0 @ │ │ │ │ + @ instruction: 0x0120b328 │ │ │ │ + strdeq fp, [r0, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0120b318 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r9, r0, r8 │ │ │ │ @ instruction: 0x0120b340 │ │ │ │ - cmneq sl, r8, lsr #30 │ │ │ │ - @ instruction: 0x0120b348 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b149a8 │ │ │ │ + @ instruction: 0x0120b320 │ │ │ │ + @ instruction: 0x0120b270 │ │ │ │ + cmneq pc, r8, asr r4 @ │ │ │ │ + @ instruction: 0x0120b368 │ │ │ │ + lslseq sl, r8, #23 │ │ │ │ + adcsle r5, sl, #112, 22 @ 0x1c000 │ │ │ │ + @ instruction: 0x01a2fe48 │ │ │ │ + @ instruction: 0x0120b260 │ │ │ │ + @ instruction: 0x0120b358 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120b2a8 │ │ │ │ - @ instruction: 0x0120b360 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + @ instruction: 0x01b195e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b3a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120b350 │ │ │ │ - @ instruction: 0x0120c3b0 │ │ │ │ - cmneq r4, r8, lsl #17 │ │ │ │ - @ instruction: 0x0120b378 │ │ │ │ - cmneq sp, r8, lsr #22 │ │ │ │ - smlawbeq r0, r8, r3, fp │ │ │ │ - andle r0, r0, r1 │ │ │ │ + lsrseq r8, r0, #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r9, r8, r8 │ │ │ │ + @ instruction: 0x0120b390 │ │ │ │ + strheq r1, [sp, #-136]! @ 0xffffff78 │ │ │ │ + @ instruction: 0x0120b398 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad0ca8 │ │ │ │ - @ instruction: 0x0120b520 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ + @ instruction: 0x01ab5958 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b3a8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b418 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120b2a8 │ │ │ │ - smlawteq r0, r0, r3, fp │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - @ instruction: 0x0120b3b0 │ │ │ │ - subseq r1, r3, #120, 2 │ │ │ │ - @ instruction: 0x0120b3b8 │ │ │ │ - @ instruction: 0x012157b8 │ │ │ │ - @ instruction: 0x0120b338 │ │ │ │ - @ instruction: 0x016a2e98 │ │ │ │ - subeq fp, r1, #128, 26 @ 0x2000 │ │ │ │ - strbeq r3, [ip], #2208 @ 0x8a0 │ │ │ │ + @ instruction: 0x01af1ea8 │ │ │ │ ldrdeq fp, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120b2b8 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ + subeq r2, r4, #248, 30 @ 0x3e0 │ │ │ │ + ldrdeq r1, [pc, r0]! │ │ │ │ + subseq r3, r6, #48, 16 @ 0x300000 │ │ │ │ + asrseq r5, r0, #26 │ │ │ │ + ldrdeq fp, [r0, -r8]! │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ + @ instruction: 0x0120b410 │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r6, r8, lsr r1 │ │ │ │ @ instruction: 0x0120b3e0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, r3, fp │ │ │ │ - strdeq fp, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + subseq r5, fp, #8, 24 @ 0x800 │ │ │ │ + @ instruction: 0x01a2a600 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, r3, fp │ │ │ │ - @ instruction: 0x0120b400 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ - @ instruction: 0x0120b430 │ │ │ │ - ldrdeq fp, [sp, r0]! │ │ │ │ - @ instruction: 0x0120b410 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - msreq R11_usr, r8, ror lr │ │ │ │ - teqeq r4, r8 @ │ │ │ │ - @ instruction: 0x0120b420 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x01240338 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ - subseq ip, r3, #72, 4 @ 0x80000004 │ │ │ │ - @ instruction: 0x01b1c1f8 │ │ │ │ + @ instruction: 0x01a2a628 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq fp, [sp, r8]! │ │ │ │ + lsleq r0, r0, r7 │ │ │ │ + subseq r7, ip, #128, 26 @ 0x2000 │ │ │ │ + lsrseq r1, r8, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq fp, [r0, -r8]! │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b420 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120b4e8 │ │ │ │ + @ instruction: 0x012a97e8 │ │ │ │ + asreq r4, r8, #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120b438 │ │ │ │ + rorseq r5, r8, #26 │ │ │ │ + @ instruction: 0x0120b4b0 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ + @ instruction: 0x0120b4a0 │ │ │ │ + smlawteq r8, r0, r0, r8 │ │ │ │ @ instruction: 0x0120b450 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x0120b460 │ │ │ │ - strdeq fp, [r0, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ @ instruction: 0x01207128 │ │ │ │ roreq r9, r0, #16 │ │ │ │ - @ instruction: 0x0120b370 │ │ │ │ - strheq r1, [sp, #-168]! @ 0xffffff58 │ │ │ │ - @ instruction: 0x0120b470 │ │ │ │ - qdsubeq lr, r8, pc @ │ │ │ │ + @ instruction: 0x0120b468 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ @ instruction: 0x0120b478 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ace408 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ smlawbeq r0, r8, r4, fp │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01213aa8 │ │ │ │ - @ instruction: 0x0120b4a0 │ │ │ │ - @ instruction: 0x01b1c248 │ │ │ │ - subeq r8, r4, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0x01adbc70 │ │ │ │ - @ instruction: 0x0120ae58 │ │ │ │ - @ instruction: 0x01b19638 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adbc98 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120b438 │ │ │ │ - ldrdeq fp, [r0, -r8]! │ │ │ │ - cmneq ip, r8, lsr #7 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + @ instruction: 0x0120b498 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012d4148 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + @ instruction: 0x0120b4a8 │ │ │ │ + @ instruction: 0x0120b560 │ │ │ │ + smlawbeq r0, r8, r3, fp │ │ │ │ + strheq r1, [sp, #-104]! @ 0xffffff98 │ │ │ │ + smlawbeq r0, r8, r2, fp │ │ │ │ + @ instruction: 0x0120b3b8 │ │ │ │ + smlawteq r1, r0, r1, r2 │ │ │ │ + @ instruction: 0x0120b428 │ │ │ │ smlawteq r0, r8, r4, fp │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, lsl #7 │ │ │ │ - subeq sl, r5, #96, 24 @ 0x6000 │ │ │ │ - strdeq lr, [fp, r0]! │ │ │ │ @ instruction: 0x0120b4e0 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ - @ instruction: 0x0120b518 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acfa60 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + rorseq lr, r8 @ │ │ │ │ + @ instruction: 0x0120b350 │ │ │ │ + @ instruction: 0x01b195e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq fp, [r0, -r0]! │ │ │ │ - @ instruction: 0x0120b508 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ - @ instruction: 0x0120b510 │ │ │ │ - smlawbeq r1, r0, fp, sl │ │ │ │ - @ instruction: 0x0120b4b8 │ │ │ │ - @ instruction: 0x016c2398 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0120c390 │ │ │ │ + @ instruction: 0x0120b500 │ │ │ │ + @ instruction: 0x01aff300 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq fp, r8, ror #3 │ │ │ │ - subeq r7, r8, #96, 28 @ 0x600 │ │ │ │ - @ instruction: 0x01ad5dc0 │ │ │ │ + ldrdeq fp, [r0, -r8]! │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01adfc80 │ │ │ │ + @ instruction: 0x0120b518 │ │ │ │ + @ instruction: 0x016f7498 │ │ │ │ + @ instruction: 0x0120b520 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac4688 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ svcvc 0x00ffffff │ │ │ │ @ instruction: 0x01200208 │ │ │ │ lsleq r9, r8, #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andhi r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r9, r0 @ │ │ │ │ @ instruction: 0x012096b8 │ │ │ │ ldrdeq r9, [r0, r8]! │ │ │ │ strdeq r9, [r0, -r8]! │ │ │ │ lsleq r9, r0, #18 │ │ │ │ - @ instruction: 0x0120c3a8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01212230 │ │ │ │ + @ instruction: 0x0120b508 │ │ │ │ @ instruction: 0x0120b570 │ │ │ │ smlawteq r8, r8, r7, fp │ │ │ │ @ instruction: 0x0120b590 │ │ │ │ @ instruction: 0x0120b690 │ │ │ │ smlawbeq r0, r0, r5, fp │ │ │ │ @ instruction: 0x0129c8a0 │ │ │ │ smlawbeq r0, r8, r5, fp │ │ │ │ @@ -402782,26 +402782,26 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r0, r0, r3, ip │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq sl, r0, #22 │ │ │ │ smlawbeq r0, r0, ip, r9 │ │ │ │ asreq sl, r8, #22 │ │ │ │ - @ instruction: 0x0120c398 │ │ │ │ - cmneq pc, r8, lsr #14 │ │ │ │ - @ instruction: 0x0120c3a0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012131a8 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ + @ instruction: 0x0120c3b0 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ + subseq pc, sp, #88, 28 @ 0x580 │ │ │ │ + strdeq r1, [pc, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac4598 │ │ │ │ - @ instruction: 0x0120c3b8 │ │ │ │ - smlawteq r1, r0, r4, r3 │ │ │ │ - @ instruction: 0x012133a8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - @ instruction: 0x0120b468 │ │ │ │ - cmneq pc, r8, lsr #32 │ │ │ │ + strdeq ip, [lr, r0]! │ │ │ │ + @ instruction: 0x0120c3a8 │ │ │ │ + @ instruction: 0x01af1f20 │ │ │ │ @ instruction: 0x01200568 │ │ │ │ roreq sl, r0, fp │ │ │ │ ldrdeq ip, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq ip, [r0, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0120c3e0 │ │ │ │ @@ -403674,16 +403674,16 @@ │ │ │ │ roreq fp, r0, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x016b5798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0120b398 │ │ │ │ - @ instruction: 0x0120b438 │ │ │ │ + @ instruction: 0x0120e158 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a6f7c8 │ │ │ │ teqeq sp, r8, lsl r5 │ │ │ │ @ instruction: 0x01aa8c58 │ │ │ │ @ instruction: 0x0120a898 │ │ │ │ lsleq fp, r8 @ │ │ │ │ @ instruction: 0x0120d1a8 │ │ │ │ @@ -404688,16 +404688,16 @@ │ │ │ │ lsleq ip, r8, #16 │ │ │ │ @ instruction: 0x0120e148 │ │ │ │ @ instruction: 0x01a6e878 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - msreq CPSR_, r8, ror #19 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01aad3c0 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77478 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq ip, [r0, r8]! │ │ │ │ @ instruction: 0x0120e260 │ │ │ │ @ instruction: 0x0120e160 │ │ │ │ @ instruction: 0x0120e198 │ │ │ │ @@ -406260,72 +406260,72 @@ │ │ │ │ @ instruction: 0x01a17a78 │ │ │ │ msreq CPSR_, r0, ror #19 │ │ │ │ smlawteq r0, r0, r9, pc @ │ │ │ │ andle r0, r0, r1, ror #2 │ │ │ │ cmneq r2, r8, lsr #27 │ │ │ │ msreq R8_usr, r0, lsl #20 │ │ │ │ ldrdeq pc, [r0, -r8]! │ │ │ │ - strdeq pc, [r0, -r0]! │ │ │ │ - lslseq fp, r0, #7 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10330 │ │ │ │ + subseq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ + ldrdeq r7, [ip, r0]! │ │ │ │ + @ instruction: 0x012190a0 │ │ │ │ + msreq CPSR_, r8, ror #19 │ │ │ │ andle r0, r0, sl, lsr #3 │ │ │ │ strheq r5, [r2, #-216]! @ 0xffffff28 │ │ │ │ msreq R8_usr, r8, lsl sl │ │ │ │ strdeq pc, [r0, -r8]! │ │ │ │ @ instruction: 0xd00001b0 │ │ │ │ cmneq r2, r8, asr #27 │ │ │ │ qsubeq r9, r8, r0 │ │ │ │ @ instruction: 0x01a17aa0 │ │ │ │ msreq R8_usr, r8, lsr #20 │ │ │ │ msreq R8_usr, r8, lsl #20 │ │ │ │ strdle r0, [r0], -r0 @ │ │ │ │ ldrdeq r5, [r2, #-216]! @ 0xffffff28 │ │ │ │ msreq R8_usr, r0, asr sl │ │ │ │ msreq R8_usr, r0, lsr #20 │ │ │ │ + msreq R8_usr, r8, lsr sl │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - msreq R8_usr, r8, ror sl │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ strdeq pc, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0, asr #6 │ │ │ │ cmneq r2, r8, ror #27 │ │ │ │ msreq R8_usr, r8, ror #20 │ │ │ │ msreq R8_usr, r8, asr #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a17ac8 │ │ │ │ andle r0, r0, r0 │ │ │ │ strdeq r5, [r2, #-216]! @ 0xffffff28 │ │ │ │ smlawbeq r0, r8, sl, pc @ │ │ │ │ msreq R8_usr, r0, ror #20 │ │ │ │ andle r0, r0, r2, ror #4 │ │ │ │ cmneq r2, r8, lsl #28 │ │ │ │ - smlawbeq r0, r0, sl, pc @ │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + msreq CPSR_, r0, lsr #24 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ smlawteq r0, r0, sl, pc @ │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + subeq r5, r4, #64, 24 @ 0x4000 │ │ │ │ msreq R8_usr, r8 @ │ │ │ │ msreq R8_usr, r0, ror sl │ │ │ │ andle r0, r0, r0 │ │ │ │ cmneq r2, r8, lsl lr │ │ │ │ msreq R8_usr, r0 @ │ │ │ │ msreq R8_usr, r0 @ │ │ │ │ @ instruction: 0x012b0038 │ │ │ │ strdeq r7, [r1, r0]! │ │ │ │ andle r0, r0, r1, ror #4 │ │ │ │ cmneq r2, r8, lsr #28 │ │ │ │ ldrdeq pc, [r0, -r0]! │ │ │ │ msreq R8_usr, r8, lsr #21 │ │ │ │ andle r0, r0, r0, ror #4 │ │ │ │ cmneq r2, r8, lsr lr │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - msreq R8_usr, r8, lsr sl │ │ │ │ - lsleq r0, r0 @ │ │ │ │ + smlawteq r0, r8, sl, pc @ │ │ │ │ + @ instruction: 0x012134e0 │ │ │ │ + @ instruction: 0x0120b510 │ │ │ │ + cmneq pc, r8, lsl #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq R8_usr, r8 @ │ │ │ │ @ instruction: 0x0120e8b8 │ │ │ │ lsreq r8, r0, ip │ │ │ │ @ instruction: 0x01210500 │ │ │ │ ldrdeq pc, [r0, -r8]! │ │ │ │ svcgt 0x00ffffff │ │ │ │ @@ -406402,16 +406402,16 @@ │ │ │ │ @ instruction: 0x01a6f840 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01294538 │ │ │ │ ldrdeq r2, [r8, r0]! │ │ │ │ msreq CPSR_, r8, lsr #26 │ │ │ │ msreq CPSR_, r0, lsl ip │ │ │ │ - @ instruction: 0x01211740 │ │ │ │ - msreq R8_usr, r0, lsr sl │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq ip, [lr, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ ldrdeq pc, [r0, -r8]! │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ msreq CPSR_, r0, asr #24 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ ldrdeq pc, [r0, -r0]! │ │ │ │ @@ -408139,15 +408139,15 @@ │ │ │ │ @ instruction: 0x01211730 │ │ │ │ strdeq r8, [r0, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0x01211738 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11a38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, sl, pc @ │ │ │ │ + lslseq r5, r0 @ │ │ │ │ @ instruction: 0x01211750 │ │ │ │ teqeq r5, r0, rrx │ │ │ │ @ instruction: 0x01211758 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01211760 │ │ │ │ cmneq r0, r8, lsl fp │ │ │ │ @ instruction: 0x01211768 │ │ │ │ @@ -408155,19 +408155,19 @@ │ │ │ │ @ instruction: 0x01211770 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r7, [r1, r0]! │ │ │ │ teqeq sp, r0, asr r6 │ │ │ │ ldrdeq r7, [r4, r8]! │ │ │ │ smlawbeq r1, r8, r7, r1 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq CPSR_, r0, lsr #24 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0120e158 │ │ │ │ + @ instruction: 0x01b11d20 │ │ │ │ + @ instruction: 0x01212128 │ │ │ │ + @ instruction: 0x01ac5c90 │ │ │ │ @ instruction: 0x012117a0 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ @ instruction: 0x012117a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012116e8 │ │ │ │ cmneq r0, r8, asr r4 │ │ │ │ @ instruction: 0x0120c470 │ │ │ │ @@ -408773,15 +408773,15 @@ │ │ │ │ teqpeq pc, r0, ror r1 @ p-variant is OBSOLETE @ │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ asreq r7, r8, #23 │ │ │ │ @ instruction: 0x01212150 │ │ │ │ @ instruction: 0x01212118 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01211790 │ │ │ │ + @ instruction: 0x01ab9418 │ │ │ │ teqeq r3, r0, asr fp │ │ │ │ @ instruction: 0x01a7b0c8 │ │ │ │ @ instruction: 0x01212158 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsreq r7, r0, #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -408810,18 +408810,18 @@ │ │ │ │ @ instruction: 0x01a11a88 │ │ │ │ @ instruction: 0x012121b0 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ @ instruction: 0x012121b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [r1, -r8]! │ │ │ │ cmneq r0, r8, lsl #10 │ │ │ │ - @ instruction: 0x01213318 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - @ instruction: 0x01212230 │ │ │ │ - subseq pc, r6, #40, 28 @ 0x280 │ │ │ │ + @ instruction: 0x012139e0 │ │ │ │ + @ instruction: 0x0120c398 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acfb00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ ldrdeq r2, [r1, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r1, [r1, -r8]! │ │ │ │ @ instruction: 0x01212170 │ │ │ │ @ instruction: 0x01220e90 │ │ │ │ @@ -408838,16 +408838,16 @@ │ │ │ │ cmneq r0, r8, lsr lr │ │ │ │ @ instruction: 0x01212220 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01211f40 │ │ │ │ @ instruction: 0x01212200 │ │ │ │ - @ instruction: 0x012131a8 │ │ │ │ - @ instruction: 0x01213a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r1, r8, r1, r2 │ │ │ │ @ instruction: 0x01212240 │ │ │ │ cmneq r4, r8, ror ip │ │ │ │ @ instruction: 0x01212250 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlawteq r6, r0, r2, ip │ │ │ │ @ instruction: 0x01a11920 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -409828,16 +409828,16 @@ │ │ │ │ @ instruction: 0x01213108 │ │ │ │ @ instruction: 0x012131a0 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11628 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01213138 │ │ │ │ - @ instruction: 0x0120c390 │ │ │ │ - cmneq pc, r8, lsl r7 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01213318 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012131b0 │ │ │ │ @ instruction: 0x01213710 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01213230 │ │ │ │ @@ -409920,16 +409920,16 @@ │ │ │ │ @ instruction: 0x01a34538 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, -r8]! │ │ │ │ @ instruction: 0x01213250 │ │ │ │ @ instruction: 0x0164a898 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r1, r8, #200, 10 @ 0x32000000 │ │ │ │ - strbeq r3, [sl], #3696 @ 0xe70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012133a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7a920 │ │ │ │ @ instruction: 0x01213330 │ │ │ │ ldrdeq ip, [r2, #-24]! @ 0xffffffe8 │ │ │ │ @ instruction: 0x01213350 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01213340 │ │ │ │ @@ -409956,20 +409956,20 @@ │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x01213398 │ │ │ │ cmneq r0, r8, asr #12 │ │ │ │ @ instruction: 0x012133a0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11970 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad0a00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r1, r8, r8, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2bfc8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012134e0 │ │ │ │ + @ instruction: 0x01213518 │ │ │ │ + lslseq r5, r0, r1 │ │ │ │ smlawteq r1, r8, r3, r3 │ │ │ │ teqeq r6, r0, asr #10 │ │ │ │ ldrdeq r3, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01213338 │ │ │ │ cmneq r1, r8, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -410000,24 +410000,24 @@ │ │ │ │ ldrdeq pc, [r9, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0x01294538 │ │ │ │ ldrdeq r2, [r8, r0]! │ │ │ │ smlawbeq r1, r8, r4, r3 │ │ │ │ @ instruction: 0x01213440 │ │ │ │ @ instruction: 0x01213438 │ │ │ │ ldrdeq r3, [r1, -r8]! │ │ │ │ + @ instruction: 0x01213460 │ │ │ │ + @ instruction: 0x01ac1870 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01211790 │ │ │ │ - @ instruction: 0x01213468 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r1, r8, sp, r9 │ │ │ │ + @ instruction: 0x01ac1848 │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ teqeq r0, r0, lsr #9 │ │ │ │ @ instruction: 0x01a12140 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01acecc8 │ │ │ │ + smlawteq r1, r0, r4, r3 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x01213598 │ │ │ │ smlawbeq r1, r0, r4, r3 │ │ │ │ @ instruction: 0x01213498 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -410026,40 +410026,40 @@ │ │ │ │ strdeq r7, [r0, r0]! │ │ │ │ strdeq r3, [r1, -r0]! │ │ │ │ @ instruction: 0x012134a0 │ │ │ │ strheq r3, [r1, -r8]! │ │ │ │ @ instruction: 0x01a72090 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012134b0 │ │ │ │ - @ instruction: 0x01213860 │ │ │ │ - @ instruction: 0x01213478 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r9, r8, ror #8 │ │ │ │ ldrdeq r3, [r1, -r0]! │ │ │ │ cmneq r1, r8, ror #15 │ │ │ │ ldrdeq r3, [r1, -r8]! │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r7, [r4, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01213518 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01213468 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ roreq r7, r8, fp │ │ │ │ @ instruction: 0x01213538 │ │ │ │ @ instruction: 0x012134e8 │ │ │ │ @ instruction: 0x01213500 │ │ │ │ smultteq r1, r8, r1 │ │ │ │ @ instruction: 0x01213508 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2bfc8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r1, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01213a48 │ │ │ │ - smlawbeq r0, r0, r1, sp │ │ │ │ - @ instruction: 0x01211790 │ │ │ │ + @ instruction: 0x01213520 │ │ │ │ + @ instruction: 0x01213458 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10308 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r7, r0]! │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ @ instruction: 0x01a2da58 │ │ │ │ smlawteq r1, r8, r5, r3 │ │ │ │ @ instruction: 0x01213530 │ │ │ │ @ instruction: 0x01213548 │ │ │ │ @@ -410097,15 +410097,15 @@ │ │ │ │ @ instruction: 0x01213540 │ │ │ │ cmneq r0, r8, asr r7 │ │ │ │ @ instruction: 0x01213618 │ │ │ │ @ instruction: 0x012135a0 │ │ │ │ @ instruction: 0x012135e0 │ │ │ │ @ instruction: 0x0102a890 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b14ef8 │ │ │ │ + @ instruction: 0x012133b8 │ │ │ │ @ instruction: 0x01213620 │ │ │ │ @ instruction: 0x01a757b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11740 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ lsreq fp, r0, r9 │ │ │ │ smlawteq r8, r0, r6, ip │ │ │ │ @@ -410187,17 +410187,17 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [r1, r8]! │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsreq r7, r0, #23 │ │ │ │ smlawteq r1, r8, r7, r3 │ │ │ │ @ instruction: 0x01213730 │ │ │ │ @ instruction: 0x01213748 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ - smlawbeq r1, r0, r8, r3 │ │ │ │ - lslseq fp, r0, #7 │ │ │ │ + cmneq sl, r8, lsr #30 │ │ │ │ + @ instruction: 0x01213828 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x01213758 │ │ │ │ lsleq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sl, [r0, #-8]! │ │ │ │ @ instruction: 0x01213768 │ │ │ │ @ instruction: 0x01a9c0c0 │ │ │ │ @ instruction: 0x01213770 │ │ │ │ @@ -410244,62 +410244,62 @@ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01213820 │ │ │ │ @ instruction: 0x01a9a220 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d1a0 │ │ │ │ - @ instruction: 0x01207870 │ │ │ │ - @ instruction: 0x01aa9220 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b149a8 │ │ │ │ @ instruction: 0x01213838 │ │ │ │ cmneq r4, r8, ror pc │ │ │ │ @ instruction: 0x01213840 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r7, r0]! │ │ │ │ @ instruction: 0x01243258 │ │ │ │ asreq r7, r0, #24 │ │ │ │ @ instruction: 0x01213898 │ │ │ │ @ instruction: 0x01213848 │ │ │ │ teqeq r7, r8, lsr #11 │ │ │ │ @ instruction: 0x01a47868 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r3, [r1, -r8]! │ │ │ │ - @ instruction: 0x01213828 │ │ │ │ @ instruction: 0x01213870 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ @ instruction: 0x01213878 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r1, -r0]! │ │ │ │ cmneq r1, r8, asr #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq fp, [sp, r0]! │ │ │ │ + @ instruction: 0x012138a0 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ asreq fp, r8, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01213890 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01213740 │ │ │ │ + @ instruction: 0x01213860 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, ror fp │ │ │ │ @ instruction: 0x012138b8 │ │ │ │ strdeq r5, [r0, #-120]! @ 0xffffff88 │ │ │ │ smlawteq r1, r0, r8, r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r1, r8]! │ │ │ │ - @ instruction: 0x01212128 │ │ │ │ - @ instruction: 0x012138a0 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae4280 │ │ │ │ - @ instruction: 0x01213b38 │ │ │ │ - ldrdeq r3, [r1, -r0]! │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012139e8 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r3, [r1, -r8]! │ │ │ │ + ldrdeq r3, [r1, -r8]! │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r7, r8]! │ │ │ │ strdeq r3, [r1, -r8]! │ │ │ │ smlawbeq r1, r8, r9, r3 │ │ │ │ @ instruction: 0x01213900 │ │ │ │ @ instruction: 0x01213a38 │ │ │ │ @ instruction: 0x01213830 │ │ │ │ @@ -410352,72 +410352,72 @@ │ │ │ │ @ instruction: 0x01a2c1a8 │ │ │ │ ldrdeq r3, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r8, [r2, r8]! @ │ │ │ │ @ instruction: 0x01213908 │ │ │ │ msreq SPSR_c, r8, asr r1 │ │ │ │ - @ instruction: 0x012139e0 │ │ │ │ - cmneq r2, r8, ror #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - strdeq r3, [r1, -r0]! │ │ │ │ ldrdeq r3, [r1, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r0, r0, pc │ │ │ │ + @ instruction: 0x01218b90 │ │ │ │ + ldrdeq r3, [r1, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01217350 │ │ │ │ + @ instruction: 0x01213b20 │ │ │ │ + subseq lr, r2, #88, 22 @ 0x16000 │ │ │ │ @ instruction: 0x01213a00 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012139e8 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01213a10 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28670 │ │ │ │ @ instruction: 0x01213a28 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + cmneq r7, r8, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r8, r0, #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a478b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012139e8 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ strheq r3, [r1, -r8]! │ │ │ │ @ instruction: 0x01a72090 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01213a30 │ │ │ │ - @ instruction: 0x01213b18 │ │ │ │ - @ instruction: 0x012138e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01213a78 │ │ │ │ + @ instruction: 0x01213a48 │ │ │ │ + strdeq r3, [r1, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, ror #30 │ │ │ │ @ instruction: 0x01213a58 │ │ │ │ cmneq r0, r8, asr r8 │ │ │ │ @ instruction: 0x01213a68 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x012123e8 │ │ │ │ ldrdeq r3, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12500 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28698 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01216200 │ │ │ │ + @ instruction: 0x01213aa8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01213a90 │ │ │ │ strdeq r0, [r5, #-216]! @ 0xffffff28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r7, r8]! │ │ │ │ @ instruction: 0x01213ab0 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01213aa0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x0120b440 │ │ │ │ - @ instruction: 0x012138a0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01213a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - roreq r5, r0, r1 │ │ │ │ + @ instruction: 0x01213b18 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r2, r8, lsl r8 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ strdeq r3, [r1, -r0]! │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x01213ae0 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -410433,23 +410433,23 @@ │ │ │ │ @ instruction: 0x01213b08 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a478b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01213ab8 │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ + @ instruction: 0x01213a40 │ │ │ │ + @ instruction: 0x01213b38 │ │ │ │ + @ instruction: 0x01218498 │ │ │ │ + subseq r1, r4, #72, 22 @ 0x12000 │ │ │ │ + lsrseq r5, r8 @ │ │ │ │ @ instruction: 0x01217090 │ │ │ │ cmneq r8, r8, lsl r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01213b28 │ │ │ │ + @ instruction: 0x01213740 │ │ │ │ + @ instruction: 0x016a2e98 │ │ │ │ @ instruction: 0x01213470 │ │ │ │ @ instruction: 0x01a12528 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11010 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7d558 │ │ │ │ @ instruction: 0x01213b70 │ │ │ │ @@ -410502,44 +410502,44 @@ │ │ │ │ @ instruction: 0x01213c98 │ │ │ │ @ instruction: 0x01213b58 │ │ │ │ smulbteq r1, r8, r7 │ │ │ │ @ instruction: 0x01213c28 │ │ │ │ @ instruction: 0x01213d28 │ │ │ │ smlawbeq r1, r0, sl, r3 │ │ │ │ cmneq r5, r8, lsr #26 │ │ │ │ - @ instruction: 0x01218e18 │ │ │ │ - @ instruction: 0x01213b20 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r3, [r1, -r8]! │ │ │ │ ldrdeq r7, [r1, -r8]! │ │ │ │ cmneq r8, r8, ror #20 │ │ │ │ @ instruction: 0x01213c48 │ │ │ │ strheq r5, [r0, #-136]! @ 0xffffff78 │ │ │ │ @ instruction: 0x01213c58 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01213a60 │ │ │ │ @ instruction: 0x01213be0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12528 │ │ │ │ @ instruction: 0x01217d70 │ │ │ │ @ instruction: 0x0164c298 │ │ │ │ - @ instruction: 0x01213520 │ │ │ │ - @ instruction: 0x012138a0 │ │ │ │ + @ instruction: 0x01213ca0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r6, r8, lsr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8, r1 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ @ instruction: 0x01a2c180 │ │ │ │ @ instruction: 0x01213c90 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01213ce8 │ │ │ │ smlawbeq r1, r0, ip, r3 │ │ │ │ - @ instruction: 0x01213d00 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a6a48 │ │ │ │ msreq CPSR_, r0, lsr #10 │ │ │ │ cmneq r6, r8, lsr #31 │ │ │ │ @ instruction: 0x01213cb8 │ │ │ │ smlawbeq r1, r8, r9, r3 │ │ │ │ strdeq r3, [r1, -r8]! │ │ │ │ @ instruction: 0x01213e10 │ │ │ │ ldrdeq r3, [r1, -r0]! │ │ │ │ @@ -410555,21 +410555,21 @@ │ │ │ │ @ instruction: 0x01213d10 │ │ │ │ @ instruction: 0x01213ce0 │ │ │ │ teqeq pc, r0, ror ip @ │ │ │ │ @ instruction: 0x01a478e0 │ │ │ │ @ instruction: 0x01213bb8 │ │ │ │ cmneq r4, r8, lsl r1 │ │ │ │ @ instruction: 0x01213d18 │ │ │ │ - @ instruction: 0x01b18e40 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a2beb0 │ │ │ │ @ instruction: 0x01215198 │ │ │ │ @ instruction: 0x01213d08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10330 │ │ │ │ + @ instruction: 0x01213c30 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77400 │ │ │ │ smlawbeq r1, r0, sp, r3 │ │ │ │ @ instruction: 0x01213d20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12550 │ │ │ │ smlawbeq r1, r8, lr, r1 │ │ │ │ @@ -412204,16 +412204,16 @@ │ │ │ │ @ instruction: 0x01a125c8 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x01215700 │ │ │ │ @ instruction: 0x012156b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01213ca0 │ │ │ │ + @ instruction: 0x012168b0 │ │ │ │ + cmneq r4, r8, lsl #17 │ │ │ │ @ instruction: 0x01215710 │ │ │ │ @ instruction: 0x01a82bc0 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ asreq fp, r8, r9 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ roreq r5, r0, r1 │ │ │ │ strdeq r5, [r1, -r0]! │ │ │ │ @@ -412262,24 +412262,24 @@ │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x012152e8 │ │ │ │ @ instruction: 0x01a11b78 │ │ │ │ @ instruction: 0x012157a8 │ │ │ │ @ instruction: 0x01215810 │ │ │ │ @ instruction: 0x01215668 │ │ │ │ cmneq r1, r8, lsl #14 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - lsleq r2, r0, #27 │ │ │ │ - @ instruction: 0x012161e8 │ │ │ │ - @ instruction: 0x012157b0 │ │ │ │ + @ instruction: 0x012157b8 │ │ │ │ + cmneq sp, r8, ror sl │ │ │ │ + ldrdeq r5, [r1, -r0]! │ │ │ │ + andle r0, r0, r1 │ │ │ │ smlawteq r1, r8, r7, r5 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r1, r8, r6, r5 │ │ │ │ + @ instruction: 0x01ad0d48 │ │ │ │ @ instruction: 0x012157e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ strdeq r5, [r1, -r8]! │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x012dcc48 │ │ │ │ @@ -412694,24 +412694,24 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01215de0 │ │ │ │ cmneq r0, r8, ror #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01215e38 │ │ │ │ andle r0, r0, r2 │ │ │ │ - @ instruction: 0x01215e90 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + ldrdeq r6, [r1, -r0]! │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ smlawbeq r1, r0, lr, r5 │ │ │ │ cmneq r2, r8, asr ip │ │ │ │ smlawbeq r1, r8, lr, r5 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11c18 │ │ │ │ - subseq r1, r8, #0, 12 │ │ │ │ - strbeq r3, [ip], #344 @ 0x158 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r3, [r1, -r8]! │ │ │ │ @ instruction: 0x01215ea0 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ smlawteq r1, r8, lr, r5 │ │ │ │ @ instruction: 0x01215f58 │ │ │ │ @ instruction: 0x01215eb0 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01215eb8 │ │ │ │ @@ -412908,78 +412908,78 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47a48 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012161b8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - asreq r2, r8, sp │ │ │ │ + @ instruction: 0x012161e8 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ ldrdeq r6, [r1, -r8]! │ │ │ │ @ instruction: 0x01a85f00 │ │ │ │ @ instruction: 0x012e2a10 │ │ │ │ @ instruction: 0x01a79250 │ │ │ │ @ instruction: 0x01213130 │ │ │ │ @ instruction: 0x01a17e10 │ │ │ │ - @ instruction: 0x01216248 │ │ │ │ - smlawteq r1, r8, r1, r6 │ │ │ │ + subeq fp, r1, #104, 24 @ 0x6800 │ │ │ │ + strbeq r3, [ip], #2208 @ 0x8a0 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ asreq r7, r8, #23 │ │ │ │ @ instruction: 0x01216220 │ │ │ │ strdeq r6, [r1, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01216208 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawbeq r1, r0, r8, r6 │ │ │ │ - @ instruction: 0x01213458 │ │ │ │ - smlawteq r1, r8, r6, r5 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ + @ instruction: 0x01216228 │ │ │ │ + @ instruction: 0x01adbb08 │ │ │ │ + subseq fp, r3, #8, 4 @ 0x80000000 │ │ │ │ + @ instruction: 0x01b1c1f8 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsreq r7, r0, #23 │ │ │ │ @ instruction: 0x012162b0 │ │ │ │ @ instruction: 0x01216218 │ │ │ │ - strdeq r9, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a1d2c0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adbb30 │ │ │ │ @ instruction: 0x01216238 │ │ │ │ strheq r7, [r2, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x01216240 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11c68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01216228 │ │ │ │ - @ instruction: 0x01216258 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ - @ instruction: 0x01216438 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ + @ instruction: 0x01216200 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rorseq r5, r0, #27 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01216248 │ │ │ │ @ instruction: 0x01216268 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01216270 │ │ │ │ @ instruction: 0x01288970 │ │ │ │ @ instruction: 0x01216230 │ │ │ │ cmneq r2, r8, lsr #25 │ │ │ │ ldrdeq r6, [r1, -r0]! │ │ │ │ @ instruction: 0x01216260 │ │ │ │ - @ instruction: 0x01213c68 │ │ │ │ - smlawteq r1, r8, r6, r5 │ │ │ │ + @ instruction: 0x012162b8 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01216290 │ │ │ │ cmneq r0, r8, asr #24 │ │ │ │ @ instruction: 0x01216298 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12690 │ │ │ │ @ instruction: 0x01220e90 │ │ │ │ asreq r2, r0, #19 │ │ │ │ strdeq r5, [r1, -r0]! │ │ │ │ @ instruction: 0x01a11c68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012162a0 │ │ │ │ smlawteq r1, r0, r2, r6 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ - smlawbeq r1, r8, r3, r6 │ │ │ │ - @ instruction: 0x01b18e40 │ │ │ │ + smlawbeq r1, r8, r7, r6 │ │ │ │ + @ instruction: 0x012157b0 │ │ │ │ + cmneq sp, r8, ror #20 │ │ │ │ ldrdeq r6, [r1, -r0]! │ │ │ │ cmneq r2, r8, lsl #25 │ │ │ │ ldrdeq r6, [r1, -r8]! │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47a48 │ │ │ │ @ instruction: 0x012162e8 │ │ │ │ @@ -413003,33 +413003,33 @@ │ │ │ │ @ instruction: 0x01216330 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ @ instruction: 0x01216338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r1, r8, r2, r6 │ │ │ │ cmneq r0, r8, lsl ip │ │ │ │ @ instruction: 0x01216348 │ │ │ │ - cmneq pc, r8, asr #14 │ │ │ │ + strdeq sp, [pc, #-248] @ 1216254 <__bss_end__@@Base+0x3b9498> │ │ │ │ @ instruction: 0x01216370 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01216358 │ │ │ │ cmneq r4, r8, asr lr │ │ │ │ @ instruction: 0x01216368 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01216168 │ │ │ │ strdeq r6, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74b60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac4610 │ │ │ │ + @ instruction: 0x01ace4a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a79250 │ │ │ │ @ instruction: 0x01216378 │ │ │ │ andle r0, r0, r4 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10380 │ │ │ │ + @ instruction: 0x01216428 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ @ instruction: 0x01216420 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ @ instruction: 0x012163a0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01215a40 │ │ │ │ @@ -413061,21 +413061,21 @@ │ │ │ │ @ instruction: 0x01216418 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11c90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012162b8 │ │ │ │ - ldrdeq r5, [r1, -r0]! │ │ │ │ - @ instruction: 0x01216428 │ │ │ │ - @ instruction: 0x01216440 │ │ │ │ - addeq ip, r9, r8, lsr #10 │ │ │ │ + strdeq r8, [r1, -r8]! @ │ │ │ │ + @ instruction: 0x01216438 │ │ │ │ + @ instruction: 0x01b1c248 │ │ │ │ + @ instruction: 0x0120b218 │ │ │ │ + @ instruction: 0x01b19638 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ + @ instruction: 0x01216248 │ │ │ │ teqeq fp, r0, asr #7 │ │ │ │ ldrdeq r0, [r4, r8]! │ │ │ │ @ instruction: 0x01216458 │ │ │ │ @ instruction: 0x01216538 │ │ │ │ @ instruction: 0x01216460 │ │ │ │ @ instruction: 0x012165b8 │ │ │ │ @ instruction: 0x01216350 │ │ │ │ @@ -413180,16 +413180,16 @@ │ │ │ │ cmneq r2, r8, lsl sp │ │ │ │ strdeq r6, [r1, -r8]! │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11cb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87378 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01216428 │ │ │ │ + smlawteq r1, r8, r7, r6 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ @ instruction: 0x01230e98 │ │ │ │ @ instruction: 0x01a126e0 │ │ │ │ @ instruction: 0x01216620 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01216628 │ │ │ │ @ instruction: 0x01288740 │ │ │ │ @ instruction: 0x012165e8 │ │ │ │ @@ -413269,41 +413269,41 @@ │ │ │ │ @ instruction: 0x01216758 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01216760 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01216770 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + cmneq pc, r8, lsr #10 │ │ │ │ + @ instruction: 0x01216778 │ │ │ │ + andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121a720 │ │ │ │ - smlawbeq r1, r0, r7, r6 │ │ │ │ - lsreq r0, r0, #12 │ │ │ │ + @ instruction: 0x01ac45c0 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01acfb00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r0, r0, #12 │ │ │ │ - smlawteq r1, r8, r7, r6 │ │ │ │ - subeq r8, r4, #96, 22 @ 0x18000 │ │ │ │ + smlawbeq r1, r0, r7, r6 │ │ │ │ @ instruction: 0x012167b8 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [r1, r8]! │ │ │ │ @ instruction: 0x012167a8 │ │ │ │ cmneq r2, r8, asr sp │ │ │ │ @ instruction: 0x012167b0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11ce0 │ │ │ │ smlawteq r1, r0, r7, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01216720 │ │ │ │ cmneq r0, r8, asr pc │ │ │ │ - ldrdeq r6, [r1, -r0]! │ │ │ │ - @ instruction: 0x01217298 │ │ │ │ - @ instruction: 0x01216340 │ │ │ │ - cmneq pc, r8, lsr r7 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrheq fp, [lr, -r8]! │ │ │ │ + subeq r7, r8, #136, 28 @ 0x880 │ │ │ │ + @ instruction: 0x01ad5e60 │ │ │ │ @ instruction: 0x012167e8 │ │ │ │ msreq SPSR_xc, r8 @ │ │ │ │ @ instruction: 0x0126a318 │ │ │ │ @ instruction: 0x01a12820 │ │ │ │ @ instruction: 0x01216800 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @@ -413338,30 +413338,30 @@ │ │ │ │ @ instruction: 0x01a17320 │ │ │ │ @ instruction: 0x01216850 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01216878 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47ac0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01218d98 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abe990 │ │ │ │ @ instruction: 0x01216898 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12848 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01217350 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ + subeq r1, r1, #72, 30 @ 0x120 │ │ │ │ + lslseq r5, r8, #28 │ │ │ │ ldrdeq r0, [r1, -r0]! @ │ │ │ │ cmneq r7, r8, lsr r3 │ │ │ │ - smlawbeq r1, r0, r2, r6 │ │ │ │ - @ instruction: 0x01216428 │ │ │ │ - ldrdeq r6, [r1, -r8]! │ │ │ │ - rorseq r7, r8, #27 │ │ │ │ + @ instruction: 0x01217348 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01215e90 │ │ │ │ + @ instruction: 0x01216248 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ smlawteq r1, r8, r8, r6 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012168e8 │ │ │ │ @@ -413552,16 +413552,16 @@ │ │ │ │ @ instruction: 0x01a11d08 │ │ │ │ smlawteq r1, r8, fp, r6 │ │ │ │ @ instruction: 0x01a17320 │ │ │ │ @ instruction: 0x01216bb0 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [r4, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16280 │ │ │ │ + @ instruction: 0x01216c30 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ lsreq fp, r0, r9 │ │ │ │ @ instruction: 0x01216c10 │ │ │ │ @ instruction: 0x01216be0 │ │ │ │ strdeq r6, [r1, -r8]! │ │ │ │ msreq SPSR_abt, r8, asr pc │ │ │ │ @ instruction: 0x01216c00 │ │ │ │ @@ -413574,16 +413574,16 @@ │ │ │ │ @ instruction: 0x01216c08 │ │ │ │ @ instruction: 0x01216c20 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ @ instruction: 0x01216c28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01216b60 │ │ │ │ cmneq r0, r8, lsl #23 │ │ │ │ - @ instruction: 0x01217008 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x01216ea8 │ │ │ │ + lslseq fp, r0, #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47b38 │ │ │ │ @ instruction: 0x01216c60 │ │ │ │ @ instruction: 0x01284198 │ │ │ │ @ instruction: 0x01216c50 │ │ │ │ cmneq r0, r8, ror sp │ │ │ │ @ instruction: 0x01216c58 │ │ │ │ @@ -413732,16 +413732,16 @@ │ │ │ │ @ instruction: 0x01216e70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12a78 │ │ │ │ @ instruction: 0x01216d70 │ │ │ │ cmneq r5, r8, asr #1 │ │ │ │ @ instruction: 0x01218e78 │ │ │ │ @ instruction: 0x01a13db0 │ │ │ │ - @ instruction: 0x01216fe0 │ │ │ │ - cmneq pc, r8, asr #8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10330 │ │ │ │ tsteq r4, r8, lsr r3 │ │ │ │ @ instruction: 0x01a82c88 │ │ │ │ smlawteq r1, r0, lr, r6 │ │ │ │ @ instruction: 0x01287a58 │ │ │ │ smlawteq r1, r8, lr, r6 │ │ │ │ smlawbeq r8, r8, r3, r8 │ │ │ │ @ instruction: 0x01216e48 │ │ │ │ @@ -413811,25 +413811,25 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13db0 │ │ │ │ @ instruction: 0x012cd8b8 │ │ │ │ @ instruction: 0x01a12ac8 │ │ │ │ ldrdeq r7, [r1, -r8]! │ │ │ │ @ instruction: 0x01216f90 │ │ │ │ @ instruction: 0x01216fe8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01217008 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ strdeq r6, [r1, -r8]! │ │ │ │ cmneq r2, r8, lsr lr │ │ │ │ @ instruction: 0x01217000 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11da8 │ │ │ │ - smlawbeq r1, r8, r0, r7 │ │ │ │ - lsrseq fp, r8, #7 │ │ │ │ + @ instruction: 0x01216768 │ │ │ │ + cmneq pc, r8, asr #9 │ │ │ │ teqeq r9, r0, ror #5 │ │ │ │ @ instruction: 0x01a47b88 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x01217028 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01217030 │ │ │ │ @@ -413853,19 +413853,19 @@ │ │ │ │ @ instruction: 0x01217078 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01216fb8 │ │ │ │ cmneq r0, r8, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r7, r8, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10330 │ │ │ │ + ldrdeq r6, [r1, -r8]! │ │ │ │ @ instruction: 0x012190a8 │ │ │ │ msreq SPSR_f, r8, ror #17 │ │ │ │ @ instruction: 0x01217118 │ │ │ │ - cmneq sp, r8, lsl #26 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012170a8 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77400 │ │ │ │ @ instruction: 0x01217128 │ │ │ │ @@ -413888,16 +413888,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [r1, r0]! │ │ │ │ @ instruction: 0x0129e150 │ │ │ │ @ instruction: 0x01a40d60 │ │ │ │ - @ instruction: 0x01217160 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x0125dce0 │ │ │ │ + @ instruction: 0x0125dc50 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77478 │ │ │ │ @ instruction: 0x012171a8 │ │ │ │ @ instruction: 0x01217120 │ │ │ │ @ instruction: 0x01217150 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x01217140 │ │ │ │ @@ -413907,29 +413907,29 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47b88 │ │ │ │ @ instruction: 0x01217158 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a94be0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac5ce0 │ │ │ │ + smlawbeq r1, r8, r0, r7 │ │ │ │ @ instruction: 0x01217170 │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x01217178 │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ smlawbeq r1, r8, r1, r7 │ │ │ │ cmneq r2, r8, ror lr │ │ │ │ @ instruction: 0x01217190 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r1, [r1, r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01216c30 │ │ │ │ + @ instruction: 0x01217340 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x012172b0 │ │ │ │ @ instruction: 0x012171a0 │ │ │ │ @ instruction: 0x01217268 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ smlawteq r1, r0, r1, r7 │ │ │ │ @@ -413982,18 +413982,18 @@ │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ smlawbeq r1, r0, r2, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012171b8 │ │ │ │ cmneq r0, r8, ror #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, r1 │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01217290 │ │ │ │ + @ instruction: 0x01217298 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01217338 │ │ │ │ + @ instruction: 0x01217558 │ │ │ │ tsteq r4, r8, lsl r6 │ │ │ │ @ instruction: 0x01a82c88 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012172a8 │ │ │ │ teqeq sl, r8, ror #21 │ │ │ │ @@ -414024,34 +414024,34 @@ │ │ │ │ @ instruction: 0x01a7a740 │ │ │ │ @ instruction: 0x01217318 │ │ │ │ andle r0, r0, r7 │ │ │ │ @ instruction: 0x01217408 │ │ │ │ @ instruction: 0x012172e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12b68 │ │ │ │ + @ instruction: 0x01216340 │ │ │ │ + strheq sp, [pc, #-248] @ 121724c <__bss_end__@@Base+0x3ba490> │ │ │ │ + subseq r1, r8, #184, 8 @ 0xb8000000 │ │ │ │ + strbeq r3, [sl], #3696 @ 0xe70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01217198 │ │ │ │ - @ instruction: 0x01217348 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - subseq r1, r8, #240, 10 @ 0x3c000000 │ │ │ │ - strbeq r3, [ip], #1104 @ 0x450 │ │ │ │ - smlawbeq r1, r0, r6, r7 │ │ │ │ - @ instruction: 0x01219500 │ │ │ │ + @ instruction: 0x01ad0aa0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01217560 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x01a34538 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01217358 │ │ │ │ - smlawbeq r1, r0, r3, r7 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r1, r8, r0, r7 │ │ │ │ @ instruction: 0x01217378 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ @ instruction: 0x012137b8 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01217418 │ │ │ │ - @ instruction: 0x01217c38 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ strdeq r1, [r4, -r0] │ │ │ │ @ instruction: 0x01a82c88 │ │ │ │ smlawbeq r1, r8, r3, r7 │ │ │ │ roreq r0, r8, #28 │ │ │ │ @ instruction: 0x012173a0 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x012173a8 │ │ │ │ @@ -414080,20 +414080,20 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13ec8 │ │ │ │ @ instruction: 0x01217718 │ │ │ │ @ instruction: 0x01217390 │ │ │ │ @ instruction: 0x01216558 │ │ │ │ @ instruction: 0x01217398 │ │ │ │ - @ instruction: 0x01216ea8 │ │ │ │ - cmneq pc, r8, ror #3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121cfb8 │ │ │ │ teqeq r2, r8, lsr #26 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ - @ instruction: 0x01217560 │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01aced68 │ │ │ │ msreq CPSR_sx, r0, lsr r5 │ │ │ │ @ instruction: 0x01a286c0 │ │ │ │ @ instruction: 0x01217440 │ │ │ │ qdsubeq sl, r8, r2 │ │ │ │ @ instruction: 0x01217458 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x01217450 │ │ │ │ @@ -414160,18 +414160,18 @@ │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x01217550 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01216210 │ │ │ │ - @ instruction: 0x01217198 │ │ │ │ - @ instruction: 0x0120b390 │ │ │ │ - @ instruction: 0x01216250 │ │ │ │ + smlawbeq r1, r0, sp, r7 │ │ │ │ + @ instruction: 0x01217428 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r1, r0, r6, r7 │ │ │ │ @ instruction: 0x01217660 │ │ │ │ asreq r0, r0, #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, lsr ip │ │ │ │ smlawbeq r1, r0, r5, r7 │ │ │ │ @ instruction: 0x01217628 │ │ │ │ strdeq r7, [r1, -r0]! │ │ │ │ @@ -414234,16 +414234,16 @@ │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12d48 │ │ │ │ teqeq fp, r8, ror #26 │ │ │ │ ldrdeq r8, [r2, r8]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ - @ instruction: 0x0120b368 │ │ │ │ - ldrsbeq r3, [r4, #-24]! @ 0xffffffe8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01218478 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a79868 │ │ │ │ smlawbeq r1, r8, r6, r7 │ │ │ │ andle r0, r0, r8 │ │ │ │ @ instruction: 0x012176a0 │ │ │ │ cmneq r1, r8, asr #27 │ │ │ │ @ instruction: 0x012176a8 │ │ │ │ @@ -414300,34 +414300,34 @@ │ │ │ │ @ instruction: 0x01a11e20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01217738 │ │ │ │ @ instruction: 0x012177b8 │ │ │ │ @ instruction: 0x01217730 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r2 │ │ │ │ + @ instruction: 0x012168b8 │ │ │ │ + smlawbeq r1, r8, r0, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r6, r8, asr lr │ │ │ │ - @ instruction: 0x012168b0 │ │ │ │ - @ instruction: 0x01217198 │ │ │ │ - smlawbeq r1, r0, sp, r7 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b14ef8 │ │ │ │ + ldrdeq r7, [r1, -r0]! │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ msreq R8_usr, r8 @ │ │ │ │ cmneq r6, r8, asr lr │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012177b0 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0x01a411e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r1, r0, r7, r7 │ │ │ │ - teqeq r4, r0, ror #7 │ │ │ │ - @ instruction: 0x01af5328 │ │ │ │ + @ instruction: 0x01217db0 │ │ │ │ + lslseq fp, r0, #7 │ │ │ │ smlawbeq r1, r8, r4, r9 │ │ │ │ strheq lr, [r9, #-72]! @ 0xffffffb8 │ │ │ │ teqpeq pc, r8, lsr r3 @ p-variant is OBSOLETE @ │ │ │ │ cmneq r6, r8, asr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r6, r8, lsl #22 │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ @@ -414600,16 +414600,16 @@ │ │ │ │ asreq fp, r8, r9 │ │ │ │ @ instruction: 0x01213160 │ │ │ │ @ instruction: 0x01a12e88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47c28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01217c18 │ │ │ │ - @ instruction: 0x01218478 │ │ │ │ - ldrdeq r7, [r1, -r0]! │ │ │ │ + @ instruction: 0x01207870 │ │ │ │ + @ instruction: 0x01aa9220 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0x01a411e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01217c40 │ │ │ │ smlawteq r1, r8, ip, r7 │ │ │ │ lsreq r5, r8, #6 │ │ │ │ @ instruction: 0x01217c60 │ │ │ │ @@ -414682,30 +414682,30 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47c28 │ │ │ │ @ instruction: 0x01219c48 │ │ │ │ msreq SPSR_abt, r8, ror #30 │ │ │ │ smlawbeq ip, r8, r5, r4 │ │ │ │ @ instruction: 0x01a13fb8 │ │ │ │ - @ instruction: 0x01217db0 │ │ │ │ - strdeq r8, [r1, -r8]! @ │ │ │ │ + @ instruction: 0x01218338 │ │ │ │ + @ instruction: 0x01217c38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ tsteq r2, r8, asr #32 │ │ │ │ @ instruction: 0x01a82c88 │ │ │ │ @ instruction: 0x01217da0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ - @ instruction: 0x01217098 │ │ │ │ - cmneq sp, r8, asr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01216778 │ │ │ │ + @ instruction: 0x01adbb08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012177a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2d378 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r4, r0, r1, r7 │ │ │ │ ldrdeq r7, [r1, -r8]! │ │ │ │ strdeq sl, [r0, #-248]! @ 0xffffff08 │ │ │ │ @ instruction: 0x01217de0 │ │ │ │ @@ -414726,16 +414726,16 @@ │ │ │ │ cmneq r2, r8, lsl #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl ip │ │ │ │ @ instruction: 0x01217e18 │ │ │ │ smlabteq r2, r8, r4, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12f00 │ │ │ │ - @ instruction: 0x01218b48 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x01217160 │ │ │ │ + @ instruction: 0x01217db8 │ │ │ │ @ instruction: 0x01217e40 │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ msreq (UNDEF: 102), r8, asr #4 │ │ │ │ cmneq r9, r8, lsl ip │ │ │ │ @ instruction: 0x01217eb8 │ │ │ │ lsreq r5, r8, #6 │ │ │ │ @ instruction: 0x01217e98 │ │ │ │ @@ -414778,16 +414778,16 @@ │ │ │ │ @ instruction: 0x01a12f28 │ │ │ │ @ instruction: 0x012d5000 │ │ │ │ @ instruction: 0x01a28800 │ │ │ │ @ instruction: 0x01217f68 │ │ │ │ @ instruction: 0x01217ee8 │ │ │ │ ldrdeq r7, [r1, -r8]! │ │ │ │ andle r0, r0, sl │ │ │ │ - @ instruction: 0x01217db8 │ │ │ │ - @ instruction: 0x01aef9c8 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae4190 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, #4 │ │ │ │ @ instruction: 0x01217f08 │ │ │ │ asreq ip, r0, #19 │ │ │ │ @ instruction: 0x01217f20 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -415048,16 +415048,16 @@ │ │ │ │ ldrdeq r7, [r1, r8]! │ │ │ │ @ instruction: 0x01218310 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01218330 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae1918 │ │ │ │ + @ instruction: 0x01218b68 │ │ │ │ + @ instruction: 0x01217f00 │ │ │ │ @ instruction: 0x012d5000 │ │ │ │ @ instruction: 0x01a28800 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01218340 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77478 │ │ │ │ @ instruction: 0x012184a8 │ │ │ │ @@ -415128,24 +415128,24 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, ror #30 │ │ │ │ @ instruction: 0x01a1ceb0 │ │ │ │ @ instruction: 0x012186b8 │ │ │ │ @ instruction: 0x01218460 │ │ │ │ @ instruction: 0x012183e0 │ │ │ │ strheq r9, [r0, #-56]! @ 0xffffffc8 │ │ │ │ - @ instruction: 0x01218d48 │ │ │ │ - @ instruction: 0x01218338 │ │ │ │ - smlawbeq r1, r8, r4, r8 │ │ │ │ - cmneq pc, r8, ror #14 │ │ │ │ - @ instruction: 0x01218490 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac4638 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r1, r0, r4, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01218e08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01216778 │ │ │ │ + lsrseq r5, r0, lr │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + lsleq r2, r0, #27 │ │ │ │ + @ instruction: 0x01218b48 │ │ │ │ + @ instruction: 0x01218490 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x01218550 │ │ │ │ @ instruction: 0x012184a0 │ │ │ │ ldrdeq r8, [r1, -r8]! @ │ │ │ │ @ instruction: 0x01a82bc0 │ │ │ │ smlawteq r1, r0, r4, r8 │ │ │ │ @@ -415160,24 +415160,24 @@ │ │ │ │ @ instruction: 0x01a82c10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a82c60 │ │ │ │ strdeq r8, [r1, -r0]! │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01218508 │ │ │ │ - ldrdeq lr, [r0, r8]! │ │ │ │ + @ instruction: 0x01216258 │ │ │ │ + @ instruction: 0x01217db8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a288a0 │ │ │ │ - @ instruction: 0x01218498 │ │ │ │ - @ instruction: 0x01aef9c8 │ │ │ │ - @ instruction: 0x01218518 │ │ │ │ - strdeq r8, [r1, -r8]! @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - biceq r5, r0, r8, lsr #12 │ │ │ │ + ldrdeq r9, [r9, -r8]! │ │ │ │ + @ instruction: 0x01a18338 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + asreq r2, r8, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r6, r8, lsl #22 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a41440 │ │ │ │ @ instruction: 0x01218560 │ │ │ │ @@ -415564,34 +415564,34 @@ │ │ │ │ @ instruction: 0x012185a8 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ roreq r7, r8, fp │ │ │ │ @ instruction: 0x01218b78 │ │ │ │ @ instruction: 0x01218b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01218578 │ │ │ │ - @ instruction: 0x01218b68 │ │ │ │ - lsrseq fp, r8, #7 │ │ │ │ + @ instruction: 0x01218d50 │ │ │ │ + @ instruction: 0x01218518 │ │ │ │ @ instruction: 0x01218b58 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ @ instruction: 0x01218b60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01218ae8 │ │ │ │ cmneq r0, r8, lsl #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10380 │ │ │ │ + @ instruction: 0x01218510 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ @ instruction: 0x01a2da58 │ │ │ │ ldrdeq r8, [r1, -r0]! │ │ │ │ @ instruction: 0x01218b70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7a920 │ │ │ │ smlawbeq r1, r0, fp, r8 │ │ │ │ andle r0, r0, fp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01217e30 │ │ │ │ + smlawteq r1, r0, r0, fp │ │ │ │ + @ instruction: 0x01218508 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ @ instruction: 0x01a2f218 │ │ │ │ @ instruction: 0x01627f98 │ │ │ │ lsreq r0, r8, #6 │ │ │ │ @ instruction: 0x01218c98 │ │ │ │ @ instruction: 0x01218ba0 │ │ │ │ @ instruction: 0x01218bb8 │ │ │ │ @@ -415690,236 +415690,236 @@ │ │ │ │ @ instruction: 0x01217f78 │ │ │ │ @ instruction: 0x01220e90 │ │ │ │ asreq r2, r0, #19 │ │ │ │ @ instruction: 0x01218d78 │ │ │ │ @ instruction: 0x01218d28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01218d20 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - asreq r1, r8, #30 │ │ │ │ + smlawbeq r1, r8, r7, r7 │ │ │ │ + @ instruction: 0x01217db8 │ │ │ │ + strdeq r9, [r9, -r0]! │ │ │ │ + @ instruction: 0x01a1d2c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01218d40 │ │ │ │ - @ instruction: 0x01218d58 │ │ │ │ - subeq r8, r4, #96, 22 @ 0x18000 │ │ │ │ + @ instruction: 0x01218d48 │ │ │ │ @ instruction: 0x01218d60 │ │ │ │ - @ instruction: 0x01218eb0 │ │ │ │ - smlawbeq r1, r0, r4, r8 │ │ │ │ - cmneq pc, r8, asr r7 @ │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ + @ instruction: 0x01218d90 │ │ │ │ + @ instruction: 0x01b18e40 │ │ │ │ @ instruction: 0x01243258 │ │ │ │ asreq r7, r0, #24 │ │ │ │ teqpeq r3, r0, asr #19 @ p-variant is OBSOLETE │ │ │ │ strdeq r4, [r1, r0]! │ │ │ │ ldrdeq r8, [r1, -r8]! @ │ │ │ │ @ instruction: 0x01218d68 │ │ │ │ strheq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ roreq r0, r0, #9 │ │ │ │ smlawbeq r1, r0, lr, r8 │ │ │ │ smlawbeq r1, r0, sp, r8 │ │ │ │ - @ instruction: 0x01217338 │ │ │ │ - @ instruction: 0x01218b90 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r8, sp, r8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10330 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01218d58 │ │ │ │ @ instruction: 0x01218da8 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01218db8 │ │ │ │ cmneq r0, r8, lsr r2 │ │ │ │ smlawteq r1, r0, sp, r8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r8, [r2, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01219308 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01218d98 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ asreq fp, r8, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r8, [r1, -r0]! │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - ldrdeq sp, [ip, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r5, r8, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76b90 │ │ │ │ @ instruction: 0x01218de8 │ │ │ │ andle r0, r0, ip │ │ │ │ - @ instruction: 0x01218e40 │ │ │ │ - @ instruction: 0x01218de0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16b40 │ │ │ │ - @ instruction: 0x01216608 │ │ │ │ - @ instruction: 0x01218b90 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - lsreq r5, r0, #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01218e00 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ + subseq r1, r8, #232, 10 @ 0x3a000000 │ │ │ │ + strbeq r3, [ip], #344 @ 0x158 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01218e10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r8, [r1, -r8]! @ │ │ │ │ + @ instruction: 0x01217368 │ │ │ │ + @ instruction: 0x01218d98 │ │ │ │ @ instruction: 0x01218e28 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ @ instruction: 0x01218e30 │ │ │ │ smlawteq r1, r0, lr, r8 │ │ │ │ @ instruction: 0x01218db0 │ │ │ │ cmneq r0, r8, lsr #4 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1900 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01218e38 │ │ │ │ + @ instruction: 0x01218e40 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ + @ instruction: 0x01218f40 │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ @ instruction: 0x01218e50 │ │ │ │ cmneq r0, r8, lsr ip │ │ │ │ @ instruction: 0x01218e58 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r1, r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01218e60 │ │ │ │ - cmneq r7, r8, asr r9 │ │ │ │ + @ instruction: 0x01218d40 │ │ │ │ + @ instruction: 0x01218d98 │ │ │ │ + @ instruction: 0x01218e98 │ │ │ │ + lsreq r0, r0, #12 │ │ │ │ cmneq r2, r8, asr #31 │ │ │ │ lsreq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r3, [r1, r8]! │ │ │ │ smlawbeq r1, r8, r0, r9 │ │ │ │ @ instruction: 0x01218e70 │ │ │ │ @ instruction: 0x01218e90 │ │ │ │ @ instruction: 0x01a85e88 │ │ │ │ @ instruction: 0x012e2a10 │ │ │ │ @ instruction: 0x01a79250 │ │ │ │ - @ instruction: 0x01218e68 │ │ │ │ - cmneq sl, r8, lsr pc │ │ │ │ - @ instruction: 0x01218e98 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + lsreq r0, r0, #12 │ │ │ │ @ instruction: 0x01218ea8 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ + @ instruction: 0x01218eb0 │ │ │ │ + @ instruction: 0x01b18e40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10380 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01218eb8 │ │ │ │ ldrdeq r8, [r1, -r0]! │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ ldrdeq r8, [r1, -r8]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01218e48 │ │ │ │ cmneq r0, r8, lsl ip │ │ │ │ - @ instruction: 0x01218ea0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01218ee0 │ │ │ │ + @ instruction: 0x01218ee8 │ │ │ │ + rorseq r7, r8, #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16280 │ │ │ │ strdeq r8, [r1, -r8]! @ │ │ │ │ strdeq r0, [r0, r0]! @ │ │ │ │ @ instruction: 0x01218f00 │ │ │ │ @ instruction: 0x01a78148 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a78170 │ │ │ │ - @ instruction: 0x01218ee8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01218ea0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28918 │ │ │ │ @ instruction: 0x01218f20 │ │ │ │ @ instruction: 0x01a28918 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28878 │ │ │ │ + smlawteq r1, r8, sp, r8 │ │ │ │ @ instruction: 0x01218f08 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8, asr #16 │ │ │ │ @ instruction: 0x01a144b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a130e0 │ │ │ │ - @ instruction: 0x01218f28 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01218f40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01218f48 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01218f70 │ │ │ │ + addeq ip, r9, r8, lsr #10 │ │ │ │ + @ instruction: 0x01218f50 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + smlawbeq r3, r8, r3, sp │ │ │ │ + teqeq r4, r8, lsl r1 │ │ │ │ @ instruction: 0x01218f60 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r0, [r8, #-184]! @ 0xffffff48 │ │ │ │ - @ instruction: 0x01218fa8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ @ instruction: 0x012744e8 │ │ │ │ @ instruction: 0x01a75470 │ │ │ │ smlawbeq r1, r8, pc, r8 @ │ │ │ │ @ instruction: 0x01a75470 │ │ │ │ @ instruction: 0x01218f90 │ │ │ │ @ instruction: 0x01a76618 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74cc8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r7, r8]! │ │ │ │ @ instruction: 0x01218f98 │ │ │ │ andle r0, r0, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r6, r8, lsr #17 │ │ │ │ + @ instruction: 0x01218f08 │ │ │ │ smlawteq r1, r8, pc, r8 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ smlawteq r1, r0, pc, r8 @ │ │ │ │ teqeq r7, r8, lsl lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0, ror #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r6, r8, lsr #17 │ │ │ │ + @ instruction: 0x0121e168 │ │ │ │ @ instruction: 0x01218fe0 │ │ │ │ @ instruction: 0x01a75470 │ │ │ │ teqeq r7, r0, asr pc │ │ │ │ @ instruction: 0x01a75498 │ │ │ │ @ instruction: 0x01218fe8 │ │ │ │ @ instruction: 0x01a75498 │ │ │ │ strdeq r8, [r1, -r0]! │ │ │ │ @ instruction: 0x01a76618 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74cc8 │ │ │ │ - @ instruction: 0x01218f50 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121ad48 │ │ │ │ @ instruction: 0x01219008 │ │ │ │ cmneq r0, r8, lsr #25 │ │ │ │ @ instruction: 0x01219010 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a144b8 │ │ │ │ @ instruction: 0x01219020 │ │ │ │ smlabteq r2, r0, r5, sl │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r8, [r1, -r8]! @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r1, r8, ip, r9 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01219290 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x01219040 │ │ │ │ @ instruction: 0x01218fb8 │ │ │ │ @ instruction: 0x01219048 │ │ │ │ @ instruction: 0x01a85960 │ │ │ │ qsubeq r9, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r9, r8, r1 │ │ │ │ @ instruction: 0x01218f68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01219028 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01219060 │ │ │ │ - strdeq r4, [r8, -r0] │ │ │ │ + @ instruction: 0x01218e60 │ │ │ │ + @ instruction: 0x01218f08 │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ @ instruction: 0x01219078 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ @ instruction: 0x01219090 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ lsleq r0, r8, r4 │ │ │ │ smlawteq r1, r0, r2, sl │ │ │ │ smlawbeq r1, r0, r0, r9 │ │ │ │ @ instruction: 0x01219000 │ │ │ │ cmneq r0, r8, lsl #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0, ror #24 │ │ │ │ - @ instruction: 0x01217798 │ │ │ │ - @ instruction: 0x01218b90 │ │ │ │ + ldrdeq r9, [r1, -r0]! │ │ │ │ + @ instruction: 0x01219068 │ │ │ │ ldrdeq sl, [r1, -r0]! │ │ │ │ smultteq r9, r8, r9 │ │ │ │ - @ instruction: 0x01219138 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x01219300 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01219098 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tstpeq r4, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r9, [r1, -r0]! │ │ │ │ strdeq r0, [r0, r0]! @ │ │ │ │ ldrdeq r9, [r1, -r8]! │ │ │ │ @@ -415945,53 +415945,53 @@ │ │ │ │ strdeq r9, [r1, -r0]! │ │ │ │ strheq r9, [r1, -r8]! │ │ │ │ tsteq r2, r8, lsl r8 │ │ │ │ @ instruction: 0x01219038 │ │ │ │ @ instruction: 0x012e2ea0 │ │ │ │ @ instruction: 0x01219128 │ │ │ │ @ instruction: 0x01219140 │ │ │ │ - @ instruction: 0x01b18e90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10330 │ │ │ │ + ldrdeq lr, [pc, #-24] @ 121912c <__bss_end__@@Base+0x3bc370> │ │ │ │ + @ instruction: 0x01219160 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x01219150 │ │ │ │ @ instruction: 0x01a76bb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01219148 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd208 │ │ │ │ + moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2d378 │ │ │ │ @ instruction: 0x01219178 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ smlawbeq r1, r0, r1, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r9, [r1, -r8]! │ │ │ │ strdeq r1, [r4, #-104]! @ 0xffffff98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28940 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strheq r9, [r1, -r0]! │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a77e50 │ │ │ │ @ instruction: 0x01219198 │ │ │ │ andle r0, r0, lr │ │ │ │ - subeq r3, fp, #136, 24 @ 0x8800 │ │ │ │ - @ instruction: 0x01b16988 │ │ │ │ + smlawteq r1, r8, r1, r9 │ │ │ │ + @ instruction: 0x01ab7500 │ │ │ │ @ instruction: 0x012191b8 │ │ │ │ strdeq r9, [r0, #-200]! @ 0xffffff38 │ │ │ │ smlawteq r1, r0, r1, r9 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a144e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab7528 │ │ │ │ + @ instruction: 0x012195b8 │ │ │ │ @ instruction: 0x01219190 │ │ │ │ - @ instruction: 0x01219300 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ ldrdeq r7, [r1, -r0]! │ │ │ │ @ instruction: 0x01a10868 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a79b10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012191e8 │ │ │ │ @@ -416058,18 +416058,18 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012192e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012192e8 │ │ │ │ strheq sl, [r9, #-248]! @ 0xffffff08 │ │ │ │ teqeq r7, r0, lsl #1 │ │ │ │ @ instruction: 0x01a6e8c8 │ │ │ │ - subseq r1, r8, #48, 12 @ 0x3000000 │ │ │ │ - strbeq r3, [ip], #2280 @ 0x8e8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012193a0 │ │ │ │ + @ instruction: 0x01219308 │ │ │ │ + lsrseq fp, r8, #7 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10330 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x012193b8 │ │ │ │ @ instruction: 0x01219310 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -416098,128 +416098,128 @@ │ │ │ │ @ instruction: 0x01a14508 │ │ │ │ @ instruction: 0x01219398 │ │ │ │ strdeq r7, [r0, r8]! │ │ │ │ strdeq r8, [r1, -r8]! @ │ │ │ │ @ instruction: 0x01219030 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r7, r0, #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01219418 │ │ │ │ - @ instruction: 0x01217558 │ │ │ │ - @ instruction: 0x01219190 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab7528 │ │ │ │ + ldrdeq r9, [r1, -r0]! │ │ │ │ + @ instruction: 0x016d1b98 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012193b0 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r1, r0, r3, r9 │ │ │ │ ldrdeq r9, [r1, -r8]! │ │ │ │ - cmneq pc, r8, lsl #15 │ │ │ │ - @ instruction: 0x01219408 │ │ │ │ andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac6258 │ │ │ │ @ instruction: 0x012193e8 │ │ │ │ teqeq r6, r0, lsr #31 │ │ │ │ strdeq r9, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01219370 │ │ │ │ cmneq r0, r8, lsl #27 │ │ │ │ - subseq fp, r7, #0, 18 │ │ │ │ - @ instruction: 0x01afd230 │ │ │ │ + @ instruction: 0x01219408 │ │ │ │ + @ instruction: 0x01ab7500 │ │ │ │ smlawteq ip, r8, r8, sp │ │ │ │ strdeq lr, [r6, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac4660 │ │ │ │ + @ instruction: 0x01ab7578 │ │ │ │ teqeq pc, r0, asr #10 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01219560 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16a28 │ │ │ │ + strheq r9, [r1, -r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01219418 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq fp, r8, #32 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac5128 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76bb8 │ │ │ │ @ instruction: 0x01219450 │ │ │ │ roreq r0, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a14530 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01219438 │ │ │ │ andle r0, r0, pc │ │ │ │ - @ instruction: 0x012190a0 │ │ │ │ - @ instruction: 0x01219190 │ │ │ │ + @ instruction: 0x01219478 │ │ │ │ + @ instruction: 0x01ab7528 │ │ │ │ @ instruction: 0x01219470 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawbeq r1, r0, r4, r9 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ - @ instruction: 0x012194b0 │ │ │ │ - @ instruction: 0x01b18e90 │ │ │ │ + @ instruction: 0x01ab7500 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab7578 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, asr #8 │ │ │ │ @ instruction: 0x01219498 │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x012194a8 │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ @ instruction: 0x0120d5a0 │ │ │ │ @ instruction: 0x01a6e918 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10380 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ smlawteq r1, r0, r4, r9 │ │ │ │ asreq lr, r8, r6 │ │ │ │ smlawteq r1, r8, r4, r9 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a94be0 │ │ │ │ + ldrdeq r9, [r1, -r8]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01219478 │ │ │ │ - smlawteq r1, r8, r1, r9 │ │ │ │ - ldrdeq r9, [r1, -r0]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012194e8 │ │ │ │ roreq r0, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ strdeq r9, [r1, -r8]! │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01219508 │ │ │ │ + @ instruction: 0x01627f98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01219430 │ │ │ │ - @ instruction: 0x01219530 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + cmneq r2, r8, lsr pc │ │ │ │ @ instruction: 0x01219518 │ │ │ │ cmneq r0, r8, lsr lr │ │ │ │ @ instruction: 0x01219520 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a14530 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75da8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012a6a48 │ │ │ │ + @ instruction: 0x01219500 │ │ │ │ + lsleq r0, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, ror #31 │ │ │ │ @ instruction: 0x01219548 │ │ │ │ - subeq r8, r4, #96, 22 @ 0x18000 │ │ │ │ - @ instruction: 0x01219558 │ │ │ │ - ldrdeq r9, [r1, -r8]! │ │ │ │ + ldrdeq r9, [r1, -r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01219530 │ │ │ │ strdeq r1, [sl, -r8]! │ │ │ │ @ instruction: 0x01a13108 │ │ │ │ - ldrdeq r9, [r1, -r0]! │ │ │ │ - cmneq pc, r8, ror r7 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01219610 │ │ │ │ + @ instruction: 0x01219560 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01219540 │ │ │ │ @ instruction: 0x01219578 │ │ │ │ cmneq r6, r8, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13130 │ │ │ │ @ instruction: 0x012195e0 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x012195b0 │ │ │ │ @@ -416232,16 +416232,16 @@ │ │ │ │ cmneq r0, r8, ror #27 │ │ │ │ @ instruction: 0x012195a8 │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r2, r8, #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012195a0 │ │ │ │ - @ instruction: 0x01218e08 │ │ │ │ - ldrdeq r9, [r1, -r0]! │ │ │ │ + @ instruction: 0x01219d60 │ │ │ │ + @ instruction: 0x012194b0 │ │ │ │ @ instruction: 0x012a6b90 │ │ │ │ @ instruction: 0x01a13158 │ │ │ │ ldrdeq r9, [r1, -r0]! │ │ │ │ asreq r0, r0, #28 │ │ │ │ ldrdeq r9, [r1, -r8]! │ │ │ │ lsleq r0, r0, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -416254,16 +416254,16 @@ │ │ │ │ @ instruction: 0x01a28968 │ │ │ │ @ instruction: 0x012be538 │ │ │ │ @ instruction: 0x01a14558 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76438 │ │ │ │ @ instruction: 0x01219600 │ │ │ │ andle r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01219760 │ │ │ │ + @ instruction: 0x01219c70 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ @ instruction: 0x01219620 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01219630 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ @ instruction: 0x01219638 │ │ │ │ @@ -416273,15 +416273,15 @@ │ │ │ │ @ instruction: 0x01219648 │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x01219650 │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd208 │ │ │ │ + @ instruction: 0x01ab7578 │ │ │ │ @ instruction: 0x01219668 │ │ │ │ strheq r1, [r4, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0x012196e8 │ │ │ │ cmneq r4, r8, asr #19 │ │ │ │ @ instruction: 0x01219678 │ │ │ │ roreq r0, r8, sp │ │ │ │ smlawbeq r1, r0, r6, r9 │ │ │ │ @@ -416338,32 +416338,32 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r1, r0, r6, r9 │ │ │ │ cmneq r0, r8, asr lr │ │ │ │ @ instruction: 0x01219758 │ │ │ │ lsleq r5, r8 @ │ │ │ │ teqeq pc, r0, lsl #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01219db8 │ │ │ │ + smlawbeq r1, r0, r7, r9 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01219770 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ @ instruction: 0x01219778 │ │ │ │ @ instruction: 0x01219c08 │ │ │ │ @ instruction: 0x012196b8 │ │ │ │ cmneq r0, r8, ror #7 │ │ │ │ - @ instruction: 0x01219460 │ │ │ │ - ldrdeq r9, [r1, -r0]! │ │ │ │ + @ instruction: 0x01230128 │ │ │ │ + teqeq r4, r8, lsl r7 │ │ │ │ @ instruction: 0x012a97e8 │ │ │ │ asreq r4, r8, #24 │ │ │ │ @ instruction: 0x01219be8 │ │ │ │ smlawbeq r1, r8, r7, r9 │ │ │ │ @ instruction: 0x012167e0 │ │ │ │ @ instruction: 0x01a145a8 │ │ │ │ @ instruction: 0x01219c10 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ strdeq r9, [r1, -r8]! │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77400 │ │ │ │ @ instruction: 0x01a14558 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r9, [r1, -r0]! │ │ │ │ @@ -416638,16 +416638,16 @@ │ │ │ │ @ instruction: 0x012197b0 │ │ │ │ teqeq r2, r0, lsr #19 │ │ │ │ msreq (UNDEF: 102), r8, asr #21 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01219c00 │ │ │ │ - @ instruction: 0x01219c70 │ │ │ │ - @ instruction: 0x01b18e68 │ │ │ │ + @ instruction: 0x0122c100 │ │ │ │ + teqeq r4, r8, lsl r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r1, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d6c8 │ │ │ │ @ instruction: 0x0128cde8 │ │ │ │ lsleq r4, r0 @ │ │ │ │ smlawbeq r1, r0, ip, r9 │ │ │ │ @@ -416662,52 +416662,52 @@ │ │ │ │ @ instruction: 0x01a94c08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 102), r8, asr #21 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77478 │ │ │ │ ldrdeq r9, [r1, -r8]! │ │ │ │ @ instruction: 0x01219c60 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10330 │ │ │ │ + subseq r1, r8, #200, 8 @ 0xc8000000 │ │ │ │ + strbeq r3, [ip], #1104 @ 0x450 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01219c78 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012197a0 │ │ │ │ + @ instruction: 0x0121a550 │ │ │ │ + @ instruction: 0x0121bca8 │ │ │ │ @ instruction: 0x01219c98 │ │ │ │ roreq r2, r8, #9 │ │ │ │ @ instruction: 0x01219cb8 │ │ │ │ @ instruction: 0x01a76b90 │ │ │ │ @ instruction: 0x01219ca8 │ │ │ │ cmneq r4, r8, ror #2 │ │ │ │ @ instruction: 0x01219cb0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a10098 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75470 │ │ │ │ @ instruction: 0x012177e0 │ │ │ │ msreq (UNDEF: 102), r8, asr #21 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq r1, r8, ip, r9 │ │ │ │ + @ instruction: 0x01219ce0 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x01219d48 │ │ │ │ ldrdeq r9, [r1, -r0]! │ │ │ │ smlawbeq r1, r0, sp, r9 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - @ instruction: 0x01219658 │ │ │ │ - strdeq ip, [r1, r8]! │ │ │ │ + @ instruction: 0x0121a608 │ │ │ │ + subseq r1, r5, #120, 20 @ 0x78000 │ │ │ │ + @ instruction: 0x01afd280 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28990 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47ca0 │ │ │ │ - @ instruction: 0x01219d60 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7b398 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x01219d38 │ │ │ │ smlawteq r1, r8, lr, r9 │ │ │ │ @ instruction: 0x01219d28 │ │ │ │ @@ -416722,46 +416722,46 @@ │ │ │ │ cmneq r4, r8, asr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01219d10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r7, [r4, r0]! │ │ │ │ @ instruction: 0x01219d08 │ │ │ │ andle r0, r0, r1, lsl r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01220510 │ │ │ │ + @ instruction: 0x01219fa8 │ │ │ │ + @ instruction: 0x01219d00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ @ instruction: 0x01219d78 │ │ │ │ strdeq sp, [r9, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r1, [r0, r8]! │ │ │ │ - subseq r1, r8, #32, 12 @ 0x2000000 │ │ │ │ - strbeq r3, [ip], #1688 @ 0x698 │ │ │ │ + @ instruction: 0x01219138 │ │ │ │ + cmneq pc, r8, asr #1 │ │ │ │ @ instruction: 0x01219d90 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01219d98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01219d20 │ │ │ │ cmneq r0, r8, lsr pc │ │ │ │ @ instruction: 0x01219db0 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47d18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8, lsr #31 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01219fa8 │ │ │ │ - smlawbeq r1, r8, lr, r9 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ - @ instruction: 0x012193a8 │ │ │ │ - smlawbeq r1, r8, ip, r9 │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r9, [r1, -r0]! │ │ │ │ + @ instruction: 0x01af1f48 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01218e68 │ │ │ │ + teqeq r1, r0, lsl #12 │ │ │ │ + @ instruction: 0x01abe9b8 │ │ │ │ + @ instruction: 0x0121a078 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ + smlawteq r1, r0, sp, r9 │ │ │ │ + @ instruction: 0x01aef8b0 │ │ │ │ @ instruction: 0x01219e08 │ │ │ │ @ instruction: 0x01651898 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47d68 │ │ │ │ strdeq r9, [r1, -r8]! │ │ │ │ cmneq r0, r8, ror #8 │ │ │ │ @ instruction: 0x01219e00 │ │ │ │ @@ -416796,16 +416796,16 @@ │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01219e78 │ │ │ │ ldrdeq r9, [r1, -r8]! │ │ │ │ strdeq r9, [r1, -r0]! │ │ │ │ cmneq r0, r8, lsl r4 │ │ │ │ @ instruction: 0x01219e60 │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ - subeq r2, r2, #112, 6 @ 0xc0000001 │ │ │ │ - @ instruction: 0x01ad5dc0 │ │ │ │ + svcgt 0x00ffffe0 │ │ │ │ + svcgt 0x00ffffe0 │ │ │ │ @ instruction: 0x01219ee8 │ │ │ │ @ instruction: 0x01029c90 │ │ │ │ @ instruction: 0x01242c08 │ │ │ │ @ instruction: 0x01219660 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47de0 │ │ │ │ @ instruction: 0x01219eb0 │ │ │ │ @@ -416852,44 +416852,44 @@ │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x01219f98 │ │ │ │ @ instruction: 0x01219f48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13248 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47e58 │ │ │ │ - svcgt 0x00ffffe0 │ │ │ │ - svcgt 0x00ffffe0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r1, r8, lr, r9 │ │ │ │ @ instruction: 0x01219f68 │ │ │ │ + roreq r0, r0, r6 │ │ │ │ @ instruction: 0x0121b870 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01219f70 │ │ │ │ - roreq r0, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq r1, r0, pc, r9 @ │ │ │ │ + @ instruction: 0x01219f70 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ asreq r7, r8, #23 │ │ │ │ smlawteq r1, r8, pc, r9 @ │ │ │ │ @ instruction: 0x01219f90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a47e80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121a550 │ │ │ │ - ldrdeq r9, [r1, -r8]! │ │ │ │ - strheq r9, [pc, #-184] @ 1219f04 <__bss_end__@@Base+0x3bd148> │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r1, r8, pc, r9 @ │ │ │ │ + @ instruction: 0x01218e18 │ │ │ │ + @ instruction: 0x01219418 │ │ │ │ @ instruction: 0x01294538 │ │ │ │ ldrdeq r2, [r8, r0]! │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a6e8a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r1, r0, pc, r9 @ │ │ │ │ @ instruction: 0x0121a010 │ │ │ │ @ instruction: 0x01219fb8 │ │ │ │ - @ instruction: 0x0121a098 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x0121a030 │ │ │ │ + smlawbeq r1, r0, pc, r9 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r7, [r4, r0]! │ │ │ │ strdeq r9, [r1, -r0]! │ │ │ │ @ instruction: 0x01218c18 │ │ │ │ strdeq r9, [r1, -r8]! │ │ │ │ tsteq r2, r0, lsr #18 │ │ │ │ @ instruction: 0x0121a000 │ │ │ │ @@ -416903,41 +416903,41 @@ │ │ │ │ @ instruction: 0x01217b90 │ │ │ │ @ instruction: 0x01219fe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r7, [r4, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ @ instruction: 0x0121a038 │ │ │ │ - smlawbeq r1, r8, pc, r9 @ │ │ │ │ - @ instruction: 0x0121a040 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq r1, r8, lr, r9 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121a048 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01219f68 │ │ │ │ + @ instruction: 0x0121a068 │ │ │ │ + cmneq ip, r8, ror r1 │ │ │ │ teqeq ip, r0, ror r7 │ │ │ │ @ instruction: 0x01a47f48 │ │ │ │ @ instruction: 0x0121a070 │ │ │ │ - cmneq ip, r8, ror r1 │ │ │ │ - @ instruction: 0x0121a078 │ │ │ │ cmneq ip, r8, lsl #3 │ │ │ │ - qsubeq sl, r8, r1 │ │ │ │ - @ instruction: 0x0121a030 │ │ │ │ + @ instruction: 0x0121a040 │ │ │ │ + ldrdeq r9, [r1, -r8]! │ │ │ │ + @ instruction: 0x01215e70 │ │ │ │ + @ instruction: 0x01218e38 │ │ │ │ smlawbeq r1, r8, r0, sl │ │ │ │ strdeq r0, [r0, r0]! @ │ │ │ │ @ instruction: 0x0121a090 │ │ │ │ asreq r7, r8, sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r7, r0, #27 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01adfd70 │ │ │ │ + @ instruction: 0x0121a218 │ │ │ │ + asreq ip, r0, #19 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @ instruction: 0x01a47f70 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ moveq r0, r8 │ │ │ │ strheq sl, [r1, -r8]! │ │ │ │ @ instruction: 0x01a80258 │ │ │ │ smlawteq r1, r0, r0, sl │ │ │ │ @@ -417024,34 +417024,34 @@ │ │ │ │ @ instruction: 0x01a83020 │ │ │ │ smlawbeq r8, r8, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ @ instruction: 0x0121a238 │ │ │ │ @ instruction: 0x0121a200 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sl, [r1, -r0]! │ │ │ │ - smlawbeq r1, r0, r7, r9 │ │ │ │ - smlawbeq r1, r8, ip, r9 │ │ │ │ - @ instruction: 0x0121a258 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01a49438 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01218e68 │ │ │ │ @ instruction: 0x0121a248 │ │ │ │ asreq r0, r0, #28 │ │ │ │ teqeq r4, r8, asr r5 │ │ │ │ asreq r9, r0, #10 │ │ │ │ @ instruction: 0x0121a278 │ │ │ │ @ instruction: 0x0121a230 │ │ │ │ teqeq r7, r8, asr #6 │ │ │ │ @ instruction: 0x01a48060 │ │ │ │ @ instruction: 0x0121a250 │ │ │ │ lsleq r0, r0, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #25 │ │ │ │ @ instruction: 0x0121a260 │ │ │ │ - @ instruction: 0x01b18e68 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10380 │ │ │ │ + ldrdeq lr, [r0, r8]! │ │ │ │ + @ instruction: 0x0121a220 │ │ │ │ + @ instruction: 0x01aef8b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121a270 │ │ │ │ @ instruction: 0x0121a268 │ │ │ │ @@ -417192,16 +417192,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121a498 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121a4a0 │ │ │ │ tsteq r2, r8, lsr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48218 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121a220 │ │ │ │ + @ instruction: 0x0121a548 │ │ │ │ + @ instruction: 0x0121a258 │ │ │ │ smlawteq r1, r8, r4, sl │ │ │ │ msreq SPSR_abt, r8, ror #7 │ │ │ │ ldrdeq sl, [r1, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a6ea08 │ │ │ │ @ instruction: 0x01276d58 │ │ │ │ @@ -417228,20 +417228,20 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ strdeq sl, [r1, -r0]! │ │ │ │ andle r0, r0, r3, lsl r0 │ │ │ │ @ instruction: 0x0121a540 │ │ │ │ @ instruction: 0x01a28918 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fe60 │ │ │ │ - smlawteq r1, r8, ip, r9 │ │ │ │ - @ instruction: 0x0121a4b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121a608 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abe918 │ │ │ │ + biceq r5, r0, r8, lsr #12 │ │ │ │ + smlawteq r1, r8, r6, r5 │ │ │ │ + ldrsbeq r3, [r4, #-24]! @ 0xffffffe8 │ │ │ │ + @ instruction: 0x01219060 │ │ │ │ + @ instruction: 0x01219418 │ │ │ │ @ instruction: 0x0121a568 │ │ │ │ msreq SPSR_und, r8, asr #6 │ │ │ │ @ instruction: 0x0121a5a8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48290 │ │ │ │ smlawbeq r1, r0, r5, sl │ │ │ │ @@ -417272,20 +417272,20 @@ │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ @ instruction: 0x0121a620 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ strdeq sl, [r1, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq pc, [r0, r0]! │ │ │ │ + strdeq sl, [r1, -r0]! │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + teqeq r4, r0, ror #7 │ │ │ │ + @ instruction: 0x01af5300 │ │ │ │ + @ instruction: 0x0121a778 │ │ │ │ @ instruction: 0x0121a600 │ │ │ │ - cmneq r9, r8, ror ip │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r9, r8, ror ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121a760 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x0121a650 │ │ │ │ @ instruction: 0x0121a618 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -417334,94 +417334,94 @@ │ │ │ │ smlawteq r2, r0, r9, r9 │ │ │ │ @ instruction: 0x0121a6e0 │ │ │ │ smlawbeq r1, r8, r7, sl │ │ │ │ @ instruction: 0x0121a560 │ │ │ │ msreq SPSR_sx, r8, asr #2 │ │ │ │ @ instruction: 0x0121a6b0 │ │ │ │ @ instruction: 0x0121a610 │ │ │ │ - ldrdeq r9, [sp, -r0]! │ │ │ │ - @ instruction: 0x01a1c320 │ │ │ │ + @ instruction: 0x0121a718 │ │ │ │ + @ instruction: 0x0121ae40 │ │ │ │ @ instruction: 0x0121a700 │ │ │ │ cmneq r0, r8, ror #3 │ │ │ │ @ instruction: 0x0121a708 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a483a8 │ │ │ │ - subseq sp, r3, #160 @ 0xa0 │ │ │ │ - @ instruction: 0x01adbcc0 │ │ │ │ - @ instruction: 0x012195b8 │ │ │ │ - @ instruction: 0x0121a4b8 │ │ │ │ + @ instruction: 0x012193a8 │ │ │ │ + cmneq sp, r8, ror #22 │ │ │ │ + @ instruction: 0x0121a7a0 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ @ instruction: 0x0121a730 │ │ │ │ teqeq r3, r0, lsr r2 │ │ │ │ @ instruction: 0x0121a738 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sl, [r1, -r8]! │ │ │ │ ldrdeq sl, [r0, #-24]! @ 0xffffffe8 │ │ │ │ @ instruction: 0x0121a748 │ │ │ │ ldrdeq sl, [r7, r8]! │ │ │ │ @ instruction: 0x0121a750 │ │ │ │ @ instruction: 0x01a7a678 │ │ │ │ @ instruction: 0x0121a758 │ │ │ │ @ instruction: 0x01a7a6a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7a538 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121a7e0 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae1828 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28a08 │ │ │ │ teqeq r8, r0, ror r9 │ │ │ │ strdeq r8, [r4, r8]! @ │ │ │ │ - @ instruction: 0x0121a7a0 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x0121a828 │ │ │ │ + @ instruction: 0x0121a760 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77400 │ │ │ │ smlawteq r1, r8, r7, sl │ │ │ │ smlawbeq r1, r0, r7, sl │ │ │ │ @ instruction: 0x0121a798 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ - strdeq sl, [r1, -r8]! │ │ │ │ + lsrseq fp, r8, #7 │ │ │ │ teqeq r8, r0, lsr r3 │ │ │ │ @ instruction: 0x01a7f600 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48420 │ │ │ │ @ instruction: 0x0121a800 │ │ │ │ @ instruction: 0x0121a7a8 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77478 │ │ │ │ smlawbeq r1, r8, r8, sl │ │ │ │ smlawteq r1, r0, r7, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsr #22 │ │ │ │ - @ instruction: 0x01219fb0 │ │ │ │ - cmneq pc, r8, ror #14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121ab08 │ │ │ │ - @ instruction: 0x0121a218 │ │ │ │ - @ instruction: 0x0121a4b8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10380 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121a720 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + asreq r1, r8, #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48470 │ │ │ │ teqeq r4, r0, lsr #31 │ │ │ │ @ instruction: 0x01a75448 │ │ │ │ smlawbeq r1, r0, r8, sl │ │ │ │ strdeq sl, [r1, -r8]! │ │ │ │ @ instruction: 0x0121a810 │ │ │ │ cmneq r0, r8, lsl #4 │ │ │ │ @ instruction: 0x0121a818 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0 @ │ │ │ │ - smlawteq r1, r0, r9, sl │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121a7e8 │ │ │ │ @ instruction: 0x0121a850 │ │ │ │ strheq fp, [r0, #-88]! @ 0xffffffa8 │ │ │ │ @ instruction: 0x0121a840 │ │ │ │ teqeq r3, r8, ror #12 │ │ │ │ @ instruction: 0x0121a848 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121a808 │ │ │ │ @@ -417460,18 +417460,18 @@ │ │ │ │ cmneq r0, r8, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a484e8 │ │ │ │ @ instruction: 0x0121a8e0 │ │ │ │ @ instruction: 0x0121a8a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - strdeq sl, [r1, -r0]! │ │ │ │ - cmneq pc, r8, lsr #15 │ │ │ │ - @ instruction: 0x0121a990 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01219420 │ │ │ │ + @ instruction: 0x0121a7e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121a958 │ │ │ │ @ instruction: 0x0121a820 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x0121a9e0 │ │ │ │ @ instruction: 0x0121a900 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -417502,32 +417502,32 @@ │ │ │ │ @ instruction: 0x01a48560 │ │ │ │ @ instruction: 0x0121a9b8 │ │ │ │ @ instruction: 0x0121a968 │ │ │ │ smlawbeq r1, r8, r9, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac4688 │ │ │ │ + ldrdeq r9, [sp, -r0]! │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsreq r7, r0, #23 │ │ │ │ @ instruction: 0x0121a9a8 │ │ │ │ cmneq r0, r8, lsl r3 │ │ │ │ @ instruction: 0x0121a9b0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq ip, r0 @ │ │ │ │ strdeq sl, [r1, -r8]! │ │ │ │ @ instruction: 0x0121a998 │ │ │ │ - ldrdeq sl, [r1, -r0]! │ │ │ │ - lsrseq fp, r8, #7 │ │ │ │ + strdeq sl, [r1, -r0]! │ │ │ │ + cmneq r7, r8, asr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48588 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10358 │ │ │ │ + smlawteq r1, r0, r9, sl │ │ │ │ + cmneq sl, r8, lsr pc │ │ │ │ @ instruction: 0x012166e8 │ │ │ │ @ instruction: 0x01a74b10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ @ instruction: 0x0121aa00 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ @@ -417540,16 +417540,16 @@ │ │ │ │ @ instruction: 0x01286f68 │ │ │ │ @ instruction: 0x0121aa18 │ │ │ │ @ instruction: 0x0121aa70 │ │ │ │ @ instruction: 0x0121a9a0 │ │ │ │ cmneq r0, r8, ror #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r8, [r4, r8]! @ │ │ │ │ + ldrdeq sl, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121a828 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x0121aa48 │ │ │ │ @ instruction: 0x0121a9e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -417576,44 +417576,44 @@ │ │ │ │ strdeq sl, [r1, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121aa98 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x0121aae0 │ │ │ │ @ instruction: 0x0121aaa8 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1900 │ │ │ │ + @ instruction: 0x0121aa28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, asr #21 │ │ │ │ @ instruction: 0x01a48650 │ │ │ │ ldrdeq sl, [r1, -r0]! │ │ │ │ lsreq lr, r8, #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a94c08 │ │ │ │ teqeq r4, r8, asr r5 │ │ │ │ asreq r9, r0, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ strdeq sl, [r1, -r0]! │ │ │ │ smlawteq r1, r8, sl, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr #9 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121aab8 │ │ │ │ - @ instruction: 0x01218d90 │ │ │ │ - @ instruction: 0x0121aa28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121aba0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq sl, [r1, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121ab00 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48678 │ │ │ │ @ instruction: 0x0121ab20 │ │ │ │ @ instruction: 0x01a85e60 │ │ │ │ @ instruction: 0x012e2a10 │ │ │ │ @ instruction: 0x01a79250 │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ + @ instruction: 0x0121ab08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7a088 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl #17 │ │ │ │ @ instruction: 0x0121ab30 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x0121ab58 │ │ │ │ @@ -417626,66 +417626,66 @@ │ │ │ │ @ instruction: 0x01a28a30 │ │ │ │ @ instruction: 0x0121ab70 │ │ │ │ roreq r7, r0, #25 │ │ │ │ @ instruction: 0x0121ab78 │ │ │ │ lsleq r7, r8, #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r7, r0, sp │ │ │ │ - @ instruction: 0x0124eea8 │ │ │ │ @ instruction: 0x0121ab28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121ab90 │ │ │ │ cmneq r0, r8, ror r3 │ │ │ │ @ instruction: 0x0121ab98 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r8, sp, sl │ │ │ │ - ldrdeq r9, [sp, -r0]! │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ + smlawbeq r1, r0, fp, sl │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121aba0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8, ror #8 │ │ │ │ strdeq r8, [r4, r0]! │ │ │ │ smlawteq r1, r8, fp, sl │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ ldrdeq lr, [r9, -r8]! │ │ │ │ @ instruction: 0x01a134c8 │ │ │ │ ldrdeq sl, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r1, r8, fp, sl │ │ │ │ cmneq r0, r8, asr #6 │ │ │ │ + @ instruction: 0x0121aba8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, asr r7 │ │ │ │ strdeq sl, [r1, -r0]! │ │ │ │ msreq SPSR_f, r8, ror #19 │ │ │ │ @ instruction: 0x01277f90 │ │ │ │ strdeq r3, [r1, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r8, ror fp │ │ │ │ + ldrdeq sl, [r1, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121aa28 │ │ │ │ @ instruction: 0x0121ac08 │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x0121ac10 │ │ │ │ lsleq r0, r0, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48740 │ │ │ │ - @ instruction: 0x0121ac40 │ │ │ │ - subeq r8, r4, #96, 22 @ 0x18000 │ │ │ │ + strdeq sl, [r1, -r8]! │ │ │ │ + strdeq r4, [r8, -r0] │ │ │ │ @ instruction: 0x0121ac30 │ │ │ │ msreq SPSR_s, r8, lsr #9 │ │ │ │ @ instruction: 0x0121ac38 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75448 │ │ │ │ @ instruction: 0x0121ac48 │ │ │ │ - @ instruction: 0x0121b1a0 │ │ │ │ - @ instruction: 0x0121a8e8 │ │ │ │ - @ instruction: 0x016f7798 │ │ │ │ + cmneq ip, r8, lsl r5 │ │ │ │ + @ instruction: 0x0121aca0 │ │ │ │ + andle r0, r0, r0 │ │ │ │ @ instruction: 0x0121ac58 │ │ │ │ cmneq r0, r8, asr #12 │ │ │ │ @ instruction: 0x0121ac60 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28a30 │ │ │ │ strheq fp, [r1, -r8]! │ │ │ │ @@ -417698,16 +417698,16 @@ │ │ │ │ @ instruction: 0x01a85960 │ │ │ │ @ instruction: 0x0121ac90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121ac98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121ad48 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ @ instruction: 0x0121acb0 │ │ │ │ strheq sl, [r0, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0x0121acb8 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -417740,16 +417740,16 @@ │ │ │ │ cmneq r5, r8, lsr r2 │ │ │ │ @ instruction: 0x0121ad38 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a98c40 │ │ │ │ teqeq r6, r8, asr #16 │ │ │ │ @ instruction: 0x01a487e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121bf30 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r1, r8, sp, sl │ │ │ │ @ instruction: 0x0121ad58 │ │ │ │ strheq r2, [r4, #-56]! @ 0xffffffc8 │ │ │ │ smlawteq r1, r0, sp, sl │ │ │ │ cmneq r4, r8, asr #7 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -417773,45 +417773,45 @@ │ │ │ │ @ instruction: 0x0121adb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121ada8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawbeq r1, r8, r5, fp │ │ │ │ + @ instruction: 0x0121b318 │ │ │ │ teqeq sl, r8, lsr ip │ │ │ │ @ instruction: 0x01a48858 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x0121ade8 │ │ │ │ smlawbeq r5, r0, sp, pc @ │ │ │ │ strdeq sl, [r1, -r0]! │ │ │ │ @ instruction: 0x0121aeb8 │ │ │ │ @ instruction: 0x0121ad28 │ │ │ │ cmneq r5, r8, lsr #4 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01acda80 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ace070 │ │ │ │ @ instruction: 0x0121ae08 │ │ │ │ roreq r2, r8, #9 │ │ │ │ @ instruction: 0x0121ae18 │ │ │ │ @ instruction: 0x01a75da8 │ │ │ │ teqeq r7, r0, lsr sp │ │ │ │ @ instruction: 0x01a488a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76f00 │ │ │ │ - @ instruction: 0x01217f00 │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ - @ instruction: 0x0121a7e8 │ │ │ │ - @ instruction: 0x0121aa28 │ │ │ │ + @ instruction: 0x0121ae28 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x0121ae38 │ │ │ │ + msreq (UNDEF: 57), r0, lsl #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sp, [r2, -r8] │ │ │ │ - @ instruction: 0x0121b1b0 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ - @ instruction: 0x0120a600 │ │ │ │ - @ instruction: 0x01b149a8 │ │ │ │ + @ instruction: 0x0121ac40 │ │ │ │ + cmneq ip, r8, lsl r3 │ │ │ │ + strdeq fp, [r1, -r8]! │ │ │ │ + strdeq sl, [r1, -r8]! │ │ │ │ @ instruction: 0x0121ae78 │ │ │ │ smultbeq fp, r8, ip │ │ │ │ teqeq r7, r0, lsl lr │ │ │ │ ldrdeq r8, [r4, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a754c0 │ │ │ │ @ instruction: 0x0121ae68 │ │ │ │ @@ -417852,20 +417852,20 @@ │ │ │ │ cmneq r2, r8, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r0, r0, pc │ │ │ │ @ instruction: 0x0121af00 │ │ │ │ @ instruction: 0x0121aee0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x0121af10 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - smlawteq r1, r0, r0, fp │ │ │ │ - lsleq r1, r0 @ │ │ │ │ + @ instruction: 0x01b16b40 │ │ │ │ + @ instruction: 0x01218fa8 │ │ │ │ + @ instruction: 0x0121a7e0 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + lsreq r5, r0, #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r7 │ │ │ │ smlawbeq r8, r8, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ @ instruction: 0x0121af70 │ │ │ │ @ instruction: 0x0121af28 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @@ -417963,75 +417963,75 @@ │ │ │ │ smlawbeq r1, r0, r0, fp │ │ │ │ @ instruction: 0x0121af78 │ │ │ │ tsteq r2, r8, lsr r2 │ │ │ │ @ instruction: 0x0121ac78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq fp, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121ae20 │ │ │ │ + @ instruction: 0x0121af18 │ │ │ │ teqeq lr, r8, asr #16 │ │ │ │ @ instruction: 0x01a48a38 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [r1, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121aba8 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ad19a0 │ │ │ │ strdeq fp, [r1, -r0]! │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, ror #9 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121b0e0 │ │ │ │ - @ instruction: 0x01219ce8 │ │ │ │ - strdeq fp, [r1, -r8]! │ │ │ │ - strdeq sl, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121a558 │ │ │ │ + @ instruction: 0x0121a7e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl #17 │ │ │ │ @ instruction: 0x0121b138 │ │ │ │ - @ instruction: 0x0121b100 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ teqeq r9, r0, ror #6 │ │ │ │ @ instruction: 0x01a48a88 │ │ │ │ @ instruction: 0x0121b128 │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x0121b130 │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x0121b140 │ │ │ │ + @ instruction: 0x01b18e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10330 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121b160 │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ + @ instruction: 0x0121b110 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48ab0 │ │ │ │ - @ instruction: 0x0121af18 │ │ │ │ - smlawbeq r1, r8, r7, r7 │ │ │ │ + subseq r3, sp, #8, 10 @ 0x2000000 │ │ │ │ + @ instruction: 0x01a1c258 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a79250 │ │ │ │ @ instruction: 0x0121b168 │ │ │ │ andle r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 122), r8, ror #22 │ │ │ │ - @ instruction: 0x0121b1a8 │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ - ldrdeq r9, [r9, -r8]! │ │ │ │ - @ instruction: 0x01a18338 │ │ │ │ + subeq r0, fp, #136, 2 @ 0x22 │ │ │ │ + @ instruction: 0x01b16988 │ │ │ │ + addsle lr, r6, #192, 18 @ 0x300000 │ │ │ │ + @ instruction: 0x01a1c258 │ │ │ │ @ instruction: 0x01205350 │ │ │ │ @ instruction: 0x01aaa878 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48b00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r1, r8, r1, fp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121b148 │ │ │ │ - cmneq sp, r8, ror #30 │ │ │ │ @ instruction: 0x0121b300 │ │ │ │ - @ instruction: 0x01b18e40 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ smlawteq r1, r8, r1, fp │ │ │ │ ldrdeq sl, [r0, #-88]! @ 0xffffffa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a13540 │ │ │ │ ldrdeq fp, [r1, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -418106,22 +418106,22 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48ba0 │ │ │ │ @ instruction: 0x0121b2e0 │ │ │ │ cmneq sl, r8 │ │ │ │ strdeq fp, [r1, -r0]! │ │ │ │ tsteq r3, r0, ror r9 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10358 │ │ │ │ + subseq r1, r8, #8, 12 @ 0x800000 │ │ │ │ + strbeq r3, [ip], #2280 @ 0x8e8 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x0121b340 │ │ │ │ @ instruction: 0x0121b308 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121ae38 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121b468 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x0121b320 │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x0121b328 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r4, r8, asr r5 │ │ │ │ @@ -418196,26 +418196,26 @@ │ │ │ │ @ instruction: 0x01a8bd88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a6e8a0 │ │ │ │ smlawteq r1, r8, r4, fp │ │ │ │ @ instruction: 0x0121b458 │ │ │ │ - @ instruction: 0x01216430 │ │ │ │ - @ instruction: 0x0121b318 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r1, r8, r5, fp │ │ │ │ @ instruction: 0x0121ae10 │ │ │ │ @ instruction: 0x01a48c90 │ │ │ │ @ instruction: 0x0121a470 │ │ │ │ @ instruction: 0x0121b268 │ │ │ │ smlawteq r1, r0, r3, fp │ │ │ │ @ instruction: 0x01aa9c20 │ │ │ │ - @ instruction: 0x0121b490 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x01254a20 │ │ │ │ - @ instruction: 0x01252b00 │ │ │ │ + @ instruction: 0x01219fb0 │ │ │ │ + @ instruction: 0x0121b148 │ │ │ │ + @ instruction: 0x0121b538 │ │ │ │ + strdeq r0, [sp, #-120]! @ 0xffffff88 │ │ │ │ @ instruction: 0x0121b4e8 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121b4a0 │ │ │ │ @ instruction: 0x0121b4b8 │ │ │ │ @@ -418249,17 +418249,17 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a754e8 │ │ │ │ @ instruction: 0x0121b530 │ │ │ │ ldrdeq fp, [r1, -r0]! │ │ │ │ @ instruction: 0x0121b3e8 │ │ │ │ strdeq r3, [r5, #-168]! @ 0xffffff58 │ │ │ │ @ instruction: 0x0121b540 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01252b00 │ │ │ │ + lsrseq r1, r8, #2 │ │ │ │ @ instruction: 0x0121b550 │ │ │ │ lsreq r2, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a73878 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a48d58 │ │ │ │ teqeq pc, r0, lsl #23 │ │ │ │ @@ -418269,15 +418269,15 @@ │ │ │ │ @ instruction: 0x0121b578 │ │ │ │ @ instruction: 0x0160a698 │ │ │ │ smlawbeq r1, r0, r5, fp │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq ip, r8, sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121b600 │ │ │ │ + smlawteq r1, r8, ip, fp │ │ │ │ @ instruction: 0x0121b5b8 │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ @ instruction: 0x0121b5a0 │ │ │ │ @ instruction: 0x01272da8 │ │ │ │ @ instruction: 0x0121b5a8 │ │ │ │ @ instruction: 0x0121b690 │ │ │ │ @ instruction: 0x0121b508 │ │ │ │ @@ -418298,24 +418298,24 @@ │ │ │ │ strdeq sl, [r1, -r8]! │ │ │ │ strdeq fp, [r1, -r0]! │ │ │ │ @ instruction: 0x0121b648 │ │ │ │ @ instruction: 0x0121b570 │ │ │ │ cmneq r0, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a94be0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121bf38 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16a28 │ │ │ │ @ instruction: 0x01213ca8 │ │ │ │ cmneq r7, r8, lsl #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28aa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r8, [r4, r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, ror #30 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac5420 │ │ │ │ @ instruction: 0x0121b758 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121b6e0 │ │ │ │ moveq r0, r8 │ │ │ │ @ instruction: 0x0121b650 │ │ │ │ @ instruction: 0x01a80258 │ │ │ │ smlawbeq r8, r8, fp, lr │ │ │ │ @@ -418638,16 +418638,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r1, [r5, -r8] │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ lsreq r0, r8 @ │ │ │ │ smlawbeq r1, r8, fp, fp │ │ │ │ @ instruction: 0x0121bb40 │ │ │ │ - strdeq sl, [r1, -r8]! │ │ │ │ - @ instruction: 0x0121b318 │ │ │ │ + @ instruction: 0x0121b100 │ │ │ │ + @ instruction: 0x0121b148 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a49118 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -418658,30 +418658,30 @@ │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r1, r0, fp, fp │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121bb90 │ │ │ │ - smlawteq r1, r8, fp, fp │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ + @ instruction: 0x0121bbb0 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - subeq r0, r2, #160, 22 @ 0x28000 │ │ │ │ - cmneq sp, r8, ror #30 │ │ │ │ + smlawteq r1, r8, fp, fp │ │ │ │ + @ instruction: 0x01b18e90 │ │ │ │ smlawteq r1, r0, fp, fp │ │ │ │ roreq r0, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x0121beb8 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10380 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a49140 │ │ │ │ - @ instruction: 0x0121ae28 │ │ │ │ - @ instruction: 0x0121b318 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121bba0 │ │ │ │ @ instruction: 0x0126a150 │ │ │ │ strdeq r8, [r2, r8]! @ │ │ │ │ strdeq fp, [r1, -r8]! │ │ │ │ teqeq ip, r8, ror sp │ │ │ │ teqeq r0, r8, asr r8 │ │ │ │ @ instruction: 0x01a75588 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -418696,16 +418696,16 @@ │ │ │ │ strdeq r6, [r8, r0]! │ │ │ │ @ instruction: 0x0121bc28 │ │ │ │ smultbeq r8, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #5 │ │ │ │ teqeq r9, r8, asr #2 │ │ │ │ @ instruction: 0x01a49190 │ │ │ │ - @ instruction: 0x0121bca8 │ │ │ │ - cmneq ip, r8, lsr r1 │ │ │ │ + @ instruction: 0x0121b1a8 │ │ │ │ + ldrdeq fp, [r1, -r8]! │ │ │ │ @ instruction: 0x0121bc48 │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x0121bc50 │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x0121bca0 │ │ │ │ @@ -418724,28 +418724,28 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121bc98 │ │ │ │ @ instruction: 0x0121ba60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ - smlawteq r1, r8, ip, fp │ │ │ │ - cmneq ip, r8, ror #2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121b620 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsl #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b48 │ │ │ │ teqeq lr, r0, asr #30 │ │ │ │ @ instruction: 0x01a4a428 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121b110 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - ldrdeq fp, [r1, -r0]! │ │ │ │ - andle r0, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121be90 │ │ │ │ + ldrdeq fp, [r1, -r8]! │ │ │ │ + @ instruction: 0x01291be0 │ │ │ │ + @ instruction: 0x0121be30 │ │ │ │ + @ instruction: 0x0121c138 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121bcb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, rrx │ │ │ │ strdeq fp, [r1, -r8]! │ │ │ │ strheq sl, [r0, #-120]! @ 0xffffff88 │ │ │ │ @ instruction: 0x0121bd00 │ │ │ │ @@ -418822,18 +418822,18 @@ │ │ │ │ cmneq r0, r8, ror #19 │ │ │ │ @ instruction: 0x0121be20 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r8, [r2, r8]! @ │ │ │ │ @ instruction: 0x0121a018 │ │ │ │ ldrdeq fp, [r1, -r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x0121be90 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x0121b490 │ │ │ │ + smultteq sp, r8, r7 │ │ │ │ + @ instruction: 0x0121af10 │ │ │ │ + ldrdeq fp, [r1, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a79868 │ │ │ │ @ instruction: 0x0121be50 │ │ │ │ @ instruction: 0x01217628 │ │ │ │ @ instruction: 0x0121be60 │ │ │ │ @ instruction: 0x0121bfb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -418846,28 +418846,28 @@ │ │ │ │ andle r0, r0, r8 │ │ │ │ smlawbeq r1, r0, lr, fp │ │ │ │ @ instruction: 0x0128e160 │ │ │ │ smlawbeq r1, r8, lr, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121be10 │ │ │ │ cmneq r0, r8, asr #19 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0121be98 │ │ │ │ - @ instruction: 0x01b18e68 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10358 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121be38 │ │ │ │ - @ instruction: 0x0121a548 │ │ │ │ - @ instruction: 0x0121bea0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r1, r8, pc, ip @ │ │ │ │ + @ instruction: 0x0121bb50 │ │ │ │ + ldrdeq fp, [r1, -r8]! │ │ │ │ + @ instruction: 0x0121beb8 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4cdb8 │ │ │ │ smlawteq r1, r0, lr, fp │ │ │ │ - addeq ip, r9, r8, lsr #10 │ │ │ │ + @ instruction: 0x01b18e68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ + @ instruction: 0x01b10330 │ │ │ │ @ instruction: 0x0121bee0 │ │ │ │ lsleq r0, r0, #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28b98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a135b8 │ │ │ │ @ instruction: 0x0121bf28 │ │ │ │ @@ -418886,18 +418886,18 @@ │ │ │ │ asreq r9, r8, #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ teqeq r8, r8, ror #2 │ │ │ │ @ instruction: 0x01a4ce08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq fp, [r1, -r0]! │ │ │ │ - @ instruction: 0x0121bb50 │ │ │ │ - @ instruction: 0x0121bea0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121c138 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121bea8 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ @ instruction: 0x0121bf48 │ │ │ │ cmneq r5, r8, ror #21 │ │ │ │ @ instruction: 0x0121bf50 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r7, [r8, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -419016,16 +419016,16 @@ │ │ │ │ @ instruction: 0x0160ba98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq ip, [r4, r8]! │ │ │ │ smlawteq r1, r0, r0, ip │ │ │ │ @ instruction: 0x0102a1b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121db70 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121bf38 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a41440 │ │ │ │ smlawbeq r1, r8, r1, ip │ │ │ │ @ instruction: 0x0121c140 │ │ │ │ @ instruction: 0x0121c158 │ │ │ │ cmneq r0, r8, lsl #21 │ │ │ │ @ instruction: 0x0121c160 │ │ │ │ @@ -419038,18 +419038,18 @@ │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121c168 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ ldrdeq r1, [r4, r8]! │ │ │ │ @ instruction: 0x0121c1b0 │ │ │ │ smlawbeq r1, r0, r1, ip │ │ │ │ - subseq r0, fp, #56 @ 0x38 │ │ │ │ - @ instruction: 0x0121bc38 │ │ │ │ - strdeq ip, [r1, -r0]! │ │ │ │ - @ instruction: 0x0121be30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121bf30 │ │ │ │ + @ instruction: 0x0121cee8 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4cf48 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a40a40 │ │ │ │ @ instruction: 0x0121c220 │ │ │ │ @ instruction: 0x0121c1a8 │ │ │ │ smlawteq r1, r0, r1, ip │ │ │ │ @@ -419063,15 +419063,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r0, r0, pc │ │ │ │ @ instruction: 0x0121c1e8 │ │ │ │ ldrdeq ip, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01627f98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121bc38 │ │ │ │ + lsreq r0, r8 @ │ │ │ │ smlawbeq r1, r8, r6, lr │ │ │ │ cmneq r5, r8, lsr #22 │ │ │ │ teqpeq r3, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a87580 │ │ │ │ @ instruction: 0x0121ca48 │ │ │ │ @ instruction: 0x01a13608 │ │ │ │ teqeq r4, r0, ror #7 │ │ │ │ @@ -419096,16 +419096,16 @@ │ │ │ │ ldrdeq r2, [r4, r0]! │ │ │ │ smlawbeq r1, r8, r2, ip │ │ │ │ @ instruction: 0x0121c258 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4cf70 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r0, r8 @ │ │ │ │ + @ instruction: 0x0121c310 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a28f08 │ │ │ │ @ instruction: 0x0121c300 │ │ │ │ smlawbeq r1, r0, r2, ip │ │ │ │ @ instruction: 0x0121c2a0 │ │ │ │ smulbbeq r7, r8, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -419135,31 +419135,31 @@ │ │ │ │ @ instruction: 0x012d5000 │ │ │ │ @ instruction: 0x01a28800 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq ip, [r1, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ @ instruction: 0x0121c340 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x0121c318 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4cfc0 │ │ │ │ @ instruction: 0x0121c320 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x0121c330 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121c198 │ │ │ │ - ldrdeq fp, [r1, -r8]! │ │ │ │ - @ instruction: 0x0121bea0 │ │ │ │ - @ instruction: 0x0121c618 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + cmneq r2, r8, ror #3 │ │ │ │ + @ instruction: 0x0121c350 │ │ │ │ + @ instruction: 0x0121c278 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, lsr #30 │ │ │ │ @ instruction: 0x0121c360 │ │ │ │ cmneq r0, r8, ror sp │ │ │ │ @ instruction: 0x0121c368 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r8, r8, #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -419329,15 +419329,15 @@ │ │ │ │ teqeq sp, r8, ror r7 │ │ │ │ @ instruction: 0x0121c2a8 │ │ │ │ @ instruction: 0x0121c610 │ │ │ │ @ instruction: 0x0121c450 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121c2a8 │ │ │ │ @ instruction: 0x0121cee0 │ │ │ │ - rorseq r8, r8, r4 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76618 │ │ │ │ @ instruction: 0x0121c630 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ @@ -419891,27 +419891,27 @@ │ │ │ │ smlawteq r1, r0, lr, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r1, r8, lr, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8, ror sp │ │ │ │ @ instruction: 0x01a4d7b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b103d0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121c350 │ │ │ │ + @ instruction: 0x0121c348 │ │ │ │ + subseq r1, r8, #248, 10 @ 0x3e000000 │ │ │ │ + strbeq r3, [ip], #1688 @ 0x698 │ │ │ │ strdeq ip, [r1, -r8]! │ │ │ │ cmneq r0, r8, lsr #11 │ │ │ │ @ instruction: 0x0121cf00 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28d00 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121cee8 │ │ │ │ - @ instruction: 0x0121c278 │ │ │ │ + strdeq ip, [r1, -r0]! │ │ │ │ strdeq ip, [r1, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121cf08 │ │ │ │ @ instruction: 0x0121cf20 │ │ │ │ @ instruction: 0x01a82d28 │ │ │ │ @ instruction: 0x0121cf28 │ │ │ │ @ instruction: 0x01a82d78 │ │ │ │ @ instruction: 0x0121cf50 │ │ │ │ @ instruction: 0x01a82dc8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -419932,32 +419932,32 @@ │ │ │ │ @ instruction: 0x0160c598 │ │ │ │ @ instruction: 0x0121cf78 │ │ │ │ cmneq r0, r8, lsl #7 │ │ │ │ smlawbeq r1, r0, pc, ip @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq sp, r0, #16 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121cf10 │ │ │ │ - @ instruction: 0x0121cfb8 │ │ │ │ - @ instruction: 0x01a2dd00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r1, r8, sl, sp │ │ │ │ + smlawteq r1, r0, sl, sp │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [r7, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4d830 │ │ │ │ msreq R9_fiq, r0 @ │ │ │ │ ldrdeq r3, [r4, r8]! │ │ │ │ @ instruction: 0x0121cf98 │ │ │ │ andle r0, r0, sl │ │ │ │ - smlawteq r1, r0, pc, ip @ │ │ │ │ - cmneq r0, r8, ror #29 │ │ │ │ - smlawteq r1, r8, sl, sp │ │ │ │ - cmneq r0, r8, asr #29 │ │ │ │ + smlawbeq r1, r8, r4, fp │ │ │ │ + @ instruction: 0x0121bf30 │ │ │ │ + smlawteq r1, r8, pc, ip @ │ │ │ │ + @ instruction: 0x0121cf10 │ │ │ │ @ instruction: 0x0121da18 │ │ │ │ - smlawbeq r1, r8, pc, ip @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28d28 │ │ │ │ @ instruction: 0x0121cfe0 │ │ │ │ teqeq r4, r0, lsl #7 │ │ │ │ @ instruction: 0x0121cfe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121cf70 │ │ │ │ @@ -420608,20 +420608,20 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x0121d9e8 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ @ instruction: 0x0121ab38 │ │ │ │ msreq SPSR_abt, r8, ror pc │ │ │ │ @ instruction: 0x0121da00 │ │ │ │ strheq r5, [r7, #-248]! @ 0xffffff08 │ │ │ │ - @ instruction: 0x0121da20 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121c278 │ │ │ │ + strdeq ip, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121da90 │ │ │ │ + cmneq ip, r8, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a18068 │ │ │ │ @ instruction: 0x0121da40 │ │ │ │ @ instruction: 0x0128b438 │ │ │ │ @ instruction: 0x0121da48 │ │ │ │ smlawbeq r1, r8, sl, sp │ │ │ │ @ instruction: 0x0121d9b0 │ │ │ │ @@ -420639,43 +420639,43 @@ │ │ │ │ @ instruction: 0x0121d940 │ │ │ │ smultbeq r5, r8, r8 │ │ │ │ @ instruction: 0x0128b438 │ │ │ │ asreq r5, r8, r5 │ │ │ │ @ instruction: 0x0121dab8 │ │ │ │ smlawbeq r1, r0, sl, sp │ │ │ │ @ instruction: 0x0121da98 │ │ │ │ - cmneq ip, r8, asr r2 │ │ │ │ - smlawteq r1, r0, sl, sp │ │ │ │ cmneq ip, r8, ror #4 │ │ │ │ + @ instruction: 0x0121da20 │ │ │ │ + smlawteq r1, r0, pc, ip @ │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a28eb8 │ │ │ │ @ instruction: 0x0121dae8 │ │ │ │ @ instruction: 0x0121daa0 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121dab0 │ │ │ │ - @ instruction: 0x0121da28 │ │ │ │ - smlawteq r1, r8, pc, ip @ │ │ │ │ - ldrdeq sp, [r1, -r8]! │ │ │ │ - strheq fp, [r0, #-232]! @ 0xffffff18 │ │ │ │ + subeq r2, r2, #56, 10 @ 0xe000000 │ │ │ │ + @ instruction: 0x01ad5e60 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121dc18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4de48 │ │ │ │ - ldrdeq sl, [r1, -r8]! │ │ │ │ - @ instruction: 0x0160be98 │ │ │ │ + strdeq sp, [r1, -r0]! │ │ │ │ + cmneq r9, r8, ror ip │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a28f08 │ │ │ │ @ instruction: 0x0121db20 │ │ │ │ @ instruction: 0x0121dae0 │ │ │ │ - @ instruction: 0x0121db00 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r9, r8, ror ip │ │ │ │ @ instruction: 0x0121da10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq ip, r9, #120, 14 @ 0x1e00000 │ │ │ │ - @ instruction: 0x0121cf08 │ │ │ │ + @ instruction: 0x0121db70 │ │ │ │ + cmneq pc, r8, asr r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7a920 │ │ │ │ @ instruction: 0x0121db08 │ │ │ │ andle r0, r0, fp │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a28f30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -420694,58 +420694,58 @@ │ │ │ │ cmneq r0, r8, lsr #8 │ │ │ │ @ instruction: 0x0121db60 │ │ │ │ cmneq r0, r8, asr #8 │ │ │ │ @ instruction: 0x0121db68 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a18090 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121e240 │ │ │ │ - @ instruction: 0x0121e238 │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ + @ instruction: 0x0121db78 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adfc80 │ │ │ │ strheq ip, [r8, -r8]! │ │ │ │ @ instruction: 0x01a28f80 │ │ │ │ @ instruction: 0x0120c470 │ │ │ │ strdeq pc, [r6, r0]! │ │ │ │ @ instruction: 0x0121dbe0 │ │ │ │ smlawbeq r1, r8, fp, sp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121cee8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16bb8 │ │ │ │ + @ instruction: 0x0121bea0 │ │ │ │ + @ instruction: 0x0121bf30 │ │ │ │ + @ instruction: 0x0121dbb8 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ teqeq sp, r0, lsl #6 │ │ │ │ @ instruction: 0x01a4dec0 │ │ │ │ @ instruction: 0x0121d9b8 │ │ │ │ @ instruction: 0x0121db40 │ │ │ │ - strdeq lr, [r1, -r8]! │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - ldrdeq sp, [r1, -r0]! │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + smlawteq r1, r0, fp, sp │ │ │ │ + @ instruction: 0x01b18e68 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10380 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a29200 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0121dba0 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sp, [r1, -r8]! │ │ │ │ strdeq sp, [r1, -r0]! │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x0121dc18 │ │ │ │ - @ instruction: 0x01627f98 │ │ │ │ + @ instruction: 0x0121c190 │ │ │ │ + ldrdeq sp, [r1, -r0]! │ │ │ │ @ instruction: 0x0121dc08 │ │ │ │ cmneq r0, r8, asr #14 │ │ │ │ @ instruction: 0x0121dc10 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r9, r0 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsr pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r1, r8, r0, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4df10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a18090 │ │ │ │ strdeq sp, [r7, -r8]! │ │ │ │ @ instruction: 0x01a29840 │ │ │ │ @ instruction: 0x0121db38 │ │ │ │ @@ -420754,16 +420754,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121dc40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121dc48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74ae8 │ │ │ │ - strdeq sp, [r1, -r8]! │ │ │ │ - lsleq r0, r0 @ │ │ │ │ + strdeq sp, [r1, -r0]! │ │ │ │ + lsleq r2, r0, #2 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ msreq SPSR_sx, r8, asr #9 │ │ │ │ @ instruction: 0x0121dc78 │ │ │ │ teqeq r4, r0, lsl #22 │ │ │ │ smlawbeq r1, r0, ip, sp │ │ │ │ ldrdeq sp, [r1, -r0]! │ │ │ │ @ instruction: 0x0121dc00 │ │ │ │ @@ -420918,16 +420918,16 @@ │ │ │ │ strdeq ip, [r0, #-120]! @ 0xffffff88 │ │ │ │ @ instruction: 0x0121dee0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r9, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r7, r8, asr sl │ │ │ │ - smlawteq r1, r8, r0, lr │ │ │ │ - smlawteq r1, r0, fp, sp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq sp, r0 @ │ │ │ │ cmneq r2, r8, lsr #32 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x0121e038 │ │ │ │ strdeq sp, [r1, -r8]! │ │ │ │ @ instruction: 0x0121df10 │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ @ instruction: 0x0121df18 │ │ │ │ @@ -421036,16 +421036,16 @@ │ │ │ │ andle r0, r0, r7 │ │ │ │ @ instruction: 0x012ab000 │ │ │ │ @ instruction: 0x01a3fc58 │ │ │ │ @ instruction: 0x0121e0e0 │ │ │ │ strheq lr, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121dc60 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121e1a8 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ cmneq r7, r8, lsl #29 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a151b0 │ │ │ │ @ instruction: 0x0121e148 │ │ │ │ ldrdeq lr, [r1, -r8]! │ │ │ │ strdeq lr, [r1, -r0]! │ │ │ │ @@ -421076,32 +421076,32 @@ │ │ │ │ @ instruction: 0x0121e140 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a29868 │ │ │ │ cmneq r2, r8, asr #32 │ │ │ │ ldrdeq r0, [r0, r8]! │ │ │ │ @ instruction: 0x0121e330 │ │ │ │ @ instruction: 0x0121e158 │ │ │ │ - @ instruction: 0x0121e1a8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x0121be38 │ │ │ │ + ldrdeq sp, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a77b80 │ │ │ │ smlawbeq r1, r0, r1, lr │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ smlawbeq r1, r8, r1, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121e190 │ │ │ │ cmneq r0, r8, asr #10 │ │ │ │ @ instruction: 0x0121e198 │ │ │ │ cmneq r0, r8, ror #10 │ │ │ │ @ instruction: 0x0121e1a0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a18108 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq sp, [r1, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0121e428 │ │ │ │ @ instruction: 0x0121e1b8 │ │ │ │ teqeq r5, r0, lsl lr │ │ │ │ smlawteq r1, r0, r1, lr │ │ │ │ @ instruction: 0x0121e230 │ │ │ │ @ instruction: 0x0121e108 │ │ │ │ cmneq r0, r8, lsl #16 │ │ │ │ @ instruction: 0x0121e138 │ │ │ │ @@ -421112,34 +421112,34 @@ │ │ │ │ ldrdeq lr, [r1, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, asr #29 │ │ │ │ strdeq sp, [r1, -r0]! │ │ │ │ @ instruction: 0x0121e178 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0x01a4e168 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0, asr sp │ │ │ │ + @ instruction: 0x0121e238 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a42ca0 │ │ │ │ @ instruction: 0x0121e258 │ │ │ │ @ instruction: 0x0121e200 │ │ │ │ @ instruction: 0x0121e520 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x0121e228 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121e218 │ │ │ │ - smlawteq r1, r0, sp, r9 │ │ │ │ - @ instruction: 0x0121bba0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0121ed00 │ │ │ │ + @ instruction: 0x0121e240 │ │ │ │ + @ instruction: 0x0121e948 │ │ │ │ + @ instruction: 0x0121db00 │ │ │ │ + cmneq pc, r8, ror #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74ae8 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a34510 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121e250 │ │ │ │ @ instruction: 0x01215040 │ │ │ │ @@ -421252,16 +421252,16 @@ │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121e408 │ │ │ │ @ instruction: 0x0121e460 │ │ │ │ @ instruction: 0x0121e400 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - @ instruction: 0x0121c348 │ │ │ │ - @ instruction: 0x0121cee8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smulwteq r2, r0, r1 │ │ │ │ @ instruction: 0x0121e438 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x0121e448 │ │ │ │ cmneq r1, r8, asr #17 │ │ │ │ @ instruction: 0x0121e450 │ │ │ │ @@ -421282,22 +421282,22 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ smlawbeq r1, r0, r4, lr │ │ │ │ andle r0, r0, r1 │ │ │ │ teqpeq r9, r0, lsr #14 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a4e280 │ │ │ │ smlawbeq r1, r8, r4, lr │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x0121e4a8 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ - @ instruction: 0x0121e998 │ │ │ │ - @ instruction: 0x01aaa120 │ │ │ │ - @ instruction: 0x0121e510 │ │ │ │ - @ instruction: 0x01afd258 │ │ │ │ - @ instruction: 0x0121e870 │ │ │ │ - lsleq r7, r0 @ │ │ │ │ + @ instruction: 0x0121db98 │ │ │ │ + ldrdeq sp, [r1, -r0]! │ │ │ │ + @ instruction: 0x0121e4b8 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ + subseq r6, r4, #232, 14 @ 0x3a00000 │ │ │ │ + @ instruction: 0x01abe9e0 │ │ │ │ + @ instruction: 0x0121e518 │ │ │ │ + lsrseq fp, r8, #7 │ │ │ │ ldrdeq lr, [r1, -r0]! │ │ │ │ @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01234b78 │ │ │ │ @ instruction: 0x01a2a2b8 │ │ │ │ ldrdeq lr, [r1, -r8]! │ │ │ │ @ instruction: 0x0121e578 │ │ │ │ @ instruction: 0x0121e440 │ │ │ │ @@ -421310,18 +421310,18 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r9, r8, r6 │ │ │ │ @ instruction: 0x0121e550 │ │ │ │ @ instruction: 0x0121e4e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq lr, [r4, r0]! │ │ │ │ - smlawteq r1, r0, r5, lr │ │ │ │ - @ instruction: 0x01afd280 │ │ │ │ - smlawteq r1, r8, r5, lr │ │ │ │ - ldrdeq r7, [pc, #-120] @ 121e4ac <__bss_end__@@Base+0x3c16f0> │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abea08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10358 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, ror pc │ │ │ │ cmneq r2, r8, rrx │ │ │ │ lsreq r0, r0 @ │ │ │ │ @ instruction: 0x0121e748 │ │ │ │ @@ -421354,20 +421354,20 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a18158 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [r4, r8]! │ │ │ │ cmneq r7, r8, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq lr, [r1, -r0]! │ │ │ │ - @ instruction: 0x01afd2a8 │ │ │ │ - @ instruction: 0x0121e868 │ │ │ │ - andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq sp, [pc, r0]! │ │ │ │ + @ instruction: 0x01abea30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121e4a8 │ │ │ │ + subeq pc, sp, #208 @ 0xd0 │ │ │ │ + @ instruction: 0x01abea58 │ │ │ │ @ instruction: 0x0121e5e0 │ │ │ │ @ instruction: 0x0160dd98 │ │ │ │ @ instruction: 0x0121e5e8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2a2b8 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @@ -421524,18 +421524,18 @@ │ │ │ │ cmneq r1, r8, asr #18 │ │ │ │ @ instruction: 0x0121e858 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a43bc8 │ │ │ │ tsteq r3, r0, lsr sl │ │ │ │ @ instruction: 0x0121dce0 │ │ │ │ + ldrdeq r9, [r1, -r8]! │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac45c0 │ │ │ │ - @ instruction: 0x0121e910 │ │ │ │ - lsreq r7, r0, #8 │ │ │ │ + @ instruction: 0x01abea80 │ │ │ │ smlawbeq r1, r0, r8, lr │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x0121e960 │ │ │ │ @@ -421566,50 +421566,50 @@ │ │ │ │ @ instruction: 0x0121e990 │ │ │ │ @ instruction: 0x0121e848 │ │ │ │ cmneq r1, r8, lsl #18 │ │ │ │ @ instruction: 0x0121e808 │ │ │ │ cmneq r5, r8, lsl lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ - @ instruction: 0x0121e920 │ │ │ │ - lsleq r7, r0, #7 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ad19a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2a330 │ │ │ │ @ instruction: 0x0121e950 │ │ │ │ - lsleq r7, r8, r2 │ │ │ │ + @ instruction: 0x01abeaa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq lr, [r4, r8]! │ │ │ │ @ instruction: 0x0121e938 │ │ │ │ teqeq r5, r0, lsl lr │ │ │ │ @ instruction: 0x0121e940 │ │ │ │ @ instruction: 0x0121e9a8 │ │ │ │ smlawteq r1, r8, r8, lr │ │ │ │ cmneq r0, r8, lsl ip │ │ │ │ - teqeq lr, r8 @ │ │ │ │ - @ instruction: 0x01abe940 │ │ │ │ - @ instruction: 0x0121e968 │ │ │ │ - asreq r7, r8, r3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121e910 │ │ │ │ + @ instruction: 0x0121e998 │ │ │ │ + ldrdeq lr, [fp, r0]! │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121e958 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r7, r0, #4 │ │ │ │ + @ instruction: 0x0120a450 │ │ │ │ + @ instruction: 0x01b149a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2a358 │ │ │ │ @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01a43b50 │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ lsleq r0, r0, #16 │ │ │ │ smlawteq r1, r0, fp, lr │ │ │ │ smlawbeq r1, r0, r9, lr │ │ │ │ @ instruction: 0x0121ea00 │ │ │ │ @ instruction: 0x0121e978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b103d0 │ │ │ │ + strdeq lr, [fp, r8]! │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121e9a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8, asr #13 │ │ │ │ strdeq sp, [r1, -r0]! │ │ │ │ @@ -421654,16 +421654,16 @@ │ │ │ │ @ instruction: 0x01a15250 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4e550 │ │ │ │ @ instruction: 0x0121ea68 │ │ │ │ smlawteq r1, r0, r9, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121ea50 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121e4a0 │ │ │ │ + strdeq lr, [r1, -r0]! │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r4, r0]! │ │ │ │ @ instruction: 0x0121eaa8 │ │ │ │ @ instruction: 0x01250b28 │ │ │ │ @ instruction: 0x0121ea90 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -421684,20 +421684,20 @@ │ │ │ │ @ instruction: 0x01a181a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4e5a0 │ │ │ │ smlawteq r8, r8, r2, r3 │ │ │ │ @ instruction: 0x01a2a3a8 │ │ │ │ @ instruction: 0x0121e898 │ │ │ │ ldrdeq ip, [r6, #-232]! @ 0xffffff18 │ │ │ │ + subeq r7, r7, #80, 4 │ │ │ │ + @ instruction: 0x01abeb20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121ea70 │ │ │ │ - strdeq lr, [r1, -r8]! │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - subeq r9, r2, #144, 12 @ 0x9000000 │ │ │ │ - smulwbeq r2, r8, r3 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + subeq r9, r9, #56, 16 @ 0x380000 │ │ │ │ + @ instruction: 0x01abeb48 │ │ │ │ @ instruction: 0x01289240 │ │ │ │ @ instruction: 0x01a80168 │ │ │ │ @ instruction: 0x0121eba8 │ │ │ │ @ instruction: 0x0121eb00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76438 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -421734,16 +421734,16 @@ │ │ │ │ @ instruction: 0x01a4e618 │ │ │ │ @ instruction: 0x0121ec28 │ │ │ │ @ instruction: 0x0121eb78 │ │ │ │ @ instruction: 0x012166e8 │ │ │ │ @ instruction: 0x01a74b10 │ │ │ │ @ instruction: 0x0121ec58 │ │ │ │ @ instruction: 0x0121eba0 │ │ │ │ - @ instruction: 0x0121ec30 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ + strdeq lr, [r1, -r8]! │ │ │ │ + lsleq r1, r0 @ │ │ │ │ @ instruction: 0x01628098 │ │ │ │ roreq r0, r8, r8 │ │ │ │ @ instruction: 0x0121ee30 │ │ │ │ @ instruction: 0x0121ebb8 │ │ │ │ ldrdeq lr, [r1, -r0]! │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x0121ec08 │ │ │ │ @@ -421766,16 +421766,16 @@ │ │ │ │ @ instruction: 0x01a4e640 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0102a7b8 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ @ instruction: 0x0121ec98 │ │ │ │ @ instruction: 0x0121ec20 │ │ │ │ - strdeq lr, [r1, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abeb70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2a420 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121ea38 │ │ │ │ ldrdeq lr, [r1, -r8]! │ │ │ │ @ instruction: 0x0121d360 │ │ │ │ @@ -421816,18 +421816,18 @@ │ │ │ │ smlawteq r1, r8, ip, lr │ │ │ │ smlabbeq r2, r0, ip, sp │ │ │ │ @ instruction: 0x0121eb40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2a448 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121ece0 │ │ │ │ - @ instruction: 0x0121e518 │ │ │ │ - cmneq pc, r8, asr #15 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r1, r0, sp, lr │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0121e868 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abeb98 │ │ │ │ @ instruction: 0x0121ed40 │ │ │ │ moveq r0, r8 │ │ │ │ @ instruction: 0x0121ed18 │ │ │ │ teqeq r5, r0, lsl lr │ │ │ │ @ instruction: 0x0121ed20 │ │ │ │ @ instruction: 0x0121ed78 │ │ │ │ @ instruction: 0x0121eca0 │ │ │ │ @@ -421866,46 +421866,46 @@ │ │ │ │ ldrdeq r2, [r8, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121ed58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121ed48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a43c40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r2, r8, r1, r0 │ │ │ │ @ instruction: 0x0121ee08 │ │ │ │ - lsleq r7, r0 @ │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abebc0 │ │ │ │ ldrdeq lr, [r1, -r8]! │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x0121ede0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121ede8 │ │ │ │ cmneq r0, r8, lsl #15 │ │ │ │ strdeq lr, [r1, -r0]! │ │ │ │ cmneq r0, r8, lsr #15 │ │ │ │ strdeq lr, [r1, -r8]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r8, [r1, r8]! @ │ │ │ │ teqeq r9, r8, lsl #11 │ │ │ │ @ instruction: 0x01a4e780 │ │ │ │ - @ instruction: 0x0121ee38 │ │ │ │ - lsreq r7, r0, #8 │ │ │ │ + @ instruction: 0x0121ebb0 │ │ │ │ + @ instruction: 0x01219430 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r7, r8, lsl #22 │ │ │ │ @ instruction: 0x0121ee10 │ │ │ │ cmneq r8, r8, asr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r7, [r7, r0]! │ │ │ │ cmneq r2, r8, lsr #1 │ │ │ │ strdeq r0, [r0, r0]! @ │ │ │ │ strheq pc, [r1, -r8]! @ │ │ │ │ @ instruction: 0x0121ee28 │ │ │ │ - @ instruction: 0x0121eeb8 │ │ │ │ - lsleq r7, r0, #7 │ │ │ │ + subseq r4, fp, #32, 22 @ 0x8000 │ │ │ │ + @ instruction: 0x01abebe8 │ │ │ │ teqeq sp, r8, lsr r3 │ │ │ │ @ instruction: 0x01a2a498 │ │ │ │ @ instruction: 0x0121ee68 │ │ │ │ @ instruction: 0x0121c7a8 │ │ │ │ @ instruction: 0x0121ee60 │ │ │ │ @ instruction: 0x01a82eb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -421928,16 +421928,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2a4c0 │ │ │ │ @ instruction: 0x0121eeb0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01220158 │ │ │ │ - lsreq r7, r8, r5 │ │ │ │ + @ instruction: 0x01220170 │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ @ instruction: 0x0121be28 │ │ │ │ @ instruction: 0x0121ee48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0121e860 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [r4, r8]! │ │ │ │ @ instruction: 0x0121e620 │ │ │ │ @@ -423120,62 +423120,62 @@ │ │ │ │ ldrdeq r0, [r0, r8]! │ │ │ │ @ instruction: 0x0129e790 │ │ │ │ @ instruction: 0x01a2c1a8 │ │ │ │ smlawbeq r2, r0, r1, r0 │ │ │ │ @ instruction: 0x01220140 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x01220170 │ │ │ │ - asreq r7, r8, r3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abec10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9a248 │ │ │ │ @ instruction: 0x01220160 │ │ │ │ andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r7, r0, #4 │ │ │ │ + smlawteq r1, r0, sp, lr │ │ │ │ + cmneq sp, r8, lsr pc │ │ │ │ @ instruction: 0x012ab000 │ │ │ │ @ instruction: 0x01a3fc58 │ │ │ │ smlawteq r2, r0, r1, r0 │ │ │ │ @ instruction: 0x01220178 │ │ │ │ - @ instruction: 0x0121db98 │ │ │ │ - @ instruction: 0x0121ea70 │ │ │ │ + subseq r1, r5, #168, 14 @ 0x2a00000 │ │ │ │ + @ instruction: 0x01abec38 │ │ │ │ @ instruction: 0x01220198 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ smulwbeq r2, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01220128 │ │ │ │ cmneq r0, r8, lsl r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ strdeq pc, [r1, -r0]! │ │ │ │ @ instruction: 0x01a4ec58 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a46288 │ │ │ │ @ instruction: 0x01220338 │ │ │ │ @ instruction: 0x012201b8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrdeq r0, [r2, -r0]! @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01220428 │ │ │ │ + @ instruction: 0x0121a8e8 │ │ │ │ + smlawteq r1, r8, r5, lr │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abec60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0121e428 │ │ │ │ - @ instruction: 0x0121ea70 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01220210 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abec88 │ │ │ │ strdeq r0, [r2, -r8]! │ │ │ │ cmneq r6, r8, lsr sl │ │ │ │ @ instruction: 0x01220208 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4eca8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ - smulwbeq r2, r8, r2 │ │ │ │ - @ instruction: 0x01aaa120 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012205b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a769b0 │ │ │ │ @ instruction: 0x01220218 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x01220230 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01220238 │ │ │ │ @@ -423205,15 +423205,15 @@ │ │ │ │ @ instruction: 0x01220298 │ │ │ │ asreq sl, r0, #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72568 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sp, [r2, -r8] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10420 │ │ │ │ + @ instruction: 0x01abecb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4ed20 │ │ │ │ @ instruction: 0x01220078 │ │ │ │ @ instruction: 0x01220248 │ │ │ │ teqeq pc, r0, lsl r2 @ │ │ │ │ @ instruction: 0x01a2a538 │ │ │ │ ldrdeq r0, [r2, -r0]! @ │ │ │ │ @@ -423229,15 +423229,15 @@ │ │ │ │ strdeq r0, [r2, -r8]! │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq fp, r8, #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smulwteq r2, r8, r1 │ │ │ │ + smlawteq r1, r8, r5, lr │ │ │ │ teqeq lr, r8, lsr sp │ │ │ │ @ instruction: 0x01a4ed48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [r5, -r8] │ │ │ │ smlawbeq r1, r8, r9, r8 │ │ │ │ @@ -423268,16 +423268,16 @@ │ │ │ │ smlawbeq r2, r0, r3, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76848 │ │ │ │ @ instruction: 0x01220350 │ │ │ │ teqeq r9, r0, lsl #1 │ │ │ │ @ instruction: 0x01220398 │ │ │ │ @ instruction: 0x01220318 │ │ │ │ - @ instruction: 0x0121eae8 │ │ │ │ - @ instruction: 0x01220308 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq lr, [fp, r8]! │ │ │ │ teqeq fp, r0, lsr #11 │ │ │ │ @ instruction: 0x01a2a560 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a28b98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012203b8 │ │ │ │ @ instruction: 0x01220410 │ │ │ │ @@ -423300,16 +423300,16 @@ │ │ │ │ @ instruction: 0x01220400 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01220420 │ │ │ │ andle r0, r0, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01220568 │ │ │ │ + @ instruction: 0x01220570 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ @ instruction: 0x01220438 │ │ │ │ @ instruction: 0x0121d360 │ │ │ │ @ instruction: 0x01220440 │ │ │ │ strdeq r0, [r2, -r0]! @ │ │ │ │ @ instruction: 0x01220358 │ │ │ │ cmneq r5, r8, asr ip │ │ │ │ ldrdeq r8, [sl, -r8]! @ │ │ │ │ @@ -423380,54 +423380,54 @@ │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ @ instruction: 0x01220590 │ │ │ │ @ instruction: 0x01220548 │ │ │ │ @ instruction: 0x01220560 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012205b0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, ror #30 │ │ │ │ + subseq r2, r8, #168, 26 @ 0x2a00 │ │ │ │ + @ instruction: 0x01abed00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01220308 │ │ │ │ + ldrdeq ip, [r7, -r0]! │ │ │ │ + subeq pc, r0, #112, 18 @ 0x1c0000 │ │ │ │ + @ instruction: 0x01abed28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a43cb8 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r2, r8, r5, r0 │ │ │ │ - smulwbeq r2, r8, r5 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq sp, r8, lsr pc │ │ │ │ teqeq fp, r8 @ │ │ │ │ @ instruction: 0x01a4ee38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0, lsl r1 │ │ │ │ + @ instruction: 0x01abed50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - strdeq r6, [r4, -r8]! │ │ │ │ + @ instruction: 0x01220970 │ │ │ │ smlawteq r2, r0, r5, r0 │ │ │ │ smlabteq r2, r8, r8, lr │ │ │ │ smultteq r9, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r4, r6, #0, 24 │ │ │ │ - rorseq r5, r0, #27 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abed78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ - strdeq r0, [r2, -r8]! │ │ │ │ - cmneq pc, r8, lsl #14 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01acdb20 │ │ │ │ @ instruction: 0x0121ed30 │ │ │ │ @ instruction: 0x01a4ee88 │ │ │ │ teqeq r4, r8, asr r5 │ │ │ │ asreq r9, r0, #10 │ │ │ │ @ instruction: 0x01220628 │ │ │ │ smulwteq r2, r8, r5 │ │ │ │ - @ instruction: 0x01220930 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - subseq r8, fp, #96, 30 @ 0x180 │ │ │ │ - @ instruction: 0x01a2a600 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01abeda0 │ │ │ │ + subeq r1, r2, #16, 22 @ 0x4000 │ │ │ │ + cmneq sp, r8, lsr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a79250 │ │ │ │ @ instruction: 0x01220608 │ │ │ │ andle r0, r0, r4 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ lsreq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -423439,29 +423439,29 @@ │ │ │ │ @ instruction: 0x01220640 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a43cb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01a2a628 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsleq r0, r0, r7 │ │ │ │ - smlawbeq r2, r8, r6, r0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01abedc8 │ │ │ │ + @ instruction: 0x0121e4a0 │ │ │ │ + smlawteq r1, r8, r5, lr │ │ │ │ + subeq r2, lr, #80, 20 @ 0x50000 │ │ │ │ + strdeq lr, [fp, r0]! │ │ │ │ @ instruction: 0x01220670 │ │ │ │ teqeq r5, r8 @ │ │ │ │ @ instruction: 0x01220678 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r2, r0, r6, r0 │ │ │ │ cmneq r0, r8, lsr #23 │ │ │ │ @ instruction: 0x01220698 │ │ │ │ cmneq r0, r8, asr #23 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121d360 │ │ │ │ + @ instruction: 0x01220750 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ @ instruction: 0x01223120 │ │ │ │ cmneq r6, r8, ror sl │ │ │ │ smulwbeq r2, r0, r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r8, [r0, r8]! @ │ │ │ │ teqeq fp, r8, lsl #30 │ │ │ │ @@ -423488,30 +423488,30 @@ │ │ │ │ ldrdeq sp, [r1, #-248]! @ 0xffffff08 │ │ │ │ @ instruction: 0x01220708 │ │ │ │ msreq SPSR_, r8, lsr #2 │ │ │ │ @ instruction: 0x01220710 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a29200 │ │ │ │ - @ instruction: 0x01220720 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121d360 │ │ │ │ + @ instruction: 0x01abee18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x01220730 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01220740 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121d360 │ │ │ │ + subeq r2, fp, #152, 30 @ 0x260 │ │ │ │ + @ instruction: 0x01abee40 │ │ │ │ + @ instruction: 0x01220720 │ │ │ │ + andle r0, r0, r0 │ │ │ │ @ instruction: 0x01219e48 │ │ │ │ @ instruction: 0x01a4ef28 │ │ │ │ - @ instruction: 0x01220818 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01220920 │ │ │ │ + @ instruction: 0x01b18e40 │ │ │ │ @ instruction: 0x01220760 │ │ │ │ smlawbeq r2, r8, r7, r0 │ │ │ │ @ instruction: 0x01220770 │ │ │ │ smulwteq r2, r8, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r8, [r0, r8]! @ │ │ │ │ ldrdeq r0, [r2, -r8]! │ │ │ │ @@ -423552,22 +423552,22 @@ │ │ │ │ @ instruction: 0x01a1f278 │ │ │ │ @ instruction: 0x01220bb8 │ │ │ │ strdeq r0, [r2, -r8]! │ │ │ │ @ instruction: 0x01220848 │ │ │ │ smlawteq r2, r8, r7, r0 │ │ │ │ teqeq r2, r0, lsr #11 │ │ │ │ strdeq r6, [r7, #-200]! @ 0xffffff38 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121d360 │ │ │ │ + @ instruction: 0x01220820 │ │ │ │ + cmneq sp, r8, ror #16 │ │ │ │ @ instruction: 0x01220830 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ teqeq pc, r8, asr #17 │ │ │ │ @ instruction: 0x01a4ef78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0121d360 │ │ │ │ + @ instruction: 0x01ab9b98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r6, [r7, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x01220908 │ │ │ │ @ instruction: 0x01220840 │ │ │ │ @ instruction: 0x01220858 │ │ │ │ @@ -423618,56 +423618,56 @@ │ │ │ │ @ instruction: 0x01220890 │ │ │ │ smulwbeq r2, r8, r9 │ │ │ │ smulwteq r2, r0, r8 │ │ │ │ @ instruction: 0x012aa300 │ │ │ │ @ instruction: 0x01a28e18 │ │ │ │ @ instruction: 0x01220948 │ │ │ │ @ instruction: 0x01220910 │ │ │ │ - subseq sp, ip, #32, 18 @ 0x80000 │ │ │ │ - asrseq r1, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10358 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [r4, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq sp, [ip, r0]! │ │ │ │ + smlawbeq r2, r8, r6, r0 │ │ │ │ smlawbeq r1, r8, r0, lr │ │ │ │ strdeq r6, [r7, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x0128b438 │ │ │ │ @ instruction: 0x01a28e40 │ │ │ │ smulwbeq r2, r0, r9 │ │ │ │ @ instruction: 0x01220940 │ │ │ │ - @ instruction: 0x01246590 │ │ │ │ - cmneq r4, r8, ror sp │ │ │ │ + @ instruction: 0x01218f28 │ │ │ │ + @ instruction: 0x01220930 │ │ │ │ @ instruction: 0x01220960 │ │ │ │ smlawbeq r2, r8, r7, r0 │ │ │ │ @ instruction: 0x01220968 │ │ │ │ smulwteq r2, r0, r9 │ │ │ │ smulwteq r2, r8, r8 │ │ │ │ ldrdeq sp, [r0, #-72]! @ 0xffffffb8 │ │ │ │ - smulwteq r2, r0, r1 │ │ │ │ - @ instruction: 0x01220308 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r2, r8, r9, r0 │ │ │ │ smlawbeq r2, r0, r9, r0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01220a70 │ │ │ │ - @ instruction: 0x01aab570 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq r6, [r4, -r8]! │ │ │ │ teqeq r4, r0, lsr #31 │ │ │ │ @ instruction: 0x01a79980 │ │ │ │ @ instruction: 0x01286a00 │ │ │ │ @ instruction: 0x01a2a538 │ │ │ │ smulwteq r2, r8, r9 │ │ │ │ @ instruction: 0x01220998 │ │ │ │ @ instruction: 0x01220a20 │ │ │ │ @ instruction: 0x01220990 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4f018 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq r5, r8, #28 │ │ │ │ - subeq r8, r1, #144, 26 @ 0x2400 │ │ │ │ - @ instruction: 0x01b16be0 │ │ │ │ + @ instruction: 0x01220308 │ │ │ │ + @ instruction: 0x01220930 │ │ │ │ + @ instruction: 0x01220a70 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ @ instruction: 0x01214a68 │ │ │ │ lsreq r8, r0, #26 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a28f08 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -423702,32 +423702,32 @@ │ │ │ │ @ instruction: 0x01220a48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sp, [r2, -r8] │ │ │ │ strdeq r8, [r7, #-40]! @ 0xffffffd8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a79a98 │ │ │ │ - @ instruction: 0x0122e6a8 │ │ │ │ - @ instruction: 0x01b16be0 │ │ │ │ + @ instruction: 0x0127c3e8 │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ @ instruction: 0x01286a00 │ │ │ │ @ instruction: 0x01a2a560 │ │ │ │ smlawbeq r2, r8, sl, r0 │ │ │ │ cmneq r0, r8, ror #10 │ │ │ │ @ instruction: 0x01220a90 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r2, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01220a78 │ │ │ │ teqeq r7, r0, ror #16 │ │ │ │ @ instruction: 0x01a4f090 │ │ │ │ - @ instruction: 0x01245458 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0122c030 │ │ │ │ - @ instruction: 0x01220570 │ │ │ │ + @ instruction: 0x01220658 │ │ │ │ + @ instruction: 0x01220930 │ │ │ │ + @ instruction: 0x01231700 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsr #2 │ │ │ │ smlawteq r2, r0, sl, r0 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawteq r2, r8, sl, r0 │ │ │ │ @@ -435335,15 +435335,15 @@ │ │ │ │ strheq ip, [r2, -r8]! │ │ │ │ strdeq fp, [r2, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r5, [r7, #-200]! @ 0xffffff38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0122ca48 │ │ │ │ - @ instruction: 0x01a85960 │ │ │ │ + @ instruction: 0x012923b8 │ │ │ │ smlawteq r2, r0, r0, ip │ │ │ │ tsteq r4, r0, asr r3 │ │ │ │ @ instruction: 0x0122c048 │ │ │ │ @ instruction: 0x01287d00 │ │ │ │ smlawbeq r2, r8, r0, ip │ │ │ │ @ instruction: 0x0122c160 │ │ │ │ @ instruction: 0x0122a470 │ │ │ │ @@ -435981,37 +435981,37 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2ad58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0122ca78 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01281960 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0103a298 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a6ea58 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a18f18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0122ca60 │ │ │ │ - @ instruction: 0x0122caa0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01220818 │ │ │ │ + cmneq sp, r8, lsr r8 │ │ │ │ smlawbeq r2, r8, sl, ip │ │ │ │ @ instruction: 0x01a876e8 │ │ │ │ @ instruction: 0x0122ca90 │ │ │ │ @ instruction: 0x01a87710 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87738 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq lr, r8 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0122caa0 │ │ │ │ + strheq r7, [pc, #-104] @ 122ca3c <__bss_end__@@Base+0x3cfc80> │ │ │ │ + @ instruction: 0x0122e6a8 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x0122cab0 │ │ │ │ strheq sl, [r2, #-184]! @ 0xffffff48 │ │ │ │ @ instruction: 0x0122cab8 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a448e8 │ │ │ │ @ instruction: 0x0122da48 │ │ │ │ @@ -437797,15 +437797,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0122be98 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01a10f20 │ │ │ │ + @ instruction: 0x01ac46b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a68248 │ │ │ │ smlawteq ip, r8, r9, sp │ │ │ │ @ instruction: 0x01a7a9c0 │ │ │ │ ldrdeq r8, [r1, -r8]! @ │ │ │ │ @ instruction: 0x01a7a7b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -440890,16 +440890,16 @@ │ │ │ │ @ instruction: 0x01231670 │ │ │ │ strdeq r1, [r3, -r0]! │ │ │ │ ldrdeq r1, [r3, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r1, [r3, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0123a590 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x012317e0 │ │ │ │ + @ instruction: 0x01b18e68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a44e88 │ │ │ │ smlawteq r8, r0, r6, ip │ │ │ │ asreq fp, r8, #25 │ │ │ │ @ instruction: 0x01231720 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -440946,16 +440946,16 @@ │ │ │ │ @ instruction: 0x012317b8 │ │ │ │ ldrdeq r1, [r3, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a69030 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01231750 │ │ │ │ - @ instruction: 0x0123a298 │ │ │ │ - @ instruction: 0x01aff328 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10358 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq r2, r0, ror r6 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ @ instruction: 0x01232238 │ │ │ │ @@ -449824,16 +449824,16 @@ │ │ │ │ @ instruction: 0x01a19c88 │ │ │ │ smlawbeq r3, r8, r2, sl │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4a310 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, lsr #11 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0122ca98 │ │ │ │ + @ instruction: 0x0123a590 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0123a338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0123a320 │ │ │ │ tsteq r3, r8, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #6 │ │ │ │ smlawteq r3, r8, r2, sl │ │ │ │ @@ -450014,16 +450014,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tstpeq r2, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0123a6a8 │ │ │ │ - @ instruction: 0x01b19d18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x0123a600 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0123a5a8 │ │ │ │ cmneq r1, r8, lsl r0 │ │ │ │ @ instruction: 0x0123a5b0 │ │ │ │ cmneq r1, r8, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -450084,16 +450084,16 @@ │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x0123a698 │ │ │ │ ldrdeq sl, [r3, -r8]! │ │ │ │ smlawteq r3, r8, r5, sl │ │ │ │ cmneq r2, r8, asr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87d50 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10448 │ │ │ │ + @ instruction: 0x0123ad78 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0123a990 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a77400 │ │ │ │ @ instruction: 0x0123a738 │ │ │ │ @ instruction: 0x0123a6b8 │ │ │ │ @ instruction: 0x0123a6e0 │ │ │ │ @@ -450521,15 +450521,15 @@ │ │ │ │ @ instruction: 0x0123ad68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ cmneq fp, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231700 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x0123adb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x0123ad98 │ │ │ │ @ instruction: 0x0123ad58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -455560,20 +455560,20 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ msreq CPSR_xc, r8, lsr #24 │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28508 │ │ │ │ msreq CPSR_xc, r8 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq sp, [pc, r8]! │ │ │ │ + msreq CPSR_xc, r8, asr #24 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r0, ror #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0123ad78 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ smlawteq r3, r8, r3, sp │ │ │ │ @ instruction: 0x01a1a200 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7ab00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a6f930 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -455581,17 +455581,17 @@ │ │ │ │ msreq CPSR_xc, r8, ror ip │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a28530 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #6 │ │ │ │ msreq CPSR_xc, r0 @ │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - subeq r0, r8, #208, 20 @ 0xd0000 │ │ │ │ - msreq CPSR_xc, r8, asr #24 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a6f958 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -455660,16 +455660,16 @@ │ │ │ │ @ instruction: 0x01a27090 │ │ │ │ msreq R11_usr, r8, lsl #28 │ │ │ │ msreq CPSR_xc, r8, lsr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq pc, [r6, r0]! │ │ │ │ - @ instruction: 0x01245530 │ │ │ │ - lsreq r5, r8, #6 │ │ │ │ + smulwbeq r4, r0, r4 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ ldrdeq pc, [r3, -r8]! │ │ │ │ teqeq r4, r8 @ │ │ │ │ msreq CPSR_xc, r0, ror #27 │ │ │ │ teqeq r4, r0, lsr r8 │ │ │ │ msreq CPSR_xc, r8, ror #27 │ │ │ │ cmneq r0, r8, ror #29 │ │ │ │ strdeq pc, [r3, -r0]! │ │ │ │ @@ -456098,24 +456098,24 @@ │ │ │ │ cmneq r7, r8, lsl #4 │ │ │ │ @ instruction: 0x01240490 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87e40 │ │ │ │ @ instruction: 0x01235710 │ │ │ │ @ instruction: 0x01a6fca0 │ │ │ │ - smlawteq r4, r0, r4, r0 │ │ │ │ - lsreq r0, r8, #1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x012404b0 │ │ │ │ @ instruction: 0x0129cb48 │ │ │ │ @ instruction: 0x012404b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01240430 │ │ │ │ cmneq r3, r8, asr fp │ │ │ │ @ instruction: 0x01240e68 │ │ │ │ - @ instruction: 0x01b16f78 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01240e50 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r0, [r4, -r0]! @ │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ ldrdeq r0, [r4, -r8]! │ │ │ │ @@ -456724,22 +456724,22 @@ │ │ │ │ cmneq r7, r8, lsl #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ @ instruction: 0x01a78968 │ │ │ │ smlawteq r4, r0, lr, r0 │ │ │ │ @ instruction: 0x01240e58 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16ed8 │ │ │ │ + @ instruction: 0x01229628 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x0123af90 │ │ │ │ strheq r1, [r9, #-40]! @ 0xffffffd8 │ │ │ │ @ instruction: 0x01240c18 │ │ │ │ ldrdeq r0, [r4, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012411a8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01240f10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0125aa10 │ │ │ │ @ instruction: 0x01a76910 │ │ │ │ smulwbeq r4, r0, lr │ │ │ │ cmneq r5, r8, lsr #20 │ │ │ │ smulwbeq r4, r8, lr │ │ │ │ @@ -456932,16 +456932,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x01241200 │ │ │ │ @ instruction: 0x01241198 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r4, [r8, -r0] │ │ │ │ + ldrdeq fp, [r2, -r8]! │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ ldrdeq r1, [r4, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r4, r0, r1, r1 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ smlawteq r4, r8, r1, r1 │ │ │ │ @ instruction: 0x01241218 │ │ │ │ @ instruction: 0x01241138 │ │ │ │ @@ -456956,16 +456956,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r0, [r4, -r0]! @ │ │ │ │ ldrdeq r8, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r4, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq r5, r0, lr │ │ │ │ + strdeq r1, [r4, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ @ instruction: 0x01a46468 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01241210 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -457464,22 +457464,22 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x01241a68 │ │ │ │ @ instruction: 0x012419e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012411a8 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + ldrdeq r5, [r3, -r0]! │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r0, #11 │ │ │ │ @ instruction: 0x01241760 │ │ │ │ @ instruction: 0x01241998 │ │ │ │ - strdeq r1, [r4, -r8]! │ │ │ │ - cmneq sp, r8, ror #30 │ │ │ │ + ldrdeq r5, [r4, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01241a20 │ │ │ │ cmneq r1, r8, lsl #15 │ │ │ │ @ instruction: 0x01241a28 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -461102,24 +461102,24 @@ │ │ │ │ cmneq sl, r8, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawteq r4, r8, r2, r5 │ │ │ │ @ instruction: 0x01a85e60 │ │ │ │ @ instruction: 0x012bc4a0 │ │ │ │ @ instruction: 0x01a10ae8 │ │ │ │ - @ instruction: 0x01241a10 │ │ │ │ - smlawbeq r4, r0, lr, r0 │ │ │ │ + @ instruction: 0x01230ab0 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x012452e0 │ │ │ │ smultteq r5, r8, pc @ │ │ │ │ @ instruction: 0x012452e8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a70010 │ │ │ │ - tsteq r8, r0, lsl #22 │ │ │ │ - @ instruction: 0x01220ab0 │ │ │ │ + @ instruction: 0x01245458 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ @ instruction: 0x01245308 │ │ │ │ teqeq r4, r8, asr #16 │ │ │ │ @ instruction: 0x01245310 │ │ │ │ teqeq r4, r8, lsr #17 │ │ │ │ @ instruction: 0x01245318 │ │ │ │ @@ -461201,15 +461201,15 @@ │ │ │ │ msreq SP_svc, r8, lsl r7 │ │ │ │ cmneq sl, r8, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r5, [r4, -r0]! │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ smlawteq r4, r0, r4, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01245470 │ │ │ │ teqeq r3, r8, ror #12 │ │ │ │ @ instruction: 0x01245478 │ │ │ │ @ instruction: 0x01245550 │ │ │ │ ldrdeq r5, [r4, -r0]! │ │ │ │ @@ -461254,16 +461254,16 @@ │ │ │ │ strdeq pc, [r0, #-104]! @ 0xffffff98 │ │ │ │ @ instruction: 0x01245520 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1a728 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7ede0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smulwbeq r4, r0, r4 │ │ │ │ + @ instruction: 0x01246590 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012412e0 │ │ │ │ @ instruction: 0x01244468 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01244468 │ │ │ │ teqeq r4, r0, ror #12 │ │ │ │ @ instruction: 0x01a7aba0 │ │ │ │ ldrdeq r5, [r4, -r0]! │ │ │ │ @@ -462302,28 +462302,28 @@ │ │ │ │ msreq SPSR_, r8, ror #16 │ │ │ │ smlawbeq r4, r0, r5, r6 │ │ │ │ msreq SPSR_, r8, ror r8 │ │ │ │ smlawbeq r4, r8, r5, r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1a840 │ │ │ │ - @ instruction: 0x0124d620 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a40400 │ │ │ │ @ instruction: 0x012465a8 │ │ │ │ cmneq r1, r8, lsl #20 │ │ │ │ @ instruction: 0x012465b0 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ @ instruction: 0x012465e8 │ │ │ │ @ instruction: 0x01246598 │ │ │ │ @ instruction: 0x012467b0 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ @ instruction: 0x01a61a10 │ │ │ │ @ instruction: 0x01246370 │ │ │ │ @ instruction: 0x01246560 │ │ │ │ @ instruction: 0x01246658 │ │ │ │ smlawteq r4, r8, r5, r6 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @@ -462438,16 +462438,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01245d58 │ │ │ │ @ instruction: 0x01a7b190 │ │ │ │ teqeq r9, r8, lsl #5 │ │ │ │ strdeq r6, [r5, r8]! │ │ │ │ ldrdeq r6, [r4, -r8]! │ │ │ │ @ instruction: 0x012467a0 │ │ │ │ - @ instruction: 0x0124d318 │ │ │ │ - @ instruction: 0x012552b0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ strdeq r6, [r4, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012467e0 │ │ │ │ cmneq r5, r8, lsl r4 │ │ │ │ ldrdeq r6, [r4, -r0]! │ │ │ │ @ instruction: 0x01246758 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @@ -462841,35 +462841,35 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ strdeq r6, [r4, -r0]! │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01246e08 │ │ │ │ strdeq r6, [r4, -r0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01246f08 │ │ │ │ + @ instruction: 0x01246e00 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01246e40 │ │ │ │ - asreq r0, r0, #28 │ │ │ │ @ instruction: 0x01246db8 │ │ │ │ cmneq r7, r8, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsr #3 │ │ │ │ @ instruction: 0x012473a0 │ │ │ │ lsleq r1, r0 @ │ │ │ │ @ instruction: 0x01246e28 │ │ │ │ cmneq r1, r8, asr ip │ │ │ │ @ instruction: 0x01246e30 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ @ instruction: 0x01246e68 │ │ │ │ ldrdeq r2, [r3, #-136]! @ 0xffffff78 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01246e48 │ │ │ │ - lsleq r0, r0, #6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x01246f08 │ │ │ │ @ instruction: 0x01246e58 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01246e60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01246e20 │ │ │ │ cmneq r1, r8, asr #24 │ │ │ │ @ instruction: 0x01246e70 │ │ │ │ @@ -462937,15 +462937,15 @@ │ │ │ │ strdeq r6, [r4, -r0]! │ │ │ │ @ instruction: 0x01a1a8e0 │ │ │ │ msreq CPSR_, r8, ror #11 │ │ │ │ @ instruction: 0x01a7b1b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01246f78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - smlawteq r5, r8, fp, r0 │ │ │ │ + strdeq ip, [r7, -r0]! │ │ │ │ @ instruction: 0x01249240 │ │ │ │ @ instruction: 0x01246f48 │ │ │ │ @ instruction: 0x01246f18 │ │ │ │ cmneq r9, r8, ror #3 │ │ │ │ @ instruction: 0x01246fb8 │ │ │ │ strdeq r6, [r8, r0]! │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @@ -469312,16 +469312,16 @@ │ │ │ │ @ instruction: 0x0124d5a8 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsreq r5, r0, sl │ │ │ │ @ instruction: 0x0124d338 │ │ │ │ @ instruction: 0x0124d300 │ │ │ │ @ instruction: 0x0124d2e0 │ │ │ │ tsteq r2, r0, lsr sl │ │ │ │ - ldrdeq r0, [r2, -r8]! │ │ │ │ - strdeq lr, [pc, #-8] @ 124d31c <__bss_end__@@Base+0x3f0560> │ │ │ │ + @ instruction: 0x0124d620 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0124d328 │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ cmneq r9, r8, ror lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ roreq r5, r8, #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -469507,15 +469507,15 @@ │ │ │ │ @ instruction: 0x0124d610 │ │ │ │ @ instruction: 0x0124a010 │ │ │ │ @ instruction: 0x0124d618 │ │ │ │ @ instruction: 0x0124d790 │ │ │ │ @ instruction: 0x0124d500 │ │ │ │ strdeq r8, [r7, #-56]! @ 0xffffffc8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab5390 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq lr, [r4, -r0]! │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x0124d678 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0124d670 │ │ │ │ @@ -470788,16 +470788,16 @@ │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ @ instruction: 0x0124ea18 │ │ │ │ cmneq r3, r8, ror #1 │ │ │ │ @ instruction: 0x0124ea20 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41148 │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ + @ instruction: 0x0124eea8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0124ea58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, lsl #2 │ │ │ │ @ instruction: 0x01a8bd88 │ │ │ │ teqeq r7, r0, ror r0 │ │ │ │ @ instruction: 0x01a54db0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -471076,16 +471076,16 @@ │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ @ instruction: 0x0124eea0 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq r6, r8 @ │ │ │ │ @ instruction: 0x01a2d490 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ - @ instruction: 0x01250f28 │ │ │ │ - @ instruction: 0x0124ea28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x0124ef08 │ │ │ │ cmneq sl, r8, asr #18 │ │ │ │ smlawteq r4, r0, lr, lr │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq sl, r0, ror r2 │ │ │ │ cmneq r9, r8, lsl #10 │ │ │ │ ldrdeq lr, [r4, -r0]! │ │ │ │ @@ -471112,16 +471112,16 @@ │ │ │ │ cmneq r9, r8, asr #2 │ │ │ │ @ instruction: 0x0124ef28 │ │ │ │ cmneq r4, r8, lsl sl │ │ │ │ @ instruction: 0x0124ef30 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq fp, [r6, r0]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0123ad78 │ │ │ │ + msreq LR_abt, r0, ror #30 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq sp, r8 @ │ │ │ │ cmneq r9, r8, lsl #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x0124ef90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0124ef78 │ │ │ │ @@ -472146,16 +472146,16 @@ │ │ │ │ asreq lr, r8, r6 │ │ │ │ msreq LR_abt, r0, asr pc │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a94be0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ - smlawbeq r5, r8, fp, r0 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ msreq LR_abt, r0, ror pc │ │ │ │ @ instruction: 0x01287a58 │ │ │ │ msreq LR_abt, r8, ror pc │ │ │ │ smlawteq r4, r8, pc, pc @ │ │ │ │ ldrdeq pc, [r4, -r8]! │ │ │ │ cmneq r5, r8, asr #28 │ │ │ │ msreq LR_abt, r8, lsr #31 │ │ │ │ @@ -472249,15 +472249,15 @@ │ │ │ │ smulwteq r5, r8, r0 │ │ │ │ @ instruction: 0x01a1d720 │ │ │ │ smulwbeq r5, r0, r0 │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r5, r0, lsl #13 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ strheq r0, [r7, r0]! @ │ │ │ │ @ instruction: 0x01250110 │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -472924,34 +472924,34 @@ │ │ │ │ @ instruction: 0x01250cb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, lsr r0 │ │ │ │ @ instruction: 0x01250b48 │ │ │ │ smlawteq r5, r8, sp, r0 │ │ │ │ @ instruction: 0x01250a60 │ │ │ │ cmneq r4, r8, lsr #7 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0124ef38 │ │ │ │ + smlawteq r5, r8, fp, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ mrseq r0, (UNDEF: 20) │ │ │ │ smulwbeq r5, r0, fp │ │ │ │ @ instruction: 0x0128a768 │ │ │ │ smulwbeq r5, r8, fp │ │ │ │ teqeq r4, r8, ror r7 │ │ │ │ @ instruction: 0x01250bb0 │ │ │ │ cmneq r1, r8, lsl #11 │ │ │ │ @ instruction: 0x01250bb8 │ │ │ │ @ instruction: 0x01611598 │ │ │ │ smlawteq r5, r0, fp, r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a12d70 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x01251048 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ + @ instruction: 0x01250f28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smulwteq r5, r0, fp │ │ │ │ @ instruction: 0x01250c00 │ │ │ │ smulwteq r5, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smulwteq r5, r0, sl │ │ │ │ ldrdeq r8, [r2, #-232]! @ 0xffffff18 │ │ │ │ strdeq r0, [r5, -r8]! │ │ │ │ @@ -473156,16 +473156,16 @@ │ │ │ │ tsteq r4, r8, lsr #14 │ │ │ │ @ instruction: 0x01250f18 │ │ │ │ @ instruction: 0x0102ebb0 │ │ │ │ cmneq r9, r8, lsr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - msreq LR_und, r0, lsl #30 │ │ │ │ - ldrdeq r0, [r5, -r0]! @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01250f48 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01250f40 │ │ │ │ @ instruction: 0x01a28530 │ │ │ │ @ instruction: 0x01250e78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01250f50 │ │ │ │ @@ -473228,16 +473228,16 @@ │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smulwteq r5, r8, lr │ │ │ │ @ instruction: 0x01292a90 │ │ │ │ @ instruction: 0x01a6b2e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01251038 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0127b378 │ │ │ │ + @ instruction: 0x01251a08 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ qsubeq r1, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0129d858 │ │ │ │ @ instruction: 0x01a31770 │ │ │ │ @ instruction: 0x01251070 │ │ │ │ @@ -473852,28 +473852,28 @@ │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a94be0 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x01251a50 │ │ │ │ strdeq r1, [r5, -r8]! │ │ │ │ - @ instruction: 0x01251a38 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01251a18 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01251a20 │ │ │ │ @ instruction: 0x01251a60 │ │ │ │ @ instruction: 0x012519a8 │ │ │ │ cmneq r3, r8, asr #27 │ │ │ │ @ instruction: 0x01251a30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01252640 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ roreq r5, r0, r1 │ │ │ │ smlawteq r5, r0, r9, r1 │ │ │ │ @ instruction: 0x01a2f538 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01251a40 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @@ -474635,15 +474635,15 @@ │ │ │ │ @ instruction: 0x01252f50 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, ror #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a70470 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, ror #3 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d1a0 │ │ │ │ @ instruction: 0x01246d68 │ │ │ │ @ instruction: 0x01029798 │ │ │ │ @ instruction: 0x01252650 │ │ │ │ @ instruction: 0x01252220 │ │ │ │ smlabteq r2, r8, r1, pc @ │ │ │ │ @@ -474947,15 +474947,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7bca8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, lsr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawbeq r5, r0, fp, r2 │ │ │ │ - @ instruction: 0x01251a08 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01252b78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01252b38 │ │ │ │ @ instruction: 0x01a28530 │ │ │ │ @ instruction: 0x01252a50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @@ -474971,15 +474971,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7a1a0 │ │ │ │ ldrdeq sp, [ip, -r8]! │ │ │ │ ldrdeq fp, [r7, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a7fa38 │ │ │ │ ldrdeq r2, [r5, -r0]! │ │ │ │ smlawbeq r5, r8, fp, r2 │ │ │ │ @ instruction: 0x01255090 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01252bb8 │ │ │ │ @@ -477343,25 +477343,25 @@ │ │ │ │ strheq r5, [r5, -r0]! │ │ │ │ @ instruction: 0x01255060 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01252b20 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ teqeq r4, r8, asr #28 │ │ │ │ ldrdeq lr, [r6, r0]! │ │ │ │ strdeq r1, [r5, -r0]! │ │ │ │ @ instruction: 0x01a31720 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012550a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01255098 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - asreq r2, r8, sp │ │ │ │ + @ instruction: 0x012552b0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01257fe0 │ │ │ │ ldrdeq r5, [r5, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45b80 │ │ │ │ @ instruction: 0x012550e0 │ │ │ │ @@ -477478,20 +477478,20 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a70678 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, rrx │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0126b850 │ │ │ │ - strheq r5, [r5, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ msreq CPSR_s, r0, asr sp │ │ │ │ cmneq r9, r8, rrx │ │ │ │ - @ instruction: 0x01220970 │ │ │ │ - @ instruction: 0x0123ad78 │ │ │ │ + @ instruction: 0x01255318 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ ldrdeq r5, [r5, -r8]! │ │ │ │ tsteq r3, r0, lsr #26 │ │ │ │ @ instruction: 0x012546a8 │ │ │ │ cmneq r9, r8, rrx │ │ │ │ cmneq sl, r8, ror #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012552e8 │ │ │ │ @@ -477504,16 +477504,16 @@ │ │ │ │ ldrdeq r9, [r3, -r0] │ │ │ │ @ instruction: 0x01255308 │ │ │ │ @ instruction: 0x01296b90 │ │ │ │ @ instruction: 0x01255310 │ │ │ │ @ instruction: 0x01255490 │ │ │ │ @ instruction: 0x01255268 │ │ │ │ msreq SPSR_sxc, r8, lsl #9 │ │ │ │ - @ instruction: 0x012555e0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01255328 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa7cb8 │ │ │ │ ldrdeq r5, [r5, -r8]! │ │ │ │ @@ -477682,16 +477682,16 @@ │ │ │ │ @ instruction: 0x012555b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq r5, [r5, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r2, r8, lsr #12 │ │ │ │ - teqeq r2, r0, ror #25 │ │ │ │ + @ instruction: 0x012570a0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01255608 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x01255600 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -479394,16 +479394,16 @@ │ │ │ │ lsreq sp, r0 @ │ │ │ │ @ instruction: 0x01257090 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ @ instruction: 0x01257038 │ │ │ │ smlawteq r5, r0, r7, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012571e0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #6 │ │ │ │ msreq CPSR_xc, r0, lsr #27 │ │ │ │ cmneq fp, r8, asr #10 │ │ │ │ @ instruction: 0x01257108 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -479474,16 +479474,16 @@ │ │ │ │ @ instruction: 0x01a70970 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r0, [r4, -r0]! @ │ │ │ │ ldrdeq r8, [r2, r0]! │ │ │ │ @ instruction: 0x01257208 │ │ │ │ ldrdeq r7, [r5, -r0]! │ │ │ │ - teqeq r2, r0, lsr #11 │ │ │ │ - teqeq r2, r0, ror #25 │ │ │ │ + @ instruction: 0x012572a0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ strdeq r7, [r5, -r8]! │ │ │ │ cmneq r3, r8, ror #2 │ │ │ │ @ instruction: 0x01257210 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlawbeq r8, r8, fp, lr │ │ │ │ @@ -479522,16 +479522,16 @@ │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ @ instruction: 0x012dd240 │ │ │ │ lsreq r0, r8, #6 │ │ │ │ ldrdeq r7, [r5, -r8]! │ │ │ │ smlawbeq r5, r8, r2, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a109a8 │ │ │ │ - smlawbeq r5, r0, r6, fp │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ smlawteq r5, r8, r0, r7 │ │ │ │ @ instruction: 0x01257238 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ @ instruction: 0x01a707e0 │ │ │ │ smlawteq r5, r8, r2, r7 │ │ │ │ @@ -483866,20 +483866,20 @@ │ │ │ │ @ instruction: 0x0125b658 │ │ │ │ @ instruction: 0x0125b6a0 │ │ │ │ lsreq ip, r8, sl │ │ │ │ @ instruction: 0x0125b678 │ │ │ │ @ instruction: 0x01287a58 │ │ │ │ @ instruction: 0x0125b698 │ │ │ │ ldrdeq fp, [r5, -r8]! │ │ │ │ - teqeq r2, r8, asr #16 │ │ │ │ - teqeq r2, r0, ror #25 │ │ │ │ - @ instruction: 0x0125b690 │ │ │ │ + smlawbeq r5, r8, r6, fp │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ + @ instruction: 0x01261928 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ - teqeq r2, r8, ror #11 │ │ │ │ - teqeq r2, r0, ror #25 │ │ │ │ @ instruction: 0x0125b608 │ │ │ │ msreq SPSR_s, r8, asr #24 │ │ │ │ @ instruction: 0x0125b6e0 │ │ │ │ @ instruction: 0x01a75da8 │ │ │ │ smlawteq r5, r8, r6, fp │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -490180,16 +490180,16 @@ │ │ │ │ svcvc 0x00ffffff │ │ │ │ @ instruction: 0x01261918 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a6bb00 │ │ │ │ strdeq ip, [r5, -r0]! │ │ │ │ smlabbeq r4, r0, r0, lr │ │ │ │ - smlawteq r6, r8, r1, r3 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ teqeq r8, r8, lsr #18 │ │ │ │ @ instruction: 0x01a88020 │ │ │ │ @ instruction: 0x01261950 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40ea0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -491756,16 +491756,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01265f10 │ │ │ │ smlawteq r6, r0, r1, r3 │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r5, [r0, r0]! │ │ │ │ - teqeq r2, r8, asr r4 │ │ │ │ - teqeq r2, r0, ror #25 │ │ │ │ + @ instruction: 0x012636a0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01263220 │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ @ instruction: 0x01263208 │ │ │ │ cmneq r1, r8, lsr #22 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ andle r0, r0, r4 │ │ │ │ strdeq r3, [r6, -r0]! │ │ │ │ @@ -492066,16 +492066,16 @@ │ │ │ │ strdeq r3, [r6, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ @ instruction: 0x01a46b98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01263690 │ │ │ │ - @ instruction: 0x01264100 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x012636b0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ @ instruction: 0x01261648 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawteq r6, r0, r6, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -492730,16 +492730,16 @@ │ │ │ │ @ instruction: 0x01263f98 │ │ │ │ strdeq r4, [r6, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012640e0 │ │ │ │ - teqeq r2, r0, lsl #16 │ │ │ │ - teqeq r2, r0, ror #25 │ │ │ │ + @ instruction: 0x01264870 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, ror #20 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a6bb00 │ │ │ │ @ instruction: 0x01264158 │ │ │ │ @ instruction: 0x01264110 │ │ │ │ @ instruction: 0x01264128 │ │ │ │ @@ -493206,16 +493206,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tstpeq r4, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x012649b0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01264890 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a708a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r3, r0, lr, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -493286,16 +493286,16 @@ │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ smlawbeq r6, r0, r9, r4 │ │ │ │ smlawteq r6, r0, r7, r4 │ │ │ │ @ instruction: 0x012649a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r2, r8, asr #10 │ │ │ │ - teqeq r2, r0, ror #25 │ │ │ │ + @ instruction: 0x01268538 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ ldrdeq r4, [r6, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r6, r8, r9, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -497096,16 +497096,16 @@ │ │ │ │ asreq r8, r0, #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01268518 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r8, [r6, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, #9 │ │ │ │ - @ instruction: 0x0126b268 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r0, r8, #7 │ │ │ │ @ instruction: 0x01268570 │ │ │ │ tsteq r3, r8, asr #24 │ │ │ │ @ instruction: 0x01268558 │ │ │ │ @ instruction: 0x0128ad68 │ │ │ │ @ instruction: 0x01268560 │ │ │ │ @@ -499988,18 +499988,18 @@ │ │ │ │ cmneq r3, r8, lsl #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ lsreq r5, r0, #12 │ │ │ │ @ instruction: 0x0126b298 │ │ │ │ @ instruction: 0x0126b258 │ │ │ │ - teqeq r2, r8, lsl #10 │ │ │ │ - teqeq r2, r0, ror #25 │ │ │ │ - strdeq fp, [r6, -r8]! │ │ │ │ + @ instruction: 0x0126b270 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x0126b250 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x0126b2a0 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsreq lr, r8, #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -500024,16 +500024,16 @@ │ │ │ │ strdeq lr, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [r6, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [r6, -r0]! │ │ │ │ smlawbeq r5, r8, fp, sl │ │ │ │ andle r0, r0, r4 │ │ │ │ - teqeq r2, r8 @ │ │ │ │ - teqeq r2, r0, ror #25 │ │ │ │ + @ instruction: 0x0126b4b0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0126b428 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, asr #23 │ │ │ │ @ instruction: 0x0126b318 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -500134,16 +500134,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [r6, -r0]! │ │ │ │ strdeq r3, [r7, #-72]! @ 0xffffffb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01294920 │ │ │ │ - @ instruction: 0x0126b598 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ strheq r0, [r7, r0]! @ │ │ │ │ @ instruction: 0x0126b508 │ │ │ │ @ instruction: 0x0126b4b8 │ │ │ │ ldrdeq fp, [r6, -r0]! │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ ldrdeq fp, [r6, -r8]! │ │ │ │ @@ -500192,16 +500192,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ msreq R11_usr, r0, ror #5 │ │ │ │ cmneq sl, r8, asr #23 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r6, r8, r5, fp │ │ │ │ - msreq LR_und, r8, lsl #30 │ │ │ │ - @ instruction: 0x01ac0d80 │ │ │ │ + ldrdeq fp, [r6, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0126b5a8 │ │ │ │ @ instruction: 0x01268b60 │ │ │ │ @ instruction: 0x0126b5b0 │ │ │ │ tsteq r2, r8, lsl #12 │ │ │ │ @ instruction: 0x0126ad68 │ │ │ │ @ instruction: 0x01a757b8 │ │ │ │ msreq CPSR_sx, r0, lsl r1 │ │ │ │ @@ -500272,16 +500272,16 @@ │ │ │ │ cmneq sl, r8, lsr #15 │ │ │ │ @ instruction: 0x01255150 │ │ │ │ cmneq sl, r8, asr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlawteq r6, r8, r6, fp │ │ │ │ andle r0, r0, r0 │ │ │ │ - strdeq r9, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a1d2c0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a7b3e8 │ │ │ │ strdeq fp, [r6, -r0]! │ │ │ │ cmneq r5, r8, lsl #5 │ │ │ │ strdeq fp, [r6, -r8]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -500366,16 +500366,16 @@ │ │ │ │ @ instruction: 0x0126b828 │ │ │ │ strdeq r1, [r4, -r0] │ │ │ │ @ instruction: 0x01268598 │ │ │ │ teqpeq fp, r8 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a7d238 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0126b838 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq fp, [r6, -r8]! │ │ │ │ + ldrdeq ip, [r6, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawbeq r6, r0, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0126b868 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, asr #2 │ │ │ │ @ instruction: 0x01290578 │ │ │ │ @@ -501230,16 +501230,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawteq r6, r8, r5, ip │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r6, r0, r2, ip │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x0126c600 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq ip, [r6, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01251e00 │ │ │ │ @ instruction: 0x01a71ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -504890,18 +504890,18 @@ │ │ │ │ @ instruction: 0x01a6c0c8 │ │ │ │ strdeq pc, [r6, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ msreq LR_und, r0, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r9, [r7, -r8]! │ │ │ │ - ldrdeq ip, [r6, -r0]! │ │ │ │ + msreq LR_und, r8, lsl #30 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b103d0 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ msreq LR_und, r8, lsl pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01251148 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -505256,16 +505256,16 @@ │ │ │ │ lsreq r2, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a41eb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01270498 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0126b4b0 │ │ │ │ + @ instruction: 0x01270500 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawteq r7, r8, r4, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012a6ca8 │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ smulwteq r7, r0, r4 │ │ │ │ @@ -505274,26 +505274,26 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a29728 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7d490 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72270 │ │ │ │ - subseq r8, r4, #0, 22 │ │ │ │ - @ instruction: 0x01abe968 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01270510 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01270520 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012704b8 │ │ │ │ + ldrdeq r1, [r7, -r0]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01268a58 │ │ │ │ smlawbeq r6, r8, r1, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r6, r8, r1, pc @ │ │ │ │ @ instruction: 0x01270548 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ @ instruction: 0x01270550 │ │ │ │ @@ -506607,17 +506607,17 @@ │ │ │ │ smlawteq r7, r0, r9, r1 │ │ │ │ ldrdeq pc, [r2, -r8] │ │ │ │ cmneq r9, r8, ror r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abe990 │ │ │ │ - ldrdeq r1, [r7, -r8]! │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ + @ instruction: 0x01271a48 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a498e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r8, [fp, #-8]! │ │ │ │ @ instruction: 0x012b0f28 │ │ │ │ @@ -506637,15 +506637,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [r8, r0]! │ │ │ │ @ instruction: 0x01271a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abe9b8 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01271a58 │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x01271a68 │ │ │ │ cmneq r5, r8, lsl #19 │ │ │ │ @ instruction: 0x01271a70 │ │ │ │ @@ -506672,16 +506672,16 @@ │ │ │ │ strdeq r7, [r1, r8]! │ │ │ │ ldrdeq r0, [r1, -r8]! │ │ │ │ @ instruction: 0x01a29818 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a498e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72338 │ │ │ │ - subeq lr, r8, #0, 6 │ │ │ │ - @ instruction: 0x0128ed30 │ │ │ │ + @ instruction: 0x01274ba0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ ldrdeq r2, [r7, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01271b78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7ee30 │ │ │ │ @ instruction: 0x01271b38 │ │ │ │ @@ -509794,16 +509794,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sp, [r1, r8]! │ │ │ │ teqeq fp, r8, asr #11 │ │ │ │ @ instruction: 0x01a49ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - subeq lr, sp, #72, 16 @ 0x480000 │ │ │ │ - @ instruction: 0x01abe9e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01271950 │ │ │ │ cmneq r9, r8, asr #13 │ │ │ │ ldrdeq r4, [r7, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r7, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r7, r8, fp, r4 │ │ │ │ @@ -510836,16 +510836,16 @@ │ │ │ │ smlawteq r7, r0, fp, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ @ instruction: 0x01251458 │ │ │ │ cmneq sl, r8, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1da90 │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ + @ instruction: 0x01275c48 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01292a90 │ │ │ │ @ instruction: 0x01a6b218 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r5, [r7, -r0]! │ │ │ │ @ instruction: 0x01275c28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, ror #12 │ │ │ │ @@ -510861,15 +510861,15 @@ │ │ │ │ @ instruction: 0x01275c40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abea08 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x01275c58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r0, #11 │ │ │ │ @ instruction: 0x01275c60 │ │ │ │ @@ -514352,16 +514352,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq pc, [fp, #-136]! @ 0xffffff78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a42408 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ - @ instruction: 0x01284928 │ │ │ │ - @ instruction: 0x01275be8 │ │ │ │ + @ instruction: 0x0127b1e0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1c960 │ │ │ │ @ instruction: 0x01279308 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01279300 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01279310 │ │ │ │ @@ -516338,16 +516338,16 @@ │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ ldrdeq fp, [r7, -r0]! │ │ │ │ @ instruction: 0x0127b228 │ │ │ │ @ instruction: 0x0127b138 │ │ │ │ cmneq r5, r8, ror #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - smlawbeq r7, r0, r3, fp │ │ │ │ - @ instruction: 0x01abea30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ strdeq fp, [r7, -r0]! │ │ │ │ @ instruction: 0x01616898 │ │ │ │ strdeq fp, [r7, -r8]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1f688 │ │ │ │ @ instruction: 0x0127b208 │ │ │ │ @@ -516440,18 +516440,18 @@ │ │ │ │ @ instruction: 0x01a9a248 │ │ │ │ @ instruction: 0x0127b358 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x0127b320 │ │ │ │ @ instruction: 0x0127b210 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a73a80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012849a8 │ │ │ │ - @ instruction: 0x0127ba30 │ │ │ │ - @ instruction: 0x01abea58 │ │ │ │ + smlawbeq r7, r0, r3, fp │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatbeq r3, r0, r4, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, lsr #24 │ │ │ │ @ instruction: 0x01292a90 │ │ │ │ @ instruction: 0x01a6b2e0 │ │ │ │ strdeq fp, [r7, -r8]! │ │ │ │ @@ -516864,32 +516864,32 @@ │ │ │ │ cmneq r1, r8, lsr r9 │ │ │ │ @ instruction: 0x0127ba08 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [r0, r0]! │ │ │ │ cmneq fp, r8, lsr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01284958 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ + @ instruction: 0x0127ba30 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0127ba28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abea80 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ @ instruction: 0x0127ba50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r8, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r1, [pc, r8]! │ │ │ │ + @ instruction: 0x0127bb78 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0127bb48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0127ba70 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ @ instruction: 0x0127ba78 │ │ │ │ teqeq r3, r0, lsr #1 │ │ │ │ strdeq fp, [r7, -r8]! │ │ │ │ @@ -516952,32 +516952,32 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7da80 │ │ │ │ @ instruction: 0x0127bb70 │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [r7, -r0]! │ │ │ │ - subeq r7, r7, #160, 4 │ │ │ │ - @ instruction: 0x01abeaa8 │ │ │ │ - smlawbeq r2, r8, r1, r0 │ │ │ │ - @ instruction: 0x012704b8 │ │ │ │ - subeq r9, r9, #136, 16 @ 0x880000 │ │ │ │ - ldrdeq lr, [fp, r0]! │ │ │ │ + teqeq fp, r8, ror #25 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ + smlawbeq r7, r8, fp, fp │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r0, ror #6 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, lsl r8 │ │ │ │ @ instruction: 0x0127bba0 │ │ │ │ @ instruction: 0x012a6e40 │ │ │ │ @ instruction: 0x0127bba8 │ │ │ │ @ instruction: 0x0127bc38 │ │ │ │ @ instruction: 0x0127baa8 │ │ │ │ cmneq r5, r8, lsr r4 │ │ │ │ @ instruction: 0x0127bb90 │ │ │ │ @ instruction: 0x01697d98 │ │ │ │ - subseq r1, r4, #64, 22 @ 0x10000 │ │ │ │ - asrseq r5, r8, lr │ │ │ │ + @ instruction: 0x0127be50 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawteq r7, r8, fp, fp │ │ │ │ msreq SPSR_x, r8, lsl sp │ │ │ │ ldrdeq fp, [r7, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a42638 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -517134,16 +517134,16 @@ │ │ │ │ andne r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r0, asr r2 │ │ │ │ @ instruction: 0x01a13478 │ │ │ │ smlawbeq r7, r0, lr, fp │ │ │ │ @ instruction: 0x0127be40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq lr, [fp, r8]! │ │ │ │ + @ instruction: 0x01233610 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ @ instruction: 0x0127be60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0127be70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -517152,16 +517152,16 @@ │ │ │ │ strdeq r2, [r4, r8]! │ │ │ │ ldrdeq fp, [r7, -r8]! │ │ │ │ @ instruction: 0x0127be78 │ │ │ │ @ instruction: 0x0127be90 │ │ │ │ tsteq r3, r0, ror r6 │ │ │ │ strheq fp, [sl, #-248]! @ 0xffffff08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0127c150 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + strheq ip, [r7, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0127bea8 │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ @ instruction: 0x0127bb68 │ │ │ │ @ instruction: 0x01a1f728 │ │ │ │ @ instruction: 0x012778e0 │ │ │ │ lsleq ip, r0, #12 │ │ │ │ @ instruction: 0x0127a448 │ │ │ │ @@ -517288,16 +517288,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7ee58 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0127c0a8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abeb20 │ │ │ │ + @ instruction: 0x01232250 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ strdeq ip, [r7, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r8, r0, r0, r8 │ │ │ │ @ instruction: 0x01a42548 │ │ │ │ @ instruction: 0x0127c128 │ │ │ │ smlawteq r7, r8, r0, ip │ │ │ │ @ instruction: 0x0127c0e0 │ │ │ │ @@ -517327,15 +517327,15 @@ │ │ │ │ @ instruction: 0x0127c140 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ @ instruction: 0x01274ea8 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r0, r0, pc │ │ │ │ + @ instruction: 0x01220ab0 │ │ │ │ @ instruction: 0x0127c190 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r7, r8, r1, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0127c170 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r1, r0, ror #5 │ │ │ │ @@ -517416,16 +517416,16 @@ │ │ │ │ msreq SPSR_x, r8, lsr #26 │ │ │ │ @ instruction: 0x0127c2a8 │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0127c200 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abeb48 │ │ │ │ + strdeq sp, [r1, -r8]! │ │ │ │ + @ instruction: 0x0127c150 │ │ │ │ @ instruction: 0x012ace30 │ │ │ │ ldrdeq r4, [sl, r0]! │ │ │ │ ldrdeq ip, [r7, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0127c2e0 │ │ │ │ @@ -517492,16 +517492,16 @@ │ │ │ │ cmneq r2, r8, lsl #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a73d78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a73d78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7ee58 │ │ │ │ - ldrdeq ip, [r7, -r0]! │ │ │ │ - cmneq r2, r8, lsr pc │ │ │ │ + @ instruction: 0x0127c550 │ │ │ │ + addeq ip, r9, r8, lsr #10 │ │ │ │ @ instruction: 0x0127c510 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ @ instruction: 0x0127c408 │ │ │ │ strdeq r6, [r1, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0x0127c4b8 │ │ │ │ @@ -517582,16 +517582,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0127c540 │ │ │ │ cmneq r1, r8, lsr #20 │ │ │ │ @ instruction: 0x0127c548 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1f7a0 │ │ │ │ - subseq r7, fp, #184, 30 @ 0x2e0 │ │ │ │ - @ instruction: 0x01abeb70 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ smlawteq r7, r8, r5, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r8, r0, r6, ip │ │ │ │ asreq fp, r8, #25 │ │ │ │ @ instruction: 0x0127c598 │ │ │ │ @ instruction: 0x0127c560 │ │ │ │ @ instruction: 0x0127c578 │ │ │ │ @@ -517614,26 +517614,26 @@ │ │ │ │ teqeq r3, r0, asr #10 │ │ │ │ @ instruction: 0x0127c538 │ │ │ │ cmneq r1, r8, lsl sl │ │ │ │ @ instruction: 0x0127c070 │ │ │ │ @ instruction: 0x0127c5a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - strdeq ip, [r7, -r8]! │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x012209b8 │ │ │ │ + @ instruction: 0x0127c150 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r3, r8, lr, lr │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0127c5e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abeb98 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + strdeq ip, [r7, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012849a8 │ │ │ │ @ instruction: 0x012b5990 │ │ │ │ msreq (UNDEF: 107), r8, lsr r2 │ │ │ │ @ instruction: 0x0127c610 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ @ instruction: 0x01275128 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x0127c670 │ │ │ │ @@ -517656,16 +517656,16 @@ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ @ instruction: 0x01275198 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subseq r2, r5, #160, 28 @ 0xa00 │ │ │ │ - @ instruction: 0x01abebc0 │ │ │ │ + teqeq r3, r0, lsl #2 │ │ │ │ + @ instruction: 0x01a1bee8 │ │ │ │ @ instruction: 0x01230c50 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ @ instruction: 0x0127c6a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0127c698 │ │ │ │ lsleq r5, r8 @ │ │ │ │ smlawbeq r4, r0, r5, r5 │ │ │ │ @@ -517688,16 +517688,16 @@ │ │ │ │ @ instruction: 0x01a1f7c8 │ │ │ │ @ instruction: 0x0127c778 │ │ │ │ ldrdeq ip, [r7, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabteq r3, r8, pc, r6 @ │ │ │ │ ldrdeq r5, [sp, -r8]! │ │ │ │ @ instruction: 0x01aa8c80 │ │ │ │ - @ instruction: 0x0127c3e8 │ │ │ │ - lsleq r0, r0 @ │ │ │ │ + smlawteq r7, r0, sp, sp │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0127d2e8 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a7f9c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0127c708 │ │ │ │ ldrdeq sp, [r7, -r0]! │ │ │ │ @@ -519146,16 +519146,16 @@ │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x0127dd18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a28f08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0127ddb0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abebe8 │ │ │ │ + ldrdeq r0, [r8, -r8]! │ │ │ │ + ldrdeq r4, [r8, -r8]! │ │ │ │ ldrdeq sp, [r7, -r8]! │ │ │ │ strheq r7, [r2, #-136]! @ 0xffffff78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1f8b8 │ │ │ │ @ instruction: 0x0127dde0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -522352,16 +522352,16 @@ │ │ │ │ smulwbeq r8, r8, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r5, r8, ror #24 │ │ │ │ @ instruction: 0x01280fb8 │ │ │ │ @ instruction: 0x01a6d860 │ │ │ │ strdeq r0, [r8, -r8]! │ │ │ │ smlawteq r8, r8, pc, r0 @ │ │ │ │ - strdeq r4, [r8, -r0]! │ │ │ │ - @ instruction: 0x0127be98 │ │ │ │ + @ instruction: 0x0122ca98 │ │ │ │ + @ instruction: 0x016f7698 │ │ │ │ @ instruction: 0x01281450 │ │ │ │ lsleq r1, r0 @ │ │ │ │ teqeq r9, r0, lsl #31 │ │ │ │ @ instruction: 0x01a80a50 │ │ │ │ @ instruction: 0x01280fb8 │ │ │ │ @ instruction: 0x01a6d888 │ │ │ │ @ instruction: 0x01281048 │ │ │ │ @@ -522962,16 +522962,16 @@ │ │ │ │ ldrdeq r8, [r2, #-8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01285e18 │ │ │ │ smlawteq r8, r0, r0, r8 │ │ │ │ ldrdeq ip, [r6, r0]! │ │ │ │ @ instruction: 0x01281a00 │ │ │ │ @ instruction: 0x01281950 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abec10 │ │ │ │ + @ instruction: 0x01284928 │ │ │ │ + @ instruction: 0x0127c678 │ │ │ │ @ instruction: 0x01281970 │ │ │ │ cmneq r1, r8, lsr #32 │ │ │ │ ldrdeq r1, [r8, -r8]! │ │ │ │ cmneq r1, r8, lsr r0 │ │ │ │ @ instruction: 0x012819b0 │ │ │ │ @ instruction: 0x01a1ceb0 │ │ │ │ smlawbeq r8, r8, r9, r1 │ │ │ │ @@ -525942,20 +525942,20 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01286a00 │ │ │ │ @ instruction: 0x01a1c1e0 │ │ │ │ ldrdeq sp, [r7, -r8]! │ │ │ │ @ instruction: 0x012810e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq ip, [r7, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abec38 │ │ │ │ - @ instruction: 0x01284870 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + smulwbeq r2, r8, sl │ │ │ │ + @ instruction: 0x0127c150 │ │ │ │ + @ instruction: 0x01284800 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ + @ instruction: 0x01284868 │ │ │ │ + lsrseq r8, r0, #14 │ │ │ │ @ instruction: 0x01284810 │ │ │ │ @ instruction: 0x012812e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012810e0 │ │ │ │ @ instruction: 0x012848b8 │ │ │ │ @ instruction: 0x012847e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -525973,19 +525973,19 @@ │ │ │ │ @ instruction: 0x01284858 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x01284778 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012848a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abec60 │ │ │ │ + @ instruction: 0x01b103d0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r0, [r8, -r8]! │ │ │ │ - subseq r3, r8, #104, 30 @ 0x1a0 │ │ │ │ - @ instruction: 0x01abec88 │ │ │ │ + strdeq r4, [r8, -r8]! │ │ │ │ + smlawbeq r8, r0, r2, r8 │ │ │ │ + asreq r8, r0, #17 │ │ │ │ @ instruction: 0x01286a10 │ │ │ │ @ instruction: 0x01a1fe08 │ │ │ │ @ instruction: 0x01284890 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ @ instruction: 0x01284898 │ │ │ │ @ instruction: 0x01284950 │ │ │ │ smlawbeq r8, r8, r7, r4 │ │ │ │ @@ -525998,18 +525998,18 @@ │ │ │ │ lsreq r4, r0, fp │ │ │ │ @ instruction: 0x01284948 │ │ │ │ @ instruction: 0x012848b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r8, r0, r8, r4 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ - subeq pc, r0, #104, 28 @ 0x680 │ │ │ │ - @ instruction: 0x01abecb0 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ + msreq CPSR_fx, r0, ror r4 │ │ │ │ + ldrdeq r4, [r8, -r0]! │ │ │ │ smlawteq r8, r8, r8, r4 │ │ │ │ ldrdeq r7, [sl, #-168]! @ 0xffffff58 │ │ │ │ strdeq r4, [r8, -r0]! │ │ │ │ @ instruction: 0x01a76fa0 │ │ │ │ strdeq r4, [r8, -r8]! │ │ │ │ roreq sl, r8, #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -526021,29 +526021,29 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1fe08 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x01284938 │ │ │ │ lsleq r2, r0, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r4, [r8, -r0]! │ │ │ │ + @ instruction: 0x01284878 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq lr, [fp, r8]! │ │ │ │ + @ instruction: 0x01284870 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r3, [r4, r8]! │ │ │ │ @ instruction: 0x0129b640 │ │ │ │ @ instruction: 0x01a1c208 │ │ │ │ ldrdeq r4, [r8, -r8]! │ │ │ │ @ instruction: 0x01284940 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01284918 │ │ │ │ - subeq r7, r3, #32, 22 @ 0x8000 │ │ │ │ - @ instruction: 0x01ad5dc0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abed00 │ │ │ │ + @ instruction: 0x01284960 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ + subseq ip, r9, #232, 22 @ 0x3a000 │ │ │ │ + @ instruction: 0x01284930 │ │ │ │ @ instruction: 0x01284970 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ @ instruction: 0x01284978 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01284900 │ │ │ │ strdeq r7, [r1, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0x01284718 │ │ │ │ @@ -526053,17 +526053,17 @@ │ │ │ │ @ instruction: 0x012ae200 │ │ │ │ msreq SPSR_fc, r8, lsl r1 │ │ │ │ smlawteq r8, r8, r9, r4 │ │ │ │ @ instruction: 0x0128a768 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a49e88 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0128ed90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abed28 │ │ │ │ + @ instruction: 0x0128ec40 │ │ │ │ + @ instruction: 0x0128ec38 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01285db0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_fc, r8, lsl r1 │ │ │ │ strdeq r4, [r8, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a6e40 │ │ │ │ @@ -536396,24 +536396,24 @@ │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0128e728 │ │ │ │ smlawteq r8, r8, fp, lr │ │ │ │ @ instruction: 0x0128eb10 │ │ │ │ @ instruction: 0x0128eb70 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ - smlawteq r5, r0, r2, r5 │ │ │ │ - @ instruction: 0x012704b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abed50 │ │ │ │ + @ instruction: 0x01284870 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16bb8 │ │ │ │ teqeq r4, r8, asr r5 │ │ │ │ asreq r9, r0, #10 │ │ │ │ smlawteq r8, r0, fp, lr │ │ │ │ @ instruction: 0x0128eb58 │ │ │ │ - @ instruction: 0x0128ec38 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x0128ec30 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ smlawbeq r8, r0, fp, lr │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r0, r0, pc │ │ │ │ @ instruction: 0x0128eb90 │ │ │ │ @@ -536454,20 +536454,20 @@ │ │ │ │ @ instruction: 0x0128e290 │ │ │ │ strdeq lr, [r8, -r8]! │ │ │ │ @ instruction: 0x01a27900 │ │ │ │ @ instruction: 0x0128ec58 │ │ │ │ @ instruction: 0x0128ec18 │ │ │ │ ldrdeq sp, [r9, -r0]! │ │ │ │ @ instruction: 0x01a74818 │ │ │ │ - subeq r1, lr, #216 @ 0xd8 │ │ │ │ - @ instruction: 0x01abed78 │ │ │ │ - strdeq lr, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac0d80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01abeda0 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ + @ instruction: 0x0121cf90 │ │ │ │ + smlawteq r2, r0, r9, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0129b938 │ │ │ │ @ instruction: 0x0128ec60 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0128ec50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -536502,32 +536502,32 @@ │ │ │ │ cmneq sl, r8, asr #14 │ │ │ │ @ instruction: 0x0128c118 │ │ │ │ @ instruction: 0x01a277e8 │ │ │ │ @ instruction: 0x0128ed50 │ │ │ │ ldrdeq lr, [r8, -r8]! │ │ │ │ ldrdeq lr, [r8, -r0]! │ │ │ │ @ instruction: 0x0128eca0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10420 │ │ │ │ - subeq r5, fp, #224, 12 @ 0xe000000 │ │ │ │ - @ instruction: 0x01abedc8 │ │ │ │ + strdeq r4, [r8, -r0]! │ │ │ │ + @ instruction: 0x01284870 │ │ │ │ + @ instruction: 0x0128ed28 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawteq r7, r8, r3, lr │ │ │ │ @ instruction: 0x01a1c578 │ │ │ │ tsteq r3, r8, ror r3 │ │ │ │ smlawteq r8, r8, r4, lr │ │ │ │ addle r3, r9, r0, lsl #11 │ │ │ │ @ instruction: 0x01a1c578 │ │ │ │ strdeq lr, [r7, -r0]! │ │ │ │ @ instruction: 0x0128ed10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0128ed08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0128eb68 │ │ │ │ - @ instruction: 0x01270528 │ │ │ │ - @ instruction: 0x0128ed28 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0128ed90 │ │ │ │ + strdeq lr, [r8, -r8]! │ │ │ │ @ instruction: 0x0128ed40 │ │ │ │ asreq r0, r0, #28 │ │ │ │ @ instruction: 0x0128ed58 │ │ │ │ lsreq r0, r8, #6 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a27838 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -536542,18 +536542,18 @@ │ │ │ │ @ instruction: 0x01a20600 │ │ │ │ smlawbeq r8, r0, sp, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0128e450 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x0128ed98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - smlawteq r9, r0, r1, r7 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01296690 │ │ │ │ + andle r0, r0, r0 │ │ │ │ smlawteq r8, r8, sp, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r8, r0, sp, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a278b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -542073,15 +542073,15 @@ │ │ │ │ @ instruction: 0x012943e8 │ │ │ │ smlawteq r9, r8, r3, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01294378 │ │ │ │ strdeq r4, [r9, -r8]! │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aecf20 │ │ │ │ + @ instruction: 0x01aece08 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ lsreq lr, r0, #4 │ │ │ │ @ instruction: 0x01294478 │ │ │ │ @ instruction: 0x01294400 │ │ │ │ @ instruction: 0x01294448 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01294420 │ │ │ │ @@ -544286,16 +544286,16 @@ │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ @ instruction: 0x012964a0 │ │ │ │ @ instruction: 0x01a20b78 │ │ │ │ @ instruction: 0x01296570 │ │ │ │ strheq pc, [fp, #-136]! @ 0xffffff78 @ │ │ │ │ @ instruction: 0x01295218 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ - @ instruction: 0x01220578 │ │ │ │ - @ instruction: 0x0128ed28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smulbbeq sp, r8, r8 │ │ │ │ @ instruction: 0x0129b640 │ │ │ │ @ instruction: 0x01a1c208 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01296698 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01a730a8 │ │ │ │ teqeq r3, r0, lsl #2 │ │ │ │ @@ -545002,16 +545002,16 @@ │ │ │ │ @ instruction: 0x01a40a18 │ │ │ │ ldrdeq r7, [r9, -r8]! │ │ │ │ @ instruction: 0x012971a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawteq r9, r8, r1, r7 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ @ instruction: 0x01297398 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a28f08 │ │ │ │ @ instruction: 0x01297218 │ │ │ │ ldrdeq r7, [r9, -r0]! │ │ │ │ @ instruction: 0x01288138 │ │ │ │ @@ -545120,16 +545120,16 @@ │ │ │ │ cmneq sl, r8, lsr #20 │ │ │ │ smlawbeq r9, r8, r3, r7 │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ @ instruction: 0x01297138 │ │ │ │ @ instruction: 0x01a20c40 │ │ │ │ cmneq fp, r8, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0129ae38 │ │ │ │ + @ instruction: 0x01299350 │ │ │ │ + @ instruction: 0x01aaa170 │ │ │ │ strdeq r5, [r8, -r8]! │ │ │ │ cmneq sl, r8, lsr #20 │ │ │ │ @ instruction: 0x012973b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r1, [r9, -r8]! │ │ │ │ @@ -545674,16 +545674,16 @@ │ │ │ │ strdeq r4, [r9, r8]! │ │ │ │ @ instruction: 0x01289310 │ │ │ │ ldrdeq r3, [r7, r0]! │ │ │ │ ldrdeq r7, [r9, -r8]! │ │ │ │ @ instruction: 0x01297c28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0128eb48 │ │ │ │ - @ instruction: 0x0128ed28 │ │ │ │ + smlawbeq r9, r8, ip, r7 │ │ │ │ + lsleq r7, r0 @ │ │ │ │ @ instruction: 0x01297c50 │ │ │ │ cmneq r6, r8, lsr #26 │ │ │ │ @ instruction: 0x01297c58 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -545693,15 +545693,15 @@ │ │ │ │ @ instruction: 0x01297ab8 │ │ │ │ @ instruction: 0x01a20cb8 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01297c78 │ │ │ │ @ instruction: 0x01298018 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + lsreq r7, r0, #8 │ │ │ │ smlawteq r8, r0, r6, ip │ │ │ │ asreq fp, r8, #25 │ │ │ │ smlawbeq r7, r0, r6, r7 │ │ │ │ @ instruction: 0x01a7d878 │ │ │ │ @ instruction: 0x01297ca8 │ │ │ │ @ instruction: 0x0128c7b8 │ │ │ │ @ instruction: 0x01297cb0 │ │ │ │ @@ -545921,15 +545921,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01298008 │ │ │ │ smlawteq r9, r0, sl, r8 │ │ │ │ - @ instruction: 0x01ac0d30 │ │ │ │ + lsleq r7, r0, #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01297ba8 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a46a30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01298028 │ │ │ │ @ instruction: 0x01298040 │ │ │ │ @@ -546602,16 +546602,16 @@ │ │ │ │ @ instruction: 0x01298a98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012761e8 │ │ │ │ @ instruction: 0x01298ab8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a880c0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10470 │ │ │ │ + @ instruction: 0x012991b0 │ │ │ │ + lsleq r7, r8, r2 │ │ │ │ ldrdeq r8, [r9, -r0]! │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a420e8 │ │ │ │ @ instruction: 0x01298ca8 │ │ │ │ @@ -547046,16 +547046,16 @@ │ │ │ │ @ instruction: 0x01299178 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01299170 │ │ │ │ @ instruction: 0x01299200 │ │ │ │ @ instruction: 0x01299150 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lslseq r5, r0, #29 │ │ │ │ + @ instruction: 0x01299348 │ │ │ │ + asreq r7, r8, r3 │ │ │ │ smlawteq r9, r0, r1, r9 │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01299158 │ │ │ │ strdeq r3, [r9, -r0]! │ │ │ │ strdeq r1, [lr, -r8]! │ │ │ │ strdeq r9, [r9, -r8]! │ │ │ │ @@ -547149,17 +547149,17 @@ │ │ │ │ @ instruction: 0x01299338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012992a0 │ │ │ │ cmneq r5, r8, asr #4 │ │ │ │ cmneq sl, r8, lsl #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq r9, r8, ip, r7 │ │ │ │ - strdeq r9, [r9, -r8]! │ │ │ │ - msreq (UNDEF: 111), r8, lsr #20 │ │ │ │ + asreq r7, r0, #4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b103d0 │ │ │ │ @ instruction: 0x01299378 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ @ instruction: 0x01299368 │ │ │ │ msreq SPSR_sxc, r8, lsl r9 │ │ │ │ @ instruction: 0x01299370 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -547512,16 +547512,16 @@ │ │ │ │ @ instruction: 0x012998a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01299878 │ │ │ │ @ instruction: 0x01297fb0 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ - @ instruction: 0x0129a1a8 │ │ │ │ - andle r0, r0, r3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq r9, r0, r1, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a8a550 │ │ │ │ @ instruction: 0x01299b58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012933e8 │ │ │ │ @ instruction: 0x01a74958 │ │ │ │ ldrdeq r9, [r9, -r0]! │ │ │ │ @@ -548069,15 +548069,15 @@ │ │ │ │ @ instruction: 0x0129a078 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r9, [r9, -r8]! │ │ │ │ cmneq r7, r8, ror #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad1900 │ │ │ │ + strdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01286a00 │ │ │ │ @ instruction: 0x01a2a538 │ │ │ │ @ instruction: 0x0129a200 │ │ │ │ @ instruction: 0x0129a1b0 │ │ │ │ @ instruction: 0x01299b48 │ │ │ │ lsreq r4, r8, #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -548608,16 +548608,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01290578 │ │ │ │ lsleq r0, r0, r2 │ │ │ │ @ instruction: 0x0129aa70 │ │ │ │ @ instruction: 0x0129aa00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01299348 │ │ │ │ + @ instruction: 0x0129aa78 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r4, r0, r0, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129aa38 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r0, r8, ror #7 │ │ │ │ @@ -548632,30 +548632,30 @@ │ │ │ │ @ instruction: 0x0129ab40 │ │ │ │ smlawteq r9, r0, r9, sl │ │ │ │ cmneq r5, r8, lsl #10 │ │ │ │ @ instruction: 0x01290578 │ │ │ │ roreq r0, r8, #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129aa68 │ │ │ │ - @ instruction: 0x0129aa90 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + subeq r9, r2, #192, 6 │ │ │ │ + @ instruction: 0x0129e670 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ @ instruction: 0x01a8ec40 │ │ │ │ ldrdeq sl, [r9, -r0]! │ │ │ │ smlawbeq r9, r0, sl, sl │ │ │ │ - subeq r1, r9, #16, 18 @ 0x40000 │ │ │ │ - @ instruction: 0x0129aa18 │ │ │ │ + @ instruction: 0x0129aab0 │ │ │ │ + asreq r0, r0, #28 │ │ │ │ @ instruction: 0x0129aaa0 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x0129aaa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129a9e0 │ │ │ │ cmneq r7, r8, asr #8 │ │ │ │ - @ instruction: 0x0129ae18 │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ + @ instruction: 0x0129b930 │ │ │ │ + lsleq r0, r0, #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01696498 │ │ │ │ ldrdeq sl, [r9, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -548864,24 +548864,24 @@ │ │ │ │ cmneq r5, r8, lsr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [sl, r8]! │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a74160 │ │ │ │ @ instruction: 0x0129ae50 │ │ │ │ @ instruction: 0x0129ae08 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + @ instruction: 0x0129ae38 │ │ │ │ + lsleq r7, r0 @ │ │ │ │ @ instruction: 0x01290118 │ │ │ │ lsreq r4, r0, fp │ │ │ │ @ instruction: 0x0129ae60 │ │ │ │ @ instruction: 0x0129ae20 │ │ │ │ ldrdeq r9, [r9, -r0]! │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x0129b710 │ │ │ │ + ldrdeq ip, [r9, -r8]! │ │ │ │ + lsreq r7, r0, #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a99c30 │ │ │ │ smlawbeq r8, r8, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ @ instruction: 0x0129ae90 │ │ │ │ @ instruction: 0x0129ae48 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ @@ -549438,16 +549438,16 @@ │ │ │ │ smlawteq r9, r8, r6, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01290578 │ │ │ │ roreq r0, r8, #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129b700 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012a1530 │ │ │ │ + @ instruction: 0x0128eb48 │ │ │ │ + strdeq r9, [r9, -r8]! │ │ │ │ teqeq r4, r8, ror #10 │ │ │ │ roreq r6, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129b718 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ smlawbeq r9, r0, r7, fp │ │ │ │ @@ -549574,18 +549574,18 @@ │ │ │ │ smlawbeq lr, r8, ip, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ @ instruction: 0x01a10408 │ │ │ │ @ instruction: 0x0129b9a0 │ │ │ │ @ instruction: 0x0129b920 │ │ │ │ - @ instruction: 0x0129b938 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x0129e768 │ │ │ │ @ instruction: 0x0129bb10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129b950 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01290578 │ │ │ │ @@ -549696,16 +549696,16 @@ │ │ │ │ ldrdeq r8, [fp, -r8]! @ │ │ │ │ @ instruction: 0x0129bae8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129bb00 │ │ │ │ tsteq r3, r0, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - smlawbeq r9, r8, r2, lr │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + strdeq lr, [r8, -r0]! │ │ │ │ + strdeq r9, [r9, -r8]! │ │ │ │ strdeq ip, [r9, -r0]! │ │ │ │ cmneq sl, r8, asr r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsr lr │ │ │ │ smlawteq r9, r0, r6, r4 │ │ │ │ @@ -550954,24 +550954,24 @@ │ │ │ │ @ instruction: 0x01a4a158 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ @ instruction: 0x01a748e0 │ │ │ │ @ instruction: 0x0129cf20 │ │ │ │ @ instruction: 0x0129cea8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01299348 │ │ │ │ + smlawteq r9, r0, pc, ip @ │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ ldrdeq ip, [r9, -r0]! │ │ │ │ @ instruction: 0x012aa300 │ │ │ │ ldrdeq ip, [r9, -r8]! │ │ │ │ @ instruction: 0x0129cfa8 │ │ │ │ @ instruction: 0x0129cd18 │ │ │ │ msreq (UNDEF: 119), r8, lsr #23 │ │ │ │ - smlawteq r9, r0, pc, ip @ │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq sp, r8, lsr pc │ │ │ │ strdeq ip, [r9, -r0]! │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ @ instruction: 0x0129cf10 │ │ │ │ @ instruction: 0x0129cf78 │ │ │ │ @ instruction: 0x0129cf00 │ │ │ │ ldrdeq sl, [r2, #-88]! @ 0xffffffa8 │ │ │ │ @ instruction: 0x0129cf08 │ │ │ │ @@ -551018,28 +551018,28 @@ │ │ │ │ @ instruction: 0x01a6e698 │ │ │ │ @ instruction: 0x0129cfe8 │ │ │ │ @ instruction: 0x0129cf50 │ │ │ │ @ instruction: 0x0129cfb8 │ │ │ │ @ instruction: 0x01a72db0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq pc, [fp, -r0]! │ │ │ │ + @ instruction: 0x0129e470 │ │ │ │ + @ instruction: 0x01aaa170 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r9, r8, pc, ip @ │ │ │ │ strdeq ip, [r9, -r0]! │ │ │ │ - smlawteq r8, r0, r0, r8 │ │ │ │ + lsleq r7, r0, #7 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a789b8 │ │ │ │ smlawbeq r9, r8, r0, sp │ │ │ │ @ instruction: 0x0129cfe0 │ │ │ │ - @ instruction: 0x012a1268 │ │ │ │ - teqeq r3, r8, asr #1 │ │ │ │ + @ instruction: 0x0129d090 │ │ │ │ + lsreq r7, r8, r5 │ │ │ │ @ instruction: 0x0129d060 │ │ │ │ @ instruction: 0x0129ce90 │ │ │ │ @ instruction: 0x0129d008 │ │ │ │ @ instruction: 0x01a75da8 │ │ │ │ @ instruction: 0x0129d070 │ │ │ │ @ instruction: 0x01a94be0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -551070,16 +551070,16 @@ │ │ │ │ @ instruction: 0x01a11010 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a43858 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x01a793b8 │ │ │ │ @ instruction: 0x0129d0e8 │ │ │ │ smlawbeq r9, r0, r0, sp │ │ │ │ - msreq CPSR_fc, r8, lsl #24 │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ + smlawbeq r9, r8, r2, lr │ │ │ │ + asreq r7, r8, r3 │ │ │ │ ldrdeq sp, [r9, -r8]! │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x0129d0a8 │ │ │ │ strdeq r0, [r0, r0]! @ │ │ │ │ ldrdeq sp, [r9, -r0]! │ │ │ │ lsleq ip, r8, ip │ │ │ │ strheq sp, [r9, -r8]! │ │ │ │ @@ -552221,15 +552221,15 @@ │ │ │ │ @ instruction: 0x0129e238 │ │ │ │ msreq (UNDEF: 105), r8 @ │ │ │ │ smlawbeq r9, r0, r2, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + asreq r7, r0, #4 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a23788 │ │ │ │ @ instruction: 0x0129e2e0 │ │ │ │ @ instruction: 0x0129e290 │ │ │ │ @ instruction: 0x0129e2a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -552342,16 +552342,16 @@ │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129e300 │ │ │ │ @ instruction: 0x0129e498 │ │ │ │ @ instruction: 0x0129e448 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0129e598 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10420 │ │ │ │ smlawteq r9, r0, r4, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r9, r8, r4, lr │ │ │ │ cmneq sl, r8, lsl r2 │ │ │ │ @ instruction: 0x0129e4a0 │ │ │ │ andle r0, r0, r1 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @@ -552417,15 +552417,15 @@ │ │ │ │ smlawbeq r9, r8, r5, lr │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012a8438 │ │ │ │ cmneq fp, r8, ror #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + smlawteq r9, r0, lr, ip │ │ │ │ @ instruction: 0x0128a768 │ │ │ │ @ instruction: 0x01a24430 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129e5a0 │ │ │ │ @ instruction: 0x0129e5b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -552470,16 +552470,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x0129e660 │ │ │ │ qdsubeq r9, r8, r1 │ │ │ │ @ instruction: 0x0129e668 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a21190 │ │ │ │ - @ instruction: 0x0129e768 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x0129a1a8 │ │ │ │ + @ instruction: 0x0129e598 │ │ │ │ smlawbeq r9, r0, r6, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ @ instruction: 0x01a24408 │ │ │ │ smlawteq r9, r0, r6, lr │ │ │ │ @@ -552532,16 +552532,16 @@ │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ @ instruction: 0x0129e450 │ │ │ │ @ instruction: 0x01a21190 │ │ │ │ @ instruction: 0x0129e608 │ │ │ │ cmneq sl, r8, ror r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawteq r9, r8, r7, lr │ │ │ │ @ instruction: 0x012a0100 │ │ │ │ strheq r8, [sl, #-136]! @ 0xffffff78 │ │ │ │ smlawbeq r9, r0, r7, lr │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawbeq r9, r8, r7, lr │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -552556,22 +552556,22 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129e790 │ │ │ │ @ instruction: 0x01a23f08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129e7b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0129e7e0 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + smlawbeq r9, r0, r9, pc @ │ │ │ │ ldrdeq lr, [r9, -r8]! │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x0129e748 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + @ instruction: 0x0129e598 │ │ │ │ strdeq lr, [r9, -r0]! │ │ │ │ @ instruction: 0x0129ca50 │ │ │ │ strdeq lr, [r9, -r8]! │ │ │ │ @ instruction: 0x0129e898 │ │ │ │ @ instruction: 0x0129e710 │ │ │ │ cmneq r2, r8, ror #13 │ │ │ │ smlawteq lr, r0, r4, r4 │ │ │ │ @@ -553674,494 +553674,494 @@ │ │ │ │ cmneq sl, r8, ror lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fc, r0, lsr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a15980 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, ror r6 │ │ │ │ - msreq CPSR_fc, r8, asr #18 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x01229628 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + msreq CPSR_fc, r8, ror r9 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ + msreq R9_fiq, r8, lsl sl │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fc, r8, asr r9 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - ldrdeq fp, [r2, -r8]! │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + @ instruction: 0x0129cee0 │ │ │ │ + msreq CPSR_fc, r0, ror #18 │ │ │ │ + @ instruction: 0x01a85960 │ │ │ │ msreq CPSR_fc, r8, ror #18 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - ldrdeq r5, [r3, -r0]! │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq CPSR_fc, r8, ror r9 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x01230ab0 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq CPSR_fc, r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aaaa58 │ │ │ │ + msreq CPSR_fc, r0, ror r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq CPSR_fc, r0, lsr #19 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq CPSR_fc, r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - smlawteq r9, r0, r9, pc @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + msreq R9_fiq, r8, ror #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq CPSR_fc, r0, ror #19 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01aaaa58 │ │ │ │ + msreq CPSR_fc, r8 @ │ │ │ │ + cmneq pc, r8, ror #8 │ │ │ │ + msreq CPSR_fc, r0, lsr #19 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - strdeq pc, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01ace070 │ │ │ │ + msreq R9_fiq, r8, ror sl │ │ │ │ + cmneq r4, r8, ror sp │ │ │ │ + @ instruction: 0x0129bb18 │ │ │ │ + @ instruction: 0x0129e598 │ │ │ │ + smlawteq r9, r8, r9, pc @ │ │ │ │ + @ instruction: 0x01aab548 │ │ │ │ + subeq r6, r1, #48, 2 │ │ │ │ + @ instruction: 0x01b16be0 │ │ │ │ + ldrdeq pc, [r9, -r0]! │ │ │ │ + @ instruction: 0x01b16be0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq R9_fiq, r0, lsl #20 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01a10f20 │ │ │ │ + subseq r2, r7, #16, 22 @ 0x4000 │ │ │ │ + @ instruction: 0x0128ed30 │ │ │ │ + msreq R9_fiq, r0, lsr #20 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq R9_fiq, r0, lsl sl │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq R9_fiq, r0, lsr #20 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq R9_fiq, r0, lsr sl │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + strdeq r4, [r8, -r0] │ │ │ │ + strdeq pc, [r9, -r0]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + strdeq pc, [r9, -r8]! │ │ │ │ + cmneq sp, r8, lsr pc │ │ │ │ + msreq R9_fiq, r0, lsl #20 │ │ │ │ + msreq CPSR_fc, r8, ror #19 │ │ │ │ + tsteq r8, r0, lsl #22 │ │ │ │ + msreq CPSR_fc, r0, asr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq R9_fiq, r0, asr #20 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + msreq R9_fiq, r0, lsl sl │ │ │ │ + msreq R9_fiq, r8, lsr #20 │ │ │ │ + @ instruction: 0x01b19d18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq R9_fiq, r0, asr sl │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01b10448 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq R9_fiq, r0, ror #20 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + msreq CPSR_fc, r0, ror #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + msreq R9_fiq, r0, lsr sl │ │ │ │ + msreq R9_fiq, r8, asr #20 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ + subeq r0, r8, #24, 20 @ 0x18000 │ │ │ │ + msreq R9_fiq, r8, lsr sl │ │ │ │ msreq R9_fiq, r0, ror sl │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + lsreq r5, r8, #6 │ │ │ │ + msreq R9_fiq, r0, ror #20 │ │ │ │ + lsreq r0, r8, #1 │ │ │ │ + msreq R9_fiq, r8, ror #20 │ │ │ │ + @ instruction: 0x01b16f78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - smlawbeq r9, r0, sl, pc @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01b16ed8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq R9_fiq, r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + msreq R9_fiq, r8, asr sl │ │ │ │ + smlawteq r9, r8, sl, pc @ │ │ │ │ + andle r0, r0, r1 │ │ │ │ + smlawbeq r9, r8, sl, pc @ │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + msreq R9_fiq, r8 @ │ │ │ │ + smlawbeq r9, r0, sl, pc @ │ │ │ │ msreq R9_fiq, r0, lsr #21 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq R9_fiq, r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + msreq R9_fiq, r8, lsr #21 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + smultteq sp, r8, r8 │ │ │ │ + msreq R9_fiq, r8 @ │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ smlawteq r9, r0, sl, pc @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + msreq (UNDEF: 57), r0, lsl fp │ │ │ │ + msreq CPSR_fc, r0 @ │ │ │ │ + cmneq pc, r8, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01ab4e18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + msreq R9_fiq, r0, lsr sl │ │ │ │ msreq R9_fiq, r0, ror #21 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + ldrdeq pc, [r9, -r0]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq (UNDEF: 57), r0, lsl #22 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq (UNDEF: 57), r0, lsl fp │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq (UNDEF: 57), r0, lsr #22 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + msreq (UNDEF: 57), r0, ror fp │ │ │ │ + subseq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ + ldrdeq r7, [ip, r0]! │ │ │ │ + @ instruction: 0x012a05b8 │ │ │ │ + strdeq pc, [r9, -r8]! │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + asreq r2, r8, sp │ │ │ │ + msreq (UNDEF: 57), r8, lsr fp │ │ │ │ + msreq (UNDEF: 57), r8, lsl #22 │ │ │ │ + msreq CPSR_fc, r0 @ │ │ │ │ + msreq R9_fiq, r0, lsr sl │ │ │ │ + msreq (UNDEF: 57), r8, lsr #22 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ + msreq (UNDEF: 57), r0, asr #22 │ │ │ │ + @ instruction: 0x01ac0e20 │ │ │ │ + strdeq r9, [r9, -r0]! │ │ │ │ + @ instruction: 0x01a1d2c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ msreq (UNDEF: 57), r0, lsr fp │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq (UNDEF: 57), r0, asr #22 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01b103d0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq (UNDEF: 57), r0, asr fp │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + msreq (UNDEF: 57), r0, lsr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + msreq (UNDEF: 57), r8, asr #22 │ │ │ │ subeq r1, r0, #208, 18 @ 0x340000 │ │ │ │ cmneq ip, r8, asr r2 │ │ │ │ msreq (UNDEF: 57), r8, ror #22 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq (UNDEF: 57), r8, ror fp │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ + subeq lr, r8, #0, 18 │ │ │ │ + smlawteq r9, r8, fp, pc @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + msreq (UNDEF: 57), r0 @ │ │ │ │ smlawbeq r9, r8, fp, pc @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq (UNDEF: 57), r0, lsr #23 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ + @ instruction: 0x0129b710 │ │ │ │ + msreq (UNDEF: 57), r8, asr #22 │ │ │ │ + subeq r7, r3, #216, 14 @ 0x3600000 │ │ │ │ + @ instruction: 0x01ad5e60 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq pc, [r9, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a159a8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + msreq (UNDEF: 57), r8, lsl fp │ │ │ │ + msreq (UNDEF: 57), r8, asr #22 │ │ │ │ msreq (UNDEF: 57), r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ + msreq (UNDEF: 57), r8 @ │ │ │ │ + @ instruction: 0x01ac0e20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - smlawteq r9, r0, fp, pc @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01b10420 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq fp, r8, ror #25 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - msreq (UNDEF: 57), r0, ror #23 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - teqeq pc, r0, ror #6 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + msreq (UNDEF: 57), r8, lsr #23 │ │ │ │ + msreq (UNDEF: 57), r0, asr fp │ │ │ │ + smlawteq r9, r0, fp, pc @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrdeq pc, [r9, -r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + msreq (UNDEF: 57), r8, ror #23 │ │ │ │ + @ instruction: 0x0129e7e0 │ │ │ │ + smlawteq r9, r0, fp, pc @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ strdeq pc, [r9, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x01233610 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + msreq CPSR_fc, r8, ror #24 │ │ │ │ + msreq (UNDEF: 57), r0, lsr #23 │ │ │ │ + smlawteq r9, r0, fp, pc @ │ │ │ │ + msreq CPSR_fc, r8, lsl #24 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ + msreq CPSR_fc, r0, lsl ip │ │ │ │ + ldrdeq r0, [ip, r0]! @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10470 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fc, r0, lsl #24 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x01232250 │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ + msreq CPSR_fc, r8, lsr #24 │ │ │ │ + msreq SPSR_fsxc, r8 @ │ │ │ │ + msreq CPSR_fc, r0, lsr ip │ │ │ │ + andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + @ instruction: 0x01ad19a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0129d090 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ - msreq CPSR_fc, r0, lsl ip │ │ │ │ - msreq CPSR_fc, r8, asr #26 │ │ │ │ - strdeq ip, [r0, r8]! │ │ │ │ - msreq CPSR_fc, r8, asr #24 │ │ │ │ - strdeq r0, [r0, r0]! @ │ │ │ │ - msreq CPSR_fc, r0, asr #24 │ │ │ │ - ldrdeq r2, [r0, r0]! │ │ │ │ - subeq r3, r1, #64, 2 │ │ │ │ - lsrseq r5, r8, #29 │ │ │ │ + msreq CPSR_fc, r8, lsl ip │ │ │ │ + subseq r2, r7, #224, 26 @ 0x3800 │ │ │ │ + msreq R9_fiq, r0 @ │ │ │ │ + msreq CPSR_fc, r0, asr ip │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ + subeq r1, r9, #240, 14 @ 0x3c00000 │ │ │ │ + msreq CPSR_fc, r8, lsr ip │ │ │ │ + msreq CPSR_fc, r0, ror #24 │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asrseq sp, r8 @ │ │ │ │ - smlawbeq r9, r8, ip, pc @ │ │ │ │ - msreq CPSR_fc, r0, lsr ip │ │ │ │ - smlawbeq r9, r0, ip, pc @ │ │ │ │ - asreq ip, r0, #19 │ │ │ │ - msreq CPSR_fc, r8, ror ip │ │ │ │ - @ instruction: 0x01af2ce0 │ │ │ │ - msreq CPSR_fc, r8, ror #24 │ │ │ │ - cmneq ip, r8, lsl r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ msreq CPSR_fc, r0, ror ip │ │ │ │ - andle r0, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012b5220 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + msreq CPSR_fc, r8, lsl ip │ │ │ │ + smlawbeq r9, r8, ip, pc @ │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b182d8 │ │ │ │ + teqeq r0, r0, asr #1 │ │ │ │ + msreq CPSR_fc, r8 @ │ │ │ │ + smlawteq r8, r0, r0, r8 │ │ │ │ + msreq CPSR_fx, r8, lsr #10 │ │ │ │ + teqeq fp, r0, ror #28 │ │ │ │ + msreq CPSR_fc, r0, lsr sp │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq CPSR_fc, r8, asr ip │ │ │ │ - msreq CPSR_fc, r8, lsr #25 │ │ │ │ - msreq CPSR_fc, r0, asr ip │ │ │ │ + @ instruction: 0x01627f98 │ │ │ │ msreq CPSR_fc, r8 @ │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - msreq CPSR_fc, r0, lsr #25 │ │ │ │ - @ instruction: 0x012b9fa8 │ │ │ │ - msreq CPSR_fc, r0, ror #24 │ │ │ │ - cmneq ip, r8, asr #9 │ │ │ │ + cmneq r2, r8, lsl #31 │ │ │ │ smlawteq r9, r0, ip, pc @ │ │ │ │ - lsleq fp, r0, #9 │ │ │ │ - msreq CPSR_fc, r8 @ │ │ │ │ - lsleq r0, r8, #10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r2, r8, r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - msreq CPSR_fc, r0 @ │ │ │ │ - msreq CPSR_fc, r0, asr #26 │ │ │ │ - msreq CPSR_fc, r8, lsr #24 │ │ │ │ + cmneq r2, r8, lsl #31 │ │ │ │ + smlawteq r9, r8, ip, pc @ │ │ │ │ + cmneq r2, r8, lsr pc │ │ │ │ + ldrdeq pc, [r9, -r0]! │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ ldrdeq pc, [r9, -r8]! │ │ │ │ - lsreq ip, r8, sl │ │ │ │ - msreq CPSR_fc, r8, lsr sp │ │ │ │ - asrseq sp, r8 @ │ │ │ │ - msreq CPSR_fc, r0, lsl #26 │ │ │ │ - asreq r5, r8, r5 │ │ │ │ + cmneq r2, r8, lsr pc │ │ │ │ + msreq CPSR_fc, r0, ror #25 │ │ │ │ + cmneq r2, r8, lsl #31 │ │ │ │ + msreq CPSR_fc, r8, ror #25 │ │ │ │ + cmneq r2, r8, lsr pc │ │ │ │ strdeq pc, [r9, -r0]! │ │ │ │ - rorseq r4, r0, r6 │ │ │ │ + cmneq r2, r8, lsl #31 │ │ │ │ strdeq pc, [r9, -r8]! │ │ │ │ - @ instruction: 0x01b18648 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r2, r8, lsr pc │ │ │ │ + msreq CPSR_fc, r0, lsl #26 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - msreq CPSR_fc, r0, lsr sp │ │ │ │ - msreq CPSR_fc, r8, ror #25 │ │ │ │ - subseq r4, sp, #16, 2 │ │ │ │ - @ instruction: 0x01a1c258 │ │ │ │ - msreq CPSR_fc, r8, lsr #26 │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ - addsle lr, r6, #192, 18 @ 0x300000 │ │ │ │ - @ instruction: 0x01a1c258 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + msreq CPSR_fc, r0 @ │ │ │ │ + @ instruction: 0x01a15250 │ │ │ │ msreq CPSR_fc, r8, lsl sp │ │ │ │ + msreq CPSR_fc, r8, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + msreq CPSR_fc, r8, lsl #26 │ │ │ │ + msreq CPSR_fc, r8, lsr #26 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fc, r0, lsl sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq CPSR_fc, r0, ror #25 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ - msreq (UNDEF: 57), r0, ror pc │ │ │ │ - smlawteq r9, r8, ip, pc @ │ │ │ │ + msreq CPSR_fc, r0, lsr #25 │ │ │ │ + teqeq r8, r0, asr #14 │ │ │ │ + msreq CPSR_fc, r8, lsr sp │ │ │ │ + msreq R9_fiq, r0, asr lr │ │ │ │ + strdeq ip, [r0, r8]! │ │ │ │ msreq CPSR_fc, r8, ror #26 │ │ │ │ - roreq r2, r8, #9 │ │ │ │ + strdeq r0, [r0, r0]! @ │ │ │ │ msreq CPSR_fc, r0, ror #26 │ │ │ │ ldrdeq r2, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asrseq sp, r8 @ │ │ │ │ - msreq CPSR_fc, r0 @ │ │ │ │ + smlawteq r9, r0, sp, pc @ │ │ │ │ msreq CPSR_fc, r8, asr sp │ │ │ │ msreq CPSR_fc, r8, ror sp │ │ │ │ - asreq ip, r0, #19 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b17860 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawbeq r9, r8, sp, pc @ │ │ │ │ - cmneq r2, r8, ror #4 │ │ │ │ + msreq CPSR_fc, r0, ror sp │ │ │ │ + msreq CPSR_fc, r0 @ │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + msreq CPSR_fc, r8 @ │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, ror #4 │ │ │ │ + cmneq sp, r8, asr #18 │ │ │ │ msreq CPSR_fc, r8 @ │ │ │ │ - smlawbeq r9, r0, sp, pc @ │ │ │ │ + asreq ip, r0, #19 │ │ │ │ + msreq CPSR_fc, r0 @ │ │ │ │ + @ instruction: 0x01af2bc8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b182d8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ msreq CPSR_fc, r8, lsr #27 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + smlawteq r9, r8, sp, pc @ │ │ │ │ + msreq CPSR_fc, r0, lsr #27 │ │ │ │ + msreq CPSR_fc, r0, ror #27 │ │ │ │ + lsleq fp, r0, #9 │ │ │ │ + ldrdeq pc, [r9, -r8]! │ │ │ │ + lsleq r0, r8, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq CPSR_fc, r0 @ │ │ │ │ + lsreq r2, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq CPSR_fc, r0, ror sp │ │ │ │ - msreq (UNDEF: 57), r8, ror #30 │ │ │ │ - msreq CPSR_fc, r0, asr sp │ │ │ │ ldrdeq pc, [r9, -r0]! │ │ │ │ + msreq R9_fiq, r8, asr #28 │ │ │ │ + msreq CPSR_fc, r0, asr sp │ │ │ │ + strdeq pc, [r9, -r8]! │ │ │ │ lsreq ip, r8, sl │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r5, r0 @ │ │ │ │ - msreq (UNDEF: 57), r0, asr pc │ │ │ │ + msreq R9_fiq, r0, asr #28 │ │ │ │ asrseq sp, r8 @ │ │ │ │ - msreq (UNDEF: 57), r0, lsr #30 │ │ │ │ - asreq r5, r8, r5 │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ - lsreq ip, r0, sp │ │ │ │ - smlawteq r9, r8, lr, pc @ │ │ │ │ - lsleq r0, r8, #10 │ │ │ │ - msreq R9_fiq, r0, lsl #28 │ │ │ │ - moveq r0, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ - msreq R9_fiq, r8 @ │ │ │ │ - strdeq pc, [r9, -r8]! │ │ │ │ msreq R9_fiq, r0, lsr #28 │ │ │ │ - ldrdeq ip, [r0, r0]! │ │ │ │ + asreq r5, r8, r5 │ │ │ │ + msreq R9_fiq, r0, lsl lr │ │ │ │ + lsrseq r4, r0, #12 │ │ │ │ msreq R9_fiq, r8, lsl lr │ │ │ │ - lsleq r2, r8, r7 │ │ │ │ + @ instruction: 0x01b18648 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ - msreq R9_fiq, r0 @ │ │ │ │ - msreq R9_fiq, r0, lsl lr │ │ │ │ - msreq R9_fiq, r8, lsr #29 │ │ │ │ - @ instruction: 0x01affbc0 │ │ │ │ - msreq R9_fiq, r0, asr lr │ │ │ │ - lsreq r0, r8, #6 │ │ │ │ - msreq R9_fiq, r8, asr #28 │ │ │ │ - asreq ip, r0, #19 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + msreq R9_fiq, r8, lsr lr │ │ │ │ + msreq R9_fiq, r8, lsl #28 │ │ │ │ + msreq R9_fiq, r0, lsr lr │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq pc, [pc, r8]! │ │ │ │ + asrseq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq R9_fiq, r0, asr #28 │ │ │ │ + msreq R9_fiq, r8, lsr #28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + msreq R9_fiq, r0, lsl #28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq pc, [r9, -r0]! │ │ │ │ + smulwbeq sl, r0, r5 │ │ │ │ + msreq CPSR_fc, r8, ror #27 │ │ │ │ smlawbeq r9, r8, lr, pc @ │ │ │ │ - msreq R9_fiq, r8, lsr lr │ │ │ │ + roreq r2, r8, #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r5, r8 @ │ │ │ │ - msreq R9_fiq, r8, ror lr │ │ │ │ - cmneq sp, r8, asr #32 │ │ │ │ + @ instruction: 0x01afd2a8 │ │ │ │ msreq R9_fiq, r0, ror lr │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq ip, r8, lsr r7 │ │ │ │ smlawbeq r9, r0, lr, pc @ │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldrdeq r2, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b149d0 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ msreq R9_fiq, r0, lsr #29 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ + msreq R9_fiq, r8, ror lr │ │ │ │ msreq R9_fiq, r8 @ │ │ │ │ - strdeq r2, [r0, r0]! │ │ │ │ + asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ + @ instruction: 0x01b17860 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq R9_fiq, r0 @ │ │ │ │ + smlawbeq sl, r8, r5, r0 │ │ │ │ + msreq R9_fiq, r8, asr lr │ │ │ │ + msreq R9_fiq, r8 @ │ │ │ │ + lsreq ip, r8, sl │ │ │ │ + @ instruction: 0x012a0568 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq R9_fiq, r0, lsr lr │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - msreq R9_fiq, r8, lsr #28 │ │ │ │ + @ instruction: 0x01aaab48 │ │ │ │ + @ instruction: 0x012a0510 │ │ │ │ + asreq r5, r8, r5 │ │ │ │ + smlawteq r9, r8, pc, pc @ │ │ │ │ + lsreq ip, r0, sp │ │ │ │ + msreq (UNDEF: 57), r8 @ │ │ │ │ + lsleq r0, r8, #10 │ │ │ │ + strdeq pc, [r9, -r0]! │ │ │ │ + moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq R9_fiq, r8, lsl #28 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ + msreq (UNDEF: 57), r0 @ │ │ │ │ + msreq R9_fiq, r8, ror #29 │ │ │ │ + msreq (UNDEF: 57), r0, lsl #30 │ │ │ │ + strdeq r0, [sp, #-248]! @ 0xffffff08 │ │ │ │ + msreq (UNDEF: 57), r8, lsl #30 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aaab48 │ │ │ │ + @ instruction: 0x01b149d0 │ │ │ │ + msreq (UNDEF: 57), r8, lsr #30 │ │ │ │ + ldrdeq ip, [r0, r0]! │ │ │ │ + msreq (UNDEF: 57), r0, lsr #30 │ │ │ │ + lsleq r2, r8, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq pc, [r9, -r0]! │ │ │ │ + asrseq r9, r0 @ │ │ │ │ + msreq (UNDEF: 57), r8, lsr #31 │ │ │ │ msreq (UNDEF: 57), r8, lsl pc │ │ │ │ - msreq CPSR_fc, r8, ror #27 │ │ │ │ - msreq (UNDEF: 57), r0, lsl pc │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ - strdeq pc, [r9, -r0]! │ │ │ │ - subseq lr, r8, #72, 30 @ 0x120 │ │ │ │ - subseq ip, r0, #232, 14 @ 0x3a00000 │ │ │ │ - smlawbeq r0, r8, sl, r7 │ │ │ │ + subseq r3, r7, #192 @ 0xc0 │ │ │ │ + smlawbeq r9, r0, sp, pc @ │ │ │ │ + msreq (UNDEF: 57), r0, lsr #31 │ │ │ │ + @ instruction: 0x01affb98 │ │ │ │ + msreq (UNDEF: 57), r0, ror #30 │ │ │ │ + lsreq r0, r8, #6 │ │ │ │ + msreq (UNDEF: 57), r8, asr pc │ │ │ │ + asreq ip, r0, #19 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01affcb0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + msreq (UNDEF: 57), r0, asr pc │ │ │ │ + smlawbeq r9, r0, pc, pc @ │ │ │ │ + msreq (UNDEF: 57), r8, asr #30 │ │ │ │ + msreq (UNDEF: 57), r0, ror pc │ │ │ │ + subseq r8, r8, #192, 20 @ 0xc0000 │ │ │ │ + msreq (UNDEF: 57), r8, ror pc │ │ │ │ + smulwteq sl, r8, r4 │ │ │ │ strdeq pc, [r9, -r8]! │ │ │ │ + ldrdeq r0, [sp, #-248]! @ 0xffffff08 │ │ │ │ msreq (UNDEF: 57), r8 @ │ │ │ │ - msreq R9_fiq, r0, ror #28 │ │ │ │ - cmneq sp, r8, lsl r0 │ │ │ │ - subseq r9, r8, #200, 6 @ 0x20000003 │ │ │ │ - strdeq sl, [sp, r8]! │ │ │ │ - msreq (UNDEF: 57), r0, lsr pc │ │ │ │ - msreq (UNDEF: 57), r0, lsl #30 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ + msreq (UNDEF: 57), r0 @ │ │ │ │ + strdeq r2, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b17860 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq pc, [r9, -r8]! │ │ │ │ - msreq (UNDEF: 57), r8, asr #30 │ │ │ │ - msreq CPSR_fc, r0, ror #27 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ - msreq (UNDEF: 57), r0, ror #30 │ │ │ │ - msreq (UNDEF: 57), r8, lsr #30 │ │ │ │ - msreq (UNDEF: 57), r0, asr #30 │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ + smlawbeq r9, r8, pc, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + msreq (UNDEF: 57), r0, asr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 57), r8, lsr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq pc, [r9, -r8]! │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ - smlawbeq r9, r8, pc, pc @ │ │ │ │ - msreq (UNDEF: 57), r8, asr pc │ │ │ │ + msreq (UNDEF: 57), r0, lsl pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r9, r0, sp, pc @ │ │ │ │ - @ instruction: 0x012e3ae0 │ │ │ │ - msreq CPSR_fc, r8 @ │ │ │ │ - smlawteq r9, r0, pc, pc @ │ │ │ │ - roreq r2, r8, #9 │ │ │ │ - teqeq r7, r8, ror r1 │ │ │ │ - @ instruction: 0x01ac2388 │ │ │ │ - msreq (UNDEF: 57), r8 @ │ │ │ │ - smlawbeq r9, r0, pc, pc @ │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ad9510 │ │ │ │ - ldrdeq pc, [r9, -r0]! │ │ │ │ - msreq (UNDEF: 57), r0 @ │ │ │ │ - msreq (UNDEF: 57), r8, lsr #31 │ │ │ │ - ldrdeq r2, [r0, r0]! │ │ │ │ + msreq R9_fiq, r0, ror #29 │ │ │ │ + subseq fp, r0, #232, 8 @ 0xe8000000 │ │ │ │ + @ instruction: 0x01207ce8 │ │ │ │ + @ instruction: 0x012a0508 │ │ │ │ + ldrdeq pc, [r9, -r8]! │ │ │ │ + ldrdeq pc, [r9, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ - strdeq pc, [r9, -r0]! │ │ │ │ - msreq (UNDEF: 57), r0 @ │ │ │ │ - @ instruction: 0x012a0008 │ │ │ │ - msreq (UNDEF: 57), r0, lsr #31 │ │ │ │ - @ instruction: 0x0129c8a0 │ │ │ │ - @ instruction: 0x01abce88 │ │ │ │ - @ instruction: 0x012a0020 │ │ │ │ - smlawteq r9, r8, pc, pc @ │ │ │ │ msreq (UNDEF: 57), r0, ror #31 │ │ │ │ - asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b17950 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - strdeq r1, [sl, -r8]! │ │ │ │ msreq (UNDEF: 57), r8, ror #31 │ │ │ │ - @ instruction: 0x012a0000 │ │ │ │ - asreq ip, r0, #19 │ │ │ │ + @ instruction: 0x01219658 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01a49438 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq pc, [r9, -r8]! │ │ │ │ - @ instruction: 0x012e3948 │ │ │ │ - msreq (UNDEF: 57), r8, ror pc │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac7e50 │ │ │ │ - qsubeq r0, r0, sl │ │ │ │ @ instruction: 0x012a0018 │ │ │ │ + ldrdeq pc, [r9, -r0]! │ │ │ │ + @ instruction: 0x012a0000 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a0008 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a0010 │ │ │ │ + strdeq r9, [r1, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a0048 │ │ │ │ + strdeq pc, [r9, -r8]! │ │ │ │ + @ instruction: 0x012a0030 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r5, [r1, r0]! │ │ │ │ @ instruction: 0x012a0038 │ │ │ │ - lsreq ip, r8, sl │ │ │ │ - @ instruction: 0x012e3940 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ - @ instruction: 0x012a0520 │ │ │ │ - asreq r5, r8, r5 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012a0048 │ │ │ │ - smlawteq sl, r8, r4, r0 │ │ │ │ - lsleq ip, r0 @ │ │ │ │ - strheq r0, [sl, -r8]! │ │ │ │ - lsleq r0, r8, #10 │ │ │ │ - @ instruction: 0x012a0078 │ │ │ │ - moveq r0, r8 │ │ │ │ + @ instruction: 0x012a0040 │ │ │ │ + @ instruction: 0x012191a8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ - strheq r0, [sl, -r0]! @ │ │ │ │ @ instruction: 0x012a0070 │ │ │ │ + @ instruction: 0x012a0020 │ │ │ │ + qsubeq r0, r8, sl │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a0060 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a0068 │ │ │ │ + @ instruction: 0x012193a0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a0098 │ │ │ │ - @ instruction: 0x01abc0a0 │ │ │ │ - @ instruction: 0x012a0090 │ │ │ │ - lsleq r9, r8, r0 │ │ │ │ + qsubeq r0, r0, sl │ │ │ │ + smlawbeq sl, r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ - smulwbeq sl, r0, r0 │ │ │ │ smlawbeq sl, r8, r0, r0 │ │ │ │ - smulwbeq sl, r8, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a0090 │ │ │ │ + @ instruction: 0x01219460 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq sl, r0, r0, r0 │ │ │ │ + @ instruction: 0x012a0078 │ │ │ │ + strdeq pc, [r9, -r0]! │ │ │ │ + @ instruction: 0x01a1ceb0 │ │ │ │ + strdeq r0, [sl, -r0]! @ │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012a0068 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x012a04b0 │ │ │ │ + strheq r0, [sl, -r0]! @ │ │ │ │ msreq CPSR_fc, r0, lsr #18 │ │ │ │ cmneq sl, r8, lsl #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r5, [r1, r8]! │ │ │ │ strdeq r0, [sl, -r0]! @ │ │ │ │ @ instruction: 0x01a40b80 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ @@ -554407,85 +554407,85 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a0450 │ │ │ │ @ instruction: 0x012a0570 │ │ │ │ @ instruction: 0x012a0498 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a15b88 │ │ │ │ @ instruction: 0x012a04b8 │ │ │ │ - @ instruction: 0x01ab8540 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab8540 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ + smlawteq sl, r8, r4, r0 │ │ │ │ + andle r0, r0, r0 │ │ │ │ smlawbeq sl, r8, lr, r3 │ │ │ │ @ instruction: 0x01a15bb0 │ │ │ │ - @ instruction: 0x012a0518 │ │ │ │ - @ instruction: 0x012a0060 │ │ │ │ - ldrdeq r0, [sl, -r8]! │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b17950 │ │ │ │ - strdeq r0, [sl, -r8]! │ │ │ │ - cmneq pc, r8, ror #21 │ │ │ │ - strdeq r0, [sl, -r0]! @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x0125dce0 │ │ │ │ - @ instruction: 0x0125dc50 │ │ │ │ + smulbteq sp, r8, r9 │ │ │ │ + subseq r7, r8, #168, 30 @ 0x2a0 │ │ │ │ + @ instruction: 0x01ada370 │ │ │ │ @ instruction: 0x012a0500 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac46b0 │ │ │ │ - @ instruction: 0x012a0510 │ │ │ │ - rorseq r7, r8, #27 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16280 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r0, [sl, -r0]! @ │ │ │ │ - @ instruction: 0x012b7130 │ │ │ │ - qsubeq r0, r8, sl │ │ │ │ - strdeq r5, [fp, -r0]! │ │ │ │ - lsreq ip, r0, sp │ │ │ │ - smlawteq fp, r8, r2, r5 │ │ │ │ - lsleq r0, r8, #10 │ │ │ │ - @ instruction: 0x012a0548 │ │ │ │ - moveq r0, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ - smlawbeq fp, r0, r2, r5 │ │ │ │ - @ instruction: 0x012a0540 │ │ │ │ - @ instruction: 0x012a0578 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x012a0560 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x012a0568 │ │ │ │ - @ instruction: 0x012a05b8 │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ad9588 │ │ │ │ + @ instruction: 0x012a0520 │ │ │ │ smulwteq sl, r0, r4 │ │ │ │ - ldrdeq r7, [pc, #-168] @ 12a04cc <__bss_end__@@Base+0x443710> │ │ │ │ - ldrdeq r0, [sl, -r0]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b17860 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ + @ instruction: 0x012a0538 │ │ │ │ + strdeq r0, [sl, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smulwbeq sl, r8, r0 │ │ │ │ + @ instruction: 0x012a0550 │ │ │ │ + ldrdeq pc, [r9, -r0]! │ │ │ │ + @ instruction: 0x0129c8a0 │ │ │ │ + @ instruction: 0x01abcf28 │ │ │ │ smlawbeq sl, r0, r5, r0 │ │ │ │ + @ instruction: 0x012a0518 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ + ldrdeq r9, [sp, -r0]! │ │ │ │ + @ instruction: 0x01a1c320 │ │ │ │ + @ instruction: 0x012a0560 │ │ │ │ + @ instruction: 0x012a0528 │ │ │ │ + @ instruction: 0x012a0548 │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01299350 │ │ │ │ - msreq (UNDEF: 111), r8, lsl #20 │ │ │ │ - @ instruction: 0x01297c40 │ │ │ │ - @ instruction: 0x01299348 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a0540 │ │ │ │ + teqeq r7, r8, ror r1 │ │ │ │ + @ instruction: 0x01ac2478 │ │ │ │ @ instruction: 0x012a0598 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ - smulwbeq sl, r0, r5 │ │ │ │ - @ instruction: 0x01ac0d58 │ │ │ │ + @ instruction: 0x012a0558 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b103d0 │ │ │ │ + smlawteq r9, r8, lr, pc @ │ │ │ │ + ldrdeq r0, [sl, -r0]! @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac8440 │ │ │ │ + strdeq r1, [sl, -r8]! │ │ │ │ + @ instruction: 0x012a0578 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + msreq R9_fiq, r0 @ │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ + @ instruction: 0x012a2010 │ │ │ │ @ instruction: 0x012a0590 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ teqeq r2, r8 @ │ │ │ │ + msreq R9_fiq, r8, lsr #29 │ │ │ │ + @ instruction: 0x012a2020 │ │ │ │ + roreq r2, r8, #9 │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ + strdeq r1, [sl, -r8]! │ │ │ │ @ instruction: 0x012a05b0 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smulwbeq sl, r8, r5 │ │ │ │ - strdeq r0, [sl, -r0]! @ │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + @ instruction: 0x012a0530 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01273520 │ │ │ │ ldrdeq r5, [r1, r8]! │ │ │ │ smlawbeq pc, r0, r0, ip @ │ │ │ │ @ instruction: 0x01a4a2c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -555126,16 +555126,16 @@ │ │ │ │ @ instruction: 0x01a15e08 │ │ │ │ smulwteq sl, r0, pc @ │ │ │ │ lsleq r2, r0, #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq sl, r8, pc, r0 @ │ │ │ │ @ instruction: 0x01288368 │ │ │ │ @ instruction: 0x01a4a4a0 │ │ │ │ - subeq r3, r9, #16, 6 @ 0x40000000 │ │ │ │ - @ instruction: 0x012a3828 │ │ │ │ + smlawteq sl, r8, r5, r0 │ │ │ │ + @ instruction: 0x0121a990 │ │ │ │ @ instruction: 0x012a1000 │ │ │ │ cmneq sl, r8, lsl #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ @ instruction: 0x012a1048 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ @@ -555284,16 +555284,16 @@ │ │ │ │ lsleq r2, r0, #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a1240 │ │ │ │ smlawbeq r1, r0, r6, sp │ │ │ │ @ instruction: 0x01a4a5b8 │ │ │ │ @ instruction: 0x01230f48 │ │ │ │ @ instruction: 0x01a15ea8 │ │ │ │ - @ instruction: 0x01220950 │ │ │ │ - cmneq r4, r8, lsr #26 │ │ │ │ + strdeq r0, [sl, -r0]! @ │ │ │ │ + smulwbeq sl, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a0db0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, ror #30 │ │ │ │ @ instruction: 0x012a1270 │ │ │ │ @ instruction: 0x01a94bb8 │ │ │ │ andle r0, r0, sl │ │ │ │ @@ -555374,16 +555374,16 @@ │ │ │ │ smulwteq sl, r0, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012a13b0 │ │ │ │ @ instruction: 0x01a101b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subseq sl, r4, #224, 24 @ 0xe000 │ │ │ │ - @ instruction: 0x01b16b90 │ │ │ │ + @ instruction: 0x012a1530 │ │ │ │ + @ instruction: 0x012a1268 │ │ │ │ @ instruction: 0x012a13e0 │ │ │ │ cmneq r9, r8, ror #30 │ │ │ │ @ instruction: 0x012a1408 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r4, r0, ror #7 │ │ │ │ @ instruction: 0x01a40a18 │ │ │ │ @ instruction: 0x012a1420 │ │ │ │ @@ -555462,16 +555462,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ strdeq lr, [r0, r8]! │ │ │ │ smlawbeq sl, r8, r6, r1 │ │ │ │ @ instruction: 0x012a1518 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012acf70 │ │ │ │ + smlawteq sl, r8, sl, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0128ba58 │ │ │ │ cmneq fp, r8, ror #30 │ │ │ │ @ instruction: 0x012a1568 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqpeq sl, r8, lsl r7 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a88188 │ │ │ │ @ instruction: 0x012a1558 │ │ │ │ @@ -555820,28 +555820,28 @@ │ │ │ │ @ instruction: 0x01a15f98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012a3228 │ │ │ │ @ instruction: 0x01a15fc0 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129d728 │ │ │ │ cmneq r9, r8, lsl r7 │ │ │ │ @ instruction: 0x012a1ae0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012c0f38 │ │ │ │ @ instruction: 0x01a15fe8 │ │ │ │ @ instruction: 0x012a0228 │ │ │ │ cmneq r9, r8, lsl r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq sl, r8, sl, r1 │ │ │ │ + smlawteq sl, r0, r5, r0 │ │ │ │ @ instruction: 0x012a1bb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a1b10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012a1b20 │ │ │ │ @@ -555958,16 +555958,16 @@ │ │ │ │ smlawteq sl, r8, ip, r1 │ │ │ │ @ instruction: 0x012a1ce0 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ @ instruction: 0x012a1ca8 │ │ │ │ ldrdeq r7, [sl, #-72]! @ 0xffffffb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74bb0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r2 │ │ │ │ + @ instruction: 0x012a2018 │ │ │ │ + ldrdeq r2, [r0, r0]! │ │ │ │ teqeq r6, r8, ror #15 │ │ │ │ @ instruction: 0x01a7c7c0 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ @ instruction: 0x01a2ad08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a1d00 │ │ │ │ @ instruction: 0x012a1d28 │ │ │ │ @@ -555992,16 +555992,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq sl, r8, fp, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a1b28 │ │ │ │ - smlawbeq r7, r0, fp, fp │ │ │ │ - smulwbeq sl, r8, r5 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ @ instruction: 0x012a1d70 │ │ │ │ lsleq lr, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a80f00 │ │ │ │ @ instruction: 0x012a1de8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a1de0 │ │ │ │ @@ -556134,16 +556134,16 @@ │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ @ instruction: 0x012a1f58 │ │ │ │ msreq (UNDEF: 106), r8, asr #29 │ │ │ │ ldrdeq fp, [r9, -r8]! │ │ │ │ ldrdeq r7, [sl, #-72]! @ 0xffffffb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a80f50 │ │ │ │ - strdeq r1, [sl, -r8]! │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ smlawteq sl, r0, pc, r1 @ │ │ │ │ smlawbeq sl, r0, pc, r1 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0128aee0 │ │ │ │ @ instruction: 0x012a2c58 │ │ │ │ cmneq sl, r8, lsl #2 │ │ │ │ ldrdeq r1, [sl, -r8]! │ │ │ │ @@ -556152,26 +556152,26 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72658 │ │ │ │ @ instruction: 0x01294de0 │ │ │ │ ldrdeq r7, [sl, #-72]! @ 0xffffffb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [r1, r8]! │ │ │ │ - @ instruction: 0x012a56b8 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ + @ instruction: 0x012a35e0 │ │ │ │ + @ instruction: 0x012a1fb0 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x012a2030 │ │ │ │ @ instruction: 0x012a2000 │ │ │ │ - smlawbeq sl, r8, r5, r0 │ │ │ │ - smulwbeq sl, r8, r5 │ │ │ │ + @ instruction: 0x012bd010 │ │ │ │ + @ instruction: 0x012a1d78 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ @ instruction: 0x012a2560 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ - @ instruction: 0x012a2100 │ │ │ │ - strheq r0, [sp, #-152]! @ 0xffffff68 │ │ │ │ + strdeq r1, [sl, -r0]! │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ roreq r5, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a2028 │ │ │ │ @ instruction: 0x012a2040 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -556219,15 +556219,15 @@ │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x012a2128 │ │ │ │ @ instruction: 0x012a20e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 106), r8, asr #29 │ │ │ │ @ instruction: 0x012a24b8 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + asreq ip, r0, #19 │ │ │ │ @ instruction: 0x012a2110 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012a2378 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r0, lsr #31 │ │ │ │ @@ -556457,15 +556457,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r6, [r1, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r1, r0, r1 │ │ │ │ + @ instruction: 0x01b17950 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq sl, r0, r4, r2 │ │ │ │ ldrdeq r2, [sl, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -556498,16 +556498,16 @@ │ │ │ │ cmneq r9, r8, asr #2 │ │ │ │ strdeq r9, [r9, -r8]! │ │ │ │ cmneq sl, r8, lsl r2 │ │ │ │ @ instruction: 0x012a2540 │ │ │ │ cmneq sl, r8, lsl r2 │ │ │ │ smlawbeq sl, r0, sp, r1 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ - smlawteq sl, r0, r5, r3 │ │ │ │ - @ instruction: 0x01ac0d58 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a2100 │ │ │ │ @ instruction: 0x01293628 │ │ │ │ cmneq sl, r8, lsl r2 │ │ │ │ @ instruction: 0x012a25a8 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ smlawbeq sl, r0, r5, r2 │ │ │ │ cmneq r7, r8, lsr #17 │ │ │ │ smlawbeq sl, r8, r5, r2 │ │ │ │ @@ -557544,26 +557544,26 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabteq r4, r0, r9, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012a04b0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10420 │ │ │ │ + teqeq r2, r8 @ │ │ │ │ + smulwbeq sl, r8, r5 │ │ │ │ + @ instruction: 0x012a3828 │ │ │ │ + lsreq ip, r8, sl │ │ │ │ ldrdeq r3, [sl, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012a35b8 │ │ │ │ - @ instruction: 0x01aef9c8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012a2018 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ + @ instruction: 0x012ac630 │ │ │ │ + ldrdeq r3, [sl, -r8]! │ │ │ │ @ instruction: 0x012a3638 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a97e8 │ │ │ │ asreq r4, r8, #24 │ │ │ │ @ instruction: 0x012a3648 │ │ │ │ strdeq r3, [sl, -r0]! │ │ │ │ @ instruction: 0x012a3608 │ │ │ │ @@ -557700,16 +557700,16 @@ │ │ │ │ lsreq r5, r0, #12 │ │ │ │ @ instruction: 0x0120c240 │ │ │ │ @ instruction: 0x01a16448 │ │ │ │ @ instruction: 0x012a3868 │ │ │ │ @ instruction: 0x012a3808 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2d378 │ │ │ │ - smlawteq sl, r0, r5, r0 │ │ │ │ - @ instruction: 0x012a35e0 │ │ │ │ + teqeq r2, r8, ror #10 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ @ instruction: 0x012a3850 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a3840 │ │ │ │ @ instruction: 0x012a2248 │ │ │ │ @ instruction: 0x012a3848 │ │ │ │ ldrdeq r3, [sl, -r0]! │ │ │ │ smlawteq sl, r8, r7, r3 │ │ │ │ @@ -558182,16 +558182,16 @@ │ │ │ │ cmneq r4, r8, ror #19 │ │ │ │ @ instruction: 0x012a3fa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a8b4a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a8b4a0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012a04b0 │ │ │ │ + @ instruction: 0x012d54e0 │ │ │ │ + asreq r5, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #5 │ │ │ │ ldrdeq r3, [sl, -r8]! │ │ │ │ tsteq r4, r0, lsr r2 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a44f28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -558493,37 +558493,37 @@ │ │ │ │ @ instruction: 0x012a4478 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawteq sl, r0, r4, r4 │ │ │ │ - ldrdeq lr, [r0, r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012a4498 │ │ │ │ msreq SPSR_und, r8, lsr r7 │ │ │ │ @ instruction: 0x012a44a8 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74e80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74e80 │ │ │ │ @ instruction: 0x012a44b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012a3fb0 │ │ │ │ - @ instruction: 0x01aef9c8 │ │ │ │ + @ instruction: 0x012635a8 │ │ │ │ + @ instruction: 0x01262508 │ │ │ │ ldrdeq r4, [sl, -r0]! │ │ │ │ @ instruction: 0x012aa300 │ │ │ │ ldrdeq r4, [sl, -r8]! │ │ │ │ @ instruction: 0x012a4508 │ │ │ │ @ instruction: 0x012a4490 │ │ │ │ msreq SPSR_und, r8, lsr #14 │ │ │ │ @ instruction: 0x012a45e8 │ │ │ │ - smlawbeq sl, r8, r4, r4 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012a4520 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7c7e8 │ │ │ │ @ instruction: 0x012a4510 │ │ │ │ @ instruction: 0x0168af98 │ │ │ │ @ instruction: 0x012aa300 │ │ │ │ @@ -558580,16 +558580,16 @@ │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r0, r8 @ │ │ │ │ cmneq r9, r8, lsl #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r8, lsr #2 │ │ │ │ ldrdeq r1, [ip, #-72]! @ 0xffffffb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - biceq r5, r0, r8, lsr #12 │ │ │ │ + @ instruction: 0x01263668 │ │ │ │ + @ instruction: 0x01262508 │ │ │ │ @ instruction: 0x012a4610 │ │ │ │ msreq SPSR_und, r8, ror r7 │ │ │ │ @ instruction: 0x012a4600 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ @ instruction: 0x012a4608 │ │ │ │ @ instruction: 0x012a4668 │ │ │ │ smlawbeq sl, r0, r5, r4 │ │ │ │ @@ -559303,15 +559303,15 @@ │ │ │ │ smlawbeq sl, r0, r0, r5 │ │ │ │ smultbeq r8, r8, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74f48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012a51e0 │ │ │ │ - @ instruction: 0x01291be0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012a5140 │ │ │ │ ldrdeq r5, [sl, -r0]! │ │ │ │ @ instruction: 0x012a5148 │ │ │ │ @ instruction: 0x012a5440 │ │ │ │ smlawteq sl, r0, r0, r5 │ │ │ │ cmneq r7, r8, ror #20 │ │ │ │ ldrdeq sl, [r6, -r0]! │ │ │ │ @@ -559346,16 +559346,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012a51b0 │ │ │ │ @ instruction: 0x01a15250 │ │ │ │ ldrdeq r5, [sl, -r8]! │ │ │ │ @ instruction: 0x012a5158 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq sl, r8, r1, r5 │ │ │ │ - @ instruction: 0x012a5598 │ │ │ │ - ldrdeq ip, [sl, -r0]! │ │ │ │ + @ instruction: 0x012636a8 │ │ │ │ + @ instruction: 0x01262508 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ @ instruction: 0x01a24188 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a16678 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a51e8 │ │ │ │ @ instruction: 0x012a5208 │ │ │ │ @@ -559584,16 +559584,16 @@ │ │ │ │ @ instruction: 0x012a5560 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a16830 │ │ │ │ strdeq r5, [sl, -r0]! │ │ │ │ @ instruction: 0x012a5558 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a16858 │ │ │ │ - @ instruction: 0x012a2020 │ │ │ │ - @ instruction: 0x016d0998 │ │ │ │ + @ instruction: 0x012a56b8 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012a55a8 │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ @ instruction: 0x012a4298 │ │ │ │ @ instruction: 0x01a212a8 │ │ │ │ ldrdeq r5, [sl, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -559656,16 +559656,16 @@ │ │ │ │ @ instruction: 0x01a23f08 │ │ │ │ @ instruction: 0x012a56a8 │ │ │ │ strheq r3, [r4, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x012a56b0 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4a7e8 │ │ │ │ - @ instruction: 0x012a5b90 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ + @ instruction: 0x012634e0 │ │ │ │ + @ instruction: 0x01262508 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01a735a8 │ │ │ │ @ instruction: 0x012c1c90 │ │ │ │ ldrdeq r1, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a5698 │ │ │ │ @ instruction: 0x012a56e0 │ │ │ │ @@ -559966,20 +559966,20 @@ │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ smlawbeq sl, r0, fp, r5 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ smlawbeq sl, r8, fp, r5 │ │ │ │ @ instruction: 0x012a5be8 │ │ │ │ ldrdeq r5, [sl, -r8]! │ │ │ │ cmneq r8, r8, lsr #2 │ │ │ │ - @ instruction: 0x012a7cb0 │ │ │ │ - addeq ip, r9, r8, lsr #10 │ │ │ │ + @ instruction: 0x012a5ba0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01296690 │ │ │ │ - @ instruction: 0x012a35e0 │ │ │ │ + @ instruction: 0x01263520 │ │ │ │ + @ instruction: 0x01262508 │ │ │ │ @ instruction: 0x012a5bb0 │ │ │ │ @ instruction: 0x01a9c0c0 │ │ │ │ @ instruction: 0x012a5bb8 │ │ │ │ @ instruction: 0x01a9c098 │ │ │ │ smlawteq sl, r0, fp, r5 │ │ │ │ @ instruction: 0x01a9a248 │ │ │ │ strdeq r5, [sl, -r0]! │ │ │ │ @@ -560519,15 +560519,15 @@ │ │ │ │ @ instruction: 0x012a6420 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl r9 │ │ │ │ strdeq r6, [sl, -r0]! │ │ │ │ - @ instruction: 0x01ab7438 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawbeq sl, r0, r4, r6 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ @ instruction: 0x01a1c500 │ │ │ │ smlawbeq sl, r8, r8, r6 │ │ │ │ @ instruction: 0x012a6440 │ │ │ │ ldrdeq r5, [sl, -r0]! │ │ │ │ @@ -560630,16 +560630,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012a65e0 │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ @ instruction: 0x012a65e8 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87788 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b20d98 │ │ │ │ + @ instruction: 0x012635e8 │ │ │ │ + @ instruction: 0x01262508 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9f978 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a23f80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a6600 │ │ │ │ @ instruction: 0x012a6618 │ │ │ │ @@ -562086,16 +562086,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ roreq pc, r8, #13 @ │ │ │ │ smlawteq sl, r8, ip, r7 │ │ │ │ @ instruction: 0x012a7c98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ + @ instruction: 0x012a7d18 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ strdeq r7, [sl, -r0]! │ │ │ │ lsleq r1, r0 @ │ │ │ │ smlawteq r8, r0, r0, r8 │ │ │ │ @ instruction: 0x01a80f78 │ │ │ │ @ instruction: 0x012a7d40 │ │ │ │ smlawteq sl, r0, ip, r7 │ │ │ │ @ instruction: 0x012a6f98 │ │ │ │ @@ -562112,16 +562112,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x012a7d08 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a88368 │ │ │ │ - subeq r8, pc, #40, 2 │ │ │ │ - subseq r8, sp, #88, 22 @ 0x16000 │ │ │ │ + @ instruction: 0x01263628 │ │ │ │ + @ instruction: 0x01262508 │ │ │ │ @ instruction: 0x012a7d28 │ │ │ │ msreq SPSR_und, r8 @ │ │ │ │ @ instruction: 0x012a7d30 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75088 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ @@ -565534,16 +565534,16 @@ │ │ │ │ lsleq r7, r8, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ab270 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012a2010 │ │ │ │ - @ instruction: 0x012a35e0 │ │ │ │ + @ instruction: 0x012ab378 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012ab2b8 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ @ instruction: 0x012ab2a8 │ │ │ │ cmneq r1, r8, ror r6 │ │ │ │ @ instruction: 0x012ab2b0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -565592,16 +565592,16 @@ │ │ │ │ @ instruction: 0x01a76280 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ asreq r7, r8, #18 │ │ │ │ @ instruction: 0x012ab3b8 │ │ │ │ @ instruction: 0x012ab360 │ │ │ │ @ instruction: 0x012ab408 │ │ │ │ @ instruction: 0x012ab358 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ + @ instruction: 0x01263568 │ │ │ │ + @ instruction: 0x01262508 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ @ instruction: 0x012ab390 │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ @ instruction: 0x012ab098 │ │ │ │ @ instruction: 0x01a21578 │ │ │ │ strdeq fp, [sl, -r8]! │ │ │ │ @@ -566510,16 +566510,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ strdeq r3, [r4, r8]! │ │ │ │ smlawbeq sl, r8, r2, ip │ │ │ │ @ instruction: 0x012ac1b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r1, [r8, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012ab378 │ │ │ │ + smlawbeq sp, r0, r4, r4 │ │ │ │ + lsleq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x012a97e8 │ │ │ │ asreq r4, r8, #24 │ │ │ │ @ instruction: 0x012ac238 │ │ │ │ @ instruction: 0x012ac1e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -566616,16 +566616,16 @@ │ │ │ │ @ instruction: 0x012ac350 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ac330 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa7e48 │ │ │ │ @ instruction: 0x012ac328 │ │ │ │ smlawteq sl, r0, r3, fp │ │ │ │ - @ instruction: 0x012ac4b8 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x012aee78 │ │ │ │ + lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x012ac458 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ @ instruction: 0x012ac390 │ │ │ │ strdeq lr, [r0, r0]! │ │ │ │ @ instruction: 0x012ac398 │ │ │ │ @ instruction: 0x01a1f3e0 │ │ │ │ ldrdeq ip, [sl, -r0]! │ │ │ │ @@ -566696,18 +566696,18 @@ │ │ │ │ lsreq r0, r0, pc │ │ │ │ @ instruction: 0x012ac4a8 │ │ │ │ smlawbeq sl, r8, r4, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 97), r8 @ │ │ │ │ @ instruction: 0x012d69a0 │ │ │ │ @ instruction: 0x01a88480 │ │ │ │ - smlawteq sl, r0, r4, ip │ │ │ │ - @ instruction: 0x01ac0c90 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10420 │ │ │ │ + @ instruction: 0x012ad6e0 │ │ │ │ + moveq r0, r8 │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ ldrdeq ip, [sl, -r0]! │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x012aca58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @@ -566790,16 +566790,16 @@ │ │ │ │ @ instruction: 0x01a21668 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 107), r8, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012ac378 │ │ │ │ + @ instruction: 0x012ad4a0 │ │ │ │ + smlawteq sl, r0, r4, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x012ac6a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ac668 │ │ │ │ cmneq r4, r8, lsl r9 │ │ │ │ @ instruction: 0x012ac658 │ │ │ │ @@ -566830,16 +566830,16 @@ │ │ │ │ strdeq lr, [r7, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, lsr fp │ │ │ │ teqeq fp, r8 @ │ │ │ │ msreq (UNDEF: 107), r8, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012ac630 │ │ │ │ + @ instruction: 0x012acc40 │ │ │ │ + @ instruction: 0x01ab8540 │ │ │ │ @ instruction: 0x012ac710 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr r4 │ │ │ │ strdeq ip, [sl, -r0]! │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ strdeq ip, [sl, -r0]! │ │ │ │ @@ -567178,16 +567178,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a216b8 │ │ │ │ @ instruction: 0x012acc70 │ │ │ │ @ instruction: 0x012acc10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [r7, r8]! │ │ │ │ - ldrdeq ip, [sl, -r8]! │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab8540 │ │ │ │ teqpeq pc, r8, ror r7 @ p-variant is OBSOLETE @ │ │ │ │ msreq (UNDEF: 107), r8, lsl #5 │ │ │ │ @ instruction: 0x012acc58 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ @ instruction: 0x012acc60 │ │ │ │ @ instruction: 0x012acd28 │ │ │ │ @ instruction: 0x012acbb0 │ │ │ │ @@ -567344,16 +567344,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r3, r8, sl, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlawteq sl, r8, lr, ip │ │ │ │ andle r0, r0, r0 │ │ │ │ - subeq r4, r9, #96, 28 @ 0x600 │ │ │ │ - ldrdeq ip, [sl, -r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ @ instruction: 0x012acee8 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ strdeq ip, [sl, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ace70 │ │ │ │ @ instruction: 0x01619898 │ │ │ │ @ instruction: 0x012accb0 │ │ │ │ @@ -567376,22 +567376,22 @@ │ │ │ │ strdeq pc, [r6, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0x012acf48 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4aab8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ + subseq r2, r7, #48, 16 @ 0x300000 │ │ │ │ + strheq r0, [sl, -r8]! │ │ │ │ @ instruction: 0x012acf68 │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ @ instruction: 0x012acdb0 │ │ │ │ @ instruction: 0x01a216e0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fx, r0, lsr r1 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ @ instruction: 0x012ad228 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq sl, r8, pc, ip @ │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ @ instruction: 0x012acf90 │ │ │ │ strdeq ip, [sl, -r8]! │ │ │ │ @ instruction: 0x012acf38 │ │ │ │ @@ -567714,16 +567714,16 @@ │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x012ad358 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ad498 │ │ │ │ @ instruction: 0x012ad548 │ │ │ │ @ instruction: 0x012ad370 │ │ │ │ cmneq r8, r8, lsr #17 │ │ │ │ - @ instruction: 0x012a5ba0 │ │ │ │ - @ instruction: 0x012ac630 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012acf70 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ msreq CPSR_fx, r8, lsr #1 │ │ │ │ @ instruction: 0x01a21730 │ │ │ │ @ instruction: 0x01261038 │ │ │ │ @ instruction: 0x01a4ab08 │ │ │ │ @ instruction: 0x012ad510 │ │ │ │ @@ -567858,16 +567858,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq sp, [sl, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012aecb0 │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ + @ instruction: 0x012aee70 │ │ │ │ + ldrdeq ip, [sl, -r8]! │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ strdeq sp, [sl, -r8]! │ │ │ │ strdeq lr, [r0, r0]! │ │ │ │ @ instruction: 0x012ad700 │ │ │ │ @ instruction: 0x01a1f458 │ │ │ │ @ instruction: 0x012ad728 │ │ │ │ @@ -569254,16 +569254,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a43790 │ │ │ │ @ instruction: 0x012aeca8 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ @ instruction: 0x012aeba0 │ │ │ │ cmneq sl, r8, asr r7 │ │ │ │ - @ instruction: 0x0127ba18 │ │ │ │ - @ instruction: 0x012a1fb0 │ │ │ │ + @ instruction: 0x012aee48 │ │ │ │ + @ instruction: 0x01abc118 │ │ │ │ @ instruction: 0x012b5760 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ lsreq r5, r0, #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ @ instruction: 0x012aed48 │ │ │ │ @@ -569278,18 +569278,18 @@ │ │ │ │ @ instruction: 0x012aa300 │ │ │ │ @ instruction: 0x012aed00 │ │ │ │ @ instruction: 0x012aed60 │ │ │ │ smlawbeq sl, r8, ip, lr │ │ │ │ cmneq r3, r8, ror #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sl, [r4, r8]! │ │ │ │ - @ instruction: 0x012ab290 │ │ │ │ - @ instruction: 0x012ac630 │ │ │ │ - @ instruction: 0x012aee38 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x012aed18 │ │ │ │ + rorseq r7, r8, #27 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16280 │ │ │ │ @ instruction: 0x012aed28 │ │ │ │ cmneq r2, r8, lsr #26 │ │ │ │ @ instruction: 0x012aed30 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq ip, r0, #2 │ │ │ │ @ instruction: 0x012aed50 │ │ │ │ @@ -569353,33 +569353,33 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a15d90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a15598 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r8, #28 │ │ │ │ @ instruction: 0x012aee40 │ │ │ │ - @ instruction: 0x01ac0cb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10420 │ │ │ │ + lsleq r9, r8, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012aed18 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ + @ instruction: 0x012aee50 │ │ │ │ + @ instruction: 0x012aee38 │ │ │ │ + @ instruction: 0x012aee68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012aee48 │ │ │ │ @ instruction: 0x012aee60 │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [ip, #-120]! @ 0xffffff88 │ │ │ │ - @ instruction: 0x012aee70 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ - subseq ip, r9, #160, 16 @ 0xa00000 │ │ │ │ - @ instruction: 0x012aee50 │ │ │ │ - smlawbeq sl, r0, lr, lr │ │ │ │ - lsleq r2, r0, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012aecb0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012ac4b8 │ │ │ │ + msreq CPSR_fx, r0, lsl #2 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x012aee90 │ │ │ │ @ instruction: 0x012aef10 │ │ │ │ @ instruction: 0x012aed20 │ │ │ │ cmneq r2, r8, lsl sp │ │ │ │ @ instruction: 0x01286a00 │ │ │ │ @ instruction: 0x01a2a538 │ │ │ │ strdeq lr, [sl, -r8]! │ │ │ │ @@ -569530,28 +569530,28 @@ │ │ │ │ ldrdeq pc, [sl, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0128e190 │ │ │ │ @ instruction: 0x01a9d970 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45978 │ │ │ │ - subeq r7, pc, #24, 20 @ 0x18000 │ │ │ │ - @ instruction: 0x01af1610 │ │ │ │ + msreq CPSR_fx, r0, lsl r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ - teqeq r3, r0, lsr #5 │ │ │ │ - msreq CPSR_fx, r0, lsl #2 │ │ │ │ + msreq CPSR_fc, r0, lsr #24 │ │ │ │ + cmneq pc, r8, ror #13 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a4ab30 │ │ │ │ - @ instruction: 0x012ad4a0 │ │ │ │ - @ instruction: 0x012aee48 │ │ │ │ + strdeq pc, [r9, -r8]! │ │ │ │ + msreq CPSR_fc, r8, lsl ip │ │ │ │ msreq CPSR_fx, r0 @ │ │ │ │ msreq CPSR_fx, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - msreq CPSR_fx, r0, ror #8 │ │ │ │ + smlawbeq sl, r0, r4, pc @ │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ msreq CPSR_fx, r0, ror #3 │ │ │ │ msreq CPSR_fx, r8, lsl #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ msreq CPSR_fx, r0, asr r1 │ │ │ │ cmneq r1, r8, asr fp │ │ │ │ msreq CPSR_fx, r8, asr r1 │ │ │ │ @@ -569746,68 +569746,68 @@ │ │ │ │ cmneq r1, r8, ror fp │ │ │ │ msreq CPSR_fx, r8, asr #10 │ │ │ │ cmneq r1, r8, lsl #23 │ │ │ │ msreq CPSR_fx, r8, lsr #9 │ │ │ │ @ instruction: 0x01a1ceb0 │ │ │ │ msreq CPSR_fx, r8, ror #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - @ instruction: 0x012b9f60 │ │ │ │ + @ instruction: 0x012a97e8 │ │ │ │ + asreq r4, r8, #24 │ │ │ │ msreq CPSR_fx, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012aed10 │ │ │ │ - @ instruction: 0x012aee48 │ │ │ │ + ldrdeq pc, [sl, -r8]! │ │ │ │ + msreq CPSR_fx, r0, ror #8 │ │ │ │ smlawbeq sl, r8, r4, pc @ │ │ │ │ lsreq r0, r0, #12 │ │ │ │ msreq CPSR_fx, r0 @ │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + strdeq r0, [ip, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r3, [r0, -r8] │ │ │ │ - smlawteq sl, r8, r4, pc @ │ │ │ │ - @ instruction: 0x01ac0d08 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b103d0 │ │ │ │ msreq CPSR_fx, r0, lsr #9 │ │ │ │ msreq CPSR_fx, r8, ror r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fx, r8, asr r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fx, r0, asr r4 │ │ │ │ msreq CPSR_fx, r8, lsr r5 │ │ │ │ msreq CPSR_fx, r0 @ │ │ │ │ - subseq r3, r5, #72, 2 │ │ │ │ - @ instruction: 0x01afd320 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10470 │ │ │ │ + msreq CPSR_fx, r0, lsr r1 │ │ │ │ + @ instruction: 0x01286a00 │ │ │ │ + @ instruction: 0x01a1c1e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aaac38 │ │ │ │ - msreq CPSR_fx, r8, lsl r5 │ │ │ │ - ldrdeq ip, [r0, r0]! │ │ │ │ - msreq CPSR_fx, r8, ror #9 │ │ │ │ - @ instruction: 0x01ad5820 │ │ │ │ - msreq CPSR_fx, r0, lsl r5 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ - strdeq pc, [sl, -r8]! │ │ │ │ - asreq ip, r0, #19 │ │ │ │ + strdeq r5, [fp, -r0]! │ │ │ │ + smlawteq sl, r8, r4, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10128 │ │ │ │ - msreq CPSR_fx, r8, lsl #10 │ │ │ │ - ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ + smlawteq sl, r0, r4, pc @ │ │ │ │ + strdeq pc, [sl, -r0]! │ │ │ │ + lsreq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ + lsreq r0, r8 @ │ │ │ │ + msreq CPSR_fx, r0, lsl #10 │ │ │ │ + msreq CPSR_fx, r8, ror #9 │ │ │ │ + msreq CPSR_fx, r8, lsl #10 │ │ │ │ + lsreq r0, r8 @ │ │ │ │ + msreq CPSR_fx, r0, lsl r5 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq pc, [sl, -r0]! │ │ │ │ - @ instruction: 0x012b5278 │ │ │ │ - msreq CPSR_fx, r0, ror #9 │ │ │ │ - @ instruction: 0x012b5270 │ │ │ │ - @ instruction: 0x01affbc0 │ │ │ │ - msreq CPSR_fx, r0, lsr r5 │ │ │ │ - @ instruction: 0x01abc0a0 │ │ │ │ - @ instruction: 0x012b5200 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ + cmneq sp, r8, lsr #20 │ │ │ │ + msreq CPSR_fx, r0, lsr #10 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ + subeq r3, r9, #216, 4 @ 0x8000000d │ │ │ │ + strheq fp, [fp, -r0]! │ │ │ │ + msreq CPSR_fc, r8, lsr #19 │ │ │ │ + cmneq r4, r8, lsr #26 │ │ │ │ + @ instruction: 0x01290118 │ │ │ │ + lsreq r4, r0, fp │ │ │ │ msreq CPSR_fx, r0, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fx, r0, asr r5 │ │ │ │ msreq CPSR_fx, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -575738,24 +575738,24 @@ │ │ │ │ tsteq r3, r8, asr r7 │ │ │ │ strdeq r5, [fp, -r0]! │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ cmneq sl, r8, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012b5220 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + subseq r8, r4, #56, 12 @ 0x3800000 │ │ │ │ + @ instruction: 0x01b16b90 │ │ │ │ @ instruction: 0x012b5210 │ │ │ │ @ instruction: 0x0168be98 │ │ │ │ @ instruction: 0x012b5218 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a8b810 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012c4ae0 │ │ │ │ @ instruction: 0x012b5230 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r5, [fp, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -575767,19 +575767,19 @@ │ │ │ │ @ instruction: 0x012b5260 │ │ │ │ roreq r0, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01692e98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq CPSR_fx, r8, lsr #10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - msreq CPSR_fx, r0, lsr #10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq pc, [sl, -r8]! │ │ │ │ + andle r0, r0, r2 │ │ │ │ + smlawbeq r9, r0, fp, pc @ │ │ │ │ + smlawteq sl, r0, r4, pc @ │ │ │ │ + smlawteq fp, r8, r2, r5 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ @ instruction: 0x012b5290 │ │ │ │ cmneq r2, r8, asr #3 │ │ │ │ @ instruction: 0x012b5298 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ @ instruction: 0x012b52a8 │ │ │ │ @@ -575788,26 +575788,26 @@ │ │ │ │ roreq r0, r0, r6 │ │ │ │ @ instruction: 0x012b52b8 │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ smlawteq fp, r0, r2, r5 │ │ │ │ @ instruction: 0x012b5370 │ │ │ │ @ instruction: 0x012b5208 │ │ │ │ cmneq r8, r8, ror #28 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012a0538 │ │ │ │ + @ instruction: 0x012be820 │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012b52e0 │ │ │ │ cmneq r3, r8, lsl #23 │ │ │ │ @ instruction: 0x012b52e8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45d60 │ │ │ │ - @ instruction: 0x012b59b0 │ │ │ │ - @ instruction: 0x012a0530 │ │ │ │ + @ instruction: 0x012baeb8 │ │ │ │ + msreq CPSR_fx, r0, lsr r5 │ │ │ │ @ instruction: 0x012b5338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b5308 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x012b5310 │ │ │ │ @ instruction: 0x012b53a8 │ │ │ │ smlawbeq fp, r8, r2, r5 │ │ │ │ @@ -575886,16 +575886,16 @@ │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, asr #18 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b5440 │ │ │ │ - @ instruction: 0x012b5998 │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ + msreq CPSR_fx, r0, lsr #2 │ │ │ │ + smlawteq sl, r0, r4, pc @ │ │ │ │ @ instruction: 0x012b5810 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq fp, r0, r4, r5 │ │ │ │ smlawteq fp, r0, r3, r5 │ │ │ │ @ instruction: 0x012b5470 │ │ │ │ cmneq r7, r8, asr r1 │ │ │ │ @ instruction: 0x012b5478 │ │ │ │ @@ -576224,22 +576224,22 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ smlawbeq pc, r8, r6, r3 @ │ │ │ │ msreq (UNDEF: 123), r8, lsr #6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b17b30 │ │ │ │ + @ instruction: 0x012b59b0 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ @ instruction: 0x012b59a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012b5450 │ │ │ │ + strdeq r7, [fp, -r8]! │ │ │ │ + strdeq r0, [ip, r8]! │ │ │ │ @ instruction: 0x012b5b20 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawteq fp, r8, r9, r5 │ │ │ │ @ instruction: 0x012b5a50 │ │ │ │ ldrdeq r5, [fp, -r0]! │ │ │ │ smlawteq fp, r8, sl, r5 │ │ │ │ @ instruction: 0x012b5948 │ │ │ │ @@ -576826,16 +576826,16 @@ │ │ │ │ lsleq r5, r8, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b62e0 │ │ │ │ strdeq r6, [fp, -r8]! │ │ │ │ smultteq r8, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabteq r4, r0, r8, lr │ │ │ │ - strdeq r7, [fp, -r8]! │ │ │ │ - smulbteq sp, r8, r3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq ip, [sl, -r0]! │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a768c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b6308 │ │ │ │ @ instruction: 0x012b6320 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -577720,30 +577720,30 @@ │ │ │ │ ldrdeq r7, [fp, -r0]! │ │ │ │ @ instruction: 0x012a55b8 │ │ │ │ @ instruction: 0x01a75420 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_x, r8 │ │ │ │ @ instruction: 0x01a45fb8 │ │ │ │ - @ instruction: 0x012b7120 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10420 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, ror lr │ │ │ │ @ instruction: 0x012b7110 │ │ │ │ cmneq r1, r8, asr r5 │ │ │ │ @ instruction: 0x012b7118 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a21fc8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r2, r0 @ │ │ │ │ + @ instruction: 0x012b7130 │ │ │ │ + cmneq ip, r8, ror ip │ │ │ │ @ instruction: 0x01298a10 │ │ │ │ strdeq sp, [r9, r0]! │ │ │ │ - @ instruction: 0x012d68a0 │ │ │ │ - @ instruction: 0x012a0528 │ │ │ │ + @ instruction: 0x012b9140 │ │ │ │ + andle r0, r0, r0 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ lsreq r5, r0, #12 │ │ │ │ @ instruction: 0x012b7198 │ │ │ │ @ instruction: 0x012b7138 │ │ │ │ @ instruction: 0x012b7158 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01298a48 │ │ │ │ @@ -579786,16 +579786,16 @@ │ │ │ │ @ instruction: 0x012b9100 │ │ │ │ @ instruction: 0x012b9068 │ │ │ │ strdeq sl, [r3, #-8]! │ │ │ │ teqeq r3, r0 @ │ │ │ │ strdeq r4, [r7, r8]! │ │ │ │ @ instruction: 0x012b9218 │ │ │ │ @ instruction: 0x012b9130 │ │ │ │ - smlawbeq sp, r8, r3, r5 │ │ │ │ - lsleq ip, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ @ instruction: 0x012b9150 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b9158 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b4b38 │ │ │ │ @ instruction: 0x012b9220 │ │ │ │ @@ -579930,42 +579930,42 @@ │ │ │ │ andle r0, r0, r6 │ │ │ │ @ instruction: 0x012b9330 │ │ │ │ @ instruction: 0x012b7930 │ │ │ │ @ instruction: 0x012b9378 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ @ instruction: 0x012b9340 │ │ │ │ ldrdeq sl, [sl, #-72]! @ 0xffffffb8 │ │ │ │ - @ instruction: 0x012d4468 │ │ │ │ - lsleq r0, r8, #10 │ │ │ │ + @ instruction: 0x012b93b8 │ │ │ │ + cmneq ip, r8, asr #10 │ │ │ │ strdeq r3, [pc, -r8]! │ │ │ │ @ instruction: 0x01a94410 │ │ │ │ @ instruction: 0x012b9398 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl #13 │ │ │ │ @ instruction: 0x012b93b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012cac68 │ │ │ │ - moveq r0, r8 │ │ │ │ + @ instruction: 0x012b93e8 │ │ │ │ + strheq r1, [ip, #-88]! @ 0xffffffa8 │ │ │ │ @ instruction: 0x012b93e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [fp, -r0]! │ │ │ │ strdeq r0, [r7, #-72]! @ 0xffffffb8 │ │ │ │ ldrdeq r9, [fp, -r8]! │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawbeq sl, r0, r4, pc @ │ │ │ │ + ldrdeq r1, [sl, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [sl, #-72]! @ 0xffffffb8 │ │ │ │ @ instruction: 0x012b9400 │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ @ instruction: 0x012b9490 │ │ │ │ strdeq r9, [fp, -r0]! │ │ │ │ @ instruction: 0x012b9410 │ │ │ │ @@ -580252,16 +580252,16 @@ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012b9640 │ │ │ │ @ instruction: 0x0168c498 │ │ │ │ @ instruction: 0x012b9ab0 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012b93e8 │ │ │ │ + @ instruction: 0x012b6300 │ │ │ │ + @ instruction: 0x01aef8b0 │ │ │ │ @ instruction: 0x012b8c00 │ │ │ │ cmneq r9, r8, lsr #2 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x01a1d950 │ │ │ │ @ instruction: 0x012b9930 │ │ │ │ @ instruction: 0x012b9898 │ │ │ │ @ instruction: 0x012b8728 │ │ │ │ @@ -580340,16 +580340,16 @@ │ │ │ │ lsleq r4, r0 @ │ │ │ │ smlawbeq fp, r8, r2, fp │ │ │ │ smlawteq fp, r8, r9, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7a088 │ │ │ │ ldrdeq r9, [fp, -r8]! │ │ │ │ andle r0, r0, r1 │ │ │ │ - @ instruction: 0x012b9d08 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012b5998 │ │ │ │ teqeq r9, r8, asr #26 │ │ │ │ @ instruction: 0x01aa1958 │ │ │ │ @ instruction: 0x012b9a00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -580522,16 +580522,16 @@ │ │ │ │ @ instruction: 0x0104f298 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsr #14 │ │ │ │ @ instruction: 0x012743b0 │ │ │ │ @ instruction: 0x01a22248 │ │ │ │ - ldrdeq r3, [sl, -r8]! │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ + @ instruction: 0x012b9d08 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, r1 │ │ │ │ strdeq sl, [fp, -r8]! │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012b9ce0 │ │ │ │ @ instruction: 0x01294538 │ │ │ │ strdeq r9, [fp, -r0]! │ │ │ │ @@ -580540,16 +580540,16 @@ │ │ │ │ @ instruction: 0x012ba678 │ │ │ │ @ instruction: 0x012b9c38 │ │ │ │ strdeq r5, [r4, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0x012b9d00 │ │ │ │ @ instruction: 0x012b9c48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ba678 │ │ │ │ - subeq sl, r9, #0, 10 │ │ │ │ - smlawbeq fp, r8, r8, r9 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012b9d20 │ │ │ │ @ instruction: 0x01a9ee10 │ │ │ │ @ instruction: 0x012b9d28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq lr, [r9, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -580690,34 +580690,34 @@ │ │ │ │ lsleq sl, r0 @ │ │ │ │ @ instruction: 0x012b9f50 │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b9ee8 │ │ │ │ smlawbeq fp, r0, lr, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - strdeq pc, [fp, -r0]! │ │ │ │ + @ instruction: 0x0129b640 │ │ │ │ + @ instruction: 0x01a1c208 │ │ │ │ @ instruction: 0x01287a58 │ │ │ │ @ instruction: 0x01a2a768 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b9f68 │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ + @ instruction: 0x012b9fa8 │ │ │ │ + @ instruction: 0x01237950 │ │ │ │ smlawbeq fp, r8, pc, r9 @ │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ @ instruction: 0x012b9f90 │ │ │ │ strdeq r9, [fp, -r8]! │ │ │ │ @ instruction: 0x012b9eb8 │ │ │ │ smulbbeq r7, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r0, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, ror #26 │ │ │ │ - teqeq r1, r8, ror #2 │ │ │ │ - @ instruction: 0x012b9f78 │ │ │ │ + @ instruction: 0x012ba8a0 │ │ │ │ + teqeq r9, r0, ror ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x012b9fb0 │ │ │ │ andle r0, r0, r5 │ │ │ │ strdeq sl, [fp, -r8]! │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x012ba118 │ │ │ │ @@ -581282,16 +581282,16 @@ │ │ │ │ @ instruction: 0x012ba840 │ │ │ │ @ instruction: 0x012b5720 │ │ │ │ andle r0, r0, r6 │ │ │ │ @ instruction: 0x012aacb8 │ │ │ │ @ instruction: 0x01a1c690 │ │ │ │ strdeq sl, [fp, -r8]! │ │ │ │ @ instruction: 0x012ba890 │ │ │ │ - @ instruction: 0x012bb428 │ │ │ │ - @ instruction: 0x012a6e40 │ │ │ │ + @ instruction: 0x012b7120 │ │ │ │ + cmneq ip, r8, lsr #24 │ │ │ │ @ instruction: 0x012ba8b0 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x012ba820 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ba910 │ │ │ │ @@ -581672,16 +581672,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012bace8 │ │ │ │ cmneq r3, r8, asr r2 │ │ │ │ @ instruction: 0x012baeb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - strheq fp, [fp, -r0]! │ │ │ │ - cmneq sp, r8, lsl sl │ │ │ │ + smlawteq fp, r8, sp, ip │ │ │ │ + @ instruction: 0x012b9f60 │ │ │ │ smlawteq fp, r8, lr, sl │ │ │ │ cmneq r1, r8, lsl #20 │ │ │ │ ldrdeq sl, [fp, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a22310 │ │ │ │ @ instruction: 0x012baee0 │ │ │ │ @@ -581798,16 +581798,16 @@ │ │ │ │ strdeq fp, [fp, -r8]! │ │ │ │ strdeq sl, [fp, -r8]! │ │ │ │ strdeq r0, [r7, #-88]! @ 0xffffffa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sp, [r7, r0]! │ │ │ │ @ instruction: 0x012bb0a0 │ │ │ │ andle r0, r0, r6 │ │ │ │ - @ instruction: 0x012bb308 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + msreq CPSR_fx, r0, ror #9 │ │ │ │ + @ instruction: 0x012b99e8 │ │ │ │ smlawteq fp, r8, r0, fp │ │ │ │ cmneq sl, r8, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a46288 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, asr #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -581949,15 +581949,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [fp, -r8]! │ │ │ │ @ instruction: 0x012bb2e8 │ │ │ │ andle r0, r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab9a30 │ │ │ │ + ldrdeq ip, [sl, -r0]! │ │ │ │ @ instruction: 0x012bb318 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012b7b40 │ │ │ │ strdeq r7, [r9, #-24]! @ 0xffffffe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -582021,15 +582021,15 @@ │ │ │ │ smlawbeq fp, r0, r4, fp │ │ │ │ @ instruction: 0x012bb408 │ │ │ │ @ instruction: 0x012bb420 │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012bb358 │ │ │ │ @ instruction: 0x012bb6e8 │ │ │ │ - @ instruction: 0x012befb0 │ │ │ │ + ldrdeq lr, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, asr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x012bb6e0 │ │ │ │ @@ -582196,16 +582196,16 @@ │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a95018 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012b6300 │ │ │ │ - @ instruction: 0x016d0398 │ │ │ │ + @ instruction: 0x012bb308 │ │ │ │ + @ instruction: 0x01aef8b0 │ │ │ │ strdeq fp, [fp, -r8]! │ │ │ │ strheq r9, [fp, -r8]! │ │ │ │ @ instruction: 0x012bb700 │ │ │ │ @ instruction: 0x012b9120 │ │ │ │ smlawbeq fp, r0, r6, fp │ │ │ │ cmneq r1, r8, lsl #21 │ │ │ │ @ instruction: 0x012bb248 │ │ │ │ @@ -582414,16 +582414,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012bba40 │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ strdeq fp, [fp, -r0]! │ │ │ │ @ instruction: 0x01a22388 │ │ │ │ @ instruction: 0x012bba30 │ │ │ │ tsteq r3, r0, ror #16 │ │ │ │ - @ instruction: 0x0121ae40 │ │ │ │ - @ instruction: 0x01b149d0 │ │ │ │ + ldrdeq lr, [fp, -r8]! │ │ │ │ + @ instruction: 0x012bb428 │ │ │ │ @ instruction: 0x012bba68 │ │ │ │ cmneq r4, r8, asr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [r4, r8]! │ │ │ │ @ instruction: 0x012bba70 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -583346,16 +583346,16 @@ │ │ │ │ @ instruction: 0x012bc8b8 │ │ │ │ ldrdeq ip, [fp, -r0]! │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ @ instruction: 0x012f87e0 │ │ │ │ cmneq r9, r8, lsl #5 │ │ │ │ @ instruction: 0x012baf10 │ │ │ │ smulbteq sl, r8, r3 │ │ │ │ - smlawteq fp, r8, sp, ip │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + lsreq r5, r0, #12 │ │ │ │ @ instruction: 0x012bcd98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl #5 │ │ │ │ @ instruction: 0x012bc900 │ │ │ │ cmneq r1, r8, lsr ip │ │ │ │ @ instruction: 0x012bc908 │ │ │ │ @@ -583661,15 +583661,15 @@ │ │ │ │ @ instruction: 0x012bcd60 │ │ │ │ cmneq r7, r8, lsl #14 │ │ │ │ teqeq r2, r8, lsl r7 │ │ │ │ @ instruction: 0x01a42890 │ │ │ │ @ instruction: 0x012bcde8 │ │ │ │ @ instruction: 0x012bcdb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x012bc8e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r5 │ │ │ │ strdeq ip, [fp, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a46a08 │ │ │ │ @ instruction: 0x012bce90 │ │ │ │ @@ -583746,16 +583746,16 @@ │ │ │ │ strheq sl, [r1, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x012bcf10 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012bd010 │ │ │ │ - lsleq r1, r0 @ │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ @ instruction: 0x012bcf30 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45b30 │ │ │ │ @ instruction: 0x012bcf90 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ @@ -583807,15 +583807,15 @@ │ │ │ │ @ instruction: 0x012bd008 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75650 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq pc, r8, #12 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq fp, r0, ip, r9 │ │ │ │ + @ instruction: 0x012bcf20 │ │ │ │ qsubeq sp, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012bcd40 │ │ │ │ @ instruction: 0x012bd030 │ │ │ │ cmneq r8, r8, ror #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -585328,16 +585328,16 @@ │ │ │ │ cmneq sl, r8, lsl r4 │ │ │ │ smlawteq fp, r8, r7, lr │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ @ instruction: 0x012bb070 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, #9 │ │ │ │ - @ instruction: 0x012be820 │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + biceq r5, r0, r8, lsr #12 │ │ │ │ @ instruction: 0x012be7e8 │ │ │ │ ldrdeq sl, [r1, #-232]! @ 0xffffff18 │ │ │ │ strdeq lr, [fp, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a22680 │ │ │ │ ldrdeq ip, [fp, -r8]! │ │ │ │ @@ -585346,16 +585346,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a81388 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012bcf20 │ │ │ │ - strdeq r1, [sl, -r0]! │ │ │ │ + smlawbeq fp, r0, r8, lr │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, ror r5 │ │ │ │ @ instruction: 0x012be840 │ │ │ │ tsteq r3, r8, lsl r8 │ │ │ │ cmneq sl, r8, lsr r4 │ │ │ │ @@ -585371,17 +585371,17 @@ │ │ │ │ @ instruction: 0x012be440 │ │ │ │ @ instruction: 0x012be850 │ │ │ │ @ instruction: 0x012be878 │ │ │ │ ldrdeq r5, [r7, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a756a0 │ │ │ │ @ instruction: 0x012be9e0 │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ - @ instruction: 0x012be9b8 │ │ │ │ - @ instruction: 0x012923b8 │ │ │ │ + addeq ip, r9, r8, lsr #10 │ │ │ │ + msreq (UNDEF: 57), r0, ror #23 │ │ │ │ + @ instruction: 0x012b99e8 │ │ │ │ @ instruction: 0x012be898 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012be930 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012be8b0 │ │ │ │ @@ -585449,25 +585449,25 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a813b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawteq fp, r0, r9, lr │ │ │ │ - @ instruction: 0x012c4a70 │ │ │ │ - @ instruction: 0x012baeb8 │ │ │ │ - cmneq sp, r8, lsl #20 │ │ │ │ + @ instruction: 0x01ab75a0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b20d98 │ │ │ │ ldrdeq lr, [fp, -r0]! │ │ │ │ lsreq ip, r8, sl │ │ │ │ ldrdeq lr, [fp, -r8]! │ │ │ │ @ instruction: 0x01a756a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r5, [r7, r0]! │ │ │ │ - ldrdeq lr, [fp, -r8]! │ │ │ │ - qdsubeq r1, r8, sp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a94208 │ │ │ │ @ instruction: 0x012beab8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012beab0 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ msreq CPSR_fxc, r8, lsr sp │ │ │ │ @@ -585526,16 +585526,16 @@ │ │ │ │ ldrdeq r5, [r9, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a887c8 │ │ │ │ @ instruction: 0x012beae8 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad1658 │ │ │ │ + subeq r8, pc, #88 @ 0x58 │ │ │ │ + subseq r8, sp, #216, 22 @ 0x36000 │ │ │ │ teqeq lr, r0 @ │ │ │ │ ldrdeq pc, [r3, r0]! │ │ │ │ @ instruction: 0x012beb38 │ │ │ │ strdeq lr, [fp, -r8]! │ │ │ │ @ instruction: 0x012beb10 │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ @ instruction: 0x012be950 │ │ │ │ @@ -585830,16 +585830,16 @@ │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x012bef08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012bef28 │ │ │ │ andle r0, r0, r1 │ │ │ │ - smulwbeq ip, r8, lr │ │ │ │ - strdeq lr, [fp, -r0]! │ │ │ │ + @ instruction: 0x012b5450 │ │ │ │ + @ instruction: 0x012b99e8 │ │ │ │ msreq CPSR_fxc, r8, lsr #32 │ │ │ │ lsleq r0, r0 @ │ │ │ │ ldrdeq r2, [r9, -r8]! │ │ │ │ @ instruction: 0x01a22720 │ │ │ │ msreq CPSR_fxc, r0, lsr #32 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x012befe0 │ │ │ │ @@ -586042,16 +586042,16 @@ │ │ │ │ cmneq r8, r8, ror #21 │ │ │ │ msreq R11_fiq, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq R11_fiq, r8, ror #5 │ │ │ │ tsteq r2, r8, asr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r0, ror #16 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b195e8 │ │ │ │ + strdeq pc, [fp, -r0]! │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ msreq (UNDEF: 59), r8, lsr #6 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ msreq (UNDEF: 59), r8, lsl r3 │ │ │ │ strdeq r6, [r4, #-104]! @ 0xffffff98 │ │ │ │ msreq (UNDEF: 59), r0, lsr #6 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -586422,16 +586422,16 @@ │ │ │ │ smlawteq fp, r8, r8, pc @ │ │ │ │ msreq CPSR_fxc, r0, ror #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #1 │ │ │ │ - smlawteq r9, r0, lr, ip │ │ │ │ - @ instruction: 0x012b93e8 │ │ │ │ + strdeq pc, [fp, -r0]! │ │ │ │ + @ instruction: 0x01ac0d58 │ │ │ │ @ instruction: 0x0128cde8 │ │ │ │ lsleq r4, r0 @ │ │ │ │ msreq CPSR_fxc, r0, lsr r9 │ │ │ │ strdeq pc, [fp, -r8]! │ │ │ │ msreq (UNDEF: 59), r8, lsl fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -586614,16 +586614,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq fp, r0, fp, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r2, r8, #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 59), r8, lsr #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrsheq r5, [r3, -r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10420 │ │ │ │ @ instruction: 0x012c3398 │ │ │ │ @ instruction: 0x01a227c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa6d90 │ │ │ │ msreq CPSR_fxc, r8, lsr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fxc, r0, lsr ip │ │ │ │ @@ -587232,16 +587232,16 @@ │ │ │ │ lsleq r7, r8, r7 │ │ │ │ smlawteq ip, r0, r5, r0 │ │ │ │ @ instruction: 0x012c0578 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ smlawteq fp, r0, pc, r9 @ │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ - smlawteq r8, r0, r6, ip │ │ │ │ - asreq fp, r8, #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + msreq (UNDEF: 59), r0, lsl #6 │ │ │ │ smlawbeq ip, r0, r8, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0129eb48 │ │ │ │ @ instruction: 0x01a9fb30 │ │ │ │ ldrdeq r0, [ip, -r0]! @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r9, r8 @ │ │ │ │ @@ -587812,15 +587812,15 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012c0e98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawteq ip, r0, sp, r0 │ │ │ │ cmneq fp, r8, lsl #20 │ │ │ │ - @ instruction: 0x012ca598 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012c0598 │ │ │ │ @ instruction: 0x0128ae30 │ │ │ │ @ instruction: 0x01a99f28 │ │ │ │ smulwteq ip, r0, lr │ │ │ │ @ instruction: 0x0103abb0 │ │ │ │ smlawteq ip, r8, lr, r0 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @@ -587866,24 +587866,24 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d998 │ │ │ │ @ instruction: 0x012c0f78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acb7a8 │ │ │ │ + smulwbeq ip, r0, pc @ │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r5, [r7, r0]! │ │ │ │ @ instruction: 0x012c0f98 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fxc, r8, asr ip │ │ │ │ - teqeq r3, r0, lsl #2 │ │ │ │ - @ instruction: 0x01a1bee8 │ │ │ │ + subeq r4, r9, #240, 22 @ 0x3c000 │ │ │ │ + smulwbeq ip, r8, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0103e7b0 │ │ │ │ @ instruction: 0x012c0fb0 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012c0fb8 │ │ │ │ @@ -591638,16 +591638,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_fx, r8, ror r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, ror #10 │ │ │ │ - @ instruction: 0x012cac48 │ │ │ │ - smulwbeq ip, r0, pc @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ smlawbeq ip, r0, sl, r4 │ │ │ │ @ instruction: 0x012b1eb8 │ │ │ │ smlawbeq ip, r8, sl, r4 │ │ │ │ @ instruction: 0x012b1f28 │ │ │ │ @ instruction: 0x012c4a08 │ │ │ │ strdeq fp, [r1, #-104]! @ 0xffffff98 │ │ │ │ smlawbeq ip, r8, r6, r4 │ │ │ │ @@ -591666,16 +591666,16 @@ │ │ │ │ @ instruction: 0x012aed68 │ │ │ │ ldrdeq r4, [ip, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75b50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - msreq CPSR_fx, r0, ror r4 │ │ │ │ - @ instruction: 0x012b93e8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012ce068 │ │ │ │ teqeq r2, r8, lsl #13 │ │ │ │ smlawteq ip, r0, r5, r4 │ │ │ │ strdeq r4, [ip, -r8]! │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ @ instruction: 0x012c4800 │ │ │ │ @ instruction: 0x01a22ce8 │ │ │ │ @ instruction: 0x012c4b08 │ │ │ │ @@ -595784,16 +595784,16 @@ │ │ │ │ @ instruction: 0x01a4b238 │ │ │ │ @ instruction: 0x012c8b28 │ │ │ │ @ instruction: 0x012c8ba8 │ │ │ │ @ instruction: 0x012c8aa8 │ │ │ │ cmneq r7, r8, asr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - teqeq r2, r8, lsl #3 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + smlawbeq fp, r8, r8, lr │ │ │ │ + @ instruction: 0x012c0598 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smultbeq r8, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq ip, [fp, #-216]! @ 0xffffff28 │ │ │ │ @ instruction: 0x012c8d00 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ @ instruction: 0x012ad560 │ │ │ │ @@ -595944,16 +595944,16 @@ │ │ │ │ @ instruction: 0x01289240 │ │ │ │ @ instruction: 0x012c8da8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012c8d50 │ │ │ │ strdeq r7, [r7, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0x012c8d90 │ │ │ │ andle r0, r0, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ + @ instruction: 0x012ca448 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ @ instruction: 0x012c8de0 │ │ │ │ cmneq r8, r8, ror #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -597388,16 +597388,16 @@ │ │ │ │ @ instruction: 0x01a4b288 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ca428 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smultbeq r8, r8, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, lsl ip │ │ │ │ - @ instruction: 0x0128cde8 │ │ │ │ - lsleq r4, r0 @ │ │ │ │ + msreq (UNDEF: 57), r8, ror fp │ │ │ │ + smlawbeq fp, r0, r2, r5 │ │ │ │ @ instruction: 0x012ca4a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01289240 │ │ │ │ @ instruction: 0x01a75d08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ca458 │ │ │ │ @ instruction: 0x012ca470 │ │ │ │ @@ -597472,16 +597472,16 @@ │ │ │ │ cmneq sl, r8, asr #4 │ │ │ │ smlawbeq ip, r8, r5, sl │ │ │ │ @ instruction: 0x01a3fe88 │ │ │ │ @ instruction: 0x012c5110 │ │ │ │ ldrdeq fp, [r4, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x012cc178 │ │ │ │ - @ instruction: 0x012ca448 │ │ │ │ + @ instruction: 0x012befb0 │ │ │ │ + @ instruction: 0x012c0598 │ │ │ │ @ instruction: 0x012ca5a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012ca5b8 │ │ │ │ @ instruction: 0x012a6e40 │ │ │ │ smlawteq ip, r0, r5, sl │ │ │ │ @@ -597492,24 +597492,24 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b2118 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ - smlawbeq r8, r0, r2, r8 │ │ │ │ - asreq r8, r0, #17 │ │ │ │ + strdeq sl, [ip, -r8]! │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x012ca608 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01ac0d80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75d58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r9, r0, lsr r8 │ │ │ │ + @ instruction: 0x01b10420 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7ef48 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a7b8c0 │ │ │ │ @ instruction: 0x012ca658 │ │ │ │ @ instruction: 0x012ca618 │ │ │ │ @ instruction: 0x012ca900 │ │ │ │ @@ -597908,16 +597908,16 @@ │ │ │ │ @ instruction: 0x012ca5e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a23238 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012cac58 │ │ │ │ - @ instruction: 0x012d4400 │ │ │ │ - @ instruction: 0x012c8db8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012cac48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa4f68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012caa30 │ │ │ │ smlawbeq ip, r8, ip, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -598148,16 +598148,16 @@ │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x0125aa10 │ │ │ │ @ instruction: 0x01a76910 │ │ │ │ qsubeq fp, r8, ip │ │ │ │ @ instruction: 0x012cb018 │ │ │ │ - @ instruction: 0x012cdd60 │ │ │ │ - @ instruction: 0x01abc0a0 │ │ │ │ + @ instruction: 0x012cba60 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r7 │ │ │ │ @ instruction: 0x012cb040 │ │ │ │ @ instruction: 0x01a79228 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr #20 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @@ -598802,16 +598802,16 @@ │ │ │ │ @ instruction: 0x012cba38 │ │ │ │ teqeq sl, r0, asr fp │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0121b620 │ │ │ │ - qdsubeq r1, r8, sp │ │ │ │ + subseq ip, r9, #8, 26 @ 0x200 │ │ │ │ + @ instruction: 0x012cac68 │ │ │ │ andle r0, r0, r5 │ │ │ │ lsreq ip, r8, #12 │ │ │ │ @ instruction: 0x012ca9a0 │ │ │ │ @ instruction: 0x012ac500 │ │ │ │ @ instruction: 0x012cbaa0 │ │ │ │ lsleq r2, r0, #22 │ │ │ │ smlawbeq ip, r8, sl, fp │ │ │ │ @@ -598890,16 +598890,16 @@ │ │ │ │ teqeq sl, r0, lsl #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, sl │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ lsreq fp, r0, #20 │ │ │ │ strdeq fp, [ip, -r0]! │ │ │ │ @ instruction: 0x012cbbb0 │ │ │ │ - @ instruction: 0x012923b8 │ │ │ │ - @ instruction: 0x01ae0310 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq pc, [sl, -r8]! │ │ │ │ ldrdeq fp, [ip, -r0]! │ │ │ │ lsleq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r4, r8, lsl sp │ │ │ │ teqeq r4, r0, lsr sl │ │ │ │ @ instruction: 0x01a9ed98 │ │ │ │ @ instruction: 0x012cbd00 │ │ │ │ @@ -599256,30 +599256,30 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012cc168 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012cbfb0 │ │ │ │ andle r0, r0, r1 │ │ │ │ - @ instruction: 0x012ce078 │ │ │ │ - smlawteq ip, r0, fp, fp │ │ │ │ + @ instruction: 0x012cc1a0 │ │ │ │ + cmneq pc, r8, ror #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75f10 │ │ │ │ @ instruction: 0x012cc198 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012cc1b0 │ │ │ │ - lsleq r9, r8, r0 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x012caaa8 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r9, r0 @ │ │ │ │ + @ instruction: 0x01ac4728 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a23350 │ │ │ │ @ instruction: 0x0124af40 │ │ │ │ @ instruction: 0x01a7b820 │ │ │ │ @ instruction: 0x01200478 │ │ │ │ @ instruction: 0x01a2c5b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -599556,15 +599556,15 @@ │ │ │ │ @ instruction: 0x01a78210 │ │ │ │ @ instruction: 0x01286a00 │ │ │ │ @ instruction: 0x01a1c1e0 │ │ │ │ @ instruction: 0x012cc718 │ │ │ │ @ instruction: 0x012cc610 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012cc608 │ │ │ │ - subseq ip, lr, #232, 8 @ 0xe8000000 │ │ │ │ + subseq ip, lr, #24, 4 @ 0x80000001 │ │ │ │ ldrdeq r2, [sl, #-168]! @ 0xffffff58 │ │ │ │ @ instruction: 0x012cc638 │ │ │ │ cmneq r4, r8, ror lr │ │ │ │ @ instruction: 0x012cc640 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4b4b8 │ │ │ │ @@ -599788,16 +599788,16 @@ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawteq ip, r0, r9, ip │ │ │ │ @ instruction: 0x0103fdb8 │ │ │ │ cmneq fp, r8, lsl r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - smlawteq r0, r8, fp, r8 │ │ │ │ - qdsubeq r1, r8, sp │ │ │ │ + subeq r7, pc, #144, 16 @ 0x900000 │ │ │ │ + strdeq r1, [pc, r8]! │ │ │ │ strdeq ip, [ip, -r0]! │ │ │ │ @ instruction: 0x01a72e50 │ │ │ │ @ instruction: 0x012cc9e0 │ │ │ │ strheq r1, [r7, #-40]! @ 0xffffffd8 │ │ │ │ @ instruction: 0x012cc9e8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -601042,16 +601042,16 @@ │ │ │ │ @ instruction: 0x01a89e98 │ │ │ │ @ instruction: 0x012cdd50 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a116a0 │ │ │ │ - @ instruction: 0x012ce000 │ │ │ │ - @ instruction: 0x012cc1a0 │ │ │ │ + teqeq fp, r8, lsl #28 │ │ │ │ + smlawteq ip, r8, r9, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fe60 │ │ │ │ @ instruction: 0x012cdd68 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, fp │ │ │ │ @ instruction: 0x012cde70 │ │ │ │ @@ -601210,16 +601210,16 @@ │ │ │ │ @ instruction: 0x01a89fb0 │ │ │ │ strdeq sp, [ip, -r0]! │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012d4318 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012c8b38 │ │ │ │ + @ instruction: 0x012cac48 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ce008 │ │ │ │ @ instruction: 0x012ce020 │ │ │ │ smlabbeq r3, r0, r9, pc @ │ │ │ │ ldrdeq fp, [sl, #-56]! @ 0xffffffc8 │ │ │ │ @@ -601236,20 +601236,20 @@ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq lr, r8, ip │ │ │ │ - teqeq r3, r0, lsl fp │ │ │ │ - @ instruction: 0x01a1d298 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012ce078 │ │ │ │ @ instruction: 0x0127cd68 │ │ │ │ @ instruction: 0x01a239b8 │ │ │ │ - @ instruction: 0x012d54e0 │ │ │ │ - @ instruction: 0x012ce068 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + @ instruction: 0x012fc200 │ │ │ │ ldrdeq r0, [fp, -r8]! │ │ │ │ cmneq sl, r8, ror lr │ │ │ │ @ instruction: 0x012ce090 │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ smlawteq ip, r0, r0, lr │ │ │ │ @ instruction: 0x012ce2a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -601348,20 +601348,20 @@ │ │ │ │ cmneq r8, r8, rrx │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0 @ │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ce218 │ │ │ │ - @ instruction: 0x012ce238 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x012ca598 │ │ │ │ + @ instruction: 0x012cac48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a239e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x012ce348 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ strdeq r0, [fp, -r0]! @ │ │ │ │ cmneq sl, r8, ror lr │ │ │ │ @ instruction: 0x012ce290 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, rrx │ │ │ │ ldrdeq r5, [r7, r8]! │ │ │ │ @ instruction: 0x012ce260 │ │ │ │ @@ -601420,16 +601420,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012aa300 │ │ │ │ lsreq r8, r0 @ │ │ │ │ smlawbeq ip, r8, r3, lr │ │ │ │ @ instruction: 0x012ce330 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, sp │ │ │ │ - @ instruction: 0x012ce398 │ │ │ │ - @ instruction: 0x012ce228 │ │ │ │ + @ instruction: 0x012d4468 │ │ │ │ + @ instruction: 0x01ac0da8 │ │ │ │ @ instruction: 0x012ce358 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x012ce360 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ce2e8 │ │ │ │ cmneq r1, r8, ror sp │ │ │ │ strdeq lr, [ip, -r8]! │ │ │ │ @@ -601441,15 +601441,15 @@ │ │ │ │ @ instruction: 0x01289240 │ │ │ │ @ instruction: 0x01a2a1c8 │ │ │ │ smlawteq ip, r0, r3, lr │ │ │ │ smlawbeq ip, r0, r3, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a23a30 │ │ │ │ @ instruction: 0x012d4300 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01a2a600 │ │ │ │ ldrdeq lr, [ip, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ce3b0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ @ instruction: 0x012cb8b0 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ @@ -607546,22 +607546,22 @@ │ │ │ │ smlawteq sp, r0, r2, r4 │ │ │ │ @ instruction: 0x012d42b0 │ │ │ │ smlatbeq r4, r8, r7, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9a248 │ │ │ │ strdeq r4, [sp, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ - @ instruction: 0x012d4310 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + subeq r6, sp, #32, 8 @ 0x20000000 │ │ │ │ + smlawteq ip, r0, fp, fp │ │ │ │ smlawbeq r8, r0, sp, r0 │ │ │ │ @ instruction: 0x01a761b8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, lsr sl │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012d4318 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x012d4400 │ │ │ │ + @ instruction: 0x012d6de8 │ │ │ │ @ instruction: 0x012d4328 │ │ │ │ cmneq sl, r8, asr #18 │ │ │ │ @ instruction: 0x012d4390 │ │ │ │ cmneq sl, r8, asr r9 │ │ │ │ @ instruction: 0x012d4338 │ │ │ │ @ instruction: 0x01a1d338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -607610,16 +607610,16 @@ │ │ │ │ @ instruction: 0x012a6608 │ │ │ │ @ instruction: 0x012d4370 │ │ │ │ strheq sp, [r1, #-168]! @ 0xffffff58 │ │ │ │ @ instruction: 0x012d4230 │ │ │ │ ldrdeq r4, [sp, -r8]! │ │ │ │ teqeq r1, r0, asr #8 │ │ │ │ @ instruction: 0x01a761e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012cb028 │ │ │ │ + @ instruction: 0x012cc178 │ │ │ │ + ldrdeq r7, [pc, #-104] @ 12d43a4 <__bss_end__@@Base+0x4775e8> │ │ │ │ @ instruction: 0x012d4410 │ │ │ │ ldrdeq r7, [r8, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq sl, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x012d4418 │ │ │ │ @@ -607637,21 +607637,21 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r3, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a81e50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012b93b8 │ │ │ │ + @ instruction: 0x01b10470 │ │ │ │ @ instruction: 0x012d4478 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012d5908 │ │ │ │ - asreq lr, r8, r6 │ │ │ │ + smlawteq sp, r8, r3, r5 │ │ │ │ + @ instruction: 0x012ac378 │ │ │ │ @ instruction: 0x012d44a8 │ │ │ │ cmneq sl, r8, lsl #19 │ │ │ │ @ instruction: 0x012d4498 │ │ │ │ cmneq r4, r8, lsl pc │ │ │ │ @ instruction: 0x012d44a0 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -608574,16 +608574,16 @@ │ │ │ │ ldrdeq r3, [r3, -r8] │ │ │ │ @ instruction: 0x012d5300 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ @ instruction: 0x012d5308 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq sp, r8, r2, r5 │ │ │ │ cmneq r7, r8, asr #13 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1f20 │ │ │ │ + smlawbeq sp, r8, r3, r5 │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ @ instruction: 0x012d6970 │ │ │ │ @ instruction: 0x01a8a4b0 │ │ │ │ @ instruction: 0x012d5328 │ │ │ │ @ instruction: 0x01a769b0 │ │ │ │ @ instruction: 0x012d5330 │ │ │ │ @ instruction: 0x01a7bdc0 │ │ │ │ @ instruction: 0x012d5340 │ │ │ │ @@ -608604,46 +608604,46 @@ │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x012d5378 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012d5098 │ │ │ │ cmneq sl, r8, lsl #23 │ │ │ │ - @ instruction: 0x012d65e8 │ │ │ │ - smlawbeq fp, r0, r3, r9 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b17950 │ │ │ │ @ instruction: 0x012d5398 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012d53a8 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - subseq r3, r5, #24, 2 │ │ │ │ - @ instruction: 0x01af1f48 │ │ │ │ + subseq r6, lr, #48, 10 @ 0xc000000 │ │ │ │ + @ instruction: 0x01abee68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d1a0 │ │ │ │ @ instruction: 0x012d53b8 │ │ │ │ andle r0, r0, r4 │ │ │ │ - @ instruction: 0x0128e210 │ │ │ │ - roreq r9, r0, #16 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012d5310 │ │ │ │ teqeq r6, r8 @ │ │ │ │ @ instruction: 0x01a9f608 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl #23 │ │ │ │ strdeq r5, [sp, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012d54b8 │ │ │ │ cmneq r8, r8, lsr r5 │ │ │ │ - subseq r3, ip, #136, 24 @ 0x8800 │ │ │ │ - @ instruction: 0x01af1f70 │ │ │ │ + @ instruction: 0x012d53b0 │ │ │ │ + @ instruction: 0x01abee90 │ │ │ │ teqeq r0, r8, lsl r2 │ │ │ │ @ instruction: 0x01aa88c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11010 │ │ │ │ @ instruction: 0x012d5418 │ │ │ │ @@ -608690,16 +608690,16 @@ │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ ldrdeq r5, [sp, -r0]! │ │ │ │ @ instruction: 0x012d5560 │ │ │ │ @ instruction: 0x012d5440 │ │ │ │ cmneq r7, r8, ror #13 │ │ │ │ teqeq r3, r0, asr #30 │ │ │ │ @ instruction: 0x01aa8d98 │ │ │ │ - @ instruction: 0x012fbd60 │ │ │ │ - smlawteq sp, r8, r3, r5 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ + ldrdeq ip, [sl, -r0]! │ │ │ │ ldrdeq sl, [ip, -r8]! │ │ │ │ cmneq fp, r8, lsl #23 │ │ │ │ smlawbeq sp, r0, r3, r5 │ │ │ │ cmneq sl, r8, asr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x012d5528 │ │ │ │ @@ -608956,16 +608956,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smulbteq fp, r8, r7 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ @ instruction: 0x01a76190 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r5, [sp, -r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asreq lr, r8, r6 │ │ │ │ + @ instruction: 0x012d5400 │ │ │ │ + @ instruction: 0x01abeeb8 │ │ │ │ @ instruction: 0x012d5958 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq ip, [r1, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq r0, r0, lsr #3 │ │ │ │ @@ -609592,18 +609592,18 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a81ec8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2c748 │ │ │ │ - @ instruction: 0x012d6300 │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b17a40 │ │ │ │ + @ instruction: 0x012d65e8 │ │ │ │ + ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ + @ instruction: 0x012d5908 │ │ │ │ + @ instruction: 0x01abeee0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x012d6318 │ │ │ │ @ instruction: 0x0161dd98 │ │ │ │ @ instruction: 0x012d6320 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -609781,15 +609781,15 @@ │ │ │ │ ldrdeq r6, [sp, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2c748 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [sp, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r6, [sp, -r8]! │ │ │ │ + ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ strdeq r6, [sp, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012d6660 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012d6640 │ │ │ │ @@ -609954,16 +609954,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a24228 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - smlawbeq sp, r0, lr, r6 │ │ │ │ - @ instruction: 0x012b9140 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + lsreq r5, r0, #12 │ │ │ │ @ instruction: 0x012d6c60 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x012d68b8 │ │ │ │ cmneq r2, r8, ror #12 │ │ │ │ smlawteq sp, r0, r8, r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -610292,16 +610292,16 @@ │ │ │ │ ldrdeq r0, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0121a768 │ │ │ │ strdeq fp, [r4, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ - @ instruction: 0x012d6e58 │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012d68a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76618 │ │ │ │ @ instruction: 0x012d6e00 │ │ │ │ cmneq r1, r8, lsr pc │ │ │ │ @ instruction: 0x012d6e08 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -610320,26 +610320,26 @@ │ │ │ │ ldrdeq r1, [r7, #-136]! @ 0xffffff78 │ │ │ │ @ instruction: 0x012d6e48 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76488 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + teqeq r0, r8 @ │ │ │ │ + lsreq ip, r0, sp │ │ │ │ @ instruction: 0x012d6e68 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x012d6e70 │ │ │ │ @ instruction: 0x012a0368 │ │ │ │ strdeq r6, [sp, -r8]! │ │ │ │ cmneq r1, r8, lsr #30 │ │ │ │ @ instruction: 0x012d6d00 │ │ │ │ @ instruction: 0x012d6e60 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012d6de8 │ │ │ │ + teqeq r0, r8, asr #27 │ │ │ │ + lsleq r0, r8, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 107), r8, lsl #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4bb48 │ │ │ │ @ instruction: 0x012cdd68 │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x012d71a0 │ │ │ │ @@ -610548,16 +610548,16 @@ │ │ │ │ cmneq r8, r8, asr #15 │ │ │ │ ldrdeq r7, [sp, -r8]! │ │ │ │ @ instruction: 0x01a85e88 │ │ │ │ teqeq r4, r0, lsr #12 │ │ │ │ @ instruction: 0x01a10b10 │ │ │ │ @ instruction: 0x012da508 │ │ │ │ cmneq fp, r8, lsr #11 │ │ │ │ - smlawteq sp, r0, sp, r7 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x012e2ce0 │ │ │ │ + moveq r0, r8 │ │ │ │ @ instruction: 0x01288808 │ │ │ │ @ instruction: 0x01a4bb70 │ │ │ │ @ instruction: 0x012d7238 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smultbeq sl, r8, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -611306,18 +611306,18 @@ │ │ │ │ ldrdeq r9, [r4, #-120]! @ 0xffffff88 │ │ │ │ @ instruction: 0x012d7d68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012d7da8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012d7db0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012635a8 │ │ │ │ - @ instruction: 0x01262508 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ @ instruction: 0x012d8020 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + lsreq r0, r8 @ │ │ │ │ @ instruction: 0x012cd528 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a28f08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r7, [sp, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -611458,16 +611458,16 @@ │ │ │ │ @ instruction: 0x012d7fe8 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012d8008 │ │ │ │ @ instruction: 0x012d7fe0 │ │ │ │ tsteq r3, r0, lsl sp │ │ │ │ - @ instruction: 0x01263668 │ │ │ │ - @ instruction: 0x01262508 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsreq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a765a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012d8040 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -612329,15 +612329,15 @@ │ │ │ │ smlatbeq r3, r8, r7, sp │ │ │ │ @ instruction: 0x012d8a10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012d8da0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012d8e28 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + smlawteq sp, r8, sp, r7 │ │ │ │ @ instruction: 0x012d8e00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r8, [sp, -r0]! │ │ │ │ @ instruction: 0x01248328 │ │ │ │ ldrdeq r8, [sp, -r8]! @ │ │ │ │ @ instruction: 0x012d8e98 │ │ │ │ @ instruction: 0x012d8d40 │ │ │ │ @@ -612356,16 +612356,16 @@ │ │ │ │ @ instruction: 0x01a9dd08 │ │ │ │ @ instruction: 0x012d8de0 │ │ │ │ andle r0, r0, sl │ │ │ │ @ instruction: 0x012d8e20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012636a8 │ │ │ │ - @ instruction: 0x01262508 │ │ │ │ + @ instruction: 0x012d9f48 │ │ │ │ + lsreq r0, r8 @ │ │ │ │ @ instruction: 0x012d8f30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012d8ea8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012d8e58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -613453,17 +613453,17 @@ │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012d9f30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r8, #30 │ │ │ │ @ instruction: 0x012d9f50 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - @ instruction: 0x012634e0 │ │ │ │ - @ instruction: 0x01262508 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x016d0a98 │ │ │ │ @ instruction: 0x012d3e30 │ │ │ │ cmneq fp, r8, lsr r5 │ │ │ │ @ instruction: 0x012da038 │ │ │ │ cmneq r8, r8, lsl #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -622514,16 +622514,16 @@ │ │ │ │ @ instruction: 0x01a77108 │ │ │ │ @ instruction: 0x012e2d90 │ │ │ │ cmneq r8, r8, ror #19 │ │ │ │ ldrdeq r2, [lr, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - strdeq r2, [lr, -r8]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq r0, r8, ror #26 │ │ │ │ + smlawteq sp, r0, sp, r7 │ │ │ │ strdeq r2, [lr, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012cdd68 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -622584,16 +622584,16 @@ │ │ │ │ @ instruction: 0x01a85960 │ │ │ │ @ instruction: 0x012e2de8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [lr, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01263520 │ │ │ │ - @ instruction: 0x01262508 │ │ │ │ + @ instruction: 0x012e3840 │ │ │ │ + ldrdeq ip, [r0, r0]! │ │ │ │ @ instruction: 0x012e2e08 │ │ │ │ tsteq r4, r8, asr #14 │ │ │ │ @ instruction: 0x016bb798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0, ror #24 │ │ │ │ @ instruction: 0x012e2e20 │ │ │ │ @@ -622721,15 +622721,15 @@ │ │ │ │ @ instruction: 0x012e2f70 │ │ │ │ cmneq r7, r8, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @ instruction: 0x012e3070 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01ad58c0 │ │ │ │ @ instruction: 0x012e3068 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r0, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -622742,32 +622742,32 @@ │ │ │ │ @ instruction: 0x012e1138 │ │ │ │ smlabteq r3, r8, sp, r2 │ │ │ │ @ instruction: 0x01a83138 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r3, r8, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012635e8 │ │ │ │ - @ instruction: 0x01262508 │ │ │ │ + @ instruction: 0x012e3108 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ smlawbeq lr, r0, r0, r3 │ │ │ │ strheq pc, [r1, #-104]! @ 0xffffff98 @ │ │ │ │ smlawbeq lr, r8, r0, r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a24ac0 │ │ │ │ strheq r3, [lr, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + asreq ip, r0, #19 │ │ │ │ @ instruction: 0x012e1778 │ │ │ │ tsteq r2, r0, lsl r4 │ │ │ │ @ instruction: 0x012e3098 │ │ │ │ @ instruction: 0x012e3060 │ │ │ │ @ instruction: 0x012e3170 │ │ │ │ cmneq r8, r8, lsl #21 │ │ │ │ - @ instruction: 0x01263628 │ │ │ │ - @ instruction: 0x01262508 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10100 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatteq r4, r0, r2, r6 │ │ │ │ ldrdeq r3, [lr, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -622780,16 +622780,16 @@ │ │ │ │ @ instruction: 0x01298de0 │ │ │ │ @ instruction: 0x012e3078 │ │ │ │ msreq (UNDEF: 97), r8, lsr #13 │ │ │ │ smlawteq lr, r0, lr, r2 │ │ │ │ @ instruction: 0x012e30e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq lr, r8, r0, r3 │ │ │ │ - @ instruction: 0x012e3840 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012e3090 │ │ │ │ @ instruction: 0x012e3120 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012086e8 │ │ │ │ ldrdeq r7, [r7, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012e3698 │ │ │ │ @@ -623242,16 +623242,16 @@ │ │ │ │ @ instruction: 0x012e3818 │ │ │ │ @ instruction: 0x012e3838 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq ip, r0, r6, sp │ │ │ │ @ instruction: 0x01a24b10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x01263568 │ │ │ │ - @ instruction: 0x01262508 │ │ │ │ + @ instruction: 0x012fba70 │ │ │ │ + @ instruction: 0x012e3018 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, #9 │ │ │ │ @ instruction: 0x012e3858 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012e3878 │ │ │ │ @@ -623306,18 +623306,18 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawteq r4, r0, sl, r1 │ │ │ │ strdeq r7, [r7, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012e3928 │ │ │ │ smlawteq ip, r0, sl, r1 │ │ │ │ cmneq sl, r8, ror #3 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012a0040 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012a0030 │ │ │ │ + @ instruction: 0x012e3948 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + subseq fp, r4, #88, 10 @ 0x16000000 │ │ │ │ + teqeq r1, r8, ror #16 │ │ │ │ @ instruction: 0x012e3958 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012e3a08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -623410,16 +623410,16 @@ │ │ │ │ @ instruction: 0x012e3a50 │ │ │ │ ldrdeq r3, [lr, -r0]! │ │ │ │ msreq (UNDEF: 113), r8, lsl #15 │ │ │ │ ldrdeq r3, [lr, -r8]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a24b38 │ │ │ │ - teqeq r0, r0, asr #1 │ │ │ │ - @ instruction: 0x012a0010 │ │ │ │ + @ instruction: 0x012f7d50 │ │ │ │ + @ instruction: 0x01affb98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r0, asr ip │ │ │ │ @ instruction: 0x012e3b00 │ │ │ │ @ instruction: 0x01a7ce78 │ │ │ │ @ instruction: 0x012e3ab8 │ │ │ │ @@ -625516,18 +625516,18 @@ │ │ │ │ ldrdeq r8, [r2, #-200]! @ 0xffffff38 │ │ │ │ @ instruction: 0x012e5bb8 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - ldrdeq r5, [lr, -r0]! │ │ │ │ - lsreq ip, r8, sl │ │ │ │ - smlawteq pc, r0, r8, r4 @ │ │ │ │ - @ instruction: 0x01b16be0 │ │ │ │ + @ instruction: 0x012f6700 │ │ │ │ + @ instruction: 0x01abc118 │ │ │ │ + @ instruction: 0x012e5f90 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ asreq r7, r0, #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a24d90 │ │ │ │ @ instruction: 0x012e5c18 │ │ │ │ ldrdeq r5, [lr, -r8]! │ │ │ │ @ instruction: 0x012e5c28 │ │ │ │ @@ -625758,16 +625758,16 @@ │ │ │ │ @ instruction: 0x012e5fe8 │ │ │ │ strdeq r5, [lr, -r0]! │ │ │ │ msreq SPSR_svc, r8, ror r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012e5f60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012f4818 │ │ │ │ - @ instruction: 0x01afcb78 │ │ │ │ + @ instruction: 0x012f47b8 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012e6090 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012e5fa8 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012e5fb8 │ │ │ │ @@ -633937,15 +633937,15 @@ │ │ │ │ @ instruction: 0x012edf58 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x012edf50 │ │ │ │ @ instruction: 0x01a14ee0 │ │ │ │ @ instruction: 0x012c3d20 │ │ │ │ ldrdeq ip, [r4, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01add778 │ │ │ │ + @ instruction: 0x01add688 │ │ │ │ @ instruction: 0x012edeb8 │ │ │ │ cmneq fp, r8, lsl #20 │ │ │ │ @ instruction: 0x012edf70 │ │ │ │ cmneq r2, r8, lsl r4 │ │ │ │ @ instruction: 0x012edf78 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -634037,15 +634037,15 @@ │ │ │ │ @ instruction: 0x012ee0e8 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x012ee0e0 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ qsubeq lr, r0, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad2968 │ │ │ │ + @ instruction: 0x01ad2a08 │ │ │ │ strdeq lr, [lr, -r8]! │ │ │ │ smlawteq r4, r0, sl, r1 │ │ │ │ @ instruction: 0x012ee100 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ee040 │ │ │ │ cmneq r7, r8, asr #26 │ │ │ │ @ instruction: 0x012ee308 │ │ │ │ @@ -638314,15 +638314,15 @@ │ │ │ │ cmneq sl, r8, ror pc │ │ │ │ @ instruction: 0x012f23b0 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ andle r0, r0, r1 │ │ │ │ cmneq sl, r8, ror pc │ │ │ │ - subeq r0, r2, #136, 4 @ 0x80000008 │ │ │ │ + subeq r0, r2, #128, 4 │ │ │ │ @ instruction: 0x012f23b8 │ │ │ │ ldrdeq r2, [pc, -r0]! │ │ │ │ @ instruction: 0x01a7ce78 │ │ │ │ strdeq r2, [pc, -r8]! │ │ │ │ cmneq sl, r8, ror pc │ │ │ │ @ instruction: 0x012f23e0 │ │ │ │ msreq SPSR_f, r8, lsr #32 │ │ │ │ @@ -640616,16 +640616,16 @@ │ │ │ │ cmneq sl, r8, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ lsleq ip, r0, #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f47a8 │ │ │ │ - @ instruction: 0x012f4810 │ │ │ │ - ldrdeq r2, [r0, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012f4350 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r4, [pc, -r0]! │ │ │ │ @ instruction: 0x01a79228 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -640638,18 +640638,18 @@ │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strbeq r3, [r1], #1240 @ 0x4d8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ + @ instruction: 0x012f4818 │ │ │ │ + ldrdeq r5, [lr, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012f47b8 │ │ │ │ + smulbbeq r1, r8, r8 │ │ │ │ @ instruction: 0x012f48a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f4838 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ smlawteq pc, r0, r9, r4 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -640682,16 +640682,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012e72e0 │ │ │ │ cmneq fp, r8, lsl #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2d378 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012e5f90 │ │ │ │ + @ instruction: 0x012f5990 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq ip, r8, asr pc │ │ │ │ @ instruction: 0x01aa8b40 │ │ │ │ @ instruction: 0x012f48e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa01e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -641758,16 +641758,16 @@ │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ @ instruction: 0x012f5960 │ │ │ │ ldrdeq r5, [pc, -r8]! │ │ │ │ smlawbeq pc, r8, r9, r5 @ │ │ │ │ @ instruction: 0x01a86f68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ - teqeq r0, r0 @ │ │ │ │ - smlawteq lr, r8, fp, r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012f4810 │ │ │ │ @ instruction: 0x012fac68 │ │ │ │ @ instruction: 0x01a8bcc0 │ │ │ │ @ instruction: 0x012f59b8 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ @ instruction: 0x012f59b0 │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ @ instruction: 0x012f5818 │ │ │ │ @@ -642619,17 +642619,17 @@ │ │ │ │ strdeq r6, [pc, -r0]! │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a25768 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl #25 │ │ │ │ @ instruction: 0x012f6708 │ │ │ │ - lsreq ip, r8, sl │ │ │ │ - teqeq r0, r0, lsr r3 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + asrseq r9, r0 @ │ │ │ │ + @ instruction: 0x012f7c18 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012f6718 │ │ │ │ @ instruction: 0x012f6648 │ │ │ │ smlawteq pc, r8, r8, r6 @ │ │ │ │ @ instruction: 0x012f66b0 │ │ │ │ @ instruction: 0x012f6728 │ │ │ │ msreq (UNDEF: 104), r8, ror #12 │ │ │ │ @ instruction: 0x012f6730 │ │ │ │ @@ -643968,16 +643968,16 @@ │ │ │ │ @ instruction: 0x012f7950 │ │ │ │ @ instruction: 0x012f7c08 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ ldrdeq r7, [pc, -r8]! │ │ │ │ smlawbeq pc, r0, r8, r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, asr #26 │ │ │ │ - teqeq r0, r8, lsl r1 │ │ │ │ - asreq r5, r8, r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f7cb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f7c28 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @@ -644046,16 +644046,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq pc, r0, r6, r7 @ │ │ │ │ @ instruction: 0x012f7d48 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ @ instruction: 0x012ee570 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - strdeq fp, [pc, -r0]! │ │ │ │ - @ instruction: 0x01ab7550 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawteq lr, r8, fp, r5 │ │ │ │ strdeq r7, [pc, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f7c48 │ │ │ │ smulbteq sl, r8, pc @ │ │ │ │ @ instruction: 0x012f7d70 │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ @ instruction: 0x012f7b58 │ │ │ │ @@ -645416,15 +645416,15 @@ │ │ │ │ @ instruction: 0x01a82b98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f9248 │ │ │ │ ldrdeq r4, [pc, -r0]! │ │ │ │ cmneq sl, r8, lsl #3 │ │ │ │ andle r0, r0, r1 │ │ │ │ cmneq sl, r8, lsl #3 │ │ │ │ - subeq r0, r2, #152, 4 @ 0x80000009 │ │ │ │ + subeq r0, r2, #144, 4 │ │ │ │ @ instruction: 0x012f92b0 │ │ │ │ @ instruction: 0x012f92e8 │ │ │ │ @ instruction: 0x01a7ce78 │ │ │ │ ldrdeq r9, [pc, -r0]! │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ ldrdeq r9, [pc, -r8]! │ │ │ │ @ instruction: 0x01296158 │ │ │ │ @@ -647958,18 +647958,18 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a1ebc0 │ │ │ │ @ instruction: 0x012fba68 │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ - @ instruction: 0x012fbdb0 │ │ │ │ - ldrdeq r2, [r0, r0]! │ │ │ │ - subseq r7, pc, #72, 18 @ 0x120000 │ │ │ │ - @ instruction: 0x01abdb58 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012e3ae0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012ce238 │ │ │ │ @ instruction: 0x012e5620 │ │ │ │ @ instruction: 0x01a2d9e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x012647a0 │ │ │ │ @ instruction: 0x01a2d9e0 │ │ │ │ umullle r3, r9, r4, r6 │ │ │ │ @@ -648146,15 +648146,15 @@ │ │ │ │ roreq lr, r8, r9 │ │ │ │ @ instruction: 0x012fbd50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fbd38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012fc248 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fba78 │ │ │ │ @ instruction: 0x012fbd70 │ │ │ │ smlabteq r4, r0, fp, lr │ │ │ │ cmneq fp, r8, ror fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fbd90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -648166,16 +648166,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012fbda0 │ │ │ │ cmneq r2, r8, lsl #2 │ │ │ │ @ instruction: 0x012fbda8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a259e8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16be0 │ │ │ │ + ldrdeq ip, [pc, -r8]! │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ smlawteq pc, r0, sp, fp @ │ │ │ │ @ instruction: 0x012fbfe0 │ │ │ │ @ instruction: 0x012fb998 │ │ │ │ msreq (UNDEF: 104), r8, lsl sl │ │ │ │ ldrdeq fp, [pc, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -648310,16 +648310,16 @@ │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [pc, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fbe50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012fc2b0 │ │ │ │ - @ instruction: 0x012fba70 │ │ │ │ + smlawbeq fp, r8, r8, r9 │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ qsubeq ip, r0, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fd500 │ │ │ │ @ instruction: 0x01a782b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2da58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -648368,16 +648368,16 @@ │ │ │ │ ldrdeq sp, [r2, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a43330 │ │ │ │ - @ instruction: 0x012fc290 │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ + subeq sl, r9, #80, 8 @ 0x50000000 │ │ │ │ + @ instruction: 0x012fbd60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fc0e0 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ @ instruction: 0x012fc0e8 │ │ │ │ strdeq r9, [r8, #-104]! @ 0xffffff98 │ │ │ │ @ instruction: 0x012fc100 │ │ │ │ @@ -648442,16 +648442,16 @@ │ │ │ │ @ instruction: 0x012fc140 │ │ │ │ ldrdeq ip, [pc, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fc1e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq ip, [pc, -r0]! │ │ │ │ smlatbeq r4, r0, fp, r1 │ │ │ │ - @ instruction: 0x012923b8 │ │ │ │ - @ instruction: 0x01adf618 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq r0, r0, lsl #10 │ │ │ │ @ instruction: 0x012fc228 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fc218 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -648460,16 +648460,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a78300 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012fc200 │ │ │ │ + @ instruction: 0x012fc290 │ │ │ │ + cmneq sp, r8, lsr #6 │ │ │ │ @ instruction: 0x012fc270 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11150 │ │ │ │ @ instruction: 0x012fcb38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fc298 │ │ │ │ @@ -648478,24 +648478,24 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawbeq pc, r0, r2, ip @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq lr, r8, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fc278 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16be0 │ │ │ │ + @ instruction: 0x012fc2b0 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x012fc2a0 │ │ │ │ @ instruction: 0x01a85960 │ │ │ │ @ instruction: 0x012fc2a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq ip, [pc, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012fc350 │ │ │ │ - ldrdeq ip, [pc, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r2, r8, #31 │ │ │ │ smlawteq pc, r0, r2, ip @ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq lr, r8, r9 │ │ │ │ @ instruction: 0x012fee08 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -648526,16 +648526,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012fb758 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7c018 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x0121e968 │ │ │ │ + @ instruction: 0x01b149d0 │ │ │ │ teqeq r0, r0, lsr #22 │ │ │ │ ldrdeq ip, [r8, r8]! │ │ │ │ @ instruction: 0x012fc368 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012fc378 │ │ │ │ @@ -648626,16 +648626,16 @@ │ │ │ │ cmneq r7, r8, ror #7 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsleq r1, r0 @ │ │ │ │ @ instruction: 0x012fc548 │ │ │ │ smlawteq pc, r8, r4, ip @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fc340 │ │ │ │ - smlawteq pc, r8, r5, sp @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq sp, [pc, r0]! │ │ │ │ strdeq ip, [pc, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq ip, [pc, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f9248 │ │ │ │ @ instruction: 0x012fc530 │ │ │ │ @@ -649708,16 +649708,16 @@ │ │ │ │ @ instruction: 0x012fd5a0 │ │ │ │ @ instruction: 0x012fd5b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r8, ror #16 │ │ │ │ + @ instruction: 0x012fd920 │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ @ instruction: 0x0128cde8 │ │ │ │ lsleq r4, r0 @ │ │ │ │ @ instruction: 0x012fe098 │ │ │ │ ldrdeq sp, [pc, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr r9 │ │ │ │ @ instruction: 0x012fd618 │ │ │ │ @@ -649744,16 +649744,16 @@ │ │ │ │ @ instruction: 0x01a297a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012de500 │ │ │ │ teqeq r2, r8, ror #9 │ │ │ │ @ instruction: 0x01aa8b68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a78440 │ │ │ │ - @ instruction: 0x012fd920 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq sp, [pc, r8]! │ │ │ │ @ instruction: 0x012fd668 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ @ instruction: 0x012fd678 │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ @ instruction: 0x012fd4e0 │ │ │ │ @@ -649922,15 +649922,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a43330 │ │ │ │ - strdeq lr, [pc, -r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq ip, r8, lsr #19 │ │ │ │ @ instruction: 0x01aa8b90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a78468 │ │ │ │ teqeq r0, r8, asr #14 │ │ │ │ cmneq fp, r8, lsl #21 │ │ │ │ @@ -651254,16 +651254,16 @@ │ │ │ │ cmneq sl, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatbeq r4, r8, sl, r0 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012fede0 │ │ │ │ - msreq (UNDEF: 47), r0, asr #28 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd320 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ @ instruction: 0x01a82f30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [pc, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ ldrdeq pc, [pc, -r8]! │ │ │ │ @@ -652298,16 +652298,16 @@ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a769b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r0, r8, asr #32 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq r0, r8, ror #13 │ │ │ │ + lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ smlawbeq pc, r0, lr, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 47), r0, ror #28 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ msreq (UNDEF: 47), r8, ror #28 │ │ │ │ @@ -652428,16 +652428,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8 │ │ │ │ msreq (UNDEF: 47), r8, asr #28 │ │ │ │ teqeq r0, r0, asr #32 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a94ac8 │ │ │ │ - teqeq r0, r8, ror #13 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd348 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sl, [fp, #-104]! @ 0xffffff98 │ │ │ │ teqeq r0, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq r0, r8, lsl r5 │ │ │ │ @@ -652852,16 +652852,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r0, ror #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r0, r8, asr #16 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq fp, [pc, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq r0, r8, lsl #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -652940,44 +652940,44 @@ │ │ │ │ teqeq r0, r8, lsl r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a21a78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ - teqeq r0, r8, ror r8 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq r0, r8, asr #32 │ │ │ │ + @ instruction: 0x01afd370 │ │ │ │ teqeq r0, r8, ror #16 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq r0, r0, ror #16 │ │ │ │ @ instruction: 0x01a1f6b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, asr #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a769b0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq r0, r8 @ │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ teqeq r0, r0 @ │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, ror r6 │ │ │ │ cmneq sl, r8, lsr #20 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ - @ instruction: 0x012fd658 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd398 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a341c8 │ │ │ │ ldrsbeq ip, [r1, -r0]! │ │ │ │ @ instruction: 0x01aa7740 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ + msreq (UNDEF: 47), r0, asr #28 │ │ │ │ + @ instruction: 0x012b5270 │ │ │ │ teqeq r0, r8, asr #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a769b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, asr #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -653006,16 +653006,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r8, asr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + subseq r0, pc, #104, 4 @ 0x80000006 │ │ │ │ + @ instruction: 0x01afd3c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl #27 │ │ │ │ teqeq r0, r0, ror r9 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andhi r0, r0, r1 │ │ │ │ teqeq r0, r8, ror r9 │ │ │ │ @@ -654584,16 +654584,16 @@ │ │ │ │ msreq (UNDEF: 100), r8, lsr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r0, r0, lsr #30 │ │ │ │ cmneq fp, r8, ror #13 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r0, r0, lsr #17 │ │ │ │ + teqeq r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq r0, r0, lsl r2 │ │ │ │ strdeq lr, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq pc, r0 @ @ │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @@ -654678,16 +654678,16 @@ │ │ │ │ cmneq r2, r8, lsl #14 │ │ │ │ teqeq r0, r0, ror #6 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a25ce0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd3e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, asr #19 │ │ │ │ @ instruction: 0x01a8c8a0 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -654760,15 +654760,15 @@ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @ instruction: 0x01a7d0a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, lsr #9 │ │ │ │ - subeq sl, r8, #144, 24 @ 0x9000 │ │ │ │ + subeq sl, r8, #104, 22 @ 0x1a000 │ │ │ │ cmneq sl, r8, ror #21 │ │ │ │ teqeq r0, r8 @ │ │ │ │ ldrdeq sl, [r7, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a25d08 │ │ │ │ @ instruction: 0x01209090 │ │ │ │ @ instruction: 0x01a2dc60 │ │ │ │ @@ -656196,15 +656196,15 @@ │ │ │ │ ldrdeq r2, [r8, r0]! │ │ │ │ teqeq r0, r8, asr #21 │ │ │ │ @ instruction: 0x01a8c9e0 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a28f08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, lsl fp │ │ │ │ - subeq fp, r8, #176, 18 @ 0x2c0000 │ │ │ │ + subeq fp, r8, #144, 16 @ 0x900000 │ │ │ │ strdeq r4, [sl, #-168]! @ 0xffffff58 │ │ │ │ teqeq r0, r8, lsr #22 │ │ │ │ ldrdeq sl, [r7, r8]! │ │ │ │ teqeq r0, r0, asr #22 │ │ │ │ @ instruction: 0x01a7b230 │ │ │ │ teqeq r0, r8, ror #21 │ │ │ │ teqeq r0, r8 @ │ │ │ │ @@ -656546,28 +656546,28 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @ instruction: 0x01aa7790 │ │ │ │ teqeq r0, r0 @ │ │ │ │ cmneq sl, r8, asr r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r0, r0, lsr #17 │ │ │ │ - ldrsbeq r4, [r0, -r0]! │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq r0, r8, ror r8 │ │ │ │ + cmneq sp, r8 │ │ │ │ + subeq pc, r0, #152, 20 @ 0x98000 │ │ │ │ + @ instruction: 0x01afd410 │ │ │ │ @ instruction: 0x0121ee20 │ │ │ │ @ instruction: 0x01a83070 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a8ca58 │ │ │ │ @ instruction: 0x012e71a8 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ teqeq r0, r8 @ │ │ │ │ cmneq sl, r8, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r0, r0, lsr #17 │ │ │ │ + @ instruction: 0x01adbc20 │ │ │ │ teqeq r0, r0, ror #1 │ │ │ │ ldrdeq r1, [r2, #-152]! @ 0xffffff68 │ │ │ │ teqeq r0, r8, ror #1 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a25f38 │ │ │ │ ldrsheq r4, [r0, -r8]! │ │ │ │ @@ -656576,18 +656576,18 @@ │ │ │ │ strheq r8, [r9, #-184]! @ 0xffffff48 │ │ │ │ teqeq r0, r0, lsl r1 │ │ │ │ strdeq sl, [r7, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a83098 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012e6c60 │ │ │ │ - teqeq r0, r8, lsr #6 │ │ │ │ - @ instruction: 0x012f7d50 │ │ │ │ - teqeq r0, r0 @ │ │ │ │ - strdeq r2, [r0, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b195e8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd438 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, ror #28 │ │ │ │ teqeq r0, r0, ror #2 │ │ │ │ @ instruction: 0x01037e98 │ │ │ │ teqeq r0, r8, asr #2 │ │ │ │ @@ -656606,20 +656606,20 @@ │ │ │ │ asreq r0, r0, #28 │ │ │ │ teqeq r0, r0, lsl #3 │ │ │ │ roreq r0, r8, r3 │ │ │ │ teqeq r0, r8, lsl #3 │ │ │ │ lsreq r0, r8, #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, r4 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + teqeq r0, r8, lsr #6 │ │ │ │ + @ instruction: 0x012a6e40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r0, [r8, #-184]! @ 0xffffff48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - qdsubeq r1, r8, sp │ │ │ │ + @ instruction: 0x01afd460 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a710a0 │ │ │ │ teqeq r0, r8, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0 @ │ │ │ │ teqeq r0, r8 │ │ │ │ teqeq r0, r8, asr #3 │ │ │ │ @@ -656708,16 +656708,16 @@ │ │ │ │ @ instruction: 0x01a7db20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r0, r0, lsr #2 │ │ │ │ + teqeq r0, r0, lsr r3 │ │ │ │ + teqeq r0, r8 @ │ │ │ │ teqeq r0, r0, ror #8 │ │ │ │ cmneq fp, r8, lsl #2 │ │ │ │ teqeq r0, r0, asr #6 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ teqeq r0, r8, asr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @@ -657056,16 +657056,16 @@ │ │ │ │ @ instruction: 0x01a7db20 │ │ │ │ teqeq r0, r8, lsl #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ - subseq r2, r7, #16, 22 @ 0x4000 │ │ │ │ - @ instruction: 0x012ce348 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd488 │ │ │ │ teqeq r0, r8, lsr #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqeq r0, r0, asr #17 │ │ │ │ @@ -657734,16 +657734,16 @@ │ │ │ │ teqeq r0, r8 @ │ │ │ │ teqeq r2, r0, lsr #10 │ │ │ │ @ instruction: 0x01aa7808 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a341c8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012f7c18 │ │ │ │ + @ instruction: 0x012fc248 │ │ │ │ + cmneq sp, r8, lsl r3 │ │ │ │ teqeq r0, r8, lsr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, ror #6 │ │ │ │ asreq r0, r0, #28 │ │ │ │ teqeq r0, r0, asr r3 │ │ │ │ strdeq r0, [r0, r0]! @ │ │ │ │ teqeq r0, r8, asr r3 │ │ │ │ @@ -658223,15 +658223,15 @@ │ │ │ │ teqeq r0, r0, asr #21 │ │ │ │ teqeq r0, r8, lsl #24 │ │ │ │ teqeq r0, r0, asr sl │ │ │ │ cmneq r7, r8, lsr #16 │ │ │ │ @ instruction: 0x012e59b0 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012f6700 │ │ │ │ + @ instruction: 0x01afd4b0 │ │ │ │ teqeq r0, r0, ror #21 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ teqeq r0, r8, ror #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, ror sl │ │ │ │ cmneq r2, r8, lsr ip │ │ │ │ teqeq r0, r8 @ │ │ │ │ @@ -658602,16 +658602,16 @@ │ │ │ │ cmneq sl, r8, ror #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq r0, r8, ror #23 │ │ │ │ cmneq sl, r8, ror #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012f5990 │ │ │ │ + msreq CPSR_fc, r8, ror ip │ │ │ │ + @ instruction: 0x012fba78 │ │ │ │ teqeq r0, r8, lsl #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a42b10 │ │ │ │ teqeq r0, r0, lsl r1 │ │ │ │ @ instruction: 0x01a94208 │ │ │ │ teqeq r0, r8, ror #1 │ │ │ │ @@ -658872,50 +658872,50 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, ror #8 │ │ │ │ cmneq r2, r8, lsr sp │ │ │ │ teqeq r0, r0 @ │ │ │ │ teqeq r0, r0 @ │ │ │ │ teqeq r0, r8, asr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ - msreq CPSR_fc, r0, lsr #24 │ │ │ │ - teqeq r0, r8, lsr r5 │ │ │ │ - ldrdeq ip, [r0, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq sp, [pc, r8]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq fp, r0, ror r3 │ │ │ │ teqeq r3, r8 @ │ │ │ │ roreq r7, r0, #20 │ │ │ │ teqeq r0, r8, ror r5 │ │ │ │ teqeq r0, r8, lsl #10 │ │ │ │ - teqeq r0, r0, lsr r5 │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd500 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, lsr #10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ - teqeq r0, r8, lsl #14 │ │ │ │ - teqeq r0, r8, lsl r5 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acba50 │ │ │ │ + subeq r0, r1, #224, 10 @ 0x38000000 │ │ │ │ + @ instruction: 0x01afd528 │ │ │ │ teqeq r0, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r0, r0, lsl #11 │ │ │ │ - lsreq ip, r0, r8 │ │ │ │ + @ instruction: 0x012ce228 │ │ │ │ + @ instruction: 0x012fba78 │ │ │ │ teqeq r0, r8, asr r5 │ │ │ │ @ instruction: 0x01a24a20 │ │ │ │ @ instruction: 0x012f4408 │ │ │ │ @ instruction: 0x01a26208 │ │ │ │ teqeq r0, r8, ror #10 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0x01a1c848 │ │ │ │ teqeq r0, r0, lsr #11 │ │ │ │ teqeq r0, r0, ror r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + subseq sl, r3, #40, 26 @ 0xa00 │ │ │ │ + @ instruction: 0x01afd550 │ │ │ │ teqeq r0, r0, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9b030 │ │ │ │ smlawteq r8, r0, r0, r8 │ │ │ │ @ instruction: 0x01a1c870 │ │ │ │ teqeq r0, r8, ror #11 │ │ │ │ @@ -659004,16 +659004,16 @@ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r0, r0, lsl #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r0, r8, asr #10 │ │ │ │ + teqeq fp, r0, ror sl │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, lsl #8 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ roreq r2, r0, #15 │ │ │ │ teqeq r0, r8, asr r7 │ │ │ │ teqeq r0, r8, lsl r7 │ │ │ │ teqeq r0, r0, lsl r7 │ │ │ │ @@ -659294,16 +659294,16 @@ │ │ │ │ @ instruction: 0x01a2aa60 │ │ │ │ teqeq r0, r0 @ │ │ │ │ teqeq r0, r0, ror fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd578 │ │ │ │ teqeq r0, r0, lsr #23 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a28f08 │ │ │ │ teqeq r0, r8, ror #23 │ │ │ │ @@ -659412,40 +659412,40 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a34768 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r1, [sl, #-40]! @ 0xffffffd8 │ │ │ │ - teqeq r0, r8, lsl #27 │ │ │ │ - teqeq r0, r0, lsr #3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r2, [lr, -r8]! │ │ │ │ teqeq r0, r8, ror sp │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ teqeq r0, r0, lsl #27 │ │ │ │ teqeq r0, r0, ror #27 │ │ │ │ teqeq r0, r0, asr #26 │ │ │ │ ldrdeq pc, [r4, #-120]! @ 0xffffff88 │ │ │ │ - teqeq r0, r8, asr #27 │ │ │ │ - @ instruction: 0x01a85960 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd5a0 │ │ │ │ teqeq r0, r8 @ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r0, r8, lsr #27 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ teqeq r0, r0 @ │ │ │ │ teqeq r0, r8, lsl lr │ │ │ │ teqeq r0, r8, ror #25 │ │ │ │ cmneq r7, r8, asr #29 │ │ │ │ smlawteq r0, r8, sl, ip │ │ │ │ ldrdeq r1, [sl, #-40]! @ 0xffffffd8 │ │ │ │ teqeq r0, r8, asr #23 │ │ │ │ ldrdeq r6, [r2, r0]! │ │ │ │ - teqeq r0, r0, lsr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012d71e8 │ │ │ │ teqeq sl, r0, lsr #18 │ │ │ │ @ instruction: 0x01a82f80 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a2aa60 │ │ │ │ teqeq r0, r8, lsl #28 │ │ │ │ teqeq r0, r8 @ │ │ │ │ teqeq r0, r0, ror lr │ │ │ │ @@ -659490,16 +659490,16 @@ │ │ │ │ strdeq r1, [sl, #-40]! @ 0xffffffd8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r0, asr #15 │ │ │ │ strdeq r1, [sl, #-40]! @ 0xffffffd8 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd5c8 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @ instruction: 0x01294538 │ │ │ │ teqeq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, asr #28 │ │ │ │ cmneq r2, r8, lsr #28 │ │ │ │ teqeq r0, r8, asr #25 │ │ │ │ @@ -659688,16 +659688,16 @@ │ │ │ │ @ instruction: 0x01a7bfa0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r8 @ │ │ │ │ @ instruction: 0x01a26320 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r0, r0, lsl #13 │ │ │ │ + smlawbeq sp, r0, lr, r6 │ │ │ │ teqeq r0, r8, ror r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0 @ │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @@ -659936,16 +659936,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r0, r0, lsl #10 │ │ │ │ msreq (UNDEF: 122), r8, ror #22 │ │ │ │ teqeq r0, r0, lsl #11 │ │ │ │ strheq ip, [sl, #-232]! @ 0xffffff18 │ │ │ │ teqeq r0, r8, lsr #11 │ │ │ │ @ instruction: 0x01a78da0 │ │ │ │ - teqeq r0, r8, ror r6 │ │ │ │ - teqeq r0, r0, lsl #10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq sp, [pc, r0]! │ │ │ │ teqeq r0, r8, lsr #7 │ │ │ │ @ instruction: 0x01a26370 │ │ │ │ @ instruction: 0x012e2648 │ │ │ │ @ instruction: 0x01a78dc8 │ │ │ │ teqeq r0, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, asr #11 │ │ │ │ @@ -660922,16 +660922,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, ror #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, ror #9 │ │ │ │ ldrdeq r9, [r4, -r0] │ │ │ │ @ instruction: 0x012f1258 │ │ │ │ @ instruction: 0x01a9e230 │ │ │ │ - teqeq r0, r8, lsl #27 │ │ │ │ - lsreq fp, r8, #19 │ │ │ │ + @ instruction: 0x01220598 │ │ │ │ + cmneq sp, r8 │ │ │ │ teqeq r0, r8, lsr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, lsr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8, lsl #29 │ │ │ │ @ instruction: 0x01a8ce18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -662545,15 +662545,15 @@ │ │ │ │ teqeq r0, r8, asr #28 │ │ │ │ teqeq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r8, r0, r7, r8 │ │ │ │ teqeq r0, r8, asr lr │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01add840 │ │ │ │ + @ instruction: 0x01add750 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a10b10 │ │ │ │ teqeq r0, r0, ror lr │ │ │ │ @ instruction: 0x01a24a20 │ │ │ │ @ instruction: 0x012fe140 │ │ │ │ @ instruction: 0x01a26690 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -663517,15 +663517,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r8, asr #32 │ │ │ │ cmneq fp, r8, lsl #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16bb8 │ │ │ │ + @ instruction: 0x01afd618 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0 @ │ │ │ │ smlabteq r3, r0, r6, r5 │ │ │ │ teqeq r0, r8 @ │ │ │ │ teqeq r0, r0, lsl #27 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @@ -663756,16 +663756,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r8, lsr r1 │ │ │ │ @ instruction: 0x01622498 │ │ │ │ teqeq r0, r0, asr #2 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a26820 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012d8db8 │ │ │ │ teqeq r0, r8, asr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ @ instruction: 0x01a95ab8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -664096,16 +664096,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01a79278 │ │ │ │ teqeq r0, r0 @ │ │ │ │ teqeq r0, r0, lsl #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + subeq r0, r8, #56 @ 0x38 │ │ │ │ + @ instruction: 0x01afd640 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a792c8 │ │ │ │ teqeq r0, r0, ror #13 │ │ │ │ teqeq r0, r8, lsr #13 │ │ │ │ teqeq r0, r0, asr #13 │ │ │ │ @@ -664422,34 +664422,34 @@ │ │ │ │ teqeq r0, r8, asr #16 │ │ │ │ teqeq r0, r0, lsr #23 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r0, r8, lsr #22 │ │ │ │ cmneq sl, r8, lsl r2 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ - teqeq r0, r8, asr #2 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + strdeq r1, [sp, r8]! │ │ │ │ + teqeq r0, r8, lsl #4 │ │ │ │ + @ instruction: 0x01afd668 │ │ │ │ teqeq r0, r0, lsr lr │ │ │ │ @ instruction: 0x01287e48 │ │ │ │ teqeq r0, r0, ror #23 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ teqeq r0, r8 @ │ │ │ │ teqeq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01287e48 │ │ │ │ teqeq r0, r8, ror #23 │ │ │ │ teqeq r0, r8, ror ip │ │ │ │ teqeq r0, r8, asr #22 │ │ │ │ cmneq r3, r8, lsl #27 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @ instruction: 0x01a268e8 │ │ │ │ - teqeq r0, r8, lsl #4 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + teqeq r0, r8, lsr r6 │ │ │ │ + teqeq r0, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r1, [sl, #-56]! @ 0xffffffc8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, lsr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, lsl sp │ │ │ │ @ instruction: 0x01294b70 │ │ │ │ @@ -664828,16 +664828,16 @@ │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ teqeq r0, r8 @ │ │ │ │ cmneq fp, r8, lsr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0104b590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smultbeq sp, r8, sl │ │ │ │ + teqeq r0, r0, ror #28 │ │ │ │ + @ instruction: 0x01afd690 │ │ │ │ teqeq r0, r8, lsl r2 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ teqeq r0, r0, lsr #4 │ │ │ │ strdeq r3, [r9, -r8]! │ │ │ │ teqeq r0, r8, lsr #3 │ │ │ │ cmneq r2, r8, lsr #12 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @@ -665112,16 +665112,16 @@ │ │ │ │ @ instruction: 0x01a79458 │ │ │ │ teqeq r0, r8, lsr #13 │ │ │ │ teqeq r0, r8, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r8, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ - teqeq r0, r0, lsl #10 │ │ │ │ + teqeq r0, r0, lsl r5 │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ teqeq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, lsr r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -665618,16 +665618,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, asr lr │ │ │ │ teqeq r0, r8, lsr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, lsl lr │ │ │ │ - teqeq r0, r0, lsl r5 │ │ │ │ - ldrdeq ip, [r0, r0]! │ │ │ │ + teqeq r0, r8, lsl r5 │ │ │ │ + @ instruction: 0x01afd6b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsr #20 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ @ instruction: 0x01a80e88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, ror lr │ │ │ │ teqpeq r0, r8, lsl #7 @ p-variant is OBSOLETE │ │ │ │ @@ -666046,20 +666046,20 @@ │ │ │ │ @ instruction: 0x01a26c30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r0, r8, lsl #10 │ │ │ │ cmneq r7, r8, lsl pc │ │ │ │ teqeq r0, r8, lsr #10 │ │ │ │ andle r0, r0, r1 │ │ │ │ - teqeq r1, r0, ror #6 │ │ │ │ - @ instruction: 0x01b16f78 │ │ │ │ - teqeq r0, r0 @ │ │ │ │ - @ instruction: 0x01acb5a0 │ │ │ │ - teqeq r0, r0, lsl #13 │ │ │ │ - @ instruction: 0x01ae34c0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b17b30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd6e0 │ │ │ │ + @ instruction: 0x01208ee8 │ │ │ │ + cmneq sp, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a772c0 │ │ │ │ @ instruction: 0x01290118 │ │ │ │ lsreq r4, r0, fp │ │ │ │ teqeq r0, r0 @ │ │ │ │ teqeq r0, r0, lsr r5 │ │ │ │ teqeq r0, r8, asr #10 │ │ │ │ @@ -666088,24 +666088,24 @@ │ │ │ │ @ instruction: 0x01a7aec0 │ │ │ │ teqeq r0, r8, lsl #11 │ │ │ │ @ instruction: 0x01a8d318 │ │ │ │ teqeq r3, r8 @ │ │ │ │ roreq r7, r0, #20 │ │ │ │ teqeq r0, r8 @ │ │ │ │ teqeq r0, r8, lsr #11 │ │ │ │ - teqeq r0, r0, asr #12 │ │ │ │ - ldrdeq r2, [r0, r0]! │ │ │ │ teqeq r0, r8 @ │ │ │ │ - cmneq sp, r8, asr #8 │ │ │ │ + @ instruction: 0x01afd708 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @ instruction: 0x01a1d4c8 │ │ │ │ teqeq r0, r8 @ │ │ │ │ @ instruction: 0x01a26c30 │ │ │ │ - teqeq r0, r8, lsr r6 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + teqeq r0, r0, asr #12 │ │ │ │ + @ instruction: 0x01afd730 │ │ │ │ teqeq r0, r8, ror #11 │ │ │ │ @ instruction: 0x01a7b230 │ │ │ │ teqeq r0, r8 @ │ │ │ │ teqeq r0, r8, asr #6 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0x01a1c848 │ │ │ │ teqeq r0, r0, lsr #12 │ │ │ │ @@ -666120,18 +666120,18 @@ │ │ │ │ @ instruction: 0x01a1c870 │ │ │ │ teqeq r0, r0, ror #12 │ │ │ │ teqeq r0, r8, lsl r6 │ │ │ │ teqeq r0, r0, lsr r6 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq r0, r0, ror #11 │ │ │ │ teqeq r0, r0 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r3, [lr, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + teqeq r1, r8, lsr #7 │ │ │ │ + teqeq r0, r0, asr #11 │ │ │ │ + teqeq r0, r0 @ │ │ │ │ + @ instruction: 0x01afd758 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqeq r0, r8, asr r6 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ teqeq r0, r8, asr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -666139,31 +666139,31 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r8, lsr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ + teqeq r0, r8, ror r6 │ │ │ │ ldrdeq fp, [r1, -r8]! │ │ │ │ @ instruction: 0x01a2e110 │ │ │ │ - teqeq r1, r0, asr #6 │ │ │ │ - teqeq r0, r0, lsr #10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd780 │ │ │ │ teqeq r0, r0, lsr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r4, [r8, -r0] │ │ │ │ + teqeq r1, r8, lsl #8 │ │ │ │ + @ instruction: 0x01a2a600 │ │ │ │ + subeq pc, r5, #216, 4 @ 0x8000000d │ │ │ │ + @ instruction: 0x01afd7a8 │ │ │ │ teqeq r0, r8, ror #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa2628 │ │ │ │ teqeq r4, r0, lsr #31 │ │ │ │ ldrdeq r7, [r7, r8]! │ │ │ │ teqeq r0, r8, lsr #14 │ │ │ │ @@ -672124,18 +672124,18 @@ │ │ │ │ @ instruction: 0x01a7b230 │ │ │ │ teqeq r1, r8, asr #7 │ │ │ │ teqeq r1, r8, asr r2 │ │ │ │ teqeq r1, r0, lsl #8 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq r1, r8, ror #7 │ │ │ │ teqeq r1, r0 @ │ │ │ │ - teqeq r0, r0, asr #13 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq r1, r8, lsl #8 │ │ │ │ - qdsubeq r1, r8, sp │ │ │ │ + subseq sp, r6, #120, 16 @ 0x780000 │ │ │ │ + teqeq r0, r8, asr #2 │ │ │ │ + subeq r0, fp, #48, 18 @ 0xc0000 │ │ │ │ + ldrdeq sp, [pc, r0]! │ │ │ │ teqeq r1, r0, lsr #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r0, lsr r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -672224,16 +672224,16 @@ │ │ │ │ @ instruction: 0x01a731c0 │ │ │ │ teqeq r1, r8, lsl #11 │ │ │ │ teqeq r1, r0, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01689e98 │ │ │ │ @ instruction: 0x012f8910 │ │ │ │ cmneq sl, r8, asr #31 │ │ │ │ - teqeq r1, r0, lsl r4 │ │ │ │ - teqeq r0, r8 @ │ │ │ │ + teqeq r2, r0, lsl #30 │ │ │ │ + @ instruction: 0x012d6e58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, lsr sp │ │ │ │ @ instruction: 0x012f8940 │ │ │ │ cmneq sl, r8, asr #31 │ │ │ │ teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -672480,32 +672480,32 @@ │ │ │ │ teqeq r1, r0, ror r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, asr #14 │ │ │ │ teqeq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - tsteq r8, r8, ror #16 │ │ │ │ - teqeq r0, r8, ror #26 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq sp, [pc, r8]! │ │ │ │ teqeq r1, r8, lsr #19 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smulbteq r8, r8, ip │ │ │ │ teqeq r1, r8, asr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8, lsl #14 │ │ │ │ @ instruction: 0x01aa2c40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ + teqeq r2, r8, lsr ip │ │ │ │ + lsleq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2e5e8 │ │ │ │ teqeq r1, r0, lsl sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a8d8e0 │ │ │ │ teqeq r1, r0, lsl #20 │ │ │ │ @@ -672750,22 +672750,22 @@ │ │ │ │ teqeq r1, r8 @ │ │ │ │ teqeq r1, r0, asr #27 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a78580 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - teqeq r1, r8, ror #27 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd820 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ + lsleq r0, r8, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ - teqeq r0, r0, asr #11 │ │ │ │ - smultteq sp, r8, r3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd848 │ │ │ │ teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8, lsr lr │ │ │ │ @@ -673098,42 +673098,42 @@ │ │ │ │ ldrdeq r0, [r8, r0]! @ │ │ │ │ teqeq r1, r8, lsl #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8, lsr #6 │ │ │ │ tsteq r3, r0, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16bb8 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ teqeq r1, r0, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - teqeq r1, r8, lsl r8 │ │ │ │ - teqeq r0, r8, lsl r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd870 │ │ │ │ teqeq r1, r0, ror r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ - lsleq fp, r8, #18 │ │ │ │ - teqeq r1, r8, lsl #7 │ │ │ │ - @ instruction: 0x01af53a0 │ │ │ │ + subeq r1, r1, #48, 2 │ │ │ │ + rorseq r6, r8, #14 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd898 │ │ │ │ teqeq r1, r0, lsr #23 │ │ │ │ cmneq sl, r8, asr #8 │ │ │ │ teqeq r1, r0, lsr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72ce8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r1, r0, lsl #7 │ │ │ │ - @ instruction: 0x01aba138 │ │ │ │ + teqeq r1, r0 @ │ │ │ │ + teqeq r1, r0, asr #6 │ │ │ │ teqeq r1, r0, lsr r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8 @ │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ teqeq r1, r0, asr #7 │ │ │ │ @@ -673306,20 +673306,20 @@ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smulbteq r8, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r1, r8, lsl #27 │ │ │ │ - @ instruction: 0x01af5788 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ad2030 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ - teqeq r1, r8, lsl #13 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd8c0 │ │ │ │ + teqeq r1, r8, lsl #7 │ │ │ │ + moveq r0, r8 │ │ │ │ + subeq r2, r2, #40, 26 @ 0xa00 │ │ │ │ + @ instruction: 0x01afd8e8 │ │ │ │ teqeq r1, r0, lsr #13 │ │ │ │ lsreq lr, r8, #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r1, r0, #12 │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -673379,23 +673379,23 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012c1b40 │ │ │ │ teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r0 @ │ │ │ │ - @ instruction: 0x01ae34c0 │ │ │ │ + asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a710a0 │ │ │ │ teqeq r1, r8 @ │ │ │ │ cmneq sl, r8, lsr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x016a5f98 │ │ │ │ - teqeq r1, r0, ror #25 │ │ │ │ - ldrdeq r2, [r0, r0]! │ │ │ │ + subeq fp, lr, #152, 26 @ 0x2600 │ │ │ │ + @ instruction: 0x01afd910 │ │ │ │ teqeq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8 @ │ │ │ │ strdeq sp, [r8, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl #12 │ │ │ │ @ instruction: 0x01299f40 │ │ │ │ @@ -673715,19 +673715,19 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa6048 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + asrseq r9, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r0, asr #15 │ │ │ │ + @ instruction: 0x01afd938 │ │ │ │ teqeq r1, r0, lsl #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8, lsl #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -673756,42 +673756,42 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r8, ror sp │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72d60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r0, lsr #15 │ │ │ │ + @ instruction: 0x012923b8 │ │ │ │ + @ instruction: 0x01ae0220 │ │ │ │ teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r0, asr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01af67a0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd960 │ │ │ │ teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r8, ror #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ + teqeq r1, r8, lsr #2 │ │ │ │ + teqeq r1, r8, lsl #27 │ │ │ │ teqeq r1, r0, lsl #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40c48 │ │ │ │ teqeq r1, r0, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -674004,16 +674004,16 @@ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72d60 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @ instruction: 0x01a85e60 │ │ │ │ - teqeq r1, r0, lsl #15 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afd988 │ │ │ │ teqeq r1, r8, lsl #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq r1, r8, lsl #3 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -674079,15 +674079,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsl #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r8, asr #27 │ │ │ │ + asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq r1, r0 @ │ │ │ │ cmneq sl, r8, lsl #26 │ │ │ │ teqeq r1, r0, ror r1 │ │ │ │ @ instruction: 0x01a8dae8 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @@ -674138,18 +674138,18 @@ │ │ │ │ roreq pc, r8, #18 @ │ │ │ │ teqeq r1, r8, lsr r3 │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r8, ror r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r0, lsl #13 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r8, lsr #7 │ │ │ │ + subseq r2, r5, #216, 18 @ 0x360000 │ │ │ │ + @ instruction: 0x01afd9b0 │ │ │ │ + teqeq r2, r0, lsl lr │ │ │ │ + teqeq r1, r0, ror #25 │ │ │ │ teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ teqeq r1, r8, lsr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -674336,16 +674336,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a79d90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r1, r0, lsl r8 │ │ │ │ - teqeq r1, r0, lsl #7 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq sp, [pc, r8]! │ │ │ │ teqeq r1, r8, lsl #8 │ │ │ │ @ instruction: 0x01a8db38 │ │ │ │ teqeq r1, r0 @ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r1, r0, asr #13 │ │ │ │ @@ -674390,20 +674390,20 @@ │ │ │ │ teqeq r1, r0, lsl #29 │ │ │ │ teqeq r1, r8 @ │ │ │ │ cmneq sl, r8, lsl #30 │ │ │ │ teqeq r1, r0, ror r4 │ │ │ │ cmneq fp, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa6228 │ │ │ │ - teqeq r1, r8, asr #13 │ │ │ │ - teqeq r1, r0, ror r7 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afda00 │ │ │ │ teqeq r1, r8, lsl #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ asreq r5, r8, #2 │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r0 @ │ │ │ │ @@ -674430,18 +674430,18 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r0, ror #25 │ │ │ │ @ instruction: 0x01a96788 │ │ │ │ teqeq r1, r8, asr #16 │ │ │ │ teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ + cmneq pc, r8, lsr r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16bb8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r8, ror r3 │ │ │ │ + @ instruction: 0x01afda28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a737b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a10b38 │ │ │ │ teqeq r1, r8, asr r9 │ │ │ │ @@ -674488,46 +674488,46 @@ │ │ │ │ @ instruction: 0x01a10b60 │ │ │ │ teqeq r1, r8, asr #17 │ │ │ │ cmneq r9, r8, ror #13 │ │ │ │ teqeq r1, r0, ror #17 │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0132a090 │ │ │ │ - teqeq r0, r0, ror #28 │ │ │ │ + teqeq r1, r8, asr #18 │ │ │ │ + andle r0, r0, r1 │ │ │ │ teqeq r1, r8, lsl #18 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq pc, r0, #3 @ │ │ │ │ teqeq r1, r0, lsr #18 │ │ │ │ teqeq r1, r0, ror #18 │ │ │ │ teqeq r1, r8, lsr #18 │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r0, lsr #17 │ │ │ │ msreq (UNDEF: 119), r8, lsl #7 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ - ldrdeq ip, [r0, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afda50 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01a94938 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ - teqeq r2, r0, asr #20 │ │ │ │ - asreq r0, r0, #28 │ │ │ │ - subseq r6, lr, #248, 10 @ 0x3e000000 │ │ │ │ - strdeq lr, [fp, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab2140 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afda78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r8, ror #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, lsl #29 │ │ │ │ - teqeq r1, r0, asr #24 │ │ │ │ - roreq r0, r8, #28 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ + teqeq r1, r0, ror r7 │ │ │ │ teqeq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, lsr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -674818,16 +674818,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r8, ror #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8 @ │ │ │ │ tsteq r4, r8, lsl #2 │ │ │ │ - teqeq r1, r0, asr r9 │ │ │ │ - @ instruction: 0x01abee18 │ │ │ │ + subseq r2, r5, #40, 24 @ 0x2800 │ │ │ │ + @ instruction: 0x01afdaa0 │ │ │ │ teqeq r1, r0, asr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01290118 │ │ │ │ lsreq r4, r0, fp │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r0, lsr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -674864,16 +674864,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0x01a1c848 │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r1, r0, asr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subseq r2, r7, #224, 26 @ 0x3800 │ │ │ │ - teqeq r0, r0 @ │ │ │ │ + teqeq r1, r8, asr r1 │ │ │ │ + lsleq r0, r0, r7 │ │ │ │ teqeq r1, r0, ror #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r8, r0, r0, r8 │ │ │ │ @ instruction: 0x01a1c870 │ │ │ │ teqeq r1, r0, lsr #30 │ │ │ │ teqeq r1, r8, ror #29 │ │ │ │ teqeq r1, r0, lsl lr │ │ │ │ @@ -674932,16 +674932,16 @@ │ │ │ │ asreq pc, r0, #3 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r1, r0, lsr #28 │ │ │ │ - @ instruction: 0x01abee40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afdac8 │ │ │ │ teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -675024,16 +675024,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r1, r8, asr #2 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ teqeq r1, r0, ror #1 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ - lsleq r2, r0, #2 │ │ │ │ + teqeq r1, r8, asr r6 │ │ │ │ + andle r0, r0, r0 │ │ │ │ teqeq r1, r8, lsr ip │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7ac68 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @ instruction: 0x01a8dc28 │ │ │ │ teqeq r1, r0, lsl #3 │ │ │ │ @@ -675322,16 +675322,16 @@ │ │ │ │ teqeq r1, r8, lsr #9 │ │ │ │ teqeq sl, r8, ror #20 │ │ │ │ @ instruction: 0x01a7db48 │ │ │ │ teqeq r1, r8 @ │ │ │ │ lsleq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - teqeq r1, r8, ror #31 │ │ │ │ - @ instruction: 0x01abee68 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq sp, [pc, r0]! │ │ │ │ teqeq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8, lsl r6 │ │ │ │ teqeq r1, r0, lsr #10 │ │ │ │ teqeq r1, r0, lsr #12 │ │ │ │ @ instruction: 0x01a85960 │ │ │ │ teqeq r1, r8, lsr #12 │ │ │ │ @@ -675344,16 +675344,16 @@ │ │ │ │ strdeq r1, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl #12 │ │ │ │ teqeq r1, r0, asr r6 │ │ │ │ @ instruction: 0x01a86ec8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7db70 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq sp, r8, lsl #22 │ │ │ │ teqeq r1, r0, ror r6 │ │ │ │ cmneq sl, r8, lsl lr │ │ │ │ teqeq r4, r0 @ │ │ │ │ @ instruction: 0x01a8dc78 │ │ │ │ teqeq r1, r8, ror r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -675372,16 +675372,16 @@ │ │ │ │ strdeq r6, [r8, r0]! │ │ │ │ teqeq r1, r0, asr #13 │ │ │ │ smulbteq r8, r8, ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #2 │ │ │ │ - teqeq r1, r0, lsr #24 │ │ │ │ - teqeq r1, r8, asr r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afdb18 │ │ │ │ teqeq r1, r0, lsr #14 │ │ │ │ teqeq r1, r8, lsr #13 │ │ │ │ teqeq r1, r0, lsl r7 │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r1, r8, ror #13 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -675406,16 +675406,16 @@ │ │ │ │ @ instruction: 0x01a8dca0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq r0, r0, asr #2 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ - teqeq r1, r0, asr #13 │ │ │ │ - ldrdeq r2, [r0, r0]! │ │ │ │ + teqeq r1, r8, lsr #18 │ │ │ │ + @ instruction: 0x01abc118 │ │ │ │ teqeq r1, r8, lsr r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, ror #14 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ teqeq r1, r8, ror #14 │ │ │ │ @@ -678443,21 +678443,21 @@ │ │ │ │ teqeq r1, r8, ror #8 │ │ │ │ @ instruction: 0x01a968c8 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @ instruction: 0x01a50288 │ │ │ │ teqeq r0, r8, lsl r0 │ │ │ │ @ instruction: 0x01a1c258 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + @ instruction: 0x01afdb40 │ │ │ │ addle r3, r9, r4, lsl #18 │ │ │ │ @ instruction: 0x01a1c258 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8, asr #13 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r0, asr r7 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ + lsleq r9, r8, r0 │ │ │ │ strdeq r1, [r7, -r8]! │ │ │ │ cmneq fp, r8, ror #7 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8, ror #13 │ │ │ │ teqeq r1, r8, lsl #14 │ │ │ │ @@ -678794,16 +678794,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq r1, r0, lsr ip │ │ │ │ teqeq r1, r8, asr #25 │ │ │ │ teqeq r1, r8, lsr ip │ │ │ │ teqeq r1, r0, ror #26 │ │ │ │ teqeq r1, r0, ror #21 │ │ │ │ msreq (UNDEF: 103), r8, lsl #12 │ │ │ │ - teqeq r2, r8, lsr sl │ │ │ │ - teqeq r1, r8, asr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afdb68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9ff18 │ │ │ │ teqeq r1, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @@ -679288,22 +679288,22 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0 @ │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ - teqeq r1, r0 @ │ │ │ │ - lsleq r2, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r9, r0 @ │ │ │ │ teqeq r1, r8, lsl #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ + teqeq sl, r8, lsl #10 │ │ │ │ + @ instruction: 0x01afdb90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a83ac0 │ │ │ │ @ instruction: 0x012a97e8 │ │ │ │ asreq r4, r8, #24 │ │ │ │ teqeq r1, r0, asr r4 │ │ │ │ teqeq r1, r0, lsr #8 │ │ │ │ teqeq r1, r8, lsr r4 │ │ │ │ @@ -679810,30 +679810,30 @@ │ │ │ │ lsreq r4, r0, fp │ │ │ │ teqeq r1, r8, asr #8 │ │ │ │ teqeq r1, r0, lsl #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r1, r0, asr #23 │ │ │ │ - teqeq r1, r0, lsl r4 │ │ │ │ + teqeq r3, r0, lsl fp │ │ │ │ + @ instruction: 0x01a1d298 │ │ │ │ teqeq r1, r8, asr #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq r1, r0, asr #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012a59a0 │ │ │ │ ldrdeq r0, [r5, r8]! │ │ │ │ - teqeq r1, r8, lsr #2 │ │ │ │ - ldrdeq r2, [r0, r0]! │ │ │ │ + subseq r4, r6, #72, 2 │ │ │ │ + @ instruction: 0x01afdbb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a202e0 │ │ │ │ teqeq r1, r0, ror ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r8, lsr #25 │ │ │ │ @@ -680132,16 +680132,16 @@ │ │ │ │ strdeq sp, [r2, -r0] │ │ │ │ teqeq r1, r8, lsl #2 │ │ │ │ cmneq r9, r8, asr #5 │ │ │ │ teqeq r1, r0, lsr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq sp, r8 @ │ │ │ │ + teqeq r2, r0, lsr ip │ │ │ │ + teqeq r1, r0, lsr #24 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ ldrdeq r3, [r7, r0]! │ │ │ │ teqeq r1, r0, lsl #3 │ │ │ │ teqeq r1, r0, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl #5 │ │ │ │ teqeq r1, r0, asr #2 │ │ │ │ @@ -680542,16 +680542,16 @@ │ │ │ │ lsreq pc, r8, r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, ror r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r2, r8, ror #19 │ │ │ │ - teqeq r1, r8, asr ip │ │ │ │ + subeq r2, lr, #224, 30 @ 0x380 │ │ │ │ + @ instruction: 0x01afdbe0 │ │ │ │ teqeq r1, r8 @ │ │ │ │ @ instruction: 0x01a7ce78 │ │ │ │ teqeq r1, r8, lsr #15 │ │ │ │ teqeq r1, r8, asr #15 │ │ │ │ teqeq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8, lsr #14 │ │ │ │ @@ -680644,16 +680644,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa6bb0 │ │ │ │ ldrdeq ip, [r2, -r0]! │ │ │ │ @ instruction: 0x01a2ad80 │ │ │ │ teqeq r1, r0, asr r9 │ │ │ │ teqeq r1, r8, lsl r9 │ │ │ │ - teqeq r1, r0, lsl #29 │ │ │ │ - asreq ip, r0, #19 │ │ │ │ + teqeq r2, r0, asr #20 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq r1, r0, asr #18 │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ smlawteq r6, r8, r1, r6 │ │ │ │ @@ -680796,30 +680796,30 @@ │ │ │ │ teqeq r1, r8 @ │ │ │ │ teqeq r1, r8 @ │ │ │ │ cmneq r5, r8, lsl #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r0, r0, lsr #4 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afdc08 │ │ │ │ teqeq r1, r8, lsr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, lsr #23 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40c48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ @ instruction: 0x01a2ad08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r8, lsl #23 │ │ │ │ + teqeq r1, r8, lsl #29 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ teqeq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r0, lsr #24 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq r1, r8, lsl ip │ │ │ │ @@ -684059,17 +684059,17 @@ │ │ │ │ teqeq r1, r0, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r8, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, ror lr │ │ │ │ @ instruction: 0x01045f98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b13fd0 │ │ │ │ - teqpeq r1, r8, ror #8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01afdc30 │ │ │ │ + teqeq r2, r8, ror #19 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ teqeq r1, r8 @ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7c658 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -684436,16 +684436,16 @@ │ │ │ │ cmneq r5, r8, asr #32 │ │ │ │ teqpeq r1, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqpeq r1, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ teqpeq r1, r8 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ - @ instruction: 0x0123e6e8 │ │ │ │ - teqeq r4, r8, lsl sp │ │ │ │ + ldrdeq r2, [r0, -r8]! │ │ │ │ + @ instruction: 0x01afdc58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r1, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a44f28 │ │ │ │ teqpeq r1, r0 @ @ p-variant is OBSOLETE │ │ │ │ @@ -685812,16 +685812,16 @@ │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r2, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r8, lsr #19 │ │ │ │ cmneq fp, r8, asr r9 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r8, lsr #18 │ │ │ │ + teqeq r1, r0, lsl r8 │ │ │ │ + cmneq pc, r8, lsr #14 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ cmneq sl, r8, asr r8 │ │ │ │ teqeq r2, r0, lsr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r1, r8, ror #27 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a8e970 │ │ │ │ teqeq r2, r0, lsl sl │ │ │ │ @@ -685833,17 +685833,17 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r7, [r3, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r0, [fp, #-248]! @ 0xffffff08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r8 @ │ │ │ │ - teqeq r2, r0, lsl lr │ │ │ │ - teqeq r1, r0, ror r9 │ │ │ │ + @ instruction: 0x01afdc80 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0, asr sl │ │ │ │ @ instruction: 0x01a7ce78 │ │ │ │ teqeq r2, r8, lsl sl │ │ │ │ cmneq r8, r8, lsl #28 │ │ │ │ teqeq r2, r0, ror #20 │ │ │ │ @ instruction: 0x01a7aec0 │ │ │ │ teqeq r2, r8, asr #20 │ │ │ │ @@ -685876,18 +685876,18 @@ │ │ │ │ teqeq r2, r0, asr #21 │ │ │ │ teqeq r0, r0, lsr #8 │ │ │ │ @ instruction: 0x016a8c98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq r1, r8, ror #9 │ │ │ │ andle r0, r0, r4 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ - lsleq r0, r8, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16ed8 │ │ │ │ + @ instruction: 0x01afdca8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r2, r8 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ cmneq fp, r8, asr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -686079,15 +686079,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ strdeq lr, [r2, r8]! │ │ │ │ teqeq r2, r0, lsr lr │ │ │ │ teqeq r2, r0, lsl #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r2, r8, ror #21 │ │ │ │ + teqeq r1, r0, asr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0x01a411e8 │ │ │ │ teqeq r3, r0, ror #2 │ │ │ │ roreq pc, r8, #18 @ │ │ │ │ teqeq r2, r8, asr lr │ │ │ │ @@ -687390,16 +687390,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r8, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r2, r8 @ │ │ │ │ - teqeq r1, r8, asr #18 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r1, r8, lsl #13 │ │ │ │ teqeq r2, r0, lsr #5 │ │ │ │ lsleq ip, r0, pc │ │ │ │ teqeq r2, r0, lsr lr │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r2, r0, ror #7 │ │ │ │ roreq ip, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -689022,26 +689022,26 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a28b98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ - teqeq r2, r8, ror #10 │ │ │ │ - lsreq fp, r0, r9 │ │ │ │ + @ instruction: 0x0128e210 │ │ │ │ + roreq r9, r0, #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r6, [sl, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ - teqeq r2, r0, lsr #6 │ │ │ │ - cmneq sp, r8, ror r4 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq r7, r0, lsr #3 │ │ │ │ + teqeq r2, r0, lsl ip │ │ │ │ + teqeq r2, r8, ror #28 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ teqeq r2, r8, asr #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7c748 │ │ │ │ teqeq r2, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -689070,16 +689070,16 @@ │ │ │ │ cmneq fp, r8, ror #24 │ │ │ │ teqeq r2, r0, asr #25 │ │ │ │ strdeq r5, [r4, -r0]! │ │ │ │ teqeq r2, r8, asr #25 │ │ │ │ teqeq r2, r0, asr #29 │ │ │ │ teqeq r2, r0 @ │ │ │ │ ldrdeq r1, [r9, #-8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq r2, r8, asr #28 │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ teqeq r2, r0, ror #26 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq r1, r0, lsl pc │ │ │ │ cmneq fp, r8, ror #24 │ │ │ │ teqeq r2, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -689114,16 +689114,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r2, r8, lsl #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8, ror sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r2, r8, asr #28 │ │ │ │ - teqeq r2, r8, lsr ip │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + lsreq r5, r0, #12 │ │ │ │ teqeq r2, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0, lsr #12 │ │ │ │ teqeq r2, r0, lsr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -689134,16 +689134,16 @@ │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ teqeq r2, r0, asr #27 │ │ │ │ teqeq r2, r8, lsl #28 │ │ │ │ teqeq r2, r8, asr #26 │ │ │ │ cmneq r5, r8, ror #14 │ │ │ │ andle r0, r0, r1 │ │ │ │ strheq ip, [r8, #-40]! @ 0xffffffd8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af1f98 │ │ │ │ + teqeq r2, r8 @ │ │ │ │ + teqeq r2, r0, lsl #27 │ │ │ │ teqeq r2, r8 @ │ │ │ │ cmneq fp, r8, lsr #28 │ │ │ │ teqeq r2, r0, asr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8, asr #27 │ │ │ │ teqeq r2, r8 @ │ │ │ │ @@ -689164,24 +689164,24 @@ │ │ │ │ teqeq r2, r0, asr ip │ │ │ │ teqeq r2, r8, lsr lr │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq r2, r0, lsr #28 │ │ │ │ teqeq r2, r8, lsl #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r2, r0, lsl #30 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b17a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [sl, #-184]! @ 0xffffff48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x016a8c98 │ │ │ │ teqeq r2, r8, asr lr │ │ │ │ ldrdeq r8, [sl, #-200]! @ 0xffffff38 │ │ │ │ - subeq r2, r4, #160, 28 @ 0xa00 │ │ │ │ - @ instruction: 0x01af1fc0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ teqeq r2, r0 @ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq r2, r0, lsl #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r0, lsr #32 │ │ │ │ @@ -689210,16 +689210,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a7c298 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r0 @ │ │ │ │ - ldrheq r4, [r2, -r0]! │ │ │ │ - andle r0, r0, r0 │ │ │ │ + teqeq r2, r8, lsr #6 │ │ │ │ + teqeq r1, r8 @ │ │ │ │ teqeq r2, r0, ror #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8, lsl pc │ │ │ │ teqeq r2, r0, ror #28 │ │ │ │ teqeq r2, r0, lsr pc │ │ │ │ @ instruction: 0x01a85960 │ │ │ │ smlawbeq r1, r8, r9, r8 │ │ │ │ @@ -689318,16 +689318,16 @@ │ │ │ │ @ instruction: 0x01a7c748 │ │ │ │ teqeq r2, r0, lsr #1 │ │ │ │ @ instruction: 0x012f0130 │ │ │ │ ldrsbeq r4, [r2, -r0]! │ │ │ │ teqeq r2, r8, lsr #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, lsl #22 │ │ │ │ + teqeq r2, r0, lsr #6 │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8, lsr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0, lsr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8 @ │ │ │ │ @@ -692248,16 +692248,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r0, ror lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012a97e8 │ │ │ │ - asreq r4, r8, #24 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ac46b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r4, r8, r2, r1 │ │ │ │ teqeq r2, r8, lsl #29 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r2, r8 @ │ │ │ │ @@ -692546,18 +692546,18 @@ │ │ │ │ @ instruction: 0x01a15408 │ │ │ │ teqeq r2, r0, asr #6 │ │ │ │ teqeq r2, r0, lsl #6 │ │ │ │ teqeq r2, r0, lsr r3 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r2, r8, lsr #6 │ │ │ │ - andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r8, [pc, r0]! │ │ │ │ + asrseq sp, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrheq r4, [r2, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, ror #19 │ │ │ │ smlawbeq r9, r0, r7, r9 │ │ │ │ lsleq r3, r8, #14 │ │ │ │ teqeq r2, r8, ror r3 │ │ │ │ teqeq r2, r8, lsr r3 │ │ │ │ teqeq r2, r0, asr r3 │ │ │ │ @@ -692692,16 +692692,16 @@ │ │ │ │ teqeq r2, r0, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r0, ror #13 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq r2, r8 @ │ │ │ │ - addeq ip, r9, r8, lsl #4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012a3fb0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r8, lsl #11 │ │ │ │ cmneq r5, r8, ror ip │ │ │ │ teqeq r2, r0 @ │ │ │ │ @@ -692710,17 +692710,17 @@ │ │ │ │ @ instruction: 0x01a508a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r8, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x01286a00 │ │ │ │ - @ instruction: 0x01a1c1e0 │ │ │ │ - teqeq r2, r0, ror #23 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + @ instruction: 0x01ac4728 │ │ │ │ + teqeq r2, r0, asr r0 │ │ │ │ teqeq r2, r0 @ │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0, asr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8, lsr #7 │ │ │ │ @@ -692785,23 +692785,23 @@ │ │ │ │ teqeq r2, r8 @ │ │ │ │ mrseq r7, LR_abt │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r8, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0, lsr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16bb8 │ │ │ │ + smlawteq sl, r0, r5, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq r2, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r2, r0 @ │ │ │ │ - teqeq r2, r0, lsl ip │ │ │ │ + teqeq r8, r0, lsr r7 │ │ │ │ + @ instruction: 0x012a35b8 │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ strdeq lr, [r2, r0]! │ │ │ │ teqeq r2, r0, lsr r7 │ │ │ │ teqeq r2, r0, lsl #14 │ │ │ │ teqeq r2, r8, asr r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0, lsr #14 │ │ │ │ @@ -692888,16 +692888,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r0, lsl #17 │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0x01a1c848 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r8, ror #16 │ │ │ │ - teqeq r2, r8, lsr r0 │ │ │ │ - lsreq fp, r0, r9 │ │ │ │ + teqeq r2, r0 @ │ │ │ │ + lsreq ip, r8, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r8, r0, r0, r8 │ │ │ │ @ instruction: 0x01a1c870 │ │ │ │ teqeq r2, r8, asr #17 │ │ │ │ @@ -694408,22 +694408,22 @@ │ │ │ │ @ instruction: 0x01a1c758 │ │ │ │ teqeq r2, r8, asr #32 │ │ │ │ teqeq r2, r8, lsl r0 │ │ │ │ @ instruction: 0x012f3238 │ │ │ │ @ instruction: 0x01a8f348 │ │ │ │ teqeq r2, r0, lsl r0 │ │ │ │ tsteq r4, r8, lsr #24 │ │ │ │ - teqeq r2, r0, asr r0 │ │ │ │ - addeq ip, r9, r8, ror #9 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + strdeq fp, [r0, r8]! │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ ldrdeq ip, [r1, r0]! │ │ │ │ teqeq r2, r0, ror r0 │ │ │ │ teqeq r2, r0, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16bb8 │ │ │ │ + teqeq r2, r8, lsr r0 │ │ │ │ teqeq r2, r0, rrx │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r0, asr r0 │ │ │ │ strdeq ip, [r1, r8]! │ │ │ │ @ instruction: 0x01329098 │ │ │ │ @@ -694566,16 +694566,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0, lsr #1 │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ @ instruction: 0x01a40a40 │ │ │ │ teqeq r2, r0 @ │ │ │ │ teqeq r2, r0, lsr #5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r2, r8, ror r8 │ │ │ │ + teqeq r7, r8, lsl #17 │ │ │ │ + @ instruction: 0x01b16be0 │ │ │ │ teqeq r2, r8 @ │ │ │ │ @ instruction: 0x01a82968 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a8f398 │ │ │ │ @ instruction: 0x012aab00 │ │ │ │ @ instruction: 0x01a50620 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -695454,16 +695454,16 @@ │ │ │ │ @ instruction: 0x01a50c38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8 @ │ │ │ │ teqeq r2, r8, lsl #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r1, r0, lsr r9 │ │ │ │ + teqeq r7, r8, ror r8 │ │ │ │ + @ instruction: 0x01afcc18 │ │ │ │ andle r0, r0, r8 │ │ │ │ asreq r0, r8, #7 │ │ │ │ teqeq r2, r8, lsr #1 │ │ │ │ lsleq r2, r0, #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0132a098 │ │ │ │ ldrheq sl, [r2, -r8]! │ │ │ │ @@ -695585,15 +695585,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r0 @ │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r2, r0, asr r2 │ │ │ │ cmneq fp, r8, asr #18 │ │ │ │ teqeq r2, r0, lsr #9 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + ldrdeq r2, [r0, r0]! │ │ │ │ teqeq r2, r8, lsr #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -696739,15 +696739,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8, ror r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8, lsl #11 │ │ │ │ teqeq r2, r8, asr #8 │ │ │ │ teqeq r2, r0, asr #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ teqeq r2, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, ror r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r8, asr #9 │ │ │ │ @@ -696767,19 +696767,19 @@ │ │ │ │ teqeq r2, r0, lsl r5 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ teqeq r2, r0, lsl #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r2, r0, lsr #10 │ │ │ │ @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq r2, r8, lsr r5 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r4, r0, ip │ │ │ │ teqeq r1, r8, ror #9 │ │ │ │ @@ -696829,15 +696829,15 @@ │ │ │ │ teqeq r2, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r2, r8, lsr #12 │ │ │ │ tsteq r4, r0, lsr #4 │ │ │ │ teqeq r2, r0, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ cmneq fp, r8, asr #25 │ │ │ │ @@ -697560,20 +697560,20 @@ │ │ │ │ @ instruction: 0x01a1c820 │ │ │ │ teqeq r2, r0, asr #3 │ │ │ │ teqeq r2, r8, asr r1 │ │ │ │ teqeq r2, r0, lsl r3 │ │ │ │ teqeq r2, r8, asr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012d4148 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r2, r8, ror #3 │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ teqeq r2, r0, lsr #7 │ │ │ │ - @ instruction: 0x01aaa080 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72d60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [r9, r0]! │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqeq r2, r0 @ │ │ │ │ @@ -697699,19 +697699,19 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0, lsl #7 │ │ │ │ teqeq r3, r0, lsl #2 │ │ │ │ @ instruction: 0x01a1bee8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b103d0 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ - teqeq r3, r0, asr r6 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ + teqeq r2, r0, asr #23 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a83e30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatteq r2, r8, r4, sp │ │ │ │ teqeq r2, r0, asr #7 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r2, r8, asr #7 │ │ │ │ @@ -698218,24 +698218,24 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7d788 │ │ │ │ - @ instruction: 0x01290118 │ │ │ │ - lsreq r4, r0, fp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r2, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r3, r0, lsl r1 │ │ │ │ - teqeq r2, r0, asr #23 │ │ │ │ + teqeq r3, r0, asr r6 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r2, r0, asr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0, asr #24 │ │ │ │ @@ -701966,16 +701966,16 @@ │ │ │ │ cmneq fp, r8, asr #18 │ │ │ │ @ instruction: 0x0128ad68 │ │ │ │ asreq r7, r0, r6 │ │ │ │ teqeq r3, r8, lsr #13 │ │ │ │ teqeq r3, r8, lsr r6 │ │ │ │ teqeq r3, r0, lsr r6 │ │ │ │ teqeq r2, r0, lsl #9 │ │ │ │ - teqeq r3, r8, lsr r7 │ │ │ │ - ldrsbeq r5, [r3, -r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r0, ror #12 │ │ │ │ @ instruction: 0x0128a650 │ │ │ │ teqeq r3, r8, ror #12 │ │ │ │ smulwbeq r9, r8, r5 │ │ │ │ teqeq r3, r0 @ │ │ │ │ cmneq r2, r8, lsl r8 │ │ │ │ teqeq r3, r8, ror #9 │ │ │ │ @@ -702024,34 +702024,34 @@ │ │ │ │ asreq r7, r0, #14 │ │ │ │ teqeq r3, r8, asr r7 │ │ │ │ teqeq r3, r8, lsl r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012d95a0 │ │ │ │ @ instruction: 0x01a2ea70 │ │ │ │ - teqeq r2, r0, lsr ip │ │ │ │ - cmneq sp, r8, asr r4 │ │ │ │ + teqeq r3, r0, ror #14 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r3, r8, asr #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawteq r8, r0, sl, r6 │ │ │ │ lsleq r7, r8, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0, asr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x012c8b38 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r0, ror r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ + teqeq r3, r0, lsl #15 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r3, r0, ror #14 │ │ │ │ - teqeq r3, r8, ror lr │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r8, ror #10 │ │ │ │ @ instruction: 0x01a9b940 │ │ │ │ teqeq r3, r0, lsl r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, lsr #15 │ │ │ │ teqeq r2, r0, asr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -702071,15 +702071,15 @@ │ │ │ │ @ instruction: 0x012b8210 │ │ │ │ @ instruction: 0x01a2ea98 │ │ │ │ teqeq r4, r0, lsr #4 │ │ │ │ @ instruction: 0x01aa6f20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r0, asr sp │ │ │ │ - cmneq ip, r8, ror r6 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa6f48 │ │ │ │ teqeq r3, r8, lsl r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8, rrx │ │ │ │ @ instruction: 0x01a96a58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -703438,16 +703438,16 @@ │ │ │ │ teqeq r3, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqeq sp, r8, lsl r2 │ │ │ │ @ instruction: 0x01a9e140 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, lsl r0 │ │ │ │ - teqeq r3, r8, asr lr │ │ │ │ - andle r0, r0, r0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r0, ror #26 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7bdc0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsl lr │ │ │ │ teqeq r3, r8, lsl #17 │ │ │ │ @@ -704528,26 +704528,26 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r0, asr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + teqeq r3, r8, ror lr │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r3, r0, ror lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, asr #31 │ │ │ │ @ instruction: 0x01a876c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subeq r5, sl, #88, 26 @ 0x1600 │ │ │ │ - teqeq r4, r8, asr #15 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01af7ba0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq r3, r8, lsr #31 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r3, r8, lsr #29 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq r3, r8 @ │ │ │ │ smultbeq r8, r8, r2 │ │ │ │ teqeq r3, r0, lsr #29 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -704612,16 +704612,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a78580 │ │ │ │ teqeq r2, r8 @ │ │ │ │ cmneq fp, r8, lsr #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - @ instruction: 0x0129b640 │ │ │ │ - @ instruction: 0x01a1c208 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0, asr #31 │ │ │ │ @ instruction: 0x012f0130 │ │ │ │ teqeq r3, r8, asr #31 │ │ │ │ teqeq r3, r0, lsl r2 │ │ │ │ teqeq r3, r0, ror ip │ │ │ │ @@ -704631,15 +704631,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01037bb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr #28 │ │ │ │ teqeq r3, r8, asr r0 │ │ │ │ - @ instruction: 0x01237950 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r3, r0 │ │ │ │ cmneq r5, r8, asr #22 │ │ │ │ teqeq r3, r8 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a515c0 │ │ │ │ teqeq r3, r8, lsl r0 │ │ │ │ @@ -704656,16 +704656,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r3, r0, asr #1 │ │ │ │ - teqeq fp, r0, lsr #8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r8, rrx │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ teqeq r3, r0, ror r0 │ │ │ │ ldrheq r3, [r3, -r0]! │ │ │ │ teqeq r3, r8 @ │ │ │ │ cmneq r5, r8, lsr fp │ │ │ │ @ instruction: 0x01333098 │ │ │ │ @@ -704682,18 +704682,18 @@ │ │ │ │ cmneq fp, r8, ror #17 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a51598 │ │ │ │ ldrsbeq r3, [r3, -r8]! │ │ │ │ teqeq r3, r8, lsr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl r1 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - cmneq ip, r8, ror #12 │ │ │ │ - subseq r2, lr, #200, 16 @ 0xc80000 │ │ │ │ - @ instruction: 0x01af1fe8 │ │ │ │ + teqeq r3, r8, asr #1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r0, ror #7 │ │ │ │ @ instruction: 0x01a49de8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsbeq r3, [r3, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -704702,18 +704702,18 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, lsr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a515e8 │ │ │ │ - teqeq r3, r0, asr #1 │ │ │ │ - teqeq r3, r8, lsr #31 │ │ │ │ - teqeq r3, r8, asr #1 │ │ │ │ - @ instruction: 0x01af2010 │ │ │ │ + teqeq r3, r8, lsl r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqpeq lr, r8, lsl lr @ p-variant is OBSOLETE │ │ │ │ cmneq ip, r8, lsl r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0, asr #2 │ │ │ │ @@ -704797,21 +704797,21 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatteq r3, r8, r5, r8 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, ror r2 │ │ │ │ teqeq r3, r0 @ │ │ │ │ - lsreq ip, r8, sl │ │ │ │ - teqeq r3, r8 @ │ │ │ │ - @ instruction: 0x01aab570 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq r5, r8, lsr r7 │ │ │ │ - teqeq r3, r0, lsl #29 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq r3, r0, lsr #5 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012da638 │ │ │ │ ldrdeq lr, [r2, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r8, asr #5 │ │ │ │ @@ -704972,16 +704972,16 @@ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, lsr r5 │ │ │ │ - @ instruction: 0x012a1d78 │ │ │ │ - teqeq r3, r0, ror #14 │ │ │ │ + teqeq r3, r8 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r3, r0, ror #11 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, asr r5 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ teqeq r3, r0, ror r5 │ │ │ │ @@ -706040,16 +706040,16 @@ │ │ │ │ cmneq sl, r8, asr r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x010409b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - lsreq r5, r0, #12 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01037bb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, asr #8 │ │ │ │ teqeq r3, r0, lsl r6 │ │ │ │ @@ -706730,28 +706730,28 @@ │ │ │ │ @ instruction: 0x01335098 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0128c118 │ │ │ │ @ instruction: 0x01a1ac50 │ │ │ │ teqeq r3, r8, ror #1 │ │ │ │ ldrheq r5, [r3, -r0]! │ │ │ │ + teqeq r3, r8, asr #1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r3, r8 @ │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - smlawbeq ip, r0, pc, r0 @ │ │ │ │ - @ instruction: 0x012a6e40 │ │ │ │ - rorseq r2, r0 @ │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + ldrsbeq r5, [r3, -r8]! │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrsbeq r5, [r3, -r0]! │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r0, lsr r2 │ │ │ │ @ instruction: 0x01a2eac0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0, ror #1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r4, r0 @ │ │ │ │ + teqeq r3, r0, lsr #28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r3, r0, asr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, lsr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0, lsl r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -708610,16 +708610,16 @@ │ │ │ │ tsteq r5, r0, rrx │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, lsl #28 │ │ │ │ teqeq r3, r0, lsl #28 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq r3, r8 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r0, lsr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r0, asr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -711792,16 +711792,16 @@ │ │ │ │ @ instruction: 0x01a83138 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8 @ │ │ │ │ teqeq r3, r0, lsl sl │ │ │ │ teqeq r3, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r9, r8, ror #8 │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2d378 │ │ │ │ teqeq r3, r0 @ │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ teqeq r3, r8, ror #31 │ │ │ │ teqeq r3, r0, asr #31 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @@ -712430,16 +712430,16 @@ │ │ │ │ ldrdeq r4, [r2, #-152]! @ 0xffffff68 │ │ │ │ teqeq r3, r8, lsr r8 │ │ │ │ teqeq r3, r0, lsr #19 │ │ │ │ teqeq r3, r8, asr #19 │ │ │ │ teqeq r3, r0, lsl #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r1, r8, lsl #21 │ │ │ │ - @ instruction: 0x012c4ae0 │ │ │ │ - teqeq r3, r0, ror #14 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa81b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r6, r8, lsr fp │ │ │ │ teqeq r3, r8, lsr lr │ │ │ │ @ instruction: 0x01a1c780 │ │ │ │ teqeq r3, r0, lsr sl │ │ │ │ @@ -712557,15 +712557,15 @@ │ │ │ │ teqeq r3, r8, lsr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatbeq r4, r0, r6, ip │ │ │ │ teqeq r3, r8, lsr #28 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r3, r8 @ │ │ │ │ lsreq r0, r8, #11 │ │ │ │ teqeq r3, r8, lsl #24 │ │ │ │ teqeq r3, r0 @ │ │ │ │ teqeq r3, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0, ror #23 │ │ │ │ @@ -712708,34 +712708,34 @@ │ │ │ │ @ instruction: 0x012f0130 │ │ │ │ teqeq r3, r8, lsl lr │ │ │ │ teqeq r3, r8, asr r1 │ │ │ │ teqeq r3, r0, asr sp │ │ │ │ strdeq r5, [sl, #-152]! @ 0xffffff68 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0x01a7aec0 │ │ │ │ - teqeq r4, r8, asr r7 │ │ │ │ - @ instruction: 0x01aaa080 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r8, lsr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r0, ror lr │ │ │ │ - lsreq ip, r8, sl │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r3, r0, asr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r0, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r8, lsl #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r3, r0, lsr r1 │ │ │ │ - @ instruction: 0x01a10f20 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r8, ror #27 │ │ │ │ @@ -712761,15 +712761,15 @@ │ │ │ │ teqeq r3, r8, ror #29 │ │ │ │ @ instruction: 0x01624a98 │ │ │ │ teqeq r3, r0 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a27090 │ │ │ │ teqeq r3, r0, lsl r0 │ │ │ │ - @ instruction: 0x01a10f20 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r3, r8, lsl #30 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, lsr #26 │ │ │ │ @ instruction: 0x012a7740 │ │ │ │ lsleq r0, r8 @ │ │ │ │ teqeq r3, r0 @ │ │ │ │ @@ -712831,15 +712831,15 @@ │ │ │ │ teqeq r3, r0 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq r3, r0, ror #31 │ │ │ │ teqeq r3, r8, asr sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16bb8 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, lsr fp │ │ │ │ @ instruction: 0x012928e8 │ │ │ │ ldrdeq pc, [r0, r0]! │ │ │ │ teqeq r3, r8, rrx │ │ │ │ teqeq r3, r0, lsr #32 │ │ │ │ ldrsheq fp, [r3, -r0]! │ │ │ │ @@ -712902,16 +712902,16 @@ │ │ │ │ cmneq r5, r8, asr #4 │ │ │ │ teqeq r3, r8, lsr #2 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r3, r0, lsl #2 │ │ │ │ @ instruction: 0x01a1bee8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a517a0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r3, r8 @ │ │ │ │ + teqeq r3, r0, lsr #4 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0, lsr #2 │ │ │ │ teqeq r3, r8, asr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -716034,16 +716034,16 @@ │ │ │ │ teqeq r3, r8, ror #3 │ │ │ │ teqeq r3, r0, lsl r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2ef20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r0, r0, pc │ │ │ │ - teqpeq r3, r0, ror #2 @ p-variant is OBSOLETE │ │ │ │ - teqeq r3, r0, asr #28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x012cd7b8 │ │ │ │ @ instruction: 0x01a27d10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01269b50 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -716855,15 +716855,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a841a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a27e00 │ │ │ │ teqeq r3, r0, lsl #31 │ │ │ │ - lsreq fp, r8, #19 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r4, r0, asr #5 │ │ │ │ cmneq fp, r8, lsl #29 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ teqeq r3, r8, ror pc │ │ │ │ teqeq r3, r0, lsl #30 │ │ │ │ teqeq r3, r8, lsr pc │ │ │ │ @@ -716891,15 +716891,15 @@ │ │ │ │ teqeq r3, r0, ror pc │ │ │ │ strdeq r8, [r7, r8]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0, asr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16bb8 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, asr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa8730 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrdeq r3, [r8, r8]! │ │ │ │ teqeq r3, r0, asr #31 │ │ │ │ @@ -717010,16 +717010,16 @@ │ │ │ │ cmneq r8, r8, ror #11 │ │ │ │ teqpeq r3, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqpeq r3, r8, asr #2 @ p-variant is OBSOLETE │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01039998 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ + teqeq r4, r8, asr r7 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqpeq r3, r8, ror #3 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r3, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ strdeq r1, [r9, #-168]! @ 0xffffff58 │ │ │ │ teqpeq r3, r0, lsl #3 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -719441,49 +719441,49 @@ │ │ │ │ teqeq r4, r8, lsl r7 │ │ │ │ @ instruction: 0x01a90658 │ │ │ │ teqeq r4, r8, ror #14 │ │ │ │ @ instruction: 0x01a7b230 │ │ │ │ @ instruction: 0x01275800 │ │ │ │ @ instruction: 0x01aaacb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10420 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r8, lsl #15 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq r4, r8, lsr r7 │ │ │ │ teqeq r4, r0, asr r5 │ │ │ │ teqeq r4, r8, ror r7 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq r4, r8, asr #14 │ │ │ │ teqeq r4, r8, lsl #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r3, r8, asr #23 │ │ │ │ + teqeq r4, r8, asr #15 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ qsubeq r8, r8, r5 │ │ │ │ @ instruction: 0x01a2f100 │ │ │ │ teqeq r5, r0, lsl r9 │ │ │ │ @ instruction: 0x01aa0990 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl #12 │ │ │ │ teqeq r4, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r4, r8 @ │ │ │ │ cmneq sl, r8, lsr #17 │ │ │ │ - teqeq r3, r8, ror r7 │ │ │ │ - teqeq r4, r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r0, ror #15 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012cd9e8 │ │ │ │ @ instruction: 0x01a2f128 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r0 @ │ │ │ │ cmneq r2, r8, asr r7 │ │ │ │ teqeq r4, r8 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r8, [r2, r8]! @ │ │ │ │ teqeq r4, r0, lsr r8 │ │ │ │ @@ -726636,26 +726636,26 @@ │ │ │ │ teqeq r4, r0, lsr #15 │ │ │ │ smlawteq sl, r8, r9, r0 │ │ │ │ ldrdeq sl, [sl, r8]! │ │ │ │ @ instruction: 0x01289310 │ │ │ │ roreq r5, r0, #14 │ │ │ │ teqeq r4, r8, ror #15 │ │ │ │ teqeq r4, r8 @ │ │ │ │ - subseq r3, r7, #192 @ 0xc0 │ │ │ │ - teqeq r2, r0, lsl #27 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r4, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsleq r5, r0 @ │ │ │ │ teqeq r4, r8, lsl r8 │ │ │ │ teqeq r4, r0, ror #15 │ │ │ │ - msreq CPSR_fx, r0, lsr #2 │ │ │ │ - teqeq r4, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r0, lsl #16 │ │ │ │ teqeq r4, r0, lsr pc │ │ │ │ teqeq r4, r0, lsr #16 │ │ │ │ teqeq r4, r8, lsl #19 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsleq r5, r8, r9 │ │ │ │ teqeq r0, r0, lsr #23 │ │ │ │ @@ -729418,16 +729418,16 @@ │ │ │ │ teqeq r4, r8, lsl r3 │ │ │ │ teqeq r4, r0, lsl r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, lsr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r0, lsr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ + teqeq r4, r0, ror #4 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawbeq r8, r8, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ teqeq r4, r8 @ │ │ │ │ teqeq r4, r8, asr #6 │ │ │ │ teqeq r3, r0, lsr #26 │ │ │ │ lsreq r5, r0, #7 │ │ │ │ teqeq r4, r8, lsl #7 │ │ │ │ @@ -732434,16 +732434,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r4, r0, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r4, r8, ror ip │ │ │ │ - ldrdeq ip, [r0, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ smlawbeq r8, r8, fp, lr │ │ │ │ @ instruction: 0x01a187e8 │ │ │ │ teqeq r4, r8 @ │ │ │ │ teqeq r4, r8, ror #4 │ │ │ │ teqeq r4, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, lsl #5 │ │ │ │ @@ -733080,16 +733080,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r0, ror #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r4, r0, lsr #29 │ │ │ │ - @ instruction: 0x01aab570 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r4, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -733102,18 +733102,18 @@ │ │ │ │ msreq SPSR_irq, r8, ror #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r4, r8, asr #25 │ │ │ │ teqeq r4, r0, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_irq, r8, ror #15 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r8, asr lr │ │ │ │ - @ instruction: 0x01abc550 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r4, r0, lsr sl │ │ │ │ @ instruction: 0x01a2f600 │ │ │ │ teqeq r4, r8, lsl #26 │ │ │ │ lsreq r0, r0, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2f600 │ │ │ │ addle r3, r9, r0, ror #14 │ │ │ │ @@ -733201,69 +733201,69 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7b3c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - msreq (UNDEF: 127), r8, asr #22 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r8, ror lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, lsr lr │ │ │ │ teqeq r4, r8, lsl #29 │ │ │ │ teqeq r4, r0, ror #31 │ │ │ │ teqeq r4, r0 @ │ │ │ │ teqeq r4, r8 @ │ │ │ │ teqeq r4, r8 @ │ │ │ │ cmneq r3, r8, lsr #4 │ │ │ │ + teqeq r4, r0, lsr #29 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r4, r0 @ │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #31 │ │ │ │ - teqeq r5, r0 @ │ │ │ │ - teqeq r4, r0, ror #4 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r4, r0, lsl pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, asr #29 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7b3c0 │ │ │ │ - teqeq r4, r8 @ │ │ │ │ - cmneq pc, r8, lsl fp @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r0, lsl #30 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, ror #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r0, ror #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ac4728 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r0, lsr pc │ │ │ │ - roreq pc, r8, #18 @ │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r4, r0, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa4900 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01a10f20 │ │ │ │ + teqeq r4, r0, asr pc │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r4, r0, asr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa62c8 │ │ │ │ teqeq r4, r8, lsr #31 │ │ │ │ @@ -733284,22 +733284,22 @@ │ │ │ │ teqeq r4, r0, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r4, r0, lsr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r4, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r4, r8 @ │ │ │ │ - cmneq r7, r8, lsr #32 │ │ │ │ + cmneq r2, r8, ror #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqpeq r4, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ - teqeq r4, r0, asr pc │ │ │ │ + cmneq ip, r8, ror #14 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + lsleq r0, r0 @ │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, asr #31 │ │ │ │ teqeq r4, r0, ror #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -733336,26 +733336,26 @@ │ │ │ │ cmneq r2, r8, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9a248 │ │ │ │ teqpeq r4, r8, rrx @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, ror #30 │ │ │ │ + teqpeq r4, r0, lsr #1 @ p-variant is OBSOLETE │ │ │ │ + teqeq r4, r8, lsl #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ @ instruction: 0x0134f090 │ │ │ │ @ instruction: 0x01637298 │ │ │ │ @ instruction: 0x0134f098 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2f628 │ │ │ │ - teqpeq r4, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r4, r0, asr #31 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r4, r8, lsr #1 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, ror r4 │ │ │ │ teqpeq r4, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ @@ -733568,16 +733568,16 @@ │ │ │ │ @ instruction: 0x012f0130 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqpeq r4, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ teqpeq r4, r8 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r4, r8, asr r3 @ p-variant is OBSOLETE │ │ │ │ cmneq sl, r8, ror sp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r4, r0, asr #31 │ │ │ │ + teqeq r5, r8, asr #4 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqpeq r4, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ teqpeq r4, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ teqpeq r4, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ teqpeq r4, r8 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r4, r8, lsr #7 @ p-variant is OBSOLETE │ │ │ │ cmneq r3, r8, lsl #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -735500,16 +735500,16 @@ │ │ │ │ teqeq r5, r8, asr #30 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, lsr r2 │ │ │ │ teqeq r5, r0, asr pc │ │ │ │ @ instruction: 0x01a2f830 │ │ │ │ - teqeq r5, r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r4, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2f830 │ │ │ │ strdle r3, [r9], r4 │ │ │ │ @ instruction: 0x01a2f830 │ │ │ │ teqeq r5, r0, ror pc │ │ │ │ teqeq r5, r8, asr r2 │ │ │ │ teqeq r5, r0, ror r2 │ │ │ │ @@ -735518,16 +735518,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r4, r0, ror lr │ │ │ │ teqpeq r4, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r8, lsl #5 │ │ │ │ teqpeq r4, r0, asr #29 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r4, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r4, r0, asr #31 │ │ │ │ + teqeq r5, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r7, r0, ror #16 │ │ │ │ @ instruction: 0x01aaad50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -735591,15 +735591,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, lsr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r4, r8, lsl #30 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r0, asr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aaad78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -736192,16 +736192,16 @@ │ │ │ │ cmneq r3, r8, lsr #19 │ │ │ │ teqeq r5, r8, lsl #26 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq pc, [r2, r0]! │ │ │ │ teqeq r5, r0 @ │ │ │ │ tsteq r4, r8, lsr r1 │ │ │ │ - teqeq r5, r0 @ │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ + teqeq r5, r8, asr #19 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r8, asr #28 │ │ │ │ cmneq fp, r8, asr #2 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, lsr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -738028,16 +738028,16 @@ │ │ │ │ teqeq r5, r0, lsr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7ff60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a78670 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - teqeq r4, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0129e790 │ │ │ │ @ instruction: 0x01a12028 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -738273,25 +738273,25 @@ │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, lsl #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4a360 │ │ │ │ teqeq r5, r0, asr #27 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aaada0 │ │ │ │ @ instruction: 0x012d2238 │ │ │ │ teqeq r5, r0, ror sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45b58 │ │ │ │ - teqeq r5, r8, ror #28 │ │ │ │ - @ instruction: 0x01aa9fe0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, lsl r8 │ │ │ │ teqeq r5, r8, lsr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, ror #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -738324,16 +738324,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [r1, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b103d0 │ │ │ │ + teqeq r5, r8, lsr r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa5058 │ │ │ │ teqeq r5, r0, lsr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, lsr pc │ │ │ │ @@ -738440,18 +738440,18 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, lsr #32 │ │ │ │ strdeq fp, [r4, -r8] │ │ │ │ teqeq r5, r0, lsr r0 │ │ │ │ teqeq r5, r8, ror #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8 @ │ │ │ │ - teqeq r5, r0, asr #32 │ │ │ │ - lsrseq r8, r8, #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - tsteq r6, r8, lsr #26 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq r5, r0, asr sl │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r0, rrx │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, asr r0 │ │ │ │ roreq r0, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -739086,16 +739086,16 @@ │ │ │ │ strdeq sl, [r9, #-120]! @ 0xffffff88 │ │ │ │ teqeq r5, r0, asr #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76bb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, lsr sl │ │ │ │ - teqeq r5, r0, ror #22 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r7, [r5, -r8]! │ │ │ │ @ instruction: 0x01aaadc8 │ │ │ │ teqeq r5, r8, asr #15 │ │ │ │ strdeq sl, [r9, #-120]! @ 0xffffff88 │ │ │ │ teqeq r5, r0, ror sl │ │ │ │ teqeq r4, r0, ror #31 │ │ │ │ teqeq r5, r8, ror sl │ │ │ │ @@ -739155,17 +739155,17 @@ │ │ │ │ ldrdle r3, [r9], ip │ │ │ │ strdeq pc, [r2, r0]! │ │ │ │ teqeq r5, r0, asr #18 │ │ │ │ teqeq r5, r8, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r5, r8, ror #22 │ │ │ │ - teqeq r5, r8, lsl #19 │ │ │ │ - teqeq r4, r0 @ │ │ │ │ - cmneq pc, r8, lsl #22 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r8, ror fp │ │ │ │ @ instruction: 0x01a7ce78 │ │ │ │ teqeq r5, r8, lsr #22 │ │ │ │ cmneq r8, r8, asr r9 │ │ │ │ teqeq r5, r8, lsl #23 │ │ │ │ @ instruction: 0x01a7aec0 │ │ │ │ teqeq r5, r0, ror fp │ │ │ │ @@ -742964,16 +742964,16 @@ │ │ │ │ @ instruction: 0x01a917b0 │ │ │ │ teqeq r5, r8 @ │ │ │ │ @ instruction: 0x01a7b230 │ │ │ │ teqeq r5, r0, asr #13 │ │ │ │ teqeq r5, r8, asr r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq r5, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r0, asr #17 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq r5, r0, lsl #14 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq r5, r0 @ │ │ │ │ teqeq r5, r0, lsl #1 │ │ │ │ teqeq r5, r8, asr r7 │ │ │ │ @@ -743086,16 +743086,16 @@ │ │ │ │ smlabteq r3, r0, sp, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45b58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ - teqeq r5, r8, lsr sl │ │ │ │ - teqeq r5, r8, ror #13 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [fp, #-168]! @ 0xffffff58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [r4, -r8] │ │ │ │ teqeq r5, r0, ror #16 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ teqeq r5, r8, ror #17 │ │ │ │ @@ -743177,15 +743177,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, lsl sl │ │ │ │ teqeq r5, r0, ror r9 │ │ │ │ ldrdeq r1, [r8, #-24]! @ 0xffffffe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r5, r0, asr #22 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r8, asr #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -743242,16 +743242,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r3, r8, pc, sl @ │ │ │ │ teqeq r5, r8, lsr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r5, r8, lsl #24 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r8, asr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, lsr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r5, r8, ror #22 │ │ │ │ @@ -743292,16 +743292,16 @@ │ │ │ │ cmneq fp, r8, asr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sl, [sl, r0]! │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, ror #22 │ │ │ │ + teqeq r5, r8, lsr #2 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r8, lsl #23 │ │ │ │ strdeq r5, [sl, #-248]! @ 0xffffff08 │ │ │ │ teqeq r5, r0, lsl #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @@ -743621,27 +743621,27 @@ │ │ │ │ teqeq r5, r8, lsr pc │ │ │ │ cmneq sl, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r5, r0, lsl pc │ │ │ │ @ instruction: 0x01a30118 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a30118 │ │ │ │ addle r3, r9, r4, lsl r7 │ │ │ │ @ instruction: 0x01a30118 │ │ │ │ teqeq r5, r0, lsr pc │ │ │ │ teqeq r5, r8, lsr r1 │ │ │ │ teqeq r5, r0, asr r1 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2cf40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r5, r8, lsr #2 │ │ │ │ + @ instruction: 0x01adbc48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq r5, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -743696,16 +743696,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a30118 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [r7, r0]! │ │ │ │ cmneq fp, r8, ror #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r5, r0 @ │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + teqeq r5, r8, lsl #19 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a846a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r6 │ │ │ │ teqeq fp, r0, lsr #11 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ teqeq r5, r0, lsl #5 │ │ │ │ @@ -744092,16 +744092,16 @@ │ │ │ │ tsteq r2, r8, lsr r9 │ │ │ │ teqeq r5, r8, ror #16 │ │ │ │ cmneq r9, r8, lsl pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - lsreq r5, r0, #12 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adbc70 │ │ │ │ teqeq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r5, r8, lsr #17 │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r5, r0 @ │ │ │ │ @@ -744157,15 +744157,15 @@ │ │ │ │ teqeq r5, r8, ror r9 │ │ │ │ @ instruction: 0x01a98e20 │ │ │ │ teqeq r5, r0, lsl #19 │ │ │ │ @ instruction: 0x01a98e48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a98e70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r5, r8, lsl #17 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ ldrdeq r7, [r2, r0]! │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r5, r0 @ │ │ │ │ teqeq r5, r8, lsr #19 │ │ │ │ smlabteq r4, r8, r7, r4 │ │ │ │ cmneq fp, r8, lsl #24 │ │ │ │ @@ -744302,16 +744302,16 @@ │ │ │ │ teqeq r1, r0 @ │ │ │ │ teqeq r5, r8, lsr #25 │ │ │ │ roreq ip, r8, fp │ │ │ │ teqeq r5, r8, asr #23 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [r7, r0]! │ │ │ │ - subeq r7, sl, #216, 8 @ 0xd8000000 │ │ │ │ - teqeq r5, r8, asr r1 │ │ │ │ + teqeq r5, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r0, ror #23 │ │ │ │ strdeq r8, [r7, r8]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, asr ip │ │ │ │ @ instruction: 0x01a74b38 │ │ │ │ teqeq r5, r0, lsr #24 │ │ │ │ @@ -744950,16 +744950,16 @@ │ │ │ │ teqeq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subeq r2, r2, #192, 6 │ │ │ │ - @ instruction: 0x01ad5dc0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, asr lr │ │ │ │ @ instruction: 0x0126ca28 │ │ │ │ @ instruction: 0x01a302a8 │ │ │ │ teqeq r5, r8, lsr #29 │ │ │ │ teqeq r5, r8, lsr lr │ │ │ │ teqeq r5, r8 @ │ │ │ │ @@ -744983,15 +744983,15 @@ │ │ │ │ teqeq r5, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, lsl #13 │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r5, r0, lsl r7 │ │ │ │ - @ instruction: 0x01ac1208 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01264808 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, ror #12 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @@ -745023,25 +745023,25 @@ │ │ │ │ teqeq r5, r0, lsl #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r5, r0, asr sl │ │ │ │ roreq ip, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af6138 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r0, lsr #14 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ teqeq r5, r8, lsr #14 │ │ │ │ teqeq r5, r8, lsl #15 │ │ │ │ teqeq r5, r0 @ │ │ │ │ ldrdeq r9, [r2, #-56]! @ 0xffffffc8 │ │ │ │ teqeq r5, r8, ror r7 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - teqeq r4, r0, asr #6 │ │ │ │ + teqeq r5, r0, asr #16 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, asr #14 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ teqeq r5, r8, asr r7 │ │ │ │ strdeq r7, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -745098,16 +745098,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8 @ │ │ │ │ @ instruction: 0x01a7bca8 │ │ │ │ teqeq r5, r0, lsr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, lsr r8 │ │ │ │ tsteq r4, r8, lsl r6 │ │ │ │ - teqeq r3, r8, asr #10 │ │ │ │ - teqeq r5, r8, lsr #2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a26fa0 │ │ │ │ teqeq r5, r8, lsl #17 │ │ │ │ teqeq r5, r8, asr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa6318 │ │ │ │ teqeq r5, r0, ror r8 │ │ │ │ @@ -746315,15 +746315,15 @@ │ │ │ │ teqeq r5, r0, lsl #22 │ │ │ │ @ instruction: 0x01a91b70 │ │ │ │ teqeq r5, r0, asr fp │ │ │ │ @ instruction: 0x01a7b230 │ │ │ │ teqeq r5, r0, lsr #21 │ │ │ │ cmneq fp, r8, lsl #27 │ │ │ │ teqeq r5, r0 @ │ │ │ │ - @ instruction: 0x01ab73c0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r0, r8, lsl lr │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ teqeq r5, r0, lsr #22 │ │ │ │ teqeq r5, r0, lsr #19 │ │ │ │ teqeq r5, r0, ror #22 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq r5, r0, lsr fp │ │ │ │ @@ -746334,28 +746334,28 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r5, r0, lsl #23 │ │ │ │ strdeq r7, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a30320 │ │ │ │ teqpeq r5, r8, asr r0 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r6, [sl, #-8]! │ │ │ │ - teqeq r5, r0, asr #23 │ │ │ │ - @ instruction: 0x01ab7398 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_fx, r8, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ teqeq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d1a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab7410 │ │ │ │ + teqeq r5, r8 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r0 @ │ │ │ │ andle r0, r0, r4 │ │ │ │ teqeq r5, r0, lsr #24 │ │ │ │ cmneq fp, r8, ror #26 │ │ │ │ teqeq r3, r0, asr #30 │ │ │ │ @ instruction: 0x01a9ad38 │ │ │ │ teqeq r4, r8, lsr #21 │ │ │ │ @@ -746480,16 +746480,16 @@ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq r5, r8, asr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrsbeq r8, [r7, -r8]! @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r0 @ │ │ │ │ cmneq sl, r8, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2c798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq r5, r0, ror #27 │ │ │ │ @@ -746558,16 +746558,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r2, r0, ror r2 │ │ │ │ cmneq fp, r8, lsl #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad4448 │ │ │ │ + teqeq r5, r8, lsr #9 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r8, lsl pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ teqeq r5, r0, asr pc │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @@ -747354,15 +747354,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, ror #22 │ │ │ │ @ instruction: 0x01a7d120 │ │ │ │ teqeq r5, r0, lsr #22 │ │ │ │ @ instruction: 0x01a2fb78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, ror #22 │ │ │ │ - subeq r7, r0, #16 │ │ │ │ + subeq r7, r0, #16, 14 @ 0x400000 │ │ │ │ cmneq sl, r8, lsl #13 │ │ │ │ @ instruction: 0x012117e8 │ │ │ │ @ instruction: 0x01a91cb0 │ │ │ │ teqeq r5, r0, lsl #23 │ │ │ │ @ instruction: 0x01a7ae98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @@ -748964,16 +748964,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r5, r8 @ │ │ │ │ msreq SPSR_fxc, r8, lsl #25 │ │ │ │ - teqeq r5, r8, asr #19 │ │ │ │ - teqeq r5, r8, lsr #2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r8 @ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40810 │ │ │ │ teqeq r9, r8, asr #27 │ │ │ │ @ instruction: 0x01aaae40 │ │ │ │ teqeq r5, r8, lsl #25 │ │ │ │ @@ -748985,15 +748985,15 @@ │ │ │ │ teqeq r5, r8, ror #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r6, r0, asr #32 │ │ │ │ cmneq fp, r8, lsr #20 │ │ │ │ teqeq r5, r8, ror r5 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r6, r0, lsr #20 │ │ │ │ cmneq fp, r8, lsr #3 │ │ │ │ teqeq r5, r0, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r5, r0, lsr #10 │ │ │ │ @@ -749016,20 +749016,20 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, ror #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r5, r8, lsl #21 │ │ │ │ - @ instruction: 0x01aaa008 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r8, lsl #11 │ │ │ │ - roreq r5, r8, r3 │ │ │ │ - subseq r3, lr, #216, 4 @ 0x8000000d │ │ │ │ - strheq pc, [pc, #-184] @ 135e4dc <__bss_end__@@Base+0x501720> @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r5, r8 @ │ │ │ │ teqeq r5, r8, lsr r7 │ │ │ │ teqeq r5, r0, lsr #11 │ │ │ │ teqeq r5, r8, ror #14 │ │ │ │ teqeq r5, r8, lsr #10 │ │ │ │ strheq r9, [r3, #-216]! @ 0xffffff28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -749340,16 +749340,16 @@ │ │ │ │ teqeq r5, r0, ror #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sl, [sl, #-168]! @ 0xffffff58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b103d0 │ │ │ │ + teqeq r5, r8, asr fp │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ roreq r5, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0 @ │ │ │ │ teqeq r5, r8, lsr #21 │ │ │ │ ldrdeq r7, [r8, -r0]! │ │ │ │ teqeq r5, r0 @ │ │ │ │ @@ -749393,15 +749393,15 @@ │ │ │ │ teqeq r5, r8, asr #22 │ │ │ │ cmneq r3, r8, asr #28 │ │ │ │ teqeq r5, r0, asr fp │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq sl, r8, r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r5, r8 @ │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01298128 │ │ │ │ msreq SPSR_fxc, r8, lsl #25 │ │ │ │ teqeq r5, r0, ror fp │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -749489,15 +749489,15 @@ │ │ │ │ teqeq r5, r8, asr #25 │ │ │ │ teqeq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ mrseq r0, SP_abt │ │ │ │ teqpeq r5, r8 @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01ab7398 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r5, r8, lsl #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, lsl lr │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ cmneq r9, r8, lsr #12 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @@ -750569,15 +750569,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqpeq r5, r0 @ @ p-variant is OBSOLETE │ │ │ │ cmneq fp, r8, ror #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa5300 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab73c0 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqpeq r5, r0 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r5, r8 @ @ p-variant is OBSOLETE │ │ │ │ cmneq r2, r8, lsl #16 │ │ │ │ teqpeq r5, r0, ror #27 @ p-variant is OBSOLETE │ │ │ │ @@ -756148,16 +756148,16 @@ │ │ │ │ lsreq r5, r0, #12 │ │ │ │ teqeq r6, r8 @ │ │ │ │ teqeq r6, r8, asr #9 │ │ │ │ teqeq r6, r0, ror #9 │ │ │ │ teqeq r6, r0, ror r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr #9 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r5, r8, asr fp │ │ │ │ + teqeq r6, r0, ror #10 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0128b438 │ │ │ │ ldrdeq r1, [r5, r0]! │ │ │ │ teqeq r6, r0, lsr #10 │ │ │ │ teqeq r6, r0 @ │ │ │ │ teqeq r6, r0, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r6, r0, lsl r5 │ │ │ │ @@ -756179,15 +756179,15 @@ │ │ │ │ teqeq r6, r8, asr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq ip, [pc, -r8]! │ │ │ │ strdeq r1, [r5, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01627f98 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq ip, [sl, #-120]! @ 0xffffff88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, ror #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -756197,15 +756197,15 @@ │ │ │ │ teqeq r6, r8, ror r5 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r6, r0 @ │ │ │ │ cmneq r9, r8, ror #5 │ │ │ │ teqeq r6, r8 @ │ │ │ │ teqeq r6, r0, ror r5 │ │ │ │ teqeq r6, r8, lsl #12 │ │ │ │ - cmneq r2, r8, lsl #31 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r6, r0 @ │ │ │ │ cmneq sl, r8, ror r3 │ │ │ │ teqeq r6, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r6, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r6, r0 @ │ │ │ │ @@ -756220,28 +756220,28 @@ │ │ │ │ teqeq r6, r0, asr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r6, r8, ror r6 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0 @ │ │ │ │ - teqeq r6, r8, lsr r6 │ │ │ │ - cmneq r2, r8, lsl #31 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r6, r8, lsl r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r6, r8, lsr #12 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7d8a0 │ │ │ │ strdeq r8, [r0, -r8]! @ │ │ │ │ @ instruction: 0x01aaae90 │ │ │ │ teqeq r6, r8, lsl #13 │ │ │ │ - cmneq r2, r8, lsr pc │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq r6, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r6, r8, asr r6 │ │ │ │ cmneq r5, r8, lsr r6 │ │ │ │ teqeq r6, r0, ror #12 │ │ │ │ @@ -756252,16 +756252,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r6, r0, lsl #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r6, r0, lsl #14 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r6, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r6, r8, lsr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -756283,15 +756283,15 @@ │ │ │ │ teqeq r6, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r6, r0, lsl #24 │ │ │ │ - cmneq r2, r8, lsr pc │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawbeq r3, r0, r4, r9 │ │ │ │ @ instruction: 0x01a10200 │ │ │ │ teqeq r6, r0, asr #14 │ │ │ │ teqeq r6, r8, lsl #14 │ │ │ │ teqeq r5, r8, ror #28 │ │ │ │ @ instruction: 0x01a87aa8 │ │ │ │ teqeq r6, r8, lsr #14 │ │ │ │ @@ -756602,16 +756602,16 @@ │ │ │ │ teqeq r6, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r6, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r6, r8, lsr r6 │ │ │ │ - cmneq r2, r8, lsl #31 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ subeq r3, r0, #248, 8 @ 0xf8000000 │ │ │ │ cmneq ip, r8, asr r2 │ │ │ │ teqeq r6, r0, asr #24 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, ror #6 │ │ │ │ teqeq r6, r8, lsr #24 │ │ │ │ @@ -759305,15 +759305,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r8, lsl r5 │ │ │ │ teqeq r6, r0, lsr r6 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r6, r0, asr #14 │ │ │ │ - cmneq r2, r8, lsr pc │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r6, r8, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r6, r8, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -759370,16 +759370,16 @@ │ │ │ │ lsleq r5, r8, r4 │ │ │ │ teqeq r6, r8, ror #14 │ │ │ │ @ instruction: 0x01a7ff60 │ │ │ │ teqeq r6, r0, ror #14 │ │ │ │ asreq ip, r0, #19 │ │ │ │ teqeq r6, r8, asr #14 │ │ │ │ @ instruction: 0x01a7a290 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ - cmneq r2, r8, lsl #31 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75e20 │ │ │ │ teqeq r6, r8, asr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -770863,27 +770863,27 @@ │ │ │ │ teqeq r7, r0, asr #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 107), r8, lsl r6 │ │ │ │ teqeq r7, r0, lsl #22 │ │ │ │ - cmneq r2, r8, lsr pc │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq r7, r8, ror #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r7, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r7, r0, lsr #23 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2c7c0 │ │ │ │ teqeq r7, r0, lsr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0, lsr #22 │ │ │ │ cmneq r5, r8, lsl #16 │ │ │ │ teqeq r7, r8, lsr #22 │ │ │ │ @@ -770914,16 +770914,16 @@ │ │ │ │ teqeq r6, r0, asr #20 │ │ │ │ teqeq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8, lsl fp │ │ │ │ strdeq r8, [r5, #-120]! @ 0xffffff88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq r7, r0, lsr ip │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r6, r0, lsr #14 │ │ │ │ @ instruction: 0x01a308e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [fp, #-248]! @ 0xffffff08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r0, ror r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -770950,16 +770950,16 @@ │ │ │ │ @ instruction: 0x012f0130 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r7 │ │ │ │ teqeq r7, r8, lsr #24 │ │ │ │ teqeq r7, r0, lsl #25 │ │ │ │ teqeq r7, r8, ror #22 │ │ │ │ cmneq sl, r8, lsl #16 │ │ │ │ - teqeq r6, r8, lsr #11 │ │ │ │ - @ instruction: 0x01a15250 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r7, r0, asr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa1a98 │ │ │ │ teqeq r0, r8, asr r0 │ │ │ │ @@ -772417,15 +772417,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0, lsl r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq r7, r0, ror #8 │ │ │ │ - teqeq r6, r0, ror #10 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r7, r0, asr #15 │ │ │ │ @@ -772499,15 +772499,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a341c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r0, lsr ip │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x012f8f58 │ │ │ │ @ instruction: 0x01aa8a00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a53230 │ │ │ │ teqeq r7, r8, asr r2 │ │ │ │ strheq r0, [fp, #-40]! @ 0xffffffd8 │ │ │ │ teqeq r7, r8, lsl #9 │ │ │ │ @@ -772659,15 +772659,15 @@ │ │ │ │ teqeq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0, asr #12 │ │ │ │ strheq r8, [r5, #-184]! @ 0xffffff48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r8, lsl r3 │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ teqeq r7, r0, lsl #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqeq r7, r8, lsr r7 │ │ │ │ teqeq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -772760,20 +772760,20 @@ │ │ │ │ ldrdeq r0, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r0, r8, r7 │ │ │ │ teqeq r7, r8, lsr r8 │ │ │ │ teqeq r7, r8, lsr #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r7, r8, lsl #17 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r2, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a532a8 │ │ │ │ - subeq r8, sl, #128, 2 │ │ │ │ - teqeq r7, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0132a090 │ │ │ │ teqeq r7, r8, lsl #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a7c888 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @@ -773038,30 +773038,30 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r7, r0, asr #25 │ │ │ │ cmneq r3, r8, lsr r7 │ │ │ │ teqeq r7, r8, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq fp, r0, #7 │ │ │ │ - teqeq fp, r0, ror r1 │ │ │ │ - teqeq r5, r0, lsl pc │ │ │ │ + teqeq r8, r8 @ │ │ │ │ + teqeq r2, r8, ror r8 │ │ │ │ teqeq r7, r0, ror #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r7, r0 @ │ │ │ │ strdeq r8, [r8, -r0]! │ │ │ │ teqeq r7, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0, asr ip │ │ │ │ @ instruction: 0x01679f98 │ │ │ │ teqeq r3, r0, rrx │ │ │ │ @ instruction: 0x01aa4a18 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - ldrdeq r8, [r0, r8]! @ │ │ │ │ + teqeq r7, r0, asr sp │ │ │ │ + lsreq ip, r8, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a53320 │ │ │ │ teqeq r7, r0, ror #31 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ teqeq r7, r8, lsr #26 │ │ │ │ ldrdeq r0, [r3, -r8]! │ │ │ │ teqeq r7, r0, lsr sp │ │ │ │ @@ -773070,16 +773070,16 @@ │ │ │ │ cmneq r3, r8, lsr #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8, asr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r5, r0, asr #16 │ │ │ │ - teqeq r5, r8, asr fp │ │ │ │ + teqeq r8, r8, lsl ip │ │ │ │ + asrseq sp, r8 @ │ │ │ │ teqeq r5, r8, asr #6 │ │ │ │ @ instruction: 0x01aa41a8 │ │ │ │ teqeq r7, r8, ror #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @@ -773102,16 +773102,16 @@ │ │ │ │ @ instruction: 0x01a29a20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r7, r8, asr #27 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8, lsl sp │ │ │ │ - teqeq fp, r8, lsr r6 │ │ │ │ - teqeq r7, r8, lsl #26 │ │ │ │ + teqeq r8, r8, ror fp │ │ │ │ + asreq r5, r8, r5 │ │ │ │ teqeq r7, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0 @ │ │ │ │ @ instruction: 0x01a1f660 │ │ │ │ teqeq r7, r8, lsr fp │ │ │ │ @@ -775344,20 +775344,20 @@ │ │ │ │ teqeq r7, r8, ror #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr r8 │ │ │ │ ldrsbeq r8, [r7, -r0]! │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ ldrheq r8, [r7, -r0]! │ │ │ │ cmneq fp, r8, lsr sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqpeq r7, r0, lsl #3 @ p-variant is OBSOLETE │ │ │ │ - teqeq r5, r8, lsr #9 │ │ │ │ - teqeq r5, r8, asr fp │ │ │ │ - teqeq r7, r0, lsr #3 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + teqeq r8, r8, ror #11 │ │ │ │ + @ instruction: 0x01ab76b8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq sp, r8 │ │ │ │ + subseq r7, pc, #104, 16 @ 0x680000 │ │ │ │ + @ instruction: 0x01abdc48 │ │ │ │ ldrsheq r8, [r7, -r8]! @ │ │ │ │ cmneq r5, r8, lsr r4 │ │ │ │ teqeq r7, r0, lsl #2 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a536b8 │ │ │ │ teqeq r7, r0, lsl #3 │ │ │ │ @@ -775394,38 +775394,38 @@ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x01365098 │ │ │ │ cmneq fp, r8, asr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - teqeq r7, r0, ror #3 │ │ │ │ - @ instruction: 0x01aaa008 │ │ │ │ + teqeq r8, r8, lsr r2 │ │ │ │ + teqeq r7, r8, ror #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a536e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr sp │ │ │ │ teqeq r6, r0, ror sl │ │ │ │ teqeq r6, r0, ror #9 │ │ │ │ teqeq r7, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8 @ │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ teqeq r7, r8, asr #3 │ │ │ │ cmneq r8, r8, lsl #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b10420 │ │ │ │ + teqeq r7, r8 @ │ │ │ │ + ldrdeq r2, [r0, r0]! │ │ │ │ teqeq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8, ror #3 │ │ │ │ cmneq r8, r8, lsl #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r7, r8, ror #1 │ │ │ │ + @ instruction: 0x01b16be0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45ae0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -777582,16 +777582,16 @@ │ │ │ │ smlatbeq r3, r0, r3, sp │ │ │ │ teqeq r7, r8, asr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a97070 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r6, r8, ror #9 │ │ │ │ - teqeq r7, r8 @ │ │ │ │ + teqeq r7, r0 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r7, r0 @ │ │ │ │ lsleq r1, r0 @ │ │ │ │ teqeq r7, r8, ror #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -777966,16 +777966,16 @@ │ │ │ │ strdeq ip, [fp, #-232]! @ 0xffffff18 │ │ │ │ teqeq r7, r0, asr #19 │ │ │ │ teqeq r7, r8, lsl #2 │ │ │ │ teqeq r7, r8, asr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0, asr r9 │ │ │ │ cmneq r5, r8, lsr #20 │ │ │ │ - teqeq r7, r0, asr #23 │ │ │ │ - roreq r5, r8, r3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012e5ba0 │ │ │ │ teqeq r7, r0, ror #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r5, [r8, r0]! │ │ │ │ @ instruction: 0x01297860 │ │ │ │ @ instruction: 0x01a80d48 │ │ │ │ teqeq r7, r0, lsr #20 │ │ │ │ @@ -778090,16 +778090,16 @@ │ │ │ │ tsteq r2, r0, lsr #10 │ │ │ │ smlabbeq r3, r8, r7, ip │ │ │ │ @ instruction: 0x01a82c88 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ - subseq r4, r8, #216, 18 @ 0x360000 │ │ │ │ - cmneq r4, r8, asr #23 │ │ │ │ + teqeq r7, r0, lsl r1 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq r7, r0, ror #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8, ror #3 │ │ │ │ @ instruction: 0x01a53b40 │ │ │ │ teqeq r7, r0, lsr #16 │ │ │ │ @ instruction: 0x01a8bb80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -779454,16 +779454,16 @@ │ │ │ │ lsleq r4, r0 @ │ │ │ │ teqeq r7, r8, lsr r1 │ │ │ │ ldrsheq ip, [r7, -r0]! │ │ │ │ teqeq r7, r8, lsr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r0, lsl #2 │ │ │ │ smlabteq r4, r8, r3, lr │ │ │ │ - teqeq r4, r0 @ │ │ │ │ - teqeq r7, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012e5ba0 │ │ │ │ teqeq r7, r8, lsr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @ instruction: 0x01a53d98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ @@ -782554,16 +782554,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqpeq r7, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a542c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq fp, r0, lsr #13 │ │ │ │ + teqpeq r7, r0, lsl #27 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqpeq r7, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a7ff60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a74b38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7f380 │ │ │ │ teqpeq r7, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ @@ -783322,16 +783322,16 @@ │ │ │ │ cmneq r3, r8, asr #3 │ │ │ │ teqpeq r7, r0, ror sp @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r0, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, ror r6 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad44e8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012e5ba0 │ │ │ │ teqpeq r7, r0 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r7, r0, lsr r7 │ │ │ │ @ instruction: 0x01a97098 │ │ │ │ teqpeq r7, r0, lsl lr @ p-variant is OBSOLETE │ │ │ │ @@ -783600,16 +783600,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a54428 │ │ │ │ teqeq r8, r8 @ │ │ │ │ ldrdeq r5, [fp, #-216]! @ 0xffffff28 │ │ │ │ teqeq r8, r8, asr #3 │ │ │ │ teqeq r8, r8, lsl #3 │ │ │ │ - teqeq r7, r0, ror #1 │ │ │ │ - teqeq r7, r8 @ │ │ │ │ + teqeq r8, r0, ror #16 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, ror #3 │ │ │ │ teqeq sl, r0, ror #13 │ │ │ │ msreq SPSR_fxc, r8, ror #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -783778,15 +783778,15 @@ │ │ │ │ teqeq r8, r8, ror r4 │ │ │ │ teqeq r8, r8 @ │ │ │ │ cmneq r8, r8, rrx │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, asr #22 │ │ │ │ teqeq r8, r0 @ │ │ │ │ @ instruction: 0x01a87b98 │ │ │ │ - subseq r1, lr, #16, 22 @ 0x4000 │ │ │ │ + subseq r1, lr, #128, 18 @ 0x200000 │ │ │ │ teqeq r8, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a54478 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ @@ -784018,16 +784018,16 @@ │ │ │ │ @ instruction: 0x01a7f060 │ │ │ │ teqeq r8, r0, asr r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r8, r8, ror #11 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x012e5ba0 │ │ │ │ teqeq r8, r8, ror #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, ror r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -784884,16 +784884,16 @@ │ │ │ │ cmneq r5, r8, asr #19 │ │ │ │ teqeq r8, r8 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a54630 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sl, r0 @ │ │ │ │ - lslseq r8, r0 @ │ │ │ │ + teqeq r8, r8, ror #30 │ │ │ │ + teqeq r7, r0, ror #3 │ │ │ │ andle r0, r0, r2 │ │ │ │ cmneq sl, r8, asr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabteq r5, r0, r0, ip │ │ │ │ teqeq r8, r8 @ │ │ │ │ strheq fp, [r9, #-232]! @ 0xffffff18 │ │ │ │ teqeq r8, r0, lsl r6 │ │ │ │ @@ -785598,16 +785598,16 @@ │ │ │ │ teqeq r8, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r8, asr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, lsr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r8, lsr #28 │ │ │ │ - teqeq r8, r8 @ │ │ │ │ - ldrheq r1, [r0, #-120]! @ 0xffffff88 │ │ │ │ + @ instruction: 0x012923b8 │ │ │ │ + @ instruction: 0x01adf528 │ │ │ │ teqeq r8, r0, asr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9dd08 │ │ │ │ teqeq r8, r0, lsr r1 │ │ │ │ cmneq r7, r8, lsr r7 │ │ │ │ teqeq r8, r8, lsr r1 │ │ │ │ @@ -785672,16 +785672,16 @@ │ │ │ │ teqeq r8, r0, lsl r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01627f98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r8, r8 @ │ │ │ │ cmneq fp, r8, lsl #28 │ │ │ │ - subseq r2, r7, #48, 16 @ 0x300000 │ │ │ │ - teqeq r5, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r8, r0, lsl r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @@ -786002,16 +786002,16 @@ │ │ │ │ teqeq r8, r8, lsr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq r8, r8, asr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r8, r0, ror r8 │ │ │ │ - strheq pc, [pc, #-200] @ 13826a4 <__bss_end__@@Base+0x5258e8> @ │ │ │ │ + teqeq r8, r8, lsl #26 │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ teqeq r1, r0, lsl fp │ │ │ │ lsleq r5, r0, r2 │ │ │ │ teqeq r8, r8 @ │ │ │ │ teqeq r8, r8, ror #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, ip │ │ │ │ teqeq r8, r8, lsl #15 │ │ │ │ @@ -786364,16 +786364,16 @@ │ │ │ │ tsteq r5, r8, ror r3 │ │ │ │ teqeq r8, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9c0c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0 @ │ │ │ │ - teqeq r8, r8, ror #30 │ │ │ │ - cmneq sp, r8, lsr #2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16be0 │ │ │ │ teqeq r8, r8, lsl sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r8, r8, asr #27 │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ teqeq r8, r0, asr #26 │ │ │ │ @@ -786516,30 +786516,30 @@ │ │ │ │ strdeq sl, [r7, #-120]! @ 0xffffff88 │ │ │ │ teqeq r8, r8, asr pc │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7ef98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a407e8 │ │ │ │ - teqeq r8, r0, lsr #31 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + teqeq r8, r0, ror r8 │ │ │ │ + teqeq r8, r0, ror #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq r8, r0, lsl #31 │ │ │ │ teqeq r7, r0 @ │ │ │ │ teqeq r8, r8, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, lsl pc │ │ │ │ cmneq r5, r8, ror sp │ │ │ │ teqeq r8, r8 @ │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b149f8 │ │ │ │ + teqeq r1, r0, ror r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq r8, r8, lsr #4 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a7c888 │ │ │ │ teqeq r8, r8, lsl r0 │ │ │ │ @@ -788118,16 +788118,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, ror #16 │ │ │ │ teqeq r8, r0, asr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r8, lsl r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7f510 │ │ │ │ - teqeq r8, r8, ror fp │ │ │ │ - andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r8, r0, lsl #17 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ teqeq r8, r0 @ │ │ │ │ teqeq r8, r0 @ │ │ │ │ teqeq r8, r0 @ │ │ │ │ teqeq r8, r8 @ │ │ │ │ teqeq r8, r8 @ │ │ │ │ @@ -788312,59 +788312,59 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r8, r0, ror fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq ip, [fp, r0]! │ │ │ │ + teqeq r8, r8 @ │ │ │ │ + ldrsbeq r8, [r7, -r8]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a54ba8 │ │ │ │ teqeq r8, r0, lsr #23 │ │ │ │ lsleq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, ror #22 │ │ │ │ teqeq r8, r8, lsr #23 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq r7, r0, ror r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a407e8 │ │ │ │ teqeq r9, r0, ror #22 │ │ │ │ cmneq fp, r8, asr #30 │ │ │ │ - teqeq sl, r8, lsl #19 │ │ │ │ - ldrsbeq r1, [r0, #-136]! @ 0xffffff78 │ │ │ │ + teqeq r8, r0 @ │ │ │ │ + strdeq r2, [r0, r8]! │ │ │ │ teqeq r8, r8, asr #23 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq r8, r8 @ │ │ │ │ cmneq r7, r8, asr sl │ │ │ │ teqeq r8, r0, ror #23 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7f538 │ │ │ │ teqeq r8, r0, ror #19 │ │ │ │ strdeq r6, [sl, #-232]! @ 0xffffff18 │ │ │ │ - subseq r0, sp, #32, 22 @ 0x8000 │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ - teqeq sl, r8, ror #5 │ │ │ │ - teqeq r8, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r8, r8 @ │ │ │ │ teqeq r8, r8, lsl #24 │ │ │ │ cmneq r5, r8, lsl r1 │ │ │ │ teqeq r8, r0, lsl ip │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a54ba8 │ │ │ │ - teqpeq r8, r0, ror #5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01a1ceb0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aaaf58 │ │ │ │ - teqeq r8, r0, lsr sp │ │ │ │ + teqeq r9, r8, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r5, r0, r7, r0 │ │ │ │ teqeq r8, r0, ror #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -788422,18 +788422,18 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11088 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r8, lsl #22 │ │ │ │ - teqeq r8, r8 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r8, r0, lsl #27 │ │ │ │ + teqeq r7, r0, ror #1 │ │ │ │ teqeq r8, r0, lsr sp │ │ │ │ - @ instruction: 0x01ab7398 │ │ │ │ + @ instruction: 0x01a2a628 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7f560 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r0, [r5, -r0] │ │ │ │ teqeq r8, r8, ror lr │ │ │ │ @@ -790471,15 +790471,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r4, [r5, r0]! │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a7c888 │ │ │ │ teqeq r8, r0, ror sp │ │ │ │ teqeq r8, r0, lsr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab73c0 │ │ │ │ + teqeq r8, r0, lsr #31 │ │ │ │ teqeq r8, r0, asr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r8, r8, ror sp │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq r8, r8, asr sp │ │ │ │ @@ -790490,16 +790490,16 @@ │ │ │ │ roreq r9, r0, #21 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ ldrdeq r4, [r2, r0]! │ │ │ │ teqeq r8, r0, lsl #28 │ │ │ │ teqeq r8, r8, ror #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9c0c0 │ │ │ │ - teqeq r8, r8, rrx │ │ │ │ - subeq pc, sl, #16, 10 @ 0x4000000 │ │ │ │ + teqeq r8, r0, asr r0 │ │ │ │ + @ instruction: 0x01a85960 │ │ │ │ teqeq r7, r8, lsr #26 │ │ │ │ @ instruction: 0x016b5e98 │ │ │ │ teqeq r8, r8, lsl #28 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqeq r8, r8, lsr #27 │ │ │ │ @@ -790670,36 +790670,36 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r8, r0, lsl lr │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq r7, r0, asr r0 │ │ │ │ @ instruction: 0x01a54f40 │ │ │ │ + teqeq r8, r8, rrx │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd348 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a84e98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sl, [fp, #-200]! @ 0xffffff38 │ │ │ │ teqeq r8, r0, lsr #1 │ │ │ │ - teqeq r9, r8, ror r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01387098 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, lsl #1 │ │ │ │ @ instruction: 0x01a99960 │ │ │ │ @ instruction: 0x01387090 │ │ │ │ @ instruction: 0x01a99988 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a999b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r8, r8, lsl #26 │ │ │ │ - cmneq sp, r8, lsl r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ ldrheq r7, [r8, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r8, r0, asr #1 │ │ │ │ cmneq r3, r8, lsr #27 │ │ │ │ teqeq r8, r8, asr #1 │ │ │ │ @@ -792104,16 +792104,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r8, lsr #13 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r8, r0, lsr r7 │ │ │ │ - teqeq r8, r8, lsr sp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r8, lsl #26 │ │ │ │ teqeq r8, r0, ror #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0 @ │ │ │ │ teqeq r6, r0, lsr r7 │ │ │ │ teqeq r8, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, ror #12 │ │ │ │ @@ -792135,19 +792135,19 @@ │ │ │ │ teqeq r8, r0, lsr #14 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a55170 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_fxc, r8, asr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r7, r0 @ │ │ │ │ teqeq r8, r0, lsl #26 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqpeq r8, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0128a768 │ │ │ │ + teqeq r9, r0, asr #9 │ │ │ │ + msreq CPSR_fc, r8, asr #26 │ │ │ │ teqeq r8, r0, asr r7 │ │ │ │ cmneq r3, r8, lsl #1 │ │ │ │ teqeq r8, r8, asr r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r4, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -792188,16 +792188,16 @@ │ │ │ │ cmneq r2, r8, ror #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, ror #3 │ │ │ │ teqeq r8, r0, lsl #16 │ │ │ │ teqeq r8, r8, lsr #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq r8, r8, asr #28 │ │ │ │ - lsreq r0, r8 @ │ │ │ │ + teqeq r8, r8, ror #28 │ │ │ │ + ldrdeq ip, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl #7 │ │ │ │ teqeq r8, r0, lsl #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ teqeq r8, r8, ror #16 │ │ │ │ @@ -795660,24 +795660,24 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq r8, r8, lsr lr │ │ │ │ @ instruction: 0x01a76fa0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ + teqeq r8, r0, asr lr │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r0, r8 @ │ │ │ │ - teqeq r8, r8, ror #28 │ │ │ │ - teqeq r8, r8, lsl #16 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ teqeq r8, r0, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r8, r8, lsr #17 │ │ │ │ - lsreq r0, r8 @ │ │ │ │ + teqpeq r8, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + teqeq r8, r8, asr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr #28 │ │ │ │ teqeq r8, r0, ror #6 │ │ │ │ smlabbeq r3, r0, r0, r9 │ │ │ │ teqeq r8, r8, ror lr │ │ │ │ strheq r9, [r3, -r0] │ │ │ │ teqeq r8, r0 @ │ │ │ │ @@ -796324,16 +796324,16 @@ │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ teqeq r8, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ cmneq sl, r8, lsr sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r0, lsr r6 │ │ │ │ - teqpeq r8, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ - andle r0, r0, r0 │ │ │ │ + teqpeq r8, r0, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + lsreq ip, r0, r8 │ │ │ │ @ instruction: 0x012e7fb8 │ │ │ │ cmneq fp, r8, ror #26 │ │ │ │ teqeq r8, r0, asr #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -797839,15 +797839,15 @@ │ │ │ │ smlawbeq r9, r0, r7, r9 │ │ │ │ lsleq r3, r8, #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r8, lsr r0 │ │ │ │ teqeq r8, r0, asr r0 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aecf20 │ │ │ │ + @ instruction: 0x01aece08 │ │ │ │ teqeq r8, r8, lsr #1 │ │ │ │ teqeq r8, r0 @ │ │ │ │ teqeq r8, r8, rrx │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a76f28 │ │ │ │ @ instruction: 0x0138e098 │ │ │ │ @@ -798998,18 +798998,18 @@ │ │ │ │ teqpeq r8, r8, lsr r2 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f6310 │ │ │ │ @ instruction: 0x01a7fb28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r8, r8 @ @ p-variant is OBSOLETE │ │ │ │ + teqpeq r8, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq r0, [sp, #-184]! @ 0xffffff48 │ │ │ │ - teqpeq r8, r8 @ @ p-variant is OBSOLETE │ │ │ │ - teqeq r9, r8, ror #2 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r8, r8 @ │ │ │ │ cmneq sl, r8, lsl r3 │ │ │ │ teqpeq r8, r0 @ @ p-variant is OBSOLETE │ │ │ │ teqeq r7, r0, lsl #30 │ │ │ │ teqpeq r8, r8 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r8, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ @@ -799024,20 +799024,20 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r9, r8, #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r8, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01275338 │ │ │ │ @ instruction: 0x01aaafa8 │ │ │ │ - teqeq r8, r0, ror #14 │ │ │ │ - msreq SPSR_fsxc, r8, ror ip │ │ │ │ - teqeq r9, r0, lsl #3 │ │ │ │ - teqeq r8, r8, lsr #24 │ │ │ │ + teqpeq r8, r0, ror #5 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r8, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ + teqpeq r8, r8, ror #5 @ p-variant is OBSOLETE │ │ │ │ + lsleq r0, r0, r7 │ │ │ │ teqpeq r8, r0, lsr #13 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, lsr r4 │ │ │ │ teqpeq r8, r8, ror r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a7ce78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a56390 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -799266,16 +799266,16 @@ │ │ │ │ @ instruction: 0x01a563e0 │ │ │ │ teqpeq r8, r8 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r0, [fp, #-56]! @ 0xffffffc8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqpeq r8, r0, lsl #15 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq sp, r8, ror #22 │ │ │ │ teqeq r8, r0 @ │ │ │ │ @ instruction: 0x01a7eb10 │ │ │ │ teqpeq r8, r8, lsl #14 @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, r8, lsr #13 @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, r0, asr #13 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -799322,16 +799322,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r1, r8, lsl #17 │ │ │ │ @ instruction: 0x01a83a98 │ │ │ │ teqpeq r8, r0, lsr #15 @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, r8, ror #14 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqpeq r8, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ - teqeq r8, r0, lsr sp │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r8, r0 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a811a8 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01a84d58 │ │ │ │ teqpeq r8, r8, lsr #27 @ p-variant is OBSOLETE │ │ │ │ @@ -799611,15 +799611,15 @@ │ │ │ │ teqpeq r8, r0 @ @ p-variant is OBSOLETE │ │ │ │ strdeq sl, [fp, #-200]! @ 0xffffff38 │ │ │ │ teqpeq r8, r8, ror #23 @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, r0 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, ror r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r8, r8, lsr #17 │ │ │ │ teqeq r9, r8 @ │ │ │ │ cmneq fp, r8, ror #4 │ │ │ │ teqpeq r8, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r8, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, r8 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r8, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ @@ -800170,16 +800170,16 @@ │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ lsreq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0 @ │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ - @ instruction: 0x01ad9510 │ │ │ │ + teqpeq r9, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + teqeq r8, r8, lsl #16 │ │ │ │ teqeq r9, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9c098 │ │ │ │ teqeq r9, r0, lsl #10 │ │ │ │ @@ -800322,16 +800322,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a56598 │ │ │ │ teqeq r9, r8, lsl r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r9, r8, ror #21 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqpeq r9, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + lsreq fp, r8, #19 │ │ │ │ teqeq r9, r0, lsr r7 │ │ │ │ cmneq r7, r8, lsr #6 │ │ │ │ teqeq r9, r8, lsr r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7fbc8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -800564,16 +800564,16 @@ │ │ │ │ ldrdeq r7, [r9, r8]! │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ lsreq r0, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0 @ │ │ │ │ - smlawbeq r3, r8, r3, sp │ │ │ │ - teqeq r4, r8, lsl r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, asr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, lsl #22 │ │ │ │ cmneq r5, r8, ror pc │ │ │ │ teqeq r9, r8, lsl #22 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -800984,18 +800984,18 @@ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq pc, [fp, #-200]! @ 0xffffff38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - teqeq r9, r8 @ │ │ │ │ - teqeq r9, r0, asr #9 │ │ │ │ - @ instruction: 0x013a3098 │ │ │ │ - teqpeq r8, r8, ror #5 @ p-variant is OBSOLETE │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r4, [r8, -r0] │ │ │ │ + teqeq r9, r8, ror r1 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r9, r0 @ │ │ │ │ @ instruction: 0x012ab600 │ │ │ │ teqeq r9, r8 @ │ │ │ │ teqeq r9, r0, lsl #4 │ │ │ │ teqeq r9, r0, lsr #2 │ │ │ │ cmneq r3, r8, asr fp │ │ │ │ teqeq r9, r8, lsr #3 │ │ │ │ @@ -810494,16 +810494,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r9, r8, lsl #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0139f090 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r9, r0, lsl #3 │ │ │ │ + cmneq sp, r8 │ │ │ │ teqeq r9, r0, lsr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0 @ │ │ │ │ strdeq r9, [r3, -r8] │ │ │ │ teqeq r9, r8, lsr #12 │ │ │ │ @@ -813291,15 +813291,15 @@ │ │ │ │ teqeq r9, r0, lsr r1 │ │ │ │ msreq SPSR_sc, r8 @ │ │ │ │ teqeq r9, r8 @ │ │ │ │ cmneq r9, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01692c98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq pc, pc, #152, 6 @ 0x60000002 │ │ │ │ + subseq pc, pc, #88 @ 0x58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, lsl pc │ │ │ │ teqeq r9, r8 @ │ │ │ │ ldrdeq lr, [r0, r8]! │ │ │ │ teqeq r9, r8, asr #3 │ │ │ │ @ instruction: 0x01a95450 │ │ │ │ teqeq r9, r0 @ │ │ │ │ @@ -813669,15 +813669,15 @@ │ │ │ │ teqeq r9, r8 @ │ │ │ │ cmneq r9, r8, lsl ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq r2, ip, #112, 30 @ 0x1c0 │ │ │ │ + subeq r2, ip, #200, 30 @ 0x320 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq r9, r8, lsr #14 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r9, r8, asr #15 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq r9, r0 @ │ │ │ │ @@ -813786,18 +813786,18 @@ │ │ │ │ teqeq r9, r8, lsl sl │ │ │ │ teqeq r9, r0 @ │ │ │ │ cmneq r7, r8, lsr #4 │ │ │ │ teqeq r9, r0 @ │ │ │ │ cmneq r9, r8, lsr #24 │ │ │ │ teqeq r9, r8, lsr r9 │ │ │ │ teqeq r9, r8, asr #17 │ │ │ │ - teqeq r9, r8, lsl #19 │ │ │ │ - cmneq pc, r8, ror #22 │ │ │ │ - teqeq r9, r8, asr #22 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + teqeq r9, r0, lsl r6 │ │ │ │ + teqeq r9, r8, ror #21 │ │ │ │ + tsteq r8, r8, ror #16 │ │ │ │ + teqeq r8, r0, lsr sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fe88 │ │ │ │ teqeq r9, r0, lsr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8, lsl #7 │ │ │ │ @ instruction: 0x01a92d90 │ │ │ │ teqeq r9, r0 @ │ │ │ │ @@ -813901,15 +813901,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r9, r0, asr #22 │ │ │ │ @ instruction: 0x01a10b38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab2140 │ │ │ │ + teqeq r9, r8, lsl #19 │ │ │ │ teqeq r9, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r0, [sl, r8]! │ │ │ │ teqeq r9, r8, ror #22 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -813972,18 +813972,18 @@ │ │ │ │ msreq (UNDEF: 117), r8, asr r7 │ │ │ │ teqeq r9, r8, asr ip │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5afa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ - @ instruction: 0x01294538 │ │ │ │ - @ instruction: 0x01ac8c88 │ │ │ │ - @ instruction: 0x0129c8a0 │ │ │ │ - @ instruction: 0x01abce88 │ │ │ │ + subseq sl, lr, #88, 14 @ 0x1600000 │ │ │ │ + ldrdeq r7, [ip, r0]! │ │ │ │ + teqeq ip, r0 @ │ │ │ │ + teqeq r9, r8, ror #24 │ │ │ │ teqeq r4, r0 @ │ │ │ │ cmneq fp, r8, ror ip │ │ │ │ teqeq r9, r8, lsl #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r8, r0 @ │ │ │ │ @@ -814000,16 +814000,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8, asr #24 │ │ │ │ msreq (UNDEF: 117), r8, asr #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8, lsr #25 │ │ │ │ teqeq r9, r8, asr #25 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ - teqeq sl, r0, lsr #1 │ │ │ │ - teqeq r9, r0, ror ip │ │ │ │ + teqeq r9, r8, ror #2 │ │ │ │ + @ instruction: 0x016d0398 │ │ │ │ teqeq r9, r0, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, lsl lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8, lsl sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -814077,15 +814077,15 @@ │ │ │ │ teqeq r9, r8 @ │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq r9, r0, lsl #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r8, lsl #27 │ │ │ │ msreq (UNDEF: 117), r8, ror r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq lr, fp, #80, 12 @ 0x5000000 │ │ │ │ + subeq lr, fp, #48, 12 @ 0x3000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fe88 │ │ │ │ teqeq r9, r0, lsr #28 │ │ │ │ cmneq r7, r8, asr #4 │ │ │ │ teqeq r9, r8, lsl #29 │ │ │ │ cmneq r7, r8, asr r2 │ │ │ │ teqeq r9, r8, lsr lr │ │ │ │ @@ -814292,16 +814292,16 @@ │ │ │ │ teqeq r9, r8, asr #1 │ │ │ │ teqeq r9, r8, asr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sl, r8, lsl r8 │ │ │ │ - teqeq r9, r8, ror #24 │ │ │ │ + @ instruction: 0x0139f090 │ │ │ │ + andle r0, r0, r1 │ │ │ │ teqeq r9, r8, ror r1 │ │ │ │ smultteq r8, r8, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqpeq r9, r0, asr r0 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0 @ │ │ │ │ @@ -814527,15 +814527,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl ip │ │ │ │ teqeq r9, r8, lsl #10 │ │ │ │ @ instruction: 0x01692c98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq r7, sl, #120, 4 @ 0x80000007 │ │ │ │ + subeq r7, sl, #192, 4 │ │ │ │ teqeq r9, r0 @ │ │ │ │ cmneq sl, r8, ror #12 │ │ │ │ teqeq sl, r8 @ │ │ │ │ teqeq r9, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr #25 │ │ │ │ teqeq r9, r0, asr #10 │ │ │ │ @@ -814937,15 +814937,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, ror ip │ │ │ │ teqeq r9, r0, ror fp │ │ │ │ strheq r2, [r9, #-200]! @ 0xffffff38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r9, #-200]! @ 0xffffff38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq ip, fp, #152, 14 @ 0x2600000 │ │ │ │ + subeq ip, fp, #8, 14 @ 0x200000 │ │ │ │ teqeq r9, r0, ror #16 │ │ │ │ @ instruction: 0x01a32120 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, lsl #23 │ │ │ │ teqeq r9, r8 @ │ │ │ │ msreq SPSR_sc, r8, ror #18 │ │ │ │ teqeq r9, r0, lsr #23 │ │ │ │ @@ -815262,16 +815262,16 @@ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq r3, r0, asr #26 │ │ │ │ @ instruction: 0x01a83f70 │ │ │ │ teqpeq r9, r0, asr ip @ p-variant is OBSOLETE │ │ │ │ teqpeq r9, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ae3ee8 │ │ │ │ teqpeq r9, r0, lsr #1 @ p-variant is OBSOLETE │ │ │ │ roreq r0, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a79098 │ │ │ │ teqeq r9, r8 @ │ │ │ │ @ instruction: 0x0139f098 │ │ │ │ teqeq sp, r0, ror #18 │ │ │ │ @@ -815330,18 +815330,18 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsheq pc, [r9, -r8]! @ │ │ │ │ msreq (UNDEF: 101), r8, lsl sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strbeq r1, [r0], #1760 @ 0x6e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl #2 │ │ │ │ - teqpeq r9, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01ab7398 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab7410 │ │ │ │ + @ instruction: 0x01b16bb8 │ │ │ │ + teqeq sl, r0, ror #29 │ │ │ │ + teqeq r9, r0, lsr #14 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ teqpeq r9, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ teqpeq r9, r0 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq r9, r8, asr #3 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -815374,16 +815374,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r9, r0, lsr #6 │ │ │ │ ldrdeq r7, [r9, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa1e30 │ │ │ │ teqeq sp, r0 @ │ │ │ │ @ instruction: 0x01aa6700 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac7e50 │ │ │ │ + teqeq sl, r0, asr #32 │ │ │ │ + ldrdeq ip, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqpeq r9, r8, lsl #15 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r9, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ msreq (UNDEF: 101), r8, asr sl │ │ │ │ teqpeq r9, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ @@ -816266,22 +816266,22 @@ │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r6, r8, r2, r2 │ │ │ │ teqeq sl, r8, lsr r0 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a758a8 │ │ │ │ - teqeq sl, r8, asr r0 │ │ │ │ - @ instruction: 0x01ab7398 │ │ │ │ + teqeq sl, r0, lsl r5 │ │ │ │ + @ instruction: 0x01b16f78 │ │ │ │ teqeq sl, r0, asr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab73c0 │ │ │ │ + teqeq sl, r0 @ │ │ │ │ + @ instruction: 0x01acb848 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsr #2 │ │ │ │ teqpeq r9, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a92ea8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -816290,16 +816290,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sl, r0, lsl #1 │ │ │ │ @ instruction: 0x0168a998 │ │ │ │ teqeq sl, r8, lsl #1 │ │ │ │ teqeq sl, r0, rrx │ │ │ │ teqeq r9, r0, lsr #27 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ - teqeq sl, r0, lsl lr │ │ │ │ - teqpeq r9, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ + teqeq sl, r0 @ │ │ │ │ + ldrdeq r3, [lr, r0]! │ │ │ │ teqeq sl, r0, lsr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, ror r2 │ │ │ │ @ instruction: 0x01a9ca98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ ldrsbeq r0, [sl, -r0]! @ │ │ │ │ @@ -816376,20 +816376,20 @@ │ │ │ │ cmneq r2, r8, ror #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ teqeq sl, r0 @ │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq sl, r8, asr lr │ │ │ │ - teqpeq r9, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + teqeq sl, r8, lsr r5 │ │ │ │ + ldrdeq r2, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r6, -r0] │ │ │ │ - teqeq sl, r8, asr #19 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ + teqeq sl, r8, lsl r5 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq sl, r0 @ │ │ │ │ strdeq lr, [r4, -r0] │ │ │ │ teqeq sl, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @@ -816577,23 +816577,23 @@ │ │ │ │ teqeq sl, r8, lsl #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab73c0 │ │ │ │ + teqeq r4, r0, lsl r2 │ │ │ │ teqeq sl, r0, lsr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq r1, r0, #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sl, r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ teqeq sl, r8, ror #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [r9, r0]! │ │ │ │ teqeq sl, r8, asr r5 │ │ │ │ msreq SPSR_sc, r8, ror #25 │ │ │ │ teqeq sl, r0, ror #10 │ │ │ │ @@ -816606,16 +816606,16 @@ │ │ │ │ strdeq r0, [r5, -r0] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq sl, r8, lsl #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x01230128 │ │ │ │ - teqeq r4, r8, lsl r7 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r8 @ │ │ │ │ teqeq sl, r0, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r0, ror r0 │ │ │ │ ldrdeq r2, [r9, r0]! │ │ │ │ teqeq sl, r0 @ │ │ │ │ @@ -816678,26 +816678,26 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5b458 │ │ │ │ teqeq sl, r0, lsl #13 │ │ │ │ teqeq sl, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsl #16 │ │ │ │ - teqeq sl, r8 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq sl, r8, lsl #10 │ │ │ │ + teqeq sl, r0, lsr #1 │ │ │ │ teqeq r9, r0 @ │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq sl, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0122c100 │ │ │ │ - teqeq r4, r8, lsl r7 │ │ │ │ + teqeq sl, r8, asr #19 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ teqeq fp, r0, lsl ip │ │ │ │ msreq (UNDEF: 107), r8, lsl #20 │ │ │ │ teqeq sp, r0 @ │ │ │ │ @ instruction: 0x01aa42c0 │ │ │ │ teqeq sl, r8 @ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq sl, r0, lsl #14 │ │ │ │ @@ -816877,15 +816877,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [r5, r0]! │ │ │ │ teqeq sl, r8 @ │ │ │ │ - teqeq sl, r0, lsl #5 │ │ │ │ + teqeq sl, r8, asr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a93830 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq sl, r8, ror #19 │ │ │ │ @ instruction: 0x01a10b38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -817576,16 +817576,16 @@ │ │ │ │ msreq (UNDEF: 117), r8, lsl pc │ │ │ │ cmneq r7, r8, asr lr │ │ │ │ andle r0, r0, r4, asr #32 │ │ │ │ teqeq sl, r0 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq r9, r0, lsl #19 │ │ │ │ - cmneq pc, r8, asr fp @ │ │ │ │ + teqeq r9, r8 @ │ │ │ │ + smulbbeq sp, r8, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r0, lsl #17 │ │ │ │ @@ -817596,18 +817596,18 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r8 @ │ │ │ │ @ instruction: 0x01a92f98 │ │ │ │ - @ instruction: 0x01289240 │ │ │ │ - rorseq r4, r0, r6 │ │ │ │ - teqeq sl, r0, lsr #13 │ │ │ │ - @ instruction: 0x01ab7398 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16bb8 │ │ │ │ + teqeq sl, r0, asr #12 │ │ │ │ + teqeq sl, r8, asr r0 │ │ │ │ teqeq sl, r0, lsr #10 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 107), r8, lsr #12 │ │ │ │ teqeq sl, r0, lsr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -817698,16 +817698,16 @@ │ │ │ │ lsleq r0, r0, #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a92fc0 │ │ │ │ teqeq sl, r0, asr #2 │ │ │ │ teqeq sl, r0, lsl #13 │ │ │ │ @ instruction: 0x0121b108 │ │ │ │ cmneq r8, r8, lsr r7 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab7410 │ │ │ │ + teqeq sl, r8, asr r5 │ │ │ │ + lsleq fp, r8, #18 │ │ │ │ msreq SP_mon, r0, lsr #15 │ │ │ │ @ instruction: 0x01aa1188 │ │ │ │ teqeq r0, r8, ror sl │ │ │ │ cmneq sl, r8, ror #2 │ │ │ │ teqeq sl, r0 @ │ │ │ │ lsleq r1, r0 @ │ │ │ │ teqeq sl, r8, asr #13 │ │ │ │ @@ -817792,16 +817792,16 @@ │ │ │ │ @ instruction: 0x01a31c48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sp, [r0, r8]! │ │ │ │ teqeq sl, r0, lsl r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r8, lsl #10 │ │ │ │ + teqeq sl, r0, lsr #7 │ │ │ │ + @ instruction: 0x01af5378 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9c098 │ │ │ │ teqeq sl, r8, lsr r8 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -817930,16 +817930,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq sl, r0, lsr sl │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq sl, r8, lsr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, asr #19 │ │ │ │ ldrdeq pc, [r5, #-248]! @ 0xffffff08 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - @ instruction: 0x01aefc48 │ │ │ │ + teqeq sl, r0, lsl #5 │ │ │ │ + @ instruction: 0x01aba2a0 │ │ │ │ teqeq sl, r0, asr sl │ │ │ │ smulbbeq r4, r8, r2 │ │ │ │ teqeq sl, r8, asr sl │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a31e50 │ │ │ │ teqeq sl, r0, ror sl │ │ │ │ @@ -818174,16 +818174,16 @@ │ │ │ │ cmneq sl, r8, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a323c8 │ │ │ │ teqeq sl, r8, lsl #28 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, lsr #27 │ │ │ │ - teqeq sl, r0, lsr #7 │ │ │ │ - teqeq sl, r0, asr #20 │ │ │ │ + teqeq sl, r8, ror r5 │ │ │ │ + @ instruction: 0x01af5710 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r7, [sl, #-88]! @ 0xffffffa8 │ │ │ │ teqeq sl, r8, ror #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, lsr lr │ │ │ │ cmneq r6, r8, ror r0 │ │ │ │ teqeq r9, r0 @ │ │ │ │ @@ -818520,16 +818520,16 @@ │ │ │ │ teqeq sl, r0, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5b7c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sl, r8, asr #18 │ │ │ │ - @ instruction: 0x01ab73c0 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + ldrdeq r2, [sp, r0]! │ │ │ │ teqeq sl, r0, ror #23 │ │ │ │ cmneq sl, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, ror ip @ │ │ │ │ @ instruction: 0x01292390 │ │ │ │ @ instruction: 0x01a79f20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -818892,16 +818892,16 @@ │ │ │ │ teqeq sl, r0 @ │ │ │ │ teqeq sl, r8, lsr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, lsr #18 │ │ │ │ - teqeq sl, r8, lsl #21 │ │ │ │ - @ instruction: 0x01ab7398 │ │ │ │ + teqeq sl, r0, lsr r1 │ │ │ │ + teqeq sl, r8, ror r3 │ │ │ │ teqeq sl, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, ror r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, ror #18 │ │ │ │ strdeq r0, [r6, #-24]! @ 0xffffffe8 │ │ │ │ teqeq sl, r0, ror r9 │ │ │ │ @@ -818972,16 +818972,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, ror sl │ │ │ │ lsleq r0, r8, #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a88638 │ │ │ │ teqeq sl, r8 @ │ │ │ │ teqeq sl, r0, ror sl │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab7410 │ │ │ │ + teqeq sl, r0, ror #10 │ │ │ │ + ldrdeq r3, [lr, r0]! │ │ │ │ teqeq sl, r8 @ │ │ │ │ asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq ip, r8, #16 │ │ │ │ teqeq sl, r8, lsr #21 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -819216,16 +819216,16 @@ │ │ │ │ cmneq r6, r8, ror r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabteq r4, r0, r4, r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [fp, #-168]! @ 0xffffff58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x013a3098 │ │ │ │ + ldrdeq r2, [r0, r0]! │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, ror #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r3, [r9, r0]! │ │ │ │ teqeq sl, r8, lsl #29 │ │ │ │ @@ -819360,16 +819360,16 @@ │ │ │ │ ldrdeq r2, [r9, #-232]! @ 0xffffff18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq fp, r8, r6, lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sl, r0, lsl r9 │ │ │ │ - teqeq r9, r0, lsl r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ teqeq sl, r8, lsr #1 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ ldrheq r3, [sl, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, lsr r0 │ │ │ │ ldrdeq r0, [r6, #-40]! @ 0xffffffd8 │ │ │ │ teqeq sl, r0, asr #1 │ │ │ │ @@ -819666,22 +819666,22 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r8, asr r5 │ │ │ │ asreq ip, r8, #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ roreq ip, r0, r9 │ │ │ │ - teqeq sl, r8, asr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r8, asr lr │ │ │ │ teqeq sl, r0, ror r5 │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab7410 │ │ │ │ + teqeq sl, r8, lsl #21 │ │ │ │ teqpeq r6, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ ldrdeq fp, [r5, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r0, [r5, -r0] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -820264,16 +820264,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r8, ror #12 │ │ │ │ @ instruction: 0x01a7b758 │ │ │ │ teqeq sl, r8, lsl #30 │ │ │ │ teqeq sl, r8, lsr #29 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ae5ec8 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af6778 │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, lsr #16 │ │ │ │ @ instruction: 0x01a93178 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -820422,16 +820422,16 @@ │ │ │ │ cmneq r8, r8, asr #30 │ │ │ │ teqeq sl, r8, lsr #2 │ │ │ │ teqeq sl, r0, rrx │ │ │ │ @ instruction: 0x0167db98 │ │ │ │ andle r0, r0, r3, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - lsreq r5, r0, #12 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r8 @ │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a11088 │ │ │ │ teqeq sl, r0 @ │ │ │ │ teqeq sl, r8, lsr r1 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a31f90 │ │ │ │ teqeq sl, r0, lsl #3 │ │ │ │ @@ -820506,16 +820506,16 @@ │ │ │ │ cmneq r6, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7da30 │ │ │ │ @ instruction: 0x012aab00 │ │ │ │ @ instruction: 0x01a328c8 │ │ │ │ teqeq sl, r8 @ │ │ │ │ teqeq sl, r0, ror r2 │ │ │ │ - teqeq sl, r0, lsl r0 │ │ │ │ - teqeq sl, r0, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r0, lsl lr │ │ │ │ teqeq sl, r8, asr r3 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq sl, r8 @ │ │ │ │ @ instruction: 0x01a10db8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a88570 │ │ │ │ teqeq sl, r8, ror ip │ │ │ │ @@ -820579,15 +820579,15 @@ │ │ │ │ teqeq sl, r0, lsl #7 │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq r9, r8, asr #3 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45b58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r8 @ │ │ │ │ + teqeq sl, r0, asr #20 │ │ │ │ teqeq sl, r0, lsr #18 │ │ │ │ @ instruction: 0x01a329e0 │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @@ -820688,16 +820688,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, asr #10 │ │ │ │ teqeq sl, r8, asr #10 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ - teqeq sl, r0, ror r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r8, ror #10 │ │ │ │ + teqeq sl, r8, lsl r8 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @ instruction: 0x01aa42e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @ instruction: 0x01a5bb88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -821716,18 +821716,18 @@ │ │ │ │ smulbbeq r6, r8, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d1a0 │ │ │ │ teqeq sl, r8, asr r5 │ │ │ │ andle r0, r0, r4 │ │ │ │ - teqpeq r9, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01ab73c0 │ │ │ │ - teqeq sl, r8, lsl #1 │ │ │ │ - teqeq sl, r8, ror #10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16bb8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq r8, r8 @ @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq sl, r0 @ │ │ │ │ lsleq r0, r0, #31 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x01a5bd40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -821770,16 +821770,16 @@ │ │ │ │ smulbteq r6, r8, r7 │ │ │ │ teqeq sl, r0, lsr r6 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5bd40 │ │ │ │ teqeq sl, r0, lsr #11 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ac46b0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r0, lsr #13 │ │ │ │ teqeq sl, r0, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq sl, r8, ror #12 │ │ │ │ @@ -822322,16 +822322,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r0, [r4, -r8] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af2038 │ │ │ │ + teqeq fp, r8, ror #20 │ │ │ │ + teqpeq r9, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ teqeq r7, r8, ror #12 │ │ │ │ @ instruction: 0x016bd098 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq sl, r0, lsl #30 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq sl, r8, lsl #30 │ │ │ │ @@ -822398,16 +822398,16 @@ │ │ │ │ @ instruction: 0x01a5be58 │ │ │ │ teqeq sl, r8 │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsr r6 │ │ │ │ cmneq fp, r8, asr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r0 @ │ │ │ │ - teqeq sl, r0, asr #12 │ │ │ │ + teqeq fp, r0, ror fp │ │ │ │ + ldrdeq ip, [r0, r0]! │ │ │ │ teqeq sl, r0, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq sl, r0, lsr r0 │ │ │ │ @ instruction: 0x01237960 │ │ │ │ teqeq sl, r8, lsr r0 │ │ │ │ @@ -822428,16 +822428,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012aa300 │ │ │ │ strdeq r2, [r3, r0]! │ │ │ │ teqeq sl, r0, lsr #1 │ │ │ │ teqeq sl, r0, ror r0 │ │ │ │ teqeq sl, r0, ror #31 │ │ │ │ cmneq r6, r8, lsl #18 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r0, lsl #25 │ │ │ │ + asreq r0, r0, #28 │ │ │ │ teqeq sl, r8, lsr #1 │ │ │ │ tstpeq r3, r8, rrx @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x012aa300 │ │ │ │ @ instruction: 0x01a32468 │ │ │ │ ldrsbeq r6, [sl, -r0]! │ │ │ │ @ instruction: 0x013a6098 │ │ │ │ @ instruction: 0x016b7198 │ │ │ │ @@ -822975,15 +822975,15 @@ │ │ │ │ teqeq sl, r0, lsl #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sl, r0, ror #2 │ │ │ │ - teqeq sl, r0, ror #10 │ │ │ │ + roreq r0, r8, #28 │ │ │ │ teqeq sl, r0, lsr #18 │ │ │ │ cmneq r6, r8, lsr sl │ │ │ │ teqeq sl, r8, lsr #18 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5bf48 │ │ │ │ teqeq sl, r8, lsr r9 │ │ │ │ @@ -824022,16 +824022,16 @@ │ │ │ │ @ instruction: 0x01a5c128 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r8, ror #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sl, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r0, lsl #4 │ │ │ │ + lsleq r2, r0, #2 │ │ │ │ teqeq sl, r0, lsl #19 │ │ │ │ ldrdeq r4, [r4, -r0] │ │ │ │ cmneq fp, r8, ror r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0104f5b0 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @@ -824104,16 +824104,16 @@ │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ @ instruction: 0x0128bba0 │ │ │ │ @ instruction: 0x01a329e0 │ │ │ │ teqeq sl, r0, ror #21 │ │ │ │ teqeq sl, r0, lsr #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a94e0 │ │ │ │ - @ instruction: 0x01286a30 │ │ │ │ - @ instruction: 0x01ac4728 │ │ │ │ + teqeq sl, r0 @ │ │ │ │ + ldrdeq r2, [r0, r0]! │ │ │ │ teqeq r9, r8 @ │ │ │ │ @ instruction: 0x01a97b60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5c150 │ │ │ │ teqeq sl, r8, ror #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ @@ -824222,30 +824222,30 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5c178 │ │ │ │ teqeq sl, r8, lsl #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r0, lsr #22 │ │ │ │ - teqeq sl, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ teqeq r9, r0, lsl #1 │ │ │ │ @ instruction: 0x01a80870 │ │ │ │ teqeq sl, r0, ror #26 │ │ │ │ teqeq sl, r8 @ │ │ │ │ teqeq sl, r0 @ │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, asr #24 │ │ │ │ smulbbeq r4, r8, sp │ │ │ │ teqeq sl, r8, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r8, ror #2 │ │ │ │ - teqpeq r9, r8, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01a2a628 │ │ │ │ + subseq r3, r9, #224, 28 @ 0xe00 │ │ │ │ + teqeq sl, r0, ror r5 │ │ │ │ teqeq sl, r8 @ │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ teqeq sl, r0, ror #25 │ │ │ │ teqeq sl, r0, ror sp │ │ │ │ teqeq sl, r8 @ │ │ │ │ cmneq r9, r8, lsr #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -824533,15 +824533,15 @@ │ │ │ │ teqeq sl, r8, asr r1 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq ip, [r5, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq sp, [pc, r0]! │ │ │ │ teqeq sl, r8, ror r1 │ │ │ │ ldrdeq sl, [r7, r8]! │ │ │ │ teqeq sl, r0, lsl #3 │ │ │ │ teqeq sl, r0, lsl r0 │ │ │ │ teqeq sl, r8, lsl #3 │ │ │ │ @ instruction: 0x01a7cfb8 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @@ -824570,16 +824570,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r2, [r3, r0]! │ │ │ │ teqeq sl, r0, ror #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, lsl #21 │ │ │ │ cmneq fp, r8, lsr r1 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - strdeq fp, [r0, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r8 @ │ │ │ │ teqeq sl, r8, asr #6 │ │ │ │ teqeq sl, r0, lsr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5c218 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq sl, r8 @ │ │ │ │ @@ -825155,15 +825155,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, ror #21 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ @ instruction: 0x01a32c88 │ │ │ │ teqeq sl, r8, asr fp │ │ │ │ teqeq sl, r0, lsl fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r0, lsl #4 │ │ │ │ + strdeq sp, [pc, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, asr #4 │ │ │ │ teqeq sl, r8, lsr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r8, asr #22 │ │ │ │ @@ -825554,15 +825554,15 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r0, asr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0 @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r0, lsr sl │ │ │ │ teqeq sl, r0, ror r9 │ │ │ │ teqeq sl, r8, asr r1 │ │ │ │ @ instruction: 0x01a101b0 │ │ │ │ teqeq sl, r0, lsr #31 │ │ │ │ cmneq fp, r8, lsr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a32ee0 │ │ │ │ @@ -825652,18 +825652,18 @@ │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ cmneq fp, r8, lsr #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r0, lsr #9 │ │ │ │ - teqeq r8, r8, lsl ip │ │ │ │ - subseq r0, sp, #32, 22 @ 0x8000 │ │ │ │ - @ instruction: 0x01a1c320 │ │ │ │ + subeq r5, r6, #168, 20 @ 0xa8000 │ │ │ │ + @ instruction: 0x01afdd20 │ │ │ │ + teqeq sl, r8, lsr r2 │ │ │ │ + lsleq r2, r8 @ │ │ │ │ teqeq sl, r0, lsl #6 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sl, r0, lsl r3 │ │ │ │ cmneq r2, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -825763,15 +825763,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, lsl #9 │ │ │ │ @ instruction: 0x0122c560 │ │ │ │ @ instruction: 0x01aa7c68 │ │ │ │ teqeq sl, r8, asr ip │ │ │ │ cmneq fp, r8, asr r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r0 @ │ │ │ │ + @ instruction: 0x01afdd48 │ │ │ │ smlawteq r4, r0, sl, r1 │ │ │ │ ldrdeq r5, [r8, r8]! │ │ │ │ teqeq sl, r0, asr #10 │ │ │ │ teqeq sl, r8, lsr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a32f08 │ │ │ │ teqeq sl, r8, asr #9 │ │ │ │ @@ -825974,16 +825974,16 @@ │ │ │ │ cmneq r8, r8, lsr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sl, r8, lsl #16 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq sl, r8, ror #22 │ │ │ │ - @ instruction: 0x01ab8540 │ │ │ │ + teqeq sl, r8 @ │ │ │ │ + ldrdeq r2, [r0, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq sl, r8, ror r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, ror #29 │ │ │ │ teqeq sl, r8, lsl r8 │ │ │ │ @@ -826197,27 +826197,27 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asreq r0, r8, #12 │ │ │ │ + @ instruction: 0x01afdd70 │ │ │ │ teqeq sl, r8, ror fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r8, lsl #23 │ │ │ │ strdeq r1, [r6, #-8]! │ │ │ │ teqeq sl, r0 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5c4e8 │ │ │ │ - teqeq sl, r8, lsr r2 │ │ │ │ - teqeq r8, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq sp, r8 @ │ │ │ │ teqeq sl, r8, lsr #23 │ │ │ │ teqeq r9, r0, ror #16 │ │ │ │ teqeq sl, r0 @ │ │ │ │ teqeq sl, r0, lsr #24 │ │ │ │ teqeq sl, r8, lsr fp │ │ │ │ cmneq r4, r8, ror #1 │ │ │ │ @ instruction: 0x012c2350 │ │ │ │ @@ -826399,15 +826399,15 @@ │ │ │ │ teqeq sl, r8, lsl #29 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, lsl #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r8, r0, asr lr │ │ │ │ + @ instruction: 0x01afdd98 │ │ │ │ teqeq sl, r0, lsr #29 │ │ │ │ cmneq r6, r8, asr r1 │ │ │ │ teqeq sl, r8, lsr #29 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5c538 │ │ │ │ teqeq sl, r8, asr #29 │ │ │ │ @@ -826632,16 +826632,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, ror #29 │ │ │ │ lsleq r4, r0, #13 │ │ │ │ teqeq sl, r8, lsl r2 │ │ │ │ tsteq r5, r8, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sl, r8, lsl #10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r0 @ │ │ │ │ + teqeq sl, r0 @ │ │ │ │ teqeq sl, r8, asr #4 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq pc, r8, lsl #16 │ │ │ │ @ instruction: 0x01a5c5b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -826813,17 +826813,17 @@ │ │ │ │ teqeq sl, r0, ror #8 │ │ │ │ cmneq r6, r8, lsl #4 │ │ │ │ teqeq sl, r0, ror r9 │ │ │ │ cmneq fp, r8, lsl #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r8, ror r9 │ │ │ │ - rorseq r7, r8, #27 │ │ │ │ + @ instruction: 0x01afddc0 │ │ │ │ + teqeq sl, r8, lsl #19 │ │ │ │ + asreq ip, r0, #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa2308 │ │ │ │ teqeq sl, r8, lsr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -827097,19 +827097,19 @@ │ │ │ │ teqeq sl, r0, asr #26 │ │ │ │ tsteq r3, r8, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5c678 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01b16280 │ │ │ │ + @ instruction: 0x01afdde8 │ │ │ │ teqeq sl, r0, ror #18 │ │ │ │ strdeq sp, [r2, -r0] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r8 @ │ │ │ │ + @ instruction: 0x01b13fd0 │ │ │ │ teqeq sl, r0, lsl #19 │ │ │ │ smultteq r8, r8, pc @ │ │ │ │ teqeq sl, r0, lsr #19 │ │ │ │ @ instruction: 0x01a33020 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a32030 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @@ -827119,15 +827119,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, lsr #19 │ │ │ │ teqeq sl, r8, asr #19 │ │ │ │ strdeq r2, [r3, r8]! │ │ │ │ teqeq sl, r0, lsr r9 │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq fp, [sp, r8]! │ │ │ │ + teqeq sl, r0, lsl r5 │ │ │ │ teqeq sl, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, ror #19 │ │ │ │ cmneq r8, r8, ror #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -827143,15 +827143,15 @@ │ │ │ │ teqeq sl, r0, lsr #20 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5c678 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a33138 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq r8, r0, ror #16 │ │ │ │ + teqeq sl, r0 @ │ │ │ │ teqeq sl, r0, asr #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r8, ror ip │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sl, r8, asr sl │ │ │ │ @@ -828314,16 +828314,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, asr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r0, lsr sl │ │ │ │ + teqeq fp, r0, lsr #22 │ │ │ │ + teqeq sl, r0, lsl r9 │ │ │ │ teqeq sl, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8 @ │ │ │ │ @ instruction: 0x0128a768 │ │ │ │ teqeq sl, r0, lsr #25 │ │ │ │ teqeq sl, r8, ror #25 │ │ │ │ teqeq sl, r8, lsr #24 │ │ │ │ @@ -829454,16 +829454,16 @@ │ │ │ │ @ instruction: 0x01a31f18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a33520 │ │ │ │ teqeq sl, r8, asr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, asr #27 │ │ │ │ cmneq r6, r8, asr #14 │ │ │ │ - teqeq sl, r8, ror #29 │ │ │ │ - @ instruction: 0x01a2a600 │ │ │ │ + teqeq fp, r8 @ │ │ │ │ + lsleq r0, r8, lr │ │ │ │ teqeq sl, r0, ror #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, rrx │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, ror lr │ │ │ │ teqeq sl, r0, ror sp │ │ │ │ teqeq sl, r0 @ │ │ │ │ @@ -829492,30 +829492,30 @@ │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subeq r6, sp, #16, 24 @ 0x1000 │ │ │ │ - teqeq sl, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsr #19 │ │ │ │ teqeq sl, r0, lsl #30 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r6, r8, lsl #18 │ │ │ │ @ instruction: 0x0168c398 │ │ │ │ teqeq sl, r0 @ │ │ │ │ cmneq fp, r8, ror #19 │ │ │ │ teqeq sl, r8, lsl pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r8, rrx │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + teqeq sl, r8, ror #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq sl, r8, lsr pc │ │ │ │ cmneq r6, r8, lsl #15 │ │ │ │ teqeq sl, r0, asr #30 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -829588,16 +829588,16 @@ │ │ │ │ teqeq sl, r0 │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ teqeq sl, r8, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, asr r0 │ │ │ │ - subseq ip, r9, #120, 18 @ 0x1e0000 │ │ │ │ - teqeq sl, r0, lsl #25 │ │ │ │ + teqeq sl, r0, lsl #6 │ │ │ │ + lsleq r0, r0, r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a33548 │ │ │ │ teqeq sl, r0, lsl #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x013ad090 │ │ │ │ @@ -829752,18 +829752,18 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r7, r8, lsl r4 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r8, ror r9 │ │ │ │ - ldrdeq r9, [sp, -r0]! │ │ │ │ - ldrdeq r0, [r0, r8]! │ │ │ │ - teqeq sl, r8, lsr #13 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ + @ instruction: 0x0121b160 │ │ │ │ + @ instruction: 0x01a1c578 │ │ │ │ + teqeq fp, r8, asr r7 │ │ │ │ + andle r0, r0, r0 │ │ │ │ teqeq sl, r0, lsl r3 │ │ │ │ @ instruction: 0x0128a768 │ │ │ │ teqeq sl, r8, lsl r3 │ │ │ │ teqeq sl, r8, ror #6 │ │ │ │ teqeq sl, r0, lsr #5 │ │ │ │ cmneq r4, r8, lsr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -829988,16 +829988,16 @@ │ │ │ │ @ instruction: 0x01a33570 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a33570 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #9 │ │ │ │ - teqeq fp, r8, asr r7 │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ + addsle lr, r6, #196, 18 @ 0x310000 │ │ │ │ + @ instruction: 0x01a1c578 │ │ │ │ teqeq sl, r8 @ │ │ │ │ @ instruction: 0x01a32eb8 │ │ │ │ teqeq sl, r0, lsr #12 │ │ │ │ teqeq sl, r0 @ │ │ │ │ teqeq sl, r8, lsr #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r0, lsl #14 │ │ │ │ @@ -830140,16 +830140,16 @@ │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ teqeq sl, r8 @ │ │ │ │ teqeq sl, r0, asr r9 │ │ │ │ teqeq sl, r0, lsl #17 │ │ │ │ @ instruction: 0x01641698 │ │ │ │ teqeq sl, r0, ror #18 │ │ │ │ teqeq sl, r0, ror #17 │ │ │ │ - @ instruction: 0x0120b4b0 │ │ │ │ - teqeq sl, r0, lsr sl │ │ │ │ + @ instruction: 0x0121b1a0 │ │ │ │ + teqeq sl, r8, lsr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5cb78 │ │ │ │ teqeq sl, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -833104,16 +833104,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5d078 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, lsr #14 │ │ │ │ teqeq r3, r8 @ │ │ │ │ @ instruction: 0x01aa5418 │ │ │ │ - teqeq fp, r8 @ │ │ │ │ - addeq ip, r9, r8, asr #9 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrdeq r0, [sp, #-184]! @ 0xffffff48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq fp, r8, asr #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, asr #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, ror r7 │ │ │ │ @@ -833328,16 +833328,16 @@ │ │ │ │ teqeq fp, r8, asr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r8, ror #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq fp, r0, lsr #18 @ p-variant is OBSOLETE │ │ │ │ cmneq fp, r8, lsr ip │ │ │ │ - teqeq fp, r0, lsl pc │ │ │ │ - addeq ip, r9, r8, lsr #10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16ed8 │ │ │ │ teqeq fp, r0, lsr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq fp, r8, ror #21 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -834370,16 +834370,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sp, [r5, r0]! │ │ │ │ teqeq fp, r0, lsl #22 │ │ │ │ tsteq r3, r0, ror #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq fp, r0, ror fp │ │ │ │ - cmneq r0, r8, lsr #19 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r0, asr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq fp, r0 @ │ │ │ │ strheq ip, [fp, #-72]! @ 0xffffffb8 │ │ │ │ smlawteq sl, r0, r6, ip │ │ │ │ msreq SPSR_fxc, r8, lsl r4 │ │ │ │ teqeq fp, r8, asr #22 │ │ │ │ @@ -834390,16 +834390,16 @@ │ │ │ │ @ instruction: 0x01aa2038 │ │ │ │ teqeq fp, r0, ror #22 │ │ │ │ asreq r0, r0, #28 │ │ │ │ teqeq fp, r8, ror #22 │ │ │ │ @ instruction: 0x01a10b60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r0, [r1, r0]! @ │ │ │ │ - teqeq fp, r8 @ │ │ │ │ - andle r0, r0, r3 │ │ │ │ + teqeq fp, r0, lsr #19 │ │ │ │ + teqeq sl, r8, lsl #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a411e8 │ │ │ │ teqeq r3, r0, lsl #2 │ │ │ │ ldrdeq sl, [r7, r0]! │ │ │ │ teqeq fp, r0 @ │ │ │ │ cmneq r6, r8, lsr #3 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @@ -834416,16 +834416,16 @@ │ │ │ │ teqeq fp, r0, lsl #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa2060 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af2038 │ │ │ │ + teqeq fp, r8, lsl #3 │ │ │ │ + lsreq fp, r0, r9 │ │ │ │ teqeq r2, r0 @ │ │ │ │ msreq SPSR_fxc, r8, lsl r4 │ │ │ │ @ instruction: 0x01298e48 │ │ │ │ @ instruction: 0x01a80d98 │ │ │ │ teqeq fp, r8, ror ip │ │ │ │ teqeq fp, r8, ror #23 │ │ │ │ teqeq fp, r8, asr #24 │ │ │ │ @@ -834731,20 +834731,20 @@ │ │ │ │ ldrheq r2, [fp, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, lsr #27 │ │ │ │ ldrsbeq r2, [fp, -r8]! │ │ │ │ - msreq SPSR_fsxc, r8, ror #26 │ │ │ │ + smultteq sp, r8, r3 │ │ │ │ ldrheq r2, [fp, -r8]! │ │ │ │ @ instruction: 0x01a87850 │ │ │ │ teqeq fp, r8, lsr r3 │ │ │ │ cmneq fp, r8, asr #1 │ │ │ │ - teqeq fp, r0, lsl sl │ │ │ │ + teqeq fp, r0, asr r1 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, lsr #27 │ │ │ │ teqeq fp, r8, lsl #2 │ │ │ │ ldrdeq lr, [r0, r8]! │ │ │ │ ldrsheq r2, [fp, -r8]! │ │ │ │ cmneq r6, r8, ror #4 │ │ │ │ @@ -834766,30 +834766,30 @@ │ │ │ │ @ instruction: 0x01aa2088 │ │ │ │ teqeq fp, r0, asr #2 │ │ │ │ cmneq r8, r8, lsl #7 │ │ │ │ teqeq fp, r8, asr #2 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a85870 │ │ │ │ - teqeq fp, r8, lsl #3 │ │ │ │ - lsreq r0, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af8ac8 │ │ │ │ teqeq fp, r8, ror r1 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq fp, r8, ror #2 │ │ │ │ cmneq r4, r8, asr lr │ │ │ │ teqeq fp, r0, ror r1 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq sp, r0, #22 │ │ │ │ teqeq fp, r0, lsl #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsheq r2, [fp, -r0]! │ │ │ │ cmneq r6, r8, asr r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsreq r0, r8 @ │ │ │ │ + teqeq fp, r8, asr #18 │ │ │ │ + addeq ip, r9, r8, lsl #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r2, [sl, r0]! │ │ │ │ teqeq fp, r8, ror #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0 @ │ │ │ │ @@ -835276,16 +835276,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq fp, r8, lsr #18 │ │ │ │ ldrdeq r8, [fp, #-136]! @ 0xffffff78 │ │ │ │ teqeq fp, r0, lsr r9 │ │ │ │ teqeq fp, r8, ror r5 │ │ │ │ teqeq fp, r0, asr r3 │ │ │ │ smultbeq fp, r8, sp │ │ │ │ - teqeq fp, r0, lsr #19 │ │ │ │ - teqeq fp, r0, asr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16bb8 │ │ │ │ teqeq fp, r0, ror #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5d460 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r8, ror r9 │ │ │ │ @@ -835298,24 +835298,24 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ strdeq r9, [r7, r0]! │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq fp, r8, lsl #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq fp, r8, lsr #19 │ │ │ │ - lsreq r0, r8 @ │ │ │ │ + teqeq fp, r8, lsr sl │ │ │ │ + teqeq fp, r8 @ │ │ │ │ teqeq fp, r0, asr #19 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + lsreq fp, r0, r9 │ │ │ │ teqeq fp, r8 @ │ │ │ │ tsteq r4, r8, ror r6 │ │ │ │ cmneq fp, r8, ror #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, lsr #24 │ │ │ │ + teqeq fp, r0, lsl sl │ │ │ │ + addeq ip, r9, r8, ror #9 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r0, ror #19 │ │ │ │ cmneq r6, r8, lsl #7 │ │ │ │ teqeq fp, r8, ror #19 │ │ │ │ @@ -835327,39 +835327,39 @@ │ │ │ │ teqeq fp, r0, ror #20 │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq fp, r8, lsl #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01aace20 │ │ │ │ + @ instruction: 0x01b16bb8 │ │ │ │ teqeq fp, r0, lsr #20 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq fp, r0, lsr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r8, r8 @ │ │ │ │ - teqeq sl, r0, lsr sl │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq fp, r8, lsr #19 │ │ │ │ teqeq fp, r8, asr #20 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq fp, r0, asr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8 @ │ │ │ │ cmneq r6, r8, ror r3 │ │ │ │ teqeq fp, r8, lsl r5 │ │ │ │ @ instruction: 0x01a85758 │ │ │ │ teqeq fp, r0, asr #21 │ │ │ │ teqeq fp, r8, asr sl │ │ │ │ - teqeq fp, r0, ror sl │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sl, r0, lsl r0 │ │ │ │ teqeq fp, r8, lsl sp │ │ │ │ - @ instruction: 0x01aee460 │ │ │ │ + @ instruction: 0x01aaa0a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9cae8 │ │ │ │ teqeq fp, r8, ror sl │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq fp, r0, lsr #28 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -835521,19 +835521,19 @@ │ │ │ │ teqeq fp, r8, lsl #26 │ │ │ │ teqeq r5, r8, ror #29 │ │ │ │ teqeq fp, r0, lsl sp │ │ │ │ teqeq fp, r0, asr #27 │ │ │ │ teqeq fp, r0, asr ip │ │ │ │ cmneq r9, r8, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq fp, [sp, r8]! │ │ │ │ + @ instruction: 0x01b103d0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - andle r0, r0, r2 │ │ │ │ + teqeq fp, r8, lsl #3 │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sp, [r5, r8]! │ │ │ │ teqeq fp, r0, asr #26 │ │ │ │ teqeq fp, r0, ror #26 │ │ │ │ teqeq fp, r8, asr #26 │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq fp, r0 @ │ │ │ │ @@ -835804,16 +835804,16 @@ │ │ │ │ cmneq r6, r8, ror r4 │ │ │ │ teqeq fp, r8, ror r1 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5d528 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq fp, r8, ror #20 │ │ │ │ + teqeq fp, r0, ror #26 │ │ │ │ + teqeq fp, r0, lsl #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, asr ip │ │ │ │ andle r0, r0, r9 │ │ │ │ teqeq r7, r0 @ │ │ │ │ cmneq fp, r8, lsl #15 │ │ │ │ teqeq r3, r8, lsr #4 │ │ │ │ @@ -839634,16 +839634,16 @@ │ │ │ │ tsteq r4, r0, lsl ip │ │ │ │ cmneq fp, r8, ror #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa22e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq fp, r8, lsl #3 │ │ │ │ + teqeq fp, r0, asr #1 │ │ │ │ + smulbteq sp, r8, r3 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ cmneq r9, r8, asr r4 │ │ │ │ teqeq fp, r8, lsl #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5dc08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -839684,16 +839684,16 @@ │ │ │ │ @ instruction: 0x01a5dc08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - teqeq fp, r0, asr #29 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq r0, r8, lsl #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9c0c0 │ │ │ │ teqeq fp, r0, lsr lr │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq fp, r8, lsl #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -839722,16 +839722,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r9, r8, asr #23 │ │ │ │ @ instruction: 0x01a5dc30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ - subseq pc, fp, #80 @ 0x50 │ │ │ │ - teqeq fp, r0, ror #26 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq fp, r8, lsr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsl ip │ │ │ │ teqeq fp, r0 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @@ -839742,16 +839742,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87cb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq fp, r8, ror #30 │ │ │ │ ldrdeq sl, [sl, #-120]! @ 0xffffff88 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsl #3 │ │ │ │ + teqeq fp, r0, lsr #6 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ cmneq r9, r8, asr r4 │ │ │ │ teqeq fp, r8, lsr #30 │ │ │ │ cmneq r8, r8, ror #17 │ │ │ │ teqeq fp, r8, asr #30 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq fp, r8, lsr pc │ │ │ │ @@ -840002,30 +840002,30 @@ │ │ │ │ @ instruction: 0x016aa798 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ cmneq r9, r8, asr r4 │ │ │ │ teqeq fp, r0, lsl #6 │ │ │ │ ldrdeq sl, [sl, #-120]! @ 0xffffff88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0128bbe8 │ │ │ │ - @ instruction: 0x01abaf48 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r0 @ │ │ │ │ + subeq r5, sl, #144, 24 @ 0x9000 │ │ │ │ + teqeq fp, r8, asr #26 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af7b78 │ │ │ │ teqeq fp, r8, lsr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r8, asr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ + teqeq fp, r8, asr r3 │ │ │ │ + lsreq ip, r8, sl │ │ │ │ teqeq fp, r8, ror #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - teqeq fp, r8, lsr #6 │ │ │ │ - @ instruction: 0x01aef9c8 │ │ │ │ + @ instruction: 0x01aab548 │ │ │ │ teqeq fp, r8, ror #6 │ │ │ │ cmneq r6, r8, ror sp │ │ │ │ teqeq fp, r8, lsl #7 │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq fp, r8, ror r3 │ │ │ │ cmneq r4, r8, ror #11 │ │ │ │ teqeq fp, r0, lsl #7 │ │ │ │ @@ -840628,16 +840628,16 @@ │ │ │ │ cmneq sl, r8, asr r5 │ │ │ │ teqeq fp, r8 @ │ │ │ │ cmneq r6, r8, asr #29 │ │ │ │ teqeq fp, r0, ror #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5ddc0 │ │ │ │ - teqeq fp, r8, lsl #28 │ │ │ │ - teqeq fp, r8, ror #27 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq fp, r8, ror #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ asreq r3, r8, #1 │ │ │ │ teqeq fp, r0, ror sp │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq fp, r0, asr #7 │ │ │ │ @@ -840700,18 +840700,18 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r6, r8, lsr #32 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ - teqeq fp, r0, asr #1 │ │ │ │ - msreq SPSR_fsxc, r8, asr sp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sl, r0 @ │ │ │ │ + teqeq ip, r0, lsl #8 │ │ │ │ + teqeq fp, r8, lsr #6 │ │ │ │ + @ instruction: 0x012b5278 │ │ │ │ + teqeq fp, r8, lsr #28 │ │ │ │ teqeq fp, r0, lsr #28 │ │ │ │ strdeq r2, [r6, #-232]! @ 0xffffff18 │ │ │ │ teqeq fp, r8, lsr #28 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5dde8 │ │ │ │ teqeq fp, r8, lsr lr │ │ │ │ @@ -840722,22 +840722,22 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r8, asr lr │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r6, r8, asr #4 │ │ │ │ cmneq r8, r8, lsr #21 │ │ │ │ - teqeq fp, r8, ror lr │ │ │ │ - ldrdeq lr, [r0, r8]! │ │ │ │ + teqeq ip, r0, ror #23 │ │ │ │ + teqeq r0, r0, lsr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq pc, r0, #3 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq r1, r0, #1 │ │ │ │ - teqeq fp, r0, lsl lr │ │ │ │ - @ instruction: 0x01aef9c8 │ │ │ │ + @ instruction: 0x012a6e40 │ │ │ │ + asrseq r2, r8, #31 │ │ │ │ teqeq fp, r0, lsr #29 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq fp, r0 @ │ │ │ │ cmneq r4, r8, lsr r7 │ │ │ │ teqeq fp, r8 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -840749,15 +840749,15 @@ │ │ │ │ teqeq fp, r8 @ │ │ │ │ cmneq r8, r8, asr #19 │ │ │ │ teqeq fp, r0, asr #29 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ teqeq fp, r8, lsl #31 │ │ │ │ - teqeq fp, r0, ror #28 │ │ │ │ + cmneq pc, r8, ror r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sp, [r7, r8]! │ │ │ │ teqeq fp, r0, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, ror #29 │ │ │ │ @ instruction: 0x0128c118 │ │ │ │ teqeq fp, r0, lsl pc │ │ │ │ @@ -840796,16 +840796,16 @@ │ │ │ │ @ instruction: 0x01a80c30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, ror #30 │ │ │ │ smlawteq r8, r0, r0, r8 │ │ │ │ @ instruction: 0x01a34038 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, ror pc │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - biceq r5, r0, r8, lsr #12 │ │ │ │ + teqeq fp, r0, ror r0 │ │ │ │ + andle r0, r0, r0 │ │ │ │ teqeq fp, r0, ror #30 │ │ │ │ @ instruction: 0x01a82f08 │ │ │ │ teqeq fp, r0, lsr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r0 @ │ │ │ │ @@ -840854,20 +840854,20 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsbeq r8, [fp, -r0]! │ │ │ │ teqeq fp, r0, lsr pc │ │ │ │ teqeq fp, r0 @ │ │ │ │ @ instruction: 0x01a5de38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq fp, r0, lsl #1 │ │ │ │ - subeq r6, r0, #200, 22 @ 0x32000 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ teqeq fp, r0, asr r3 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ - teqeq fp, r0, ror r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq fp, r8, ror lr │ │ │ │ teqeq pc, r8, ror #21 │ │ │ │ cmneq fp, r8, lsl r4 │ │ │ │ teqeq r0, r0 @ │ │ │ │ @ instruction: 0x01aa54b8 │ │ │ │ teqeq fp, r0, lsr #1 │ │ │ │ strdeq r3, [r8, #-152]! @ 0xffffff68 │ │ │ │ teqeq fp, r8, lsr #1 │ │ │ │ @@ -842070,26 +842070,26 @@ │ │ │ │ @ instruction: 0x016baf98 │ │ │ │ teqeq fp, r0 @ │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq fp, r8, asr r3 │ │ │ │ cmneq r8, r8, lsl #12 │ │ │ │ teqeq fp, r0, ror #6 │ │ │ │ cmneq fp, r8, lsl r4 │ │ │ │ - teqeq fp, r0, lsr #22 │ │ │ │ - cmneq r0, r8, ror #17 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqpeq fp, r0, ror sl @ p-variant is OBSOLETE │ │ │ │ teqeq fp, r0, lsl #7 │ │ │ │ strdeq r3, [r6, #-24]! @ 0xffffffe8 │ │ │ │ teqeq fp, r8, lsl #7 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5e068 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - teqeq fp, r0, ror #9 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq r0, r8, asr #10 │ │ │ │ + teqeq fp, r8, lsr #28 │ │ │ │ teqeq fp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, asr #7 │ │ │ │ smlawbeq r5, r0, sp, pc @ │ │ │ │ teqeq fp, r8 @ │ │ │ │ ldrdeq r3, [r8, #-184]! @ 0xffffff48 │ │ │ │ teqeq fp, r0, asr #7 │ │ │ │ @@ -842112,18 +842112,18 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq fp, r8, asr r4 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq fp, r0, lsl r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subseq sl, lr, #216, 20 @ 0xd8000 │ │ │ │ - ldrdeq r7, [ip, r0]! │ │ │ │ - teqeq sp, r0, lsr #4 │ │ │ │ - teqeq fp, r8, lsl r4 │ │ │ │ + teqeq fp, r0, lsr #8 │ │ │ │ + @ instruction: 0x012aada0 │ │ │ │ + teqeq fp, r0, ror #9 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r1, [r5, -r0] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x016baf98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5e090 │ │ │ │ teqeq fp, r8, asr #8 │ │ │ │ @@ -842162,16 +842162,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5e090 │ │ │ │ teqeq fp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq fp, r8, asr #29 │ │ │ │ + cmneq pc, r8, ror #16 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r0, lsl #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -842214,16 +842214,16 @@ │ │ │ │ cmneq r8, r8, asr #5 │ │ │ │ teqeq fp, r0, lsr #11 │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq fp, r8, lsl #11 │ │ │ │ teqeq fp, r8, lsl #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sl, r8, lsl #18 │ │ │ │ - teqeq fp, r8, lsl #3 │ │ │ │ + teqeq fp, r8, lsr r6 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ teqeq fp, r0, asr #11 │ │ │ │ @ instruction: 0x01a7b230 │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq fp, r8, lsr #4 │ │ │ │ teqeq fp, r0 @ │ │ │ │ @ instruction: 0x01a7aec0 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @@ -842248,16 +842248,16 @@ │ │ │ │ cmneq r8, r8, lsl ip │ │ │ │ teqeq fp, r8, lsr #12 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ - teqeq fp, r0 @ │ │ │ │ - teqeq fp, r0, lsr #6 │ │ │ │ + teqeq fp, r8 @ │ │ │ │ + @ instruction: 0x01aaa0a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87cb0 │ │ │ │ teqeq fp, r0, ror r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, ror #12 │ │ │ │ @@ -842612,16 +842612,16 @@ │ │ │ │ @ instruction: 0x01a5e158 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq fp, r0, ror #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r3, r0 @ │ │ │ │ - @ instruction: 0x01ada168 │ │ │ │ + teqeq fp, r8, ror #27 │ │ │ │ + lsreq ip, r8, sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r3, [fp, #-248]! @ 0xffffff08 │ │ │ │ @ instruction: 0x01291550 │ │ │ │ strdeq r4, [r3, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -842740,34 +842740,34 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5e180 │ │ │ │ teqeq fp, r8, lsr sp │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_fx, r8, lsr r4 │ │ │ │ - teqeq fp, r0, lsl #22 │ │ │ │ - teqeq fp, r8, ror #23 │ │ │ │ + teqeq fp, r8 @ │ │ │ │ + @ instruction: 0x01a10f20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa8910 │ │ │ │ teqeq fp, r8, ror #19 │ │ │ │ msreq SPSR_fx, r8, lsr r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - teqeq fp, r8, lsl #24 │ │ │ │ - @ instruction: 0x01a10f70 │ │ │ │ + teqeq fp, r0, lsr lr │ │ │ │ + @ instruction: 0x01a10f20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, lsr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, lsr pc │ │ │ │ msreq (UNDEF: 120), r8, lsr #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq fp, r8, lsr sl │ │ │ │ - teqeq fp, r8, lsl #3 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16bb8 │ │ │ │ teqeq fp, r8, lsr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a11010 │ │ │ │ teqeq fp, r0, asr #28 │ │ │ │ @ instruction: 0x01a72e50 │ │ │ │ teqeq fp, r8, asr lr │ │ │ │ @@ -843512,42 +843512,42 @@ │ │ │ │ cmneq r6, r8, asr #9 │ │ │ │ teqeq fp, r8, ror #19 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5e2c0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87cb0 │ │ │ │ - teqeq fp, r0, lsr #20 │ │ │ │ - @ instruction: 0x01ac9c28 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq fp, r8, lsl #28 │ │ │ │ teqeq fp, r8, lsl #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r8, lsl sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq fp, r0, ror #20 │ │ │ │ - @ instruction: 0x01b15790 │ │ │ │ + teqeq fp, r8, asr r9 │ │ │ │ + teqeq fp, r8, ror #23 │ │ │ │ teqeq fp, r0, lsr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, #9 │ │ │ │ teqeq fp, r8, asr #20 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq fp, r0, asr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8 @ │ │ │ │ strheq r3, [r6, #-72]! @ 0xffffffb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, asr #16 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq fp, [sp, r8]! │ │ │ │ + teqeq fp, r8 @ │ │ │ │ + lsreq fp, r8, #19 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, ror sl │ │ │ │ strdeq r2, [r4, #-184]! @ 0xffffff48 │ │ │ │ teqeq fp, r0, lsl #21 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -843576,18 +843576,18 @@ │ │ │ │ teqeq fp, r8, lsr #22 │ │ │ │ teqeq fp, r8, ror #21 │ │ │ │ teqeq fp, r8, lsl #23 │ │ │ │ teqeq fp, r0, ror sl │ │ │ │ cmneq r4, r8, ror #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, lsl r9 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - @ instruction: 0x01ac1b40 │ │ │ │ - teqeq ip, r8, asr r3 │ │ │ │ - teqeq fp, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b16bb8 │ │ │ │ + teqeq fp, r0, asr fp │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq fp, r0, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x01a9ef00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -843599,61 +843599,61 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq fp, r8 @ │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r8, ror fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, ror #22 │ │ │ │ strdeq r3, [r6, #-72]! @ 0xffffffb8 │ │ │ │ teqeq fp, r0, ror fp │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5e2e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, lsl #23 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq fp, r0, asr fp │ │ │ │ + teqeq fp, r8 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq fp, r8, lsr lr │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq fp, r0 @ │ │ │ │ cmneq fp, r8, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatbeq r3, r8, r5, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ - teqeq fp, r8, asr #23 │ │ │ │ - rorseq r1, r8, r6 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 107), r8, lsl #13 │ │ │ │ - subseq r8, r9, #8, 6 @ 0x20000000 │ │ │ │ - teqeq fp, r0 @ │ │ │ │ + teqeq fp, r8, lsl #24 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq fp, r0, lsl #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, ror #23 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq fp, r8, ror #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, ror #22 │ │ │ │ cmneq r6, r8, ror #9 │ │ │ │ teqeq fp, r8 @ │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r2, r8, lsl #10 │ │ │ │ + teqeq r2, r0, lsr #3 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r8, lsl ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r0, ror ip │ │ │ │ @ instruction: 0x01a79228 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -843990,16 +843990,16 @@ │ │ │ │ @ instruction: 0x01a97c28 │ │ │ │ ldrsheq fp, [fp, -r8]! │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r0, lsr #28 │ │ │ │ msreq SPSR_f, r8, ror #26 │ │ │ │ - teqeq fp, r8, asr #13 │ │ │ │ - teqpeq r7, r0, lsl #27 @ p-variant is OBSOLETE │ │ │ │ + teqeq fp, r8, ror #3 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a27090 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, ror r1 │ │ │ │ teqeq fp, r0, lsr #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -844020,20 +844020,20 @@ │ │ │ │ tsteq r4, r8, lsr r3 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @ instruction: 0x01063b90 │ │ │ │ msreq (UNDEF: 104), r8, lsl #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0122d018 │ │ │ │ strdeq r4, [r3, r8]! │ │ │ │ - teqeq fp, r0 @ │ │ │ │ - teqeq fp, r0, asr fp │ │ │ │ + teqeq r3, r8, ror #16 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r0 @ │ │ │ │ @ instruction: 0x016ac298 │ │ │ │ - teqeq fp, r8, ror r6 │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ + teqeq fp, r0, asr r5 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq fp, r8, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5e3b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x016ac298 │ │ │ │ teqeq fp, r0, lsr #4 │ │ │ │ @@ -844238,16 +844238,16 @@ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a34448 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq fp, r8, asr #18 │ │ │ │ + teqeq r4, r0 @ │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r0, ror r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, ror r1 │ │ │ │ teqeq fp, r0, ror r5 │ │ │ │ cmneq r6, r8, asr #12 │ │ │ │ teqeq fp, r8, ror r5 │ │ │ │ @@ -844312,32 +844312,32 @@ │ │ │ │ @ instruction: 0x01a7aec0 │ │ │ │ teqeq fp, r8, asr #12 │ │ │ │ ldrdeq r7, [r9, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq r5, r8, lsl sp │ │ │ │ - teqeq sl, r0, lsl #6 │ │ │ │ + teqeq fp, r8 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq fp, r8, lsl #13 │ │ │ │ @ instruction: 0x01289240 │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq fp, r8, lsl r6 │ │ │ │ strdeq r2, [r4, #-200]! @ 0xffffff38 │ │ │ │ - teqeq fp, r0, lsr lr │ │ │ │ - teqeq fp, r0, asr fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + teqeq r4, r0, asr fp │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r8 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq fp, r0, asr #21 │ │ │ │ + teqeq r8, r0, lsl #16 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8 @ │ │ │ │ cmneq r6, r8, ror r6 │ │ │ │ teqeq fp, r0, ror #13 │ │ │ │ @@ -844586,24 +844586,24 @@ │ │ │ │ ldrdeq r2, [r4, -r8] │ │ │ │ tsteq r3, r8, lsr #2 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, lsr #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq fp, r8, ror r7 │ │ │ │ + teqeq fp, r0, ror #21 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r8, ror #21 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae0388 │ │ │ │ + teqeq r8, r8, lsr r1 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0104e290 │ │ │ │ teqeq fp, r8, lsl fp │ │ │ │ ldrdeq r3, [r6, -r8] │ │ │ │ teqeq fp, r8, lsl #22 │ │ │ │ @@ -844652,16 +844652,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @ instruction: 0x01a9a220 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d1a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5e4c8 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - @ instruction: 0x01af8dc0 │ │ │ │ + teqeq fp, r0, lsr #28 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq fp, r0, lsl ip │ │ │ │ @@ -844803,19 +844803,19 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, ror #27 │ │ │ │ teqeq ip, r0, ror #9 │ │ │ │ cmneq fp, r8, asr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq sl, r0, lsr #17 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - asrseq r7, r0 @ │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r0, lsr lr │ │ │ │ - @ instruction: 0x01a2a600 │ │ │ │ - subseq sp, r6, #120, 16 @ 0x780000 │ │ │ │ - teqeq fp, r0, asr r5 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01216538 │ │ │ │ teqeq fp, r0, asr #28 │ │ │ │ @ instruction: 0x01a9cb60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a94208 │ │ │ │ @ instruction: 0x01247198 │ │ │ │ cmneq fp, r8, lsl #5 │ │ │ │ teqeq fp, r8, asr lr │ │ │ │ @@ -845230,16 +845230,16 @@ │ │ │ │ lsreq r5, r0, #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq fp, r8, ror #2 │ │ │ │ - teqeq fp, r8, asr #23 │ │ │ │ + teqeq fp, r8, lsr r5 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq fp, r0, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r5, [r8, r8]! │ │ │ │ smlawteq r8, r0, r0, r8 │ │ │ │ @ instruction: 0x01a344e8 │ │ │ │ teqeq fp, r8, lsr #10 │ │ │ │ @@ -845256,44 +845256,44 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, asr r5 │ │ │ │ asreq r9, r0, #10 │ │ │ │ teqeq fp, r0, ror #10 │ │ │ │ teqeq fp, r0, lsr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq fp, r0, asr r5 │ │ │ │ - subseq r4, r2, #240, 10 @ 0x3c000000 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r8, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subseq r4, r2, #0, 12 │ │ │ │ - @ instruction: 0x01b1be10 │ │ │ │ + teqeq fp, r8, ror r5 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a34420 │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq fp, r8, asr r5 │ │ │ │ teqeq fp, r0, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq fp, r8, lsl #12 │ │ │ │ - @ instruction: 0x01b1da58 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r8, lsl #11 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq fp, r0, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a34498 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0 @ │ │ │ │ teqeq fp, r8 @ │ │ │ │ cmneq r6, r8, asr #16 │ │ │ │ - subeq r2, r1, #96 @ 0x60 │ │ │ │ - lslseq r6, r8, #16 │ │ │ │ + teqeq fp, r8, lsl #12 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, lsr lr │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012655e8 │ │ │ │ @@ -845309,15 +845309,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5e5e0 │ │ │ │ teqeq fp, r0, lsl #12 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq ip, lr, #168, 28 @ 0xa80 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r8, lsl r6 │ │ │ │ cmneq r8, r8, lsl #27 │ │ │ │ teqeq fp, r0, lsr #12 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r6, [r9, r0]! │ │ │ │ teqeq fp, r0, lsr r6 │ │ │ │ @@ -845356,16 +845356,16 @@ │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq fp, r8, ror #12 │ │ │ │ strdeq pc, [sl, #-72]! @ 0xffffffb8 │ │ │ │ teqeq fp, r0, asr #13 │ │ │ │ cmneq sl, r8, lsl #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq fp, [r4, -r8] │ │ │ │ - teqeq fp, r8, asr #26 │ │ │ │ - teqeq fp, r0, ror #21 │ │ │ │ + teqeq fp, r8, ror r7 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r6, [sl, r0]! │ │ │ │ teqeq fp, r0, ror #13 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq fp, r8, ror #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, ror r6 │ │ │ │ @@ -845400,16 +845400,16 @@ │ │ │ │ strdeq pc, [sl, #-72]! @ 0xffffffb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq fp, r8, lsr #1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ teqeq fp, r0, lsr #15 │ │ │ │ @@ -845988,18 +845988,18 @@ │ │ │ │ ldrdeq r3, [r6, #-152]! @ 0xffffff68 │ │ │ │ @ instruction: 0x013bd098 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [r5, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a10b10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ ldrheq sp, [fp, -r0]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, lsr sl │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r8, lsl #2 │ │ │ │ tsteq r4, r8 │ │ │ │ teqeq fp, r8, asr #1 │ │ │ │ strdeq sp, [r7, r8]! │ │ │ │ ldrsbeq sp, [fp, -r0]! │ │ │ │ roreq sl, r8, #18 │ │ │ │ ldrsbeq sp, [fp, -r8]! │ │ │ │ @@ -846034,20 +846034,20 @@ │ │ │ │ @ instruction: 0x01a5e720 │ │ │ │ teqeq fp, r0, asr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, asr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acabc8 │ │ │ │ - teqeq ip, r0, lsr #12 │ │ │ │ - teqeq fp, r0, ror #2 │ │ │ │ - teqeq fp, r8 @ │ │ │ │ - cmneq r4, r8, ror #21 │ │ │ │ + teqeq fp, r8, ror #2 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ + teqeq fp, r0, asr #18 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ lsreq fp, r0 @ │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq fp, r8, ror r1 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -846539,21 +846539,21 @@ │ │ │ │ teqpeq fp, r0, ror #14 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x016b3498 │ │ │ │ teqeq fp, r0, lsr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0, lsr r9 │ │ │ │ tsteq r3, r0, lsr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ teqeq fp, r0, asr r9 │ │ │ │ - teqeq fp, r0, asr #18 │ │ │ │ - teqeq fp, r8, asr r9 │ │ │ │ - lsleq r0, r0, r7 │ │ │ │ - teqeq fp, r0, ror #19 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + strdeq r5, [r4, -r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq fp, r0, ror #20 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2d378 │ │ │ │ teqeq fp, r8, ror r9 │ │ │ │ cmneq r8, r8, ror #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -846579,15 +846579,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, asr #5 │ │ │ │ teqeq r1, r0 @ │ │ │ │ strdeq r6, [sl, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strheq r0, [sp, #-200]! @ 0xffffff38 │ │ │ │ + teqeq sl, r0, lsr #30 │ │ │ │ teqeq fp, r8, lsr #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8 @ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq fp, r0, lsl #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r8, lsl #19 │ │ │ │ @@ -846752,16 +846752,16 @@ │ │ │ │ cmneq r6, r8, ror fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r8, ror #4 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10420 │ │ │ │ teqeq fp, r8, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq fp, r0, lsl #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012a97e8 │ │ │ │ @@ -846790,21 +846790,21 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x0128cde8 │ │ │ │ lsleq r4, r0 @ │ │ │ │ teqeq fp, r0, ror sp │ │ │ │ teqeq fp, r0, lsr #26 │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - ldrdeq r7, [pc, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq fp, r0 @ │ │ │ │ teqeq fp, r0, asr #26 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r6, r0 @ │ │ │ │ cmneq r9, r8, asr r2 │ │ │ │ - teqeq ip, r8, ror #17 │ │ │ │ + teqeq fp, r0, asr #29 │ │ │ │ teqeq fp, r0, lsr sp │ │ │ │ teqeq fp, r8, asr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a8c760 │ │ │ │ teqeq fp, r0, ror #27 │ │ │ │ teqeq fp, r8, asr sp │ │ │ │ @@ -848662,16 +848662,16 @@ │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ teqeq ip, r8 @ │ │ │ │ teqpeq fp, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sl, r8, asr #5 │ │ │ │ cmneq fp, r8, lsl #5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq fp, r8, lsr fp @ p-variant is OBSOLETE │ │ │ │ - ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ teqpeq fp, r0, asr #21 @ p-variant is OBSOLETE │ │ │ │ lsleq r1, r0 @ │ │ │ │ teqeq fp, r0 @ │ │ │ │ cmneq fp, r8, lsl #5 │ │ │ │ teqeq r3, r0, lsl #2 │ │ │ │ ldrdeq sl, [r7, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -848712,16 +848712,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a8dbb0 │ │ │ │ teqpeq fp, r8, asr fp @ p-variant is OBSOLETE │ │ │ │ teqpeq fp, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq r9, r8, asr ip │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq ip, r8, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, lsl r2 │ │ │ │ teqpeq fp, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a73468 │ │ │ │ teqpeq fp, r0, lsr #23 @ p-variant is OBSOLETE │ │ │ │ @@ -849172,40 +849172,40 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl fp │ │ │ │ teqeq ip, r0 @ │ │ │ │ strdeq lr, [r5, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ab75c8 │ │ │ │ + @ instruction: 0x012ce000 │ │ │ │ + teqeq fp, r0, lsr sp │ │ │ │ teqeq ip, r8, ror r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subeq ip, r4, #144, 6 @ 0x40000002 │ │ │ │ - @ instruction: 0x01b1f1c8 │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ msreq SPSR_sx, r8, asr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, asr r2 │ │ │ │ teqeq sl, r8, lsr r6 │ │ │ │ @ instruction: 0x01a9f180 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsr #8 │ │ │ │ teqeq ip, r0 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sl, r0, ror #12 │ │ │ │ cmneq sl, r8, lsl #14 │ │ │ │ - @ instruction: 0x0128bba0 │ │ │ │ - lsreq r5, r0, #12 │ │ │ │ + teqeq ip, r8, asr #25 │ │ │ │ + ldrdeq ip, [r0, r0]! │ │ │ │ teqeq ip, r8, ror #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, ror #5 │ │ │ │ ldrdeq r3, [r6, #-248]! @ 0xffffff08 │ │ │ │ teqeq ip, r8, ror #5 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -849410,16 +849410,16 @@ │ │ │ │ @ instruction: 0x01a79318 │ │ │ │ teqeq ip, r0, asr #12 │ │ │ │ teqeq ip, r0, lsl #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5ec70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr r4 │ │ │ │ - teqeq ip, r0, lsl #3 │ │ │ │ - teqeq ip, r8, asr #5 │ │ │ │ + teqeq ip, r8, lsr sl │ │ │ │ + @ instruction: 0x01a2a628 │ │ │ │ teqeq ip, r0, lsr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ @ instruction: 0x01a80e88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -849672,16 +849672,16 @@ │ │ │ │ teqeq fp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr sl │ │ │ │ @ instruction: 0x01a9cb60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, asr #25 │ │ │ │ + subseq r1, r9, #152, 28 @ 0x980 │ │ │ │ + teqeq fp, r0, ror #19 │ │ │ │ teqeq ip, r8, asr #20 │ │ │ │ strdeq r4, [r6, #-8]! │ │ │ │ teqeq ip, r0, asr sl │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5ece8 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @@ -849836,16 +849836,16 @@ │ │ │ │ teqeq ip, r8, lsr #20 │ │ │ │ teqeq ip, r8 @ │ │ │ │ cmneq r6, r8, asr r1 │ │ │ │ teqeq ip, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5ed38 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, asr #26 │ │ │ │ + teqeq ip, r8, asr ip │ │ │ │ + @ instruction: 0x01aab548 │ │ │ │ teqeq ip, r8, lsr #25 │ │ │ │ @ instruction: 0x01a101b0 │ │ │ │ teqeq ip, r0, ror #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -849868,20 +849868,20 @@ │ │ │ │ cmneq r6, r8, asr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsl #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r4, r0, lr, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, lsr sl │ │ │ │ + teqeq ip, r8, asr sp │ │ │ │ + @ instruction: 0x016f7898 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ - msreq CPSR_fc, r8, lsl #26 │ │ │ │ - @ instruction: 0x01a1c578 │ │ │ │ + teqeq ip, r0, lsl #29 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5ed60 │ │ │ │ teqeq ip, r8 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq ip, r0, lsl #27 │ │ │ │ @@ -849946,16 +849946,16 @@ │ │ │ │ cmneq r6, r8, ror r1 │ │ │ │ teqeq ip, r8, asr #28 │ │ │ │ ldrdeq lr, [fp, #-120]! @ 0xffffff88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4a388 │ │ │ │ teqeq ip, r8, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - strdeq r4, [ip, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -850050,16 +850050,16 @@ │ │ │ │ strdeq r3, [r4, -r8] │ │ │ │ teqeq ip, r8 @ │ │ │ │ teqeq ip, r8 @ │ │ │ │ teqeq ip, r8, lsl r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addsle lr, r6, #196, 18 @ 0x310000 │ │ │ │ - @ instruction: 0x01a1c578 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ teqeq ip, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq ip, r0, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -851124,16 +851124,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87cb0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, asr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - msreq CPSR_fc, r0, lsr #26 │ │ │ │ - teqeq ip, r0, lsr #32 │ │ │ │ + teqeq ip, r0, asr r1 │ │ │ │ + @ instruction: 0x01abc550 │ │ │ │ teqeq ip, r0, lsl #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, asr r4 │ │ │ │ cmneq sl, r8, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, lsr #2 │ │ │ │ @@ -851150,28 +851150,28 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac9840 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + msreq SPSR_fsxc, r8, asr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qdsubeq fp, r8, fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5efe0 │ │ │ │ teqeq ip, r8, ror r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subeq r6, r5, #8, 20 @ 0x8000 │ │ │ │ - teqeq ip, r0, asr r1 │ │ │ │ + teqeq ip, r8, ror #17 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, lsl #13 │ │ │ │ @@ -851636,16 +851636,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq pc, [r5, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0, lsr #31 │ │ │ │ - teqeq ip, r0, lsl #29 │ │ │ │ + teqeq ip, r8, lsr sl │ │ │ │ + teqeq ip, r0, lsl r3 │ │ │ │ teqeq r6, r0, asr pc │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ teqeq ip, r0, lsl #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @@ -851720,16 +851720,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #6 │ │ │ │ teqeq ip, r0, lsr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8 @ │ │ │ │ + teqeq ip, r8, asr #26 │ │ │ │ + cmneq pc, r8, lsl #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr r8 │ │ │ │ teqeq ip, r0, lsr #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, asr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -851752,16 +851752,16 @@ │ │ │ │ strdeq pc, [r5, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0 @ │ │ │ │ tstpeq r3, r8, asr sl @ p-variant is OBSOLETE │ │ │ │ cmneq sl, r8, ror #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, asr ip │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq ip, r8, ror #1 │ │ │ │ teqeq ip, r8, asr #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, lsl fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, ror #21 │ │ │ │ @@ -851856,18 +851856,18 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, asr #23 │ │ │ │ strdeq r4, [r6, #-88]! @ 0xffffffa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87e68 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, ror #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq ip, r0, lsr #32 │ │ │ │ + teqeq ip, r8, lsr lr │ │ │ │ + teqeq ip, r8, asr #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, lsl #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -851945,25 +851945,25 @@ │ │ │ │ teqeq ip, r8, lsr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, ror #27 │ │ │ │ - cmneq r2, r8, lsr #3 │ │ │ │ + roreq pc, r8, #18 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5f170 │ │ │ │ teqeq ip, r0, asr #29 │ │ │ │ cmneq fp, r8, lsl #7 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r8, lsr lr │ │ │ │ - andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01a10f20 │ │ │ │ teqeq ip, r8, asr #12 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @@ -851977,15 +851977,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq ip, r0, lsr lr │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, ror #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad5dc0 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ teqeq ip, r8, asr #28 │ │ │ │ cmneq r6, r8, ror #12 │ │ │ │ teqeq ip, r0, asr lr │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5f170 │ │ │ │ teqeq ip, r8, ror lr │ │ │ │ @@ -852088,16 +852088,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, ror #31 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, ror pc │ │ │ │ cmneq r6, r8, lsl #13 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8 @ │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + asreq fp, r8, r9 │ │ │ │ teqeq ip, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, ror r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -852286,16 +852286,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - subseq r4, r2, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x01af5b98 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq ip, r0, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr r3 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq ip, r8, lsr r3 │ │ │ │ @@ -852304,20 +852304,20 @@ │ │ │ │ cmneq r6, r8, ror #13 │ │ │ │ teqeq ip, r8, asr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0, ror #10 │ │ │ │ - teqeq ip, r0, lsl r3 │ │ │ │ + teqeq ip, r0, asr #6 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ teqeq ip, r8, lsr #5 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ - ldrdeq r7, [pc, r8]! │ │ │ │ + teqeq fp, r8 @ │ │ │ │ + teqeq fp, r0, lsr sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3fc08 │ │ │ │ @ instruction: 0x012dad08 │ │ │ │ @ instruction: 0x01aa7da8 │ │ │ │ teqeq ip, r8, lsr #14 │ │ │ │ @ instruction: 0x01a5f210 │ │ │ │ teqeq sp, r0, asr pc │ │ │ │ @@ -853056,16 +853056,16 @@ │ │ │ │ @ instruction: 0x01664898 │ │ │ │ teqeq ip, r8, lsr #28 │ │ │ │ cmneq sl, r8, lsr #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012f9168 │ │ │ │ ldrdeq r7, [sl, r0]! │ │ │ │ - teqeq fp, r8, asr r3 │ │ │ │ - @ instruction: 0x01a7af10 │ │ │ │ + teqeq ip, r0, lsr #31 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ teqeq ip, r8, ror #30 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r6, r0 @ │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x01a15250 │ │ │ │ teqeq ip, r8, asr #30 │ │ │ │ @@ -853090,22 +853090,22 @@ │ │ │ │ ldrdeq r7, [r7, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - teqeq ip, r8, ror #4 │ │ │ │ - teqeq ip, r8, ror #6 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ + @ instruction: 0x01aaa008 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b103d0 │ │ │ │ teqeq ip, r8, asr #31 │ │ │ │ ldrdeq r4, [r6, #-136]! @ 0xffffff78 │ │ │ │ teqeq ip, r0 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5f378 │ │ │ │ teqeq ip, r0, ror #31 │ │ │ │ @@ -853136,28 +853136,28 @@ │ │ │ │ cmneq r6, r8, asr #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01a349e8 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq ip, r0, lsl #1 │ │ │ │ teqeq ip, r8, asr #32 │ │ │ │ - @ instruction: 0x012bba50 │ │ │ │ - @ instruction: 0x01b149f8 │ │ │ │ - teqeq ip, r8, lsl #1 │ │ │ │ - @ instruction: 0x01a41e90 │ │ │ │ + teqeq ip, r0, rrx │ │ │ │ + lsrseq r8, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + tsteq r6, r8, lsr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa8bb8 │ │ │ │ teqeq fp, r8, asr lr │ │ │ │ @ instruction: 0x01a97fc0 │ │ │ │ @ instruction: 0x01a346a0 │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ ldrheq r4, [ip, -r0]! │ │ │ │ teqeq ip, r8, ror r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq ip, r8, lsl pc │ │ │ │ teqeq ip, r0, lsr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, ror #24 │ │ │ │ @ instruction: 0x01a5f3a0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01a34718 │ │ │ │ @@ -853166,16 +853166,16 @@ │ │ │ │ teqeq ip, r8, lsr #1 │ │ │ │ teqeq ip, r0, lsr #15 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq ip, r8, asr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0 @ │ │ │ │ - lsleq r1, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq ip, r8, lsl #1 │ │ │ │ @ instruction: 0x01a34808 │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ teqeq ip, r0, lsl r1 │ │ │ │ ldrsbeq r4, [ip, -r8]! │ │ │ │ teqeq ip, r0, lsr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsheq r4, [ip, -r8]! │ │ │ │ @@ -853238,22 +853238,22 @@ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq ip, r0, ror #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, asr r1 │ │ │ │ strdeq r4, [r6, #-136]! @ 0xffffff78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq ip, r8, lsl pc │ │ │ │ + teqeq ip, r8, lsl #4 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ teqeq ip, r0, lsl #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0, asr #6 │ │ │ │ - ldrdeq ip, [r7, r0]! │ │ │ │ + subeq r7, sl, #40, 10 @ 0xa000000 │ │ │ │ + ldrsbeq r4, [ip, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d268 │ │ │ │ teqeq ip, r0, asr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr r2 │ │ │ │ strheq r9, [r9, #-136]! @ 0xffffff78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -853322,30 +853322,30 @@ │ │ │ │ cmneq r6, r8, lsr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq ip, r8, lsr r3 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8 │ │ │ │ - ldrsbeq r4, [ip, -r0]! │ │ │ │ - teqeq fp, r8, lsr #26 │ │ │ │ + subeq r2, r2, #104, 10 @ 0x1a000000 │ │ │ │ + @ instruction: 0x01ad5e60 │ │ │ │ teqeq ip, r0, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrdeq r9, [r9, -r8]! │ │ │ │ @ instruction: 0x01a18338 │ │ │ │ teqeq ip, r0, ror #29 │ │ │ │ strdeq pc, [r5, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, asr r3 │ │ │ │ teqeq ip, r8, ror r3 │ │ │ │ - @ instruction: 0x01a7a970 │ │ │ │ - teqeq ip, r8, lsl #4 │ │ │ │ - cmneq sp, r8, lsr r1 │ │ │ │ + @ instruction: 0x01ac1320 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af60e8 │ │ │ │ teqeq ip, r8, lsl #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a86108 │ │ │ │ teqeq sl, r0, lsr #6 │ │ │ │ @ instruction: 0x01a854b0 │ │ │ │ teqeq ip, r0, lsr #28 │ │ │ │ @@ -853370,16 +853370,16 @@ │ │ │ │ cmneq r6, r8, ror #18 │ │ │ │ teqeq ip, r0 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq pc, [r5, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsl #7 │ │ │ │ - @ instruction: 0x0128a768 │ │ │ │ - ldrdeq ip, [fp, r0]! │ │ │ │ + teqeq ip, r0, asr r0 │ │ │ │ + teqeq ip, r0 @ │ │ │ │ teqeq ip, r0, lsl r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, lsr #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -853458,16 +853458,16 @@ │ │ │ │ @ instruction: 0x01a5f418 │ │ │ │ teqeq ip, r0, asr r5 │ │ │ │ teqeq ip, r0, lsr #12 │ │ │ │ teqeq ip, r8 @ │ │ │ │ ldrdeq r3, [sl, #-136]! @ 0xffffff78 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq ip, r0, lsl #8 │ │ │ │ + subseq fp, lr, #112, 20 @ 0x70000 │ │ │ │ + @ instruction: 0x01ac7270 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0104d498 │ │ │ │ teqeq ip, r8, lsl #11 │ │ │ │ @@ -853478,16 +853478,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, lsr #11 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq ip, r8, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr r5 │ │ │ │ cmneq r6, r8, lsl #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, asr #1 │ │ │ │ + teqeq ip, r8, lsl lr │ │ │ │ + teqeq ip, r0, ror #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq ip, r8 @ │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq ip, r0, asr #11 │ │ │ │ cmneq r8, r8, ror #11 │ │ │ │ teqeq ip, r8, asr #11 │ │ │ │ @@ -853760,16 +853760,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x01a5f4b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, asr #11 │ │ │ │ + teqeq fp, r0, lsl lr │ │ │ │ + teqeq ip, r8, lsl #1 │ │ │ │ @ instruction: 0x012fb860 │ │ │ │ @ instruction: 0x01aa7e20 │ │ │ │ teqeq ip, r0, lsr #28 │ │ │ │ cmneq fp, r8, lsl #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq ip, r8, lsr #22 │ │ │ │ @@ -853877,15 +853877,15 @@ │ │ │ │ teqeq ip, r8 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5f4e0 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ teqeq ip, r0, ror #27 │ │ │ │ - @ instruction: 0x012a7390 │ │ │ │ + @ instruction: 0x01ab7528 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45b08 │ │ │ │ teqeq ip, r0, lsl #24 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r7, r8, asr #16 │ │ │ │ strdeq sp, [r9, #-232]! @ 0xffffff18 │ │ │ │ teqeq ip, r8, lsl ip │ │ │ │ @@ -854002,16 +854002,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5f530 │ │ │ │ @ instruction: 0x0128b438 │ │ │ │ @ instruction: 0x01a72540 │ │ │ │ teqeq ip, r0, lsl lr │ │ │ │ teqeq ip, r0 @ │ │ │ │ - teqeq ip, r8 @ │ │ │ │ - teqeq sp, r0, lsr #1 │ │ │ │ + teqeq ip, r8, ror #28 │ │ │ │ + @ instruction: 0x01ab7500 │ │ │ │ ldrdeq r3, [sl, -r8]! │ │ │ │ @ instruction: 0x01aa87a8 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, lsr lr │ │ │ │ @@ -854036,16 +854036,16 @@ │ │ │ │ cmneq r6, r8, ror #21 │ │ │ │ teqeq ip, r8, asr lr │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5f530 │ │ │ │ teqeq ip, r0 @ │ │ │ │ teqeq ip, r0, asr #28 │ │ │ │ - @ instruction: 0x01286b90 │ │ │ │ - @ instruction: 0x01ae9500 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab7578 │ │ │ │ teqeq ip, r8, ror lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, lsr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @@ -854614,16 +854614,16 @@ │ │ │ │ cmneq fp, r8, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45b08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2c810 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, ror pc │ │ │ │ - teqeq ip, r8, lsl lr │ │ │ │ - cmneq pc, r8, lsr #24 │ │ │ │ + strdeq fp, [r1, -r0]! │ │ │ │ + roreq r9, r0, #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq ip, r0, ror #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @@ -855040,16 +855040,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45b08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01045ab8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r0, [r5, -r0] │ │ │ │ - teqeq ip, r8, lsr #30 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ + teqeq ip, r0, ror r7 │ │ │ │ teqeq ip, r8, asr #27 │ │ │ │ cmneq fp, r8, lsr #21 │ │ │ │ teqeq ip, r0, lsr lr │ │ │ │ cmneq r6, r8, lsr #26 │ │ │ │ teqeq ip, r8, lsr lr │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -855108,16 +855108,16 @@ │ │ │ │ teqeq ip, r8, asr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq ip, r0, rrx │ │ │ │ smulwteq r3, r0, r3 │ │ │ │ strdeq r4, [r3, r8]! │ │ │ │ teqeq ip, r0, asr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, asr pc │ │ │ │ @@ -855214,16 +855214,16 @@ │ │ │ │ cmneq fp, r8, ror r5 │ │ │ │ teqeq ip, r0, asr #1 │ │ │ │ cmneq r6, r8, lsl #27 │ │ │ │ teqeq ip, r8, asr #1 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5f760 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq fp, r8, asr #18 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad44e8 │ │ │ │ teqeq ip, r8, asr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsheq r6, [ip, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r6, r8 @ │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -855316,16 +855316,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq ip, r0, ror #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0, asr r0 │ │ │ │ - teqeq ip, r8, ror #28 │ │ │ │ + teqeq ip, r8, ror #6 │ │ │ │ + teqeq ip, r8, lsl #1 │ │ │ │ teqeq ip, r8, ror r2 │ │ │ │ strheq r4, [r6, #-216]! @ 0xffffff28 │ │ │ │ teqeq ip, r0, lsl #5 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5f788 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -855352,16 +855352,16 @@ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq ip, r8, ror #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, ror r2 │ │ │ │ cmneq r6, r8, lsr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq fp, r0, ror r1 │ │ │ │ - cmneq r4, r8, lsr sl │ │ │ │ + teqeq ip, r8, ror #6 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, ror sp │ │ │ │ teqeq ip, r8, lsl #6 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq ip, r0, lsl r3 │ │ │ │ @@ -855380,16 +855380,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, lsr #15 │ │ │ │ andle r0, r0, r4 │ │ │ │ - teqeq ip, r0, asr #9 │ │ │ │ - @ instruction: 0x012aada0 │ │ │ │ + teqeq ip, r8, lsr #20 │ │ │ │ + @ instruction: 0x01aaa030 │ │ │ │ teqeq ip, r0, lsl #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @@ -855467,15 +855467,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr #9 │ │ │ │ teqeq ip, r8 @ │ │ │ │ asreq pc, r0, #3 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7fd30 │ │ │ │ teqeq ip, r0, asr #22 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + roreq r5, r8, r3 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @@ -855882,16 +855882,16 @@ │ │ │ │ @ instruction: 0x01a5f8a0 │ │ │ │ teqeq ip, r0, lsr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0, ror r7 │ │ │ │ - cmneq pc, r8, lsl ip @ │ │ │ │ + subseq r2, lr, #40, 30 @ 0xa0 │ │ │ │ + msreq SPSR_fsxc, r8, ror #19 │ │ │ │ teqeq ip, r0, asr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, lsr #27 │ │ │ │ @@ -856836,18 +856836,18 @@ │ │ │ │ ldrdeq r5, [r6, #-8]! │ │ │ │ teqeq ip, r0 @ │ │ │ │ cmneq r8, r8, ror #11 │ │ │ │ teqeq ip, r0, lsr #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0, lsr sl │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - teqeq ip, r8 @ │ │ │ │ - teqeq ip, r0, lsl #17 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b103d0 │ │ │ │ + strdeq fp, [r8, -r0]! │ │ │ │ + @ instruction: 0x01ac7068 │ │ │ │ teqeq ip, r0, asr #20 │ │ │ │ smultteq r8, r8, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq ip, r0, ror #17 │ │ │ │ strdeq r2, [r9, #-232]! @ 0xffffff18 │ │ │ │ teqeq sp, r0, ror #17 │ │ │ │ @@ -857080,16 +857080,16 @@ │ │ │ │ cmneq r6, r8, ror #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r8 @ │ │ │ │ - cmneq r2, r8, asr r0 │ │ │ │ + teqeq ip, r0 @ │ │ │ │ + teqeq ip, r0, lsr sl │ │ │ │ teqeq ip, r0, lsr lr │ │ │ │ @ instruction: 0x01699a98 │ │ │ │ teqeq ip, r8, lsl lr │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq pc, [r5, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -857260,16 +857260,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, lsr r0 │ │ │ │ cmneq r6, r8, asr #3 │ │ │ │ teqeq ip, r8 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, ror #11 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, ror #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ ldrsbeq r8, [ip, -r0]! │ │ │ │ @@ -857586,24 +857586,24 @@ │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, ror r5 │ │ │ │ teqeq ip, r0 @ │ │ │ │ strheq r3, [fp, #-88]! @ 0xffffffa8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, rrx │ │ │ │ + teqeq ip, r0, lsl #12 │ │ │ │ + @ instruction: 0x01ab7500 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0, ror r6 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab7528 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa8550 │ │ │ │ teqeq ip, r8, lsl r6 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq ip, r0, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @@ -857622,16 +857622,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ cmneq fp, r8, lsl #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, ror r2 │ │ │ │ - teqeq ip, r8 @ │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq ip, r8, asr #1 │ │ │ │ teqeq ip, r0, asr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0 @ │ │ │ │ tsteq r4, r8, lsl #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5fbc0 │ │ │ │ cmneq sl, r8, asr #22 │ │ │ │ @@ -857776,30 +857776,30 @@ │ │ │ │ cmneq r6, r8, ror #5 │ │ │ │ teqeq ip, r8, asr #17 │ │ │ │ lsleq r5, r8 @ │ │ │ │ teqeq ip, r0, lsr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ teqeq ip, r8, ror #17 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq ip, r8, lsl #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r8 @ │ │ │ │ @ instruction: 0x01a9ec58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5fc10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0 @ │ │ │ │ - teqeq ip, r0, lsl #12 │ │ │ │ + @ instruction: 0x0127a4a8 │ │ │ │ + roreq fp, r8, ip │ │ │ │ teqeq r0, r8, lsl #22 │ │ │ │ @ instruction: 0x01aa7f10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl r9 │ │ │ │ teqeq ip, r8, lsl #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, lsr r9 │ │ │ │ @@ -857950,18 +857950,18 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5fc60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - smulbbeq r1, r8, r8 │ │ │ │ - teqeq ip, r0, ror #23 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq ip, r8, asr #32 │ │ │ │ + teqeq ip, r0, lsl r9 │ │ │ │ + subeq r8, sl, #176, 2 @ 0x2c │ │ │ │ + teqeq ip, r8, ror r8 │ │ │ │ teqeq ip, r0, asr #23 │ │ │ │ tstpeq r4, r8, lsl r7 @ p-variant is OBSOLETE │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, asr #23 │ │ │ │ @@ -857970,16 +857970,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r5, r8, r5, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq ip, r0, lsl r9 │ │ │ │ + ldrheq fp, [lr, -r0]! │ │ │ │ + ldrsbeq r6, [ip, -r0]! │ │ │ │ teqeq ip, r8 @ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq ip, r0, lsl ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsl #24 │ │ │ │ cmneq r6, r8, lsl #7 │ │ │ │ teqeq ip, r8, lsl #24 │ │ │ │ @@ -858076,16 +858076,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsl #27 │ │ │ │ @ instruction: 0x01a80d70 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ - @ instruction: 0x01ae5450 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + ldrdeq r8, [r0, r8]! @ │ │ │ │ teqeq ip, r0, lsr #15 │ │ │ │ andle r0, r0, r6 │ │ │ │ teqeq ip, r0, lsr #27 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq ip, r8, lsr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr sp │ │ │ │ @@ -858104,16 +858104,16 @@ │ │ │ │ teqeq ip, r0, lsl #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, lsr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a5fcb0 │ │ │ │ - teqeq ip, r0, ror pc │ │ │ │ - @ instruction: 0x01a2a628 │ │ │ │ + teqeq ip, r8, lsl sl │ │ │ │ + teqeq ip, r8, asr #1 │ │ │ │ teqeq ip, r8, lsl #28 │ │ │ │ cmneq r8, r8, ror #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #6 │ │ │ │ teqeq ip, r0, asr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr #28 │ │ │ │ @@ -858198,16 +858198,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, lsr pc │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrsbeq r6, [ip, -r0]! │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ teqeq ip, r0, lsl #31 │ │ │ │ smultbeq fp, r8, ip │ │ │ │ teqeq ip, r0, asr r2 │ │ │ │ cmneq sl, r8, lsr #23 │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x016acb98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -858252,28 +858252,28 @@ │ │ │ │ @ instruction: 0x01a93c68 │ │ │ │ teqeq ip, r0, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sl, r8, lsr r1 │ │ │ │ strdeq r0, [sl, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x012cba60 │ │ │ │ - cmneq sp, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq ip, r0, ror pc │ │ │ │ + teqeq lr, r8, lsr r8 │ │ │ │ teqeq ip, r8, lsl #27 │ │ │ │ @ instruction: 0x012380e0 │ │ │ │ @ instruction: 0x01a93c90 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, ror r0 │ │ │ │ + teqeq ip, r0, lsr #21 │ │ │ │ teqeq lr, r8, ror #29 │ │ │ │ @ instruction: 0x01a5fd00 │ │ │ │ - smlawteq ip, r8, r9, ip │ │ │ │ - cmneq sp, r8, lsr r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + teqeq ip, r8, ror #4 │ │ │ │ + teqeq ip, r8, asr #1 │ │ │ │ teqeq ip, r8, asr #3 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ teqeq ip, r8, lsl #1 │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ @ instruction: 0x013c9090 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8 @ │ │ │ │ cmneq r9, r8, lsl fp │ │ │ │ teqeq ip, r8, lsl #2 │ │ │ │ @@ -858348,16 +858348,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa7d58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72e50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r0, lsr r8 │ │ │ │ + teqeq ip, r8, asr #11 │ │ │ │ + @ instruction: 0x01aaa030 │ │ │ │ teqeq ip, r0, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0 @ │ │ │ │ cmneq r9, r8, lsl r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -859628,16 +859628,16 @@ │ │ │ │ cmneq r9, r8, lsl #2 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, lsr #8 │ │ │ │ - subseq sp, sl, #136, 8 @ 0x88000000 │ │ │ │ - cmneq sp, r8, lsr r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01b10420 │ │ │ │ teqeq ip, r0, asr #11 │ │ │ │ @ instruction: 0x01a95950 │ │ │ │ teqeq ip, r0, ror #11 │ │ │ │ cmneq r6, r8, ror r7 │ │ │ │ teqeq ip, r8, ror #11 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -859782,16 +859782,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, ror r7 │ │ │ │ cmneq fp, r8, lsr #22 │ │ │ │ teqeq ip, r8, lsr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq ip, r8, lsl #17 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq ip, r8, ror r0 │ │ │ │ teqeq ip, r0, lsr #15 │ │ │ │ andle r0, r0, r7 │ │ │ │ teqeq ip, r8, asr #16 │ │ │ │ ldrdeq r5, [r6, #-120]! @ 0xffffff88 │ │ │ │ teqeq ip, r0, asr r8 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -859800,22 +859800,22 @@ │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ teqeq ip, r8, ror #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad53e8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq ip, r8, ror r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, lsr #12 │ │ │ │ + teqeq ip, r0, ror r6 │ │ │ │ + teqeq ip, r0, lsr r8 │ │ │ │ + teqeq ip, r8, lsl #17 │ │ │ │ + cmneq sp, r8, ror #1 │ │ │ │ + teqeq ip, r0 @ │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - rorseq r8, r8, r4 │ │ │ │ + @ instruction: 0x01b149f8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2c810 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0 @ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq ip, r8 @ │ │ │ │ @@ -859840,18 +859840,18 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r9, r8 @ │ │ │ │ @ instruction: 0x01a60020 │ │ │ │ teqeq ip, r0, lsl r9 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r5, r0, ror r7 │ │ │ │ cmneq r9, r8, asr r7 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd370 │ │ │ │ - teqeq ip, r0, lsr #21 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq ip, r0, lsr #18 │ │ │ │ + roreq r5, r8, r3 │ │ │ │ + subseq r3, r8, #64, 20 @ 0x40000 │ │ │ │ + cmneq r4, r8, asr #23 │ │ │ │ teqeq ip, r8, lsr r9 │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, asr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, asr r9 │ │ │ │ @@ -859936,18 +859936,18 @@ │ │ │ │ teqeq ip, r8, ror r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, asr lr │ │ │ │ teqeq ip, r0 @ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ teqpeq fp, r0, lsr r0 @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd398 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - rsceq ip, r5, r8, lsr r1 │ │ │ │ + teqeq ip, r8, ror #4 │ │ │ │ + teqeq ip, r0, lsr r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq lr, r0, ror r3 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, asr #21 │ │ │ │ cmneq r6, r8, lsr r8 │ │ │ │ teqeq ip, r8, asr #21 │ │ │ │ @@ -859958,16 +859958,16 @@ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a2c810 │ │ │ │ teqeq ip, r8, ror #21 │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ teqpeq fp, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd3c0 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad4588 │ │ │ │ teqeq ip, r8, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, lsl fp │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq ip, r0, ror #3 │ │ │ │ @ instruction: 0x01a93d58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -859984,16 +859984,16 @@ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ ldrheq pc, [fp, -r8]! @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0, lsr #6 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ - teqeq ip, r0, asr #8 │ │ │ │ - teqeq ip, r0, lsr #18 │ │ │ │ + teqeq ip, r0, ror r0 │ │ │ │ + teqeq ip, r0, lsr r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, lsl sp │ │ │ │ teqeq ip, r8, ror #22 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -860002,16 +860002,16 @@ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ teqpeq fp, r0, lsl r1 @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq ip, r0, ror fp │ │ │ │ cmneq r9, r8, asr #2 │ │ │ │ teqeq ip, r0 @ │ │ │ │ teqeq ip, r0, ror #22 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd3e8 │ │ │ │ + teqeq ip, r8, lsl #28 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ @ instruction: 0x01261930 │ │ │ │ @ instruction: 0x01aa3a78 │ │ │ │ teqeq ip, r0, ror #23 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq ip, r0, lsl r8 │ │ │ │ cmneq fp, r8, lsl #2 │ │ │ │ teqeq ip, r8, asr #23 │ │ │ │ @@ -860156,16 +860156,16 @@ │ │ │ │ @ instruction: 0x01a13b30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a600c0 │ │ │ │ teqpeq fp, r8 @ @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r8, ror r1 │ │ │ │ - cmneq pc, r8, asr #24 │ │ │ │ + teqeq lr, r8, ror #27 │ │ │ │ + lslseq r8, r0 @ │ │ │ │ teqeq ip, r8, lsl #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsl pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, lsr #28 │ │ │ │ teqeq ip, r0 @ │ │ │ │ teqeq ip, r8, asr lr │ │ │ │ @@ -860316,16 +860316,16 @@ │ │ │ │ @ instruction: 0x01a60110 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq ip, r0 @ │ │ │ │ msreq SPSR_fxc, r8 @ │ │ │ │ - teqeq ip, r0, lsr #23 │ │ │ │ - @ instruction: 0x01afd410 │ │ │ │ + teqeq ip, r0, asr #11 │ │ │ │ + cmneq r0, r8, lsl #9 │ │ │ │ @ instruction: 0x013cb098 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r5, r8 @ │ │ │ │ cmneq r9, r8, lsl #15 │ │ │ │ teqeq ip, r8, lsr #1 │ │ │ │ asreq pc, r0, #3 @ │ │ │ │ ldrheq fp, [ip, -r0]! │ │ │ │ @@ -860376,16 +860376,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, ror #1 │ │ │ │ cmneq r6, r8, lsl r9 │ │ │ │ teqeq ip, r0, ror r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0, lsr r3 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + teqeq ip, r0, asr #8 │ │ │ │ + msreq (UNDEF: 127), r8, lsl #22 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, asr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @@ -860480,22 +860480,22 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq ip, r8, ror #27 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ teqeq r0, r8, lsl r3 │ │ │ │ @ instruction: 0x01aa7fb0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd438 │ │ │ │ + teqeq ip, r0, lsr r3 │ │ │ │ + subeq ip, sl, #64, 18 @ 0x100000 │ │ │ │ teqeq ip, r8, lsr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - moveq r0, r8 │ │ │ │ + teqeq ip, r8 @ │ │ │ │ + teqeq sp, r8, lsl #11 │ │ │ │ teqeq ip, r0, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, asr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -860536,16 +860536,16 @@ │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq ip, r8, ror #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, ror r3 │ │ │ │ cmneq r6, r8, ror r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subseq r0, pc, #104, 4 @ 0x80000006 │ │ │ │ - @ instruction: 0x01afd460 │ │ │ │ + teqeq ip, r0, lsl #17 │ │ │ │ + ldrdeq r1, [sp, #-8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r4 │ │ │ │ teqeq ip, r8, lsl r4 │ │ │ │ lsleq r1, r0 @ │ │ │ │ teqeq ip, r0, lsr #8 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -860554,16 +860554,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a60188 │ │ │ │ teqeq ip, r8, asr #8 │ │ │ │ lsleq r1, r0 @ │ │ │ │ teqeq ip, r0, lsr #15 │ │ │ │ andle r0, r0, r8 │ │ │ │ - teqeq ip, r0, asr #11 │ │ │ │ - lsleq r0, r0, r7 │ │ │ │ + teqeq ip, r8, ror r5 │ │ │ │ + andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, lsr #29 │ │ │ │ teqeq ip, r0, lsl #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -861657,15 +861657,15 @@ │ │ │ │ teqeq ip, r8, asr r5 │ │ │ │ cmneq r9, r8, ror #1 │ │ │ │ teqeq ip, r0, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd488 │ │ │ │ + @ instruction: 0x01abcd70 │ │ │ │ teqeq r2, r8, ror #4 │ │ │ │ @ instruction: 0x01aa8000 │ │ │ │ teqeq sp, r0, ror pc │ │ │ │ cmneq fp, r8, ror #7 │ │ │ │ teqeq ip, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr #11 │ │ │ │ @@ -861674,32 +861674,32 @@ │ │ │ │ @ instruction: 0x01a85960 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq ip, r0, ror #21 │ │ │ │ - andle r0, r0, r0 │ │ │ │ + ldrsbeq pc, [sp, -r8]! @ │ │ │ │ + cmneq r0, r8, lsl r7 │ │ │ │ teqeq ip, r0 @ │ │ │ │ cmneq r6, r8, lsr #24 │ │ │ │ teqeq ip, r8 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a60390 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, asr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r5, r8, ror r0 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ - subeq r0, r1, #40, 22 @ 0xa000 │ │ │ │ - @ instruction: 0x01afd4b0 │ │ │ │ + subseq r0, sp, #48, 26 @ 0xc00 │ │ │ │ + ldrdeq r0, [r0, r8]! │ │ │ │ teqeq ip, r0, lsl #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, ror #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, lsl sp │ │ │ │ teqeq ip, r8, lsl r6 │ │ │ │ @@ -862002,16 +862002,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a60430 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @ instruction: 0x0104ce98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, lsr #26 │ │ │ │ + teqeq sp, r8, asr #11 │ │ │ │ + teqeq ip, r0, lsl #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, lsl sp │ │ │ │ teqeq ip, r0 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq ip, r8 @ │ │ │ │ @@ -862026,16 +862026,16 @@ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq ip, r0, lsr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8 @ │ │ │ │ ldrdeq r5, [r6, #-200]! @ 0xffffff38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq sp, [pc, r8]! │ │ │ │ + teqeq sp, r0, lsr #9 │ │ │ │ + @ instruction: 0x01a1ceb0 │ │ │ │ teqeq ip, r0, asr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, ror fp │ │ │ │ @@ -862114,16 +862114,16 @@ │ │ │ │ smlabbeq r6, r8, r6, r4 │ │ │ │ cmneq r9, r8, lsl #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabteq r4, r0, r6, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq ip, r0, lsl #27 │ │ │ │ - @ instruction: 0x01289310 │ │ │ │ + teqeq ip, r0, lsl #10 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a60480 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq lr, [fp, #-136]! @ 0xffffff78 │ │ │ │ teqeq ip, r0, lsr #15 │ │ │ │ @@ -863674,16 +863674,16 @@ │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a77810 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a79340 │ │ │ │ + teqeq sp, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd500 │ │ │ │ teqeq ip, r8, ror #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, ror #10 │ │ │ │ teqeq ip, r8 @ │ │ │ │ teqeq ip, r0, lsr #10 │ │ │ │ cmneq r6, r8, asr #3 │ │ │ │ teqeq ip, r8, lsr #10 │ │ │ │ @@ -864218,16 +864218,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a93fb0 │ │ │ │ - teqeq sp, r0, lsl #11 │ │ │ │ - teqeq sp, r0, lsl #14 │ │ │ │ + teqeq sp, r0, lsr #10 │ │ │ │ + @ instruction: 0x01ab7500 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq sp, r0, asr #19 │ │ │ │ teqeq ip, r8, asr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0, lsr #24 │ │ │ │ teqeq ip, r8, lsr #27 │ │ │ │ @@ -866755,15 +866755,15 @@ │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd528 │ │ │ │ + @ instruction: 0x01ab7528 │ │ │ │ teqeq sp, r8, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, lsr r5 │ │ │ │ cmneq r6, r8, lsl r9 │ │ │ │ teqeq sp, r0, asr #10 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -866778,18 +866778,18 @@ │ │ │ │ lsreq r1, r8, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45b80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa45b8 │ │ │ │ - teqeq ip, r8, lsl #28 │ │ │ │ - cmneq pc, r8, lsr ip @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd550 │ │ │ │ + teqeq r3, r8, ror #12 │ │ │ │ + @ instruction: 0x01ad9588 │ │ │ │ + teqeq sp, r0, lsr r9 │ │ │ │ + teqeq sp, r0, lsl #11 │ │ │ │ teqeq sp, r8 @ │ │ │ │ strheq r3, [r3, -r0] │ │ │ │ teqeq sp, r0, lsr #11 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq sp, r8, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsr r5 │ │ │ │ @@ -866820,16 +866820,16 @@ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, ror #23 │ │ │ │ teqeq ip, r8, lsr #7 │ │ │ │ strdeq r0, [fp, #-24]! @ 0xffffffe8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8 @ │ │ │ │ + teqeq sp, r0 @ │ │ │ │ + teqeq ip, r0, lsl #27 │ │ │ │ teqeq sp, r0, ror r3 │ │ │ │ cmneq r9, r8, ror #23 │ │ │ │ teqeq sp, r0, asr r6 │ │ │ │ @ instruction: 0x01a76ac8 │ │ │ │ teqeq ip, r0 @ │ │ │ │ strdeq r0, [fp, #-24]! @ 0xffffffe8 │ │ │ │ teqeq sp, r0, lsl r0 │ │ │ │ @@ -866863,15 +866863,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq fp, [r4, -r0] │ │ │ │ teqeq sp, r8, asr #13 │ │ │ │ smlatteq r6, r8, r9, r4 │ │ │ │ cmneq r9, r8, lsl #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd578 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, ror #13 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq sp, r8, ror #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, ror r6 │ │ │ │ cmneq r6, r8, lsr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -867030,16 +867030,16 @@ │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq sp, r0, ror #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, ror #17 │ │ │ │ @ instruction: 0x01666998 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsl #7 │ │ │ │ + teqeq sp, r8, lsr r9 │ │ │ │ + @ instruction: 0x0128a768 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, asr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, lsl sp │ │ │ │ teqeq sp, r0, lsl #19 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sp, r8, lsl #19 │ │ │ │ @@ -867412,28 +867412,28 @@ │ │ │ │ smultteq r8, r8, pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ teqeq sp, r0, ror #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd5a0 │ │ │ │ + @ instruction: 0x0129c8a0 │ │ │ │ + @ instruction: 0x01abcf28 │ │ │ │ teqeq sp, r0, asr r6 │ │ │ │ cmneq fp, r8, lsl #8 │ │ │ │ teqeq sp, r0, lsl #31 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq sp, r8, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsl pc │ │ │ │ cmneq r6, r8, lsl #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a98420 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, lsr r6 │ │ │ │ + teqeq sp, r0, asr r5 │ │ │ │ + strheq r1, [ip, #-200]! @ 0xffffff38 │ │ │ │ teqeq sp, r8, lsr #31 │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq sp, r8, lsl r0 │ │ │ │ teqeq sp, r0, lsl #30 │ │ │ │ @ instruction: 0x01684598 │ │ │ │ teqeq sp, r0 │ │ │ │ @@ -868814,16 +868814,16 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sp, r8, asr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subeq r1, r1, #96 @ 0x60 │ │ │ │ - @ instruction: 0x01afd5c8 │ │ │ │ + teqeq sp, r8, lsr r6 │ │ │ │ + andle r0, r0, r0 │ │ │ │ teqeq sp, r0, lsl #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, ror r5 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -868872,16 +868872,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, asr r5 │ │ │ │ teqeq sp, r0, lsr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + moveq r0, r8 │ │ │ │ teqeq sp, r8, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -869062,18 +869062,18 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sp, r0, ror #17 │ │ │ │ cmneq fp, r8, ror #22 │ │ │ │ teqeq sp, r0, lsr #18 │ │ │ │ teqeq sp, r0 @ │ │ │ │ - subseq fp, r3, #56, 26 @ 0xe00 │ │ │ │ - strdeq sp, [pc, r0]! │ │ │ │ - @ instruction: 0x01231360 │ │ │ │ - @ instruction: 0x01abe968 │ │ │ │ + teqeq sp, r8 @ │ │ │ │ + teqeq sp, r8, ror #30 │ │ │ │ + teqeq sp, r8, lsr #29 │ │ │ │ + teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq sp, r8, ror #18 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq sp, r8, asr r9 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq sp, r0, ror #18 │ │ │ │ @@ -869412,16 +869412,16 @@ │ │ │ │ teqeq sp, r8, ror #26 │ │ │ │ teqeq sp, r8, ror #2 │ │ │ │ @ instruction: 0x01a61290 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, lsl #29 │ │ │ │ teqeq ip, r0, lsr #15 │ │ │ │ andle r0, r0, ip │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd618 │ │ │ │ + teqeq ip, r8, ror r1 │ │ │ │ + strdeq pc, [pc, #-168] @ 13d3e0c <__bss_end__@@Base+0x577050> │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0 @ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -870562,16 +870562,16 @@ │ │ │ │ @ instruction: 0x01a61498 │ │ │ │ teqeq sl, r0 @ │ │ │ │ @ instruction: 0x01a941b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq sp, r0, lsr #32 │ │ │ │ smultbeq fp, r8, ip │ │ │ │ - teqeq sp, r8 @ │ │ │ │ - teqeq sp, r8, lsr r9 │ │ │ │ + teqeq sp, r8, lsr #6 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ ldrheq r5, [sp, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, lsl sp │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -870724,16 +870724,16 @@ │ │ │ │ tsteq r3, r0, lsl ip │ │ │ │ cmneq fp, r8, lsl #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ ldrdeq r8, [r9, r8]! @ │ │ │ │ teqeq sp, r8, asr r3 │ │ │ │ teqeq sp, r8, lsl r3 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd640 │ │ │ │ + teqeq sp, r8 @ │ │ │ │ + subeq r0, r0, #120, 2 │ │ │ │ teqeq sp, r0, asr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a614e8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a86180 │ │ │ │ teqeq sp, r0, ror r3 │ │ │ │ @@ -870816,16 +870816,16 @@ │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq sp, r8, lsl #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0 @ │ │ │ │ strdeq r7, [r6, #-24]! @ 0xffffffe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - smlawbeq r9, r0, r9, r3 │ │ │ │ - asreq fp, r8, r9 │ │ │ │ + teqeq sp, r8 @ │ │ │ │ + cmneq ip, r8, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq sp, r0 @ │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq sp, r8, asr #18 │ │ │ │ @@ -871842,16 +871842,16 @@ │ │ │ │ cmneq r6, r8, lsl #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd668 │ │ │ │ + teqeq sp, r8, ror #19 │ │ │ │ + teqeq ip, r0, lsr #25 │ │ │ │ teqeq sp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x012ace98 │ │ │ │ @ instruction: 0x01aa6a98 │ │ │ │ teqeq sp, r0, ror #9 │ │ │ │ @@ -874042,16 +874042,16 @@ │ │ │ │ cmneq r8, r8, ror #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq r5, r0, ror #12 │ │ │ │ @ instruction: 0x01aa5f80 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, asr #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsr #22 │ │ │ │ teqeq sp, r0, lsr #14 │ │ │ │ cmneq r6, r8, lsr #9 │ │ │ │ teqeq sp, r8, lsr #14 │ │ │ │ @@ -874094,16 +874094,16 @@ │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sp, r8 @ │ │ │ │ cmneq fp, r8, lsr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd690 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac8440 │ │ │ │ teqeq sp, r8, asr #21 │ │ │ │ @ instruction: 0x01a61740 │ │ │ │ teqeq sp, r0, lsl #21 │ │ │ │ cmneq fp, r8, lsr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq sp, r8 @ │ │ │ │ @@ -874208,16 +874208,16 @@ │ │ │ │ @ instruction: 0x012923b8 │ │ │ │ teqeq sp, r8, lsl #19 │ │ │ │ teqeq sp, r8, ror #7 │ │ │ │ teqeq sp, r0 @ │ │ │ │ @ instruction: 0x01684898 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r0, lsr #22 │ │ │ │ + teqeq sp, r0, ror lr │ │ │ │ + teqeq sp, r0 @ │ │ │ │ teqeq sp, r8, lsr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsl #20 │ │ │ │ @@ -874296,26 +874296,26 @@ │ │ │ │ @ instruction: 0x01a943c0 │ │ │ │ teqeq sp, r8, ror #21 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, asr #2 │ │ │ │ + teqeq sp, r0, lsr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd6b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq sp, r0, lsl #22 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsl fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, lsr #25 │ │ │ │ + teqeq sp, r8, ror #24 │ │ │ │ + teqeq sp, r0, lsr #10 │ │ │ │ teqeq sp, r0, lsr fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq sp, r8, lsr r4 │ │ │ │ @@ -874388,36 +874388,36 @@ │ │ │ │ @ instruction: 0x01a617b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, r1 │ │ │ │ - subeq r0, r8, #224, 8 @ 0xe0000000 │ │ │ │ - @ instruction: 0x01afd6e0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, ror ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sp, r8, lsl #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3f140 │ │ │ │ teqeq sp, r0, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r0, lsr #23 │ │ │ │ + smlawbeq r9, r0, r9, r3 │ │ │ │ + @ instruction: 0x01aefb30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a98650 │ │ │ │ - teqeq sp, r8, ror #19 │ │ │ │ - @ instruction: 0x01afd708 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adbc98 │ │ │ │ teqeq sp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9a220 │ │ │ │ teqeq sp, r8 @ │ │ │ │ cmneq r6, r8, ror #10 │ │ │ │ teqeq sp, r0, ror #25 │ │ │ │ @@ -874518,16 +874518,16 @@ │ │ │ │ @ instruction: 0x01667598 │ │ │ │ teqeq sp, r0, ror #28 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a617e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3f190 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsl #7 │ │ │ │ + teqeq sp, r8 @ │ │ │ │ + teqeq sp, r8, lsr #25 │ │ │ │ teqeq sp, r0, lsl #29 │ │ │ │ tsteq r4, r0, lsl r6 │ │ │ │ cmneq fp, r8, lsl #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -875252,16 +875252,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, lsr #18 │ │ │ │ ldrdeq r7, [r6, #-104]! @ 0xffffff98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sp, r8, lsr #23 │ │ │ │ - @ instruction: 0x01afd730 │ │ │ │ + teqeq sp, r8, lsr #4 │ │ │ │ + teqeq sp, r0, lsl #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 107), r8, lsr #21 │ │ │ │ teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ teqeq sp, r0, lsl sl │ │ │ │ @@ -875362,18 +875362,18 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sp, r0 @ │ │ │ │ smlatteq r3, r0, r2, r7 │ │ │ │ @ instruction: 0x016b6398 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r0, lsl #5 │ │ │ │ - teqeq sp, r8 @ │ │ │ │ - @ instruction: 0x01afd758 │ │ │ │ + teqeq sp, r8, lsr r2 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01294538 │ │ │ │ + @ instruction: 0x01ac8f30 │ │ │ │ teqeq sp, r8, lsr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, asr #23 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq sp, r8, asr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, lsr #22 │ │ │ │ @@ -876214,18 +876214,18 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, ror #17 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - qsubeq r8, r8, r8 │ │ │ │ - @ instruction: 0x01ad4bc8 │ │ │ │ + @ instruction: 0x01286a30 │ │ │ │ + ldrdeq r5, [lr, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd780 │ │ │ │ + teqeq sp, r0 @ │ │ │ │ teqeq sp, r0, asr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsl r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -876592,16 +876592,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, asr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, asr #29 │ │ │ │ @ instruction: 0x01033398 │ │ │ │ - teqeq sp, r0, asr #19 │ │ │ │ - teqeq sp, r0 @ │ │ │ │ + teqeq sp, r8, ror #26 │ │ │ │ + teqeq sp, r8, lsr #23 │ │ │ │ teqeq sp, r8, lsr pc │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r6, r8 @ │ │ │ │ @ instruction: 0x01a61b28 │ │ │ │ teqeq sp, r0, asr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, asr pc │ │ │ │ @@ -876809,15 +876809,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sp, r8, lsl fp │ │ │ │ cmneq r9, r8, ror #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr sl │ │ │ │ teqeq sp, r0 @ │ │ │ │ - @ instruction: 0x01afd7a8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ cmneq r9, r8, ror #1 │ │ │ │ teqeq sp, r0, asr r2 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq sp, r8, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, ror #3 │ │ │ │ @@ -876826,16 +876826,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, ror r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, lsr #4 │ │ │ │ + teqeq sp, r0 @ │ │ │ │ + @ instruction: 0x01ab7500 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa6098 │ │ │ │ teqeq sp, r0 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq r8, r8, ror #5 │ │ │ │ @@ -878126,24 +878126,24 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r6, r8]! │ │ │ │ teqeq sp, r8, asr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sp, r8 @ │ │ │ │ - ldrdeq sp, [pc, r0]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01ab7578 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ strdeq lr, [r0, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ teqeq ip, r8 @ │ │ │ │ @ instruction: 0x01aa8230 │ │ │ │ - teqeq sp, r8, ror #26 │ │ │ │ - @ instruction: 0x01af5d28 │ │ │ │ + teqeq sp, r8, ror #2 │ │ │ │ + teqeq sp, r0, lsl #5 │ │ │ │ teqeq sp, r8, ror #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, lsl #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsr r7 │ │ │ │ @@ -878496,16 +878496,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sp, r8, ror #2 │ │ │ │ - strdeq sp, [pc, r8]! │ │ │ │ + @ instruction: 0x01289240 │ │ │ │ + lsrseq r4, r0, #12 │ │ │ │ teqeq sp, r8, lsr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsl sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq sp, r0, asr #25 │ │ │ │ @@ -878548,16 +878548,16 @@ │ │ │ │ smlabteq r5, r0, r7, fp │ │ │ │ teqeq sp, r8, asr #26 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sp, r0, asr sp │ │ │ │ cmneq r9, r8, asr #26 │ │ │ │ teqeq sp, r8, asr sp │ │ │ │ teqeq sp, r0, asr #26 │ │ │ │ - subseq fp, lr, #184, 20 @ 0xb8000 │ │ │ │ - @ instruction: 0x01ad4b78 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sp, r8 @ │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ @ instruction: 0x01a3f3e8 │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq sp, r0, ror sp │ │ │ │ teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0 @ │ │ │ │ @@ -878805,15 +878805,15 @@ │ │ │ │ teqeq sp, r0, ror #2 │ │ │ │ cmneq sl, r8, lsr #7 │ │ │ │ teqeq sp, r8, lsl #8 │ │ │ │ @ instruction: 0x01a61f38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd820 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, ror r1 │ │ │ │ smlabteq r4, r8, r4, r7 │ │ │ │ cmneq sl, r8, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ @@ -878852,18 +878852,18 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a61f38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r1, r0, #9 │ │ │ │ @ instruction: 0x01268c48 │ │ │ │ @ instruction: 0x01a3f528 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + teqeq sp, r0, lsl #17 │ │ │ │ + teqeq sp, r0, lsr #23 │ │ │ │ teqeq sp, r8 @ │ │ │ │ - subeq pc, r5, #16, 12 @ 0x1000000 │ │ │ │ - @ instruction: 0x01afd848 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsl #30 │ │ │ │ cmneq sl, r8, asr #7 │ │ │ │ teqeq sp, r0, asr r2 │ │ │ │ roreq lr, r8, #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -878896,16 +878896,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r8, lsl lr │ │ │ │ @ instruction: 0x01a61f60 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8, ror r4 │ │ │ │ + teqeq sp, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, ror #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01236d08 │ │ │ │ @ instruction: 0x01a9c278 │ │ │ │ teqeq sp, r0, lsl #6 │ │ │ │ @@ -878932,16 +878932,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sp, r8, asr r3 │ │ │ │ @ instruction: 0x01667e98 │ │ │ │ teqeq sp, r0, ror #6 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a61f60 │ │ │ │ - subeq r4, fp, #144, 6 @ 0x40000002 │ │ │ │ - @ instruction: 0x01afd870 │ │ │ │ + teqeq sp, r0, lsl #5 │ │ │ │ + @ instruction: 0x01ab7528 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabteq r5, r8, sl, r0 │ │ │ │ teqeq sp, r8, ror r3 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sp, r0, lsl #7 │ │ │ │ @@ -878958,20 +878958,20 @@ │ │ │ │ teqeq sp, r8 @ │ │ │ │ teqeq sp, r0, asr #7 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq sp, r8, asr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, asr r3 │ │ │ │ cmneq r6, r8, lsl #29 │ │ │ │ - teqeq sp, r0 @ │ │ │ │ - cmneq r2, r8, ror r6 │ │ │ │ + teqeq sp, r0, lsr #14 │ │ │ │ + teqeq sp, r8, ror #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a861a8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd898 │ │ │ │ + teqeq sp, r0 @ │ │ │ │ + @ instruction: 0x01ab8540 │ │ │ │ teqeq sp, r0, lsr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, lsr #7 │ │ │ │ @@ -879078,16 +879078,16 @@ │ │ │ │ cmneq fp, r8, lsl r7 │ │ │ │ @ instruction: 0x01289240 │ │ │ │ ldrdeq pc, [r3, r8]! │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sp, r0, lsl #17 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asreq r0, r8, #12 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ strdeq r9, [r7, r0]! │ │ │ │ teqeq sp, r8, lsr #12 │ │ │ │ teqeq sp, r8 @ │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a3f500 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -879171,15 +879171,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, lsr #13 │ │ │ │ teqeq sp, r8, lsl r7 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r4, r8, asr r2 │ │ │ │ cmneq r9, r8, lsr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd8c0 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsr #4 │ │ │ │ teqeq sp, r8, asr #14 │ │ │ │ @@ -879258,16 +879258,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3f5a0 │ │ │ │ teqeq sp, r0, asr #32 │ │ │ │ cmneq sl, r8, asr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01af8820 │ │ │ │ + teqeq sp, r8, ror #10 │ │ │ │ + teqeq sp, r0, lsr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, asr #7 │ │ │ │ teqeq sp, r8, lsr #17 │ │ │ │ @@ -879278,30 +879278,30 @@ │ │ │ │ cmneq sl, r8, asr #7 │ │ │ │ teqeq sp, r0, asr #17 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq sp, r8, asr #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, asr #16 │ │ │ │ cmneq r6, r8, lsl pc │ │ │ │ + teqeq sp, r0, lsr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd8e8 │ │ │ │ teqeq sp, r0, ror #17 │ │ │ │ cmneq r9, r8, ror #16 │ │ │ │ teqeq sp, r8, ror #17 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a987e0 │ │ │ │ teqpeq sp, r8, lsr #13 @ p-variant is OBSOLETE │ │ │ │ cmneq fp, r8, lsl #25 │ │ │ │ teqeq sp, r0, lsl ip │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, ror #23 │ │ │ │ - subseq fp, lr, #192, 30 @ 0x300 │ │ │ │ - @ instruction: 0x01ac7270 │ │ │ │ + teqeq sp, r8, asr #3 │ │ │ │ + rorseq r7, r8, #27 │ │ │ │ teqeq sp, r8 @ │ │ │ │ @ instruction: 0x01a62000 │ │ │ │ teqeq r0, r0, ror #30 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ teqeq sp, r8, lsr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -879853,15 +879853,15 @@ │ │ │ │ teqeq sp, r0, asr #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsbeq lr, [sp, -r8]! │ │ │ │ strdeq lr, [r9, #-216]! @ 0xffffff28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd910 │ │ │ │ + @ instruction: 0x01b16280 │ │ │ │ teqeq sp, r8, ror #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, ror #3 │ │ │ │ @ instruction: 0x0128a768 │ │ │ │ teqeq sp, r8 @ │ │ │ │ teqeq sp, r8, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -879874,16 +879874,16 @@ │ │ │ │ cmneq r4, r8, ror sl │ │ │ │ teqeq sp, r0, lsl r2 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3f668 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r0 @ │ │ │ │ - teqeq sp, r8, lsl #18 │ │ │ │ + teqeq sp, r8, ror #8 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r8, lsr #22 │ │ │ │ cmneq fp, r8, lsr #11 │ │ │ │ teqeq sp, r8, asr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, asr #4 │ │ │ │ cmneq r6, r8, ror r0 │ │ │ │ teqeq sp, r8, asr #4 │ │ │ │ @@ -880020,20 +880020,20 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq sp, r8, asr #8 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a62140 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd938 │ │ │ │ + teqeq sp, r8, ror r4 │ │ │ │ + teqeq sp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq fp, [sl, #-184]! @ 0xffffff48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq sp, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, lsl #28 │ │ │ │ ldrdeq sp, [r2, -r0] │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r3, [r4, -r0] │ │ │ │ teqeq sp, r0, lsl #9 │ │ │ │ ldrdeq r7, [sl, #-216]! @ 0xffffff28 │ │ │ │ teqeq sp, r8, asr #10 │ │ │ │ @@ -880085,15 +880085,15 @@ │ │ │ │ teqeq sp, r8, asr r5 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq sp, r0, ror #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0, ror #9 │ │ │ │ cmneq r6, r8, asr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afd960 │ │ │ │ + teqeq sp, r0 @ │ │ │ │ teqeq sp, r0, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, asr #5 │ │ │ │ teqeq sp, r8, lsl #11 │ │ │ │ @ instruction: 0x01a79228 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -880108,16 +880108,16 @@ │ │ │ │ @ instruction: 0x01a62168 │ │ │ │ teqeq sp, r8 @ │ │ │ │ cmneq r9, r8, asr #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3f6e0 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ + teqeq sp, r0, asr #19 │ │ │ │ + teqeq ip, r0, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, asr #6 │ │ │ │ teqeq sp, r8, lsr #15 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ teqeq sp, r8, ror #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -880132,16 +880132,16 @@ │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq sp, r0, lsr #12 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ - subeq r2, r2, #240, 18 @ 0x3c0000 │ │ │ │ - @ instruction: 0x01afd988 │ │ │ │ + subseq r0, sp, #48, 26 @ 0xc00 │ │ │ │ + @ instruction: 0x01a1c320 │ │ │ │ teqeq sp, r8, lsr r6 │ │ │ │ cmneq r6, r8, lsl #2 │ │ │ │ teqeq sp, r0, asr #12 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a62168 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -880363,15 +880363,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01223a30 │ │ │ │ @ instruction: 0x01a3f708 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq sp, r8, asr #11 │ │ │ │ + teqeq sp, r8, lsr #12 │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq r6, r0, asr #10 │ │ │ │ teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, asr #18 │ │ │ │ cmneq r6, r8, asr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -880398,16 +880398,16 @@ │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq sp, r0, asr #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ - subeq ip, lr, #96, 16 @ 0x600000 │ │ │ │ - @ instruction: 0x01afd9b0 │ │ │ │ + teqeq sp, r8 @ │ │ │ │ + teqeq ip, r0, ror #21 │ │ │ │ teqeq sp, r0, ror #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, ror sl │ │ │ │ @@ -880432,16 +880432,16 @@ │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq ip, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ + teqeq sp, r0, ror #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r7, [r4, -r8] │ │ │ │ teqeq sp, r0, lsl #22 │ │ │ │ @@ -880563,15 +880563,15 @@ │ │ │ │ teqeq ip, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq sp, [pc, r8]! │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r6, [sl, -r8]! │ │ │ │ @ instruction: 0x01aa5698 │ │ │ │ teqeq sp, r8, lsl #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01282310 │ │ │ │ ldrdeq r0, [sl, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -880816,16 +880816,16 @@ │ │ │ │ cmneq r6, r8, asr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ ldrsbeq pc, [sp, -r0]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - strdeq fp, [r1, -r0]! │ │ │ │ - roreq r9, r0, #11 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sp, r0, asr sl │ │ │ │ teqpeq sp, r8, ror #1 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a622a8 │ │ │ │ teqpeq sp, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ @@ -882677,15 +882677,15 @@ │ │ │ │ teqeq lr, r0, lsr sp │ │ │ │ cmneq r6, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afda00 │ │ │ │ + @ instruction: 0x01adbb30 │ │ │ │ teqeq lr, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r8, lsr #28 │ │ │ │ lsreq r5, r8, #6 │ │ │ │ teqeq lr, r8, lsl lr │ │ │ │ @@ -882734,18 +882734,18 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0 @ │ │ │ │ cmneq sl, r8, lsr #24 │ │ │ │ teqeq lr, r8 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq lr, r0, asr #29 │ │ │ │ tsteq r4, r0, lsr fp │ │ │ │ - teqeq lr, r0 │ │ │ │ - ldrsbeq pc, [sp, -r8]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afda28 │ │ │ │ + teqeq ip, r0, lsr #23 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq lr, r0 @ │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x016be098 │ │ │ │ teqeq lr, r8, ror #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -882898,15 +882898,15 @@ │ │ │ │ ldrdeq r4, [r8, #-152]! @ 0xffffff68 │ │ │ │ teqeq fp, r0, asr #12 │ │ │ │ cmneq fp, r8, lsl #28 │ │ │ │ andle r0, r0, r1 │ │ │ │ cmneq fp, r8, lsl #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl #2 │ │ │ │ - subeq r0, r2, #168, 4 @ 0x8000000a │ │ │ │ + subeq r0, r2, #160, 4 │ │ │ │ teqeq lr, r0, asr r1 │ │ │ │ teqeq lr, r0, ror r1 │ │ │ │ @ instruction: 0x01a7ce78 │ │ │ │ teqeq lr, r8 @ │ │ │ │ cmneq fp, r8, lsl #28 │ │ │ │ teqeq lr, r0, lsl #3 │ │ │ │ @ instruction: 0x01a7aec0 │ │ │ │ @@ -883104,16 +883104,16 @@ │ │ │ │ @ instruction: 0x01a34510 │ │ │ │ teqeq lr, r8 @ │ │ │ │ teqeq lr, r8, ror r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a626b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r0, lsr r6 │ │ │ │ + teqeq lr, r0, lsl r7 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ teqeq lr, r0, ror #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, asr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a34510 │ │ │ │ teqeq lr, r0 @ │ │ │ │ @@ -883262,16 +883262,16 @@ │ │ │ │ @ instruction: 0x01a72e00 │ │ │ │ teqeq lr, r0, lsl #14 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ teqeq lr, r8, lsl #14 │ │ │ │ teqeq lr, r0, asr #15 │ │ │ │ teqeq lr, r8, asr #13 │ │ │ │ cmneq r9, r8, ror fp │ │ │ │ - subseq r3, r5, #216, 24 @ 0xd800 │ │ │ │ - @ instruction: 0x01afda50 │ │ │ │ + subseq ip, r9, #16, 28 @ 0x100 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ teqeq lr, r8, asr #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, asr #14 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq lr, r0, lsr r7 │ │ │ │ cmneq r4, r8, asr #27 │ │ │ │ teqeq lr, r8, lsr r7 │ │ │ │ @@ -884230,16 +884230,16 @@ │ │ │ │ @ instruction: 0x01668998 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq ip, r8, lsl #3 │ │ │ │ msreq SPSR_fc, r8, lsl #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8, lsr #28 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a86ba8 │ │ │ │ @ instruction: 0x01258128 │ │ │ │ @ instruction: 0x01a7bfa0 │ │ │ │ teqeq lr, r8, lsl #13 │ │ │ │ teqeq lr, r0, asr #12 │ │ │ │ teqeq lr, r0, ror #10 │ │ │ │ @@ -884648,16 +884648,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq lr, r8, ror ip │ │ │ │ teqeq fp, r0 @ │ │ │ │ @ instruction: 0x01a62960 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r1, r8, ror #14 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afda78 │ │ │ │ + teqeq lr, r0 @ │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ teqeq lr, r0, lsr #25 │ │ │ │ @ instruction: 0x01a86b80 │ │ │ │ teqeq lr, r0, lsr #26 │ │ │ │ teqeq lr, r8, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -884740,16 +884740,16 @@ │ │ │ │ @ instruction: 0x01a62988 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, lsr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ + @ instruction: 0x01216440 │ │ │ │ + teqeq lr, r0 @ │ │ │ │ teqeq lr, r8, lsr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r8, asr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -884774,16 +884774,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a62988 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdaa0 │ │ │ │ + teqeq lr, r8, asr r1 │ │ │ │ + addeq ip, r9, r8, asr #9 │ │ │ │ teqeq lr, r0, ror r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, lsr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0 @ │ │ │ │ strdeq r4, [r8, #-184]! @ 0xffffff48 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @@ -884944,18 +884944,18 @@ │ │ │ │ lsreq lr, r8, #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [r6, r8]! │ │ │ │ - teqeq lr, r8, lsr #3 │ │ │ │ - @ instruction: 0x01745c98 │ │ │ │ + teqeq lr, r8, lsr #4 │ │ │ │ + addeq ip, r9, r8, lsr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdac8 │ │ │ │ + andle r0, r0, r2 │ │ │ │ teqeq sp, r8, asr #13 │ │ │ │ cmneq fp, r8, lsl #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq lr, r0, lsl #3 │ │ │ │ @ instruction: 0x01286b40 │ │ │ │ teqeq lr, r8, lsl #3 │ │ │ │ @@ -884964,18 +884964,18 @@ │ │ │ │ cmneq r4, r8, ror #31 │ │ │ │ teqeq lr, r0, ror r1 │ │ │ │ andle r0, r0, r0 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a7db98 │ │ │ │ teqeq lr, r8, asr #3 │ │ │ │ teqeq lr, r8 @ │ │ │ │ - teqeq lr, r0, asr #6 │ │ │ │ - andle r0, r0, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq sp, [pc, r0]! │ │ │ │ + teqeq lr, r0 @ │ │ │ │ + ldrsbeq r1, [r0, #-120]! @ 0xffffff88 │ │ │ │ + teqeq lr, r0, asr r7 │ │ │ │ + andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa89b0 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a7e160 │ │ │ │ teqeq lr, r0, asr #4 │ │ │ │ teqeq lr, r0, asr #3 │ │ │ │ teqeq ip, r8, ror lr │ │ │ │ @@ -885010,16 +885010,16 @@ │ │ │ │ teqeq lr, r8, lsr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r5, r0, r5 │ │ │ │ teqeq lr, r8, asr r2 │ │ │ │ teqeq lr, r0, lsr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq ip, r9, r8, lsr #3 │ │ │ │ + teqeq lr, r8, lsr #6 │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x01289240 │ │ │ │ @ instruction: 0x01a80140 │ │ │ │ teqeq lr, r8, ror r2 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq lr, r0, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @@ -885061,15 +885061,15 @@ │ │ │ │ teqeq lr, r8, lsl r3 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a86a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdb18 │ │ │ │ + teqeq r8, r8, lsr r5 │ │ │ │ teqeq lr, r8, lsr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq pc, [r2, -r8] │ │ │ │ teqeq lr, r8, asr r3 │ │ │ │ @@ -885326,28 +885326,28 @@ │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a3f320 │ │ │ │ teqeq lr, r8, lsr #19 │ │ │ │ teqeq lr, r0, asr #14 │ │ │ │ - teqeq lr, r0 @ │ │ │ │ - teqeq r5, r0, lsr #30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01af1f48 │ │ │ │ teqeq lr, r0, ror #14 │ │ │ │ cmneq r6, r8, lsr #25 │ │ │ │ teqeq lr, r8, ror #14 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a62a50 │ │ │ │ teqeq lr, r8, ror r7 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq ip, r8, asr #6 │ │ │ │ ldrdeq pc, [r9, #-8]! │ │ │ │ - subseq r3, r5, #104, 28 @ 0x680 │ │ │ │ - @ instruction: 0x01afdb40 │ │ │ │ + teqeq lr, r0 @ │ │ │ │ + msreq (UNDEF: 127), r8, lsr #23 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ @ instruction: 0x01a989c0 │ │ │ │ teqeq lr, r8 @ │ │ │ │ teqeq lr, r8, lsl #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq pc, [r9, #-8]! │ │ │ │ teqeq lr, r0, asr #28 │ │ │ │ @@ -885726,16 +885726,16 @@ │ │ │ │ teqeq lr, r8, ror #26 │ │ │ │ teqeq lr, r0, lsl #27 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq lr, r8, lsl #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, ror #25 │ │ │ │ cmneq r6, r8, asr sp │ │ │ │ - teqeq lr, r8, asr r0 │ │ │ │ - teqeq lr, r8, asr #15 │ │ │ │ + teqeq lr, r0, lsr #29 │ │ │ │ + andle r0, r0, r1 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a14a80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ teqeq lr, r0, asr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, asr #27 │ │ │ │ @@ -885795,15 +885795,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a62b18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdb68 │ │ │ │ + strdeq ip, [sl, r8]! │ │ │ │ teqeq lr, r8, asr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq LR_und, r8, asr #30 │ │ │ │ @ instruction: 0x01a3f938 │ │ │ │ teqeq lr, r0, lsl pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -885842,16 +885842,16 @@ │ │ │ │ @ instruction: 0x01a62b40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - strdeq fp, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ac7068 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq sp, r0, ror #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, ror #24 │ │ │ │ teqeq lr, r0, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, ror #30 │ │ │ │ @ instruction: 0x01a101b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -885880,44 +885880,44 @@ │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ teqeq lr, r8, ror #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdb90 │ │ │ │ - teqeq lr, r0, asr #4 │ │ │ │ + teqeq ip, r8, asr fp │ │ │ │ + teqeq lr, r0 @ │ │ │ │ teqeq lr, r0, ror #30 │ │ │ │ + @ instruction: 0x01aef8b0 │ │ │ │ teqeq lr, r0, lsl r0 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r4, r8 @ │ │ │ │ cmneq r9, r8, lsr #11 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdbb8 │ │ │ │ + teqeq lr, r8, asr r0 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ teqeq lr, r0, asr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, lsr r0 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq lr, r8, lsr r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, asr #31 │ │ │ │ strheq r8, [r6, #-216]! @ 0xffffff28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabbeq r4, r0, sp, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sp, r0 @ │ │ │ │ - cmneq r2, r8, asr #9 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + @ instruction: 0x01aee348 │ │ │ │ teqeq lr, r0, ror r8 │ │ │ │ cmneq r9, r8, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdbe0 │ │ │ │ + teqeq sp, r0, ror #7 │ │ │ │ teqeq lr, r8, lsl r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, lsl #1 │ │ │ │ strdeq sp, [r4, #-8]! │ │ │ │ teqeq lr, r8, lsl #1 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -886090,16 +886090,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatbeq r5, r8, r6, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlabteq r5, r8, ip, r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad9e98 │ │ │ │ + teqeq lr, r8, lsl r4 │ │ │ │ + ldrdeq lr, [r0, r8]! │ │ │ │ teqeq lr, r0, asr r3 │ │ │ │ teqeq r6, r0, asr #10 │ │ │ │ teqeq lr, r8, asr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ cmneq r6, r8, lsl lr │ │ │ │ teqeq lr, r8, lsl #8 │ │ │ │ @@ -886144,16 +886144,16 @@ │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, ror #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, lsr #31 │ │ │ │ cmneq fp, r8, lsl fp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdc08 │ │ │ │ + teqeq lr, r8, rrx │ │ │ │ + @ instruction: 0x01aef8b0 │ │ │ │ teqeq ip, r0, lsl lr │ │ │ │ @ instruction: 0x01aa0e68 │ │ │ │ teqeq lr, r0, lsr r4 │ │ │ │ cmneq r6, r8, ror lr │ │ │ │ teqeq lr, r0, asr r4 │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq lr, r0, asr #8 │ │ │ │ @@ -886230,16 +886230,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq sp, r0, ror r7 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01aa3de8 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ strheq r7, [r7, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, ror #10 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - cmneq sp, r8, lsr r1 │ │ │ │ + teqeq lr, r8, lsr r6 │ │ │ │ + teqeq lr, r0, asr #6 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a3f938 │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq lr, r8, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -886280,16 +886280,16 @@ │ │ │ │ cmneq fp, r8, lsl #24 │ │ │ │ teqeq lr, r8, lsr #12 │ │ │ │ cmneq r8, r8, ror #25 │ │ │ │ teqeq lr, r0, lsr r6 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a86cc0 │ │ │ │ - subeq r0, r0, #40, 12 @ 0x2800000 │ │ │ │ - @ instruction: 0x01afdc30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + biceq r5, r0, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, lsl #12 │ │ │ │ teqeq lr, r8, lsl r3 │ │ │ │ @ instruction: 0x01a3f988 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatbeq r5, r8, r6, r0 │ │ │ │ teqeq lr, r0, asr r6 │ │ │ │ @@ -886312,18 +886312,18 @@ │ │ │ │ @ instruction: 0x01291be0 │ │ │ │ teqeq lr, r8, lsr #13 │ │ │ │ teqeq lr, r8, lsr r7 │ │ │ │ teqeq lr, r0, lsr #12 │ │ │ │ ldrdeq r4, [r8, #-200]! @ 0xffffff38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a98a10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8, lsr #14 │ │ │ │ - subseq r4, r6, #48, 16 @ 0x300000 │ │ │ │ - @ instruction: 0x01afdc58 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adbb30 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq lr, r8, lsl r0 │ │ │ │ teqeq lr, r0, ror #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -886340,22 +886340,22 @@ │ │ │ │ ldrdeq r8, [r6, #-232]! @ 0xffffff18 │ │ │ │ teqeq lr, r8, lsl r7 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a62c08 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq lr, r0, asr #13 │ │ │ │ @ instruction: 0x01288138 │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, lsr r7 │ │ │ │ - subeq r1, lr, #24, 26 @ 0x600 │ │ │ │ - @ instruction: 0x01afdc80 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, asr r7 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ teqeq lr, r0, ror #14 │ │ │ │ teqeq lr, r8, asr #15 │ │ │ │ teqeq lr, r8, ror #13 │ │ │ │ @@ -887032,34 +887032,34 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, ror #2 │ │ │ │ cmneq fp, r8, asr #5 │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x0127a4a8 │ │ │ │ - roreq fp, r8, ip │ │ │ │ + subseq fp, fp, #144, 28 @ 0x900 │ │ │ │ + teqeq lr, r8, lsr #14 │ │ │ │ teqeq lr, r8, lsl #4 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq lr, r0, lsl r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0 @ │ │ │ │ cmneq r6, r8, lsl r0 │ │ │ │ teqeq lr, r0, lsr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdca8 │ │ │ │ + addeq ip, r9, r8, lsl #3 │ │ │ │ teqeq lr, r8, lsr r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r8, lsl r7 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ + @ instruction: 0x0128bbe8 │ │ │ │ + @ instruction: 0x01abafc0 │ │ │ │ teqeq lr, r0, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, ror #27 │ │ │ │ @ instruction: 0x01a62d48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq lr, r8, ror r2 │ │ │ │ @@ -887082,30 +887082,30 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - ldrdeq sp, [pc, r0]! │ │ │ │ + teqeq lr, r0 @ │ │ │ │ + teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa8a78 │ │ │ │ teqeq lr, r0, ror #5 │ │ │ │ qdsubeq r9, r8, r6 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ ldrdmi r0, [r9], #-251 @ 0xffffff05 │ │ │ │ teqeq lr, r8, ror #5 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a62d48 │ │ │ │ teqeq lr, r8, ror r5 │ │ │ │ - @ instruction: 0x01b0d090 │ │ │ │ - @ instruction: 0x01205f40 │ │ │ │ - strdeq sp, [pc, r8]! │ │ │ │ + teqeq lr, r8, asr #25 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01afde10 │ │ │ │ teqeq lr, r8, lsr r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, asr #5 │ │ │ │ teqeq lr, r8, lsl r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -887256,16 +887256,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq sp, r0 @ │ │ │ │ - teqeq lr, r0, ror #4 │ │ │ │ + teqeq lr, r0, lsl #15 │ │ │ │ + msreq (UNDEF: 127), r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, asr #30 │ │ │ │ teqeq lr, r8, lsl r5 │ │ │ │ @ instruction: 0x01a2f7b8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, asr r6 │ │ │ │ addle r3, r9, r4, ror #11 │ │ │ │ @@ -887304,16 +887304,16 @@ │ │ │ │ andle r0, r0, r8 │ │ │ │ teqeq lr, r8, lsl r6 │ │ │ │ smlatteq r6, r0, r4, r5 │ │ │ │ teqeq lr, r0, lsr r6 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdd20 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + subeq r7, r0, #56, 10 @ 0xe000000 │ │ │ │ teqeq lr, r0, ror #12 │ │ │ │ strdeq r5, [r6, -r8] │ │ │ │ teqeq lr, r0, asr r6 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq lr, r8, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, asr #11 │ │ │ │ @@ -887328,48 +887328,48 @@ │ │ │ │ svclt 0x00800000 │ │ │ │ teqeq sp, r8, lsr #4 │ │ │ │ cmneq fp, r8, asr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r0, ror #13 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a62dc0 │ │ │ │ teqeq lr, r8, asr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, asr #13 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01afdd48 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r8, lsr r8 │ │ │ │ + teqeq lr, r8, lsr #3 │ │ │ │ + cmneq r0, r8, ror r7 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - @ instruction: 0x01288138 │ │ │ │ - asreq r1, r0, #1 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq lr, r8, lsl #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r8, lsl sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ + teqeq lr, r8, lsr #28 │ │ │ │ + teqeq lr, r0, asr #13 │ │ │ │ @ instruction: 0x01221310 │ │ │ │ @ instruction: 0x01a3fa50 │ │ │ │ teqeq lr, r8, asr #14 │ │ │ │ teqeq sp, r0, lsl sp │ │ │ │ teqeq lr, r8, lsr r7 │ │ │ │ cmneq r6, r8, ror #1 │ │ │ │ teqeq lr, r0, asr #14 │ │ │ │ @@ -887432,16 +887432,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, lsr #16 │ │ │ │ @ instruction: 0x01a79228 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsl #13 │ │ │ │ @ instruction: 0x012f5430 │ │ │ │ @ instruction: 0x01aa6b60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - teqeq lr, r0, ror #15 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + teqeq lr, r0, asr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ teqeq lr, r0, lsl #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, lsr r9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @@ -887616,16 +887616,16 @@ │ │ │ │ cmneq fp, r8, lsr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, lsl fp │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq ip, r8 @ │ │ │ │ + teqeq r3, r0 @ │ │ │ │ + @ instruction: 0x01ada1e0 │ │ │ │ teqeq lr, r0, lsl #4 │ │ │ │ cmneq fp, r8, lsr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq lr, r8, lsr fp │ │ │ │ cmneq r6, r8, ror r1 │ │ │ │ teqeq lr, r0, asr #22 │ │ │ │ @@ -887724,16 +887724,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq sp, r8, lsr #4 │ │ │ │ @ instruction: 0x01a9f338 │ │ │ │ @ instruction: 0x01292390 │ │ │ │ @ instruction: 0x01a79f20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01acc360 │ │ │ │ + teqeq lr, r8, lsr #29 │ │ │ │ + teqeq lr, r8, lsl fp │ │ │ │ smlawbeq r9, r0, r7, r9 │ │ │ │ lsleq r3, r8, #14 │ │ │ │ teqeq lr, r8, lsl #26 │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq r3, r0, ror r9 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ teqeq lr, r0, lsr #26 │ │ │ │ @@ -889452,22 +889452,22 @@ │ │ │ │ @ instruction: 0x0104b590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a7c680 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ - teqeq lr, r0, ror r2 │ │ │ │ - teqeq lr, r8, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq ip, r8, asr fp │ │ │ │ + teqeq lr, r0, asr #28 │ │ │ │ + @ instruction: 0x01a10f70 │ │ │ │ + teqeq lr, r8 @ │ │ │ │ + teqeq lr, r0, asr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa2f60 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq lr, r8, lsr #4 │ │ │ │ + ldrdeq r9, [ip, r0]! │ │ │ │ teqeq ip, r8, asr pc │ │ │ │ msreq SPSR_fxc, r8, ror sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa2f88 │ │ │ │ teqeq lr, r0, lsl #16 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq lr, r8, lsl #16 │ │ │ │ @@ -889583,15 +889583,15 @@ │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x01a26fc8 │ │ │ │ teqeq lr, r0, lsl #20 │ │ │ │ teqeq lr, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a63180 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad9560 │ │ │ │ + ldrdeq r9, [sp, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8 @ │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ teqeq lr, r0, ror #19 │ │ │ │ @ instruction: 0x01698098 │ │ │ │ teqeq lr, r8, lsl #20 │ │ │ │ @@ -890116,16 +890116,16 @@ │ │ │ │ teqeq lr, r8, ror #4 │ │ │ │ teqeq lr, r0 @ │ │ │ │ cmneq r4, r8, ror #17 │ │ │ │ teqeq lr, r0, lsr #3 │ │ │ │ tsteq r4, r8, ror #16 │ │ │ │ teqeq lr, r8, lsl #1 │ │ │ │ tsteq r4, r0, asr #14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrheq fp, [lr, -r0]! │ │ │ │ + teqeq lr, r0, lsr #20 │ │ │ │ + @ instruction: 0x01b15790 │ │ │ │ teqeq lr, r8, asr #7 │ │ │ │ andle r0, r0, r5 │ │ │ │ teqeq lr, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -891650,16 +891650,16 @@ │ │ │ │ cmneq r6, r8, asr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40018 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, lsr #18 │ │ │ │ - subeq r0, r0, #40, 4 @ 0x80000002 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x01adbb30 │ │ │ │ teqeq lr, r0, lsr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45518 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a73490 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -891750,16 +891750,16 @@ │ │ │ │ @ instruction: 0x01a63518 │ │ │ │ teqeq lr, r0, lsr #23 │ │ │ │ cmneq r4, r8, lsl ip │ │ │ │ teqeq lr, r8, lsr #23 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40040 │ │ │ │ - teqeq lr, r8, lsr #29 │ │ │ │ - teqeq lr, r0, ror r5 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + @ instruction: 0x01ac1c08 │ │ │ │ teqeq lr, r0, asr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ smlawbeq r9, r0, r9, r3 │ │ │ │ @ instruction: 0x01a8d048 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -891940,16 +891940,16 @@ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq lr, r0, lsr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, ror #21 │ │ │ │ @ instruction: 0x01a40068 │ │ │ │ teqeq lr, r0, lsl lr │ │ │ │ ldrdeq r9, [r6, #-152]! @ 0xffffff68 │ │ │ │ - teqeq lr, r0, lsl pc │ │ │ │ - @ instruction: 0x01a85960 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ + teqeq lr, r0 @ │ │ │ │ teqeq lr, r0 @ │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq lr, r8, asr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -891966,22 +891966,22 @@ │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq lr, r8, lsl #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, asr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r8, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq lr, r0, ror #15 │ │ │ │ teqeq lr, r0, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r8, lsl r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq lr, r0, lsl pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -892416,16 +892416,16 @@ │ │ │ │ @ instruction: 0x01a63630 │ │ │ │ teqeq lr, r8, asr #7 │ │ │ │ andle r0, r0, r9 │ │ │ │ teqeq lr, r0, lsl r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq lr, r0, ror #22 │ │ │ │ + asrseq r1, r0, r6 │ │ │ │ teqeq lr, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r8, lsr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -892754,16 +892754,16 @@ │ │ │ │ cmneq r4, r8, asr sp │ │ │ │ teqeq lr, r0, asr fp │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a400e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a636a8 │ │ │ │ - teqeq lr, r0, asr #28 │ │ │ │ - @ instruction: 0x01a2a628 │ │ │ │ + subseq r8, r9, #80, 4 │ │ │ │ + teqeq lr, r8, lsr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, asr #21 │ │ │ │ teqeq lr, r8, ror fp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -892938,16 +892938,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r8, lsr lr │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - subseq r4, r9, #168, 18 @ 0x2a0000 │ │ │ │ - teqeq lr, r0 @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + ldrsheq r9, [r2, #-72]! @ 0xffffffb8 │ │ │ │ teqeq lr, r8, asr #16 │ │ │ │ roreq pc, r8, #13 @ │ │ │ │ teqeq lr, r8, lsr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, asr lr │ │ │ │ @@ -893094,20 +893094,20 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r0, asr #28 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ teqeq lr, r8, lsr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldrheq fp, [lr, -r8]! │ │ │ │ - andeq r0, r0, r4 │ │ │ │ teqeq lr, r8 @ │ │ │ │ - @ instruction: 0x01292390 │ │ │ │ - @ instruction: 0x01ac4e80 │ │ │ │ + teqeq ip, r0 @ │ │ │ │ + teqeq lr, r8, lsl r7 │ │ │ │ + teqeq lr, r0, lsl pc │ │ │ │ + teqeq lr, r0, ror r2 │ │ │ │ + rorseq ip, r8, pc │ │ │ │ ldrsheq fp, [lr, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, ror #1 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq lr, r0, ror #1 │ │ │ │ strdeq r7, [r1, r8]! │ │ │ │ teqeq r8, r0, ror #23 │ │ │ │ @@ -893206,26 +893206,26 @@ │ │ │ │ cmneq r6, r8, lsl #25 │ │ │ │ teqeq lr, r0, ror #4 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a63770 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq lr, r0 @ │ │ │ │ - teqeq lr, r0, asr #1 │ │ │ │ + teqeq ip, r8, asr r3 │ │ │ │ + teqeq lr, r0, lsr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq lr, r0 @ │ │ │ │ cmneq fp, r8, ror fp │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - subeq r0, r0, #200, 2 @ 0x32 │ │ │ │ + teqeq lr, r0 @ │ │ │ │ + teqeq lr, r0, lsl pc │ │ │ │ @ instruction: 0x0122be90 │ │ │ │ msreq (UNDEF: 107), r8, asr #21 │ │ │ │ teqeq lr, r0 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq lr, r0, asr #5 │ │ │ │ @@ -893270,16 +893270,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, ror #6 │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ teqeq lr, r8, ror #6 │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq lr, r0 @ │ │ │ │ cmneq r4, r8, ror #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r8 @ │ │ │ │ - teqeq r3, r8, ror #12 │ │ │ │ teqeq lr, r0 @ │ │ │ │ strheq r1, [fp, #-8]! │ │ │ │ teqeq lr, r0, lsr #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @@ -893544,16 +893544,16 @@ │ │ │ │ cmneq r4, r8, lsr #28 │ │ │ │ teqeq lr, r8, lsr #15 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r8, lsr #10 │ │ │ │ - subeq r0, r0, #240, 4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq lr, r8, lsr r8 │ │ │ │ teqeq lr, r0, ror #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0 @ │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ teqeq lr, r8 @ │ │ │ │ teqeq lr, r8, lsr #16 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @@ -893576,16 +893576,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsleq r3, r0, r4 │ │ │ │ teqeq lr, r8, asr r8 │ │ │ │ teqeq lr, r0, lsr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - strdeq r8, [r8, -r0]! │ │ │ │ - @ instruction: 0x01ad8e58 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq lr, r8, asr #6 │ │ │ │ teqeq lr, r8, asr #16 │ │ │ │ cmneq r6, r8, asr #26 │ │ │ │ teqeq lr, r0, ror #16 │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ roreq r3, r8, #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -893655,15 +893655,15 @@ │ │ │ │ teqeq lr, r8, ror #2 │ │ │ │ @ instruction: 0x01695998 │ │ │ │ teqeq lr, r8, ror #18 │ │ │ │ qdsubeq r5, r8, r8 │ │ │ │ teqeq lr, r0, ror r9 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - @ instruction: 0x01ad9650 │ │ │ │ + @ instruction: 0x01ad96c8 │ │ │ │ teqeq lr, r0, asr r9 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq lr, r8, ror r9 │ │ │ │ strheq r1, [fp, #-8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @@ -893678,16 +893678,16 @@ │ │ │ │ teqeq lr, r0, asr #20 │ │ │ │ teqeq lr, r0, ror #18 │ │ │ │ cmneq r8, r8, asr #32 │ │ │ │ teqeq lr, r0, lsl #19 │ │ │ │ teqeq lr, r8, asr #18 │ │ │ │ tstpeq r4, r0, ror r6 @ p-variant is OBSOLETE │ │ │ │ teqeq lr, r0 @ │ │ │ │ - subeq r0, r0, #88, 4 @ 0x80000005 │ │ │ │ - teqeq lr, r8, lsr r8 │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae0298 │ │ │ │ teqeq lr, r0, lsr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq lr, r0, lsl ip │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -893996,16 +893996,16 @@ │ │ │ │ ldrdeq r3, [r6, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r8, asr #23 │ │ │ │ cmneq sl, r8, lsr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - lsrseq ip, r8 @ │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af8d98 │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, ror #29 │ │ │ │ @ instruction: 0x01685098 │ │ │ │ teqeq lr, r8, ror #29 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -894404,16 +894404,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, lsr #10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r8, asr r1 │ │ │ │ - cmneq r4, r8, asr ip │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + asrseq r7, r0 @ │ │ │ │ teqeq lr, r8, asr #10 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq lr, r0, asr #10 │ │ │ │ strdeq r7, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40180 │ │ │ │ teqeq r3, r8, ror #27 │ │ │ │ @@ -894432,16 +894432,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r8 @ │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r5, [r9, #-152]! @ 0xffffff68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ - teqeq lr, r8, lsl #29 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq lr, r0 @ │ │ │ │ + teqeq lr, r8, asr #29 │ │ │ │ teqeq lr, r0, asr r1 │ │ │ │ ldrdeq r5, [r9, #-152]! @ 0xffffff68 │ │ │ │ teqeq lr, r0 @ │ │ │ │ strdeq r7, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40180 │ │ │ │ teqeq lr, r8, lsl #12 │ │ │ │ @@ -895004,16 +895004,16 @@ │ │ │ │ cmneq fp, r8, lsl #7 │ │ │ │ teqeq lr, r8, lsl r1 │ │ │ │ @ instruction: 0x01a63a68 │ │ │ │ teqeq lr, r0, lsl #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq lr, r0, ror #29 │ │ │ │ + subseq r4, r2, #40, 12 @ 0x2800000 │ │ │ │ teqeq r0, r8, asr #1 │ │ │ │ @ instruction: 0x01aa8d20 │ │ │ │ teqeq sp, r8, lsr #16 │ │ │ │ cmneq fp, r8, lsl #7 │ │ │ │ teqeq lr, r8, lsr #29 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -895026,32 +895026,32 @@ │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq lr, r8, lsl #24 │ │ │ │ teqeq lr, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r0, lsr #30 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + subseq r4, r2, #64, 12 @ 0x4000000 │ │ │ │ + @ instruction: 0x01b1be10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa6868 │ │ │ │ teqeq lr, r8 @ │ │ │ │ cmneq r6, r8, lsl r0 │ │ │ │ teqeq lr, r0, lsl #30 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a63a68 │ │ │ │ teqeq lr, r0, ror #6 │ │ │ │ cmneq fp, r8, lsl #7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq lr, r0, lsl pc │ │ │ │ andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq lr, r8, lsl #31 │ │ │ │ + @ instruction: 0x01b1da58 │ │ │ │ teqeq lr, r0, lsr pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9c098 │ │ │ │ teqeq lr, r8, lsr pc │ │ │ │ @@ -895068,26 +895068,26 @@ │ │ │ │ cmneq r6, r8 │ │ │ │ teqeq lr, r8, ror pc │ │ │ │ cmneq r4, r8 │ │ │ │ teqeq lr, r0, lsl #31 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a3f3c0 │ │ │ │ - teqeq lr, r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + subeq sp, lr, #216, 2 @ 0x36 │ │ │ │ + teqeq lr, r0 @ │ │ │ │ + ldrsheq r4, [r2, #-40]! @ 0xffffffd8 │ │ │ │ teqeq lr, r0, lsr #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsr #18 │ │ │ │ - teqeq lr, r8 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + cmneq r9, r8, asr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ teqeq lr, r0, asr r2 │ │ │ │ @ instruction: 0x01a63a90 │ │ │ │ teqeq lr, r8, asr #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r7, r8, ror #24 │ │ │ │ @@ -895280,16 +895280,16 @@ │ │ │ │ teqeq lr, r0, lsl #5 │ │ │ │ smlatbeq r4, r0, r1, lr │ │ │ │ teqeq lr, r0, asr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, asr #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r0, [r4, r8]! │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqpeq lr, r8, asr #3 @ p-variant is OBSOLETE │ │ │ │ + teqeq lr, r0 @ │ │ │ │ teqeq lr, r8, ror #5 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a98ba0 │ │ │ │ teqeq lr, r0, asr #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0, lsl #6 │ │ │ │ @@ -895308,16 +895308,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq lr, r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x012d7508 │ │ │ │ @ instruction: 0x01a76438 │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq lr, r0, asr r3 │ │ │ │ teqeq lr, r8, ror #6 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq lr, r0, ror r3 │ │ │ │ @@ -895390,16 +895390,16 @@ │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq lr, r0, lsl #9 │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ teqeq lr, r8, lsl #9 │ │ │ │ teqeq lr, r0 @ │ │ │ │ teqeq lr, r0, lsl r4 │ │ │ │ cmneq r4, r8, lsr r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq lr, r8, asr #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsl #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r2, [fp, #-120]! @ 0xffffff88 │ │ │ │ teqeq lr, r8 @ │ │ │ │ strheq r5, [fp, #-72]! @ 0xffffffb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -895596,16 +895596,16 @@ │ │ │ │ cmneq r4, r8, lsl #1 │ │ │ │ teqeq lr, r8 @ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40220 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r8, ror #16 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqpeq lr, r0 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatteq r5, r8, lr, r0 │ │ │ │ teqeq lr, r0, ror #15 │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq lr, r8, ror #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, asr r7 │ │ │ │ @@ -895636,26 +895636,26 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r8, asr #17 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq lr, r0, ror #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01acae70 │ │ │ │ teqeq lr, r8, lsl #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x01a34560 │ │ │ │ teqeq lr, r8 @ │ │ │ │ teqeq lr, r8, ror r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r0 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqpeq lr, r8, ror #23 @ p-variant is OBSOLETE │ │ │ │ + teqeq lr, r8, ror #16 │ │ │ │ teqeq lr, r8, ror #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, lsr #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @@ -895926,16 +895926,16 @@ │ │ │ │ strdeq r8, [r4, -r0] │ │ │ │ teqeq lr, r0, ror #25 │ │ │ │ tsteq r6, r0, lsr r9 │ │ │ │ cmneq r9, r8, asr sl │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, asr #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq lr, r0, asr sp │ │ │ │ + cmneq r4, r8, ror #21 │ │ │ │ teqeq lr, r8, lsl sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, lsl #26 │ │ │ │ strdeq sl, [r6, #-24]! @ 0xffffffe8 │ │ │ │ teqeq lr, r0, lsl sp │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -895950,16 +895950,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, asr #26 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq lr, r0, lsr #27 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ + andle r0, r0, r1 │ │ │ │ teqeq lr, r0, ror #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r0, ror sp │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq lr, r8, ror sp │ │ │ │ @@ -895970,16 +895970,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af7fb0 │ │ │ │ teqeq r8, r8, ror lr │ │ │ │ @ instruction: 0x01a30eb0 │ │ │ │ teqeq lr, r0, ror #27 │ │ │ │ teqeq lr, r8, lsr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r8, ror pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -897260,16 +897260,16 @@ │ │ │ │ cmneq r6, r8, lsl #9 │ │ │ │ @ instruction: 0x012742e8 │ │ │ │ @ instruction: 0x01a402e8 │ │ │ │ teqpeq lr, r0, asr #3 @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r8, lsr #23 @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ cmneq r8, r8, asr #1 │ │ │ │ - teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r8, lsl r1 @ │ │ │ │ + teqeq lr, r0, lsr #27 │ │ │ │ teqeq r6, r0, lsl r3 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ tsteq r3, r0, ror r7 │ │ │ │ @ instruction: 0x01a82c88 │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01a10a98 │ │ │ │ teqpeq lr, r0 @ @ p-variant is OBSOLETE │ │ │ │ @@ -897825,15 +897825,15 @@ │ │ │ │ teqpeq lr, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq lr, r0, lsl #20 @ p-variant is OBSOLETE │ │ │ │ cmneq r6, r8, lsr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01ab7730 │ │ │ │ teqpeq lr, r8, lsr #21 @ p-variant is OBSOLETE │ │ │ │ asreq pc, r0, #3 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq pc, r8, #12 @ │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -897864,18 +897864,18 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a4a2e8 │ │ │ │ teqpeq lr, r0, lsr fp @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqpeq lr, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + subeq ip, r4, #136, 10 @ 0x22000000 │ │ │ │ + @ instruction: 0x01b1f1c8 │ │ │ │ + @ instruction: 0x0128bba0 │ │ │ │ + lsreq r5, r0, #12 │ │ │ │ teqeq r6, r0, lsr #16 │ │ │ │ @ instruction: 0x01a7af10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa57b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqpeq lr, r0, lsl #23 @ p-variant is OBSOLETE │ │ │ │ @@ -897908,16 +897908,16 @@ │ │ │ │ teqpeq lr, r0, asr #23 @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqpeq lr, r0 @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r0, lsl r1 @ │ │ │ │ + teqpeq lr, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ roreq r3, r8, #7 │ │ │ │ teqpeq lr, r0, lsr ip @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r0 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqpeq lr, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ @@ -898030,26 +898030,26 @@ │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r8, asr #27 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r8, r8 @ │ │ │ │ @ instruction: 0x01a63f90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ teqpeq lr, r8, ror #27 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0, ror r2 @ │ │ │ │ teqpeq lr, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ teqpeq lr, r0, lsl lr @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r0, ror lr @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ cmneq r4, r8, lsl #7 │ │ │ │ subeq r0, r0, #128, 18 @ 0x200000 │ │ │ │ @@ -898078,16 +898078,16 @@ │ │ │ │ teqpeq lr, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a63f90 │ │ │ │ teqpeq lr, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqpeq lr, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, r8, lsl #2 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac4f98 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsleq r3, r0, r4 │ │ │ │ teqpeq lr, r0 @ @ p-variant is OBSOLETE │ │ │ │ teqpeq lr, r8 @ @ p-variant is OBSOLETE │ │ │ │ ldrsbeq r0, [pc, -r0]! @ │ │ │ │ teqeq lr, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -898236,20 +898236,20 @@ │ │ │ │ cmneq fp, r8, lsr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsl #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, r8, lsl r1 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01292390 │ │ │ │ + @ instruction: 0x01ac9ae8 │ │ │ │ + subeq r6, r5, #112, 14 @ 0x1c00000 │ │ │ │ + teqeq pc, r8, lsl #2 │ │ │ │ + teqeq pc, r8, lsl #28 │ │ │ │ + teqpeq lr, r0 @ @ p-variant is OBSOLETE │ │ │ │ teqeq pc, r0, asr r2 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ cmneq fp, r8, asr r1 │ │ │ │ teqeq pc, r8, lsr r1 @ │ │ │ │ cmneq r6, r8, lsr #13 │ │ │ │ teqeq pc, r0, asr #2 │ │ │ │ @@ -898326,16 +898326,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq r3, r8, asr #14 │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq pc, r0, ror #4 │ │ │ │ andle r0, r0, r0 │ │ │ │ - teqeq pc, r8, asr #7 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r0, lsl #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq lr, r8 @ │ │ │ │ cmneq fp, r8, asr r1 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @@ -898412,20 +898412,20 @@ │ │ │ │ @ instruction: 0x01a30550 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @ instruction: 0x01a7d288 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @ instruction: 0x01a75c40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq lr, r0 │ │ │ │ + @ instruction: 0x01a7af10 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r0, [r1, r0]! @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, ror #30 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ teqeq pc, r8, ror #7 │ │ │ │ cmneq r6, r8, lsl #14 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64030 │ │ │ │ teqeq pc, r8, lsl r4 @ │ │ │ │ @@ -899154,18 +899154,18 @@ │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ teqeq pc, r0, asr pc @ │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ cmneq r4, r8, lsr r4 │ │ │ │ teqeq r3, r0, lsr #5 │ │ │ │ cmneq r9, r8, lsl #24 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, r0, ror #31 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, ror r9 @ │ │ │ │ + @ instruction: 0x012fc350 │ │ │ │ + @ instruction: 0x01b149f8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_fxc, r8, lsr sp │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl #24 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -899186,16 +899186,16 @@ │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r0, [r5, -r0]! @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ ldrdeq ip, [r7, r0]! │ │ │ │ teqeq pc, r0, asr #31 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + ldrheq r1, [pc, -r0]! │ │ │ │ + @ instruction: 0x01a41e90 │ │ │ │ @ instruction: 0x0128bbe8 │ │ │ │ @ instruction: 0x01a402e8 │ │ │ │ teqeq pc, r8, lsr #32 │ │ │ │ teqeq pc, r8, ror #31 │ │ │ │ teqeq pc, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -899238,16 +899238,16 @@ │ │ │ │ @ instruction: 0x01a34420 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x013f1090 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq pc, r0, lsr #2 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq lr, r8, ror #2 │ │ │ │ cmneq fp, r8, ror #15 │ │ │ │ teqeq pc, r8, asr #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -899266,16 +899266,16 @@ │ │ │ │ strdeq r7, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a30320 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a72c98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ + lsleq r1, r0 @ │ │ │ │ teqeq pc, r0, lsr r1 @ │ │ │ │ strheq sl, [r6, #-136]! @ 0xffffff78 │ │ │ │ teqeq pc, r8, lsr r1 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64198 │ │ │ │ teqeq pc, r8, ror #2 │ │ │ │ @@ -899696,50 +899696,50 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ tsteq r5, r0, lsr #18 │ │ │ │ teqpeq lr, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, asr #15 │ │ │ │ - teqeq pc, r8, lsl #16 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq pc, r8, asr #7 │ │ │ │ teqeq pc, r8, ror #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ cmneq r6, r8, asr #18 │ │ │ │ teqeq pc, r0, lsl #16 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64210 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, r8, lsr r8 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r0, lsl r8 @ │ │ │ │ + ldrdeq ip, [r7, r0]! │ │ │ │ + teqeq pc, r0, lsr #2 │ │ │ │ + teqeq lr, r0, ror #2 │ │ │ │ teqeq pc, r0, lsr #16 │ │ │ │ strdeq r7, [r1, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a30528 │ │ │ │ teqeq pc, r0, lsr r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r0, ror #16 │ │ │ │ + @ instruction: 0x01a7a970 │ │ │ │ teqeq pc, r8, asr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9a220 │ │ │ │ teqeq pc, r0, asr r8 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ - teqeq pc, r0, lsl r9 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r8, lsl #16 │ │ │ │ + cmneq sp, r8, lsl #2 │ │ │ │ teqeq pc, r0, ror r8 @ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq pc, r8, ror r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq r6, r8, lsr r9 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @@ -899774,24 +899774,24 @@ │ │ │ │ strdeq sp, [sl, #-152]! @ 0xffffff68 │ │ │ │ teqeq pc, r0, lsl #18 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, lsr #9 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ svccc 0x00c90fdb │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r8, lsl r9 @ │ │ │ │ + strdeq r7, [pc, #-168] @ 13f1874 <__bss_end__@@Base+0x594ab8> │ │ │ │ teqeq pc, r0, lsr r9 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ teqeq pc, r8, lsr #18 │ │ │ │ @ instruction: 0x01a79228 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq sp, [sl, #-152]! @ 0xffffff68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01ab2168 │ │ │ │ teqeq pc, r8, asr #18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0, ror r9 @ │ │ │ │ @@ -899800,26 +899800,26 @@ │ │ │ │ cmneq r6, r8, ror r9 │ │ │ │ teqeq pc, r8, ror #18 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64238 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq pc, r0, lsr #19 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, ror #22 │ │ │ │ teqeq pc, r8, lsl #19 │ │ │ │ msreq (UNDEF: 122), r8, ror #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0102a7b8 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r8, lsl #22 │ │ │ │ + cmneq r2, r8, ror r0 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0, lsl #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -899901,15 +899901,15 @@ │ │ │ │ teqeq pc, r0, lsl #21 │ │ │ │ teqeq pc, r8, ror #21 │ │ │ │ teqeq pc, r0, lsl #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0, asr fp @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ teqeq pc, r8, lsl fp @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r8, lsr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -899919,21 +899919,21 @@ │ │ │ │ teqeq pc, r0, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @ instruction: 0x0166a998 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @ instruction: 0x01a30050 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01ad5e60 │ │ │ │ addle r3, r9, ip, asr #11 │ │ │ │ @ instruction: 0x01a30050 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqeq pc, r8, asr fp @ │ │ │ │ - teqeq pc, r8 @ @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, asr pc @ │ │ │ │ teqeq pc, r0, lsl #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -900072,36 +900072,36 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a642b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsr #16 │ │ │ │ teqeq lr, r8, ror #10 │ │ │ │ strdeq sp, [sl, #-152]! @ 0xffffff68 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + subseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + @ instruction: 0x01af5b20 │ │ │ │ teqeq pc, r8, asr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq pc, r0, lsl #28 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r0, ror #28 │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, ror #27 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqeq pc, r0, asr #28 │ │ │ │ teqeq pc, r8, ror sp @ │ │ │ │ strdeq lr, [r4, #-88]! @ 0xffffffa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, r8, asr pc @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq r5, r0, lsr #30 │ │ │ │ + @ instruction: 0x01af7fb0 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ + teqeq pc, r0, lsl #28 │ │ │ │ teqeq pc, r8, lsl lr @ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq pc, r0, lsr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ strdeq sl, [r6, #-152]! @ 0xffffff68 │ │ │ │ teqeq pc, r8, ror lr @ │ │ │ │ @@ -902224,16 +902224,16 @@ │ │ │ │ cmneq fp, r8, asr r4 │ │ │ │ teqeq pc, r8, asr #30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, lsr #31 │ │ │ │ teqeq pc, r8, lsr r4 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl #12 │ │ │ │ teqeq pc, r8, ror pc @ │ │ │ │ cmneq r4, r8, ror r8 │ │ │ │ teqeq pc, r0, lsl #31 │ │ │ │ @@ -902643,15 +902643,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0, lsr #23 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ teqeq pc, r0, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ cmneq r6, r8, asr #30 │ │ │ │ teqeq pc, r8, lsl r6 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ teqeq pc, r8, lsl #12 │ │ │ │ @@ -903010,16 +903010,16 @@ │ │ │ │ @ instruction: 0x01a647b0 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, lsl #31 │ │ │ │ teqeq pc, r0, asr fp @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r0, ror sp @ │ │ │ │ + teqeq pc, r0, lsl #17 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @ instruction: 0x01a85e88 │ │ │ │ teqeq r6, r8, asr #21 │ │ │ │ @ instruction: 0x01a72e78 │ │ │ │ qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01a40518 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -903126,16 +903126,16 @@ │ │ │ │ cmneq r6, r8, lsr r0 │ │ │ │ teqeq pc, r0, ror #26 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r6, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq pc, r0, lsl #28 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r0, lsl r9 @ │ │ │ │ + cmneq pc, r8, ror #21 │ │ │ │ teqeq pc, r0, lsl #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -903162,16 +903162,16 @@ │ │ │ │ cmneq r6, r8, lsr #32 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0128a768 │ │ │ │ + @ instruction: 0x01abcd70 │ │ │ │ teqeq pc, r0, lsl lr @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0, lsr #28 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ teqeq pc, r8, lsr #28 │ │ │ │ @@ -903186,16 +903186,16 @@ │ │ │ │ @ instruction: 0x01a64800 │ │ │ │ teqeq pc, r0, asr lr @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0, lsl #16 │ │ │ │ @ instruction: 0x01a95400 │ │ │ │ - teqeq pc, r8, lsr #31 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq pc, r0, lsl #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, ror #28 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ @ instruction: 0x01286b90 │ │ │ │ @ instruction: 0x01a34560 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @@ -903268,16 +903268,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ qdsubeq fp, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, lsl #25 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqeq r3, r0 @ │ │ │ │ cmneq r9, r8, lsr sp │ │ │ │ teqeq pc, r0, lsl r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @@ -903684,16 +903684,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ cmneq r7, r8, lsr #22 │ │ │ │ cmneq r9, r8, lsr #12 │ │ │ │ - teqeq pc, r8 @ @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + subseq r9, pc, #232, 28 @ 0xe80 │ │ │ │ + smlawbeq fp, r0, r3, r9 │ │ │ │ teqeq pc, r8, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, asr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -903720,30 +903720,30 @@ │ │ │ │ cmneq fp, r8, asr r4 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r0, asr r6 @ │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a758a8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ + smlawteq fp, r0, ip, r9 │ │ │ │ teqeq pc, r8, asr #13 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, asr r6 @ │ │ │ │ cmneq r6, r8, asr #2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, ror #8 │ │ │ │ teqeq pc, r8, ror #13 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqeq pc, r8, lsr r7 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + smlawbeq fp, r0, r3, r9 │ │ │ │ teqeq pc, r0, lsr r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, lsr #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsl r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -903752,32 +903752,32 @@ │ │ │ │ strdeq r4, [r6, r0]! │ │ │ │ teqeq pc, r8, lsr r9 @ │ │ │ │ cmneq fp, r8, lsr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r8, ror r7 @ │ │ │ │ + @ instruction: 0x01a13a40 │ │ │ │ @ instruction: 0x0128c590 │ │ │ │ teqeq pc, r8, lsr #23 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87120 │ │ │ │ teqeq pc, r8, asr r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq pc, r0, ror r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq pc, r0, lsr r8 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ cmneq sl, r8, lsl #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, lsl #8 │ │ │ │ teqeq pc, r8, lsl #15 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq pc, r0, lsr #15 │ │ │ │ @@ -903815,15 +903815,15 @@ │ │ │ │ teqeq pc, r0, lsr #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ tsteq r3, r8, lsr r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + addeq ip, r9, r8, asr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq pc, [r9, #-56]! @ 0xffffffc8 │ │ │ │ teqeq pc, r8, ror #16 │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ teqeq pc, r0, ror #16 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -904080,16 +904080,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ cmneq r6, r8, lsl #4 │ │ │ │ teqeq pc, r0, asr ip @ │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 122), r8, ror #22 │ │ │ │ - teqeq pc, r8, lsl r3 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r0, lsl #8 │ │ │ │ + @ instruction: 0x012a7390 │ │ │ │ teqeq pc, r8, ror #24 │ │ │ │ @ instruction: 0x01a17320 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, lsl #8 │ │ │ │ teqeq pc, r0, ror ip @ │ │ │ │ @@ -904512,16 +904512,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64a30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq lr, r8, asr #28 │ │ │ │ cmneq sl, r8, lsl #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq r0, r0, lsl #10 │ │ │ │ + cmneq sp, r8, lsl #2 │ │ │ │ teqeq pc, r8, asr r3 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, ror lr │ │ │ │ cmneq sl, r8, lsl #12 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ qaddeq r2, r8, r5 │ │ │ │ teqeq pc, r0, asr r3 @ │ │ │ │ @@ -904570,34 +904570,34 @@ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqeq r5, r0, lsr #30 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsl #7 │ │ │ │ strdeq fp, [r6, #-40]! @ 0xffffffd8 │ │ │ │ - teqeq pc, r0, asr #8 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r0, asr #14 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ teqeq pc, r0, lsl r4 @ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a45ab8 │ │ │ │ teqeq pc, r0, lsr #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0, lsr r4 @ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @ instruction: 0x01a64a58 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, r0 @ @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + @ instruction: 0x01286b90 │ │ │ │ + @ instruction: 0x01ae9398 │ │ │ │ + teqeq r0, r0, lsr #10 │ │ │ │ + cmneq sp, r8, lsl #2 │ │ │ │ teqeq pc, r8, ror r4 @ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ teqeq pc, r0, ror #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -904630,16 +904630,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ + teqeq pc, r0, asr #8 │ │ │ │ teqeq pc, r0, lsl #10 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ teqeq pc, r0, asr #7 │ │ │ │ cmneq fp, r8, lsr ip │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -904778,16 +904778,16 @@ │ │ │ │ teqeq pc, r8, lsl r7 @ │ │ │ │ teqeq pc, r0, lsl r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, lsr r7 @ │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a758a8 │ │ │ │ - teqeq pc, r8, lsr #15 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq lr, r0 @ │ │ │ │ + cmneq r4, r8, lsr sl │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ lsreq lr, r8, #13 │ │ │ │ teqeq pc, r0, asr #15 │ │ │ │ teqeq pc, r8, asr #14 │ │ │ │ teqeq pc, r8, ror r7 @ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq pc, r8, ror #14 │ │ │ │ @@ -904804,16 +904804,16 @@ │ │ │ │ cmneq r2, r8, ror #30 │ │ │ │ teqeq pc, r0, lsl #15 │ │ │ │ @ instruction: 0x01a15250 │ │ │ │ teqeq pc, r0, lsr #15 │ │ │ │ teqeq pc, r8, asr r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + subseq sp, sl, #72, 10 @ 0x12000000 │ │ │ │ + cmneq sp, r8, lsl #2 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @ instruction: 0x01a87120 │ │ │ │ teqeq pc, r0, lsr #16 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r8, ror #15 │ │ │ │ @@ -904850,26 +904850,26 @@ │ │ │ │ teqeq pc, r0, lsr #17 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq r4, r8, asr #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r6, r0]! │ │ │ │ teqeq pc, r8, lsr #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq pc, r8, ror r8 @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r8, lsl #17 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ asreq r7, r0, #14 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r8, ror #16 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, r8, lsl #17 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + subseq fp, r7, #216, 30 @ 0x360 │ │ │ │ + @ instruction: 0x01ab2320 │ │ │ │ + teqeq pc, r0, lsr #29 │ │ │ │ + teqeq pc, r8, ror r8 @ │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ + teqeq pc, r8, ror #25 │ │ │ │ teqeq pc, r8, asr r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01286a30 │ │ │ │ @ instruction: 0x01a27090 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r0, asr #17 │ │ │ │ @@ -905064,16 +905064,16 @@ │ │ │ │ teqeq r5, r0, lsl r0 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r8, ror #22 │ │ │ │ teqeq pc, r0, ror #22 │ │ │ │ teqeq pc, r8, lsl fp @ │ │ │ │ teqeq pc, r8, lsl #11 │ │ │ │ @ instruction: 0x01a95590 │ │ │ │ - teqeq pc, r8, lsl #25 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r0, lsr #19 │ │ │ │ + cmneq r2, r8, asr #32 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, asr #23 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ teqeq pc, r8, asr #23 │ │ │ │ strheq r8, [r9, #-248]! @ 0xffffff08 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -905116,16 +905116,16 @@ │ │ │ │ teqeq r0, r8, asr #30 │ │ │ │ teqeq pc, r8, ror ip @ │ │ │ │ teqeq pc, r0, lsl #26 │ │ │ │ teqeq pc, r0, ror #23 │ │ │ │ cmneq r8, r8, lsl r4 │ │ │ │ teqeq pc, r0, ror #24 │ │ │ │ smlatteq r4, r0, r0, r2 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0, lsl #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, pc │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -905174,16 +905174,16 @@ │ │ │ │ teqeq pc, r8, asr #26 │ │ │ │ teqeq pc, r0, ror #26 │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, ror #21 │ │ │ │ ldrdeq r2, [ip, -r0]! │ │ │ │ @ instruction: 0x01a955e0 │ │ │ │ - teqeq pc, r0, lsr #29 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + strdeq r8, [r8, -r0]! │ │ │ │ + @ instruction: 0x01a1cc58 │ │ │ │ @ instruction: 0x01286a68 │ │ │ │ asreq r7, r0, #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64b70 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r8, ror sp @ │ │ │ │ teqeq pc, r8, asr lr @ │ │ │ │ @@ -905250,16 +905250,16 @@ │ │ │ │ asreq r1, r0, #1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsl #29 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r0, ror #30 │ │ │ │ + teqeq pc, r0, ror sp @ │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsr lr @ │ │ │ │ cmneq r6, r8, ror r4 │ │ │ │ teqeq pc, r8, lsl #19 │ │ │ │ @@ -906170,26 +906170,26 @@ │ │ │ │ @ instruction: 0x01a40950 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq r6, r8, lsr r6 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r6, r8]! │ │ │ │ - teqeq pc, r8, lsr #26 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ andle r0, r0, r3 │ │ │ │ @ instruction: 0x01a3fe60 │ │ │ │ teqeq pc, r8, lsl sp @ │ │ │ │ lsleq r2, r0, #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, lsl #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a40978 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01289310 │ │ │ │ + @ instruction: 0x01ae5360 │ │ │ │ teqeq pc, r8, lsr sp @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r8, ror sp @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r4 │ │ │ │ @@ -906232,18 +906232,18 @@ │ │ │ │ teqeq pc, r8, asr #27 │ │ │ │ teqeq pc, r8, ror #27 │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r6, [r8, r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq pc, r0, lsl #28 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r8, lsr #26 │ │ │ │ + @ instruction: 0x01293a08 │ │ │ │ + lsleq r0, r8, r4 │ │ │ │ teqeq pc, r8, lsl lr @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq SPSR_fxc, r8, lsl #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -906322,16 +906322,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, asr pc @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64d28 │ │ │ │ - teqeq pc, r0 @ @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + teqeq pc, r8, lsl #18 │ │ │ │ + teqeq pc, r0, lsl #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r5, r0, sp, pc @ │ │ │ │ @ instruction: 0x01a87198 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r0, ror pc @ │ │ │ │ teqeq pc, r8, lsl #31 │ │ │ │ @@ -906806,16 +906806,16 @@ │ │ │ │ msreq SPSR_fxc, r8, lsl #3 │ │ │ │ teqeq pc, r0, ror #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, asr r7 @ │ │ │ │ teqeq pc, r0, lsr #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, lsl r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a87238 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -906832,16 +906832,16 @@ │ │ │ │ @ instruction: 0x0126b000 │ │ │ │ teqeq pc, r8, asr #14 │ │ │ │ strheq fp, [r6, #-120]! @ 0xffffff88 │ │ │ │ teqeq pc, r0, asr r7 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64e18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r8, lsr #17 │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ teqeq pc, r8, ror #14 │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq pc, r8, ror r7 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -906916,20 +906916,20 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64e40 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, ror r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aa7970 │ │ │ │ - ldrsbeq pc, [pc, -r8]! @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + smlawteq r8, r0, r6, ip │ │ │ │ + asreq fp, r8, #25 │ │ │ │ teqeq pc, r8, asr #17 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -906941,15 +906941,15 @@ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsl #17 │ │ │ │ ldrdeq fp, [r6, #-120]! @ 0xffffff88 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq pc, r0, lsr r9 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsl lr @ │ │ │ │ @@ -906998,16 +906998,16 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9d1a0 │ │ │ │ teqeq pc, r0, ror #19 │ │ │ │ andle r0, r0, r2 │ │ │ │ - teqeq pc, r0 @ @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0, ror r4 @ │ │ │ │ teqeq pc, r0, lsl #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -907174,30 +907174,30 @@ │ │ │ │ strheq pc, [sl, #-200]! @ 0xffffff38 @ │ │ │ │ teqeq pc, r0, lsr #25 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq pc, r8, lsr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsr ip @ │ │ │ │ cmneq r6, r8, ror #16 │ │ │ │ - teqeq pc, r8, ror #25 │ │ │ │ - teqeq sl, r8, ror r5 │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad5488 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #29 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq fp, r8, ror #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlatbeq r3, r0, r1, r3 │ │ │ │ teqeq pc, r0, ror #25 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ teqpeq r2, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ cmneq r9, r8, asr #29 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a64ee0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8, r1 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @ instruction: 0x01aa6930 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -907670,16 +907670,16 @@ │ │ │ │ teqeq pc, r0, asr #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r4, [r6, r0]! │ │ │ │ teqeq pc, r8, ror #8 │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a75da8 │ │ │ │ - teqeq pc, r8, ror #1 │ │ │ │ - teqeq pc, r8, lsl #18 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, asr #27 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @ instruction: 0x01a10f70 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ teqeq pc, r8, lsl #9 │ │ │ │ @@ -907688,16 +907688,16 @@ │ │ │ │ msreq SPSR_fc, r8, asr #8 │ │ │ │ teqeq r0, r8, ror #26 │ │ │ │ @ instruction: 0x01a87288 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r0, lsl #9 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [ip, #-248]! @ 0xffffff08 │ │ │ │ - teqeq pc, r0 @ @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + @ instruction: 0x0128cde8 │ │ │ │ + lsleq r4, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r1, [r5, -r8] │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, ror #9 │ │ │ │ @@ -907806,16 +907806,16 @@ │ │ │ │ @ instruction: 0x01a149e0 │ │ │ │ teqeq pc, r0, lsl #13 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq pc, r8, lsl #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsl r6 @ │ │ │ │ cmneq r6, r8, ror #19 │ │ │ │ - teqeq pc, r8, ror ip @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + subeq r0, r0, #0, 22 │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r2, [fp, #-88]! @ 0xffffffa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrheq r1, [pc, -r8]! │ │ │ │ cmneq fp, r8, lsr #17 │ │ │ │ smlawbeq r8, r8, fp, lr │ │ │ │ @@ -908184,16 +908184,16 @@ │ │ │ │ cmneq r8, r8, lsr #13 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r8, asr #22 │ │ │ │ tstpeq r4, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - teqeq pc, r8, asr #27 │ │ │ │ - teqeq sl, r0, lsl r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + lsrseq r8, r0, #14 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, rrx │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0, ror #25 │ │ │ │ @@ -908268,16 +908268,16 @@ │ │ │ │ teqeq pc, r0, lsr #23 │ │ │ │ @ instruction: 0x01290118 │ │ │ │ lsreq r4, r0, fp │ │ │ │ teqeq pc, r8, lsl #28 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, lsr #27 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8, lsl r1 @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, ror #14 │ │ │ │ teqeq pc, r8, ror #27 │ │ │ │ teqeq r4, r8, lsl sl │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ @@ -908468,28 +908468,28 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01289310 │ │ │ │ @ instruction: 0x01a85c58 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsbeq sl, [pc, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - ldrsheq fp, [pc, -r8]! │ │ │ │ - teqeq pc, r8 @ @ │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq ip, r9, r8, lsl #7 │ │ │ │ strdeq r1, [r4, -r0] │ │ │ │ @ instruction: 0x01a82c88 │ │ │ │ ldrsheq sl, [pc, -r0]! │ │ │ │ roreq r0, r8, #28 │ │ │ │ teqeq pc, r0, ror #2 │ │ │ │ ldrsheq sl, [pc, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq pc, r0, lsr #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, ror #23 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, lsr #2 │ │ │ │ cmneq r6, r8, lsr #23 │ │ │ │ teqeq pc, r0, lsr r1 @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a65160 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -909170,16 +909170,16 @@ │ │ │ │ @ instruction: 0x01a652c8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsreq r1, r8, r1 │ │ │ │ - teqeq pc, r0, lsr ip @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldrsheq fp, [pc, -r8]! │ │ │ │ teqeq pc, r0, lsl #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ lsleq r5, r8 @ │ │ │ │ teqeq lr, r0, asr #11 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -909190,16 +909190,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ - teqeq pc, r0 @ @ │ │ │ │ - teqeq sl, r0, asr #32 │ │ │ │ + @ instruction: 0x01231360 │ │ │ │ + @ instruction: 0x01abe9e0 │ │ │ │ teqeq lr, r8 @ │ │ │ │ cmneq fp, r8, lsl r5 │ │ │ │ teqeq pc, r8, asr #24 │ │ │ │ cmneq r6, r8, asr sp │ │ │ │ teqeq pc, r0, asr ip @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -909286,16 +909286,16 @@ │ │ │ │ andle r0, r0, r1 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ andle r0, r0, r0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqeq pc, r0, lsr r4 @ │ │ │ │ + teqeq pc, r0, lsr ip @ │ │ │ │ teqeq pc, r8, asr #27 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq lr, r8, ror #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @@ -909496,16 +909496,16 @@ │ │ │ │ ldrdeq fp, [r8, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01aab278 │ │ │ │ ldrsheq fp, [pc, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq pc, r8, asr sp @ │ │ │ │ - teqeq pc, r8, lsl r1 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r8 @ @ │ │ │ │ teqeq pc, r8, lsl #2 │ │ │ │ @ instruction: 0x01a77798 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ teqeq pc, r0, lsl #2 │ │ │ │ asreq r0, r0, #28 │ │ │ │ teqeq sp, r0 @ │ │ │ │ @@ -909608,16 +909608,16 @@ │ │ │ │ lsleq r1, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsbeq fp, [pc, -r8]! │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r0, lsr sp @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, ror #6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ teqpeq r9, r0, lsr #31 @ p-variant is OBSOLETE │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, ror #4 │ │ │ │ @@ -910278,16 +910278,16 @@ │ │ │ │ ldrdeq r5, [r6, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ lsleq r0, r8, #10 │ │ │ │ msreq CPSR_, r8, ror r8 │ │ │ │ @ instruction: 0x01a28620 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, ror r5 │ │ │ │ - teqeq pc, r0, lsr lr @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0, asr sp @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a95950 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ cmneq fp, r8, lsl #31 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -910342,16 +910342,16 @@ │ │ │ │ strdeq r5, [fp, #-104]! @ 0xffffff98 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r5, r0, lsr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - teqeq pc, r0, asr sp @ │ │ │ │ - teqeq sl, r8, lsl r5 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + addeq ip, r9, r8, lsl #7 │ │ │ │ teqeq pc, r0, asr #28 │ │ │ │ strdeq fp, [r6, #-248]! @ 0xffffff08 │ │ │ │ teqeq pc, r8, asr #28 │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq r5, [r6, r8]! │ │ │ │ teqeq pc, r0, lsr #28 │ │ │ │ @@ -911310,18 +911310,18 @@ │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r8, asr #26 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, ror #7 │ │ │ │ teqeq pc, r8, ror #25 │ │ │ │ cmneq fp, r8 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq pc, r0 @ @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ + qsubeq r8, r8, r8 │ │ │ │ + @ instruction: 0x01ad4c68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a9a248 │ │ │ │ teqeq pc, r0, ror sp @ │ │ │ │ teqeq r6, r0, asr #10 │ │ │ │ teqeq pc, r8, ror sp @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsl #26 │ │ │ │ @@ -912774,16 +912774,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqeq pc, r0, lsl #6 │ │ │ │ msreq (UNDEF: 123), r8, ror r7 │ │ │ │ - teqeq pc, r8 @ @ │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq pc, r8, asr #30 @ p-variant is OBSOLETE │ │ │ │ + teqeq pc, r8, asr sp @ │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl #28 │ │ │ │ teqeq pc, r8, ror #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, asr r4 @ │ │ │ │ @@ -912936,16 +912936,16 @@ │ │ │ │ @ instruction: 0x01a9a220 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ andle r0, r0, r1 │ │ │ │ teqeq pc, r0, lsr #13 │ │ │ │ andle r0, r0, r0 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ andle r0, r0, r3 │ │ │ │ - teqeq pc, r8, lsl #14 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqeq pc, r0 @ @ │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ cmneq fp, r8, lsl sl │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq r6, r8, lsr #12 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -912957,15 +912957,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0123b1a0 │ │ │ │ teqeq pc, r8, ror #20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq sl, [r3, -r0]! │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ - teqeq sl, r8, ror r3 │ │ │ │ + @ instruction: 0x01af5cb0 │ │ │ │ teqeq pc, r8, lsr #31 │ │ │ │ @ instruction: 0x01a8bd10 │ │ │ │ @ instruction: 0x012a6300 │ │ │ │ @ instruction: 0x01aa5918 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq fp, r8, lsl sl │ │ │ │ teqeq pc, r8, asr #14 │ │ │ │ @@ -912990,16 +912990,16 @@ │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqeq pc, r8, lsl #15 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a65a48 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ + subseq fp, lr, #176, 16 @ 0xb00000 │ │ │ │ + @ instruction: 0x01ad4c18 │ │ │ │ teqeq pc, r0, lsr #15 │ │ │ │ lsreq r2, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a950e0 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ cmneq r8, r8, lsl #17 │ │ │ │ teqeq pc, r8 @ @ │ │ │ │ @@ -913062,16 +913062,16 @@ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r9, r8, lsl #3 │ │ │ │ @ instruction: 0x01294538 │ │ │ │ ldrdeq r2, [r8, r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r0, lsr #17 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqeq pc, r0, lsr r4 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqpeq pc, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a65a70 │ │ │ │ teqeq pc, r8, asr r9 @ │ │ │ │ cmneq r9, r8, lsl #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -913580,20 +913580,20 @@ │ │ │ │ @ instruction: 0x01a65b60 │ │ │ │ teqpeq pc, r0, asr #1 @ p-variant is OBSOLETE │ │ │ │ asreq pc, r0, #3 @ │ │ │ │ teqpeq pc, r0, lsl r9 @ p-variant is OBSOLETE @ │ │ │ │ cmneq r8, r8, lsl #18 │ │ │ │ ldrsbeq pc, [pc, -r0]! @ │ │ │ │ @ instruction: 0x01a7a768 │ │ │ │ - teqeq pc, r0, ror r4 @ │ │ │ │ - @ instruction: 0x01a1ceb0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqpeq pc, r0, ror #17 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a7a808 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + teqpeq pc, r8, asr r1 @ p-variant is OBSOLETE @ │ │ │ │ + cmneq r2, r8, lsl r6 │ │ │ │ teqpeq pc, r0, lsr #2 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrsheq pc, [pc, -r0]! @ │ │ │ │ @ instruction: 0x01a41e90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqpeq pc, r8, lsl r1 @ p-variant is OBSOLETE @ │ │ │ │ @@ -913617,15 +913617,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq (UNDEF: 123), r8, ror r7 │ │ │ │ teqeq r7, r0, asr #7 │ │ │ │ @ instruction: 0x01a65b88 │ │ │ │ teqpeq pc, r8 @ @ p-variant is OBSOLETE @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andle r0, r0, r1 │ │ │ │ teqpeq pc, r8, ror #2 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqpeq pc, r8, ror r1 @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x01a72590 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -913641,15 +913641,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ moveq r0, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr #12 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq lr, [fp, #-152]! @ 0xffffff68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + strdeq r8, [pc, r8]! @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, asr r4 │ │ │ │ teqeq r9, r0, asr #11 │ │ │ │ strheq lr, [fp, #-152]! @ 0xffffff68 │ │ │ │ teqpeq pc, r8 @ @ p-variant is OBSOLETE @ │ │ │ │ ldrdeq ip, [r6, #-120]! @ 0xffffff88 │ │ │ │ teqpeq pc, r0, ror #3 @ p-variant is OBSOLETE │ │ │ │ @@ -914098,16 +914098,16 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq pc, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r4, r0, lsl pc │ │ │ │ - teqpeq pc, r0 @ @ p-variant is OBSOLETE @ │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + teqpeq pc, r8, lsl #31 @ p-variant is OBSOLETE │ │ │ │ teqpeq pc, r0 @ @ p-variant is OBSOLETE @ │ │ │ │ asreq lr, r8, r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0104d1b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -914206,16 +914206,16 @@ │ │ │ │ strheq r5, [r8, #-152]! @ 0xffffff68 │ │ │ │ teqpeq pc, r0, lsl #21 @ p-variant is OBSOLETE │ │ │ │ cmneq r6, r8, lsr #18 │ │ │ │ teqpeq pc, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a65ca0 │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01288138 │ │ │ │ + asreq r1, r0, #1 │ │ │ │ teqpeq pc, r0, lsr #21 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqpeq pc, r8 @ @ p-variant is OBSOLETE @ │ │ │ │ @ instruction: 0x01a79228 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -914508,32 +914508,32 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqpeq pc, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ - teqpeq pc, r8, lsl #31 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01a13a40 │ │ │ │ + addeq r8, r9, r0, asr #25 │ │ │ │ + teqpeq pc, r0 @ @ p-variant is OBSOLETE @ │ │ │ │ teqpeq pc, r8, asr pc @ p-variant is OBSOLETE @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ tsteq r2, r8, lsl r5 │ │ │ │ teqpeq pc, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ teqpeq pc, r0, ror pc @ p-variant is OBSOLETE @ │ │ │ │ cmneq r6, r8, ror #19 │ │ │ │ teqpeq pc, r8, ror pc @ p-variant is OBSOLETE @ │ │ │ │ andle r0, r0, r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01a65d40 │ │ │ │ teqpeq pc, r8 @ @ p-variant is OBSOLETE @ │ │ │ │ smlabbeq r2, r0, r9, sp │ │ │ │ - addeq r8, r9, r0, asr #25 │ │ │ │ - teqpeq r2, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + subeq r0, r0, #112 @ 0x70 │ │ │ │ @ instruction: 0x0120d178 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq pc, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01200020 │ │ │ │ @ instruction: 0x01a7a970 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -915882,136 +915882,136 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012caa08 │ │ │ │ ldrbeq r8, [ip], #1568 @ 0x620 │ │ │ │ teqeq sp, r8, ror r1 │ │ │ │ ldrbeq r8, [ip], #2704 @ 0xa90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r0, pc, #80, 16 @ 0x500000 │ │ │ │ - subseq pc, r9, #144, 6 @ 0x40000002 │ │ │ │ + subseq pc, r9, #152, 14 @ 0x2600000 │ │ │ │ subeq r1, r0, #80, 28 @ 0x500 │ │ │ │ @ instruction: 0x0127b530 │ │ │ │ teqeq r0, r0, lsl #5 │ │ │ │ teqeq r5, r0 @ │ │ │ │ @ instruction: 0x012cdbe0 │ │ │ │ - subseq r5, r0, #224, 12 @ 0xe000000 │ │ │ │ - subseq fp, pc, #240, 18 @ 0x3c0000 │ │ │ │ + subseq r4, r0, #128, 22 @ 0x20000 │ │ │ │ + subseq fp, pc, #216, 22 @ 0x36000 │ │ │ │ teqpeq fp, r8, asr #15 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r3, ip, #224, 14 @ 0x3800000 │ │ │ │ + subseq r6, ip, #80, 12 @ 0x5000000 │ │ │ │ teqeq r2, r0, lsr r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r7, [ip], #3584 @ 0xe00 │ │ │ │ @ instruction: 0x012fb620 │ │ │ │ teqeq sp, r0, lsl #31 │ │ │ │ ldrbeq r6, [fp], #2248 @ 0x8c8 │ │ │ │ @ instruction: 0x0120ecb8 │ │ │ │ @ instruction: 0x01203138 │ │ │ │ @ instruction: 0x0126a260 │ │ │ │ msreq CPSR_fx, r8 @ │ │ │ │ subseq r8, r4, #128, 14 @ 0x2000000 │ │ │ │ teqeq r8, r8, ror #7 │ │ │ │ subseq r8, sl, #144, 6 @ 0x40000002 │ │ │ │ - subseq r0, pc, #184, 20 @ 0xb8000 │ │ │ │ + subseq r0, pc, #152, 28 @ 0x980 │ │ │ │ @ instruction: 0x01209098 │ │ │ │ subseq r8, r4, #120 @ 0x78 │ │ │ │ - subeq r7, r2, #104, 2 │ │ │ │ + subeq r7, r2, #160 @ 0xa0 │ │ │ │ @ instruction: 0x01209078 │ │ │ │ - subseq fp, pc, #0, 18 │ │ │ │ + subseq fp, pc, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0x01268868 │ │ │ │ @ instruction: 0x0120c550 │ │ │ │ subeq sl, lr, #216, 14 @ 0x3600000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq sp, sp, #184, 4 @ 0x8000000b │ │ │ │ + subeq ip, sp, #72, 28 @ 0x480 │ │ │ │ @ instruction: 0x01205060 │ │ │ │ subseq r0, ip, #120, 8 @ 0x78000000 │ │ │ │ - subeq sl, r6, #128, 30 @ 0x200 │ │ │ │ + subeq sl, r6, #160, 26 @ 0x2800 │ │ │ │ teqeq r5, r0, asr #9 │ │ │ │ subeq sp, r0, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0x01238210 │ │ │ │ @ instruction: 0x0127b4a8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r8, [ip], #2000 @ 0x7d0 │ │ │ │ - subeq r1, r9, #32 │ │ │ │ + subeq r0, r9, #96, 28 @ 0x600 │ │ │ │ teqpeq fp, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ subeq r5, ip, #64, 2 │ │ │ │ ldrbeq r6, [fp], #1784 @ 0x6f8 │ │ │ │ subeq r3, ip, #88, 2 │ │ │ │ - subeq r5, r9, #152, 24 @ 0x9800 │ │ │ │ + subeq r5, r9, #56, 18 @ 0xe0000 │ │ │ │ ldrbeq r8, [ip], #624 @ 0x270 │ │ │ │ ldrbeq r8, [ip], #1240 @ 0x4d8 │ │ │ │ ldrbeq r8, [ip], #1840 @ 0x730 │ │ │ │ subeq sl, ip, #64, 26 @ 0x1000 │ │ │ │ subseq r7, sp, #8, 24 @ 0x800 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0120af70 │ │ │ │ @ instruction: 0x012a5768 │ │ │ │ - subseq sl, pc, #208, 14 @ 0x3400000 │ │ │ │ + subseq sl, pc, #0, 14 │ │ │ │ teqeq r6, r0 @ │ │ │ │ subeq fp, sp, #88, 18 @ 0x160000 │ │ │ │ ldrbeq r7, [ip], #1712 @ 0x6b0 │ │ │ │ @ instruction: 0x012a1748 │ │ │ │ ldrbeq r3, [r4], #1144 @ 0x478 │ │ │ │ strdeq lr, [r0, -r8]! │ │ │ │ subseq pc, r7, #216, 18 @ 0x360000 │ │ │ │ smlawteq ip, r8, r1, ip │ │ │ │ ldrbeq r8, [ip], #192 @ 0xc0 │ │ │ │ ldrbeq r8, [ip], #904 @ 0x388 │ │ │ │ ldrbeq r8, [ip], #1456 @ 0x5b0 │ │ │ │ @ instruction: 0x0127e5b8 │ │ │ │ - subeq r8, r0, #192, 4 │ │ │ │ + subeq r8, r0, #216, 2 @ 0x36 │ │ │ │ subeq r3, ip, #48, 14 @ 0xc00000 │ │ │ │ - subeq sp, sp, #104, 4 @ 0x80000006 │ │ │ │ + subeq ip, sp, #248, 26 @ 0x3e00 │ │ │ │ ldrbeq r7, [ip], #1472 @ 0x5c0 │ │ │ │ subeq ip, ip, #40 @ 0x28 │ │ │ │ @ instruction: 0x012759b8 │ │ │ │ subseq r8, r4, #144, 14 @ 0x2400000 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @ instruction: 0x01203238 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq R8_usr, r0, ror #13 │ │ │ │ - @ instruction: 0x0120ac60 │ │ │ │ + @ instruction: 0x0120a010 │ │ │ │ subeq sl, lr, #24, 16 @ 0x180000 │ │ │ │ - subseq fp, pc, #176, 18 @ 0x2c0000 │ │ │ │ + subseq fp, pc, #152, 22 @ 0x26000 │ │ │ │ teqeq r9, r0 @ │ │ │ │ @ instruction: 0x01230c98 │ │ │ │ subeq r0, pc, #136, 16 @ 0x880000 │ │ │ │ teqeq r7, r8 @ │ │ │ │ msreq CPSR_x, r8, asr #8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq R8_usr, r0, lsr #12 │ │ │ │ ldrbeq r0, [pc], #3768 @ 1411684 <__bss_end__@@Base+0x5b48c8> │ │ │ │ - subeq fp, r6, #144 @ 0x90 │ │ │ │ + subeq sl, r6, #152, 28 @ 0x980 │ │ │ │ subseq r7, r4, #152, 4 @ 0x80000009 │ │ │ │ subeq r8, r0, #208, 28 @ 0xd00 │ │ │ │ ldrbeq r7, [ip], #1360 @ 0x550 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subseq r7, r4, #96, 4 │ │ │ │ - subseq r9, ip, #200, 8 @ 0xc8000000 │ │ │ │ + subseq r9, ip, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0x012d57e0 │ │ │ │ ldrbeq r8, [ip], #1728 @ 0x6c0 │ │ │ │ @ instruction: 0x012a5690 │ │ │ │ qsubeq r9, r0, r3 │ │ │ │ - subseq r8, r4, #40, 22 @ 0xa000 │ │ │ │ + subseq ip, r4, #136, 8 @ 0x88000000 │ │ │ │ ldrbeq r7, [ip], #232 @ 0xe8 │ │ │ │ - subseq r8, pc, #128, 12 @ 0x8000000 │ │ │ │ + subseq r8, pc, #160, 8 @ 0xa0000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r8, [lr], #2912 @ 0xb60 │ │ │ │ ldrbeq r8, [lr], #2976 @ 0xba0 │ │ │ │ smlawteq r4, r0, r6, r8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r3, ip, #232, 2 @ 0x3a │ │ │ │ - subeq sl, r6, #104, 28 @ 0x680 │ │ │ │ + subeq sl, r6, #240, 24 @ 0xf000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r3, [r4], #1464 @ 0x5b8 │ │ │ │ teqeq r4, r0, asr r7 │ │ │ │ smlawbeq ip, r8, r2, lr │ │ │ │ - subseq r5, lr, #232, 4 @ 0x8000000e │ │ │ │ + subseq r7, lr, #168, 18 @ 0x2a0000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r0, r8, r6, r7 │ │ │ │ subeq pc, r0, #152, 2 @ 0x26 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r6, [fp], #1888 @ 0x760 │ │ │ │ teqeq r7, r0, ror #29 │ │ │ │ @ instruction: 0x012cbf58 │ │ │ │ @@ -916020,52 +916020,52 @@ │ │ │ │ subseq r3, sp, #64, 30 @ 0x100 │ │ │ │ teqeq r0, r0 @ │ │ │ │ strdeq r1, [r4, -r8]! │ │ │ │ @ instruction: 0x0126a358 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r2, [sl], #1056 @ 0x420 │ │ │ │ - subeq r7, r2, #88, 16 @ 0x580000 │ │ │ │ + subeq r6, r2, #24, 24 @ 0x1800 │ │ │ │ subseq r7, sp, #128, 24 @ 0x8000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq fp, ip, #160, 16 @ 0xa00000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq fp, r6, #176, 2 @ 0x2c │ │ │ │ + subeq fp, r6, #168 @ 0xa8 │ │ │ │ subseq r8, sp, #64 @ 0x40 │ │ │ │ - subseq ip, r2, #160, 22 @ 0x28000 │ │ │ │ + subseq ip, r2, #168, 20 @ 0xa8000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r7, [ip], #2496 @ 0x9c0 │ │ │ │ subseq r7, sp, #72, 28 @ 0x480 │ │ │ │ teqeq r8, r0 @ │ │ │ │ ldrbeq r8, [ip], #760 @ 0x2f8 │ │ │ │ ldrbeq r6, [fp], #1616 @ 0x650 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq r7, r0, #120, 18 @ 0x1e0000 │ │ │ │ + subeq r7, r0, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0x01213930 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8, lsl #10 │ │ │ │ ldrbeq r8, [ip], #3312 @ 0xcf0 │ │ │ │ smlawbeq fp, r8, r1, fp │ │ │ │ subeq lr, fp, #24, 26 @ 0x600 │ │ │ │ - subseq pc, r8, #160, 16 @ 0xa00000 │ │ │ │ + subseq pc, r8, #192, 18 @ 0x300000 │ │ │ │ teqeq r6, r8 @ │ │ │ │ @ instruction: 0x01268228 │ │ │ │ subeq sp, r0, #168, 20 @ 0xa8000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r6, [fp], #1592 @ 0x638 │ │ │ │ - subseq fp, pc, #160, 16 @ 0xa00000 │ │ │ │ + subseq fp, pc, #144, 14 @ 0x2400000 │ │ │ │ @ instruction: 0x012086b0 │ │ │ │ teqeq r9, r0, lsr #29 │ │ │ │ ldrbeq r6, [fp], #1568 @ 0x620 │ │ │ │ - subseq r6, r7, #80, 14 @ 0x1400000 │ │ │ │ + subseq r5, r7, #136, 16 @ 0x880000 │ │ │ │ @ instruction: 0x0124a120 │ │ │ │ subseq r7, r4, #0, 20 │ │ │ │ - subseq lr, lr, #240, 6 @ 0xc0000003 │ │ │ │ + subseq lr, lr, #64, 20 @ 0x40000 │ │ │ │ ldrbeq r8, [ip], #2256 @ 0x8d0 │ │ │ │ subeq sl, lr, #192, 12 @ 0xc000000 │ │ │ │ teqpeq fp, r8, lsr #17 @ p-variant is OBSOLETE │ │ │ │ teqeq fp, r0, ror #3 │ │ │ │ @ instruction: 0x012f9760 │ │ │ │ @ instruction: 0x0120ee98 │ │ │ │ teqeq fp, r8 @ │ │ │ │ @@ -916073,15 +916073,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01242020 │ │ │ │ ldrbeq r6, [fp], #1528 @ 0x5f8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01208de0 │ │ │ │ teqpeq fp, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x012fb030 │ │ │ │ - subeq r1, r9, #232 @ 0xe8 │ │ │ │ + subeq r0, r9, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0x01203228 │ │ │ │ @ instruction: 0x012f64a0 │ │ │ │ @ instruction: 0x012b2348 │ │ │ │ @ instruction: 0x01270830 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01247578 │ │ │ │ ldrbeq r7, [ip], #2936 @ 0xb78 │ │ │ │ @@ -916094,80 +916094,80 @@ │ │ │ │ teqeq r2, r0, asr fp │ │ │ │ smlawteq r4, r8, r6, r7 │ │ │ │ @ instruction: 0x01204298 │ │ │ │ @ instruction: 0x0127b370 │ │ │ │ teqpeq r8, r0 @ @ p-variant is OBSOLETE │ │ │ │ teqeq r0, r8, asr #20 │ │ │ │ subeq fp, ip, #200, 6 @ 0x20000003 │ │ │ │ - @ instruction: 0x0120ac10 │ │ │ │ + smlawteq r0, r8, pc, r9 @ │ │ │ │ subeq r9, r0, #200, 26 @ 0x3200 │ │ │ │ subseq pc, r4, #40, 4 @ 0x80000002 │ │ │ │ - subseq r2, ip, #16, 6 @ 0x40000000 │ │ │ │ + subseq r2, ip, #112, 4 │ │ │ │ @ instruction: 0x012b2538 │ │ │ │ subeq fp, ip, #80, 22 @ 0x14000 │ │ │ │ ldrdeq r3, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r2, [pc], #1120 @ 1411880 <__bss_end__@@Base+0x5b4ac4> │ │ │ │ subeq sp, ip, #136, 24 @ 0x8800 │ │ │ │ - subseq r7, lr, #72, 26 @ 0x1200 │ │ │ │ + subseq r7, lr, #16, 22 @ 0x4000 │ │ │ │ @ instruction: 0x012086b8 │ │ │ │ ldrbeq r7, [ip], #4072 @ 0xfe8 │ │ │ │ qsubeq r2, r0, r4 │ │ │ │ teqpeq fp, r8, ror #13 @ p-variant is OBSOLETE │ │ │ │ - subseq sl, sp, #160, 14 @ 0x2800000 │ │ │ │ + subseq sl, sp, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0x01265568 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subseq r7, sp, #184, 28 @ 0xb80 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq pc, fp, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0x0120ee20 │ │ │ │ @ instruction: 0x012a1c18 │ │ │ │ ldrbeq sl, [ip], #3024 @ 0xbd0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01204030 │ │ │ │ ldrbeq r7, [ip], #472 @ 0x1d8 │ │ │ │ ldrbeq r7, [ip], #128 @ 0x80 │ │ │ │ - subseq fp, pc, #136, 20 @ 0x88000 │ │ │ │ + subseq fp, pc, #56, 24 @ 0x3800 │ │ │ │ subeq r8, sp, #216, 12 @ 0xd800000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq r9, r4, #240, 26 @ 0x3c00 │ │ │ │ + subeq r9, r4, #224, 26 @ 0x3800 │ │ │ │ teqeq r0, r0 @ │ │ │ │ ldrdeq r9, [r0, -r0]! │ │ │ │ ldrbeq r8, [lr], #3040 @ 0xbe0 │ │ │ │ ldrbeq r8, [ip], #1352 @ 0x548 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0126b630 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r8, lsl #17 │ │ │ │ - subeq r5, r9, #48, 20 @ 0x30000 │ │ │ │ + subeq r5, r9, #8, 14 @ 0x200000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ msreq CPSR_fs, r0, lsr #10 │ │ │ │ ldrdeq sp, [r0, -r0]! │ │ │ │ @ instruction: 0x0126c960 │ │ │ │ - subseq lr, lr, #144, 8 @ 0x90000000 │ │ │ │ + subseq lr, lr, #160, 20 @ 0xa0000 │ │ │ │ teqeq r6, r0, lsr r6 │ │ │ │ subseq sl, sl, #232, 10 @ 0x3a000000 │ │ │ │ ldrbeq r7, [ip], #1000 @ 0x3e8 │ │ │ │ - subseq sl, sp, #96, 14 @ 0x1800000 │ │ │ │ + subseq sl, sp, #208, 14 @ 0x3400000 │ │ │ │ ldrbeq r8, [ip], #2128 @ 0x850 │ │ │ │ @ instruction: 0x0120ed48 │ │ │ │ @ instruction: 0x0123a5e8 │ │ │ │ @ instruction: 0x01257750 │ │ │ │ subeq fp, ip, #72, 26 @ 0x1200 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subseq lr, r6, #72, 14 @ 0x1200000 │ │ │ │ subeq r6, lr, #72, 18 @ 0x120000 │ │ │ │ subseq r7, sp, #144, 30 @ 0x240 │ │ │ │ teqeq r7, r8 @ │ │ │ │ @ instruction: 0x0120e790 │ │ │ │ subeq sl, ip, #64, 24 @ 0x4000 │ │ │ │ smlawbeq r0, r0, r5, r6 │ │ │ │ - subseq r5, r4, #200, 18 @ 0x320000 │ │ │ │ - subseq sp, r0, #16, 4 │ │ │ │ + subseq r4, r4, #48, 16 @ 0x300000 │ │ │ │ + subseq ip, r0, #232, 6 @ 0xa0000003 │ │ │ │ teqpeq fp, r0 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01241f20 │ │ │ │ subeq r9, r0, #184, 26 @ 0x2e00 │ │ │ │ subeq fp, sp, #216, 16 @ 0xd80000 │ │ │ │ teqeq r5, r8, lsr #5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -916182,42 +916182,42 @@ │ │ │ │ ldrbeq r6, [fp], #2272 @ 0x8e0 │ │ │ │ ldrbeq r8, [ip], #2864 @ 0xb30 │ │ │ │ @ instruction: 0x01209100 │ │ │ │ subeq fp, lr, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0x01284a78 │ │ │ │ teqeq ip, r0, lsl #12 │ │ │ │ subeq r0, pc, #96, 16 @ 0x600000 │ │ │ │ - subseq fp, pc, #80, 18 @ 0x140000 │ │ │ │ + subseq fp, pc, #64, 22 @ 0x10000 │ │ │ │ @ instruction: 0x012e2d60 │ │ │ │ subeq r1, r1, #216, 24 @ 0xd800 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrbeq r8, [ip], #3824 @ 0xef0 │ │ │ │ - subseq r5, r4, #208, 16 @ 0xd00000 │ │ │ │ + subseq r4, r4, #48, 14 @ 0xc00000 │ │ │ │ msreq SP_abt, r8, asr r7 │ │ │ │ subeq fp, ip, #176, 6 @ 0xc0000002 │ │ │ │ ldrbeq r7, [ip], #2712 @ 0xa98 │ │ │ │ subseq r7, sp, #40, 24 @ 0x2800 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq fp, r0, lsr #13 @ p-variant is OBSOLETE │ │ │ │ - subseq ip, r2, #176, 14 @ 0x2c00000 │ │ │ │ + subseq ip, r2, #72, 14 @ 0x1200000 │ │ │ │ subseq r6, sp, #176, 28 @ 0xb00 │ │ │ │ strdeq sp, [sp, -r8]! │ │ │ │ subeq r4, ip, #136, 16 @ 0x880000 │ │ │ │ strbeq r6, [r9], #2776 @ 0xad8 │ │ │ │ teqeq r0, r0, lsr #16 │ │ │ │ subeq r1, r1, #240, 24 @ 0xf000 │ │ │ │ subseq r4, sp, #96, 4 │ │ │ │ teqeq r4, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0120c620 │ │ │ │ teqeq r2, r0, lsl #7 │ │ │ │ @ instruction: 0x01258de8 │ │ │ │ subseq r5, sp, #208, 2 @ 0x34 │ │ │ │ ldrdeq r0, [r3, -r8]! │ │ │ │ - subseq sl, sp, #248, 14 @ 0x3e00000 │ │ │ │ + subseq sl, sp, #80, 16 @ 0x500000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0123d360 │ │ │ │ ldrbeq r8, [ip], #3712 @ 0xe80 │ │ │ │ subseq r3, sp, #176, 26 @ 0x2c00 │ │ │ │ subseq r7, sp, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0x01261940 │ │ │ │ @@ -916241,16 +916241,16 @@ │ │ │ │ subseq r7, sp, #248, 24 @ 0xf800 │ │ │ │ teqeq r1, r8 @ │ │ │ │ ldrbeq r8, [r7], #3048 @ 0xbe8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subseq r7, sp, #216, 26 @ 0x3600 │ │ │ │ @ instruction: 0x01208608 │ │ │ │ strbeq r6, [r9], #2800 @ 0xaf0 │ │ │ │ - subseq ip, ip, #208 @ 0xd0 │ │ │ │ - subseq r5, r4, #24, 20 @ 0x18000 │ │ │ │ + subseq ip, ip, #64, 20 @ 0x40000 │ │ │ │ + subseq r4, r4, #112, 16 @ 0x700000 │ │ │ │ ldrbeq r3, [r4], #1080 @ 0x438 │ │ │ │ ldrbeq r7, [ip], #3176 @ 0xc68 │ │ │ │ @ instruction: 0x01275878 │ │ │ │ ldrbeq r6, [fp], #1656 @ 0x678 │ │ │ │ msreq CPSR_, r8, ror #16 │ │ │ │ subeq r9, sp, #192, 28 @ 0xc00 │ │ │ │ ldrbeq r7, [r4], #2512 @ 0x9d0 │ │ │ │ @@ -916264,23 +916264,23 @@ │ │ │ │ smlawteq r0, r0, r5, ip │ │ │ │ strbeq r3, [r3], #3672 @ 0xe58 │ │ │ │ strdeq r6, [r0, -r0]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0120ec58 │ │ │ │ teqeq r2, r0 @ │ │ │ │ teqeq r7, r0, lsr #17 │ │ │ │ - subseq sp, r8, #32, 30 @ 0x80 │ │ │ │ - subseq pc, r8, #72, 18 @ 0x120000 │ │ │ │ + subseq lr, r8, #112, 4 │ │ │ │ + subseq pc, r8, #32, 22 @ 0x8000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f65b0 │ │ │ │ @ instruction: 0x0123a710 │ │ │ │ - subseq ip, r2, #96, 22 @ 0x18000 │ │ │ │ - subeq sp, sp, #72, 6 @ 0x20000001 │ │ │ │ - subeq sp, sp, #216, 6 @ 0x60000003 │ │ │ │ + subseq ip, r2, #88, 20 @ 0x58000 │ │ │ │ + subeq ip, sp, #192, 28 @ 0xc00 │ │ │ │ + subeq ip, sp, #56, 30 @ 0xe0 │ │ │ │ ldrbeq r8, [r7], #2856 @ 0xb28 │ │ │ │ ldrbeq sl, [ip], #3152 @ 0xc50 │ │ │ │ @ instruction: 0x0127b048 │ │ │ │ teqeq r0, r8, asr r4 │ │ │ │ msreq SP_usr, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -916310,68 +916310,68 @@ │ │ │ │ subseq r4, r9, #168, 10 @ 0x2a000000 │ │ │ │ teqpeq r7, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x012dd940 │ │ │ │ subeq r6, lr, #16, 18 @ 0x40000 │ │ │ │ subseq r5, sp, #96, 2 │ │ │ │ @ instruction: 0x0126a2e8 │ │ │ │ @ instruction: 0x01221b68 │ │ │ │ - subeq r7, r2, #240 @ 0xf0 │ │ │ │ + subeq r7, r2, #0 │ │ │ │ @ instruction: 0x01257400 │ │ │ │ ldrdeq r8, [r3, -r0]! │ │ │ │ msreq LR_usr, r8, asr r2 │ │ │ │ ldrbeq r6, [fp], #1496 @ 0x5d8 │ │ │ │ @ instruction: 0x01275708 │ │ │ │ teqpeq r4, r0 @ @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq ip, [r7, -r8]! │ │ │ │ @ instruction: 0x01203200 │ │ │ │ ldrbeq r8, [ip], #2480 @ 0x9b0 │ │ │ │ - subseq sp, r6, #200, 14 @ 0x3200000 │ │ │ │ + subseq sp, r6, #40, 18 @ 0xa0000 │ │ │ │ ldrbeq r8, [ip], #512 @ 0x200 │ │ │ │ msreq CPSR_, r0, lsr #19 │ │ │ │ - subseq r1, r1, #128, 16 @ 0x800000 │ │ │ │ + subseq r1, r1, #136, 2 @ 0x22 │ │ │ │ teqpeq r7, r0, asr r1 @ p-variant is OBSOLETE │ │ │ │ ldrbeq r8, [ip], #88 @ 0x58 │ │ │ │ - subseq r0, pc, #160, 22 @ 0x28000 │ │ │ │ + subseq r1, pc, #8 │ │ │ │ ldrdeq ip, [ip, -r0]! │ │ │ │ subseq r8, r4, #56, 14 @ 0xe00000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r9, r0, asr r8 │ │ │ │ strdeq r3, [lr, -r8]! │ │ │ │ - subseq r0, r1, #240, 26 @ 0x3c00 │ │ │ │ + subseq r0, r1, #176, 16 @ 0xb00000 │ │ │ │ ldrbeq r8, [r7], #2584 @ 0xa18 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq pc, r9, #192, 6 │ │ │ │ + subeq pc, r9, #80, 6 @ 0x40000001 │ │ │ │ subseq sp, r4, #80, 10 @ 0x14000000 │ │ │ │ teqeq r4, r0 @ │ │ │ │ ldrbeq r7, [ip], #744 @ 0x2e8 │ │ │ │ smlawbeq r7, r0, pc, r8 @ │ │ │ │ strbeq r6, [r9], #2744 @ 0xab8 │ │ │ │ subeq r1, r0, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0x0127b708 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r2, r0 @ │ │ │ │ - subseq sp, r0, #56, 8 @ 0x38000000 │ │ │ │ + subseq ip, r0, #120, 14 @ 0x1e00000 │ │ │ │ ldrbeq r7, [ip], #1128 @ 0x468 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq r2, r9, #32, 28 @ 0x200 │ │ │ │ + subeq r2, r9, #40, 24 @ 0x2800 │ │ │ │ subeq r1, sp, #0, 18 │ │ │ │ @ instruction: 0x01203128 │ │ │ │ @ instruction: 0x01206de0 │ │ │ │ ldrbeq r8, [ip], #1128 @ 0x468 │ │ │ │ @ instruction: 0x012e7038 │ │ │ │ - subseq fp, sp, #56, 16 @ 0x380000 │ │ │ │ + subseq fp, sp, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0x012a5638 │ │ │ │ subseq r3, sp, #208, 6 @ 0x40000003 │ │ │ │ @ instruction: 0x01275628 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r3, ip, #16, 2 │ │ │ │ subeq r0, pc, #112, 16 @ 0x700000 │ │ │ │ - subeq r1, r9, #96 @ 0x60 │ │ │ │ + subeq r0, r9, #160, 28 @ 0xa00 │ │ │ │ strdeq fp, [r7, -r0]! │ │ │ │ subeq r0, pc, #128, 16 @ 0x800000 │ │ │ │ teqeq sl, r0, lsr #10 │ │ │ │ ldrdeq r6, [r0, -r8]! │ │ │ │ @ instruction: 0x0120d0e0 │ │ │ │ @ instruction: 0x012439a8 │ │ │ │ teqpeq fp, r0, ror r7 @ p-variant is OBSOLETE │ │ │ │ @@ -1202976,26 +1202976,26 @@ │ │ │ │ strbpl r4, [lr], #-1357 @ 0xfffffab3 │ │ │ │ @ instruction: 0x463a2053 │ │ │ │ strbpl r4, [r3], #-3669 @ 0xfffff1ab │ │ │ │ stclcs 15, cr4, [lr, #-292] @ 0xfffffedc │ │ │ │ strbmi r4, [sp, #-334] @ 0xfffffeb2 │ │ │ │ stmdbmi lr, {r0, r3, r5, sp}^ │ │ │ │ eorcc r3, sp, #76, 14 @ 0x1300000 │ │ │ │ - subeq pc, r1, #216, 24 @ 0xd800 │ │ │ │ + subeq pc, r1, #208, 24 @ 0xd000 │ │ │ │ cmneq sl, r8, ror #27 │ │ │ │ @ instruction: 0x01a2e5e8 │ │ │ │ @ instruction: 0x01a2e5e8 │ │ │ │ - subeq r0, r2, #40, 10 @ 0xa000000 │ │ │ │ - subeq r0, r2, #176 @ 0xb0 │ │ │ │ - subeq pc, r1, #184, 24 @ 0xb800 │ │ │ │ - subeq r0, r2, #112, 10 @ 0x1c000000 │ │ │ │ + subeq r0, r2, #32, 10 @ 0x8000000 │ │ │ │ + subeq r0, r2, #168 @ 0xa8 │ │ │ │ + subeq pc, r1, #176, 24 @ 0xb000 │ │ │ │ + subeq r0, r2, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0x01a2e5e8 │ │ │ │ @ instruction: 0x01a2e5e8 │ │ │ │ cmneq ip, r8, asr #25 │ │ │ │ - subeq r0, r2, #64, 6 │ │ │ │ + subeq r0, r2, #56, 6 @ 0xe0000000 │ │ │ │ tsteq r5, r0, asr #32 │ │ │ │ @ instruction: 0x01aa8fc8 │ │ │ │ cmneq ip, r8, lsl #27 │ │ │ │ ldrbeq pc, [r8], #-2728 @ 0xfffff558 @ │ │ │ │ cmpmi pc, sl, lsr #24 │ │ │ │ cmpmi r0, r4, asr #26 │ │ │ │ @ instruction: 0x012a4854 │ │ │ │ @@ -1248435,100 +1248435,100 @@ │ │ │ │ stmdbmi r2, {r0, r1, r2, r3, r6, r8, sl, fp, lr}^ │ │ │ │ ldmdbmi r4, {r1, r2, r3, r6, r8, lr}^ │ │ │ │ strmi r4, [sp, #-3663]! @ 0xfffff1b1 │ │ │ │ subpl r5, pc, #536870917 @ 0x20000005 │ │ │ │ andle r0, r0, r0 │ │ │ │ cmneq r2, r8, lsl #17 │ │ │ │ svcgt 0x00ffffff │ │ │ │ - subeq r4, r5, #128, 26 @ 0x2000 │ │ │ │ + subeq r4, r5, #120, 26 @ 0x1e00 │ │ │ │ ... │ │ │ │ andle r0, r0, r4 │ │ │ │ - subeq pc, r9, #216, 10 @ 0x36000000 │ │ │ │ + subeq pc, r9, #208, 10 @ 0x34000000 │ │ │ │ ... │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ cmneq r2, r8, asr #1 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a16650 │ │ │ │ - subseq fp, r6, #72, 28 @ 0x480 │ │ │ │ + subseq ip, r6, #72, 10 @ 0x12000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01261848 │ │ │ │ @ instruction: 0x012bd998 │ │ │ │ ... │ │ │ │ lsreq r0, r8 @ │ │ │ │ - @ instruction: 0x0121da90 │ │ │ │ + @ instruction: 0x0121da28 │ │ │ │ andle r0, r0, r8, lsl r0 │ │ │ │ - subeq r6, r9, #56, 30 @ 0xe0 │ │ │ │ + subeq r6, r9, #48, 30 @ 0xc0 │ │ │ │ ... │ │ │ │ andle r0, r0, r1 │ │ │ │ @ instruction: 0x01623898 │ │ │ │ ... │ │ │ │ andle r0, r0, r4, asr #1 │ │ │ │ - subeq r5, r5, #152, 30 @ 0x260 │ │ │ │ + subeq r5, r5, #144, 30 @ 0x240 │ │ │ │ ... │ │ │ │ andle r0, r0, r0, lsr #32 │ │ │ │ - subeq r4, r5, #64, 30 @ 0x100 │ │ │ │ + subeq r4, r5, #56, 30 @ 0xe0 │ │ │ │ ... │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strheq r4, [r2, #-8]! │ │ │ │ ... │ │ │ │ andle r0, r0, r0, lsl #1 │ │ │ │ - subeq r5, r5, #88, 12 @ 0x5800000 │ │ │ │ + subeq r5, r5, #80, 12 @ 0x5000000 │ │ │ │ ... │ │ │ │ andle r0, r0, r5, asr #1 │ │ │ │ - subeq r6, r5, #112, 2 │ │ │ │ + subeq r6, r5, #104, 2 │ │ │ │ ... │ │ │ │ andle r0, r0, r2 │ │ │ │ - @ instruction: 0x01207940 │ │ │ │ + @ instruction: 0x01207938 │ │ │ │ ... │ │ │ │ andle r0, r0, pc, lsl r0 │ │ │ │ teqeq sp, r0, lsr r9 │ │ │ │ @ instruction: 0x01a7c018 │ │ │ │ subseq r4, pc, #104, 18 @ 0x1a0000 │ │ │ │ ... │ │ │ │ andle r0, r0, r3 │ │ │ │ - subeq ip, r9, #24, 22 @ 0x6000 │ │ │ │ + subeq ip, r9, #16, 22 @ 0x4000 │ │ │ │ ... │ │ │ │ andle r0, r0, r3, lsl r0 │ │ │ │ - subeq sl, r9, #56, 12 @ 0x3800000 │ │ │ │ + subeq sl, r9, #48, 12 @ 0x3000000 │ │ │ │ ... │ │ │ │ lsreq r9, r0 @ │ │ │ │ - subeq r3, r3, #120, 10 @ 0x1e000000 │ │ │ │ + subeq r3, r3, #112, 10 @ 0x1c000000 │ │ │ │ ... │ │ │ │ andle r0, r0, r5, lsr r0 │ │ │ │ - subeq lr, sl, #96, 8 @ 0x60000000 │ │ │ │ + subeq lr, sl, #128, 28 @ 0x800 │ │ │ │ ... │ │ │ │ andle r0, r0, r5 │ │ │ │ - subeq pc, r9, #64, 14 @ 0x1000000 │ │ │ │ + subeq pc, r9, #56, 14 @ 0xe00000 │ │ │ │ ... │ │ │ │ andle r0, r0, r8, lsr #32 │ │ │ │ subeq r1, r0, #8, 30 │ │ │ │ ... │ │ │ │ lsleq r0, r8, #10 │ │ │ │ - subeq r0, r9, #88, 6 @ 0x60000001 │ │ │ │ + subeq r0, r9, #80, 6 @ 0x40000001 │ │ │ │ ... │ │ │ │ andle r0, r0, r0, lsr #1 │ │ │ │ - subeq r5, r5, #64, 16 @ 0x400000 │ │ │ │ + subeq r5, r5, #56, 16 @ 0x380000 │ │ │ │ ... │ │ │ │ andle r0, r0, r0, ror #4 │ │ │ │ - subeq r4, r5, #224, 14 @ 0x3800000 │ │ │ │ + subeq r4, r5, #216, 14 @ 0x3600000 │ │ │ │ ... │ │ │ │ andle r0, r0, r6 │ │ │ │ - subeq pc, r9, #184, 16 @ 0xb80000 │ │ │ │ + subeq pc, r9, #176, 16 @ 0xb00000 │ │ │ │ ... │ │ │ │ andle r0, r0, lr │ │ │ │ - @ instruction: 0x01205620 │ │ │ │ + @ instruction: 0x01205618 │ │ │ │ ... │ │ │ │ svcgt 0x00ffffe0 │ │ │ │ - @ instruction: 0x0121a068 │ │ │ │ + qsubeq sl, r8, r1 │ │ │ │ ... │ │ │ │ svcgt 0x00fffffe │ │ │ │ - subeq sl, r9, #224, 8 @ 0xe0000000 │ │ │ │ + subeq sl, r9, #216, 8 @ 0xd8000000 │ │ │ │ ... │ │ │ │ roreq r7, r8, #4 │ │ │ │ - subseq r9, r6, #232, 30 @ 0x3a0 │ │ │ │ + subseq r8, r6, #120, 22 @ 0x1e000 │ │ │ │ ... │ │ │ │ svcmi 0x0054412a │ │ │ │ @ instruction: 0x2d43494d │ │ │ │ ldrbmi r5, [r0, #-2388] @ 0xfffff6ac │ │ │ │ cmppl r1, #2949120 @ 0x2d0000 │ │ │ │ cmpeq r0, r8, asr #20 │ │ │ │ subseq r1, ip, r4, ror r5 │ │ │ │ @@ -1250149,46 +1250149,46 @@ │ │ │ │ cmpeq r1, pc, asr #8 │ │ │ │ rsbeq r5, r1, ip, asr #28 │ │ │ │ ... │ │ │ │ subeq r0, r0, r0 │ │ │ │ ... │ │ │ │ andeq r0, r6, r0 │ │ │ │ ... │ │ │ │ - subeq lr, r9, #152, 4 @ 0x80000009 │ │ │ │ - subeq lr, r9, #152, 4 @ 0x80000009 │ │ │ │ + subeq lr, r9, #144, 4 │ │ │ │ + subeq lr, r9, #144, 4 │ │ │ │ ... │ │ │ │ - subeq r5, r4, #160, 10 @ 0x28000000 │ │ │ │ - subeq r5, r4, #160, 10 @ 0x28000000 │ │ │ │ + subeq r5, r4, #152, 10 @ 0x26000000 │ │ │ │ + subeq r5, r4, #152, 10 @ 0x26000000 │ │ │ │ ... │ │ │ │ subseq r4, r9, #240, 16 @ 0xf00000 │ │ │ │ subseq r4, r9, #240, 16 @ 0xf00000 │ │ │ │ - subeq r7, r2, #184, 10 @ 0x2e000000 │ │ │ │ - subeq r7, r2, #184, 10 @ 0x2e000000 │ │ │ │ - subeq r5, r0, #208, 12 @ 0xd000000 │ │ │ │ - subeq r5, r0, #208, 12 @ 0xd000000 │ │ │ │ + subeq r7, r2, #120, 10 @ 0x1e000000 │ │ │ │ + subeq r7, r2, #120, 10 @ 0x1e000000 │ │ │ │ + subeq r2, r0, #160, 12 @ 0xa000000 │ │ │ │ + subeq r2, r0, #160, 12 @ 0xa000000 │ │ │ │ ... │ │ │ │ - subeq r3, r2, #112, 24 @ 0x7000 │ │ │ │ - subeq r3, r2, #112, 24 @ 0x7000 │ │ │ │ + subeq r7, r0, #80, 30 @ 0x140 │ │ │ │ + subeq r7, r0, #80, 30 @ 0x140 │ │ │ │ ... │ │ │ │ - subseq r5, sl, #200, 14 @ 0x3200000 │ │ │ │ - subseq r5, sl, #200, 14 @ 0x3200000 │ │ │ │ + subseq r3, sl, #104, 22 @ 0x1a000 │ │ │ │ + subseq r3, sl, #104, 22 @ 0x1a000 │ │ │ │ ... │ │ │ │ - subeq r6, r9, #240, 26 @ 0x3c00 │ │ │ │ - subeq r6, r9, #240, 26 @ 0x3c00 │ │ │ │ + subeq r6, r9, #232, 26 @ 0x3a00 │ │ │ │ + subeq r6, r9, #232, 26 @ 0x3a00 │ │ │ │ ... │ │ │ │ subseq r9, r4, #192, 22 @ 0x30000 │ │ │ │ subseq r9, r4, #192, 22 @ 0x30000 │ │ │ │ ... │ │ │ │ - subeq r9, r5, #144 @ 0x90 │ │ │ │ - subeq r9, r5, #144 @ 0x90 │ │ │ │ - subeq r1, r2, #96, 14 @ 0x1800000 │ │ │ │ - subeq r1, r2, #96, 14 @ 0x1800000 │ │ │ │ + subeq r9, r5, #136 @ 0x88 │ │ │ │ + subeq r9, r5, #136 @ 0x88 │ │ │ │ + subseq sl, fp, #240, 8 @ 0xf0000000 │ │ │ │ + subseq sl, fp, #240, 8 @ 0xf0000000 │ │ │ │ ... │ │ │ │ - subeq r2, r9, #216, 22 @ 0x36000 │ │ │ │ - subeq r2, r9, #216, 22 @ 0x36000 │ │ │ │ + subeq r2, r9, #208, 22 @ 0x34000 │ │ │ │ + subeq r2, r9, #208, 22 @ 0x34000 │ │ │ │ ... │ │ │ │ strbpl r4, [lr], #-2346 @ 0xfffff6d6 │ │ │ │ stmdbmi r4, {r0, r3, r6, r9, sl, fp, lr}^ │ │ │ │ cmpmi r8, r6, asr sp │ │ │ │ eoreq r4, sl, r3, asr r8 │ │ │ │ cmpmi r4, r3, asr sp │ │ │ │ andeq r4, r0, r4, asr r1 │ │ │ │ @@ -1262126,21 +1262126,20 @@ │ │ │ │ ldrdeq r0, [r0, r8]! │ │ │ │ cmneq r2, r8, asr #32 │ │ │ │ ... │ │ │ │ lsreq r0, r8, #6 │ │ │ │ @ instruction: 0x01627f98 │ │ │ │ roreq r0, r0, #14 │ │ │ │ qdsubeq r8, r8, r2 │ │ │ │ - subeq r2, r9, #216, 22 @ 0x36000 │ │ │ │ - cmneq r2, r8, lsr r0 │ │ │ │ + ... │ │ │ │ + subseq r3, sl, #104, 22 @ 0x1a000 │ │ │ │ + subseq r4, sl, #104, 22 @ 0x1a000 │ │ │ │ ... │ │ │ │ roreq r0, r0, r6 │ │ │ │ cmneq r2, r8, ror #4 │ │ │ │ - subeq r6, r9, #240, 26 @ 0x3c00 │ │ │ │ - subeq r6, r9, #56, 30 @ 0xe0 │ │ │ │ ... │ │ │ │ lsleq r0, r8, r4 │ │ │ │ ldrdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ ... │ │ │ │ roreq r0, r0, #9 │ │ │ │ strheq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ ... │ │ │ │ @@ -1262166,17 +1262165,14 @@ │ │ │ │ cmneq r2, r8, lsl #8 │ │ │ │ strdeq ip, [r1, r8]! │ │ │ │ cmneq r4, r8, lsl #2 │ │ │ │ ... │ │ │ │ lsleq r0, r8, #25 │ │ │ │ cmneq r4, r8, asr r1 │ │ │ │ ... │ │ │ │ - subeq r9, r5, #144 @ 0x90 │ │ │ │ - subeq r6, r6, #240, 20 @ 0xf0000 │ │ │ │ - ... │ │ │ │ @ instruction: 0x01a1f2c8 │ │ │ │ @ instruction: 0x01628298 │ │ │ │ ... │ │ │ │ @ instruction: 0x01ac65a0 │ │ │ │ cmneq sp, r8, ror #31 │ │ │ │ lsreq r0, r8 @ │ │ │ │ cmneq r2, r8, asr #31 │ │ │ │ @@ -1262195,16 +1262191,16 @@ │ │ │ │ ... │ │ │ │ lsleq r0, r8, r9 │ │ │ │ cmneq r2, r8, lsr #2 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a1f3b8 │ │ │ │ strdeq r8, [r2, #-40]! @ 0xffffffd8 │ │ │ │ ... │ │ │ │ - subeq r3, r2, #112, 24 @ 0x7000 │ │ │ │ - @ instruction: 0x01207940 │ │ │ │ + subeq r6, r9, #232, 26 @ 0x3a00 │ │ │ │ + subeq r6, r9, #48, 30 @ 0xc0 │ │ │ │ ... │ │ │ │ lsleq r0, r0, #26 │ │ │ │ cmneq r4, r8, ror #2 │ │ │ │ ... │ │ │ │ lsleq r0, r0, ip │ │ │ │ cmneq r2, r8, asr r2 │ │ │ │ ... │ │ │ │ @@ -1262219,16 +1262215,17 @@ │ │ │ │ @ instruction: 0x01a1d6a8 │ │ │ │ cmneq r4, r8, asr #3 │ │ │ │ ... │ │ │ │ lsreq r0, r8, #26 │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ lsleq r0, r8 @ │ │ │ │ cmneq r2, r8, lsr #8 │ │ │ │ - subseq r5, sl, #200, 14 @ 0x3200000 │ │ │ │ - subseq r6, sl, #32, 14 @ 0x800000 │ │ │ │ + ... │ │ │ │ + subeq r9, r5, #136 @ 0x88 │ │ │ │ + subeq r6, r6, #232, 20 @ 0xe8000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa8848 │ │ │ │ cmneq r2, r8, asr #8 │ │ │ │ ... │ │ │ │ strdeq r0, [r0, r8]! │ │ │ │ strdeq r4, [r4, #-8]! │ │ │ │ @ instruction: 0x01a1d388 │ │ │ │ @@ -1262240,16 +1262237,14 @@ │ │ │ │ @ instruction: 0x01a1c320 │ │ │ │ cmneq r3, r8, lsr #32 │ │ │ │ lsreq r0, r8, r7 │ │ │ │ cmneq r2, r8, asr #1 │ │ │ │ ... │ │ │ │ lsreq r0, r8 @ │ │ │ │ cmneq r2, r8, ror #3 │ │ │ │ - subeq lr, r9, #152, 4 @ 0x80000009 │ │ │ │ - subeq sl, r9, #56, 12 @ 0x3800000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a1f4a8 │ │ │ │ cmneq r2, r8, lsl #7 │ │ │ │ ... │ │ │ │ strdeq pc, [r1, r8]! │ │ │ │ @ instruction: 0x01628398 │ │ │ │ ... │ │ │ │ @@ -1262267,14 +1262262,17 @@ │ │ │ │ ... │ │ │ │ lsleq r0, r8, #15 │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ ... │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ cmneq r2, r8, lsr #32 │ │ │ │ ... │ │ │ │ + subseq sl, fp, #240, 8 @ 0xf0000000 │ │ │ │ + subseq sl, fp, #248, 16 @ 0xf80000 │ │ │ │ + ... │ │ │ │ @ instruction: 0x01a30e38 │ │ │ │ cmneq ip, r8, asr #32 │ │ │ │ ... │ │ │ │ @ instruction: 0x01ac5ab0 │ │ │ │ cmneq r2, r8, asr #5 │ │ │ │ ... │ │ │ │ lsreq r0, r8, #16 │ │ │ │ @@ -1262294,14 +1262292,17 @@ │ │ │ │ ... │ │ │ │ strdeq r0, [r0, r0]! @ │ │ │ │ cmneq r4, r8, lsr r1 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a1cb40 │ │ │ │ cmneq r4, r8, lsr #3 │ │ │ │ ... │ │ │ │ + subeq lr, r9, #144, 4 │ │ │ │ + subeq sl, r9, #48, 12 @ 0x3000000 │ │ │ │ + ... │ │ │ │ @ instruction: 0x01a1f250 │ │ │ │ cmneq r2, r8, ror #2 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a22c48 │ │ │ │ cmneq r2, r8, ror #3 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a17488 │ │ │ │ @@ -1262337,19 +1262338,16 @@ │ │ │ │ ... │ │ │ │ lsleq r0, r8 @ │ │ │ │ cmneq r2, r8, lsl #2 │ │ │ │ ... │ │ │ │ asreq r0, r8, #17 │ │ │ │ strheq r8, [r2, #-8]! │ │ │ │ ... │ │ │ │ - subeq r1, r2, #96, 14 @ 0x1800000 │ │ │ │ - subeq r1, r2, #160, 22 @ 0x28000 │ │ │ │ - ... │ │ │ │ - subeq r5, r0, #208, 12 @ 0xd000000 │ │ │ │ - subeq r6, r0, #248, 12 @ 0xf800000 │ │ │ │ + subeq r7, r2, #120, 10 @ 0x1e000000 │ │ │ │ + cmneq ip, r8, lsl #13 │ │ │ │ ... │ │ │ │ roreq r0, r8, sp │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ ... │ │ │ │ lsreq r0, r8, #11 │ │ │ │ cmneq r2, r8, asr #8 │ │ │ │ ... │ │ │ │ @@ -1262381,22 +1262379,23 @@ │ │ │ │ ... │ │ │ │ @ instruction: 0x01ac61e0 │ │ │ │ cmneq r2, r8, lsl #9 │ │ │ │ ... │ │ │ │ asreq r0, r0, #13 │ │ │ │ cmneq r2, r8, asr #5 │ │ │ │ ... │ │ │ │ - subeq r7, r2, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq ip, r8, lsl #13 │ │ │ │ strdeq r0, [r0, r8]! │ │ │ │ cmneq r2, r8, ror r2 │ │ │ │ ... │ │ │ │ ldrdeq r0, [r0, r0]! @ │ │ │ │ cmneq r2, r8, lsr r4 │ │ │ │ ... │ │ │ │ + subeq r2, r0, #160, 12 @ 0xa000000 │ │ │ │ + subeq r3, r0, #200, 26 @ 0x3200 │ │ │ │ + ... │ │ │ │ ldrdeq pc, [r1, r0]! │ │ │ │ cmneq r2, r8, lsr #7 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a1f480 │ │ │ │ cmneq r2, r8, ror r3 │ │ │ │ ... │ │ │ │ ldrdeq r0, [r0, r8]! │ │ │ │ @@ -1262450,14 +1262449,17 @@ │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ ldrdeq ip, [r1, r0]! │ │ │ │ ldrdeq r4, [r4, #-8]! │ │ │ │ ... │ │ │ │ roreq r0, r8, #23 │ │ │ │ cmneq r2, r8, ror #8 │ │ │ │ ... │ │ │ │ + subeq r7, r0, #80, 30 @ 0x140 │ │ │ │ + @ instruction: 0x01207938 │ │ │ │ + ... │ │ │ │ asreq r0, r0, sp │ │ │ │ cmneq r2, r8, ror r4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01ac6460 │ │ │ │ strheq r8, [sp, #-232]! @ 0xffffff18 │ │ │ │ ... │ │ │ │ lsleq r0, r8, #10 │ │ │ │ @@ -1262470,19 +1262472,19 @@ │ │ │ │ cmneq r2, r8, asr pc │ │ │ │ ... │ │ │ │ asreq r0, r0, r3 │ │ │ │ cmneq r2, r8, lsl #31 │ │ │ │ ... │ │ │ │ ldrdeq sl, [r0, r0]! │ │ │ │ strheq r4, [r4, #-24]! @ 0xffffffe8 │ │ │ │ + subeq r5, r4, #152, 10 @ 0x26000000 │ │ │ │ + subeq r3, r5, #32, 4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a1f368 │ │ │ │ cmneq r2, r8, ror #5 │ │ │ │ - subeq r5, r4, #160, 10 @ 0x28000000 │ │ │ │ - subeq r3, r5, #40, 4 @ 0x80000002 │ │ │ │ ... │ │ │ │ subseq r9, r4, #192, 22 @ 0x30000 │ │ │ │ subseq r9, r4, #128, 30 @ 0x200 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a1f458 │ │ │ │ cmneq r2, r8, asr #6 │ │ │ │ ... │ │ │ │ @@ -1262494,14 +1262496,17 @@ │ │ │ │ ... │ │ │ │ roreq r0, r8, #18 │ │ │ │ cmneq r2, r8, ror #3 │ │ │ │ ... │ │ │ │ lsreq r0, r0, sl │ │ │ │ cmneq r2, r8, asr r1 │ │ │ │ ... │ │ │ │ + subeq r2, r9, #208, 22 @ 0x34000 │ │ │ │ + cmneq r2, r8, lsr r0 │ │ │ │ + ... │ │ │ │ @ instruction: 0x01a1cd48 │ │ │ │ strdeq r8, [r2, #-8]! │ │ │ │ ... │ │ │ │ lsleq r0, r0 @ │ │ │ │ strheq r3, [r4, #-136]! @ 0xffffff78 │ │ │ │ ... │ │ │ │ ldclmi 14, cr4, [r2, #-168] @ 0xffffff58 │ │ │ │ @@ -1262620,16 +1262625,16 @@ │ │ │ │ strdeq r4, [r4, #-8]! │ │ │ │ strdeq r4, [r4, #-8]! │ │ │ │ cmneq r4, r8, lsr #3 │ │ │ │ cmneq r4, r8, lsr #3 │ │ │ │ cmneq sp, r8, ror #31 │ │ │ │ cmneq sp, r8, ror #31 │ │ │ │ ... │ │ │ │ - subseq r6, sl, #32, 14 @ 0x800000 │ │ │ │ - subseq r6, sl, #32, 14 @ 0x800000 │ │ │ │ + subseq r4, sl, #104, 22 @ 0x1a000 │ │ │ │ + subseq r4, sl, #104, 22 @ 0x1a000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #6 │ │ │ │ cmneq r2, r8, asr #6 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #3 │ │ │ │ cmneq r2, r8, ror #3 │ │ │ │ strdeq r3, [r4, #-152]! @ 0xffffff68 │ │ │ │ @@ -1262682,45 +1262687,45 @@ │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #2 │ │ │ │ cmneq r2, r8, ror #2 │ │ │ │ ... │ │ │ │ cmneq r4, r8, lsl #2 │ │ │ │ cmneq r4, r8, lsl #2 │ │ │ │ ... │ │ │ │ - subeq r3, r5, #40, 4 @ 0x80000002 │ │ │ │ - subeq r3, r5, #40, 4 @ 0x80000002 │ │ │ │ + subeq r3, r5, #32, 4 │ │ │ │ + subeq r3, r5, #32, 4 │ │ │ │ ... │ │ │ │ - subeq r6, r0, #248, 12 @ 0xf800000 │ │ │ │ - subeq r6, r0, #248, 12 @ 0xf800000 │ │ │ │ + subeq r3, r0, #200, 26 @ 0x3200 │ │ │ │ + subeq r3, r0, #200, 26 @ 0x3200 │ │ │ │ ... │ │ │ │ strheq r4, [ip, #-184]! @ 0xffffff48 │ │ │ │ strheq r4, [ip, #-184]! @ 0xffffff48 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr r4 │ │ │ │ cmneq r2, r8, asr r4 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #5 │ │ │ │ cmneq r2, r8, asr #5 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr pc │ │ │ │ cmneq r2, r8, lsr pc │ │ │ │ ... │ │ │ │ - @ instruction: 0x01207940 │ │ │ │ - @ instruction: 0x01207940 │ │ │ │ + @ instruction: 0x01207938 │ │ │ │ + @ instruction: 0x01207938 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #32 │ │ │ │ cmneq r2, r8, lsr #32 │ │ │ │ strdeq r8, [r2, #-8]! │ │ │ │ strdeq r8, [r2, #-8]! │ │ │ │ cmneq r2, r8, lsl #9 │ │ │ │ cmneq r2, r8, lsl #9 │ │ │ │ - subeq r6, r9, #56, 30 @ 0xe0 │ │ │ │ - subeq r6, r9, #56, 30 @ 0xe0 │ │ │ │ - subeq sl, r9, #56, 12 @ 0x3800000 │ │ │ │ - subeq sl, r9, #56, 12 @ 0x3800000 │ │ │ │ + subeq r6, r9, #48, 30 @ 0xc0 │ │ │ │ + subeq r6, r9, #48, 30 @ 0xc0 │ │ │ │ + subeq sl, r9, #48, 12 @ 0x3000000 │ │ │ │ + subeq sl, r9, #48, 12 @ 0x3000000 │ │ │ │ ... │ │ │ │ strdeq r8, [r2, #-40]! @ 0xffffffd8 │ │ │ │ strdeq r8, [r2, #-40]! @ 0xffffffd8 │ │ │ │ ... │ │ │ │ strdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ strdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ ... │ │ │ │ @@ -1262822,27 +1262827,27 @@ │ │ │ │ cmneq r2, r8, lsl r0 │ │ │ │ ... │ │ │ │ cmneq r4, r8, asr #20 │ │ │ │ cmneq r4, r8, asr #20 │ │ │ │ ... │ │ │ │ qdsubeq r8, r8, r2 │ │ │ │ qdsubeq r8, r8, r2 │ │ │ │ - subeq r6, r6, #240, 20 @ 0xf0000 │ │ │ │ - subeq r6, r6, #240, 20 @ 0xf0000 │ │ │ │ + subeq r6, r6, #232, 20 @ 0xe8000 │ │ │ │ + subeq r6, r6, #232, 20 @ 0xe8000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror pc │ │ │ │ cmneq r2, r8, ror pc │ │ │ │ cmneq r4, r8, lsr r1 │ │ │ │ cmneq r4, r8, lsr r1 │ │ │ │ ... │ │ │ │ ldrdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ ldrdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ ... │ │ │ │ - subeq r1, r2, #160, 22 @ 0x28000 │ │ │ │ - subeq r1, r2, #160, 22 @ 0x28000 │ │ │ │ + subseq sl, fp, #248, 16 @ 0xf80000 │ │ │ │ + subseq sl, fp, #248, 16 @ 0xf80000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr pc │ │ │ │ cmneq r2, r8, asr pc │ │ │ │ cmneq r2, r8, lsl #2 │ │ │ │ cmneq r2, r8, lsl #2 │ │ │ │ ... │ │ │ │ subseq r9, r4, #128, 30 @ 0x200 │ │ │ │ @@ -1262876,14 +1262881,17 @@ │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ lsleq r0, r0, #16 │ │ │ │ ... │ │ │ │ cmneq r3, r8, lsr #32 │ │ │ │ @ instruction: 0x01a1c320 │ │ │ │ ... │ │ │ │ + subseq sl, fp, #248, 16 @ 0xf80000 │ │ │ │ + subseq sl, fp, #240, 8 @ 0xf0000000 │ │ │ │ + ... │ │ │ │ strheq r4, [r4, #-24]! @ 0xffffffe8 │ │ │ │ lsreq r0, r8, ip │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #5 │ │ │ │ asreq r0, r0, #13 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr r4 │ │ │ │ @@ -1262930,43 +1262938,35 @@ │ │ │ │ subseq r4, r9, #240, 16 @ 0xf00000 │ │ │ │ strheq r8, [sp, #-232]! @ 0xffffff18 │ │ │ │ @ instruction: 0x01ac6460 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #31 │ │ │ │ lsreq r0, r8 @ │ │ │ │ ... │ │ │ │ - @ instruction: 0x01207940 │ │ │ │ - subeq r3, r2, #112, 24 @ 0x7000 │ │ │ │ - ... │ │ │ │ cmneq r2, r8, ror #2 │ │ │ │ @ instruction: 0x01a1f250 │ │ │ │ ... │ │ │ │ - subeq r1, r2, #160, 22 @ 0x28000 │ │ │ │ - subeq r1, r2, #96, 14 @ 0x1800000 │ │ │ │ - ... │ │ │ │ - subeq r6, r9, #56, 30 @ 0xe0 │ │ │ │ - subeq r6, r9, #240, 26 @ 0x3c00 │ │ │ │ - ... │ │ │ │ strdeq r8, [r2, #-40]! @ 0xffffffd8 │ │ │ │ @ instruction: 0x01a1f3b8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01644198 │ │ │ │ @ instruction: 0x01a1cb18 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #7 │ │ │ │ ldrdeq pc, [r1, r0]! │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #31 │ │ │ │ lsleq r0, r0 @ │ │ │ │ - subeq sl, r9, #56, 12 @ 0x3800000 │ │ │ │ - subeq lr, r9, #152, 4 @ 0x80000009 │ │ │ │ ... │ │ │ │ cmneq r4, r8, lsl #3 │ │ │ │ strdeq ip, [r1, r0]! │ │ │ │ ... │ │ │ │ + subseq r4, sl, #104, 22 @ 0x1a000 │ │ │ │ + subseq r3, sl, #104, 22 @ 0x1a000 │ │ │ │ + ... │ │ │ │ strheq r4, [ip, #-184]! @ 0xffffff48 │ │ │ │ @ instruction: 0x01a17460 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror r0 │ │ │ │ lsreq r0, r8, #16 │ │ │ │ cmneq r3, r8, lsr r4 │ │ │ │ lsleq r0, r0, #11 │ │ │ │ @@ -1262983,14 +1262983,16 @@ │ │ │ │ lsleq r0, r8, r4 │ │ │ │ ... │ │ │ │ ldrdeq r8, [r2, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0x01a17550 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #1 │ │ │ │ lsreq r0, r8, r7 │ │ │ │ + subeq r6, r6, #232, 20 @ 0xe8000 │ │ │ │ + subeq r9, r5, #136 @ 0x88 │ │ │ │ ... │ │ │ │ cmneq ip, r8, asr #27 │ │ │ │ @ instruction: 0x01a17488 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr r1 │ │ │ │ lsreq r0, r0, sl │ │ │ │ ... │ │ │ │ @@ -1263002,26 +1263004,25 @@ │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #2 │ │ │ │ roreq r0, r0, #19 │ │ │ │ ... │ │ │ │ strdeq r8, [r2, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0x01a1d388 │ │ │ │ ... │ │ │ │ + subeq sl, r9, #48, 12 @ 0x3000000 │ │ │ │ + subeq lr, r9, #144, 4 │ │ │ │ strdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ lsreq r0, r0, #7 │ │ │ │ ... │ │ │ │ cmneq r2, r8 │ │ │ │ @ instruction: 0x01a1ce60 │ │ │ │ ... │ │ │ │ cmneq sp, r8, lsl r1 │ │ │ │ @ instruction: 0x01ac66e0 │ │ │ │ ... │ │ │ │ - subeq r3, r5, #40, 4 @ 0x80000002 │ │ │ │ - subeq r5, r4, #160, 10 @ 0x28000000 │ │ │ │ - ... │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ lsreq r0, r8, #26 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror pc │ │ │ │ lsleq r0, r0, #6 │ │ │ │ @ instruction: 0x01628298 │ │ │ │ @ instruction: 0x01a1f2c8 │ │ │ │ @@ -1263036,21 +1263037,19 @@ │ │ │ │ ldrdeq r2, [r2, r0]! │ │ │ │ cmneq r4, r8, lsl r1 │ │ │ │ roreq r0, r8, #13 │ │ │ │ ... │ │ │ │ cmneq sp, r8, ror #31 │ │ │ │ @ instruction: 0x01ac65a0 │ │ │ │ ... │ │ │ │ - subeq r6, r6, #240, 20 @ 0xf0000 │ │ │ │ - subeq r9, r5, #144 @ 0x90 │ │ │ │ + @ instruction: 0x01207938 │ │ │ │ + subeq r7, r0, #80, 30 @ 0x140 │ │ │ │ ... │ │ │ │ cmneq r4, r8, ror #1 │ │ │ │ strdeq ip, [r1, r8]! │ │ │ │ - subeq r6, r0, #248, 12 @ 0xf800000 │ │ │ │ - subeq r5, r0, #208, 12 @ 0xd000000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ roreq r0, r8, sp │ │ │ │ cmneq r2, r8, asr r2 │ │ │ │ lsleq r0, r0, ip │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #6 │ │ │ │ @@ -1263096,14 +1263095,17 @@ │ │ │ │ lsreq r0, r8 @ │ │ │ │ ... │ │ │ │ ldrdeq r4, [r4, #-8]! │ │ │ │ ldrdeq ip, [r1, r0]! │ │ │ │ cmneq r4, r8, lsl #2 │ │ │ │ strdeq ip, [r1, r8]! │ │ │ │ ... │ │ │ │ + subeq r3, r0, #200, 26 @ 0x3200 │ │ │ │ + subeq r2, r0, #160, 12 @ 0xa000000 │ │ │ │ + ... │ │ │ │ strheq r8, [r2, #-40]! @ 0xffffffd8 │ │ │ │ strdeq pc, [r1, r0]! │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr pc │ │ │ │ lsleq r0, r0, r7 │ │ │ │ @ instruction: 0x016d8198 │ │ │ │ @ instruction: 0x01ac5830 │ │ │ │ @@ -1263125,26 +1263127,26 @@ │ │ │ │ ldrdeq pc, [r1, r8]! │ │ │ │ cmneq r3, r8, lsl #1 │ │ │ │ @ instruction: 0x01a1f700 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl #5 │ │ │ │ @ instruction: 0x01a1f2a0 │ │ │ │ ... │ │ │ │ - subseq r6, sl, #32, 14 @ 0x800000 │ │ │ │ - subseq r5, sl, #200, 14 @ 0x3200000 │ │ │ │ - ... │ │ │ │ cmneq r4, r8, asr #1 │ │ │ │ @ instruction: 0x01a1cca8 │ │ │ │ ... │ │ │ │ cmneq ip, r8, lsl #13 │ │ │ │ - subeq r7, r2, #184, 10 @ 0x2e000000 │ │ │ │ + subeq r7, r2, #120, 10 @ 0x1e000000 │ │ │ │ ... │ │ │ │ cmneq r4, r8, asr r1 │ │ │ │ lsleq r0, r8, #25 │ │ │ │ ... │ │ │ │ + subeq r3, r5, #32, 4 │ │ │ │ + subeq r5, r4, #152, 10 @ 0x26000000 │ │ │ │ + ... │ │ │ │ strheq r8, [r2, #-8]! │ │ │ │ asreq r0, r8, #17 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #8 │ │ │ │ lsreq r0, r8, #11 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr r0 │ │ │ │ @@ -1263181,14 +1263183,17 @@ │ │ │ │ lsleq r0, r0 @ │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl r0 │ │ │ │ asreq r0, r0, #8 │ │ │ │ subseq r9, r4, #128, 30 @ 0x200 │ │ │ │ subseq r9, r4, #192, 22 @ 0x30000 │ │ │ │ ... │ │ │ │ + subeq r6, r9, #48, 30 @ 0xc0 │ │ │ │ + subeq r6, r9, #232, 26 @ 0x3a00 │ │ │ │ + ... │ │ │ │ cmneq r2, r8, ror #30 │ │ │ │ @ instruction: 0x01a1ceb0 │ │ │ │ cmneq r2, r8, asr pc │ │ │ │ roreq r0, r8, r3 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #6 │ │ │ │ asreq r0, r8, #12 │ │ │ │ @@ -1273301,51 +1273306,51 @@ │ │ │ │ andeq r0, r1, r0 │ │ │ │ ... │ │ │ │ andeq r0, r1, r0 │ │ │ │ ... │ │ │ │ andhi r0, r0, r0 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl #1 │ │ │ │ - subeq r1, r2, #216, 22 @ 0x36000 │ │ │ │ + subseq sl, fp, #40, 18 @ 0xa0000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr r4 │ │ │ │ - subseq r5, r9, #240, 20 @ 0xf0000 │ │ │ │ + subseq r4, r9, #136, 2 @ 0x22 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #31 │ │ │ │ subseq ip, r5, #24 │ │ │ │ ... │ │ │ │ strheq r8, [r2, #-56]! @ 0xffffffc8 │ │ │ │ - subeq r0, r8, #56, 2 │ │ │ │ + subeq pc, r7, #72, 24 @ 0x4800 │ │ │ │ ... │ │ │ │ strheq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ ldrbeq sl, [fp], #1352 @ 0x548 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl #9 │ │ │ │ strdeq fp, [lr, -r0]! │ │ │ │ ... │ │ │ │ qdsubeq r8, r8, r2 │ │ │ │ - subeq lr, sl, #48, 14 @ 0xc00000 │ │ │ │ + subeq pc, sl, #80 @ 0x50 │ │ │ │ ... │ │ │ │ ldrdeq r8, [r2, #-8]! │ │ │ │ - subeq sl, lr, #64, 14 @ 0x1000000 │ │ │ │ + subeq sl, lr, #120, 30 @ 0x1e0 │ │ │ │ ... │ │ │ │ rsceq ip, r5, r8, lsr r1 │ │ │ │ strbeq r9, [fp], #4016 @ 0xfb0 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #31 │ │ │ │ @ instruction: 0x01289bb0 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #2 │ │ │ │ - subeq pc, r5, #0, 4 │ │ │ │ + subeq ip, r5, #232, 2 @ 0x3a │ │ │ │ ... │ │ │ │ strdeq r8, [r2, #-40]! @ 0xffffffd8 │ │ │ │ - subeq pc, sl, #64, 28 @ 0x400 │ │ │ │ + subeq sp, sl, #40, 4 @ 0x80000002 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #31 │ │ │ │ - subeq sp, r4, #136, 26 @ 0x2200 │ │ │ │ + subeq sp, r4, #208, 28 @ 0xd00 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror r0 │ │ │ │ teqeq r8, r8, asr r9 │ │ │ │ ... │ │ │ │ cmneq r2, r8, rrx │ │ │ │ strdeq lr, [r8, -r0]! │ │ │ │ cmneq r2, r8, ror r2 │ │ │ │ @@ -1273354,51 +1273359,51 @@ │ │ │ │ ldrdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ subseq r4, r1, #128 @ 0x80 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #1 │ │ │ │ teqeq r8, r0, lsl #25 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #2 │ │ │ │ - subeq r9, r0, #168, 14 @ 0x2a00000 │ │ │ │ + subeq r9, r0, #208 @ 0xd0 │ │ │ │ ... │ │ │ │ strdeq r7, [r2, #-248]! @ 0xffffff08 │ │ │ │ - subseq fp, lr, #40, 24 @ 0x2800 │ │ │ │ + subseq r9, lr, #224, 2 @ 0x38 │ │ │ │ ... │ │ │ │ cmneq r2, r8 │ │ │ │ - subseq fp, lr, #56, 26 @ 0xe00 │ │ │ │ + subseq r9, lr, #248, 2 @ 0x3e │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl r3 │ │ │ │ - subeq pc, r9, #56, 18 @ 0xe0000 │ │ │ │ + subeq ip, r9, #176, 28 @ 0xb00 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror pc │ │ │ │ subseq fp, r0, #48, 24 @ 0x3000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #30 │ │ │ │ - subeq r0, sl, #192, 26 @ 0x3000 │ │ │ │ + subeq r0, sl, #128, 26 @ 0x2000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, asr #6 │ │ │ │ - subeq r5, r9, #24, 14 @ 0x600000 │ │ │ │ + subeq r4, r9, #64, 28 @ 0x400 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #5 │ │ │ │ - subseq sl, fp, #184, 24 @ 0xb800 │ │ │ │ + subseq r9, fp, #216, 6 @ 0x60000003 │ │ │ │ ... │ │ │ │ @ instruction: 0x01628398 │ │ │ │ - subseq fp, sl, #24, 24 @ 0x1800 │ │ │ │ + subseq sl, sl, #80, 2 │ │ │ │ ... │ │ │ │ @ instruction: 0x01627f98 │ │ │ │ - subseq r7, sl, #40, 18 @ 0xa0000 │ │ │ │ + subseq r4, sl, #128, 12 @ 0x8000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01220798 │ │ │ │ - subseq r9, fp, #232, 6 @ 0xa0000003 │ │ │ │ + subseq r7, fp, #192, 14 @ 0x3000000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl #31 │ │ │ │ ldrbeq ip, [sp], #3016 @ 0xbc8 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl #7 │ │ │ │ - subseq sp, r5, #56, 24 @ 0x3800 │ │ │ │ + subseq sp, r5, #88, 12 @ 0x5800000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #4 │ │ │ │ ldrdeq r8, [r5, -r8]! @ │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr #8 │ │ │ │ teqeq r6, r8, asr pc │ │ │ │ ... │ │ │ │ @@ -1273408,35 +1273413,35 @@ │ │ │ │ cmneq r2, r8, lsr pc │ │ │ │ @ instruction: 0x012923e8 │ │ │ │ ... │ │ │ │ strdeq r8, [r2, #-8]! │ │ │ │ msreq (UNDEF: 56), r8, lsl #14 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr r3 │ │ │ │ - subseq r6, fp, #224, 28 @ 0xe00 │ │ │ │ + subseq r6, fp, #16, 24 @ 0x1000 │ │ │ │ ... │ │ │ │ strheq r8, [r2, #-8]! │ │ │ │ - subeq r2, r0, #136, 20 @ 0x88000 │ │ │ │ + subeq r1, r0, #136, 4 @ 0x80000008 │ │ │ │ ... │ │ │ │ @ instruction: 0x01628098 │ │ │ │ teqeq r8, r0 @ │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsr r4 │ │ │ │ - subeq r3, r7, #160, 14 @ 0x2800000 │ │ │ │ + subeq r3, r7, #152, 10 @ 0x26000000 │ │ │ │ ... │ │ │ │ cmneq r2, r8, lsl r0 │ │ │ │ teqeq r0, r0, asr lr │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #30 │ │ │ │ - subseq r3, fp, #128, 18 @ 0x200000 │ │ │ │ + subseq r3, fp, #208, 30 @ 0x340 │ │ │ │ cmneq r2, r8, asr pc │ │ │ │ ldrbeq ip, [r7], #568 @ 0x238 │ │ │ │ ... │ │ │ │ cmneq r2, r8, ror #6 │ │ │ │ - subseq ip, pc, #48, 20 @ 0x30000 │ │ │ │ + subseq sl, pc, #136, 12 @ 0x8800000 │ │ │ │ ... │ │ │ │ stmdbmi lr, {r1, r3, r5, r8, sl, ip, lr}^ │ │ │ │ subspl r2, r4, r1, asr sp │ │ │ │ cmpeq sp, sl, lsr #6 │ │ │ │ eorseq lr, r6, ip, asr #21 │ │ │ │ andeq r0, pc, ip, lsl r2 @ │ │ │ │ ldceq 0, cr0, [r5, #-0] │ │ │ │ @@ -1286129,15 +1286134,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq r5, r3, #128, 20 @ 0x80000 │ │ │ │ + subeq r4, r3, #160, 18 @ 0x280000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -1290390,15 +1290395,15 @@ │ │ │ │ mrrceq 4, 4, r4, r2, cr3 │ │ │ │ ldrbmi r4, [r2, -r4, lsl #2] │ │ │ │ bcs 160ef80 <__bss_end__@@Base+0x7b21c4> │ │ │ │ stmdacs r0!, {r4, r6, fp, ip} │ │ │ │ @ instruction: 0xf7b4f9c0 │ │ │ │ @ instruction: 0x012b7800 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r1, r5, #80, 14 @ 0x1400000 │ │ │ │ + subseq r0, r5, #104, 8 @ 0x68000000 │ │ │ │ teqeq lr, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, lsr #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r3, sp, #128, 30 @ 0x200 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq r8, r8, sp, sp │ │ │ │ @@ -1290409,15 +1290414,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #16, 10 @ 0x4000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012ba578 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r0, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ - subseq r1, r5, #160, 12 @ 0xa000000 │ │ │ │ + subseq r0, r5, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0x012ad990 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq r6, r0, pc, r2 @ │ │ │ │ teqeq r0, r8, lsl #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -1290434,15 +1290439,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #64, 14 @ 0x1000000 │ │ │ │ teqeq r1, r8, lsr #29 │ │ │ │ @ instruction: 0x012bc748 │ │ │ │ @ instruction: 0x012b1398 │ │ │ │ teqeq r1, r0, lsl #30 │ │ │ │ - subseq r1, r5, #56, 10 @ 0xe000000 │ │ │ │ + subseq r0, r5, #192, 4 │ │ │ │ teqeq r2, r8, ror #14 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01268400 │ │ │ │ teqeq ip, r0, lsl #11 │ │ │ │ teqpeq r3, r0, lsl r9 @ p-variant is OBSOLETE │ │ │ │ @@ -1290459,28 +1290464,28 @@ │ │ │ │ @ instruction: 0x01211720 │ │ │ │ teqeq fp, r0, ror #3 │ │ │ │ subeq r6, r3, #64, 18 @ 0x100000 │ │ │ │ teqeq r1, r8, asr #25 │ │ │ │ teqeq fp, r0, asr #17 │ │ │ │ @ instruction: 0x012b2558 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r1, r5, #72, 8 @ 0x48000000 │ │ │ │ + subseq r0, r5, #192, 2 @ 0x30 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqpeq r9, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subseq lr, sl, #40, 6 @ 0xa0000000 │ │ │ │ subeq r5, r3, #240, 28 @ 0xf00 │ │ │ │ teqeq r0, r8, asr r0 │ │ │ │ - subseq r1, r5, #64, 6 │ │ │ │ + subseq r0, r5, #32, 2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r7, r3, #208, 4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012e11e8 │ │ │ │ teqeq lr, r0, asr r9 │ │ │ │ @@ -1290497,21 +1290502,21 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #16, 4 │ │ │ │ teqeq pc, r0 @ @ │ │ │ │ subseq lr, sl, #24, 10 @ 0x6000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, lsl pc │ │ │ │ - subseq r1, r5, #0, 4 │ │ │ │ + subseq r0, r5, #24 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r1, r5, #160, 2 @ 0x28 │ │ │ │ + subseq pc, r4, #184, 30 @ 0x2e0 │ │ │ │ teqeq lr, r8, ror r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r3, sp, #144, 28 @ 0x900 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -1290522,40 +1290527,40 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #16, 8 @ 0x10000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b9aa8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, asr #27 │ │ │ │ - subseq r1, r5, #192 @ 0xc0 │ │ │ │ + subseq pc, r4, #160, 28 @ 0xa00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq pc, r8, asr #31 │ │ │ │ @ instruction: 0x0125ef00 │ │ │ │ - subseq r0, r5, #232, 30 @ 0x3a0 │ │ │ │ + subseq pc, r4, #248, 26 @ 0x3e00 │ │ │ │ teqeq r2, r8, lsl sl │ │ │ │ teqeq r3, r8, ror r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r4, sp, #160 @ 0xa0 │ │ │ │ teqeq r3, r8, lsr #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq fp, r6, #48, 16 @ 0x300000 │ │ │ │ - subseq r0, r5, #96, 30 @ 0x180 │ │ │ │ + subseq pc, r4, #136, 26 @ 0x2200 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #96, 26 @ 0x1800 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #32, 12 @ 0x2000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012baf90 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r1, r0, lsl r4 │ │ │ │ - subseq r0, r5, #16, 30 @ 0x40 │ │ │ │ + subseq pc, r4, #56, 26 @ 0xe00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012c0f68 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01264340 │ │ │ │ teqeq ip, r0, lsl r3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -1290572,59 +1290577,59 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #64, 16 @ 0x400000 │ │ │ │ teqeq r1, r0, lsl #10 │ │ │ │ teqeq fp, r0 @ │ │ │ │ @ instruction: 0x012b1b00 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r0, r5, #248, 26 @ 0x3e00 │ │ │ │ + subseq pc, r4, #200, 22 @ 0x32000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0126bc78 │ │ │ │ teqeq ip, r0, lsr #19 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ strdeq ip, [ip, -r8]! │ │ │ │ subeq r5, r3, #0, 28 │ │ │ │ teqeq r0, r8, lsr ip │ │ │ │ - subseq r0, r5, #40, 26 @ 0xa00 │ │ │ │ + subseq pc, r4, #64, 22 @ 0x10000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r7, r3, #208, 2 @ 0x34 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawbeq sp, r0, r6, r5 │ │ │ │ teqeq lr, r8, lsr #28 │ │ │ │ teqeq r1, r0, ror r6 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012b3000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subseq r0, r5, #184, 24 @ 0xb800 │ │ │ │ + subseq pc, r4, #224, 20 @ 0xe0000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r8, ror #21 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq sp, r0 @ │ │ │ │ teqeq r0, r8, asr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #16, 2 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subseq lr, sl, #32, 8 @ 0x20000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, lsl r7 │ │ │ │ - subseq r0, r5, #40, 24 @ 0x2800 │ │ │ │ + subseq pc, r4, #112, 20 @ 0x70000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq fp, r6, #48, 14 @ 0xc00000 │ │ │ │ teqeq r3, r8, lsl sl │ │ │ │ - subseq r0, r5, #80, 22 @ 0x14000 │ │ │ │ + subseq pc, r4, #120, 18 @ 0x1e0000 │ │ │ │ teqeq lr, r0, ror #28 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r5, r0, asr r5 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r3, sp, #128, 26 @ 0x2000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -1290635,15 +1290640,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subeq r6, r3, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0x01235de8 │ │ │ │ subseq lr, sl, #16, 12 @ 0x1000000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r8, lsr #11 │ │ │ │ - subseq r0, r5, #240, 18 @ 0x3c0000 │ │ │ │ + subseq pc, r4, #80, 16 @ 0x500000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -1291561,15 +1291566,15 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01685398 │ │ │ │ teqeq r0, r8 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #27 │ │ │ │ - subeq r0, r2, #32, 6 @ 0x80000000 │ │ │ │ + subeq r0, r2, #24, 6 @ 0x60000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #7 │ │ │ │ @ instruction: 0x012e45a0 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #7 │ │ │ │ @@ -1291581,15 +1291586,15 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl #24 │ │ │ │ @ instruction: 0x012d2c10 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, lsl #13 │ │ │ │ - subeq r3, r8, #160, 4 │ │ │ │ + subeq r3, r8, #32, 10 @ 0x8000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsr ip │ │ │ │ teqeq r8, r8 @ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl fp │ │ │ │ @@ -1291601,43 +1291606,43 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl fp │ │ │ │ teqeq r8, r8, asr #24 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #27 │ │ │ │ - subeq r1, r3, #40, 18 @ 0xa0000 │ │ │ │ + subeq r1, r3, #32, 18 @ 0x80000 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ ldrdeq lr, [r1, -r0]! │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl #24 │ │ │ │ @ instruction: 0x01277b90 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrheq r4, [r2, #-184]! @ 0xffffff48 │ │ │ │ - subeq lr, r9, #40, 26 @ 0xa00 │ │ │ │ + subeq lr, r9, #232, 26 @ 0x3a00 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrheq r4, [r2, #-184]! @ 0xffffff48 │ │ │ │ - subeq r6, r8, #248, 26 @ 0x3e00 │ │ │ │ + subeq r6, r8, #216, 20 @ 0xd8000 │ │ │ │ cmneq r7, r8, asr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r7, r8, lsr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq sl, r8, ror #27 │ │ │ │ - subeq r1, r3, #240, 12 @ 0xf000000 │ │ │ │ + subeq r1, r3, #232, 12 @ 0xe800000 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl #24 │ │ │ │ @@ -1291653,15 +1291658,15 @@ │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, ror #29 │ │ │ │ teqeq pc, r8, asr #9 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r2, r8, lsl #13 │ │ │ │ - subeq pc, r7, #184, 14 @ 0x2e00000 │ │ │ │ + subeq pc, r7, #48, 12 @ 0x3000000 │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r7, r8, asr r9 │ │ │ │ teqeq r1, r8, asr sp │ │ │ │ andle r0, r0, r0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ cmneq r8, r8, lsl fp │ │ │ │ @@ -1345061,15 +1345066,15 @@ │ │ │ │ @ instruction: 0x01282258 │ │ │ │ teqeq r7, r0, asr r7 │ │ │ │ strdeq r8, [r5, -r8]! @ │ │ │ │ @ instruction: 0x012d9038 │ │ │ │ @ instruction: 0x01278830 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ ldrdeq r2, [lr, -r8]! │ │ │ │ - subeq r0, r9, #192, 10 @ 0x30000000 │ │ │ │ + subeq r0, r9, #184, 10 @ 0x2e000000 │ │ │ │ teqpeq r2, r8, ror #13 @ p-variant is OBSOLETE │ │ │ │ strdeq r2, [r5, -r0]! │ │ │ │ teqpeq r0, r8 @ @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r4, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r0, r0, ror #22 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -1345078,15 +1345083,15 @@ │ │ │ │ @ instruction: 0x012fd170 │ │ │ │ @ instruction: 0x0127a648 │ │ │ │ teqeq r3, r8, asr #2 │ │ │ │ @ instruction: 0x0129df28 │ │ │ │ @ instruction: 0x0126da20 │ │ │ │ ldrdeq r6, [r3, -r8]! │ │ │ │ @ instruction: 0x012194a0 │ │ │ │ - subeq r0, r9, #24, 22 @ 0x6000 │ │ │ │ + subeq r0, r9, #16, 22 @ 0x4000 │ │ │ │ @ instruction: 0x012cd858 │ │ │ │ @ instruction: 0x012cd8a8 │ │ │ │ @ instruction: 0x012781e8 │ │ │ │ teqeq r8, r0, lsl ip │ │ │ │ teqeq r0, r8, lsr #13 │ │ │ │ teqpeq r3, r0, lsl #11 @ p-variant is OBSOLETE │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -1345109,15 +1345114,15 @@ │ │ │ │ msreq CPSR_s, r0, lsr #24 │ │ │ │ @ instruction: 0x01238f20 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x0123a010 │ │ │ │ msreq R12_fiq, r8, lsr #4 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ subseq pc, r6, #24, 2 │ │ │ │ - subeq ip, r8, #96, 28 @ 0x600 │ │ │ │ + subeq ip, r8, #88, 28 @ 0x580 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, ror #14 │ │ │ │ @ instruction: 0x01251060 │ │ │ │ teqeq r3, r8, ror fp │ │ │ │ teqeq r2, r8, lsl #1 │ │ │ │ @ instruction: 0x0124be68 │ │ │ │ teqeq r4, r0, lsr #19 │ │ │ │ @@ -1345152,15 +1345157,15 @@ │ │ │ │ subseq lr, r6, #32, 24 @ 0x2000 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01218858 │ │ │ │ @ instruction: 0x01262910 │ │ │ │ teqeq r8, r0 @ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq sp, r8, #176, 2 @ 0x2c │ │ │ │ + subeq sp, r8, #168, 2 @ 0x2a │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01262d48 │ │ │ │ @ instruction: 0x012ee3a0 │ │ │ │ teqeq r1, r8, asr r4 │ │ │ │ teqeq r4, r8, ror #2 │ │ │ │ @ instruction: 0x0124a178 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @@ -1345529,22 +1345534,22 @@ │ │ │ │ teqeq r3, r8, ror r4 │ │ │ │ teqeq r0, r8, ror #24 │ │ │ │ msreq SP_svc, r0, lsl fp │ │ │ │ teqeq r0, r0 @ │ │ │ │ smlawbeq r8, r8, r4, r6 │ │ │ │ @ instruction: 0x012e4090 │ │ │ │ teqeq r7, r0, ror r3 │ │ │ │ - subeq r1, sl, #200, 10 @ 0x32000000 │ │ │ │ + subeq r1, sl, #192, 10 @ 0x30000000 │ │ │ │ smlawbeq r4, r8, sp, r1 │ │ │ │ ldrdeq r2, [r4, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01216748 │ │ │ │ teqeq fp, r8, lsr #8 │ │ │ │ @ instruction: 0x01217068 │ │ │ │ - subeq r1, sl, #112, 10 @ 0x1c000000 │ │ │ │ + subeq r1, sl, #104, 10 @ 0x1a000000 │ │ │ │ strdeq r9, [r1, -r8]! │ │ │ │ teqeq r3, r8, ror #6 │ │ │ │ teqeq r8, r0 @ │ │ │ │ @ instruction: 0x012555b0 │ │ │ │ smlawbeq ip, r0, r8, ip │ │ │ │ teqeq r8, r8, ror #4 │ │ │ │ msreq (UNDEF: 56), r0, ror #6 │ │ │ │ @@ -1345684,15 +1345689,15 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ smlawteq sp, r8, r6, r8 │ │ │ │ @ instruction: 0x0124ac50 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0 @ │ │ │ │ @ instruction: 0x01239eb8 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ - subeq r0, r9, #176, 10 @ 0x2c000000 │ │ │ │ + subeq r0, r9, #168, 10 @ 0x2a000000 │ │ │ │ @ instruction: 0x012d7128 │ │ │ │ @ instruction: 0x012399a8 │ │ │ │ @ instruction: 0x012d8d38 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x012f8d98 │ │ │ │ @ instruction: 0x01258d90 │ │ │ │ @@ -1345720,15 +1345725,15 @@ │ │ │ │ @ instruction: 0x012bd5b0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01273628 │ │ │ │ teqeq r7, r0, asr r7 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01230eb0 │ │ │ │ smlawteq r7, r8, r3, r0 │ │ │ │ - subeq r1, sl, #184, 8 @ 0xb8000000 │ │ │ │ + subeq r1, sl, #176, 8 @ 0xb0000000 │ │ │ │ @ instruction: 0x012fc9a0 │ │ │ │ teqeq fp, r8, lsr #21 │ │ │ │ @ instruction: 0x01211620 │ │ │ │ msreq CPSR_sc, r8, ror #8 │ │ │ │ smlawteq lr, r0, r3, r6 │ │ │ │ @ instruction: 0x012d8708 │ │ │ │ teqeq r1, r0, lsr #7 │ │ │ │ @@ -1345782,28 +1345787,28 @@ │ │ │ │ @ instruction: 0x01241430 │ │ │ │ teqeq fp, r0, lsr #22 │ │ │ │ ldrdeq ip, [r7, -r8]! │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r0, lsr r7 │ │ │ │ @ instruction: 0x01216698 │ │ │ │ smlawteq r4, r0, r5, r0 │ │ │ │ - subeq r1, sl, #48, 12 @ 0x3000000 │ │ │ │ + subeq r1, sl, #40, 12 @ 0x2800000 │ │ │ │ teqeq r4, r0 @ │ │ │ │ @ instruction: 0x0121ca38 │ │ │ │ @ instruction: 0x0121a148 │ │ │ │ ldrdeq sl, [r1, -r8]! │ │ │ │ @ instruction: 0x01297010 │ │ │ │ @ instruction: 0x012bb890 │ │ │ │ @ instruction: 0x0121a358 │ │ │ │ @ instruction: 0x012dd650 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ @ instruction: 0x01267768 │ │ │ │ - subeq r1, sl, #0, 8 │ │ │ │ - @ instruction: 0x0120a920 │ │ │ │ + subeq r1, sl, #248, 6 @ 0xe0000003 │ │ │ │ + @ instruction: 0x0120a910 │ │ │ │ teqeq r8, r0, lsr lr │ │ │ │ smlawteq r5, r8, sl, r5 │ │ │ │ @ instruction: 0x012484e8 │ │ │ │ @ instruction: 0x012c99e0 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r3, r8, asr #10 │ │ │ │ @@ -1348048,1211 +1348053,1211 @@ │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ addeq r8, r9, r0, asr #25 │ │ │ │ teqeq r4, r0, asr #18 │ │ │ │ cmneq r9, r8, ror r5 │ │ │ │ mvnseq r5, r0, asr #17 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b17c20 │ │ │ │ - subseq r8, r9, #240, 12 @ 0xf000000 │ │ │ │ + subseq r8, r9, #80, 6 @ 0x40000001 │ │ │ │ ... │ │ │ │ lslseq pc, r0, r6 @ │ │ │ │ - subseq r0, r5, #24, 2 │ │ │ │ + subseq r0, r5, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0x01b12f68 │ │ │ │ - subseq r4, r7, #208, 12 @ 0xd000000 │ │ │ │ + subseq r4, r7, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0x01b1bfc8 │ │ │ │ - subseq r3, fp, #96, 30 @ 0x180 │ │ │ │ + subseq r4, fp, #176, 4 │ │ │ │ ... │ │ │ │ lsrseq r9, r0, pc │ │ │ │ - subseq r3, r2, #176, 4 │ │ │ │ + subseq r3, r2, #160 @ 0xa0 │ │ │ │ @ instruction: 0x01b2d700 │ │ │ │ strbeq pc, [sl], #2376 @ 0x948 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab098 │ │ │ │ teqpeq sp, r8 @ @ p-variant is OBSOLETE │ │ │ │ ... │ │ │ │ - rorseq lr, r8, #23 │ │ │ │ - subseq r5, r1, #152, 14 @ 0x2600000 │ │ │ │ - ... │ │ │ │ lslseq pc, r0, #9 @ │ │ │ │ - subeq r9, sl, #0 │ │ │ │ + subeq r8, sl, #160, 28 @ 0xa00 │ │ │ │ + ... │ │ │ │ + asrseq pc, r0 @ @ │ │ │ │ + subseq r7, r1, #8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2dcf0 │ │ │ │ strbeq r1, [fp], #1680 @ 0x690 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b30d88 │ │ │ │ ldrbeq r5, [r2], #2080 @ 0x820 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b24718 │ │ │ │ - subseq sl, lr, #248, 4 @ 0x8000000f │ │ │ │ + subseq sl, lr, #0, 10 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b13c60 │ │ │ │ - subseq fp, r7, #176, 2 @ 0x2c │ │ │ │ + subseq ip, r7, #88, 4 @ 0x80000005 │ │ │ │ ... │ │ │ │ lslseq fp, r8, r7 │ │ │ │ - subseq r6, r2, #96, 2 │ │ │ │ + subseq r5, r2, #160, 8 @ 0xa0000000 │ │ │ │ asrseq fp, r8, r3 │ │ │ │ - subseq r4, r2, #112, 26 @ 0x1c00 │ │ │ │ + subseq r4, r2, #88, 10 @ 0x16000000 │ │ │ │ ... │ │ │ │ lslseq r8, r8, #17 │ │ │ │ - subseq sl, r1, #48, 2 │ │ │ │ + subseq sl, r1, #56 @ 0x38 │ │ │ │ @ instruction: 0x01b18300 │ │ │ │ - subseq fp, r9, #224, 18 @ 0x380000 │ │ │ │ + subseq fp, r9, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0x01b1f1f0 │ │ │ │ - subeq r6, r0, #224, 18 @ 0x380000 │ │ │ │ + subeq r7, r0, #160, 8 @ 0xa0000000 │ │ │ │ asrseq ip, r0, sl │ │ │ │ - subseq r4, r3, #200, 14 @ 0x3200000 │ │ │ │ + subseq r4, r3, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0x01b24240 │ │ │ │ - subseq r0, ip, #8, 6 @ 0x20000000 │ │ │ │ + subseq r0, ip, #248, 12 @ 0xf800000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2df70 │ │ │ │ ldrbeq pc, [r2], #1048 @ 0x418 @ │ │ │ │ ... │ │ │ │ + rorseq sl, r0, #7 │ │ │ │ + subeq r8, r6, #160, 18 @ 0x280000 │ │ │ │ + ... │ │ │ │ @ instruction: 0x01b1ab50 │ │ │ │ - subseq fp, sl, #184, 26 @ 0x2e00 │ │ │ │ + subseq fp, sl, #40, 24 @ 0x2800 │ │ │ │ @ instruction: 0x01aaa508 │ │ │ │ @ instruction: 0x0120af08 │ │ │ │ @ instruction: 0x01b2f758 │ │ │ │ ldrbeq sl, [r0], #680 @ 0x2a8 │ │ │ │ + lsrseq fp, r0, #8 │ │ │ │ + subeq lr, r7, #184, 24 @ 0xb800 │ │ │ │ ... │ │ │ │ - @ instruction: 0x01aeee10 │ │ │ │ - subseq r1, sl, #104, 26 @ 0x1a00 │ │ │ │ @ instruction: 0x01b17a68 │ │ │ │ - subseq r6, r2, #48, 4 │ │ │ │ + subseq r6, r2, #192 @ 0xc0 │ │ │ │ ... │ │ │ │ asrseq pc, r8 @ @ │ │ │ │ - subseq sl, r4, #128, 10 @ 0x20000000 │ │ │ │ + subseq sp, r4, #120, 22 @ 0x1e000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2ba68 │ │ │ │ strbeq r1, [lr], #3384 @ 0xd38 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aad230 │ │ │ │ subeq r9, r0, #96, 8 @ 0x60000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b12360 │ │ │ │ - subseq r6, r7, #112, 12 @ 0x7000000 │ │ │ │ + subseq r6, r7, #224 @ 0xe0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1c2e8 │ │ │ │ - subeq r0, r8, #8, 30 │ │ │ │ + subeq r1, r8, #152 @ 0x98 │ │ │ │ + ... │ │ │ │ + lslseq fp, r8, #21 │ │ │ │ + subeq r8, r9, #56, 12 @ 0x3800000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab368 │ │ │ │ subeq r1, r0, #152 @ 0x98 │ │ │ │ ... │ │ │ │ rorseq r7, r8, pc │ │ │ │ - subseq r6, r1, #192, 2 @ 0x30 │ │ │ │ + subseq r6, r1, #40, 4 @ 0x80000002 │ │ │ │ rorseq fp, r0 @ │ │ │ │ - subseq sp, r2, #176, 28 @ 0xb00 │ │ │ │ + subseq sp, r2, #248, 20 @ 0xf8000 │ │ │ │ @ instruction: 0x01b15a10 │ │ │ │ - subseq r9, r8, #48, 12 @ 0x3000000 │ │ │ │ + subseq r9, r8, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0x01b1b690 │ │ │ │ - subseq r0, fp, #88, 8 @ 0x58000000 │ │ │ │ + subseq r0, fp, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0x01b12c98 │ │ │ │ - subseq r3, r7, #160, 8 @ 0xa0000000 │ │ │ │ - @ instruction: 0x01ac1e60 │ │ │ │ - subseq sp, sl, #144, 26 @ 0x2400 │ │ │ │ - @ instruction: 0x01b1db70 │ │ │ │ - subeq r2, r9, #0, 20 │ │ │ │ + subseq r3, r7, #144 @ 0x90 │ │ │ │ @ instruction: 0x01b1f8d0 │ │ │ │ - subseq pc, sl, #240, 2 @ 0x3c │ │ │ │ + subseq pc, sl, #168, 10 @ 0x2a000000 │ │ │ │ + @ instruction: 0x01b1db70 │ │ │ │ + subeq r2, r9, #88, 16 @ 0x580000 │ │ │ │ ... │ │ │ │ + @ instruction: 0x01aee230 │ │ │ │ + subseq lr, r6, #248, 14 @ 0x3e00000 │ │ │ │ @ instruction: 0x01b18198 │ │ │ │ - subseq fp, r9, #88, 2 │ │ │ │ + subseq sl, r9, #88, 26 @ 0x1600 │ │ │ │ @ instruction: 0x01b17f18 │ │ │ │ - subseq r9, r9, #16, 24 @ 0x1000 │ │ │ │ + subseq r9, r9, #168, 18 @ 0x2a0000 │ │ │ │ @ instruction: 0x01b145e8 │ │ │ │ - subseq r0, r8, #0, 12 │ │ │ │ + subseq r0, r8, #160, 4 │ │ │ │ @ instruction: 0x01b179a0 │ │ │ │ - subeq r9, r1, #168, 20 @ 0xa8000 │ │ │ │ + subeq r9, r1, #40, 20 @ 0x28000 │ │ │ │ ... │ │ │ │ lsrseq lr, r0, #2 │ │ │ │ - subseq r3, r4, #64, 6 │ │ │ │ + subseq r2, r4, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0x01b120e0 │ │ │ │ - subseq r6, r7, #80, 28 @ 0x500 │ │ │ │ + subseq r6, r7, #0, 22 │ │ │ │ @ instruction: 0x01b1c568 │ │ │ │ - subseq r2, ip, #216, 26 @ 0x3600 │ │ │ │ + subseq r2, ip, #128, 20 @ 0x80000 │ │ │ │ lsrseq r9, r8, r7 │ │ │ │ - subseq r0, r2, #184, 12 @ 0xb800000 │ │ │ │ + subseq r0, r2, #216, 2 @ 0x36 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b28160 │ │ │ │ - subseq r2, r7, #248, 28 @ 0xf80 │ │ │ │ + subseq r2, r7, #200, 20 @ 0xc8000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b164b0 │ │ │ │ - subseq lr, r8, #120 @ 0x78 │ │ │ │ + subseq lr, r8, #208 @ 0xd0 │ │ │ │ ... │ │ │ │ - @ instruction: 0x01ac1e88 │ │ │ │ - subseq r6, ip, #104, 26 @ 0x1a00 │ │ │ │ + @ instruction: 0x01aef630 │ │ │ │ + subseq fp, r5, #8, 4 @ 0x80000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01ab3838 │ │ │ │ subeq r9, ip, #120, 6 @ 0xe0000001 │ │ │ │ - @ instruction: 0x01aace20 │ │ │ │ - subseq r5, r9, #152, 26 @ 0x2600 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1cdb0 │ │ │ │ - subeq sp, r8, #248, 28 @ 0xf80 │ │ │ │ + subeq lr, r8, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0x01aa9a18 │ │ │ │ smlawteq r0, r0, r4, fp │ │ │ │ lsrseq r9, r0, r0 │ │ │ │ - subseq sp, r1, #168, 16 @ 0xa80000 │ │ │ │ + subseq sp, r1, #240, 8 @ 0xf0000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa95b8 │ │ │ │ @ instruction: 0x01208970 │ │ │ │ lslseq r8, r8, sl │ │ │ │ - subseq fp, r1, #64, 2 │ │ │ │ + subseq sl, r1, #48, 26 @ 0xc00 │ │ │ │ lslseq ip, r0, #15 │ │ │ │ - subseq r3, r3, #128, 6 │ │ │ │ + subseq r2, r3, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0x01b15560 │ │ │ │ - subseq r7, r8, #64, 16 @ 0x400000 │ │ │ │ + subseq r7, r8, #72, 8 @ 0x48000000 │ │ │ │ @ instruction: 0x01b1d738 │ │ │ │ - subeq pc, r8, #0, 4 │ │ │ │ + subeq pc, r8, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0x01b24358 │ │ │ │ - subeq pc, ip, #48, 26 @ 0xc00 │ │ │ │ + subeq r0, sp, #176 @ 0xb0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1c400 │ │ │ │ - subseq r2, ip, #144, 12 @ 0x9000000 │ │ │ │ + subseq r2, ip, #224, 4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01abf778 │ │ │ │ - subeq sl, r9, #0, 26 │ │ │ │ + subeq sl, r9, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0x01b2e308 │ │ │ │ ldrbeq r9, [r9], #4064 @ 0xfe0 │ │ │ │ @ instruction: 0x01b317d8 │ │ │ │ ldrbeq r9, [r2], #1632 @ 0x660 │ │ │ │ @ instruction: 0x01b2b180 │ │ │ │ strbeq r2, [lr], #1456 @ 0x5b0 │ │ │ │ @ instruction: 0x01b10718 │ │ │ │ - subseq sp, r5, #232, 14 @ 0x3a00000 │ │ │ │ + subseq sp, r5, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0x01abf750 │ │ │ │ - subeq sp, r2, #216, 24 @ 0xd800 │ │ │ │ + subeq sp, r2, #160, 24 @ 0xa000 │ │ │ │ ldrsheq ip, [r0, r0]! │ │ │ │ - subseq lr, r2, #0, 4 │ │ │ │ + subseq sp, r2, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0x01b24858 │ │ │ │ - subseq r3, ip, #160, 22 @ 0x28000 │ │ │ │ + subseq r6, ip, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0x01b31d78 │ │ │ │ ldrbeq fp, [r2], #2320 @ 0x910 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b13dc8 │ │ │ │ - subseq fp, r7, #152, 24 @ 0x9800 │ │ │ │ + subseq ip, r7, #72, 26 @ 0x1200 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b26f18 │ │ │ │ strbeq r4, [r9], #4048 @ 0xfd0 │ │ │ │ @ instruction: 0x01b28070 │ │ │ │ - subseq r1, r7, #216, 28 @ 0xd80 │ │ │ │ + subseq r1, r7, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0x01b24e48 │ │ │ │ - subseq pc, ip, #248, 30 @ 0x3e0 │ │ │ │ + subseq r0, sp, #184, 4 @ 0x8000000b │ │ │ │ lslseq sp, r8, #17 │ │ │ │ - subseq sl, r3, #16, 10 @ 0x4000000 │ │ │ │ + subseq sl, r3, #248, 6 @ 0xe0000003 │ │ │ │ ... │ │ │ │ lslseq r7, r0, lr │ │ │ │ - subseq r5, r1, #144, 16 @ 0x900000 │ │ │ │ + subseq r5, r1, #240, 18 @ 0x3c0000 │ │ │ │ @ instruction: 0x01b318c8 │ │ │ │ ldrbeq r9, [r2], #3088 @ 0xc10 │ │ │ │ @ instruction: 0x01aaa878 │ │ │ │ @ instruction: 0x01232690 │ │ │ │ ... │ │ │ │ - ldrdeq sl, [sl, r0]! │ │ │ │ - subseq lr, sl, #136, 16 @ 0x880000 │ │ │ │ @ instruction: 0x01b1acb8 │ │ │ │ - subseq ip, sl, #128, 12 @ 0x8000000 │ │ │ │ + subseq ip, sl, #0, 10 │ │ │ │ @ instruction: 0x01b200c8 │ │ │ │ - subseq r2, fp, #112, 6 @ 0xc0000001 │ │ │ │ + subseq r2, fp, #64, 8 @ 0x40000000 │ │ │ │ @ instruction: 0x01b239d0 │ │ │ │ - subseq sl, r8, #24, 16 @ 0x180000 │ │ │ │ + subseq sl, r8, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0x01a74c28 │ │ │ │ strdeq r3, [sl, -r8]! │ │ │ │ rorseq fp, r0, #20 │ │ │ │ - subseq sp, r2, #72, 10 @ 0x12000000 │ │ │ │ + subseq sp, r2, #88 @ 0x58 │ │ │ │ @ instruction: 0x01b2ca30 │ │ │ │ strbeq sl, [r5], #2568 @ 0xa08 │ │ │ │ @ instruction: 0x01b18940 │ │ │ │ - subseq lr, r9, #160, 2 @ 0x28 │ │ │ │ + subseq sp, r9, #136, 30 @ 0x220 │ │ │ │ lslseq r6, r0, #7 │ │ │ │ - subeq r6, r4, #128, 24 @ 0x8000 │ │ │ │ + subeq r6, r4, #184, 24 @ 0xb800 │ │ │ │ @ instruction: 0x01b20dc0 │ │ │ │ - subseq r3, ip, #96, 2 │ │ │ │ + subseq r3, ip, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0x01b322f0 │ │ │ │ ldrbeq r9, [r2], #832 @ 0x340 │ │ │ │ @ instruction: 0x01b13f30 │ │ │ │ - subseq sp, r7, #200, 14 @ 0x3200000 │ │ │ │ + subseq sp, r7, #72, 10 @ 0x12000000 │ │ │ │ asrseq pc, r8, #10 @ │ │ │ │ - subseq pc, fp, #208, 18 @ 0x340000 │ │ │ │ + subseq r0, ip, #8, 4 @ 0x80000000 │ │ │ │ ... │ │ │ │ lslseq lr, r8, #5 │ │ │ │ - subseq r3, r4, #128, 20 @ 0x80000 │ │ │ │ + subseq r3, r4, #48, 10 @ 0xc000000 │ │ │ │ + ... │ │ │ │ + ldrdeq r5, [sp, r8]! │ │ │ │ + subseq sp, lr, #88, 22 @ 0x16000 │ │ │ │ + ... │ │ │ │ + strdeq ip, [sl, r8]! │ │ │ │ + subseq r5, r9, #56, 24 @ 0x3800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b25c80 │ │ │ │ - subseq r1, fp, #232, 14 @ 0x3a00000 │ │ │ │ + subseq r1, fp, #136, 12 @ 0x8800000 │ │ │ │ rorseq pc, r8, r7 @ │ │ │ │ - subseq r0, r5, #24, 30 @ 0x60 │ │ │ │ + subseq r1, r5, #32, 4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b19ae8 │ │ │ │ - subseq r5, sl, #216, 12 @ 0xd800000 │ │ │ │ + subseq r5, sl, #96, 14 @ 0x1800000 │ │ │ │ lslseq lr, r0 @ │ │ │ │ - subseq r6, r4, #232, 6 @ 0xa0000003 │ │ │ │ + subseq r5, r4, #48, 28 @ 0x300 │ │ │ │ @ instruction: 0x01b24678 │ │ │ │ - subseq r2, ip, #168, 24 @ 0xa800 │ │ │ │ + subseq r2, ip, #248, 24 @ 0xf800 │ │ │ │ @ instruction: 0x01aad910 │ │ │ │ subeq fp, r0, #120, 10 @ 0x1e000000 │ │ │ │ - @ instruction: 0x01aeb210 │ │ │ │ - subseq r4, sl, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0x01b31e68 │ │ │ │ ldrbeq fp, [r2], #3808 @ 0xee0 │ │ │ │ ... │ │ │ │ - lslseq fp, r8, #26 │ │ │ │ - subeq ip, r9, #224, 4 │ │ │ │ @ instruction: 0x01a318b0 │ │ │ │ teqeq r9, r8, lsr r4 │ │ │ │ ... │ │ │ │ rorseq lr, r8 @ │ │ │ │ - subseq r6, r4, #176, 22 @ 0x2c000 │ │ │ │ + subseq r6, r4, #160, 22 @ 0x28000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1bc58 │ │ │ │ - subseq r2, fp, #176, 20 @ 0xb0000 │ │ │ │ + subseq r2, fp, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0x01b23868 │ │ │ │ - subseq r8, r8, #136, 14 @ 0x2200000 │ │ │ │ + subseq r8, r8, #208, 10 @ 0x34000000 │ │ │ │ lsrseq sp, r8 @ │ │ │ │ - subseq r9, r3, #40, 8 @ 0x28000000 │ │ │ │ + subseq r9, r3, #56 @ 0x38 │ │ │ │ @ instruction: 0x01b31148 │ │ │ │ ldrbeq r6, [r2], #3728 @ 0xe90 │ │ │ │ @ instruction: 0x01b31238 │ │ │ │ ldrbeq r7, [r2], #1040 @ 0x410 │ │ │ │ @ instruction: 0x01b17d10 │ │ │ │ - subseq r8, r9, #24, 26 @ 0x600 │ │ │ │ + subseq r8, r9, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0x01a753a8 │ │ │ │ ldrdeq r8, [fp, -r0]! │ │ │ │ lslseq r8, r8 @ │ │ │ │ - subseq r7, r1, #40, 26 @ 0xa00 │ │ │ │ + subseq r7, r1, #8, 24 @ 0x800 │ │ │ │ lsrseq r9, r0, #17 │ │ │ │ - subseq r0, r2, #40, 28 @ 0x280 │ │ │ │ + subseq r0, r2, #40, 20 @ 0x28000 │ │ │ │ asrseq fp, r0, #9 │ │ │ │ - subseq sl, r2, #224, 30 @ 0x380 │ │ │ │ + subseq sl, r2, #176, 18 @ 0x2c0000 │ │ │ │ rorseq lr, r0 @ │ │ │ │ - subseq r4, r4, #136, 4 @ 0x80000008 │ │ │ │ + subseq r3, r4, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0x01b14a20 │ │ │ │ - subseq r1, r8, #96, 26 @ 0x1800 │ │ │ │ + subseq r1, r8, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0x01b1b528 │ │ │ │ - subseq pc, sl, #168, 22 @ 0x2a000 │ │ │ │ + subseq pc, sl, #104, 24 @ 0x6800 │ │ │ │ @ instruction: 0x01b315f8 │ │ │ │ ldrbeq r8, [r2], #2856 @ 0xb28 │ │ │ │ @ instruction: 0x01b2dc50 │ │ │ │ ldrbeq lr, [r2], #528 @ 0x210 │ │ │ │ @ instruction: 0x01b10ad8 │ │ │ │ - subseq r8, r1, #232, 6 @ 0xa0000003 │ │ │ │ + subseq r8, r1, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0x01aaa238 │ │ │ │ @ instruction: 0x01209d78 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa148 │ │ │ │ @ instruction: 0x01209728 │ │ │ │ @ instruction: 0x01b2ce18 │ │ │ │ strbeq fp, [r5], #3696 @ 0xe70 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b30c98 │ │ │ │ ldrbeq r5, [r2], #720 @ 0x2d0 │ │ │ │ asrseq fp, r8, sp │ │ │ │ - subseq lr, r2, #16, 14 @ 0x400000 │ │ │ │ + subseq lr, r2, #56, 6 @ 0xe0000000 │ │ │ │ @ instruction: 0x01b105b0 │ │ │ │ - subseq ip, r5, #48, 26 @ 0xc00 │ │ │ │ + subseq ip, r5, #136, 20 @ 0x88000 │ │ │ │ @ instruction: 0x01b32390 │ │ │ │ ldrbeq lr, [r2], #192 @ 0xc0 │ │ │ │ @ instruction: 0x01b2d9f8 │ │ │ │ ldrbeq sp, [r2], #1688 @ 0x698 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b30ab8 │ │ │ │ ldrbeq r4, [r2], #1864 @ 0x748 │ │ │ │ asrseq fp, r0 @ │ │ │ │ - subseq sl, r2, #192, 18 @ 0x300000 │ │ │ │ + subseq sl, r2, #240, 6 @ 0xc0000003 │ │ │ │ @ instruction: 0x01b25668 │ │ │ │ - subeq ip, r9, #208, 8 @ 0xd0000000 │ │ │ │ + subeq ip, r9, #232, 10 @ 0x3a000000 │ │ │ │ lslseq fp, r0 @ │ │ │ │ - subseq ip, r2, #176, 6 @ 0xc0000002 │ │ │ │ + subseq fp, r2, #8, 30 │ │ │ │ asrseq r9, r8 @ │ │ │ │ - subseq r2, r2, #176, 12 @ 0xb000000 │ │ │ │ + subseq r2, r2, #160, 8 @ 0xa0000000 │ │ │ │ rorseq ip, r8, #17 │ │ │ │ - subseq r3, r3, #104, 22 @ 0x1a000 │ │ │ │ - @ instruction: 0x01ae7110 │ │ │ │ - subseq r7, r7, #56, 30 @ 0xe0 │ │ │ │ + subseq r3, r3, #160, 18 @ 0x280000 │ │ │ │ @ instruction: 0x01b2d9d0 │ │ │ │ strbeq r0, [fp], #2192 @ 0x890 │ │ │ │ + ... │ │ │ │ @ instruction: 0x01b1af38 │ │ │ │ - subseq sp, sl, #56, 10 @ 0xe000000 │ │ │ │ + subseq sp, sl, #8, 8 @ 0x8000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b31508 │ │ │ │ ldrbeq r8, [r2], #1368 @ 0x558 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b19020 │ │ │ │ - subseq r0, sl, #64, 24 @ 0x4000 │ │ │ │ + subseq r0, sl, #88, 14 @ 0x1600000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b26db0 │ │ │ │ strbeq r4, [r9], #2256 @ 0x8d0 │ │ │ │ ... │ │ │ │ + @ instruction: 0x01ac1f28 │ │ │ │ + subseq sp, sl, #96, 26 @ 0x1800 │ │ │ │ asrseq fp, r0, #29 │ │ │ │ - subseq lr, r2, #248, 30 @ 0x3e0 │ │ │ │ + subseq lr, r2, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0x01b10dd0 │ │ │ │ - subseq r0, r6, #104, 16 @ 0x680000 │ │ │ │ + subseq r0, r6, #128, 8 @ 0x80000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b14cf0 │ │ │ │ - subseq r2, r8, #144, 26 @ 0x2400 │ │ │ │ + subseq r3, r8, #16 │ │ │ │ @ instruction: 0x01b253e8 │ │ │ │ - subseq r9, r6, #200, 24 @ 0xc800 │ │ │ │ + subseq r9, r6, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0x01aa9a90 │ │ │ │ @ instruction: 0x0121b0e8 │ │ │ │ @ instruction: 0x01b32138 │ │ │ │ ldrbeq ip, [r2], #4088 @ 0xff8 │ │ │ │ @ instruction: 0x01b327c8 │ │ │ │ ldrbeq r0, [r3], #160 @ 0xa0 │ │ │ │ ... │ │ │ │ strdeq r3, [fp, r8]! │ │ │ │ subeq r5, ip, #32, 26 @ 0x800 │ │ │ │ ... │ │ │ │ + asrseq fp, r0, #24 │ │ │ │ + subeq sl, r9, #176, 30 @ 0x2c0 │ │ │ │ + ... │ │ │ │ @ instruction: 0x01b19430 │ │ │ │ - subseq r2, sl, #40, 12 @ 0x2800000 │ │ │ │ + subseq r2, sl, #80, 12 @ 0x5000000 │ │ │ │ @ instruction: 0x01aab188 │ │ │ │ teqeq pc, r8, ror r4 @ │ │ │ │ lslseq sp, r0, #23 │ │ │ │ - subseq fp, r3, #8, 24 @ 0x800 │ │ │ │ + subseq ip, r3, #208, 4 │ │ │ │ @ instruction: 0x01b20e60 │ │ │ │ - subseq sp, pc, #72, 24 @ 0x4800 │ │ │ │ + subseq sp, pc, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0x01b161b8 │ │ │ │ - subseq ip, r8, #208, 8 @ 0xd0000000 │ │ │ │ + subseq ip, r8, #104, 16 @ 0x680000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b113e8 │ │ │ │ - subseq r3, r6, #112, 10 @ 0x1c000000 │ │ │ │ - ... │ │ │ │ - @ instruction: 0x01ae6d50 │ │ │ │ - subeq r1, r2, #144 @ 0x90 │ │ │ │ + subseq r2, r6, #16, 30 @ 0x40 │ │ │ │ ... │ │ │ │ + lsrseq r7, r8 @ │ │ │ │ + subeq lr, r3, #192, 6 │ │ │ │ @ instruction: 0x01b2cad0 │ │ │ │ ldrbeq r5, [r5], #56 @ 0x38 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa968 │ │ │ │ @ instruction: 0x0129e818 │ │ │ │ @ instruction: 0x01b2dd68 │ │ │ │ ldrbeq lr, [r2], #2064 @ 0x810 │ │ │ │ - @ instruction: 0x01aedb00 │ │ │ │ - subseq r8, r2, #112 @ 0x70 │ │ │ │ lsrseq fp, r0, #13 │ │ │ │ - subseq fp, r2, #72, 22 @ 0x12000 │ │ │ │ + subseq fp, r2, #8, 12 @ 0x800000 │ │ │ │ + @ instruction: 0x01b2cc60 │ │ │ │ + strbeq fp, [r5], #1856 @ 0x740 │ │ │ │ lsrseq ip, r0 @ │ │ │ │ - subseq r6, r3, #248, 18 @ 0x3e0000 │ │ │ │ + subseq r6, r3, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0x01b11f50 │ │ │ │ - subseq ip, r6, #176 @ 0xb0 │ │ │ │ + subseq fp, r6, #192, 22 @ 0x30000 │ │ │ │ lsrseq ip, r8 @ │ │ │ │ - subseq r5, r3, #48 @ 0x30 │ │ │ │ + subseq r4, r3, #184, 24 @ 0xb800 │ │ │ │ @ instruction: 0x01b128d8 │ │ │ │ - subseq r1, r7, #224, 20 @ 0xe0000 │ │ │ │ + subseq r1, r7, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0x01b17950 │ │ │ │ - subseq r7, r9, #8, 2 │ │ │ │ - @ instruction: 0x01b2cc60 │ │ │ │ - strbeq fp, [r5], #1856 @ 0x740 │ │ │ │ + subseq r6, r9, #184, 24 @ 0xb800 │ │ │ │ ... │ │ │ │ rorseq sl, r0, pc │ │ │ │ - subseq r9, r2, #96, 10 @ 0x18000000 │ │ │ │ + subseq r8, r2, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0x01b2a500 │ │ │ │ strbeq r5, [r2], #496 @ 0x1f0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01ab41c0 │ │ │ │ subeq sp, ip, #240, 4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b10c68 │ │ │ │ - subseq pc, r5, #224, 30 @ 0x380 │ │ │ │ + subseq pc, r5, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0x01b20230 │ │ │ │ - subseq pc, r1, #160 @ 0xa0 │ │ │ │ + subseq lr, r1, #128, 30 @ 0x200 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b26770 │ │ │ │ - subseq r5, r0, #128, 16 @ 0x800000 │ │ │ │ + subseq r6, r0, #176, 8 @ 0xb0000000 │ │ │ │ ldrheq ip, [r1, r8]! │ │ │ │ - subeq sp, fp, #184, 24 @ 0xb800 │ │ │ │ - @ instruction: 0x01b2f3e8 │ │ │ │ - ldrbeq r9, [r0], #136 @ 0x88 │ │ │ │ + subeq sp, fp, #240, 24 @ 0xf000 │ │ │ │ + @ instruction: 0x01aed9e8 │ │ │ │ + subseq r7, r2, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0x01b1ee58 │ │ │ │ - subeq r5, fp, #104, 14 @ 0x1a00000 │ │ │ │ + subeq fp, fp, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0x01b1edb8 │ │ │ │ - subseq r9, sl, #200, 14 @ 0x3200000 │ │ │ │ + subseq r9, sl, #80, 12 @ 0x5000000 │ │ │ │ @ instruction: 0x01b10e20 │ │ │ │ - subseq r9, r1, #96, 20 @ 0x60000 │ │ │ │ - ... │ │ │ │ + subseq sl, r1, #48 @ 0x30 │ │ │ │ + @ instruction: 0x01b2f3e8 │ │ │ │ + ldrbeq r9, [r0], #136 @ 0x88 │ │ │ │ @ instruction: 0x01b1ef48 │ │ │ │ - subseq sl, sl, #128, 10 @ 0x20000000 │ │ │ │ + subseq sl, sl, #152, 10 @ 0x26000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a75420 │ │ │ │ ldrdeq r7, [fp, -r8]! │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2d868 │ │ │ │ strbeq r0, [fp], #400 @ 0x190 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b18bc0 │ │ │ │ - subseq pc, r9, #80 @ 0x50 │ │ │ │ + subseq lr, r9, #112, 28 @ 0x700 │ │ │ │ lsrseq fp, r0, #28 │ │ │ │ - subseq r8, r2, #160, 28 @ 0xa00 │ │ │ │ + subseq r8, r2, #152, 2 @ 0x26 │ │ │ │ ... │ │ │ │ lslseq r9, r8, #20 │ │ │ │ - subseq r1, r2, #248, 12 @ 0xf800000 │ │ │ │ + subseq r1, r2, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0x01b31058 │ │ │ │ ldrbeq r6, [r2], #2384 @ 0x950 │ │ │ │ @ instruction: 0x01b2b450 │ │ │ │ strbeq r1, [r6], #1168 @ 0x490 │ │ │ │ @ instruction: 0x01b12ba8 │ │ │ │ - subseq r2, r7, #72, 24 @ 0x4800 │ │ │ │ + subseq r2, r7, #56, 12 @ 0x3800000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b271e8 │ │ │ │ strbeq r5, [r9], #3536 @ 0xdd0 │ │ │ │ @ instruction: 0x01b169d8 │ │ │ │ - subseq r0, r9, #96, 6 @ 0x80000001 │ │ │ │ + subseq r0, r9, #56 @ 0x38 │ │ │ │ @ instruction: 0x01b24808 │ │ │ │ - subseq fp, lr, #8, 20 @ 0x8000 │ │ │ │ + subseq fp, lr, #24, 16 @ 0x180000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b30f68 │ │ │ │ ldrbeq r6, [r2], #880 @ 0x370 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1bf50 │ │ │ │ - subeq lr, r7, #184 @ 0xb8 │ │ │ │ + subeq lr, r7, #64 @ 0x40 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa058 │ │ │ │ smlawbeq r0, r8, pc, r8 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2c850 │ │ │ │ strbeq sl, [r5], #712 @ 0x2c8 │ │ │ │ @ instruction: 0x01b2f1e0 │ │ │ │ ldrbeq r0, [r6], #2816 @ 0xb00 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b26388 │ │ │ │ - subseq r0, r0, #16, 20 @ 0x10000 │ │ │ │ + subseq r0, r0, #160, 18 @ 0x280000 │ │ │ │ + @ instruction: 0x01ae6c38 │ │ │ │ + subeq r1, r2, #144, 24 @ 0x9000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b32e80 │ │ │ │ ldrbeq r2, [r3], #608 @ 0x260 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b168c0 │ │ │ │ - subeq sl, ip, #88, 26 @ 0x1600 │ │ │ │ + subeq fp, ip, #48, 18 @ 0xc0000 │ │ │ │ ... │ │ │ │ rorseq fp, r8 @ │ │ │ │ - subseq ip, r2, #120, 24 @ 0x7800 │ │ │ │ + subseq ip, r2, #176, 12 @ 0xb000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1daa8 │ │ │ │ - subeq r4, r7, #112, 20 @ 0x70000 │ │ │ │ + subeq r4, r7, #152, 14 @ 0x2600000 │ │ │ │ ... │ │ │ │ rorseq pc, r8 @ @ │ │ │ │ - subseq sl, r5, #184, 20 @ 0xb8000 │ │ │ │ + subseq sl, r5, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0x01b13170 │ │ │ │ - subseq r5, r7, #112, 8 @ 0x70000000 │ │ │ │ - rorseq fp, r8, #9 │ │ │ │ - subeq pc, r7, #24, 30 @ 0x60 │ │ │ │ + subseq r4, r7, #80, 30 @ 0x140 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a72ab8 │ │ │ │ @ instruction: 0x012a1b48 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aac588 │ │ │ │ subeq r6, r0, #176, 20 @ 0xb0000 │ │ │ │ lsrseq fp, r0 @ │ │ │ │ - subseq fp, r2, #192, 10 @ 0x30000000 │ │ │ │ + subseq sl, r2, #224, 30 @ 0x380 │ │ │ │ rorseq ip, r8 @ │ │ │ │ - subseq r0, r3, #176, 28 @ 0xb00 │ │ │ │ + subseq r0, r3, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0x01b31f58 │ │ │ │ ldrbeq ip, [r2], #1072 @ 0x430 │ │ │ │ @ instruction: 0x01b2e178 │ │ │ │ ldrbeq pc, [r2], #3920 @ 0xf50 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1bb68 │ │ │ │ - subeq ip, r7, #40, 22 @ 0xa000 │ │ │ │ + subeq ip, r7, #128, 14 @ 0x2000000 │ │ │ │ @ instruction: 0x01b1a6c8 │ │ │ │ - subseq r9, sl, #248, 30 @ 0x3e0 │ │ │ │ - ... │ │ │ │ - @ instruction: 0x01b10880 │ │ │ │ - subseq r7, r1, #32, 20 @ 0x20000 │ │ │ │ + subseq r9, sl, #72, 26 @ 0x1200 │ │ │ │ ... │ │ │ │ lslseq ip, r0 @ │ │ │ │ - subseq r0, r3, #160, 2 @ 0x28 │ │ │ │ + subseq r0, r3, #104, 8 @ 0x68000000 │ │ │ │ @ instruction: 0x01b17a40 │ │ │ │ - subseq r7, r9, #152, 18 @ 0x260000 │ │ │ │ + subseq r7, r9, #88, 6 @ 0x60000001 │ │ │ │ ... │ │ │ │ lslseq ip, r8, r6 │ │ │ │ - subseq r2, r3, #200, 8 @ 0xc8000000 │ │ │ │ + subseq r2, r3, #176, 8 @ 0xb0000000 │ │ │ │ @ instruction: 0x01b1cd10 │ │ │ │ - subeq r8, sl, #152, 8 @ 0x98000000 │ │ │ │ + subeq r8, sl, #176, 8 @ 0xb0000000 │ │ │ │ @ instruction: 0x01a31608 │ │ │ │ teqeq r9, r8, asr r8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01a77b30 │ │ │ │ @ instruction: 0x012f3870 │ │ │ │ @ instruction: 0x01aa9b30 │ │ │ │ ldrdeq r7, [r0, -r8]! │ │ │ │ @ instruction: 0x01b166b8 │ │ │ │ - subeq r9, ip, #8, 16 @ 0x80000 │ │ │ │ + subeq r9, ip, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0x01b19e08 │ │ │ │ - subseq r6, sl, #144, 26 @ 0x2400 │ │ │ │ + subseq r6, sl, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0x01b1f150 │ │ │ │ - subseq fp, sl, #144, 30 @ 0x240 │ │ │ │ + subseq ip, sl, #64, 2 │ │ │ │ @ instruction: 0x01b1de40 │ │ │ │ - subeq sp, sl, #192, 8 @ 0xc0000000 │ │ │ │ + subeq sp, sl, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0x01b2e5d8 │ │ │ │ ldrbeq sl, [r9], #3552 @ 0xde0 │ │ │ │ @ instruction: 0x01b31aa8 │ │ │ │ ldrbeq sl, [r2], #1968 @ 0x7b0 │ │ │ │ ... │ │ │ │ lslseq pc, r0 @ @ │ │ │ │ - subseq sl, r5, #8, 4 @ 0x80000000 │ │ │ │ + subseq r9, r5, #152, 28 @ 0x980 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b284a8 │ │ │ │ ldrbeq r3, [r3], #1072 @ 0x430 │ │ │ │ ... │ │ │ │ ldrsheq fp, [r1, r0]! │ │ │ │ - subseq sp, sl, #208, 30 @ 0x340 │ │ │ │ + subseq sp, sl, #16, 26 @ 0x400 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1c0e0 │ │ │ │ - subeq pc, r7, #240, 20 @ 0xf0000 │ │ │ │ + subeq pc, r7, #176, 16 @ 0xb00000 │ │ │ │ @ instruction: 0x01b1ee08 │ │ │ │ - teqeq fp, r8, lsl #28 │ │ │ │ + teqeq lr, r8, asr #15 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b24c90 │ │ │ │ - subseq r7, pc, #240, 30 @ 0x3c0 │ │ │ │ + subseq r7, pc, #56, 28 @ 0x380 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2e1a0 │ │ │ │ ldrbeq r9, [r9], #2272 @ 0x8e0 │ │ │ │ ... │ │ │ │ lslseq sl, r0, #9 │ │ │ │ - subseq r4, r2, #200, 22 @ 0x32000 │ │ │ │ + subseq r4, r2, #240, 22 @ 0x3c000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b13878 │ │ │ │ - subseq r9, r7, #96, 18 @ 0x180000 │ │ │ │ + subseq sl, r7, #128, 22 @ 0x20000 │ │ │ │ @ instruction: 0x01b11230 │ │ │ │ - subseq r2, r6, #16, 6 @ 0x40000000 │ │ │ │ + subseq r1, r6, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0x01b17360 │ │ │ │ - subseq r4, r9, #160, 10 @ 0x28000000 │ │ │ │ - rorseq pc, r8, #1 @ │ │ │ │ - subseq r6, r1, #88, 20 @ 0x58000 │ │ │ │ + subseq r4, r9, #184, 8 @ 0xb8000000 │ │ │ │ + @ instruction: 0x01aaaaa8 │ │ │ │ + subseq lr, sl, #72, 16 @ 0x480000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2c3c8 │ │ │ │ strbeq sl, [r7], #1128 @ 0x468 │ │ │ │ @ instruction: 0x01b1c888 │ │ │ │ - subeq r7, r8, #216, 16 @ 0xd80000 │ │ │ │ + subeq r7, r8, #200, 16 @ 0xc80000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b13530 │ │ │ │ - subseq ip, ip, #64, 4 │ │ │ │ + subseq ip, ip, #112, 24 @ 0x7000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b24a10 │ │ │ │ - subseq r7, ip, #40, 2 │ │ │ │ - ldrdeq lr, [lr, r0]! │ │ │ │ - subseq lr, r7, #48 @ 0x30 │ │ │ │ + subseq r8, ip, #184, 26 @ 0x2e00 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1ec28 │ │ │ │ - subeq r4, sl, #96, 26 @ 0x1800 │ │ │ │ + subeq r4, sl, #56, 24 @ 0x3800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b16fa0 │ │ │ │ - subseq r2, r9, #136, 12 @ 0x8800000 │ │ │ │ + subseq r2, r9, #72 @ 0x48 │ │ │ │ @ instruction: 0x01b1a7b8 │ │ │ │ - subseq sl, sl, #24, 10 @ 0x6000000 │ │ │ │ + subseq sl, sl, #240, 4 │ │ │ │ lsrseq sp, r0, #9 │ │ │ │ - subseq r7, r7, #176, 2 @ 0x2c │ │ │ │ + subseq r6, r7, #248, 12 @ 0xf800000 │ │ │ │ ... │ │ │ │ lslseq fp, r0 @ │ │ │ │ - subseq r8, r2, #104, 10 @ 0x1a000000 │ │ │ │ + subseq r7, r2, #88, 14 @ 0x1600000 │ │ │ │ @ instruction: 0x01b1c478 │ │ │ │ - subeq r4, r8, #208, 10 @ 0x34000000 │ │ │ │ + subeq r4, r8, #248, 10 @ 0x3e000000 │ │ │ │ @ instruction: 0x01b1c6d0 │ │ │ │ - subseq r3, ip, #152, 10 @ 0x26000000 │ │ │ │ + subseq r3, ip, #232, 6 @ 0xa0000003 │ │ │ │ ... │ │ │ │ asrseq r7, r8, ip │ │ │ │ - subseq r4, ip, #184, 2 @ 0x2e │ │ │ │ + subseq r6, ip, #8, 30 │ │ │ │ @ instruction: 0x01b2f5f0 │ │ │ │ ldrbeq r9, [r0], #2232 @ 0x8b8 │ │ │ │ - @ instruction: 0x01aec3e0 │ │ │ │ - subseq pc, r7, #120, 8 @ 0x78000000 │ │ │ │ + ... │ │ │ │ @ instruction: 0x01b10c90 │ │ │ │ - subseq r8, r1, #136, 26 @ 0x2200 │ │ │ │ + subseq r9, r1, #40, 6 @ 0xa0000000 │ │ │ │ @ instruction: 0x01b11c80 │ │ │ │ - subseq sl, r6, #72, 28 @ 0x480 │ │ │ │ + subseq sl, r6, #48, 18 @ 0xc0000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b19188 │ │ │ │ - subseq r1, sl, #160, 8 @ 0xa0000000 │ │ │ │ + subseq r1, sl, #144, 2 @ 0x24 │ │ │ │ rorseq r9, r0, fp │ │ │ │ - subseq r1, r2, #160, 28 @ 0xa00 │ │ │ │ + subseq r1, r2, #192, 20 @ 0xc0000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1a218 │ │ │ │ - subseq r8, sl, #64, 10 @ 0x10000000 │ │ │ │ + subseq r8, sl, #200, 4 @ 0x8000000c │ │ │ │ @ instruction: 0x01b1c608 │ │ │ │ - subeq r5, r8, #128, 26 @ 0x2000 │ │ │ │ + subeq r5, r8, #192, 22 @ 0x30000 │ │ │ │ ... │ │ │ │ lsrseq lr, r0, #27 │ │ │ │ - subseq r7, r4, #248, 18 @ 0x3e0000 │ │ │ │ + subseq r8, r4, #168, 18 @ 0x2a0000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b16050 │ │ │ │ - subseq fp, r8, #48, 24 @ 0x3000 │ │ │ │ + subseq fp, r8, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0x01b1b258 │ │ │ │ - subseq lr, sl, #216, 18 @ 0x360000 │ │ │ │ + subseq lr, sl, #248, 12 @ 0xf800000 │ │ │ │ lslseq r8, r0, #8 │ │ │ │ - subseq r8, r1, #208, 10 @ 0x34000000 │ │ │ │ + subseq r8, r1, #136, 6 @ 0x20000002 │ │ │ │ ... │ │ │ │ + @ instruction: 0x01af2ba0 │ │ │ │ + subseq lr, r5, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0x01aaba20 │ │ │ │ subeq r3, r0, #64, 12 @ 0x4000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b24448 │ │ │ │ - subseq r1, ip, #184, 22 @ 0x2e000 │ │ │ │ + subseq r1, ip, #48, 22 @ 0xc000 │ │ │ │ @ instruction: 0x01b26d60 │ │ │ │ - subseq lr, r0, #144, 10 @ 0x24000000 │ │ │ │ + subseq lr, r0, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0x01b32228 │ │ │ │ ldrbeq sp, [r2], #2112 @ 0x840 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b12e00 │ │ │ │ - subseq r3, r7, #232, 26 @ 0x3a00 │ │ │ │ + subseq r3, r7, #216, 18 @ 0x360000 │ │ │ │ @ instruction: 0x01b11820 │ │ │ │ - subseq r5, r6, #8, 26 @ 0x200 │ │ │ │ - lsrseq sl, r8, #9 │ │ │ │ - subeq sl, r6, #144, 22 @ 0x24000 │ │ │ │ - lslseq sl, r8, #28 │ │ │ │ - subseq r8, r2, #56, 26 @ 0xe00 │ │ │ │ - @ instruction: 0x01b18eb8 │ │ │ │ - subseq r0, sl, #8, 2 │ │ │ │ + subseq r8, r6, #184, 20 @ 0xb8000 │ │ │ │ @ instruction: 0x01b309c8 │ │ │ │ ldrbeq r4, [r2], #376 @ 0x178 │ │ │ │ + lslseq sl, r8, #28 │ │ │ │ + subseq r8, r2, #32, 16 @ 0x200000 │ │ │ │ + @ instruction: 0x01b18eb8 │ │ │ │ + subseq pc, r9, #224, 26 @ 0x3800 │ │ │ │ + ... │ │ │ │ @ instruction: 0x01b1a498 │ │ │ │ - subseq r9, sl, #56, 6 @ 0xe0000000 │ │ │ │ + subseq r8, sl, #80, 30 @ 0x140 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b22580 │ │ │ │ - subseq sp, lr, #112, 6 @ 0xc0000001 │ │ │ │ + subseq sp, lr, #0, 16 │ │ │ │ @ instruction: 0x01b27350 │ │ │ │ strbeq r6, [r9], #1248 @ 0x4e0 │ │ │ │ @ instruction: 0x01b32048 │ │ │ │ ldrbeq ip, [r2], #2632 @ 0xa48 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaac60 │ │ │ │ teqeq fp, r0, asr r8 │ │ │ │ @ instruction: 0x01b17c98 │ │ │ │ - subseq r6, r2, #160, 30 @ 0x280 │ │ │ │ + subseq r6, r2, #176, 24 @ 0xb000 │ │ │ │ ... │ │ │ │ rorseq pc, r0, r0 @ │ │ │ │ - subseq r9, r4, #152, 2 @ 0x26 │ │ │ │ + subseq sp, r4, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0x01b203c0 │ │ │ │ - subseq r0, r2, #128 @ 0x80 │ │ │ │ + subseq pc, r1, #240, 26 @ 0x3c00 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2e060 │ │ │ │ ldrbeq pc, [r2], #2640 @ 0xa50 @ │ │ │ │ @ instruction: 0x01b2cb48 │ │ │ │ strbeq fp, [r5], #24 │ │ │ │ @ instruction: 0x01b1fa88 │ │ │ │ - subseq pc, sl, #160, 24 @ 0xa000 │ │ │ │ + subseq r0, fp, #80 @ 0x50 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b24b28 │ │ │ │ - subseq r3, pc, #152, 26 @ 0x2600 │ │ │ │ + subseq r6, pc, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0x01b15ee8 │ │ │ │ - subseq fp, r8, #40, 8 @ 0x28000000 │ │ │ │ + subseq fp, r8, #96, 8 @ 0x60000000 │ │ │ │ @ instruction: 0x01aa9590 │ │ │ │ @ instruction: 0x01207fa0 │ │ │ │ rorseq sl, r8, r2 │ │ │ │ - subseq r3, r2, #48, 30 @ 0xc0 │ │ │ │ + subseq r3, r2, #152, 28 @ 0x980 │ │ │ │ rorseq sp, r8, #25 │ │ │ │ - subseq ip, r3, #216, 22 @ 0x36000 │ │ │ │ + subseq r1, r4, #64 @ 0x40 │ │ │ │ @ instruction: 0x01b278a0 │ │ │ │ ldrbeq r1, [r0], #2544 @ 0x9f0 │ │ │ │ @ instruction: 0x01b2b5b8 │ │ │ │ strbeq r1, [r6], #3288 @ 0xcd8 │ │ │ │ @ instruction: 0x01b28610 │ │ │ │ ldrbeq r3, [r3], #2864 @ 0xb30 │ │ │ │ ... │ │ │ │ lsrseq r9, r0 @ │ │ │ │ - subeq ip, r1, #168, 30 @ 0x2a0 │ │ │ │ + subeq ip, r1, #0, 30 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b32660 │ │ │ │ ldrbeq pc, [r2], #1144 @ 0x478 @ │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1c838 │ │ │ │ - subseq r3, ip, #168, 20 @ 0xa8000 │ │ │ │ + subseq r6, ip, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0x01ab28c0 │ │ │ │ subeq r0, ip, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0x01b11b18 │ │ │ │ - subseq sl, r6, #80, 12 @ 0x5000000 │ │ │ │ + subseq r9, r6, #240, 28 @ 0xf00 │ │ │ │ strdeq r2, [fp, r0]! │ │ │ │ subeq r1, ip, #120, 16 @ 0x780000 │ │ │ │ - ... │ │ │ │ + @ instruction: 0x01b108f8 │ │ │ │ + subseq r7, r1, #0, 26 │ │ │ │ @ instruction: 0x01b1ec50 │ │ │ │ - subeq r3, fp, #80, 28 @ 0x500 │ │ │ │ + subeq sl, fp, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0x01b31c88 │ │ │ │ ldrbeq fp, [r2], #816 @ 0x330 │ │ │ │ ... │ │ │ │ lsrseq sp, r8 @ │ │ │ │ - subseq r2, r4, #24, 22 @ 0x6000 │ │ │ │ + subseq r2, r4, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0x01b11de8 │ │ │ │ - subseq fp, r6, #64, 14 @ 0x1000000 │ │ │ │ + subseq fp, r6, #136, 4 @ 0x80000008 │ │ │ │ lsrseq fp, r0, r8 │ │ │ │ - subseq r6, r2, #72, 18 @ 0x120000 │ │ │ │ + subseq r5, r2, #40, 24 @ 0x2800 │ │ │ │ + @ instruction: 0x01ac1f50 │ │ │ │ + subseq r8, ip, #168, 20 @ 0xa8000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1a3a8 │ │ │ │ - subseq r8, sl, #80, 24 @ 0x5000 │ │ │ │ + subseq r8, sl, #16, 20 @ 0x10000 │ │ │ │ @ instruction: 0x01b10b00 │ │ │ │ - subseq pc, r5, #208, 14 @ 0x3400000 │ │ │ │ + subseq pc, r5, #192, 4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01ab6100 │ │ │ │ subeq r5, lr, #192, 24 @ 0xc000 │ │ │ │ @ instruction: 0x01b17e28 │ │ │ │ - subseq r9, r9, #88, 10 @ 0x16000000 │ │ │ │ + subseq r9, r9, #0, 6 │ │ │ │ @ instruction: 0x01b249e8 │ │ │ │ - subseq lr, lr, #104, 22 @ 0x1a000 │ │ │ │ + subseq pc, lr, #112 @ 0x70 │ │ │ │ ... │ │ │ │ - @ instruction: 0x01aef748 │ │ │ │ - subseq fp, r5, #248, 4 @ 0x8000000f │ │ │ │ @ instruction: 0x01b15128 │ │ │ │ - subseq r5, r8, #216, 24 @ 0xd800 │ │ │ │ + subseq r5, r8, #184, 16 @ 0xb80000 │ │ │ │ ... │ │ │ │ rorseq r8, r0 @ │ │ │ │ - subeq fp, r1, #144, 26 @ 0x2400 │ │ │ │ + subeq fp, r1, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0x01b31418 │ │ │ │ ldrbeq r7, [r2], #3984 @ 0xf90 │ │ │ │ ... │ │ │ │ strdeq r9, [sl, r0]! │ │ │ │ @ instruction: 0x012064e0 │ │ │ │ @ instruction: 0x01b153f8 │ │ │ │ - subseq r6, r8, #160, 26 @ 0x2800 │ │ │ │ + subseq r6, r8, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0x01b174c8 │ │ │ │ - subseq r4, r9, #144, 30 @ 0x240 │ │ │ │ + subseq r4, r9, #232, 26 @ 0x3a00 │ │ │ │ lsrseq pc, r0, #10 @ │ │ │ │ - subseq r9, fp, #184 @ 0xb8 │ │ │ │ + subseq pc, fp, #240, 8 @ 0xf0000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01ab3928 │ │ │ │ subeq r9, ip, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0x01b18558 │ │ │ │ - subseq ip, r9, #120, 10 @ 0x1e000000 │ │ │ │ + subseq ip, r9, #224, 6 @ 0x80000003 │ │ │ │ @ instruction: 0x01b17108 │ │ │ │ - subseq r2, r9, #136, 28 @ 0x880 │ │ │ │ - @ instruction: 0x01af2cb8 │ │ │ │ - subseq lr, r5, #224, 26 @ 0x3800 │ │ │ │ + subseq r2, r9, #0, 24 │ │ │ │ ... │ │ │ │ asrseq ip, r8, #26 │ │ │ │ - subseq r5, r3, #112, 30 @ 0x1c0 │ │ │ │ + subseq r5, r3, #240, 20 @ 0xf0000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa9a68 │ │ │ │ @ instruction: 0x01206b60 │ │ │ │ + @ instruction: 0x01aee1b8 │ │ │ │ + subseq sp, r7, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0x01b1d8a0 │ │ │ │ - subeq r0, r9, #104, 28 @ 0x680 │ │ │ │ + subeq r0, r9, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0x01b20528 │ │ │ │ - subseq r0, r2, #72, 24 @ 0x4800 │ │ │ │ - ... │ │ │ │ - @ instruction: 0x01aee348 │ │ │ │ - subseq lr, r6, #112, 18 @ 0x1c0000 │ │ │ │ - rorseq r7, r0, r8 │ │ │ │ - subseq r0, r1, #144, 10 @ 0x24000000 │ │ │ │ + subseq r0, r2, #144, 22 @ 0x24000 │ │ │ │ @ instruction: 0x01b2de80 │ │ │ │ ldrbeq lr, [r2], #3656 @ 0xe48 │ │ │ │ + rorseq r7, r0, r8 │ │ │ │ + subseq pc, r0, #240, 30 @ 0x3c0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2bd10 │ │ │ │ strbeq r2, [lr], #3432 @ 0xd68 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b19598 │ │ │ │ - subseq r2, sl, #216, 30 @ 0x360 │ │ │ │ + subseq r3, sl, #168, 2 @ 0x2a │ │ │ │ @ instruction: 0x01b1bdc0 │ │ │ │ - subseq r3, fp, #168, 6 @ 0xa0000002 │ │ │ │ + subseq r3, fp, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0x01b2b900 │ │ │ │ strbeq r1, [lr], #1456 @ 0x5b0 │ │ │ │ @ instruction: 0x01b19f20 │ │ │ │ - subseq r7, sl, #88, 6 @ 0x60000001 │ │ │ │ + subseq r7, sl, #216 @ 0xd8 │ │ │ │ @ instruction: 0x01b261f8 │ │ │ │ - subeq r1, pc, #248, 16 @ 0xf80000 │ │ │ │ + subeq r1, pc, #200, 24 @ 0xc800 │ │ │ │ @ instruction: 0x01ab4468 │ │ │ │ subeq pc, ip, #88, 10 @ 0x16000000 │ │ │ │ ... │ │ │ │ rorseq fp, r0, #10 │ │ │ │ - subseq r5, r2, #232, 20 @ 0xe8000 │ │ │ │ + subseq r4, r2, #128, 28 @ 0x800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2db38 │ │ │ │ ldrbeq sp, [r2], #3144 @ 0xc48 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b148b8 │ │ │ │ - subseq r1, r8, #48, 10 @ 0xc000000 │ │ │ │ + subseq r1, r8, #184, 2 @ 0x2e │ │ │ │ asrseq fp, r8, #18 │ │ │ │ - subseq r7, r2, #32, 6 @ 0x80000000 │ │ │ │ + subseq r6, r2, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0x01b174f0 │ │ │ │ - subeq r4, r2, #8 │ │ │ │ + subeq r3, r2, #72, 30 @ 0x120 │ │ │ │ + @ instruction: 0x01ab7528 │ │ │ │ + subseq sp, r5, #232, 26 @ 0x3a00 │ │ │ │ + @ instruction: 0x01b16320 │ │ │ │ + subseq sp, r8, #120, 6 @ 0xe0000001 │ │ │ │ @ instruction: 0x01b27558 │ │ │ │ strbeq r6, [sl], #3832 @ 0xef8 │ │ │ │ - @ instruction: 0x01b16320 │ │ │ │ - subseq ip, r8, #224, 28 @ 0xe00 │ │ │ │ ... │ │ │ │ ldrdeq r2, [fp, r8]! │ │ │ │ subeq r1, ip, #104, 6 @ 0xa0000001 │ │ │ │ ... │ │ │ │ lsrseq lr, r8, #16 │ │ │ │ - subseq r5, r4, #112, 22 @ 0x1c000 │ │ │ │ + subseq r5, r4, #96, 12 @ 0x6000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b10f38 │ │ │ │ - subseq r1, r6, #104, 2 │ │ │ │ - asrseq fp, r0, fp │ │ │ │ - subeq r9, r9, #64, 14 @ 0x1000000 │ │ │ │ + subseq r0, r6, #0, 26 │ │ │ │ @ instruction: 0x01b1cae0 │ │ │ │ - subeq sl, r8, #0, 24 │ │ │ │ + subeq sl, r8, #192, 20 @ 0xc0000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b18468 │ │ │ │ - subseq fp, r9, #184, 30 @ 0x2e0 │ │ │ │ + subseq fp, r9, #200, 22 @ 0x32000 │ │ │ │ @ instruction: 0x01b14e58 │ │ │ │ - subseq r3, r8, #144, 18 @ 0x240000 │ │ │ │ + subseq r4, r8, #112, 8 @ 0x70000000 │ │ │ │ @ instruction: 0x01b19700 │ │ │ │ - subseq r3, sl, #224, 16 @ 0xe00000 │ │ │ │ + subseq r3, sl, #0, 20 │ │ │ │ ... │ │ │ │ rorseq sl, r0, r5 │ │ │ │ - subseq r5, r2, #152, 6 @ 0x60000002 │ │ │ │ + subseq r5, r2, #48, 2 │ │ │ │ ... │ │ │ │ rorseq pc, r0, #12 @ │ │ │ │ - subseq r2, ip, #32, 14 @ 0x800000 │ │ │ │ + subseq r2, ip, #120, 12 @ 0x7800000 │ │ │ │ ... │ │ │ │ lslseq fp, r0 @ │ │ │ │ - subseq sl, r2, #0, 8 │ │ │ │ + subseq r9, r2, #0, 28 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2cda0 │ │ │ │ ldrbeq r5, [r5], #3640 @ 0xe38 │ │ │ │ @ instruction: 0x01b2db88 │ │ │ │ strbeq r0, [fp], #3984 @ 0xf90 │ │ │ │ asrseq r9, r0, #28 │ │ │ │ - subseq r2, r2, #24, 24 @ 0x1800 │ │ │ │ + subseq r2, r2, #168, 18 @ 0x2a0000 │ │ │ │ @ instruction: 0x01b1a010 │ │ │ │ - subseq r7, sl, #208, 18 @ 0x340000 │ │ │ │ + subseq r7, sl, #136, 14 @ 0x2200000 │ │ │ │ @ instruction: 0x01b1a100 │ │ │ │ - subseq r7, sl, #248, 28 @ 0xf80 │ │ │ │ + subseq r7, sl, #200, 24 @ 0xc800 │ │ │ │ ... │ │ │ │ - @ instruction: 0x01af3898 │ │ │ │ - subseq fp, r5, #200, 24 @ 0xc800 │ │ │ │ @ instruction: 0x01b20280 │ │ │ │ - subseq r2, fp, #184, 28 @ 0xb80 │ │ │ │ + subseq r3, fp, #200, 4 @ 0x8000000c │ │ │ │ ... │ │ │ │ rorseq r8, r8 @ │ │ │ │ - subseq r9, r1, #88, 16 @ 0x580000 │ │ │ │ + subseq r9, r1, #200, 12 @ 0xc800000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b12a40 │ │ │ │ - subseq r2, r7, #224, 6 @ 0x80000003 │ │ │ │ + subseq r2, r7, #112 @ 0x70 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b15290 │ │ │ │ - subseq r6, r8, #224, 8 @ 0xe0000000 │ │ │ │ + subseq r6, r8, #144, 2 @ 0x24 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b27080 │ │ │ │ strbeq r5, [r9], #1744 @ 0x6d0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b32d90 │ │ │ │ ldrbeq r1, [r3], #3304 @ 0xce8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa9ab8 │ │ │ │ subeq lr, fp, #48, 22 @ 0xc000 │ │ │ │ asrseq r8, r0 @ │ │ │ │ - subseq fp, r1, #144, 30 @ 0x240 │ │ │ │ + subseq fp, r1, #104, 20 @ 0x68000 │ │ │ │ ... │ │ │ │ lslseq sp, r8, r0 │ │ │ │ - subseq r7, r3, #120, 4 @ 0x80000007 │ │ │ │ + subseq r6, r3, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0x01b15d80 │ │ │ │ - subseq sl, r8, #136, 18 @ 0x220000 │ │ │ │ + subseq sl, r8, #184, 18 @ 0x2e0000 │ │ │ │ ... │ │ │ │ - @ instruction: 0x01b19cf0 │ │ │ │ - subseq r6, sl, #96, 14 @ 0x1800000 │ │ │ │ + @ instruction: 0x01aec2c8 │ │ │ │ + subseq pc, r7, #240 @ 0xf0 │ │ │ │ rorseq r8, r8, #10 │ │ │ │ - subseq r8, r1, #152, 26 @ 0x2600 │ │ │ │ + subseq r8, r1, #168, 26 @ 0x2a00 │ │ │ │ @ instruction: 0x01a319c8 │ │ │ │ teqeq r9, r0, ror #19 │ │ │ │ rorseq sp, r0 @ │ │ │ │ - subseq sl, r3, #232, 26 @ 0x3a00 │ │ │ │ - ... │ │ │ │ + subseq fp, r3, #192, 6 │ │ │ │ + @ instruction: 0x01b19cf0 │ │ │ │ + subseq r6, sl, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0x01b1da08 │ │ │ │ - subeq r1, r9, #184, 18 @ 0x2e0000 │ │ │ │ + subeq r1, r9, #232, 16 @ 0xe80000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b18378 │ │ │ │ - subseq r9, sp, #160, 2 @ 0x28 │ │ │ │ + subseq r9, sp, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0x01b18648 │ │ │ │ - subseq ip, r9, #216, 28 @ 0xd80 │ │ │ │ + subseq ip, r9, #248, 24 @ 0xf800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b12108 │ │ │ │ - subseq sp, r6, #200, 20 @ 0xc8000 │ │ │ │ + subseq sp, r6, #184, 16 @ 0xb80000 │ │ │ │ @ instruction: 0x01ab2280 │ │ │ │ subeq ip, fp, #208, 20 @ 0xd0000 │ │ │ │ @ instruction: 0x01b16e38 │ │ │ │ - subseq r1, r9, #104, 22 @ 0x1a000 │ │ │ │ + subseq r1, r9, #0, 14 │ │ │ │ @ instruction: 0x01b1a588 │ │ │ │ - subseq r9, sl, #32, 18 @ 0x80000 │ │ │ │ + subseq r9, sl, #88, 10 @ 0x16000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b306f8 │ │ │ │ ldrbeq r3, [r2], #0 │ │ │ │ ... │ │ │ │ rorseq sl, r0, #12 │ │ │ │ - subseq r5, r2, #0, 30 │ │ │ │ + subseq r5, r2, #88, 18 @ 0x160000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1a9e8 │ │ │ │ - subseq fp, sl, #248, 8 @ 0xf8000000 │ │ │ │ + subseq fp, sl, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0x01b16f78 │ │ │ │ - subeq lr, r1, #184, 22 @ 0x2e000 │ │ │ │ + subeq lr, r1, #8, 20 @ 0x8000 │ │ │ │ @ instruction: 0x01b1e9a8 │ │ │ │ - subseq r6, sl, #32, 26 @ 0x800 │ │ │ │ + subseq r6, sl, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0x01b16870 │ │ │ │ - subseq pc, r8, #0, 20 │ │ │ │ + subseq pc, r8, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0x01b187b0 │ │ │ │ - subseq sp, r9, #128, 14 @ 0x2000000 │ │ │ │ + subseq sp, r9, #120, 12 @ 0x7800000 │ │ │ │ asrseq fp, r8 @ │ │ │ │ - subseq r7, r2, #152, 22 @ 0x26000 │ │ │ │ + subseq r6, r2, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0x01b1e160 │ │ │ │ - subeq sp, r9, #0, 24 │ │ │ │ + subeq sp, r9, #152, 30 @ 0x260 │ │ │ │ @ instruction: 0x01b23b38 │ │ │ │ - subseq fp, r8, #72, 24 @ 0x4800 │ │ │ │ + subseq ip, r8, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0x01b30ba8 │ │ │ │ ldrbeq r4, [r2], #3296 @ 0xce0 │ │ │ │ ... │ │ │ │ asrseq pc, r0, #6 @ │ │ │ │ - subseq lr, r4, #40, 24 @ 0x2800 │ │ │ │ + subseq lr, r4, #16, 24 @ 0x1000 │ │ │ │ ... │ │ │ │ lslseq r9, r8 @ │ │ │ │ - subseq lr, r1, #200, 2 @ 0x32 │ │ │ │ + subseq sp, r1, #0, 28 │ │ │ │ @ instruction: 0x01b25140 │ │ │ │ strbeq sl, [r1], #2952 @ 0xb88 │ │ │ │ ... │ │ │ │ - lsrseq r7, r8, #15 │ │ │ │ - subeq pc, r3, #208, 4 │ │ │ │ - ... │ │ │ │ @ instruction: 0x01b14750 │ │ │ │ - subseq r0, r8, #104, 26 @ 0x1a00 │ │ │ │ + subseq r0, r8, #216, 18 @ 0x360000 │ │ │ │ @ instruction: 0x01aaa418 │ │ │ │ @ instruction: 0x0120a928 │ │ │ │ + ldrdeq ip, [lr, r8]! │ │ │ │ + subseq r4, sl, #192, 28 @ 0xc00 │ │ │ │ + ... │ │ │ │ + strdeq fp, [lr, r8]! │ │ │ │ + subseq r4, sl, #96, 6 @ 0x80000001 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b2f4d8 │ │ │ │ ldrbeq r2, [r6], #432 @ 0x1b0 │ │ │ │ @ instruction: 0x01b11140 │ │ │ │ - subseq r1, r6, #200, 18 @ 0x320000 │ │ │ │ + subseq r1, r6, #184, 10 @ 0x2e000000 │ │ │ │ @ instruction: 0x01b1ae48 │ │ │ │ - subseq ip, sl, #136, 26 @ 0x2200 │ │ │ │ + subseq ip, sl, #128, 24 @ 0x8000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1cc48 │ │ │ │ - subeq ip, r8, #144, 4 │ │ │ │ + subeq ip, r8, #32, 4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b30c20 │ │ │ │ strbeq r3, [ip], #4064 @ 0xfe0 │ │ │ │ ... │ │ │ │ ldrsbeq fp, [r0, r8]! │ │ │ │ - subseq r9, r2, #152, 24 @ 0x9800 │ │ │ │ + subseq r9, r2, #160, 14 @ 0x2800000 │ │ │ │ @ instruction: 0x01b25af0 │ │ │ │ - subeq sl, sp, #48, 18 @ 0xc0000 │ │ │ │ + subeq fp, sp, #120, 14 @ 0x1e00000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1baf0 │ │ │ │ - subeq r8, r6, #200, 28 @ 0xc80 │ │ │ │ + subeq r8, r6, #224, 24 @ 0xe000 │ │ │ │ @ instruction: 0x01b308d8 │ │ │ │ ldrbeq r3, [r2], #2992 @ 0xbb0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b13710 │ │ │ │ - subseq r9, r7, #64, 2 │ │ │ │ + subseq sl, r7, #152, 2 @ 0x26 │ │ │ │ + ldrdeq r3, [pc, r0]! │ │ │ │ + subseq fp, r5, #208, 22 @ 0x34000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab2a0 │ │ │ │ subeq r0, r0, #0, 12 │ │ │ │ asrseq lr, r8, r5 │ │ │ │ - subseq r4, r4, #112, 20 @ 0x70000 │ │ │ │ + subseq r4, r4, #224, 10 @ 0x38000000 │ │ │ │ @ instruction: 0x01b14fc0 │ │ │ │ - subseq r5, r8, #240, 2 @ 0x3c │ │ │ │ + subseq r4, r8, #16, 26 @ 0x400 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa9ae0 │ │ │ │ subeq lr, r0, #112, 22 @ 0x1c000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab5e8 │ │ │ │ subeq r1, r0, #0, 12 │ │ │ │ lslseq lr, r0, #21 │ │ │ │ - subeq lr, r1, #240, 20 @ 0xf0000 │ │ │ │ + subeq lr, r1, #224, 18 @ 0x380000 │ │ │ │ asrseq lr, r0, #13 │ │ │ │ - subseq r5, r4, #184, 4 @ 0x8000000b │ │ │ │ + subseq r4, r4, #232, 26 @ 0x3a00 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b18008 │ │ │ │ - subseq sl, r9, #160, 10 @ 0x28000000 │ │ │ │ + subseq sl, r9, #40, 6 @ 0xa0000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b137d8 │ │ │ │ - subeq r1, sp, #160, 30 @ 0x280 │ │ │ │ + subeq r2, sp, #224, 8 @ 0xe0000000 │ │ │ │ @ instruction: 0x01b2f848 │ │ │ │ ldrbeq r7, [r7], #3720 @ 0xe88 │ │ │ │ ... │ │ │ │ lsrseq r7, r8, #25 │ │ │ │ - subseq r5, r1, #144 @ 0x90 │ │ │ │ + subseq r5, r1, #240, 2 @ 0x3c │ │ │ │ ... │ │ │ │ @ instruction: 0x01b324f8 │ │ │ │ ldrbeq lr, [r2], #2296 @ 0x8f8 │ │ │ │ asrseq sp, r0, lr │ │ │ │ - subseq r1, r4, #120, 26 @ 0x1e00 │ │ │ │ + subseq r1, r4, #232, 16 @ 0xe80000 │ │ │ │ + lsrseq lr, r0 @ │ │ │ │ + subseq r5, r1, #72, 24 @ 0x4800 │ │ │ │ ... │ │ │ │ lsrseq r8, r8, sp │ │ │ │ - subseq ip, r1, #0, 14 │ │ │ │ + subseq ip, r1, #192, 4 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aa9a40 │ │ │ │ @ instruction: 0x01217f18 │ │ │ │ lslseq lr, r8, #30 │ │ │ │ - subseq r8, r4, #224, 4 │ │ │ │ + subseq ip, r4, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0x01b16b68 │ │ │ │ - subseq r0, r9, #152, 20 @ 0x98000 │ │ │ │ + subseq r0, r9, #184, 14 @ 0x2e00000 │ │ │ │ ... │ │ │ │ lsrseq sp, r0, #14 │ │ │ │ - subseq r9, r3, #104, 24 @ 0x6800 │ │ │ │ + subseq r9, r3, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0x01b14b88 │ │ │ │ - subseq r2, r8, #32, 10 @ 0x8000000 │ │ │ │ + subseq r2, r8, #24, 6 @ 0x60000000 │ │ │ │ ... │ │ │ │ lsrseq r8, r0, #29 │ │ │ │ - subseq ip, r1, #248, 28 @ 0xf80 │ │ │ │ + subseq ip, r1, #104, 24 @ 0x6800 │ │ │ │ @ instruction: 0x01b17b30 │ │ │ │ - subseq r8, r9, #88 @ 0x58 │ │ │ │ + subseq r7, r9, #104, 24 @ 0x6800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1a8a8 │ │ │ │ - subseq sl, sl, #40, 20 @ 0x28000 │ │ │ │ - @ instruction: 0x01b1df80 │ │ │ │ - subeq ip, r9, #152 @ 0x98 │ │ │ │ + subseq sl, sl, #120, 18 @ 0x1e0000 │ │ │ │ + strdeq r6, [lr, r8]! │ │ │ │ + subseq r7, r7, #176, 26 @ 0x2c00 │ │ │ │ lslseq r9, r0, #6 │ │ │ │ - subseq lr, r1, #192, 24 @ 0xc000 │ │ │ │ - ... │ │ │ │ + subseq lr, r1, #112, 16 @ 0x700000 │ │ │ │ + @ instruction: 0x01b1df80 │ │ │ │ + subeq ip, r9, #160 @ 0xa0 │ │ │ │ rorseq sp, r8, #5 │ │ │ │ - subseq r8, r3, #80, 6 @ 0x40000001 │ │ │ │ + subseq r7, r3, #152, 30 @ 0x260 │ │ │ │ ... │ │ │ │ asrseq sl, r8, r9 │ │ │ │ - subseq r7, r2, #8 │ │ │ │ + subseq r6, r2, #184, 18 @ 0x2e0000 │ │ │ │ @ instruction: 0x01b141d8 │ │ │ │ - subseq lr, r7, #32, 22 @ 0x8000 │ │ │ │ + subseq lr, r7, #72, 8 @ 0x48000000 │ │ │ │ lslseq sl, r0 @ │ │ │ │ - subseq r4, r2, #88, 10 @ 0x16000000 │ │ │ │ + subseq r4, r2, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0x01b158a8 │ │ │ │ - subseq r8, r8, #128, 20 @ 0x80000 │ │ │ │ + subseq r8, r8, #96, 12 @ 0x6000000 │ │ │ │ asrseq pc, r8, r9 @ │ │ │ │ - subseq r2, r5, #136, 10 @ 0x22000000 │ │ │ │ + subseq r7, r5, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0x01b31328 │ │ │ │ ldrbeq r7, [r2], #2560 @ 0xa00 │ │ │ │ ... │ │ │ │ rorseq r9, r8, #8 │ │ │ │ - subseq pc, r1, #88, 4 @ 0x80000005 │ │ │ │ + subseq lr, r1, #240, 28 @ 0xf00 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b12770 │ │ │ │ - subseq r1, r7, #152, 2 @ 0x26 │ │ │ │ + subseq r0, r7, #56, 4 @ 0x80000003 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b17630 │ │ │ │ - subseq r5, r9, #176, 8 @ 0xb0000000 │ │ │ │ + subseq r5, r9, #160, 6 @ 0x80000002 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1db48 │ │ │ │ - subeq fp, sl, #168, 16 @ 0xa80000 │ │ │ │ + subeq fp, sl, #128, 20 @ 0x80000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaa328 │ │ │ │ @ instruction: 0x0120a348 │ │ │ │ @ instruction: 0x01b31b98 │ │ │ │ ldrbeq sl, [r2], #3456 @ 0xd80 │ │ │ │ ... │ │ │ │ asrseq sl, r0, #21 │ │ │ │ - subseq r7, r2, #160, 14 @ 0x2800000 │ │ │ │ + subseq r7, r2, #136, 4 @ 0x80000008 │ │ │ │ ... │ │ │ │ asrseq pc, r0, #21 @ │ │ │ │ - subseq r3, r5, #208, 16 @ 0xd00000 │ │ │ │ + subseq r8, r5, #192, 16 @ 0xc00000 │ │ │ │ @ instruction: 0x01b17860 │ │ │ │ - subseq r6, r9, #112, 16 @ 0x700000 │ │ │ │ + subseq r6, r9, #96, 12 @ 0x6000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b18ad0 │ │ │ │ - subseq lr, r9, #48, 14 @ 0xc00000 │ │ │ │ + subseq lr, r9, #184, 10 @ 0x2e000000 │ │ │ │ rorseq r6, r8, #19 │ │ │ │ - subeq r0, sp, #200, 8 @ 0xc8000000 │ │ │ │ + subeq r0, sp, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0x01b1eb10 │ │ │ │ - subseq r7, sl, #96, 24 @ 0x6000 │ │ │ │ + subseq r7, sl, #32, 24 @ 0x2000 │ │ │ │ + strdeq lr, [lr, r8]! │ │ │ │ + subseq r1, sl, #96, 20 @ 0x60000 │ │ │ │ @ instruction: 0x01b20a50 │ │ │ │ - subseq r1, ip, #56, 20 @ 0x38000 │ │ │ │ - @ instruction: 0x01ab73c0 │ │ │ │ - subseq lr, r5, #232, 4 @ 0x8000000e │ │ │ │ + subseq r1, ip, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0x01b1d698 │ │ │ │ - subeq r3, r7, #216, 12 @ 0xd800000 │ │ │ │ + subeq r3, r7, #240, 18 @ 0x3c0000 │ │ │ │ @ instruction: 0x01b1e868 │ │ │ │ - @ instruction: 0x0120a908 │ │ │ │ + @ instruction: 0x0120ab40 │ │ │ │ @ instruction: 0x01a6f778 │ │ │ │ @ instruction: 0x0123ee40 │ │ │ │ @ instruction: 0x01ab3a18 │ │ │ │ subeq r9, ip, #88, 26 @ 0x1600 │ │ │ │ @ instruction: 0x01b2cf08 │ │ │ │ ldrbeq r6, [r5], #1336 @ 0x538 │ │ │ │ ... │ │ │ │ lsreq sp, r0 @ │ │ │ │ - subseq r9, fp, #56, 4 @ 0x80000003 │ │ │ │ + subseq pc, fp, #56, 24 @ 0x3800 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b24e70 │ │ │ │ strbeq sl, [r1], #1704 @ 0x6a8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b319b8 │ │ │ │ ldrbeq sl, [r2], #496 @ 0x1f0 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aab2c8 │ │ │ │ subeq r0, r0, #88, 22 @ 0x16000 │ │ │ │ rorseq r7, r0, sp │ │ │ │ - subeq r3, r2, #64, 12 @ 0x4000000 │ │ │ │ + subeq r3, r2, #176, 12 @ 0xb000000 │ │ │ │ lslseq pc, r8 @ @ │ │ │ │ - subeq r9, sl, #184, 30 @ 0x2e0 │ │ │ │ + subeq r9, sl, #112, 28 @ 0x700 │ │ │ │ lsrseq sp, r8, r3 │ │ │ │ - subseq r5, r7, #24, 16 @ 0x180000 │ │ │ │ + subseq r4, r7, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0x01b2e470 │ │ │ │ ldrbeq sl, [r9], #1760 @ 0x6e0 │ │ │ │ @ instruction: 0x01b1e098 │ │ │ │ - subeq r5, r6, #144, 30 @ 0x240 │ │ │ │ + subeq r5, r6, #0, 24 │ │ │ │ @ instruction: 0x01b30e78 │ │ │ │ ldrbeq r5, [r2], #3536 @ 0xdd0 │ │ │ │ @ instruction: 0x01b2de58 │ │ │ │ strbeq r1, [fp], #3472 @ 0xd90 │ │ │ │ lsrseq r7, r0 @ │ │ │ │ - subeq fp, r1, #32, 10 @ 0x8000000 │ │ │ │ + subeq fp, r1, #128, 8 @ 0x80000000 │ │ │ │ @ instruction: 0x01aa9b08 │ │ │ │ subeq pc, r0, #200 @ 0xc8 │ │ │ │ rorseq sl, r8, #16 │ │ │ │ - subseq r6, r2, #144, 14 @ 0x2400000 │ │ │ │ + subseq r6, r2, #56, 4 @ 0x80000003 │ │ │ │ lsrseq ip, r8, #32 │ │ │ │ - subseq pc, r2, #216, 14 @ 0x3600000 │ │ │ │ + subseq pc, r2, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0x01b1e840 │ │ │ │ - subseq r5, sl, #192, 18 @ 0x300000 │ │ │ │ + subseq r5, sl, #16, 28 @ 0x100 │ │ │ │ lslseq sp, r0, #3 │ │ │ │ - subseq r7, r3, #96, 20 @ 0x60000 │ │ │ │ + subseq r7, r3, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0x01aaaa58 │ │ │ │ msreq R9_fiq, r8, ror #28 │ │ │ │ @ instruction: 0x01b15c18 │ │ │ │ - subseq sl, r8, #192, 2 @ 0x30 │ │ │ │ - @ instruction: 0x01ad5438 │ │ │ │ - subseq sp, lr, #24, 10 @ 0x6000000 │ │ │ │ + subseq sl, r8, #8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01aaab48 │ │ │ │ @ instruction: 0x012aee58 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1e070 │ │ │ │ - subeq ip, r9, #64, 28 @ 0x400 │ │ │ │ + subeq sp, r9, #112 @ 0x70 │ │ │ │ @ instruction: 0x01b16618 │ │ │ │ - subseq lr, r8, #16, 16 @ 0x100000 │ │ │ │ + subseq lr, r8, #128, 16 @ 0x800000 │ │ │ │ strdeq r1, [r3, r8]! │ │ │ │ teqeq r9, r8, lsr sp │ │ │ │ @ instruction: 0x01b16cd0 │ │ │ │ - subseq r1, r9, #176, 4 │ │ │ │ + subseq r0, r9, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0x01b1fc40 │ │ │ │ - subseq r0, fp, #104, 22 @ 0x1a000 │ │ │ │ + subseq r0, fp, #96, 18 @ 0x180000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b18030 │ │ │ │ - subseq pc, sl, #176, 4 │ │ │ │ + subseq pc, sl, #16, 8 @ 0x10000000 │ │ │ │ asrseq sp, r0, r4 │ │ │ │ - subseq r8, r3, #184, 22 @ 0x2e000 │ │ │ │ + subseq r8, r3, #56, 16 @ 0x380000 │ │ │ │ @ instruction: 0x01b1c298 │ │ │ │ - subseq r1, ip, #128, 28 @ 0x800 │ │ │ │ + subseq r1, ip, #232, 20 @ 0xe8000 │ │ │ │ lsrseq pc, r8, #24 @ │ │ │ │ - subseq r9, r5, #56, 18 @ 0xe0000 │ │ │ │ + subseq r9, r5, #88, 10 @ 0x16000000 │ │ │ │ @ instruction: 0x01b2cc38 │ │ │ │ ldrbeq r5, [r5], #1848 @ 0x738 │ │ │ │ ... │ │ │ │ asrseq r9, r0 @ │ │ │ │ - subseq pc, r1, #104, 28 @ 0x680 │ │ │ │ + subseq pc, r1, #160, 18 @ 0x280000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1f380 │ │ │ │ - subseq sp, sl, #128, 4 │ │ │ │ + subseq sp, sl, #112, 6 @ 0xc0000001 │ │ │ │ ... │ │ │ │ ldrsbeq r4, [r2, r8]! │ │ │ │ - subseq lr, fp, #96, 20 @ 0x60000 │ │ │ │ + subseq pc, fp, #216, 20 @ 0xd8000 │ │ │ │ @ instruction: 0x01b208c0 │ │ │ │ - subseq r0, ip, #208, 28 @ 0xd00 │ │ │ │ + subseq r0, ip, #80, 28 @ 0x500 │ │ │ │ @ instruction: 0x01b14480 │ │ │ │ - subseq pc, r7, #128, 26 @ 0x2000 │ │ │ │ + subseq pc, r7, #112, 18 @ 0x1c0000 │ │ │ │ rorseq pc, r8 @ @ │ │ │ │ - subseq r3, fp, #0, 22 │ │ │ │ + subseq r4, fp, #160, 4 │ │ │ │ @ instruction: 0x01b24bf0 │ │ │ │ - subseq r9, ip, #152, 28 @ 0x980 │ │ │ │ + subseq sl, ip, #72, 14 @ 0x1200000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1fdf8 │ │ │ │ - subseq r1, fp, #144, 12 @ 0x9000000 │ │ │ │ + subseq r1, fp, #96, 10 @ 0x18000000 │ │ │ │ lsrseq pc, r8, #9 @ │ │ │ │ - subseq pc, r4, #160, 12 @ 0xa000000 │ │ │ │ + subseq pc, r4, #56, 14 @ 0xe00000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1fd58 │ │ │ │ - subseq r6, r7, #80, 8 @ 0x50000000 │ │ │ │ + subseq r6, r7, #232, 8 @ 0xe8000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b307e8 │ │ │ │ ldrbeq r3, [r2], #1272 @ 0x4f8 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b1de90 │ │ │ │ - subeq sl, r9, #56, 26 @ 0xe00 │ │ │ │ + subeq sl, r9, #0, 26 │ │ │ │ @ instruction: 0x01b119b0 │ │ │ │ - subseq r9, r6, #48, 24 @ 0x3000 │ │ │ │ - ... │ │ │ │ - strdeq ip, [lr, r0]! │ │ │ │ - subseq r4, sl, #40, 28 @ 0x280 │ │ │ │ + subseq r9, r6, #192, 12 @ 0xc000000 │ │ │ │ ... │ │ │ │ @ instruction: 0x01b316e8 │ │ │ │ ldrbeq r9, [r2], #168 @ 0xa8 │ │ │ │ ldmdbvs r5!, {r0, r1, r2, r3, r5, r9, sp, lr}^ │ │ │ │ eorvc r6, pc, #108, 8 @ 0x6c000000 │ │ │ │ svcvs 0x00727065 │ │ │ │ stmdbvs r3!, {r2, r5, r6, r8, sl, ip, sp, lr}^ │ │ │ │ @@ -1416700,15 +1416705,15 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r2, r0, lsl #6 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #0, 16 │ │ │ │ + rsbseq r2, r0, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ ldrsbeq r5, [r2, #-48] @ 0xffffffd0 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ @@ -1416913,15 +1416918,15 @@ │ │ │ │ ldrbteq r1, [sl], #1552 @ 0x610 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [r9], #1960 @ 0x7a8 @ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #0, 6 │ │ │ │ + rsbeq sl, pc, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r4, r8, lsl #10 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvneq ip, r8, lsl #5 │ │ │ │ @@ -1417701,15 +1417706,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvneq ip, r0, ror #15 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #160, 24 @ 0xa000 │ │ │ │ + rsbeq lr, pc, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvnseq fp, r8, lsl r1 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r2, r8, ror #29 │ │ │ │ @@ -1417986,46 +1417991,46 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r4, r0, #252, 18 @ 0x3f0000 │ │ │ │ + submi r5, r0, #116, 26 @ 0x1d00 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #232, 14 @ 0x3a00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #80, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #136, 8 @ 0x88000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #0, 28 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, ip, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq r9, r2, #136, 8 @ 0x88000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r3, r9, #80, 22 @ 0x14000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r9, ip, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01518a90 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r2, r8, asr #13 │ │ │ │ @@ -1445004,15 +1445009,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r1, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r1, [r6, #-680]! @ 0xfffffd58 │ │ │ │ + streq pc, [r5, #-1080]! @ 0xfffffbc8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [fp, #-2680]! @ 0xfffff588 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ @@ -1450284,16 +1450289,16 @@ │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, lsr #11 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbeq r9, ip, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ strheq sp, [pc, #128] @ 162b814 <__bss_end__@@Base+0x7cea58> │ │ │ │ @ instruction: 0x40000cb2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, ror #10 │ │ │ │ @@ -1457368,16 +1457373,16 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ andeq r5, ip, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r9, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #224, 24 @ 0xe000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r9, ip, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r7, r0, lsr #29 │ │ │ │ @@ -1458464,17 +1458469,17 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ andeq r3, sp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #208, 12 @ 0xd000000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r5, r8, #172, 12 @ 0xac00000 │ │ │ │ + rsbeq r8, ip, #192, 20 @ 0xc0000 │ │ │ │ + andgt r0, r0, r4, lsr #32 │ │ │ │ + submi r5, r8, #128, 12 @ 0x8000000 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [sl], #3080 @ 0xc08 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ mvnseq r9, r8, lsr #1 │ │ │ │ andmi r0, r0, fp │ │ │ │ @@ -1526055,20 +1526060,20 @@ │ │ │ │ eoreq r8, r8, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ cmpeq sl, r8, ror #16 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #152, 8 @ 0x98000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r5, r8, #132, 12 @ 0x8400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #32, 22 @ 0x8000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r5, r8, #176, 12 @ 0xb000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #0, 26 │ │ │ │ + rsbseq r2, r0, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r8, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ @@ -1527008,16 +1527013,16 @@ │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ andseq fp, pc, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, r9, #0, 26 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r6, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eoreq r5, r8, #224, 6 @ 0x80000003 │ │ │ │ @@ -1571024,16 +1571029,16 @@ │ │ │ │ eoreq sl, sp, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ eorseq r9, r6, #192, 26 @ 0x3000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #168, 28 @ 0xa80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, r9, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ mvnseq r7, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ ldrsheq r6, [r1, #248]! @ 0xf8 │ │ │ │ @@ -1571732,28 +1571737,28 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r7, [sp], #544 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r1], #3200 @ 0xc80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r1], #3208 @ 0xc88 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r1], #3216 @ 0xc90 │ │ │ │ mulmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r1], #3376 @ 0xd30 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [r1], #3432 @ 0xd68 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ rsbsmi r0, r4, #216, 10 @ 0x36000000 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r7, #0, 16 │ │ │ │ mulmi r0, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r7, #160, 16 @ 0xa00000 │ │ │ │ @@ -1571764,16 +1571769,16 @@ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ cmppeq pc, r0, lsr lr @ p-variant is OBSOLETE @ │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r1], #3432 @ 0xd68 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + ldreq r0, [r1], #3440 @ 0xd70 │ │ │ │ + andmi r0, r0, fp │ │ │ │ rsbsmi r0, r4, #224, 10 @ 0x38000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [sp], #1392 @ 0x570 │ │ │ │ strdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [sp], #112 @ 0x70 │ │ │ │ @@ -1571784,16 +1571789,16 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r4, [sp], #1216 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r1], #3440 @ 0xd70 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + ldreq r0, [r1], #3456 @ 0xd80 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r5, [sp], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eorseq sp, r7, #168, 6 @ 0xa0000002 │ │ │ │ @@ -1571860,22 +1571865,22 @@ │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, r5, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r1], #3456 @ 0xd80 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r1], #3488 @ 0xda0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [r1], #3512 @ 0xdb8 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [sp], #2176 @ 0x880 │ │ │ │ andmi r0, r0, sl, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r5, #64, 12 @ 0x4000000 │ │ │ │ andmi r1, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1571928,16 +1571933,16 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ ldrheq sl, [r8, #-72] @ 0xffffffb8 │ │ │ │ andpl r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r1], #3512 @ 0xdb8 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + ldreq r2, [r1], #3024 @ 0xbd0 │ │ │ │ + andmi r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ ldrdeq sl, [r7, #-56]! @ 0xffffffc8 │ │ │ │ cmpeq r7, r8, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ ldrsheq ip, [r7, #-184] @ 0xffffff48 │ │ │ │ @@ -1572288,16 +1572293,16 @@ │ │ │ │ rsbeq r5, r1, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ rsbeq r0, r6, #40, 12 @ 0x2800000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r1], #3024 @ 0xbd0 │ │ │ │ - andmi r0, r0, r0, lsl #3 │ │ │ │ + ldreq r8, [pc], #112 @ 16a29d4 <__bss_end__@@Base+0x845c18> │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eoreq r7, pc, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eoreq r5, r7, #0, 14 │ │ │ │ @@ -1572360,25 +1572365,25 @@ │ │ │ │ andpl r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, lsl r2 │ │ │ │ rsbeq r7, r3, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r8, [pc], #152 @ 16a2af4 <__bss_end__@@Base+0x845d38> │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r1], #3408 @ 0xd50 │ │ │ │ andmi r0, r0, fp, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r1], #3904 @ 0xf40 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq sl, [sp], #1176 @ 0x498 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ rsbeq r0, r6, #232, 10 @ 0x3a000000 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbeq r0, r6, #88, 12 @ 0x5800000 │ │ │ │ @@ -1572408,45 +1572413,45 @@ │ │ │ │ rsbeq r0, r6, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbeq r0, r6, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sl, [sp], #1216 @ 0x4c0 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + ldreq sl, [sp], #904 @ 0x388 │ │ │ │ + ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eoreq r6, ip, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbeq r0, r6, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sl, [sp], #944 @ 0x3b0 │ │ │ │ - ldrdmi r0, [r0], -r7 │ │ │ │ + ldreq sl, [sp], #1120 @ 0x460 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sl, [sp], #1160 @ 0x488 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq r3, [sp], #2160 @ 0x870 │ │ │ │ + andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ rsbeq r0, r6, #136, 10 @ 0x22000000 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2160 @ 0x870 │ │ │ │ - andmi r0, r0, r9, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r1], #3960 @ 0xf78 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r2, [r1], #3968 @ 0xf80 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, r1, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eorseq r7, pc, #200, 4 @ 0x8000000c │ │ │ │ @@ -1572472,16 +1572477,16 @@ │ │ │ │ andpl r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eorseq r5, pc, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r1], #3968 @ 0xf80 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + ldreq r2, [r1], #3984 @ 0xf90 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eorseq r6, pc, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ eorseq r6, pc, #160, 26 @ 0x2800 │ │ │ │ @@ -1572500,16 +1572505,16 @@ │ │ │ │ rsbeq r7, r3, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ eorseq r3, pc, #48, 12 @ 0x3000000 │ │ │ │ andpl r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r1], #3984 @ 0xf90 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + ldreq r2, [r1], #4008 @ 0xfa8 │ │ │ │ + andmi r0, r0, ip │ │ │ │ rsbsmi r3, r4, #184, 14 @ 0x2e00000 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ eoreq r1, pc, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ cmpeq sl, r8, lsl r2 │ │ │ │ @@ -1572536,16 +1572541,16 @@ │ │ │ │ andpl r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eorseq r5, pc, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r1], #4008 @ 0xfa8 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + ldreq r2, [r1], #4024 @ 0xfb8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ rsbsmi r3, r4, #192, 14 @ 0x3000000 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eorseq r6, pc, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ eorseq r6, pc, #216, 28 @ 0xd80 │ │ │ │ @@ -1572564,15 +1572569,15 @@ │ │ │ │ ldrsbeq r7, [r8, #-200] @ 0xffffff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ cmpeq r8, r8, asr ip │ │ │ │ andpl r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #224 @ 0xe0 │ │ │ │ + rsbeq r9, pc, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eorseq r6, pc, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ @@ -1572588,16 +1572593,16 @@ │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ strheq r1, [r8, #-120]! @ 0xffffff88 │ │ │ │ eoreq r8, sp, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r1], #4024 @ 0xfb8 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + ldreq r2, [r1], #4032 @ 0xfc0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, r6, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r8], #408 @ 0x198 │ │ │ │ @@ -1578065,15 +1578070,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ eoreq r5, sl, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r2, r0, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ eoreq r5, sl, #224, 16 @ 0xe00000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ @@ -1587080,598 +1587085,586 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eorseq r1, pc, #72 @ 0x48 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #96, 20 @ 0x60000 │ │ │ │ + rsbeq pc, pc, #0, 30 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r8, sl, #96, 2 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #224, 4 │ │ │ │ + rsbseq r0, r0, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #216, 30 @ 0x360 │ │ │ │ + rsbeq pc, pc, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #216, 22 @ 0x36000 │ │ │ │ + rsbeq pc, pc, #120 @ 0x78 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r0, r0, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #168, 22 @ 0x2a000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r3, r9, #48, 22 @ 0xc000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq r4, r0, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #248 @ 0xf8 │ │ │ │ + rsbeq r9, pc, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq pc, r9, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #80, 18 @ 0x140000 │ │ │ │ + rsbeq ip, pc, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #8, 8 @ 0x8000000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r5, r8, #24, 14 @ 0x600000 │ │ │ │ + rsbseq pc, r9, #16, 4 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi fp, r9, #76 @ 0x4c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #32, 12 @ 0x2000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r5, r8, #28, 14 @ 0x700000 │ │ │ │ + rsbseq sp, r8, #144, 4 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi fp, r9, #80 @ 0x50 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #184, 28 @ 0xb80 │ │ │ │ + rsbseq r7, r8, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #72, 2 │ │ │ │ + rsbeq r8, pc, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #200, 24 @ 0xc800 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r5, r8, #52, 14 @ 0xd00000 │ │ │ │ + rsbseq r3, r6, #216, 6 @ 0x60000003 │ │ │ │ + andgt r0, r0, r5, lsl r0 │ │ │ │ + submi fp, r9, #104 @ 0x68 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #120, 20 @ 0x78000 │ │ │ │ + rsbeq pc, pc, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r5, r8, #56, 14 @ 0xe00000 │ │ │ │ + rsbseq r3, r6, #192, 6 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + submi fp, r9, #108 @ 0x6c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r3, r8, #80, 2 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #120, 14 @ 0x1e00000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r5, r8, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq r8, r9, #56, 4 @ 0x80000003 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi fp, r9, #132 @ 0x84 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #72, 28 @ 0x480 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - submi r5, r8, #84, 14 @ 0x1500000 │ │ │ │ + rsbseq r8, r9, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi fp, r9, #136 @ 0x88 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #128, 16 @ 0x800000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ + rsbseq sl, sl, #24, 16 @ 0x180000 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ submi fp, r7, #16, 12 @ 0x1000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #200, 24 @ 0xc800 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r5, r8, #108, 14 @ 0x1b00000 │ │ │ │ + rsbseq sl, sl, #0, 16 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi fp, r9, #160 @ 0xa0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r5, r8, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r2, fp, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi fp, r9, #164 @ 0xa4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #192, 18 @ 0x300000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ + rsbseq r2, fp, #192, 12 @ 0xc000000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ submi fp, r7, #44, 12 @ 0x2c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #200, 6 @ 0x20000003 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r5, r8, #136, 14 @ 0x2200000 │ │ │ │ + rsbseq r7, r0, #176, 6 @ 0xc0000002 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r5, r8, #92, 14 @ 0x1700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r5, r8, #140, 14 @ 0x2300000 │ │ │ │ + rsbseq r7, r0, #192, 6 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r5, r8, #96, 14 @ 0x1800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #216, 6 @ 0x60000003 │ │ │ │ - andgt r0, r0, lr │ │ │ │ + rsbseq sl, r9, #64, 28 @ 0x400 │ │ │ │ + andgt r0, r0, r7, lsr #32 │ │ │ │ submi fp, r7, #72, 12 @ 0x4800000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #64, 18 @ 0x100000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ submi fp, r7, #76, 12 @ 0x4c00000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #80, 18 @ 0x140000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #112, 2 │ │ │ │ + rsbeq r7, pc, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #32, 24 @ 0x2000 │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ + rsbseq pc, r7, #80, 30 @ 0x140 │ │ │ │ + andgt r0, r0, r2, lsl r0 │ │ │ │ submi fp, r7, #100, 12 @ 0x6400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r1, fp, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ submi fp, r7, #104, 12 @ 0x6800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #144, 12 @ 0x9000000 │ │ │ │ + rsbseq r4, r0, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq r3, r0, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #168, 22 @ 0x2a000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, r2, #120, 2 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi fp, r9, #72, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #80, 2 │ │ │ │ + rsbeq r8, pc, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #224 @ 0xe0 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi fp, r7, #128, 12 @ 0x8000000 │ │ │ │ + rsbseq sl, r2, #208, 4 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi fp, r9, #76, 2 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #64, 14 @ 0x1000000 │ │ │ │ + rsbseq r4, r0, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #104, 18 @ 0x1a0000 │ │ │ │ + rsbeq ip, pc, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #192, 22 @ 0x30000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r6, #240, 4 │ │ │ │ + andmi r0, r0, fp │ │ │ │ submi fp, r7, #132, 12 @ 0x8400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #160, 4 │ │ │ │ + rsbeq fp, pc, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #120, 14 @ 0x1e00000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r5, r8, #48, 16 @ 0x300000 │ │ │ │ + rsbseq r6, sl, #120, 18 @ 0x1e0000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r5, r8, #4, 16 @ 0x40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #208, 4 │ │ │ │ + rsbeq sl, pc, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #48, 20 @ 0x30000 │ │ │ │ + rsbeq ip, pc, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #120, 6 @ 0xe0000001 │ │ │ │ + rsbeq r8, pc, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq r8, pc, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #56, 14 @ 0xe00000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r5, r8, #8, 16 @ 0x80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r5, r8, #52, 16 @ 0x340000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #128, 10 @ 0x20000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, r8, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ submi fp, r7, #160, 12 @ 0xa000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #48, 30 @ 0xc0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r6, r8, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r9, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, fp, #32, 6 @ 0x80000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #112, 24 @ 0x7000 │ │ │ │ + rsbeq lr, pc, #16, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #32, 22 @ 0x8000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, fp, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #120, 2 │ │ │ │ + rsbeq r7, pc, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #8, 16 @ 0x80000 │ │ │ │ + rsbseq r2, r0, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r1, r3, #88, 6 @ 0x60000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r1, r3, #104, 6 @ 0xa0000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, r8, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r5, #184, 4 @ 0x8000000b │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + submi r5, r8, #112, 16 @ 0x700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #232, 10 @ 0x3a000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r5, r8, #156, 16 @ 0x9c0000 │ │ │ │ + rsbseq r5, r5, #160, 4 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, r6, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #72, 14 @ 0x1200000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r7, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq r7, pc, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #112, 4 │ │ │ │ + rsbeq r7, pc, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r5, fp, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, r8, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r7, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #32, 26 @ 0x800 │ │ │ │ + rsbseq r6, fp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, r8, #216, 16 @ 0xd80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq r5, fp, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #32, 16 @ 0x200000 │ │ │ │ + rsbseq r2, r0, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #88, 14 @ 0x1600000 │ │ │ │ + rsbseq r3, r0, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #168, 22 @ 0x2a000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r6, r7, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #0, 28 │ │ │ │ + rsbseq r6, r5, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r5, r8, #4, 18 @ 0x10000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #232 @ 0xe8 │ │ │ │ + rsbeq r9, pc, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #8, 16 @ 0x80000 │ │ │ │ + rsbseq r3, r0, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #136, 26 @ 0x2200 │ │ │ │ + rsbseq r2, r0, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq fp, pc, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq sl, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq pc, pc, #136 @ 0x88 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, ip, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r2, fp, #248, 30 @ 0x3e0 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq sl, pc, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #160, 24 @ 0xa000 │ │ │ │ + rsbeq fp, pc, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #72, 18 @ 0x120000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r0, sl, #168, 10 @ 0x2a000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #168, 18 @ 0x2a0000 │ │ │ │ - @ instruction: 0x400002b4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r0, sl, #144, 10 @ 0x24000000 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi fp, r7, #8, 16 @ 0x80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #40, 20 @ 0x28000 │ │ │ │ + rsbseq r0, r0, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, fp, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi fp, r7, #12, 16 @ 0xc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, pc, lsr #32 │ │ │ │ + rsbseq r6, r6, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #136, 24 @ 0x8800 │ │ │ │ + rsbeq lr, pc, #40, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq pc, r7, #192, 22 @ 0x30000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi fp, r7, #36, 16 @ 0x240000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #112, 24 @ 0x7000 │ │ │ │ - andgt r0, r0, ip, lsr #32 │ │ │ │ - submi fp, r7, #68, 16 @ 0x440000 │ │ │ │ + rsbseq r7, r7, #216, 22 @ 0x36000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + submi fp, r7, #40, 16 @ 0x280000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #80, 26 @ 0x1400 │ │ │ │ + rsbeq lr, pc, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #192, 20 @ 0xc0000 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - submi fp, r7, #72, 16 @ 0x480000 │ │ │ │ + rsbseq r8, r9, #120, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #16, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, r9, #104, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #104, 20 @ 0x68000 │ │ │ │ + rsbeq pc, pc, #8, 30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #216, 22 @ 0x36000 │ │ │ │ - andgt r0, r0, r1, lsl r0 │ │ │ │ - submi fp, r7, #96, 16 @ 0x600000 │ │ │ │ + rsbseq sl, sl, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #0, 24 │ │ │ │ + rsbeq pc, pc, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #240 @ 0xf0 │ │ │ │ + rsbeq r9, pc, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #120, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi fp, r7, #100, 16 @ 0x640000 │ │ │ │ + rsbseq fp, r7, #144, 20 @ 0x90000 │ │ │ │ + andgt r0, r0, r7, lsl r0 │ │ │ │ + submi fp, r7, #104, 16 @ 0x680000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #104, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, r7, #72, 16 @ 0x480000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi fp, r7, #108, 16 @ 0x6c0000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #136, 2 @ 0x22 │ │ │ │ + rsbeq r9, pc, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #72, 16 @ 0x480000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi fp, r7, #164, 16 @ 0xa40000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi fp, r7, #168, 16 @ 0xa80000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #0, 26 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi fp, r7, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq r3, fp, #64, 20 @ 0x40000 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi fp, r7, #132, 16 @ 0x840000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi fp, r7, #196, 16 @ 0xc40000 │ │ │ │ + rsbseq r4, r8, #112, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi fp, r7, #136, 16 @ 0x880000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #88, 4 @ 0x80000005 │ │ │ │ - andmi r0, r0, r0 │ │ │ │ + rsbseq r1, r8, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #96, 2 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r6, r8, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #144, 4 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r0, r8, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r8, pc, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #40, 24 @ 0x2800 │ │ │ │ + rsbeq r0, lr, #0, 22 │ │ │ │ + @ instruction: 0xc00002b4 │ │ │ │ + submi r9, sl, #48, 30 @ 0xc0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, lr, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r9, sl, #52, 30 @ 0xd0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r9, #144, 14 @ 0x2400000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi fp, r7, #4, 18 @ 0x10000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r0, #48, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #216, 6 @ 0x60000003 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi fp, r9, #40, 4 @ 0x80000002 │ │ │ │ + rsbeq r0, lr, #240, 26 @ 0x3c00 │ │ │ │ + mulgt r0, r3, r0 │ │ │ │ + submi r2, fp, #48, 28 @ 0x300 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, lr, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #52, 28 @ 0x340 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r0, r0, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #40, 28 @ 0x280 │ │ │ │ + rsbseq r2, r0, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #192, 6 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - submi fp, r9, #44, 4 @ 0xc0000002 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #80, 2 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - submi fp, r7, #68, 18 @ 0x110000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #48 @ 0x30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r3, r9, #64, 22 @ 0x10000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r9, sl, #80, 30 @ 0x140 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, lr, #192, 28 @ 0xc00 │ │ │ │ + @ instruction: 0xc00001b8 │ │ │ │ + submi r2, fp, #76, 28 @ 0x4c0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, lr, #120 @ 0x78 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #80, 28 @ 0x500 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #112, 4 │ │ │ │ + rsbeq r8, pc, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq r7, pc, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #112, 20 @ 0x70000 │ │ │ │ + rsbeq pc, pc, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #0, 20 │ │ │ │ + rsbeq ip, pc, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #56, 4 @ 0x80000003 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi fp, r9, #68, 4 @ 0x40000004 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi fp, r9, #72, 4 @ 0x80000004 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #0, 16 │ │ │ │ - andgt r0, r0, r1, lsl r0 │ │ │ │ - submi fp, r9, #96, 4 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq fp, [r1], #2048 @ 0x800 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi r9, sl, #108, 30 @ 0x1b0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #112, 30 @ 0x1c0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #104, 22 @ 0x1a000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #144, 4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #248, 20 @ 0xf8000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi fp, r7, #212, 18 @ 0x350000 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbseq r0, r0, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r0, r0, #8 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #160, 12 @ 0xa000000 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi fp, r7, #16, 20 @ 0x10000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi fp, r7, #20, 20 @ 0x14000 │ │ │ │ + submi fp, r7, #216, 18 @ 0x360000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #128, 12 @ 0x8000000 │ │ │ │ + rsbseq fp, r7, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #48, 14 @ 0xc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, fp, #24, 14 @ 0x600000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r0, #192, 22 @ 0x30000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, fp, #40, 14 @ 0xa00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1587679,14 +1587672,26 @@ │ │ │ │ rsbseq r8, r7, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #136 @ 0x88 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi fp, r7, #124, 20 @ 0x7c000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r6, #184, 30 @ 0x2e0 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ eorseq lr, pc, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbeq r8, r5, #224, 20 @ 0xe0000 │ │ │ │ @@ -1601612,16 +1601617,16 @@ │ │ │ │ rsbeq fp, r4, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eorseq r8, r7, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #120, 8 @ 0x78000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r4, fp, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r6, #40, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1601644,17 +1601649,17 @@ │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbeq fp, r4, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - submi fp, r7, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq r1, fp, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ rsbeq fp, r4, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ rsbeq fp, r5, #72, 12 @ 0x4800000 │ │ │ │ andpl r0, r0, sp │ │ │ │ @@ -1602132,35 +1602137,35 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbeq r2, r4, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ + rsbseq pc, r8, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq lr, r0, #20736 @ 0x5100 │ │ │ │ rsbeq r2, r4, #224, 16 @ 0xe00000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r6, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbeq r2, r4, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r5, fp, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #128, 6 │ │ │ │ + rsbeq sl, pc, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq lr, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r6, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r9, lsl #2 │ │ │ │ @@ -1602236,25 +1602241,25 @@ │ │ │ │ eorseq r6, pc, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [lr], #-3336 @ 0xfffff2f8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r3, #64, 24 @ 0x4000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi fp, r7, #236, 20 @ 0xec000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #112, 24 @ 0x7000 │ │ │ │ + rsbeq fp, pc, #16, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq lr, sl, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + submi fp, r7, #240, 20 @ 0xf0000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2344 @ 0xfffff6d8 @ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r8, r4, #88, 22 @ 0x16000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1602272,45 +1602277,45 @@ │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1296 @ 0xfffffaf0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #24, 20 @ 0x18000 │ │ │ │ + rsbeq ip, pc, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1280 @ 0xfffffb00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r9, sl, #8, 26 @ 0x200 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1272 @ 0xfffffb08 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #16, 16 @ 0x100000 │ │ │ │ + rsbseq r2, r0, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq ip, pc, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r5, sp, #48, 30 @ 0xc0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi fp, r7, #8, 22 @ 0x2000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #8, 12 @ 0x800000 │ │ │ │ - andgt r0, r0, r1, lsl r0 │ │ │ │ - submi fp, r7, #40, 22 @ 0xa000 │ │ │ │ + rsbseq r9, fp, #48, 12 @ 0x3000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi fp, r7, #12, 22 @ 0x3000 │ │ │ │ subeq r0, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [sp], #3568 @ 0xdf0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ msreq (UNDEF: 107), r8, ror #29 │ │ │ │ andmi r0, r0, ip │ │ │ │ @@ -1602332,123 +1602337,123 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1240 @ 0xfffffb28 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi fp, r7, #44, 22 @ 0xb000 │ │ │ │ + rsbseq r4, sl, #96, 2 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1224 @ 0xfffffb38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1208 @ 0xfffffb48 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #48, 30 @ 0xc0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sp, r7, #0, 28 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #120, 2 │ │ │ │ + rsbeq r9, pc, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #232, 14 @ 0x3a00000 │ │ │ │ + rsbseq r3, r0, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #88, 20 @ 0x58000 │ │ │ │ + rsbeq r8, sp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #48, 12 @ 0x3000000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi fp, r7, #68, 22 @ 0x11000 │ │ │ │ + rsbseq r3, r5, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #96, 2 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi fp, r7, #72, 22 @ 0x12000 │ │ │ │ + rsbseq r3, r9, #216, 22 @ 0x36000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #32, 26 @ 0x800 │ │ │ │ + rsbeq lr, pc, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #240, 22 @ 0x3c000 │ │ │ │ + rsbeq pc, pc, #144 @ 0x90 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #48, 14 @ 0xc00000 │ │ │ │ + rsbseq r4, r0, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #0, 28 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r1, r9, #192, 16 @ 0xc00000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #160, 18 @ 0x280000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r8, r7, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq r1, r0, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r1, r0, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq r4, r0, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-192 @ 0xffffff40 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq sl, r5, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #224, 14 @ 0x3800000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #176 @ 0xb0 │ │ │ │ + andgt r0, r0, r5, lsl r1 │ │ │ │ + submi r2, fp, #104, 28 @ 0x680 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r5, #64, 8 @ 0x40000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r8, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #232, 20 @ 0xe8000 │ │ │ │ + rsbeq lr, pc, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #80, 2 │ │ │ │ + rsbeq sp, pc, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #152, 6 @ 0x60000002 │ │ │ │ + rsbeq sl, pc, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2368 @ 0xfffff6c0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602564,56 +1602569,56 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #120, 22 @ 0x1e000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #108, 28 @ 0x6c0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-4056 @ 0xfffff028 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #96, 4 │ │ │ │ + rsbeq r8, pc, #0, 14 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #112, 20 @ 0x70000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r8, sp, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #96, 8 @ 0x60000000 │ │ │ │ + rsbeq sl, pc, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #136, 24 @ 0x8800 │ │ │ │ + rsbeq fp, pc, #40, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, sp, #88, 22 @ 0x16000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r8, #112, 20 @ 0x70000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #128, 2 │ │ │ │ + rsbeq r9, pc, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, sp, #104, 22 @ 0x1a000 │ │ │ │ + rsbeq r8, sp, #176, 24 @ 0xb000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #0, 28 │ │ │ │ + rsbeq fp, pc, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #224, 14 @ 0x3800000 │ │ │ │ @@ -1602621,170 +1602626,170 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq r9, pc, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r8, sp, #192, 24 @ 0xc000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #136 @ 0x88 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #128, 4 │ │ │ │ + rsbeq r7, pc, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r5, r6, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r2, r0, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq r8, r9, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r8, r9, #88, 12 @ 0x5800000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #176, 16 @ 0xb00000 │ │ │ │ + rsbseq r2, r0, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r4, fp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi fp, r9, #100, 4 @ 0x40000006 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #24, 28 @ 0x180 │ │ │ │ + rsbseq r2, r0, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq pc, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi fp, r7, #96, 24 @ 0x6000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - submi fp, r7, #104, 24 @ 0x6800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #80, 20 @ 0x50000 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ + submi fp, r7, #120, 24 @ 0x7800 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #144, 24 @ 0x9000 │ │ │ │ + rsbeq pc, pc, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #104, 4 @ 0x80000006 │ │ │ │ + rsbeq r8, pc, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #56, 26 @ 0xe00 │ │ │ │ + rsbeq lr, pc, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq r3, r0, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #0, 6 │ │ │ │ + rsbeq r8, pc, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #80, 20 @ 0x50000 │ │ │ │ + rsbeq r6, ip, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi fp, r7, #128, 24 @ 0x8000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #0, 28 │ │ │ │ + rsbeq lr, pc, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + rsbeq r6, ip, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #176, 16 @ 0xb00000 │ │ │ │ + rsbseq r3, r0, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #128, 22 @ 0x20000 │ │ │ │ + rsbseq r0, r0, #32 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #0, 4 │ │ │ │ + mulmi r0, r3, r0 │ │ │ │ + submi r9, sl, #136, 30 @ 0x220 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #152, 4 @ 0x80000009 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #132, 28 @ 0x840 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq r7, pc, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #80, 30 @ 0x140 │ │ │ │ - andgt r0, r0, r2, lsl r0 │ │ │ │ - submi fp, r9, #124, 4 @ 0xc0000007 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r4, r6, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi fp, r9, #128, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi fp, r7, #204, 24 @ 0xcc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r7, #160, 28 @ 0xa00 │ │ │ │ andgt r0, r0, r8 │ │ │ │ - submi fp, r7, #228, 24 @ 0xe400 │ │ │ │ + submi fp, r7, #4, 26 @ 0x100 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi fp, r7, #232, 24 @ 0xe800 │ │ │ │ + submi fp, r7, #8, 26 @ 0x200 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #32, 8 @ 0x20000000 │ │ │ │ + rsbeq r7, pc, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #128, 6 │ │ │ │ + rsbeq r7, pc, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602793,20 +1602798,20 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi fp, r7, #52, 26 @ 0xd00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi fp, r7, #56, 26 @ 0xe00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ @@ -1602876,27 +1602881,27 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #64, 20 @ 0x40000 │ │ │ │ + rsbeq r8, sp, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #0, 10 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #136, 20 @ 0x88000 │ │ │ │ + rsbeq r8, sp, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1602952,238 +1602957,238 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #216, 22 @ 0x36000 │ │ │ │ + rsbseq pc, r0, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq r3, pc, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #32, 14 @ 0x800000 │ │ │ │ + rsbseq r9, r1, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #200, 2 @ 0x32 │ │ │ │ + rsbseq r0, r1, #24, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #120, 18 @ 0x1e0000 │ │ │ │ + rsbseq r7, r0, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #40, 14 @ 0xa00000 │ │ │ │ + rsbseq r5, r1, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #168, 2 @ 0x2a │ │ │ │ + rsbeq r8, sp, #0, 6 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #216, 2 @ 0x36 │ │ │ │ + rsbeq r8, sp, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #112, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #184, 22 @ 0x2e000 │ │ │ │ + rsbseq pc, r0, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq pc, r0, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #152, 22 @ 0x26000 │ │ │ │ + rsbseq r0, r0, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + ldrbteq sl, [pc], #-1648 @ 16c09d8 <__bss_end__@@Base+0x863c1c> │ │ │ │ + submi r2, fp, #136, 28 @ 0x880 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r2, #120, 2 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #208, 4 │ │ │ │ + @ instruction: 0x400001b8 │ │ │ │ + submi fp, r7, #84, 26 @ 0x1500 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #224, 6 @ 0x80000003 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, r7, #192, 16 @ 0xc00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #32, 28 @ 0x200 │ │ │ │ + rsbseq r2, r0, #192, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #176, 20 @ 0xb0000 │ │ │ │ + rsbeq ip, pc, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #0, 8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #216, 6 @ 0x60000003 │ │ │ │ + rsbeq r1, lr, #136, 8 @ 0x88000000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #160, 28 @ 0xa00 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [r8], #-3320 @ 0xfffff308 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, fp, #164, 28 @ 0xa40 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #184, 28 @ 0xb80 │ │ │ │ + rsbseq r2, r0, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, r9, #136, 24 @ 0x8800 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #224, 2 @ 0x38 │ │ │ │ + rsbseq r0, r1, #48, 2 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r8, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #32, 8 @ 0x20000000 │ │ │ │ + rsbseq pc, r8, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq r9, r2, #40, 12 @ 0x2800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #16, 8 @ 0x10000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, r2, #0, 8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, r2, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, r2, #240, 6 @ 0xc0000003 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, r2, #248, 6 @ 0xe0000003 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r9, r2, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #184, 6 @ 0xe0000002 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r9, r2, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #248, 6 @ 0xe0000003 │ │ │ │ + rsbseq r9, r0, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #200, 6 @ 0x20000003 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, ror #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, ror r4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, r2, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r1, r0, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #0, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, r2, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #8, 4 @ 0x80000000 │ │ │ │ + rsbeq r9, pc, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #64, 28 @ 0x400 │ │ │ │ - andmi r0, r0, r7, lsr #32 │ │ │ │ + rsbseq r9, r2, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq sl, pc, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #88, 2 │ │ │ │ + rsbeq sp, pc, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #64, 18 @ 0x100000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi fp, r7, #56, 28 @ 0x380 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #136, 24 @ 0x8800 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi fp, r7, #60, 28 @ 0x3c0 │ │ │ │ + rsbseq r9, r2, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sl, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #80, 18 @ 0x140000 │ │ │ │ + rsbseq r9, r2, #184, 6 @ 0xe0000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #208, 26 @ 0x3400 │ │ │ │ + rsbeq fp, pc, #112, 4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #64, 6 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #144, 8 @ 0x90000000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi fp, r7, #84, 28 @ 0x540 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi fp, r7, #88, 28 @ 0x580 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #200, 6 @ 0x20000003 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #24, 12 @ 0x1800000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi fp, r7, #136, 28 @ 0x880 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1603192,811 +1603197,811 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r8, #176, 10 @ 0x2c000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi fp, r7, #140, 28 @ 0x8c0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq ip, pc, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r4, r0, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #176, 10 @ 0x2c000000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi fp, r7, #132, 28 @ 0x840 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #248, 10 @ 0x3e000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #144, 22 @ 0x24000 │ │ │ │ + rsbeq sp, pc, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq ip, r0, #0, 16 │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #240, 4 │ │ │ │ + rsbeq r8, pc, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #248, 10 @ 0x3e000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi fp, r7, #136, 28 @ 0x880 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #40, 6 @ 0xa0000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #8, 12 @ 0x800000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi fp, r7, #164, 28 @ 0xa40 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #160, 2 @ 0x28 │ │ │ │ + rsbseq r1, r0, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #56, 2 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi fp, r7, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + submi fp, r7, #168, 28 @ 0xa80 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq sp, pc, #64, 12 @ 0x4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #184, 10 @ 0x2e000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi fp, r7, #164, 28 @ 0xa40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r2, #208, 4 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq lr, sl, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #16, 4 │ │ │ │ + rsbeq r1, lr, #192, 8 @ 0xc0000000 │ │ │ │ + andgt r0, r0, r5, lsl r1 │ │ │ │ + submi fp, r7, #212, 28 @ 0xd40 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, pc, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #240, 4 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #216, 10 @ 0x36000000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #188, 28 @ 0xbc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #0, 6 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq r3, pc, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #128, 24 @ 0x8000 │ │ │ │ + rsbeq pc, pc, #32, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #144, 28 @ 0x900 │ │ │ │ - andgt r0, r0, r4, lsl r0 │ │ │ │ - submi fp, r9, #36, 6 @ 0x90000000 │ │ │ │ + rsbseq r6, fp, #48, 4 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #144, 6 @ 0x40000002 │ │ │ │ + rsbeq r7, pc, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi fp, r9, #40, 6 @ 0xa0000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #48, 6 @ 0xc0000000 │ │ │ │ andgt r0, r0, r6 │ │ │ │ - submi fp, r7, #248, 28 @ 0xf80 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi fp, r7, #240, 28 @ 0xf00 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #64, 10 @ 0x10000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi fp, r7, #252, 28 @ 0xfc0 │ │ │ │ + submi fp, r7, #244, 28 @ 0xf40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + rsbseq r2, r0, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #80, 10 @ 0x14000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #32, 6 @ 0x80000000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi fp, r7, #20, 30 @ 0x50 │ │ │ │ + rsbeq sl, pc, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, fp, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #8, 18 @ 0x20000 │ │ │ │ + rsbseq r8, r0, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #32, 18 @ 0x80000 │ │ │ │ + rsbseq r8, r0, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #96, 22 @ 0x18000 │ │ │ │ + rsbeq pc, pc, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq r9, pc, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #208, 26 @ 0x3400 │ │ │ │ + rsbeq lr, pc, #112, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #16, 10 @ 0x4000000 │ │ │ │ + rsbeq sl, pc, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq r8, pc, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #168, 6 @ 0xa0000002 │ │ │ │ + rsbeq r7, pc, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi fp, r7, #24, 30 @ 0x60 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq ip, sl, #32, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, sl, #128, 18 @ 0x200000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r5, r8, #92, 30 @ 0x170 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3384 @ 0xfffff2c8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, fp, #192, 28 @ 0xc00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #232, 26 @ 0x3a00 │ │ │ │ + rsbeq fp, pc, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #16, 2 │ │ │ │ + rsbseq r7, r0, #208, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #32, 2 │ │ │ │ + rsbseq r7, r0, #224, 4 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r1, lr, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #144, 16 @ 0x900000 │ │ │ │ + rsbseq r3, r0, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #16 │ │ │ │ + rsbeq fp, pc, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #24, 14 @ 0x600000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #216, 28 @ 0xd80 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #232, 12 @ 0xe800000 │ │ │ │ + rsbeq r8, pc, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #240, 6 @ 0xc0000003 │ │ │ │ + rsbeq r8, pc, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq fp, r8, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi fp, r9, #4, 10 @ 0x1000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, fp, #220, 28 @ 0xdc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2400 @ 0xfffff6a0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #56, 14 @ 0xe00000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r5, r8, #136, 30 @ 0x220 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r5, r8, #140, 30 @ 0x230 │ │ │ │ + rsbseq ip, r9, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #224 @ 0xe0 │ │ │ │ + rsbseq r7, r0, #160, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #240 @ 0xf0 │ │ │ │ + rsbseq r7, r0, #176, 4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ - submi r3, r1, #40, 12 @ 0x2800000 │ │ │ │ + submi r4, r1, #160, 18 @ 0x280000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, asr r3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r4, r0, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #136, 22 @ 0x22000 │ │ │ │ + rsbseq r0, r0, #40 @ 0x28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #144, 28 @ 0x900 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r9, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #176, 10 @ 0x2c000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #208, 10 @ 0x34000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r8, r8, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #184, 4 @ 0x8000000b │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r5, r8, #164, 30 @ 0x290 │ │ │ │ + rsbeq r1, lr, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, r6, ror #1 │ │ │ │ + submi r5, r8, #152, 30 @ 0x260 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #136, 24 @ 0x8800 │ │ │ │ + rsbeq pc, pc, #40, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #160, 4 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - submi fp, r7, #208, 30 @ 0x340 │ │ │ │ + rsbseq r5, sl, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r5, r8, #188, 30 @ 0x2f0 │ │ │ │ + rsbseq r6, r5, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #32, 26 @ 0x800 │ │ │ │ + rsbeq pc, pc, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq r9, r1, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #112, 12 @ 0x7000000 │ │ │ │ + rsbseq ip, r1, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r5, r8, #196, 30 @ 0x310 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #176, 10 @ 0x2c000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #160, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #168, 16 @ 0xa80000 │ │ │ │ + rsbseq r2, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #176, 4 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi ip, r7, #28 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r2, r0, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #168, 28 @ 0xa80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #160, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r4, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi ip, r7, #32 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-2080 @ 0xfffff7e0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-2096 @ 0xfffff7d0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #176, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r9, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #232, 26 @ 0x3a00 │ │ │ │ + rsbeq lr, pc, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #104, 4 @ 0x80000006 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, fp, #160, 30 @ 0x280 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #120, 4 @ 0x80000007 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #112, 12 @ 0x7000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #168, 10 @ 0x2a000000 │ │ │ │ + rsbseq r8, r1, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #200, 10 @ 0x32000000 │ │ │ │ + rsbseq r8, r1, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #176, 28 @ 0xb00 │ │ │ │ + rsbeq lr, pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r4, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbeq r9, fp, #72, 18 @ 0x120000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, r9, #0, 24 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #160, 30 @ 0x280 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r8, ip, #112, 2 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #32, 26 @ 0x800 │ │ │ │ + rsbseq r3, r0, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #160, 18 @ 0x280000 │ │ │ │ + rsbseq r2, r0, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, asr #7 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrdeq lr, [r9, #56]! @ 0x38 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq r3, r0, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r8, ip, #64, 2 │ │ │ │ + andgt r0, r0, ip, lsr #32 │ │ │ │ + submi r6, r8, #72 @ 0x48 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #144, 22 @ 0x24000 │ │ │ │ + rsbseq r0, r0, #48 @ 0x30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #40, 20 @ 0x28000 │ │ │ │ + rsbeq r2, pc, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #72, 20 @ 0x48000 │ │ │ │ + rsbeq r2, pc, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #64, 18 @ 0x100000 │ │ │ │ + rsbseq r3, r0, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #40, 24 @ 0x2800 │ │ │ │ + rsbseq r0, r0, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, fp, #72, 18 @ 0x120000 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi ip, r7, #192 @ 0xc0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi ip, r7, #196 @ 0xc4 │ │ │ │ + rsbeq r1, lr, #56, 16 @ 0x380000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #244, 28 @ 0xf40 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3400 @ 0xfffff2b8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, fp, #248, 28 @ 0xf80 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r1, lr, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #248, 30 @ 0x3e0 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r6, r8, #116 @ 0x74 │ │ │ │ + rsbseq sl, r9, #80, 30 @ 0x140 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #96, 22 @ 0x18000 │ │ │ │ + rsbeq sp, pc, #0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #64, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r6, r8, #120 @ 0x78 │ │ │ │ + rsbseq r7, sl, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #0, 8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq r3, pc, #40, 14 @ 0xa00000 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #112, 2 │ │ │ │ + rsbeq sp, pc, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r2, r0, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #152, 6 @ 0x60000002 │ │ │ │ + rsbeq r7, pc, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #24, 6 @ 0x60000000 │ │ │ │ + rsbeq r9, pc, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #0, 18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #24, 6 @ 0x60000000 │ │ │ │ + rsbseq r1, r0, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #152, 22 @ 0x26000 │ │ │ │ + rsbseq fp, r1, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r2, r9, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sl, sl, #96, 4 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq sl, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #0, 8 │ │ │ │ + rsbeq r8, pc, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #80, 30 @ 0x140 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq sl, sl, #144 @ 0x90 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sl, sl, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + rsbseq r6, r5, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #96, 4 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, sl, #64, 16 @ 0x400000 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi sl, sl, #92, 2 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq r9, pc, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r7, r0, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r9, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #40, 6 @ 0xa0000000 │ │ │ │ + rsbeq r9, pc, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #144 @ 0x90 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, r7, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi sl, sl, #96, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #120, 18 @ 0x1e0000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #48, 30 @ 0xc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r7, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #224, 30 @ 0x380 │ │ │ │ + rsbeq fp, pc, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #144, 10 @ 0x24000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #24, 2 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi fp, r9, #12, 12 @ 0xc00000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #72 @ 0x48 │ │ │ │ + rsbseq r2, r0, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #160, 6 @ 0x80000002 │ │ │ │ + rsbeq r7, pc, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #24, 8 @ 0x18000000 │ │ │ │ + rsbeq r8, pc, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #168, 30 @ 0x2a0 │ │ │ │ + rsbseq r2, r0, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #24, 20 @ 0x18000 │ │ │ │ + rsbeq r3, pc, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #64, 20 @ 0x40000 │ │ │ │ + rsbeq r3, pc, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #40, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi fp, r9, #16, 12 @ 0x1000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #88, 8 @ 0x58000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #192, 22 @ 0x30000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r9, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #112, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, r9, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #64, 10 @ 0x10000000 │ │ │ │ + rsbeq r7, pc, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq r7, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #120, 22 @ 0x1e000 │ │ │ │ + rsbeq sp, pc, #24 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq sl, sl, #120, 20 @ 0x78000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r8, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, sl, #88 @ 0x58 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #64, 24 @ 0x4000 │ │ │ │ + rsbeq sp, pc, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #192, 26 @ 0x3000 │ │ │ │ + rsbseq r8, r0, #128 @ 0x80 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq r8, r0, #120 @ 0x78 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r8, r0, #160 @ 0xa0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r1, r3, #0, 12 │ │ │ │ + rsbseq r1, r3, #224, 10 @ 0x38000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq r1, r0, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #240, 28 @ 0xf00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sl, r8, #232, 18 @ 0x3a0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #136, 2 @ 0x22 │ │ │ │ + rsbeq sp, pc, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r2, r8, #168, 10 @ 0x2a000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #184, 6 @ 0xe0000002 │ │ │ │ + rsbseq r1, r0, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #80, 4 │ │ │ │ + rsbeq sp, pc, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #16, 26 @ 0x400 │ │ │ │ + rsbeq pc, pc, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq sl, pc, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #224, 26 @ 0x3800 │ │ │ │ + rsbseq ip, r1, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #248, 26 @ 0x3e00 │ │ │ │ + rsbseq ip, r1, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #0, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #192, 10 @ 0x30000000 │ │ │ │ + rsbeq sl, pc, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, sp, #24, 10 @ 0x6000000 │ │ │ │ + rsbeq r9, sp, #112, 12 @ 0x7000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #120, 20 @ 0x78000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi ip, r7, #244, 4 @ 0x4000000f │ │ │ │ + rsbseq r2, r8, #104, 28 @ 0x680 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi ip, r7, #236, 4 @ 0xc000000e │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #88 @ 0x58 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi ip, r7, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r5, fp, #96, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi ip, r7, #240, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #232, 18 @ 0x3a0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r1, fp, #152, 30 @ 0x260 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, sl, #24, 22 @ 0x6000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #248, 30 @ 0x3e0 │ │ │ │ + rsbeq fp, pc, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, fp, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #192, 28 @ 0xc00 │ │ │ │ + rsbseq ip, r1, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #216, 28 @ 0xd80 │ │ │ │ + rsbseq ip, r1, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #96, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, sl, #0, 18 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #112, 2 │ │ │ │ + rsbeq fp, pc, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #152, 30 @ 0x260 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r4, r9, #0, 10 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #24, 22 @ 0x6000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi ip, r7, #96, 6 @ 0x80000001 │ │ │ │ + rsbseq r2, r8, #8, 28 @ 0x80 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi ip, r7, #88, 6 @ 0x60000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - submi ip, r7, #100, 6 @ 0x90000001 │ │ │ │ + rsbseq r7, r7, #104, 20 @ 0x68000 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + submi ip, r7, #92, 6 @ 0x70000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #128, 28 @ 0x800 │ │ │ │ + rsbeq lr, pc, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #0, 18 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r5, r6, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #0, 10 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r3, r5, #0, 26 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #8, 28 @ 0x80 │ │ │ │ + rsbseq r9, r7, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r8, r9, #40 @ 0x28 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r7, r7, #224, 4 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #0, 26 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r7, r7, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq ip, r0, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #128, 16 @ 0x800000 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi ip, r7, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r8, r8, #72, 2 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi ip, r7, #216, 6 @ 0x60000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #24, 24 @ 0x1800 │ │ │ │ + rsbseq r0, r0, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604004,63 +1604009,63 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #40 @ 0x28 │ │ │ │ + rsbseq r3, r6, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi ip, r7, #228, 6 @ 0x90000003 │ │ │ │ + submi ip, r7, #220, 6 @ 0x70000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #24, 26 @ 0x600 │ │ │ │ + rsbeq pc, pc, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #168, 18 @ 0x2a0000 │ │ │ │ + rsbseq r2, r0, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #224, 4 │ │ │ │ + rsbseq r9, sl, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #176, 26 @ 0x2c00 │ │ │ │ + rsbeq pc, pc, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r1, r9, #96, 16 @ 0x600000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #72, 2 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r7, fp, #240, 6 @ 0xc0000003 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #216, 10 @ 0x36000000 │ │ │ │ + rsbseq ip, r0, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #72, 18 @ 0x120000 │ │ │ │ + rsbeq r6, pc, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #0, 18 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq r3, r0, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604068,15 +1604073,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq r9, pc, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1604088,51 +1604093,51 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #8, 8 @ 0x8000000 │ │ │ │ + rsbeq r8, pc, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq r8, sl, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r2, fp, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r2, r0, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #176, 8 @ 0xb0000000 │ │ │ │ + rsbeq r7, pc, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #96, 16 @ 0x600000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r5, fp, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r7, r8, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #152, 28 @ 0x980 │ │ │ │ + rsbeq lr, pc, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #64, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ @@ -1604145,536 +1604150,536 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #80, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #96, 30 @ 0x180 │ │ │ │ + rsbeq lr, pc, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r0, r2, #216, 16 @ 0xd80000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #128, 6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbeq r9, pc, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3408 @ 0xfffff2b0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, fp, #52, 30 @ 0xd0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #32, 24 @ 0x2000 │ │ │ │ + rsbseq r0, r0, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2152 @ 0xfffff798 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r6, ror #1 │ │ │ │ + submi sl, sl, #188, 2 @ 0x2f │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq r7, pc, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1584 @ 0xfffff9d0 @ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1592 @ 0xfffff9c8 @ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - cmneq pc, r8, lsr #26 │ │ │ │ + strdeq r9, [pc, #-216] @ 16c1b9c <__bss_end__@@Base+0x864de0> │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #152, 20 @ 0x98000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #76, 30 @ 0x130 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #184, 24 @ 0xb800 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r0, r0, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3416 @ 0xfffff2a8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, fp, #80, 30 @ 0x140 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbeq r1, lr, #208, 20 @ 0xd0000 │ │ │ │ + andmi r0, r0, sl, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #96, 24 @ 0x6000 │ │ │ │ + rsbeq r1, lr, #192, 22 @ 0x30000 │ │ │ │ andgt r0, r0, r7, lsr r0 │ │ │ │ - submi sl, sl, #180 @ 0xb4 │ │ │ │ + submi r2, fp, #104, 30 @ 0x1a0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #16, 24 @ 0x1000 │ │ │ │ + rsbeq sp, pc, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #152, 24 @ 0x9800 │ │ │ │ - mulgt r0, r3, r0 │ │ │ │ - submi r2, fp, #64, 30 @ 0x100 │ │ │ │ + rsbseq r8, r7, #96, 24 @ 0x6000 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi ip, r7, #108, 10 @ 0x1b000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq r8, pc, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq r2, r0, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - submi ip, r7, #120, 10 @ 0x1e000000 │ │ │ │ + submi ip, r7, #112, 10 @ 0x1c000000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #168, 8 @ 0xa8000000 │ │ │ │ + rsbeq r8, pc, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, fp, #88, 20 @ 0x58000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq r3, r0, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #136, 30 @ 0x220 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #144, 10 @ 0x24000000 │ │ │ │ + rsbeq sl, pc, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #32, 4 │ │ │ │ + rsbeq sp, pc, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #152, 30 @ 0x260 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #208, 18 @ 0x340000 │ │ │ │ + rsbseq r3, r0, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3424 @ 0xfffff2a0 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + submi r2, fp, #108, 30 @ 0x1b0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r2, fp, #68, 30 @ 0x110 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #248, 10 @ 0x3e000000 │ │ │ │ + rsbseq ip, r0, #48, 12 @ 0x3000000 │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r3, r9, #96, 22 @ 0x18000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi sl, sl, #208 @ 0xd0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r1, lr, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, sl, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #104, 26 @ 0x1a00 │ │ │ │ - @ instruction: 0xc00001b8 │ │ │ │ - submi r2, fp, #92, 30 @ 0x170 │ │ │ │ + rsbseq r1, r0, #72, 16 @ 0x480000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r2, fp, #96, 30 @ 0x180 │ │ │ │ + rsbeq r1, lr, #232, 24 @ 0xe800 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #132, 30 @ 0x210 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r1, r3, #240, 10 @ 0x3c000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #208, 30 @ 0x340 │ │ │ │ + rsbseq r2, r0, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #64, 2 │ │ │ │ + rsbeq fp, pc, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r1], #2048 @ 0x800 │ │ │ │ - andgt r0, r0, r4, lsr r0 │ │ │ │ - submi sl, sl, #236 @ 0xec │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r1, r3, #0, 12 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #248, 14 @ 0x3e00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #8, 16 @ 0x80000 │ │ │ │ andls r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r7, #96, 12 @ 0x6000000 │ │ │ │ + submi ip, r7, #88, 12 @ 0x5800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi ip, r7, #100, 12 @ 0x6400000 │ │ │ │ + submi ip, r7, #92, 12 @ 0x5c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #168, 8 @ 0xa8000000 │ │ │ │ andgt r0, r0, r5 │ │ │ │ - submi ip, r7, #124, 12 @ 0x7c00000 │ │ │ │ + submi ip, r7, #116, 12 @ 0x7400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq r2, pc, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #168, 12 @ 0xa800000 │ │ │ │ + rsbeq r2, pc, #0, 16 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r8, r4, #136, 22 @ 0x22000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi ip, r7, #128, 12 @ 0x8000000 │ │ │ │ + submi ip, r7, #120, 12 @ 0x7800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #200, 12 @ 0xc800000 │ │ │ │ + rsbeq r2, pc, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #184, 8 @ 0xb8000000 │ │ │ │ andgt r0, r0, r5 │ │ │ │ - submi ip, r7, #152, 12 @ 0x9800000 │ │ │ │ + submi ip, r7, #144, 12 @ 0x9000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #40, 24 @ 0x2800 │ │ │ │ + rsbeq sp, pc, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi ip, r7, #156, 12 @ 0x9c00000 │ │ │ │ + submi ip, r7, #148, 12 @ 0x9400000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #24, 16 @ 0x180000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #160, 26 @ 0x2800 │ │ │ │ + rsbeq sp, pc, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #40, 16 @ 0x280000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #0, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #168, 10 @ 0x2a000000 │ │ │ │ + rsbeq sl, pc, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #240, 30 @ 0x3c0 │ │ │ │ andgt r0, r0, fp │ │ │ │ - submi ip, r7, #220, 12 @ 0xdc00000 │ │ │ │ + submi ip, r7, #212, 12 @ 0xd400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq r7, r0, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #8, 24 @ 0x800 │ │ │ │ + rsbseq r7, r0, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #216, 16 @ 0xd80000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r7, #224, 12 @ 0xe000000 │ │ │ │ + submi ip, r7, #216, 12 @ 0xd800000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq sl, pc, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #160, 26 @ 0x2800 │ │ │ │ + rsbeq pc, pc, #64, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #88, 30 @ 0x160 │ │ │ │ - andgt r0, r0, r5, lsl r1 │ │ │ │ - submi r2, fp, #120, 30 @ 0x1e0 │ │ │ │ + rsbeq r8, ip, #24, 2 │ │ │ │ + andgt r0, r0, r8, lsr #32 │ │ │ │ + submi r6, r8, #236, 8 @ 0xec000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #56, 4 @ 0x80000003 │ │ │ │ + rsbeq sp, pc, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #112 @ 0x70 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r2, fp, #124, 30 @ 0x1f0 │ │ │ │ + rsbeq r8, ip, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ + submi r6, r8, #240, 8 @ 0xf0000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq r1, r0, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #0, 6 │ │ │ │ + rsbeq sp, pc, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #168 @ 0xa8 │ │ │ │ - mulgt r0, r3, r0 │ │ │ │ - submi sl, sl, #8, 2 │ │ │ │ + rsbeq r8, ip, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + submi r8, r1, #64 @ 0x40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #64, 2 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r2, fp, #148, 30 @ 0x250 │ │ │ │ + rsbeq r8, ip, #160 @ 0xa0 │ │ │ │ + andgt r0, r0, r1, lsr #32 │ │ │ │ + submi fp, r9, #64, 14 @ 0x1000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi r6, r1, #212, 24 @ 0xd400 │ │ │ │ + submi r8, r1, #76 @ 0x4c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq r8, r1, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r6, r1, #220, 24 @ 0xdc00 │ │ │ │ + submi r8, r1, #84 @ 0x54 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #0, 16 │ │ │ │ + rsbseq r8, r1, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ - submi r6, r1, #228, 24 @ 0xe400 │ │ │ │ + submi r8, r1, #92 @ 0x5c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r8, r1, #0, 18 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r6, r1, #236, 24 @ 0xec00 │ │ │ │ + submi r8, r1, #100 @ 0x64 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq ip, r1, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ - submi r6, r1, #244, 24 @ 0xf400 │ │ │ │ + submi r8, r1, #108 @ 0x6c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #8, 24 @ 0x800 │ │ │ │ + rsbeq r2, pc, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r6, r1, #252, 24 @ 0xfc00 │ │ │ │ + submi r8, r1, #116 @ 0x74 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #24, 24 @ 0x1800 │ │ │ │ + rsbeq r2, pc, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r6, r1, #4, 26 @ 0x100 │ │ │ │ + submi r8, r1, #124 @ 0x7c │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #72, 8 @ 0x48000000 │ │ │ │ + rsbseq r1, r0, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #88, 2 │ │ │ │ + rsbeq fp, pc, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - ldrbteq sl, [pc], #-1648 @ 16c2148 <__bss_end__@@Base+0x86538c> │ │ │ │ - submi r2, fp, #152, 30 @ 0x260 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #184, 8 @ 0xb8000000 │ │ │ │ + rsbeq r8, ip, #112 @ 0x70 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + submi fp, r9, #68, 14 @ 0x1100000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #120, 2 │ │ │ │ - @ instruction: 0x400001b8 │ │ │ │ - submi r6, r1, #88, 26 @ 0x1600 │ │ │ │ + rsbeq r8, ip, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + submi r8, r1, #208 @ 0xd0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #160, 14 @ 0x2800000 │ │ │ │ - submi r6, r1, #92, 26 @ 0x1700 │ │ │ │ + rsbeq fp, pc, #64, 24 @ 0x4000 │ │ │ │ + submi r8, r1, #212 @ 0xd4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq r9, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r6, r1, #100, 26 @ 0x1900 │ │ │ │ + submi r8, r1, #220 @ 0xdc │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #48, 6 @ 0xc0000000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r2, fp, #176, 30 @ 0x2c0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [r8], #-3320 @ 0xfffff308 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r2, fp, #180, 30 @ 0x2d0 │ │ │ │ + rsbeq r8, ip, #24 │ │ │ │ + andgt r0, r0, ip, lsr #32 │ │ │ │ + submi fp, r9, #92, 14 @ 0x1700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r7, ip, #240, 30 @ 0x3c0 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ + submi fp, r9, #96, 14 @ 0x1800000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ submi r0, r7, #56, 6 @ 0xe0000000 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #72, 28 @ 0x480 │ │ │ │ + rsbseq r5, r1, #24, 24 @ 0x1800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #104, 6 @ 0xa0000001 │ │ │ │ - andgt r0, r0, r5, lsl r1 │ │ │ │ - submi r6, r8, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq r7, ip, #152, 30 @ 0x260 │ │ │ │ + andgt r0, r0, r5, lsr #32 │ │ │ │ + submi r6, r8, #64, 10 @ 0x10000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r6, r8, #44, 10 @ 0xb000000 │ │ │ │ + rsbeq r7, ip, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + submi r6, r8, #68, 10 @ 0x11000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #128, 8 @ 0x80000000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r2, fp, #204, 30 @ 0x330 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3384 @ 0xfffff2c8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r2, fp, #208, 30 @ 0x340 │ │ │ │ + rsbeq r7, ip, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, ip, #16, 24 @ 0x1000 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi r6, r8, #92, 10 @ 0x17000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq r8, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, fp, #232, 14 @ 0x3a00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi r6, r1, #24, 28 @ 0x180 │ │ │ │ + submi r8, r1, #144, 2 @ 0x24 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r6, r8, #72, 10 @ 0x12000000 │ │ │ │ + rsbseq fp, r7, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r6, r8, #96, 10 @ 0x18000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #128, 12 @ 0x8000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r6, r1, #36, 28 @ 0x240 │ │ │ │ + rsbeq r7, ip, #8, 30 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ + submi r8, r1, #156, 2 @ 0x27 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #176, 18 @ 0x2c0000 │ │ │ │ + rsbseq r2, r0, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r6, r1, #44, 28 @ 0x2c0 │ │ │ │ + submi r8, r1, #164, 2 @ 0x29 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #48, 30 @ 0xc0 │ │ │ │ + rsbeq lr, pc, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - submi r6, r1, #52, 28 @ 0x340 │ │ │ │ + submi r8, r1, #172, 2 @ 0x2b │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #184, 8 @ 0xb8000000 │ │ │ │ - andgt r0, r0, r4, lsl #2 │ │ │ │ - submi r6, r8, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq r7, ip, #216, 28 @ 0xd80 │ │ │ │ + andgt r0, r0, ip, lsr #32 │ │ │ │ + submi r6, r8, #120, 10 @ 0x1e000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #192, 10 @ 0x30000000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r2, fp, #232, 30 @ 0x3a0 │ │ │ │ + rsbeq r7, ip, #168, 28 @ 0xa80 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + submi r6, r8, #124, 10 @ 0x1f000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #168, 26 @ 0x2a00 │ │ │ │ + rsbeq pc, pc, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r6, r1, #76, 28 @ 0x4c0 │ │ │ │ + submi r8, r1, #196, 2 @ 0x31 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r6, r1, #84, 28 @ 0x540 │ │ │ │ + submi r8, r1, #204, 2 @ 0x33 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #168, 24 @ 0xa800 │ │ │ │ + rsbseq r0, r0, #72, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq r7, pc, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #64, 28 @ 0x400 │ │ │ │ + rsbeq pc, pc, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #48, 4 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq r7, ip, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r6, r1, #168, 28 @ 0xa80 │ │ │ │ + submi r8, r1, #32, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq fp, r1, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r6, r1, #172, 28 @ 0xac0 │ │ │ │ + submi r8, r1, #36, 4 @ 0x40000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #80, 18 @ 0x140000 │ │ │ │ + rsbseq fp, r1, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ - submi r6, r1, #180, 28 @ 0xb40 │ │ │ │ + submi r8, r1, #44, 4 @ 0xc0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r6, r1, #188, 28 @ 0xbc0 │ │ │ │ + submi r8, r1, #52, 4 @ 0x40000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #144, 14 @ 0x2400000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r6, r8, #124, 10 @ 0x1f000000 │ │ │ │ + rsbeq r7, ip, #72, 28 @ 0x480 │ │ │ │ + andgt r0, r0, sp, lsr #32 │ │ │ │ + submi r6, r8, #148, 10 @ 0x25000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #32, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r6, r8, #128, 10 @ 0x20000000 │ │ │ │ + rsbeq r7, ip, #24, 28 @ 0x180 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ + submi r6, r8, #152, 10 @ 0x26000000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq r7, pc, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #184, 10 @ 0x2e000000 │ │ │ │ + rsbeq r7, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi r6, r1, #244, 28 @ 0xf40 │ │ │ │ + submi r8, r1, #108, 4 @ 0xc0000006 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r6, r1, #248, 28 @ 0xf80 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r2, fp, #236, 30 @ 0x3b0 │ │ │ │ + rsbeq r7, ip, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ + submi r8, r1, #112, 4 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #80, 30 @ 0x140 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r6, r8, #176, 10 @ 0x2c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #104, 6 @ 0xa0000001 │ │ │ │ + rsbeq r9, pc, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r6, r1, #16, 30 @ 0x40 │ │ │ │ + submi r8, r1, #136, 4 @ 0x80000008 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, r6, ror #1 │ │ │ │ - submi r6, r8, #156, 10 @ 0x27000000 │ │ │ │ + rsbeq r5, fp, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r6, r8, #180, 10 @ 0x2d000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #224, 12 @ 0xe000000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #4 │ │ │ │ + rsbeq r7, ip, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #240, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1604682,126 +1604687,126 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r6, r1, #104, 30 @ 0x1a0 │ │ │ │ + submi r8, r1, #224, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - submi r6, r1, #112, 30 @ 0x1c0 │ │ │ │ + submi r8, r1, #232, 4 @ 0x8000000e │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r4, asr r0 │ │ │ │ - submi r6, r1, #116, 30 @ 0x1d0 │ │ │ │ + submi r8, r1, #236, 4 @ 0xc000000e │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - submi r6, r1, #124, 30 @ 0x1f0 │ │ │ │ + submi r8, r1, #244, 4 @ 0x4000000f │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r6, r1, #132, 30 @ 0x210 │ │ │ │ + submi r8, r1, #252, 4 @ 0xc000000f │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #32, 8 @ 0x20000000 │ │ │ │ - submi r6, r1, #140, 30 @ 0x230 │ │ │ │ + rsbeq r9, pc, #192, 16 @ 0xc00000 │ │ │ │ + submi r8, r1, #4, 6 @ 0x10000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #160, 8 @ 0xa0000000 │ │ │ │ + rsbeq r8, pc, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r6, r1, #148, 30 @ 0x250 │ │ │ │ + submi r8, r1, #12, 6 @ 0x30000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi fp, r9, #224, 12 @ 0xe000000 │ │ │ │ + rsbeq r7, ip, #152, 26 @ 0x2600 │ │ │ │ + andgt r0, r0, pc, lsr #32 │ │ │ │ + submi r6, r8, #204, 10 @ 0x33000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #0, 24 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r6, r8, #184, 10 @ 0x2e000000 │ │ │ │ + rsbeq r7, ip, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, r7, lsr #32 │ │ │ │ + submi r6, r8, #208, 10 @ 0x34000000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #56, 10 @ 0xe000000 │ │ │ │ + rsbeq r8, pc, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #112, 2 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - submi ip, r7, #32, 18 @ 0x80000 │ │ │ │ + rsbeq r7, ip, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ + submi ip, r7, #24, 18 @ 0x60000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #64, 2 │ │ │ │ - andgt r0, r0, ip, lsr #32 │ │ │ │ - submi r6, r8, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq r7, ip, #24, 26 @ 0x600 │ │ │ │ + andgt r0, r0, r6, lsr #32 │ │ │ │ + submi r6, r8, #232, 10 @ 0x3a000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - submi r3, fp, #8 │ │ │ │ + rsbeq r7, ip, #232, 24 @ 0xe800 │ │ │ │ + andgt r0, r0, lr, lsr #32 │ │ │ │ + submi fp, r9, #232, 16 @ 0xe80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #24, 14 @ 0x600000 │ │ │ │ - andmi r0, r0, r4, lsl #2 │ │ │ │ - submi ip, r7, #60, 18 @ 0xf0000 │ │ │ │ + rsbeq r7, ip, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + submi fp, r9, #236, 16 @ 0xec0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #64, 16 @ 0x400000 │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ - submi r6, r8, #236, 10 @ 0x3b000000 │ │ │ │ + rsbeq r7, ip, #136, 24 @ 0x8800 │ │ │ │ + andgt r0, r0, r2, lsr r0 │ │ │ │ + submi r6, r8, #4, 12 @ 0x400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #104, 4 @ 0x80000006 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi sl, sl, #220, 4 @ 0xc000000d │ │ │ │ + rsbeq r7, ip, #88, 24 @ 0x5800 │ │ │ │ + andgt r0, r0, sl, lsr #32 │ │ │ │ + submi fp, r9, #4, 18 @ 0x10000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r3, r0, #96, 28 @ 0x600 │ │ │ │ andgt r0, r0, r6 │ │ │ │ - submi r7, r1, #20 │ │ │ │ + submi r8, r1, #140, 6 @ 0x30000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #32, 16 @ 0x200000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #64 @ 0x40 │ │ │ │ + rsbeq r7, ip, #40, 24 @ 0x2800 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ + submi fp, r9, #8, 18 @ 0x20000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq r2, r0, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r7, r1, #68 @ 0x44 │ │ │ │ + submi r8, r1, #188, 6 @ 0xf0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq r7, sl, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r7, r1, #72 @ 0x48 │ │ │ │ + submi r8, r1, #192, 6 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #72, 30 @ 0x120 │ │ │ │ + rsbeq lr, pc, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #192, 30 @ 0x300 │ │ │ │ + rsbseq r2, r0, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r7, r1, #96 @ 0x60 │ │ │ │ + submi r8, r1, #216, 6 @ 0x60000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #176, 24 @ 0xb000 │ │ │ │ + rsbseq r0, r0, #80, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r7, r1, #100 @ 0x64 │ │ │ │ + submi r8, r1, #220, 6 @ 0x70000003 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #192 @ 0xc0 │ │ │ │ + rsbeq lr, pc, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, fp, #40, 8 @ 0x28000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #80, 20 @ 0x50000 │ │ │ │ + rsbseq r2, r0, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #72, 26 @ 0x1200 │ │ │ │ + rsbseq r0, r0, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, fp, #56, 8 @ 0x38000000 │ │ │ │ @@ -1604812,49 +1604817,49 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #112, 26 @ 0x1c00 │ │ │ │ + rsbeq sp, pc, #16, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3400 @ 0xfffff2b8 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r3, fp, #68 @ 0x44 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq sl, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #96, 24 @ 0x6000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r6, r8, #36, 12 @ 0x2400000 │ │ │ │ + rsbseq r3, fp, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #24, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r6, r8, #40, 12 @ 0x2800000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #40, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r6, ror #1 │ │ │ │ + rsbeq r7, ip, #200, 22 @ 0x32000 │ │ │ │ + andgt r0, r0, fp, lsr #32 │ │ │ │ + submi fp, r9, #32, 18 @ 0x80000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #48, 18 @ 0xc0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #64, 18 @ 0x100000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #92 @ 0x5c │ │ │ │ + rsbeq r7, ip, #152, 22 @ 0x26000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + submi fp, r9, #36, 18 @ 0x90000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ @@ -1604884,15 +1604889,15 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r8, r1, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #16, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1604920,307 +1604925,307 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #152, 4 @ 0x80000009 │ │ │ │ + rsbseq ip, r0, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3408 @ 0xfffff2b0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r3, fp, #96 @ 0x60 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, sl, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r7, ip, #104, 22 @ 0x1a000 │ │ │ │ + andgt r0, r0, sl, lsr #32 │ │ │ │ + submi r6, r8, #124, 12 @ 0x7c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #104, 20 @ 0x68000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #120 @ 0x78 │ │ │ │ + rsbeq r7, ip, #56, 22 @ 0xe000 │ │ │ │ + andgt r0, r0, sl, lsr #32 │ │ │ │ + submi fp, r9, #60, 18 @ 0xf0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #208, 4 │ │ │ │ + rsbeq r7, ip, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + submi fp, r9, #64, 18 @ 0x100000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, pc, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3416 @ 0xfffff2a8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r3, fp, #124 @ 0x7c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r7, ip, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, sl, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r7, ip, #168, 20 @ 0xa8000 │ │ │ │ + andgt r0, r0, r9, lsr #32 │ │ │ │ + submi fp, r9, #88, 18 @ 0x160000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r7, ip, #120, 20 @ 0x78000 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + submi fp, r9, #92, 18 @ 0x170000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, pc, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #144, 22 @ 0x24000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #148 @ 0x94 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3424 @ 0xfffff2a0 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - submi r3, fp, #152 @ 0x98 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #24, 2 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ + rsbeq r7, ip, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #24, 20 @ 0x18000 │ │ │ │ + andgt r0, r0, r9, lsr #32 │ │ │ │ + submi fp, r9, #116, 18 @ 0x1d0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ + submi fp, r9, #120, 18 @ 0x1e0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #56, 8 @ 0x38000000 │ │ │ │ + rsbseq r1, r0, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #248 @ 0xf8 │ │ │ │ - andgt r0, r0, r0, lsr #32 │ │ │ │ - submi ip, r7, #212, 20 @ 0xd4000 │ │ │ │ + rsbeq r7, ip, #200, 18 @ 0x320000 │ │ │ │ + andgt r0, r0, r3, lsr #32 │ │ │ │ + submi ip, r7, #204, 20 @ 0xcc000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - submi ip, r7, #216, 20 @ 0xd8000 │ │ │ │ + rsbeq r7, ip, #160, 18 @ 0x280000 │ │ │ │ + andgt r0, r0, r3, lsr #32 │ │ │ │ + submi fp, r9, #144, 18 @ 0x240000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #200, 18 @ 0x320000 │ │ │ │ + rsbseq r3, r0, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #200, 30 @ 0x320 │ │ │ │ + rsbseq r2, r0, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r1, r3, #224, 10 @ 0x38000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ + submi fp, r9, #148, 18 @ 0x250000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r1, r3, #240, 10 @ 0x3c000000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r7, #240, 20 @ 0xf0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #80, 18 @ 0x140000 │ │ │ │ + andgt r0, r0, r2, lsr #32 │ │ │ │ + submi ip, r7, #232, 20 @ 0xe8000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi ip, r7, #244, 20 @ 0xf4000 │ │ │ │ + rsbeq r7, ip, #40, 18 @ 0xa0000 │ │ │ │ + andgt r0, r0, r2, lsr #32 │ │ │ │ + submi fp, r9, #172, 18 @ 0x2b0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #8, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r7, ip, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ + submi fp, r9, #176, 18 @ 0x2c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq r7, pc, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #160 @ 0xa0 │ │ │ │ - andgt r0, r0, r1, lsr #32 │ │ │ │ - submi r6, r8, #124, 14 @ 0x1f00000 │ │ │ │ + rsbeq r7, ip, #192, 16 @ 0xc00000 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #88, 12 @ 0x5800000 │ │ │ │ + rsbeq sl, pc, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #136, 26 @ 0x2200 │ │ │ │ + rsbeq sp, pc, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #112 @ 0x70 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - submi r6, r8, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r7, ip, #144, 16 @ 0x900000 │ │ │ │ + andgt r0, r0, sl, lsr #32 │ │ │ │ + submi fp, r9, #200, 18 @ 0x320000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #32, 14 @ 0x800000 │ │ │ │ + rsbeq sl, pc, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #248, 2 @ 0x3e │ │ │ │ + rsbseq r2, r0, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #240, 24 @ 0xf000 │ │ │ │ + rsbeq sp, pc, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #192 @ 0xc0 │ │ │ │ + rsbseq r2, r0, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r7, ip, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ + submi fp, r9, #204, 18 @ 0x330000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #24 │ │ │ │ - andgt r0, r0, ip, lsr #32 │ │ │ │ - submi fp, r9, #28, 18 @ 0x70000 │ │ │ │ + rsbseq r7, r9, #248, 6 @ 0xe0000003 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #48, 28 @ 0x300 │ │ │ │ + rsbeq pc, pc, #208, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq r8, pc, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #232, 10 @ 0x3a000000 │ │ │ │ + rsbeq r7, pc, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - submi fp, r9, #32, 18 @ 0x80000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ + rsbseq r0, sl, #8, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #0, 8 │ │ │ │ + rsbeq r7, ip, #64, 16 @ 0x400000 │ │ │ │ + andgt r0, r0, r2, lsr #32 │ │ │ │ + submi r6, r8, #212, 14 @ 0x3500000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, pc, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r2, r1, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #152, 30 @ 0x260 │ │ │ │ - andgt r0, r0, r5, lsr #32 │ │ │ │ - submi fp, r9, #56, 18 @ 0xe0000 │ │ │ │ + rsbeq r7, ip, #24, 16 @ 0x180000 │ │ │ │ + andgt r0, r0, r2, lsr #32 │ │ │ │ + submi fp, r9, #228, 18 @ 0x390000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-392 @ 0xfffffe78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ - submi fp, r9, #60, 18 @ 0xf0000 │ │ │ │ + rsbeq r7, ip, #240, 14 @ 0x3c00000 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ + submi fp, r9, #232, 18 @ 0x3a0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq sp, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #136, 14 @ 0x2200000 │ │ │ │ + rsbeq fp, pc, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r7, ip, #200, 14 @ 0x3200000 │ │ │ │ + andgt r0, r0, r1, lsr #32 │ │ │ │ + submi r6, r8, #240, 14 @ 0x3c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #8, 30 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r8, ip, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + submi r6, r8, #244, 14 @ 0x3d00000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #96, 30 @ 0x180 │ │ │ │ + rsbeq fp, pc, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq sp, pc, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r7, ip, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r1, r0, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #72 @ 0x48 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbeq r7, ip, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r7, ip, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #216, 8 @ 0xd8000000 │ │ │ │ + rsbseq r1, r0, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbeq r7, ip, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #216, 28 @ 0xd80 │ │ │ │ - andgt r0, r0, ip, lsr #32 │ │ │ │ - submi ip, r7, #36, 24 @ 0x2400 │ │ │ │ + rsbseq sp, r8, #8, 12 @ 0x800000 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi ip, r7, #28, 24 @ 0x1c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ - submi ip, r7, #40, 24 @ 0x2800 │ │ │ │ + rsbseq r9, sl, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi ip, r7, #32, 24 @ 0x2000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #168, 18 @ 0x2a0000 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r0, fp, #72 @ 0x48 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, fp, #152, 12 @ 0x9800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2800 @ 0xfffff510 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #48, 10 @ 0xc000000 │ │ │ │ + rsbeq r8, pc, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1605245,15 +1605250,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2864 @ 0xfffff4d0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #200, 10 @ 0x32000000 │ │ │ │ + rsbeq r8, pc, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eoreq r9, r4, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ eoreq r9, r4, #208, 10 @ 0x34000000 │ │ │ │ @@ -1605332,20 +1605337,20 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ @ instruction: 0x01e9ea90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r9, sl, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #72, 18 @ 0x120000 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r7, r8, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r0, ror fp │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1605380,20 +1605385,20 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ eoreq sl, r4, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #56, 28 @ 0x380 │ │ │ │ + rsbeq pc, pc, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #168, 28 @ 0xa80 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ + rsbseq lr, r5, #80, 30 @ 0x140 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1605416,15 +1605421,15 @@ │ │ │ │ eoreq sl, r4, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ eoreq sl, r4, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq r9, pc, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq lr, [r9, #72]! @ 0x48 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1605436,16 +1605441,16 @@ │ │ │ │ mvneq lr, r8, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, ip, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r6, ip, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, ror #11 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1605485,15 +1605490,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #208, 28 @ 0xd00 │ │ │ │ + rsbeq pc, pc, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r0, lsr #16 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1605532,31 +1605537,31 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ eoreq r9, r4, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbeq r6, ip, #168, 18 @ 0x2a0000 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eoreq r9, r4, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ eoreq r9, r4, #48, 4 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ eoreq r9, r4, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #144 @ 0x90 │ │ │ │ + rsbeq lr, pc, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eoreq r9, r4, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1605564,196 +1605569,196 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ ldrdeq pc, [r7, #-104]! @ 0xffffff98 │ │ │ │ eoreq r9, r4, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #32, 18 @ 0x80000 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ + rsbeq r6, ip, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #56, 26 @ 0xe00 │ │ │ │ + rsbseq r0, r0, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #248, 16 @ 0xf80000 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ + rsbeq r6, ip, #72, 18 @ 0x120000 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #96, 18 @ 0x180000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #216, 10 @ 0x36000000 │ │ │ │ + rsbeq r9, pc, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #16, 10 @ 0x4000000 │ │ │ │ + rsbeq r9, pc, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #72, 28 @ 0x480 │ │ │ │ + rsbeq r8, ip, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r7, ip, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #24, 28 @ 0x180 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ + rsbeq r6, ip, #32, 18 @ 0x80000 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ + rsbeq r6, ip, #248, 16 @ 0xf80000 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #64, 20 @ 0x40000 │ │ │ │ + rsbseq r2, r0, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + rsbeq r7, ip, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r4, r9, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #104, 22 @ 0x1a000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi ip, r7, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq lr, sl, #232, 2 @ 0x3a │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi ip, r7, #160, 26 @ 0x2800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #64, 2 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi ip, r7, #172, 26 @ 0x2b00 │ │ │ │ + rsbseq r2, fp, #144, 30 @ 0x240 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi ip, r7, #164, 26 @ 0x2900 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #120, 22 @ 0x1e000 │ │ │ │ + rsbseq r4, r0, #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #192, 20 @ 0xc0000 │ │ │ │ + rsbseq r3, r0, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, pc, lsr #32 │ │ │ │ + rsbseq r4, fp, #48, 12 @ 0x3000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #120 @ 0x78 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r9, fp, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, r9, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq sl, ip, #64, 2 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #144, 18 @ 0x240000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, fp, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #216, 10 @ 0x36000000 │ │ │ │ + rsbeq r7, pc, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, r7, lsr #32 │ │ │ │ + rsbseq sl, r8, #120 @ 0x78 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #80, 30 @ 0x140 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r6, r8, #100, 20 @ 0x64000 │ │ │ │ + rsbseq ip, r8, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #0, 26 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r6, r8, #108, 20 @ 0x6c000 │ │ │ │ + rsbseq r6, r9, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ + rsbseq r9, r7, #144, 18 @ 0x240000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #64, 26 @ 0x1000 │ │ │ │ + rsbseq r0, r0, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq sl, pc, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + rsbseq lr, r8, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #96, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #168 @ 0xa8 │ │ │ │ + rsbeq lr, pc, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #216, 26 @ 0x3600 │ │ │ │ + rsbseq r0, r0, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #192, 24 @ 0xc000 │ │ │ │ + rsbeq sp, pc, #96, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #16 │ │ │ │ + rsbeq lr, pc, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #176, 14 @ 0x2c00000 │ │ │ │ @@ -1605780,81 +1605785,81 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, r8, #248, 10 @ 0x3e000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r6, r8, #168, 20 @ 0xa8000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r2, r0, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, sl, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r6, r8, #176, 20 @ 0xb0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #216 @ 0xd8 │ │ │ │ + rsbseq r2, r0, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq r2, r0, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #224, 10 @ 0x38000000 │ │ │ │ + rsbeq r7, pc, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #48, 30 @ 0xc0 │ │ │ │ + rsbeq fp, pc, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r6, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r8, r1, #164, 6 @ 0x90000002 │ │ │ │ + submi r9, r1, #28, 14 @ 0x700000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #120, 12 @ 0x7800000 │ │ │ │ - submi r8, r1, #168, 6 @ 0xa0000002 │ │ │ │ + rsbeq r7, pc, #24, 22 @ 0x6000 │ │ │ │ + submi r9, r1, #32, 14 @ 0x800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #232, 24 @ 0xe800 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ + rsbeq r6, ip, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #128, 6 │ │ │ │ + rsbeq sp, pc, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #184, 10 @ 0x2e000000 │ │ │ │ + rsbeq r8, pc, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r8, r1, #212, 6 @ 0x50000003 │ │ │ │ + submi r9, r1, #76, 14 @ 0x1300000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r8, r1, #236, 6 @ 0xb0000003 │ │ │ │ + submi r9, r1, #100, 14 @ 0x1900000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, pc │ │ │ │ @@ -1605864,91 +1605869,91 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r6, ip, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, sl, #32, 30 @ 0x80 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq r8, fp, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #8, 14 @ 0x200000 │ │ │ │ + rsbeq sl, pc, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #56, 16 @ 0x380000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r1, r0, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq sl, pc, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #240 @ 0xf0 │ │ │ │ + rsbseq r2, r0, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #72, 16 @ 0x480000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #88, 16 @ 0x580000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + rsbeq r5, sp, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #216, 24 @ 0xd800 │ │ │ │ + rsbeq sp, pc, #120, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #152, 24 @ 0x9800 │ │ │ │ + rsbseq ip, r0, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #80, 28 @ 0x500 │ │ │ │ + rsbeq sp, pc, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #24, 10 @ 0x6000000 │ │ │ │ + rsbeq r9, pc, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1605960,28 +1605965,28 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #192, 10 @ 0x30000000 │ │ │ │ + rsbeq r8, pc, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #192, 28 @ 0xc00 │ │ │ │ + rsbeq pc, pc, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq r8, pc, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #160, 28 @ 0xa00 │ │ │ │ @@ -1605996,36 +1606001,36 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #72, 30 @ 0x120 │ │ │ │ + rsbeq fp, pc, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #192 @ 0xc0 │ │ │ │ + rsbeq fp, pc, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq r9, pc, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #120, 22 @ 0x1e000 │ │ │ │ @@ -1606036,68 +1606041,68 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #152, 6 @ 0x60000002 │ │ │ │ + rsbeq sp, pc, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #96, 8 @ 0x60000000 │ │ │ │ + rsbeq sp, pc, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r5, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi r8, r1, #72, 18 @ 0x120000 │ │ │ │ + submi r9, r1, #192, 24 @ 0xc000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r8, r1, #76, 18 @ 0x130000 │ │ │ │ + submi r9, r1, #196, 24 @ 0xc400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #96 @ 0x60 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi r8, r1, #120, 18 @ 0x1e0000 │ │ │ │ + submi r9, r1, #240, 24 @ 0xf000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #64, 30 @ 0x100 │ │ │ │ + rsbseq r9, r0, #176 @ 0xb0 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq r1, r0, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r8, r1, #144, 18 @ 0x240000 │ │ │ │ + submi r9, r1, #8, 26 @ 0x200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq r1, r0, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #240, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #248, 26 @ 0x3e00 │ │ │ │ @@ -1606108,15 +1606113,15 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #200, 28 @ 0xc80 │ │ │ │ + rsbeq pc, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606124,23 +1606129,23 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #104, 12 @ 0x6800000 │ │ │ │ + rsbeq r7, pc, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #96, 30 @ 0x180 │ │ │ │ + rsbeq pc, pc, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r3, r0, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606160,27 +1606165,27 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #200, 26 @ 0x3200 │ │ │ │ + rsbseq r0, r0, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #128 @ 0x80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #224, 30 @ 0x380 │ │ │ │ + rsbeq lr, pc, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1606196,33 +1606201,33 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #136, 24 @ 0x8800 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ + rsbseq r2, r7, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #32, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #0, 22 │ │ │ │ + rsbseq r3, r0, #160, 30 @ 0x280 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #56, 16 @ 0x380000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #88, 24 @ 0x5800 │ │ │ │ - andgt r0, r0, sl, lsr #32 │ │ │ │ - submi fp, r9, #196, 20 @ 0xc4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ @@ -1606235,34 +1606240,34 @@ │ │ │ │ rsbeq lr, ip, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #72, 16 @ 0x480000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #40, 24 @ 0x2800 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ - submi fp, r9, #200, 20 @ 0xc8000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq r7, pc, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r2, r0, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq sl, pc, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ - submi r6, r8, #140, 22 @ 0x23000 │ │ │ │ + rsbeq r7, ip, #88, 12 @ 0x5800000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, lsl r2 │ │ │ │ cmpeq r2, r0, lsr r2 │ │ │ │ @@ -1606303,18 +1606308,18 @@ │ │ │ │ eoreq r5, sl, #200, 12 @ 0xc800000 │ │ │ │ andpl r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-4040 @ 0xfffff038 │ │ │ │ strhmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #200, 22 @ 0x32000 │ │ │ │ - andgt r0, r0, fp, lsr #32 │ │ │ │ - submi fp, r9, #224, 20 @ 0xe0000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #152, 6 @ 0x60000002 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ cmpeq fp, r8, ror r0 │ │ │ │ @@ -1606335,74 +1606340,74 @@ │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ mvneq r6, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ cmpeq fp, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #168, 6 @ 0xa0000002 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - submi fp, r9, #228, 20 @ 0xe4000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #104, 22 @ 0x1a000 │ │ │ │ - andgt r0, r0, sl, lsr #32 │ │ │ │ - submi sp, r7, #80, 4 │ │ │ │ + rsbseq r3, r7, #104, 6 @ 0xa0000001 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi sp, r7, #72, 4 @ 0x80000004 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #56, 22 @ 0xe000 │ │ │ │ - andgt r0, r0, sl, lsr #32 │ │ │ │ - submi fp, r9, #252, 20 @ 0xfc000 │ │ │ │ + rsbseq r6, fp, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r6, r8, #208, 22 @ 0x34000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #80, 12 @ 0x5000000 │ │ │ │ + rsbeq r8, pc, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #24, 16 @ 0x180000 │ │ │ │ + rsbeq r7, pc, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #104, 14 @ 0x1a00000 │ │ │ │ + rsbeq r7, pc, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #8, 22 @ 0x2000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - submi fp, r9, #0, 22 │ │ │ │ + rsbseq ip, r7, #128, 2 │ │ │ │ + andgt r0, r0, r2, lsr r0 │ │ │ │ + submi r6, r8, #212, 22 @ 0x35000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, asr fp │ │ │ │ eoreq r8, fp, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ ldrdeq sl, [r7, #-56]! @ 0xffffffc8 │ │ │ │ ldrbeq lr, [r8], #-344 @ 0xfffffea8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #216, 20 @ 0xd8000 │ │ │ │ - andgt r0, r0, sl, lsr #32 │ │ │ │ - submi sp, r7, #108, 4 @ 0xc0000006 │ │ │ │ + rsbeq r7, ip, #40, 12 @ 0x2800000 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + submi r6, r8, #216, 22 @ 0x36000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, asr fp │ │ │ │ ldrsbeq r8, [r0, #104]! @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #208, 26 @ 0x3400 │ │ │ │ + rsbseq r0, r0, #112, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #168, 20 @ 0xa8000 │ │ │ │ - andgt r0, r0, r9, lsr #32 │ │ │ │ - submi fp, r9, #24, 22 @ 0x6000 │ │ │ │ + rsbeq r7, ip, #248, 10 @ 0x3e000000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + submi sp, r7, #104, 4 @ 0x80000006 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #120, 20 @ 0x78000 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - submi fp, r9, #28, 22 @ 0x7000 │ │ │ │ + rsbeq r7, ip, #208, 10 @ 0x34000000 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ + submi fp, r9, #48, 24 @ 0x3000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-3992 @ 0xfffff068 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-4008 @ 0xfffff058 │ │ │ │ andmi r0, r0, r2 │ │ │ │ @@ -1606424,301 +1606429,301 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #32, 28 @ 0x200 │ │ │ │ + rsbeq sp, pc, #192, 4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #104, 28 @ 0x680 │ │ │ │ + rsbseq r0, r0, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #224 @ 0xe0 │ │ │ │ + rsbseq r2, r0, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #72, 20 @ 0x48000 │ │ │ │ - andgt r0, r0, r9, lsr #32 │ │ │ │ - submi sp, r7, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq r7, ip, #160, 10 @ 0x28000000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + submi r6, r8, #244, 22 @ 0x3d000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #32, 10 @ 0x8000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi sp, r7, #140, 4 @ 0xc0000008 │ │ │ │ + rsbeq r7, ip, #120, 10 @ 0x1e000000 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ + submi sp, r7, #132, 4 @ 0x40000008 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #248, 30 @ 0x3e0 │ │ │ │ + rsbeq lr, pc, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #24, 20 @ 0x18000 │ │ │ │ - andgt r0, r0, r9, lsr #32 │ │ │ │ - submi fp, r9, #52, 22 @ 0xd000 │ │ │ │ + rsbeq r7, ip, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + submi r6, r8, #12, 24 @ 0xc00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ - submi fp, r9, #56, 22 @ 0xe000 │ │ │ │ + rsbeq r7, ip, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + submi r6, r8, #16, 24 @ 0x1000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #48, 10 @ 0xc000000 │ │ │ │ + rsbeq r9, pc, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #112, 2 │ │ │ │ + rsbeq lr, pc, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #144 @ 0x90 │ │ │ │ + rsbeq fp, pc, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #200, 18 @ 0x320000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ - submi sp, r7, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq r7, ip, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + submi sp, r7, #160, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #160, 18 @ 0x280000 │ │ │ │ - andgt r0, r0, r3, lsr #32 │ │ │ │ - submi fp, r9, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r2, r7, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - submi fp, r9, #84, 22 @ 0x15000 │ │ │ │ + rsbeq r3, sp, #248, 4 @ 0x8000000f │ │ │ │ + andgt r0, r0, r0 │ │ │ │ + submi r6, r8, #52, 24 @ 0x3400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - submi sp, r7, #196, 4 @ 0x4000000c │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #40, 18 @ 0xa0000 │ │ │ │ - andgt r0, r0, r2, lsr #32 │ │ │ │ - submi fp, r9, #108, 22 @ 0x1b000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - submi fp, r9, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq r3, sp, #240, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r6, r8, #56, 24 @ 0x3800 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r3, sp, #208, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r3, sp, #224, 4 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r6, r8, #80, 24 @ 0x5000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #96, 12 @ 0x6000000 │ │ │ │ + rsbeq r8, pc, #0, 22 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r4, fp, #248, 30 @ 0x3e0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r6, r8, #84, 24 @ 0x5400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - submi sp, r7, #224, 4 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #184, 14 @ 0x2e00000 │ │ │ │ + rsbeq sl, pc, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r8, r4, #160, 22 @ 0x28000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #144, 16 @ 0x900000 │ │ │ │ - andgt r0, r0, sl, lsr #32 │ │ │ │ - submi fp, r9, #136, 22 @ 0x22000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r4, fp, #216, 30 @ 0x360 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #0, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq sp, pc, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1856 @ 0xfffff8c0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1872 @ 0xfffff8b0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #128, 16 @ 0x800000 │ │ │ │ + rsbeq sl, pc, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r4, fp, #232, 30 @ 0x3a0 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi sp, r7, #240, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - submi fp, r9, #140, 22 @ 0x23000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #216, 20 @ 0xd8000 │ │ │ │ + rsbseq r2, r0, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - submi sp, r7, #252, 4 @ 0xc000000f │ │ │ │ + rsbeq r7, ip, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + submi sp, r7, #244, 4 @ 0x4000000f │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r7, ip, #152, 8 @ 0x98000000 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #136, 22 @ 0x22000 │ │ │ │ + rsbseq r3, r0, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #80, 22 @ 0x14000 │ │ │ │ + strdmi r0, [r0], -r5 │ │ │ │ + submi r2, fp, #136, 30 @ 0x220 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #112, 24 @ 0x7000 │ │ │ │ + rsbseq r9, sl, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #24, 16 @ 0x180000 │ │ │ │ - andgt r0, r0, r2, lsr #32 │ │ │ │ - submi fp, r9, #164, 22 @ 0x29000 │ │ │ │ + submi r6, r8, #172, 24 @ 0xac00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r8, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi fp, r9, #68, 26 @ 0x1100 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ + rsbseq lr, r8, #136, 20 @ 0x88000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #144, 16 @ 0x900000 │ │ │ │ + rsbeq r8, pc, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq r8, pc, #0, 24 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi ip, r1, #36, 8 @ 0x24000000 │ │ │ │ + rsbseq ip, r8, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi sp, r1, #156, 14 @ 0x2700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #48 @ 0x30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi ip, r1, #40, 8 @ 0x28000000 │ │ │ │ + submi sp, r1, #160, 14 @ 0x2800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #56, 28 @ 0x380 │ │ │ │ + rsbeq sp, pc, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #88, 10 @ 0x16000000 │ │ │ │ + rsbseq r1, r0, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #232 @ 0xe8 │ │ │ │ + rsbseq r2, r0, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #72, 10 @ 0x12000000 │ │ │ │ + rsbeq r9, pc, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #0, 30 │ │ │ │ - submi ip, r1, #124, 8 @ 0x7c000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ - submi fp, r9, #168, 22 @ 0x2a000 │ │ │ │ + rsbeq sp, pc, #160, 6 @ 0x80000002 │ │ │ │ + submi sp, r1, #244, 14 @ 0x3d00000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #56, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi sp, r1, #248, 14 @ 0x3e00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #40 @ 0x28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #80, 30 @ 0x140 │ │ │ │ + rsbeq pc, pc, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #88 @ 0x58 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #104, 2 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq ip, r7, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #128, 2 │ │ │ │ - submi ip, r1, #212, 8 @ 0xd4000000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq sl, ip, #208 @ 0xd0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r1, #216, 8 @ 0xd8000000 │ │ │ │ + rsbseq r2, r0, #32, 12 @ 0x2000000 │ │ │ │ + submi sp, r1, #76, 16 @ 0x4c0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r7, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ + submi sp, r1, #80, 16 @ 0x500000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #216 @ 0xd8 │ │ │ │ + rsbeq sp, pc, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #80, 12 @ 0x5000000 │ │ │ │ + rsbeq r9, pc, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #168 @ 0xa8 │ │ │ │ + rsbeq fp, pc, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #56 @ 0x38 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq sl, ip, #224 @ 0xe0 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r1, #44, 10 @ 0xb000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #8, 26 @ 0x200 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi sp, r1, #164, 16 @ 0xa40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi ip, r1, #48, 10 @ 0xc000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + submi sp, r1, #168, 16 @ 0xa80000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #72, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq fp, pc, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #160, 14 @ 0x2800000 │ │ │ │ - andgt r0, r0, r1, lsr #32 │ │ │ │ - submi fp, r9, #192, 22 @ 0x30000 │ │ │ │ + rsbeq sl, ip, #104, 2 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r7, pc, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #0, 14 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ - submi fp, r9, #196, 22 @ 0x31000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq sl, ip, #208 @ 0xd0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #0, 26 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ @@ -1606727,57 +1606732,57 @@ │ │ │ │ rsbeq lr, ip, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq sl, ip, #224 @ 0xe0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #64, 8 @ 0x40000000 │ │ │ │ - andmi r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #32, 26 @ 0x800 │ │ │ │ + strdmi r0, [r0], -r5 │ │ │ │ + submi fp, r9, #112, 26 @ 0x1c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r6, ip, #0, 14 │ │ │ │ + andgt r0, r0, r0, lsr #32 │ │ │ │ + submi r6, r8, #0, 28 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #24, 28 @ 0x180 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #160, 30 @ 0x280 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq sp, pc, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #8, 30 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, r9, #72, 2 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + submi r2, fp, #164, 30 @ 0x290 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #32 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #16, 10 @ 0x4000000 │ │ │ │ + rsbeq sp, pc, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq r7, pc, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #136, 16 @ 0x880000 │ │ │ │ @@ -1606788,215 +1606793,215 @@ │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #16 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ + rsbeq r9, ip, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq r1, r0, #0, 20 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + rsbeq r9, ip, #240, 6 @ 0xc0000003 │ │ │ │ + andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #88, 30 @ 0x160 │ │ │ │ + rsbeq pc, pc, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ + rsbeq r9, ip, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ + rsbeq r9, ip, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ + rsbeq r1, lr, #80, 28 @ 0x500 │ │ │ │ + strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, ip, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #16 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq r3, r0, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #200, 16 @ 0xc80000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r1, lr, #72, 30 @ 0x120 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #188, 30 @ 0x2f0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3448 @ 0xfffff288 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, fp, #192, 30 @ 0x300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbeq r1, lr, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #184, 14 @ 0x2e00000 │ │ │ │ + rsbeq r8, lr, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #160, 8 @ 0xa0000000 │ │ │ │ + rsbeq r8, lr, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, ip, #8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #96, 12 @ 0x6000000 │ │ │ │ + rsbeq r9, lr, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #88, 28 @ 0x580 │ │ │ │ + rsbseq r0, r0, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #192, 16 @ 0xc00000 │ │ │ │ + rsbeq r9, lr, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #128, 22 @ 0x20000 │ │ │ │ + rsbeq r2, pc, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, lr, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq r9, lr, #152, 14 @ 0x2600000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, lr, #80, 12 @ 0x5000000 │ │ │ │ + rsbeq r9, lr, #168, 14 @ 0x2a00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #240, 12 @ 0xf000000 │ │ │ │ + rsbseq r1, r0, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq r1, r0, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #80, 30 @ 0x140 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi sp, r7, #40, 14 @ 0xa00000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #96, 18 @ 0x180000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi sp, r7, #44, 14 @ 0xb00000 │ │ │ │ + rsbeq r2, lr, #72, 2 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #216, 30 @ 0x360 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #64, 2 │ │ │ │ + rsbeq r5, fp, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi sp, r7, #36, 14 @ 0x900000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, pc, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #240 @ 0xf0 │ │ │ │ + rsbeq pc, pc, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r8, pc, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #80 @ 0x50 │ │ │ │ + rsbeq pc, pc, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #80, 16 @ 0x500000 │ │ │ │ + rsbeq sl, pc, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #96, 20 @ 0x60000 │ │ │ │ - andgt r0, r0, sp, lsr #32 │ │ │ │ - submi r6, r8, #176, 30 @ 0x2c0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #88, 12 @ 0x5800000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - submi r6, r8, #180, 30 @ 0x2d0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ + rsbeq r5, fp, #200, 16 @ 0xc80000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #184, 8 @ 0xb8000000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r6, r8, #204, 30 @ 0x330 │ │ │ │ + rsbeq r6, ip, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #144, 30 @ 0x240 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi r6, r8, #208, 30 @ 0x340 │ │ │ │ + rsbeq r2, lr, #128, 2 │ │ │ │ + andmi r0, r0, r7, lsr #1 │ │ │ │ + submi r2, fp, #220, 30 @ 0x370 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq r2, lr, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #152 @ 0x98 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi fp, r9, #96, 28 @ 0x600 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, lr, #96, 4 │ │ │ │ + mulgt r0, r9, r0 │ │ │ │ + submi r2, fp, #244, 30 @ 0x3d0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #176 @ 0xb0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq ip, sp, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq ip, sp, #80, 20 @ 0x50000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #72, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq ip, sp, #8, 18 @ 0x20000 │ │ │ │ + rsbeq ip, sp, #96, 20 @ 0x60000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #136, 14 @ 0x2200000 │ │ │ │ + rsbeq r8, pc, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r2, lr, #0, 6 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r2, fp, #248, 30 @ 0x3e0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #240, 20 @ 0xf0000 │ │ │ │ + rsbseq r3, r0, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ strdeq lr, [r9, #40]! @ 0x28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1607004,115 +1607009,115 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #48, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, fp, #128, 10 @ 0x20000000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi fp, r9, #124, 28 @ 0x7c0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #104, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #88, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi fp, r9, #128, 28 @ 0x800 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #104, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #248, 10 @ 0x3e000000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r7, r8, #16 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #160, 18 @ 0x280000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r7, r8, #20 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #96, 28 @ 0x600 │ │ │ │ + rsbseq r0, r0, #0, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #88, 12 @ 0x5800000 │ │ │ │ + rsbeq r9, pc, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #208, 28 @ 0xd00 │ │ │ │ + rsbeq sp, pc, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r3, ip, #192, 26 @ 0x3000 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi fp, r9, #152, 28 @ 0x980 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #88, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #96, 22 @ 0x18000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r7, r8, #44 @ 0x2c │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, r9, #176, 4 │ │ │ │ + andmi r0, r0, ip, lsl #3 │ │ │ │ + submi fp, r9, #156, 28 @ 0x9c0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #248, 28 @ 0xf80 │ │ │ │ + rsbseq r0, r0, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq r3, r0, #8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #128, 18 @ 0x200000 │ │ │ │ + rsbeq fp, pc, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #32, 26 @ 0x800 │ │ │ │ + rsbseq r4, r0, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq r4, r0, #144 @ 0x90 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r7, pc, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #128, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #104, 16 @ 0x680000 │ │ │ │ + rsbeq sl, pc, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #160, 12 @ 0xa000000 │ │ │ │ + rsbeq r9, pc, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #88, 2 │ │ │ │ + rsbeq lr, pc, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1607121,31 +1607126,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-2000 @ 0xfffff830 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq sl, pc, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #120, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #112, 2 │ │ │ │ + rsbseq r2, r0, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #40, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #208, 4 │ │ │ │ + rsbeq lr, pc, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, lsl #7 │ │ │ │ @@ -1607188,15 +1607193,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #24, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq sp, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607248,19 +1607253,19 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #144, 14 @ 0x2400000 │ │ │ │ + rsbeq r7, pc, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #232, 28 @ 0xe80 │ │ │ │ + rsbeq sp, pc, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1607273,15 +1607278,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #96 @ 0x60 │ │ │ │ + rsbeq sp, pc, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, asr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, asr r4 │ │ │ │ @@ -1607296,36 +1607301,36 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #152, 18 @ 0x260000 │ │ │ │ + rsbeq fp, pc, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #72, 18 @ 0x120000 │ │ │ │ + rsbeq r7, pc, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #144, 16 @ 0x900000 │ │ │ │ + rsbeq r7, pc, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #120, 22 @ 0x1e000 │ │ │ │ + rsbseq r3, r0, #24 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #112, 24 @ 0x7000 │ │ │ │ + rsbeq ip, pc, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #128, 24 @ 0x8000 │ │ │ │ @@ -1607333,26 +1607338,26 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #8, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #24, 24 @ 0x1800 │ │ │ │ + rsbseq r3, r0, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #224 @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #120, 2 │ │ │ │ + rsbseq r2, r0, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607376,79 +1607381,79 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #120, 14 @ 0x1e00000 │ │ │ │ + rsbeq r8, pc, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #96 @ 0x60 │ │ │ │ + rsbeq pc, pc, #0, 10 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r1, r0, #0, 22 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq sp, pc, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #176, 30 @ 0x2c0 │ │ │ │ + rsbseq r1, r0, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r1, r0, #144, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #192, 10 @ 0x30000000 │ │ │ │ + rsbeq sp, pc, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sp, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq r6, r0, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #80, 18 @ 0x140000 │ │ │ │ + rsbseq r6, r0, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607481,134 +1607486,134 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #80 @ 0x50 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #120 @ 0x78 │ │ │ │ + rsbeq pc, pc, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq r1, r0, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #144, 26 @ 0x2400 │ │ │ │ + rsbseq r8, r1, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #216, 24 @ 0xd800 │ │ │ │ + rsbseq r8, r1, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #8, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r8, r1, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #120, 24 @ 0x7800 │ │ │ │ + rsbseq r8, r1, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #136, 24 @ 0x8800 │ │ │ │ + rsbseq r8, r1, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r8, r1, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r8, r1, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r8, r1, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #160, 24 @ 0xa000 │ │ │ │ + rsbseq r8, r1, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #120, 2 │ │ │ │ + rsbeq r8, sp, #208, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #128, 2 │ │ │ │ + rsbeq r8, sp, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #168, 24 @ 0xa800 │ │ │ │ + rsbseq r8, r1, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #248, 24 @ 0xf800 │ │ │ │ + rsbseq r8, r1, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #16, 26 @ 0x400 │ │ │ │ + rsbseq r8, r1, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #32, 26 @ 0x800 │ │ │ │ + rsbseq r8, r1, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #40, 26 @ 0xa00 │ │ │ │ + rsbseq r8, r1, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #56, 26 @ 0xe00 │ │ │ │ + rsbseq r8, r1, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #72, 26 @ 0x1200 │ │ │ │ + rsbseq r8, r1, #0, 24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r8, r1, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r7, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #240, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #88, 26 @ 0x1600 │ │ │ │ + rsbseq r8, r1, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #232, 24 @ 0xe800 │ │ │ │ + rsbseq r8, r1, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607724,39 +1607729,39 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #192, 4 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #120, 26 @ 0x1e00 │ │ │ │ + rsbseq r8, r1, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #248, 22 @ 0x3e000 │ │ │ │ + rsbseq r8, r1, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r8, r1, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #96, 20 @ 0x60000 │ │ │ │ + rsbseq r8, r1, #24, 18 @ 0x60000 │ │ │ │ mulmi r0, r2, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #40, 24 @ 0x2800 │ │ │ │ + rsbseq r8, r1, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #96, 24 @ 0x6000 │ │ │ │ + rsbseq r8, r1, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r8, pc, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607765,70 +1607770,70 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #24, 16 @ 0x180000 │ │ │ │ + rsbeq r8, pc, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #128, 28 @ 0x800 │ │ │ │ + rsbseq r8, r1, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #120, 28 @ 0x780 │ │ │ │ + rsbseq r8, r1, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #72, 24 @ 0x4800 │ │ │ │ + rsbseq r8, r1, #0, 22 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r8, r1, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #88, 24 @ 0x5800 │ │ │ │ + rsbseq r8, r1, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #56, 28 @ 0x380 │ │ │ │ + rsbseq r8, r1, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq r8, r1, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq r9, pc, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #232, 28 @ 0xe80 │ │ │ │ + rsbseq r0, r0, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #0, 18 │ │ │ │ + rsbeq sl, pc, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607840,15 +1607845,15 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #72, 24 @ 0x4800 │ │ │ │ + rsbseq ip, r1, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607864,43 +1607869,43 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #160, 4 │ │ │ │ + rsbeq lr, pc, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #160, 16 @ 0xa00000 │ │ │ │ + rsbeq r7, pc, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #0, 24 │ │ │ │ + rsbseq r4, r0, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq r8, sp, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #64, 6 │ │ │ │ + rsbeq r8, sp, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #104, 2 │ │ │ │ + rsbeq r8, sp, #192, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #176, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607916,71 +1607921,71 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #48 @ 0x30 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq r8, sp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - submi r7, r8, #48 @ 0x30 │ │ │ │ + rsbseq r9, r2, #152, 4 @ 0x80000009 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r7, r8, #84 @ 0x54 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #152 @ 0x98 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, r0, #104, 6 @ 0xa0000001 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi fp, r9, #180, 28 @ 0xb40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #152, 6 @ 0x60000002 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #168, 6 @ 0xa0000002 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #104, 6 @ 0xa0000001 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi sp, r7, #156, 22 @ 0x27000 │ │ │ │ + rsbseq r9, r2, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi fp, r9, #184, 28 @ 0xb80 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi sp, r7, #160, 22 @ 0x28000 │ │ │ │ + rsbseq r9, r2, #144, 22 @ 0x24000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r7, r8, #112 @ 0x70 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #48 @ 0x30 │ │ │ │ + rsbseq r9, r2, #136, 22 @ 0x22000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi fp, r9, #208, 28 @ 0xd00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi fp, r9, #212, 28 @ 0xd40 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, pc, #208, 8 @ 0xd0000000 │ │ │ │ andgt r0, r0, r7, lsl r0 │ │ │ │ submi r4, r1, #156, 2 @ 0x27 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ ldrbeq pc, [ip], #-2016 @ 0xfffff820 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #104, 6 @ 0xa0000001 │ │ │ │ + rsbeq r8, sp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #88, 2 │ │ │ │ + rsbeq r8, sp, #176, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1607992,35 +1607997,35 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #112, 2 │ │ │ │ + rsbeq r8, sp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #136, 2 @ 0x22 │ │ │ │ + rsbeq r8, sp, #224, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #152, 2 @ 0x26 │ │ │ │ + rsbeq r8, sp, #240, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #200, 2 @ 0x32 │ │ │ │ + rsbeq r8, sp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #248, 2 @ 0x3e │ │ │ │ + rsbeq r8, sp, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608032,663 +1608037,663 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #0, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #8, 4 @ 0x80000000 │ │ │ │ + rsbeq r8, sp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq r8, sp, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #40, 4 @ 0x80000002 │ │ │ │ + rsbeq r8, sp, #128, 6 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #56, 4 @ 0x80000003 │ │ │ │ + rsbeq r8, sp, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq r8, sp, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #88, 4 @ 0x80000005 │ │ │ │ + rsbeq r8, sp, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #104, 4 @ 0x80000006 │ │ │ │ + rsbeq r8, sp, #192, 6 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq r8, sp, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq r8, sp, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #152, 4 @ 0x80000009 │ │ │ │ + rsbeq r8, sp, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq r8, sp, #0, 8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq r8, sp, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq r7, pc, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #136, 12 @ 0x8800000 │ │ │ │ + rsbeq r9, pc, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #72, 6 @ 0x20000001 │ │ │ │ + rsbeq r8, sp, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #240, 28 @ 0xf00 │ │ │ │ + rsbseq r0, r0, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #128, 2 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #96, 22 @ 0x18000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #88, 6 @ 0x60000001 │ │ │ │ + rsbeq r8, sp, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq r9, pc, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #80 @ 0x50 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #64, 24 @ 0x4000 │ │ │ │ + rsbeq ip, pc, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #56, 2 │ │ │ │ + rsbeq r8, sp, #144, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #112, 22 @ 0x1c000 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi sp, r7, #176, 22 @ 0x2c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #160, 10 @ 0x28000000 │ │ │ │ - andgt r0, r0, sl, lsr #32 │ │ │ │ - submi sp, r7, #184, 22 @ 0x2e000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #72, 2 │ │ │ │ + rsbeq r8, sp, #160, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #24, 18 @ 0x60000 │ │ │ │ + rsbeq sl, pc, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #144 @ 0x90 │ │ │ │ + rsbseq r8, r1, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #24, 24 @ 0x1800 │ │ │ │ + rsbseq r4, r0, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #80, 30 @ 0x140 │ │ │ │ + rsbseq r8, r1, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #120, 10 @ 0x1e000000 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - submi sp, r7, #188, 22 @ 0x2f000 │ │ │ │ + rsbseq r1, sl, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi sp, r7, #180, 22 @ 0x2d000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq r8, r1, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #16, 22 @ 0x4000 │ │ │ │ + rsbeq fp, pc, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r8, r1, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #120, 4 @ 0x80000007 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - submi fp, r9, #12, 28 @ 0xc0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r8, r1, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #136, 4 @ 0x80000008 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi sp, r7, #204, 22 @ 0x33000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #32, 10 @ 0x8000000 │ │ │ │ - andgt r0, r0, r8, lsr #32 │ │ │ │ - submi sp, r7, #212, 22 @ 0x35000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #152, 28 @ 0x980 │ │ │ │ + rsbseq r8, r1, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - submi sp, r7, #216, 22 @ 0x36000 │ │ │ │ + rsbseq r4, fp, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi sp, r7, #208, 22 @ 0x34000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #16, 28 @ 0x100 │ │ │ │ + rsbseq r8, r1, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #192, 8 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r4, fp, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq r8, r1, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #152, 8 @ 0x98000000 │ │ │ │ - andgt r0, r0, r8, lsr #32 │ │ │ │ - submi r7, r8, #36, 2 │ │ │ │ + rsbseq r4, fp, #184, 12 @ 0xb800000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi sp, r7, #232, 22 @ 0x3a000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #184, 28 @ 0xb80 │ │ │ │ + rsbseq r8, r1, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #200, 22 @ 0x32000 │ │ │ │ - strdmi r0, [r0], -r5 │ │ │ │ - submi r7, r8, #40, 2 │ │ │ │ + rsbseq r4, fp, #168, 12 @ 0xa800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi sp, r7, #236, 22 @ 0x3b000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #216, 2 @ 0x36 │ │ │ │ + rsbseq r6, r2, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #248, 4 @ 0x8000000f │ │ │ │ - andmi r0, r0, r0 │ │ │ │ + rsbeq r2, lr, #56, 6 @ 0xe0000000 │ │ │ │ + andmi r0, r0, lr, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #240, 28 @ 0xf00 │ │ │ │ + rsbseq r8, r1, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #8, 24 @ 0x800 │ │ │ │ + rsbseq r3, r0, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #192, 2 @ 0x30 │ │ │ │ + rsbseq r9, r1, #120 @ 0x78 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #240, 4 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r7, r8, #64, 2 │ │ │ │ + rsbseq fp, r9, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #64, 14 @ 0x1000000 │ │ │ │ + rsbseq r9, r1, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #240, 12 @ 0xf000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #0, 4 │ │ │ │ + rsbseq r3, r7, #160 @ 0xa0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r7, r8, #104, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r1, #184 @ 0xb8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq lr, pc, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - submi lr, r1, #12, 10 @ 0x3000000 │ │ │ │ + submi pc, r1, #132, 16 @ 0x840000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq r6, r2, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - submi lr, r1, #16, 10 @ 0x4000000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #0, 14 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi sp, r7, #52, 24 @ 0x3400 │ │ │ │ + submi pc, r1, #136, 16 @ 0x880000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r7, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r7, r8, #108, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq r6, r2, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r3, sp, #208, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi sp, r7, #56, 24 @ 0x3800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq r2, lr, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi sp, r7, #48, 24 @ 0x3000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r2, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #32, 4 │ │ │ │ - submi lr, r1, #100, 10 @ 0x19000000 │ │ │ │ + rsbeq lr, pc, #192, 12 @ 0xc000000 │ │ │ │ + submi pc, r1, #220, 16 @ 0xdc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r6, r2, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi lr, r1, #104, 10 @ 0x1a000000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r3, sp, #224, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi pc, r1, #224, 16 @ 0xe00000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, r9, #64, 8 @ 0x40000000 │ │ │ │ + andgt r0, r0, r2, lsr r0 │ │ │ │ + submi r7, r8, #132, 2 @ 0x21 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #96, 14 @ 0x1800000 │ │ │ │ + rsbseq r6, r2, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r4, fp, #248, 30 @ 0x3e0 │ │ │ │ + rsbeq r5, fp, #240, 12 @ 0xf000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #8, 16 @ 0x80000 │ │ │ │ + rsbseq r6, r2, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #176, 20 @ 0xb0000 │ │ │ │ - submi lr, r1, #188, 10 @ 0x2f000000 │ │ │ │ + rsbseq r0, r0, #80, 30 @ 0x140 │ │ │ │ + submi pc, r1, #52, 18 @ 0xd0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #176, 16 @ 0xb00000 │ │ │ │ + rsbseq r6, r2, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - submi lr, r1, #192, 10 @ 0x30000000 │ │ │ │ + submi pc, r1, #56, 18 @ 0xe0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #144, 10 @ 0x24000000 │ │ │ │ + rsbeq sp, pc, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #208 @ 0xd0 │ │ │ │ + rsbseq r8, r1, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r0, r0, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #96, 4 │ │ │ │ + rsbseq r9, r1, #24, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #8, 16 @ 0x80000 │ │ │ │ + rsbeq r8, pc, #168, 24 @ 0xa800 │ │ │ │ andgt r0, r0, r6 │ │ │ │ - submi lr, r1, #20, 12 @ 0x1400000 │ │ │ │ + submi pc, r1, #140, 18 @ 0x230000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #136, 6 @ 0x20000002 │ │ │ │ + rsbseq r9, r1, #64, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi lr, r1, #24, 12 @ 0x1800000 │ │ │ │ + submi pc, r1, #144, 18 @ 0x240000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r4, fp, #216, 30 @ 0x360 │ │ │ │ + rsbeq r5, fp, #0, 14 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #8, 22 @ 0x2000 │ │ │ │ + rsbseq r6, r2, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r4, fp, #232, 30 @ 0x3a0 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi sp, r7, #120, 24 @ 0x7800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #168, 22 @ 0x2a000 │ │ │ │ + rsbeq r5, fp, #216, 16 @ 0xd80000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi sp, r7, #112, 24 @ 0x7000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r2, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #0, 28 │ │ │ │ + rsbseq r1, r0, #160, 4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #72 @ 0x48 │ │ │ │ + rsbeq sp, pc, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi sp, r7, #124, 24 @ 0x7c00 │ │ │ │ + rsbeq r2, lr, #32, 10 @ 0x8000000 │ │ │ │ + ldrdmi r0, [r0], -sp │ │ │ │ + submi ip, r9, #24 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #88, 24 @ 0x5800 │ │ │ │ + rsbeq ip, pc, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #56, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, lr, #0, 14 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #176, 30 @ 0x2c0 │ │ │ │ + rsbeq sp, pc, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #32, 26 @ 0x800 │ │ │ │ + rsbeq ip, pc, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #72, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, lr, #56, 14 @ 0xe00000 │ │ │ │ + andmi r0, r0, lr, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #104 @ 0x68 │ │ │ │ + rsbeq pc, pc, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #200, 8 @ 0xc8000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r9, r5, #136, 18 @ 0x220000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r8, r4, #192, 22 @ 0x30000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #192, 24 @ 0xc000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #176 @ 0xb0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #112, 22 @ 0x1c000 │ │ │ │ - strdmi r0, [r0], -r5 │ │ │ │ - submi r3, fp, #180 @ 0xb4 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #104, 16 @ 0x680000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r7, r8, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq r2, lr, #88, 16 @ 0x580000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #248, 24 @ 0xf800 │ │ │ │ - strdmi r0, [r0], -r5 │ │ │ │ - submi fp, r9, #76, 30 @ 0x130 │ │ │ │ + rsbeq r2, lr, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #0, 14 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ - submi sp, r7, #252, 24 @ 0xfc00 │ │ │ │ + rsbseq r6, r8, #240, 30 @ 0x3c0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #240, 26 @ 0x3c00 │ │ │ │ + rsbeq r2, lr, #240, 16 @ 0xf00000 │ │ │ │ andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #204 @ 0xcc │ │ │ │ + submi sp, r7, #240, 24 @ 0xf000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r2, lr, #40, 18 @ 0xa0000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ + submi sp, r7, #244, 24 @ 0xf400 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, lr, #136, 18 @ 0x220000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #104, 2 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - submi r3, fp, #208 @ 0xd0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #40, 28 @ 0x280 │ │ │ │ - andmi r0, r0, r6, asr #3 │ │ │ │ + rsbseq r1, r0, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r7, #8, 26 @ 0x200 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi r7, r8, #140, 4 @ 0xc0000008 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #144, 30 @ 0x240 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r7, r8, #144, 4 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #24, 28 @ 0x180 │ │ │ │ + rsbseq r1, r0, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #16, 16 @ 0x100000 │ │ │ │ + rsbeq r8, pc, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, lr, #240, 30 @ 0x3c0 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #232 @ 0xe8 │ │ │ │ + rsbseq lr, r7, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq fp, r7, #8, 18 @ 0x20000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r3, r0, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #40 @ 0x28 │ │ │ │ - andmi r0, r0, r7, lsr #1 │ │ │ │ - submi r3, fp, #236 @ 0xec │ │ │ │ + rsbeq r2, lr, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #208 @ 0xd0 │ │ │ │ + rsbeq r2, lr, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #176, 16 @ 0xb00000 │ │ │ │ + rsbeq r7, pc, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #168, 24 @ 0xa800 │ │ │ │ + rsbseq r3, r0, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbeq r2, lr, #88, 20 @ 0x58000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #8, 2 │ │ │ │ - mulgt r0, r9, r0 │ │ │ │ - submi r3, fp, #4, 2 │ │ │ │ + rsbseq r2, r9, #56, 16 @ 0x380000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #32, 18 @ 0x80000 │ │ │ │ + rsbeq r8, pc, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #168, 10 @ 0x2a000000 │ │ │ │ + rsbeq sp, pc, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbseq sl, r7, #120, 20 @ 0x78000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #8, 2 │ │ │ │ + rsbeq r5, fp, #8, 18 @ 0x20000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi sp, r7, #192, 26 @ 0x3000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq sp, pc, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3448 @ 0xfffff288 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi sp, r7, #204, 26 @ 0x3300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #112 @ 0x70 │ │ │ │ + rsbseq sp, r7, #64, 14 @ 0x1000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi sp, r7, #196, 26 @ 0x3100 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, pc, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #0, 24 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, r7, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbeq r2, lr, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #32, 14 @ 0x800000 │ │ │ │ + rsbeq r9, pc, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #152 @ 0x98 │ │ │ │ - andgt r0, r0, r1, lsl r0 │ │ │ │ - submi ip, r9, #60 @ 0x3c │ │ │ │ + rsbseq r3, sl, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi ip, r9, #64 @ 0x40 │ │ │ │ + rsbeq ip, fp, #120, 18 @ 0x1e0000 │ │ │ │ + andgt r0, r0, r2, lsl r0 │ │ │ │ + submi ip, r9, #160, 2 @ 0x28 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq ip, r8, #0, 24 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #0, 4 │ │ │ │ + rsbeq pc, pc, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #104, 2 │ │ │ │ + rsbeq pc, pc, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq fp, pc, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #224, 18 @ 0x380000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq pc, r7, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #192, 16 @ 0xc00000 │ │ │ │ + rsbeq r7, pc, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #112, 12 @ 0x7000000 │ │ │ │ + rsbseq r1, r0, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #128, 10 @ 0x20000000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi ip, r9, #88 @ 0x58 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #88, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r9, #92 @ 0x5c │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #104, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r2, lr, #240, 20 @ 0xf0000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ + submi ip, r9, #164, 2 @ 0x29 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi sp, r7, #84, 28 @ 0x540 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - submi sp, r7, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi sp, r7, #128, 28 @ 0x800 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #16, 22 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #192, 18 @ 0x300000 │ │ │ │ + rsbeq r7, pc, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #56, 30 @ 0xe0 │ │ │ │ + rsbseq r2, fp, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi sp, r7, #140, 28 @ 0x8c0 │ │ │ │ + submi sp, r7, #132, 28 @ 0x840 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #32, 18 @ 0x80000 │ │ │ │ + rsbseq r1, r0, #192, 26 @ 0x3000 │ │ │ │ submi r4, r1, #64, 26 @ 0x1000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #104, 14 @ 0x1a00000 │ │ │ │ + rsbseq r1, r0, #8, 24 @ 0x800 │ │ │ │ andgt r0, r0, r7 │ │ │ │ submi r4, r1, #68, 26 @ 0x1100 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - submi sp, r7, #144, 28 @ 0x900 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, ip, #192, 26 @ 0x3000 │ │ │ │ - andgt r0, r0, r1, lsl r0 │ │ │ │ - submi ip, r9, #116 @ 0x74 │ │ │ │ + rsbseq r2, r9, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi sp, r7, #136, 28 @ 0x880 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #128, 8 @ 0x80000000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r4, r1, #80, 26 @ 0x1400 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #120, 4 @ 0x80000007 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r9, #120 @ 0x78 │ │ │ │ + submi sp, r7, #140, 28 @ 0x8c0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r7, r8, #52, 8 @ 0x34000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r4, r1, #88, 26 @ 0x1600 │ │ │ │ + submi r4, r1, #84, 26 @ 0x1500 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r4, r1, #88, 26 @ 0x1600 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r9, #80, 28 @ 0x500 │ │ │ │ andgt r0, r0, fp │ │ │ │ - submi r4, r1, #92, 26 @ 0x1700 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #136, 4 @ 0x80000008 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r7, r8, #104, 8 @ 0x68000000 │ │ │ │ + submi ip, r9, #228, 2 @ 0x39 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, sl, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi ip, r9, #232, 2 @ 0x3a │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #8, 24 @ 0x800 │ │ │ │ + rsbseq r4, r0, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ submi r4, r1, #100, 26 @ 0x1900 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #184, 8 @ 0xb8000000 │ │ │ │ + rsbeq r5, lr, #16, 12 @ 0x1000000 │ │ │ │ andgt r0, r0, r7 │ │ │ │ submi r4, r1, #104, 26 @ 0x1a00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #56, 14 @ 0xe00000 │ │ │ │ + rsbeq r9, pc, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ submi r4, r1, #108, 26 @ 0x1b00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #144 @ 0x90 │ │ │ │ + rsbeq r7, lr, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ submi r4, r1, #112, 26 @ 0x1c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #240, 2 @ 0x3c │ │ │ │ + rsbeq lr, pc, #144, 12 @ 0x9000000 │ │ │ │ andgt r0, r0, r7, lsl r0 │ │ │ │ submi r4, r1, #116, 26 @ 0x1d00 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #32, 24 @ 0x2000 │ │ │ │ + rsbeq sl, pc, #192 @ 0xc0 │ │ │ │ submi r4, r1, #120, 26 @ 0x1e00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, sp │ │ │ │ submi r4, r1, #124, 26 @ 0x1f00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #240, 8 @ 0xf0000000 │ │ │ │ andgt r0, r0, sp │ │ │ │ submi r4, r1, #128, 26 @ 0x2000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #0 │ │ │ │ + rsbseq r0, r0, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ submi r4, r1, #132, 26 @ 0x2100 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ submi r4, r1, #136, 26 @ 0x2200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #208, 20 @ 0xd0000 │ │ │ │ andgt r0, r0, r0, lsl r0 │ │ │ │ submi r4, r1, #140, 26 @ 0x2300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #248, 20 @ 0xf8000 │ │ │ │ + rsbeq fp, pc, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ submi r4, r1, #144, 26 @ 0x2400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ submi r4, r1, #148, 26 @ 0x2500 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #240, 24 @ 0xf000 │ │ │ │ + rsbeq ip, pc, #144, 2 @ 0x24 │ │ │ │ andgt r0, r0, r7, lsl r0 │ │ │ │ submi r4, r1, #152, 26 @ 0x2600 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #224, 18 @ 0x380000 │ │ │ │ + rsbeq sl, pc, #128, 28 @ 0x800 │ │ │ │ submi r4, r1, #156, 26 @ 0x2700 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #128, 30 @ 0x200 │ │ │ │ + rsbeq sp, pc, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ submi r4, r1, #160, 26 @ 0x2800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #192, 20 @ 0xc0000 │ │ │ │ andgt r0, r0, r7 │ │ │ │ submi r4, r1, #164, 26 @ 0x2900 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608696,227 +1608701,227 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ submi r4, r1, #168, 26 @ 0x2a00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ submi r4, r1, #172, 26 @ 0x2b00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #40, 2 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi ip, r9, #144 @ 0x90 │ │ │ │ + rsbseq r9, r7, #168, 14 @ 0x2a00000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r4, r1, #176, 26 @ 0x2c00 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ ldrbeq pc, [ip], #-2120 @ 0xfffff7b8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #216, 20 @ 0xd8000 │ │ │ │ + rsbseq r5, r2, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi ip, r9, #148 @ 0x94 │ │ │ │ + rsbseq fp, r8, #16, 12 @ 0x1000000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi ip, r9, #0, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #144, 22 @ 0x24000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r5, fp, #136, 20 @ 0x88000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi ip, r9, #4, 4 @ 0x40000000 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #0, 30 │ │ │ │ + rsbseq r7, r2, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r7, r2, #200, 28 @ 0xc80 │ │ │ │ andpl r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq r5, r2, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq r5, r2, #8, 16 @ 0x80000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #88, 28 @ 0x580 │ │ │ │ + rsbseq r7, r2, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #40, 28 @ 0x280 │ │ │ │ + rsbseq r7, r2, #64, 28 @ 0x400 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #168, 28 @ 0xa80 │ │ │ │ + rsbseq r7, r2, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #104, 28 @ 0x680 │ │ │ │ + rsbseq r7, r2, #128, 28 @ 0x800 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #216, 14 @ 0x3600000 │ │ │ │ + rsbseq r3, r2, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #64, 16 @ 0x400000 │ │ │ │ + rsbseq r3, r2, #208, 6 @ 0x40000003 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #0, 16 │ │ │ │ + rsbseq r3, r2, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #8, 30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #16, 18 @ 0x40000 │ │ │ │ + rsbeq r8, pc, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #224, 16 @ 0xe00000 │ │ │ │ + rsbseq r3, r2, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #216, 16 @ 0xd80000 │ │ │ │ + rsbseq r3, r2, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #176, 16 @ 0xb00000 │ │ │ │ + rsbseq r3, r2, #64, 8 @ 0x40000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #48, 20 @ 0x30000 │ │ │ │ + rsbeq r8, sp, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq r3, r2, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #56, 16 @ 0x380000 │ │ │ │ + rsbseq r3, r2, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #160, 2 @ 0x28 │ │ │ │ + rsbseq r5, r2, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #8, 4 @ 0x80000000 │ │ │ │ + rsbseq r5, r2, #0, 4 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r5, r2, #200, 2 @ 0x32 │ │ │ │ + rsbseq r5, r2, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #24 │ │ │ │ + rsbseq r0, r0, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq r5, r2, #160, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #160, 4 │ │ │ │ + rsbseq r5, r2, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq r5, r2, #112, 4 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #32, 20 @ 0x20000 │ │ │ │ + rsbeq r8, sp, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r5, r2, #184, 2 @ 0x2e │ │ │ │ + rsbseq r5, r2, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r5, r2, #0, 4 │ │ │ │ + rsbseq r5, r2, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r7, r2, #8, 28 @ 0x80 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r5, r2, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #128, 30 @ 0x200 │ │ │ │ + rsbseq r7, r2, #152, 30 @ 0x260 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r7, r2, #64, 30 @ 0x100 │ │ │ │ + rsbseq r7, r2, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #16 │ │ │ │ + rsbseq r8, r2, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r8, r2, #8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r7, r2, #48, 30 @ 0xc0 │ │ │ │ + rsbseq r7, r2, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #40, 30 @ 0xa0 │ │ │ │ + rsbseq r7, r2, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #8, 30 │ │ │ │ + rsbseq r7, r2, #32, 30 @ 0x80 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ ldrdeq pc, [r7, #-104]! @ 0xffffff98 │ │ │ │ - rsbseq r7, r2, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq r7, r2, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #120, 22 @ 0x1e000 │ │ │ │ + rsbseq r5, r2, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1608924,191 +1608929,191 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #8, 24 @ 0x800 │ │ │ │ + rsbseq r5, r2, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r4, r0, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r5, r2, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #8, 28 @ 0x80 │ │ │ │ + rsbseq r1, r0, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #40, 26 @ 0xa00 │ │ │ │ + rsbseq r5, r2, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #168, 24 @ 0xa800 │ │ │ │ + rsbseq r4, r0, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #160 @ 0xa0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #8, 4 @ 0x80000000 │ │ │ │ + rsbeq lr, pc, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq r5, r2, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #136, 22 @ 0x22000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi ip, r9, #172 @ 0xac │ │ │ │ + rsbseq r4, r8, #120, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #72, 28 @ 0x480 │ │ │ │ + rsbseq r5, r2, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #128, 6 │ │ │ │ + rsbeq lr, pc, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq sp, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #216, 28 @ 0xd80 │ │ │ │ + rsbseq r5, r2, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #8, 26 @ 0x200 │ │ │ │ + rsbeq ip, pc, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi ip, r9, #176 @ 0xb0 │ │ │ │ + rsbseq r8, r9, #128, 18 @ 0x200000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi ip, r9, #28, 4 @ 0xc0000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq r5, r2, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #152, 30 @ 0x260 │ │ │ │ + rsbeq sp, pc, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #96, 4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #48, 30 @ 0xc0 │ │ │ │ + rsbeq ip, pc, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #248, 30 @ 0x3e0 │ │ │ │ + rsbseq r6, r2, #16 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #216, 18 @ 0x360000 │ │ │ │ + rsbeq r7, pc, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #24, 18 @ 0x60000 │ │ │ │ + rsbeq r8, pc, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #136 @ 0x88 │ │ │ │ + rsbseq r6, r2, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #96, 22 @ 0x18000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi sp, r7, #172, 30 @ 0x2b0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #112, 4 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi ip, r9, #32, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #112, 22 @ 0x1c000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #24, 2 │ │ │ │ + rsbseq r0, r9, #248, 20 @ 0xf8000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi fp, sl, #152, 6 @ 0x60000002 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r2, #48, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #184, 28 @ 0xb80 │ │ │ │ + rsbeq r9, pc, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #224, 4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #152, 18 @ 0x260000 │ │ │ │ + rsbeq r8, pc, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #168, 2 @ 0x2a │ │ │ │ + rsbseq r6, r2, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r3, r0, #56, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #80, 4 │ │ │ │ + rsbseq r6, r2, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609116,63 +1609121,63 @@ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #224, 4 │ │ │ │ + rsbseq r6, r2, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #112, 2 │ │ │ │ + rsbeq pc, pc, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq r6, r2, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #216, 12 @ 0xd800000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi sp, r7, #196, 30 @ 0x310 │ │ │ │ + rsbseq r8, r9, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi fp, sl, #156, 6 @ 0x70000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #8, 20 @ 0x8000 │ │ │ │ + rsbeq r7, pc, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #0, 8 │ │ │ │ + rsbseq r6, r2, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #200, 12 @ 0xc800000 │ │ │ │ + rsbseq r6, r8, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi sp, r7, #200, 30 @ 0x320 │ │ │ │ + submi sp, r7, #192, 30 @ 0x300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #32, 2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq r6, r2, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609180,15 +1609185,15 @@ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #0, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #56, 10 @ 0xe000000 │ │ │ │ + rsbseq r6, r2, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1609196,885 +1609201,885 @@ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq r6, r2, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, r7, #40, 24 @ 0x2800 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi fp, sl, #180, 6 @ 0xd0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #168, 12 @ 0xa800000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi sp, r7, #224, 30 @ 0x380 │ │ │ │ + rsbseq sp, r7, #192 @ 0xc0 │ │ │ │ + andgt r0, r0, sl, lsl r0 │ │ │ │ + submi sp, r7, #216, 30 @ 0x360 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq r6, r2, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #192 @ 0xc0 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - submi sp, r7, #228, 30 @ 0x390 │ │ │ │ + rsbseq fp, r8, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi fp, sl, #184, 6 @ 0xe0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, lr, lsr #3 │ │ │ │ + rsbseq r4, fp, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #48, 14 @ 0xc00000 │ │ │ │ + rsbseq r6, r2, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #136, 2 @ 0x22 │ │ │ │ + rsbeq pc, pc, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #16, 28 @ 0x100 │ │ │ │ + rsbseq r1, r0, #176, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #216, 14 @ 0x3600000 │ │ │ │ + rsbseq r6, r2, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r1, r0, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #216, 6 @ 0x60000003 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi sp, r7, #252, 30 @ 0x3f0 │ │ │ │ + rsbseq r9, r7, #120, 12 @ 0x7800000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi ip, r9, #124, 4 @ 0xc0000007 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #128, 16 @ 0x800000 │ │ │ │ + rsbseq r6, r2, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #240, 22 @ 0x3c000 │ │ │ │ + rsbeq sl, pc, #144 @ 0x90 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #0, 2 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #144, 6 @ 0x40000002 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi lr, r7, #0 │ │ │ │ + rsbseq lr, r9, #0, 26 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi fp, sl, #228, 6 @ 0x90000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq r6, r2, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #168, 28 @ 0xa80 │ │ │ │ + rsbseq r1, r0, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #208, 4 │ │ │ │ - andmi r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq lr, r9, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi fp, sl, #232, 6 @ 0xa0000003 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r2, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #88, 12 @ 0x5800000 │ │ │ │ + rsbeq sp, pc, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #200, 6 @ 0x20000003 │ │ │ │ - ldrdmi r0, [r0], -sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, r8, #216, 10 @ 0x36000000 │ │ │ │ + andgt r0, r0, r4, lsl r0 │ │ │ │ + submi ip, r9, #152, 4 @ 0x80000009 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r6, r2, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, r7, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi ip, r9, #156, 4 @ 0xc0000009 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #32, 14 @ 0x800000 │ │ │ │ + rsbeq sp, pc, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #216, 20 @ 0xd8000 │ │ │ │ + rsbseq r6, r2, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq pc, r8, #104, 14 @ 0x1a00000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r7, r8, #204, 10 @ 0x33000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #160, 4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #168, 10 @ 0x2a000000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r7, r8, #228, 10 @ 0x39000000 │ │ │ │ + rsbseq r4, fp, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r7, r8, #208, 10 @ 0x34000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #120, 22 @ 0x1e000 │ │ │ │ + rsbseq r6, r2, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq sl, pc, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #160, 24 @ 0xa000 │ │ │ │ + rsbseq r3, r0, #64, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #232, 26 @ 0x3a00 │ │ │ │ + rsbseq r7, r2, #0, 28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r7, r2, #176, 26 @ 0x2c00 │ │ │ │ andpl r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #8, 16 @ 0x80000 │ │ │ │ + rsbseq r5, r2, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #0, 16 │ │ │ │ + rsbseq r5, r2, #24, 16 @ 0x180000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #152, 28 @ 0x980 │ │ │ │ + rsbseq r6, r2, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #104, 28 @ 0x680 │ │ │ │ + rsbseq r6, r2, #128, 28 @ 0x800 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #208, 28 @ 0xd00 │ │ │ │ + rsbseq r6, r2, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #160, 28 @ 0xa00 │ │ │ │ + rsbseq r6, r2, #184, 28 @ 0xb80 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #8, 30 │ │ │ │ + rsbseq r6, r2, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #216, 28 @ 0xd80 │ │ │ │ + rsbseq r6, r2, #240, 28 @ 0xf00 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #64, 30 @ 0x100 │ │ │ │ + rsbseq r6, r2, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #16, 30 @ 0x40 │ │ │ │ + rsbseq r6, r2, #40, 30 @ 0xa0 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq r6, r2, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #72, 30 @ 0x120 │ │ │ │ + rsbseq r6, r2, #96, 30 @ 0x180 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #176, 30 @ 0x2c0 │ │ │ │ + rsbseq r6, r2, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #128, 30 @ 0x200 │ │ │ │ + rsbseq r6, r2, #152, 30 @ 0x260 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r7, r2, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq r6, r2, #208, 30 @ 0x340 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #32 │ │ │ │ + rsbseq r7, r2, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r7, r2, #8 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #88 @ 0x58 │ │ │ │ + rsbseq r7, r2, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #40 @ 0x28 │ │ │ │ + rsbseq r7, r2, #64 @ 0x40 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #144 @ 0x90 │ │ │ │ + rsbseq r7, r2, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #96 @ 0x60 │ │ │ │ + rsbseq r7, r2, #120 @ 0x78 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #200 @ 0xc8 │ │ │ │ + rsbseq r7, r2, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #152 @ 0x98 │ │ │ │ + rsbseq r7, r2, #176 @ 0xb0 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #0, 2 │ │ │ │ + rsbseq r7, r2, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #208 @ 0xd0 │ │ │ │ + rsbseq r7, r2, #232 @ 0xe8 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #56, 2 │ │ │ │ + rsbseq r7, r2, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #8, 2 │ │ │ │ + rsbseq r7, r2, #32, 2 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #112, 2 │ │ │ │ + rsbseq r7, r2, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #64, 2 │ │ │ │ + rsbseq r7, r2, #88, 2 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #168, 2 @ 0x2a │ │ │ │ + rsbseq r7, r2, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #120, 2 │ │ │ │ + rsbseq r7, r2, #144, 2 @ 0x24 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #224, 2 @ 0x38 │ │ │ │ + rsbseq r7, r2, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #176, 2 @ 0x2c │ │ │ │ + rsbseq r7, r2, #200, 2 @ 0x32 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #24, 4 @ 0x80000001 │ │ │ │ + rsbseq r7, r2, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #232, 2 @ 0x3a │ │ │ │ + rsbseq r7, r2, #0, 4 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #80, 4 │ │ │ │ + rsbseq r7, r2, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #32, 4 │ │ │ │ + rsbseq r7, r2, #56, 4 @ 0x80000003 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #136, 4 @ 0x80000008 │ │ │ │ + rsbseq r7, r2, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #88, 4 @ 0x80000005 │ │ │ │ + rsbseq r7, r2, #112, 4 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #192, 4 │ │ │ │ + rsbseq r7, r2, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #144, 4 │ │ │ │ + rsbseq r7, r2, #168, 4 @ 0x8000000a │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r7, r2, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #200, 4 @ 0x8000000c │ │ │ │ + rsbseq r7, r2, #224, 4 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #48, 6 @ 0xc0000000 │ │ │ │ + rsbseq r7, r2, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #0, 6 │ │ │ │ + rsbseq r7, r2, #24, 6 @ 0x60000000 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq r7, r2, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #56, 6 @ 0xe0000000 │ │ │ │ + rsbseq r7, r2, #80, 6 @ 0x40000001 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r7, r2, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq r7, r2, #136, 6 @ 0x20000002 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq r7, r2, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq r7, r2, #192, 6 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #16, 8 @ 0x10000000 │ │ │ │ + rsbseq r7, r2, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r7, r2, #248, 6 @ 0xe0000003 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #72, 8 @ 0x48000000 │ │ │ │ + rsbseq r7, r2, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #24, 8 @ 0x18000000 │ │ │ │ + rsbseq r7, r2, #48, 8 @ 0x30000000 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #128, 8 @ 0x80000000 │ │ │ │ + rsbseq r7, r2, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq r7, r2, #104, 8 @ 0x68000000 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq r7, r2, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq r7, r2, #168, 8 @ 0xa8000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #32, 10 @ 0x8000000 │ │ │ │ + rsbseq r7, r2, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq r7, r2, #248, 8 @ 0xf8000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #112, 10 @ 0x1c000000 │ │ │ │ + rsbseq r7, r2, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #48, 10 @ 0xc000000 │ │ │ │ + rsbseq r7, r2, #72, 10 @ 0x12000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq r7, r2, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r7, r2, #152, 10 @ 0x26000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq r7, r2, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #208, 10 @ 0x34000000 │ │ │ │ + rsbseq r7, r2, #232, 10 @ 0x3a000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r7, r2, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq r7, r2, #56, 12 @ 0x3800000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #176, 12 @ 0xb000000 │ │ │ │ + rsbseq r7, r2, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #112, 12 @ 0x7000000 │ │ │ │ + rsbseq r7, r2, #136, 12 @ 0x8800000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #0, 14 │ │ │ │ + rsbseq r7, r2, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #192, 12 @ 0xc000000 │ │ │ │ + rsbseq r7, r2, #216, 12 @ 0xd800000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq r7, r2, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #16, 14 @ 0x400000 │ │ │ │ + rsbseq r7, r2, #40, 14 @ 0xa00000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #160, 14 @ 0x2800000 │ │ │ │ + rsbseq r7, r2, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #96, 14 @ 0x1800000 │ │ │ │ + rsbseq r7, r2, #120, 14 @ 0x1e00000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq r7, r2, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #176, 14 @ 0x2c00000 │ │ │ │ + rsbseq r7, r2, #200, 14 @ 0x3200000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #64, 16 @ 0x400000 │ │ │ │ + rsbseq r7, r2, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #0, 16 │ │ │ │ + rsbseq r7, r2, #24, 16 @ 0x180000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #144, 16 @ 0x900000 │ │ │ │ + rsbseq r7, r2, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #80, 16 @ 0x500000 │ │ │ │ + rsbseq r7, r2, #104, 16 @ 0x680000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #224, 16 @ 0xe00000 │ │ │ │ + rsbseq r7, r2, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq r7, r2, #184, 16 @ 0xb80000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq r7, r2, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #240, 16 @ 0xf00000 │ │ │ │ + rsbseq r7, r2, #8, 18 @ 0x20000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #128, 18 @ 0x200000 │ │ │ │ + rsbseq r7, r2, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #64, 18 @ 0x100000 │ │ │ │ + rsbseq r7, r2, #88, 18 @ 0x160000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #208, 18 @ 0x340000 │ │ │ │ + rsbseq r7, r2, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #144, 18 @ 0x240000 │ │ │ │ + rsbseq r7, r2, #168, 18 @ 0x2a0000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #32, 20 @ 0x20000 │ │ │ │ + rsbseq r7, r2, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #224, 18 @ 0x380000 │ │ │ │ + rsbseq r7, r2, #248, 18 @ 0x3e0000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #112, 20 @ 0x70000 │ │ │ │ + rsbseq r7, r2, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r7, r2, #72, 20 @ 0x48000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #192, 20 @ 0xc0000 │ │ │ │ + rsbseq r7, r2, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #128, 20 @ 0x80000 │ │ │ │ + rsbseq r7, r2, #152, 20 @ 0x98000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #16, 22 @ 0x4000 │ │ │ │ + rsbseq r7, r2, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r7, r2, #232, 20 @ 0xe8000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #96, 22 @ 0x18000 │ │ │ │ + rsbseq r7, r2, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #32, 22 @ 0x8000 │ │ │ │ + rsbseq r7, r2, #56, 22 @ 0xe000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq r7, r2, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #112, 22 @ 0x1c000 │ │ │ │ + rsbseq r7, r2, #136, 22 @ 0x22000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #0, 24 │ │ │ │ + rsbseq r7, r2, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #192, 22 @ 0x30000 │ │ │ │ + rsbseq r7, r2, #216, 22 @ 0x36000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r7, r2, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r7, r2, #40, 24 @ 0x2800 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #160, 24 @ 0xa000 │ │ │ │ + rsbseq r7, r2, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #96, 24 @ 0x6000 │ │ │ │ + rsbseq r7, r2, #120, 24 @ 0x7800 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #240, 24 @ 0xf000 │ │ │ │ + rsbseq r7, r2, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #176, 24 @ 0xb000 │ │ │ │ + rsbseq r7, r2, #200, 24 @ 0xc800 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #64, 26 @ 0x1000 │ │ │ │ + rsbseq r7, r2, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #0, 26 │ │ │ │ + rsbseq r7, r2, #24, 26 @ 0x600 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r7, r2, #144, 26 @ 0x2400 │ │ │ │ + rsbseq r7, r2, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r7, r2, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r7, r2, #104, 26 @ 0x1a00 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, lr, lsl r1 │ │ │ │ - submi r7, r8, #232, 10 @ 0x3a000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r5, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq fp, r7, #16, 10 @ 0x4000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #216, 16 @ 0xd80000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi ip, r9, #244, 2 @ 0x3d │ │ │ │ + rsbseq fp, r7, #0, 10 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r7, r8, #232, 10 @ 0x3a000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r7, r8, #236, 10 @ 0x3b000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq r4, r2, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq r4, r2, #216, 12 @ 0xd800000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r4, r2, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #136, 14 @ 0x2200000 │ │ │ │ + rsbseq r1, r0, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #0, 14 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r7, r8, #4, 12 @ 0x400000 │ │ │ │ + rsbseq fp, r7, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #152, 16 @ 0x980000 │ │ │ │ + rsbseq r4, r2, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #144, 16 @ 0x900000 │ │ │ │ + rsbseq r4, r2, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #104, 16 @ 0x680000 │ │ │ │ + rsbseq r4, r2, #72, 14 @ 0x1200000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #16, 20 @ 0x10000 │ │ │ │ + rsbeq r8, sp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #168, 14 @ 0x2a00000 │ │ │ │ + rsbseq r4, r2, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq r4, r2, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2160 @ 0xfffff790 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2176 @ 0xfffff780 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #56, 22 @ 0xe000 │ │ │ │ + rsbseq r3, r2, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #160, 22 @ 0x28000 │ │ │ │ + rsbseq r3, r2, #112, 18 @ 0x1c0000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #96, 22 @ 0x18000 │ │ │ │ + rsbseq r3, r2, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #56, 14 @ 0xe00000 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ + rsbseq r9, r7, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r7, #40, 12 @ 0x2800000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi ip, r9, #44, 6 @ 0xb0000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #64, 24 @ 0x4000 │ │ │ │ + rsbseq r3, r2, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #56, 24 @ 0x3800 │ │ │ │ + rsbseq r3, r2, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r3, r2, #224, 18 @ 0x380000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #176, 4 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #0, 20 │ │ │ │ + rsbeq r8, sp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r3, r2, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #152, 22 @ 0x26000 │ │ │ │ + rsbseq r3, r2, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #208, 14 @ 0x3400000 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r7, #24, 12 @ 0x1800000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi ip, r9, #48, 6 @ 0xc0000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r4, r2, #0, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq r4, r2, #104, 4 @ 0x80000006 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #88, 8 @ 0x58000000 │ │ │ │ + rsbseq r4, r2, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r9, r7, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, r6, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #56, 10 @ 0xe000000 │ │ │ │ + rsbseq r4, r2, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #48, 10 @ 0xc000000 │ │ │ │ + rsbseq r4, r2, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #8, 10 @ 0x2000000 │ │ │ │ + rsbseq r4, r2, #216, 4 @ 0x8000000d │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #0, 30 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #240, 18 @ 0x3c0000 │ │ │ │ + rsbeq r8, sp, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #72, 8 @ 0x48000000 │ │ │ │ + rsbseq r4, r2, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq r4, r2, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #24, 10 @ 0x6000000 │ │ │ │ + rsbseq r1, r2, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r1, r2, #144, 12 @ 0x9000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq r1, r2, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r8, #64, 28 @ 0x400 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ + rsbeq r9, lr, #48, 24 @ 0x3000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq r1, r2, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #24, 12 @ 0x1800000 │ │ │ │ + rsbseq r1, r2, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq r1, r2, #0, 14 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #224, 18 @ 0x380000 │ │ │ │ + rsbeq r8, sp, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #48, 10 @ 0xc000000 │ │ │ │ + rsbseq r1, r2, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq r1, r2, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r9, lr, #48, 20 @ 0x30000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r2, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq r2, r2, #184, 18 @ 0x2e0000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbseq r2, r2, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, lr, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq r9, lr, #64, 20 @ 0x40000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, lr, #232, 16 @ 0xe80000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi lr, r7, #108, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #56, 22 @ 0xe000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi lr, r7, #100, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r2, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq r2, r2, #80, 20 @ 0x50000 │ │ │ │ @@ -1610085,76 +1610090,76 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #40 @ 0x28 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #208, 18 @ 0x340000 │ │ │ │ + rsbeq r8, sp, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbseq r2, r2, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ rsbseq r2, r2, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #208, 22 @ 0x34000 │ │ │ │ + rsbseq r1, r2, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #56, 24 @ 0x3800 │ │ │ │ + rsbseq r1, r2, #72, 26 @ 0x1200 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #248, 22 @ 0x3e000 │ │ │ │ + rsbseq r1, r2, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #8 │ │ │ │ + rsbseq r0, r0, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #8, 24 @ 0x800 │ │ │ │ + rsbeq sl, pc, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #216, 24 @ 0xd800 │ │ │ │ + rsbseq r1, r2, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #208, 24 @ 0xd000 │ │ │ │ + rsbseq r1, r2, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #168, 24 @ 0xa800 │ │ │ │ + rsbseq r1, r2, #184, 26 @ 0x2e00 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #192, 18 @ 0x300000 │ │ │ │ + rsbeq r8, sp, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq r1, r2, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #48, 24 @ 0x3000 │ │ │ │ + rsbseq r1, r2, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #56, 22 @ 0xe000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi lr, r7, #116, 2 │ │ │ │ + rsbseq r8, r9, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi lr, r7, #108, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq r0, r2, #200, 28 @ 0xc80 │ │ │ │ andpl r0, r0, fp │ │ │ │ @@ -1610165,15 +1610170,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #96, 18 @ 0x180000 │ │ │ │ + rsbeq r9, pc, #0, 28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1610185,92 +1610190,92 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq r8, sp, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbseq r0, r2, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ rsbseq r0, r2, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #128, 8 @ 0x80000000 │ │ │ │ + rsbseq r3, r2, #40, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #232, 8 @ 0xe8000000 │ │ │ │ + rsbseq r3, r2, #144, 2 @ 0x24 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #168, 8 @ 0xa8000000 │ │ │ │ + rsbseq r3, r2, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #200, 28 @ 0xc80 │ │ │ │ + rsbseq r3, r0, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1920 @ 0xfffff880 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1936 @ 0xfffff870 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r3, r0, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #136, 10 @ 0x22000000 │ │ │ │ + rsbseq r3, r2, #48, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r3, r2, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #88, 10 @ 0x16000000 │ │ │ │ + rsbseq r3, r2, #0, 4 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #64, 6 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #160, 18 @ 0x280000 │ │ │ │ + rsbeq r8, sp, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2352 @ 0xfffff6d0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2144 @ 0xfffff7a0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq r3, r2, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq r3, r2, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq fp, r9, #176, 24 @ 0xb000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r7, r8, #188, 12 @ 0xbc00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r2, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq r5, r2, #128, 12 @ 0x8000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ @@ -1610284,15 +1610289,15 @@ │ │ │ │ rsbseq r5, r2, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r9, ip, #240, 14 @ 0x3c00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq r8, pc, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r2, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ @@ -1610305,791 +1610310,791 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #144, 18 @ 0x240000 │ │ │ │ + rsbeq r8, sp, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbseq r5, r2, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ rsbseq r5, r2, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #80 @ 0x50 │ │ │ │ + rsbseq r2, r2, #96, 2 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #192 @ 0xc0 │ │ │ │ + rsbseq r2, r2, #208, 2 @ 0x34 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #128 @ 0x80 │ │ │ │ + rsbseq r2, r2, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r9, ip, #0, 16 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #96, 20 @ 0x60000 │ │ │ │ + rsbeq r8, lr, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #96, 2 │ │ │ │ + rsbseq r2, r2, #112, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #88, 2 │ │ │ │ + rsbseq r2, r2, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #48, 2 │ │ │ │ + rsbseq r2, r2, #64, 4 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #128, 18 @ 0x200000 │ │ │ │ + rsbeq r8, sp, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #112 @ 0x70 │ │ │ │ + rsbseq r2, r2, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #184 @ 0xb8 │ │ │ │ + rsbseq r2, r2, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, lr, #112, 16 @ 0x700000 │ │ │ │ + rsbeq r8, lr, #200, 18 @ 0x320000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #144, 18 @ 0x240000 │ │ │ │ + rsbseq r1, r2, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #0, 20 │ │ │ │ + rsbseq r1, r2, #240, 18 @ 0x3c0000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r1, r2, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, lr, #128, 16 @ 0x800000 │ │ │ │ + rsbeq r8, lr, #216, 18 @ 0x360000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #200, 18 @ 0x320000 │ │ │ │ + rsbeq sl, pc, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq r1, r2, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #152, 20 @ 0x98000 │ │ │ │ + rsbseq r1, r2, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #112, 20 @ 0x70000 │ │ │ │ + rsbseq r1, r2, #96, 20 @ 0x60000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq r8, sp, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #176, 18 @ 0x2c0000 │ │ │ │ + rsbseq r1, r2, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #248, 18 @ 0x3e0000 │ │ │ │ + rsbseq r1, r2, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #64, 28 @ 0x400 │ │ │ │ + rsbseq r4, r2, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r4, r2, #168, 28 @ 0xa80 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #112, 28 @ 0x700 │ │ │ │ + rsbseq r4, r2, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #200, 16 @ 0xc80000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r7, r8, #212, 12 @ 0xd400000 │ │ │ │ + rsbseq fp, r9, #192, 22 @ 0x30000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r7, r8, #192, 12 @ 0xc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #0, 18 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ - submi r7, r8, #216, 12 @ 0xd800000 │ │ │ │ + rsbseq r3, r6, #64, 6 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #80, 30 @ 0x140 │ │ │ │ + rsbseq r4, r2, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #72, 30 @ 0x120 │ │ │ │ + rsbseq r4, r2, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #32, 30 @ 0x80 │ │ │ │ + rsbseq r4, r2, #24, 30 @ 0x60 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #96, 18 @ 0x180000 │ │ │ │ + rsbeq r8, sp, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #96, 28 @ 0x600 │ │ │ │ + rsbseq r4, r2, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #168, 28 @ 0xa80 │ │ │ │ + rsbseq r4, r2, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #232, 18 @ 0x3a0000 │ │ │ │ + rsbeq r7, pc, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq r2, r2, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #32, 8 @ 0x20000000 │ │ │ │ + rsbseq r2, r2, #24, 8 @ 0x18000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r2, r2, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq fp, pc, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #80, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq r2, r2, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #184, 8 @ 0xb8000000 │ │ │ │ + rsbseq r2, r2, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq r2, r2, #136, 8 @ 0x88000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #80, 18 @ 0x140000 │ │ │ │ + rsbeq r8, sp, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #208, 6 @ 0x40000003 │ │ │ │ + rsbseq r2, r2, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #24, 8 @ 0x18000000 │ │ │ │ + rsbseq r2, r2, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #32, 2 │ │ │ │ + rsbseq r2, r2, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #152, 2 @ 0x26 │ │ │ │ + rsbseq r2, r2, #96, 30 @ 0x180 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #88, 2 │ │ │ │ + rsbseq r2, r2, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #0, 30 │ │ │ │ + rsbeq ip, pc, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #56, 4 @ 0x80000003 │ │ │ │ + rsbseq r3, r2, #0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #48, 4 │ │ │ │ + rsbseq r2, r2, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #8, 4 @ 0x80000000 │ │ │ │ + rsbseq r2, r2, #208, 30 @ 0x340 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r8, sp, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #72, 2 │ │ │ │ + rsbseq r2, r2, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #144, 2 @ 0x24 │ │ │ │ + rsbseq r2, r2, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #48, 16 @ 0x300000 │ │ │ │ + rsbseq r2, r2, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq r2, r2, #152, 16 @ 0x980000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #96, 16 @ 0x600000 │ │ │ │ + rsbseq r2, r2, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #192, 18 @ 0x300000 │ │ │ │ + rsbeq r8, pc, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq lr, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #64, 18 @ 0x100000 │ │ │ │ + rsbseq r2, r2, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq r2, r2, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #16, 18 @ 0x40000 │ │ │ │ + rsbseq r2, r2, #8, 18 @ 0x20000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq r8, sp, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #80, 16 @ 0x500000 │ │ │ │ + rsbseq r2, r2, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #152, 16 @ 0x980000 │ │ │ │ + rsbseq r2, r2, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #192, 26 @ 0x3000 │ │ │ │ + rsbseq r2, r2, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #48, 28 @ 0x300 │ │ │ │ + rsbseq r2, r2, #24, 26 @ 0x600 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r2, r2, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #128, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #208, 28 @ 0xd00 │ │ │ │ + rsbseq r2, r2, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #200, 28 @ 0xc80 │ │ │ │ + rsbseq r2, r2, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #160, 28 @ 0xa00 │ │ │ │ + rsbseq r2, r2, #136, 26 @ 0x2200 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #64, 4 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #32, 18 @ 0x80000 │ │ │ │ + rsbeq r8, sp, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r2, r2, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #40, 28 @ 0x280 │ │ │ │ + rsbseq r2, r2, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #240, 2 @ 0x3c │ │ │ │ + rsbseq r3, r2, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #96, 4 │ │ │ │ + rsbseq r4, r2, #48 @ 0x30 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #32, 4 │ │ │ │ + rsbseq r3, r2, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #144, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r4, r0, #56, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #0, 6 │ │ │ │ + rsbseq r4, r2, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r4, r2, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #208, 4 │ │ │ │ + rsbseq r4, r2, #160 @ 0xa0 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #16, 18 @ 0x40000 │ │ │ │ + rsbeq r8, sp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #16, 4 │ │ │ │ + rsbseq r3, r2, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #88, 4 @ 0x80000005 │ │ │ │ + rsbseq r4, r2, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #232, 24 @ 0xe800 │ │ │ │ + rsbseq r1, r2, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #88, 26 @ 0x1600 │ │ │ │ + rsbseq r1, r2, #104, 28 @ 0x680 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #24, 26 @ 0x600 │ │ │ │ + rsbseq r1, r2, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #96, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #248, 26 @ 0x3e00 │ │ │ │ + rsbseq r1, r2, #8, 30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq r1, r2, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #200, 26 @ 0x3200 │ │ │ │ + rsbseq r1, r2, #216, 28 @ 0xd80 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #0, 18 │ │ │ │ + rsbeq r8, sp, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #8, 26 @ 0x200 │ │ │ │ + rsbseq r1, r2, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r1, r2, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #16 │ │ │ │ + rsbseq r0, r0, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #40, 30 @ 0xa0 │ │ │ │ + rsbseq r2, r2, #56 @ 0x38 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #160, 30 @ 0x280 │ │ │ │ + rsbseq r2, r2, #176 @ 0xb0 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #96, 30 @ 0x180 │ │ │ │ + rsbseq r2, r2, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #80, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #64 @ 0x40 │ │ │ │ + rsbseq r2, r2, #80, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #56 @ 0x38 │ │ │ │ + rsbseq r2, r2, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #16 │ │ │ │ + rsbseq r2, r2, #32, 2 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #240, 16 @ 0xf00000 │ │ │ │ + rsbeq r8, sp, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #80, 30 @ 0x140 │ │ │ │ + rsbseq r2, r2, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #152, 30 @ 0x260 │ │ │ │ + rsbseq r2, r2, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r3, r2, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #200, 24 @ 0xc800 │ │ │ │ + rsbseq r3, r2, #152, 20 @ 0x98000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #136, 24 @ 0x8800 │ │ │ │ + rsbseq r3, r2, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #168 @ 0xa8 │ │ │ │ + rsbseq r0, r0, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq r3, r2, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r3, r2, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #56, 26 @ 0xe00 │ │ │ │ + rsbseq r3, r2, #8, 22 @ 0x2000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq r8, sp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #120, 24 @ 0x7800 │ │ │ │ + rsbseq r3, r2, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #192, 24 @ 0xc000 │ │ │ │ + rsbseq r3, r2, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #64, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #128 @ 0x80 │ │ │ │ + rsbseq r5, r2, #120 @ 0x78 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #240 @ 0xf0 │ │ │ │ + rsbseq r5, r2, #232 @ 0xe8 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r5, r2, #176 @ 0xb0 │ │ │ │ + rsbseq r5, r2, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #48, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #248, 18 @ 0x3e0000 │ │ │ │ + rsbeq r7, pc, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #144, 2 @ 0x24 │ │ │ │ + rsbseq r5, r2, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #136, 2 @ 0x22 │ │ │ │ + rsbseq r5, r2, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #96, 2 │ │ │ │ + rsbseq r5, r2, #88, 2 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq r8, sp, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r5, r2, #160 @ 0xa0 │ │ │ │ + rsbseq r5, r2, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r5, r2, #232 @ 0xe8 │ │ │ │ + rsbseq r5, r2, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #104, 12 @ 0x6800000 │ │ │ │ + rsbseq r4, r2, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #216, 12 @ 0xd800000 │ │ │ │ + rsbseq r4, r2, #160, 8 @ 0xa0000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq r4, r2, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #120, 2 │ │ │ │ + rsbeq pc, pc, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r4, r2, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r4, r2, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #72, 14 @ 0x1200000 │ │ │ │ + rsbseq r4, r2, #16, 10 @ 0x4000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #16, 4 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #192, 16 @ 0xc00000 │ │ │ │ + rsbeq r8, sp, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq r4, r2, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r4, r2, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #152, 20 @ 0x98000 │ │ │ │ + rsbeq r7, pc, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #152, 28 @ 0x980 │ │ │ │ + rsbseq r3, r2, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #8, 30 │ │ │ │ + rsbseq r3, r2, #216, 24 @ 0xd800 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #200, 28 @ 0xc80 │ │ │ │ + rsbseq r3, r2, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #32, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #168, 30 @ 0x2a0 │ │ │ │ + rsbseq r3, r2, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #160, 30 @ 0x280 │ │ │ │ + rsbseq r3, r2, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq r3, r2, #72, 26 @ 0x1200 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #176, 16 @ 0xb00000 │ │ │ │ + rsbeq r8, sp, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #184, 28 @ 0xb80 │ │ │ │ + rsbseq r3, r2, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #0, 30 │ │ │ │ + rsbseq r3, r2, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq r2, r2, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r2, r2, #88, 12 @ 0x5800000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq r2, r2, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #16, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #72 @ 0x48 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #0, 14 │ │ │ │ + rsbseq r2, r2, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r2, r2, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r2, r2, #200, 12 @ 0xc800000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #160, 16 @ 0xa00000 │ │ │ │ + rsbeq r8, sp, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq r2, r2, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq r2, r2, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #88, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #168 @ 0xa8 │ │ │ │ + rsbseq r1, r2, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #16, 2 │ │ │ │ + rsbseq r1, r2, #8, 2 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #208 @ 0xd0 │ │ │ │ + rsbseq r1, r2, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #80, 6 @ 0x40000001 │ │ │ │ @@ -1611100,252 +1611105,252 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, lsr #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #176, 2 @ 0x2c │ │ │ │ + rsbseq r1, r2, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #168, 2 @ 0x2a │ │ │ │ + rsbseq r1, r2, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #128, 2 │ │ │ │ + rsbseq r1, r2, #120, 2 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #144, 16 @ 0x900000 │ │ │ │ + rsbeq r8, sp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #192 @ 0xc0 │ │ │ │ + rsbseq r1, r2, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #8, 2 │ │ │ │ + rsbseq r1, r2, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq r3, r2, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #32 │ │ │ │ + rsbseq r3, r2, #240, 26 @ 0x3c00 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #224, 30 @ 0x380 │ │ │ │ + rsbseq r3, r2, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #144, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #24, 30 @ 0x60 │ │ │ │ + rsbeq ip, pc, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #192 @ 0xc0 │ │ │ │ + rsbseq r3, r2, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #184 @ 0xb8 │ │ │ │ + rsbseq r3, r2, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #144 @ 0x90 │ │ │ │ + rsbseq r3, r2, #96, 28 @ 0x600 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #128, 16 @ 0x800000 │ │ │ │ + rsbeq r8, sp, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #208, 30 @ 0x340 │ │ │ │ + rsbseq r3, r2, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #24 │ │ │ │ + rsbseq r3, r2, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #128, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r2, #128, 30 @ 0x200 │ │ │ │ + rsbseq r0, r2, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r0, r2, #248, 30 @ 0x3e0 │ │ │ │ + rsbseq r0, r2, #240, 30 @ 0x3c0 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r0, r2, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq r0, r2, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #152, 28 @ 0x980 │ │ │ │ + rsbseq r1, r0, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #208, 26 @ 0x3400 │ │ │ │ + rsbeq ip, pc, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #152 @ 0x98 │ │ │ │ + rsbseq r1, r2, #144 @ 0x90 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #144 @ 0x90 │ │ │ │ + rsbseq r1, r2, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #104 @ 0x68 │ │ │ │ + rsbseq r1, r2, #96 @ 0x60 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #112, 16 @ 0x700000 │ │ │ │ + rsbeq r8, sp, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r0, r2, #168, 30 @ 0x2a0 │ │ │ │ + rsbseq r0, r2, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r0, r2, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r0, r2, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #16, 20 @ 0x10000 │ │ │ │ + rsbseq r3, r2, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #136, 20 @ 0x88000 │ │ │ │ + rsbseq r3, r2, #24, 12 @ 0x1800000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r3, r2, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #104, 6 @ 0xa0000001 │ │ │ │ + rsbeq lr, pc, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq sp, pc, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #40, 22 @ 0xa000 │ │ │ │ + rsbseq r3, r2, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #32, 22 @ 0x8000 │ │ │ │ + rsbseq r3, r2, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #248, 20 @ 0xf8000 │ │ │ │ + rsbseq r3, r2, #136, 12 @ 0x8800000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #96, 16 @ 0x600000 │ │ │ │ + rsbeq r8, sp, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r3, r2, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #128, 20 @ 0x80000 │ │ │ │ + rsbseq r3, r2, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq r4, r2, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r4, r2, #48, 20 @ 0x30000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #16, 22 @ 0x4000 │ │ │ │ + rsbseq r4, r2, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r8, sl, #128, 24 @ 0x8000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq lr, pc, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq r4, r2, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq r4, r2, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #192, 22 @ 0x30000 │ │ │ │ + rsbseq r4, r2, #160, 20 @ 0xa0000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #80, 16 @ 0x500000 │ │ │ │ + rsbeq r8, sp, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #0, 22 │ │ │ │ + rsbseq r4, r2, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #72, 22 @ 0x12000 │ │ │ │ + rsbseq r4, r2, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #8, 28 @ 0x80 │ │ │ │ + rsbseq r1, r2, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #120, 28 @ 0x780 │ │ │ │ + rsbseq r1, r2, #136, 30 @ 0x220 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #56, 28 @ 0x380 │ │ │ │ + rsbseq r1, r2, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-2112 @ 0xfffff7c0 │ │ │ │ @@ -1611360,527 +1611365,527 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, asr #6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #144, 30 @ 0x240 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r8, #64, 24 @ 0x4000 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi fp, sl, #64, 10 @ 0x10000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #24, 30 @ 0x60 │ │ │ │ + rsbseq r2, r2, #40 @ 0x28 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #16, 30 @ 0x40 │ │ │ │ + rsbseq r2, r2, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #232, 28 @ 0xe80 │ │ │ │ + rsbseq r1, r2, #248, 30 @ 0x3e0 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #64, 16 @ 0x400000 │ │ │ │ + rsbeq r8, sp, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #40, 28 @ 0x280 │ │ │ │ + rsbseq r1, r2, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #112, 28 @ 0x700 │ │ │ │ + rsbseq r1, r2, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #160, 24 @ 0xa000 │ │ │ │ + rsbseq r4, r0, #64, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #120, 26 @ 0x1e00 │ │ │ │ + rsbseq r3, r2, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #232, 26 @ 0x3a00 │ │ │ │ + rsbseq r3, r2, #184, 22 @ 0x2e000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq r3, r2, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #136, 28 @ 0x880 │ │ │ │ + rsbseq r3, r2, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #128, 28 @ 0x800 │ │ │ │ + rsbseq r3, r2, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #88, 28 @ 0x580 │ │ │ │ + rsbseq r3, r2, #40, 24 @ 0x2800 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #48, 16 @ 0x300000 │ │ │ │ + rsbeq r8, sp, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r3, r2, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r3, r2, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #184, 4 @ 0x8000000b │ │ │ │ + rsbseq r5, r2, #176, 4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #40, 6 @ 0xa0000000 │ │ │ │ + rsbseq r5, r2, #32, 6 @ 0x80000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r5, r2, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq r5, r2, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r7, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r1, r0, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #200, 6 @ 0x20000003 │ │ │ │ + rsbseq r5, r2, #192, 6 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #192, 6 │ │ │ │ + rsbseq r5, r2, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #152, 6 @ 0x60000002 │ │ │ │ + rsbseq r5, r2, #144, 6 @ 0x40000002 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #56, 2 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #32, 16 @ 0x200000 │ │ │ │ + rsbeq r8, sp, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r5, r2, #216, 4 @ 0x8000000d │ │ │ │ + rsbseq r5, r2, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r5, r2, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq r5, r2, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq r2, r2, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq r2, r2, #56, 10 @ 0xe000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #0, 10 │ │ │ │ + rsbseq r2, r2, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #32, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #144, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq r2, r2, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #216, 10 @ 0x36000000 │ │ │ │ + rsbseq r2, r2, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r8, r4, #216, 22 @ 0x36000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r2, r2, #168, 10 @ 0x2a000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #16, 16 @ 0x100000 │ │ │ │ + rsbeq r8, sp, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #240, 8 @ 0xf0000000 │ │ │ │ + rsbseq r2, r2, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #56, 10 @ 0xe000000 │ │ │ │ + rsbseq r2, r2, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #32, 26 @ 0x800 │ │ │ │ + rsbseq r4, r2, #0, 24 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #144, 26 @ 0x2400 │ │ │ │ + rsbseq r4, r2, #112, 24 @ 0x7000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r4, r2, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #128, 2 │ │ │ │ + rsbeq pc, pc, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #48, 28 @ 0x300 │ │ │ │ + rsbseq r4, r2, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #40, 28 @ 0x280 │ │ │ │ + rsbseq r4, r2, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #0, 28 │ │ │ │ + rsbseq r4, r2, #224, 24 @ 0xe000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #0, 16 │ │ │ │ + rsbeq r8, sp, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #64, 26 @ 0x1000 │ │ │ │ + rsbseq r4, r2, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #136, 26 @ 0x2200 │ │ │ │ + rsbseq r4, r2, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq r9, pc, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #0, 24 │ │ │ │ + rsbseq r4, r2, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #112, 24 @ 0x7000 │ │ │ │ + rsbseq r4, r2, #80, 22 @ 0x14000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #48, 24 @ 0x3000 │ │ │ │ + rsbseq r4, r2, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #240, 4 │ │ │ │ + rsbseq r4, r0, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #16, 26 @ 0x400 │ │ │ │ + rsbseq r4, r2, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #8, 26 @ 0x200 │ │ │ │ + rsbseq r4, r2, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #224, 24 @ 0xe000 │ │ │ │ + rsbseq r4, r2, #192, 22 @ 0x30000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #240, 14 @ 0x3c00000 │ │ │ │ + rsbeq r8, sp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #32, 24 @ 0x2000 │ │ │ │ + rsbseq r4, r2, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #104, 24 @ 0x6800 │ │ │ │ + rsbseq r4, r2, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #208 @ 0xd0 │ │ │ │ + rsbseq r3, r2, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #64, 2 │ │ │ │ + rsbseq r3, r2, #16, 30 @ 0x40 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #0, 2 │ │ │ │ + rsbseq r3, r2, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r4, r0, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #48 @ 0x30 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #224, 2 @ 0x38 │ │ │ │ + rsbseq r3, r2, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #216, 2 @ 0x36 │ │ │ │ + rsbseq r3, r2, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #176, 2 @ 0x2c │ │ │ │ + rsbseq r3, r2, #128, 30 @ 0x200 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #224, 14 @ 0x3800000 │ │ │ │ + rsbeq r8, sp, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #240 @ 0xf0 │ │ │ │ + rsbseq r3, r2, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #56, 2 │ │ │ │ + rsbseq r3, r2, #8, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #112, 2 │ │ │ │ + rsbseq r2, r2, #128, 4 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #224, 2 @ 0x38 │ │ │ │ + rsbseq r2, r2, #240, 4 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #160, 2 @ 0x28 │ │ │ │ + rsbseq r2, r2, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq pc, pc, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq pc, pc, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #128, 4 │ │ │ │ + rsbseq r2, r2, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq r2, r2, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #80, 4 │ │ │ │ + rsbseq r2, r2, #96, 6 @ 0x80000001 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq r8, sp, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #144, 2 @ 0x24 │ │ │ │ + rsbseq r2, r2, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #216, 2 @ 0x36 │ │ │ │ + rsbseq r2, r2, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #128, 22 @ 0x20000 │ │ │ │ + rsbseq r2, r2, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #240, 22 @ 0x3c000 │ │ │ │ + rsbseq r2, r2, #216, 20 @ 0xd8000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq r2, r2, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #144, 24 @ 0x9000 │ │ │ │ + rsbseq r2, r2, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #136, 24 @ 0x8800 │ │ │ │ + rsbseq r2, r2, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #96, 24 @ 0x6000 │ │ │ │ + rsbseq r2, r2, #72, 22 @ 0x12000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #112, 2 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #192, 14 @ 0x3000000 │ │ │ │ + rsbeq r8, sp, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, lsl #9 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1840 @ 0xfffff8d0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #160, 22 @ 0x28000 │ │ │ │ + rsbseq r2, r2, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq r2, r2, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r3, r2, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #40, 14 @ 0xa00000 │ │ │ │ + rsbseq r3, r2, #184, 4 @ 0x8000000b │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #232, 12 @ 0xe800000 │ │ │ │ + rsbseq r3, r2, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq r8, pc, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r3, r2, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r3, r2, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq r3, r2, #40, 6 @ 0xa0000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq r8, sp, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #216, 12 @ 0xd800000 │ │ │ │ + rsbseq r3, r2, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #32, 14 @ 0x800000 │ │ │ │ + rsbseq r3, r2, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq r0, r2, #176, 26 @ 0x2c00 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbseq r0, r2, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #248, 12 @ 0xf800000 │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ - submi r7, r8, #4, 14 @ 0x100000 │ │ │ │ + rsbseq pc, r8, #0, 16 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi fp, sl, #68, 10 @ 0x11000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq fp, pc, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ @@ -1611893,239 +1611898,239 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq r8, sp, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbseq r0, r2, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ rsbseq r0, r2, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #8, 14 @ 0x200000 │ │ │ │ + rsbeq sp, pc, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #16, 14 @ 0x400000 │ │ │ │ + rsbseq r2, r2, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq r2, r2, #120, 14 @ 0x1e00000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #64, 14 @ 0x1000000 │ │ │ │ + rsbseq r2, r2, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #160, 28 @ 0xa00 │ │ │ │ + rsbseq r1, r0, #64, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #8, 18 @ 0x20000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r7, r8, #8, 14 @ 0x200000 │ │ │ │ + rsbseq r3, r6, #32, 6 @ 0x80000000 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi lr, r7, #100, 6 @ 0x90000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #32, 16 @ 0x200000 │ │ │ │ + rsbseq r2, r2, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r2, r2, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq r2, r2, #232, 14 @ 0x3a00000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #144, 14 @ 0x2400000 │ │ │ │ + rsbeq r8, sp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #48, 14 @ 0xc00000 │ │ │ │ + rsbseq r2, r2, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r2, r2, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #168, 16 @ 0xa80000 │ │ │ │ + rsbseq r4, r2, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #24, 18 @ 0x60000 │ │ │ │ + rsbseq r4, r2, #248, 14 @ 0x3e00000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #216, 16 @ 0xd80000 │ │ │ │ + rsbseq r4, r2, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq sp, pc, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq r3, r0, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq r4, r2, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #176, 18 @ 0x2c0000 │ │ │ │ + rsbseq r4, r2, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #136, 18 @ 0x220000 │ │ │ │ + rsbseq r4, r2, #104, 16 @ 0x680000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r8, sp, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq r4, r2, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #16, 18 @ 0x40000 │ │ │ │ + rsbseq r4, r2, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #56, 30 @ 0xe0 │ │ │ │ + rsbseq r1, r0, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #240, 16 @ 0xf00000 │ │ │ │ + rsbseq r3, r2, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #96, 18 @ 0x180000 │ │ │ │ + rsbseq r3, r2, #240, 8 @ 0xf0000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #32, 18 @ 0x80000 │ │ │ │ + rsbseq r3, r2, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi lr, r7, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq pc, r5, #16, 28 @ 0x100 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r7, r8, #8, 14 @ 0x200000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, fp, #120, 18 @ 0x1e0000 │ │ │ │ - andgt r0, r0, r2, lsl r0 │ │ │ │ - submi r7, r8, #32, 14 @ 0x800000 │ │ │ │ + rsbseq r8, r9, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi r7, r8, #12, 14 @ 0x300000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #0, 20 │ │ │ │ + rsbseq r3, r2, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #248, 18 @ 0x3e0000 │ │ │ │ + rsbseq r3, r2, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #208, 18 @ 0x340000 │ │ │ │ + rsbseq r3, r2, #96, 10 @ 0x18000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r8, sp, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #16, 18 @ 0x40000 │ │ │ │ + rsbseq r3, r2, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #88, 18 @ 0x160000 │ │ │ │ + rsbseq r3, r2, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #160, 24 @ 0xa000 │ │ │ │ + rsbseq r2, r2, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #16, 26 @ 0x400 │ │ │ │ + rsbseq r2, r2, #248, 22 @ 0x3e000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #208, 24 @ 0xd000 │ │ │ │ + rsbseq r2, r2, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ - submi r7, r8, #36, 14 @ 0x900000 │ │ │ │ + rsbseq r6, r5, #216, 10 @ 0x36000000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi lr, r7, #128, 6 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #112 @ 0x70 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq r2, r2, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq r2, r2, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #128, 26 @ 0x2000 │ │ │ │ + rsbseq r2, r2, #104, 24 @ 0x6800 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq r8, sp, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #192, 24 @ 0xc000 │ │ │ │ + rsbseq r2, r2, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #8, 26 @ 0x200 │ │ │ │ + rsbseq r2, r2, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq r1, r0, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq r1, r2, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #160, 12 @ 0xa000000 │ │ │ │ + rsbseq r1, r2, #176, 14 @ 0x2c00000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r1, r2, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #192 @ 0xc0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ mvneq lr, r8, lsr #7 │ │ │ │ @@ -1612152,188 +1612157,188 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #64, 14 @ 0x1000000 │ │ │ │ + rsbseq r1, r2, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #56, 14 @ 0xe00000 │ │ │ │ + rsbseq r1, r2, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #16, 14 @ 0x400000 │ │ │ │ + rsbseq r1, r2, #32, 16 @ 0x200000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq r8, sp, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #80, 12 @ 0x5000000 │ │ │ │ + rsbseq r1, r2, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq r1, r2, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq r1, r2, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r1, r2, #208, 16 @ 0xd00000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq r1, r2, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r1, r0, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #136, 20 @ 0x88000 │ │ │ │ + rsbeq r7, pc, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #96, 16 @ 0x600000 │ │ │ │ + rsbseq r1, r2, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #88, 16 @ 0x580000 │ │ │ │ + rsbseq r1, r2, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #48, 16 @ 0x300000 │ │ │ │ + rsbseq r1, r2, #64, 18 @ 0x100000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq r8, sp, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r1, r2, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r1, r2, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #72, 18 @ 0x120000 │ │ │ │ + rsbeq r9, pc, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #176, 20 @ 0xb0000 │ │ │ │ + rsbseq r1, r2, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #32, 22 @ 0x8000 │ │ │ │ + rsbseq r1, r2, #48, 24 @ 0x3000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #224, 20 @ 0xe0000 │ │ │ │ + rsbseq r1, r2, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #152 @ 0x98 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #128 @ 0x80 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #192, 22 @ 0x30000 │ │ │ │ + rsbseq r1, r2, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #184, 22 @ 0x2e000 │ │ │ │ + rsbseq r1, r2, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #144, 22 @ 0x24000 │ │ │ │ + rsbseq r1, r2, #160, 24 @ 0xa000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #48, 14 @ 0xc00000 │ │ │ │ + rsbeq r8, sp, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r1, r2, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #24, 22 @ 0x6000 │ │ │ │ + rsbseq r1, r2, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #200, 2 @ 0x32 │ │ │ │ + rsbseq r1, r2, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #56, 4 @ 0x80000003 │ │ │ │ + rsbseq r1, r2, #48, 4 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #248, 2 @ 0x3e │ │ │ │ + rsbseq r1, r2, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq sl, pc, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #0, 4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #216, 4 @ 0x8000000d │ │ │ │ + rsbseq r1, r2, #208, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #208, 4 │ │ │ │ + rsbseq r1, r2, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq r1, r2, #160, 4 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #32, 14 @ 0x800000 │ │ │ │ + rsbeq r8, sp, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #232, 2 @ 0x3a │ │ │ │ + rsbseq r1, r2, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #48, 4 │ │ │ │ + rsbseq r1, r2, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2392 @ 0xfffff6a8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2360 @ 0xfffff6c8 │ │ │ │ @@ -1612348,267 +1612353,267 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2384 @ 0xfffff6b0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #184, 18 @ 0x2e0000 │ │ │ │ + rsbeq r8, pc, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #200, 18 @ 0x320000 │ │ │ │ + rsbseq r4, r2, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r4, r2, #16, 18 @ 0x40000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #240, 18 @ 0x3c0000 │ │ │ │ + rsbseq r4, r2, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r4, r2, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #200, 20 @ 0xc8000 │ │ │ │ + rsbseq r4, r2, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq r4, r2, #128, 18 @ 0x200000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #16, 14 @ 0x400000 │ │ │ │ + rsbeq r8, sp, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #224, 18 @ 0x380000 │ │ │ │ + rsbseq r4, r2, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #40, 20 @ 0x28000 │ │ │ │ + rsbseq r4, r2, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #72, 4 @ 0x80000004 │ │ │ │ + rsbseq r3, r2, #16 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #176, 4 │ │ │ │ + rsbseq r3, r2, #120 @ 0x78 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #112, 4 │ │ │ │ + rsbseq r3, r2, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #80, 20 @ 0x50000 │ │ │ │ + rsbeq r8, pc, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #80, 6 @ 0x40000001 │ │ │ │ + rsbseq r3, r2, #24, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq r3, r2, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq r3, r2, #232 @ 0xe8 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #0, 14 │ │ │ │ + rsbeq r8, sp, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #96, 4 │ │ │ │ + rsbseq r3, r2, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq r3, r2, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #192, 26 @ 0x3000 │ │ │ │ + rsbseq r3, r0, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #48, 28 @ 0x300 │ │ │ │ + rsbseq r6, r2, #72, 28 @ 0x480 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r2, #0, 26 │ │ │ │ + rsbseq r6, r2, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r6, r2, #176, 26 @ 0x2c00 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r6, r2, #88, 26 @ 0x1600 │ │ │ │ + rsbseq r6, r2, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #64, 26 @ 0x1000 │ │ │ │ + rsbseq r6, r2, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #32, 26 @ 0x800 │ │ │ │ + rsbseq r6, r2, #56, 26 @ 0xe00 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r6, r2, #72, 26 @ 0x1200 │ │ │ │ + rsbseq r6, r2, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #152 @ 0x98 │ │ │ │ + rsbseq r0, r0, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #40, 28 @ 0x280 │ │ │ │ + rsbseq r6, r2, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #8, 28 @ 0x80 │ │ │ │ + rsbseq r6, r2, #32, 28 @ 0x200 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ ldrdeq pc, [r7, #-104]! @ 0xffffff98 │ │ │ │ - rsbseq r6, r2, #144, 26 @ 0x2400 │ │ │ │ + rsbseq r6, r2, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi lr, r7, #140, 6 @ 0x30000002 │ │ │ │ + rsbseq r9, sl, #240, 28 @ 0xf00 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r7, r8, #36, 14 @ 0x900000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #8, 18 @ 0x20000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r7, r8, #60, 14 @ 0xf00000 │ │ │ │ + rsbseq sl, sl, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r7, r8, #40, 14 @ 0xa00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi r7, r8, #64, 14 @ 0x1000000 │ │ │ │ + rsbseq r7, fp, #16, 30 @ 0x40 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi lr, r7, #156, 6 @ 0x70000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi lr, r7, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq r9, r8, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi lr, r7, #160, 6 @ 0x80000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #40, 12 @ 0x2800000 │ │ │ │ + rsbeq fp, pc, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq pc, r8, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi ip, r9, #84, 8 @ 0x54000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #80, 28 @ 0x500 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi ip, r9, #124, 6 @ 0xf0000001 │ │ │ │ + rsbseq pc, r5, #216, 26 @ 0x3600 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi lr, r7, #184, 6 @ 0xe0000002 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq fp, pc, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi ip, r9, #128, 6 │ │ │ │ + rsbeq r9, ip, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ + submi lr, r7, #188, 6 @ 0xf0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #144, 20 @ 0x90000 │ │ │ │ + rsbeq r7, pc, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ + rsbseq r4, fp, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #168, 14 @ 0x2a00000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi lr, r7, #220, 6 @ 0x70000003 │ │ │ │ + rsbseq r6, r8, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi fp, sl, #36, 12 @ 0x2400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi lr, r7, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r3, fp, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi fp, sl, #44, 12 @ 0x2c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #120, 2 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r7, r8, #240, 14 @ 0x3c00000 │ │ │ │ + rsbeq r6, ip, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + submi r7, r8, #220, 14 @ 0x3700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #160, 26 @ 0x2800 │ │ │ │ + rsbeq ip, pc, #64, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #128, 18 @ 0x200000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi ip, r9, #192, 6 │ │ │ │ + rsbseq r8, r7, #16, 14 @ 0x400000 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi lr, r7, #240, 6 @ 0xc0000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #112, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi ip, r9, #196, 6 @ 0x10000003 │ │ │ │ + rsbseq r6, r7, #216, 26 @ 0x3600 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r7, r8, #244, 14 @ 0x3d00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #136, 20 @ 0x88000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r7, r8, #12, 16 @ 0xc0000 │ │ │ │ + rsbseq r2, r8, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r7, r8, #248, 14 @ 0x3e00000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #184, 24 @ 0xb800 │ │ │ │ + rsbeq r8, pc, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #136, 22 @ 0x22000 │ │ │ │ + rsbeq r8, pc, #40 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq r8, sp, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #192, 4 │ │ │ │ + rsbeq r8, sp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq r8, sp, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, ip, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #112, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #208, 4 │ │ │ │ + rsbeq r8, sp, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, fp, #64, 12 @ 0x4000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1612620,157 +1612625,157 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq r8, sp, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #0, 8 │ │ │ │ + rsbeq lr, pc, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #248, 20 @ 0xf8000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi ip, r9, #220, 6 @ 0x70000003 │ │ │ │ + rsbseq r3, r5, #80, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #224, 20 @ 0xe0000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi ip, r9, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r6, fp, #208, 16 @ 0xd00000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r7, r8, #16, 16 @ 0x100000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #64, 18 @ 0x100000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r7, r8, #40, 16 @ 0x280000 │ │ │ │ + rsbseq r6, fp, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r7, r8, #20, 16 @ 0x140000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #40, 24 @ 0x2800 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi fp, sl, #44, 10 @ 0xb000000 │ │ │ │ + rsbseq r6, fp, #0, 16 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi ip, r9, #36, 10 @ 0x9000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #160 @ 0xa0 │ │ │ │ + rsbseq r0, r0, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #8, 30 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #192, 30 @ 0x300 │ │ │ │ + rsbseq r1, sl, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi fp, sl, #48, 10 @ 0xc000000 │ │ │ │ + submi ip, r9, #40, 10 @ 0xa000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #80, 2 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #104, 14 @ 0x1a00000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r7, r8, #68, 16 @ 0x440000 │ │ │ │ + rsbseq r4, fp, #8, 26 @ 0x200 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r7, r8, #48, 16 @ 0x300000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #56, 2 │ │ │ │ + rsbseq r0, r0, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #120, 12 @ 0x7800000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi fp, sl, #72, 10 @ 0x12000000 │ │ │ │ + rsbseq r7, fp, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r9, #0, 26 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi fp, sl, #76, 10 @ 0x13000000 │ │ │ │ + rsbseq r2, fp, #80, 12 @ 0x5000000 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi r7, r8, #72, 16 @ 0x480000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #48, 2 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r9, #232, 24 @ 0xe800 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi ip, r9, #60, 8 @ 0x3c000000 │ │ │ │ + rsbeq r3, ip, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r7, r8, #76, 16 @ 0x4c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - submi ip, r9, #64, 8 @ 0x40000000 │ │ │ │ + rsbeq r8, fp, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #176 @ 0xb0 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi fp, sl, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq r7, r8, #136, 10 @ 0x22000000 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi r7, r8, #100, 16 @ 0x640000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #128, 4 │ │ │ │ + rsbeq pc, pc, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi fp, sl, #124, 10 @ 0x1f000000 │ │ │ │ + rsbeq ip, lr, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + submi r7, r8, #104, 16 @ 0x680000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi ip, r9, #92, 8 @ 0x5c000000 │ │ │ │ + rsbseq r3, r8, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #16, 10 @ 0x4000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r8, #24, 18 @ 0x60000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r7, r8, #128, 16 @ 0x800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ @@ -1612784,15 +1612789,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #184, 26 @ 0x2e00 │ │ │ │ + rsbeq ip, pc, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1612809,311 +1612814,311 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #128, 28 @ 0x800 │ │ │ │ + rsbeq ip, pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq r4, r0, #80, 4 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #0, 10 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi ip, r9, #116, 8 @ 0x74000000 │ │ │ │ + rsbseq sl, sl, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r7, r8, #132, 16 @ 0x840000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi ip, r9, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq sl, sl, #64, 20 @ 0x40000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq sp, pc, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #120 @ 0x78 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #136, 2 @ 0x22 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r7, r8, #156, 16 @ 0x9c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r5, r2, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #152, 4 @ 0x80000009 │ │ │ │ + rsbeq pc, pc, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r5, r2, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #24, 8 @ 0x18000000 │ │ │ │ + rsbeq lr, pc, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #152, 2 @ 0x26 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r7, r8, #160, 16 @ 0xa00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #56, 12 @ 0x3800000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r7, r8, #180, 16 @ 0xb40000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #64, 20 @ 0x40000 │ │ │ │ + rsbeq r8, pc, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r7, r8, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r5, sl, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq lr, pc, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #64, 22 @ 0x10000 │ │ │ │ + rsbeq r9, pc, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, sl, #120, 2 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi r7, r8, #184, 16 @ 0xb80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #40, 30 @ 0xa0 │ │ │ │ + rsbseq r1, r0, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #8, 12 @ 0x800000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r7, r8, #208, 16 @ 0xd00000 │ │ │ │ + rsbseq r3, r8, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + submi r7, r8, #188, 16 @ 0xbc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #64, 28 @ 0x400 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi r7, r8, #212, 16 @ 0xd40000 │ │ │ │ + rsbeq r2, lr, #80, 22 @ 0x14000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi ip, r9, #104, 12 @ 0x6800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #128, 12 @ 0x8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r2, lr, #136, 22 @ 0x22000 │ │ │ │ + strdmi r0, [r0], -r0 @ │ │ │ │ + submi ip, r9, #108, 12 @ 0x6c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #8, 16 @ 0x80000 │ │ │ │ + rsbseq r1, r0, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #200, 26 @ 0x3200 │ │ │ │ + rsbseq r4, r0, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #192, 22 @ 0x30000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi ip, r9, #8, 10 @ 0x2000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #64, 6 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi ip, r9, #12, 10 @ 0x3000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #128, 24 @ 0x8000 │ │ │ │ + rsbseq pc, r9, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ + submi r7, r8, #216, 16 @ 0xd80000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, lr, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #64, 24 @ 0x4000 │ │ │ │ - andgt r0, r0, r1, lsl r0 │ │ │ │ - submi r7, r8, #8, 18 @ 0x20000 │ │ │ │ + rsbeq r9, lr, #136, 8 @ 0x88000000 │ │ │ │ + andgt r0, r0, r2, lsl r0 │ │ │ │ + submi r7, r8, #240, 16 @ 0xf00000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r9, lr, #8, 4 @ 0x80000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r7, r8, #244, 16 @ 0xf40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq fp, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #152, 22 @ 0x26000 │ │ │ │ + rsbeq r8, pc, #56 @ 0x38 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq r3, r0, #80, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #72, 20 @ 0x48000 │ │ │ │ + rsbeq r8, pc, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #0, 16 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r7, r8, #12, 18 @ 0x30000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r9, lr, #24, 4 @ 0x80000001 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #48, 8 @ 0x30000000 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r7, r8, #12, 18 @ 0x30000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq r8, pc, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #64, 8 @ 0x40000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r7, r8, #16, 18 @ 0x40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #16, 28 @ 0x100 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi fp, sl, #212, 12 @ 0xd400000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #184, 14 @ 0x2e00000 │ │ │ │ + rsbeq sp, pc, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi fp, sl, #216, 12 @ 0xd800000 │ │ │ │ + rsbeq r9, lr, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #128, 16 @ 0x800000 │ │ │ │ + rsbeq sp, pc, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #176, 22 @ 0x2c000 │ │ │ │ + rsbeq r8, pc, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #216, 10 @ 0x36000000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi ip, r9, #136, 10 @ 0x22000000 │ │ │ │ + rsbeq sp, lr, #96, 10 @ 0x18000000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r7, r8, #40, 18 @ 0xa0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #88, 22 @ 0x16000 │ │ │ │ + rsbeq r9, pc, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq sp, lr, #120, 10 @ 0x1e000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r7, r8, #44, 18 @ 0xb0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #240, 28 @ 0xf00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi ip, r9, #140, 10 @ 0x23000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #48, 30 @ 0xc0 │ │ │ │ + rsbseq r1, r0, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #0, 16 │ │ │ │ + rsbeq r9, pc, #160, 24 @ 0xa000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq sp, lr, #136, 10 @ 0x22000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r7, r8, #68, 18 @ 0x110000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r9, ip, #248, 4 @ 0x8000000f │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #248, 4 @ 0x8000000f │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ + rsbseq sl, r8, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #16, 16 @ 0x100000 │ │ │ │ + rsbseq r1, r0, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r5, fp, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #48, 8 @ 0x30000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r7, r0, #128, 6 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #168, 16 @ 0xa80000 │ │ │ │ + rsbseq r1, r0, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #248, 2 @ 0x3e │ │ │ │ + rsbeq r6, sp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #24, 6 @ 0x60000000 │ │ │ │ + rsbseq r2, r0, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #40, 2 │ │ │ │ + rsbseq r0, r0, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #216, 12 @ 0xd800000 │ │ │ │ + rsbeq fp, pc, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #112, 4 │ │ │ │ + rsbseq r2, r0, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #80, 26 @ 0x1400 │ │ │ │ + rsbeq fp, pc, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #48, 24 @ 0x3000 │ │ │ │ @@ -1613124,331 +1613129,331 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ ldrbeq r0, [sp], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq r3, r0, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r5, r2, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #192, 6 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #80, 28 @ 0x500 │ │ │ │ + rsbseq r3, r0, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #88, 20 @ 0x58000 │ │ │ │ + rsbseq r5, r2, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #80, 28 @ 0x500 │ │ │ │ + rsbeq ip, pc, #240, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #248, 24 @ 0xf800 │ │ │ │ + rsbseq r6, r2, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #168, 24 @ 0xa800 │ │ │ │ + rsbseq r6, r2, #192, 24 @ 0xc000 │ │ │ │ andpl r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r5, r2, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #16, 16 @ 0x100000 │ │ │ │ + rsbseq r5, r2, #40, 16 @ 0x280000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #32, 20 @ 0x20000 │ │ │ │ + rsbseq r5, r2, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #240, 18 @ 0x3c0000 │ │ │ │ + rsbseq r5, r2, #8, 20 @ 0x8000 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq r5, r2, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #136, 20 @ 0x88000 │ │ │ │ + rsbseq r5, r2, #160, 20 @ 0xa0000 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #88, 22 @ 0x16000 │ │ │ │ + rsbseq r5, r2, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #24, 22 @ 0x6000 │ │ │ │ + rsbseq r5, r2, #48, 22 @ 0xc000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq r5, r2, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #168, 22 @ 0x2a000 │ │ │ │ + rsbseq r5, r2, #192, 22 @ 0x30000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #120, 24 @ 0x7800 │ │ │ │ + rsbseq r5, r2, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #56, 24 @ 0x3800 │ │ │ │ + rsbseq r5, r2, #80, 24 @ 0x5000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #8, 26 @ 0x200 │ │ │ │ + rsbseq r5, r2, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #200, 24 @ 0xc800 │ │ │ │ + rsbseq r5, r2, #224, 24 @ 0xe000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #152, 26 @ 0x2600 │ │ │ │ + rsbseq r5, r2, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #88, 26 @ 0x1600 │ │ │ │ + rsbseq r5, r2, #112, 26 @ 0x1c00 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #40, 28 @ 0x280 │ │ │ │ + rsbseq r5, r2, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #232, 26 @ 0x3a00 │ │ │ │ + rsbseq r5, r2, #0, 28 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #184, 28 @ 0xb80 │ │ │ │ + rsbseq r5, r2, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #120, 28 @ 0x780 │ │ │ │ + rsbseq r5, r2, #144, 28 @ 0x900 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #72, 30 @ 0x120 │ │ │ │ + rsbseq r5, r2, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #8, 30 │ │ │ │ + rsbseq r5, r2, #32, 30 @ 0x80 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #216, 30 @ 0x360 │ │ │ │ + rsbseq r5, r2, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #152, 30 @ 0x260 │ │ │ │ + rsbseq r5, r2, #176, 30 @ 0x2c0 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #104 @ 0x68 │ │ │ │ + rsbseq r6, r2, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #40 @ 0x28 │ │ │ │ + rsbseq r6, r2, #64 @ 0x40 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #248 @ 0xf8 │ │ │ │ + rsbseq r6, r2, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #184 @ 0xb8 │ │ │ │ + rsbseq r6, r2, #208 @ 0xd0 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #136, 2 @ 0x22 │ │ │ │ + rsbseq r6, r2, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #72, 2 │ │ │ │ + rsbseq r6, r2, #96, 2 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #48, 4 │ │ │ │ + rsbseq r6, r2, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #240, 2 @ 0x3c │ │ │ │ + rsbseq r6, r2, #8, 4 @ 0x80000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #192, 4 │ │ │ │ + rsbseq r6, r2, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #128, 4 │ │ │ │ + rsbseq r6, r2, #152, 4 @ 0x80000009 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #80, 6 @ 0x40000001 │ │ │ │ + rsbseq r6, r2, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r6, r2, #40, 6 @ 0xa0000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r6, r2, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r6, r2, #184, 6 @ 0xe0000002 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq r6, r2, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r6, r2, #72, 8 @ 0x48000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #24, 10 @ 0x6000000 │ │ │ │ + rsbseq r6, r2, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #216, 8 @ 0xd8000000 │ │ │ │ + rsbseq r6, r2, #240, 8 @ 0xf0000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq r6, r2, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r6, r2, #152, 10 @ 0x26000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #104, 12 @ 0x6800000 │ │ │ │ + rsbseq r6, r2, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq r6, r2, #64, 12 @ 0x4000000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #16, 14 @ 0x400000 │ │ │ │ + rsbseq r6, r2, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r6, r2, #232, 12 @ 0xe800000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r6, r2, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r6, r2, #144, 14 @ 0x2400000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #96, 16 @ 0x600000 │ │ │ │ + rsbseq r6, r2, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #32, 16 @ 0x200000 │ │ │ │ + rsbseq r6, r2, #56, 16 @ 0x380000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #8, 18 @ 0x20000 │ │ │ │ + rsbseq r6, r2, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq r6, r2, #224, 16 @ 0xe00000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r6, r2, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #88, 18 @ 0x160000 │ │ │ │ + rsbseq r6, r2, #112, 18 @ 0x1c0000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #40, 20 @ 0x28000 │ │ │ │ + rsbseq r6, r2, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #232, 18 @ 0x3a0000 │ │ │ │ + rsbseq r6, r2, #0, 20 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq r6, r2, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #120, 20 @ 0x78000 │ │ │ │ + rsbseq r6, r2, #144, 20 @ 0x90000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #88, 22 @ 0x16000 │ │ │ │ + rsbseq r6, r2, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #24, 22 @ 0x6000 │ │ │ │ + rsbseq r6, r2, #48, 22 @ 0xc000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #0, 24 │ │ │ │ + rsbseq r6, r2, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #192, 22 @ 0x30000 │ │ │ │ + rsbseq r6, r2, #216, 22 @ 0x36000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r6, r2, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r6, r2, #40, 24 @ 0x2800 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r6, r2, #160, 24 @ 0xa000 │ │ │ │ + rsbseq r6, r2, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r6, r2, #96, 24 @ 0x6000 │ │ │ │ + rsbseq r6, r2, #120, 24 @ 0x7800 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613468,15 +1613473,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq pc, pc, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613496,47 +1613501,47 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #120 @ 0x78 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #176, 8 @ 0xb0000000 │ │ │ │ + rsbeq lr, pc, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #48, 2 │ │ │ │ + rsbseq r0, r0, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #200, 2 @ 0x32 │ │ │ │ + rsbseq r0, r0, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #0, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r8, pc, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1613548,176 +1613553,176 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #160, 22 @ 0x28000 │ │ │ │ + rsbeq r8, pc, #64 @ 0x40 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #240 @ 0xf0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #104, 28 @ 0x680 │ │ │ │ + rsbeq ip, pc, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq r4, r2, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq r4, r2, #128, 6 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq r4, r2, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq r4, r2, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #80, 12 @ 0x5000000 │ │ │ │ + rsbseq r4, r2, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq r4, r2, #240, 6 @ 0xc0000003 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq r8, sp, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq r4, r2, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r4, r2, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #0, 8 │ │ │ │ + rsbseq r1, r2, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #104, 8 @ 0x68000000 │ │ │ │ + rsbseq r1, r2, #120, 10 @ 0x1e000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #40, 8 @ 0x28000000 │ │ │ │ + rsbseq r1, r2, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq ip, pc, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #8, 10 @ 0x2000000 │ │ │ │ + rsbseq r1, r2, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #0, 10 │ │ │ │ + rsbseq r1, r2, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #216, 8 @ 0xd8000000 │ │ │ │ + rsbseq r1, r2, #232, 10 @ 0x3a000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #224, 12 @ 0xe000000 │ │ │ │ + rsbeq r8, sp, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #24, 8 @ 0x18000000 │ │ │ │ + rsbseq r1, r2, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #96, 8 @ 0x60000000 │ │ │ │ + rsbseq r1, r2, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #144, 4 │ │ │ │ + rsbeq pc, pc, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq r1, r2, #224, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #80, 6 @ 0x40000001 │ │ │ │ + rsbseq r1, r2, #72, 6 @ 0x20000001 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r1, r2, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq r4, r0, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq r1, r2, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq r1, r2, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #192, 6 │ │ │ │ + rsbseq r1, r2, #184, 6 @ 0xe0000002 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #208, 12 @ 0xd000000 │ │ │ │ + rsbeq r8, sp, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #0, 6 │ │ │ │ + rsbseq r1, r2, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq r1, r2, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r2, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq r5, r2, #88, 10 @ 0x16000000 │ │ │ │ @@ -1613725,18 +1613730,18 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbseq r5, r2, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #64, 6 │ │ │ │ + rsbeq pc, pc, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq r9, pc, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r2, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ @@ -1613749,152 +1613754,152 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq r8, sp, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbseq r5, r2, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ rsbseq r5, r2, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #88, 18 @ 0x160000 │ │ │ │ + rsbseq r5, r2, #112, 18 @ 0x1c0000 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #32, 16 @ 0x200000 │ │ │ │ + rsbseq r5, r2, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq r5, r2, #216, 16 @ 0xd80000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r5, r2, #128, 16 @ 0x800000 │ │ │ │ + rsbseq r5, r2, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #104, 16 @ 0x680000 │ │ │ │ + rsbseq r5, r2, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #72, 16 @ 0x480000 │ │ │ │ + rsbseq r5, r2, #96, 16 @ 0x600000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r5, r2, #112, 16 @ 0x700000 │ │ │ │ + rsbseq r5, r2, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #192, 2 @ 0x30 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r7, r0, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #80, 18 @ 0x140000 │ │ │ │ + rsbseq r5, r2, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq r5, r2, #72, 18 @ 0x120000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ ldrdeq pc, [r7, #-104]! @ 0xffffff98 │ │ │ │ - rsbseq r5, r2, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r5, r2, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #80, 16 @ 0x500000 │ │ │ │ + rsbeq sp, pc, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #200, 4 @ 0x8000000c │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, pc, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #216, 4 @ 0x8000000d │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi lr, r7, #152, 20 @ 0x98000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #160, 14 @ 0x2800000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi lr, r7, #144, 20 @ 0x90000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq r9, pc, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #168, 22 @ 0x2a000 │ │ │ │ + rsbeq r8, pc, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq lr, pc, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi lr, r7, #156, 20 @ 0x9c000 │ │ │ │ + rsbseq sl, r8, #136, 18 @ 0x220000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi lr, r7, #148, 20 @ 0x94000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #64, 24 @ 0x4000 │ │ │ │ + rsbeq r8, pc, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #128, 12 @ 0x8000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, sl, #248, 8 @ 0xf8000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #144, 10 @ 0x24000000 │ │ │ │ + rsbeq lr, pc, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #248, 28 @ 0xf80 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi lr, r7, #180, 20 @ 0xb4000 │ │ │ │ + rsbseq r7, r8, #208, 8 @ 0xd0000000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi lr, r7, #172, 20 @ 0xac000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi lr, r7, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq r2, fp, #160, 6 @ 0x80000002 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi lr, r7, #176, 20 @ 0xb0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi ip, r9, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq r5, r5, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi fp, sl, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r5, r9, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi fp, sl, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq sl, sl, #80, 20 @ 0x50000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #232, 8 @ 0xe8000000 │ │ │ │ - andgt r0, r0, ip, lsr #32 │ │ │ │ - submi lr, r7, #248, 20 @ 0xf8000 │ │ │ │ + rsbeq r9, ip, #248, 30 @ 0x3e0 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi lr, r7, #240, 20 @ 0xf0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r2 │ │ │ │ @@ -1613908,36 +1613913,36 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #32, 26 @ 0x800 │ │ │ │ + rsbeq fp, pc, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #152, 16 @ 0x980000 │ │ │ │ + rsbseq r1, r0, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #80, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi ip, r9, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq r7, ip, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + submi lr, r7, #244, 20 @ 0xf4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq sl, r8, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r4, fp, #112, 30 @ 0x1c0 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #0, 16 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r9, sl, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1613945,18 +1613950,18 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #248, 26 @ 0x3e00 │ │ │ │ andpl r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r8, sp, #128, 20 @ 0x80000 │ │ │ │ + rsbeq r8, sp, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r8, sp, #120, 20 @ 0x78000 │ │ │ │ + rsbeq r8, sp, #208, 22 @ 0x34000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq sp, r1, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ @@ -1614004,184 +1614009,184 @@ │ │ │ │ rsbseq sp, r1, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #176, 26 @ 0x2c00 │ │ │ │ andpl r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r6, r8, #192, 16 @ 0xc00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #136, 4 @ 0x80000008 │ │ │ │ + rsbseq r2, r0, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq sp, r7, #144, 4 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #96, 30 @ 0x180 │ │ │ │ + rsbseq r4, r2, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #208, 30 @ 0x340 │ │ │ │ + rsbseq r4, r2, #200, 30 @ 0x320 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #144, 30 @ 0x240 │ │ │ │ + rsbseq r4, r2, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #232, 14 @ 0x3a00000 │ │ │ │ + rsbeq r9, pc, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #192, 26 @ 0x3000 │ │ │ │ + rsbseq r4, r0, #96, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #112 @ 0x70 │ │ │ │ + rsbseq r5, r2, #104 @ 0x68 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #104 @ 0x68 │ │ │ │ + rsbseq r5, r2, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #64 @ 0x40 │ │ │ │ + rsbseq r5, r2, #56 @ 0x38 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #176, 12 @ 0xb000000 │ │ │ │ + rsbeq r8, sp, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #128, 30 @ 0x200 │ │ │ │ + rsbseq r4, r2, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #200, 30 @ 0x320 │ │ │ │ + rsbseq r4, r2, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r4, r2, #224 @ 0xe0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #128, 6 │ │ │ │ + rsbseq r4, r2, #80, 2 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r4, r2, #64, 6 │ │ │ │ + rsbseq r4, r2, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, lr, #136, 22 @ 0x22000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq r9, r2, #88, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #176, 16 @ 0xb00000 │ │ │ │ + rsbeq r9, pc, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #32, 8 @ 0x20000000 │ │ │ │ + rsbseq r4, r2, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r4, r2, #24, 8 @ 0x18000000 │ │ │ │ + rsbseq r4, r2, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r4, r2, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq r4, r2, #192, 2 @ 0x30 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #160, 12 @ 0xa000000 │ │ │ │ + rsbeq r8, sp, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r4, r2, #48, 6 @ 0xc0000000 │ │ │ │ + rsbseq r4, r2, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r4, r2, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq r4, r2, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #88, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r0, sl, #32, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #88, 28 @ 0x580 │ │ │ │ + rsbseq r4, r0, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #32, 24 @ 0x2000 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #136, 22 @ 0x22000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbseq sp, r1, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #104, 16 @ 0x680000 │ │ │ │ + rsbeq sp, pc, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq sp, r1, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #16, 22 @ 0x4000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbseq sp, r1, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #32, 4 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #56, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq sp, r1, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #248, 22 @ 0x3e000 │ │ │ │ @@ -1614196,20 +1614201,20 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbseq sp, r1, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #56, 2 │ │ │ │ + rsbseq r9, r2, #72, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq sp, pc, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r2, #0, 12 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1614235,24 +1614240,24 @@ │ │ │ │ rsbseq sp, r1, #208, 10 @ 0x34000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbseq sp, r1, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #72, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r7, #144 @ 0x90 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r9, sl, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #184, 2 @ 0x2e │ │ │ │ + rsbseq r1, r2, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq sp, r1, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ @@ -1614268,28 +1614273,28 @@ │ │ │ │ rsbseq sp, r1, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ rsbseq sp, r1, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #64, 28 @ 0x400 │ │ │ │ + rsbseq r3, r0, #224, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #120, 2 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi ip, r9, #0, 14 │ │ │ │ + rsbseq sl, r9, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ ldrdeq sl, [r7, #-56]! @ 0xffffffc8 │ │ │ │ - rsbseq r8, r2, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r8, r2, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r1, [r8, #-120]! @ 0xffffff88 │ │ │ │ - rsbseq r8, r2, #224, 28 @ 0xe00 │ │ │ │ + rsbseq r8, r2, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1614300,56 +1614305,56 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #232, 12 @ 0xe800000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi ip, r9, #4, 14 @ 0x100000 │ │ │ │ + rsbeq r5, sp, #40, 24 @ 0x2800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #160, 4 │ │ │ │ + rsbseq r2, r0, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, fp, #168, 16 @ 0xa80000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #40, 24 @ 0x2800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq r1, r0, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, pc, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, sp, #8, 24 @ 0x800 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #192, 22 @ 0x30000 │ │ │ │ + rsbeq ip, pc, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ ldrdeq sl, [r7, #-56]! @ 0xffffffc8 │ │ │ │ @@ -1614360,91 +1614365,91 @@ │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #112, 8 @ 0x70000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #184, 2 @ 0x2e │ │ │ │ + rsbseq r0, r0, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, sp, #8, 24 @ 0x800 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, sp, #24, 24 @ 0x1800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #176, 8 @ 0xb0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #192, 8 @ 0xc0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #192, 20 @ 0xc0000 │ │ │ │ + rsbseq r1, r0, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r1, r0, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq fp, r8, #80, 4 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq ip, pc, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #80, 4 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r5, fp, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ + rsbeq r2, lr, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #96, 22 @ 0x18000 │ │ │ │ + rsbeq r9, pc, #0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #48, 24 @ 0x3000 │ │ │ │ + rsbeq r8, pc, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #0, 12 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r4, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq pc, pc, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #72, 28 @ 0x480 │ │ │ │ + rsbseq r3, r0, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614468,35 +1614473,35 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #192, 2 @ 0x30 │ │ │ │ + rsbseq r0, r0, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r3, r0, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #88, 4 @ 0x80000005 │ │ │ │ + rsbseq r0, r0, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq lr, pc, #0, 20 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #64, 30 @ 0x100 │ │ │ │ + rsbseq r3, r0, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #0, 24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614504,80 +1614509,80 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #104, 22 @ 0x1a000 │ │ │ │ + rsbeq r9, pc, #8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #56, 24 @ 0x3800 │ │ │ │ + rsbeq r8, pc, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #0, 24 │ │ │ │ + rsbeq r9, pc, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #56, 6 @ 0xe0000000 │ │ │ │ + rsbeq ip, pc, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #128, 16 @ 0x800000 │ │ │ │ + rsbeq r9, pc, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #224, 26 @ 0x3800 │ │ │ │ + rsbeq r8, pc, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #48, 26 @ 0xc00 │ │ │ │ + rsbeq r8, pc, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #160, 4 │ │ │ │ + rsbeq ip, pc, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq pc, pc, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #96, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #208, 6 @ 0x40000003 │ │ │ │ + rsbeq pc, pc, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #8, 10 @ 0x2000000 │ │ │ │ @@ -1614596,15 +1614601,15 @@ │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #104 @ 0x68 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #0, 18 │ │ │ │ + rsbeq sp, pc, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614632,56 +1614637,56 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #120, 10 @ 0x1e000000 │ │ │ │ + rsbeq lr, pc, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #144, 22 @ 0x24000 │ │ │ │ + rsbeq ip, pc, #48 @ 0x30 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #72, 28 @ 0x480 │ │ │ │ + rsbseq r4, r0, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq lr, pc, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #144, 4 │ │ │ │ + rsbseq r2, r0, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #152, 16 @ 0x980000 │ │ │ │ + rsbeq r9, pc, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #24 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #16, 20 @ 0x10000 │ │ │ │ + rsbeq r9, pc, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #56, 24 @ 0x3800 │ │ │ │ @@ -1614692,56 +1614697,56 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq r7, lr, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #96, 6 @ 0x80000001 │ │ │ │ + rsbeq r7, lr, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #120, 10 @ 0x1e000000 │ │ │ │ + rsbeq r7, lr, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #32, 4 │ │ │ │ + rsbeq r7, lr, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #160, 18 @ 0x280000 │ │ │ │ + rsbseq r1, r0, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #24, 18 @ 0x60000 │ │ │ │ + rsbeq sp, pc, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #224, 18 @ 0x380000 │ │ │ │ + rsbeq sp, pc, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #48, 6 @ 0xc0000000 │ │ │ │ @@ -1614756,48 +1614761,48 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #168, 22 @ 0x2a000 │ │ │ │ + rsbeq ip, pc, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #240, 22 @ 0x3c000 │ │ │ │ + rsbeq r9, pc, #144 @ 0x90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #96, 20 @ 0x60000 │ │ │ │ + rsbeq fp, pc, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #80, 28 @ 0x500 │ │ │ │ + rsbseq r4, r0, #240, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #80, 26 @ 0x1400 │ │ │ │ + rsbeq r8, pc, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #152, 4 @ 0x80000009 │ │ │ │ + rsbseq r2, r0, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq r1, r0, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r8, r4, #240, 22 @ 0x3c000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #96, 28 @ 0x600 │ │ │ │ @@ -1614805,58 +1614810,58 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r6, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #232, 28 @ 0xe80 │ │ │ │ + rsbseq r4, r0, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #72, 4 @ 0x80000004 │ │ │ │ + rsbseq r0, r0, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq r2, r0, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #144, 6 @ 0x40000002 │ │ │ │ + rsbseq r2, r0, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #8, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #104, 26 @ 0x1a00 │ │ │ │ + rsbeq r8, pc, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #112, 4 │ │ │ │ + rsbeq ip, pc, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #80, 30 @ 0x140 │ │ │ │ + rsbseq r3, r0, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1614864,32 +1614869,32 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #192, 6 │ │ │ │ + rsbeq pc, pc, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq r9, pc, #152 @ 0x98 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #0, 24 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #144, 24 @ 0x9000 │ │ │ │ + rsbeq r9, pc, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #88, 16 @ 0x580000 │ │ │ │ @@ -1614913,102 +1614918,102 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #32, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq r3, r0, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #80, 4 │ │ │ │ + rsbseq r0, r0, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq r0, r0, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #224, 18 @ 0x380000 │ │ │ │ + rsbeq r9, pc, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq lr, pc, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq ip, pc, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #200, 6 @ 0x20000003 │ │ │ │ + rsbeq pc, pc, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #224, 30 @ 0x380 │ │ │ │ + rsbeq ip, pc, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #96, 8 @ 0x60000000 │ │ │ │ + rsbeq pc, pc, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #48, 26 @ 0xc00 │ │ │ │ + rsbseq fp, r9, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615036,15 +1615041,15 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #104, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq sp, pc, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615052,47 +1615057,47 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #48, 20 @ 0x30000 │ │ │ │ + rsbeq fp, pc, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #248, 18 @ 0x3e0000 │ │ │ │ + rsbeq r9, pc, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #88, 26 @ 0x1600 │ │ │ │ + rsbeq r8, pc, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #192, 20 @ 0xc0000 │ │ │ │ + rsbeq r9, pc, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq sp, lr, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615100,35 +1615105,35 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #0, 26 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #40, 12 @ 0x2800000 │ │ │ │ + rsbeq lr, pc, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #0, 30 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #168, 18 @ 0x2a0000 │ │ │ │ + rsbseq r1, r0, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #240, 12 @ 0xf000000 │ │ │ │ + rsbeq lr, pc, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #128, 24 @ 0x8000 │ │ │ │ + rsbeq r9, pc, #32, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615148,72 +1615153,72 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r2, r0, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #216, 28 @ 0xd80 │ │ │ │ + rsbseq r4, r0, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #96, 26 @ 0x1800 │ │ │ │ + rsbeq r8, pc, #0, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #200, 18 @ 0x320000 │ │ │ │ + rsbeq sp, pc, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #72, 20 @ 0x48000 │ │ │ │ + rsbeq fp, pc, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #144, 20 @ 0x90000 │ │ │ │ + rsbeq sp, pc, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #16, 30 @ 0x40 │ │ │ │ + rsbeq r8, pc, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #88, 28 @ 0x580 │ │ │ │ + rsbeq r8, pc, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #128, 6 │ │ │ │ + rsbeq fp, pc, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #0, 28 │ │ │ │ @@ -1615224,75 +1615229,75 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #136, 24 @ 0x8800 │ │ │ │ + rsbeq r9, pc, #40, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #184, 6 @ 0xe0000002 │ │ │ │ + rsbseq r2, r0, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #32, 26 @ 0x800 │ │ │ │ + rsbeq r9, pc, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #176, 18 @ 0x2c0000 │ │ │ │ + rsbseq r1, r0, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #72, 20 @ 0x48000 │ │ │ │ + rsbseq r1, r0, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq r0, r0, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #88, 30 @ 0x160 │ │ │ │ + rsbseq r3, r0, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #176, 30 @ 0x2c0 │ │ │ │ + rsbeq ip, pc, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615300,36 +1615305,36 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #80, 8 @ 0x50000000 │ │ │ │ + rsbeq pc, pc, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #224, 28 @ 0xe00 │ │ │ │ + rsbseq r4, r0, #128, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq r4, r0, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #112, 26 @ 0x1c00 │ │ │ │ @@ -1615360,83 +1615365,83 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #144, 20 @ 0x90000 │ │ │ │ + rsbeq r9, pc, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq r0, r0, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #8, 8 @ 0x8000000 │ │ │ │ + rsbseq r0, r0, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #96, 30 @ 0x180 │ │ │ │ + rsbseq r3, r0, #0, 8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #88, 8 @ 0x58000000 │ │ │ │ + rsbeq pc, pc, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #200, 30 @ 0x320 │ │ │ │ + rsbeq ip, pc, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #248, 30 @ 0x3e0 │ │ │ │ + rsbseq r3, r0, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #240, 2 @ 0x3c │ │ │ │ + rsbeq ip, pc, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #240, 8 @ 0xf0000000 │ │ │ │ + rsbeq pc, pc, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq lr, pc, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #104, 28 @ 0x680 │ │ │ │ + rsbeq r8, pc, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615476,47 +1615481,47 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #16, 26 @ 0x400 │ │ │ │ + rsbeq r9, pc, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #152, 28 @ 0x980 │ │ │ │ + rsbeq r8, pc, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbeq sl, ip, #56, 26 @ 0xe00 │ │ │ │ andpl r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #168, 20 @ 0xa8000 │ │ │ │ + rsbeq r9, pc, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq fp, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #208, 24 @ 0xd000 │ │ │ │ + rsbeq sl, pc, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #96, 20 @ 0x60000 │ │ │ │ + rsbeq sp, pc, #0, 30 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615526,19 +1615531,19 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi lr, r5, #252, 26 @ 0x3f00 │ │ │ │ + submi r0, r6, #116, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi lr, r5, #0, 28 │ │ │ │ + submi r0, r6, #120, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1615550,114 +1615555,114 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi lr, r5, #84, 28 @ 0x540 │ │ │ │ + submi r0, r6, #204, 2 @ 0x33 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi lr, r5, #88, 28 @ 0x580 │ │ │ │ + submi r0, r6, #208, 2 @ 0x34 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq r2, r0, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #216, 12 @ 0xd800000 │ │ │ │ + rsbeq lr, pc, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r1, r0, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #24, 26 @ 0x600 │ │ │ │ + rsbeq r9, pc, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi lr, r5, #172, 28 @ 0xac0 │ │ │ │ + submi r0, r6, #36, 4 @ 0x40000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi lr, r5, #176, 28 @ 0xb00 │ │ │ │ + submi r0, r6, #40, 4 @ 0x80000002 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq lr, pc, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #176, 26 @ 0x2c00 │ │ │ │ + rsbeq r9, pc, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi lr, r5, #4, 30 │ │ │ │ + submi r0, r6, #124, 4 @ 0xc0000007 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi lr, r5, #8, 30 │ │ │ │ + submi r0, r6, #128, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #104, 6 @ 0xa0000001 │ │ │ │ + rsbeq fp, pc, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #80, 16 @ 0x500000 │ │ │ │ + rsbeq fp, pc, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #120, 20 @ 0x78000 │ │ │ │ + rsbeq sp, pc, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #64, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #64, 22 @ 0x10000 │ │ │ │ + rsbeq sp, pc, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #120 @ 0x78 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #128, 10 @ 0x20000000 │ │ │ │ @@ -1615668,15 +1615673,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq r4, r0, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615684,59 +1615689,59 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq r2, r0, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq r6, pc, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #64, 20 @ 0x40000 │ │ │ │ + rsbseq r1, r0, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #248, 6 @ 0xe0000003 │ │ │ │ + rsbseq r0, r0, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #72, 8 @ 0x48000000 │ │ │ │ + rsbseq r2, r0, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #192, 2 @ 0x30 │ │ │ │ + rsbeq ip, pc, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #0, 24 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #120, 28 @ 0x780 │ │ │ │ + rsbeq r8, pc, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq pc, pc, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1615745,366 +1615750,366 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #216, 22 @ 0x36000 │ │ │ │ + rsbseq r2, r0, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #56, 22 @ 0xe000 │ │ │ │ + rsbseq r1, r0, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #80, 12 @ 0x5000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r2, lr, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r3, r0, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #160, 24 @ 0xa000 │ │ │ │ + rsbeq sl, pc, #64, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, ip, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi pc, r7, #112, 8 @ 0x70000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r4, r4, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi pc, r7, #104, 8 @ 0x68000000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r4, r4, #176, 30 @ 0x2c0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, fp, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r4, r4, #192, 30 @ 0x300 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #80, 12 @ 0x5000000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r7, r8, #160, 24 @ 0xa000 │ │ │ │ + rsbeq r2, lr, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #24, 18 @ 0x60000 │ │ │ │ + rsbseq r2, sl, #104, 26 @ 0x1a00 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi fp, sl, #96, 18 @ 0x180000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3456 @ 0xfffff280 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r7, r8, #164, 24 @ 0xa400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi fp, sl, #100, 18 @ 0x190000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r4, sp, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #112, 30 @ 0x1c0 │ │ │ │ + rsbseq r4, r0, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #0, 8 │ │ │ │ + rsbseq r0, r0, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #136, 28 @ 0x880 │ │ │ │ + rsbeq r8, pc, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r4, #208, 30 @ 0x340 │ │ │ │ + rsbseq r2, r7, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq r0, r0, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #232, 8 @ 0xe8000000 │ │ │ │ + rsbeq pc, pc, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #160, 26 @ 0x2800 │ │ │ │ + rsbeq r9, pc, #64, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #8 │ │ │ │ + rsbseq r4, r0, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #32 │ │ │ │ + rsbeq r8, pc, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #136, 30 @ 0x220 │ │ │ │ + rsbeq r8, pc, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #216, 2 @ 0x36 │ │ │ │ + rsbeq ip, pc, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r4, r4, #176, 30 @ 0x2c0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r7, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #128, 10 @ 0x20000000 │ │ │ │ + rsbeq pc, pc, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #144 @ 0x90 │ │ │ │ + rsbeq ip, pc, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r4, r4, #192, 30 @ 0x300 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #136, 2 @ 0x22 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #216, 22 @ 0x36000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #152, 2 @ 0x26 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #72, 6 @ 0x20000001 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r9, r7, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #96, 12 @ 0x6000000 │ │ │ │ + rsbeq sp, lr, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #8, 18 @ 0x20000 │ │ │ │ + rsbeq sp, lr, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #24, 8 @ 0x18000000 │ │ │ │ + rsbeq sp, lr, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #24, 18 @ 0x60000 │ │ │ │ + rsbeq sp, lr, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #184, 24 @ 0xb800 │ │ │ │ + rsbeq sl, pc, #88, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq lr, pc, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r3, r0, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #128, 26 @ 0x2000 │ │ │ │ + rsbeq sl, pc, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #32, 18 @ 0x80000 │ │ │ │ + rsbeq sp, lr, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #32, 16 @ 0x200000 │ │ │ │ + rsbeq fp, pc, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #40, 18 @ 0xa0000 │ │ │ │ + rsbeq sp, lr, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #136 @ 0x88 │ │ │ │ + rsbseq r3, r0, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #168, 26 @ 0x2a00 │ │ │ │ + rsbeq r9, pc, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #192, 24 @ 0xc000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #208, 24 @ 0xd000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #64, 28 @ 0x400 │ │ │ │ + rsbeq r9, pc, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, ip, #88, 20 @ 0x58000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r9, r2, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #232, 10 @ 0x3a000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, sl, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #248, 10 @ 0x3e000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, sl, #120, 20 @ 0x78000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #16, 22 @ 0x4000 │ │ │ │ + rsbeq sp, pc, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #240, 16 @ 0xf00000 │ │ │ │ + rsbseq r8, sl, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #240, 24 @ 0xf000 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi pc, r7, #56, 12 @ 0x3800000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi pc, r7, #60, 12 @ 0x3c00000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r8, sl, #56, 14 @ 0xe00000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #216, 22 @ 0x36000 │ │ │ │ + rsbseq r7, sl, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi pc, r7, #84, 12 @ 0x5400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r3, sl, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, sl, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #48, 18 @ 0xc0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, sl, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r7, r8, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #248, 2 @ 0x3e │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #8, 4 @ 0x80000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbeq r4, ip, #88, 20 @ 0x58000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq pc, r1, #216, 28 @ 0xd80 │ │ │ │ andpl r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #232, 10 @ 0x3a000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #144, 30 @ 0x240 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #248, 10 @ 0x3e000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r7, r8, #48, 18 @ 0xc0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, fp, #72, 20 @ 0x48000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r7, #8, 4 @ 0x80000000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi pc, r7, #224, 12 @ 0xe000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, ip, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, fp, #104, 12 @ 0x6800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi pc, r7, #228, 12 @ 0xe400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r6, fp, #32, 6 @ 0x80000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r9, ip, #88, 30 @ 0x160 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi pc, r7, #252, 12 @ 0xfc00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #136, 14 @ 0x2200000 │ │ │ │ + rsbeq lr, pc, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #56, 16 @ 0x380000 │ │ │ │ + rsbeq fp, pc, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #56, 8 @ 0x38000000 │ │ │ │ + rsbseq r2, r0, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #48, 20 @ 0x30000 │ │ │ │ - strdgt r0, [r0], -r0 @ │ │ │ │ - submi r7, r8, #24, 28 @ 0x180 │ │ │ │ + rsbeq pc, fp, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #144, 20 @ 0x90000 │ │ │ │ + rsbeq sl, pc, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #80, 16 @ 0x500000 │ │ │ │ + rsbeq lr, pc, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - submi r7, r8, #28, 28 @ 0x1c0 │ │ │ │ + rsbeq r2, ip, #136, 26 @ 0x2200 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r5, fp, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #248, 8 @ 0xf8000000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi r7, r8, #52, 28 @ 0x340 │ │ │ │ + rsbseq sl, r9, #72, 30 @ 0x120 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #72, 22 @ 0x12000 │ │ │ │ + rsbseq r1, r0, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, fp, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #240, 8 @ 0xf0000000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi ip, r9, #68, 16 @ 0x440000 │ │ │ │ + rsbeq r2, lr, #208, 26 @ 0x3400 │ │ │ │ + @ instruction: 0xc00003bb │ │ │ │ + submi r3, fp, #4, 12 @ 0x400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #144, 30 @ 0x240 │ │ │ │ + rsbeq r8, pc, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #48, 8 @ 0x30000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r9, #72, 16 @ 0x480000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #40, 22 @ 0xa000 │ │ │ │ + rsbeq r3, lr, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r3, fp, #8, 12 @ 0x800000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, pc, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ @@ -1616113,18 +1616118,18 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #208, 18 @ 0x340000 │ │ │ │ andpl r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r8, sp, #160, 20 @ 0xa0000 │ │ │ │ + rsbeq r8, sp, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r8, sp, #152, 20 @ 0x98000 │ │ │ │ + rsbeq r8, sp, #240, 22 @ 0x3c000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ @@ -1616195,66 +1616200,66 @@ │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq sp, r1, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #136, 18 @ 0x220000 │ │ │ │ andpl r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #64, 8 @ 0x40000000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r7, r8, #80, 28 @ 0x500 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, fp, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r6, r9, #144, 30 @ 0x240 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3464 @ 0xfffff278 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sp, pc, #240, 22 @ 0x3c000 │ │ │ │ + rsbeq lr, pc, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r7, r8, #84, 28 @ 0x540 │ │ │ │ + rsbeq r3, lr, #200, 2 @ 0x32 │ │ │ │ + andgt r0, r0, sl, lsr #3 │ │ │ │ + submi r7, r8, #208, 26 @ 0x3400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #48, 6 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r3, lr, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r7, r8, #212, 26 @ 0x3500 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #248, 14 @ 0x3e00000 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #96, 14 @ 0x1800000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbseq sp, r1, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, lr, #176 @ 0xb0 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r7, r8, #108, 28 @ 0x6c0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3528 @ 0xfffff238 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq sp, r1, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #232, 12 @ 0xe800000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ rsbseq sp, r1, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, lr, #192 @ 0xc0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r7, r8, #112, 28 @ 0x700 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, fp, #40, 6 @ 0xa0000000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r7, r8, #236, 26 @ 0x3b00 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq sp, r1, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #208, 14 @ 0x3400000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ @@ -1616275,424 +1616280,424 @@ │ │ │ │ rsbseq sp, r1, #152, 12 @ 0x9800000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, fp, #80, 20 @ 0x50000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, fp, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r7, r8, #240, 26 @ 0x3c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r3, lr, #176, 6 @ 0xc0000002 │ │ │ │ + @ instruction: 0x400002b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, fp, #136, 24 @ 0x8800 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r7, r8, #8, 28 @ 0x80 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #168, 30 @ 0x2a0 │ │ │ │ + rsbeq r8, pc, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r7, #208, 24 @ 0xd000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi ip, r9, #24, 20 @ 0x18000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #96, 22 @ 0x18000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r2, r0, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq sp, lr, #32, 8 @ 0x20000000 │ │ │ │ + rsbseq sl, r2, #16, 10 @ 0x4000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi ip, r9, #28, 20 @ 0x1c000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #32, 10 @ 0x8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #136, 8 @ 0x88000000 │ │ │ │ + rsbseq r0, r0, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #96 @ 0x60 │ │ │ │ + rsbeq ip, pc, #0, 10 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r3, lr, #104, 12 @ 0x6800000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi ip, r9, #52, 20 @ 0x34000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #112, 10 @ 0x1c000000 │ │ │ │ + rsbeq pc, pc, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r9, fp, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #32, 18 @ 0x80000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r3, lr, #160, 12 @ 0xa000000 │ │ │ │ + mulmi r0, r3, r0 │ │ │ │ + submi ip, r9, #56, 20 @ 0x38000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r0, sl, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r2, r0, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #80, 26 @ 0x1400 │ │ │ │ + rsbeq sl, pc, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #24, 18 @ 0x60000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq fp, r8, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #48, 28 @ 0x300 │ │ │ │ + rsbeq r9, pc, #208, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq pc, lr, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #216, 8 @ 0xd8000000 │ │ │ │ + rsbseq r2, r0, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #248, 30 @ 0x3e0 │ │ │ │ + rsbseq r4, r0, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r8, r4, #0, 24 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq r8, fp, #80, 20 @ 0x50000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #8, 18 @ 0x20000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, lr, #56, 14 @ 0xe00000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3536 @ 0xfffff230 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #248, 2 @ 0x3e │ │ │ │ + rsbseq r6, fp, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq sp, lr, #48, 8 @ 0x30000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r3, lr, #112, 14 @ 0x1c00000 │ │ │ │ + @ instruction: 0xc00001b8 │ │ │ │ + submi ip, r9, #120, 20 @ 0x78000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #136, 12 @ 0x8800000 │ │ │ │ + rsbeq r3, lr, #40, 18 @ 0xa0000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi ip, r9, #124, 20 @ 0x7c000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbeq r5, sp, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #48, 28 @ 0x300 │ │ │ │ + rsbseq r9, r2, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, r0, #136, 6 @ 0x20000002 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #120 @ 0x78 │ │ │ │ + rsbseq r3, r0, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r9, r2, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #160, 6 @ 0x80000002 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r8, sl, #24, 12 @ 0x1800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq r0, r0, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #120, 10 @ 0x1e000000 │ │ │ │ + rsbeq pc, pc, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #0, 14 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #248, 16 @ 0xf80000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #8, 18 @ 0x20000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #120 @ 0x78 │ │ │ │ + rsbeq ip, pc, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #40, 10 @ 0xa000000 │ │ │ │ + rsbseq r0, r0, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #56, 28 @ 0x380 │ │ │ │ + rsbeq r9, pc, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #248, 4 @ 0x8000000f │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r9, r9, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #64, 2 │ │ │ │ + rsbeq ip, pc, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #32, 22 @ 0x8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [r3], #-3544 @ 0xfffff228 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq ip, r7, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #104, 26 @ 0x1a00 │ │ │ │ + rsbeq sl, pc, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, fp, #176, 30 @ 0x2c0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, fp, #160, 30 @ 0x280 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #48, 28 @ 0x300 │ │ │ │ + rsbeq sl, pc, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #24, 24 @ 0x1800 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r0, fp, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r4, fp, #160, 28 @ 0xa00 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r4, fp, #176, 28 @ 0xb00 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #0 │ │ │ │ + rsbseq r4, r0, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #96, 20 @ 0x60000 │ │ │ │ + rsbeq sl, pc, #0, 30 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #152, 30 @ 0x260 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r9, r2, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, r8, #56 @ 0x38 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #176 @ 0xb0 │ │ │ │ + rsbseq r4, r0, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r5, sl, #0, 14 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #224, 18 @ 0x380000 │ │ │ │ + rsbeq pc, pc, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #112, 12 @ 0x7000000 │ │ │ │ + rsbeq pc, pc, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, fp, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #152, 30 @ 0x260 │ │ │ │ + rsbeq r8, pc, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, r8, #248, 4 @ 0x8000000f │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #56, 20 @ 0x38000 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + rsbseq r8, r9, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #88 @ 0x58 │ │ │ │ + rsbeq r9, pc, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #48, 30 @ 0xc0 │ │ │ │ + rsbeq r9, pc, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, sl, #208 @ 0xd0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #32, 16 @ 0x200000 │ │ │ │ + rsbeq lr, pc, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, r8, #152, 22 @ 0x26000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #128 @ 0x80 │ │ │ │ + rsbseq r3, r0, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r4, sl, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #192, 22 @ 0x30000 │ │ │ │ + rsbeq lr, pc, #96 @ 0x60 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #152, 24 @ 0x9800 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r4, sl, #24, 24 @ 0x1800 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #24, 2 │ │ │ │ + rsbseq r3, r0, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + rsbseq r0, r9, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq ip, r8, #216, 10 @ 0x36000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r5, r7, #152, 30 @ 0x260 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, sl, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #0, 18 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, r6, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq pc, r7, #128, 24 @ 0x8000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #136, 8 @ 0x88000000 │ │ │ │ + rsbseq r5, fp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r6, r8, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r9, r8, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r9, fp, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #160, 30 @ 0x280 │ │ │ │ + rsbeq r8, pc, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #120, 20 @ 0x78000 │ │ │ │ + rsbeq sl, pc, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r1, r0, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r6, r9, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #64, 22 @ 0x10000 │ │ │ │ + rsbeq sl, pc, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq lr, r8, #152, 24 @ 0x9800 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #168, 2 @ 0x2a │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r9, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #208, 2 @ 0x34 │ │ │ │ + rsbeq r8, pc, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #152 @ 0x98 │ │ │ │ + rsbeq r8, pc, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #184, 2 @ 0x2e │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r7, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #0, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq ip, r7, #72, 6 @ 0x20000001 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r0, sl, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #192, 4 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq sp, sl, #0, 18 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #184, 6 @ 0xe0000002 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq sp, r7, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #48 @ 0x30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r2, r0, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #56 @ 0x38 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1616700,493 +1616705,493 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #40 @ 0x28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #216, 22 @ 0x36000 │ │ │ │ + rsbeq lr, pc, #120 @ 0x78 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #56, 16 @ 0x380000 │ │ │ │ + rsbeq lr, pc, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #120, 2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #0, 18 │ │ │ │ + rsbeq lr, pc, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, fp, #176, 30 @ 0x2c0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #136, 8 @ 0x88000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, fp, #160, 30 @ 0x280 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi pc, r7, #196, 22 @ 0x31000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r4, fp, #160, 28 @ 0xa00 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi pc, r7, #204, 22 @ 0x33000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r4, fp, #176, 28 @ 0xb00 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq r9, r2, #96, 16 @ 0x600000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #200, 30 @ 0x320 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #160, 2 @ 0x28 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, r2, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sp, r9, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #16, 2 │ │ │ │ + rsbseq r1, r0, #248, 30 @ 0x3e0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #168, 2 @ 0x2a │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, pc, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #0, 28 │ │ │ │ + rsbeq sl, pc, #160, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #200, 20 @ 0xc8000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #184, 2 @ 0x2e │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #24, 10 @ 0x6000000 │ │ │ │ + rsbseq r0, r0, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #80, 24 @ 0x5000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sp, r8, #0, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ + rsbseq pc, sl, #40, 18 @ 0xa0000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #0, 28 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r3, r5, #192, 4 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sp, r9, #184, 6 @ 0xe0000002 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #128, 4 │ │ │ │ + rsbseq r1, r0, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #40 @ 0x28 │ │ │ │ + rsbseq r1, r0, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #56, 30 @ 0xe0 │ │ │ │ + rsbeq r9, pc, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #104, 24 @ 0x6800 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #48, 4 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #128, 26 @ 0x2000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #112, 16 @ 0x700000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #8, 10 @ 0x2000000 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi ip, r9, #188, 20 @ 0xbc000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #24, 10 @ 0x6000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi ip, r9, #192, 20 @ 0xc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #80, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r6, ip, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #184, 30 @ 0x2e0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #128, 12 @ 0x8000000 │ │ │ │ + rsbeq pc, pc, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq r2, r0, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #200, 30 @ 0x320 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r4, fp, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbseq r3, fp, #200, 20 @ 0xc8000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r0, r9, #80, 24 @ 0x5000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, fp, #224, 22 @ 0x38000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #80, 30 @ 0x140 │ │ │ │ + rsbeq r9, pc, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #128, 14 @ 0x2000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, sl, #0, 28 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #128, 28 @ 0x800 │ │ │ │ + rsbseq sp, r9, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, r9, #104, 24 @ 0x6800 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #144 @ 0x90 │ │ │ │ + rsbseq r4, r0, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #56 @ 0x38 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, sl, #48, 4 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #32, 10 @ 0x8000000 │ │ │ │ + rsbseq r0, r0, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #152, 12 @ 0x9800000 │ │ │ │ + rsbeq pc, pc, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #24, 28 @ 0x180 │ │ │ │ + rsbeq sl, pc, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #40, 2 │ │ │ │ + rsbeq ip, pc, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #176 @ 0xb0 │ │ │ │ + rsbeq r8, pc, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #136, 14 @ 0x2200000 │ │ │ │ + rsbseq r2, r0, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #224, 28 @ 0xe00 │ │ │ │ + rsbeq sl, pc, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #200, 10 @ 0x32000000 │ │ │ │ + rsbseq r2, r0, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #176, 8 @ 0xb0000000 │ │ │ │ + rsbeq ip, pc, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq r0, r0, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #96, 16 @ 0x600000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r5, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #112, 16 @ 0x700000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #80, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ + rsbseq r2, fp, #168, 12 @ 0xa800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sp, r7, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #16, 22 @ 0x4000 │ │ │ │ + rsbeq sl, pc, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #80, 20 @ 0x50000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, r8, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + rsbseq pc, r9, #112, 18 @ 0x1c0000 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #200 @ 0xc8 │ │ │ │ + rsbeq r8, pc, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #8, 2 │ │ │ │ + rsbseq r3, r0, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #248, 30 @ 0x3e0 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq fp, r7, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #104, 8 @ 0x68000000 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ + rsbseq r3, fp, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r4, fp, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #32, 22 @ 0x8000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r9, fp, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r8, ror #1 │ │ │ │ + rsbseq r9, r7, #8, 14 @ 0x200000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #176, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #24, 20 @ 0x18000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi pc, r7, #36, 28 @ 0x240 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - submi pc, r7, #40, 28 @ 0x280 │ │ │ │ + rsbeq r5, fp, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #192, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r9, ip, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #144, 4 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi r8, r8, #4, 2 │ │ │ │ + rsbseq fp, r8, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #144 @ 0x90 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r8, r8, #8, 2 │ │ │ │ + rsbeq r3, lr, #96, 18 @ 0x180000 │ │ │ │ + andgt r0, r0, r5, lsl r1 │ │ │ │ + submi r3, fp, #196, 14 @ 0x3100000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #192, 8 @ 0xc0000000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi pc, r7, #104, 28 @ 0x680 │ │ │ │ + rsbeq r3, lr, #120, 20 @ 0x78000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r3, fp, #200, 14 @ 0x3200000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #96, 24 @ 0x6000 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi r8, r8, #32, 2 │ │ │ │ + rsbeq r3, lr, #176, 20 @ 0xb0000 │ │ │ │ + mulmi r0, r3, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ - submi r8, r8, #36, 2 │ │ │ │ + rsbeq r3, lr, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, lr, #120, 24 @ 0x7800 │ │ │ │ - @ instruction: 0xc00003bb │ │ │ │ - submi pc, r7, #132, 28 @ 0x840 │ │ │ │ + rsbseq r9, sl, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi fp, sl, #252, 22 @ 0x3f000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #160 @ 0xa0 │ │ │ │ + rsbseq r4, r0, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi pc, r7, #136, 28 @ 0x880 │ │ │ │ + rsbseq sp, sl, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi fp, sl, #0, 24 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #120, 22 @ 0x1e000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi fp, sl, #244, 20 @ 0xf4000 │ │ │ │ + rsbseq r4, r9, #16, 22 @ 0x4000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi fp, sl, #4, 24 @ 0x400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq lr, pc, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #64, 2 │ │ │ │ + rsbseq r4, r0, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #56 @ 0x38 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi fp, sl, #248, 20 @ 0xf8000 │ │ │ │ + rsbseq r0, sl, #136, 4 @ 0x80000008 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi fp, sl, #8, 24 @ 0x800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #136, 24 @ 0x8800 │ │ │ │ + rsbseq lr, sl, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi pc, r7, #164, 28 @ 0xa40 │ │ │ │ + submi r8, r8, #192 @ 0xc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, r9, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi pc, r7, #208, 28 @ 0xd00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #16, 2 │ │ │ │ + rsbseq r3, r0, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #40, 22 @ 0xa000 │ │ │ │ + rsbeq sl, pc, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #16, 10 @ 0x4000000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi pc, r7, #188, 28 @ 0xbc0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #32, 10 @ 0x8000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi pc, r7, #192, 28 @ 0xc00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, fp, #40, 24 @ 0x2800 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi fp, sl, #52, 24 @ 0x3400 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, sl, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #32, 4 │ │ │ │ + rsbeq fp, pc, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #168, 2 @ 0x2a │ │ │ │ + rsbseq r3, r0, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3456 @ 0xfffff280 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r8, r8, #200, 2 @ 0x32 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #112 @ 0x70 │ │ │ │ - andgt r0, r0, sl, lsr #3 │ │ │ │ - submi pc, r7, #216, 28 @ 0xd80 │ │ │ │ + rsbseq pc, r7, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + submi fp, sl, #56, 24 @ 0x3800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r8, r8, #224, 2 @ 0x38 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #8, 10 @ 0x2000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq pc, r8, #120, 14 @ 0x1e00000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi fp, sl, #60, 24 @ 0x3c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #232, 6 @ 0xa0000003 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #24, 10 @ 0x6000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r2, fp, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi fp, sl, #64, 24 @ 0x4000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r5, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #64 @ 0x40 │ │ │ │ + rsbseq r6, r5, #8, 4 @ 0x80000000 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi pc, r7, #44, 30 @ 0xb0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r8, r8, #100, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r0, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #64, 30 @ 0x100 │ │ │ │ + rsbeq r9, pc, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, fp, #72, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r8, r8, #124, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi pc, r7, #76, 30 @ 0x130 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r9, #208, 22 @ 0x34000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi pc, r7, #100, 30 @ 0x190 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi pc, r7, #104, 30 @ 0x1a0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi pc, r7, #128, 30 @ 0x200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #64, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi pc, r7, #132, 30 @ 0x210 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #8, 14 @ 0x200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #176, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #192, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r4, sl, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, fp, #240, 30 @ 0x3c0 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #200, 18 @ 0x320000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi pc, r7, #188, 30 @ 0x2f0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #120, 22 @ 0x1e000 │ │ │ │ + rsbseq r9, r8, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi pc, r7, #192, 30 @ 0x300 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #120, 2 │ │ │ │ - andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #224, 28 @ 0xe00 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi ip, r9, #244, 22 @ 0x3d000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq lr, pc, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #88 @ 0x58 │ │ │ │ + rsbseq r1, r0, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #32, 4 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r3, fp, #16, 16 @ 0x100000 │ │ │ │ + rsbseq r8, r9, #112, 18 @ 0x1c0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq lr, pc, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #176, 28 @ 0xb00 │ │ │ │ + rsbeq sl, pc, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3464 @ 0xfffff278 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - submi r3, fp, #20, 16 @ 0x140000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #136, 12 @ 0x8800000 │ │ │ │ + rsbeq r7, sp, #48, 22 @ 0xc000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, pc, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r0, r9, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #184 @ 0xb8 │ │ │ │ + rsbeq r8, pc, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - submi r0, r8, #40 @ 0x28 │ │ │ │ + rsbseq r6, fp, #120, 2 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1856 @ 0xfffff8c0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, ror lr │ │ │ │ andmi r0, r0, r3 │ │ │ │ @@ -1617196,503 +1617201,503 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #32 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, r9, #128, 6 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1752 @ 0xfffff928 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #72, 30 @ 0x120 │ │ │ │ + rsbeq r9, pc, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1248 @ 0xfffffb20 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #128, 8 @ 0x80000000 │ │ │ │ + rsbeq ip, pc, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1280 @ 0xfffffb00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #168, 10 @ 0x2a000000 │ │ │ │ + rsbseq r0, r0, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1272 @ 0xfffffb08 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #224, 30 @ 0x380 │ │ │ │ + rsbeq r9, pc, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r5, fp, #232, 28 @ 0xe80 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #216, 10 @ 0x36000000 │ │ │ │ + rsbseq r2, r0, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #168, 30 @ 0x2a0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r8, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #184, 30 @ 0x2e0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #40 @ 0x28 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #56 @ 0x38 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #248, 10 @ 0x3e000000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r0, r8, #124 @ 0x7c │ │ │ │ + rsbseq r9, r2, #216, 30 @ 0x360 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi r0, r8, #100 @ 0x64 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r0, r8, #128 @ 0x80 │ │ │ │ + rsbseq r9, r2, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r0, r8, #104 @ 0x68 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ andeq r8, fp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #176, 28 @ 0xb00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq lr, r7, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #168, 30 @ 0x2a0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #184, 30 @ 0x2e0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #144, 4 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r0, r8, #152 @ 0x98 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #88, 4 @ 0x80000005 │ │ │ │ - @ instruction: 0xc00002b4 │ │ │ │ - submi ip, r9, #16, 24 @ 0x1000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #16, 10 @ 0x4000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi ip, r9, #20, 24 @ 0x1400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #224, 28 @ 0xe00 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r0, r8, #180 @ 0xb4 │ │ │ │ + rsbseq ip, r8, #248, 10 @ 0x3e000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #184, 8 @ 0xb8000000 │ │ │ │ + rsbseq r7, r5, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r0, r8, #184 @ 0xb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #16, 22 @ 0x4000 │ │ │ │ + rsbseq lr, r7, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ + submi r0, r8, #208 @ 0xd0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #144, 4 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #136, 4 @ 0x80000008 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi ip, r9, #84, 24 @ 0x5400 │ │ │ │ + rsbseq r4, r9, #56, 10 @ 0xe000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq r2, r0, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi ip, r9, #88, 24 @ 0x5800 │ │ │ │ + rsbseq r8, r7, #240, 4 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #192 @ 0xc0 │ │ │ │ + rsbeq r8, pc, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r3, fp, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #40, 24 @ 0x2800 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r0, r8, #236 @ 0xec │ │ │ │ + rsbseq r6, sl, #240, 16 @ 0xf00000 │ │ │ │ + andgt r0, r0, r8, lsl r0 │ │ │ │ + submi r0, r8, #36, 2 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r8, pc, #88, 2 │ │ │ │ + rsbeq r8, pc, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #144, 12 @ 0x9000000 │ │ │ │ + rsbeq pc, pc, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #200, 2 @ 0x32 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r0, r8, #40, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - submi r8, r8, #24, 8 @ 0x18000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #200, 28 @ 0xc80 │ │ │ │ + rsbeq sl, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #120, 14 @ 0x1e00000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi ip, r9, #152, 24 @ 0x9800 │ │ │ │ + rsbeq r1, pc, #8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #40, 14 @ 0xa00000 │ │ │ │ + rsbeq pc, pc, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #144, 30 @ 0x240 │ │ │ │ + rsbeq sl, pc, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #248, 18 @ 0x3e0000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r0, r8, #8, 2 │ │ │ │ + rsbseq r4, fp, #232, 30 @ 0x3a0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r0, r8, #64, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi ip, r9, #156, 24 @ 0x9c00 │ │ │ │ + rsbseq r7, r9, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r0, r8, #68, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r0, r0, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sp, r5, #184, 4 @ 0x8000000b │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq ip, pc, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #96, 18 @ 0x180000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r0, r8, #36, 2 │ │ │ │ + rsbseq ip, r3, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r8, r8, #180, 6 @ 0xd0000002 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, fp, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, fp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, fp, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #72, 12 @ 0x4800000 │ │ │ │ + rsbseq r0, r0, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #0, 8 │ │ │ │ + rsbeq ip, pc, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r0, r8, #40, 2 │ │ │ │ + rsbeq r1, pc, #32, 2 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r0, r8, #96, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #216, 6 @ 0x60000003 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r8, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #240, 2 @ 0x3c │ │ │ │ + rsbeq fp, pc, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, fp, #0, 16 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi r0, r8, #120, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, r8, #168, 10 @ 0x2a000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r0, r8, #124, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #24, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, r7, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #128, 18 @ 0x200000 │ │ │ │ + rsbseq r7, r8, #176, 14 @ 0x2c00000 │ │ │ │ andgt r0, r0, r9 │ │ │ │ - submi r0, r8, #124, 2 │ │ │ │ + submi r0, r8, #148, 2 @ 0x25 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r0, r8, #128, 2 │ │ │ │ + rsbseq r6, r9, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r0, r8, #152, 2 @ 0x26 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #248, 10 @ 0x3e000000 │ │ │ │ + rsbseq r8, fp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #48, 2 │ │ │ │ + rsbseq r4, r0, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #152, 16 @ 0x980000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r0, r8, #152, 2 @ 0x26 │ │ │ │ + rsbeq r5, fp, #216, 14 @ 0x3600000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r0, r8, #176, 2 @ 0x2c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #64 @ 0x40 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r0, r8, #156, 2 @ 0x27 │ │ │ │ + rsbseq lr, r7, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r0, r8, #180, 2 @ 0x2d │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #32, 12 @ 0x2000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r4, r4, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, ror #27 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #96, 14 @ 0x1800000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r0, r8, #180, 2 @ 0x2d │ │ │ │ + rsbseq r9, sl, #184, 16 @ 0xb80000 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi r0, r8, #204, 2 @ 0x33 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #152, 2 @ 0x26 │ │ │ │ + rsbseq r3, r0, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #24, 2 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - submi r0, r8, #184, 2 @ 0x2e │ │ │ │ + rsbseq r2, r9, #248, 10 @ 0x3e000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r0, r8, #208, 2 @ 0x34 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #32, 30 @ 0x80 │ │ │ │ + rsbseq r2, r9, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #248, 18 @ 0x3e0000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r0, r8, #208, 2 @ 0x34 │ │ │ │ + rsbseq r2, sl, #64 @ 0x40 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - submi r0, r8, #212, 2 @ 0x35 │ │ │ │ + rsbseq sp, r8, #32, 12 @ 0x2000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #104, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq ip, r8, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, ror #19 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #128, 14 @ 0x2000000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r0, r8, #236, 2 @ 0x3b │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r0, r8, #240, 2 @ 0x3c │ │ │ │ + rsbseq r5, fp, #24, 2 │ │ │ │ + andgt r0, r0, r9, lsl r0 │ │ │ │ + submi r0, r8, #36, 4 @ 0x40000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #168, 16 @ 0xa80000 │ │ │ │ + rsbseq pc, r0, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r0, r8, #40, 4 @ 0x80000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #80, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, r0, #112, 22 @ 0x1c000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #48, 22 @ 0xc000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, sl, #240, 6 @ 0xc0000003 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi r0, r8, #64, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #240, 28 @ 0xf00 │ │ │ │ + rsbseq sp, r3, #104, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r0, r8, #68, 4 @ 0x40000004 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #216, 30 @ 0x360 │ │ │ │ + rsbseq sl, r8, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #248, 6 @ 0xe0000003 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r0, r8, #92, 4 @ 0xc0000005 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r0, r8, #96, 4 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr ip @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r6, r5, #80, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq fp, r9, #48, 22 @ 0xc000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r0, r8, #120, 4 @ 0x80000007 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #8, 4 @ 0x80000000 │ │ │ │ + rsbeq fp, pc, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #128, 18 @ 0x200000 │ │ │ │ + rsbeq lr, pc, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #72 @ 0x48 │ │ │ │ + rsbseq r1, r0, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #208, 30 @ 0x340 │ │ │ │ + rsbeq r9, pc, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #176, 28 @ 0xb00 │ │ │ │ + rsbeq fp, pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, r7, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + submi r0, r8, #124, 4 @ 0xc0000007 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1040 @ 0xfffffbf0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #200, 16 @ 0xc80000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r6, r8, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #192, 26 @ 0x3000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r9, #248, 10 @ 0x3e000000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r0, r8, #148, 4 @ 0x40000009 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #56, 2 │ │ │ │ + rsbseq r4, r0, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, fp, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + submi r0, r8, #152, 4 @ 0x80000009 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r7, #112, 28 @ 0x700 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, sl, #200, 16 @ 0xc80000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #232, 2 @ 0x3a │ │ │ │ + rsbseq r4, r0, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #88, 24 @ 0x5800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #160, 2 @ 0x28 │ │ │ │ + rsbseq r3, r0, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #184, 18 @ 0x2e0000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq sl, r9, #192, 26 @ 0x3000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsl r5 @ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #72, 24 @ 0x4800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, r9, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #56, 4 @ 0x80000003 │ │ │ │ + rsbseq r3, r0, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #10 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #56, 24 @ 0x3800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #208, 18 @ 0x340000 │ │ │ │ + rsbseq r2, r8, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #0, 4 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq r0, r7, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror r5 @ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #40, 24 @ 0x2800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #72, 22 @ 0x12000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r6, r8, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq fp, r8, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr #11 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #24, 24 @ 0x1800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #128, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r6, r8, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #24, 6 @ 0x60000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, sl, #0, 4 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq pc, [r9, #80]! @ 0x50 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #8, 24 @ 0x800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r6, r8, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #152 @ 0x98 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sl, sl, #24, 6 @ 0x60000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq pc, [r9, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #248, 22 @ 0x3e000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #64, 22 @ 0x10000 │ │ │ │ + rsbseq r6, fp, #152 @ 0x98 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq r2, r0, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #8, 26 @ 0x200 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1617704,407 +1617709,407 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #232, 22 @ 0x3a000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #216, 30 @ 0x360 │ │ │ │ + rsbeq r9, pc, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #96, 30 @ 0x180 │ │ │ │ + rsbeq sl, pc, #0, 8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr r6 @ │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #216, 22 @ 0x36000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, ip, #64, 14 @ 0x1000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r9, #64, 22 @ 0x10000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #24, 14 @ 0x600000 │ │ │ │ + rsbeq pc, pc, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl #13 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #200, 22 @ 0x32000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #80 @ 0x50 │ │ │ │ + rsbseq r1, r0, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r7, lr, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr #13 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r9, sl, #32, 18 @ 0x80000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #152, 18 @ 0x260000 │ │ │ │ + rsbeq lr, pc, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #232 @ 0xe8 │ │ │ │ + rsbseq r1, r0, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq pc, [r9, #96]! @ 0x60 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r9, pc, #144, 4 │ │ │ │ + rsbeq r9, pc, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #208 @ 0xd0 │ │ │ │ + rsbeq r9, pc, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr #14 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #248, 2 @ 0x3e │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r8, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq lr, pc, #112, 20 @ 0x70000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #8, 4 @ 0x80000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbeq lr, pc, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #56, 20 @ 0x38000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi ip, r9, #84, 28 @ 0x540 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, asr r7 @ │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #56, 12 @ 0x3800000 │ │ │ │ + rsbseq r0, r0, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #208, 6 @ 0x40000003 │ │ │ │ + rsbeq ip, pc, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r3, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, sl, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi ip, r9, #88, 28 @ 0x580 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi fp, sl, #144, 26 @ 0x2400 │ │ │ │ + rsbseq r7, sl, #200, 10 @ 0x32000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #152, 24 @ 0x9800 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi fp, sl, #148, 26 @ 0x2500 │ │ │ │ + rsbseq r3, r6, #128, 4 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #112, 14 @ 0x1c00000 │ │ │ │ - andgt r0, r0, r2 │ │ │ │ - submi fp, sl, #152, 26 @ 0x2600 │ │ │ │ + rsbseq fp, r8, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r8, r8, #20, 12 @ 0x1400000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1920 @ 0xfffff880 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #224, 6 @ 0x80000003 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi fp, sl, #156, 26 @ 0x2700 │ │ │ │ + rsbeq r9, ip, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1936 @ 0xfffff870 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #200, 14 @ 0x3200000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r9, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r9, r8, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r9, ip, #64, 14 @ 0x1000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #24, 20 @ 0x18000 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi fp, sl, #200, 26 @ 0x3200 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r9, sl, #32, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #0, 14 │ │ │ │ - andmi r0, r0, fp, lsr r0 │ │ │ │ + rsbseq ip, r7, #248, 20 @ 0xf8000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r6, #168, 22 @ 0x2a000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi fp, sl, #204, 26 @ 0x3300 │ │ │ │ + rsbseq r8, r9, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #31 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #136, 24 @ 0x8800 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi fp, sl, #208, 26 @ 0x3400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #56, 16 @ 0x380000 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r0, r8, #52, 10 @ 0xd000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r0, r8, #56, 10 @ 0xe000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, sl, #176, 12 @ 0xb000000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r8, r8, #156, 12 @ 0x9c00000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r4, [r9, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #72, 20 @ 0x48000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r8, r8, #0, 14 │ │ │ │ + rsbseq ip, r8, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r8, r8, #160, 12 @ 0xa000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #32, 14 @ 0x800000 │ │ │ │ + rsbeq pc, pc, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #120, 30 @ 0x1e0 │ │ │ │ + rsbeq sl, pc, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi fp, sl, #212, 26 @ 0x3500 │ │ │ │ + rsbseq r7, r8, #248, 24 @ 0xf800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r3, r6, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #64 @ 0x40 │ │ │ │ + rsbeq sl, pc, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr #28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #184, 14 @ 0x2e00000 │ │ │ │ + rsbeq pc, pc, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #232, 10 @ 0x3a000000 │ │ │ │ + rsbseq r2, r0, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbeq r9, ip, #0, 14 │ │ │ │ + andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr lr @ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #224, 18 @ 0x380000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq ip, sl, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #128, 12 @ 0x8000000 │ │ │ │ + rsbseq r2, r0, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r3, r7, #168, 10 @ 0x2a000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #64, 12 @ 0x4000000 │ │ │ │ + rsbseq r0, r0, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #32, 24 @ 0x2000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r2, #240, 12 @ 0xf000000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r0, r8, #156, 10 @ 0x27000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #0, 12 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r0, r8, #160, 10 @ 0x28000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #232, 6 @ 0xa0000003 │ │ │ │ + rsbeq ip, pc, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #216, 12 @ 0xd800000 │ │ │ │ + rsbseq r0, r0, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e9fb98 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #232, 16 @ 0xe80000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #128, 28 @ 0x800 │ │ │ │ + rsbeq fp, pc, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq ip, pc, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #72, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, r2, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #64 @ 0x40 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #48, 14 @ 0xc00000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #80 @ 0x50 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #0, 14 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr #9 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r7, r9, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r9, r2, #8, 14 @ 0x200000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr #9 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r2, #16, 14 @ 0x400000 │ │ │ │ + andgt r0, r0, r1 │ │ │ │ + submi r8, r8, #96, 14 @ 0x1800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #24, 18 @ 0x60000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, r2, #24, 14 @ 0x600000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + submi r8, r8, #100, 14 @ 0x1900000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #80, 8 @ 0x50000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq pc, r9, #48, 14 @ 0xc00000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r8, r8, #124, 14 @ 0x1f00000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #64 @ 0x40 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #0, 2 │ │ │ │ + rsbseq r9, r2, #80 @ 0x50 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #184, 2 @ 0x2e │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi r8, r8, #196, 14 @ 0x3100000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #208, 22 @ 0x34000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r8, r8, #200, 14 @ 0x3200000 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #184, 24 @ 0xb800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #200, 24 @ 0xc800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #208, 12 @ 0xd000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #128, 14 @ 0x2000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, fp, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #240, 30 @ 0x3c0 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r8, r8, #224, 14 @ 0x3800000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr #20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r8, r8, #228, 14 @ 0x3900000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #128, 6 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #224, 12 @ 0xe000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #16 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r8, ip, #56, 20 @ 0x38000 │ │ │ │ + andgt r0, r0, r5, lsr #32 │ │ │ │ + submi r8, r8, #152, 14 @ 0x2600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #152, 30 @ 0x260 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbseq fp, r9, #80, 8 @ 0x50000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #56, 24 @ 0x3800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #0, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #48 @ 0x30 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r8, ip, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ + submi r8, r8, #156, 14 @ 0x2700000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, fp, #248, 8 @ 0xf8000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsr #21 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #200, 2 @ 0x32 │ │ │ │ + rsbseq r4, r0, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, sl, #152, 30 @ 0x260 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r8, r8, #180, 14 @ 0x2d00000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, asr #21 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #40, 4 @ 0x80000002 │ │ │ │ + rsbseq r3, r0, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #56, 10 @ 0xe000000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r8, r8, #252, 14 @ 0x3f00000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq pc, r8, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r8, r8, #184, 14 @ 0x2e00000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #24, 6 @ 0x60000000 │ │ │ │ + rsbseq sl, r2, #144 @ 0x90 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #160 @ 0xa0 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #208, 14 @ 0x3400000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r7, #16 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #152, 28 @ 0x980 │ │ │ │ + rsbeq fp, pc, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r8, asr r0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1618116,281 +1618121,281 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #248 @ 0xf8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, r9, #152, 30 @ 0x260 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r8, rrx │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #240, 4 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r8, r8, #0, 16 │ │ │ │ + rsbseq lr, r8, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq fp, pc, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r6, r6, #48 @ 0x30 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #176, 28 @ 0xb00 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r8, r8, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r3, r5, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r8, r8, #28, 16 @ 0x1c0000 │ │ │ │ + rsbseq r3, r5, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #216 @ 0xd8 │ │ │ │ + rsbseq r1, r0, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #48, 20 @ 0x30000 │ │ │ │ + rsbeq lr, pc, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, sl, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r8, r8, #212, 14 @ 0x3500000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r9, sl, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, ror fp │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #24, 6 @ 0x60000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, fp, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #200, 2 @ 0x32 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r8, r8, #52, 16 @ 0x340000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r8, r8, #56, 16 @ 0x380000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #184, 4 @ 0x8000000b │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, r7, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #80 @ 0x50 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r8, r8, #80, 16 @ 0x500000 │ │ │ │ + rsbseq r3, fp, #40, 22 @ 0xa000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r8, r8, #236, 14 @ 0x3b00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r8, r8, #84, 16 @ 0x540000 │ │ │ │ + rsbseq fp, r7, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r8, r8, #240, 14 @ 0x3c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #0, 16 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r0, r8, #64, 16 @ 0x400000 │ │ │ │ + rsbeq sl, ip, #24, 2 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #152, 24 @ 0x9800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #168, 24 @ 0xa800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #216, 22 @ 0x36000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r8, r8, #108, 16 @ 0x6c0000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq sl, ip, #8, 2 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #8, 16 @ 0x80000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r8, lsr r3 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi r8, r8, #112, 16 @ 0x700000 │ │ │ │ + rsbseq r6, fp, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi r8, r8, #12, 16 @ 0xc0000 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #136, 24 @ 0x8800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r4, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r0, r8, #92, 16 @ 0x5c0000 │ │ │ │ + rsbseq r4, sl, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1632 @ 0xfffff9a0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #216, 2 @ 0x36 │ │ │ │ + rsbseq r4, r0, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #104, 24 @ 0x6800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #120, 24 @ 0x7800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #48, 4 │ │ │ │ + rsbseq r3, r0, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1640 @ 0xfffff998 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #40, 26 @ 0xa00 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r8, r8, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r4, r5, #240, 14 @ 0x3c00000 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi r8, r8, #36, 16 @ 0x240000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r8, r8, #140, 16 @ 0x8c0000 │ │ │ │ + rsbseq ip, r8, #128, 24 @ 0x8000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r8, r8, #40, 16 @ 0x280000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #168, 14 @ 0x2a00000 │ │ │ │ + rsbeq pc, pc, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #200, 4 @ 0x8000000c │ │ │ │ + rsbseq r3, r0, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq r4, r0, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #216, 14 @ 0x3600000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, r8, #0, 4 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #16 │ │ │ │ + rsbeq sl, pc, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #112 @ 0x70 │ │ │ │ - andgt r0, r0, r2, lsl r0 │ │ │ │ - submi r0, r8, #156, 16 @ 0x9c0000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl #21 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbeq sl, ip, #56, 10 @ 0xe000000 │ │ │ │ andpl r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #32, 18 @ 0x80000 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi r8, r8, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq fp, r8, #240 @ 0xf0 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r8, r8, #84, 16 @ 0x540000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r8, r8, #188, 16 @ 0xbc0000 │ │ │ │ + rsbseq pc, sl, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi r8, r8, #88, 16 @ 0x580000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #224 @ 0xe0 │ │ │ │ + rsbseq r1, r0, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, sl, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi r0, r8, #156, 16 @ 0x9c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #112, 12 @ 0x7000000 │ │ │ │ + rsbseq r2, r0, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq pc, [r9, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #200, 12 @ 0xc800000 │ │ │ │ + rsbseq r0, r0, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #80, 20 @ 0x50000 │ │ │ │ + rsbeq lr, pc, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl ip @ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #120, 2 │ │ │ │ + rsbseq r1, r0, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #40, 10 @ 0xa000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r2, #112, 12 @ 0x7000000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r8, r8, #112, 16 @ 0x700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #224, 10 @ 0x38000000 │ │ │ │ + rsbeq ip, pc, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #40, 10 @ 0xa000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #248, 8 @ 0xf8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #8, 10 @ 0x2000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #56, 20 @ 0x38000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #16, 20 @ 0x10000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi r8, r8, #212, 16 @ 0xd40000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1104 @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r8, r8, #216, 16 @ 0xd80000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #232, 10 @ 0x3a000000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi sp, r9, #76 @ 0x4c │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #32, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi sp, r9, #80 @ 0x50 │ │ │ │ + rsbseq r6, r3, #184, 6 @ 0xe0000002 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r8, r8, #116, 16 @ 0x740000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #248, 20 @ 0xf8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r8, r8, #244, 16 @ 0xf40000 │ │ │ │ + rsbseq fp, sl, #88, 6 @ 0x60000001 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r9, r2, #80, 12 @ 0x5000000 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #140, 16 @ 0x8c0000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #96, 12 @ 0x6000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r8, r8, #144, 16 @ 0x900000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #16, 20 @ 0x10000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r5, fp, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r0, r8, #52, 18 @ 0xd0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #184, 14 @ 0x2e00000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi fp, sl, #204, 28 @ 0xcc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1144 @ 0xfffffb88 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ @@ -1618448,61 +1618453,61 @@ │ │ │ │ rsbseq lr, r1, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq lr, r1, #200, 2 @ 0x32 │ │ │ │ andpl r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq pc, pc, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #224, 2 @ 0x38 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r0, r8, #140, 18 @ 0x230000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1072 @ 0xfffffbd0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #72, 16 @ 0x480000 │ │ │ │ + rsbeq pc, pc, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1744 @ 0xfffff930 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1760 @ 0xfffff920 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #64, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r0, r8, #144, 18 @ 0x240000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq lr, r1, #96, 4 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ rsbseq sp, r1, #216, 30 @ 0x360 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ rsbseq sp, r1, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r0, r8, #136, 18 @ 0x220000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #11 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq sp, r1, #128, 30 @ 0x200 │ │ │ │ @@ -1618520,15 +1618525,15 @@ │ │ │ │ rsbseq sp, r1, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r7, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #40 @ 0x28 │ │ │ │ + rsbeq sl, pc, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ rsbseq lr, r1, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ @@ -1618552,16 +1618557,16 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r1, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3528 @ 0xfffff238 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r4, r9, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #16 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #248, 30 @ 0x3e0 │ │ │ │ @@ -1618571,366 +1618576,366 @@ │ │ │ │ eoreq r9, r4, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #64 @ 0x40 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3536 @ 0xfffff230 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #192, 26 @ 0x3000 │ │ │ │ + andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [r3], #-3544 @ 0xfffff228 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbeq r4, r9, #128, 2 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3552 @ 0xfffff220 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #21 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #192, 4 │ │ │ │ + rsbeq r4, r9, #160, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [r3], #-3568 @ 0xfffff210 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi pc, r9, #136, 14 @ 0x2200000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #168, 2 @ 0x2a │ │ │ │ + rsbeq r4, r9, #136, 2 @ 0x22 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq r4, r9, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #208, 8 @ 0xd0000000 │ │ │ │ + rsbeq r4, r9, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-3528 @ 0xfffff238 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, lr, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r0, lsl #9 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, lr, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-3528 @ 0xfffff238 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq r4, r9, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r0, lsl #9 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, lr, #120, 14 @ 0x1e00000 │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, lr, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #240, 8 @ 0xf0000000 │ │ │ │ + rsbeq r4, r9, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #8, 12 @ 0x800000 │ │ │ │ + rsbeq r4, r9, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq ip, r8, ror #17 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [r3], #-3576 @ 0xfffff208 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi pc, r9, #140, 14 @ 0x2300000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [r3], #-3584 @ 0xfffff200 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r0, ror lr @ │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + mvneq ip, r8, ror #17 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #40, 12 @ 0x2800000 │ │ │ │ + rsbeq r4, r9, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq r4, r9, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r0, ror lr @ │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #216, 14 @ 0x3600000 │ │ │ │ + rsbeq r4, r9, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [r8], #-3304 @ 0xfffff318 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - cmpeq r2, r0, lsl #5 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [r8], #-3288 @ 0xfffff328 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [r8], #-3328 @ 0xfffff300 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r0, asr #6 │ │ │ │ - andmi r0, r0, r1, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [r8], #-3336 @ 0xfffff2f8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ rsbsmi r2, r4, #204, 28 @ 0xcc0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + cmpeq r2, r0, lsl #5 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #0, 16 │ │ │ │ + rsbeq r4, r9, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r2, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #40, 18 @ 0xa0000 │ │ │ │ + rsbeq r4, r9, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r4, r0, asr #6 │ │ │ │ + andmi r0, r0, r1, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - ldrbteq sl, [pc], #-1616 @ 16cff44 <__bss_end__@@Base+0x873188> │ │ │ │ + ldrbteq sl, [pc], #-1616 @ 16cff14 <__bss_end__@@Base+0x873158> │ │ │ │ andpl r0, r0, r7 │ │ │ │ rsbsmi r2, r4, #212, 28 @ 0xd40 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sl, [pc], #-1544 @ 16cff54 <__bss_end__@@Base+0x873198> │ │ │ │ + ldrbteq sl, [pc], #-1544 @ 16cff24 <__bss_end__@@Base+0x873168> │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ rsbsmi r2, r4, #220, 28 @ 0xdc0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r3, [ip], #-1616 @ 0xfffff9b0 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r3, [ip], #-1664 @ 0xfffff980 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [r3], #-3616 @ 0xfffff1e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #96, 18 @ 0x180000 │ │ │ │ + rsbeq r4, r9, #64, 18 @ 0x100000 │ │ │ │ mulmi r0, r9, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strheq pc, [r9, #112]! @ 0x70 @ │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #0, 22 │ │ │ │ + rsbeq r4, r9, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r3, [ip], #-1616 @ 0xfffff9b0 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r3, [ip], #-1664 @ 0xfffff980 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [r3], #-3624 @ 0xfffff1d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [r3], #-3632 @ 0xfffff1d0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strheq pc, [r9, #112]! @ 0x70 @ │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - ldrbteq sl, [pc], #-1656 @ 16cffe8 <__bss_end__@@Base+0x87322c> │ │ │ │ + ldrbteq sl, [pc], #-1656 @ 16cffb8 <__bss_end__@@Base+0x8731fc> │ │ │ │ rsbsmi r2, r4, #228, 28 @ 0xe40 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, pc, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbsmi r2, r4, #236, 28 @ 0xec0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r0, lsl #5 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, pc, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ rsbsmi r2, r4, #244, 28 @ 0xf40 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #128, 24 @ 0x8000 │ │ │ │ + rsbeq r4, r9, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #104, 24 @ 0x6800 │ │ │ │ + rsbeq r4, r9, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strheq r4, [r9, #168]! @ 0xa8 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ + mvneq pc, r0, lsl #5 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #56, 22 @ 0xe000 │ │ │ │ + rsbeq r4, r9, #24, 22 @ 0x6000 │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #48, 24 @ 0x3000 │ │ │ │ + rsbeq r4, r9, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #176, 24 @ 0xb000 │ │ │ │ + rsbeq r4, r9, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strheq r4, [r9, #168]! @ 0xa8 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [r3], #-3688 @ 0xfffff198 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - eoreq sl, r4, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [r3], #-3696 @ 0xfffff190 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq r4, r9, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq r4, r9, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + eoreq sl, r4, #208 @ 0xd0 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [r3], #-3704 @ 0xfffff188 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, pc, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, sl │ │ │ │ rsbsmi r2, r4, #252, 28 @ 0xfc0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-2000 @ 0xfffff830 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, pc, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r5 │ │ │ │ rsbsmi r2, r4, #4, 30 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, pc, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r1 │ │ │ │ rsbsmi r2, r4, #12, 30 @ 0x30 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq sp, r0, lsr #20 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strheq sp, [r9, #160]! @ 0xa0 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrdeq sp, [r9, #160]! @ 0xa0 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #1512 @ 0x5e8 │ │ │ │ andmi r0, r0, lr │ │ │ │ rsbsmi r2, r4, #20, 30 @ 0x50 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq ip, [r8], #-2000 @ 0xfffff830 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [r8], #-3344 @ 0xfffff2f0 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ rsbsmi r2, r4, #28, 30 @ 0x70 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [sl], #-2240 @ 0xfffff740 │ │ │ │ andmi r0, r0, sp │ │ │ │ rsbsmi r2, r4, #36, 30 @ 0x90 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq sp, r0, lsr #20 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strheq sp, [r9, #160]! @ 0xa0 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrdeq sp, [r9, #160]! @ 0xa0 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #1232 @ 0x4d0 │ │ │ │ andmi r0, r0, r0, ror #1 │ │ │ │ rsbsmi r2, r4, #44, 30 @ 0xb0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, pc, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ rsbsmi r2, r4, #52, 30 @ 0xd0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, r9, #72, 4 @ 0x80000004 │ │ │ │ + strdmi r0, [r0], -r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, r9, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, r9, #120, 10 @ 0x1e000000 │ │ │ │ + andmi r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, asr #12 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #104, 4 @ 0x80000006 │ │ │ │ - strdmi r0, [r0], -r1 │ │ │ │ + rsbeq r5, r9, #200, 10 @ 0x32000000 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq r5, r9, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r6, ip, #32 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq sp, [r9, #152]! @ 0x98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, lsl #22 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, lsr #22 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #232, 10 @ 0x3a000000 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #56, 6 @ 0xe0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r6, ip, #36 @ 0x24 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #72, 6 @ 0x20000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - @ instruction: 0x01e9fa98 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbsmi r2, r4, #60, 30 @ 0xf0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #1216 @ 0x4c0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ rsbsmi r2, r4, #68, 30 @ 0x110 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq fp, [r1], #1224 @ 0x4c8 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + rsbsmi r2, r4, #76, 30 @ 0x130 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + @ instruction: 0x01e9fa98 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, r9, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r3, ror r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, r9, #64, 30 @ 0x100 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ @@ -1618940,26 +1618945,14 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r1], #1224 @ 0x4c8 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - rsbsmi r2, r4, #76, 30 @ 0x130 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #232, 24 @ 0xe800 │ │ │ │ - andmi r0, r0, r3, ror r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [sl], #-1712 @ 0xfffff950 │ │ │ │ @ instruction: 0x400001b9 │ │ │ │ rsbsmi r2, r4, #84, 30 @ 0x150 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [sl], #-2160 @ 0xfffff790 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1618971,14 +1618964,26 @@ │ │ │ │ ldrbteq fp, [sl], #-3624 @ 0xfffff1d8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ submi pc, r8, #120, 6 @ 0xe0000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [sl], #-3664 @ 0xfffff1b0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ submi pc, r8, #128, 6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq lr, [r3], #3576 @ 0xdf8 │ │ │ │ + andmi r0, r0, pc, lsl #4 │ │ │ │ + submi pc, r8, #136, 6 @ 0x20000002 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, r9, #120, 30 @ 0x1e0 │ │ │ │ + mulmi r0, r5, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, r9, #16, 4 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq ip, [r4, #120]! @ 0x78 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ @@ -1618992,41 +1618997,41 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror #24 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [r3], #3576 @ 0xdf8 │ │ │ │ - andmi r0, r0, pc, lsl #4 │ │ │ │ - submi pc, r8, #136, 6 @ 0x20000002 │ │ │ │ + rsbeq sp, r9, #8, 30 │ │ │ │ + andmi r0, r0, r1, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r9, #152, 30 @ 0x260 │ │ │ │ - mulmi r0, r5, r2 │ │ │ │ + rsbeq sp, r9, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #200, 28 @ 0xc80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #216, 28 @ 0xd80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #48, 4 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq pc, r9, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, sl, ror r0 │ │ │ │ + subsmi r6, ip, #104, 2 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r5, [r9, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r9, #8, 30 │ │ │ │ - andmi r0, r0, r1, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq pc, r9, #232, 28 @ 0xe80 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + subsmi r6, ip, #108, 2 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror #3 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq pc, [r9, #16]! │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1619040,1017 +1619045,1017 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsl #4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r9, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r9, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, sl, ror r0 │ │ │ │ - subsmi r6, ip, #32 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, asr #26 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r9, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - subsmi r6, ip, #36 @ 0x24 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3], #8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #144, 6 @ 0x40000002 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [lr], #-1344 @ 0xfffffac0 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ submi pc, r8, #152, 6 @ 0x60000002 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, ror sp │ │ │ │ + mvneq r5, r8, asr #26 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [lr], #-1512 @ 0xfffffa18 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #160, 6 @ 0x80000002 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-4000 @ 0xfffff060 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [sl], #-1632 @ 0xfffff9a0 │ │ │ │ andmi r0, r0, sp, lsr #4 │ │ │ │ submi pc, r8, #168, 6 @ 0xa0000002 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [sl], #-2192 @ 0xfffff770 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ submi pc, r8, #176, 6 @ 0xc0000002 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, lsr #27 │ │ │ │ + mvneq r5, r8, ror sp │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r5, [r0], #-176 @ 0xffffff50 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ submi pc, r8, #184, 6 @ 0xe0000002 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-4000 @ 0xfffff060 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-376 @ 0xfffffe88 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [sl], #-3712 @ 0xfffff180 │ │ │ │ andmi r0, r0, lr │ │ │ │ submi pc, r8, #192, 6 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrdeq r5, [r9, #216]! @ 0xd8 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ + mvneq r5, r8, lsr #27 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [sl], #-3728 @ 0xfffff170 │ │ │ │ andmi r0, r0, r8 │ │ │ │ submi pc, r8, #200, 6 @ 0x20000003 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-1632 @ 0xfffff9a0 @ │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [sl], #-1016 @ 0xfffffc08 │ │ │ │ andmi r0, r0, ip │ │ │ │ submi pc, r8, #208, 6 @ 0x40000003 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq fp, [sl], #-3736 @ 0xfffff168 │ │ │ │ - andmi r0, r0, sl, lsr r0 │ │ │ │ - submi pc, r8, #216, 6 @ 0x60000003 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #8, 14 @ 0x200000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, lsl #28 │ │ │ │ + ldrdeq r5, [r9, #216]! @ 0xd8 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #24, 14 @ 0x600000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-1632 @ 0xfffff9a0 @ │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq fp, [sl], #-3736 @ 0xfffff168 │ │ │ │ + andmi r0, r0, sl, lsr r0 │ │ │ │ + submi pc, r8, #216, 6 @ 0x60000003 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r5, r8, lsl #28 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq ip, fp, #80, 16 @ 0x500000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [lr], #-3864 @ 0xfffff0e8 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ submi pc, r8, #224, 6 @ 0x80000003 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [lr], #-4032 @ 0xfffff040 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #232, 6 @ 0xa0000003 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsr lr │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - ldrbteq sl, [pc], #-1728 @ 16d05e8 <__bss_end__@@Base+0x87382c> │ │ │ │ - submi pc, r8, #56, 8 @ 0x38000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq sp, [r9, #136]! @ 0x88 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + ldrbteq sl, [pc], #-1728 @ 16d0608 <__bss_end__@@Base+0x87384c> │ │ │ │ + submi pc, r8, #56, 8 @ 0x38000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sl, [lr], #-920 @ 0xfffffc68 │ │ │ │ andmi r0, r0, r1 │ │ │ │ submi pc, r8, #64, 8 @ 0x40000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r1, [r4], #72 @ 0x48 │ │ │ │ - ldrdmi r0, [r0], -r8 │ │ │ │ - submi pc, r8, #72, 8 @ 0x48000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror #28 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r1, [r4], #72 @ 0x48 │ │ │ │ + ldrdmi r0, [r0], -r8 │ │ │ │ + submi pc, r8, #72, 8 @ 0x48000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strdeq lr, [r9, #32]! │ │ │ │ andmi r0, r0, r8 │ │ │ │ - subsmi r6, ip, #108, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [ip], #-584 @ 0xfffffdb8 @ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r1, [r4], #1824 @ 0x720 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - submi pc, r8, #80, 8 @ 0x50000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ stlexheq r5, r8, [r9] │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [pc], #3896 @ 16d0674 <__bss_end__@@Base+0x8738b8> │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi pc, r8, #88, 8 @ 0x58000000 │ │ │ │ + ldreq r1, [r4], #1824 @ 0x720 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi pc, r8, #80, 8 @ 0x50000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2240 @ 0xfffff740 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2256 @ 0xfffff730 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r2, [pc], #3896 @ 16d06a4 <__bss_end__@@Base+0x8738e8> │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi pc, r8, #88, 8 @ 0x58000000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq ip, fp, #200, 16 @ 0xc80000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r5, r8, asr #29 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #3120 @ 0xc30 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ submi pc, r8, #96, 8 @ 0x60000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r8, #48, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, asr #29 │ │ │ │ + strdeq r5, [r9, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r3, [ip], #-2264 @ 0xfffff728 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r3, [ip], #-2288 @ 0xfffff710 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r5, r8, lsr #30 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #216, 14 @ 0x3600000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-2944 @ 0xfffff480 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-144 @ 0xffffff70 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ andseq r6, lr, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r6, lsr #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r4, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #3224 @ 0xc98 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #104, 8 @ 0x68000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [sl], #-3800 @ 0xfffff128 │ │ │ │ andmi r0, r0, pc, lsr r1 │ │ │ │ submi pc, r8, #112, 8 @ 0x70000000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strdeq r5, [r9, #232]! @ 0xe8 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, fp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq ip, [sl], #-24 @ 0xffffffe8 │ │ │ │ - andmi r0, r0, r9, asr #32 │ │ │ │ - submi pc, r8, #120, 8 @ 0x78000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r3, [ip], #-2264 @ 0xfffff728 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + mvneq pc, r8, lsr #7 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r3, [ip], #-2288 @ 0xfffff710 │ │ │ │ + mvneq pc, r0, asr #22 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, lsr #30 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq ip, [sl], #-24 @ 0xffffffe8 │ │ │ │ + andmi r0, r0, r9, asr #32 │ │ │ │ + submi pc, r8, #120, 8 @ 0x78000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r3, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-104 @ 0xffffff98 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ submi pc, r8, #128, 8 @ 0x80000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #8, 14 @ 0x200000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #24, 14 @ 0x600000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ submi pc, r8, #136, 8 @ 0x88000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-136 @ 0xffffff78 │ │ │ │ andmi r0, r0, r4, asr r1 │ │ │ │ submi r7, lr, #24, 8 @ 0x18000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-480 @ 0xfffffe20 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ submi r7, lr, #28, 8 @ 0x1c000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-2944 @ 0xfffff480 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + @ instruction: 0x0152b298 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r2, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-144 @ 0xffffff70 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + mvneq pc, r8, lsl #16 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #2904 @ 0xb58 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #160, 8 @ 0xa0000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ submi pc, r8, #168, 8 @ 0xa8000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #3064 @ 0xbf8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #176, 8 @ 0xb0000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-560 @ 0xfffffdd0 │ │ │ │ mulmi r0, sp, r1 │ │ │ │ submi pc, r8, #184, 8 @ 0xb8000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r2, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-976 @ 0xfffffc30 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ submi pc, r8, #192, 8 @ 0xc0000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r4], #3520 @ 0xdc0 │ │ │ │ - andmi r0, r0, r5, rrx │ │ │ │ - submi pc, r8, #200, 8 @ 0xc8000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r8, lsr #7 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + mvneq sp, r8, asr #18 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r0, asr #22 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + mvneq r4, r0, asr #8 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [r4], #3520 @ 0xdc0 │ │ │ │ + andmi r0, r0, r5, rrx │ │ │ │ + submi pc, r8, #200, 8 @ 0xc8000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4], #3624 @ 0xe28 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #208, 8 @ 0xd0000000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r4, r0, asr r4 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #2624 @ 0xa40 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ submi pc, r8, #216, 8 @ 0xd8000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r3, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #2744 @ 0xab8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #224, 8 @ 0xe0000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #1808 @ 0x710 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ submi pc, r8, #232, 8 @ 0xe8000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #48, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - @ instruction: 0x0152b298 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r8, lsl #16 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #216, 14 @ 0x3600000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #224, 14 @ 0x3800000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq sp, r8, asr #18 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r0, asr #8 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + mvneq lr, r8, asr r0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-1760 @ 0xfffff920 │ │ │ │ @ instruction: 0x400003ba │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r6, lsr #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r0, asr r4 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r4, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-2720 @ 0xfffff560 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [sl], #-288 @ 0xfffffee0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ submi pc, r8, #240, 8 @ 0xf0000000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq lr, r8, asr r0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, fp, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-1368 @ 0xfffffaa8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ submi pc, r8, #248, 8 @ 0xf8000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r3, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-1464 @ 0xfffffa48 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-1056 @ 0xfffffbe0 │ │ │ │ andmi r0, r0, r6, ror #1 │ │ │ │ submi pc, r8, #0, 10 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-1464 @ 0xfffffa48 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-1288 @ 0xfffffaf8 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ submi pc, r8, #8, 10 @ 0x2000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r4], #3680 @ 0xe60 │ │ │ │ - andmi r0, r0, ip, lsl #3 │ │ │ │ - submi pc, r8, #16, 10 @ 0x4000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, lsl r0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r2, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [r4], #3680 @ 0xe60 │ │ │ │ + andmi r0, r0, ip, lsl #3 │ │ │ │ + submi pc, r8, #16, 10 @ 0x4000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4], #4080 @ 0xff0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #24, 10 @ 0x6000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r2, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3], #2184 @ 0x888 │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ submi pc, r8, #32, 10 @ 0x8000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3], #2368 @ 0x940 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #40, 10 @ 0xa000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [lr], #-1568 @ 0xfffff9e0 │ │ │ │ - andmi r0, r0, fp, asr #1 │ │ │ │ - submi pc, r8, #48, 10 @ 0xc000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [lr], #-1776 @ 0xfffff910 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - submi pc, r8, #56, 10 @ 0xe000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #16 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq pc, r9, #64, 14 @ 0x1000000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq sp, [r9, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r4, [lr], #-1568 @ 0xfffff9e0 │ │ │ │ + andmi r0, r0, fp, asr #1 │ │ │ │ + submi pc, r8, #48, 10 @ 0xc000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r4, [lr], #-1776 @ 0xfffff910 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi pc, r8, #56, 10 @ 0xe000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r4], #1312 @ 0x520 │ │ │ │ andmi r0, r0, r5 │ │ │ │ submi r7, lr, #200, 10 @ 0x32000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #3280 @ 0xcd0 │ │ │ │ andmi r0, r0, r6, asr r0 │ │ │ │ submi r7, lr, #204, 10 @ 0x33000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #112, 18 @ 0x1c0000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-2792 @ 0xfffff518 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-2800 @ 0xfffff510 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r3, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-624 @ 0xfffffd90 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq sp, r0, asr #27 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-2808 @ 0xfffff508 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #3368 @ 0xd28 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #80, 10 @ 0x14000000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-624 @ 0xfffffd90 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq sp, r0, asr #27 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r7, #16, 24 @ 0x1000 │ │ │ │ + strhmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #3424 @ 0xd60 │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ submi pc, r8, #88, 10 @ 0x16000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r3], #3520 @ 0xdc0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #96, 10 @ 0x18000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4], #3184 @ 0xc70 │ │ │ │ andmi r0, r0, sl, asr #32 │ │ │ │ submi pc, r8, #120, 10 @ 0x1e000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4], #3264 @ 0xcc0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #128, 10 @ 0x20000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r4], #168 @ 0xa8 │ │ │ │ andmi r0, r0, r0, rrx │ │ │ │ submi pc, r8, #136, 10 @ 0x22000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r4], #264 @ 0x108 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - submi pc, r8, #144, 10 @ 0x24000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2296 @ 0xfffff708 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2360 @ 0xfffff6c8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, asr #30 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [r4], #264 @ 0x108 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi pc, r8, #144, 10 @ 0x24000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r1], #2512 @ 0x9d0 │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ submi pc, r8, #152, 10 @ 0x26000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r1], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #160, 10 @ 0x28000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r4], #1320 @ 0x528 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ submi pc, r8, #168, 10 @ 0x2a000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r0], #-1888 @ 0xfffff8a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ submi pc, r8, #176, 10 @ 0x2c000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r0], #-1872 @ 0xfffff8b0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ submi pc, r8, #184, 10 @ 0x2e000000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-2544 @ 0xfffff610 @ │ │ │ │ - andmi r0, r0, fp, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r0], #-1856 @ 0xfffff8c0 │ │ │ │ andmi r0, r0, sl │ │ │ │ submi pc, r8, #192, 10 @ 0x30000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-816 @ 0xfffffcd0 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + ldrbeq pc, [r8], #-2544 @ 0xfffff610 @ │ │ │ │ + andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r0], #-1896 @ 0xfffff898 │ │ │ │ andmi r0, r0, r6 │ │ │ │ submi pc, r8, #200, 10 @ 0x32000000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-816 @ 0xfffffcd0 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r0], #-1904 @ 0xfffff890 │ │ │ │ andmi r0, r0, r1 │ │ │ │ submi pc, r8, #208, 10 @ 0x34000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r4], #1416 @ 0x588 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #216, 10 @ 0x36000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3], #88 @ 0x58 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ submi pc, r8, #224, 10 @ 0x38000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3], #312 @ 0x138 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #232, 10 @ 0x3a000000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-2464 @ 0xfffff660 @ │ │ │ │ - andmi r0, r0, fp, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq ip, fp, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #16, 24 @ 0x1000 │ │ │ │ - strhmi r0, [r0], -r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4], #2944 @ 0xb80 │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ submi pc, r8, #240, 10 @ 0x3c000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-2760 @ 0xfffff538 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ + ldrbeq pc, [r8], #-2464 @ 0xfffff660 @ │ │ │ │ + andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-1488 @ 0xfffffa30 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #248, 28 @ 0xf80 │ │ │ │ + rsbseq fp, fp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r0], #-1912 @ 0xfffff888 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ submi pc, r8, #248, 10 @ 0x3e000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-2808 @ 0xfffff508 │ │ │ │ + ldrbeq ip, [r8], #-2760 @ 0xfffff538 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq lr, r8, lsr r0 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4], #3128 @ 0xc38 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, r8, #0, 12 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r4], #3472 @ 0xd90 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ submi pc, r8, #8, 12 @ 0x800000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r3, [r4], #3584 @ 0xe00 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - submi pc, r8, #16, 12 @ 0x1000000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #80, 22 @ 0x14000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-2856 @ 0xfffff4d8 │ │ │ │ + ldrbeq ip, [r8], #-2808 @ 0xfffff508 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq lr, r8, lsr r0 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r1], #4032 @ 0xfc0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi pc, r8, #24, 12 @ 0x1800000 │ │ │ │ + ldreq r3, [r4], #3584 @ 0xe00 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi pc, r8, #16, 12 @ 0x1000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r1], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ + submi pc, r8, #24, 12 @ 0x1800000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq sl, [sp], #872 @ 0x368 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ subsmi r8, ip, #248, 6 @ 0xe0000003 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq ip, [r8], #-2856 @ 0xfffff4d8 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, pc, #56, 4 @ 0x80000003 │ │ │ │ andmi r2, r0, r4, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-2904 @ 0xfffff4a8 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq sp, r8, lsl #26 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, pc, #64 @ 0x40 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-528 @ 0xfffffdf0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r1, [pc], #3120 @ 16d0ec4 <__bss_end__@@Base+0x874108> │ │ │ │ - andmi r0, r0, r9, ror ip │ │ │ │ - submi pc, r8, #48, 12 @ 0x3000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-2944 @ 0xfffff480 │ │ │ │ + ldrbeq ip, [r8], #-2904 @ 0xfffff4a8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq sp, r8, lsl #26 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [pc], #2224 @ 16d0ee4 <__bss_end__@@Base+0x874128> │ │ │ │ + streq r1, [pc], #3120 @ 16d0ea4 <__bss_end__@@Base+0x8740e8> │ │ │ │ + andmi r0, r0, r9, ror ip │ │ │ │ + submi pc, r8, #48, 12 @ 0x3000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r2, [pc], #2224 @ 16d0eb4 <__bss_end__@@Base+0x8740f8> │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ submi pc, r8, #56, 12 @ 0x3800000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #32, 16 @ 0x200000 │ │ │ │ + rsbseq ip, fp, #176, 14 @ 0x2c00000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq ip, [r8], #-2944 @ 0xfffff480 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r2, [pc], #3984 @ 16d0f08 <__bss_end__@@Base+0x87414c> │ │ │ │ + streq r2, [pc], #3984 @ 16d0ee8 <__bss_end__@@Base+0x87412c> │ │ │ │ submi r7, lr, #52, 26 @ 0xd00 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r2, [pc], #3952 @ 16d0ef4 <__bss_end__@@Base+0x874138> │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + submi r7, lr, #76, 26 @ 0x1300 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r2, [pc], #2280 @ 16d0f04 <__bss_end__@@Base+0x874148> │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + submi pc, r8, #80, 12 @ 0x5000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2984 @ 0xfffff458 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, lsr r9 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r2, [pc], #3952 @ 16d0f34 <__bss_end__@@Base+0x874178> │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - submi r7, lr, #76, 26 @ 0x1300 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [pc], #2280 @ 16d0f44 <__bss_end__@@Base+0x874188> │ │ │ │ + ldrteq ip, [r4], #3160 @ 0xc58 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - submi pc, r8, #80, 12 @ 0x5000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sl, [sp], #912 @ 0x390 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ submi pc, r8, #88, 12 @ 0x5800000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-3032 @ 0xfffff428 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r7, [r8], #3592 @ 0xe08 │ │ │ │ submi pc, r8, #96, 12 @ 0x6000000 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r7, [r8], #3560 @ 0xde8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ submi pc, r8, #104, 12 @ 0x6800000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq ip, [r8], #-3032 @ 0xfffff428 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r8], #3512 @ 0xdb8 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ submi pc, r8, #112, 12 @ 0x7000000 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r7, [r8], #3600 @ 0xe10 │ │ │ │ + submi pc, r8, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r1, lsl #6 │ │ │ │ + andle r0, r0, r3 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq sp, [r9, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r7, [r8], #3600 @ 0xe10 │ │ │ │ - submi pc, r8, #120, 12 @ 0x7800000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrteq r1, [r5], #3720 @ 0xe88 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi r8, ip, #188, 2 @ 0x2f │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #128, 26 @ 0x2000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-3120 @ 0xfffff3d0 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r1, lsl #6 │ │ │ │ - andle r0, r0, r3 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + ldreq r2, [r1], #2416 @ 0x970 │ │ │ │ + andmi r0, r0, sl, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-1104 @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r8], #1072 @ 0x430 │ │ │ │ andmi r0, r0, fp, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-3160 @ 0xfffff3a8 │ │ │ │ + ldrbeq ip, [r8], #-3120 @ 0xfffff3d0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrdeq r6, [fp, #168]! @ 0xa8 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r8], #224 @ 0xe0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r7, [r8], #400 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r7, [r8], #368 @ 0x170 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-3200 @ 0xfffff380 │ │ │ │ - andmi r0, r0, r0, asr r0 │ │ │ │ + ldrbeq ip, [r8], #-3160 @ 0xfffff3a8 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrdeq r6, [fp, #168]! @ 0xa8 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r8], #280 @ 0x118 │ │ │ │ andmi r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r0], #-1992 @ 0xfffff838 │ │ │ │ andmi r8, r0, r3, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-3280 @ 0xfffff330 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r7, [r1], #-304 @ 0xfffffed0 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq sp, r0, ror fp │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r1], #2416 @ 0x970 │ │ │ │ - andmi r0, r0, sl, lsl #4 │ │ │ │ + ldrbeq ip, [r8], #-3200 @ 0xfffff380 │ │ │ │ + andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r1], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r2, [r1], #2352 @ 0x930 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ rsbmi r2, r0, #132, 28 @ 0x840 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-3328 @ 0xfffff300 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + ldrbeq ip, [r8], #-3280 @ 0xfffff330 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - streq sp, [pc], #1272 @ 16d111c <__bss_end__@@Base+0x874360> │ │ │ │ + streq sp, [pc], #1272 @ 16d10cc <__bss_end__@@Base+0x874310> │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq sp, r0, ror fp │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r8], #1760 @ 0x6e0 │ │ │ │ andmi r0, r0, r4, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r8], #904 @ 0x388 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ submi pc, r8, #224, 14 @ 0x3800000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq ip, [r8], #-3328 @ 0xfffff300 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r6, [r8], #1064 @ 0x428 │ │ │ │ submi pc, r8, #232, 14 @ 0x3a00000 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r6, [r8], #1032 @ 0x408 │ │ │ │ andpl r0, r0, r7 │ │ │ │ submi pc, r8, #240, 14 @ 0x3c00000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq sp, r8, asr fp │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r8], #960 @ 0x3c0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ submi pc, r8, #248, 14 @ 0x3e00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r1], #2352 @ 0x930 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi pc, r8, #0, 16 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r1], #2360 @ 0x938 │ │ │ │ andmi r0, r0, fp │ │ │ │ + submi pc, r8, #0, 16 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r2, [r1], #2376 @ 0x948 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ submi pc, r8, #8, 16 @ 0x80000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-2744 @ 0xfffff548 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + mvneq sp, r8, asr fp │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [r8], #2432 @ 0x980 │ │ │ │ @ instruction: 0x40000cb3 │ │ │ │ submi pc, r8, #16, 16 @ 0x100000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r8], #1592 @ 0x638 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ submi pc, r8, #24, 16 @ 0x180000 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r5, [r8], #1752 @ 0x6d8 │ │ │ │ submi pc, r8, #32, 16 @ 0x200000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-2744 @ 0xfffff548 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [r8], #1720 @ 0x6b8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ submi pc, r8, #40, 16 @ 0x280000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r8, asr #6 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #144, 18 @ 0x240000 │ │ │ │ + rsbseq ip, fp, #32, 18 @ 0x80000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r8], #1648 @ 0x670 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r1], #2376 @ 0x948 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r2, [r1], #2400 @ 0x960 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r8, asr #6 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq sl, [sp], #1192 @ 0x4a8 │ │ │ │ + mulmi r0, r1, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r8], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, r4, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, asr r0 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r8], #2936 @ 0xb78 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r8, [r8], #3096 @ 0xc18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-2312 @ 0xfffff6f8 @ │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r8, [r8], #3064 @ 0xbf8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, ror r0 │ │ │ │ + mvneq r5, r8, asr r0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r8], #2992 @ 0xbb0 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sl, [sp], #1232 @ 0x4d0 │ │ │ │ - mulmi r0, r1, r2 │ │ │ │ + ldreq sl, [sp], #1856 @ 0x740 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-2312 @ 0xfffff6f8 @ │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sl, [sp], #1896 @ 0x768 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + ldrteq pc, [r9], #2400 @ 0x960 @ │ │ │ │ + andmi r0, r0, sl, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - @ instruction: 0x01e95098 │ │ │ │ + mvneq r5, r8, ror r0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [r8], #3104 @ 0xc20 │ │ │ │ @ instruction: 0x40000cb3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [r8], #2264 @ 0x8d8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq sp, r8, ror ip │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r4, [r8], #2424 @ 0x978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strheq r5, [r9, #8]! │ │ │ │ + @ instruction: 0x01e95098 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #24, 22 @ 0x6000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r4, [r8], #2392 @ 0x958 │ │ │ │ andpl r0, r0, r7 │ │ │ │ submi r0, pc, #96, 20 @ 0x60000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq sp, r8, ror ip │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-784 @ 0xfffffcf0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strheq r5, [r9, #8]! │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [r8], #2320 @ 0x910 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrdeq r5, [r9, #8]! │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r7, [r8], #3672 @ 0xe58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #96, 8 @ 0x60000000 │ │ │ │ + rsbeq r4, fp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq sp, r0, lsl #27 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + ldrdeq r5, [r9, #8]! │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [r8], #-3424 @ 0xfffff2a0 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strdeq r5, [r9, #8]! │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r8], #-864 @ 0xfffffca0 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq sp, r0, lsl #27 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r3], #3144 @ 0xc48 │ │ │ │ andmi r0, r0, sp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strdeq r5, [r9, #8]! │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r3], #3288 @ 0xcd8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r4, [r6], #640 @ 0x280 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq lr, [sp], #1328 @ 0x530 │ │ │ │ + andmi r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl r1 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #240, 12 @ 0xf000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1620060,48 +1620065,48 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, lsl #30 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r4, [r6], #640 @ 0x280 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + ldreq lr, [sp], #1704 @ 0x6a8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsr r1 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrteq pc, [r9], #2400 @ 0x960 @ │ │ │ │ - andmi r0, r0, sl, asr #1 │ │ │ │ + strteq sl, [r9], #3736 @ 0xe98 │ │ │ │ + andmi r0, r0, ip, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [sp], #1368 @ 0x558 │ │ │ │ - andmi r0, r0, r8, ror r1 │ │ │ │ + streq r4, [r6], #648 @ 0x288 │ │ │ │ + andmi r0, r0, sp, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [sp], #1744 @ 0x6d0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq fp, fp, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, asr r1 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #208, 12 @ 0xd000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #224, 12 @ 0xe000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r4, [r6], #648 @ 0x288 │ │ │ │ - andmi r0, r0, sp, lsl ip │ │ │ │ + streq r4, [r6], #3752 @ 0xea8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror r1 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #176, 12 @ 0xb000000 │ │ │ │ @@ -1620112,106 +1620117,106 @@ │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #192, 12 @ 0xc000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ + rsbseq ip, fp, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e95198 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r4, [r6], #3752 @ 0xea8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r4, [r6], #3984 @ 0xf90 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strheq r5, [r9, #24]! │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-2288 @ 0xfffff710 @ │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r4, [r6], #3920 @ 0xf50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #3736 @ 0xe98 │ │ │ │ - andmi r0, r0, ip, lsl #5 │ │ │ │ + strteq fp, [r9], #296 @ 0x128 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrdeq r5, [r9, #24]! │ │ │ │ + strheq r5, [r9, #24]! │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r4, [r6], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-2288 @ 0xfffff710 @ │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r8], #-936 @ 0xfffffc58 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [r0], #-168 @ 0xffffff58 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strdeq r5, [r9, #24]! │ │ │ │ + ldrdeq r5, [r9, #24]! │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r8], #-944 @ 0xfffffc50 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-2272 @ 0xfffff720 @ │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r8], #-952 @ 0xfffffc48 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r8], #-976 @ 0xfffffc30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, lsl r2 │ │ │ │ + strdeq r5, [r9, #24]! │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r8], #-984 @ 0xfffffc28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-2272 @ 0xfffff720 @ │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r8], #-992 @ 0xfffffc20 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-1688 @ 0xfffff968 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r5, r8, lsl r2 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r4, [r6], #3864 @ 0xf18 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r4, [r6], #3808 @ 0xee0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r4, [r6], #3904 @ 0xf40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsr r2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #144, 12 @ 0x9000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1620219,457 +1620224,445 @@ │ │ │ │ @ instruction: 0x01e9f390 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #160, 12 @ 0xa000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r4, [r6], #3864 @ 0xf18 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, asr r2 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r4, [r6], #3808 @ 0xee0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r4, [r6], #3904 @ 0xf40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq fp, [r9], #296 @ 0x128 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq r5, [sp], #3128 @ 0xc38 │ │ │ │ + andmi r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, ror r2 │ │ │ │ + mvneq r5, r8, asr r2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #2024 @ 0x7e8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r0, lsl #7 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #2032 @ 0x7f0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r5, [sp], #3128 @ 0xc38 │ │ │ │ - andmi r0, r0, r3, lsl #1 │ │ │ │ + ldreq r0, [pc], #1784 @ 16d1704 <__bss_end__@@Base+0x874948> │ │ │ │ + andmi r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - @ instruction: 0x01e95298 │ │ │ │ + mvneq r5, r8, ror r2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #1824 @ 16d1774 <__bss_end__@@Base+0x8749b8> │ │ │ │ - andmi r0, r0, r7, ror r1 │ │ │ │ + ldreq lr, [sp], #1312 @ 0x520 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r0, lsl #7 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [sp], #1352 @ 0x548 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + ldreq lr, [sp], #1040 @ 0x410 │ │ │ │ + ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r6], #0 │ │ │ │ andmi r1, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strheq r5, [r9, #40]! @ 0x28 │ │ │ │ + @ instruction: 0x01e95298 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [pc], #1112 @ 16d17b4 <__bss_end__@@Base+0x8749f8> │ │ │ │ + streq sp, [pc], #1112 @ 16d1774 <__bss_end__@@Base+0x8749b8> │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r8, ror #6 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r6], #32 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r6, [r6], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrdeq r5, [r9, #40]! @ 0x28 │ │ │ │ + strheq r5, [r9, #40]! @ 0x28 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r6, [r6], #160 @ 0xa0 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r8, ror #6 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r6], #88 @ 0x58 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ rsbmi r0, sl, #184, 14 @ 0x2e00000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #216, 16 @ 0xd80000 │ │ │ │ + rsbseq ip, fp, #104, 16 @ 0x680000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strdeq r5, [r9, #40]! @ 0x28 │ │ │ │ + ldrdeq r5, [r9, #40]! @ 0x28 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r4, [r6], #3976 @ 0xf88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r0, ror #6 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [sp], #1080 @ 0x438 │ │ │ │ - ldrdmi r0, [r0], -r7 │ │ │ │ + ldreq lr, [sp], #1256 @ 0x4e8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [sp], #1296 @ 0x510 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + ldreq r0, [pc], #2160 @ 16d1824 <__bss_end__@@Base+0x874a68> │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, lsl r3 │ │ │ │ + strdeq r5, [r9, #40]! @ 0x28 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [lr], #-3352 @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r0, ror #6 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [lr], #-2072 @ 0xfffff7e8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, lsr r3 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ ldrbteq ip, [lr], #-2296 @ 0xfffff708 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r5, r8, lsl r3 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq ip, fp, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-1256 @ 0xfffffb18 @ │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ ldrbteq ip, [lr], #-2232 @ 0xfffff748 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, asr r3 │ │ │ │ + mvneq r5, r8, lsr r3 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #2200 @ 16d1914 <__bss_end__@@Base+0x874b58> │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + strteq r5, [sp], #3264 @ 0xcc0 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ subsmi r1, r6, #176, 2 @ 0x2c │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ ldrbteq ip, [lr], #-2208 @ 0xfffff760 │ │ │ │ subsmi r1, r6, #180, 2 @ 0x2d │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-1256 @ 0xfffffb18 @ │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ ldrbteq ip, [lr], #-2176 @ 0xfffff780 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, ror r3 │ │ │ │ + mvneq r5, r8, asr r3 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [lr], #-2128 @ 0xfffff7b0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ ldrbteq ip, [lr], #-2216 @ 0xfffff758 │ │ │ │ submi r1, r9, #196, 26 @ 0x3100 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-1240 @ 0xfffffb28 @ │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-728 @ 0xfffffd28 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - @ instruction: 0x01e95398 │ │ │ │ + mvneq r5, r8, ror r3 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r5, [sp], #3264 @ 0xcc0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq sl, [ip], #3000 @ 0xbb8 │ │ │ │ andmi r0, r0, r9, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [pc], #-2568 @ 16d19c4 <__bss_end__@@Base+0x874c08> │ │ │ │ + strteq sl, [ip], #3304 @ 0xce8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-1240 @ 0xfffffb28 @ │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq sp, [pc], #-2568 @ 16d1984 <__bss_end__@@Base+0x874bc8> │ │ │ │ andmi r0, r0, r0, lsl #22 │ │ │ │ rsbmi r4, r0, #16, 10 @ 0x4000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strheq r5, [r9, #56]! @ 0x38 │ │ │ │ + @ instruction: 0x01e95398 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq lr, [pc], #-1288 @ 16d19e4 <__bss_end__@@Base+0x874c28> │ │ │ │ + ldrbteq lr, [pc], #-1288 @ 16d19b4 <__bss_end__@@Base+0x874bf8> │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbmi r4, r0, #20, 10 @ 0x5000000 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - ldrbteq lr, [pc], #-1512 @ 16d19f4 <__bss_end__@@Base+0x874c38> │ │ │ │ + ldrbteq lr, [pc], #-1512 @ 16d19c4 <__bss_end__@@Base+0x874c08> │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-1224 @ 0xfffffb38 @ │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + strheq r5, [r9, #56]! @ 0x38 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - ldrbteq lr, [pc], #-1448 @ 16d1a18 <__bss_end__@@Base+0x874c5c> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrdeq r5, [r9, #56]! @ 0x38 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + ldrbteq lr, [pc], #-1448 @ 16d19e8 <__bss_end__@@Base+0x874c2c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [ip], #3304 @ 0xce8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq sl, [ip], #3360 @ 0xd20 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-1224 @ 0xfffffb38 @ │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - ldrbteq lr, [pc], #-1424 @ 16d1a48 <__bss_end__@@Base+0x874c8c> │ │ │ │ + ldrbteq lr, [pc], #-1424 @ 16d1a18 <__bss_end__@@Base+0x874c5c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strdeq r5, [r9, #56]! @ 0x38 │ │ │ │ + ldrdeq r5, [r9, #56]! @ 0x38 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - ldrbteq lr, [pc], #-1392 @ 16d1a64 <__bss_end__@@Base+0x874ca8> │ │ │ │ + ldrbteq lr, [pc], #-1392 @ 16d1a34 <__bss_end__@@Base+0x874c78> │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq lr, [pc], #-1344 @ 16d1a74 <__bss_end__@@Base+0x874cb8> │ │ │ │ + ldrbteq lr, [pc], #-1344 @ 16d1a44 <__bss_end__@@Base+0x874c88> │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strdeq r5, [r9, #56]! @ 0x38 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - ldrbteq lr, [pc], #-1432 @ 16d1a88 <__bss_end__@@Base+0x874ccc> │ │ │ │ + ldrbteq lr, [pc], #-1432 @ 16d1a68 <__bss_end__@@Base+0x874cac> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [sp], #3928 @ 0xf58 │ │ │ │ + andmi r0, r0, sp, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [sp], #4024 @ 0xfb8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3712 @ 0xfffff180 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl r4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [ip], #3360 @ 0xd20 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [sp], #3968 @ 0xf80 │ │ │ │ - andmi r0, r0, sp, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r1, [sp], #4072 @ 0xfe8 │ │ │ │ andmi r0, r0, r5, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r5, r8, lsr r4 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [sp], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r1, [sp], #3960 @ 0xf78 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r5, r8, lsr r4 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r1, [sp], #3896 @ 0xf38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-3696 @ 0xfffff190 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [sp], #4064 @ 0xfe0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq r4, [ip], #0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ subsmi r1, r6, #96, 6 @ 0x80000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-3192 @ 0xfffff388 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-3696 @ 0xfffff190 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r2, [sp], #2936 @ 0xb78 │ │ │ │ subsmi r1, r6, #100, 6 @ 0x90000001 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r2, [sp], #2904 @ 0xb58 │ │ │ │ andpl r0, r0, r7 │ │ │ │ rsbmi r4, r0, #72, 12 @ 0x4800000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #216, 22 @ 0x36000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-2392 @ 0xfffff6a8 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [sp], #2856 @ 0xb28 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ rsbmi r4, r0, #76, 12 @ 0x4c00000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r1, [sp], #3880 @ 0xf28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r0, lsl #6 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r4, [ip], #0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r7, [sl], #3024 @ 0xbd0 │ │ │ │ strhmi r0, [r0], -r2 │ │ │ │ rsbsmi r9, lr, #152, 20 @ 0x98000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-2392 @ 0xfffff6a8 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - streq sp, [pc], #1216 @ 16d1bec <__bss_end__@@Base+0x874e30> │ │ │ │ + streq sp, [pc], #1216 @ 16d1b9c <__bss_end__@@Base+0x874de0> │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r7, [sl], #3208 @ 0xc88 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r0, lsl #6 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [ip], #2848 @ 0xb20 │ │ │ │ strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [sp], #1560 @ 0x618 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbmi r1, pc, #192, 14 @ 0x3000000 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r0, asr r9 │ │ │ │ - andmi r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq pc, [ip], #2736 @ 0xab0 │ │ │ │ andpl r0, r0, fp │ │ │ │ rsbmi r1, pc, #196, 14 @ 0x3100000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq pc, [ip], #2672 @ 0xa70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strdeq pc, [r9, #32]! │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r3], #-504 @ 0xfffffe08 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r4, r0, asr r9 │ │ │ │ + andmi r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r3], #-488 @ 0xfffffe18 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1200 @ 0xfffffb50 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strdeq pc, [r9, #32]! │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1216 @ 0xfffffb40 @ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2440 @ 0xfffff678 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrdeq pc, [r9, #120]! @ 0x78 │ │ │ │ - andmi r0, r0, pc, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #136, 22 @ 0x22000 │ │ │ │ + rsbeq r4, fp, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r3], #-472 @ 0xfffffe28 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r6, r8, asr #21 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r3], #-512 @ 0xfffffe00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrdeq pc, [r9, #120]! @ 0x78 │ │ │ │ + andmi r0, r0, pc, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r3], #-520 @ 0xfffffdf8 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ andseq r6, lr, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r6, r8, asr #21 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r7, [sl], #3208 @ 0xc88 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq r3, [sp], #480 @ 0x1e0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r0, [sp], #1696 @ 0x6a0 │ │ │ │ submi r3, r0, #252, 24 @ 0xfc00 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r0, [sp], #1664 @ 0x680 │ │ │ │ andpl r0, r0, r7 │ │ │ │ submi r3, r0, #0, 26 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [sp], #1616 @ 0x650 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strdeq r4, [r9, #120]! @ 0x78 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strheq r6, [fp, #168]! @ 0xa8 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r3], #-528 @ 0xfffffdf0 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq pc, [ip], #2656 @ 0xa60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #16, 30 @ 0x40 │ │ │ │ + rsbseq fp, fp, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strdeq r4, [r9, #120]! @ 0x78 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strheq r6, [fp, #168]! @ 0xa8 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #480 @ 0x1e0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + strteq r3, [sp], #488 @ 0x1e8 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sp, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #200, 14 @ 0x3200000 │ │ │ │ @@ -1620679,297 +1620672,309 @@ │ │ │ │ ldrbeq r3, [ip], #-2448 @ 0xfffff670 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [r0], #-528 @ 0xfffffdf0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-3736 @ 0xfffff168 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-1960 @ 0xfffff858 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r5], #608 @ 0x260 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #96 @ 0x60 │ │ │ │ + rsbseq pc, pc, #64 @ 0x40 │ │ │ │ andmi r0, r0, r1, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #8, 2 │ │ │ │ + rsbseq pc, pc, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-3736 @ 0xfffff168 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq ip, [r8], #-1960 @ 0xfffff858 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #64, 2 │ │ │ │ + rsbseq pc, pc, #32, 2 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #152, 2 @ 0x26 │ │ │ │ + rsbseq pc, pc, #120, 2 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #488 @ 0x1e8 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq lr, [ip], #2240 @ 0x8c0 │ │ │ │ andmi r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq sp, r0, asr #30 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq lr, [ip], #2512 @ 0x9d0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-2248 @ 0xfffff738 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [pc], #1768 @ 16d1e54 <__bss_end__@@Base+0x875098> │ │ │ │ + andmi r0, r0, fp │ │ │ │ + subsmi r8, ip, #8, 22 @ 0x2000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, pc, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r8, ip, #12, 22 @ 0x3000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq sp, r0, asr #30 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-2248 @ 0xfffff738 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sp, [ip], #1296 @ 0x510 │ │ │ │ andmi r0, r0, r1, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [ip], #216 @ 0xd8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbmi r1, pc, #112, 18 @ 0x1c0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - @ instruction: 0x01e9dc90 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r8, lsl #27 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ mvneq ip, r0, asr #2 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - @ instruction: 0x01e9fd98 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + @ instruction: 0x01e9dc90 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r8, lsl #27 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-472 @ 0xfffffe28 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2456 @ 0xfffff668 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + @ instruction: 0x01e9fd98 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2464 @ 0xfffff660 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - eoreq r8, fp, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r7, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r7, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #160, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + eoreq r8, fp, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1552 @ 0xfffff9f0 @ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-1400 @ 0xfffffa88 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1336 @ 0xfffffac8 │ │ │ │ + rsbeq r0, r8, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - subsmi r8, ip, #8, 22 @ 0x2000 │ │ │ │ + subsmi r8, ip, #80, 24 @ 0x5000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - subsmi r8, ip, #12, 22 @ 0x3000 │ │ │ │ + subsmi r8, ip, #84, 24 @ 0x5400 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r2, r0, lsl #18 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + ldrbeq ip, [r8], #-1400 @ 0xfffffa88 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r2, r0, lsl #18 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r0, ror r7 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #0, 28 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq fp, r8, lsr fp │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r4, r0, ror r7 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq fp, r8, lsr fp │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #192, 26 @ 0x3000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #0, 8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #16, 30 @ 0x40 │ │ │ │ + rsbseq pc, pc, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #8, 30 │ │ │ │ + rsbseq pc, pc, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sl, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r7, r2, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-720 @ 0xfffffd30 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sl, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sl, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - subsmi r8, ip, #80, 24 @ 0x5000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-1560 @ 0xfffff9e8 @ │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - subsmi r8, ip, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-752 @ 0xfffffd10 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-1560 @ 0xfffff9e8 @ │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, sl, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r2, [r5, #128]! @ 0x80 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-784 @ 0xfffffcf0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, sl, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #24, 28 @ 0x180 │ │ │ │ + rsbeq r1, sl, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbeq r1, sl, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sl, #216, 12 @ 0xd800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #56, 28 @ 0x380 │ │ │ │ + strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sl, #168, 4 @ 0x8000000a │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [pc], #-2048 @ 16d2254 <__bss_end__@@Base+0x875498> │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, r7, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #184, 18 @ 0x2e0000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #0, 28 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r0, ror #17 │ │ │ │ @@ -1620983,320 +1620988,320 @@ │ │ │ │ eoreq r9, r4, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-288 @ 0xfffffee0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, sl, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #240, 14 @ 0x3c00000 │ │ │ │ + mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #192, 26 @ 0x3000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sp, r3, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, r3, #144, 4 │ │ │ │ + andmi r0, r0, r2, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq sp, r3, #88, 6 @ 0x60000001 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, sl, #24, 18 @ 0x60000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r3, #184, 2 @ 0x2e │ │ │ │ + strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sl, #0, 16 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r3, #112, 4 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r3, #144, 14 @ 0x2400000 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq sp, [ip], #1184 @ 0x4a0 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - rsbmi r1, pc, #116, 18 @ 0x1d0000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-248 @ 0xffffff08 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq sp, [ip], #1120 @ 0x460 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r3, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + rsbseq ip, r3, #120, 30 @ 0x1e0 │ │ │ │ + ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #1808 @ 16d2364 <__bss_end__@@Base+0x8755a8> │ │ │ │ - andmi r0, r0, fp │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq lr, [ip], #352 @ 0x160 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq lr, [ip], #320 @ 0x140 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #248, 24 @ 0xf800 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2976 @ 0xfffff460 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [pc], #464 @ 16d23a4 <__bss_end__@@Base+0x8755e8> │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #248, 18 @ 0x3e0000 │ │ │ │ + ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq lr, [ip], #272 @ 0x110 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #208, 20 @ 0xd0000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq sp, [ip], #1104 @ 0x450 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr ip @ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #208, 22 @ 0x34000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r1, [ip], #3984 @ 0xf90 │ │ │ │ - ldrdmi r0, [r0], -r0 @ │ │ │ │ + rsbeq r9, r9, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r2, [ip], #96 @ 0x60 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - submi r3, r0, #172, 28 @ 0xac0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #56, 28 @ 0x380 │ │ │ │ - strdmi r0, [r0], -sp │ │ │ │ + rsbeq r9, r9, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq lr, r3, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, lsr #31 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r7, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq lr, r3, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sl, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1592 @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #240, 14 @ 0x3c00000 │ │ │ │ - mulmi r0, r9, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sl, #168, 4 @ 0x8000000a │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq lr, r3, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #144, 4 │ │ │ │ - andmi r0, r0, r2, asr #1 │ │ │ │ + rsbseq lr, r3, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1616 @ 0xfffff9b0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq sp, r3, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3104 @ 0xfffff3e0 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #184, 2 @ 0x2e │ │ │ │ - strhmi r0, [r0], -r7 │ │ │ │ + rsbseq sp, r3, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #112, 4 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq sp, r3, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1664 @ 0xfffff980 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #144, 14 @ 0x2400000 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ + rsbseq sp, r3, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq sp, r3, #136 @ 0x88 │ │ │ │ + mulmi r0, sp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #120, 30 @ 0x1e0 │ │ │ │ - ldrdmi r0, [r0], -r0 @ │ │ │ │ + rsbseq sp, r3, #40, 2 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1712 @ 0xfffff950 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq sp, r3, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl r2 @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r1, #200, 28 @ 0xc80 │ │ │ │ + rsbseq r7, r1, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r1, #224, 28 @ 0xe00 │ │ │ │ + rsbseq r7, r1, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r1, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1760 @ 0xfffff920 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #48, 30 @ 0xc0 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r0, r8, #168, 18 @ 0x2a0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r0, r8, #140, 18 @ 0x230000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r0, r8, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #240 @ 0xf0 │ │ │ │ + rsbeq sl, pc, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1800 @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r0, r8, #164, 18 @ 0x290000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3488 @ 0xfffff260 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #56, 14 @ 0xe00000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r0, r8, #196, 18 @ 0x310000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r0, r8, #168, 18 @ 0x2a0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r0 │ │ │ │ - submi r0, r8, #200, 18 @ 0x320000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1840 @ 0xfffff8d0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r0, r8, #192, 18 @ 0x300000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r0, r0, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, fp, #120, 2 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #224, 18 @ 0x380000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r0, r8, #196, 18 @ 0x310000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1888 @ 0xfffff8a0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq r2, r0, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3464 @ 0xfffff278 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq r9, r1, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #224, 4 │ │ │ │ + rsbseq r9, r1, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1936 @ 0xfffff870 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #88, 6 @ 0x60000001 │ │ │ │ + rsbseq r9, r1, #16, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #152, 30 @ 0x260 │ │ │ │ + rsbseq r8, r1, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #208, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1976 @ 0xfffff848 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq r9, r1, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3392 @ 0xfffff2c0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r9, r1, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq r9, r1, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2016 @ 0xfffff820 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #32, 6 @ 0x80000000 │ │ │ │ + rsbseq r9, r1, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #48, 6 @ 0xc0000000 │ │ │ │ + rsbseq r9, r1, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq r9, r1, #0, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2056 @ 0xfffff7f8 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #80, 6 @ 0x40000001 │ │ │ │ + rsbseq r9, r1, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3416 @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621304,15 +1621309,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2136 @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r0, r1, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #96 @ 0x60 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621320,83 +1621325,83 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2184 @ 0xfffff778 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #72, 14 @ 0x1200000 │ │ │ │ + rsbseq r5, r1, #224, 8 @ 0xe0000000 │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #104, 14 @ 0x1a00000 │ │ │ │ + rsbseq r0, r0, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, lsr pc │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, fp, #136, 2 @ 0x22 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #228, 18 @ 0x390000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #0, 8 │ │ │ │ + rsbeq fp, pc, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq ip, pc, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, r8, #24, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi fp, sl, #208, 28 @ 0xd00 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #16, 14 @ 0x400000 │ │ │ │ + rsbseq r2, r0, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq ip, pc, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r4, [r9, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #80, 2 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r0, r8, #252, 18 @ 0x3f0000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r0, r8, #224, 18 @ 0x380000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r0, r8, #0, 20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi r0, r8, #248, 18 @ 0x3e0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, pc, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq r9, r1, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621432,15 +1621437,15 @@ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #112, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #40, 2 │ │ │ │ + rsbeq r8, sp, #128, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1472 @ 0xfffffa40 @ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621452,23 +1621457,23 @@ │ │ │ │ andmi r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #216, 26 @ 0x3600 │ │ │ │ + rsbseq r8, r1, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #96, 28 @ 0x600 │ │ │ │ + rsbseq r8, r1, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #56, 30 @ 0xe0 │ │ │ │ + rsbseq r8, r1, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621476,151 +1621481,151 @@ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1440 @ 0xfffffa60 @ │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #72, 28 @ 0x480 │ │ │ │ + rsbseq r8, r1, #0, 26 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1352 @ 0xfffffab8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #48, 28 @ 0x300 │ │ │ │ + rsbseq r8, r1, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq pc, r0, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq pc, r0, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1392 @ 0xfffffa90 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #200, 2 @ 0x32 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r0, r8, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r0, r8, #252, 18 @ 0x3f0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #184, 22 @ 0x2e000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r0, r8, #28, 20 @ 0x1c000 │ │ │ │ + rsbseq fp, r8, #128, 18 @ 0x200000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1424 @ 0xfffffa70 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #168, 10 @ 0x2a000000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r8, r8, #8, 20 @ 0x8000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #248, 8 @ 0xf8000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r8, r8, #12, 20 @ 0xc000 │ │ │ │ + rsbseq r6, r8, #32, 30 @ 0x80 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r0, r8, #20, 20 @ 0x14000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #152, 30 @ 0x260 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r6, ip, #216, 12 @ 0xd800000 │ │ │ │ + andgt r0, r0, r7, lsr #32 │ │ │ │ + submi r8, r8, #164, 18 @ 0x290000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, r3, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r8, r8, #168, 18 @ 0x2a0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r4, r5, #248, 10 @ 0x3e000000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r0, r8, #48, 20 @ 0x30000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #216 @ 0xd8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r0, r8, #52, 20 @ 0x34000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #168 @ 0xa8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1440 @ 0xfffffa60 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #184 @ 0xb8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1488 @ 0xfffffa30 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #200 @ 0xc8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #56, 2 │ │ │ │ + rsbseq r4, r1, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #80, 2 │ │ │ │ + rsbseq r4, r1, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #0, 14 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - submi r8, r8, #116, 20 @ 0x74000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #8, 14 @ 0x200000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - submi r8, r8, #124, 20 @ 0x7c000 │ │ │ │ + rsbeq r5, sp, #0, 24 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #128, 6 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r0, r8, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq pc, sl, #136, 24 @ 0x8800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq ip, sl, #136, 20 @ 0x88000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #72, 14 @ 0x1200000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r0, r8, #176, 20 @ 0xb0000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #31 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1344 @ 0xfffffac0 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r8, sl, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r0, r8, #180, 20 @ 0xb4000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #176, 10 @ 0x2c000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #24, 14 @ 0x600000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r2, sl, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq ip, sl, #80, 22 @ 0x14000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r0, r8, #12, 22 @ 0x3000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #208, 12 @ 0xd000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r9, sl, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #224, 12 @ 0xe000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #36, 22 @ 0x9000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #104, 12 @ 0x6800000 │ │ │ │ + rsbseq r5, sl, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi r0, r8, #8, 22 @ 0x2000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq pc, r0, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2448 @ 0xfffff670 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621628,143 +1621633,143 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3672 @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #24, 8 @ 0x18000000 │ │ │ │ + rsbeq fp, pc, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #56, 20 @ 0x38000 │ │ │ │ - andmi r0, r0, r5, lsr #32 │ │ │ │ + rsbseq r7, r8, #40, 16 @ 0x280000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, sp, #224, 22 @ 0x38000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r0, r8, #32, 22 @ 0x8000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #240, 22 @ 0x3c000 │ │ │ │ + rsbeq fp, pc, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #16, 20 @ 0x10000 │ │ │ │ - andgt r0, r0, r2, lsr #32 │ │ │ │ - submi r0, r8, #80, 22 @ 0x14000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r0, r8, #84, 22 @ 0x15000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, sp, #240, 22 @ 0x3c000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #232 @ 0xe8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #204, 20 @ 0xcc000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2416 @ 0xfffff690 @ │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #248 @ 0xf8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #212, 20 @ 0xd4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #112, 28 @ 0x700 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r8, r8, #104, 22 @ 0x1a000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #184, 4 @ 0x8000000b │ │ │ │ + rsbseq r3, r0, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r8, r8, #108, 22 @ 0x1b000 │ │ │ │ + rsbseq r6, r9, #128, 6 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi r0, r8, #80, 22 @ 0x14000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3392 @ 0xfffff2c0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #104, 4 @ 0x80000006 │ │ │ │ + rsbseq r4, r0, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #216, 18 @ 0x360000 │ │ │ │ + rsbseq r8, r1, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #224, 18 @ 0x380000 │ │ │ │ + rsbseq r8, r1, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2400 @ 0xfffff6a0 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #232, 18 @ 0x3a0000 │ │ │ │ + rsbseq r8, r1, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #120, 30 @ 0x1e0 │ │ │ │ + rsbseq r8, r1, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #240, 18 @ 0x3c0000 │ │ │ │ + rsbseq r8, r1, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #0, 20 │ │ │ │ + rsbseq r8, r1, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror #13 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #144 @ 0x90 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #96, 30 @ 0x180 │ │ │ │ + rsbseq r8, r1, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq r8, r1, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1616 @ 0xfffff9b0 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #16, 20 @ 0x10000 │ │ │ │ + rsbseq r8, r1, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #24, 20 @ 0x18000 │ │ │ │ + rsbseq r8, r1, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #104, 2 │ │ │ │ + rsbseq r1, r0, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #160 @ 0xa0 │ │ │ │ + rsbeq r5, fp, #8, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, asr #23 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #216, 28 @ 0xd80 │ │ │ │ + rsbseq r8, r1, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #8, 30 │ │ │ │ + rsbseq r8, r1, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #32, 30 @ 0x80 │ │ │ │ + rsbseq r8, r1, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621851,30 +1621856,30 @@ │ │ │ │ rsbseq r0, r5, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #24, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #48, 6 @ 0xc0000000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r8, r8, #172, 22 @ 0x2b000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r8, r8, #176, 22 @ 0x2c000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #40, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #72 @ 0x48 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, lsl #20 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #208, 26 @ 0x3400 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1621883,48 +1621888,48 @@ │ │ │ │ eoreq r9, r4, #224, 26 @ 0x3800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror #21 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #88 @ 0x58 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #104 @ 0x68 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r5, fp, #64, 20 @ 0x40000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #24, 2 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq sl, ip, #8, 2 │ │ │ │ + rsbeq r5, fp, #120 @ 0x78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, ror #26 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #0, 4 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #136 @ 0x88 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #176, 24 @ 0xb000 │ │ │ │ + rsbeq r7, pc, #80, 2 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1736 @ 0xfffff938 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1621936,15 +1621941,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1768 @ 0xfffff918 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #192, 12 @ 0xc000000 │ │ │ │ + rsbseq r0, r1, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, lsr #27 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1621956,97 +1621961,97 @@ │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #168, 14 @ 0x2a00000 │ │ │ │ + rsbseq r0, r1, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #8, 20 @ 0x8000 │ │ │ │ + rsbseq r7, r0, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq pc, [r9, #136]! @ 0x88 @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2376 @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r7, r0, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #56, 16 @ 0x380000 │ │ │ │ + rsbeq pc, pc, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq pc, [r9, #136]! @ 0x88 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #152 @ 0x98 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #56, 2 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #192, 22 @ 0x30000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #72, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #196, 22 @ 0x31000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #192 @ 0xc0 │ │ │ │ + rsbeq sl, pc, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #88, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #104, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr r7 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r3, #184, 6 @ 0xe0000002 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #40 @ 0x28 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #88, 6 @ 0x60000001 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r0, r8, #196, 24 @ 0xc400 │ │ │ │ + rsbseq r7, r9, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, asr #14 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #80, 12 @ 0x5000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #200, 24 @ 0xc800 │ │ │ │ + rsbeq r5, fp, #56 @ 0x38 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #4, 24 @ 0x400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sl │ │ │ │ @@ -1622096,235 +1622101,235 @@ │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #184, 24 @ 0xb800 │ │ │ │ + rsbseq r8, r1, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #192, 24 @ 0xc000 │ │ │ │ + rsbseq r8, r1, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #200, 24 @ 0xc800 │ │ │ │ + rsbseq r8, r1, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #208, 24 @ 0xd000 │ │ │ │ + rsbseq r8, r1, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #224, 24 @ 0xe000 │ │ │ │ + rsbseq r8, r1, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3712 @ 0xfffff180 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2608 @ 0xfffff5d0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #160 @ 0xa0 │ │ │ │ + rsbseq r8, r1, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3720 @ 0xfffff178 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #120 @ 0x78 │ │ │ │ + rsbseq r8, r1, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #96 @ 0x60 │ │ │ │ + rsbseq r8, r1, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #248, 30 @ 0x3e0 │ │ │ │ + rsbseq r8, r1, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #0 │ │ │ │ + rsbseq r8, r1, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #8 │ │ │ │ + rsbseq r8, r1, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #16 │ │ │ │ + rsbseq r8, r1, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #32 │ │ │ │ + rsbseq r8, r1, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r0, asr #32 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #40 @ 0x28 │ │ │ │ + rsbseq r8, r1, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #48 @ 0x30 │ │ │ │ + rsbseq r8, r1, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #56 @ 0x38 │ │ │ │ + rsbseq r8, r1, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #64 @ 0x40 │ │ │ │ + rsbseq r8, r1, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #80 @ 0x50 │ │ │ │ + rsbseq r8, r1, #8, 30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #88 @ 0x58 │ │ │ │ + rsbseq r8, r1, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq sp, [r9, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #8, 2 │ │ │ │ + rsbseq r8, r1, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #224, 30 @ 0x380 │ │ │ │ + rsbseq r8, r1, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, lsl #11 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r8, r1, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r8, r1, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #176 @ 0xb0 │ │ │ │ + rsbseq r8, r1, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #232 @ 0xe8 │ │ │ │ + rsbseq r8, r1, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #240 @ 0xf0 │ │ │ │ + rsbseq r8, r1, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, asr #26 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #0, 2 │ │ │ │ + rsbseq r8, r1, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #48, 2 │ │ │ │ + rsbseq r8, r1, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #24, 2 │ │ │ │ + rsbseq r8, r1, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, asr #22 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #64, 2 │ │ │ │ + rsbseq r8, r1, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r8, r1, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #96, 12 @ 0x6000000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r8, r8, #164, 24 @ 0xa400 │ │ │ │ + rsbeq r5, fp, #8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #8, 24 @ 0x800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #216, 30 @ 0x360 │ │ │ │ + rsbseq r8, r1, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r0, ror #5 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #192, 4 │ │ │ │ + rsbseq r3, r0, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r8, r8, #168, 24 @ 0xa800 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #24 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r0, r8, #196, 24 @ 0xc400 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #184, 28 @ 0xb80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, fp, #152, 24 @ 0x9800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #88, 14 @ 0x1600000 │ │ │ │ + rsbseq r0, r0, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl #25 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #112, 2 │ │ │ │ + rsbseq r1, r0, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #88, 6 @ 0x60000001 │ │ │ │ + rsbseq r3, r0, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, asr #20 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #112, 4 │ │ │ │ + rsbseq r4, r0, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #8, 4 @ 0x80000000 │ │ │ │ + rsbseq r1, r0, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r9, r1, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #56, 16 @ 0x380000 │ │ │ │ + rsbseq r9, r1, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1622340,291 +1622345,291 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, lsl #24 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #184, 2 @ 0x2e │ │ │ │ + rsbeq r3, pc, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #200, 2 @ 0x32 │ │ │ │ + rsbeq r3, pc, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #24, 14 @ 0x600000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi ip, sl, #96 @ 0x60 │ │ │ │ + rsbseq sp, r7, #112, 14 @ 0x1c00000 │ │ │ │ + andgt r0, r0, r2 │ │ │ │ + submi fp, sl, #56, 30 @ 0xe0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi ip, sl, #100 @ 0x64 │ │ │ │ + rsbeq r8, ip, #208, 18 @ 0x340000 │ │ │ │ + andgt r0, r0, pc, lsr r0 │ │ │ │ + submi r0, r8, #240, 24 @ 0xf000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #48, 10 @ 0xc000000 │ │ │ │ + rsbeq ip, pc, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #0, 14 │ │ │ │ + rsbseq r2, r0, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r0, r8, #20, 26 @ 0x500 │ │ │ │ + rsbeq r8, ip, #144, 18 @ 0x240000 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + submi r0, r8, #244, 24 @ 0xf400 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1304 @ 0xfffffae8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r2, [r5, #136]! @ 0x88 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #24, 28 @ 0x180 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r8, ip, #80, 18 @ 0x140000 │ │ │ │ + andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #64, 16 @ 0x400000 │ │ │ │ + rsbeq pc, pc, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1336 @ 0xfffffac8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #72, 8 @ 0x48000000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r0, r8, #44, 26 @ 0xb00 │ │ │ │ + rsbeq r8, ip, #16, 18 @ 0x40000 │ │ │ │ + andgt r0, r0, sl, lsr r0 │ │ │ │ + submi r0, r8, #12, 26 @ 0x300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #216, 6 @ 0x60000003 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r0, r8, #48, 26 @ 0xc00 │ │ │ │ + rsbeq r8, ip, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, r9, lsr r0 │ │ │ │ + submi r0, r8, #16, 26 @ 0x400 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq pc, pc, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #8, 28 @ 0x80 │ │ │ │ + rsbseq pc, r0, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #40, 28 @ 0x280 │ │ │ │ + rsbseq pc, r0, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r8, lsr #17 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r8, ip, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #216, 12 @ 0xd800000 │ │ │ │ - andgt r0, r0, r7, lsr #32 │ │ │ │ - submi r0, r8, #72, 26 @ 0x1200 │ │ │ │ + rsbeq r8, ip, #80, 16 @ 0x500000 │ │ │ │ + andgt r0, r0, r9, lsr r0 │ │ │ │ + submi r0, r8, #40, 26 @ 0xa00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #168, 4 @ 0x8000000a │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi ip, sl, #204 @ 0xcc │ │ │ │ + rsbeq r8, ip, #16, 16 @ 0x100000 │ │ │ │ + andmi r0, r0, r9, lsr r0 │ │ │ │ + submi r0, r8, #44, 26 @ 0xb00 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsl ip │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #216 @ 0xd8 │ │ │ │ + rsbeq sl, pc, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - submi ip, sl, #208 @ 0xd0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #216 @ 0xd8 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #100, 26 @ 0x1900 │ │ │ │ + rsbseq r9, sl, #224, 6 @ 0x80000003 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi fp, sl, #60, 30 @ 0xf0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r9, #136, 26 @ 0x2200 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r8, r8, #252, 24 @ 0xfc00 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #160, 2 @ 0x28 │ │ │ │ + rsbeq sl, pc, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e52898 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #168 @ 0xa8 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #104, 26 @ 0x1a00 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #184 @ 0xb8 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #200 @ 0xc8 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #128, 26 @ 0x2000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r9, #240, 26 @ 0x3c00 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi fp, sl, #84, 30 @ 0x150 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi fp, sl, #88, 30 @ 0x160 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r6, #168, 22 @ 0x2a000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r0, r8, #96, 26 @ 0x1800 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl #20 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #192, 10 @ 0x30000000 │ │ │ │ + rsbseq r9, r1, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #216, 16 @ 0xd80000 │ │ │ │ + rsbseq ip, r1, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, sp, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #232 @ 0xe8 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #132, 26 @ 0x2100 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #248 @ 0xf8 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #136, 24 @ 0x8800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r0, r8, #100, 26 @ 0x1900 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r8, lsl #17 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #8, 2 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #156, 26 @ 0x2700 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq pc, fp, #24, 8 @ 0x18000000 │ │ │ │ + andgt r0, r0, r4, lsl r0 │ │ │ │ + submi r0, r8, #124, 26 @ 0x1f00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r0, #0, 24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, ror r9 @ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #24, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #160, 26 @ 0x2800 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #152, 16 @ 0x980000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r0, r8, #128, 26 @ 0x2000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror r9 @ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #248, 24 @ 0xf800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #40, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #24, 14 @ 0x600000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsl #19 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r8, ror r8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq r0, r0, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #72 @ 0x48 │ │ │ │ + rsbeq pc, fp, #200, 4 @ 0x8000000c │ │ │ │ andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #184, 26 @ 0x2e00 │ │ │ │ + submi r0, r8, #152, 26 @ 0x2600 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r0, r8, #188, 26 @ 0x2f00 │ │ │ │ + rsbseq r9, sl, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi fp, sl, #192, 30 @ 0x300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #192, 22 @ 0x30000 │ │ │ │ + rsbeq fp, pc, #96 @ 0x60 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq r9, r1, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #208, 10 @ 0x34000000 │ │ │ │ + rsbseq r9, r1, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #72, 10 @ 0x12000000 │ │ │ │ + rsbseq r9, r1, #0, 8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq r9, r1, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1816 @ 0xfffff8e8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror lr @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #112, 10 @ 0x1c000000 │ │ │ │ + rsbseq r9, r1, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r9, r1, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #144, 10 @ 0x24000000 │ │ │ │ + rsbseq r9, r1, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq r9, r1, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq r9, r1, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq r9, r1, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #0, 12 │ │ │ │ + rsbseq r0, r1, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1792 @ 0xfffff900 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r9, r1, #248, 4 @ 0x8000000f │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq r9, r1, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #232, 10 @ 0x3a000000 │ │ │ │ + rsbseq r9, r1, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r5, [r9, #120]! @ 0x78 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #168, 12 @ 0xa800000 │ │ │ │ + rsbseq r0, r1, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #0, 16 │ │ │ │ + rsbseq r9, r1, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, asr #15 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623039,17 +1623044,17 @@ │ │ │ │ eoreq r9, r4, #168, 16 @ 0xa80000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #88 @ 0x58 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1024 @ 0xfffffc00 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #88, 16 @ 0x580000 │ │ │ │ @@ -1623064,15 +1623069,15 @@ │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #152, 2 @ 0x26 │ │ │ │ + rsbseq r9, r1, #80 @ 0x50 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1064 @ 0xfffffbd8 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1623217,80 +1623222,80 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #112, 10 @ 0x1c000000 │ │ │ │ + rsbseq r4, r0, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #0, 20 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-448 @ 0xfffffe40 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq r8, r0, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #24, 12 @ 0x1800000 │ │ │ │ + rsbseq r8, r0, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq r4, r0, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #72, 10 @ 0x12000000 │ │ │ │ + rsbeq ip, pc, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #8, 14 @ 0x200000 │ │ │ │ + rsbseq r2, r0, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #104 @ 0x68 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #212, 26 @ 0x3500 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, fp, #24, 28 @ 0x180 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r0, r8, #180, 26 @ 0x2d00 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq ip, pc, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, ror pc @ │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #120 @ 0x78 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r8, r8, #112, 28 @ 0x700 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #136 @ 0x88 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi fp, sl, #236, 30 @ 0x3b0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi fp, sl, #240, 30 @ 0x3c0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #176, 12 @ 0xb000000 │ │ │ │ + andgt r0, r0, r1, lsr #32 │ │ │ │ + submi r0, r8, #208, 26 @ 0x3400 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ + submi r0, r8, #212, 26 @ 0x3500 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #152 @ 0x98 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #240, 26 @ 0x3c00 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #56, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r8, r8, #156, 28 @ 0x9c0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #72, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r8, r8, #160, 28 @ 0xa00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1623327,142 +1623332,142 @@ │ │ │ │ rsbseq r2, r3, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #88, 2 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #12, 28 @ 0xc0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #56, 12 @ 0x3800000 │ │ │ │ + andgt r0, r0, r1, lsr #32 │ │ │ │ + submi r0, r8, #236, 26 @ 0x3b00 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #104, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #16, 28 @ 0x100 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r7, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r0, r8, #240, 26 @ 0x3c00 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl pc @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #40 @ 0x28 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #248, 18 @ 0x3e0000 │ │ │ │ + rsbseq r2, r1, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #8, 20 @ 0x8000 │ │ │ │ + rsbseq r2, r1, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #24, 8 @ 0x18000000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #40, 28 @ 0x280 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r8, #64, 14 @ 0x1000000 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi r0, r8, #8, 28 @ 0x80 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #120, 26 @ 0x1e00 │ │ │ │ + rsbseq r1, r0, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1216 @ 0xfffffb40 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1240 @ 0xfffffb28 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #40, 22 @ 0xa000 │ │ │ │ + rsbseq r0, r0, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #40, 8 @ 0x28000000 │ │ │ │ + rsbseq r9, r2, #96 @ 0x60 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #44, 28 @ 0x2c0 │ │ │ │ + submi r8, r8, #148, 28 @ 0x940 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2536 @ 0xfffff618 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r6, #104 @ 0x68 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #48, 12 @ 0x3000000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #68, 28 @ 0x440 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #64, 12 @ 0x4000000 │ │ │ │ + rsbseq r9, r2, #112 @ 0x70 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #72, 28 @ 0x480 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #120, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r4, #104, 30 @ 0x1a0 │ │ │ │ + andgt r0, r0, r6, lsl r0 │ │ │ │ + submi r0, r8, #36, 28 @ 0x240 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq r4, r4, #72, 30 @ 0x120 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #192, 28 @ 0xc00 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r4, r4, #88, 30 @ 0x160 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ + submi r8, r8, #196, 28 @ 0xc40 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r4, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3600 @ 0xfffff1f0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #248, 4 @ 0x8000000f │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #224, 28 @ 0xe00 │ │ │ │ + rsbseq r8, r1, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #224, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #56 @ 0x38 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r4, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-344 @ 0xfffffea8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #8 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #120, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #216, 22 @ 0x36000 │ │ │ │ + rsbeq fp, pc, #120 @ 0x78 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r0, ror #29 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #16, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #24 │ │ │ │ + rsbseq r9, r2, #232, 4 @ 0x8000000e │ │ │ │ andls r0, r0, r0, lsl #1 │ │ │ │ - submi r0, r8, #176, 28 @ 0xb00 │ │ │ │ + submi r0, r8, #144, 28 @ 0x900 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr r9 @ │ │ │ │ andmi r0, r0, ip │ │ │ │ @@ -1623475,40 +1623480,40 @@ │ │ │ │ rsbeq fp, ip, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #18 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #160, 12 @ 0xa000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r0, r8, #180, 28 @ 0xb40 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #248, 4 @ 0x8000000f │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r0, r8, #148, 28 @ 0x940 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #144, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #0, 18 │ │ │ │ + rsbeq fp, pc, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #216, 2 @ 0x36 │ │ │ │ + rsbseq r9, r1, #144 @ 0x90 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #24, 8 @ 0x18000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #88, 26 @ 0x1600 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi ip, sl, #232 @ 0xe8 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq r9, r1, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, ror pc │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623523,70 +1623528,70 @@ │ │ │ │ eoreq r8, r4, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsl #31 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, pc, lsr r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #40, 8 @ 0x28000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #192, 4 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, r9, #40, 26 @ 0xa00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #144, 18 @ 0x240000 │ │ │ │ - andgt r0, r0, ip, lsr r0 │ │ │ │ - submi r0, r8, #244, 28 @ 0xf40 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #80, 18 @ 0x140000 │ │ │ │ - andgt r0, r0, sl, lsr r0 │ │ │ │ - submi r9, r8, #0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #16, 18 @ 0x40000 │ │ │ │ - andmi r0, r0, sl, lsr r0 │ │ │ │ - submi r9, r8, #4 │ │ │ │ + rsbseq r0, r6, #104 @ 0x68 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r9, lsr r0 │ │ │ │ + rsbseq r7, sl, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #48, 12 @ 0x3000000 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r0, r8, #240, 28 @ 0xf00 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #64, 12 @ 0x4000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r0, r8, #244, 28 @ 0xf40 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2904 @ 0xfffff4a8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #144, 16 @ 0x900000 │ │ │ │ - andgt r0, r0, r9, lsr r0 │ │ │ │ - submi r9, r8, #28 │ │ │ │ + rsbseq r9, sl, #160, 4 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r8, r8, #152, 30 @ 0x260 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e94c90 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #248, 2 @ 0x3e │ │ │ │ + rsbseq r1, r0, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, r9, lsr r0 │ │ │ │ - submi r9, r8, #32 │ │ │ │ + rsbseq pc, r8, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r8, r8, #156, 30 @ 0x270 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #16, 16 @ 0x100000 │ │ │ │ - andmi r0, r0, r9, lsr r0 │ │ │ │ + rsbseq r8, fp, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #32, 4 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi ip, sl, #236 @ 0xec │ │ │ │ + rsbseq r8, fp, #144, 8 @ 0x90000000 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi r8, r8, #180, 30 @ 0x2d0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ ldrbeq r0, [sp], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ @@ -1623596,23 +1623601,23 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-4000 @ 0xfffff060 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #240, 2 @ 0x3c │ │ │ │ + rsbseq r9, r1, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #96, 14 @ 0x1800000 │ │ │ │ + rsbseq r9, r1, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #72, 6 @ 0x20000001 │ │ │ │ + rsbseq r3, r0, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-4016 @ 0xfffff050 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623632,135 +1623637,135 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #200, 16 @ 0xc80000 │ │ │ │ + rsbeq pc, pc, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #200, 2 @ 0x32 │ │ │ │ + rsbseq r0, sl, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r8, r8, #184, 30 @ 0x2e0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r9, r9, #0, 20 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #23 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r0, r6, #0, 24 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, r7, #184, 18 @ 0x2e0000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr #5 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #112, 2 │ │ │ │ + rsbeq sl, pc, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + rsbseq r3, fp, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #0 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r4, fp, #168, 22 @ 0x2a000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r2, fp, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq pc, r8, #64, 2 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - submi ip, sl, #84, 2 │ │ │ │ + rsbseq lr, sl, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2696 @ 0xfffff578 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, fp, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq fp, r8, #168, 18 @ 0x2a0000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e9f298 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #208, 14 @ 0x3400000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq pc, r8, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq sp, r8, lsr fp │ │ │ │ - rsbseq r0, r1, #224, 18 @ 0x380000 │ │ │ │ + rsbseq r0, r1, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r2, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r8, r2, #0, 16 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #240, 20 @ 0xf0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r9, r8, #36, 2 │ │ │ │ + rsbseq r8, sl, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #128, 12 @ 0x8000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq fp, r8, #160, 30 @ 0x280 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r2, #144, 16 @ 0x900000 │ │ │ │ + rsbseq r8, r2, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e95790 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #112, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #120 @ 0x78 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq pc, fp, #200, 4 @ 0x8000000c │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r2, #8, 18 @ 0x20000 │ │ │ │ + rsbseq r8, r2, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #232, 14 @ 0x3a00000 │ │ │ │ + rsbseq r0, r0, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1623776,783 +1623781,783 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #80, 28 @ 0x500 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, sp, #24, 14 @ 0x600000 │ │ │ │ + rsbseq r9, r2, #112, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r2, #128, 18 @ 0x200000 │ │ │ │ + rsbseq r8, r2, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r4, [r9, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, sp, #40, 14 @ 0xa00000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r9, sp, #112, 16 @ 0x700000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, asr #7 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsl r6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #0, 4 │ │ │ │ + rsbseq r1, r0, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - submi ip, sl, #128, 2 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r9, sp, #128, 16 @ 0x800000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #12 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #0, 24 │ │ │ │ + rsbseq r8, r2, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #176, 22 @ 0x2c000 │ │ │ │ + rsbseq r8, r2, #152, 22 @ 0x26000 │ │ │ │ andpl r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r8, r2, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq pc, [r9, #48]! @ 0x30 @ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r8, r2, #160, 14 @ 0x2800000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #112, 16 @ 0x700000 │ │ │ │ + rsbseq r8, r2, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #64, 16 @ 0x400000 │ │ │ │ + rsbseq r8, r2, #40, 16 @ 0x280000 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq r8, r2, #208, 16 @ 0xd00000 │ │ │ │ @ instruction: 0x160a21b0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r8, r2, #160, 16 @ 0xa00000 │ │ │ │ andpl r0, r0, ip │ │ │ │ strne r2, [sl], -r4, asr #3 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #96, 18 @ 0x180000 │ │ │ │ + rsbseq r8, r2, #72, 18 @ 0x120000 │ │ │ │ strne r2, [sl], -r8, asr #3 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq r8, r2, #24, 18 @ 0x60000 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e9ff98 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, fp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #216, 18 @ 0x360000 │ │ │ │ + rsbseq r8, r2, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq pc, [r9, #240]! @ 0xf0 @ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #168, 18 @ 0x2a0000 │ │ │ │ + rsbseq r8, r2, #144, 18 @ 0x240000 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #24, 20 @ 0x18000 │ │ │ │ + rsbseq r8, r2, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #232, 18 @ 0x3a0000 │ │ │ │ + rsbseq r8, r2, #208, 18 @ 0x340000 │ │ │ │ andpl r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #104, 20 @ 0x68000 │ │ │ │ + rsbseq r8, r2, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #40, 20 @ 0x28000 │ │ │ │ + rsbseq r8, r2, #16, 20 @ 0x10000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #184, 20 @ 0xb8000 │ │ │ │ + rsbseq r8, r2, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, fp, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #120, 20 @ 0x78000 │ │ │ │ + rsbseq r8, r2, #96, 20 @ 0x60000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, asr r4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #8, 22 @ 0x2000 │ │ │ │ + rsbseq r8, r2, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #200, 20 @ 0xc8000 │ │ │ │ + rsbseq r8, r2, #176, 20 @ 0xb0000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #88, 22 @ 0x16000 │ │ │ │ + rsbseq r8, r2, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #24, 22 @ 0x6000 │ │ │ │ + rsbseq r8, r2, #0, 22 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #168, 22 @ 0x2a000 │ │ │ │ + rsbseq r8, r2, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq r8, r2, #80, 22 @ 0x14000 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi ip, sl, #132, 2 @ 0x21 │ │ │ │ + rsbseq r5, fp, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq pc, pc, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, asr #14 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #88, 12 @ 0x5800000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r9, r8, #108, 2 │ │ │ │ + rsbseq r0, sl, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #128, 14 @ 0x2000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, sl, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #104, 18 @ 0x1a0000 │ │ │ │ + rsbeq pc, pc, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r8, r2, #176, 14 @ 0x2c00000 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r2, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq r8, r2, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r5, [r9, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #128, 24 @ 0x8000 │ │ │ │ + rsbseq r8, r2, #104, 24 @ 0x6800 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r8, r2, #64, 24 @ 0x4000 │ │ │ │ + rsbseq r8, r2, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq ip, pc, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e9f790 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #16, 26 @ 0x400 │ │ │ │ + rsbseq r8, r2, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #240, 24 @ 0xf000 │ │ │ │ + rsbseq r8, r2, #216, 24 @ 0xd800 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r8, r2, #48, 24 @ 0x3000 │ │ │ │ + rsbseq r8, r2, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #80, 6 @ 0x40000001 │ │ │ │ + rsbseq r3, r0, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r8, r2, #40, 24 @ 0x2800 │ │ │ │ + rsbseq r8, r2, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r8, r2, #8, 24 @ 0x800 │ │ │ │ + rsbseq r8, r2, #240, 22 @ 0x3c000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ ldrdeq pc, [r7, #-104]! @ 0xffffff98 │ │ │ │ - rsbseq r8, r2, #120, 24 @ 0x7800 │ │ │ │ + rsbseq r8, r2, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r9, r8, #112, 2 │ │ │ │ + rsbseq pc, r9, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, asr r8 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbeq r5, fp, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #232, 6 @ 0xa0000003 │ │ │ │ + rsbseq r3, r0, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #136, 2 @ 0x22 │ │ │ │ + rsbeq sl, pc, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-3008 @ 0xfffff440 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq r4, r0, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #176, 12 @ 0xb000000 │ │ │ │ - andgt r0, r0, r1, lsr #32 │ │ │ │ - submi r9, r8, #136, 2 @ 0x22 │ │ │ │ + rsbseq r0, fp, #16, 30 @ 0x40 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq sl, pc, #80, 4 │ │ │ │ + rsbeq sl, pc, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - submi r9, r8, #140, 2 @ 0x23 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ + rsbseq r2, fp, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r9, r8, #72, 2 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e94a90 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #48, 30 @ 0xc0 │ │ │ │ + rsbseq r2, r0, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r2, r0, #240 @ 0xf0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, fp, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + rsbseq r5, fp, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #8, 12 @ 0x800000 │ │ │ │ + rsbseq r0, r1, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #248, 10 @ 0x3e000000 │ │ │ │ + rsbseq r0, r1, #192, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq r0, r1, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #136, 2 @ 0x22 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r1, r8, #148, 2 @ 0x25 │ │ │ │ + rsbseq r3, r5, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #152, 28 @ 0x980 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #168, 28 @ 0xa80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq r0, r1, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, asr #15 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r1, r8, #152, 2 @ 0x26 │ │ │ │ + rsbseq r3, r6, #224, 4 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #56, 12 @ 0x3800000 │ │ │ │ + rsbseq r0, r1, #0, 8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #80, 12 @ 0x5000000 │ │ │ │ + rsbseq r0, r1, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #88, 12 @ 0x5800000 │ │ │ │ + rsbseq r0, r1, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r0, fp, #8, 28 @ 0x80 │ │ │ │ + andgt r0, r0, ip, lsl r0 │ │ │ │ + submi r9, r8, #128, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq r0, r0, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @ instruction: 0x160a253c │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr #21 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r0, ror #16 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #56, 22 @ 0xe000 │ │ │ │ + rsbseq r0, r0, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #96 @ 0x60 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi r9, r8, #132, 2 @ 0x21 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq sp, r8, lsr fp │ │ │ │ - rsbseq r0, r1, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r0, r1, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #136, 16 @ 0x880000 │ │ │ │ + rsbseq r0, r0, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #112 @ 0x70 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, sl, #80, 18 @ 0x140000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r4, #104, 30 @ 0x1a0 │ │ │ │ - andgt r0, r0, r6, lsl r0 │ │ │ │ - submi r1, r8, #216, 2 @ 0x36 │ │ │ │ + rsbseq r4, fp, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #232, 24 @ 0xe800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq pc, [r9, #72]! @ 0x48 @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r8, lsr r8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r4, r4, #72, 30 @ 0x120 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r1, r8, #220, 2 @ 0x37 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r5, #176, 10 @ 0x2c000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq pc, [r9, #72]! @ 0x48 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r4, r4, #88, 30 @ 0x160 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #88, 16 @ 0x580000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r9, r8, #196, 2 @ 0x31 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq pc, [r9, #72]! @ 0x48 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq fp, pc, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #168, 6 @ 0xa0000002 │ │ │ │ + rsbseq r4, r0, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r4, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, sl, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r9, r8, #200, 2 @ 0x32 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #80, 12 @ 0x5000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r3, fp, #48, 22 @ 0xc000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r0, lsl r8 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r4, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, r8, #32, 16 @ 0x200000 │ │ │ │ + andgt r0, r0, pc, lsl r0 │ │ │ │ + submi r9, r8, #224, 2 @ 0x38 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r9, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi r9, r8, #228, 2 @ 0x39 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #88, 14 @ 0x1600000 │ │ │ │ + rsbeq ip, pc, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #248, 16 @ 0xf80000 │ │ │ │ + rsbseq r0, r1, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1480 @ 0xfffffa38 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #240, 16 @ 0xf00000 │ │ │ │ + rsbseq r0, r1, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #168, 16 @ 0xa80000 │ │ │ │ + rsbseq r0, r1, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r7, r2, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq r0, r1, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r0, r1, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sl, sl, #200, 20 @ 0xc8000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #144, 16 @ 0x900000 │ │ │ │ + rsbseq r0, r1, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, sl, #72, 16 @ 0x480000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-848 @ 0xfffffcb0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq ip, pc, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r7, r2, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #88, 14 @ 0x1600000 │ │ │ │ + rsbseq r0, r1, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #72, 14 @ 0x1200000 │ │ │ │ + rsbseq r0, r1, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq r0, r1, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #224, 16 @ 0xe00000 │ │ │ │ + rsbseq r0, r1, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #216, 24 @ 0xd800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, asr #9 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq r0, r1, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, ror #9 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r7, r2, #112, 2 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #136, 12 @ 0x8800000 │ │ │ │ + rsbseq r0, r1, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsl #10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq r0, r1, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #0, 16 │ │ │ │ + rsbseq r0, r1, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, asr #10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r0, r1, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, ror #10 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r7, r2, #72, 2 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #32, 16 @ 0x200000 │ │ │ │ + rsbseq r0, r1, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsl #11 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #48, 16 @ 0x300000 │ │ │ │ + rsbseq r0, r1, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #64, 16 @ 0x400000 │ │ │ │ + rsbseq r0, r1, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #80, 16 @ 0x500000 │ │ │ │ + rsbseq r0, r1, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #104, 16 @ 0x680000 │ │ │ │ + rsbseq r0, r1, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #184, 16 @ 0xb80000 │ │ │ │ + rsbseq r0, r1, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq r0, r1, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq fp, r0, lsl fp │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #0, 14 │ │ │ │ + rsbseq r0, r1, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #176, 12 @ 0xb000000 │ │ │ │ + rsbseq r0, r1, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, lsr #11 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r0, r1, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r0, r1, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #224, 12 @ 0xe000000 │ │ │ │ + rsbseq r0, r1, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #240, 12 @ 0xf000000 │ │ │ │ + rsbseq r0, r1, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #16, 14 @ 0x400000 │ │ │ │ + rsbseq r0, r1, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eorseq sp, r6, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #32, 14 @ 0x800000 │ │ │ │ + rsbseq r0, r1, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #40, 14 @ 0xa00000 │ │ │ │ + rsbseq r0, r1, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, asr #11 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #48, 14 @ 0xc00000 │ │ │ │ + rsbseq r0, r1, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #56, 14 @ 0xe00000 │ │ │ │ + rsbseq r0, r1, #0, 10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #64, 14 @ 0x1000000 │ │ │ │ + rsbseq r0, r1, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r0, r1, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #136, 14 @ 0x2200000 │ │ │ │ + rsbseq r0, r1, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eorseq sp, r6, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq r0, r1, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #152, 14 @ 0x2600000 │ │ │ │ + rsbseq r0, r1, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3432 @ 0xfffff298 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3448 @ 0xfffff288 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #160, 14 @ 0x2800000 │ │ │ │ + rsbseq r0, r1, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r0, r1, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r0, r1, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r0, r1, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2056 @ 0xfffff7f8 │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2136 @ 0xfffff7a8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq r0, r1, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #216, 14 @ 0x3600000 │ │ │ │ + rsbseq r0, r1, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq r0, r1, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #232, 14 @ 0x3a00000 │ │ │ │ + rsbseq r0, r1, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #8, 18 @ 0x20000 │ │ │ │ + rsbseq r0, r1, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r4, [r9, #112]! @ 0x70 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1624565,267 +1624570,267 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2048 @ 0xfffff800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #80, 22 @ 0x14000 │ │ │ │ + rsbseq r0, r0, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sl, sl, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #32, 18 @ 0x80000 │ │ │ │ + rsbseq r0, r1, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq r0, r1, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #192, 22 @ 0x30000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, r7, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #64, 28 @ 0x400 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #72, 14 @ 0x1200000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, asr #32 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #224, 2 @ 0x38 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi r1, r8, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq r6, sl, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1968 @ 0xfffff850 │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #152, 18 @ 0x260000 │ │ │ │ + rsbseq pc, r5, #80, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r1, r8, #172, 4 @ 0xc000000a │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq sp, r8, lsr fp │ │ │ │ - rsbseq r0, r1, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq r0, r1, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, r9, #216, 26 @ 0x3600 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi r1, r8, #164, 4 @ 0x4000000a │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, r9, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + submi r1, r8, #168, 4 @ 0x8000000a │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #168, 20 @ 0xa8000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq fp, r8, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq fp, r7, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ + rsbseq r2, sl, #200, 18 @ 0x320000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #48, 18 @ 0xc0000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbeq r5, fp, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1960 @ 0xfffff858 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, lsl #12 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r9, ip, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #72, 22 @ 0x12000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, sl, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #64, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq pc, r4, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl r6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + rsbseq ip, r8, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq sl, sl, #176, 12 @ 0xb000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #24, 22 @ 0x6000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, r9, #136, 26 @ 0x2200 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2592 @ 0xfffff5e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, lsr r6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #160, 18 @ 0x280000 │ │ │ │ + rsbseq r0, r1, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #112, 18 @ 0x1c0000 │ │ │ │ + rsbseq r0, r1, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r0, r1, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #104, 18 @ 0x1a0000 │ │ │ │ + rsbseq r0, r1, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #72, 18 @ 0x120000 │ │ │ │ + rsbseq r0, r1, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #96, 18 @ 0x180000 │ │ │ │ + rsbseq r0, r1, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #136, 18 @ 0x220000 │ │ │ │ + rsbseq r0, r1, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3352 @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #144, 18 @ 0x240000 │ │ │ │ + rsbseq r0, r1, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-936 @ 0xfffffc58 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq r0, r1, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #192, 18 @ 0x300000 │ │ │ │ + rsbseq r0, r1, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq fp, pc, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #64, 10 @ 0x10000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, fp, #200, 10 @ 0x32000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #88, 24 @ 0x5800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, sl, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2928 @ 0xfffff490 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq fp, pc, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr pc @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq sp, r8, lsr fp │ │ │ │ - rsbseq r0, r1, #200, 18 @ 0x320000 │ │ │ │ + rsbseq r0, r1, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, asr pc @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r6, #104, 2 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq lr, r8, #192, 22 @ 0x30000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r9, #64, 28 @ 0x400 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, sl, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #48, 24 @ 0x3000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r9, r9, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq sp, r9, #248, 6 @ 0xe0000003 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r7, r9, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #128, 26 @ 0x2000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r6, r5, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #80 @ 0x50 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, sl, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, sl, #48, 18 @ 0xc0000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsr #15 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #88, 18 @ 0x160000 │ │ │ │ + rsbeq pc, pc, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, sl, #88, 30 @ 0x160 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r4, r9, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #32, 20 @ 0x20000 │ │ │ │ @@ -1624852,143 +1624857,143 @@ │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #24, 18 @ 0x60000 │ │ │ │ + rsbseq r9, r1, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #0, 18 │ │ │ │ + rsbseq r9, r1, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #160, 8 @ 0xa0000000 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi r1, r8, #180, 8 @ 0xb4000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi r1, r8, #184, 8 @ 0xb8000000 │ │ │ │ + rsbseq pc, r7, #64, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #224, 24 @ 0xe000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, r8, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #24, 22 @ 0x6000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r1, r8, #176, 8 @ 0xb0000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, lsr r7 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #32, 4 │ │ │ │ + rsbeq sl, pc, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r8, #24, 14 @ 0x600000 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r1, r8, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq r3, r6, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r1, r8, #180, 8 @ 0xb4000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, ror sl │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r1, r8, #212, 8 @ 0xd4000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r9, #88, 24 @ 0x5800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #136, 6 @ 0x20000002 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r1, r8, #236, 8 @ 0xec000000 │ │ │ │ + rsbseq r2, r6, #104, 2 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r1, r8, #204, 8 @ 0xcc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r1, r8, #240, 8 @ 0xf0000000 │ │ │ │ + rsbseq r6, r9, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r1, r8, #208, 8 @ 0xd0000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq r9, sl, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r0, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #96, 24 @ 0x6000 │ │ │ │ + rsbseq r2, r0, #0, 2 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-4056 @ 0xfffff028 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #0, 20 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r9, #48, 24 @ 0x3000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r1, r8, #232, 8 @ 0xe8000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, asr #23 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #200, 2 @ 0x32 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r1, r8, #8, 10 @ 0x2000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r1, r8, #12, 10 @ 0x3000000 │ │ │ │ + rsbseq r9, sl, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r1, r8, #236, 8 @ 0xec000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #120, 2 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq r2, sl, #136, 26 @ 0x2200 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #208, 20 @ 0xd0000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r1, r8, #36, 10 @ 0x9000000 │ │ │ │ + rsbseq pc, r8, #128, 26 @ 0x2000 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r1, r8, #4, 10 @ 0x1000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r1, r8, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq fp, lr, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r1, r8, #8, 10 @ 0x2000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, sl, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #80, 28 @ 0x500 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r0, r0, #24, 26 @ 0x600 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #120, 28 @ 0x780 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r1, r8, #32, 10 @ 0x8000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1504 @ 0xfffffa20 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq sp, [r9, #128]! @ 0x80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #0, 28 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r1, r8, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq r9, sl, #144, 8 @ 0x90000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi r1, r8, #36, 10 @ 0x9000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #48, 30 @ 0xc0 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - submi r1, r8, #68, 10 @ 0x11000000 │ │ │ │ + rsbseq r9, sl, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #96, 18 @ 0x180000 │ │ │ │ + rsbeq pc, pc, #0, 28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #80, 28 @ 0x500 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, r9, #232, 28 @ 0xe80 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r1, r8, #60, 10 @ 0xf000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #64, 18 @ 0x100000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r1, r8, #92, 10 @ 0x17000000 │ │ │ │ + rsbseq r2, r9, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r1, r8, #64, 10 @ 0x10000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #72, 4 @ 0x80000004 │ │ │ │ + rsbseq r9, r1, #0, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1624996,43 +1625001,43 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq sp, [r9, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r1, r8, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq r5, r8, #24, 14 @ 0x600000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, asr r8 @ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #120, 24 @ 0x7800 │ │ │ │ + rsbseq r2, r0, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r9, #112, 18 @ 0x1c0000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r1, r8, #88, 10 @ 0x16000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #40, 8 @ 0x28000000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi r1, r8, #120, 10 @ 0x1e000000 │ │ │ │ + rsbseq r3, r8, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r1, r8, #92, 10 @ 0x17000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #160, 2 @ 0x28 │ │ │ │ + rsbseq r9, r1, #88 @ 0x58 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #192, 30 @ 0x300 │ │ │ │ + rsbseq r8, r1, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, lsl #21 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1625044,27 +1625049,27 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #48, 28 @ 0x300 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #200, 18 @ 0x320000 │ │ │ │ + rsbseq r8, r1, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #176, 2 @ 0x2c │ │ │ │ + rsbseq r9, r1, #104 @ 0x68 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsr r0 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #32, 4 │ │ │ │ + rsbseq r9, r1, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1625072,287 +1625077,287 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #136, 6 @ 0x20000002 │ │ │ │ + rsbseq r4, r0, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #80, 4 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r1, r8, #124, 10 @ 0x1f000000 │ │ │ │ + rsbseq r7, sl, #136, 6 @ 0x20000002 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #64 @ 0x40 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #48 @ 0x30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #176, 30 @ 0x2c0 │ │ │ │ + rsbseq r8, r1, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, asr #14 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, r7, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r9, r1, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #176, 4 │ │ │ │ + rsbseq r9, r1, #104, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #192, 4 │ │ │ │ + rsbseq r9, r1, #120, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #208, 4 │ │ │ │ + rsbseq r9, r1, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #120, 4 @ 0x80000007 │ │ │ │ + rsbseq r9, r1, #48, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #136, 4 @ 0x80000008 │ │ │ │ + rsbseq r9, r1, #64, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #152, 4 @ 0x80000009 │ │ │ │ + rsbseq r9, r1, #80, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #176, 6 @ 0xc0000002 │ │ │ │ + rsbseq r9, r1, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, ror #28 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror r6 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #200, 6 @ 0x20000003 │ │ │ │ + rsbseq r9, r1, #128, 4 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r9, r1, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq r9, r1, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #0, 8 │ │ │ │ + rsbseq r9, r1, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r9, r1, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #48, 14 @ 0xc00000 │ │ │ │ + rsbseq r9, r1, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r9, r1, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq sl, [sl, #0]! │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1432 @ 0xfffffa68 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #40, 16 @ 0x280000 │ │ │ │ + rsbseq r9, r1, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq r9, r1, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #200, 16 @ 0xc80000 │ │ │ │ + rsbseq r9, r1, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #96, 2 │ │ │ │ + rsbseq r9, r1, #24 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #128, 2 │ │ │ │ + rsbseq r9, r1, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #136, 2 @ 0x22 │ │ │ │ + rsbseq r9, r1, #64 @ 0x40 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3176 @ 0xfffff398 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #200, 6 @ 0x20000003 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r9, #208, 16 @ 0xd00000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r1, r8, #116, 10 @ 0x1d000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #56, 4 @ 0x80000003 │ │ │ │ + rsbeq sl, pc, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1592 @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #128, 20 @ 0x80000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r1, r8, #148, 10 @ 0x25000000 │ │ │ │ + rsbseq r3, r8, #0, 20 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r1, r8, #120, 10 @ 0x1e000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #144, 12 @ 0x9000000 │ │ │ │ + rsbeq ip, pc, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #64, 30 @ 0x100 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r1, r8, #152, 10 @ 0x26000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #64, 22 @ 0x10000 │ │ │ │ + rsbseq pc, r9, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #248, 2 @ 0x3e │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, r0, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r7, #168, 26 @ 0x2a00 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r1, r8, #144, 10 @ 0x24000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, lsl #30 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #200, 30 @ 0x320 │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ - submi r1, r8, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq sp, r8, #120, 2 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + submi r1, r8, #148, 10 @ 0x25000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #32, 10 @ 0x8000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r1, r8, #180, 10 @ 0x2d000000 │ │ │ │ + rsbseq r1, fp, #208, 20 @ 0xd0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r3, r0, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq pc, [r9, #152]! @ 0x98 @ │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq pc, pc, #240, 20 @ 0xf0000 │ │ │ │ + rsbeq pc, pc, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #88, 20 @ 0x58000 │ │ │ │ + rsbeq pc, pc, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r6, #248, 6 @ 0xe0000003 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r1, r8, #172, 10 @ 0x2b000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #240, 24 @ 0xf000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r1, r8, #204, 10 @ 0x33000000 │ │ │ │ + rsbseq r9, fp, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r1, r8, #176, 10 @ 0x2c000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq lr, [r9, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq r3, r0, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #48 @ 0x30 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r1, r8, #208, 10 @ 0x34000000 │ │ │ │ + rsbseq r6, r6, #0, 28 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #128, 16 @ 0x800000 │ │ │ │ + rsbseq r0, r0, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, sl, #48, 30 @ 0xc0 │ │ │ │ + andgt r0, r0, sp, lsl r0 │ │ │ │ + submi r1, r8, #200, 10 @ 0x32000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1368 @ 0xfffffaa8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r7, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi r1, r8, #204, 10 @ 0x33000000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #24, 18 @ 0x60000 │ │ │ │ + rsbseq r0, r0, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #176, 18 @ 0x2c0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, r9, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01eb6a90 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, sl, #144, 8 @ 0x90000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, sl, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #40, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r5, fp, #80, 18 @ 0x140000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #80, 2 │ │ │ │ + rsbseq r9, r1, #8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r9, r1, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr sl @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq r9, r1, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror sl @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1625360,132 +1625365,132 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1312 @ 0xfffffae0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq r9, r1, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #200, 12 @ 0xc800000 │ │ │ │ + rsbseq r9, r1, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r9, r1, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r1, #208, 14 @ 0x3400000 │ │ │ │ + rsbseq r9, r1, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #56, 2 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r1, r8, #64, 12 @ 0x4000000 │ │ │ │ + rsbseq r3, r9, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #176, 8 @ 0xb0000000 │ │ │ │ + rsbeq fp, pc, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #232, 6 @ 0xa0000003 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi r1, r8, #68, 12 @ 0x4400000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq lr, r5, #80, 4 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r7, #200, 6 @ 0x20000003 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r1, r8, #60, 12 @ 0x3c00000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3440 @ 0xfffff290 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, sl, #128, 20 @ 0x80000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r1, r8, #64, 12 @ 0x4000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-32 @ 0xffffffe0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #176, 18 @ 0x2c0000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq r3, fp, #64, 30 @ 0x100 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq pc, r8, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #152, 6 @ 0x60000002 │ │ │ │ + rsbseq r4, r0, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #168, 12 @ 0xa800000 │ │ │ │ + rsbeq ip, pc, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-72 @ 0xffffffb8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r8, fp, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #72, 22 @ 0x12000 │ │ │ │ + rsbseq r0, r0, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #32, 16 @ 0x200000 │ │ │ │ + rsbeq ip, pc, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r3, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, fp, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #80, 8 @ 0x50000000 │ │ │ │ + rsbseq r4, r0, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #224, 22 @ 0x38000 │ │ │ │ + rsbseq r1, r0, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r3, fp, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #24, 24 @ 0x1800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, r7, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r5, [r9, #168]! @ 0xa8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, lsl #31 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, lsr #22 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r4, fp, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq lr, r8, #24, 24 @ 0x1800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #184, 26 @ 0x2e00 │ │ │ │ @@ -1625512,84 +1625517,84 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #18 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #32, 20 @ 0x20000 │ │ │ │ + rsbseq pc, r0, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #16, 20 @ 0x10000 │ │ │ │ + rsbseq pc, r0, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #48, 20 @ 0x30000 │ │ │ │ + rsbseq pc, r0, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq r0, r8, #48 @ 0x30 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq lr, r8, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #48, 10 @ 0xc000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #168, 10 @ 0x2a000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq pc, [r9, #40]! @ 0x28 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sp, r8, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #176, 18 @ 0x2c0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #48, 10 @ 0xc000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-304 @ 0xfffffed0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r0, sl, #128, 24 @ 0x8000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, r9, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #248, 16 @ 0xf80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, r7, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r4, r8, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r4, r8, #40, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r0, asr r7 │ │ │ │ strhmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq fp, pc, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r0, sl, #56, 2 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e94698 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #240, 12 @ 0xf000000 │ │ │ │ @@ -1625616,48 +1625621,48 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sl, r7, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #144, 10 @ 0x24000000 │ │ │ │ + rsbeq fp, pc, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-520 @ 0xfffffdf8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, sl, #176, 12 @ 0xb000000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #40, 2 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq fp, r7, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #232, 6 @ 0xa0000003 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r9, sl, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2704 @ 0xfffff570 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq sl, ip, #40, 2 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2048 @ 0xfffff800 │ │ │ │ @@ -1625672,179 +1625677,179 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq fp, r7, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #136, 4 @ 0x80000008 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r3, r6, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2640 @ 0xfffff5b0 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, r8, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1528 @ 0xfffffa08 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #128, 12 @ 0x8000000 │ │ │ │ - andmi r0, r0, r3, asr #32 │ │ │ │ + rsbseq r2, r8, #136, 4 @ 0x80000008 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #104, 24 @ 0x6800 │ │ │ │ + rsbseq r2, r0, #8, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, r3, asr #32 │ │ │ │ + rsbseq r5, r3, #136, 18 @ 0x220000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + rsbeq r9, ip, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + rsbeq r9, ip, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r9, ip, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r9, ip, #168, 10 @ 0x2a000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, ror r6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #32, 30 @ 0x80 │ │ │ │ + rsbseq sp, r9, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #136, 4 @ 0x80000008 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r8, r7, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, fp, #88, 16 @ 0x580000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r3, fp, #232, 28 @ 0xe80 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + eoreq r8, r4, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r9, ip, #96, 10 @ 0x18000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r6, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r0, fp, #248, 16 @ 0xf80000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - eoreq r8, r4, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + mvneq r4, r0, lsl #20 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #224, 24 @ 0xe000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r0, lsl #20 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #144, 26 @ 0x2400 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #240, 24 @ 0xf000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #0, 20 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq sp, [r9, #232]! @ 0xe8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #240, 28 @ 0xf00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r7, sl, #0, 20 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #16, 28 @ 0x100 │ │ │ │ + rsbseq r5, r1, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1648 @ 0xfffff990 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #200, 20 @ 0xc8000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq lr, sl, #48, 14 @ 0xc00000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #104, 8 @ 0x68000000 │ │ │ │ + rsbseq r3, r0, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq fp, r8, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, ror #18 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r9, ip, #200, 20 @ 0xc8000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #104, 10 @ 0x1a000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r9, ip, #144, 26 @ 0x2400 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #8, 18 @ 0x20000 │ │ │ │ + rsbseq r0, r0, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #16, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1625852,20 +1625857,20 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r2, fp, #120, 26 @ 0x1e00 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #24, 20 @ 0x18000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, r7, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ stlexheq sp, r0, [r9] │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #32, 6 @ 0x80000000 │ │ │ │ @@ -1625880,271 +1625885,271 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #112, 24 @ 0x7000 │ │ │ │ + rsbseq r2, r0, #16, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ submi pc, r3, #104, 16 @ 0x680000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, ror #30 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #64, 10 @ 0x10000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, r8, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, fp │ │ │ │ submi pc, r3, #108, 16 @ 0x6c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #0, 2 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq lr, r3, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, ror #30 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r1, r0, #8, 26 @ 0x200 │ │ │ │ + rsbseq r2, r0, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #208, 18 @ 0x340000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r9, r9, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #144, 18 @ 0x240000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, r9, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq ip, r9, #144, 26 @ 0x2400 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #208, 18 @ 0x340000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r9, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr sl @ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, r8, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r0, lsr #22 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r7, r9, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, r9, #32, 30 @ 0x80 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #240, 14 @ 0x3c00000 │ │ │ │ + rsbeq ip, pc, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #24, 10 @ 0x6000000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r1, r8, #232, 22 @ 0x3a000 │ │ │ │ + rsbseq sl, r7, #160, 6 @ 0x80000002 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq r7, r8, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r1, r8, #236, 22 @ 0x3b000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #144, 30 @ 0x240 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r5, #136, 4 @ 0x80000008 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi r1, r8, #228, 22 @ 0x39000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsl #25 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #208, 22 @ 0x34000 │ │ │ │ + rsbseq r1, r0, #112 @ 0x70 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r4, r0, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq pc, [r9, #192]! @ 0xc0 @ │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, fp, #40, 12 @ 0x2800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r1, r8, #232, 22 @ 0x3a000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #48, 18 @ 0xc0000 │ │ │ │ + rsbeq r6, pc, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r7, r6, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r7, r8, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, lsr #30 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #16, 18 @ 0x40000 │ │ │ │ + rsbseq r0, r0, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq pc, [r9, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r7, r8, #104, 10 @ 0x1a000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #112, 8 @ 0x70000000 │ │ │ │ + rsbseq r3, r0, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #168, 18 @ 0x2a0000 │ │ │ │ + rsbseq r0, r0, #72, 28 @ 0x480 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq pc, [r9, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #168, 26 @ 0x2a00 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r1, r8, #84, 24 @ 0x5400 │ │ │ │ + rsbseq r7, fp, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #232, 16 @ 0xe80000 │ │ │ │ + rsbeq r6, pc, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, asr #31 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #40, 18 @ 0xa0000 │ │ │ │ + rsbeq r6, pc, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #120, 16 @ 0x780000 │ │ │ │ + rsbseq r6, r8, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r1, r8, #88, 24 @ 0x5800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #80, 18 @ 0x140000 │ │ │ │ + rsbeq r6, pc, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #248, 18 @ 0x3e0000 │ │ │ │ + rsbeq r6, pc, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsl #7 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #184, 20 @ 0xb8000 │ │ │ │ + rsbeq r6, pc, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq sp, [r9, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #96, 22 @ 0x18000 │ │ │ │ + rsbeq r7, pc, #0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #8, 24 @ 0x800 │ │ │ │ + rsbeq r7, pc, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #152, 24 @ 0x9800 │ │ │ │ + rsbeq r7, pc, #56, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, r8, #64, 10 @ 0x10000000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r1, r8, #80, 24 @ 0x5000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #0, 12 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r1, r8, #112, 24 @ 0x7000 │ │ │ │ + rsbseq r5, fp, #0, 2 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + submi r1, r8, #84, 24 @ 0x5400 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #8, 10 @ 0x2000000 │ │ │ │ + rsbseq r3, r0, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #168, 26 @ 0x2a00 │ │ │ │ + rsbeq r7, pc, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r4, [r9, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3040 @ 0xfffff420 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #32, 20 @ 0x20000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r1, r8, #116, 24 @ 0x7400 │ │ │ │ + rsbseq r0, fp, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, sl, #144, 18 @ 0x240000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r1, r8, #108, 24 @ 0x6c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #96, 14 @ 0x1800000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r1, r8, #140, 24 @ 0x8c00 │ │ │ │ + rsbseq r9, sl, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r1, r8, #112, 24 @ 0x7000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r1, r8, #144, 24 @ 0x9000 │ │ │ │ + rsbseq ip, r3, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #184, 28 @ 0xb80 │ │ │ │ + rsbeq r7, pc, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-664 @ 0xfffffd68 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1626152,51 +1626157,51 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3200 @ 0xfffff380 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #96, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, sl, #208, 2 @ 0x34 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r1, r8, #136, 24 @ 0x8800 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-680 @ 0xfffffd58 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #208, 2 @ 0x34 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r1, r8, #168, 24 @ 0xa800 │ │ │ │ + rsbseq r4, r8, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r1, r8, #140, 24 @ 0x8c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #200, 30 @ 0x320 │ │ │ │ + rsbeq r7, pc, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #192, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r1, r8, #172, 24 @ 0xac00 │ │ │ │ + rsbseq r4, r8, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #216 @ 0xd8 │ │ │ │ + rsbeq r7, pc, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3512 @ 0xfffff248 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #104, 2 │ │ │ │ + rsbeq r7, pc, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1626212,339 +1626217,339 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #136, 28 @ 0x880 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #224, 12 @ 0xe000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, sl, #144, 30 @ 0x240 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi r1, r8, #164, 24 @ 0xa400 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r8, lsl r0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3768 @ 0xfffff148 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq r7, pc, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #104, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #120 @ 0x78 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r1, r8, #196, 24 @ 0xc400 │ │ │ │ + rsbseq fp, r7, #184, 30 @ 0x2e0 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + submi r1, r8, #168, 24 @ 0xa800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #16, 16 @ 0x100000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi r1, r8, #200, 24 @ 0xc800 │ │ │ │ + rsbseq ip, sl, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #144, 6 @ 0x40000002 │ │ │ │ + rsbeq r7, pc, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #152, 24 @ 0x9800 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, r8, #176, 12 @ 0xb000000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r1, r8, #192, 24 @ 0xc000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #176, 8 @ 0xb0000000 │ │ │ │ + rsbeq r7, pc, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1360 @ 0xfffffab0 @ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #96, 2 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r1, r8, #224, 24 @ 0xe000 │ │ │ │ + rsbseq r7, r8, #24, 26 @ 0x600 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r1, r8, #196, 24 @ 0xc400 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, asr r8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq r7, pc, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #96, 12 @ 0x6000000 │ │ │ │ + rsbeq r7, pc, #0, 22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi r1, r8, #228, 24 @ 0xe400 │ │ │ │ + rsbseq r5, r9, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r7, pc, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1392 @ 0xfffffa90 @ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #224, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r9, #120, 16 @ 0x780000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r1, r8, #220, 24 @ 0xdc00 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsr #31 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r9, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r1, r8, #224, 24 @ 0xe000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #160, 16 @ 0xa00000 │ │ │ │ + rsbeq r7, pc, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #96, 10 @ 0x18000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #0, 12 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #112, 10 @ 0x1c000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r7, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #96, 10 @ 0x18000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #64, 20 @ 0x40000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r1, r8, #48, 26 @ 0xc00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #216, 18 @ 0x360000 │ │ │ │ + rsbeq r7, pc, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #128, 20 @ 0x80000 │ │ │ │ + rsbeq r7, pc, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsl fp @ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - submi r1, r8, #52, 26 @ 0xd00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r8, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #112, 10 @ 0x1c000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #152, 22 @ 0x26000 │ │ │ │ + rsbseq r9, sl, #32, 20 @ 0x20000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r1, r8, #44, 26 @ 0xb00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, pc, #56 @ 0x38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r0, lsr #30 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #40, 24 @ 0x2800 │ │ │ │ + rsbeq r8, pc, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #32, 2 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #160, 12 @ 0xa000000 │ │ │ │ - andgt r0, r0, r4, lsl r0 │ │ │ │ - submi r1, r8, #76, 26 @ 0x1300 │ │ │ │ + rsbseq r4, r9, #80, 22 @ 0x14000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r1, r8, #48, 26 @ 0xc00 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2576 @ 0xfffff5f0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #176, 22 @ 0x2c000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - submi r1, r8, #80, 26 @ 0x1400 │ │ │ │ + rsbseq r8, r7, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #80, 26 @ 0x1400 │ │ │ │ + rsbeq r8, pc, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, fp, #32, 24 @ 0x2000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r1, r8, #72, 26 @ 0x1200 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2144 @ 0xfffff7a0 @ │ │ │ │ andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #200, 2 @ 0x32 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r1, r8, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq pc, r5, #96, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r1, r8, #76, 26 @ 0x1300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r5, #112, 6 @ 0xc0000001 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r1, r8, #108, 26 @ 0x1b00 │ │ │ │ + rsbseq r5, fp, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #104, 28 @ 0x680 │ │ │ │ + rsbeq r8, pc, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #24, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #16, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r8, #176, 10 @ 0x2c000000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r1, r8, #100, 26 @ 0x1900 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, asr #23 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #184, 18 @ 0x2e0000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r1, r8, #132, 26 @ 0x2100 │ │ │ │ + rsbseq r9, fp, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r1, r8, #104, 26 @ 0x1a00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #144, 30 @ 0x240 │ │ │ │ + rsbeq r8, pc, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2024 @ 0xfffff818 @ │ │ │ │ andmi r0, r0, r7, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #96, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r1, r8, #136, 26 @ 0x2200 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, fp, #120 @ 0x78 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r9, #16, 16 @ 0x100000 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r1, r8, #128, 26 @ 0x2000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r9, #152, 24 @ 0x9800 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ + submi r1, r8, #132, 26 @ 0x2100 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e95b98 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsr #23 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #176 @ 0xb0 │ │ │ │ + rsbeq r8, pc, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #64, 2 │ │ │ │ + rsbeq r8, pc, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1896 @ 0xfffff898 @ │ │ │ │ andmi r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbseq sp, r3, #96, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r4, fp, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #88, 4 @ 0x80000005 │ │ │ │ + rsbeq r8, pc, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq r8, pc, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, ror fp │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ + rsbseq r7, fp, #224, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1776 @ 0xfffff910 @ │ │ │ │ andmi r0, r0, r7, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + rsbseq r9, r2, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq pc, r9, #48, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #0, 8 │ │ │ │ + rsbeq r8, pc, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #144, 8 @ 0x90000000 │ │ │ │ + rsbeq r8, pc, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #32, 10 @ 0x8000000 │ │ │ │ + rsbeq r8, pc, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #176, 10 @ 0x2c000000 │ │ │ │ + rsbeq r8, pc, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq r8, pc, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, ror #8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1626555,152 +1626560,152 @@ │ │ │ │ ldrbeq r3, [ip], #-1592 @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #72, 14 @ 0x1200000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r3, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #88, 14 @ 0x1600000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r8, pc, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #0, 16 │ │ │ │ + rsbeq r8, pc, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #8, 18 @ 0x20000 │ │ │ │ + rsbeq r8, pc, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #224, 20 @ 0xe0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, sl, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1336 @ 0xfffffac8 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1800 @ 0xfffff8f8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r5, r7, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1824 @ 0xfffff8e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #56, 10 @ 0xe000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, r5, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r3, r5, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq r8, pc, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #56, 20 @ 0x38000 │ │ │ │ + rsbeq r8, pc, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq r8, pc, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1792 @ 0xfffff900 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1832 @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #88, 22 @ 0x16000 │ │ │ │ + rsbeq r8, pc, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r9, pc, #136 @ 0x88 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsr #13 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #120, 24 @ 0x7800 │ │ │ │ + rsbeq r9, pc, #24, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #8, 26 @ 0x200 │ │ │ │ + rsbeq r9, pc, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #152, 26 @ 0x2600 │ │ │ │ + rsbeq r9, pc, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #40, 28 @ 0x280 │ │ │ │ + rsbeq r9, pc, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #160, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1760 @ 0xfffff920 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r4, sl, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-552 @ 0xfffffdd8 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r6, r3, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r6, r8, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-576 @ 0xfffffdc0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #96, 2 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r6, fp, #240, 14 @ 0x3c00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #56, 30 @ 0xe0 │ │ │ │ + rsbeq r9, pc, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, pc, #200, 30 @ 0x320 │ │ │ │ + rsbeq r9, pc, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1896 @ 0xfffff898 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1626708,359 +1626713,359 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #64, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r3, r8, #64, 20 @ 0x40000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #0, 18 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r5, fp, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, r8, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr #16 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #184, 26 @ 0x2e00 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi r1, r8, #236, 28 @ 0xec0 │ │ │ │ + rsbseq r1, r8, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #224 @ 0xe0 │ │ │ │ + rsbeq r9, pc, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #112, 2 │ │ │ │ + rsbeq r9, pc, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1864 @ 0xfffff8b8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #0, 4 │ │ │ │ + rsbeq r9, pc, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #128, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r1, r8, #240, 28 @ 0xf00 │ │ │ │ + rsbseq r9, fp, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #0, 18 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, fp, #176, 22 @ 0x2c000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, ror #7 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #64, 6 │ │ │ │ + rsbeq r9, pc, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #248, 6 @ 0xe0000003 │ │ │ │ + rsbeq r9, pc, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, r9, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e9d998 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq r9, pc, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r2, fp, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, fp, #96, 2 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2496 @ 0xfffff640 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq lr, sl, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #104, 12 @ 0x6800000 │ │ │ │ + rsbeq r9, pc, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq sp, [r9, #216]! @ 0xd8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #24, 14 @ 0x600000 │ │ │ │ + rsbeq r9, pc, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq sl, pc, #136 @ 0x88 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq fp, r8, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #40, 18 @ 0xa0000 │ │ │ │ + rsbeq r9, pc, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #56, 22 @ 0xe000 │ │ │ │ + rsbeq r9, pc, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1880 @ 0xfffff8a8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r1, r3, #24, 6 @ 0x60000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r1, r3, #40, 6 @ 0xa0000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r7, #200, 2 @ 0x32 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi r1, r8, #80, 30 @ 0x140 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq fp, r0, lsl #22 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #32, 22 @ 0x8000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, r5, #112, 6 @ 0xc0000001 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r1, r8, #84, 30 @ 0x150 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r0, r9, #16, 2 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #32, 12 @ 0x2000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, r8, #184, 18 @ 0x2e0000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #152 @ 0x98 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq pc, r8, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3864 @ 0xfffff0e8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #200, 14 @ 0x3200000 │ │ │ │ + rsbeq r9, pc, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #120, 16 @ 0x780000 │ │ │ │ + rsbeq r9, pc, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #216, 18 @ 0x360000 │ │ │ │ + rsbeq r9, pc, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ cmpeq fp, r0, lsl r0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3872 @ 0xfffff0e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq ip, r8, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #136, 20 @ 0x88000 │ │ │ │ + rsbeq r9, pc, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, sl, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #152, 24 @ 0x9800 │ │ │ │ + rsbeq sl, pc, #56, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq lr, r7, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #72, 26 @ 0x1200 │ │ │ │ + rsbeq sl, pc, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r1, r3, #24, 6 @ 0x60000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x160a4754 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #128, 6 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r1, r3, #40, 6 @ 0xa0000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x160a4758 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #88, 28 @ 0x580 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq fp, r9, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #248, 26 @ 0x3e00 │ │ │ │ + rsbeq sl, pc, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r4, [r9, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #192, 6 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r3, r5, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #168, 28 @ 0xa80 │ │ │ │ + rsbeq sl, pc, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r7, sl, #32, 12 @ 0x2000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, r8, #152 @ 0x98 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r7, r9, #232, 22 @ 0x3a000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, fp, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #112, 8 @ 0x70000000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r2, r8, #52 @ 0x34 │ │ │ │ + rsbseq sp, r9, #168, 10 @ 0x2a000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, pc, #88, 30 @ 0x160 │ │ │ │ + rsbeq sl, pc, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl #14 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #8 │ │ │ │ + rsbeq sl, pc, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #32, 4 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r2, r8, #56 @ 0x38 │ │ │ │ + rsbseq sl, r8, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r9, fp, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1616 @ 0xfffff9b0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #8, 20 @ 0x8000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r2, r8, #80 @ 0x50 │ │ │ │ + rsbseq r3, fp, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1600 @ 0xfffff9c0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #184 @ 0xb8 │ │ │ │ + rsbeq sl, pc, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1592 @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - submi r2, r8, #84 @ 0x54 │ │ │ │ + rsbseq lr, r7, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq sp, sl, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq fp, r7, #56, 10 @ 0xe000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #29 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #104, 2 │ │ │ │ + rsbeq sl, pc, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #248, 8 @ 0xf8000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, sl, #72, 30 @ 0x120 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #0, 24 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sp, r8, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #184, 4 @ 0x8000000b │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, sl, #88, 30 @ 0x160 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r2, r8, #152 @ 0x98 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq sl, pc, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1568 @ 0xfffff9e0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1627068,460 +1627073,460 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1552 @ 0xfffff9f0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #224, 18 @ 0x380000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r7, #0, 18 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r2, r8, #156 @ 0x9c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq lr, r7, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, sl, #176, 26 @ 0x2c00 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r2, r8, #180 @ 0xb4 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsl pc │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq sl, pc, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r4, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r9, #0, 18 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r2, r8, #184 @ 0xb8 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1536 @ 0xfffffa00 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #32, 26 @ 0x800 │ │ │ │ + rsbseq sp, r3, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #232, 6 @ 0xa0000003 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq pc, r5, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #16, 18 @ 0x40000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, r3, #192, 16 @ 0xc00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #120, 6 @ 0xe0000001 │ │ │ │ + rsbeq sl, pc, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #40, 8 @ 0x28000000 │ │ │ │ + rsbeq sl, pc, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror #31 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #216, 8 @ 0xd8000000 │ │ │ │ + rsbeq sl, pc, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1488 @ 0xfffffa30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r4, #200, 6 @ 0x20000003 │ │ │ │ + rsbseq r8, r0, #0, 12 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1472 @ 0xfffffa40 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #120, 24 @ 0x7800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r0, sl, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1464 @ 0xfffffa48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #16, 26 @ 0x400 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq pc, r8, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq lr, r7, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #136, 10 @ 0x22000000 │ │ │ │ + rsbeq sl, pc, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #216, 16 @ 0xd80000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r5, r4, #176, 10 @ 0x2c000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq pc, r4, #216, 10 @ 0x36000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq sl, pc, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, r9, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #56, 22 @ 0xe000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, r9, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1432 @ 0xfffffa68 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #88, 4 @ 0x80000005 │ │ │ │ + rsbseq r0, fp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1416 @ 0xfffffa78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, ror r4 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #232, 12 @ 0xe800000 │ │ │ │ + rsbeq sl, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, ror #8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r4, r4, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr r4 @ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #120, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r0, sl, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r2, fp, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #8, 16 @ 0x80000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r6, r9, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-280 @ 0xfffffee8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #152, 14 @ 0x2600000 │ │ │ │ + rsbeq sl, pc, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #192 @ 0xc0 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r9, r9, #216, 16 @ 0xd80000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #112, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, fp, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #88 @ 0x58 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, fp, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #104, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r1, r7, #56, 22 @ 0xe000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsr r4 @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #72, 16 @ 0x480000 │ │ │ │ + rsbeq sl, pc, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ mvneq pc, r8, lsr #8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3984 @ 0xfffff070 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq sl, pc, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3968 @ 0xfffff080 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #168, 24 @ 0xa800 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq pc, r5, #88, 4 @ 0x80000005 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3960 @ 0xfffff088 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-352 @ 0xfffffea0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r9, sl, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #224, 14 @ 0x3800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, fp, #120, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #216, 20 @ 0xd8000 │ │ │ │ + rsbeq fp, pc, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r0, fp, #72, 16 @ 0x480000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #16, 26 @ 0x400 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, fp, #8, 16 @ 0x80000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq sl, pc, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r5, [r9, #72]! @ 0x48 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #8, 12 @ 0x800000 │ │ │ │ + rsbeq fp, pc, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3928 @ 0xfffff0a8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #56, 6 @ 0xe0000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sl, sl, #192 @ 0xc0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq sp, [r8], #-3912 @ 0xfffff0b8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #88, 24 @ 0x5800 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq r9, r2, #112, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #120, 10 @ 0x1e000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq ip, r3, #88 @ 0x58 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq sp, [r8], #-3896 @ 0xfffff0c8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror #9 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq pc, r8, #104, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #64, 2 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r2, r9, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #0, 26 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sl, r7, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #160 @ 0xa0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #184, 12 @ 0xb800000 │ │ │ │ + rsbeq fp, pc, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #152 @ 0x98 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #8, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, r8, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #200, 8 @ 0xc8000000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq r8, r9, #80, 16 @ 0x500000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r5, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, r7, #56, 6 @ 0xe0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r4, [r9, #112]! @ 0x70 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r9, r7, #88, 24 @ 0x5800 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #24, 26 @ 0x600 │ │ │ │ + rsbeq fp, pc, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r3, r7, #120, 10 @ 0x1e000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r4, sl, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #128 @ 0x80 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, fp, #64, 2 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #224, 30 @ 0x380 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #8, 16 @ 0x80000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r0, fp, #0, 26 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r3, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, r9, #8, 2 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, asr #20 │ │ │ │ andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #136, 22 @ 0x22000 │ │ │ │ + rsbeq ip, pc, #40 @ 0x28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #208, 30 @ 0x340 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, sl, #200, 8 @ 0xc8000000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq ip, r8, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #40, 20 @ 0x28000 │ │ │ │ + rsbeq fp, pc, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r2, r7, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r8, r1, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3880 @ 0xfffff0d8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror r4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3864 @ 0xfffff0e8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #72, 2 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r3, sl, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3856 @ 0xfffff0f0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq lr, sl, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #104, 10 @ 0x1a000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r5, r7, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl #9 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r8, r8, #8, 16 @ 0x80000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, r3, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #72, 6 @ 0x20000001 │ │ │ │ + rsbeq fp, pc, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r2, r8, #96, 6 @ 0x80000001 │ │ │ │ + rsbseq r7, r9, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, r8, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, sl, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3824 @ 0xfffff110 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl #21 │ │ │ │ @@ -1627532,327 +1627537,327 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq sp, [r8], #-3792 @ 0xfffff130 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq r9, sl, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r8, sl, #72, 2 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1112 @ 0xfffffba8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, sl, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1104 @ 0xfffffbb0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r4, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r7, sl, #104, 10 @ 0x1a000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq r9, r9, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq pc, r8, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, sl, #32, 4 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + submi r2, r8, #196, 6 @ 0x10000003 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, asr #19 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #24, 16 @ 0x180000 │ │ │ │ + rsbeq fp, pc, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq sp, r3, #176, 28 @ 0xb00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq pc, r9, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #128, 10 @ 0x20000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sp, r9, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1080 @ 0xfffffbc8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #88, 20 @ 0x58000 │ │ │ │ + rsbeq sl, pc, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq r3, [ip], #-1064 @ 0xfffffbd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #8, 22 @ 0x2000 │ │ │ │ + rsbeq sl, pc, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1192 @ 0xfffffb58 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #232, 2 @ 0x3a │ │ │ │ + rsbeq fp, pc, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1184 @ 0xfffffb60 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #112, 10 @ 0x1c000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r2, fp, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror #30 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #104, 10 @ 0x1a000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, r7, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #248, 18 @ 0x3e0000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r4, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #120, 28 @ 0x780 │ │ │ │ + rsbeq fp, pc, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #8, 20 @ 0x8000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #248, 6 @ 0xe0000003 │ │ │ │ + rsbeq fp, pc, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, r4, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r5, r4, #104, 12 @ 0x6800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1160 @ 0xfffffb78 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #0, 26 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq r3, [ip], #-1144 @ 0xfffffb88 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #16, 26 @ 0x400 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #160, 10 @ 0x28000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq r3, [ip], #-1128 @ 0xfffffb98 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r5, [r9, #64]! @ 0x40 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #216, 8 @ 0xd8000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #128, 10 @ 0x20000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #184, 22 @ 0x2e000 │ │ │ │ + rsbeq fp, pc, #88 @ 0x58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #200, 16 @ 0xc80000 │ │ │ │ + rsbeq fp, pc, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #232, 8 @ 0xe8000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r4, #112, 10 @ 0x1c000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #160, 4 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ + rsbseq r5, r4, #104, 10 @ 0x1a000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #168, 8 @ 0xa8000000 │ │ │ │ + rsbeq fp, pc, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #248, 18 @ 0x3e0000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #8, 20 @ 0x8000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, r2, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #88, 10 @ 0x16000000 │ │ │ │ + rsbeq fp, pc, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r5, [r9, #120]! @ 0x78 │ │ │ │ andmi r0, r0, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r9, fp, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #120, 24 @ 0x7800 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #0, 26 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #184, 6 @ 0xe0000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #16, 26 @ 0x400 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq sl, r4, #168, 6 @ 0xa0000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #200, 20 @ 0xc8000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #216, 8 @ 0xd8000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror #16 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, ror #3 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #232, 8 @ 0xe8000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq pc, [r9, #16]! │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r7, #160, 4 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #3 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #152, 4 @ 0x80000009 │ │ │ │ + rsbeq fp, pc, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #104, 24 @ 0x6800 │ │ │ │ + rsbeq fp, pc, #8, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e95898 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #168, 4 @ 0x8000000a │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq ip, r7, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #200, 26 @ 0x3200 │ │ │ │ + rsbeq fp, pc, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #216, 30 @ 0x360 │ │ │ │ + rsbeq fp, pc, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq sp, sl, #248, 8 @ 0xf8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, asr #17 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #208, 14 @ 0x3400000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r2, r8, #232, 10 @ 0x3a000000 │ │ │ │ + rsbseq r1, fp, #0, 24 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq pc, [r9, #16]! @ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r2, r8, #236, 10 @ 0x3b000000 │ │ │ │ + rsbseq r6, r5, #184, 4 @ 0x8000000b │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ mvneq pc, r0, lsr #3 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @ instruction: 0x01e9f190 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq lr, sl, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1720 @ 0xfffff948 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #56, 2 │ │ │ │ + rsbeq fp, pc, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1704 @ 0xfffff958 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1627860,49 +1627865,49 @@ │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1696 @ 0xfffff960 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #248, 18 @ 0x3e0000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r2, r8, #4, 12 @ 0x400000 │ │ │ │ + rsbseq ip, r8, #160, 2 @ 0x28 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r6, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r2, r8, #8, 12 @ 0x800000 │ │ │ │ + rsbseq fp, r8, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r0, r9, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r5, fp, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsr #18 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #104, 14 @ 0x1a00000 │ │ │ │ + rsbeq fp, pc, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #248, 28 @ 0xf80 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r2, r8, #52, 12 @ 0x3400000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #128, 26 @ 0x2000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r2, r8, #56, 12 @ 0x3800000 │ │ │ │ + rsbseq r0, fp, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r7, r9, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #208, 12 @ 0xd000000 │ │ │ │ + andgt r0, r0, r6, lsl r0 │ │ │ │ + submi r2, r8, #76, 12 @ 0x4c00000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1672 @ 0xfffff978 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1728 @ 0xfffff940 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1627920,65 +1627925,65 @@ │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1184 @ 0xfffffb60 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq sp, lr, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r2, r8, #80, 12 @ 0x5000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1168 @ 0xfffffb70 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r9, #184, 24 @ 0xb800 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ + rsbseq r6, fp, #48, 16 @ 0x300000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1160 @ 0xfffffb78 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, pc, #40, 30 @ 0xa0 │ │ │ │ + rsbeq fp, pc, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #208, 4 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r5, #208, 26 @ 0x3400 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r2, r8, #104, 12 @ 0x6800000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl #19 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #88, 16 @ 0x580000 │ │ │ │ + rsbseq r5, r6, #72, 30 @ 0x120 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r2, r8, #108, 12 @ 0x6c00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #240, 18 @ 0x3c0000 │ │ │ │ + rsbeq fp, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #136 @ 0x88 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, r8, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #0 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi r2, r8, #180, 12 @ 0xb400000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r5, [r9, #152]! @ 0x98 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #72, 28 @ 0x480 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi r2, r8, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq pc, r8, #0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r2, r8, #152, 12 @ 0x9800000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1136 @ 0xfffffb90 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1192 @ 0xfffffb58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1627988,68 +1627993,68 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1104 @ 0xfffffbb0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #200, 16 @ 0xc80000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r8, #200, 20 @ 0xc8000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + submi r2, r8, #156, 12 @ 0x9c00000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1392 @ 0xfffffa90 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, r7, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1376 @ 0xfffffaa0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq pc, r3, #168, 4 @ 0x8000000a │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1368 @ 0xfffffaa8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror #19 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq fp, pc, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, r9, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, r9, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r6, r8, #128, 18 @ 0x200000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl sl │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #56, 24 @ 0x3800 │ │ │ │ + rsbeq ip, pc, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq r9, r8, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, asr #20 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-1344 @ 0xfffffac0 │ │ │ │ @@ -1628064,59 +1628069,59 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1312 @ 0xfffffae0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #72, 4 @ 0x80000004 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r2, r8, #72, 14 @ 0x1200000 │ │ │ │ + rsbseq r9, sl, #248, 18 @ 0x3e0000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r2, r8, #24, 14 @ 0x600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r2, r8, #76, 14 @ 0x1300000 │ │ │ │ + rsbseq lr, r6, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r2, r8, #28, 14 @ 0x700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq ip, r1, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #184, 28 @ 0xb80 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi r2, r8, #100, 14 @ 0x1900000 │ │ │ │ + rsbseq r2, r9, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #232, 24 @ 0xe800 │ │ │ │ + rsbeq ip, pc, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #128, 12 @ 0x8000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r2, r8, #104, 14 @ 0x1a00000 │ │ │ │ + rsbseq pc, r3, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #136, 4 @ 0x80000008 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq r2, r9, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #72, 14 @ 0x1200000 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r2, r8, #128, 14 @ 0x2000000 │ │ │ │ + rsbseq r3, sl, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #9 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - submi r2, r8, #132, 14 @ 0x2100000 │ │ │ │ + rsbseq sl, r9, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #88, 18 @ 0x160000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq lr, r9, #184, 24 @ 0xb800 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #248, 28 @ 0xf80 │ │ │ │ + rsbeq ip, pc, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ ldrbeq lr, [r8], #-1504 @ 0xfffffa20 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ @@ -1628124,763 +1628129,763 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, ror r2 @ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #32, 30 @ 0x80 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r2, r8, #156, 14 @ 0x2700000 │ │ │ │ + rsbseq sp, r7, #208, 4 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi r2, r8, #172, 14 @ 0x2b00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #56, 2 │ │ │ │ + rsbseq sl, r8, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - submi r2, r8, #160, 14 @ 0x2800000 │ │ │ │ + submi r2, r8, #176, 14 @ 0x2c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, r3, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #72, 4 @ 0x80000004 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r2, r8, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq ip, r7, #0 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi r2, r8, #200, 14 @ 0x3200000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1272 @ 0xfffffb08 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r2, r8, #188, 14 @ 0x2f00000 │ │ │ │ + rsbseq r9, sl, #72, 28 @ 0x480 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r2, r8, #204, 14 @ 0x3300000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sp, r3, #200, 16 @ 0xc80000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #152, 26 @ 0x2600 │ │ │ │ + rsbeq ip, pc, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2424 @ 0xfffff688 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq lr, r7, #64, 24 @ 0x4000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r2, r8, #228, 14 @ 0x3900000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, r3, #112, 30 @ 0x1c0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r2, r8, #232, 14 @ 0x3a00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #72, 28 @ 0x480 │ │ │ │ + rsbeq ip, pc, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #24, 6 @ 0x60000000 │ │ │ │ + rsbeq ip, pc, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, sl, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #104, 4 @ 0x80000006 │ │ │ │ + rsbeq ip, pc, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror r8 @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r9, #32, 16 @ 0x200000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r2, r8, #0, 16 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2408 @ 0xfffff698 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq sp, r8, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, r8, #4, 16 @ 0x40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r3, sl, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, r9, #72, 4 @ 0x80000004 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r2, r8, #28, 16 @ 0x1c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, sl, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r2, r8, #32, 16 @ 0x200000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #168, 30 @ 0x2a0 │ │ │ │ + rsbeq ip, pc, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #192, 2 @ 0x30 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq lr, r8, #248, 24 @ 0xf800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #216, 26 @ 0x3600 │ │ │ │ + rsbseq pc, r8, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-480 @ 0xfffffe20 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2392 @ 0xfffff6a8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #120, 12 @ 0x7800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r2, r9, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r4, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r7, r8, #16, 16 @ 0x100000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, fp, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #184, 2 @ 0x2e │ │ │ │ + rsbeq ip, pc, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq fp, r8, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #16, 22 @ 0x4000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r7, sp, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e94b90 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #88 @ 0x58 │ │ │ │ + rsbeq ip, pc, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, ror #27 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, r7, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsr #23 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, r8, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #160, 22 @ 0x28000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r5, sl, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #208, 8 @ 0xd0000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #136, 4 @ 0x80000008 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #8, 2 │ │ │ │ + rsbeq ip, pc, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, r9, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r9, r4, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r0, lsr #28 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r6, r9, #48, 12 @ 0x3000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #40, 10 @ 0xa000000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r5, sl, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsl r9 @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #0, 16 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r1, sl, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #120, 8 @ 0x78000000 │ │ │ │ + rsbeq ip, pc, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, ip, #24, 10 @ 0x6000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #88, 8 @ 0x58000000 │ │ │ │ + rsbseq sl, r7, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #56, 22 @ 0xe000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq lr, r5, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #160, 22 @ 0x28000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, ror #29 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #208, 8 @ 0xd0000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #248 @ 0xf8 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq pc, r8, #88, 18 @ 0x160000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #200, 6 @ 0x20000003 │ │ │ │ + rsbeq ip, pc, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r5, [r9, #112]! @ 0x70 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, r7, #32, 30 @ 0x80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r3, r8, #56, 2 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #56, 20 @ 0x38000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r2, r8, #252, 18 @ 0x3f0000 │ │ │ │ + rsbeq r9, ip, #40, 10 @ 0xa000000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #40, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r2, r8, #0, 20 │ │ │ │ + rsbseq r6, sl, #136, 18 @ 0x220000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1752 @ 0xfffff928 @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #216, 10 @ 0x36000000 │ │ │ │ + rsbeq ip, pc, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #88, 12 @ 0x5800000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r9, ip, #24, 10 @ 0x6000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, r7, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #8, 6 @ 0x20000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #64, 24 @ 0x4000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r4, [r9, #128]! @ 0x80 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #24 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq ip, r8, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r4, fp, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq ip, pc, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1736 @ 0xfffff938 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #232, 12 @ 0xe800000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq fp, r8, #192, 2 @ 0x30 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #184, 16 @ 0xb80000 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ + rsbseq fp, r7, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #120, 12 @ 0x7800000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ submi r2, r8, #96, 20 @ 0x60000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq pc, r8, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ submi r2, r8, #100, 20 @ 0x64000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #56, 14 @ 0xe00000 │ │ │ │ + rsbeq ip, pc, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl #28 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + rsbseq r6, r7, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #192, 8 @ 0xc0000000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ + rsbseq pc, r9, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1720 @ 0xfffff948 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #40, 24 @ 0x2800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #8, 6 @ 0x20000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r6, #88, 30 @ 0x160 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r7, #88, 6 @ 0x60000001 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #48, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, fp, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #176, 26 @ 0x2c00 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #192, 26 @ 0x3000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #88, 20 @ 0x58000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq lr, r7, #0, 16 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi r2, r8, #196, 20 @ 0xc4000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1568 @ 0xfffff9e0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1696 @ 0xfffff960 @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #136, 12 @ 0x8800000 │ │ │ │ + rsbeq ip, pc, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #168, 20 @ 0xa8000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r6, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r2, r8, #200, 20 @ 0xc8000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r7, #56, 22 @ 0xe000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #232, 14 @ 0x3a00000 │ │ │ │ + rsbeq ip, pc, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbeq r6, fp, #136, 10 @ 0x22000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #136, 26 @ 0x2200 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r2, r8, #72, 22 @ 0x12000 │ │ │ │ + rsbeq r9, ip, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r2, r8, #76, 22 @ 0x13000 │ │ │ │ + rsbeq r9, ip, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #168, 24 @ 0xa800 │ │ │ │ + rsbseq r2, r9, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-1680 @ 0xfffff970 @ │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r8, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-1680 @ 0xfffff970 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1312 @ 0xfffffae0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #224, 6 @ 0x80000003 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - submi r2, r8, #100, 22 @ 0x19000 │ │ │ │ + rsbseq r6, fp, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #152, 16 @ 0x980000 │ │ │ │ + rsbeq ip, pc, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r2, r8, #104, 22 @ 0x1a000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #104, 10 @ 0x1a000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #120, 10 @ 0x1e000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq fp, r7, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbeq r6, fp, #136, 10 @ 0x22000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r8, #56, 20 @ 0x38000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r2, r8, #136, 22 @ 0x22000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #72, 18 @ 0x120000 │ │ │ │ + rsbeq ip, pc, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r7, #40, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r2, r8, #140, 22 @ 0x23000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1664 @ 0xfffff980 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #32, 10 @ 0x8000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r7, r8, #88, 12 @ 0x5800000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r5, [r9, #176]! @ 0xb0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r3, #24, 22 @ 0x6000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq pc, r8, #24 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r2, r8, #164, 22 @ 0x29000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #248, 18 @ 0x3e0000 │ │ │ │ + rsbeq ip, pc, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #0, 18 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + rsbseq r1, sl, #128, 18 @ 0x200000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r2, r8, #168, 22 @ 0x2a000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #104, 10 @ 0x1a000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #120, 10 @ 0x1e000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #56 @ 0x38 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r2, r8, #216, 22 @ 0x36000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi r2, r8, #220, 22 @ 0x37000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r5, fp, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr r1 @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #200, 28 @ 0xc80 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r2, r8, #244, 22 @ 0x3d000 │ │ │ │ + rsbseq r9, r7, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #168, 20 @ 0xa8000 │ │ │ │ + rsbeq ip, pc, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r5, [r9, #104]! @ 0x68 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r2, r8, #248, 22 @ 0x3e000 │ │ │ │ + rsbseq sp, sl, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #240, 20 @ 0xf0000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq pc, r3, #232, 28 @ 0xe80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #144, 24 @ 0x9000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r2, r8, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r7, r7, #40, 24 @ 0x2800 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r2, r8, #24, 24 @ 0x1800 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, ror #13 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #88, 22 @ 0x16000 │ │ │ │ + rsbeq ip, pc, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr #2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #0, 6 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r2, r8, #20, 24 @ 0x1400 │ │ │ │ + rsbseq ip, sl, #48, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r2, r8, #28, 24 @ 0x1c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #120, 2 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r7, r7, #88, 20 @ 0x58000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, sl, #168, 20 @ 0xa8000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r2, r8, #52, 24 @ 0x3400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #160, 18 @ 0x280000 │ │ │ │ + rsbseq ip, sl, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, r8, #56, 24 @ 0x3800 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r7, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #208, 4 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r2, r8, #84, 24 @ 0x5400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #8, 24 @ 0x800 │ │ │ │ + rsbeq sp, pc, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #0, 6 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r2, r8, #88, 24 @ 0x5800 │ │ │ │ + rsbseq r4, r8, #160, 10 @ 0x28000000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r2, r8, #80, 24 @ 0x5000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #72, 24 @ 0x4800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, sl, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r2, r8, #84, 24 @ 0x5400 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl r1 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, asr #28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r0, r8, #224, 6 @ 0x80000003 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #184, 8 @ 0xb8000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, sl, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #104, 26 @ 0x1a00 │ │ │ │ + rsbeq sp, pc, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, sl, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r3, #24, 22 @ 0x6000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r2, r8, #148, 24 @ 0x9400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #24, 22 @ 0x6000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r9, #0, 18 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ + submi r2, r8, #152, 24 @ 0x9800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #184, 24 @ 0xb800 │ │ │ │ + rsbeq sp, pc, #88, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq pc, [r9, #8]! │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r8, lsr #6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #72, 28 @ 0x480 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r2, sl, #56 @ 0x38 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, r5, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #32, 4 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, r5, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #24, 28 @ 0x180 │ │ │ │ + rsbeq sp, pc, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r8, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r6, r8, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq sp, r5, #240, 20 @ 0xf0000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror #1 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, ror #12 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #200, 28 @ 0xc80 │ │ │ │ + rsbeq sp, pc, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #200, 20 @ 0xc8000 │ │ │ │ + rsbseq r7, r8, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #40 @ 0x28 │ │ │ │ + rsbeq sp, pc, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, r6, #0, 6 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #120, 30 @ 0x1e0 │ │ │ │ + rsbeq sp, pc, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r2, r8, #116, 26 @ 0x1d00 │ │ │ │ + rsbseq sp, r3, #120, 2 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq pc, [r9, #8]! │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #104, 2 │ │ │ │ + rsbeq sp, pc, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsl #19 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq sp, pc, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq sp, pc, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #120, 6 @ 0xe0000001 │ │ │ │ + rsbeq sp, pc, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #40, 8 @ 0x28000000 │ │ │ │ + rsbeq sp, pc, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #216, 8 @ 0xd8000000 │ │ │ │ + rsbeq sp, pc, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #136, 10 @ 0x22000000 │ │ │ │ + rsbeq sp, pc, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3672 @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq sp, pc, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, rrx │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #232, 12 @ 0xe800000 │ │ │ │ + rsbeq sp, pc, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #152, 14 @ 0x2600000 │ │ │ │ + rsbeq sp, pc, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #72, 16 @ 0x480000 │ │ │ │ + rsbeq sp, pc, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq sp, pc, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq sp, pc, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #88, 20 @ 0x58000 │ │ │ │ + rsbeq sp, pc, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, asr #5 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #8, 22 @ 0x2000 │ │ │ │ + rsbeq sp, pc, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #184, 22 @ 0x2e000 │ │ │ │ + rsbeq lr, pc, #88 @ 0x58 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #144, 16 @ 0x900000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r8, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2320 @ 0xfffff6f0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #104 @ 0x68 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r6, r5, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #104, 24 @ 0x6800 │ │ │ │ + rsbeq lr, pc, #8, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #24, 26 @ 0x600 │ │ │ │ + rsbeq lr, pc, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r7, fp, #208, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2544 @ 0xfffff610 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1628888,43 +1628893,43 @@ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2584 @ 0xfffff5e8 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #96, 28 @ 0x600 │ │ │ │ + rsbseq fp, sl, #0, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #200, 26 @ 0x3200 │ │ │ │ + rsbeq lr, pc, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #168, 24 @ 0xa800 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #88, 10 @ 0x16000000 │ │ │ │ + rsbseq ip, r8, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #144, 8 @ 0x90000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r2, r8, #180, 26 @ 0x2d00 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsr #19 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #56, 20 @ 0x38000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #144, 16 @ 0x900000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #48, 8 @ 0x30000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r4, sl, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #120, 28 @ 0x780 │ │ │ │ + rsbeq lr, pc, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2960 @ 0xfffff470 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1628932,1087 +1628937,1087 @@ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-3000 @ 0xfffff448 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq fp, r8, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r3, r5, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #0, 22 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq r8, fp, #24, 22 @ 0x6000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #24, 20 @ 0x18000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, fp, #72, 28 @ 0x480 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #40, 20 @ 0x28000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3560 @ 0xfffff218 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r9, sl, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #48 @ 0x30 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sl, sl, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsl r4 @ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #40, 30 @ 0xa0 │ │ │ │ + rsbeq lr, pc, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #72, 28 @ 0x480 │ │ │ │ + rsbseq r3, r8, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sp, sl, #0, 22 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #24, 20 @ 0x18000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #136 @ 0x88 │ │ │ │ + rsbeq lr, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl #18 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #0, 4 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #40, 20 @ 0x28000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, pc, #216, 30 @ 0x360 │ │ │ │ + rsbeq lr, pc, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1368 @ 0xfffffaa8 @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #112, 16 @ 0x700000 │ │ │ │ + rsbeq r5, fp, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r7, sl, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, fp, #32, 4 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #56, 2 │ │ │ │ + rsbeq lr, pc, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #224, 12 @ 0xe000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sp, r5, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r5, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e9f890 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r4, sl, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3576 @ 0xfffff208 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #152, 4 @ 0x80000009 │ │ │ │ + rsbeq lr, pc, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq lr, r7, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #56, 18 @ 0xe0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r4, fp, #200, 20 @ 0xc8000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #216, 2 @ 0x36 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sl, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #232, 2 @ 0x3a │ │ │ │ + rsbeq lr, pc, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #184, 8 @ 0xb8000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, sl, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #200, 8 @ 0xc8000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, fp, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r0, r8, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, asr #29 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2624 @ 0xfffff5c0 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #72, 6 @ 0x20000001 │ │ │ │ + rsbeq lr, pc, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #64, 12 @ 0x4000000 │ │ │ │ - andgt r0, r0, r7, lsl r0 │ │ │ │ - submi r2, r8, #136, 30 @ 0x220 │ │ │ │ + rsbseq r4, sl, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r2, r8, #140, 30 @ 0x230 │ │ │ │ + rsbseq r6, fp, #56, 18 @ 0xe0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2648 @ 0xfffff5a8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #208, 22 @ 0x34000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #216, 2 @ 0x36 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #248, 6 @ 0xe0000003 │ │ │ │ + rsbeq lr, pc, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #16, 18 @ 0x40000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #184, 8 @ 0xb8000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2672 @ 0xfffff590 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #200, 10 @ 0x32000000 │ │ │ │ + rsbseq r5, r4, #200, 8 @ 0xc8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #168, 8 @ 0xa8000000 │ │ │ │ + rsbeq lr, pc, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #88, 10 @ 0x16000000 │ │ │ │ + rsbeq lr, pc, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #216, 10 @ 0x36000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #8, 12 @ 0x800000 │ │ │ │ + rsbseq pc, r7, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq lr, pc, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r8, fp, #32, 30 @ 0x80 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r2, r8, #200, 30 @ 0x320 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, pc, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, sl, #104 @ 0x68 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r2, r8, #204, 30 @ 0x330 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #104, 14 @ 0x1a00000 │ │ │ │ + rsbeq lr, pc, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, fp, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #24, 16 @ 0x180000 │ │ │ │ + rsbeq lr, pc, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, fp, #16, 18 @ 0x40000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #200, 16 @ 0xc80000 │ │ │ │ + rsbeq lr, pc, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #64, 14 @ 0x1000000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r3, r8, #24 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #200, 10 @ 0x32000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2864 @ 0xfffff4d0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq lr, pc, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r5, [r9, #240]! @ 0xf0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #216, 10 @ 0x36000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #152, 30 @ 0x260 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r3, r8, #28 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #40, 20 @ 0x28000 │ │ │ │ + rsbeq lr, pc, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #48, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #72, 26 @ 0x1200 │ │ │ │ + rsbseq r2, r8, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r7, r7, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r6, sl, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr r2 @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq pc, pc, #136 @ 0x88 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, ror #11 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #120, 24 @ 0x7800 │ │ │ │ + rsbeq pc, pc, #24, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #8, 26 @ 0x200 │ │ │ │ + rsbeq pc, pc, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #152, 26 @ 0x2600 │ │ │ │ + rsbeq pc, pc, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #40, 28 @ 0x280 │ │ │ │ + rsbeq pc, pc, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #184, 28 @ 0xb80 │ │ │ │ + rsbeq pc, pc, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, pc, #72, 30 @ 0x120 │ │ │ │ + rsbeq pc, pc, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-3624 @ 0xfffff1d8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #224, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #48, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r8, #88, 6 @ 0x60000001 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, ror r6 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #72, 14 @ 0x1200000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq r5, fp, #48 @ 0x30 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r3, r8, #88 @ 0x58 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, pc, #0, 20 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #88, 14 @ 0x1600000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #96 @ 0x60 │ │ │ │ + rsbseq r9, fp, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + submi r3, r8, #92 @ 0x5c │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, pc, #0, 10 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2360 @ 0xfffff6c8 @ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq pc, r5, #72, 28 @ 0x480 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #8, 30 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r7, r7, #0, 4 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsl #8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #112, 2 │ │ │ │ + rsbeq pc, pc, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #80, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #0, 12 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r4, r8, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #48, 8 @ 0x30000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, r6, #8, 30 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq ip, r8, #0, 12 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1504 @ 0xfffffa20 @ │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r5, sl, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #160, 26 @ 0x2800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, r7, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3592 @ 0xfffff1f8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #128, 4 │ │ │ │ + rsbeq pc, pc, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #16, 6 @ 0x40000000 │ │ │ │ + rsbeq pc, pc, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #184, 6 @ 0xe0000002 │ │ │ │ + rsbeq pc, pc, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq pc, pc, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, ror #2 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #216, 8 @ 0xd8000000 │ │ │ │ + rsbeq pc, pc, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #104, 10 @ 0x1a000000 │ │ │ │ + rsbeq pc, pc, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #56 @ 0x38 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r8, r7, #48, 16 @ 0x300000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #16, 20 @ 0x10000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, r7, #200, 22 @ 0x32000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-880 @ 0xfffffc90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r7, #64, 12 @ 0x4000000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #128, 12 @ 0x8000000 │ │ │ │ + rsbeq pc, pc, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-2744 @ 0xfffff548 @ │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #16, 14 @ 0x400000 │ │ │ │ + rsbeq pc, pc, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #160, 14 @ 0x2800000 │ │ │ │ + rsbeq pc, pc, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #48, 16 @ 0x300000 │ │ │ │ + rsbeq pc, pc, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #192, 16 @ 0xc00000 │ │ │ │ + rsbeq pc, pc, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #80, 18 @ 0x140000 │ │ │ │ + rsbeq pc, pc, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #80, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3960 @ 0xfffff088 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq fp, r7, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-3040 @ 0xfffff420 @ │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #144 @ 0x90 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r3, r8, #56, 2 │ │ │ │ + rsbseq r4, sl, #208, 22 @ 0x34000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #96, 20 @ 0x60000 │ │ │ │ + rsbeq pc, pc, #0, 30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #64, 6 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r3, r8, #60, 2 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq r0, r8, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, pc, #232 @ 0xe8 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r3, r8, #84, 2 │ │ │ │ + rsbseq r9, fp, #104, 28 @ 0x680 │ │ │ │ + andgt r0, r0, r7, lsl r0 │ │ │ │ + submi r3, r8, #64, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #176, 24 @ 0xb000 │ │ │ │ + rsbseq r7, sl, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r3, r8, #88, 2 │ │ │ │ + submi r3, r8, #68, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1696 @ 0xfffff960 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r2, r8, asr #17 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #136, 22 @ 0x22000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r7, #152, 30 @ 0x260 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r3, r8, #92, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #16, 8 @ 0x10000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, sl, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r3, r8, #96, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, r7, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #152, 8 @ 0x98000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sl, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #128, 22 @ 0x20000 │ │ │ │ + rsbseq r0, r0, #32 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #16, 24 @ 0x1000 │ │ │ │ + rsbseq r0, r0, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #160, 24 @ 0xa000 │ │ │ │ + rsbseq r0, r0, #64, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #48, 26 @ 0xc00 │ │ │ │ + rsbseq r0, r0, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1600 @ 0xfffff9c0 @ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2192 @ 0xfffff770 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #192, 26 @ 0x3000 │ │ │ │ + rsbseq r0, r0, #96, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #80, 28 @ 0x500 │ │ │ │ + rsbseq r0, r0, #240, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2240 @ 0xfffff740 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, pc, #224, 28 @ 0xe00 │ │ │ │ + rsbseq r0, r0, #128, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #128, 2 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2288 @ 0xfffff710 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #168, 8 @ 0xa8000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, fp, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [r8], #-1408 @ 0xfffffa80 @ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #32, 2 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r3, r8, #192, 2 @ 0x30 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #152, 8 @ 0x98000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2336 @ 0xfffff6e0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #232, 24 @ 0xe800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r3, r8, #196, 2 @ 0x31 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #40, 10 @ 0xa000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #168, 8 @ 0xa8000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #160, 10 @ 0x28000000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r3, r8, #200, 2 @ 0x32 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2376 @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #192, 12 @ 0xc000000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r3, r8, #220, 2 @ 0x37 │ │ │ │ + rsbseq r3, fp, #56 @ 0x38 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r3, r8, #204, 2 @ 0x33 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #0 │ │ │ │ + rsbseq r0, r0, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2416 @ 0xfffff690 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r9, r4, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #144 @ 0x90 │ │ │ │ + rsbseq r0, r0, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r3, r8, #224, 2 @ 0x38 │ │ │ │ + rsbseq r7, sl, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2464 @ 0xfffff660 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #32, 2 │ │ │ │ + rsbseq r0, r0, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #176, 2 @ 0x2c │ │ │ │ + rsbseq r0, r0, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2512 @ 0xfffff630 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r9, #176, 8 @ 0xb0000000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r3, r8, #228, 2 @ 0x39 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #64, 4 │ │ │ │ + rsbseq r0, r0, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-4024 @ 0xfffff048 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2552 @ 0xfffff608 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #208, 30 @ 0x340 │ │ │ │ + rsbseq r5, sl, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, r8, #232, 2 @ 0x3a │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #96, 6 @ 0x80000001 │ │ │ │ + rsbseq r0, r0, #0, 16 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2592 @ 0xfffff5e0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r2, sl, #144 @ 0x90 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq r0, r0, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2632 @ 0xfffff5b8 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r2, fp, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2712 @ 0xfffff568 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #128, 8 @ 0x80000000 │ │ │ │ + rsbseq r0, r0, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #16, 10 @ 0x4000000 │ │ │ │ + rsbseq r0, r0, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #80, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r7, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq r0, r0, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r5, fp, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq r0, r0, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r1, pc, #64, 4 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #192, 12 @ 0xc000000 │ │ │ │ + rsbseq r0, r0, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsr sp @ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #80, 14 @ 0x1400000 │ │ │ │ + rsbseq r0, r0, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq r0, r0, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #112, 16 @ 0x700000 │ │ │ │ + rsbseq r0, r0, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #0, 18 │ │ │ │ + rsbseq r0, r0, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #144, 18 @ 0x240000 │ │ │ │ + rsbseq r0, r0, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #208, 4 │ │ │ │ + rsbseq r0, r0, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #32, 20 @ 0x20000 │ │ │ │ + rsbseq r0, r0, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #240, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-112 @ 0xffffff90 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r1, fp, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #88, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, r9, #136, 22 @ 0x22000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #168, 22 @ 0x2a000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, r8, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r6, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r0, sl, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #120, 8 @ 0x78000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #32, 2 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #136, 8 @ 0x88000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r9, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq r1, r0, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r1, r0, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #17 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r1, r0, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #80, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #128, 14 @ 0x2000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #120, 8 @ 0x78000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq r1, r0, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq r1, r0, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #128, 2 │ │ │ │ + rsbseq r5, r4, #136, 8 @ 0x88000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3808 @ 0xfffff120 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #144, 2 @ 0x24 │ │ │ │ + rsbseq r9, r2, #128, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #208, 14 @ 0x3400000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #144, 2 @ 0x24 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3824 @ 0xfffff110 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #48, 18 @ 0xc0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r3, r8, #52, 6 @ 0xd0000000 │ │ │ │ + rsbseq r5, sl, #40, 10 @ 0xa000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r1, r0, #0, 22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r3, r8, #60, 6 @ 0xf0000000 │ │ │ │ + rsbseq sl, sl, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, sl, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r3, r8, #60, 6 @ 0xf0000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #112 @ 0x70 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, sl, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r3, r8, #68, 6 @ 0x10000001 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2152 @ 0xfffff798 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #112, 14 @ 0x1c00000 │ │ │ │ + rsbseq r1, r0, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #0, 16 │ │ │ │ + rsbseq r1, r0, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2160 @ 0xfffff790 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #144, 16 @ 0x900000 │ │ │ │ + rsbseq r1, r0, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, ip, #200, 8 @ 0xc8000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #144, 8 @ 0x90000000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, sl, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, ip, #216, 8 @ 0xd8000000 │ │ │ │ + rsbeq r6, ip, #200, 8 @ 0xc8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #80, 24 @ 0x5000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #160, 18 @ 0x280000 │ │ │ │ + rsbseq r1, r0, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #48, 20 @ 0x30000 │ │ │ │ + rsbseq r1, r0, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #112, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, ip, #216, 8 @ 0xd8000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #96, 4 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r3, r8, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, asr #12 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #72, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq ip, sl, #80, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #72, 22 @ 0x12000 │ │ │ │ + rsbseq r1, r0, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, r8, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #88, 8 @ 0x58000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sl, #72, 2 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, fp, #120, 26 @ 0x1e00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #104, 8 @ 0x68000000 │ │ │ │ + rsbseq r5, r4, #88, 8 @ 0x58000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ stlexheq pc, r8, [r9] │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #64 @ 0x40 │ │ │ │ + rsbseq r1, r0, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #208 @ 0xd0 │ │ │ │ + rsbseq r1, r0, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #96, 2 │ │ │ │ + rsbseq r1, r0, #0, 12 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #240, 2 @ 0x3c │ │ │ │ + rsbseq r1, r0, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #88, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #104, 8 @ 0x68000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #240, 12 @ 0xf000000 │ │ │ │ + rsbseq lr, sl, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #0, 14 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r6, r5, #88, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsl sl │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r4, r5, #168, 22 @ 0x2a000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #96, 24 @ 0x6000 │ │ │ │ + rsbseq r2, r0, #0, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #240, 24 @ 0xf000 │ │ │ │ + rsbseq r2, r0, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #128, 26 @ 0x2000 │ │ │ │ + rsbseq r2, r0, #32, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #16, 28 @ 0x100 │ │ │ │ + rsbseq r2, r0, #176, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #160, 28 @ 0xa00 │ │ │ │ + rsbseq r2, r0, #64, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsr #8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1630024,716 +1630029,716 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r6, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #0, 26 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r3, r8, #164, 8 @ 0xa4000000 │ │ │ │ + rsbseq r7, r9, #232, 28 @ 0xe80 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #56, 24 @ 0x3800 │ │ │ │ + rsbseq r5, r9, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r3, r8, #168, 8 @ 0xa8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #184, 30 @ 0x2e0 │ │ │ │ + rsbseq r2, r0, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #0, 16 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, sl, #48, 18 @ 0xc0000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r3, r8, #172, 8 @ 0xac000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #136, 20 @ 0x88000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r3, r8, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq r3, r5, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r3, r8, #176, 8 @ 0xb0000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r3, r8, #196, 8 @ 0xc4000000 │ │ │ │ + rsbseq r5, fp, #112 @ 0x70 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-184 @ 0xffffff48 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #216 @ 0xd8 │ │ │ │ + rsbseq r2, r0, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #104, 2 │ │ │ │ + rsbseq r2, r0, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #64, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #32, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, r9, #80, 24 @ 0x5000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r3, r8, #200, 8 @ 0xc8000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #8, 2 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r3, r8, #220, 8 @ 0xdc000000 │ │ │ │ + rsbseq r4, sl, #112, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r3, r8, #204, 8 @ 0xcc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r3, r8, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq lr, sl, #96, 4 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, r9, #208, 26 @ 0x3400 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r3, r8, #228, 8 @ 0xe4000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r0, r8, lsr #32 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #0, 28 │ │ │ │ + rsbseq r1, r0, #160, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #144, 28 @ 0x900 │ │ │ │ + rsbseq r1, r0, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #32, 30 @ 0x80 │ │ │ │ + rsbseq r1, r0, #192, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #40, 10 @ 0xa000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, sl, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r3, r8, #232, 8 @ 0xe8000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq ip, sl, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #0, 6 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #248 @ 0xf8 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq fp, sl, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, ror sp @ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #136, 4 @ 0x80000008 │ │ │ │ + rsbseq r2, r0, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, lsl #27 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #80, 28 @ 0x500 │ │ │ │ + rsbseq fp, sl, #0, 14 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #112, 2 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r7, r9, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq lr, sl, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #160, 6 @ 0x80000002 │ │ │ │ + rsbseq r2, r0, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #48, 8 @ 0x30000000 │ │ │ │ + rsbseq r2, r0, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #192, 8 @ 0xc0000000 │ │ │ │ + rsbseq r2, r0, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2288 @ 0xfffff710 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq lr, sl, #0, 26 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, r6, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r8, #0, 16 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #216, 10 @ 0x36000000 │ │ │ │ + rsbseq r2, r0, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #104, 12 @ 0x6800000 │ │ │ │ + rsbseq r2, r0, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #248, 12 @ 0xf800000 │ │ │ │ + rsbseq r2, r0, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsr r5 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq sl, sl, #136, 20 @ 0x88000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, asr r5 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, ror #10 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq ip, sl, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, sl, #32, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #136, 22 @ 0x22000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq sl, sl, #8, 2 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #56, 22 @ 0xe000 │ │ │ │ + rsbseq r0, r0, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #200, 22 @ 0x32000 │ │ │ │ + rsbseq r1, r0, #104 @ 0x68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #88, 24 @ 0x5800 │ │ │ │ + rsbseq r1, r0, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #232, 24 @ 0xe800 │ │ │ │ + rsbseq r1, r0, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, r9, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, ror #31 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r6, r9, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #120, 22 @ 0x1e000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, fp, #40, 10 @ 0xa000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #8, 16 @ 0x80000 │ │ │ │ + rsbseq r2, r0, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #152, 16 @ 0x980000 │ │ │ │ + rsbseq r2, r0, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #0, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #184, 28 @ 0xb80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, sl, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #192, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #208, 4 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r3, r8, #52, 12 @ 0x3400000 │ │ │ │ + rsbseq r7, sl, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r3, r8, #56, 12 @ 0x3800000 │ │ │ │ + rsbseq r1, r9, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, asr #13 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #24, 18 @ 0x60000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq lr, r4, #168, 30 @ 0x2a0 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, ror #13 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #168, 18 @ 0x2a0000 │ │ │ │ + rsbseq r2, r0, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #56, 20 @ 0x38000 │ │ │ │ + rsbseq r2, r0, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #200, 20 @ 0xc8000 │ │ │ │ + rsbseq r2, r0, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #176, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #88, 22 @ 0x16000 │ │ │ │ + rsbseq r2, r0, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #0, 24 │ │ │ │ + rsbseq r3, r0, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #144, 24 @ 0x9000 │ │ │ │ + rsbseq r3, r0, #48, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #216, 16 @ 0xd80000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq fp, r6, #80, 8 @ 0x50000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #224, 20 @ 0xe0000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r8, r9, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3496 @ 0xfffff258 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r4, #168, 30 @ 0x2a0 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r9, r9, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r6, #80, 8 @ 0x50000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, sl, #0 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #168, 26 @ 0x2a00 │ │ │ │ + rsbseq r3, r0, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #56, 28 @ 0x380 │ │ │ │ + rsbseq r3, r0, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #32, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #120, 24 @ 0x7800 │ │ │ │ + rsbseq ip, sl, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #24, 18 @ 0x60000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r7, r9, #96, 26 @ 0x1800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #0 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq pc, r7, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, asr fp │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r8, sl, #24, 14 @ 0x600000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi lr, r3, #108, 2 │ │ │ │ + rsbseq lr, r9, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi pc, r3, #228, 8 @ 0xe4000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #80, 30 @ 0x140 │ │ │ │ + rsbseq r3, r0, #240, 6 @ 0xc0000003 │ │ │ │ andgt r0, r0, r3 │ │ │ │ - submi lr, r3, #112, 2 │ │ │ │ + submi pc, r3, #232, 8 @ 0xe8000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r0, #224, 30 @ 0x380 │ │ │ │ + rsbseq r3, r0, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #112 @ 0x70 │ │ │ │ + rsbseq r3, r0, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #0, 2 │ │ │ │ + rsbseq r3, r0, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #144, 2 @ 0x24 │ │ │ │ + rsbseq r3, r0, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #32, 4 │ │ │ │ + rsbseq r3, r0, #192, 12 @ 0xc000000 │ │ │ │ andgt r0, r0, r4 │ │ │ │ - submi lr, r3, #196, 2 @ 0x31 │ │ │ │ + submi pc, r3, #60, 10 @ 0xf000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #176, 4 │ │ │ │ + rsbseq r3, r0, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi lr, r3, #200, 2 @ 0x32 │ │ │ │ + submi pc, r3, #64, 10 @ 0x10000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2616 @ 0xfffff5c8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #64, 6 │ │ │ │ + rsbseq r3, r0, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #208, 6 @ 0x40000003 │ │ │ │ + rsbseq r3, r0, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #96, 8 @ 0x60000000 │ │ │ │ + rsbseq r3, r0, #0, 18 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #240, 8 @ 0xf0000000 │ │ │ │ + rsbseq r3, r0, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #128, 10 @ 0x20000000 │ │ │ │ + rsbseq r3, r0, #32, 20 @ 0x20000 │ │ │ │ andgt r0, r0, r4 │ │ │ │ - submi lr, r3, #28, 4 @ 0xc0000001 │ │ │ │ + submi pc, r3, #148, 10 @ 0x25000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq r3, r0, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi lr, r3, #32, 4 │ │ │ │ + submi pc, r3, #152, 10 @ 0x26000000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r3, r0, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #72, 14 @ 0x1200000 │ │ │ │ + rsbseq r3, r0, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq pc, [r9, #136]! @ 0x88 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #216, 14 @ 0x3600000 │ │ │ │ + rsbseq r3, r0, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #128, 16 @ 0x800000 │ │ │ │ + rsbseq r3, r0, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq r3, r0, #200, 26 @ 0x3200 │ │ │ │ andgt r0, r0, r5 │ │ │ │ - submi lr, r3, #116, 4 @ 0x40000007 │ │ │ │ + submi pc, r3, #236, 10 @ 0x3b000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #184, 18 @ 0x2e0000 │ │ │ │ + rsbseq r3, r0, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi lr, r3, #120, 4 @ 0x80000007 │ │ │ │ + submi pc, r3, #240, 10 @ 0x3c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #112, 4 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r9, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #56, 14 @ 0xe00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, fp, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r3, r0, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2816 @ 0xfffff500 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #176, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r9, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r1, r9, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r6, r9, #136 @ 0x88 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #0, 24 │ │ │ │ + rsbseq r4, r0, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #96, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #144, 24 @ 0x9000 │ │ │ │ + rsbseq r4, r0, #48, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r7, fp, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #22 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #208, 14 @ 0x3400000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sp, r8, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #136 @ 0x88 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r9, sl, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r7, sl, #16, 2 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #208, 28 @ 0xd00 │ │ │ │ + rsbseq r4, r8, #56, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #176, 26 @ 0x2c00 │ │ │ │ + rsbseq r4, r0, #80, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #64, 28 @ 0x400 │ │ │ │ + rsbseq r4, r0, #224, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #56, 14 @ 0xe00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #208, 28 @ 0xd00 │ │ │ │ + rsbseq r4, r0, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1552 @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #96, 30 @ 0x180 │ │ │ │ + rsbseq r4, r0, #0, 8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r4, r0, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #128 @ 0x80 │ │ │ │ + rsbseq r4, r0, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #40, 2 │ │ │ │ + rsbseq r4, r0, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #232, 8 @ 0xe8000000 │ │ │ │ + rsbseq r8, sl, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #184, 2 @ 0x2e │ │ │ │ + rsbseq r4, r0, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #96, 4 │ │ │ │ + rsbseq r4, r0, #0, 14 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-2360 @ 0xfffff6c8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #16, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq lr, r8, #8, 26 @ 0x200 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #56, 2 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r1, r7, #0, 22 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #120, 6 @ 0xe0000001 │ │ │ │ + rsbseq r4, r0, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #32, 8 @ 0x20000000 │ │ │ │ + rsbseq r4, r0, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r4, r0, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #88, 12 @ 0x5800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r9, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sp, r9, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, asr #27 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #0, 22 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r8, #72, 16 @ 0x480000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq r4, r0, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #128, 12 @ 0x8000000 │ │ │ │ + rsbseq r4, r0, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #16, 14 @ 0x400000 │ │ │ │ + rsbseq r4, r0, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r4, r0, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #200, 6 @ 0x20000003 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r6, r9, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r9, r9, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-4088 @ 0xfffff008 │ │ │ │ @@ -1630789,372 +1630794,360 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #192, 16 @ 0xc00000 │ │ │ │ + rsbseq r4, r0, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sl, r5, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #200, 6 @ 0x20000003 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, r9, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, sl, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r5, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r8, r9, #32, 12 @ 0x2000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #240, 18 @ 0x3c0000 │ │ │ │ + rsbseq r8, r9, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq sl, sl, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrdeq r5, [r9, #248]! @ 0xf8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #32, 12 @ 0x2000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r9, r7, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #8, 16 @ 0x80000 │ │ │ │ + rsbeq ip, pc, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sp, r7, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #240, 28 @ 0xf00 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq sp, r7, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq ip, pc, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, r8, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq pc, r8, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-1848 @ 0xfffff8c8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #216, 22 @ 0x36000 │ │ │ │ + rsbseq r1, r0, #120 @ 0x78 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r4, r0, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq pc, r8, #40, 18 @ 0xa0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq r6, pc, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #112, 24 @ 0x7000 │ │ │ │ + rsbseq r1, r0, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r8, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r8, fp, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3752 @ 0xfffff158 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #248, 8 @ 0xf8000000 │ │ │ │ + rsbseq r4, r0, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, fp, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, fp, #200, 8 @ 0xc8000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3760 @ 0xfffff150 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq lr, r7, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #176, 2 @ 0x2c │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r2, r8, #32 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #200, 8 @ 0xc8000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, sl, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3784 @ 0xfffff138 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #128, 28 @ 0x800 │ │ │ │ + rsbseq lr, r8, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, pc, #120, 10 @ 0x1e000000 │ │ │ │ + rsbeq fp, pc, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #32 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r7, r9, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbeq r6, pc, #200, 18 @ 0x320000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq fp, pc, #208, 4 │ │ │ │ + rsbeq fp, pc, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, r8, #64, 12 @ 0x4000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #88, 28 @ 0x580 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq pc, r8, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r8, lsl #31 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #40, 10 @ 0xa000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r8, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #64, 12 @ 0x4000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq r2, r9, #56, 6 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #88, 8 @ 0x58000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, r8, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq r6, pc, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r4, r8, #152 @ 0x98 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #56, 6 @ 0xe0000000 │ │ │ │ + rsbseq r2, r9, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r0, #248, 24 @ 0xf800 │ │ │ │ + rsbseq r2, r0, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsl #9 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e94498 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #48, 6 @ 0xc0000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #152 @ 0x98 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - eoreq sl, r4, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #40 @ 0x28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + eoreq sl, r4, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r0, lsl r7 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - eoreq sl, r4, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + mvneq r4, r0, lsl r7 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + eoreq sl, r4, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #24, 12 @ 0x1800000 │ │ │ │ + rsbeq r6, pc, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r8, ror #29 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #24 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - eoreq sl, r4, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, fp, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r0, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r8, ror #29 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + eoreq sl, r4, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #8, 30 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #248, 8 @ 0xf8000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r6, fp, #216, 10 @ 0x36000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r0, asr sp @ │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - eoreq sl, r4, #104, 8 @ 0x68000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r0, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r0, asr sp @ │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + eoreq sl, r4, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ @@ -1631167,96 +1631160,108 @@ │ │ │ │ rsbseq r2, fp, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - eoreq sl, r4, #128, 2 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq pc, r8, ror #21 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #144, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + eoreq sl, r4, #128, 2 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq pc, r8, ror #21 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #232 @ 0xe8 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, fp, #144, 30 @ 0x240 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, fp, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #40, 26 @ 0xa00 │ │ │ │ + rsbeq r7, pc, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r6, pc, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #112, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r8, asr #28 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #32, 22 @ 0x8000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, sl, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #160, 16 @ 0xa00000 │ │ │ │ + rsbeq ip, pc, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #160, 18 @ 0x280000 │ │ │ │ + rsbseq r0, r0, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #144, 30 @ 0x240 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r0, sl, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq lr, r7, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq r0, r0, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, ror #24 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #96, 24 @ 0x6000 │ │ │ │ + rsbseq r1, r0, #0, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631264,23 +1631269,23 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, ip, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #216, 8 @ 0xd8000000 │ │ │ │ + rsbseq r4, r0, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #0, 10 │ │ │ │ + rsbseq r3, r0, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #88, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1631289,15 +1631294,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, ip, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq r3, r0, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, ror #21 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #128, 12 @ 0x8000000 │ │ │ │ @@ -1631320,216 +1631325,216 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #96, 6 @ 0x80000001 │ │ │ │ + rsbseq r4, sl, #144 @ 0x90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r7, sl, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, fp, #0, 16 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #144 @ 0x90 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, r9, #200, 4 @ 0x8000000c │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #22 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #88, 28 @ 0x580 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r4, fp, #64, 14 @ 0x1000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #0, 16 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r7, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #200, 4 @ 0x8000000c │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r6, fp, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, sl, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, pc, #184, 16 @ 0xb80000 │ │ │ │ + rsbeq ip, pc, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #88, 22 @ 0x16000 │ │ │ │ + rsbseq pc, r3, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #104, 24 @ 0x6800 │ │ │ │ + rsbseq r1, r0, #8, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-232 @ 0xffffff18 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq ip, pc, #128, 18 @ 0x200000 │ │ │ │ + rsbeq ip, pc, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r8, r7, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #64, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, fp, #136, 26 @ 0x2200 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r0, r0, #0, 26 │ │ │ │ + rsbseq r1, r0, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #176, 28 @ 0xb00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq ip, r8, #24 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, r8, #48, 16 @ 0x300000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r7, r8, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #232, 8 @ 0xe8000000 │ │ │ │ + rsbseq r4, r0, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #24 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq ip, r8, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq r4, [r9, #192]! @ 0xc0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #40, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - @ instruction: 0x160a7f14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r7, #104, 12 @ 0x6800000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r8, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + @ instruction: 0x160a7f14 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r8, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ submi r3, r7, #76, 16 @ 0x4c0000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #16, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq fp, r7, #176, 12 @ 0xb000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #72, 16 @ 0x480000 │ │ │ │ + rsbseq r4, r0, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #232, 10 @ 0x3a000000 │ │ │ │ + rsbseq r4, r0, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #96, 28 @ 0x600 │ │ │ │ + rsbseq r5, r1, #48, 24 @ 0x3000 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r4, [r9, #200]! @ 0xc8 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #136, 28 @ 0x880 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sp, r7, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r8, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, r9, #64 @ 0x40 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, r9, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, r8, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, lsr #26 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #72, 18 @ 0x120000 │ │ │ │ + rsbeq r6, pc, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #64 @ 0x40 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq lr, sl, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq lr, r7, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r3, r7, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, asr sp │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sp, sl, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #232 @ 0xe8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #152, 22 @ 0x26000 │ │ │ │ @@ -1631564,491 +1631569,491 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2160 @ 0xfffff790 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r8, lsl #27 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strheq r4, [r9, #216]! @ 0xd8 │ │ │ │ + mvneq r4, r8, lsl #27 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #128, 18 @ 0x200000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r0, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r8, ror #27 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq ip, r0, #36864 @ 0x9000 │ │ │ │ - eoreq r8, r4, #232, 20 @ 0xe8000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + strheq r4, [r9, #216]! @ 0xd8 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r6, pc, #32, 28 @ 0x200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r4, r8, ror #27 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq ip, r0, #36864 @ 0x9000 │ │ │ │ + eoreq r8, r4, #232, 20 @ 0xe8000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r8, lsl lr │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #128, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq ip, r0, #36864 @ 0x9000 │ │ │ │ - eoreq r8, r4, #248, 20 @ 0xf8000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r4, r8, lsl lr │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #88, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r8, asr #28 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq ip, r0, #36864 @ 0x9000 │ │ │ │ + eoreq r8, r4, #248, 20 @ 0xf8000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #64, 6 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r8, ror lr │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ + mvneq r4, r8, asr #28 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r0, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r4, r8, ror lr │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #88, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r8, lsr #29 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrdeq r4, [r9, #232]! @ 0xe8 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r4, r8, lsr #29 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrdeq r4, [r9, #232]! @ 0xe8 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #168 @ 0xa8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r6, r0, lsr #1 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #88, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r0, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r6, r0, lsr #1 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - strdeq r4, [r9, #128]! @ 0x80 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - mvneq r4, r0, lsl #18 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #144, 10 @ 0x24000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #64, 12 @ 0x4000000 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + strdeq r4, [r9, #128]! @ 0x80 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + mvneq r4, r0, lsl #18 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r0, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #0, 30 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq ip, [r8], #-3736 @ 0xfffff168 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbseq r3, r0, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #0, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq ip, [r8], #-3736 @ 0xfffff168 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #112 @ 0x70 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #128, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-888 @ 0xfffffc88 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #128, 2 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r0, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, r0, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #128, 2 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r2, r1, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-888 @ 0xfffffc88 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r1, r0, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq ip, r8, #112, 2 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #24 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq ip, r8, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #80, 24 @ 0x5000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sp, r8, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #56, 8 @ 0x38000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #72, 8 @ 0x48000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, ror #11 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r7, r9, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #96, 18 @ 0x180000 │ │ │ │ + rsbeq r6, pc, #0, 28 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, ror #11 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #56, 8 @ 0x38000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #72, 6 @ 0x20000001 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #8, 12 @ 0x800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #72, 8 @ 0x48000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r4, r0, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r0, fp, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r9, #104, 26 @ 0x1a00 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r3, r8, #92, 30 @ 0x170 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r2, r0, #40, 18 @ 0xa0000 │ │ │ │ + rsbseq r2, r0, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, fp, #136, 22 @ 0x22000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r3, r8, #96, 30 @ 0x180 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #64, 24 @ 0x4000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r3, r8, #116, 30 @ 0x1d0 │ │ │ │ + rsbseq r1, r9, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r8, asr #14 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #0 │ │ │ │ + rsbseq r5, r9, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r3, r8, #120, 30 @ 0x1e0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #112, 2 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #64, 8 @ 0x40000000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r3, r8, #144, 30 @ 0x240 │ │ │ │ + rsbseq lr, r7, #208, 4 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r3, r8, #140, 30 @ 0x230 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r3, r8, #148, 30 @ 0x250 │ │ │ │ + rsbseq r6, fp, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r3, r8, #144, 30 @ 0x240 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r7, sl, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #64, 10 @ 0x10000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, fp, #216, 16 @ 0xd80000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r3, r8, #168, 30 @ 0x2a0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq ip, r7, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r3, r8, #172, 30 @ 0x2b0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sl, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e94690 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq sl, sl, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #72, 18 @ 0x120000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sl, sl, #24 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #88, 18 @ 0x160000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r3, r8, #248, 30 @ 0x3e0 │ │ │ │ + rsbseq r4, sl, #80, 24 @ 0x5000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r3, r8, #252, 30 @ 0x3f0 │ │ │ │ + rsbseq r4, sl, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2768 @ 0xfffff530 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, sl, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r4, sl, #128, 24 @ 0x8000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2896 @ 0xfffff4b0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq r5, [r9, #184]! @ 0xb8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #192 @ 0xc0 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, sl, #64, 24 @ 0x4000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2832 @ 0xfffff4f0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #56, 24 @ 0x3800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, fp, #0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq sp, r8, lsl #23 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, lsl ip │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq fp, r0, ror #21 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq r6, pc, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eoreq r9, r4, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ @@ -1632124,36 +1632129,36 @@ │ │ │ │ eoreq r9, r4, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ eoreq r9, r4, #96, 2 │ │ │ │ andpl r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r1, r9, #112, 2 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq lr, [r9, #208]! @ 0xd0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ mvneq lr, r0, lsr #28 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ mvneq lr, r0, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r6, r6, #24, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #64, 20 @ 0x40000 │ │ │ │ + rsbeq r6, pc, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r0, asr #29 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1632188,20 +1632193,20 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ mvneq lr, r8, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq sp, lr, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, r9, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, asr sl │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1632224,36 +1632229,36 @@ │ │ │ │ mvneq lr, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ strheq lr, [r9, #144]! @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #0, 10 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r1, r9, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e9ec98 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ mvneq lr, r0, lsl #26 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ mvneq lr, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #24, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq sp, r7, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #216, 22 @ 0x36000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq sp, r9, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r0, lsr #27 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ @@ -1632292,17 +1632297,17 @@ │ │ │ │ eoreq sl, r4, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq pc, r0, lsl fp @ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, sl, #128, 16 @ 0x800000 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi r4, r8, #228 @ 0xe4 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq sl, r4, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eoreq sl, r4, #176, 14 @ 0x2c00000 │ │ │ │ @@ -1632324,37 +1632329,37 @@ │ │ │ │ eoreq sl, r4, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ eoreq sl, r4, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, sl, #72, 18 @ 0x120000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r4, r8, #232 @ 0xe8 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strdeq lr, [r9, #88]! @ 0x58 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ mvneq lr, r0, ror #12 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ mvneq lr, r0, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r1, sl, #88, 18 @ 0x160000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, r8, #104, 14 @ 0x1a00000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r4, r8, #0, 2 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r0, lsl #14 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ strdeq lr, [r9, #104]! @ 0x68 │ │ │ │ @@ -1632388,21 +1632393,21 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ eoreq sl, r4, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #32, 16 @ 0x200000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r4, r8, #32, 2 │ │ │ │ + rsbseq sp, sl, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r4, r8, #4, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r4, r8, #36, 2 │ │ │ │ + rsbseq lr, sl, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, asr #9 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ mvneq lr, r0, asr #9 │ │ │ │ @@ -1632424,37 +1632429,37 @@ │ │ │ │ eoreq sl, r4, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ eoreq sl, r4, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, sl, #192 @ 0xc0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r4, r8, #28, 2 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r0, lsl #23 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ mvneq lr, r8, ror #23 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ mvneq lr, r8, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #224, 28 @ 0xe00 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r4, r8, #60, 2 │ │ │ │ + rsbseq r1, fp, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r4, r8, #32, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #176, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r4, r8, #64, 2 │ │ │ │ + rsbseq r9, r7, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, lsl #25 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ mvneq lr, r0, lsl #25 │ │ │ │ @@ -1632492,17 +1632497,17 @@ │ │ │ │ mvneq lr, r8, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3464 @ 0xfffff278 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, fp, #192, 10 @ 0x30000000 │ │ │ │ + andgt r0, r0, r4, lsl r0 │ │ │ │ + submi r4, r8, #56, 2 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq lr, r8, lsr r9 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ mvneq lr, r0, lsr r9 │ │ │ │ @@ -1632540,374 +1632545,370 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ eoreq r8, r4, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #48, 30 @ 0xc0 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi r4, r8, #88, 2 │ │ │ │ + rsbseq sp, r8, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r4, r8, #60, 2 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eoreq r8, r4, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ eoreq r8, r4, #120, 26 @ 0x1e00 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ eoreq r8, r4, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r4, r8, #92, 2 │ │ │ │ + rsbseq fp, r8, #32, 6 @ 0x80000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ eoreq r8, r4, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq ip, r0, #20736 @ 0x5100 │ │ │ │ eoreq r8, r4, #96, 28 @ 0x600 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sp, r0, r1, lsl #2 │ │ │ │ ldrdeq pc, [r7, #-104]! @ 0xffffff98 │ │ │ │ eoreq r8, r4, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #32, 12 @ 0x2000000 │ │ │ │ + rsbseq r3, r0, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #40, 4 @ 0x80000002 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r4, r8, #116, 2 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r4, r8, #120, 2 │ │ │ │ + rsbseq r2, fp, #0, 10 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r4, r8, #84, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #216 @ 0xd8 │ │ │ │ + rsbseq r9, r9, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ + submi r4, r8, #88, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #88, 6 @ 0x60000001 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #104, 6 @ 0xa0000001 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r4, r8, #112, 2 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r5, r0, lsl r5 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #120, 26 @ 0x1e00 │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ - submi r4, r8, #144, 2 @ 0x24 │ │ │ │ + rsbseq ip, r8, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r4, r8, #116, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #144, 18 @ 0x240000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r4, r8, #148, 2 @ 0x25 │ │ │ │ + rsbseq sl, r8, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #232, 10 @ 0x3a000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r1, sl, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #192, 14 @ 0x3000000 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r4, r8, #172, 2 @ 0x2b │ │ │ │ + rsbseq r8, r7, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #32, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r4, r8, #176, 2 @ 0x2c │ │ │ │ + rsbseq ip, sl, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r6, r8, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-976 @ 0xfffffc30 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1000 @ 0xfffffc18 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq r6, r5, #176, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r0, r4, #32, 6 @ 0x80000000 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi r4, r8, #244, 2 @ 0x3d │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq lr, r3, #48, 30 @ 0xc0 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + submi r4, r8, #248, 2 @ 0x3e │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq ip, r8, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #120, 10 @ 0x1e000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, sl, #8, 4 @ 0x80000000 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi r4, r8, #16, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #120, 12 @ 0x7800000 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi r4, r8, #48, 4 │ │ │ │ + rsbseq r3, r5, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r4, r8, #20, 4 @ 0x40000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r4, r8, #52, 4 @ 0x40000003 │ │ │ │ + rsbseq sl, r7, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #232, 26 @ 0x3a00 │ │ │ │ + rsbseq r4, r6, #216 @ 0xd8 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsl #22 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #144, 2 @ 0x24 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r4, r8, #76, 4 @ 0xc0000004 │ │ │ │ + rsbseq fp, r7, #120, 26 @ 0x1e00 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #80, 8 @ 0x50000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r4, r8, #80, 4 │ │ │ │ + rsbseq pc, r9, #144, 18 @ 0x240000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #248, 10 @ 0x3e000000 │ │ │ │ + rsbseq r4, r0, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #128, 6 │ │ │ │ + rsbseq sp, r0, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #48, 12 @ 0x3000000 │ │ │ │ + rsbseq r3, r0, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r4, r5, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #0, 14 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq r6, ip, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #208, 12 @ 0xd000000 │ │ │ │ + rsbseq r3, r0, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r6, ip, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-2112 @ 0xfffff7c0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbeq r6, ip, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #88, 20 @ 0x58000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq r6, ip, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ + rsbeq r6, ip, #208, 22 @ 0x34000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, pc, lsr #32 │ │ │ │ + rsbeq r6, ip, #152, 22 @ 0x26000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #56, 24 @ 0x3800 │ │ │ │ + rsbeq r6, ip, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ + rsbeq r6, ip, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #24, 30 @ 0x60 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r9, r4, #40, 30 @ 0xa0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #208, 22 @ 0x34000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r1, fp, #192, 14 @ 0x3000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq sl, sl, #32, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq sp, [r8], #-1352 @ 0xfffffab8 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #96, 22 @ 0x18000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq pc, r9, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r9, sl, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #184, 28 @ 0xb80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r2, fp, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #152, 8 @ 0x98000000 │ │ │ │ + rsbseq r2, fp, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r8, #160, 10 @ 0x28000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #224, 24 @ 0xe000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r7, r8, #120, 10 @ 0x1e000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r0, lsr #32 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, sl, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r9, r7, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r5, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r6, r0, lsr r0 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #16, 20 @ 0x10000 │ │ │ │ + rsbeq r6, pc, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #88, 28 @ 0x580 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi pc, r3, #208, 30 @ 0x340 │ │ │ │ + rsbseq r6, fp, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r1, r4, #72, 6 @ 0x20000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r0, #0, 12 │ │ │ │ + rsbseq r4, r0, #160, 20 @ 0xa0000 │ │ │ │ andgt r0, r0, r5 │ │ │ │ - submi pc, r3, #212, 30 @ 0x350 │ │ │ │ + submi r1, r4, #76, 6 @ 0x30000001 │ │ │ │ andeq ip, r0, #36864 @ 0x9000 │ │ │ │ eoreq r8, r4, #8, 22 @ 0x2000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #240, 20 @ 0xf0000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq r3, r8, #80, 8 @ 0x50000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r8, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, fp, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r4, r0, #152, 12 @ 0x9800000 │ │ │ │ + rsbseq r4, r0, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #48, 2 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r6, fp, #0, 14 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq ip, [r8], #-3880 @ 0xfffff0d8 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #40, 2 │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ - submi r0, r4, #40 @ 0x28 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r0, r4, #44 @ 0x2c │ │ │ │ + rsbseq pc, r7, #176, 24 @ 0xb000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r1, r4, #160, 6 @ 0x80000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, r4, #164, 6 @ 0x90000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #80, 26 @ 0x1400 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r0, r4, #128 @ 0x80 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sl, #136, 6 @ 0x20000002 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r1, r4, #248, 6 @ 0xe0000003 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ @ instruction: 0x01e96090 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #136, 6 @ 0x20000002 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r0, r4, #132 @ 0x84 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, r4, #252, 6 @ 0xf0000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #48, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #232, 4 @ 0x8000000e │ │ │ │ - andgt r0, r0, r8, lsl r0 │ │ │ │ - submi r0, r4, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r0, r4, #220 @ 0xdc │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r1, r4, #80, 8 @ 0x50000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, lr │ │ │ │ + submi r1, r4, #84, 8 @ 0x54000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r9, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq r4, r0, lsl #17 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #112 @ 0x70 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1632916,61 +1632917,61 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #40, 20 @ 0x28000 │ │ │ │ + rsbseq r7, sl, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ strheq pc, [r9, #232]! @ 0xe8 @ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #160, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #232, 20 @ 0xe8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r6, pc, #136, 30 @ 0x220 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-1240 @ 0xfffffb28 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #112, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [r8], #-1256 @ 0xfffffb18 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + ldrbeq sp, [r8], #-1240 @ 0xfffffb28 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #0, 16 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq ip, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq sp, [r8], #-1256 @ 0xfffffb18 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, pc │ │ │ │ @@ -1632992,22 +1632993,22 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r0, #96, 22 @ 0x18000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #0, 24 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1633019,14 +1633020,18 @@ │ │ │ │ rsbseq r9, r9, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #112, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r7, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ @@ -1633036,26 +1633041,22 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq r2, fp, #56, 6 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ mvneq ip, r8, ror sp │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #56, 6 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #16, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1633063,29 +1633064,33 @@ │ │ │ │ rsbseq r8, r7, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2192 @ 0xfffff770 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1688 @ 0xfffff968 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-2216 @ 0xfffff758 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sl, r8, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1736 @ 0xfffff938 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [ip], #-1712 @ 0xfffff950 │ │ │ │ @@ -1633108,16 +1633113,16 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ andeq r8, fp, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, r8, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ @@ -1633136,16 +1633141,16 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, sl, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, fp, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, fp, #104, 20 @ 0x68000 │ │ │ │ @@ -1633156,18 +1633161,14 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq ip, r0, #16384 @ 0x4000 │ │ │ │ eoreq r8, r4, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1633184,33 +1633185,33 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r0, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r0, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbseq r3, r0, #96, 14 @ 0x1800000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r3, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbseq r3, r0, #0, 24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ @@ -1633256,104 +1633257,112 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #0, 2 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r3, r8, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #80, 2 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq sl, ip, #80 @ 0x50 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq sl, ip, #96 @ 0x60 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r6, r8, #88, 20 @ 0x58000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r6, r5, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, r8, #152, 8 @ 0x98000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #200, 20 @ 0xc8000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r3, r8, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #16, 16 @ 0x100000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r6, pc, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #248, 26 @ 0x3e00 │ │ │ │ + rsbseq r2, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #48, 20 @ 0x30000 │ │ │ │ + rsbseq sl, sl, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r4, sl, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, sl, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r5, fp, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r8, r9, #240, 20 @ 0xf0000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r3, #216, 24 @ 0xd800 │ │ │ │ + rsbseq r1, r8, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #200, 20 @ 0xc8000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, sl, #48, 2 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r9, r9, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r5, #40, 2 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, r7, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #0, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, r9, #0, 2 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r5, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #128, 30 @ 0x200 │ │ │ │ @@ -1633376,192 +1633385,192 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r9, #64, 24 @ 0x4000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, sl, #16, 16 @ 0x100000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #0, 22 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #216, 20 @ 0xd8000 │ │ │ │ + rsbeq r6, pc, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r3, #24, 6 @ 0x60000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r6, ip, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #120, 8 @ 0x78000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, fp, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #144, 22 @ 0x24000 │ │ │ │ + rsbeq r7, pc, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r2, sl, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, r8, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #0, 10 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r6, r9, #56, 16 @ 0x380000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #136, 30 @ 0x220 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, sl, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r8, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #240, 20 @ 0xf0000 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbseq r3, r3, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #112, 4 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r4, r8, #100, 24 @ 0x6400 │ │ │ │ + rsbseq r0, r9, #200, 20 @ 0xc8000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r4, r8, #120, 24 @ 0x7800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r4, r8, #104, 24 @ 0x6800 │ │ │ │ + rsbseq r0, r9, #208, 20 @ 0xd0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r4, r8, #124, 24 @ 0x7c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #96, 20 @ 0x60000 │ │ │ │ + rsbseq r0, r9, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #232, 10 @ 0x3a000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq lr, r7, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, r9, #0, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #72, 20 @ 0x48000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, r8, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #208, 16 @ 0xd00000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi r4, r8, #216, 24 @ 0xd800 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #24, 14 @ 0x600000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r4, r8, #220, 24 @ 0xdc00 │ │ │ │ + rsbseq r9, r7, #64, 18 @ 0x100000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r4, r8, #236, 24 @ 0xec00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #224, 10 @ 0x38000000 │ │ │ │ + rsbseq r7, r3, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ + submi r4, r8, #240, 24 @ 0xf000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sl, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, fp, #48, 24 @ 0x3000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r7, r7, #48, 16 @ 0x300000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r2, fp, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #152, 20 @ 0x98000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq sp, r9, #0, 10 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #184, 24 @ 0xb800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, fp, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r3, pc, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #208, 14 @ 0x3400000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r4, r8, #128, 26 @ 0x2000 │ │ │ │ + rsbseq pc, r7, #112, 4 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi r4, r8, #148, 26 @ 0x2500 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r4, r8, #132, 26 @ 0x2100 │ │ │ │ + rsbseq sp, sl, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r4, r8, #152, 26 @ 0x2600 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r9, r9, #96, 20 @ 0x60000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r3, r7, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #120 @ 0x78 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sp, r3, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r6, sl, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #120 @ 0x78 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r2, sl, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #184, 22 @ 0x2e000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r5, r7, #24, 14 @ 0x600000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #88, 26 @ 0x1600 │ │ │ │ @@ -1633584,16 +1633593,16 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #56, 26 @ 0xe00 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #184, 18 @ 0x2e0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r3, r7, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #200, 2 @ 0x32 │ │ │ │ @@ -1633624,40 +1633633,40 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, sp, #64, 24 @ 0x4000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi r4, r8, #0, 30 │ │ │ │ + rsbseq ip, r8, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r4, r8, #20, 30 @ 0x50 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #80, 4 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r7, r7, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, fp, #200 @ 0xc8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, fp, #216 @ 0xd8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbeq r7, pc, #16 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #112, 22 @ 0x1c000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r2, fp, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #184, 16 @ 0xb80000 │ │ │ │ @@ -1633736,33 +1633745,33 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r7, pc, #32 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r2, r9, #128, 18 @ 0x200000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #192 @ 0xc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #32, 24 @ 0x2000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, sl │ │ │ │ @@ -1633792,16 +1633801,16 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, r5, #152, 20 @ 0x98000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #120, 12 @ 0x7800000 │ │ │ │ @@ -1633812,149 +1633821,209 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r4, fp, #184, 24 @ 0xb800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq pc, r3, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r7, #88, 16 @ 0x580000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r5, r8, #116, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r7, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r5, r8, #120, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, fp, #120 @ 0x78 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r9, #120 @ 0x78 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r5, r8, #164, 2 @ 0x29 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r9, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r5, r8, #168, 2 @ 0x2a │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #184, 18 @ 0x2e0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #24, 26 @ 0x600 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi r5, r8, #192, 2 @ 0x30 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #80, 4 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r5, r8, #196, 2 @ 0x31 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r8, #224, 16 @ 0xe00000 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi r5, r8, #220, 2 @ 0x37 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #72, 12 @ 0x4800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r5, r8, #224, 2 @ 0x38 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #128 @ 0x80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #176 @ 0xb0 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi r5, r8, #96, 2 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #192, 8 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r5, r8, #100, 2 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r5, r8, #32, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, r8, #36, 4 @ 0x40000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #16, 2 │ │ │ │ andgt r0, r0, r6 │ │ │ │ - submi r5, r8, #144, 2 @ 0x24 │ │ │ │ + submi r5, r8, #60, 4 @ 0xc0000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - submi r5, r8, #148, 2 @ 0x25 │ │ │ │ + submi r5, r8, #64, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #136 @ 0x88 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r5, r8, #172, 2 @ 0x2b │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r5, r8, #176, 2 @ 0x2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq sp, [ip], #1184 @ 0x4a0 │ │ │ │ + andpl r0, r0, fp │ │ │ │ + rsbmi r1, pc, #116, 18 @ 0x1d0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #0, 24 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #216 @ 0xd8 │ │ │ │ andgt r0, r0, sl │ │ │ │ - submi r5, r8, #200, 2 @ 0x32 │ │ │ │ + submi r5, r8, #148, 4 @ 0x40000009 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r5, r8, #204, 2 @ 0x33 │ │ │ │ + submi r5, r8, #152, 4 @ 0x80000009 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #144 @ 0x90 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #8, 16 @ 0x80000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r5, r8, #12, 4 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r5, r8, #16, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #176, 22 @ 0x2c000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r5, r8, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r5, r8, #44, 4 @ 0xc0000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #104, 4 @ 0x80000006 │ │ │ │ + rsbeq r7, pc, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #0, 8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r9, [pc], #856 @ 16ded04 <__bss_end__@@Base+0x881f48> │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r3, r0, #176, 28 @ 0xb00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #0, 24 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, lr, lsl r0 │ │ │ │ + submi r5, r8, #120, 6 @ 0xe0000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #168, 10 @ 0x2a000000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r5, r8, #128, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r5, r8, #124, 6 @ 0xf0000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r5, r8, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ @@ -1633974,220 +1634043,208 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, r8, #12, 8 @ 0xc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #80, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, r8, #36, 8 @ 0x24000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #72, 2 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r5, r8, #100, 6 @ 0x90000001 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r5, r8, #104, 6 @ 0xa0000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, r8, #120, 8 @ 0x78000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #64 @ 0x40 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #80, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r5, r8, #248, 6 @ 0xe0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #224, 2 @ 0x38 │ │ │ │ + rsbeq r5, fp, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r5, r8, #16, 8 @ 0x10000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #88, 24 @ 0x5800 │ │ │ │ + rsbseq r0, sl, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r7, #88, 24 @ 0x5800 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r5, r8, #56, 10 @ 0xe000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, r8, #60, 10 @ 0xf000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r5, r8, #100, 8 @ 0x64000000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r5, r8, #104, 10 @ 0x1a000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, r8, #108, 10 @ 0x1b000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r1, #248, 16 @ 0xf80000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #96, 8 @ 0x60000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r2, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #72, 30 @ 0x120 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #128, 6 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #24, 24 @ 0x1800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #176, 24 @ 0xb000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #240, 28 @ 0xf00 │ │ │ │ + rsbeq fp, lr, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #24, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #8, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #128, 20 @ 0x80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #176, 26 @ 0x2c00 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r5, r8, #100, 10 @ 0x19000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #176, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r5, r8, #104, 10 @ 0x1a000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #96 @ 0x60 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #128, 14 @ 0x2000000 │ │ │ │ - andgt r0, r0, ip, lsl r0 │ │ │ │ - submi r5, r8, #148, 10 @ 0x25000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #80, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r5, r8, #152, 10 @ 0x26000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #88, 8 @ 0x58000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #168, 18 @ 0x2a0000 │ │ │ │ + rsbseq lr, sl, #80, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #160, 2 @ 0x28 │ │ │ │ + rsbseq r7, r8, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1634347,14 +1634404,22 @@ │ │ │ │ rsbseq r7, fp, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #216, 4 @ 0x8000000d │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #64, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ @@ -1634399,22 +1634464,14 @@ │ │ │ │ rsbseq r9, r8, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #56, 28 @ 0x380 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, ip │ │ │ │ @@ -1634452,15 +1634509,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #24, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #248, 22 @ 0x3e000 │ │ │ │ + rsbseq r7, r0, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #80, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1634516,15 +1634573,15 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #136, 8 @ 0x88000000 │ │ │ │ + rsbseq r8, r1, #48, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #128, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1634584,14 +1634641,18 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #88, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #144 @ 0x90 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1634631,23 +1634692,23 @@ │ │ │ │ rsbeq r9, ip, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #96, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1634660,364 +1634721,308 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r4, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbeq pc, lr, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #160, 4 │ │ │ │ + rsbseq r3, r5, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r8, sl, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r5, fp, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, sp, #56, 10 @ 0xe000000 │ │ │ │ + rsbeq r9, sp, #144, 12 @ 0x9000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, sp, #72, 10 @ 0x12000000 │ │ │ │ + rsbeq r9, sp, #160, 12 @ 0xa000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, sp, #40, 10 @ 0xa000000 │ │ │ │ + rsbeq r9, sp, #128, 12 @ 0x8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #192, 26 @ 0x3000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #240 @ 0xf0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #32, 28 @ 0x200 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r9, r2, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #0, 20 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andeq ip, r0, #36864 @ 0x9000 │ │ │ │ + eoreq r8, r4, #48, 22 @ 0xc000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r6, #0, 24 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq ip, r7, #128, 6 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #184, 18 @ 0x2e0000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #112, 18 @ 0x1c0000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #72, 22 @ 0x12000 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #128, 18 @ 0x200000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #168, 22 @ 0x2a000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r1, fp, #104, 24 @ 0x6800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq sl, r7, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #64, 2 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r1, r9, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #16, 26 @ 0x400 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sp, r8, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #168, 18 @ 0x2a0000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, sl, #96 @ 0x60 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi sp, r9, #28, 24 @ 0x1c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #104, 16 @ 0x680000 │ │ │ │ + rsbseq r0, r9, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #160, 30 @ 0x280 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, r9, #56, 22 @ 0xe000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #120 @ 0x78 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq sp, r8, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq ip, r0, #36864 @ 0x9000 │ │ │ │ - eoreq r8, r4, #48, 22 @ 0xc000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r9, r7, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #96, 2 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r8, sl, #8, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r9, ip, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #40, 4 @ 0x80000002 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi fp, r8, #56, 10 @ 0xe000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi fp, r8, #60, 10 @ 0xf000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #208, 30 @ 0x340 │ │ │ │ + rsbeq r9, ip, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ + rsbeq r9, ip, #248, 20 @ 0xf8000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #160, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #136, 28 @ 0x880 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #224, 18 @ 0x380000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r8, r7, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #176, 10 @ 0x2c000000 │ │ │ │ + rsbseq r6, fp, #32, 2 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #0, 24 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #136, 24 @ 0x8800 │ │ │ │ + rsbseq r9, r9, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, r9, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r0, r9, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, fp, #240, 26 @ 0x3c00 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi fp, r8, #32, 12 @ 0x2000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r0, r8, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + submi fp, r8, #36, 12 @ 0x2400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq r8, fp, #168, 4 @ 0x8000000a │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, sl, #72, 12 @ 0x4800000 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi fp, r8, #60, 12 @ 0x3c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #232, 24 @ 0xe800 │ │ │ │ + rsbseq r9, r7, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi fp, r8, #64, 12 @ 0x4000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq r5, fp, #88, 26 @ 0x1600 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, sp, #224, 22 @ 0x38000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, sp, #240, 22 @ 0x3c000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r9, #32, 4 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi fp, r8, #88, 12 @ 0x5800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, r9, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi fp, r8, #92, 12 @ 0x5c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r8, r9, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #48, 22 @ 0xc000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r9, #200 @ 0xc8 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi fp, r8, #116, 12 @ 0x7400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r5, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi fp, r8, #120, 12 @ 0x7800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r7, r9, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #200, 20 @ 0xc8000 │ │ │ │ - andgt r0, r0, r1, lsl r0 │ │ │ │ - submi fp, r8, #32, 14 @ 0x800000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - submi fp, r8, #36, 14 @ 0x900000 │ │ │ │ + rsbseq sl, sl, #176, 20 @ 0xb0000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi fp, r8, #144, 12 @ 0x9000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #48, 8 @ 0x30000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, r8, #0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi fp, r8, #148, 12 @ 0x9400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #8, 20 @ 0x8000 │ │ │ │ - andgt r0, r0, r9, lsl r0 │ │ │ │ - submi fp, r8, #60, 14 @ 0xf00000 │ │ │ │ + rsbseq lr, r7, #104, 26 @ 0x1a00 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi ip, sl, #180, 2 @ 0x2d │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #80, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi fp, r8, #64, 14 @ 0x1000000 │ │ │ │ + rsbseq r9, sl, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + submi ip, sl, #184, 2 @ 0x2e │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, sl, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi fp, r8, #176, 12 @ 0xb000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #216, 30 @ 0x360 │ │ │ │ - andgt r0, r0, r7, lsl r0 │ │ │ │ - submi fp, r8, #88, 14 @ 0x1600000 │ │ │ │ + rsbseq r4, fp, #240, 20 @ 0xf0000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi ip, sl, #208, 2 @ 0x34 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #0, 20 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi fp, r8, #92, 14 @ 0x1700000 │ │ │ │ + rsbseq r5, fp, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi ip, sl, #212, 2 @ 0x35 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq r9, r7, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ + submi fp, r8, #204, 12 @ 0xcc00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #200, 18 @ 0x320000 │ │ │ │ - andgt r0, r0, r9, lsl r0 │ │ │ │ - submi fp, r8, #116, 14 @ 0x1d00000 │ │ │ │ + rsbseq r1, r9, #88, 12 @ 0x5800000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi sp, r9, #132, 28 @ 0x840 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - submi fp, r8, #120, 14 @ 0x1e00000 │ │ │ │ + rsbeq r5, fp, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi sp, r9, #136, 28 @ 0x880 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r5, fp, #176, 28 @ 0xb00 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #104, 24 @ 0x6800 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi fp, r8, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq r2, r9, #8, 24 @ 0x800 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi sp, r9, #160, 28 @ 0xa00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #168, 20 @ 0xa8000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi fp, r8, #148, 14 @ 0x2500000 │ │ │ │ + rsbseq r0, r9, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + submi sp, r9, #164, 28 @ 0xa40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq lr, r5, #64, 30 @ 0x100 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #48, 28 @ 0x300 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi fp, r8, #172, 14 @ 0x2b00000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #32, 28 @ 0x200 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi fp, r8, #176, 14 @ 0x2c00000 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #72, 30 @ 0x120 │ │ │ │ + rsbeq r7, pc, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #176, 28 @ 0xb00 │ │ │ │ + rsbeq r7, pc, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r6, r5, #64, 2 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #128, 6 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi fp, r8, #200, 14 @ 0x3200000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #112, 18 @ 0x1c0000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi fp, r8, #204, 14 @ 0x3300000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #128, 18 @ 0x200000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r8, fp, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #40, 4 @ 0x80000002 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi fp, r8, #228, 14 @ 0x3900000 │ │ │ │ + rsbeq r8, ip, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #96 @ 0x60 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi fp, r8, #232, 14 @ 0x3a00000 │ │ │ │ + rsbseq r8, fp, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #144, 22 @ 0x24000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq r8, ip, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #56, 22 @ 0xe000 │ │ │ │ - andgt r0, r0, r1, lsl r0 │ │ │ │ - submi fp, r8, #0, 16 │ │ │ │ + rsbseq sp, sl, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi ip, sl, #140, 4 @ 0xc0000008 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #216, 20 @ 0xd8000 │ │ │ │ + rsbseq r8, r8, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi sp, r9, #20, 28 @ 0x140 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq pc, sl, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq lr, sl, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi ip, sl, #184, 4 @ 0x8000000b │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #144, 6 @ 0x40000002 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #8, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #144, 8 @ 0x90000000 │ │ │ │ @@ -1635196,15 +1635201,15 @@ │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #184, 28 @ 0xb80 │ │ │ │ + rsbeq r7, pc, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #96, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1635249,15 +1635254,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #208, 28 @ 0xd00 │ │ │ │ + rsbeq r7, pc, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #0, 4 │ │ │ │ @@ -1635484,15 +1635489,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #192, 28 @ 0xc00 │ │ │ │ + rsbeq r7, pc, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #64, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1635519,170 +1635524,142 @@ │ │ │ │ rsbeq r6, fp, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #32, 2 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #8, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #184, 22 @ 0x2e000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #144, 6 @ 0x40000002 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #160, 6 @ 0x80000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #56, 22 @ 0xe000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #248, 20 @ 0xf8000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r1, r9, #48, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi ip, sl, #188, 4 @ 0xc000000b │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #176, 28 @ 0xb00 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbeq r6, ip, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, r9, #192, 26 @ 0x3000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #192, 20 @ 0xc0000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq ip, sl, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq ip, ip, #88, 2 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq r5, fp, #56, 14 @ 0xe00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #72, 24 @ 0x4800 │ │ │ │ + rsbseq pc, sl, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq lr, sl, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #144, 6 @ 0x40000002 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq pc, sl, #248, 16 @ 0xf80000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #88 @ 0x58 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #40 @ 0x28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #56 @ 0x38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r5, r7, #168, 20 @ 0xa8000 │ │ │ │ - andeq ip, r0, #36864 @ 0x9000 │ │ │ │ - eoreq r8, r4, #72, 22 @ 0x12000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - rsbseq r5, r1, #232, 26 @ 0x3a00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #248, 8 @ 0xf8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #96, 8 @ 0x60000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #160, 12 @ 0xa000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq lr, sl, #200, 10 @ 0x32000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #64, 30 @ 0x100 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r5, fp, #64, 24 @ 0x4000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi lr, r9, #76 @ 0x4c │ │ │ │ + andeq ip, r0, #36864 @ 0x9000 │ │ │ │ + eoreq r8, r4, #72, 22 @ 0x12000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq sp, [ip], #1120 @ 0x460 │ │ │ │ + rsbseq r5, r1, #184, 22 @ 0x2e000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #64, 2 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r8, #96 @ 0x60 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi ip, sl, #100, 6 @ 0x90000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #248, 28 @ 0xf80 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq lr, sl, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi ip, sl, #104, 6 @ 0xa0000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #96, 18 @ 0x180000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi ip, sl, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq r9, sl, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ @@ -1635740,305 +1635717,201 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi ip, sl, #12, 6 @ 0x30000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #208, 24 @ 0xd000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi ip, sl, #36, 6 @ 0x90000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #56, 20 @ 0x38000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #48, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi ip, sl, #40, 6 @ 0xa0000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, ip, #88, 2 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi fp, r8, #232, 22 @ 0x3a000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #240, 20 @ 0xf0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi fp, r8, #240, 22 @ 0x3c000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #56, 12 @ 0x3800000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi fp, r8, #244, 22 @ 0x3d000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #248, 16 @ 0xf80000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi fp, r8, #252, 22 @ 0x3f000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #200, 10 @ 0x32000000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi fp, r8, #0, 24 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #96 @ 0x60 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi fp, r8, #8, 24 @ 0x800 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #232, 24 @ 0xe800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #224, 16 @ 0xe00000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi lr, r9, #124 @ 0x7c │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #104, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi ip, sl, #224, 6 @ 0x80000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #136, 12 @ 0x8800000 │ │ │ │ andgt r0, r0, r5 │ │ │ │ - submi fp, r8, #64, 24 @ 0x4000 │ │ │ │ + submi lr, r9, #144 @ 0x90 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #48, 12 @ 0x3000000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi lr, r9, #152 @ 0x98 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r2, #48, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi lr, r9, #148 @ 0x94 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #16, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #32, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r9, r9, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi ip, sl, #12, 8 @ 0xc000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi ip, sl, #16, 8 @ 0x10000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ - submi fp, r8, #160, 24 @ 0xa000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #224, 14 @ 0x3800000 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + rsbseq r9, sl, #104, 18 @ 0x1a0000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ + rsbeq r5, fp, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #168, 18 @ 0x2a0000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq sp, sl, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi lr, r9, #212 @ 0xd4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi ip, sl, #12, 8 @ 0xc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, sl, #16, 8 @ 0x10000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #240, 24 @ 0xf000 │ │ │ │ andgt r0, r0, r7 │ │ │ │ - submi fp, r8, #48, 26 @ 0xc00 │ │ │ │ + submi lr, r9, #240 @ 0xf0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #88, 24 @ 0x5800 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi fp, r8, #52, 26 @ 0xd00 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r6, pc, #224, 30 @ 0x380 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r9, #192, 26 @ 0x3000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi ip, sl, #40, 8 @ 0x28000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #208, 8 @ 0xd0000000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi ip, sl, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi ip, sl, #44, 8 @ 0x2c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r3, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - submi ip, sl, #188, 8 @ 0xbc000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #56, 14 @ 0xe00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi fp, r8, #112, 22 @ 0x1c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #80 @ 0x50 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi ip, sl, #108, 8 @ 0x6c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, sl, #112, 8 @ 0x70000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #168, 2 @ 0x2a │ │ │ │ andgt r0, r0, r4 │ │ │ │ - submi lr, r9, #68, 4 @ 0x40000004 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi lr, r9, #72, 4 @ 0x80000004 │ │ │ │ + submi lr, r9, #112, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #168, 28 @ 0xa80 │ │ │ │ + rsbseq r9, r2, #48, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, sl, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r9, r2, #16, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #0 │ │ │ │ + rsbseq r9, r2, #32, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #224, 26 @ 0x3800 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi ip, sl, #136, 8 @ 0x88000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #168, 28 @ 0xa80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi ip, sl, #140, 8 @ 0x8c000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sl, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi fp, r8, #220, 22 @ 0x37000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #160, 18 @ 0x280000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi ip, sl, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi ip, sl, #100, 10 @ 0x19000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #224, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi lr, r9, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #168, 18 @ 0x2a0000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #72, 30 @ 0x120 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi ip, sl, #124, 10 @ 0x1f000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r7, pc, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi ip, sl, #128, 10 @ 0x20000000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi lr, r9, #240, 2 @ 0x3c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi fp, r8, #216, 28 @ 0xd80 │ │ │ │ + submi lr, r9, #244, 2 @ 0x3d │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #48 @ 0x30 │ │ │ │ andgt r0, r0, ip │ │ │ │ - submi lr, r9, #204, 4 @ 0xc000000c │ │ │ │ + submi fp, r8, #108, 24 @ 0x6c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi lr, r9, #208, 4 │ │ │ │ + submi ip, sl, #48, 10 @ 0xc000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #200, 22 @ 0x32000 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #56, 30 @ 0xe0 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi ip, sl, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi ip, sl, #196, 10 @ 0x31000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi lr, r9, #236, 4 @ 0xc000000e │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #104, 24 @ 0x6800 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi ip, sl, #220, 10 @ 0x37000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi ip, sl, #224, 10 @ 0x38000000 │ │ │ │ + submi lr, r9, #112, 4 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #128, 8 @ 0x80000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #24, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ @@ -1636048,253 +1635921,137 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #96, 16 @ 0x600000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi lr, r9, #104, 6 @ 0xa0000001 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #72, 24 @ 0x4800 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi lr, r9, #108, 6 @ 0xb0000001 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r7, fp, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #232, 4 @ 0x8000000e │ │ │ │ + rsbseq r0, fp, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi ip, sl, #132, 12 @ 0x8400000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq sl, lr, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #184, 10 @ 0x2e000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r4, r8, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #208, 18 @ 0x340000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi lr, r9, #232, 6 @ 0xa0000003 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r3, #32, 20 @ 0x20000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi lr, r9, #236, 6 @ 0xb0000003 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #80, 10 @ 0x14000000 │ │ │ │ + rsbseq r7, r9, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r3, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #144, 4 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r8, sl, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #240, 30 @ 0x3c0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi lr, r9, #104, 8 @ 0x68000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi lr, r9, #20, 6 @ 0x50000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #40, 10 @ 0xa000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r8, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #8, 6 @ 0x20000000 │ │ │ │ + rsbseq sp, sl, #40, 10 @ 0xa000000 │ │ │ │ andgt r0, r0, r7 │ │ │ │ - submi ip, r8, #104, 2 │ │ │ │ + submi fp, r8, #16, 28 @ 0x100 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, sl, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi fp, r8, #20, 28 @ 0x140 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #224 @ 0xe0 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi ip, r8, #108, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #168, 30 @ 0x2a0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi lr, r9, #12, 10 @ 0x3000000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi fp, r8, #44, 28 @ 0x2c0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #248, 8 @ 0xf8000000 │ │ │ │ andgt r0, r0, r6 │ │ │ │ - submi ip, r8, #132, 2 @ 0x21 │ │ │ │ + submi lr, r9, #164, 6 @ 0x90000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - submi ip, r8, #136, 2 @ 0x22 │ │ │ │ + submi lr, r9, #168, 6 @ 0xa0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi fp, r8, #72, 28 @ 0x480 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #184, 8 @ 0xb8000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi lr, r9, #192, 6 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #88, 6 @ 0x60000001 │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ - submi ip, r8, #180, 2 @ 0x2d │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #32 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi ip, r8, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + submi lr, r9, #196, 6 @ 0x10000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq sl, r9, #80, 24 @ 0x5000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #216, 24 @ 0xd800 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi lr, r9, #156, 10 @ 0x27000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi lr, r9, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq fp, r8, #224 @ 0xe0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi lr, r9, #220, 6 @ 0x70000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #112, 6 @ 0xc0000001 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, r3, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi lr, r9, #224, 6 @ 0x80000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, r8, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #232, 10 @ 0x3a000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, fp, #112, 6 @ 0xc0000001 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi lr, r9, #248, 6 @ 0xe0000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #32, 16 @ 0x200000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi lr, r9, #184, 10 @ 0x2e000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi lr, r9, #252, 6 @ 0xf0000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi lr, r9, #188, 10 @ 0x2f000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r8, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #136, 22 @ 0x22000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi lr, r9, #212, 10 @ 0x35000000 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #56, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi lr, r9, #216, 10 @ 0x36000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #128, 14 @ 0x2000000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi lr, r9, #240, 10 @ 0x3c000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi lr, r9, #244, 10 @ 0x3d000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #112, 14 @ 0x1c00000 │ │ │ │ - andgt r0, r0, r5, lsr r0 │ │ │ │ - submi ip, r8, #196, 4 @ 0x4000000c │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ - submi ip, r8, #200, 4 @ 0x8000000c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ @@ -1636308,151 +1636065,151 @@ │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, sl, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, sl, #24, 26 @ 0x600 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, fp, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #248, 6 @ 0xe0000003 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #8, 8 @ 0x8000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r5, #152, 22 @ 0x26000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #0, 28 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, r5, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ - submi ip, r8, #116, 6 @ 0xd0000001 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #200, 12 @ 0xc800000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #216, 12 @ 0xd800000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #40, 14 @ 0xa00000 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi ip, r8, #200, 6 @ 0x20000003 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #0, 10 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r8, #204, 6 @ 0x30000003 │ │ │ │ + rsbseq r1, r8, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r3, #152, 22 @ 0x26000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #56, 24 @ 0x3800 │ │ │ │ - andgt r0, r0, r6, lsl r0 │ │ │ │ - submi ip, r8, #228, 6 @ 0x90000003 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi ip, r8, #232, 6 @ 0xa0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq fp, r8, #184, 10 @ 0x2e000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r3, #32, 20 @ 0x20000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #160, 22 @ 0x28000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r8, #0, 8 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #176, 22 @ 0x2c000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi ip, r8, #4, 8 @ 0x4000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #88, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #64, 12 @ 0x4000000 │ │ │ │ andgt r0, r0, lr │ │ │ │ - submi ip, r8, #28, 8 @ 0x1c000000 │ │ │ │ + submi ip, r8, #164 @ 0xa4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #16, 2 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - submi ip, r8, #32, 8 @ 0x20000000 │ │ │ │ + submi ip, r8, #168 @ 0xa8 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #184 @ 0xb8 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #152 @ 0x98 │ │ │ │ andgt r0, r0, r9, lsl r0 │ │ │ │ - submi ip, r8, #56, 8 @ 0x38000000 │ │ │ │ + submi ip, r8, #192 @ 0xc0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #120 @ 0x78 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - submi ip, r8, #60, 8 @ 0x3c000000 │ │ │ │ + submi ip, r8, #196 @ 0xc4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #88 @ 0x58 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #152, 30 @ 0x260 │ │ │ │ - andgt r0, r0, r9, lsl r0 │ │ │ │ - submi ip, r8, #84, 8 @ 0x54000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - submi ip, r8, #88, 8 @ 0x58000000 │ │ │ │ + andgt r0, r0, r7, lsl r0 │ │ │ │ + submi ip, r8, #240 @ 0xf0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #244 @ 0xf4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #184, 18 @ 0x2e0000 │ │ │ │ - andgt r0, r0, r7, lsl r0 │ │ │ │ - submi ip, r8, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - submi ip, r8, #116, 8 @ 0x74000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #224, 12 @ 0xe000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #64, 6 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #136, 16 @ 0x880000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r6, fp, #232, 14 @ 0x3a00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #152, 16 @ 0x980000 │ │ │ │ + rsbseq r9, r2, #232, 10 @ 0x3a000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1636460,369 +1636217,349 @@ │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #192, 14 @ 0x3000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r4, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ + rsbeq r7, pc, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq r7, r4, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #104, 10 @ 0x1a000000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r8, lsl r0 │ │ │ │ + submi ip, r8, #228, 2 @ 0x39 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #232, 2 @ 0x3a │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #248, 8 @ 0xf8000000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r8, lsl r0 │ │ │ │ + submi ip, r8, #0, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ + submi ip, r8, #4, 4 @ 0x40000000 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #152, 12 @ 0x9800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #112, 10 @ 0x1c000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - submi ip, r8, #216, 10 @ 0x36000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - submi ip, r8, #224, 10 @ 0x38000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r4, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r4, #248, 6 @ 0xe0000003 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r5, r4, #248, 6 @ 0xe0000003 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #0 │ │ │ │ + rsbseq r5, r4, #8, 8 @ 0x8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r4, #16, 8 @ 0x10000000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq lr, r7, #0, 28 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r4, #248, 6 @ 0xe0000003 │ │ │ │ + rsbseq r7, r4, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ + submi ip, r8, #176, 4 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #200, 12 @ 0xc800000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r4, #224, 6 @ 0x80000003 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #96, 12 @ 0x6000000 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #240 @ 0xf0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #216, 12 @ 0xd800000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #100, 12 @ 0x6400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #176, 6 @ 0xc0000002 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #104, 12 @ 0x6800000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #108, 12 @ 0x6c00000 │ │ │ │ + andgt r0, r0, r5, lsl r0 │ │ │ │ + submi ip, r8, #4, 6 @ 0x10000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #128, 6 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #112, 12 @ 0x7000000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + submi ip, r8, #8, 6 @ 0x20000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #56, 6 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5, lsl r0 │ │ │ │ + submi ip, r8, #32, 6 @ 0x80000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #32, 6 @ 0x80000000 │ │ │ │ - andgt r0, r0, r6, lsl r0 │ │ │ │ - submi ip, r8, #140, 12 @ 0x8c00000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + submi ip, r8, #36, 6 @ 0x90000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #224, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #144, 12 @ 0x9000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #200, 4 @ 0x8000000c │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5, lsl r0 │ │ │ │ + submi ip, r8, #60, 6 @ 0xf0000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #176, 4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #64, 6 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #128, 4 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #224, 18 @ 0x380000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5, lsl r0 │ │ │ │ + submi ip, r8, #88, 6 @ 0x60000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #92, 6 @ 0x70000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #80, 4 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #56, 4 @ 0x80000003 │ │ │ │ andgt r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #20, 14 @ 0x500000 │ │ │ │ + submi ip, r8, #116, 6 @ 0xd0000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #32, 4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi ip, r8, #24, 14 @ 0x600000 │ │ │ │ + submi ip, r8, #120, 6 @ 0xe0000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5, lsl r0 │ │ │ │ + submi ip, r8, #144, 6 @ 0x40000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #148, 6 @ 0x50000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #104, 2 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #80, 2 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #92, 14 @ 0x1700000 │ │ │ │ + andgt r0, r0, r5, lsl r0 │ │ │ │ + submi ip, r8, #172, 6 @ 0xb0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #56, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #176, 6 @ 0xc0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r2, #80 @ 0x50 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r7, r4, #24 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r2, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, r9, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r2, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r4, #248, 30 @ 0x3e0 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r6, r8, #64, 6 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #32 │ │ │ │ + rsbseq r9, r2, #136, 16 @ 0x880000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #48 @ 0x30 │ │ │ │ + rsbseq r9, r2, #152, 16 @ 0x980000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r4, #24 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #224, 4 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r4, #248, 30 @ 0x3e0 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi ip, r8, #84, 16 @ 0x540000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi ip, r8, #92, 16 @ 0x5c0000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #192, 10 @ 0x30000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #208, 10 @ 0x34000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #232, 12 @ 0xe800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #168, 18 @ 0x2a0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, ip, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #32, 2 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi ip, r8, #236, 16 @ 0xec0000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #128, 24 @ 0x8000 │ │ │ │ + rsbseq pc, sl, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi ip, r8, #240, 16 @ 0xf00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #152, 6 @ 0x60000002 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi ip, r8, #8, 18 @ 0x20000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - submi ip, r8, #12, 18 @ 0x30000 │ │ │ │ + submi ip, r8, #20, 10 @ 0x5000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #112 @ 0x70 │ │ │ │ andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #28, 10 @ 0x7000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #224, 10 @ 0x38000000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi ip, r8, #36, 18 @ 0x90000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi ip, r8, #40, 18 @ 0xa0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #120, 10 @ 0x1e000000 │ │ │ │ + andmi r0, r0, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #240, 30 @ 0x3c0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #8, 18 @ 0x20000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi ip, r8, #156, 10 @ 0x27000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #224, 18 @ 0x380000 │ │ │ │ - andgt r0, r0, r2, lsl r0 │ │ │ │ - submi ip, r8, #104, 18 @ 0x1a0000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi ip, r8, #160, 10 @ 0x28000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi ip, r8, #108, 18 @ 0x1b0000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi ip, r8, #164, 10 @ 0x29000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #168, 10 @ 0x2a000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #40, 24 @ 0x2800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi ip, r8, #172, 10 @ 0x2b000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #176, 10 @ 0x2c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #232, 10 @ 0x3a000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi ip, r8, #200, 10 @ 0x32000000 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #64, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #204, 10 @ 0x33000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1636832,158 +1636569,398 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi ip, r8, #96, 20 @ 0x60000 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi ip, r8, #80, 12 @ 0x5000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #84, 12 @ 0x5400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #248, 28 @ 0xf80 │ │ │ │ + rsbeq fp, lr, #80 @ 0x50 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #80, 12 @ 0x5000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi ip, r8, #148, 12 @ 0x9400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi ip, r8, #200, 20 @ 0xc8000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, pc, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #152, 12 @ 0x9800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi ip, r8, #204, 20 @ 0xcc000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r0, #128, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ - rsbeq r7, pc, #128, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r2, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq sl, r2, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r2, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #32 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #48 @ 0x30 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #224, 4 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #32, 14 @ 0x800000 │ │ │ │ + rsbseq r5, r9, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #128 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #144, 14 @ 0x2400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ + submi ip, r8, #152, 14 @ 0x2600000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #192, 10 @ 0x30000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #208, 10 @ 0x34000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #192, 16 @ 0xc00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #168, 18 @ 0x2a0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #32, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #8, 18 @ 0x20000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq pc, r9, #48, 2 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi ip, r8, #40, 16 @ 0x280000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #44, 16 @ 0x2c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #0, 20 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi ip, r8, #220, 22 @ 0x37000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi ip, r8, #228, 22 @ 0x39000 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi ip, r8, #68, 16 @ 0x440000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #72, 16 @ 0x480000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r8, lr, #208, 6 @ 0x40000003 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi ip, r8, #96, 16 @ 0x600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, r8, #100, 16 @ 0x640000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #208 @ 0xd0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #248, 8 @ 0xf8000000 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi ip, r8, #164, 16 @ 0xa40000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sl, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi ip, r8, #168, 16 @ 0xa80000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #40, 26 @ 0xa00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #128, 10 @ 0x20000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r6, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sl, #80 @ 0x50 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #64 @ 0x40 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #16, 16 @ 0x100000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, fp, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, fp, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, fp, #8, 30 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + submi ip, r8, #156, 18 @ 0x270000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sl, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sl, #8, 16 @ 0x80000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #88, 30 @ 0x160 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi ip, r8, #4, 20 @ 0x4000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #88, 16 @ 0x580000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi ip, r8, #8, 20 @ 0x8000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #96, 8 @ 0x60000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #128, 4 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r8, #160, 10 @ 0x28000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, pc, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #32, 2 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + strheq r6, [ip, #-40]! @ 0xffffffd8 │ │ │ │ + rsbeq r7, pc, #32, 12 @ 0x2000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #16, 18 @ 0x40000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #144, 18 @ 0x240000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, sl, #8, 18 @ 0x20000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #248, 8 @ 0xf8000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi ip, r8, #24, 22 @ 0x6000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi ip, r8, #32, 22 @ 0x8000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #160, 30 @ 0x280 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r6, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r7, #224, 6 @ 0x80000003 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #40, 12 @ 0x2800000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, fp, #176, 12 @ 0xb000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1637156,18 +1637133,14 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #120, 12 @ 0x7800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1637188,14 +1637161,18 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1637292,15 +1637269,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #224, 4 │ │ │ │ + rsbseq r3, r6, #208, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1637463,17 +1637440,45 @@ │ │ │ │ rsbseq r2, r7, #0, 10 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r7, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r5, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #32, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + strteq r1, [ip], #3984 @ 0xf90 │ │ │ │ + ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #216, 20 @ 0xd8000 │ │ │ │ @@ -1637620,42 +1637625,14 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #32, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #216, 12 @ 0xd800000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #176, 18 @ 0x2c0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1637710,19 +1637687,15 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r7, r7, #88, 4 @ 0x80000005 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - rsbseq r5, r1, #48, 26 @ 0xc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ @@ -1637742,15 +1637715,19 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r7, r7, #88, 4 @ 0x80000005 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq lr, [ip], #352 @ 0x160 │ │ │ │ + rsbseq r5, r1, #0, 22 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ @@ -1637792,15 +1637769,15 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #216 @ 0xd8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #40, 30 @ 0xa0 │ │ │ │ + rsbseq lr, r5, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1637840,15 +1637817,15 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #176, 28 @ 0xb00 │ │ │ │ + rsbseq lr, r5, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1637912,18 +1637889,14 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #0, 10 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1637944,14 +1637917,18 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1637980,15 +1637957,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #128, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #192, 26 @ 0x3000 │ │ │ │ + rsbeq r7, lr, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1638164,18 +1638141,14 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #144, 30 @ 0x240 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1638188,22 +1638161,26 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #120, 20 @ 0x78000 │ │ │ │ + rsbseq ip, sl, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1638228,15 +1638205,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq r9, sp, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1638408,15 +1638385,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #104 @ 0x68 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #40, 10 @ 0xa000000 │ │ │ │ + rsbseq r6, sl, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1638788,15 +1638765,15 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #208, 4 │ │ │ │ + rsbseq r3, r6, #192, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1638896,15 +1638873,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #40, 14 @ 0xa00000 │ │ │ │ + rsbseq r8, sl, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1638956,15 +1638933,15 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #144, 6 @ 0x40000002 │ │ │ │ + rsbeq fp, lr, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1638980,126 +1638957,154 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #192, 8 @ 0xc0000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq fp, r9, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #40, 26 @ 0xa00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, fp, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, fp, #64, 14 @ 0x1000000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, r8, #0, 24 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, r8, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #128, 4 │ │ │ │ + rsbeq r8, lr, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #144, 4 │ │ │ │ + rsbeq r8, lr, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #152, 20 @ 0x98000 │ │ │ │ + rsbeq r8, lr, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r8, lr, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #240, 24 @ 0xf000 │ │ │ │ + rsbeq r8, lr, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, lr, #120, 20 @ 0x78000 │ │ │ │ + rsbeq r8, lr, #208, 22 @ 0x34000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, lr, #136, 20 @ 0x88000 │ │ │ │ + rsbeq r8, lr, #224, 22 @ 0x38000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi lr, r8, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq r0, fp, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r5, lsr #32 │ │ │ │ + submi lr, r8, #228, 2 @ 0x39 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi lr, r8, #176, 4 │ │ │ │ + rsbseq sp, r9, #144, 8 @ 0x90000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi lr, r8, #236, 2 @ 0x3b │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #128, 10 @ 0x20000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #144, 10 @ 0x24000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r8, ror #1 │ │ │ │ + rsbeq r9, ip, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r9, ip, #88, 4 @ 0x80000005 │ │ │ │ + andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #248, 18 @ 0x3e0000 │ │ │ │ - ldrdmi r0, [r0], -r8 │ │ │ │ + rsbeq r9, ip, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r9, ip, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #88, 2 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #24, 2 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #64, 4 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #16, 22 @ 0x4000 │ │ │ │ - andmi r0, r0, r0, asr #1 │ │ │ │ + rsbseq sp, r3, #136, 4 @ 0x80000008 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #208, 22 @ 0x34000 │ │ │ │ + rsbseq ip, sl, #104, 2 │ │ │ │ + andmi r0, r0, r2, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, sl, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + rsbseq r7, r7, #216, 20 @ 0xd8000 │ │ │ │ + strhmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #88, 4 @ 0x80000005 │ │ │ │ - andmi r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r7, r7, #144, 22 @ 0x24000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + rsbeq r9, ip, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sp, #80, 12 @ 0x5000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r7, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + rsbseq lr, sl, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r7, #56, 2 │ │ │ │ + andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi lr, r8, #76, 8 @ 0x4c000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1639108,105 +1639113,105 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq fp, r8, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi lr, r8, #84, 8 @ 0x54000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #88, 2 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, r8, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi lr, r8, #92, 8 @ 0x5c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #24, 2 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, sl, #96, 8 @ 0x60000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi lr, r8, #100, 8 @ 0x64000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, sl, #104, 12 @ 0x6800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi lr, r8, #108, 8 @ 0x6c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #80 @ 0x50 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r7, sp, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi lr, r8, #116, 8 @ 0x74000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #64 @ 0x40 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r7, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi lr, r8, #124, 8 @ 0x7c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #16, 16 @ 0x100000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi lr, r8, #16, 10 @ 0x4000000 │ │ │ │ + rsbseq lr, r7, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi lr, r8, #132, 8 @ 0x84000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #240, 2 @ 0x3c │ │ │ │ + rsbseq lr, r7, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi lr, r8, #24, 10 @ 0x6000000 │ │ │ │ + submi lr, r8, #140, 8 @ 0x8c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #128, 30 @ 0x200 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - submi lr, r8, #32, 10 @ 0x8000000 │ │ │ │ + rsbseq pc, r9, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi lr, r8, #148, 8 @ 0x94000000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #160 @ 0xa0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #176 @ 0xb0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - submi lr, r8, #40, 10 @ 0xa000000 │ │ │ │ + rsbseq r8, r9, #72, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #8, 30 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - submi lr, r8, #48, 10 @ 0xc000000 │ │ │ │ + rsbseq r8, r9, #40, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #224, 24 @ 0xe000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi lr, r8, #56, 10 @ 0xe000000 │ │ │ │ + rsbseq r8, r9, #88, 4 @ 0x80000005 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi lr, r8, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq r8, r9, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #8, 16 @ 0x80000 │ │ │ │ + rsbseq r8, r9, #8, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi lr, r8, #72, 10 @ 0x12000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - submi lr, r8, #80, 10 @ 0x14000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi lr, r8, #88, 10 @ 0x16000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ ldrbeq pc, [sp], #-2736 @ 0xfffff550 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ @@ -1639215,69 +1639220,69 @@ │ │ │ │ rsbseq r2, r5, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #64, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r7, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, r0, lsl r1 │ │ │ │ + rsbseq r9, r7, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #248, 28 @ 0xf80 │ │ │ │ + rsbseq r9, r7, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, lr, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #160 @ 0xa0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #176 @ 0xb0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + ldrbeq lr, [pc], #-2048 @ 16e3fc4 <__bss_end__@@Base+0x887208> │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r8, r9, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi lr, r8, #40, 10 @ 0xa000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #232 @ 0xe8 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi lr, r8, #44, 10 @ 0xb000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #104 @ 0x68 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi lr, r8, #48, 10 @ 0xc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbeq r1, sl, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, r0, lsr #2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, sl, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sl, #0, 16 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r2, ror r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq lr, [ip], #320 @ 0x140 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #208, 8 @ 0xd0000000 │ │ │ │ @@ -1639291,122 +1639296,94 @@ │ │ │ │ rsbseq r2, r5, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #176, 26 @ 0x2c00 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sp, [pc], #464 @ 16e40c4 <__bss_end__@@Base+0x887308> │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #16, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, r1, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq lr, [ip], #272 @ 0x110 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r8, r9, #88 @ 0x58 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi lr, r8, #72, 10 @ 0x12000000 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq sp, [ip], #1104 @ 0x450 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #136 @ 0x88 │ │ │ │ - mulmi r0, sp, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r2, [ip], #96 @ 0x60 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r5, #128, 6 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r5, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #40, 2 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #128, 4 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #160, 10 @ 0x28000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r9, [pc], #816 @ 16e41b4 <__bss_end__@@Base+0x8873f8> │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi lr, r8, #236, 10 @ 0x3b000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #32, 2 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi lr, r8, #240, 10 @ 0x3c000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi lr, r8, #244, 10 @ 0x3d000000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #16, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #16, 18 @ 0x40000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi lr, r8, #12, 12 @ 0xc00000 │ │ │ │ + submi r3, r0, #172, 28 @ 0xac0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #144, 18 @ 0x240000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - submi lr, r8, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq r8, r9, #72 @ 0x48 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi lr, r8, #76, 10 @ 0x13000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r8, r9, #56 @ 0x38 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi lr, r8, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq sp, r7, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi lr, r8, #100, 10 @ 0x19000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #248, 8 @ 0xf8000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi lr, r8, #44, 12 @ 0x2c00000 │ │ │ │ + rsbseq r7, r9, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi lr, r8, #104, 10 @ 0x1a000000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, fp, #16, 8 @ 0x10000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ @@ -1639438,19 +1639415,15 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #128, 6 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - submi r8, r7, #224, 16 @ 0xe00000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, r8, lsr #1 │ │ │ │ - submi r8, r7, #228, 16 @ 0xe40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #64, 6 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ @@ -1639470,15 +1639443,19 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #128, 4 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #64, 4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r8, r7, #224, 16 @ 0xe00000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq pc, [fp], #3440 @ 0xd70 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r3, r0, #176, 28 @ 0xb00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #32, 4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, fp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ @@ -1639640,18 +1639617,14 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #8, 2 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1639672,14 +1639645,18 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #48, 30 @ 0xc0 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #0, 30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1639752,15 +1639729,15 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r7, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #120, 2 │ │ │ │ + rsbeq fp, lr, #208, 4 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1639892,23 +1639869,19 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #72, 2 │ │ │ │ + rsbseq pc, r9, #88, 2 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1639924,14 +1639897,18 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1640496,15 +1640473,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #56, 2 │ │ │ │ + rsbseq pc, r9, #72, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1640736,131 +1640713,159 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #64, 4 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq ip, r8, #8 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #136, 4 @ 0x80000008 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, r8, #208, 4 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #104, 2 │ │ │ │ - andmi r0, r0, r2, ror r0 │ │ │ │ + rsbseq sp, r9, #112, 6 @ 0xc0000001 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq pc, sl, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #216, 20 @ 0xd8000 │ │ │ │ - strhmi r0, [r0], -r8 │ │ │ │ + rsbseq ip, r8, #240, 4 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #144, 22 @ 0x24000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r6, r8, #216, 16 @ 0xd80000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #8 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r4, r8, #248, 10 @ 0x3e000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, pc, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, pc, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, pc, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, sp, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + subsmi r1, r6, #84, 10 @ 0x15000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, pc, #64, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + subsmi r1, r6, #88, 10 @ 0x16000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, lr, #16, 30 @ 0x40 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #208, 4 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r8, r7, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #112, 6 @ 0xc0000001 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r6, r7, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #56, 2 │ │ │ │ - andmi r0, r0, r3, asr r0 │ │ │ │ + rsbseq r8, fp, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, pc, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, fp, #208, 6 @ 0x40000003 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #240, 4 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r8, r8, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #144, 14 @ 0x2400000 │ │ │ │ + rsbeq ip, sp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq ip, sp, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq r9, sp, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #16, 10 @ 0x4000000 │ │ │ │ + rsbeq r9, sp, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #48 @ 0x30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #216, 16 @ 0xd80000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r3, fp, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #72, 10 @ 0x12000000 │ │ │ │ - mulmi r0, r3, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, lr, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r6, sl, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, r9, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r2, r8, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #72, 22 @ 0x12000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq sp, r9, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq pc, r5, #24, 28 @ 0x180 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq fp, r9, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r9, r9, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq ip, r8, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #160, 18 @ 0x280000 │ │ │ │ + rsbeq sl, sp, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1640884,15 +1640889,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #88, 14 @ 0x1600000 │ │ │ │ + rsbeq ip, sp, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #32 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1640900,15 +1640905,15 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #88, 10 @ 0x16000000 │ │ │ │ + rsbeq ip, sp, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1640916,63 +1640921,63 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sp, #192, 26 @ 0x3000 │ │ │ │ + rsbeq fp, sp, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #40 @ 0x28 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #96, 2 │ │ │ │ + rsbeq sl, sp, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #0, 20 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #248, 24 @ 0xf800 │ │ │ │ + rsbeq sl, sp, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #48, 30 @ 0xc0 │ │ │ │ + rsbeq fp, sp, #136 @ 0x88 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #248, 12 @ 0xf800000 │ │ │ │ + rsbeq r9, sp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq r3, lr, #128, 22 @ 0x20000 │ │ │ │ + @ instruction: 0x400001b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sp, #40 @ 0x28 │ │ │ │ + rsbeq fp, sp, #128, 2 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1640996,35 +1641001,35 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #16, 22 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r3, lr, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #24, 12 @ 0x1800000 │ │ │ │ - @ instruction: 0x400001b8 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r4, [r0], #-2072 @ 0xfffff7e8 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #208, 14 @ 0x3400000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq r3, lr, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #56, 14 @ 0xe00000 │ │ │ │ + rsbeq sl, sp, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1641040,25 +1641045,25 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #224, 14 @ 0x3800000 │ │ │ │ - andmi r0, r0, r3, asr r0 │ │ │ │ + rsbeq r3, lr, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #8, 16 @ 0x80000 │ │ │ │ - andmi r0, r0, r5, lsl r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, lr, #32, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + subsmi fp, ip, #56, 4 @ 0x80000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #40, 2 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ @@ -1641072,16 +1641077,16 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #56 @ 0x38 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #32, 18 @ 0x80000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq r3, lr, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, sl, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #184, 4 @ 0x8000000b │ │ │ │ @@ -1641092,55 +1641097,55 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sp, #16, 12 @ 0x1000000 │ │ │ │ + rsbeq fp, sp, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #88, 18 @ 0x160000 │ │ │ │ - mulmi r0, r3, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #240, 18 @ 0x3c0000 │ │ │ │ + rsbeq r4, lr, #112 @ 0x70 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #128, 22 @ 0x20000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r4, lr, #168 @ 0xa8 │ │ │ │ + @ instruction: 0x400002b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #40, 20 @ 0x28000 │ │ │ │ - @ instruction: 0x400001b8 │ │ │ │ + rsbeq r4, lr, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sp, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq sp, sp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1641168,15 +1641173,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #0, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sp, #40, 2 │ │ │ │ + rsbeq sp, sp, #128, 4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1641184,15 +1641189,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #56, 26 @ 0xe00 │ │ │ │ + rsbeq ip, sp, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1641240,31 +1641245,31 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq r4, lr, #152, 6 @ 0x60000002 │ │ │ │ + mulmi r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #240, 28 @ 0xf00 │ │ │ │ + rsbeq sp, sp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, lr, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r6, lr, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1641292,44 +1641297,44 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #88, 14 @ 0x1600000 │ │ │ │ + rsbeq lr, sp, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #192, 18 @ 0x300000 │ │ │ │ + rsbeq lr, sp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #56, 26 @ 0xe00 │ │ │ │ + rsbeq lr, sp, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #32, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #24, 30 @ 0x60 │ │ │ │ + rsbeq pc, sp, #112 @ 0x70 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, lr, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, lr, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #104, 20 @ 0x68000 │ │ │ │ @@ -1641348,64 +1641353,64 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #232, 18 @ 0x3a0000 │ │ │ │ + rsbeq pc, sp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #24, 24 @ 0x1800 │ │ │ │ - andmi r0, r0, r5, lsl r1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r9, [fp], #832 @ 0x340 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #200, 28 @ 0xc80 │ │ │ │ + rsbeq r0, lr, #32 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #48, 26 @ 0xc00 │ │ │ │ + rsbeq r4, lr, #104, 8 @ 0x68000000 │ │ │ │ + @ instruction: 0x400001b8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, lr, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [r0], #-2072 @ 0xfffff7e8 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, sl, lsr #3 │ │ │ │ + strteq r2, [ip], #1744 @ 0x6d0 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, lr, #96, 26 @ 0x1800 │ │ │ │ + rsbeq r6, lr, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, lr, #32, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, lr, #120, 2 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #80, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq pc, [fp], #3440 @ 0xd70 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + streq fp, [ip], #2816 @ 0xb00 │ │ │ │ + andmi r0, r0, r6, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #0, 30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #8, 30 │ │ │ │ @@ -1641436,44 +1641441,16 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #72, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r9, [fp], #832 @ 0x340 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #24, 28 @ 0x180 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq r9, sp, #32, 2 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #40, 10 @ 0xa000000 │ │ │ │ @@ -1641522,19 +1641499,15 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi sl, r7, #152, 6 @ 0x60000002 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #120, 2 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi sl, r7, #156, 6 @ 0x70000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ @@ -1641554,15 +1641527,19 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r7, #152, 6 @ 0x60000002 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, pc, #80, 4 │ │ │ │ + andmi r0, r0, pc, asr #32 │ │ │ │ + submi sl, r7, #156, 6 @ 0x70000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #160, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1641600,15 +1641577,15 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #160, 28 @ 0xa00 │ │ │ │ + rsbseq r8, r0, #224 @ 0xe0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1641708,18 +1641685,14 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #24 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1641740,14 +1641713,18 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #16, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #48, 22 @ 0xc000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1641908,18 +1641885,14 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1641940,413 +1641913,409 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #240 @ 0xf0 │ │ │ │ + rsbseq ip, r0, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #56, 30 @ 0xe0 │ │ │ │ + rsbseq r8, r9, #184 @ 0xb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq r7, r8, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r8, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #160, 30 @ 0x280 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r7, r9, #80, 20 @ 0x50000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r7, r9, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq r7, r9, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r6, #32, 4 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r9, #88, 18 @ 0x160000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r5, r9, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r0, sl, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + rsbseq r5, r9, #0, 16 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r5, r9, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq fp, [ip], #2816 @ 0xb00 │ │ │ │ - andmi r0, r0, r6, asr #23 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r9, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, lr, #80, 30 @ 0x140 │ │ │ │ - @ instruction: 0x400002b4 │ │ │ │ + rsbseq r9, fp, #136, 24 @ 0x8800 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r9, fp, #24, 12 @ 0x1800000 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi pc, r8, #252, 28 @ 0xfc0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r7, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + submi pc, r8, #0, 30 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, fp, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + rsbeq r4, lr, #88, 12 @ 0x5800000 │ │ │ │ + andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #0, 24 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r4, lr, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #16, 26 @ 0x400 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r4, lr, #168, 14 @ 0x2a00000 │ │ │ │ + mulmi r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, r5, lsr #32 │ │ │ │ + rsbeq r4, lr, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq r2, r9, #72, 26 @ 0x1200 │ │ │ │ andgt r0, r0, ip │ │ │ │ - submi pc, r8, #192, 30 @ 0x300 │ │ │ │ + submi pc, r8, #24, 30 @ 0x60 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #200, 14 @ 0x3200000 │ │ │ │ + rsbseq r2, r9, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi pc, r8, #196, 30 @ 0x310 │ │ │ │ + submi pc, r8, #28, 30 @ 0x70 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #216, 12 @ 0xd800000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + rsbseq r2, fp, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #208, 26 @ 0x3400 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi pc, r8, #220, 30 @ 0x370 │ │ │ │ + rsbseq r2, fp, #248, 26 @ 0x3e00 │ │ │ │ + andgt r0, r0, r5, lsl r0 │ │ │ │ + submi pc, r8, #52, 30 @ 0xd0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi pc, r8, #224, 30 @ 0x380 │ │ │ │ + rsbseq r3, r8, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi pc, r8, #56, 30 @ 0xe0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, fp, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #64, 4 │ │ │ │ - mulmi r0, r3, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r8, #192, 28 @ 0xc00 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi pc, r8, #80, 30 @ 0x140 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r6, r8, #96, 26 @ 0x1800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi pc, r8, #84, 30 @ 0x150 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, fp, #48, 10 @ 0xc000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #176, 24 @ 0xb000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi pc, r8, #108, 30 @ 0x1b0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sp, #32, 2 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sp, sp, #32 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #16, 6 @ 0x40000000 │ │ │ │ + rsbeq r4, lr, #120, 16 @ 0x780000 │ │ │ │ @ instruction: 0x400001b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #96, 8 @ 0x60000000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi pc, r8, #248, 30 @ 0x3e0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq r4, lr, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, pc, #80, 4 │ │ │ │ - andmi r0, r0, pc, asr #32 │ │ │ │ + streq ip, [ip], #1736 @ 0x6c8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #0, 10 │ │ │ │ + rsbseq lr, r7, #168, 28 @ 0xa80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi pc, r8, #112, 30 @ 0x1c0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, lr, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi pc, r8, #252, 30 @ 0x3f0 │ │ │ │ + rsbeq r4, lr, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, lr, #176, 10 @ 0x2c000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r3, r8, #104, 20 @ 0x68000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #232, 6 @ 0xa0000003 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r0, r9, #20 │ │ │ │ + rsbseq r4, fp, #96, 26 @ 0x1800 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi pc, r8, #136, 30 @ 0x220 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r0, r9, #24 │ │ │ │ + rsbseq r2, fp, #240, 6 @ 0xc0000003 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi pc, r8, #140, 30 @ 0x230 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #208, 14 @ 0x3400000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi sl, r7, #148, 26 @ 0x2500 │ │ │ │ + rsbseq fp, r8, #40, 30 @ 0xa0 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi sl, r7, #144, 26 @ 0x2400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #40, 14 @ 0xa00000 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r0, r9, #48 @ 0x30 │ │ │ │ + rsbseq fp, r8, #96, 18 @ 0x180000 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi pc, r8, #164, 30 @ 0x290 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #72, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r0, r9, #52 @ 0x34 │ │ │ │ + rsbseq r2, fp, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi pc, r8, #168, 30 @ 0x2a0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #40, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, sl, #0, 14 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi sl, r7, #172, 26 @ 0x2b00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ submi sl, r7, #176, 26 @ 0x2c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #88, 4 @ 0x80000005 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r0, r9, #76 @ 0x4c │ │ │ │ + rsbseq r9, sl, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r0, r9, #80 @ 0x50 │ │ │ │ + rsbseq sp, r7, #32, 14 @ 0x800000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi sl, r7, #200, 26 @ 0x3200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r3, fp, #8 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ submi sl, r7, #204, 26 @ 0x3300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #216 @ 0xd8 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi r0, r9, #104 @ 0x68 │ │ │ │ + rsbseq r1, fp, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r0, r9, #108 @ 0x6c │ │ │ │ + rsbseq pc, r8, #160, 14 @ 0x2800000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi sl, r7, #236, 26 @ 0x3b00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #104 @ 0x68 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi sl, r7, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq fp, r7, #64, 30 @ 0x100 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r0, r9, #56 @ 0x38 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #200, 6 @ 0x20000003 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq fp, r7, #104, 10 @ 0x1a000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #88 @ 0x58 │ │ │ │ - andgt r0, r0, fp │ │ │ │ + rsbseq pc, r9, #72, 20 @ 0x48000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ submi sl, r7, #8, 28 @ 0x80 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #72 @ 0x48 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq lr, r7, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ submi sl, r7, #12, 28 @ 0xc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #56 @ 0x38 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r3, sl, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #176, 2 @ 0x2c │ │ │ │ - andgt r0, r0, r5 │ │ │ │ + rsbseq r3, r7, #8, 12 @ 0x800000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ submi sl, r7, #36, 28 @ 0x240 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq ip, r8, #200, 4 @ 0x8000000c │ │ │ │ + andmi r0, r0, r8 │ │ │ │ submi sl, r7, #40, 28 @ 0x280 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #160, 30 @ 0x280 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r0, r9, #252 @ 0xfc │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #232, 10 @ 0x3a000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #80, 20 @ 0x50000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi sl, r7, #124, 28 @ 0x7c0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #16, 20 @ 0x10000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi sl, r7, #128, 28 @ 0x800 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r0, sl, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #136, 30 @ 0x220 │ │ │ │ + rsbseq r2, fp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #32, 4 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #200, 10 @ 0x32000000 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi sl, r7, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #232 @ 0xe8 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi sl, r7, #196, 28 @ 0xc40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #128, 12 @ 0x8000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi sl, r7, #124, 28 @ 0x7c0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sp, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r7, #128, 28 @ 0x800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sp, #96, 20 @ 0x60000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi sl, r7, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - submi sl, r7, #28, 30 @ 0x70 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi sl, r7, #192, 28 @ 0xc00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r7, #196, 28 @ 0xc40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #16, 20 @ 0x10000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #128, 12 @ 0x8000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi sl, r7, #24, 30 @ 0x60 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #8, 18 @ 0x20000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi sl, r7, #160, 30 @ 0x280 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi sl, r7, #28, 30 @ 0x70 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi sl, r7, #164, 30 @ 0x290 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #32, 8 @ 0x20000000 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi sl, r7, #188, 30 @ 0x2f0 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi sl, r7, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #224, 4 │ │ │ │ andgt r0, r0, fp │ │ │ │ - submi fp, r7, #0 │ │ │ │ + submi sl, r7, #160, 30 @ 0x280 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi sl, r7, #164, 30 @ 0x290 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi fp, r7, #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #120, 20 @ 0x78000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi sl, r7, #188, 30 @ 0x2f0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r7, #192, 30 @ 0x300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi fp, r7, #0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi fp, r7, #4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #240, 18 @ 0x3c0000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #0, 20 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, fp │ │ │ │ @@ -1642367,28 +1642336,64 @@ │ │ │ │ rsbseq r8, sl, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #96, 4 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #240, 18 @ 0x3c0000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #0, 20 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r9, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sl, #120 @ 0x78 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, fp, #80, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, fp, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r8, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #104, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #160, 18 @ 0x280000 │ │ │ │ + rsbeq r3, pc, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #152, 2 @ 0x26 │ │ │ │ + rsbeq r6, sp, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1642416,60 +1642421,60 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq fp, r7, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r1, sl, #0, 22 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r0, r8, #136, 8 @ 0x88000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #120 @ 0x78 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r5, r9, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #80, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq pc, sl, #0, 18 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r1, r3, #56, 6 @ 0xe0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r1, r3, #72, 6 @ 0x20000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r9, sl, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r4, fp, #200, 22 @ 0x32000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, r7, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #0, 22 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, r7, #56, 22 @ 0xe000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #136, 8 @ 0x88000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, sl, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #240, 8 @ 0xf0000000 │ │ │ │ @@ -1642504,58 +1642509,30 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq pc, r8, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #104, 10 @ 0x1a000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r5, ip, #216, 24 @ 0xd800 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #0, 18 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #56, 22 @ 0xe000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #0, 28 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1643176,176 +1643153,176 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #88, 18 @ 0x160000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r3, fp, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #128, 26 @ 0x2000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r6, r7, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r1, r3, #120, 6 @ 0xe0000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r1, r3, #136, 6 @ 0x20000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r3, r9, #152, 24 @ 0x9800 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #0, 16 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq ip, r1, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #0, 16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r7, r7, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r3, fp, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #136, 24 @ 0x8800 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq sp, r7, #128, 4 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #24, 12 @ 0x1800000 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi r0, r9, #252, 24 @ 0xfc00 │ │ │ │ + rsbseq ip, r8, #88 @ 0x58 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r0, r9, #56, 24 @ 0x3800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - submi r0, r9, #0, 26 │ │ │ │ + rsbseq sp, r7, #56, 2 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r0, r9, #60, 24 @ 0x3c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq pc, sl, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #72, 26 @ 0x1200 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r0, r9, #24, 26 @ 0x600 │ │ │ │ + rsbseq r0, r9, #24, 26 @ 0x600 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r0, r9, #84, 24 @ 0x5400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r0, r9, #28, 26 @ 0x700 │ │ │ │ + rsbseq sp, sl, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r0, r9, #88, 24 @ 0x5800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq r9, r7, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq fp, r7, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r2, sl, #248, 16 @ 0xf80000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #200, 2 @ 0x32 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r0, r9, #92, 26 @ 0x1700 │ │ │ │ + rsbseq lr, r9, #40, 28 @ 0x280 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r0, r9, #152, 24 @ 0x9800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r0, r9, #96, 26 @ 0x1800 │ │ │ │ + rsbseq sl, sl, #16, 30 @ 0x40 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r0, r9, #156, 24 @ 0x9c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, r9, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #48, 10 @ 0xc000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, r8, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, r8, #88, 26 @ 0x1600 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #168, 28 @ 0xa80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, sl, #160, 22 @ 0x28000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, sl, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq lr, r8, #64, 22 @ 0x10000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq sp, r3, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r7, r8, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r4, r9, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq pc, sl, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, sl, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #208, 30 @ 0x340 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r0, r9, #64, 28 @ 0x400 │ │ │ │ + rsbseq r8, r7, #40, 28 @ 0x280 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r0, r9, #124, 26 @ 0x1f00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r0, r9, #68, 28 @ 0x440 │ │ │ │ + rsbseq r2, r6, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + submi r0, r9, #128, 26 @ 0x2000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #8 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r5, r8, #0, 14 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r9, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq pc, r7, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #64, 30 @ 0x100 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, r6, #112, 30 @ 0x1c0 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #104, 10 @ 0x1a000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, r9, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #72, 20 @ 0x48000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, r7, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #40, 6 @ 0xa0000000 │ │ │ │ @@ -1643392,200 +1643369,200 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, sl, #0, 14 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, fp, #128, 6 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, fp, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #200, 4 @ 0x8000000c │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r0, r9, #144, 30 @ 0x240 │ │ │ │ + rsbseq r6, r9, #88, 16 @ 0x580000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r0, r9, #204, 28 @ 0xcc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r0, r9, #148, 30 @ 0x250 │ │ │ │ + rsbseq r3, sl, #144, 8 @ 0x90000000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + submi r0, r9, #208, 28 @ 0xd00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #136, 8 @ 0x88000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r3, sl, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #176, 20 @ 0xb0000 │ │ │ │ + rsbseq pc, r8, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq ip, r9, #160, 2 @ 0x28 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #152, 24 @ 0x9800 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq ip, r8, #176, 10 @ 0x2c000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #168, 18 @ 0x2a0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r8, #64, 4 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq lr, r8, #128, 20 @ 0x80000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq pc, r8, #80, 6 @ 0x40000001 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #128, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sp, r8, #72, 2 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #88 @ 0x58 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r2, r9, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #56, 2 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq fp, r8, #184, 30 @ 0x2e0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq lr, r7, #176, 4 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r3, r8, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r9, sl, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r1, fp, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, r9, #136, 20 @ 0x88000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #248, 16 @ 0xf80000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r8, r7, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r9, #40, 28 @ 0x280 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, r7, #112, 4 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r0, r8, #208, 6 @ 0x40000003 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #176, 20 @ 0xb0000 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r7, r9, #64, 26 @ 0x1000 │ │ │ │ + rsbseq r1, r8, #40, 26 @ 0xa00 │ │ │ │ + andgt r0, r0, r2, lsl r0 │ │ │ │ + submi r1, r9, #76 @ 0x4c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r7, r9, #68, 26 @ 0x1100 │ │ │ │ + rsbseq r4, fp, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r1, r9, #80 @ 0x50 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #88, 26 @ 0x1600 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq fp, r8, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #160, 22 @ 0x28000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbseq sp, r7, #248, 6 @ 0xe0000003 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq pc, r8, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r1, r9, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r1, r9, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #208, 14 @ 0x3400000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r5, sl, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r4, sl, #80, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r1, fp, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #112, 28 @ 0x700 │ │ │ │ + rsbseq r1, fp, #232, 6 @ 0xa0000003 │ │ │ │ andgt r0, r0, r6 │ │ │ │ - submi r7, r9, #0, 28 │ │ │ │ + submi r1, r9, #12, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #40, 28 @ 0x280 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r7, r9, #4, 28 @ 0x40 │ │ │ │ + rsbseq pc, r8, #32, 18 @ 0x80000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r1, r9, #16, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r6, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r1, fp, #80, 24 @ 0x5000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r8, #0, 14 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r6, r6, #80, 18 @ 0x140000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq ip, r7, #88, 24 @ 0x5800 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, fp, #32 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, sp, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r8, r7, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r9, r7, #16, 18 @ 0x40000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #144, 6 @ 0x40000002 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r9, r7, #64, 30 @ 0x100 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #216, 6 @ 0x60000003 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #232, 6 @ 0xa0000003 │ │ │ │ @@ -1643680,15 +1643657,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #24, 10 @ 0x6000000 │ │ │ │ + rsbseq r6, sl, #0, 10 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1643756,15 +1643733,15 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #88, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #248 @ 0xf8 │ │ │ │ + rsbseq r8, r9, #24, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #136 @ 0x88 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1643964,44 +1643941,44 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #40, 2 │ │ │ │ + rsbseq pc, r9, #56, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #0, 14 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r3, r8, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #128, 6 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r9, sl, #200, 18 @ 0x320000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r4, r4, #128, 30 @ 0x200 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r4, r4, #144, 30 @ 0x240 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r0, r7, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #200, 16 @ 0xc80000 │ │ │ │ @@ -1644016,226 +1643993,26 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #184, 16 @ 0xb80000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #120, 8 @ 0x78000000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #80, 8 @ 0x50000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #64, 4 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #128, 20 @ 0x80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #72, 2 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #208, 24 @ 0xd000 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi r8, r9, #108, 24 @ 0x6c00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi r8, r9, #112, 24 @ 0x7000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #176, 4 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #128, 30 @ 0x200 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi r8, r9, #176, 24 @ 0xb000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r8, r9, #180, 24 @ 0xb400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #112, 4 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r8, r9, #204, 24 @ 0xcc00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi r8, r9, #208, 24 @ 0xd000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r8, #40, 26 @ 0xa00 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #240, 10 @ 0x3c000000 │ │ │ │ - andgt r0, r0, r6, lsl r0 │ │ │ │ - submi r8, r9, #76, 26 @ 0x1300 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r8, r9, #80, 26 @ 0x1400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #80, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #232, 6 @ 0xa0000003 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #32, 18 @ 0x80000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #80, 24 @ 0x5000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #88, 24 @ 0x5800 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #32 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #96, 18 @ 0x180000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #112, 18 @ 0x1c0000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #72, 16 @ 0x480000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #88, 16 @ 0x580000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #16, 18 @ 0x40000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #64, 30 @ 0x100 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #176, 2 @ 0x2c │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #200, 18 @ 0x320000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r7, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r8, r9, #188, 28 @ 0xbc0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #104 @ 0x68 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1644332,102 +1644109,86 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #32, 2 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #128, 18 @ 0x200000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #144, 30 @ 0x240 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r9, r9, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, r9, #196, 8 @ 0xc4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #80, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r9, r9, #12, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #56, 8 @ 0x38000000 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r9, r9, #220, 8 @ 0xdc000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r9, r9, #16, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, r9, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #168, 4 @ 0x8000000a │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #48, 18 @ 0xc0000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r9, r9, #80, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r4, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #84, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r9, r9, #108, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #112, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1644441,80 +1644202,96 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r9, r9, #236, 2 @ 0x3b │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #152, 20 @ 0x98000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r9, r9, #116, 12 @ 0x7400000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r9, r9, #240, 2 @ 0x3c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, r9, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #104, 18 @ 0x1a0000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r9, r9, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #40 @ 0x28 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r9, r9, #148, 12 @ 0x9400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #8 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #88, 18 @ 0x160000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r9, r9, #212, 12 @ 0xd400000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, r9, #216, 12 @ 0xd800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #96, 18 @ 0x180000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #112, 18 @ 0x1c0000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #72, 16 @ 0x480000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #88, 16 @ 0x580000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #128, 2 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r9, r9, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r5, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, r9, #244, 12 @ 0xf400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #92, 6 @ 0x70000001 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ @@ -1644525,244 +1644302,152 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #8, 22 @ 0x2000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r9, r9, #132, 14 @ 0x2100000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r9, r9, #136, 14 @ 0x2200000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r9, r9, #204, 6 @ 0x30000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #168, 20 @ 0xa8000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #184, 20 @ 0xb8000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r3, sp, #248, 4 @ 0x8000000f │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r3, sp, #8, 6 @ 0x20000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #40, 26 @ 0xa00 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #208, 6 @ 0x40000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #168, 28 @ 0xa80 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #136, 8 @ 0x88000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r9, r9, #232, 6 @ 0xa0000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #236, 6 @ 0xb0000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #48, 10 @ 0xc000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, r8, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #48, 18 @ 0xc0000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #144, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r4, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r8, ip, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq pc, r3, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, ip, #224, 18 @ 0x380000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r9, r9, #44, 10 @ 0xb000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #88 @ 0x58 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #48, 10 @ 0xc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #176, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #232, 12 @ 0xe800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #32, 4 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #192, 20 @ 0xc0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r2, #120 @ 0x78 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r2, #136 @ 0x88 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #224, 14 @ 0x3800000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #88 @ 0x58 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #104 @ 0x68 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #72, 18 @ 0x120000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r9, r9, #72, 10 @ 0x12000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #64, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #76, 10 @ 0x13000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #96, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r9, r9, #140, 10 @ 0x23000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #144, 10 @ 0x24000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #136, 6 @ 0x20000002 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r9, r9, #168, 10 @ 0x2a000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #172, 10 @ 0x2b000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ @@ -1644785,156 +1644470,220 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #120, 12 @ 0x7800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r9, r9, #60, 12 @ 0x3c00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r7, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r9, r9, #64, 12 @ 0x4000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r7, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r1, r3, #192, 10 @ 0x30000000 │ │ │ │ + rsbeq r5, fp, #168, 20 @ 0xa8000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r1, r3, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq r5, fp, #184, 20 @ 0xb8000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #248, 2 @ 0x3e │ │ │ │ - andmi r0, r0, sl │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r3, sp, #248, 4 @ 0x8000000f │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r3, sp, #8, 6 @ 0x20000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, r9, #40, 26 @ 0xa00 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, fp, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r9, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #168, 28 @ 0xa80 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #136, 8 @ 0x88000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r7, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #40, 12 @ 0x2800000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r9, r9, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r9, r9, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #120, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, sl, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #112, 30 @ 0x1c0 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r9, r9, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, r9, #228, 24 @ 0xe400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r6, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, ip, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r7, #32, 4 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, fp, #192, 20 @ 0xc0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, lr, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r7, #136, 20 @ 0x88000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r2, #120 @ 0x78 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r2, #136 @ 0x88 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r2, #40, 14 @ 0xa00000 │ │ │ │ + rsbseq sl, r2, #88 @ 0x58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r2, #56, 14 @ 0xe00000 │ │ │ │ + rsbseq sl, r2, #104 @ 0x68 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #104, 24 @ 0x6800 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq sl, r7, #104, 20 @ 0x68000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #136 @ 0x88 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r9, r9, #136, 26 @ 0x2200 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r9, r9, #140, 26 @ 0x2300 │ │ │ │ + rsbseq pc, sl, #72, 18 @ 0x120000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #240, 4 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r9, r9, #164, 26 @ 0x2900 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, r9, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r6, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r6, #72, 20 @ 0x48000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r6, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, sl, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, r9, #244, 26 @ 0x3d00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ @@ -1644971,122 +1644720,162 @@ │ │ │ │ rsbseq lr, sl, #128, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r1, r3, #192, 10 @ 0x30000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r1, r3, #208, 10 @ 0x34000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, sl, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #88 @ 0x58 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #152 @ 0x98 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #24, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #240, 28 @ 0xf00 │ │ │ │ andgt r0, r0, r8 │ │ │ │ - submi r9, r9, #56, 30 @ 0xe0 │ │ │ │ + submi r9, r9, #80, 22 @ 0x14000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, r9, #60, 30 @ 0xf0 │ │ │ │ + submi r9, r9, #84, 22 @ 0x15000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #128, 6 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r9, r9, #128, 22 @ 0x20000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #132, 22 @ 0x21000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #176, 16 @ 0xb00000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r9, r9, #184, 30 @ 0x2e0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, r9, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r2, #40, 14 @ 0xa00000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r2, #56, 14 @ 0xe00000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #104, 24 @ 0x6800 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #128, 20 @ 0x80000 │ │ │ │ andgt r0, r0, r5 │ │ │ │ - submi r9, r9, #212, 30 @ 0x350 │ │ │ │ + submi r9, r9, #40, 24 @ 0x2800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r9, r9, #216, 30 @ 0x360 │ │ │ │ + submi r9, r9, #44, 24 @ 0x2c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #136, 14 @ 0x2200000 │ │ │ │ andgt r0, r0, sp │ │ │ │ - submi r9, r9, #240, 30 @ 0x3c0 │ │ │ │ + submi r9, r9, #68, 24 @ 0x4400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r9, r9, #244, 30 @ 0x3d0 │ │ │ │ + submi r9, r9, #72, 24 @ 0x4800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #248 @ 0xf8 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi sl, r9, #12 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r6, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r6, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r6, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi sl, r9, #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #148, 24 @ 0x9400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #136, 22 @ 0x22000 │ │ │ │ - andgt r0, r0, r2, lsl r0 │ │ │ │ - submi sl, r9, #40 @ 0x28 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r6, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi sl, r9, #44 @ 0x2c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #112, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ @@ -1645129,124 +1644918,108 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #192, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #216, 12 @ 0xd800000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi sl, r9, #32, 2 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi sl, r9, #36, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #176, 28 @ 0xb00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r9, r9, #216, 26 @ 0x3600 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #192, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #220, 26 @ 0x3700 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #104, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #120 @ 0x78 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #56, 2 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi sl, r9, #140, 2 @ 0x23 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi sl, r9, #144, 2 @ 0x24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi r9, r9, #88, 28 @ 0x580 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #40 @ 0x28 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #64, 4 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #92, 28 @ 0x5c0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi sl, r9, #12, 4 @ 0xc0000000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r9, r9, #116, 28 @ 0x740 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi sl, r9, #16, 4 │ │ │ │ + submi r9, r9, #120, 28 @ 0x780 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi sl, r9, #20, 4 @ 0x40000001 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #208, 4 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi sl, r9, #24, 4 @ 0x80000001 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi r9, r9, #144, 28 @ 0x900 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi sl, r9, #28, 4 @ 0xc0000001 │ │ │ │ + submi r9, r9, #148, 28 @ 0x940 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #0, 30 │ │ │ │ + rsbeq r8, lr, #88 @ 0x58 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi sl, r9, #32, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #128, 30 @ 0x200 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi sl, r9, #36, 4 @ 0x40000002 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #208, 8 @ 0xd0000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #224, 8 @ 0xe0000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r9, r9, #172, 28 @ 0xac0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #96, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #176, 28 @ 0xb00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #32, 2 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r9, r9, #200, 28 @ 0xc80 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #204, 28 @ 0xcc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1645260,264 +1645033,136 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r6, #120, 8 @ 0x78000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi sl, r9, #16, 6 @ 0x40000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi sl, r9, #24, 6 @ 0x60000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, ip, #48, 22 @ 0xc000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, ip, #64, 22 @ 0x10000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #208, 4 │ │ │ │ + rsbeq r9, sp, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #208, 4 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #144, 6 @ 0x40000002 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #160, 6 @ 0x80000002 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #80, 28 @ 0x500 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r9, lsl r0 │ │ │ │ + submi r9, r9, #192, 30 @ 0x300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #120 @ 0x78 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, r9, #196, 30 @ 0x310 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #56 @ 0x38 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #160, 2 @ 0x28 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi sl, r9, #160, 10 @ 0x28000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi sl, r9, #164, 10 @ 0x29000000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi sl, r9, #44 @ 0x2c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #48 @ 0x30 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #184, 4 @ 0x8000000b │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #56, 8 @ 0x38000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #72, 8 @ 0x48000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #224, 14 @ 0x3800000 │ │ │ │ - andmi r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #56, 22 @ 0xe000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq r0, fp, #40 @ 0x28 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbseq r2, r9, #64, 4 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq pc, sl, #56, 22 @ 0xe000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #172 @ 0xac │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r8, r0, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #200, 18 @ 0x320000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #176 @ 0xb0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #180 @ 0xb4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #184 @ 0xb8 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #0, 30 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #128, 20 @ 0x80000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #216, 12 @ 0xd800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #188 @ 0xbc │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #64, 8 @ 0x40000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #192 @ 0xc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ + submi sl, r9, #196 @ 0xc4 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #208, 8 @ 0xd0000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #224, 8 @ 0xe0000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #16, 8 @ 0x10000000 │ │ │ │ @@ -1645532,53 +1645177,65 @@ │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #216, 22 @ 0x36000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #184, 6 @ 0xe0000002 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #200, 6 @ 0x20000003 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #184, 22 @ 0x2e000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi sl, r9, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi sl, r9, #236, 16 @ 0xec0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r6, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #176, 2 @ 0x2c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #184, 6 @ 0xe0000002 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi sl, r9, #4, 18 @ 0x10000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi sl, r9, #184, 2 @ 0x2e │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, ip, #80, 22 @ 0x14000 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #32, 4 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi sl, r9, #8, 18 @ 0x20000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r8, ip, #48, 22 @ 0xc000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r8, ip, #64, 22 @ 0x10000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r7, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r7, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1645592,141 +1645249,269 @@ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, sl, #208, 4 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #112, 18 @ 0x1c0000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r7, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r5, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #160, 6 @ 0x80000002 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, fp, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #0, 10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r8, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #56, 16 @ 0x380000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #104, 4 @ 0x80000006 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #120, 4 @ 0x80000007 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #64 @ 0x40 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #0, 20 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi sl, r9, #104, 8 @ 0x68000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #112, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #108, 8 @ 0x6c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, sl, #184, 4 @ 0x8000000b │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #56, 8 @ 0x38000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #72, 8 @ 0x48000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, fp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, fp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, fp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, fp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #168 @ 0xa8 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi sl, r9, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #144, 4 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi sl, r9, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, sl, #8, 26 @ 0x200 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #200, 18 @ 0x320000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #32 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi sl, r9, #164, 20 @ 0xa4000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #64, 6 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - submi sl, r9, #168, 20 @ 0xa8000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #152, 12 @ 0x9800000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi sl, r9, #192, 20 @ 0xc0000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #8, 2 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi sl, r9, #196, 20 @ 0xc4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #184, 6 @ 0xe0000002 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #200, 6 @ 0x20000003 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #32, 8 @ 0x20000000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi sl, r9, #220, 20 @ 0xdc000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi sl, r9, #224, 20 @ 0xe0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #8, 22 @ 0x2000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi sl, r9, #248, 20 @ 0xf8000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #232, 18 @ 0x3a0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi sl, r9, #252, 20 @ 0xfc000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi sl, r9, #152, 14 @ 0x2600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #156, 14 @ 0x2700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #224, 26 @ 0x3800 │ │ │ │ - andgt r0, r0, r5, lsl r0 │ │ │ │ - submi sl, r9, #20, 22 @ 0x5000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #8, 14 @ 0x200000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi sl, r9, #24, 22 @ 0x6000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi sl, r9, #180, 14 @ 0x2d00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #184, 14 @ 0x2e00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #136 @ 0x88 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, sp │ │ │ │ @@ -1645758,156 +1645543,112 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi sl, r9, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi sl, r9, #232, 22 @ 0x3a000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #40, 16 @ 0x280000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r5, fp, #56, 16 @ 0x380000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #64, 18 @ 0x100000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi sl, r9, #152, 16 @ 0x980000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #156, 16 @ 0x9c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #120, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #8 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi sl, r9, #100, 24 @ 0x6400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #200, 4 @ 0x8000000c │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi sl, r9, #4, 18 @ 0x10000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #88, 16 @ 0x580000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi sl, r9, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi sl, r9, #8, 18 @ 0x20000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi sl, r9, #180, 24 @ 0xb400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #64, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi sl, r9, #32, 18 @ 0x80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #36, 18 @ 0x90000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #160, 4 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi sl, r9, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi sl, r9, #228, 24 @ 0xe400 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi sl, r9, #60, 18 @ 0xf0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #64, 18 @ 0x100000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi sl, r9, #88, 18 @ 0x160000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #92, 18 @ 0x170000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #200, 2 @ 0x32 │ │ │ │ + rsbseq r9, sl, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi sl, r9, #116, 18 @ 0x1d0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #120, 18 @ 0x1e0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #184, 24 @ 0xb800 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #168, 20 @ 0xa8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #80, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #96, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #88, 26 @ 0x1600 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1645920,40 +1645661,40 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #248, 20 @ 0xf8000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #80 @ 0x50 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r8, ip, #232, 20 @ 0xe8000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #80, 4 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #68, 20 @ 0x44000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ + submi sl, r9, #72, 20 @ 0x48000 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #40, 16 @ 0x280000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r5, fp, #56, 16 @ 0x380000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #240, 16 @ 0xf00000 │ │ │ │ @@ -1645966,35 +1645707,35 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #128, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #196, 20 @ 0xc4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #56 @ 0x38 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi sl, r9, #4, 22 @ 0x1000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sl, r9, #8, 22 @ 0x2000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ @@ -1646020,18 +1645761,50 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #184, 24 @ 0xb800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #80, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #96, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #88, 26 @ 0x1600 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, sl, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1646044,17 +1645817,25 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #0, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, ip, #248, 20 @ 0xf8000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #176, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r8, ip, #232, 20 @ 0xe8000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #160, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #144, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ @@ -1646064,14 +1645845,194 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #104, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r9, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r5, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r9, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #168, 28 @ 0xa80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, fp, #232, 22 @ 0x3a000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #168, 22 @ 0x2a000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r9, #40, 16 @ 0x280000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r9, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #32, 12 @ 0x2000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r8, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, fp, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #72, 28 @ 0x480 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, fp, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r9, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #168, 12 @ 0xa800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, sl, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #200, 10 @ 0x32000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #168, 22 @ 0x2a000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #224 @ 0xe0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #192, 22 @ 0x30000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r9, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #128, 10 @ 0x20000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r5, #48, 30 @ 0xc0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r9, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r7, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r8, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, fp, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, fp, #80, 6 @ 0x40000001 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, fp, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #168, 22 @ 0x2a000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1646160,15 +1646121,15 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #168, 30 @ 0x2a0 │ │ │ │ + rsbseq fp, r8, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #0, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1646680,15 +1646641,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #64, 6 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #16, 10 @ 0x4000000 │ │ │ │ + rsbseq r5, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1646772,15 +1646733,15 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #64, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #112, 24 @ 0x7000 │ │ │ │ + rsbseq pc, sl, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1646940,188 +1646901,212 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #0, 12 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r4, r3, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r3, r8, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #168, 18 @ 0x2a0000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r5, r7, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #0, 10 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #8, 22 @ 0x2000 │ │ │ │ + rsbseq r8, r7, #48, 14 @ 0xc00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #160, 22 @ 0x28000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #176, 22 @ 0x2c000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #112, 22 @ 0x1c000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r5, r5, #144, 4 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq lr, r8, #240, 30 @ 0x3c0 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, r5, #168, 18 @ 0x2a0000 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r1, sl, #244, 10 @ 0x3d000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r9, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r1, sl, #248, 10 @ 0x3e000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq fp, sl, #32 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r1, sl, #16, 12 @ 0x1000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r1, sl, #20, 12 @ 0x1400000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #232, 24 @ 0xe800 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, r9, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r3, r9, #136, 22 @ 0x22000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, fp, #56, 2 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r5, r9, #88, 16 @ 0x580000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #224, 8 @ 0xe0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #240, 8 @ 0xf0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #32 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r6, fp, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #0, 30 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r3, r8, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #192, 20 @ 0xc0000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r4, fp, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #160, 18 @ 0x280000 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r1, sl, #28, 18 @ 0x70000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r3, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r1, sl, #32, 18 @ 0x80000 │ │ │ │ + rsbseq r9, r7, #0, 12 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r8, r7, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #176, 18 @ 0x2c0000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r1, sl, #56, 18 @ 0xe0000 │ │ │ │ + rsbseq lr, r8, #8, 22 @ 0x2000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r1, sl, #128, 14 @ 0x2000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #48 @ 0x30 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r1, sl, #60, 18 @ 0xf0000 │ │ │ │ + rsbseq ip, sl, #112, 22 @ 0x1c000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r1, sl, #132, 14 @ 0x2100000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r9, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq lr, r7, #48, 12 @ 0x3000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #40, 8 @ 0x28000000 │ │ │ │ + rsbseq pc, r5, #232, 4 @ 0x8000000e │ │ │ │ andgt r0, r0, r5 │ │ │ │ - submi r1, sl, #84, 18 @ 0x150000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #248, 2 @ 0x3e │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi ip, sl, #180, 22 @ 0x2d000 │ │ │ │ + submi r1, sl, #156, 14 @ 0x2700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi ip, sl, #184, 22 @ 0x2e000 │ │ │ │ + rsbseq fp, r8, #72, 30 @ 0x120 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r1, sl, #160, 14 @ 0x2800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #168, 16 @ 0xa80000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r1, sl, #112, 18 @ 0x1c0000 │ │ │ │ + rsbseq ip, r8, #232, 24 @ 0xe800 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi ip, sl, #68, 20 @ 0x44000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #248, 10 @ 0x3e000000 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi ip, sl, #208, 22 @ 0x34000 │ │ │ │ + rsbseq lr, r8, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi ip, sl, #72, 20 @ 0x48000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi ip, sl, #212, 22 @ 0x35000 │ │ │ │ + rsbseq sp, r7, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r1, sl, #188, 14 @ 0x2f00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #144, 16 @ 0x900000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r1, sl, #140, 18 @ 0x230000 │ │ │ │ + rsbseq r6, fp, #72, 14 @ 0x1200000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi ip, sl, #96, 20 @ 0x60000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #200, 18 @ 0x320000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r1, sl, #144, 18 @ 0x240000 │ │ │ │ + rsbseq ip, r8, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi ip, sl, #100, 20 @ 0x64000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, r7, #32 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r1, sl, #216, 14 @ 0x3600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #128, 22 @ 0x20000 │ │ │ │ + rsbseq r9, r7, #0, 30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #0, 28 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq ip, r7, #192, 20 @ 0xc0000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r1, sl, #240, 14 @ 0x3c00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r1, sl, #244, 14 @ 0x3d00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r3, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #232, 24 @ 0xe800 │ │ │ │ @@ -1647132,213 +1647117,213 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #64 @ 0x40 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #88, 12 @ 0x5800000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq ip, r7, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #104, 10 @ 0x1a000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sl, r7, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #48, 6 @ 0xc0000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #64, 6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi r1, sl, #112, 20 @ 0x70000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r3, #32, 6 @ 0x80000000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi ip, sl, #228, 24 @ 0xe400 │ │ │ │ + rsbseq r3, fp, #48 @ 0x30 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi ip, sl, #116, 22 @ 0x1d000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #224, 24 @ 0xe000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi ip, sl, #232, 24 @ 0xe800 │ │ │ │ + rsbseq lr, r9, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi ip, sl, #120, 22 @ 0x1e000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, r7, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #32, 20 @ 0x20000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi ip, sl, #0, 26 │ │ │ │ + rsbseq ip, r6, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi ip, sl, #144, 22 @ 0x24000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi ip, sl, #8, 26 @ 0x200 │ │ │ │ + rsbseq r0, sl, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi ip, sl, #152, 22 @ 0x26000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #64 @ 0x40 │ │ │ │ + rsbseq r6, r5, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #224, 12 @ 0xe000000 │ │ │ │ + rsbseq r7, r8, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, sl, #60, 18 @ 0xf0000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, fp, #88 @ 0x58 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #104 @ 0x68 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r7, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #144, 12 @ 0x9000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #160, 12 @ 0xa000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #104 @ 0x68 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, fp, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, fp, #248, 4 @ 0x8000000f │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, fp, #8, 6 @ 0x20000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #16, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r8, #232, 12 @ 0xe800000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi ip, sl, #96, 26 @ 0x1800 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #0, 14 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi ip, sl, #100, 26 @ 0x1900 │ │ │ │ + rsbeq r6, sp, #248, 18 @ 0x3e0000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi ip, sl, #16, 24 @ 0x1000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq sl, sp, #80, 30 @ 0x140 │ │ │ │ + rsbeq fp, sp, #168 @ 0xa8 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #232, 10 @ 0x3a000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r8, #200, 18 @ 0x320000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + submi ip, sl, #20, 24 @ 0x1400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r3, #40, 4 @ 0x80000002 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi ip, sl, #124, 26 @ 0x1f00 │ │ │ │ + rsbseq r6, r8, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #0, 10 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi ip, sl, #128, 26 @ 0x2000 │ │ │ │ + rsbseq lr, r8, #128, 22 @ 0x20000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi ip, sl, #44, 24 @ 0x2c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, r9, #0, 28 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi ip, sl, #48, 24 @ 0x3000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #184, 2 @ 0x2e │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi ip, sl, #152, 26 @ 0x2600 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi ip, sl, #156, 26 @ 0x2700 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #56, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, r8, #88, 12 @ 0x5800000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #56, 10 @ 0xe000000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi ip, sl, #180, 26 @ 0x2d00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi ip, sl, #184, 26 @ 0x2e00 │ │ │ │ + rsbseq r8, r8, #104, 10 @ 0x1a000000 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi ip, sl, #72, 24 @ 0x4800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #224, 6 @ 0x80000003 │ │ │ │ + rsbseq fp, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r1, sl, #148, 24 @ 0x9400 │ │ │ │ + submi ip, sl, #76, 24 @ 0x4c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r3, #8, 22 @ 0x2000 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi ip, sl, #208, 26 @ 0x3400 │ │ │ │ + rsbseq r5, r9, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #104, 24 @ 0x6800 │ │ │ │ + rsbseq r8, fp, #104, 20 @ 0x68000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi ip, sl, #100, 24 @ 0x6400 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, sl, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi ip, sl, #212, 26 @ 0x3500 │ │ │ │ + submi ip, sl, #104, 24 @ 0x6800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r3, fp, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #200, 10 @ 0x32000000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi ip, sl, #236, 26 @ 0x3b00 │ │ │ │ + rsbseq r6, fp, #64 @ 0x40 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi ip, sl, #128, 24 @ 0x8000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi ip, sl, #240, 26 @ 0x3c00 │ │ │ │ + rsbseq ip, r6, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + submi ip, sl, #132, 24 @ 0x8400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r5, r8, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #0, 14 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi ip, sl, #156, 24 @ 0x9c00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi ip, sl, #160, 24 @ 0xa000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #248 @ 0xf8 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi ip, sl, #8, 28 @ 0x80 │ │ │ │ + rsbseq r6, r3, #40, 4 @ 0x80000002 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r1, sl, #96, 22 @ 0x18000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r3, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi ip, sl, #12, 28 @ 0xc0 │ │ │ │ + rsbseq r5, fp, #0, 10 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi ip, sl, #184, 24 @ 0xb800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #48, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq pc, r8, #160, 2 @ 0x28 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi ip, sl, #188, 24 @ 0xbc00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #112, 20 @ 0x70000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi ip, sl, #36, 28 @ 0x240 │ │ │ │ + rsbseq r9, sl, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi ip, sl, #40, 28 @ 0x280 │ │ │ │ + rsbseq r7, r7, #136, 14 @ 0x2200000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi ip, sl, #212, 24 @ 0xd400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r3, #8, 22 @ 0x2000 │ │ │ │ + rsbseq r7, r7, #56, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi ip, sl, #216, 24 @ 0xd800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, lr │ │ │ │ @@ -1647348,135 +1647333,135 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #64 @ 0x40 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi ip, sl, #64, 28 @ 0x400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #40 @ 0x28 │ │ │ │ + rsbseq sp, r8, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi ip, sl, #68, 28 @ 0x440 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r3, #224, 20 @ 0xe0000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi ip, sl, #92, 28 @ 0x5c0 │ │ │ │ + rsbseq fp, r8, #168, 2 @ 0x2a │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi ip, sl, #240, 24 @ 0xf000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #144 @ 0x90 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi ip, sl, #96, 28 @ 0x600 │ │ │ │ + rsbseq r0, r9, #224, 6 @ 0x80000003 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi ip, sl, #244, 24 @ 0xf400 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r3, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r7, #104, 24 @ 0x6800 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi ip, sl, #12, 26 @ 0x300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #88, 2 │ │ │ │ + rsbseq r0, r9, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r9 │ │ │ │ + submi ip, sl, #16, 26 @ 0x400 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #200, 10 @ 0x32000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #80, 20 @ 0x50000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi ip, sl, #120, 28 @ 0x780 │ │ │ │ + rsbseq sl, r7, #104, 6 @ 0xa0000001 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi ip, sl, #40, 26 @ 0xa00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #0, 6 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi ip, sl, #124, 28 @ 0x7c0 │ │ │ │ + rsbseq pc, r9, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi ip, sl, #44, 26 @ 0xb00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r3, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r9, r7, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r3, #88, 4 @ 0x80000005 │ │ │ │ + rsbseq r7, r3, #112, 26 @ 0x1c00 │ │ │ │ andgt r0, r0, fp │ │ │ │ - submi ip, sl, #148, 28 @ 0x940 │ │ │ │ + submi ip, sl, #68, 26 @ 0x1100 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi ip, sl, #152, 28 @ 0x980 │ │ │ │ + rsbseq pc, r5, #48, 4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi ip, sl, #72, 26 @ 0x1200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #56, 20 @ 0x38000 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbseq pc, r9, #112, 20 @ 0x70000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #56, 20 @ 0x38000 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi ip, sl, #176, 28 @ 0xb00 │ │ │ │ + rsbseq r1, fp, #112, 30 @ 0x1c0 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi ip, sl, #96, 26 @ 0x1800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi ip, sl, #180, 28 @ 0xb40 │ │ │ │ + rsbseq fp, r3, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi ip, sl, #100, 26 @ 0x1900 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r3, sl, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #56, 16 @ 0x380000 │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ - submi ip, sl, #204, 28 @ 0xcc0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi ip, sl, #208, 28 @ 0xd00 │ │ │ │ + rsbseq ip, r3, #40 @ 0x28 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi ip, sl, #124, 26 @ 0x1f00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, r3, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi ip, sl, #128, 26 @ 0x2000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #136, 12 @ 0x8800000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi ip, sl, #232, 28 @ 0xe80 │ │ │ │ + rsbseq r7, r3, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi ip, sl, #236, 28 @ 0xec0 │ │ │ │ + rsbseq r3, r7, #144 @ 0x90 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi ip, sl, #152, 26 @ 0x2600 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #0, 18 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r1, sl, #144, 30 @ 0x240 │ │ │ │ + rsbseq lr, sl, #88, 2 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi ip, sl, #156, 26 @ 0x2700 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #168, 18 @ 0x2a0000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi ip, sl, #4, 30 │ │ │ │ + rsbseq r3, sl, #80, 20 @ 0x50000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r1, sl, #220, 26 @ 0x3700 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #224, 4 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi ip, sl, #8, 30 │ │ │ │ + rsbseq pc, r5, #0, 6 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi ip, sl, #180, 26 @ 0x2d00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #40, 26 @ 0xa00 │ │ │ │ + rsbseq r5, r3, #128, 18 @ 0x200000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + submi ip, sl, #184, 26 @ 0x2e00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r3, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #160, 6 @ 0x80000002 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi ip, sl, #32, 30 @ 0x80 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi ip, sl, #36, 30 @ 0x90 │ │ │ │ + rsbseq sl, r9, #48, 26 @ 0xc00 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi ip, sl, #208, 26 @ 0x3400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sl, r7, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + submi ip, sl, #212, 26 @ 0x3500 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #88, 18 @ 0x160000 │ │ │ │ + rsbeq r3, pc, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1647484,65 +1647469,65 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #192 @ 0xc0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #248, 2 @ 0x3e │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r2 │ │ │ │ + submi r1, sl, #196, 28 @ 0xc40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #200, 2 @ 0x32 │ │ │ │ - andgt r0, r0, r1 │ │ │ │ - submi r2, sl, #124 @ 0x7c │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + submi r1, sl, #200, 28 @ 0xc80 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - submi r2, sl, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r1 │ │ │ │ + submi r1, sl, #224, 28 @ 0xe00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #224, 2 @ 0x38 │ │ │ │ - andgt r0, r0, r1 │ │ │ │ - submi r2, sl, #152 @ 0x98 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + submi r1, sl, #228, 28 @ 0xe40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r1 │ │ │ │ - submi r2, sl, #156 @ 0x9c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, sl, #252, 28 @ 0xfc0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #168, 2 @ 0x2a │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi r2, sl, #180 @ 0xb4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #184, 2 @ 0x2e │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #24, 6 @ 0x60000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi r2, sl, #224 @ 0xe0 │ │ │ │ + rsbseq r6, r5, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r1, sl, #40, 30 @ 0xa0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r2, sl, #228 @ 0xe4 │ │ │ │ + rsbseq r6, r5, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r1, sl, #44, 30 @ 0xb0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ @@ -1647572,14 +1647557,18 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #200, 18 @ 0x320000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, fp, #56, 16 @ 0x380000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1647588,28 +1647577,24 @@ │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #0, 8 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #200, 16 @ 0xc80000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq lr, sl, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r6, r5, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #128, 2 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r7, r9, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #136, 8 @ 0x88000000 │ │ │ │ @@ -1647644,133 +1647629,125 @@ │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #200 @ 0xc8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #120, 24 @ 0x7800 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r8, r8, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r7, r8, #0, 18 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r6, r9, #168, 18 @ 0x2a0000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, sl, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sp, r7, #224, 4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r7, fp, #40, 26 @ 0xa00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq ip, ip, #240, 10 @ 0x3c000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq ip, ip, #0, 12 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #128, 6 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #24, 16 @ 0x180000 │ │ │ │ + rsbseq r2, r9, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #16 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r2, sl, #8, 10 @ 0x2000000 │ │ │ │ + rsbseq r5, fp, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #24, 28 @ 0x180 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sp, sl, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #224, 14 @ 0x3800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, fp, #24, 6 @ 0x60000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, sl, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #248, 28 @ 0xf80 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r1, sl, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #56, 14 @ 0xe00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq lr, r7, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r0, sl, #200, 16 @ 0xc80000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq pc, r9, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #160, 22 @ 0x28000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi sp, sl, #244, 2 @ 0x3d │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #160, 14 @ 0x2800000 │ │ │ │ + rsbseq pc, r9, #128, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r9, fp, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi sp, sl, #132 @ 0x84 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, fp, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #0, 26 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r6, r8, #16, 30 @ 0x40 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #24 │ │ │ │ + rsbseq r2, r7, #0, 26 │ │ │ │ andgt r0, r0, r7 │ │ │ │ - submi r2, sl, #24, 12 @ 0x1800000 │ │ │ │ + submi r2, sl, #64, 8 @ 0x40000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r9, #24 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r2, sl, #68, 8 @ 0x44000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r2, sl, #28, 12 @ 0x1c00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #128 @ 0x80 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r8 │ │ │ │ @@ -1647781,84 +1647758,84 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #64 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r2, sl, #172, 8 @ 0xac000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #72, 24 @ 0x4800 │ │ │ │ - andgt r0, r0, r2, lsl r0 │ │ │ │ - submi r2, sl, #132, 12 @ 0x8400000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi r2, sl, #176, 8 @ 0xb0000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r2, sl, #136, 12 @ 0x8800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi r2, sl, #200, 8 @ 0xc8000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #64, 26 @ 0x1000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r2, sl, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r2, sl, #204, 8 @ 0xcc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - submi r2, sl, #164, 12 @ 0xa400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r2, sl, #228, 8 @ 0xe4000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #128, 30 @ 0x200 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi r2, sl, #188, 12 @ 0xbc00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r2, sl, #232, 8 @ 0xe8000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r2, sl, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r2, sl, #0, 10 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #152, 6 @ 0x60000002 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r2, sl, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r2, sl, #4, 10 @ 0x1000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r2, sl, #220, 12 @ 0xdc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r2, sl, #28, 10 @ 0x7000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #216, 24 @ 0xd800 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi r2, sl, #244, 12 @ 0xf400000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi r2, sl, #32, 10 @ 0x8000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r2, sl, #248, 12 @ 0xf800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r2, sl, #56, 10 @ 0xe000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #216, 2 @ 0x36 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r2, sl, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r2, sl, #60, 10 @ 0xf000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r2, sl, #20, 14 @ 0x500000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ @@ -1647872,29 +1647849,29 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #152 @ 0x98 │ │ │ │ + rsbeq r9, lr, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r2, sl, #204, 10 @ 0x33000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r7, #136, 20 @ 0x88000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r2, sl, #164, 14 @ 0x2900000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, sl, #208, 10 @ 0x34000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r2, sl, #168, 14 @ 0x2a00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ @@ -1647906,19 +1647883,19 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, sl, #56, 12 @ 0x3800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - submi r2, sl, #16, 16 @ 0x100000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r8 │ │ │ │ @@ -1647934,40 +1647911,40 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, sl, #180, 12 @ 0xb400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r2, sl, #140, 16 @ 0x8c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #176, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, ip, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r7, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1647980,101 +1647957,101 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r2 │ │ │ │ + submi r2, sl, #228, 14 @ 0x3900000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #32, 8 @ 0x20000000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r2, sl, #188, 18 @ 0x2f0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r2, sl, #232, 14 @ 0x3a00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r3, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - submi r2, sl, #192, 18 @ 0x300000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #144, 6 @ 0x40000002 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r2, sl, #0, 16 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #16, 10 @ 0x4000000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r2, sl, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r2, sl, #4, 16 @ 0x40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r2, sl, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r2, sl, #68, 16 @ 0x440000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #128, 22 @ 0x20000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r2, sl, #28, 20 @ 0x1c000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r2, sl, #72, 16 @ 0x480000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r2, sl, #32, 20 @ 0x20000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #240, 28 @ 0xf00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r2, sl, #96, 16 @ 0x600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #112, 14 @ 0x1c00000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r2, sl, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r2, sl, #100, 16 @ 0x640000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #64, 20 @ 0x40000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r2, sl, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #160, 30 @ 0x280 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r2, sl, #124, 16 @ 0x7c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #152, 30 @ 0x260 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r2, sl, #84, 20 @ 0x54000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r2, sl, #128, 16 @ 0x800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r2, sl, #88, 20 @ 0x58000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ @@ -1648114,35 +1648091,35 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, sl, #116, 18 @ 0x1d0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r2, sl, #76, 22 @ 0x13000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r2, sl, #160, 18 @ 0x280000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #120, 20 @ 0x78000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r2, sl, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r2, sl, #164, 18 @ 0x290000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r2, sl, #124, 22 @ 0x1f000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1648152,339 +1648129,335 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r3, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r3, r5, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #32, 4 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, fp, lsr #32 │ │ │ │ + submi r2, sl, #32, 20 @ 0x20000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #120, 12 @ 0x7800000 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi r2, sl, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq r8, sp, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + submi r2, sl, #36, 20 @ 0x24000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi r2, sl, #252, 22 @ 0x3f000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #0, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r2, sl, #60, 20 @ 0x3c000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #16, 4 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r2, sl, #20, 24 @ 0x1400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r3, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r2, sl, #24, 24 @ 0x1800 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + submi r2, sl, #64, 20 @ 0x40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #144, 10 @ 0x24000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r3, r5, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r8, fp, #64, 22 @ 0x10000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #192, 2 @ 0x30 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r8, fp, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #136, 12 @ 0x8800000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r2, sl, #104, 24 @ 0x6800 │ │ │ │ + rsbseq fp, sl, #128, 6 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi r2, sl, #144, 20 @ 0x90000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #160, 12 @ 0xa000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - submi r2, sl, #108, 24 @ 0x6c00 │ │ │ │ + rsbseq fp, sl, #16 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + submi r2, sl, #148, 20 @ 0x94000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #24, 28 @ 0x180 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi sp, sl, #236, 10 @ 0x3b000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, sl, #196, 20 @ 0xc4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r3, r6, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r3, #192, 28 @ 0xc00 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r2, sl, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r3, fp, #56, 14 @ 0xe00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #176, 2 @ 0x2c │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r2, sl, #156, 24 @ 0x9c00 │ │ │ │ + rsbseq r3, fp, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, ip, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, ip, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq pc, r7, #160, 22 @ 0x28000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #128, 30 @ 0x200 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r3, fp, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, lr, #160, 2 @ 0x28 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r3, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r3, #224, 10 @ 0x38000000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r2, sl, #180, 22 @ 0x2d000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r8, #144, 10 @ 0x24000000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi sp, sl, #28, 14 @ 0x700000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, fp, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi sp, sl, #32, 14 @ 0x800000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r8, #192, 2 @ 0x30 │ │ │ │ + andgt r0, r0, r4, lsl r0 │ │ │ │ + submi r2, sl, #208, 22 @ 0x34000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #136, 12 @ 0x8800000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi sp, sl, #56, 14 @ 0xe00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + submi sp, sl, #60, 14 @ 0xf00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #0 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r2, sl, #236, 22 @ 0x3b000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r3, #192, 28 @ 0xc00 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi sp, sl, #84, 14 @ 0x1500000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r3, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + submi sp, sl, #88, 14 @ 0x1600000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #80, 26 @ 0x1400 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r2, sl, #8, 24 @ 0x800 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r2, sl, #12, 24 @ 0xc00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #48, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi r2, sl, #36, 24 @ 0x2400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #144 @ 0x90 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, sl, #40, 24 @ 0x2800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #240, 24 @ 0xf000 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi sp, sl, #108, 16 @ 0x6c0000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #120, 20 @ 0x78000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - submi sp, sl, #112, 16 @ 0x700000 │ │ │ │ + andgt r0, r0, r9, lsl r0 │ │ │ │ + submi r2, sl, #64, 24 @ 0x4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, sl, #68, 24 @ 0x4400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #32, 18 @ 0x80000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi sp, sl, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi sp, sl, #140, 16 @ 0x8c0000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r2, sl, #92, 24 @ 0x5c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, sl, #96, 24 @ 0x6000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, fp, #144, 30 @ 0x240 │ │ │ │ - andgt r0, r0, r2 │ │ │ │ - submi sp, sl, #164, 16 @ 0xa40000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r3, #0, 20 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi sp, sl, #168, 16 @ 0xa80000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r2, sl, #120, 24 @ 0x7800 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, sl, #124, 24 @ 0x7c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #160, 10 @ 0x28000000 │ │ │ │ andgt r0, r0, r2 │ │ │ │ - submi r2, sl, #196, 26 @ 0x3100 │ │ │ │ + submi r2, sl, #148, 24 @ 0x9400 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r2, sl, #152, 24 @ 0x9800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r2, sl, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r3, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #8 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi r2, sl, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r2, sl, #228, 26 @ 0x3900 │ │ │ │ + andgt r0, r0, r4, lsl r0 │ │ │ │ + submi sp, sl, #216, 16 @ 0xd80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sp, sl, #220, 16 @ 0xdc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #216, 4 @ 0x8000000d │ │ │ │ andgt r0, r0, r2, lsl r0 │ │ │ │ - submi r2, sl, #252, 26 @ 0x3f00 │ │ │ │ + submi r2, sl, #16, 26 @ 0x400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r2, sl, #0, 28 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi sp, sl, #244, 16 @ 0xf40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #0, 6 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sp, sl, #248, 16 @ 0xf80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r5, #168, 4 @ 0x8000000a │ │ │ │ andgt r0, r0, lr │ │ │ │ - submi r2, sl, #24, 28 @ 0x180 │ │ │ │ + submi r2, sl, #44, 26 @ 0xb00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #192, 26 @ 0x3000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r2, sl, #28, 28 @ 0x1c0 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi sp, sl, #16, 18 @ 0x40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sp, sl, #20, 18 @ 0x50000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #224, 12 @ 0xe000000 │ │ │ │ andgt r0, r0, lr │ │ │ │ - submi r2, sl, #52, 28 @ 0x340 │ │ │ │ + submi r2, sl, #72, 26 @ 0x1200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r2, sl, #56, 28 @ 0x380 │ │ │ │ + rsbeq sl, lr, #32, 16 @ 0x200000 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi sp, sl, #44, 18 @ 0xb0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #248, 2 @ 0x3e │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ - submi sp, sl, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + submi sp, sl, #48, 18 @ 0xc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - submi sp, sl, #220, 18 @ 0x370000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #24 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r2, sl, #84, 28 @ 0x540 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #144, 18 @ 0x240000 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi sp, sl, #244, 18 @ 0x3d0000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r3, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi sp, sl, #248, 18 @ 0x3e0000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi sp, sl, #72, 18 @ 0x120000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r5, r4, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r2, sl, #112, 28 @ 0x700 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #72, 24 @ 0x4800 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi sp, sl, #16, 20 @ 0x10000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi sp, sl, #20, 20 @ 0x14000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #112, 16 @ 0x700000 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi sp, sl, #44, 20 @ 0x2c000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi sp, sl, #48, 20 @ 0x30000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #88, 26 @ 0x1600 │ │ │ │ - andgt r0, r0, r2 │ │ │ │ - submi r2, sl, #232, 28 @ 0xe80 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #80, 26 @ 0x1400 │ │ │ │ - andgt r0, r0, r2 │ │ │ │ - submi sp, sl, #72, 20 @ 0x48000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #72, 24 @ 0x4800 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - submi sp, sl, #76, 20 @ 0x4c000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #0, 8 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r2, sl, #4, 30 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #96, 26 @ 0x1800 │ │ │ │ + rsbseq r3, r5, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r2, sl, #8, 30 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #248, 28 @ 0xf80 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #16, 10 @ 0x4000000 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi r2, sl, #32, 30 @ 0x80 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq sl, ip, #168 @ 0xa8 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r2, sl, #36, 30 @ 0x90 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #64, 12 @ 0x4000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sp, sl, #76, 18 @ 0x130000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r3, r3, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r4, #224, 12 @ 0xe000000 │ │ │ │ + rsbseq r4, r9, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #216, 12 @ 0xd800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ + rsbseq fp, r9, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r1, r9, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #24, 30 @ 0x60 │ │ │ │ + rsbseq pc, r0, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1648544,15 +1648517,15 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #152, 20 @ 0x98000 │ │ │ │ + rsbeq r7, sp, #0, 24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1648752,15 +1648725,15 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #16, 12 @ 0x1000000 │ │ │ │ + rsbseq ip, r1, #48, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1648856,15 +1648829,15 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #88, 24 @ 0x5800 │ │ │ │ + rsbseq r8, r0, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #104 @ 0x68 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1648875,134 +1648848,178 @@ │ │ │ │ rsbseq r7, fp, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq sl, ip, #168 @ 0xa8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #152, 18 @ 0x260000 │ │ │ │ + rsbseq r8, sl, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #192, 8 @ 0xc0000000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r3, sl, #220, 8 @ 0xdc000000 │ │ │ │ + rsbseq r8, sl, #64, 12 @ 0x4000000 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r3, sl, #4, 6 @ 0x10000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #40, 4 @ 0x80000002 │ │ │ │ + rsbseq r8, sl, #48, 12 @ 0x3000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r3, sl, #8, 6 @ 0x20000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sl, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r3, sl, #224, 8 @ 0xe0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #80, 18 @ 0x140000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r3, sl, #32, 6 @ 0x80000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r3, sl, #36, 6 @ 0x90000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #208, 6 @ 0x40000003 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, sl, #56, 26 @ 0xe00 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi r3, sl, #100, 6 @ 0x90000001 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #88, 26 @ 0x1600 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + submi r3, sl, #104, 6 @ 0xa0000001 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #80, 8 @ 0x50000000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r3, sl, #248, 8 @ 0xf8000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #96, 8 @ 0x60000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi r3, sl, #252, 8 @ 0xfc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r9, #0, 8 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi sp, sl, #220, 20 @ 0xdc000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, sl, #96, 26 @ 0x1800 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi sp, sl, #224, 20 @ 0xe0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, sl, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #16, 10 @ 0x4000000 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi sp, sl, #248, 20 @ 0xf8000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi sp, sl, #252, 20 @ 0xfc000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sl, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, sl, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, sl, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi sp, sl, #60, 22 @ 0xf000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #168, 10 @ 0x2a000000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi sp, sl, #220, 22 @ 0x37000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi sp, sl, #84, 22 @ 0x15000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi sp, sl, #224, 22 @ 0x38000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #8, 20 @ 0x8000 │ │ │ │ - andgt r0, r0, r2 │ │ │ │ - submi r3, sl, #60, 10 @ 0xf000000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + submi sp, sl, #108, 22 @ 0x1b000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #120 @ 0x78 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi sp, sl, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - submi sp, sl, #252, 22 @ 0x3f000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sp, sl, #172, 22 @ 0x2b000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #152, 20 @ 0x98000 │ │ │ │ + andmi r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi sp, sl, #60, 24 @ 0x3c00 │ │ │ │ + submi sp, sl, #196, 22 @ 0x31000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sp, sl, #204, 22 @ 0x33000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi sp, sl, #84, 24 @ 0x5400 │ │ │ │ + submi sp, sl, #212, 22 @ 0x35000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi sp, sl, #108, 24 @ 0x6c00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #168, 24 @ 0xa800 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi sp, sl, #172, 24 @ 0xac00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #64, 2 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi sp, sl, #196, 24 @ 0xc400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi sp, sl, #204, 24 @ 0xcc00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #144 @ 0x90 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi sp, sl, #212, 24 @ 0xd400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #88, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi sp, sl, #220, 24 @ 0xdc00 │ │ │ │ + submi sp, sl, #220, 22 @ 0x37000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #192, 22 @ 0x30000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1649016,93 +1649033,53 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #240, 22 @ 0x3c000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #152, 20 @ 0x98000 │ │ │ │ - andmi r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ + rsbseq r6, sl, #48, 16 @ 0x300000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #216 @ 0xd8 │ │ │ │ + rsbseq lr, sl, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #128, 26 @ 0x2000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r3, sl, #112, 14 @ 0x1c00000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r3, sl, #120, 14 @ 0x1e00000 │ │ │ │ + rsbseq r4, sl, #104, 14 @ 0x1a00000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r3, sl, #72, 12 @ 0x4800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #8, 4 @ 0x80000000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi sp, sl, #132, 26 @ 0x2100 │ │ │ │ + rsbseq r9, sl, #168, 24 @ 0xa800 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi sp, sl, #132, 24 @ 0x8400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r8, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq r4, sl, #72 @ 0x48 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi sp, sl, #136, 26 @ 0x2200 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #200, 18 @ 0x320000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi sp, sl, #160, 26 @ 0x2800 │ │ │ │ + submi sp, sl, #136, 24 @ 0x8800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi sp, sl, #164, 26 @ 0x2900 │ │ │ │ + rsbseq r0, r9, #96, 24 @ 0x6000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r3, sl, #100, 12 @ 0x6400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #104 @ 0x68 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r9, r9, #64, 2 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi sp, sl, #160, 24 @ 0xa000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - submi sp, sl, #188, 26 @ 0x2f00 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #32, 4 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r3, sl, #12, 16 @ 0xc0000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, fp, #48, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r3, sl, #16, 16 @ 0x100000 │ │ │ │ + rsbseq r0, sl, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi sp, sl, #164, 24 @ 0xa400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #192, 6 │ │ │ │ + rsbseq r0, sl, #144 @ 0x90 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #216, 16 @ 0xd80000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r3, sl, #40, 16 @ 0x280000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq ip, r9, #88, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r3, sl, #44, 16 @ 0x2c0000 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #80, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #96, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sp, sl, #188, 24 @ 0xbc00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ @@ -1649128,15 +1649105,15 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #120 @ 0x78 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #128, 4 │ │ │ │ + rsbseq r3, r5, #112, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1649163,586 +1649140,570 @@ │ │ │ │ rsbeq r9, ip, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #32, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, fp, #48, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #184, 4 @ 0x8000000b │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq sp, r8, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #0, 12 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + rsbseq ip, r9, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r9, r7, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #80, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #96, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r7, fp, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #120, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, r8, #80, 16 @ 0x500000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #192, 4 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r9, fp, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r3, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r3, sl, #132, 20 @ 0x84000 │ │ │ │ + rsbeq r9, sp, #16, 8 @ 0x10000000 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi r3, sl, #192, 16 @ 0xc00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #248, 28 @ 0xf80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r3, sl, #136, 20 @ 0x88000 │ │ │ │ + rsbseq r2, r9, #0, 12 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + submi r3, sl, #196, 16 @ 0xc40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, sl, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #32, 8 @ 0x20000000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r3, sl, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq ip, r9, #176, 20 @ 0xb0000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r3, sl, #220, 16 @ 0xdc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #224, 16 @ 0xe00000 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r3, sl, #164, 20 @ 0xa4000 │ │ │ │ + rsbseq lr, r8, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r3, sl, #224, 16 @ 0xe00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r0, r8, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r2, r7, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r3, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, r9, #200, 18 @ 0x320000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #128, 4 │ │ │ │ - andgt r0, r0, r2 │ │ │ │ + rsbseq ip, r9, #8, 10 @ 0x2000000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #40, 26 @ 0xa00 │ │ │ │ - andgt r0, r0, fp │ │ │ │ + rsbseq sl, r8, #104 @ 0x68 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #72, 20 @ 0x48000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ + rsbseq fp, sl, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #248, 22 @ 0x3e000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ + rsbseq r7, r8, #192, 6 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #48, 26 @ 0xc00 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ + rsbseq fp, r8, #216, 16 @ 0xd80000 │ │ │ │ + andgt r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r7, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #24, 4 @ 0x80000001 │ │ │ │ - andgt r0, r0, sl │ │ │ │ + rsbseq r8, r9, #64, 22 @ 0x10000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #32, 12 @ 0x2000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, r5, #120, 2 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r3, #192, 4 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r3, #64, 16 @ 0x400000 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi r3, sl, #12, 20 @ 0xc000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #248, 28 @ 0xf80 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r3, sl, #16, 20 @ 0x10000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, sl, #40, 16 @ 0x280000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #32, 8 @ 0x20000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r3, sl, #40, 20 @ 0x28000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r3, sl, #44, 20 @ 0x2c000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r9, #224, 22 @ 0x38000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r7, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r3, sl, #68, 20 @ 0x44000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r3, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r3, sl, #72, 20 @ 0x48000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #128, 4 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r5, #40, 26 @ 0xa00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r3, sl, #96, 20 @ 0x60000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r5, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r3, sl, #100, 20 @ 0x64000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r3, sl, #124, 20 @ 0x7c000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r8, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r3, sl, #128, 20 @ 0x80000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, sl, #32, 12 @ 0x2000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #152, 20 @ 0x98000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r3, sl, #196, 22 @ 0x31000 │ │ │ │ + submi r3, sl, #156, 20 @ 0x9c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r3, sl, #200, 22 @ 0x32000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #180, 20 @ 0xb4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r3, sl, #224, 22 @ 0x38000 │ │ │ │ + submi r3, sl, #184, 20 @ 0xb8000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r3, sl, #228, 22 @ 0x39000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #208, 20 @ 0xd0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r3, sl, #252, 22 @ 0x3f000 │ │ │ │ + submi r3, sl, #212, 20 @ 0xd4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r3, sl, #0, 24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #236, 20 @ 0xec000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #48, 12 @ 0x3000000 │ │ │ │ + rsbeq r9, lr, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r3, sl, #24, 24 @ 0x1800 │ │ │ │ + submi r3, sl, #240, 20 @ 0xf0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r3, sl, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #0, 26 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #8, 22 @ 0x2000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r3, sl, #52, 24 @ 0x3400 │ │ │ │ + submi r3, sl, #12, 22 @ 0x3000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #184 @ 0xb8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r3, sl, #56, 24 @ 0x3800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #0, 10 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r8, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq sl, ip, #216, 2 @ 0x36 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, fp, #176, 4 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, ip, #152, 22 @ 0x26000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r3, sl, #80, 24 @ 0x5000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r3, sl, #84, 24 @ 0x5400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r3, sl, #108, 24 @ 0x6c00 │ │ │ │ + submi r3, sl, #200, 22 @ 0x32000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r3, sl, #112, 24 @ 0x7000 │ │ │ │ + submi r3, sl, #220, 22 @ 0x37000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #224, 22 @ 0x38000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - submi r3, sl, #136, 24 @ 0x8800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r3, sl, #140, 24 @ 0x8c00 │ │ │ │ + submi r3, sl, #248, 22 @ 0x3e000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #252, 22 @ 0x3f000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r3, sl, #164, 24 @ 0xa400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r3, sl, #168, 24 @ 0xa800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #40, 24 @ 0x2800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r3, sl, #192, 24 @ 0xc000 │ │ │ │ + submi r3, sl, #44, 24 @ 0x2c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - submi r3, sl, #196, 24 @ 0xc400 │ │ │ │ + submi r3, sl, #48, 24 @ 0x3000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r8, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq sl, ip, #216, 2 @ 0x36 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, fp, #176, 4 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, ip, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #92, 24 @ 0x5c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r3, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #96, 24 @ 0x6000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #16 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #100, 24 @ 0x6400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ + submi r3, sl, #104, 24 @ 0x6800 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #0, 10 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq pc, r8, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r7, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r5, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - submi r3, sl, #200, 26 @ 0x3200 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r3, sl, #220, 26 @ 0x3700 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #208, 10 @ 0x34000000 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r3, sl, #224, 26 @ 0x3800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r6, ip, #192, 10 @ 0x30000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #16, 18 @ 0x40000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #144, 8 @ 0x90000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #160, 8 @ 0xa0000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #88, 18 @ 0x160000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #64, 6 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r3, sl, #248, 26 @ 0x3e00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r3, sl, #252, 26 @ 0x3f00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #172, 26 @ 0x2b00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #176, 26 @ 0x2c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #248 @ 0xf8 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r3, sl, #40, 28 @ 0x280 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r3, sl, #44, 28 @ 0x2c0 │ │ │ │ + submi r3, sl, #200, 26 @ 0x3200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #240, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi r3, sl, #48, 28 @ 0x300 │ │ │ │ + submi r3, sl, #204, 26 @ 0x3300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #228, 26 @ 0x3900 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r3, sl, #92, 28 @ 0x5c0 │ │ │ │ + submi r3, sl, #232, 26 @ 0x3a00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r3, sl, #96, 28 @ 0x600 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r3, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r3, sl, #100, 28 @ 0x640 │ │ │ │ + submi r3, sl, #0, 28 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r3, sl, #104, 28 @ 0x680 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r3, sl, #4, 28 @ 0x40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #120, 22 @ 0x1e000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r6, ip, #192, 10 @ 0x30000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #16, 18 @ 0x40000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #144, 8 @ 0x90000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #160, 8 @ 0xa0000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #88, 18 @ 0x160000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #16, 4 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - submi r3, sl, #172, 30 @ 0x2b0 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi r3, sl, #148, 28 @ 0x940 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r3, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ - submi r3, sl, #176, 30 @ 0x2c0 │ │ │ │ + submi r3, sl, #152, 28 @ 0x980 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sl, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - submi r3, sl, #200, 30 @ 0x320 │ │ │ │ + submi r3, sl, #212, 28 @ 0xd40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r3, sl, #204, 30 @ 0x330 │ │ │ │ + submi r3, sl, #216, 28 @ 0xd80 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r3, sl, #228, 30 @ 0x390 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r3, sl, #232, 30 @ 0x3a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #32, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r4, sl, #0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi r4, sl, #4 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r3, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #224, 12 @ 0xe000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r5, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #224, 24 @ 0xe000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r4, sl, #148 @ 0x94 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #104, 22 @ 0x1a000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r4, sl, #152 @ 0x98 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #216, 6 @ 0x60000003 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #0, 4 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r4, sl, #212 @ 0xd4 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #224, 6 @ 0x80000003 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - submi r4, sl, #216 @ 0xd8 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #184, 6 @ 0xe0000002 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #144, 6 @ 0x40000002 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #64, 6 │ │ │ │ - andmi r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #24, 6 @ 0x60000000 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #192, 4 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ @@ -1649752,32 +1649713,32 @@ │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #240, 4 │ │ │ │ + rsbeq r7, ip, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq r7, ip, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r7, ip, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #120, 24 @ 0x7800 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ + rsbeq r7, ip, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #128 @ 0x80 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #64, 6 │ │ │ │ + andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r2, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #152, 28 @ 0x980 │ │ │ │ @@ -1649799,71 +1649760,71 @@ │ │ │ │ rsbseq r9, r2, #104, 6 @ 0xa0000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #120, 6 @ 0xe0000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #144 @ 0x90 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #24, 6 @ 0x60000000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r7, ip, #240, 4 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #16, 4 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r4, sl, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq r7, ip, #200, 4 @ 0x8000000c │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ + submi r4, sl, #232 @ 0xe8 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #200, 18 @ 0x320000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, r7, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, r9, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #128 @ 0x80 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #144 @ 0x90 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #248, 20 @ 0xf8000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi lr, sl, #88, 2 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #72, 28 @ 0x480 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi lr, sl, #92, 2 │ │ │ │ + rsbseq r4, r3, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #8, 22 @ 0x2000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, r7, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r5, fp, #200, 18 @ 0x320000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #104 @ 0x68 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, sl, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r3, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r8, r5, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #8 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq fp, r9, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r9, #160, 14 @ 0x2800000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi lr, sl, #24 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1649884,36 +1649845,24 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #96, 20 @ 0x60000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #0, 6 │ │ │ │ + rsbseq pc, r8, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi lr, sl, #28 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq pc, r9, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, r8, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #120, 20 @ 0x78000 │ │ │ │ @@ -1649924,108 +1649873,108 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #120, 2 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r4, sl, #8, 10 @ 0x2000000 │ │ │ │ + rsbseq sp, r7, #216, 6 @ 0x60000003 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r4, sl, #212, 4 @ 0x4000000d │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r4, #248, 2 @ 0x3e │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r4, sl, #12, 10 @ 0x3000000 │ │ │ │ + rsbseq r4, r8, #0, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi r4, sl, #216, 4 @ 0x8000000d │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r7, r5, #160, 10 @ 0x28000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r8, r3, #232, 14 @ 0x3a00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #16, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #0, 26 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r3, r6, #16, 4 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #40, 26 @ 0xa00 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ + rsbseq fp, r7, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #120, 12 @ 0x7800000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, r9, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #176 @ 0xb0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #104, 8 @ 0x68000000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r4, sl, #180, 10 @ 0x2d000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r4, sl, #184, 10 @ 0x2e000000 │ │ │ │ + rsbseq r6, r7, #176, 20 @ 0xb0000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r4, sl, #128, 6 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq fp, r9, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ + submi r4, sl, #132, 6 @ 0x10000002 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r4, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #128, 10 @ 0x20000000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r4, sl, #208, 10 @ 0x34000000 │ │ │ │ + rsbseq r8, r7, #184, 12 @ 0xb800000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r4, sl, #156, 6 @ 0x70000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r4, sl, #212, 10 @ 0x35000000 │ │ │ │ + rsbseq r0, sl, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + submi r4, sl, #160, 6 @ 0x80000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, r8, #0, 26 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #104, 4 @ 0x80000006 │ │ │ │ - andgt r0, r0, r8, lsl r0 │ │ │ │ - submi r4, sl, #236, 10 @ 0x3b000000 │ │ │ │ + rsbseq r9, r8, #40, 26 @ 0xa00 │ │ │ │ + andgt r0, r0, fp, lsl r0 │ │ │ │ + submi r4, sl, #184, 6 @ 0xe0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r4, sl, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq r3, r7, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r4, sl, #188, 6 @ 0xf0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #152, 16 @ 0x980000 │ │ │ │ + rsbseq r9, sl, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r7, fp, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #136 @ 0x88 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r2, r9, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, r9, #128, 10 @ 0x20000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #120, 20 @ 0x78000 │ │ │ │ @@ -1650068,15 +1650017,15 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #200, 12 @ 0xc800000 │ │ │ │ + rsbseq r5, r7, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1650192,45 +1650141,77 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, lr, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, fp, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, fp, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sl, #152, 16 @ 0x980000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #136 @ 0x88 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #112, 20 @ 0x70000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #64, 20 @ 0x40000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #120 @ 0x78 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r7, sp, #224, 2 @ 0x38 │ │ │ │ + andgt r0, r0, r8, lsl r0 │ │ │ │ + submi r4, sl, #208, 12 @ 0xd000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r4, sl, #212, 12 @ 0xd400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #48, 24 @ 0x3000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r4, sl, #236, 12 @ 0xec00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #112, 20 @ 0x70000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r4, sl, #240, 12 @ 0xf000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ @@ -1650238,89 +1650219,89 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #0, 10 │ │ │ │ andgt r0, r0, r9 │ │ │ │ - submi r4, sl, #4, 18 @ 0x10000 │ │ │ │ + submi r4, sl, #48, 14 @ 0xc00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r4, sl, #8, 18 @ 0x20000 │ │ │ │ + submi r4, sl, #52, 14 @ 0xd00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r7, #112, 28 @ 0x700 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r4, sl, #32, 18 @ 0x80000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r4, sl, #36, 18 @ 0x90000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq ip, r9, #72, 28 @ 0x480 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r3, #56 @ 0x38 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r8, r9, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #0, 12 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r4, sl, #100, 18 @ 0x190000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - submi r4, sl, #104, 18 @ 0x1a0000 │ │ │ │ + rsbseq r4, r5, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #112, 20 @ 0x70000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq ip, sl, #104 @ 0x68 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #16, 8 @ 0x10000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, r3, #144, 26 @ 0x2400 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #112, 6 @ 0xc0000001 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r9, fp, #8 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #8 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r4, sl, #96, 20 @ 0x60000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq r3, fp, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r5, #184, 2 @ 0x2e │ │ │ │ + rsbseq r7, fp, #0, 6 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r7, fp, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq sl, r5, #184, 2 @ 0x2e │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r4, sl, #60, 16 @ 0x3c0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r8, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r4, sl, #64, 16 @ 0x400000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #120, 2 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq r5, fp, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #232, 28 @ 0xe80 │ │ │ │ + rsbeq fp, lr, #64 @ 0x40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1650328,46 +1650309,14 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #128, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #72, 26 @ 0x1200 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r4, sl, #112, 20 @ 0x70000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r4, sl, #116, 20 @ 0x74000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #200, 4 @ 0x8000000c │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi lr, sl, #84, 10 @ 0x15000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi lr, sl, #88, 10 @ 0x16000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #0, 18 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #176, 6 @ 0xc0000002 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi lr, sl, #132, 10 @ 0x21000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #128, 12 @ 0x8000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi lr, sl, #136, 10 @ 0x22000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1650396,163 +1650345,195 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #168, 20 @ 0xa8000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, r8, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq fp, r3, #56 @ 0x38 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r8, #0, 12 │ │ │ │ + andgt r0, r0, ip │ │ │ │ + submi lr, sl, #20, 8 @ 0x14000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #112, 20 @ 0x70000 │ │ │ │ + rsbseq ip, sl, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #208, 10 @ 0x34000000 │ │ │ │ - andgt r0, r0, r1 │ │ │ │ - submi r4, sl, #204, 22 @ 0x33000 │ │ │ │ + rsbseq r2, fp, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + submi lr, sl, #24, 8 @ 0x18000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r3, #80, 4 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - submi r4, sl, #208, 22 @ 0x34000 │ │ │ │ + rsbseq sl, r7, #112, 20 @ 0x70000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r4, sl, #156, 18 @ 0x270000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #112 @ 0x70 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi lr, sl, #240, 10 @ 0x3c000000 │ │ │ │ + rsbseq sl, r7, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #0, 4 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - submi lr, sl, #244, 10 @ 0x3d000000 │ │ │ │ + rsbseq sl, r7, #112, 6 @ 0xc0000001 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi lr, sl, #68, 8 @ 0x44000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #40, 24 @ 0x2800 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq sl, r7, #8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi lr, sl, #72, 8 @ 0x48000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq lr, r8, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #128, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, r8, #192, 14 @ 0x3000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, r8, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #24 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq fp, r7, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #208, 10 @ 0x34000000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi lr, sl, #176, 8 @ 0xb0000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #200, 4 @ 0x8000000c │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi lr, sl, #180, 8 @ 0xb4000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r3, #136, 14 @ 0x2200000 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi r4, sl, #80, 20 @ 0x50000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + submi r4, sl, #84, 20 @ 0x54000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #0, 18 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r4, sl, #88, 20 @ 0x58000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r4, sl, #92, 20 @ 0x5c000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r7, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r4, sl, #116, 20 @ 0x74000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r7, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r4, sl, #120, 20 @ 0x78000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #200, 22 @ 0x32000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #240, 28 @ 0xf00 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r4, sl, #124, 24 @ 0x7c00 │ │ │ │ + rsbeq sp, lr, #64, 8 @ 0x40000000 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi r4, sl, #144, 20 @ 0x90000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r4, sl, #128, 24 @ 0x8000 │ │ │ │ + rsbseq r0, r4, #208, 10 @ 0x34000000 │ │ │ │ + andgt r0, r0, r1 │ │ │ │ + submi lr, sl, #104, 10 @ 0x1a000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #80, 28 @ 0x500 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r4, sl, #132, 24 @ 0x8400 │ │ │ │ + rsbseq r5, r3, #80, 4 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + submi lr, sl, #108, 10 @ 0x1b000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #96, 24 @ 0x6000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi lr, sl, #168, 12 @ 0xa800000 │ │ │ │ + rsbseq r9, r8, #112 @ 0x70 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi lr, sl, #172, 12 @ 0xac00000 │ │ │ │ + rsbseq r6, r5, #0, 4 │ │ │ │ + andgt r0, r0, r1 │ │ │ │ + submi lr, sl, #132, 10 @ 0x21000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r4, sl, #144, 24 @ 0x9000 │ │ │ │ + rsbseq r2, fp, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #80, 12 @ 0x5000000 │ │ │ │ - mulgt r0, r3, r0 │ │ │ │ - submi lr, sl, #196, 12 @ 0xc400000 │ │ │ │ + rsbseq r0, sl, #40, 24 @ 0x2800 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + submi lr, sl, #136, 10 @ 0x22000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #232, 12 @ 0xe800000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi lr, sl, #200, 12 @ 0xc800000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sp, #32 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r4, sl, #172, 24 @ 0xac00 │ │ │ │ + rsbseq sp, r3, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r4, sl, #240, 20 @ 0xf0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, ip, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #24, 14 @ 0x600000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r4, sl, #196, 24 @ 0xc400 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r4, sl, #200, 24 @ 0xc800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #120, 14 @ 0x1e00000 │ │ │ │ andgt r0, r0, r9 │ │ │ │ - submi r4, sl, #32, 26 @ 0x800 │ │ │ │ + submi r4, sl, #156, 22 @ 0x27000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi r4, sl, #36, 26 @ 0x900 │ │ │ │ + submi r4, sl, #160, 22 @ 0x28000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, ip, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #16, 6 @ 0x40000000 │ │ │ │ + rsbeq sp, lr, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1650560,29 +1650541,37 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, fp, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #200 @ 0xc8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, fp, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #216, 12 @ 0xd800000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r4, sl, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #8, 30 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r4, sl, #212, 26 @ 0x3500 │ │ │ │ + submi r4, sl, #72, 24 @ 0x4800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r4, sl, #80, 24 @ 0x5000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1650592,84 +1650581,56 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #16, 4 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r4, sl, #168, 24 @ 0xa800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r4, sl, #172, 24 @ 0xac00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r4, sl, #124, 28 @ 0x7c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - submi r4, sl, #132, 28 @ 0x840 │ │ │ │ + andgt r0, r0, r2, lsr #32 │ │ │ │ + submi r4, sl, #196, 24 @ 0xc400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #128, 6 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r4, sl, #200, 24 @ 0xc800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r9, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #64, 6 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #32, 14 @ 0x800000 │ │ │ │ - @ instruction: 0xc00001b8 │ │ │ │ - submi r4, fp, #240, 24 @ 0xf000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #216, 16 @ 0xd80000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r4, fp, #244, 24 @ 0xf400 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq ip, [ip], #1736 @ 0x6c8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r4, sl, #224, 28 @ 0xe00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #16, 18 @ 0x40000 │ │ │ │ - andgt r0, r0, r5, lsl r1 │ │ │ │ - submi r4, fp, #12, 26 @ 0x300 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r4, fp, #16, 26 @ 0x400 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, lr, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi lr, sl, #212, 16 @ 0xd40000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ + rsbseq r0, sl, #128, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #96, 20 @ 0x60000 │ │ │ │ - andmi r0, r0, r4, lsl #2 │ │ │ │ + rsbseq r3, r5, #240, 6 @ 0xc0000003 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #104, 22 @ 0x1a000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r9, sl, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #136, 30 @ 0x220 │ │ │ │ @@ -1650840,15 +1650801,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #128 @ 0x80 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #192, 6 │ │ │ │ + rsbeq r6, pc, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1650968,121 +1650929,145 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #32, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #104 @ 0x68 │ │ │ │ + rsbeq r6, pc, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #168, 30 @ 0x2a0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #24 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi r5, sl, #220 @ 0xdc │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi lr, sl, #176, 14 @ 0x2c00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi lr, sl, #184, 14 @ 0x2e00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, lr, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, fp, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, lr, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq fp, [ip], #2704 @ 0xa90 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #160, 22 @ 0x28000 │ │ │ │ + rsbeq r4, lr, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #136, 24 @ 0x8800 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r4, fp, #120, 26 @ 0x1e00 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #176, 2 @ 0x2c │ │ │ │ + rsbseq r0, r9, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r4, fp, #124, 26 @ 0x1f00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, lr, #224, 26 @ 0x3800 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r4, fp, #164, 24 @ 0xa400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, lr, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r4, fp, #168, 24 @ 0xa800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #192, 24 @ 0xc000 │ │ │ │ + rsbeq r4, lr, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r4, lsl #2 │ │ │ │ - submi r5, sl, #240, 4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #200, 26 @ 0x3200 │ │ │ │ + rsbeq r4, lr, #32, 30 @ 0x80 │ │ │ │ andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r4, fp, #148, 26 @ 0x2500 │ │ │ │ + submi r4, fp, #192, 24 @ 0xc000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r6, r8, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #168, 24 @ 0xa800 │ │ │ │ + rsbeq r4, fp, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ - submi r4, fp, #152, 26 @ 0x2600 │ │ │ │ + submi r4, fp, #196, 24 @ 0xc400 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #0, 28 │ │ │ │ + rsbeq r4, lr, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #232, 28 @ 0xe80 │ │ │ │ + rsbeq r5, lr, #64 @ 0x40 │ │ │ │ andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r4, fp, #176, 26 @ 0x2c00 │ │ │ │ + submi lr, sl, #208, 16 @ 0xd00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, lr, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r4, fp, #180, 26 @ 0x2d00 │ │ │ │ + submi lr, sl, #212, 16 @ 0xd40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, lr, #32, 30 @ 0x80 │ │ │ │ + rsbeq r5, lr, #120 @ 0x78 │ │ │ │ andmi r0, r0, sl, ror #1 │ │ │ │ - submi lr, sl, #240, 18 @ 0x3c0000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #80, 28 @ 0x500 │ │ │ │ - andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #16 │ │ │ │ + rsbeq r5, lr, #104, 2 │ │ │ │ andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r4, fp, #204, 26 @ 0x3300 │ │ │ │ + submi lr, sl, #236, 16 @ 0xec0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq fp, [ip], #2640 @ 0xa50 │ │ │ │ - submi r4, fp, #208, 26 @ 0x3400 │ │ │ │ + submi r4, fp, #44, 26 @ 0xb00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #72 @ 0x48 │ │ │ │ + rsbeq r5, lr, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, sl, ror #1 │ │ │ │ - submi lr, sl, #12, 20 @ 0xc000 │ │ │ │ + submi r4, fp, #48, 26 @ 0xc00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #176, 18 @ 0x2c0000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + rsbeq r5, lr, #144, 4 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #56, 2 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r4, fp, #232, 26 @ 0x3a00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sp, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r4, fp, #236, 26 @ 0x3b00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #112, 2 │ │ │ │ - strdmi r0, [r0], -r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #104, 4 @ 0x80000006 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r4, fp, #4, 28 @ 0x40 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r2, [ip], #1744 @ 0x6d0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r4, fp, #8, 28 @ 0x80 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #160, 4 │ │ │ │ - strdmi r0, [r0], -r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, fp, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r4, fp, #72, 26 @ 0x1200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #248, 20 @ 0xf8000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1651164,85 +1651149,77 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #152, 6 @ 0x60000002 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi lr, sl, #156, 20 @ 0x9c000 │ │ │ │ + rsbeq r5, lr, #200, 4 @ 0x8000000c │ │ │ │ + strdmi r0, [r0], -r5 │ │ │ │ + submi r4, fp, #76, 26 @ 0x1300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, r0 │ │ │ │ - submi lr, sl, #160, 20 @ 0xa0000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r5, lr, #192, 6 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq ip, [ip], #1872 @ 0x750 │ │ │ │ - subsmi fp, ip, #56, 4 @ 0x80000003 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r0, [ip], #1016 @ 0x3f8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r4, fp, #100, 26 @ 0x1900 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #160, 12 @ 0xa000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r5, lr, #248, 6 @ 0xe0000003 │ │ │ │ + strdmi r0, [r0], -r5 │ │ │ │ + submi r4, fp, #104, 26 @ 0x1a00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, lr, #240, 8 @ 0xf0000000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi lr, sl, #128, 18 @ 0x200000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #128, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #224, 12 @ 0xe000000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r5, sl, #40, 12 @ 0x2800000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #88, 4 @ 0x80000005 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r5, sl, #44, 12 @ 0x2c00000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #120, 28 @ 0x780 │ │ │ │ + rsbeq r5, lr, #40, 10 @ 0xa000000 │ │ │ │ + andgt r0, r0, r0 │ │ │ │ + submi r4, fp, #128, 26 @ 0x2000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, sp, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + subsmi r1, r6, #244, 12 @ 0xf400000 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq ip, [ip], #1872 @ 0x750 │ │ │ │ + subsmi r1, r6, #248, 12 @ 0xf800000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, sp, #88, 12 @ 0x5800000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r4, fp, #156, 26 @ 0x2700 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq ip, [ip], #1840 @ 0x730 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + submi r4, fp, #160, 26 @ 0x2800 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #224, 4 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r5, sl, #68, 12 @ 0x4400000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - submi r5, sl, #72, 12 @ 0x4800000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #128, 12 @ 0x8000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #56, 26 @ 0xe00 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi lr, sl, #104, 22 @ 0x1a000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #96, 4 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - submi lr, sl, #108, 22 @ 0x1b000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [r4], #-1512 @ 0xfffffa18 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + rsbmi r2, pc, #216 @ 0xd8 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, lr, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r4, fp, #188, 26 @ 0x2f00 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [r4], #-1496 @ 0xfffffa28 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + rsbmi r2, pc, #224 @ 0xe0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r6, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ @@ -1651252,28 +1651229,36 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #112 @ 0x70 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi lr, sl, #192, 22 @ 0x30000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #128, 6 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi lr, sl, #196, 22 @ 0x31000 │ │ │ │ + rsbeq r8, fp, #200, 28 @ 0xc80 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi lr, sl, #80, 20 @ 0x50000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, lr, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi lr, sl, #84, 20 @ 0x54000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [r4], #-1480 @ 0xfffffa38 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + rsbmi r2, pc, #232 @ 0xe8 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sp, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #24, 20 @ 0x18000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r6, lr, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r1, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, sl, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #168, 2 @ 0x2a │ │ │ │ @@ -1651296,145 +1651281,149 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #192, 6 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, r9, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #240, 2 @ 0x3c │ │ │ │ + rsbeq r6, sp, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #144, 4 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r5, sl, #24, 16 @ 0x180000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #160, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - submi r5, sl, #28, 16 @ 0x1c0000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #128, 26 @ 0x2000 │ │ │ │ + rsbseq lr, sl, #88, 4 @ 0x80000005 │ │ │ │ andgt r0, r0, r7 │ │ │ │ - submi r5, sl, #52, 16 @ 0x340000 │ │ │ │ + submi r5, sl, #136, 12 @ 0x8800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi lr, sl, #132, 24 @ 0x8400 │ │ │ │ + rsbseq sl, r9, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r5, sl, #140, 12 @ 0x8c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, r5, #224, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi lr, sl, #20, 22 @ 0x5000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #56 @ 0x38 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi r5, sl, #80, 16 @ 0x500000 │ │ │ │ + rsbseq sp, sl, #160, 8 @ 0xa0000000 │ │ │ │ + andgt r0, r0, r3, lsl r0 │ │ │ │ + submi r5, sl, #164, 12 @ 0xa400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #32, 18 @ 0x80000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi lr, sl, #176, 24 @ 0xb000 │ │ │ │ + rsbseq r7, r8, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r5, sl, #168, 12 @ 0xa800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #0, 20 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi lr, sl, #180, 24 @ 0xb400 │ │ │ │ + rsbseq r7, r5, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi lr, sl, #64, 22 @ 0x10000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r5, #96, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + submi lr, sl, #68, 22 @ 0x11000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #136, 22 @ 0x22000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r3, sl, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r5, sl, #196, 12 @ 0xc400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r6, #152, 16 @ 0x980000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r5, sl, #148, 16 @ 0x940000 │ │ │ │ + rsbseq r0, sl, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #200, 20 @ 0xc8000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r5, sl, #152, 16 @ 0x980000 │ │ │ │ + rsbseq r2, sl, #112 @ 0x70 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r7, r9, #128, 6 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #104, 30 @ 0x1a0 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r5, sl, #176, 16 @ 0xb00000 │ │ │ │ + rsbseq lr, sl, #24, 20 @ 0x18000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r5, sl, #4, 14 @ 0x100000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r5, sl, #180, 16 @ 0xb40000 │ │ │ │ + rsbseq sp, r9, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r5, sl, #8, 14 @ 0x200000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #200, 10 @ 0x32000000 │ │ │ │ + rsbseq r5, r9, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #48, 20 @ 0x30000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r5, sl, #32, 14 @ 0x800000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ + submi r5, sl, #36, 14 @ 0x900000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r9, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #16, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r8, fp, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r9, fp, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #144, 30 @ 0x240 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq lr, r7, #40, 14 @ 0xa00000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r9, #144, 16 @ 0x900000 │ │ │ │ + rsbseq sp, r7, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq ip, r7, #56 @ 0x38 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #32, 18 @ 0x80000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #112, 2 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r5, sl, #220, 14 @ 0x3700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #0, 28 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r5, sl, #108, 18 @ 0x1b0000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r5, sl, #224, 14 @ 0x3800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r5, sl, #112, 18 @ 0x1c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ @@ -1651456,19 +1651445,15 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #128, 14 @ 0x2000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #200, 30 @ 0x320 │ │ │ │ + rsbseq r7, r0, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1651492,64 +1651477,80 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #120, 8 @ 0x78000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #240, 2 @ 0x3c │ │ │ │ + rsbeq r5, fp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #16, 26 @ 0x400 │ │ │ │ + rsbseq r4, r8, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #32, 2 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #24, 18 @ 0x60000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, r8, #48, 30 @ 0xc0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r5, sl, #80, 18 @ 0x140000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #248, 2 @ 0x3e │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r7, sl, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r5, sl, #84, 18 @ 0x150000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #48, 30 @ 0xc0 │ │ │ │ + rsbseq sl, r9, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, sl, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #152, 28 @ 0x980 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r5, sl, #0, 22 │ │ │ │ + rsbseq lr, sl, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r6, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi r5, sl, #4, 22 @ 0x1000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r2, lsr #32 │ │ │ │ + submi r5, sl, #176, 18 @ 0x2c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ + submi r5, sl, #180, 18 @ 0x2d0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #24, 24 @ 0x1800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, fp, #96, 8 @ 0x60000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #184, 14 @ 0x2e00000 │ │ │ │ @@ -1651580,56 +1651581,44 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #24, 24 @ 0x1800 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #88, 8 @ 0x58000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #200 @ 0xc8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r7, r8, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #24 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, fp, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, sl, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #136, 10 @ 0x22000000 │ │ │ │ @@ -1651644,53 +1651633,57 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, fp, #24 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi r5, sl, #32, 22 @ 0x8000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #88, 10 @ 0x16000000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r5, sl, #188, 24 @ 0xbc00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r5, sl, #36, 22 @ 0x9000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r5, sl, #192, 24 @ 0xc000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #248 @ 0xf8 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r5, sl, #100, 22 @ 0x19000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #208, 12 @ 0xd000000 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r5, sl, #0, 26 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r5, sl, #104, 22 @ 0x1a000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r5, sl, #4, 26 @ 0x100 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ @@ -1651714,36 +1651707,36 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, sl, #12, 24 @ 0xc00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r5, sl, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r9, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1651760,20 +1651753,32 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r9, #16, 16 @ 0x100000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #248 @ 0xf8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #8, 2 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #48, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r5, fp, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #152, 22 @ 0x26000 │ │ │ │ @@ -1651784,61 +1651789,49 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #16, 16 @ 0x100000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #248 @ 0xf8 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #8, 2 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #0, 12 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r5, sl, #132, 26 @ 0x2100 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #0, 20 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, sl, #136, 26 @ 0x2200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sl, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #72, 12 @ 0x4800000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r5, sl, #124, 30 @ 0x1f0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r5, sl, #128, 30 @ 0x200 │ │ │ │ + andgt r0, r0, r4, lsl r0 │ │ │ │ + submi r5, sl, #236, 26 @ 0x3b00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #144, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r5, sl, #240, 26 @ 0x3c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r8 │ │ │ │ @@ -1651872,71 +1651865,67 @@ │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #112, 4 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r5, r9, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #192, 4 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq pc, r8, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #160 @ 0xa0 │ │ │ │ - andgt r0, r0, r7, lsl r0 │ │ │ │ - submi r6, sl, #116 @ 0x74 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #136 @ 0x88 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - submi r6, sl, #120 @ 0x78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #128, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #232, 12 @ 0xe800000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r2, lsl r0 │ │ │ │ + submi r5, sl, #44, 30 @ 0xb0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #232, 12 @ 0xe800000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r6, sl, #204 @ 0xcc │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r5, sl, #48, 30 @ 0xc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r6, sl, #208 @ 0xd0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #16 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r5, sl, #72, 30 @ 0x120 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #152, 8 @ 0x98000000 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi r6, sl, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi r5, sl, #76, 30 @ 0x130 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r6, sl, #236 @ 0xec │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #104, 22 @ 0x1a000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #16, 22 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1651960,27 +1651949,27 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r6, #0, 30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #96, 2 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #152, 12 @ 0x9800000 │ │ │ │ + rsbeq r0, pc, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1651988,15 +1651977,15 @@ │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #152, 2 @ 0x26 │ │ │ │ + rsbeq r2, pc, #240, 4 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652040,15 +1652029,15 @@ │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r4, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #144, 4 │ │ │ │ + rsbseq r1, r2, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652160,27 +1652149,27 @@ │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #0 │ │ │ │ + rsbseq r1, r2, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #80, 4 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #216, 6 @ 0x60000003 │ │ │ │ + rsbseq r2, r2, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #112, 16 @ 0x700000 │ │ │ │ + rsbseq r3, r2, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652236,15 +1652225,15 @@ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #232, 28 @ 0xe80 │ │ │ │ + rsbseq r4, r2, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #136 @ 0x88 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652344,27 +1652333,27 @@ │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #104, 20 @ 0x68000 │ │ │ │ + rsbseq r4, r2, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #96, 6 @ 0x80000001 │ │ │ │ + rsbseq r5, r2, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #152, 10 @ 0x26000000 │ │ │ │ + rsbseq r3, r2, #232, 14 @ 0x3a00000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652424,15 +1652413,15 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #0, 14 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #144, 18 @ 0x240000 │ │ │ │ + rsbseq r8, r1, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652836,15 +1652825,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #72, 14 @ 0x1200000 │ │ │ │ + rsbeq r7, sp, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652856,15 +1652845,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #208, 4 │ │ │ │ + rsbseq r8, r1, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652880,15 +1652869,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #32, 30 @ 0x80 │ │ │ │ + rsbseq r5, r1, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652896,15 +1652885,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #88, 28 @ 0x580 │ │ │ │ + rsbeq r7, sp, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1652980,15 +1652969,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #120 @ 0x78 │ │ │ │ + rsbeq pc, lr, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1653088,15 +1653077,15 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq r7, sp, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1653396,23 +1653385,23 @@ │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq r5, r7, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #208, 24 @ 0xd000 │ │ │ │ + rsbseq r9, sl, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1653432,15 +1653421,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #200, 22 @ 0x32000 │ │ │ │ + rsbeq r0, pc, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1653472,15 +1653461,15 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #16, 28 @ 0x100 │ │ │ │ + rsbseq r8, r0, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1653536,15 +1653525,15 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #152, 20 @ 0x98000 │ │ │ │ + rsbeq r0, pc, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1653604,15 +1653593,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #96, 10 @ 0x18000000 │ │ │ │ + rsbeq r0, pc, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #48, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1653672,39 +1653661,39 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #200, 20 @ 0xc8000 │ │ │ │ + rsbseq r0, r1, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #160, 6 @ 0x80000002 │ │ │ │ + rsbeq r6, sp, #80, 6 @ 0x40000001 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #0, 26 │ │ │ │ + rsbeq r0, pc, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1653960,15 +1653949,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #32, 2 │ │ │ │ + rsbseq ip, r1, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1654088,15 +1654077,15 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, lr, #208, 30 @ 0x340 │ │ │ │ + rsbeq pc, lr, #40, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1654196,15 +1654185,15 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #192, 18 @ 0x300000 │ │ │ │ + rsbeq r7, sp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #48 @ 0x30 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1654340,14 +1654329,18 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #96, 2 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #224 @ 0xe0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1654380,26 +1654373,26 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r8, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r8, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #176, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1654436,32 +1654429,28 @@ │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #88, 20 @ 0x58000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #128, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #152, 20 @ 0x98000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sl, r7, #88, 20 @ 0x58000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq sl, r7, #152, 20 @ 0x98000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #8, 18 @ 0x20000 │ │ │ │ @@ -1654568,15 +1654557,15 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #120, 20 @ 0x78000 │ │ │ │ + rsbseq sl, r7, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #40, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1654604,15 +1654593,15 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #72, 14 @ 0x1200000 │ │ │ │ + rsbeq fp, lr, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1654784,23 +1654773,23 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #216, 10 @ 0x36000000 │ │ │ │ + rsbeq r7, sp, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #208, 30 @ 0x340 │ │ │ │ + rsbeq r9, sp, #40, 2 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1655004,58 +1654993,58 @@ │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #48, 10 @ 0xc000000 │ │ │ │ + rsbseq ip, sl, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #72, 24 @ 0x4800 │ │ │ │ + rsbseq ip, sl, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #0, 18 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq ip, sl, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r8, fp, #40, 14 @ 0xa00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r8, fp, #56, 14 @ 0xe00000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #0, 18 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #8, 18 @ 0x20000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1655096,74 +1655085,78 @@ │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #136 @ 0x88 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sl, r8, #8, 18 @ 0x20000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #112, 20 @ 0x70000 │ │ │ │ + rsbseq r4, r8, #136 @ 0x88 │ │ │ │ andgt r0, r0, sl │ │ │ │ - submi r8, sl, #172, 28 @ 0xac0 │ │ │ │ + submi r8, sl, #12, 26 @ 0x300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #96, 20 @ 0x60000 │ │ │ │ + rsbseq sp, r9, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r8, sl, #176, 28 @ 0xb00 │ │ │ │ + submi r8, sl, #16, 26 @ 0x400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #216, 22 @ 0x36000 │ │ │ │ + rsbseq sp, r9, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #8, 26 @ 0x200 │ │ │ │ + rsbseq r7, r8, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #8, 26 @ 0x200 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r8, sl, #68, 26 @ 0x1100 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #248, 22 @ 0x3e000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r8, sl, #228, 28 @ 0xe40 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r8, sl, #72, 26 @ 0x1200 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r8, sl, #232, 28 @ 0xe80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #184, 10 @ 0x2e000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r8, sl, #96, 26 @ 0x1800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #128, 26 @ 0x2000 │ │ │ │ - andgt r0, r0, ip, lsl r0 │ │ │ │ - submi r8, sl, #0, 30 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + submi r8, sl, #100, 26 @ 0x1900 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #0, 18 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r8, sl, #4, 30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1655173,24 +1655166,24 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r8, sl, #16, 28 @ 0x100 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #64, 30 @ 0x100 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r8, sl, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r8, sl, #20, 28 @ 0x140 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r8, sl, #180, 30 @ 0x2d0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #0, 28 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, lr │ │ │ │ @@ -1655212,92 +1655205,88 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #208, 14 @ 0x3400000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #136, 12 @ 0x8800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r8, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #32 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r9, r7, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r7, #32 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #80, 4 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #24, 22 @ 0x6000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #40, 22 @ 0xa000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r9, r7, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #0, 4 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, ip, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #248 @ 0xf8 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r0, fp, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #0, 14 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r3, sl, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #224, 14 @ 0x3800000 │ │ │ │ @@ -1655308,86 +1655297,90 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #72, 22 @ 0x12000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #0, 14 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #144, 14 @ 0x2400000 │ │ │ │ + rsbseq r6, r8, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r8, #144, 14 @ 0x2400000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r9, sl, #244 @ 0xf4 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #248, 26 @ 0x3e00 │ │ │ │ - andgt r0, r0, r2, lsl r0 │ │ │ │ - submi r9, sl, #148, 4 @ 0x40000009 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + submi r9, sl, #248 @ 0xf8 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #152, 4 @ 0x80000009 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #64, 12 @ 0x4000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r9, sl, #16, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #120, 18 @ 0x1e0000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r9, sl, #176, 4 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r9, sl, #20, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - submi r9, sl, #180, 4 @ 0x4000000b │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #216, 14 @ 0x3600000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r9, sl, #64, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #80, 4 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r9, sl, #224, 4 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r9, sl, #68, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #228, 4 @ 0x4000000e │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #56, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1655396,50 +1655389,50 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #64, 6 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #64, 6 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r9, sl, #248, 2 @ 0x3e │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #128, 4 │ │ │ │ - andgt r0, r0, ip │ │ │ │ - submi r9, sl, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r9, sl, #252, 2 @ 0x3f │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #156, 6 @ 0x70000002 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #24, 6 @ 0x60000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #72, 6 @ 0x20000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r6, r5, #24, 6 @ 0x60000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #88, 6 @ 0x60000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r5, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1655449,56 +1655442,56 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #80 @ 0x50 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi r9, sl, #188, 4 @ 0xc000000b │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #144, 30 @ 0x240 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r9, sl, #92, 8 @ 0x5c000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r9, sl, #192, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r9, sl, #96, 8 @ 0x60000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #0, 24 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r9, sl, #0, 6 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #224, 22 @ 0x38000 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r9, sl, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r9, sl, #4, 6 @ 0x10000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #164, 8 @ 0xa4000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r9, sl, #28, 6 @ 0x70000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #208, 18 @ 0x340000 │ │ │ │ - andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r9, sl, #188, 8 @ 0xbc000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + submi r9, sl, #32, 6 @ 0x80000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #192, 4 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r9, sl, #192, 8 @ 0xc0000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #32, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ @@ -1655513,24 +1655506,24 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #64, 12 @ 0x4000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r1, lsl r0 │ │ │ │ + submi r9, sl, #156, 6 @ 0x70000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #32, 14 @ 0x800000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r9, sl, #60, 10 @ 0xf000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r9, sl, #160, 6 @ 0x80000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #64, 10 @ 0x10000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, sl │ │ │ │ @@ -1655562,19 +1655555,19 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, sl, #108, 8 @ 0x6c000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #12, 12 @ 0xc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, fp │ │ │ │ @@ -1655598,31 +1655591,31 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, sl, #16, 10 @ 0x4000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #64, 26 @ 0x1000 │ │ │ │ + rsbseq pc, r8, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #176, 12 @ 0xb000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #16, 22 @ 0x4000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #96, 20 @ 0x60000 │ │ │ │ + rsbseq ip, sl, #16, 22 @ 0x4000 │ │ │ │ andgt r0, r0, sp │ │ │ │ - submi r9, sl, #200, 12 @ 0xc800000 │ │ │ │ + submi r9, sl, #40, 10 @ 0xa000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, sl, #80, 20 @ 0x50000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r9, sl, #44, 10 @ 0xb000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r9, sl, #204, 12 @ 0xcc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ @@ -1655636,14 +1655629,18 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r6, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #16, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1655658,43 +1655655,43 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #168, 20 @ 0xa8000 │ │ │ │ andgt r0, r0, r0, lsl r0 │ │ │ │ - submi r9, sl, #144, 14 @ 0x2400000 │ │ │ │ + submi r9, sl, #12, 12 @ 0xc00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #148, 14 @ 0x2500000 │ │ │ │ + submi r9, sl, #16, 12 @ 0x1000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #32, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #120, 6 @ 0xe0000001 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #136, 6 @ 0x20000002 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #88, 6 @ 0x60000001 │ │ │ │ + rsbeq fp, lr, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #120, 6 @ 0xe0000001 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #136, 6 @ 0x20000002 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #120, 10 @ 0x1e000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1655710,335 +1655707,335 @@ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ rsbseq sl, r2, #0, 12 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - submi r9, sl, #68, 16 @ 0x440000 │ │ │ │ + submi r9, sl, #192, 12 @ 0xc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #76, 16 @ 0x4c0000 │ │ │ │ + submi r9, sl, #200, 12 @ 0xc800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #84, 16 @ 0x540000 │ │ │ │ + submi r9, sl, #208, 12 @ 0xd000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #92, 16 @ 0x5c0000 │ │ │ │ + submi r9, sl, #216, 12 @ 0xd800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r9, sl, #100, 16 @ 0x640000 │ │ │ │ + submi r9, sl, #224, 12 @ 0xe000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #108, 16 @ 0x6c0000 │ │ │ │ + submi r9, sl, #232, 12 @ 0xe800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #116, 16 @ 0x740000 │ │ │ │ + submi r9, sl, #240, 12 @ 0xf000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #124, 16 @ 0x7c0000 │ │ │ │ + submi r9, sl, #248, 12 @ 0xf800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r9, sl, #132, 16 @ 0x840000 │ │ │ │ + submi r9, sl, #0, 14 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - submi r9, sl, #140, 16 @ 0x8c0000 │ │ │ │ + submi r9, sl, #8, 14 @ 0x200000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #148, 16 @ 0x940000 │ │ │ │ + submi r9, sl, #16, 14 @ 0x400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #156, 16 @ 0x9c0000 │ │ │ │ + submi r9, sl, #24, 14 @ 0x600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r9, sl, #164, 16 @ 0xa40000 │ │ │ │ + submi r9, sl, #32, 14 @ 0x800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #172, 16 @ 0xac0000 │ │ │ │ + submi r9, sl, #40, 14 @ 0xa00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #180, 16 @ 0xb40000 │ │ │ │ + submi r9, sl, #48, 14 @ 0xc00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi r9, sl, #188, 16 @ 0xbc0000 │ │ │ │ + submi r9, sl, #56, 14 @ 0xe00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #196, 16 @ 0xc40000 │ │ │ │ + submi r9, sl, #64, 14 @ 0x1000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #112, 2 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r9, sl, #204, 16 @ 0xcc0000 │ │ │ │ + submi r9, sl, #72, 14 @ 0x1200000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r9, sl, #212, 16 @ 0xd40000 │ │ │ │ + submi r9, sl, #80, 14 @ 0x1400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r9, sl, #216, 16 @ 0xd80000 │ │ │ │ + submi r9, sl, #84, 14 @ 0x1500000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #80, 26 @ 0x1400 │ │ │ │ andgt r0, r0, r7 │ │ │ │ - submi r9, sl, #240, 16 @ 0xf00000 │ │ │ │ + submi r9, sl, #108, 14 @ 0x1b00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #16, 12 @ 0x1000000 │ │ │ │ andgt r0, r0, r6, lsl r0 │ │ │ │ - submi r9, sl, #244, 16 @ 0xf40000 │ │ │ │ + submi r9, sl, #112, 14 @ 0x1c00000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #224, 10 @ 0x38000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #240, 10 @ 0x3c000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #40 @ 0x28 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - submi r9, sl, #32, 18 @ 0x80000 │ │ │ │ + submi r9, sl, #156, 14 @ 0x2700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #40, 18 @ 0xa0000 │ │ │ │ + submi r9, sl, #164, 14 @ 0x2900000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #48, 18 @ 0xc0000 │ │ │ │ + submi r9, sl, #172, 14 @ 0x2b00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #56, 18 @ 0xe0000 │ │ │ │ + submi r9, sl, #180, 14 @ 0x2d00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #64, 18 @ 0x100000 │ │ │ │ + submi r9, sl, #188, 14 @ 0x2f00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #128, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #72, 18 @ 0x120000 │ │ │ │ + submi r9, sl, #196, 14 @ 0x3100000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r9, sl, #80, 18 @ 0x140000 │ │ │ │ + submi r9, sl, #204, 14 @ 0x3300000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #88, 18 @ 0x160000 │ │ │ │ + submi r9, sl, #212, 14 @ 0x3500000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #32, 28 @ 0x200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #96, 18 @ 0x180000 │ │ │ │ + submi r9, sl, #220, 14 @ 0x3700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #104, 18 @ 0x1a0000 │ │ │ │ + submi r9, sl, #228, 14 @ 0x3900000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #112, 18 @ 0x1c0000 │ │ │ │ + submi r9, sl, #236, 14 @ 0x3b00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #120, 18 @ 0x1e0000 │ │ │ │ + submi r9, sl, #244, 14 @ 0x3d00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #128, 18 @ 0x200000 │ │ │ │ + submi r9, sl, #252, 14 @ 0x3f00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #136, 18 @ 0x220000 │ │ │ │ + submi r9, sl, #4, 16 @ 0x40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #144, 18 @ 0x240000 │ │ │ │ + submi r9, sl, #12, 16 @ 0xc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #152, 18 @ 0x260000 │ │ │ │ + submi r9, sl, #20, 16 @ 0x140000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #160, 18 @ 0x280000 │ │ │ │ + submi r9, sl, #28, 16 @ 0x1c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi r9, sl, #168, 18 @ 0x2a0000 │ │ │ │ + submi r9, sl, #36, 16 @ 0x240000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #32 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #176, 18 @ 0x2c0000 │ │ │ │ + submi r9, sl, #44, 16 @ 0x2c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r9, sl, #184, 18 @ 0x2e0000 │ │ │ │ + submi r9, sl, #52, 16 @ 0x340000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #192, 18 @ 0x300000 │ │ │ │ + submi r9, sl, #60, 16 @ 0x3c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #200, 18 @ 0x320000 │ │ │ │ + submi r9, sl, #68, 16 @ 0x440000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r9, sl, #208, 18 @ 0x340000 │ │ │ │ + submi r9, sl, #76, 16 @ 0x4c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #216, 18 @ 0x360000 │ │ │ │ + submi r9, sl, #84, 16 @ 0x540000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r9, sl, #224, 18 @ 0x380000 │ │ │ │ + submi r9, sl, #92, 16 @ 0x5c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r9, sl, #232, 18 @ 0x3a0000 │ │ │ │ + submi r9, sl, #100, 16 @ 0x640000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r9, sl, #240, 18 @ 0x3c0000 │ │ │ │ + submi r9, sl, #108, 16 @ 0x6c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r9, sl, #248, 18 @ 0x3e0000 │ │ │ │ + submi r9, sl, #116, 16 @ 0x740000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #0, 20 │ │ │ │ + submi r9, sl, #124, 16 @ 0x7c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #0, 12 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #8, 20 @ 0x8000 │ │ │ │ + submi r9, sl, #132, 16 @ 0x840000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #16, 20 @ 0x10000 │ │ │ │ + submi r9, sl, #140, 16 @ 0x8c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #24, 20 @ 0x18000 │ │ │ │ + submi r9, sl, #148, 16 @ 0x940000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #32, 20 @ 0x20000 │ │ │ │ + submi r9, sl, #156, 16 @ 0x9c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - submi r9, sl, #40, 20 @ 0x28000 │ │ │ │ + submi r9, sl, #164, 16 @ 0xa40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #48, 20 @ 0x30000 │ │ │ │ + submi r9, sl, #172, 16 @ 0xac0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r9, sl, #56, 20 @ 0x38000 │ │ │ │ + submi r9, sl, #180, 16 @ 0xb40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #64, 20 @ 0x40000 │ │ │ │ + submi r9, sl, #188, 16 @ 0xbc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #72, 20 @ 0x48000 │ │ │ │ + submi r9, sl, #196, 16 @ 0xc40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #80, 20 @ 0x50000 │ │ │ │ + submi r9, sl, #204, 16 @ 0xcc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #88, 20 @ 0x58000 │ │ │ │ + submi r9, sl, #212, 16 @ 0xd40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #96, 20 @ 0x60000 │ │ │ │ + submi r9, sl, #220, 16 @ 0xdc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #104, 20 @ 0x68000 │ │ │ │ + submi r9, sl, #228, 16 @ 0xe40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #112, 20 @ 0x70000 │ │ │ │ + submi r9, sl, #236, 16 @ 0xec0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #120, 20 @ 0x78000 │ │ │ │ + submi r9, sl, #244, 16 @ 0xf40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #128, 20 @ 0x80000 │ │ │ │ + submi r9, sl, #252, 16 @ 0xfc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #136, 20 @ 0x88000 │ │ │ │ + submi r9, sl, #4, 18 @ 0x10000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #144, 20 @ 0x90000 │ │ │ │ + submi r9, sl, #12, 18 @ 0x30000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #152, 20 @ 0x98000 │ │ │ │ + submi r9, sl, #20, 18 @ 0x50000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #160, 20 @ 0xa0000 │ │ │ │ + submi r9, sl, #28, 18 @ 0x70000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #168, 20 @ 0xa8000 │ │ │ │ + submi r9, sl, #36, 18 @ 0x90000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #176, 20 @ 0xb0000 │ │ │ │ + submi r9, sl, #44, 18 @ 0xb0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #184, 20 @ 0xb8000 │ │ │ │ + submi r9, sl, #52, 18 @ 0xd0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #192, 20 @ 0xc0000 │ │ │ │ + submi r9, sl, #60, 18 @ 0xf0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #200, 20 @ 0xc8000 │ │ │ │ + submi r9, sl, #68, 18 @ 0x110000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #208, 20 @ 0xd0000 │ │ │ │ + submi r9, sl, #76, 18 @ 0x130000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #216, 20 @ 0xd8000 │ │ │ │ + submi r9, sl, #84, 18 @ 0x150000 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq sl, r2, #80, 12 @ 0x5000000 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1656074,283 +1656071,283 @@ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ rsbseq sl, r2, #72, 12 @ 0x4800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #16 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r9, sl, #48, 22 @ 0xc000 │ │ │ │ + submi r9, sl, #172, 18 @ 0x2b0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #56, 22 @ 0xe000 │ │ │ │ + submi r9, sl, #180, 18 @ 0x2d0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ - submi r9, sl, #64, 22 @ 0x10000 │ │ │ │ + submi r9, sl, #188, 18 @ 0x2f0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi r9, sl, #72, 22 @ 0x12000 │ │ │ │ + submi r9, sl, #196, 18 @ 0x310000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #80, 22 @ 0x14000 │ │ │ │ + submi r9, sl, #204, 18 @ 0x330000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #88, 22 @ 0x16000 │ │ │ │ + submi r9, sl, #212, 18 @ 0x350000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #96, 22 @ 0x18000 │ │ │ │ + submi r9, sl, #220, 18 @ 0x370000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #104, 22 @ 0x1a000 │ │ │ │ + submi r9, sl, #228, 18 @ 0x390000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, pc, #208, 6 @ 0x40000003 │ │ │ │ + rsbeq r1, pc, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ - submi r9, sl, #112, 22 @ 0x1c000 │ │ │ │ + submi r9, sl, #236, 18 @ 0x3b0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #120, 22 @ 0x1e000 │ │ │ │ + submi r9, sl, #244, 18 @ 0x3d0000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #8, 12 @ 0x800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #24, 12 @ 0x1800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r9, sl, #168, 22 @ 0x2a000 │ │ │ │ + submi r9, sl, #36, 20 @ 0x24000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r9, sl, #176, 22 @ 0x2c000 │ │ │ │ + submi r9, sl, #44, 20 @ 0x2c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #184, 22 @ 0x2e000 │ │ │ │ + submi r9, sl, #52, 20 @ 0x34000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #192, 22 @ 0x30000 │ │ │ │ + submi r9, sl, #60, 20 @ 0x3c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #200, 22 @ 0x32000 │ │ │ │ + submi r9, sl, #68, 20 @ 0x44000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r9, sl, #208, 22 @ 0x34000 │ │ │ │ + submi r9, sl, #76, 20 @ 0x4c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #216, 22 @ 0x36000 │ │ │ │ + submi r9, sl, #84, 20 @ 0x54000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #0, 14 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r9, sl, #224, 22 @ 0x38000 │ │ │ │ + submi r9, sl, #92, 20 @ 0x5c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - submi r9, sl, #232, 22 @ 0x3a000 │ │ │ │ + submi r9, sl, #100, 20 @ 0x64000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r9, sl, #236, 22 @ 0x3b000 │ │ │ │ + submi r9, sl, #104, 20 @ 0x68000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - submi r9, sl, #240, 22 @ 0x3c000 │ │ │ │ + submi r9, sl, #108, 20 @ 0x6c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #248, 22 @ 0x3e000 │ │ │ │ + submi r9, sl, #116, 20 @ 0x74000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - submi r9, sl, #0, 24 │ │ │ │ + submi r9, sl, #124, 20 @ 0x7c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi r9, sl, #8, 24 @ 0x800 │ │ │ │ + submi r9, sl, #132, 20 @ 0x84000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #16, 24 @ 0x1000 │ │ │ │ + submi r9, sl, #140, 20 @ 0x8c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #24, 24 @ 0x1800 │ │ │ │ + submi r9, sl, #148, 20 @ 0x94000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r9, sl, #32, 24 @ 0x2000 │ │ │ │ + submi r9, sl, #156, 20 @ 0x9c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #80 @ 0x50 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #40, 24 @ 0x2800 │ │ │ │ + submi r9, sl, #164, 20 @ 0xa4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #48, 24 @ 0x3000 │ │ │ │ + submi r9, sl, #172, 20 @ 0xac000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #56, 24 @ 0x3800 │ │ │ │ + submi r9, sl, #180, 20 @ 0xb4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r9, sl, #64, 24 @ 0x4000 │ │ │ │ + submi r9, sl, #188, 20 @ 0xbc000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #72, 24 @ 0x4800 │ │ │ │ + submi r9, sl, #196, 20 @ 0xc4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r9, sl, #80, 24 @ 0x5000 │ │ │ │ + submi r9, sl, #204, 20 @ 0xcc000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #88, 24 @ 0x5800 │ │ │ │ + submi r9, sl, #212, 20 @ 0xd4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #96, 24 @ 0x6000 │ │ │ │ + submi r9, sl, #220, 20 @ 0xdc000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #104, 24 @ 0x6800 │ │ │ │ + submi r9, sl, #228, 20 @ 0xe4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #112, 24 @ 0x7000 │ │ │ │ + submi r9, sl, #236, 20 @ 0xec000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #64 @ 0x40 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi r9, sl, #120, 24 @ 0x7800 │ │ │ │ + submi r9, sl, #244, 20 @ 0xf4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r9, sl, #128, 24 @ 0x8000 │ │ │ │ + submi r9, sl, #252, 20 @ 0xfc000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #136, 24 @ 0x8800 │ │ │ │ + submi r9, sl, #4, 22 @ 0x1000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #144, 24 @ 0x9000 │ │ │ │ + submi r9, sl, #12, 22 @ 0x3000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r9, sl, #152, 24 @ 0x9800 │ │ │ │ + submi r9, sl, #20, 22 @ 0x5000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #160, 24 @ 0xa000 │ │ │ │ + submi r9, sl, #28, 22 @ 0x7000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #168, 24 @ 0xa800 │ │ │ │ + submi r9, sl, #36, 22 @ 0x9000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #176, 24 @ 0xb000 │ │ │ │ + submi r9, sl, #44, 22 @ 0xb000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, sl, #184, 24 @ 0xb800 │ │ │ │ + submi r9, sl, #52, 22 @ 0xd000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, pc │ │ │ │ - submi r9, sl, #192, 24 @ 0xc000 │ │ │ │ + submi r9, sl, #60, 22 @ 0xf000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r9, sl, #200, 24 @ 0xc800 │ │ │ │ + submi r9, sl, #68, 22 @ 0x11000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r9, sl, #208, 24 @ 0xd000 │ │ │ │ + submi r9, sl, #76, 22 @ 0x13000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #216, 24 @ 0xd800 │ │ │ │ + submi r9, sl, #84, 22 @ 0x15000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #224, 24 @ 0xe000 │ │ │ │ + submi r9, sl, #92, 22 @ 0x17000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r9, sl, #232, 24 @ 0xe800 │ │ │ │ + submi r9, sl, #100, 22 @ 0x19000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #240, 24 @ 0xf000 │ │ │ │ + submi r9, sl, #108, 22 @ 0x1b000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, sp │ │ │ │ - submi r9, sl, #248, 24 @ 0xf800 │ │ │ │ + submi r9, sl, #116, 22 @ 0x1d000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r9, sl, #0, 26 │ │ │ │ + submi r9, sl, #124, 22 @ 0x1f000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #8, 26 @ 0x200 │ │ │ │ + submi r9, sl, #132, 22 @ 0x21000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #16, 26 @ 0x400 │ │ │ │ + submi r9, sl, #140, 22 @ 0x23000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #8, 30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #24, 26 @ 0x600 │ │ │ │ + submi r9, sl, #148, 22 @ 0x25000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #32, 26 @ 0x800 │ │ │ │ + submi r9, sl, #156, 22 @ 0x27000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, sl, #40, 26 @ 0xa00 │ │ │ │ + submi r9, sl, #164, 22 @ 0x29000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #48, 26 @ 0xc00 │ │ │ │ + submi r9, sl, #172, 22 @ 0x2b000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - submi r9, sl, #56, 26 @ 0xe00 │ │ │ │ + submi r9, sl, #180, 22 @ 0x2d000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #64, 26 @ 0x1000 │ │ │ │ + submi r9, sl, #188, 22 @ 0x2f000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #72, 26 @ 0x1200 │ │ │ │ + submi r9, sl, #196, 22 @ 0x31000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ - submi r9, sl, #80, 26 @ 0x1400 │ │ │ │ + submi r9, sl, #204, 22 @ 0x33000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #0, 8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r9, sl, #84, 26 @ 0x1500 │ │ │ │ + submi r9, sl, #208, 22 @ 0x34000 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbseq sl, r2, #192, 12 @ 0xc000000 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -1656386,60 +1656383,64 @@ │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbseq sl, r2, #184, 12 @ 0xb800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r9, sl, #160, 26 @ 0x2800 │ │ │ │ + submi r9, sl, #28, 24 @ 0x1c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #8, 26 @ 0x200 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r9, sl, #168, 26 @ 0x2a00 │ │ │ │ + submi r9, sl, #36, 24 @ 0x2400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r9, sl, #176, 26 @ 0x2c00 │ │ │ │ + submi r9, sl, #44, 24 @ 0x2c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r9, sl, #184, 26 @ 0x2e00 │ │ │ │ + submi r9, sl, #52, 24 @ 0x3400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r9, sl, #192, 26 @ 0x3000 │ │ │ │ + submi r9, sl, #60, 24 @ 0x3c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, sl, #196, 26 @ 0x3100 │ │ │ │ + submi r9, sl, #64, 24 @ 0x4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #96 @ 0x60 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r9, sl, #200, 26 @ 0x3200 │ │ │ │ + submi r9, sl, #68, 24 @ 0x4400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r9, sl, #208, 26 @ 0x3400 │ │ │ │ + submi r9, sl, #76, 24 @ 0x4c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #216, 26 @ 0x3600 │ │ │ │ + submi r9, sl, #84, 24 @ 0x5400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - submi r9, sl, #224, 26 @ 0x3800 │ │ │ │ + submi r9, sl, #92, 24 @ 0x5c00 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #120, 12 @ 0x7800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #136, 12 @ 0x8800000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r7, #0, 20 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #0, 8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1656888,84 +1656889,84 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r9, r7, #112, 12 @ 0x7000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #72, 20 @ 0x48000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r0, fp, #4, 16 @ 0x40000 │ │ │ │ + rsbseq r0, r9, #136, 22 @ 0x22000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r0, fp, #196, 12 @ 0xc400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #96, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r0, fp, #8, 16 @ 0x80000 │ │ │ │ + rsbseq lr, r6, #152, 16 @ 0x980000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r0, fp, #200, 12 @ 0xc800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #24, 24 @ 0x1800 │ │ │ │ + rsbseq r8, r9, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, sl, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #136, 24 @ 0x8800 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sl, sl, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r1, fp, #64, 24 @ 0x4000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #64, 8 @ 0x40000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, r8, #200, 10 @ 0x32000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq r1, r9, #16, 4 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq r8, r9, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, r5, #144, 30 @ 0x240 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, r9, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, sl, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #248 @ 0xf8 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r0, fp, #228, 16 @ 0xe40000 │ │ │ │ + rsbseq r8, r9, #192, 16 @ 0xc00000 │ │ │ │ + andgt r0, r0, r0, lsl r0 │ │ │ │ + submi r0, fp, #164, 14 @ 0x2900000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #48, 22 @ 0xc000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r0, fp, #232, 16 @ 0xe80000 │ │ │ │ + rsbseq r3, r5, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r0, fp, #168, 14 @ 0x2a00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, sl, #96, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #104, 6 @ 0xa0000001 │ │ │ │ @@ -1657016,68 +1657017,80 @@ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r9, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r1, fp, #24, 24 @ 0x1800 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, fp, #152, 22 @ 0x26000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #56, 18 @ 0xe0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, r9, #136, 24 @ 0x8800 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #216, 26 @ 0x3600 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r0, fp, #216, 18 @ 0x360000 │ │ │ │ + rsbseq r6, sl, #120, 16 @ 0x780000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r0, fp, #152, 16 @ 0x980000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi r0, fp, #220, 18 @ 0x370000 │ │ │ │ + rsbseq r7, sl, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r0, fp, #156, 16 @ 0x9c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r8, r7, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r9, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #72, 6 @ 0x20000001 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sl, #80, 22 @ 0x14000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #0, 28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #96, 10 @ 0x18000000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r0, fp, #8, 20 @ 0x8000 │ │ │ │ + rsbseq r9, r9, #224, 26 @ 0x3800 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r0, fp, #0, 18 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r0, fp, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r0, fp, #12, 20 @ 0xc000 │ │ │ │ + submi r0, fp, #4, 18 @ 0x10000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sp, r8, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq pc, sl, #48, 22 @ 0xc000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #200, 2 @ 0x32 │ │ │ │ @@ -1657100,156 +1657113,176 @@ │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #128, 8 @ 0x80000000 │ │ │ │ + rsbseq ip, sl, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, ip, #216, 4 @ 0x8000000d │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq r5, r9, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, r9, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r8, r9, #56, 18 @ 0xe0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r2, fp, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #248, 30 @ 0x3e0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r2, r9, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq pc, r5, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, ip, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq pc, r7, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #80, 30 @ 0x140 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, r9, #152, 24 @ 0x9800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #16, 10 @ 0x4000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq lr, r8, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #120, 24 @ 0x7800 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, r7, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #48, 6 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r4, sl, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq pc, r9, #48, 18 @ 0xc0000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #176, 28 @ 0xb00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sl, #136, 16 @ 0x880000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r0, fp, #40, 22 @ 0xa000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r0, fp, #44, 22 @ 0xb000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #32, 6 @ 0x80000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, ip, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, ip, #48, 4 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r6, r8, #248, 30 @ 0x3e0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, fp, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, fp, #216, 10 @ 0x36000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #16, 2 │ │ │ │ + rsbseq r2, r8, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r6, fp, #16, 10 @ 0x4000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq pc, r7, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r0, fp, #248, 24 @ 0xf800 │ │ │ │ + rsbseq r7, r7, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi r0, fp, #28, 24 @ 0x1c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq pc, r8, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r4, fp, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r7, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r9, sl, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r6, #40, 24 @ 0x2800 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r1, r9, #16, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #192, 20 @ 0xc0000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sl, r8, #56, 16 @ 0x380000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #64, 26 @ 0x1000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r5, sl, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r7, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r5, sl, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r8, #232, 18 @ 0x3a0000 │ │ │ │ @@ -1657284,142 +1657317,142 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #0, 24 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #120 @ 0x78 │ │ │ │ + rsbeq r8, sp, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #160, 12 @ 0xa000000 │ │ │ │ + rsbseq r2, fp, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, fp, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r7, r8, #176, 10 @ 0x2c000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r4, r4, #248, 28 @ 0xf80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r4, r4, #8, 30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r7, #64, 22 @ 0x10000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r6, #40, 24 @ 0x2800 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r8, #192, 20 @ 0xc0000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r7, #160, 10 @ 0x28000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r9, #40, 18 @ 0xa0000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #144 @ 0x90 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #16, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #16, 6 @ 0x40000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r4, #32, 6 @ 0x80000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, ip, #16, 4 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r0, fp, #120, 30 @ 0x1e0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r0, fp, #124, 30 @ 0x1f0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #40, 10 @ 0xa000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #16, 6 @ 0x40000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r4, #32, 6 @ 0x80000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r0, fp, #148, 30 @ 0x250 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r0, fp, #152, 30 @ 0x260 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, ip, #16, 4 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, ip, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, ip, #200, 30 @ 0x320 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r1, fp, #84 @ 0x54 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #176, 26 @ 0x2c00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #16, 26 @ 0x400 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sp, #88, 12 @ 0x5800000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r1, fp, #112 @ 0x70 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq ip, [ip], #1840 @ 0x730 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - submi r1, fp, #116 @ 0x74 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [r4], #-1512 @ 0xfffffa18 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - rsbmi r2, pc, #216 @ 0xd8 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1657456,56 +1657489,56 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, ip, #200, 30 @ 0x320 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r1, fp, #124 @ 0x7c │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, lr, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r1, fp, #128 @ 0x80 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [r4], #-1520 @ 0xfffffa10 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + rsbmi r2, pc, #240 @ 0xf0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, lr, #40, 8 @ 0x28000000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r1, fp, #172 @ 0xac │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #184, 20 @ 0xb8000 │ │ │ │ - andgt r0, r0, sp │ │ │ │ - submi r1, fp, #88, 2 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r1, fp, #176 @ 0xb0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #224, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r1, fp, #92, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r1, fp, #200 @ 0xc8 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, fp, #204 @ 0xcc │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #40, 14 @ 0xa00000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r1, fp, #136, 2 @ 0x22 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r1, fp, #140, 2 @ 0x23 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [r4], #-1496 @ 0xfffffa28 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - rsbmi r2, pc, #224 @ 0xe0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #80, 28 @ 0x500 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r1, fp, #164, 2 @ 0x29 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [r4], #-1480 @ 0xfffffa38 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - rsbmi r2, pc, #232 @ 0xe8 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, lr, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r1, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, lr, #40, 26 @ 0xa00 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq r5, lr, #40, 10 @ 0xa000000 │ │ │ │ + andmi r0, r0, r9, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #208, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #32, 16 @ 0x200000 │ │ │ │ @@ -1657527,114 +1657560,98 @@ │ │ │ │ rsbseq r8, fp, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - subsmi r1, r6, #88, 10 @ 0x16000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [r4], #-1520 @ 0xfffffa10 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - rsbmi r2, pc, #240 @ 0xf0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, r9, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r5, lr, #216, 10 @ 0x36000000 │ │ │ │ + andgt r0, r0, r7, lsr r0 │ │ │ │ + submi r1, fp, #68, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq r5, lr, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, fp, #72, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r4], #-1528 @ 0xfffffa08 │ │ │ │ andmi r0, r0, r1 │ │ │ │ rsbmi r2, pc, #248 @ 0xf8 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, sl, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, lr, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r1, fp, #136, 4 @ 0x80000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq ip, [ip], #1792 @ 0x700 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ rsbmi r2, pc, #0, 2 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, lr, #120, 26 @ 0x1e00 │ │ │ │ - ldrdgt r0, [r0], -r9 │ │ │ │ - submi r1, fp, #160, 4 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #88 @ 0x58 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r1, fp, #164, 4 @ 0x4000000a │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, lr, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #152, 14 @ 0x2600000 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r1, fp, #188, 4 @ 0xc000000b │ │ │ │ + rsbeq r6, lr, #208, 28 @ 0xd00 │ │ │ │ + ldrdgt r0, [r0], -r9 │ │ │ │ + submi r1, fp, #168, 2 @ 0x2a │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, lr, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r1, fp, #172, 2 @ 0x2b │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq fp, [ip], #2624 @ 0xa40 │ │ │ │ rsbmi r2, pc, #8, 2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, lr, #0, 6 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r1, fp, #196, 2 @ 0x31 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r6, lsr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, fp, #200, 2 @ 0x32 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #248, 14 @ 0x3e00000 │ │ │ │ - andgt r0, r0, r7, lsr r0 │ │ │ │ - submi r1, fp, #216, 4 @ 0x8000000d │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #0, 6 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r1, fp, #220, 4 @ 0xc000000d │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r0, [ip], #1016 @ 0x3f8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + strteq r2, [r7], #2320 @ 0x910 │ │ │ │ + andmi r0, r0, sl │ │ │ │ rsbmi r2, pc, #16, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, lr, #72, 4 @ 0x80000004 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r1, fp, #244, 4 @ 0x4000000f │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r1, fp, #228, 2 @ 0x39 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sl, [r9], #0 │ │ │ │ andmi r0, r0, fp, asr #23 │ │ │ │ rsbmi r2, pc, #24, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sp, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - submi r5, fp, #152, 10 @ 0x26000000 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r1, fp, #252, 2 @ 0x3f │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [r4], #-1536 @ 0xfffffa00 │ │ │ │ + andmi r0, r0, lr, asr #32 │ │ │ │ + rsbmi r2, pc, #32, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r5, #88, 2 │ │ │ │ - andmi r0, r0, r0, ror #6 │ │ │ │ + rsbeq r5, fp, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r5, #88, 2 │ │ │ │ + andgt r0, r0, r0, ror #6 │ │ │ │ + submi r1, fp, #24, 4 @ 0x80000001 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [r4], #-1536 @ 0xfffffa00 │ │ │ │ - andmi r0, r0, lr, asr #32 │ │ │ │ - rsbmi r2, pc, #32, 2 │ │ │ │ + submi r1, fp, #28, 4 @ 0xc0000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sp, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sl, [r9], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ @@ -1657645,79 +1657662,83 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq sl, [r9], #3248 @ 0xcb0 │ │ │ │ andpl r0, r0, fp │ │ │ │ rsbmi r2, pc, #48, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, lr, #88, 26 @ 0x1600 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #224, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #72, 2 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #240, 4 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r5, fp, #16, 10 @ 0x4000000 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq sl, [r9], #3184 @ 0xc70 │ │ │ │ + rsbmi r2, pc, #56, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #0, 10 │ │ │ │ andmi r0, r0, r6, ror r1 │ │ │ │ - submi r5, fp, #112, 12 @ 0x7000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r5, fp, #120, 12 @ 0x7800000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #64, 4 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, lr, #120, 26 @ 0x1e00 │ │ │ │ + rsbeq r6, lr, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq sl, [r9], #3184 @ 0xc70 │ │ │ │ - rsbmi r2, pc, #56, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, lr, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #80, 30 @ 0x140 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r2, [r7], #2320 @ 0x910 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + strteq r1, [sl], #1232 @ 0x4d0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ rsbmi r2, pc, #64, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #72, 2 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, lr, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r1, r6, #60, 18 @ 0xf0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + subsmi r1, r6, #64, 18 @ 0x100000 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq sl, [r9], #3160 @ 0xc58 │ │ │ │ rsbmi r2, pc, #72, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #112, 18 @ 0x1c0000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #224, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #240, 4 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, lr, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - subsmi r1, r6, #248, 12 @ 0xf800000 │ │ │ │ + submi r5, fp, #236, 10 @ 0x3b000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r3, asr r2 │ │ │ │ + submi r5, fp, #244, 10 @ 0x3d000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, ip, #64, 4 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #112 @ 0x70 │ │ │ │ @@ -1657732,145 +1657753,185 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r5, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #160, 30 @ 0x280 │ │ │ │ + rsbseq pc, pc, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq sl, [r9], #3128 @ 0xc38 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + rsbmi r2, pc, #80, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r8, #80, 30 @ 0x140 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r9, r4, #64, 4 │ │ │ │ + strdmi r0, [r0], -r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r4, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sl, [r9], #3080 @ 0xc08 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + rsbmi r2, pc, #88, 2 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq sl, [r9], #3168 @ 0xc60 │ │ │ │ + rsbmi r2, pc, #96, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq sl, [r9], #3128 @ 0xc38 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - rsbmi r2, pc, #80, 2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, r9, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq lr, [ip], #2096 @ 0x830 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + rsbmi r2, pc, #104, 2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r8, [ip], #1832 @ 0x728 │ │ │ │ + ldrdmi r0, [r0], -r0 @ │ │ │ │ + rsbmi r2, pc, #112, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r8, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r9, [ip], #760 @ 0x2f8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbmi r2, pc, #120, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #24, 30 @ 0x60 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi r1, fp, #108, 10 @ 0x1b000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r1, fp, #112, 10 @ 0x1c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r2, #72, 14 @ 0x1200000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r5, r2, #88, 14 @ 0x1600000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r9, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r2, #72, 14 @ 0x1200000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r5, r2, #88, 14 @ 0x1600000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r5, fp, #64, 14 @ 0x1000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r1, fp, #216, 10 @ 0x36000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, fp, #220, 10 @ 0x37000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #152, 28 @ 0x980 │ │ │ │ andgt r0, r0, lr │ │ │ │ - submi r1, fp, #128, 12 @ 0x8000000 │ │ │ │ + submi r1, fp, #244, 10 @ 0x3d000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - submi r1, fp, #132, 12 @ 0x8400000 │ │ │ │ + submi r1, fp, #248, 10 @ 0x3e000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #112 @ 0x70 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #168, 18 @ 0x2a0000 │ │ │ │ andgt r0, r0, r6 │ │ │ │ - submi r1, fp, #156, 12 @ 0x9c00000 │ │ │ │ + submi r1, fp, #16, 12 @ 0x1000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, lr, #8, 30 │ │ │ │ + rsbeq sp, lr, #96 @ 0x60 │ │ │ │ andmi r0, r0, ip │ │ │ │ - submi r1, fp, #160, 12 @ 0xa000000 │ │ │ │ + submi r1, fp, #20, 12 @ 0x1400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #8, 16 @ 0x80000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r1, fp, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r1, fp, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #48, 30 @ 0xc0 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r1, fp, #84, 12 @ 0x5400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, fp, #88, 12 @ 0x5800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #0, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #16, 12 @ 0x1000000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r1, fp, #252, 12 @ 0xfc00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - submi r1, fp, #0, 14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #112, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ @@ -1657901,53 +1657962,53 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #96, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sp │ │ │ │ + submi r1, fp, #76, 14 @ 0x1300000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, fp, #80, 14 @ 0x1400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #232, 2 @ 0x3a │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r1, fp, #244, 14 @ 0x3d00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - submi r1, fp, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1657964,100 +1658025,88 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r5, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sp, r7, #176, 4 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #176, 4 │ │ │ │ + rsbseq r0, fp, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #0, 16 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #56, 24 @ 0x3800 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #128, 30 @ 0x200 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #208, 22 @ 0x34000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #168, 4 @ 0x8000000a │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #184, 4 @ 0x8000000b │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #192, 26 @ 0x3000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r2, r9, #0, 16 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #176, 12 @ 0xb000000 │ │ │ │ + rsbseq r2, r9, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #168, 20 @ 0xa8000 │ │ │ │ - andgt r0, r0, sl │ │ │ │ - submi r1, fp, #40, 20 @ 0x28000 │ │ │ │ + rsbseq r4, r9, #208, 22 @ 0x34000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r1, fp, #128, 18 @ 0x200000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #0, 2 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r1, fp, #44, 20 @ 0x2c000 │ │ │ │ + rsbseq r9, sl, #192, 26 @ 0x3000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + submi r1, fp, #132, 18 @ 0x210000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r3, r8, #176, 12 @ 0xb000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #24, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #8, 6 @ 0x20000000 │ │ │ │ @@ -1658076,61 +1658125,73 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq lr, r8, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r6, #0, 2 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r7, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #248, 14 @ 0x3e00000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r1, fp, #56, 20 @ 0x38000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, fp, #60, 20 @ 0x3c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #40, 10 @ 0xa000000 │ │ │ │ - andgt r0, r0, fp │ │ │ │ - submi r1, fp, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi r1, fp, #228, 20 @ 0xe4000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #64, 6 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r1, fp, #144, 20 @ 0x90000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r1, fp, #148, 20 @ 0x94000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #24 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #24, 30 @ 0x60 │ │ │ │ - andgt r0, r0, r6, lsl r0 │ │ │ │ - submi r1, fp, #56, 22 @ 0xe000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r1, fp, #60, 22 @ 0xf000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, sp │ │ │ │ @@ -1658152,26 +1658213,14 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #72, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, ip, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, ip, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1658204,55 +1658253,55 @@ │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r3, sl, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #112, 2 │ │ │ │ + rsbseq pc, r7, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r8, #40, 16 @ 0x280000 │ │ │ │ + andgt r0, r0, pc │ │ │ │ + submi r1, fp, #252, 26 @ 0x3f00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r5, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r1, fp, #0, 28 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #152, 20 @ 0x98000 │ │ │ │ andgt r0, r0, r9 │ │ │ │ - submi r1, fp, #164, 28 @ 0xa40 │ │ │ │ + submi r1, fp, #24, 28 @ 0x180 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r1, fp, #168, 28 @ 0xa80 │ │ │ │ + submi r1, fp, #28, 28 @ 0x1c0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #160, 20 @ 0xa0000 │ │ │ │ - andgt r0, r0, r3, lsl r0 │ │ │ │ - submi r1, fp, #192, 28 @ 0xc00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r1, fp, #196, 28 @ 0xc40 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #24, 18 @ 0x60000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq r4, fp, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1658304,66 +1658353,34 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #64, 30 @ 0x100 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r2, r8, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq sl, r8, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #208 @ 0xd0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #224 @ 0xe0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #128, 24 @ 0x8000 │ │ │ │ - andgt r0, r0, r7 │ │ │ │ - submi r2, fp, #56 @ 0x38 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #16, 22 @ 0x4000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r2, fp, #60 @ 0x3c │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #136, 4 @ 0x80000008 │ │ │ │ - andgt r0, r0, r6 │ │ │ │ - submi r2, fp, #84 @ 0x54 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #72, 28 @ 0x480 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r2, fp, #88 @ 0x58 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r7, #24, 24 @ 0x1800 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1658376,97 +1658393,109 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #96, 2 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r9, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r9, #64, 30 @ 0x100 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #240, 12 @ 0xf000000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r1, fp, #236, 30 @ 0x3b0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r7, #128, 24 @ 0x8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r1, fp, #240, 30 @ 0x3c0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r7, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r8, #192, 14 @ 0x3000000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r2, fp, #8 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, sl, #136, 4 @ 0x80000008 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, fp, #12 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #72, 28 @ 0x480 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r7, #24, 24 @ 0x1800 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r2, fp, #36 @ 0x24 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, fp, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r2, fp, #40 @ 0x28 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #8, 16 @ 0x80000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r9 │ │ │ │ + submi r2, fp, #64 @ 0x40 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #88, 22 @ 0x16000 │ │ │ │ - andgt r0, r0, r9 │ │ │ │ - submi r2, fp, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r2, fp, #68 @ 0x44 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, lr │ │ │ │ - submi r2, fp, #244 @ 0xf4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r2, fp, #92 @ 0x5c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #176, 18 @ 0x2c0000 │ │ │ │ - andgt r0, r0, pc │ │ │ │ - submi r2, fp, #12, 2 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + submi r2, fp, #96 @ 0x60 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ - submi r2, fp, #16, 2 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r4, #64, 4 │ │ │ │ - strdgt r0, [r0], -r6 │ │ │ │ - submi r2, fp, #40, 2 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r2, fp, #44, 2 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r4, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sl, [r9], #3080 @ 0xc08 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ - rsbmi r2, pc, #88, 2 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq sl, [r9], #3168 @ 0xc60 │ │ │ │ - rsbmi r2, pc, #96, 2 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r5, fp, #212, 24 @ 0xd400 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r1, [sl], #1232 @ 0x4d0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - rsbmi r2, pc, #104, 2 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r8, [ip], #1832 @ 0x728 │ │ │ │ - ldrdmi r0, [r0], -r0 @ │ │ │ │ - rsbmi r2, pc, #112, 2 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [ip], #760 @ 0x2f8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - rsbmi r2, pc, #120, 2 │ │ │ │ + rsbseq r2, sl, #168, 16 @ 0xa80000 │ │ │ │ + andgt r0, r0, r6 │ │ │ │ + submi r2, fp, #120 @ 0x78 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r8, [ip], #1720 @ 0x6b8 │ │ │ │ andpl r0, r0, fp │ │ │ │ rsbmi r2, pc, #128, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r8, [ip], #1656 @ 0x678 │ │ │ │ rsbmi r2, pc, #136, 2 @ 0x22 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq lr, [ip], #2096 @ 0x830 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, sl, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r6, [r9], #3992 @ 0xf98 │ │ │ │ + andmi r0, r0, sp │ │ │ │ rsbmi r2, pc, #144, 2 @ 0x24 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, fp, #168, 18 @ 0x2a0000 │ │ │ │ - andmi r0, r0, r7, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r7, rrx │ │ │ │ + submi r5, fp, #76, 24 @ 0x4c00 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r9, [ip], #896 @ 0x380 │ │ │ │ rsbmi r2, pc, #152, 2 @ 0x26 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r9, [ip], #864 @ 0x360 │ │ │ │ andpl r0, r0, r7 │ │ │ │ @@ -1658491,34 +1658520,34 @@ │ │ │ │ streq r9, [ip], #816 @ 0x330 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ rsbmi r2, pc, #168, 2 @ 0x2a │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r8, [ip], #1640 @ 0x668 │ │ │ │ rsbmi r2, pc, #176, 2 @ 0x2c │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - submi r2, fp, #48, 4 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r6, [r9], #3992 @ 0xf98 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + strteq r7, [ip], #2304 @ 0x900 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ rsbmi r2, pc, #184, 2 @ 0x2e │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [r0], #-3256 @ 0xfffff348 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ rsbmi r2, pc, #192, 2 @ 0x30 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sl, [r5], #2472 @ 0x9a8 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ subsmi r1, r6, #224, 28 @ 0xe00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq fp, [r5], #1400 @ 0x578 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ subsmi r1, r6, #232, 28 @ 0xe80 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq fp, [r5], #1624 @ 0x658 │ │ │ │ + andpl r0, r0, fp │ │ │ │ + subsmi r1, r6, #240, 28 @ 0xf00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r7, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r7 │ │ │ │ @@ -1658604,15 +1658633,15 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #216, 2 @ 0x36 │ │ │ │ + rsbeq r8, lr, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, fp, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1658723,42 +1658752,42 @@ │ │ │ │ rsbseq r6, r7, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq fp, [r5], #1624 @ 0x658 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - subsmi r1, r6, #240, 28 @ 0xf00 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq fp, [r5], #1560 @ 0x618 │ │ │ │ subsmi r1, r6, #248, 28 @ 0xf80 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sl, #80, 18 @ 0x140000 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ + subsmi lr, r0, #104, 14 @ 0x1a00000 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #56, 26 @ 0xe00 │ │ │ │ + rsbseq r5, r1, #8, 22 @ 0x2000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sl, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldreq r0, [pc], #1496 @ 16f70f4 <__bss_end__@@Base+0x89a338> │ │ │ │ + ldrdmi r0, [r0], -r6 │ │ │ │ + subsmi r1, r6, #0, 30 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #0, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r7, [ip], #2304 @ 0x900 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - subsmi r1, r6, #0, 30 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq fp, [r5], #1536 @ 0x600 │ │ │ │ + subsmi r1, r6, #8, 30 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ @@ -1658767,537 +1658796,545 @@ │ │ │ │ rsbeq r6, ip, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq fp, [r5], #1536 @ 0x600 │ │ │ │ - subsmi r1, r6, #8, 30 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #112, 18 @ 0x1c0000 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ + submi r5, fp, #8, 26 @ 0x200 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #64, 6 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #80, 6 @ 0x40000001 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sl, #112, 24 @ 0x7000 │ │ │ │ - andgt r0, r0, r4, lsr r0 │ │ │ │ - submi r5, fp, #68, 28 @ 0x440 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sl, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq fp, [r5], #1504 @ 0x5e0 │ │ │ │ andpl r0, r0, r7 │ │ │ │ subsmi r1, r6, #16, 30 @ 0x40 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq r4, fp, #176, 4 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq fp, [r5], #1456 @ 0x5b0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ subsmi r8, ip, #248, 24 @ 0xf800 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq fp, [r5], #1544 @ 0x608 │ │ │ │ - subsmi r8, ip, #252, 24 @ 0xfc00 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #1536 @ 16f71a4 <__bss_end__@@Base+0x89a3e8> │ │ │ │ - ldrdmi r0, [r0], -r6 │ │ │ │ - subsmi r1, r6, #40, 30 @ 0xa0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sl, #208, 26 @ 0x3400 │ │ │ │ - andmi r0, r0, r6, lsl #4 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #64, 2 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #160, 10 @ 0x28000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq fp, [r5], #1544 @ 0x608 │ │ │ │ + subsmi r8, ip, #252, 24 @ 0xfc00 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [pc], #1712 @ 16f7264 <__bss_end__@@Base+0x89a4a8> │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + subsmi r1, r6, #40, 30 @ 0xa0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sl, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, r6, lsl #4 │ │ │ │ + submi r5, fp, #196, 26 @ 0x3100 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [ip], #16 │ │ │ │ - ldrdmi r0, [r0], -r5 │ │ │ │ - rsbmi r2, pc, #24, 4 @ 0x80000001 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, ip, #104, 4 @ 0x80000006 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r6, [ip], #16 │ │ │ │ + ldrdmi r0, [r0], -r5 │ │ │ │ + rsbmi r2, pc, #24, 4 @ 0x80000001 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [ip], #3048 @ 0xbe8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbmi r2, pc, #32, 4 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [ip], #4000 @ 0xfa0 │ │ │ │ andpl r0, r0, fp │ │ │ │ rsbmi r2, pc, #40, 4 @ 0x80000002 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r9, #8, 18 @ 0x20000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r7, #96, 26 @ 0x1800 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r5, [ip], #3936 @ 0xf60 │ │ │ │ rsbmi r2, pc, #48, 4 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #16 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #24 │ │ │ │ - andgt r0, r0, r0, lsr r0 │ │ │ │ - submi r5, fp, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #72 @ 0x48 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ - submi r5, fp, #44, 30 @ 0xb0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #8, 18 @ 0x20000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r7, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #1752 @ 16f72c4 <__bss_end__@@Base+0x89a508> │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + ldreq fp, [r9], #1336 @ 0x538 │ │ │ │ + strdmi r0, [r0], -lr │ │ │ │ rsbmi r2, pc, #56, 4 @ 0x80000003 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, ip, #128, 14 @ 0x2000000 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + submi r5, fp, #164, 28 @ 0xa40 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, fp, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, ip, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi r5, fp, #168, 28 @ 0xa80 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, ip, #16, 10 @ 0x4000000 │ │ │ │ + andgt r0, r0, fp │ │ │ │ + submi r2, fp, #244, 14 @ 0x3d00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + submi r2, fp, #248, 14 @ 0x3e00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #168, 24 @ 0xa800 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, sl, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, sp, #144, 20 @ 0x90000 │ │ │ │ + ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r5, sp, #112, 22 @ 0x1c000 │ │ │ │ + andgt r0, r0, ip, lsr r0 │ │ │ │ + submi r2, fp, #56, 16 @ 0x380000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r5, #56, 20 @ 0x38000 │ │ │ │ + strhmi r0, [r0], -lr │ │ │ │ + submi r2, fp, #60, 16 @ 0x3c0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r5, #248, 20 @ 0xf8000 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r5, #168, 6 @ 0xa0000002 │ │ │ │ + ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - subsmi r1, r6, #148, 20 @ 0x94000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - subsmi r1, r6, #152, 20 @ 0x98000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #16, 16 @ 0x100000 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r5, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r6, [ip], #3184 @ 0xc70 │ │ │ │ - rsbmi r2, pc, #64, 4 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r6, [ip], #3152 @ 0xc50 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - rsbmi r2, pc, #72, 4 @ 0x80000004 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #200, 22 @ 0x32000 │ │ │ │ - andgt r0, r0, ip, asr #11 │ │ │ │ - submi r6, fp, #12 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - submi r6, fp, #16 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [ip], #3104 @ 0xc20 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ - rsbmi r2, pc, #80, 4 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r5, #216, 8 @ 0xd8000000 │ │ │ │ + ldrdgt r0, [r0], -r5 │ │ │ │ + submi r2, fp, #124, 16 @ 0x7c0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r5, #176, 10 @ 0x2c000000 │ │ │ │ + andgt r0, r0, ip, lsr r0 │ │ │ │ + submi r5, fp, #136, 30 @ 0x220 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r5, #56, 4 @ 0x80000003 │ │ │ │ + ldrdmi r0, [r0], -r3 │ │ │ │ + submi r5, fp, #140, 30 @ 0x230 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r5, #16, 6 @ 0x40000000 │ │ │ │ + andgt r0, r0, ip, lsr r0 │ │ │ │ + submi r2, fp, #152, 16 @ 0x980000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ + submi r2, fp, #156, 16 @ 0x9c0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r5, #112, 22 @ 0x1c000 │ │ │ │ + ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, sl, lsl #4 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r5, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #144, 22 @ 0x24000 │ │ │ │ - andgt r0, r0, r4, lsr r0 │ │ │ │ - submi r2, fp, #40, 18 @ 0xa0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ - submi r2, fp, #44, 18 @ 0xb0000 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r5, [ip], #3920 @ 0xf50 │ │ │ │ - rsbmi r2, pc, #88, 4 @ 0x80000005 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r9], #1336 @ 0x538 │ │ │ │ - strdmi r0, [r0], -lr │ │ │ │ - rsbmi r2, pc, #96, 4 │ │ │ │ + rsbeq r3, r8, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r5, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, r0, lsr r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r2, fp, #72, 18 @ 0x120000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #152, 10 @ 0x26000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r2, fp, #24, 18 @ 0x60000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #168, 10 @ 0x2a000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, fp, #28, 18 @ 0x70000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #0, 28 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #64, 6 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r2, r5, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r3, sp, #224, 6 @ 0x80000003 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #96, 6 @ 0x80000001 │ │ │ │ - andgt r0, r0, r1 │ │ │ │ - submi r6, fp, #108, 2 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r1, [ip], #3640 @ 0xe38 │ │ │ │ - andmi r0, r0, r1, asr #23 │ │ │ │ - rsbmi r2, pc, #104, 4 @ 0x80000006 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [ip], #2560 @ 0xa00 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - rsbmi r2, pc, #112, 4 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #104, 18 @ 0x1a0000 │ │ │ │ - andgt r0, r0, lr │ │ │ │ - submi r6, fp, #136, 2 @ 0x22 │ │ │ │ + rsbeq r3, r8, #16, 16 @ 0x100000 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi r6, fp, #232 @ 0xe8 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, r0, ror #1 │ │ │ │ - submi r6, fp, #140, 2 @ 0x23 │ │ │ │ + rsbeq r3, r8, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r6, fp, #236 @ 0xec │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ + rsbseq r2, r1, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #48, 18 @ 0xc0000 │ │ │ │ - andgt r0, r0, r4, lsr r0 │ │ │ │ - submi r6, fp, #164, 2 @ 0x29 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #88, 4 @ 0x80000005 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r6, fp, #168, 2 @ 0x2a │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #104, 4 @ 0x80000006 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r2, [ip], #2784 @ 0xae0 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - rsbmi r2, pc, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq r3, r8, #88, 18 @ 0x160000 │ │ │ │ + andgt r0, r0, r7 │ │ │ │ + submi r6, fp, #4, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r6, fp, #196, 2 @ 0x31 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq r2, [ip], #2720 @ 0xaa0 │ │ │ │ - rsbsmi r5, r4, #148, 6 @ 0x50000002 │ │ │ │ + rsbeq r3, sp, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + submi r6, fp, #8, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #240, 6 @ 0xc0000003 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r2, fp, #212, 18 @ 0x350000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #248, 6 @ 0xe0000003 │ │ │ │ + andgt r0, r0, r5 │ │ │ │ + submi r6, fp, #32, 2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r8, #240, 14 @ 0x3c00000 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ + submi r6, fp, #36, 2 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r6, [ip], #3184 @ 0xc70 │ │ │ │ + rsbmi r2, pc, #64, 4 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r6, [ip], #3152 @ 0xc50 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + rsbmi r2, pc, #72, 4 @ 0x80000004 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r8, #168, 22 @ 0x2a000 │ │ │ │ + andmi r0, r0, ip, asr #11 │ │ │ │ + submi r6, fp, #64, 2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, r8, #120, 2 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r3 │ │ │ │ - submi r2, fp, #132, 20 @ 0x84000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r9], #1592 @ 0x638 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - rsbsmi r5, r4, #152, 6 @ 0x60000002 │ │ │ │ + streq r6, [ip], #3104 @ 0xc20 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ + rsbmi r2, pc, #80, 4 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r8, #16, 16 @ 0x100000 │ │ │ │ - andmi r0, r0, r8, ror #7 │ │ │ │ - submi r6, fp, #236, 2 @ 0x3b │ │ │ │ + rsbeq r3, r8, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, sl, lsl #4 │ │ │ │ + submi r6, fp, #104, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1232 @ 0xfffffb30 │ │ │ │ + rsbeq r3, r8, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sl, #128 @ 0x80 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, fp, #144, 20 @ 0x90000 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r5, [ip], #3920 @ 0xf50 │ │ │ │ + rsbmi r2, pc, #88, 4 @ 0x80000005 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, fp, #168, 20 @ 0xa8000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #176 @ 0xb0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, fp, #172, 20 @ 0xac000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #192 @ 0xc0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r2, fp, #176, 20 @ 0xb0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #32, 8 @ 0x20000000 │ │ │ │ + andmi r0, r0, r9, lsl #2 │ │ │ │ + submi r2, fp, #180, 20 @ 0xb4000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #24, 6 @ 0x60000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #48, 10 @ 0xc000000 │ │ │ │ + andgt r0, r0, ip, lsr r0 │ │ │ │ + submi r2, fp, #204, 20 @ 0xcc000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #0, 8 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r2, fp, #208, 20 @ 0xd0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #40, 6 @ 0xa0000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - submi r2, fp, #60, 22 @ 0xf000 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r2, [ip], #2696 @ 0xa88 │ │ │ │ - subsmi r8, ip, #48, 28 @ 0x300 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r2, [ip], #2664 @ 0xa68 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - subsmi r8, ip, #52, 28 @ 0x340 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - submi r2, fp, #88, 22 @ 0x16000 │ │ │ │ + rsbeq r3, sp, #24, 12 @ 0x1800000 │ │ │ │ + andgt r0, r0, ip, lsr r0 │ │ │ │ + submi r2, fp, #232, 20 @ 0xe8000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, ip, #128, 14 @ 0x2000000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi r2, fp, #92, 22 @ 0x17000 │ │ │ │ + rsbeq r3, sp, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi r2, fp, #236, 20 @ 0xec000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, ip, #88, 8 @ 0x58000000 │ │ │ │ + rsbeq r3, sp, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - submi r2, fp, #96, 22 @ 0x18000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #144, 10 @ 0x24000000 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi r2, fp, #4, 22 @ 0x1000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r5, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, fp, lsr #6 │ │ │ │ + submi r2, fp, #8, 22 @ 0x2000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r5, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #112, 12 @ 0x7000000 │ │ │ │ + andgt r0, r0, r1 │ │ │ │ + submi r2, fp, #32, 22 @ 0x8000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, fp, #36, 22 @ 0x9000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #88, 28 @ 0x580 │ │ │ │ - andgt r0, r0, r3 │ │ │ │ - submi r2, fp, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #136, 24 @ 0x8800 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - submi r2, fp, #124, 22 @ 0x1f000 │ │ │ │ + andgt r0, r0, r3 │ │ │ │ + submi r2, fp, #60, 22 @ 0xf000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq fp, [r9], #1592 @ 0x638 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbmi r2, pc, #96, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, ip, #16, 10 @ 0x4000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r5, sp, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #200, 6 @ 0x20000003 │ │ │ │ - andgt r0, r0, r7, lsl r0 │ │ │ │ - submi r2, fp, #148, 22 @ 0x25000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - submi r2, fp, #152, 22 @ 0x26000 │ │ │ │ + andgt r0, r0, lr │ │ │ │ + submi r2, fp, #88, 22 @ 0x16000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #0, 6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, fp, #92, 22 @ 0x17000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #16, 6 @ 0x40000000 │ │ │ │ - andls r0, r0, r0, lsl #1 │ │ │ │ - submi r2, fp, #176, 22 @ 0x2c000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #40, 28 @ 0x280 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi r2, fp, #180, 22 @ 0x2d000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [ip], #2616 @ 0xa38 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - rsbmi r2, pc, #160, 4 │ │ │ │ + andgt r0, r0, sl │ │ │ │ + submi r2, fp, #116, 22 @ 0x1d000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #216, 10 @ 0x36000000 │ │ │ │ - andgt r0, r0, r9, lsl r0 │ │ │ │ - submi r2, fp, #204, 22 @ 0x33000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r7, #216, 14 @ 0x3600000 │ │ │ │ - andmi r0, r0, lr, lsl #12 │ │ │ │ - submi r2, fp, #208, 22 @ 0x34000 │ │ │ │ + rsbeq r5, sp, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ + submi r2, fp, #120, 22 @ 0x1e000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, fp, #144, 18 @ 0x240000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, r8, #216, 10 @ 0x36000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #144, 20 @ 0x90000 │ │ │ │ - ldrdgt r0, [r0], -lr │ │ │ │ - submi r2, fp, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r5, sp, #192, 14 @ 0x3000000 │ │ │ │ + andgt r0, r0, r1, lsr r0 │ │ │ │ + submi r2, fp, #144, 22 @ 0x24000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #112, 22 @ 0x1c000 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - submi r2, fp, #236, 22 @ 0x3b000 │ │ │ │ + rsbeq r5, fp, #144, 18 @ 0x240000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + submi r2, fp, #148, 22 @ 0x25000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r1, [ip], #3640 @ 0xe38 │ │ │ │ + andmi r0, r0, r1, asr #23 │ │ │ │ + rsbmi r2, pc, #104, 4 @ 0x80000006 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r5, #56, 20 @ 0x38000 │ │ │ │ - strhmi r0, [r0], -lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq ip, r0, #96, 24 @ 0x6000 │ │ │ │ + andgt r0, r0, r5, lsr r0 │ │ │ │ + submi r2, fp, #172, 22 @ 0x2b000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r2, [ip], #2560 @ 0xa00 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbmi r2, pc, #112, 4 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r5, #248, 20 @ 0xf8000 │ │ │ │ - andgt r0, r0, ip, lsr r0 │ │ │ │ - submi r6, fp, #224, 6 @ 0x80000003 │ │ │ │ + rsbeq r5, sp, #248, 14 @ 0x3e00000 │ │ │ │ + andgt r0, r0, r4 │ │ │ │ + submi r6, fp, #184, 6 @ 0xe0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #168, 6 @ 0xa0000002 │ │ │ │ - ldrdmi r0, [r0], -r2 │ │ │ │ - submi r6, fp, #228, 6 @ 0x90000003 │ │ │ │ + rsbeq r5, sp, #0, 16 │ │ │ │ + andmi r0, r0, sl, lsr #1 │ │ │ │ + submi r6, fp, #188, 6 @ 0xf0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #128, 8 @ 0x80000000 │ │ │ │ + rsbeq r5, sp, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r2, fp, #204, 22 @ 0x33000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #216, 8 @ 0xd8000000 │ │ │ │ - ldrdgt r0, [r0], -r5 │ │ │ │ - submi r6, fp, #252, 6 @ 0xf0000003 │ │ │ │ + rsbeq r5, sp, #240, 16 @ 0xf00000 │ │ │ │ + mulgt r0, r4, r0 │ │ │ │ + submi r6, fp, #212, 6 @ 0x50000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #176, 10 @ 0x2c000000 │ │ │ │ + rsbeq r5, sp, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ - submi r6, fp, #0, 8 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #56, 4 @ 0x80000003 │ │ │ │ - ldrdmi r0, [r0], -r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #16, 6 @ 0x40000000 │ │ │ │ - andgt r0, r0, ip, lsr r0 │ │ │ │ - submi r2, fp, #60, 24 @ 0x3c00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r5, #112, 22 @ 0x1c000 │ │ │ │ - ldrdmi r0, [r0], -r8 │ │ │ │ - submi r2, fp, #64, 24 @ 0x4000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r5, #72, 24 @ 0x4800 │ │ │ │ - andgt r0, r0, ip, lsr r0 │ │ │ │ - submi r6, fp, #64, 8 @ 0x40000000 │ │ │ │ + submi r6, fp, #216, 6 @ 0x60000003 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #40, 24 @ 0x2800 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - submi r6, fp, #68, 8 @ 0x44000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r5, #168, 24 @ 0xa800 │ │ │ │ - andmi r0, r0, r0, lsr r5 │ │ │ │ - submi r2, fp, #92, 24 @ 0x5c00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r5, sp, #200, 18 @ 0x320000 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + submi r2, fp, #232, 22 @ 0x3a000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #224, 6 @ 0x80000003 │ │ │ │ - andgt r0, r0, r5 │ │ │ │ - submi r2, fp, #116, 24 @ 0x7400 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - submi r2, fp, #120, 24 @ 0x7800 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sl, #192 @ 0xc0 │ │ │ │ - strhmi r0, [r0], -pc @ │ │ │ │ + rsbeq r5, sp, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sl, #128, 2 │ │ │ │ - andgt r0, r0, r4, lsr r0 │ │ │ │ - submi r2, fp, #144, 24 @ 0x9000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #232, 6 @ 0xa0000003 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - submi r2, fp, #148, 24 @ 0x9400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r5, sp, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r2, [ip], #2704 @ 0xa90 │ │ │ │ - rsbmi r2, pc, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq r5, sp, #24, 20 @ 0x18000 │ │ │ │ + andgt r0, r0, sl, lsr #32 │ │ │ │ + submi r6, fp, #24, 8 @ 0x18000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #2256 @ 16f7874 <__bss_end__@@Base+0x89aab8> │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ - rsbmi r3, r0, #248, 12 @ 0xf800000 │ │ │ │ + rsbeq r3, r8, #72, 18 @ 0x120000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + submi r6, fp, #28, 8 @ 0x1c000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r8, #104, 8 @ 0x68000000 │ │ │ │ - andmi r0, r0, r8, lsr #7 │ │ │ │ + rsbeq r3, r8, #48, 16 @ 0x300000 │ │ │ │ + andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1176 @ 0xfffffb68 │ │ │ │ + rsbeq r3, r8, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r3, [ip], #2304 @ 0x900 │ │ │ │ - andmi r0, r0, r6, asr #23 │ │ │ │ - rsbmi r3, r0, #252, 12 @ 0xfc00000 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #88, 4 @ 0x80000005 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #120 @ 0x78 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r4, [ip], #1224 @ 0x4c8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - rsbmi r2, pc, #192, 4 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #104, 4 @ 0x80000006 │ │ │ │ + andls r0, r0, r0, lsl #1 │ │ │ │ + submi r2, fp, #176, 24 @ 0xb000 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r3, [ip], #2192 @ 0x890 │ │ │ │ + streq r2, [ip], #2784 @ 0xae0 │ │ │ │ andpl r0, r0, fp │ │ │ │ - rsbmi r2, pc, #200, 4 @ 0x8000000c │ │ │ │ + rsbmi r2, pc, #120, 4 @ 0x80000007 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - streq r3, [ip], #2128 @ 0x850 │ │ │ │ - rsbmi r2, pc, #208, 4 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #16, 10 @ 0x4000000 │ │ │ │ - andgt r0, r0, r6, lsr #32 │ │ │ │ - submi r2, fp, #120, 26 @ 0x1e00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ - submi r2, fp, #124, 26 @ 0x1f00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ + streq r2, [ip], #2720 @ 0xaa0 │ │ │ │ + rsbsmi r5, r4, #148, 6 @ 0x50000002 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [pc], #2216 @ 16f7994 <__bss_end__@@Base+0x89abd8> │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + rsbsmi r5, r4, #152, 6 @ 0x60000002 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, r8, #16, 16 @ 0x100000 │ │ │ │ + andmi r0, r0, r8, ror #7 │ │ │ │ + submi r2, fp, #208, 24 @ 0xd000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-1208 @ 0xfffffb48 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #56, 14 @ 0xe00000 │ │ │ │ @@ -1659339,178 +1659376,190 @@ │ │ │ │ rsbseq fp, r7, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #224, 8 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #0, 10 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sl, #128 @ 0x80 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, fp, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #24, 6 @ 0x60000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #40, 6 @ 0xa0000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r2, [ip], #2696 @ 0xa88 │ │ │ │ + subsmi r8, ip, #48, 28 @ 0x300 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #80, 20 @ 0x50000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq sl, sl, #136 @ 0x88 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r2, [ip], #2664 @ 0xa68 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + subsmi r8, ip, #52, 28 @ 0x340 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r2, r5, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, r3, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #0, 14 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r3, r5, #96, 2 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r5, sp, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #48, 8 @ 0x30000000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbeq r2, pc, #104, 12 @ 0x6800000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r2, pc, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, sl, #0, 10 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbeq r2, pc, #48, 12 @ 0x3000000 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #16, 16 @ 0x100000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r2, pc, #88, 12 @ 0x5800000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r2, pc, #144, 8 @ 0x90000000 │ │ │ │ + rsbeq r2, pc, #232, 10 @ 0x3a000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r2, pc, #160, 8 @ 0xa0000000 │ │ │ │ + rsbeq r2, pc, #248, 10 @ 0x3e000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #136 @ 0x88 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r5, sp, #136, 20 @ 0x88000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r1, [ip], #1000 @ 0x3e8 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - rsbmi r2, pc, #216, 4 @ 0x8000000d │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #32, 8 @ 0x20000000 │ │ │ │ - andmi r0, r0, r9, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #48, 10 @ 0xc000000 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ + streq r2, [ip], #2616 @ 0xa38 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + rsbmi r2, pc, #160, 4 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r7, #216, 14 @ 0x3600000 │ │ │ │ + andmi r0, r0, lr, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #0, 8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r2, r5, #24, 12 @ 0x1800000 │ │ │ │ + andmi r0, r0, r1, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, pc, ror r0 │ │ │ │ + rsbseq ip, r0, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #24, 12 @ 0x1800000 │ │ │ │ + rsbseq r2, r5, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #16, 8 @ 0x10000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-984 @ 0xfffffc28 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #144, 10 @ 0x24000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sl, #192 @ 0xc0 │ │ │ │ + strhmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, fp, lsr #6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sl, #128, 2 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r2, [ip], #2704 @ 0xa90 │ │ │ │ + rsbmi r2, pc, #168, 4 @ 0x8000000a │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r1, [ip], #1000 @ 0x3e8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + rsbmi r3, r0, #248, 12 @ 0xf800000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, r8, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r8, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-1152 @ 0xfffffb80 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r3, [ip], #2304 @ 0x900 │ │ │ │ + andmi r0, r0, r6, asr #23 │ │ │ │ + rsbmi r3, r0, #252, 12 @ 0xfc00000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r4, [ip], #1224 @ 0x4c8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbmi r2, pc, #192, 4 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r3, [ip], #2192 @ 0x890 │ │ │ │ + andpl r0, r0, fp │ │ │ │ + rsbmi r2, pc, #200, 4 @ 0x8000000c │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq r3, [ip], #2128 @ 0x850 │ │ │ │ + rsbmi r2, pc, #208, 4 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [pc], #2248 @ 16f7c94 <__bss_end__@@Base+0x89aed8> │ │ │ │ + andmi r0, r0, r6, ror #2 │ │ │ │ + rsbmi r2, pc, #216, 4 @ 0x8000000d │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r4], #-3672 @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r2, pc, #224, 4 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r4], #-3656 @ 0xfffff1b8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ rsbmi r2, pc, #232, 4 @ 0x8000000e │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r4], #-3640 @ 0xfffff1c8 │ │ │ │ andmi r0, r0, sl │ │ │ │ rsbmi r2, pc, #240, 4 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r4], #-3680 @ 0xfffff1a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r2, pc, #248, 4 @ 0x8000000f │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #0, 16 │ │ │ │ - andmi r0, r0, sl, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, r7, #136, 26 @ 0x2200 │ │ │ │ + andmi r0, r0, pc, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #240, 16 @ 0xf00000 │ │ │ │ - mulmi r0, r4, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-872 @ 0xfffffc98 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - submi r6, fp, #36, 16 @ 0x240000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #200, 18 @ 0x320000 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - submi r6, fp, #44, 16 @ 0x2c0000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r9, [r4], #-3688 @ 0xfffff198 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + rsbmi r2, pc, #0, 6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r7, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, ip, asr #3 │ │ │ │ + submi r6, fp, #4, 16 @ 0x40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #32, 4 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-928 @ 0xfffffc60 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi r5, r6, #120, 12 @ 0x7800000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, ip, #0, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq r6, ip, #16, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1659543,270 +1659592,170 @@ │ │ │ │ rsbseq sl, r2, #64, 6 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #80, 6 @ 0x40000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #16, 20 @ 0x10000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #24, 20 @ 0x18000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #144, 24 @ 0x9000 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r4, [ip], #1360 @ 0x550 │ │ │ │ + rsbmi r2, pc, #8, 6 @ 0x20000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r7, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, pc, ror r8 │ │ │ │ + rsbeq pc, r7, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, r7, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-896 @ 0xfffffc80 │ │ │ │ + ldrbeq r5, [lr], #-1040 @ 0xfffffbf0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq sl, r2, #96, 6 @ 0x80000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r4, [ip], #1328 @ 0x530 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + rsbsmi lr, ip, #180, 22 @ 0x2d000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r4], #-3688 @ 0xfffff198 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - rsbmi r2, pc, #0, 6 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r7, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, ip, asr #3 │ │ │ │ - submi r6, fp, #124, 18 @ 0x1f0000 │ │ │ │ + strbteq r8, [lr], #-3064 @ 0xfffff408 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + rsbsmi lr, ip, #184, 22 @ 0x2e000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-952 @ 0xfffffc48 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strbteq r8, [lr], #-3080 @ 0xfffff3f8 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + rsbmi r2, pc, #32, 6 @ 0x80000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, ip, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r4, [ip], #1360 @ 0x550 │ │ │ │ - rsbmi r2, pc, #8, 6 @ 0x20000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r7, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, r7, lsr #6 │ │ │ │ + rsbeq r0, r8, #16, 2 │ │ │ │ + andmi r0, r0, r6, asr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-1096 @ 0xfffffbb8 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #48, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r7, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1064 @ 0xfffffbd8 │ │ │ │ - andgt r0, r0, r4, lsr r0 │ │ │ │ - submi r6, fp, #60, 20 @ 0x3c000 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r4, [ip], #1328 @ 0x530 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - rsbsmi lr, ip, #180, 22 @ 0x2d000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [lr], #-3064 @ 0xfffff408 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - rsbsmi lr, ip, #184, 22 @ 0x2e000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [lr], #-3080 @ 0xfffff3f8 │ │ │ │ + rsbeq r5, r8, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - rsbmi r2, pc, #32, 6 @ 0x80000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r8, #16, 2 │ │ │ │ - andmi r0, r0, r6, asr r3 │ │ │ │ - submi r6, fp, #92, 20 @ 0x5c000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1120 @ 0xfffffba0 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r8, #176, 24 @ 0xb000 │ │ │ │ - andgt r0, r0, r4 │ │ │ │ - submi r6, fp, #116, 20 @ 0x74000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r4], #-3696 @ 0xfffff190 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ rsbmi r2, pc, #40, 6 @ 0xa0000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r3, lsr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #96, 2 │ │ │ │ - andgt r0, r0, ip, lsr r0 │ │ │ │ - submi r6, fp, #144, 20 @ 0x90000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #72, 20 @ 0x48000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - submi r6, fp, #148, 20 @ 0x94000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-592 @ 0xfffffdb0 │ │ │ │ - strdgt r0, [r0], -r1 │ │ │ │ - submi r6, fp, #172, 20 @ 0xac000 │ │ │ │ + ldrbeq r5, [lr], #-568 @ 0xfffffdc8 │ │ │ │ + strdmi r0, [r0], -r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-840 @ 0xfffffcb8 │ │ │ │ + ldrbeq r5, [lr], #-816 @ 0xfffffcd0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - submi r6, fp, #176, 20 @ 0xb0000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r1, lsr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r5, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [lr], #-3088 @ 0xfffff3f0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ rsbmi r2, pc, #48, 6 @ 0xc0000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [sp], #-1184 @ 0xfffffb60 │ │ │ │ - andmi r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r0, ror r1 │ │ │ │ + submi r6, fp, #140, 20 @ 0x8c000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [sp], #-1552 @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #112, 6 @ 0xc0000001 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #128, 6 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r6, fp, #144, 20 @ 0x90000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #192, 4 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, fp, lsl r0 │ │ │ │ + submi r6, fp, #168, 20 @ 0xa8000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [r0], #-1240 @ 0xfffffb28 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ rsbmi r2, pc, #56, 6 @ 0xe0000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [ip], #1280 @ 0x500 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ rsbmi r2, pc, #64, 6 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r9, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #72, 10 @ 0x12000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r9, r2, #88, 10 @ 0x16000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, ip, #88, 26 @ 0x1600 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r3, [ip], #2112 @ 0x840 │ │ │ │ rsbmi r2, pc, #72, 6 @ 0x20000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #2288 @ 16f8024 <__bss_end__@@Base+0x89b268> │ │ │ │ - andmi r0, r0, r6, ror #2 │ │ │ │ + strteq r3, [sp], #2224 @ 0x8b0 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ rsbmi r2, pc, #80, 6 @ 0x40000001 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [lr], #-280 @ 0xfffffee8 │ │ │ │ andmi r0, r0, sl, asr fp │ │ │ │ rsbmi r2, pc, #88, 6 @ 0x60000001 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, fp, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #224, 4 │ │ │ │ - andmi r0, r0, r9, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andgt r0, r0, r9, ror #5 │ │ │ │ + submi r6, fp, #224, 20 @ 0xe0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r6, fp, #228, 20 @ 0xe4000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [lr], #-3096 @ 0xfffff3e8 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ rsbmi r2, pc, #96, 6 @ 0x80000001 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #136, 8 @ 0x88000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sl, #104 @ 0x68 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r7, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #8, 12 @ 0x800000 │ │ │ │ - ldrdmi r0, [r0], -r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrdgt r0, [r0], -r5 │ │ │ │ + submi r6, fp, #252, 20 @ 0xfc000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r6, fp, #0, 22 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [lr], #-3192 @ 0xfffff388 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbsmi r5, r4, #0, 22 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #112, 6 @ 0xc0000001 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #128, 6 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ ldrbteq fp, [lr], #-3344 @ 0xfffff2f0 │ │ │ │ rsbsmi r5, r4, #8, 22 @ 0x2000 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ ldrbteq fp, [lr], #-3312 @ 0xfffff310 │ │ │ │ andpl r0, r0, r7 │ │ │ │ @@ -1659816,321 +1659765,377 @@ │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ rsbsmi r5, r4, #24, 22 @ 0x6000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #64, 2 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r6, r9, #240, 30 @ 0x3c0 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #8, 2 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #72, 10 @ 0x12000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq r9, r2, #88, 10 @ 0x16000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #152 @ 0x98 │ │ │ │ + rsbeq r6, ip, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r7, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq r6, ip, #88, 26 @ 0x1600 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #24, 14 @ 0x600000 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ - subsmi r5, r6, #120, 12 @ 0x7800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sl, #240, 14 @ 0x3c00000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi lr, r0, #252, 30 @ 0x3f0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #56, 30 @ 0xe0 │ │ │ │ + rsbseq fp, sl, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #32 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, sl, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #8, 22 @ 0x2000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r0, sl, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #8, 26 @ 0x200 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #192, 28 @ 0xc00 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sl, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi pc, r0, #0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2224 @ 0x8b0 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ + strteq r3, [sp], #3328 @ 0xd00 │ │ │ │ + strdmi r0, [r0], -lr │ │ │ │ rsbsmi r5, r4, #32, 22 @ 0x8000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, fp, #64, 20 @ 0x40000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r0, lsr #1 │ │ │ │ - subsmi fp, ip, #172, 20 @ 0xac000 │ │ │ │ + subsmi fp, ip, #244, 22 @ 0x3d000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi fp, ip, #176, 20 @ 0xb0000 │ │ │ │ + subsmi fp, ip, #248, 22 @ 0x3e000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sl, [lr], #-1256 @ 0xfffffb18 │ │ │ │ andmi r0, r0, r2, lsl #23 │ │ │ │ rsbsmi r5, r4, #40, 22 @ 0xa000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #136, 8 @ 0x88000000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sl, #104 @ 0x68 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r7, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [lr], #-112 @ 0xffffff90 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbsmi r5, r4, #48, 22 @ 0xc000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, sl, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ addseq pc, r3, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ addseq r0, r4, #128 @ 0x80 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, sl, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #176, 6 @ 0xc0000002 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #192, 6 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ ldrbteq fp, [lr], #-272 @ 0xfffffef0 │ │ │ │ rsbsmi r5, r4, #56, 22 @ 0xe000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-1880 @ 0xfffff8a8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ rsbsmi r5, r4, #64, 22 @ 0x10000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1672 @ 16f82e4 <__bss_end__@@Base+0x89b528> │ │ │ │ + strbteq r4, [pc], #-1672 @ 16f8224 <__bss_end__@@Base+0x89b468> │ │ │ │ andmi r0, r0, fp │ │ │ │ rsbsmi r5, r4, #72, 22 @ 0x12000 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ ldrbteq fp, [lr], #-240 @ 0xffffff10 │ │ │ │ andpl r0, r0, r7 │ │ │ │ rsbsmi r5, r4, #80, 22 @ 0x14000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq ip, r7, #64, 2 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #208, 6 @ 0x40000003 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r7, #8, 2 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #224, 6 @ 0x80000003 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r7, #208 @ 0xd0 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r7, #152 @ 0x98 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r7, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, fp, #32 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #160, 6 @ 0x80000002 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #184, 6 @ 0xe0000002 │ │ │ │ + andgt r0, r0, r1 │ │ │ │ + submi r6, fp, #72, 30 @ 0x120 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [lr], #-168 @ 0xffffff58 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ rsbsmi r5, r4, #88, 22 @ 0x16000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [r3], #-3544 @ 0xfffff228 │ │ │ │ mulmi r0, r7, r6 │ │ │ │ rsbsmi lr, ip, #100, 26 @ 0x1900 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r4], #-1136 @ 0xfffffb90 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ submi r4, r0, #16, 22 @ 0x4000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [pc], #-2104 @ 16f8384 <__bss_end__@@Base+0x89b5c8> │ │ │ │ + ldrbeq sp, [pc], #-2104 @ 16f8344 <__bss_end__@@Base+0x89b588> │ │ │ │ strdmi r0, [r0], -r7 │ │ │ │ - subsmi pc, r0, #68, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #192, 6 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, sl, #80, 6 @ 0x40000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #176, 6 @ 0xc0000002 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #192, 6 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ addseq pc, r3, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi pc, r0, #72, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r7, [sp], #-3360 @ 0xfffff2e0 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ subsmi r6, r6, #116, 18 @ 0x1d0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #72, 30 @ 0x120 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ ldrbteq ip, [lr], #-2288 @ 0xfffff710 │ │ │ │ subsmi r6, r6, #120, 18 @ 0x1e0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r7, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #208, 6 @ 0x40000003 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #224, 6 @ 0x80000003 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #3328 @ 0xd00 │ │ │ │ - strdmi r0, [r0], -lr │ │ │ │ + strteq r3, [sp], #3584 @ 0xe00 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ rsbmi r3, r0, #64, 16 @ 0x400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2], #2720 @ 0xaa0 │ │ │ │ andmi r0, r0, r3, lsl r4 │ │ │ │ rsbmi r3, r0, #68, 16 @ 0x440000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r5, [r0], #-992 @ 0xfffffc20 │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ submi r4, r0, #56, 22 @ 0xe000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2], #3768 @ 0xeb8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ submi r4, r0, #64, 22 @ 0x10000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r9, [lr], #-688 @ 0xfffffd50 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - submi r4, r0, #72, 22 @ 0x12000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #3584 @ 0xe00 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - submi r4, r0, #80, 22 @ 0x14000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sl, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r2, ror r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sl, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #2648 @ 16f8474 <__bss_end__@@Base+0x89b6b8> │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - submi r4, r0, #88, 22 @ 0x16000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #104, 28 @ 0x680 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [r9], #1296 @ 0x510 │ │ │ │ - andmi r0, r0, r4, ror #21 │ │ │ │ - rsbmi r2, pc, #104, 8 @ 0x68000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - rsbmi r2, pc, #112, 8 @ 0x70000000 │ │ │ │ + ldrbteq r9, [lr], #-688 @ 0xfffffd50 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + submi r4, r0, #72, 22 @ 0x12000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #0, 30 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, r9, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #0, 8 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [pc], #2608 @ 16f84a4 <__bss_end__@@Base+0x89b6e8> │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + submi r4, r0, #80, 22 @ 0x14000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, sl, #40, 4 @ 0x80000002 │ │ │ │ + @ instruction: 0x400001bb │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r5, sl, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - rsbmi r2, pc, #120, 8 @ 0x78000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - rsbmi r2, pc, #128, 8 @ 0x80000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #64, 12 @ 0x4000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - rsbmi r2, pc, #136, 8 @ 0x88000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #72, 12 @ 0x4800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - rsbmi r2, pc, #144, 8 @ 0x90000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + rsbseq r2, r7, #136, 22 @ 0x22000 │ │ │ │ + andmi r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r7, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #40 @ 0x28 │ │ │ │ + mulmi r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #192 @ 0xc0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [r9], #4088 @ 0xff8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - rsbmi r2, pc, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq r7, sl, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r2, ror r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r7, fp, #76, 2 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #56, 24 @ 0x3800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #80, 26 @ 0x1400 │ │ │ │ + rsbeq r6, pc, #88, 2 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #96, 26 @ 0x1800 │ │ │ │ + rsbeq r6, pc, #104, 2 │ │ │ │ strhmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - ldreq r1, [r0], #232 @ 0xe8 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - submi r1, pc, #136, 12 @ 0x8800000 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - ldreq r1, [r0], #168 @ 0xa8 │ │ │ │ - submi r1, pc, #140, 12 @ 0x8c00000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #40 @ 0x28 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r8, #80, 18 @ 0x140000 │ │ │ │ + andmi r0, r0, r9, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #88 @ 0x58 │ │ │ │ - andmi r0, r0, r2, asr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r8, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #104, 18 @ 0x1a0000 │ │ │ │ + andmi r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq ip, [pc], #-3600 @ 16f85d4 <__bss_end__@@Base+0x89b818> │ │ │ │ - andmi r0, r0, r5, asr fp │ │ │ │ - rsbsmi r5, r4, #40, 26 @ 0xa00 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, pc, #80, 12 @ 0x5000000 │ │ │ │ - andmi r0, r0, lr, asr #32 │ │ │ │ - rsbsmi r5, r4, #48, 26 @ 0xc00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, r8, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + rsbseq r5, fp, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, fp, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, fp, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r7, sl, #240, 30 @ 0x3c0 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq fp, [r9], #2752 @ 0xac0 │ │ │ │ + andmi r0, r0, lr, lsr #1 │ │ │ │ + submi r4, r0, #88, 22 @ 0x16000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #40, 4 @ 0x80000002 │ │ │ │ - @ instruction: 0x400001bb │ │ │ │ + rsbeq r6, pc, #48, 8 @ 0x30000000 │ │ │ │ + mulmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #232, 6 @ 0xa0000003 │ │ │ │ + rsbeq r6, pc, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r7, [r9], #1296 @ 0x510 │ │ │ │ + andmi r0, r0, r4, ror #21 │ │ │ │ + rsbmi r2, pc, #104, 8 @ 0x68000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #16, 10 @ 0x4000000 │ │ │ │ + andmi r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ @@ -1660140,24 +1660145,24 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #136, 22 @ 0x22000 │ │ │ │ - andmi r0, r0, r4, rrx │ │ │ │ + rsbeq r6, pc, #216, 10 @ 0x36000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r6, pc, #24, 12 @ 0x1800000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #136, 30 @ 0x220 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r6, pc, #48, 12 @ 0x3000000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #176, 4 │ │ │ │ @@ -1660188,18 +1660193,14 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #64, 30 @ 0x100 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1660216,84 +1660217,88 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #40 @ 0x28 │ │ │ │ - mulmi r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #32, 2 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r6, pc, #72, 12 @ 0x4800000 │ │ │ │ + andmi r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #192 @ 0xc0 │ │ │ │ + rsbeq r6, pc, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, pc, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + rsbmi r2, pc, #112, 8 @ 0x70000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #72, 2 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, pc, #40, 12 @ 0x2800000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + rsbmi r2, pc, #120, 8 @ 0x78000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, r9, lsr r1 │ │ │ │ + rsbeq r6, pc, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #144, 20 @ 0x90000 │ │ │ │ + rsbeq r6, pc, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, r7, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #224, 20 @ 0xe0000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r2, r1, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, pc, #24, 12 @ 0x1800000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + rsbmi r2, pc, #128, 8 @ 0x80000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, fp, rrx │ │ │ │ + rsbeq r6, pc, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, pc, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #144, 24 @ 0x9000 │ │ │ │ + rsbeq r6, pc, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, sp, lsr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, pc, #64, 12 @ 0x4000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + rsbmi r2, pc, #136, 8 @ 0x88000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #144, 30 @ 0x240 │ │ │ │ - mulmi r0, lr, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, pc, #72, 12 @ 0x4800000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + rsbmi r2, pc, #144, 8 @ 0x90000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r7, [r9], #4088 @ 0xff8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbmi r2, pc, #152, 8 @ 0x98000000 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + ldreq r1, [r0], #232 @ 0xe8 │ │ │ │ + andpl r0, r0, fp │ │ │ │ + submi r1, pc, #136, 12 @ 0x8800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #88, 10 @ 0x16000000 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #48 @ 0x30 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + ldreq r1, [r0], #168 @ 0xa8 │ │ │ │ + submi r1, pc, #140, 12 @ 0x8c00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, pc, asr #1 │ │ │ │ + rsbeq r8, sl, #40 @ 0x28 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, sl, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #8, 10 @ 0x2000000 │ │ │ │ @@ -1660331,35 +1660336,31 @@ │ │ │ │ rsbseq r8, r4, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #112 @ 0x70 │ │ │ │ - andmi r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #56, 2 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sl, #88 @ 0x58 │ │ │ │ + andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #120, 2 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sl, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq ip, [pc], #-3600 @ 16f89a4 <__bss_end__@@Base+0x89bbe8> │ │ │ │ + andmi r0, r0, r5, asr fp │ │ │ │ + rsbsmi r5, r4, #40, 26 @ 0xa00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #24, 20 @ 0x18000 │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1660404,14 +1660405,18 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #40, 2 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #144, 26 @ 0x2400 │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1660431,62 +1660436,62 @@ │ │ │ │ rsbseq r8, r4, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #56 @ 0x38 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, pc, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, lr, asr #32 │ │ │ │ + rsbsmi r5, r4, #48, 26 @ 0xc00 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sl, #224 @ 0xe0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, r7, lsl #2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, r8, #40, 2 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #176, 4 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, r8, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, sp, lsr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, r8, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, r8, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq r8, r8, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r8, [r9], #112 @ 0x70 │ │ │ │ rsbsmi r5, r4, #56, 26 @ 0xe00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #248, 4 @ 0x8000000f │ │ │ │ - andmi r0, r0, pc, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1640 @ 16f8b84 <__bss_end__@@Base+0x89bdc8> │ │ │ │ + strbteq r4, [pc], #-1624 @ 16f8b94 <__bss_end__@@Base+0x89bdd8> │ │ │ │ andmi r0, r0, r9 │ │ │ │ rsbsmi r5, r4, #64, 26 @ 0x1000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #48, 10 @ 0xc000000 │ │ │ │ - andmi r0, r0, pc, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r7, [sp], #-3496 @ 0xfffff258 │ │ │ │ andmi r0, r0, sl │ │ │ │ rsbsmi r5, r4, #72, 26 @ 0x1200 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #240, 18 @ 0x3c0000 │ │ │ │ + rsbeq r8, r8, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, r8, #200, 16 @ 0xc80000 │ │ │ │ + andmi r0, r0, lr, asr #1 │ │ │ │ + subsmi sp, ip, #248, 14 @ 0x3e00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, sp, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r4, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ @@ -1660496,14 +1660501,66 @@ │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r4, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, pc, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #72, 22 @ 0x12000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, r8, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sl, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sl, #0, 2 │ │ │ │ + andmi r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r4, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, pc, lsl r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r4, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sl, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r4, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r4, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [r4], #-1640 @ 0xfffff998 │ │ │ │ + andmi r1, r0, pc, lsr #8 │ │ │ │ + rsbsmi r5, r4, #80, 26 @ 0x1400 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sl, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #48, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1660612,97 +1660669,41 @@ │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r4, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, pc, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, lr, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #184, 18 @ 0x2e0000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #0, 2 │ │ │ │ - andmi r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r4, #24, 20 @ 0x18000 │ │ │ │ - andmi r0, r0, pc, lsl r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r4, #56, 24 @ 0x3800 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [r4], #-1640 @ 0xfffff998 │ │ │ │ - andmi r1, r0, pc, lsr #8 │ │ │ │ - rsbsmi r5, r4, #80, 26 @ 0x1400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r4, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, r8, lsl #1 │ │ │ │ + rsbseq sl, r4, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r4, #176, 30 @ 0x2c0 │ │ │ │ + rsbseq sl, r4, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r4, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r4, #80, 30 @ 0x140 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r7, fp, #88, 28 @ 0x580 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #96, 26 @ 0x1800 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r4], #-2712 @ 0xfffff568 │ │ │ │ - andmi r0, r0, r6, asr #32 │ │ │ │ - rsbsmi r5, r4, #88, 26 @ 0x1600 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r7, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r4], #-2712 @ 0xfffff568 │ │ │ │ + andmi r0, r0, r6, asr #32 │ │ │ │ + rsbsmi r5, r4, #88, 26 @ 0x1600 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r7, [sp], #-3512 @ 0xfffff248 │ │ │ │ andmi r0, r0, r5 │ │ │ │ rsbsmi r5, r4, #96, 26 @ 0x1800 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r7, [sp], #-3520 @ 0xfffff240 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - rsbsmi r5, r4, #104, 26 @ 0x1a00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #208, 18 @ 0x340000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ @@ -1660719,45 +1660720,49 @@ │ │ │ │ rsbseq sp, r4, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #0, 12 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r7, [sp], #-3520 @ 0xfffff240 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + rsbsmi r5, r4, #104, 26 @ 0x1a00 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r8, [r9], #80 @ 0x50 │ │ │ │ andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r7, fp, #88, 28 @ 0x580 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #48, 22 @ 0xc000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, fp, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #136, 14 @ 0x2200000 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq r8, sl, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, r1, asr #32 │ │ │ │ + rsbeq r8, sl, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r4, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #176 @ 0xb0 │ │ │ │ @@ -1660776,83 +1660781,83 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sl, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r1, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r9], #48 @ 0x30 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - ldreq r1, [r0], #152 @ 0x98 │ │ │ │ - subsmi sp, ip, #248, 14 @ 0x3e00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #168, 18 @ 0x2a0000 │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #120, 26 @ 0x1e00 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + ldreq r1, [r0], #152 @ 0x98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r4, #16, 2 │ │ │ │ andmi r0, r0, r4, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r4, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-1248 @ 0xfffffb20 │ │ │ │ andmi r0, r0, sp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #208, 4 │ │ │ │ + rsbeq r8, r8, #176, 4 │ │ │ │ andmi r0, r0, r7, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r4, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r4, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #56, 14 @ 0xe00000 │ │ │ │ + rsbeq r8, r8, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #8, 12 @ 0x800000 │ │ │ │ + rsbeq r2, r8, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #216, 16 @ 0xd80000 │ │ │ │ + rsbeq r2, r8, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #48, 10 @ 0xc000000 │ │ │ │ + rsbeq r2, r8, #16, 10 @ 0x4000000 │ │ │ │ mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #128 @ 0x80 │ │ │ │ andmi r0, r0, sl, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq r2, r8, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r4, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1660880,19 +1660885,19 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ ldrbteq sp, [pc], #-2560 @ 16f9208 <__bss_end__@@Base+0x89c44c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #200, 22 @ 0x32000 │ │ │ │ + rsbeq r1, r8, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #248, 24 @ 0xf800 │ │ │ │ + rsbeq r1, r8, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ ldrbteq sp, [pc], #-2528 @ 16f9234 <__bss_end__@@Base+0x89c478> │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1660904,18 +1660909,14 @@ │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1660944,35 +1660945,35 @@ │ │ │ │ mulmi r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #112, 20 @ 0x70000 │ │ │ │ + rsbeq r1, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, sp, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r4, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #24, 10 @ 0x6000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #144, 22 @ 0x24000 │ │ │ │ + rsbeq r1, r8, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #64, 10 @ 0x10000000 │ │ │ │ + rsbeq sl, r8, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1661016,31 +1661017,35 @@ │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ subsmi r6, r6, #84, 22 @ 0x15000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-824 @ 0xfffffcc8 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [pc], #-2464 @ 16f9434 <__bss_end__@@Base+0x89c678> │ │ │ │ + ldrbteq sp, [pc], #-2464 @ 16f9424 <__bss_end__@@Base+0x89c668> │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ submi r1, pc, #56, 16 @ 0x380000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r8, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq r5, r8, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, pc, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #232, 20 @ 0xe8000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r8, #120, 24 @ 0x7800 │ │ │ │ + rsbeq r5, r8, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r4, r8, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1661144,181 +1661149,217 @@ │ │ │ │ andmi r0, r0, r7, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r4, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #248, 22 @ 0x3e000 │ │ │ │ + rsbeq r4, r8, #216, 22 @ 0x36000 │ │ │ │ mulmi r0, r1, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r8, #144, 4 │ │ │ │ + rsbeq r5, r8, #112, 4 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r4], #40 @ 0x28 │ │ │ │ andmi r0, r0, lr │ │ │ │ rsbmi r3, pc, #156, 8 @ 0x9c000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #56 @ 0x38 │ │ │ │ + rsbeq r1, r8, #0 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #184 @ 0xb8 │ │ │ │ + rsbeq r1, r8, #128 @ 0x80 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3], #384 @ 0x180 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3], #64 @ 0x40 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #48, 26 @ 0xc00 │ │ │ │ + rsbeq r1, r8, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #120, 28 @ 0x780 │ │ │ │ + rsbeq r1, r8, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #176, 28 @ 0xb00 │ │ │ │ + rsbeq r1, r8, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, sp, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #0 │ │ │ │ + rsbeq r1, r8, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r6, r6, #52, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #120, 14 @ 0x1e00000 │ │ │ │ + rsbeq r1, r8, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r6, r6, #56, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #32, 16 @ 0x200000 │ │ │ │ + rsbeq r1, r8, #0, 16 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, sl, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-2616 @ 16f9754 <__bss_end__@@Base+0x89c998> │ │ │ │ + strbteq r4, [pc], #-1640 @ 16f9744 <__bss_end__@@Base+0x89c988> │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r3], #368 @ 0x170 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r9], #2752 @ 0xac0 │ │ │ │ - andmi r0, r0, lr, lsr #1 │ │ │ │ + ldreq fp, [r9], #2928 @ 0xb70 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #144 @ 0x90 │ │ │ │ + rsbeq ip, r8, #112 @ 0x70 │ │ │ │ andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, lr, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ subsmi ip, r1, #128, 6 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #88, 28 @ 0x580 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r1, #40, 24 @ 0x2800 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #40, 16 @ 0x280000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #56, 16 @ 0x380000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [ip], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r2, lsr fp │ │ │ │ submi r6, r0, #104, 4 @ 0x80000006 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-792 @ 0xfffffce8 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r0], #-2096 @ 0xfffff7d0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r5, pc, #80, 14 @ 0x1400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #176 @ 0xb0 │ │ │ │ + rsbeq r3, r8, #144 @ 0x90 │ │ │ │ andmi r0, r0, r8, lsl #3 │ │ │ │ - subsmi r5, r6, #236, 30 @ 0x3b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #72, 16 @ 0x480000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #56, 4 @ 0x80000003 │ │ │ │ + rsbeq r3, r8, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi r5, r6, #240, 30 @ 0x3c0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r0], #-2080 @ 0xfffff7e0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ rsbmi r5, pc, #84, 14 @ 0x1500000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #192, 28 @ 0xc00 │ │ │ │ + rsbeq r2, r8, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0x400001b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #120 @ 0x78 │ │ │ │ + rsbeq r3, r8, #88 @ 0x58 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #112, 4 │ │ │ │ + rsbeq r3, r8, #80, 4 │ │ │ │ andmi r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq r3, r8, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq r3, r8, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [r4], #-3840 @ 0xfffff100 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r8, #184, 24 @ 0xb800 │ │ │ │ + rsbeq r5, r8, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, lr, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r8, #216, 26 @ 0x3600 │ │ │ │ + rsbeq r5, r8, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [r4], #-3848 @ 0xfffff0f8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r1, sl, #220, 12 @ 0xdc00000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #136, 16 @ 0x880000 │ │ │ │ + mulmi r0, sp, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #40, 18 @ 0xa0000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, lr, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #0, 18 │ │ │ │ + andmi r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, lr, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #112, 18 @ 0x1c0000 │ │ │ │ + strhmi r0, [r0], -r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [r4], #-3856 @ 0xfffff0f0 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ rsbmi r1, sl, #224, 12 @ 0xe000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [r4], #-3888 @ 0xfffff0d0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1661327,22 +1661368,26 @@ │ │ │ │ rsbseq r8, sp, #128, 6 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sp, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #112, 20 @ 0x70000 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [r4], #-3896 @ 0xfffff0c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - subsmi r6, r6, #52, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [r4], #-3904 @ 0xfffff0c0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - subsmi r6, r6, #56, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r0], #-2064 @ 0xfffff7f0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r0], #-2104 @ 0xfffff7c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1661351,14 +1661396,18 @@ │ │ │ │ rsbeq ip, r9, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r9, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #160, 22 @ 0x28000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r0], #-2112 @ 0xfffff7c0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [ip], #3888 @ 0xf30 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ @@ -1661371,65 +1661420,129 @@ │ │ │ │ rsbeq r7, sl, #168, 16 @ 0xa80000 │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r7, sl, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r3, sp, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, fp, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #56, 16 @ 0x380000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r3, sp, #192, 22 @ 0x30000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - submi r8, fp, #80, 14 @ 0x1400000 │ │ │ │ + rsbeq r4, sp, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sl, #200, 10 @ 0x32000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ - submi r8, fp, #84, 14 @ 0x1500000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #240, 10 @ 0x3c000000 │ │ │ │ @ instruction: 0x400001b1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r8, fp, #80, 14 @ 0x1400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r8, fp, #84, 14 @ 0x1500000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-3384 @ 0xfffff2c8 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ submi r2, r9, #240, 18 @ 0x3c0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ + rsbeq r4, sp, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, pc, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #0, 14 │ │ │ │ + andmi r0, r0, r1, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #0, 18 │ │ │ │ andmi r0, r0, r2, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0x400001b3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #0, 24 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, r6, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1688 @ 16f9a74 <__bss_end__@@Base+0x89ccb8> │ │ │ │ + strbteq r4, [pc], #-1688 @ 16f9bd4 <__bss_end__@@Base+0x89ce18> │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r0], #-2120 @ 0xfffff7b8 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ + submi r8, fp, #136, 16 @ 0x880000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, sl, lsr #15 │ │ │ │ + submi r8, fp, #140, 16 @ 0x8c0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #80, 8 @ 0x50000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, ip, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, sp, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sp, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, fp, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-3496 @ 0xfffff258 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r0, [ip], #3984 @ 0xf90 │ │ │ │ @@ -1661439,154 +1661552,98 @@ │ │ │ │ rsbeq r8, sl, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #224, 14 @ 0x3800000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #104, 22 @ 0x1a000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #136, 16 @ 0x880000 │ │ │ │ - mulmi r0, sp, r0 │ │ │ │ + rsbeq r6, fp, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - submi r8, fp, #136, 16 @ 0x880000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r1], #2392 @ 0x958 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - submi r8, fp, #140, 16 @ 0x8c0000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #152 @ 0x98 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbeq r6, fp, #112, 12 @ 0x7000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #0, 18 │ │ │ │ - andmi r0, r0, r0, lsr #1 │ │ │ │ + rsbeq r6, fp, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #160, 18 @ 0x280000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq fp, [r1], #2392 @ 0x958 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #2400 @ 0x960 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #112, 18 @ 0x1c0000 │ │ │ │ - strhmi r0, [r0], -r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [ip], #3944 @ 0xf68 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #96, 2 │ │ │ │ + rsbeq r8, r8, #64, 2 │ │ │ │ andmi r0, r0, r7, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, fp, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #152, 4 @ 0x80000009 │ │ │ │ + rsbeq r8, r8, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r9], #2928 @ 0xb70 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, fp, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, fp, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + strteq r3, [sp], #2272 @ 0x8e0 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, fp, #120, 12 @ 0x7800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbeq r4, sp, #80, 24 @ 0x5000 │ │ │ │ + andmi r0, r0, r0, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #112, 20 @ 0x70000 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbeq r5, sp, #48, 14 @ 0xc00000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1624 @ 16f9c14 <__bss_end__@@Base+0x89ce58> │ │ │ │ + strbteq r4, [pc], #-1608 @ 16f9d64 <__bss_end__@@Base+0x89cfa8> │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r1, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, fp, #128, 12 @ 0x8000000 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, fp, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, pc, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0x400007b3 │ │ │ │ rsbmi r1, sl, #100, 16 @ 0x640000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, pc, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ rsbmi r1, sl, #104, 16 @ 0x680000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2272 @ 0x8e0 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ - submi r1, pc, #140, 30 @ 0x230 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r0], #1272 @ 0x4f8 │ │ │ │ - andmi r0, r0, r4, lsl #22 │ │ │ │ - submi r1, pc, #148, 30 @ 0x250 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r1, [r0], #0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r1, pc, #156, 30 @ 0x270 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq ip, [pc], #-480 @ 16f9cc4 <__bss_end__@@Base+0x89cf08> │ │ │ │ - andmi r0, r0, r2, lsl #23 │ │ │ │ - submi r1, pc, #164, 30 @ 0x290 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, fp, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, r2, lsl r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, fp, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ @@ -1661600,24 +1661657,40 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq ip, r1, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #192, 22 @ 0x30000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r3, [r8], #2680 @ 0xa78 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + submi r1, pc, #140, 30 @ 0x230 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [r0], #1272 @ 0x4f8 │ │ │ │ + andmi r0, r0, r4, lsl #22 │ │ │ │ + submi r1, pc, #148, 30 @ 0x250 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r1, [r0], #0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r1, pc, #156, 30 @ 0x270 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq ip, [pc], #-480 @ 16f9e74 <__bss_end__@@Base+0x89d0b8> │ │ │ │ + andmi r0, r0, r2, lsl #23 │ │ │ │ + submi r1, pc, #164, 30 @ 0x290 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, r2, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [fp], #376 @ 0x178 │ │ │ │ @@ -1661627,30 +1661700,14 @@ │ │ │ │ rsbeq r9, sl, #152, 10 @ 0x26000000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r5, [fp], #856 @ 0x358 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - submi r1, pc, #180, 30 @ 0x2d0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, pc, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #0, 26 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ @@ -1661683,18 +1661740,18 @@ │ │ │ │ rsbeq r6, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r5, [fp], #856 @ 0x358 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + submi r1, pc, #180, 30 @ 0x2d0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1661703,114 +1661760,114 @@ │ │ │ │ rsbeq r6, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #0, 14 │ │ │ │ - andmi r0, r0, r1, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [r0], #-136 @ 0xffffff78 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ submi r1, pc, #188, 30 @ 0x2f0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #72, 20 @ 0x48000 │ │ │ │ - @ instruction: 0x400001b3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #0, 24 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #56, 24 @ 0x3800 │ │ │ │ - andmi r0, r0, r6, rrx │ │ │ │ - submi sp, fp, #20, 20 @ 0x14000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, sl │ │ │ │ submi r2, pc, #12 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r8, r8, lsl r2 │ │ │ │ ldreq lr, [r2], #4016 @ 0xfb0 │ │ │ │ submi r2, pc, #20 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ - submi sp, fp, #32, 20 @ 0x20000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, sl, lsr #15 │ │ │ │ - submi sp, fp, #36, 20 @ 0x24000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #80, 8 @ 0x50000000 │ │ │ │ - andgt r0, r0, r6, lsr r0 │ │ │ │ - submi sp, fp, #40, 20 @ 0x28000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, ip, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - submi sp, fp, #44, 20 @ 0x2c000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #72, 24 @ 0x4800 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - submi sp, fp, #48, 20 @ 0x30000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sp, #120, 12 @ 0x7800000 │ │ │ │ - andgt r0, r0, fp, lsr #3 │ │ │ │ - submi sp, fp, #52, 20 @ 0x34000 │ │ │ │ + subsmi r9, r6, #0, 24 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #104, 22 @ 0x1a000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #168, 12 @ 0xa800000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ - submi sp, fp, #56, 20 @ 0x38000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - submi sp, fp, #60, 20 @ 0x3c000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ ldreq lr, [r2], #3872 @ 0xf20 │ │ │ │ submi r2, pc, #28 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ - submi sp, fp, #68, 20 @ 0x44000 │ │ │ │ + submi sp, fp, #24, 20 @ 0x18000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - submi sp, fp, #72, 20 @ 0x48000 │ │ │ │ + andgt r0, r0, r4, lsr r0 │ │ │ │ + submi sp, fp, #28, 20 @ 0x1c000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #128, 16 @ 0x800000 │ │ │ │ - andgt r0, r0, r8 │ │ │ │ - submi sp, fp, #76, 20 @ 0x4c000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + submi sp, fp, #32, 20 @ 0x20000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ ldreq lr, [r2], #3824 @ 0xef0 │ │ │ │ submi r2, pc, #36 @ 0x24 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #120, 16 @ 0x780000 │ │ │ │ + rsbseq ip, fp, #8, 16 @ 0x80000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ ldreq lr, [r2], #3904 @ 0xf40 │ │ │ │ submi r2, pc, #44 @ 0x2c │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + ldreq lr, [r2], #3960 @ 0xf78 │ │ │ │ + submi r2, pc, #52 @ 0x34 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #0, 8 │ │ │ │ + andgt r0, r0, r5, lsr r0 │ │ │ │ + submi sp, fp, #52, 20 @ 0x34000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #136, 16 @ 0x880000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ + subsmi lr, ip, #144 @ 0x90 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r8, r8, lsl r2 │ │ │ │ + ldreq pc, [r2], #168 @ 0xa8 │ │ │ │ + submi r2, pc, #60 @ 0x3c │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #160, 16 @ 0xa00000 │ │ │ │ + andgt r0, r0, fp, lsl #2 │ │ │ │ + submi sp, fp, #64, 20 @ 0x40000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi sp, fp, #68, 20 @ 0x44000 │ │ │ │ + andeq r8, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq ip, fp, #112, 14 @ 0x1c00000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #232, 18 @ 0x3a0000 │ │ │ │ + andgt r0, r0, pc, asr #1 │ │ │ │ + submi sp, fp, #76, 20 @ 0x4c000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi sp, fp, #80, 20 @ 0x50000 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + ldreq pc, [r2], #24 │ │ │ │ + submi r2, pc, #68 @ 0x44 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r3], #400 @ 0x190 │ │ │ │ + andmi r0, r0, r5, asr r2 │ │ │ │ + submi r2, pc, #92 @ 0x5c │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ ldrbeq sp, [lr], #-2032 @ 0xfffff810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ @@ -1661843,30 +1661900,30 @@ │ │ │ │ rsbeq r6, fp, #0, 14 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #0, 14 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - ldreq lr, [r2], #3960 @ 0xf78 │ │ │ │ - submi r2, pc, #52 @ 0x34 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r3], #1000 @ 0x3e8 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + submi r2, pc, #100 @ 0x64 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r6, fp, #0, 14 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + strbteq r4, [pc], #-1592 @ 16fa214 <__bss_end__@@Base+0x89d458> │ │ │ │ + andmi r0, r0, ip │ │ │ │ + submi r2, pc, #108 @ 0x6c │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r8, r8, lsl r2 │ │ │ │ - ldreq pc, [r2], #168 @ 0xa8 │ │ │ │ - submi r2, pc, #60 @ 0x3c │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, ip, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, ip, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1661875,17 +1661932,17 @@ │ │ │ │ rsbeq r5, ip, #48, 2 │ │ │ │ strhmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #200, 6 @ 0x20000003 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #240, 20 @ 0xf0000 │ │ │ │ + andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, ip, #104, 20 @ 0x68000 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, ip, #96, 22 @ 0x18000 │ │ │ │ @@ -1661895,41 +1661952,41 @@ │ │ │ │ rsbeq pc, fp, #128, 2 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, sp, #80, 24 @ 0x5000 │ │ │ │ - andmi r0, r0, r0, ror #21 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #192, 22 @ 0x30000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + ldreq lr, [r2], #4072 @ 0xfe8 │ │ │ │ + submi r2, pc, #116 @ 0x74 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #160, 16 @ 0xa00000 │ │ │ │ - andmi r0, r0, fp, lsl #2 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + ldreq pc, [r2], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #248, 14 @ 0x3e00000 │ │ │ │ @@ -1661940,121 +1661997,121 @@ │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #176, 18 @ 0x2c0000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq r8, sl, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, sl, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #224, 14 @ 0x3800000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sl, #32, 6 @ 0x80000000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi lr, ip, #212, 2 @ 0x35 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, ip, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r7, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #232, 18 @ 0x3a0000 │ │ │ │ - andmi r0, r0, pc, asr #1 │ │ │ │ - submi pc, fp, #128, 10 @ 0x20000000 │ │ │ │ + ldreq sp, [r3], #2424 @ 0x978 │ │ │ │ + strhmi r0, [r0], -r7 │ │ │ │ + subsmi lr, ip, #216, 2 @ 0x36 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq r8, sl, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, r5, lsr r2 │ │ │ │ submi pc, fp, #136, 10 @ 0x22000000 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - ldreq pc, [r2], #24 │ │ │ │ - submi r2, pc, #68 @ 0x44 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r3], #400 @ 0x190 │ │ │ │ - andmi r0, r0, r5, asr r2 │ │ │ │ - submi r2, pc, #92 @ 0x5c │ │ │ │ + rsbeq r8, sl, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi pc, fp, #140, 10 @ 0x23000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r3], #1000 @ 0x3e8 │ │ │ │ + ldreq sp, [r3], #2608 @ 0xa30 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - submi r2, pc, #100 @ 0x64 │ │ │ │ + submi pc, fp, #144, 10 @ 0x24000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1608 @ 16fa354 <__bss_end__@@Base+0x89d598> │ │ │ │ - andmi r0, r0, ip │ │ │ │ - submi r2, pc, #108 @ 0x6c │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r8, sl, #168, 28 @ 0xa80 │ │ │ │ + strdmi r0, [r0], -r6 │ │ │ │ + submi pc, fp, #148, 10 @ 0x25000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #240, 20 @ 0xf0000 │ │ │ │ - andmi r0, r0, lr, asr #1 │ │ │ │ + rsbeq r8, sl, #160, 30 @ 0x280 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #192, 22 @ 0x30000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq r9, sl, #0, 24 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - ldreq lr, [r2], #4072 @ 0xfe8 │ │ │ │ - submi r2, pc, #116 @ 0x74 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - ldreq pc, [r2], #56 @ 0x38 │ │ │ │ + ldreq pc, [r2], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r8, asr #6 │ │ │ │ + ldrbteq r2, [r9], #-632 @ 0xfffffd88 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq lr, [r8], #-3984 @ 0xfffff070 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r9], #-616 @ 0xfffffd98 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #200, 8 @ 0xc8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + submi pc, fp, #136, 16 @ 0x880000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + submi pc, fp, #144, 16 @ 0x900000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi lr, ip, #140 @ 0x8c │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sp, [r3], #2424 @ 0x978 │ │ │ │ - strhmi r0, [r0], -r7 │ │ │ │ - subsmi lr, ip, #144 @ 0x90 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #56, 24 @ 0x3800 │ │ │ │ - andmi r0, r0, r5, lsr r2 │ │ │ │ + rsbeq r9, sl, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, lr, ror #5 │ │ │ │ submi pc, fp, #148, 16 @ 0x940000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #112, 28 @ 0x700 │ │ │ │ + rsbeq r9, sl, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi pc, fp, #152, 16 @ 0x980000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sp, [r3], #2608 @ 0xa30 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + ldrbteq r2, [r9], #-600 @ 0xfffffda8 │ │ │ │ + andmi r0, r0, sl │ │ │ │ submi pc, fp, #156, 16 @ 0x9c0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #168, 28 @ 0xa80 │ │ │ │ - strdmi r0, [r0], -r6 │ │ │ │ - subsmi r9, r6, #0, 24 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #152, 26 @ 0x2600 │ │ │ │ + rsbeq sl, sl, #112 @ 0x70 │ │ │ │ + andmi r0, r0, lr, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #216, 8 @ 0xd8000000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1662092,120 +1662149,120 @@ │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sl, #160, 30 @ 0x280 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #0, 24 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - ldreq pc, [r2], #112 @ 0x70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r9], #-632 @ 0xfffffd88 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [r8], #-3984 @ 0xfffff070 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r9], #-616 @ 0xfffffd98 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, lr, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sl, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r9], #-600 @ 0xfffffda8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #112 @ 0x70 │ │ │ │ - andmi r0, r0, lr, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r9], #-640 @ 0xfffffd80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r9], #-648 @ 0xfffffd78 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - subsmi lr, ip, #212, 2 @ 0x35 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-2928 @ 0xfffff490 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ - subsmi lr, ip, #216, 2 @ 0x36 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [pc], #-4032 @ 16fa5e4 <__bss_end__@@Base+0x89d828> @ │ │ │ │ + ldrbeq pc, [pc], #-4032 @ 16fa614 <__bss_end__@@Base+0x89d858> @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #96 @ 0x60 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, sl, #72, 30 @ 0x120 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #40 @ 0x28 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #112, 18 @ 0x1c0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #232 @ 0xe8 │ │ │ │ + mulmi r0, r2, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-2640 @ 16fa644 <__bss_end__@@Base+0x89d888> │ │ │ │ + strbteq r3, [pc], #-2624 @ 16fa6c4 <__bss_end__@@Base+0x89d908> │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-3024 @ 0xfffff430 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r0, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r3, asr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi ip, r1, #212, 24 @ 0xd400 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi ip, r1, #216, 24 @ 0xd800 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq fp, [r1], #2480 @ 0x9b0 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #184, 8 @ 0xb8000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, sl, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #200, 8 @ 0xc8000000 │ │ │ │ + rsbseq r4, r6, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r4, r6, #192, 14 @ 0x3000000 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, sl, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #128, 10 @ 0x20000000 │ │ │ │ @ instruction: 0x400003b9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #64, 18 @ 0x100000 │ │ │ │ @@ -1662223,38 +1662280,38 @@ │ │ │ │ rsbeq r9, fp, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r1], #2480 @ 0x9b0 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r0, lsl #4 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #200, 8 @ 0xc8000000 │ │ │ │ + ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #168, 10 @ 0x2a000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r9], #-656 @ 0xfffffd70 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #2544 @ 0x9f0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ - subsmi ip, r1, #212, 24 @ 0xd400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #0, 16 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, fp, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #56, 2 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1662263,18 +1662320,18 @@ │ │ │ │ rsbeq r9, fp, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r1], #2552 @ 0x9f8 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - rsbsmi r1, sp, #108 @ 0x6c │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, r2, ror r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r3, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1662287,38 +1662344,38 @@ │ │ │ │ rsbeq r9, fp, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #152, 24 @ 0x9800 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #0, 28 │ │ │ │ + andmi r0, r0, r6, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq fp, [r1], #2552 @ 0x9f8 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + rsbsmi r1, sp, #108 @ 0x6c │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #32, 18 @ 0x80000 │ │ │ │ + rsbseq ip, fp, #176, 16 @ 0xb00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #208, 14 @ 0x3400000 │ │ │ │ - ldrdmi r0, [r0], -sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #0, 14 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1662400,36 +1662457,36 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #112, 18 @ 0x1c0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, r6, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #32, 10 @ 0x8000000 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + rsbseq r4, r6, #224, 24 @ 0xe000 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #232 @ 0xe8 │ │ │ │ - mulmi r0, r2, r3 │ │ │ │ + rsbseq r4, r6, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r4, r6, #40 @ 0x28 │ │ │ │ + andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #136, 24 @ 0x8800 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r6, #144 @ 0x90 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, lr, asr #1 │ │ │ │ + rsbeq sl, sl, #208, 14 @ 0x3400000 │ │ │ │ + ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #72, 30 @ 0x120 │ │ │ │ andmi r2, r0, lr, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #104, 4 @ 0x80000006 │ │ │ │ @@ -1662464,324 +1662521,324 @@ │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #112, 26 @ 0x1c00 │ │ │ │ + rsbeq sl, sl, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r1], #2560 @ 0xa00 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #8, 30 │ │ │ │ + ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r0, lsl #3 │ │ │ │ + rsbseq r3, r6, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq ip, fp, #48, 22 @ 0xc000 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq ip, fp, #56, 22 @ 0xe000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq sl, ip, #32, 4 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, ip, ror #2 │ │ │ │ - subsmi ip, r1, #28, 28 @ 0x1c0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi ip, r1, #32, 28 @ 0x200 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - ldreq r1, [r0], #144 @ 0x90 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, ip, #48, 4 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, ip, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-2632 @ 16fab74 <__bss_end__@@Base+0x89ddb8> │ │ │ │ + rsbeq sl, sl, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #184, 14 @ 0x2e00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, sl, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r3, r6, #224, 22 @ 0x38000 │ │ │ │ + ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r3, r6, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - ldreq r1, [r0], #112 @ 0x70 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ + rsbeq sl, ip, #64, 4 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #200, 8 @ 0xc8000000 │ │ │ │ - ldrdmi r0, [r0], -pc @ │ │ │ │ + rsbseq r4, r6, #184, 30 @ 0x2e0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r4, r6, #192, 30 @ 0x300 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r1, [r0], #56 @ 0x38 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ + rsbeq sl, sl, #136, 24 @ 0x8800 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #32, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r4, r6, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, sl, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #48, 4 │ │ │ │ + rsbseq r4, r6, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, sl, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r4, r6, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, ip, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, ip, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sl, #80 @ 0x50 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, ip, #128, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq sl, ip, #136, 4 @ 0x80000008 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #0, 16 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ + rsbeq sl, ip, #192, 4 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r2, ror r4 │ │ │ │ + rsbseq r5, r6, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #64, 4 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + rsbseq r5, r6, #48, 2 │ │ │ │ + andmi r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #152, 24 @ 0x9800 │ │ │ │ + rsbseq r5, r6, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #0, 28 │ │ │ │ - andmi r0, r0, r6, ror r1 │ │ │ │ + rsbeq sl, ip, #248, 4 @ 0x8000000f │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq sl, ip, #0, 6 │ │ │ │ + andmi r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #8, 18 @ 0x20000 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sl, #80, 30 @ 0x140 │ │ │ │ - andmi r0, r0, r8, asr #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, ip, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sl, #24 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, ip, #224, 6 @ 0x80000003 │ │ │ │ + mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sl, #200, 8 @ 0xc8000000 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, ip, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq sl, ip, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #224, 24 @ 0xe000 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ + rsbeq sl, ip, #216, 8 @ 0xd8000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #128, 4 │ │ │ │ + rsbeq sl, ip, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #136, 4 @ 0x80000008 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq fp, [r1], #2560 @ 0xa00 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #192, 4 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, sl, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #152, 22 @ 0x26000 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, fp, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #40 @ 0x28 │ │ │ │ - andmi r0, r0, r7, rrx │ │ │ │ + rsbseq r3, r6, #0, 16 │ │ │ │ + mulmi r0, r5, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #144 @ 0x90 │ │ │ │ + rsbseq r3, r6, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r5, r6, #208, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #0, 6 │ │ │ │ - andmi r0, r0, r6, lsr #1 │ │ │ │ + rsbseq r3, r6, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r6, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r3, r6, #184, 14 @ 0x2e00000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, sl, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #224, 6 @ 0x80000003 │ │ │ │ - mulmi r0, r0, r0 │ │ │ │ + rsbseq r5, r6, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq sp, r0, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ + rsbseq r8, r4, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, r9, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r8, r4, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #16 │ │ │ │ @ instruction: 0x400006b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #192, 12 @ 0xc000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, ip, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, r4, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq ip, [pc], #-3432 @ 16faea4 <__bss_end__@@Base+0x89e0e8> │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r3, r9, #24, 6 @ 0x60000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq pc, [pc], #2296 @ 16faeb4 <__bss_end__@@Base+0x89e0f8> │ │ │ │ - andmi r0, r0, r9, asr fp │ │ │ │ - submi r3, r9, #32, 6 @ 0x80000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #8, 30 │ │ │ │ - ldrdmi r0, [r0], -r3 │ │ │ │ + rsbseq r5, r6, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #224, 30 @ 0x380 │ │ │ │ + rsbseq r5, r6, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, r3, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r6, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r6, #216, 14 @ 0x3600000 │ │ │ │ + andmi r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #88, 18 @ 0x160000 │ │ │ │ mulmi r0, ip, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r9, fp, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sl, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sl, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #224, 22 @ 0x38000 │ │ │ │ - ldrdmi r0, [r0], -sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #192, 28 @ 0xc00 │ │ │ │ + rsbseq r5, r6, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #184, 30 @ 0x2e0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + ldreq r1, [r0], #144 @ 0x90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r3, [pc], #-2616 @ 16faff4 <__bss_end__@@Base+0x89e238> │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + ldreq r1, [r0], #112 @ 0x70 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r5, r6, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r4, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, r9, lsl r1 │ │ │ │ + rsbseq r5, r6, #168, 12 @ 0xa800000 │ │ │ │ + andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r4, #120, 12 @ 0x7800000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r5, r6, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r1, [r0], #56 @ 0x38 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r9, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, ip, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r4, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r5, r6, #184, 24 @ 0xb800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #72, 14 @ 0x1200000 │ │ │ │ @@ -1662819,18 +1662876,18 @@ │ │ │ │ rsbeq pc, fp, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r5, [pc], #2520 @ 16fb064 <__bss_end__@@Base+0x89e2a8> │ │ │ │ - andmi r0, r0, sp, asr #16 │ │ │ │ - submi r3, r9, #40, 6 @ 0xa0000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r6, #152, 8 @ 0x98000000 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #128, 6 │ │ │ │ @ instruction: 0x400002b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1662872,20 +1662929,20 @@ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, fp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, r6, #192, 24 @ 0xc000 │ │ │ │ + ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sl, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r9, lsl #3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r6, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, ip, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, ip, #72, 14 @ 0x1200000 │ │ │ │ @@ -1662896,24 +1662953,24 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, ip, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sl, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r5, r6, #232, 20 @ 0xe8000 │ │ │ │ + andmi r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r6, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r5, lsl r1 │ │ │ │ + rsbseq r5, r6, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, sl, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, ip, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sl, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, ip, #80, 26 @ 0x1400 │ │ │ │ @@ -1662955,198 +1663012,146 @@ │ │ │ │ rsbeq r3, ip, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, lr, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, ip, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #248 @ 0xf8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, sl, #80, 30 @ 0x140 │ │ │ │ + andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #64, 4 │ │ │ │ strdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, ip, #64, 6 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #48, 2 │ │ │ │ - andmi r0, r0, r4, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [r0], #-2272 @ 0xfffff720 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r5, [r0], #-56 @ 0xffffffc8 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - submi r3, r9, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq fp, sl, #24 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi lr, r1, #116 @ 0x74 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #24, 22 @ 0x6000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #0, 16 │ │ │ │ - mulmi r0, r5, r3 │ │ │ │ + rsbseq r5, r6, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #152, 22 @ 0x26000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r5, r6, #184, 18 @ 0x2e0000 │ │ │ │ + andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #208, 4 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r5, r6, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, r6, ror #4 │ │ │ │ + rsbseq r5, r6, #8, 6 @ 0x20000000 │ │ │ │ + strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #184, 14 @ 0x2e00000 │ │ │ │ + rsbseq r5, r6, #0, 8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [pc], #552 @ 16fb344 <__bss_end__@@Base+0x89e588> │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - submi r3, r9, #56, 6 @ 0xe0000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #176, 18 @ 0x2c0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq fp, sl, #200, 8 @ 0xc8000000 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq ip, [pc], #-3432 @ 16fb404 <__bss_end__@@Base+0x89e648> │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r3, r9, #24, 6 @ 0x60000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq pc, [pc], #2296 @ 16fb414 <__bss_end__@@Base+0x89e658> │ │ │ │ + andmi r0, r0, r9, asr fp │ │ │ │ + submi r3, r9, #32, 6 @ 0x80000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, sl, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #88, 8 @ 0x58000000 │ │ │ │ - andmi r0, r0, r3, lsl #4 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, sl, #40, 12 @ 0x2800000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi lr, r1, #116 @ 0x74 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #72, 26 @ 0x1200 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #216, 14 @ 0x3600000 │ │ │ │ - andmi r0, r0, r4, lsl #3 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r5, [pc], #2520 @ 16fb444 <__bss_end__@@Base+0x89e688> │ │ │ │ + andmi r0, r0, sp, asr #16 │ │ │ │ + submi r3, r9, #40, 6 @ 0xa0000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, sl, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, r9, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, sl, #240, 14 @ 0x3c00000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r4, [r0], #-2272 @ 0xfffff720 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1696 @ 16fb3c4 <__bss_end__@@Base+0x89e608> │ │ │ │ + ldrbteq r5, [r0], #-56 @ 0xffffffc8 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ + submi r3, r9, #48, 6 @ 0xc0000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r6, [pc], #552 @ 16fb494 <__bss_end__@@Base+0x89e6d8> │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + submi r3, r9, #56, 6 @ 0xe0000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r4, [pc], #-1696 @ 16fb4a4 <__bss_end__@@Base+0x89e6e8> │ │ │ │ andmi r0, r0, ip │ │ │ │ submi r3, r9, #64, 6 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ submi sp, ip, #168, 4 @ 0x8000000a │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #8, 28 @ 0x80 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r5, r1, #216, 22 @ 0x36000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #48, 16 @ 0x300000 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #184, 24 @ 0xb800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r6, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #192, 24 @ 0xc000 │ │ │ │ - ldrdmi r0, [r0], -fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #128 @ 0x80 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #232, 20 @ 0xe8000 │ │ │ │ - andmi r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #184, 18 @ 0x2e0000 │ │ │ │ - andmi r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #8, 6 @ 0x20000000 │ │ │ │ - strdmi r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r6, #0, 8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r3, sp, #160, 12 @ 0xa000000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #88, 22 @ 0x16000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #2576 @ 0xa10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ submi r3, r9, #72, 6 @ 0x20000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #2584 @ 0xa18 │ │ │ │ andmi r0, r0, r2 │ │ │ │ @@ -1663164,31 +1663169,31 @@ │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sl, sl, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-560 @ 0xfffffdd0 │ │ │ │ + ldrbeq r5, [lr], #-536 @ 0xfffffde8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r9, #240, 30 @ 0x3c0 │ │ │ │ + rsbeq r8, r9, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, sl, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #32, 2 │ │ │ │ + rsbeq r9, r9, #0, 2 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sl, r6, #116, 10 @ 0x1d000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq r9, r9, #88, 4 @ 0x80000005 │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sl, r6, #120, 10 @ 0x1e000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq r9, r9, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ ldrbteq ip, [pc], #-3592 @ 16fb618 <__bss_end__@@Base+0x89e85c> │ │ │ │ submi r3, r9, #96, 6 @ 0x80000001 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ @@ -1663196,51 +1663201,47 @@ │ │ │ │ ldreq r0, [r0], #1264 @ 0x4f0 │ │ │ │ submi r3, r9, #104, 6 @ 0xa0000001 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ ldreq r0, [r0], #1232 @ 0x4d0 │ │ │ │ andpl r0, r0, r7 │ │ │ │ submi r3, r9, #112, 6 @ 0xc0000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #104, 4 @ 0x80000006 │ │ │ │ + rsbeq r9, r9, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #88, 2 │ │ │ │ + rsbeq r9, r9, #56, 2 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #48, 4 │ │ │ │ + rsbeq r9, r9, #16, 4 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, sl, asr #1 │ │ │ │ - subsmi r3, sp, #160, 12 @ 0xa000000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #136, 26 @ 0x2200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-2584 @ 16fb6b4 <__bss_end__@@Base+0x89e8f8> │ │ │ │ + strbteq r3, [pc], #-2584 @ 16fb6a4 <__bss_end__@@Base+0x89e8e8> │ │ │ │ andmi r0, r0, sl │ │ │ │ submi r3, r9, #120, 6 @ 0xe0000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r0], #1168 @ 0x490 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ submi r3, r9, #128, 6 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - ldrbteq ip, [pc], #-3560 @ 16fb6d4 <__bss_end__@@Base+0x89e918> │ │ │ │ + ldrbteq ip, [pc], #-3560 @ 16fb6c4 <__bss_end__@@Base+0x89e908> │ │ │ │ andpl r0, r0, r7 │ │ │ │ submi r2, pc, #228, 4 @ 0x4000000e │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1663259,22 +1663260,22 @@ │ │ │ │ ldrbteq r9, [lr], #-3432 @ 0xfffff298 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ submi r2, pc, #244, 4 @ 0x4000000f │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ ldrbteq r9, [lr], #-3552 @ 0xfffff220 │ │ │ │ submi r2, pc, #252, 4 @ 0xc000000f │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #248, 30 @ 0x3e0 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, sl, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sp, #0, 10 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ @@ -1663283,34 +1663284,42 @@ │ │ │ │ rsbeq fp, sl, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #0, 24 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #224 @ 0xe0 │ │ │ │ + rsbeq lr, r8, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #216 @ 0xd8 │ │ │ │ + rsbeq lr, r8, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #208, 4 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #224, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1663318,53 +1663327,97 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #192 @ 0xc0 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ - subsmi sl, r6, #116, 10 @ 0x1d000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #240, 4 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ - subsmi sl, r6, #120, 10 @ 0x1e000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ ldrbteq r9, [lr], #-3520 @ 0xfffff240 │ │ │ │ andpl r0, r0, r7 │ │ │ │ submi r2, pc, #4, 6 @ 0x10000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #96, 22 @ 0x18000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1656 @ 16fb854 <__bss_end__@@Base+0x89ea98> │ │ │ │ + strbteq r4, [pc], #-1656 @ 16fb884 <__bss_end__@@Base+0x89eac8> │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ submi r2, pc, #12, 6 @ 0x30000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [lr], #-3488 @ 0xfffff260 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ submi r2, pc, #20, 6 @ 0x50000000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ ldreq r1, [r0], #224 @ 0xe0 │ │ │ │ submi r2, pc, #28, 6 @ 0x70000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq ip, [pc], #-3488 @ 16fb884 <__bss_end__@@Base+0x89eac8> │ │ │ │ + ldrbteq ip, [pc], #-3488 @ 16fb8b4 <__bss_end__@@Base+0x89eaf8> │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ submi r2, pc, #36, 6 @ 0x90000000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - ldrbteq lr, [pc], #-1504 @ 16fb898 <__bss_end__@@Base+0x89eadc> │ │ │ │ + ldrbteq lr, [pc], #-1504 @ 16fb8c8 <__bss_end__@@Base+0x89eb0c> │ │ │ │ submi r2, pc, #44, 6 @ 0xb0000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #24, 24 @ 0x1800 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #8, 12 @ 0x800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #144, 10 @ 0x24000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r0], #-2200 @ 0xfffff768 │ │ │ │ ldrdmi r2, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq r7, r9, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0x40001aba │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, r9, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #80 @ 0x50 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r9, #184, 30 @ 0x2e0 │ │ │ │ + rsbeq r8, r9, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, fp, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1663384,31 +1663437,35 @@ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [r0], #-2680 @ 0xfffff588 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [r8], #2680 @ 0xa78 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + strteq r9, [ip], #2280 @ 0x8e8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r1], #3176 @ 0xc68 │ │ │ │ ldrdmi r1, [r0], -r0 │ │ │ │ - subsmi sl, r6, #188, 12 @ 0xbc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sp], #-448 @ 0xfffffe40 │ │ │ │ andmi r0, r0, r4, ror r1 │ │ │ │ - subsmi sl, r6, #192, 12 @ 0xc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #96, 26 @ 0x1800 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sp], #-824 @ 0xfffffcc8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #16, 4 │ │ │ │ + rsbseq ip, fp, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r5, [r0], #-944 @ 0xfffffc50 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1663420,60 +1663477,60 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ submi r3, r9, #48, 10 @ 0xc000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r1, [sp], #808 @ 0x328 │ │ │ │ andmi r0, r0, lr, asr fp │ │ │ │ submi r3, r9, #56, 10 @ 0xe000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r5, r5, #120, 26 @ 0x1e00 │ │ │ │ + andmi r0, r0, pc, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #192, 6 │ │ │ │ + ldrbeq lr, [pc], #-2184 @ 16fbab4 <__bss_end__@@Base+0x89ecf8> │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r7, #72, 8 @ 0x48000000 │ │ │ │ + mulmi r0, sp, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r7, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sp], #-176 @ 0xffffff50 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [sp], #-392 @ 0xfffffe78 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #208, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #224, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #40, 2 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #24 │ │ │ │ + rsbseq fp, fp, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #64, 4 │ │ │ │ andmi r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #240, 4 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ + rsbseq sp, r0, #160, 4 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r4], #3912 @ 0xf48 │ │ │ │ andmi r0, r0, r6, ror #31 │ │ │ │ submi r3, r9, #64, 10 @ 0x10000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sl, [r4], #3888 @ 0xf30 │ │ │ │ @@ -1663495,69 +1663552,81 @@ │ │ │ │ streq fp, [r4], #32 │ │ │ │ andpl r0, r0, fp │ │ │ │ submi r3, r9, #88, 10 @ 0x16000000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq sl, [r4], #4064 @ 0xfe0 │ │ │ │ submi r3, r9, #96, 10 @ 0x18000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r1, [sp], #3720 @ 0xe88 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - submi r3, r9, #104, 10 @ 0x1a000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #8, 12 @ 0x800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, sl, #112, 10 @ 0x1c000000 │ │ │ │ + andmi r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r5, sl, #24, 12 @ 0x1800000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #144, 10 @ 0x24000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r4, r5, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r1, [sp], #3720 @ 0xe88 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + submi r3, r9, #104, 10 @ 0x1a000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r7, r9, #96, 24 @ 0x6000 │ │ │ │ + strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #104, 4 @ 0x80000006 │ │ │ │ + rsbseq r7, r9, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq sl, [r4], #4040 @ 0xfc8 │ │ │ │ submi r3, r9, #112, 10 @ 0x1c000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sp, [sl], #-3712 @ 0xfffff180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ submi r3, r9, #120, 10 @ 0x1e000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, r9, asr #3 │ │ │ │ + rsbseq r5, r5, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, r9, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #104, 14 @ 0x1a00000 │ │ │ │ + rsbseq ip, r0, #152, 24 @ 0x9800 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, sl, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r5, r5, #80, 20 @ 0x50000 │ │ │ │ + mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #96, 8 @ 0x60000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r5, r5, #232, 20 @ 0xe8000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq r5, r5, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sl, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r5, #224 @ 0xe0 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #160, 6 @ 0x80000002 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #120, 8 @ 0x78000000 │ │ │ │ @@ -1663587,18 +1663656,14 @@ │ │ │ │ ldrbteq sp, [sl], #-3432 @ 0xfffff298 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, sp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [sl], #-3320 @ 0xfffff308 @ │ │ │ │ andmi r0, r0, ip │ │ │ │ @@ -1663615,34 +1663680,18 @@ │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq sl, [r4], #4048 @ 0xfd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r1, [sp], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, pc, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #40, 18 @ 0xa0000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #72, 8 @ 0x48000000 │ │ │ │ - mulmi r0, sp, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #232, 12 @ 0xe800000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #16, 16 @ 0x100000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1663655,130 +1663704,90 @@ │ │ │ │ streq r1, [sp], #3840 @ 0xf00 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r1, [sp], #3776 @ 0xec0 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ rsbmi r2, sl, #40, 6 @ 0xa0000000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #144, 22 @ 0x24000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq ip, fp, #128, 14 @ 0x2000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #16, 22 @ 0x4000 │ │ │ │ andmi r0, r0, sp, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1712 @ 16fbda4 <__bss_end__@@Base+0x89efe8> │ │ │ │ + strbteq r4, [pc], #-1712 @ 16fbe64 <__bss_end__@@Base+0x89f0a8> │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [sl], #-736 @ 0xfffffd20 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [sl], #-1032 @ 0xfffffbf8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #112, 10 @ 0x1c000000 │ │ │ │ - andmi r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r9, [ip], #2280 @ 0x8e8 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #96, 24 @ 0x6000 │ │ │ │ - strhmi r0, [r0], -r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #184, 28 @ 0xb80 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + strteq lr, [ip], #2120 @ 0x848 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #168, 14 @ 0x2a00000 │ │ │ │ + rsbseq ip, fp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r4], #3160 @ 0xc58 │ │ │ │ andmi r1, r0, r7, asr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, r9, ror #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi lr, r1, #232, 18 @ 0x3a0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r4], #3744 @ 0xea0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #80, 20 @ 0x50000 │ │ │ │ - mulmi r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #232, 20 @ 0xe8000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r0, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi lr, r1, #232, 18 @ 0x3a0000 │ │ │ │ + subsmi lr, r1, #236, 18 @ 0x3b0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, ip │ │ │ │ - subsmi lr, r1, #236, 18 @ 0x3b0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #120, 24 @ 0x7800 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - submi sp, ip, #28, 24 @ 0x1c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - submi sp, ip, #32, 24 @ 0x2000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r3, [r2], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r9], #-736 @ 0xfffffd20 │ │ │ │ mulmi r0, r0, r5 │ │ │ │ @@ -1663795,18 +1663804,14 @@ │ │ │ │ rsbeq sp, sl, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r6, [r0], #-1312 @ 0xfffffae0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #32, 8 @ 0x20000000 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1663818,15 +1663823,15 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-656 @ 0xfffffd70 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r9, [r4], #3904 @ 0xf40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sp, ip, #28, 24 @ 0x1c00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-688 @ 0xfffffd50 │ │ │ │ andmi r0, r0, r6, lsl r1 │ │ │ │ submi r8, pc, #124, 4 @ 0xc0000007 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ @@ -1663834,19 +1663839,15 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #0, 6 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi ip, r6, #136, 20 @ 0x88000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #192, 26 @ 0x3000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-456 @ 0xfffffe38 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, sl, #64, 2 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ @@ -1663867,65 +1663868,49 @@ │ │ │ │ rsbeq fp, sl, #120 @ 0x78 │ │ │ │ andmi r0, r0, lr, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-1312 @ 0xfffffae0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #64, 28 @ 0x400 │ │ │ │ + rsbseq r3, r5, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #80, 28 @ 0x500 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r5, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #88, 28 @ 0x580 │ │ │ │ + rsbseq r3, r5, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r9, [r4], #3872 @ 0xf20 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #136, 28 @ 0x880 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #96, 28 @ 0x600 │ │ │ │ - andmi r0, r0, pc, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi sp, ip, #100, 26 @ 0x1900 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r4], #3800 @ 0xed8 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ + submi sp, ip, #104, 26 @ 0x1a00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r5, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #2624 @ 0xa40 │ │ │ │ andmi r1, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ @@ -1663935,37 +1663920,45 @@ │ │ │ │ ldrbteq r2, [r9], #-2232 @ 0xfffff748 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r9], #-2240 @ 0xfffff740 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #0, 22 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #0, 6 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #240, 2 @ 0x3c │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r4, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbeq r6, sp, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, sp, asr #32 │ │ │ │ + rsbeq r5, sp, #64, 28 @ 0x400 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #136, 6 @ 0x20000002 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r5, sp, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, sp, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #200, 28 @ 0xc80 │ │ │ │ strdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #200, 30 @ 0x320 │ │ │ │ @@ -1663976,14 +1663969,18 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, sp, #96, 28 @ 0x600 │ │ │ │ + andmi r0, r0, pc, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #16 │ │ │ │ andmi r0, r0, r5, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1663995,21 +1663992,81 @@ │ │ │ │ rsbeq sp, sl, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r9], #-2248 @ 0xfffff738 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r9], #-2272 @ 0xfffff720 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r4, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #16, 4 │ │ │ │ + andmi r0, r0, sp, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r9], #-2280 @ 0xfffff718 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r1, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, sl, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + subsmi r3, sp, #52, 30 @ 0xd0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + subsmi r3, sp, #56, 30 @ 0xe0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r3, [r0], #-1600 @ 0xfffff9c0 │ │ │ │ + andmi r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r9], #-2288 @ 0xfffff710 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #8, 16 @ 0x80000 │ │ │ │ + andmi r0, r0, pc, asr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #104, 18 @ 0x1a0000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r9], #-2312 @ 0xfffff6f8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #160, 28 @ 0xa00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r9], #-2272 @ 0xfffff720 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq sp, sl, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r4, #232, 30 @ 0x3a0 │ │ │ │ @@ -1664024,15 +1664081,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #248 @ 0xf8 │ │ │ │ + rsbeq r9, sp, #80, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r4, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1664104,19 +1664161,19 @@ │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #32, 14 @ 0x800000 │ │ │ │ + rsbeq r2, pc, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #216, 26 @ 0x3600 │ │ │ │ + rsbseq fp, r0, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #96, 4 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1664124,25 +1664181,25 @@ │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #176, 4 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #48, 14 @ 0xc00000 │ │ │ │ + rsbeq sp, sl, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r9], #-2280 @ 0xfffff718 │ │ │ │ + ldrbteq r2, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #240, 4 │ │ │ │ andmi r0, r0, r4, lsr #1 │ │ │ │ @@ -1664164,165 +1664221,101 @@ │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r1, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strteq r2, [ip], #3072 @ 0xc00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + subsmi pc, r1, #8, 24 @ 0x800 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #96, 22 @ 0x18000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sl, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ + strteq r2, [ip], #2992 @ 0xbb0 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbeq sp, sl, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r3, [r0], #-1600 @ 0xfffff9c0 │ │ │ │ - andmi r0, r0, r6, asr #32 │ │ │ │ + rsbeq sp, sl, #176, 10 @ 0x2c000000 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r9], #-2288 @ 0xfffff710 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + rsbeq sp, sl, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #144, 20 @ 0x90000 │ │ │ │ mulmi r0, pc, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r9, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, pc, asr r1 │ │ │ │ + rsbeq sp, sl, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #208, 6 @ 0x40000003 │ │ │ │ + rsbeq r6, pc, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, sp, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #240, 8 @ 0xf0000000 │ │ │ │ + rsbeq r6, pc, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #80, 20 @ 0x50000 │ │ │ │ + rsbseq fp, r1, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r9], #-2312 @ 0xfffff6f8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sl, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sl, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r9], #-2328 @ 0xfffff6e8 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #96, 20 @ 0x60000 │ │ │ │ - andmi r0, r0, sp, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq lr, [ip], #2120 @ 0x848 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - subsmi pc, r1, #8, 24 @ 0x800 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #144, 26 @ 0x2400 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r2, [ip], #3072 @ 0xc00 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sl, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sl, #176, 10 @ 0x2c000000 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sl, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sl, #208, 18 @ 0x340000 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq ip, [r1], #3120 @ 0xc30 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-1344 @ 0xfffffac0 │ │ │ │ andmi r0, r0, r4, ror r1 │ │ │ │ - subsmi r3, sp, #52, 30 @ 0xd0 │ │ │ │ + subsmi r4, sp, #124 @ 0x7c │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-1720 @ 0xfffff948 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi r3, sp, #56, 30 @ 0xe0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #176, 18 @ 0x2c0000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, sp, #128 @ 0x80 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [sp], #1704 @ 0x6a8 │ │ │ │ ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r1, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, sp, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #2600 @ 0xa28 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r1, [sp], #640 @ 0x280 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #200, 18 @ 0x320000 │ │ │ │ - andmi r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #240, 18 @ 0x3c0000 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1664335,14 +1664328,30 @@ │ │ │ │ streq r8, [r4], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-4024 @ 0xfffff048 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #24, 6 @ 0x60000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1664351,62 +1664360,74 @@ │ │ │ │ ldrbteq r4, [r0], #-888 @ 0xfffffc88 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-4032 @ 0xfffff040 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #56, 6 @ 0xe0000000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-1296 @ 0xfffffaf0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbeq r3, pc, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #96, 24 @ 0x6000 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi r4, sp, #124 @ 0x7c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r8, [r4], #3152 @ 0xc50 │ │ │ │ - subsmi r4, sp, #128 @ 0x80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-1024 @ 0xfffffc00 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-1240 @ 0xfffffb28 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #152, 26 @ 0x2600 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #40, 24 @ 0x2800 │ │ │ │ - andmi r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #224 @ 0xe0 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-576 @ 0xfffffdc0 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #32, 20 @ 0x20000 │ │ │ │ + rsbeq r4, fp, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #192, 2 @ 0x30 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #216, 22 @ 0x36000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r8, [r4], #3120 @ 0xc30 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, sl, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r4, lsl #2 │ │ │ │ @@ -1664416,24 +1664437,60 @@ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-1776 @ 0xfffff910 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #24, 6 @ 0x60000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r2, pc, #136, 20 @ 0x88000 │ │ │ │ + andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r2, pc, #144, 30 @ 0x240 │ │ │ │ + andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #48, 6 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [lr], #-2024 @ 0xfffff818 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [lr], #-2720 @ 0xfffff560 │ │ │ │ + andmi r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, sl, #16 │ │ │ │ + andmi r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, sl, #16, 2 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r8, [r4], #3072 @ 0xc00 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, fp, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r1, [sp], #800 @ 0x320 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, sl, #72, 2 │ │ │ │ + strdmi r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, sl, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [lr], #-2800 @ 0xfffff510 │ │ │ │ + strdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #0, 24 │ │ │ │ @@ -1664456,15 +1664513,15 @@ │ │ │ │ andmi r0, r0, lr, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-2024 @ 0xfffff818 │ │ │ │ + strbteq fp, [lr], #-3048 @ 0xfffff418 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1664500,123 +1664557,127 @@ │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #128, 28 @ 0x800 │ │ │ │ + rsbseq r7, r0, #64 @ 0x40 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-2720 @ 0xfffff560 │ │ │ │ - andmi r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sl, #16 │ │ │ │ - andmi r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sl, #16, 2 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #56, 6 @ 0xe0000000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r8, [r4], #3072 @ 0xc00 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ + rsbseq sp, r5, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #144, 28 @ 0x900 │ │ │ │ - andmi r0, r0, r6, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r1, [sp], #800 @ 0x320 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sl, #72, 2 │ │ │ │ - strdmi r0, [r0], -ip │ │ │ │ + rsbseq sp, r5, #128, 6 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sl, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-2800 @ 0xfffff510 │ │ │ │ - strdmi r0, [r0], -r7 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #176, 22 @ 0x2c000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-3048 @ 0xfffff418 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-840 @ 0xfffffcb8 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r7, r0, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #128, 4 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #128, 6 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq sp, r5, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, fp, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq lr, r5, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #96, 4 │ │ │ │ + andmi r0, r0, r3, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ ldrbteq r6, [r0], #-1120 @ 0xfffffba0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ submi r5, r9, #0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, lr, asr #1 │ │ │ │ + rsbseq ip, r0, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-736 @ 0xfffffd20 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #64, 4 │ │ │ │ - andmi r0, r0, r7, asr r0 │ │ │ │ + rsbseq lr, r5, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #32, 8 @ 0x20000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ ldrbteq r6, [r0], #-1136 @ 0xfffffb90 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #56, 8 @ 0x38000000 │ │ │ │ + ldrdmi r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, r7, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #168, 30 @ 0x2a0 │ │ │ │ + rsbseq fp, fp, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-936 @ 0xfffffc58 │ │ │ │ andmi r0, r0, pc, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1664627,601 +1664688,381 @@ │ │ │ │ ldrbteq r6, [r0], #-1280 @ 0xfffffb00 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r2, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, r4, lsl r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #120, 26 @ 0x1e00 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #24, 12 @ 0x1800000 │ │ │ │ + andmi r0, r0, r3, asr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ ldrbteq r6, [r0], #-1296 @ 0xfffffaf0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sl, #136, 18 @ 0x220000 │ │ │ │ - strdmi r0, [r0], -r2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r5, #0, 22 │ │ │ │ + andmi r0, r0, r2, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #160, 22 @ 0x28000 │ │ │ │ + rsbseq sp, r5, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #184, 22 @ 0x2e000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sl, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r5, r1, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, pc, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq lr, r5, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #128, 6 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, sl, #136, 18 @ 0x220000 │ │ │ │ + strdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #200, 6 @ 0x20000003 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ + rsbseq sp, r5, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, lr, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq sp, r5, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + subsmi sp, r6, #28, 6 @ 0x70000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, sl, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi sp, r6, #32, 6 @ 0x80000000 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r1, [sp], #768 @ 0x300 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #192, 22 @ 0x30000 │ │ │ │ - andmi r0, r0, pc, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r1, [sp], #696 @ 0x2b8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r1, [sp], #3952 @ 0xf70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ andle r0, r0, r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, fp, lsr r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, sl, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #96, 4 │ │ │ │ - andmi r0, r0, r3, lsl #3 │ │ │ │ + rsbseq r4, r8, #16, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #232, 6 @ 0xa0000003 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sl, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r5, r1, #224, 4 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #104, 16 @ 0x680000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #16, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #32, 8 @ 0x20000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #64, 10 @ 0x10000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #144 @ 0x90 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #56, 8 @ 0x38000000 │ │ │ │ - ldrdmi r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, sp, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sp, [sl], #-1128 @ 0xfffffb98 │ │ │ │ andmi r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #240, 4 │ │ │ │ + andmi r0, r0, sp, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sp, [sl], #-1416 @ 0xfffffa78 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r9, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, r4, lsl r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #152, 10 @ 0x26000000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r3, asr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sp, [sl], #-1472 @ 0xfffffa40 │ │ │ │ andmi r0, r0, r3, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r1, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #0, 22 │ │ │ │ - andmi r0, r0, r2, lsl r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #24, 24 @ 0x1800 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r2, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #88 @ 0x58 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, lr, lsr #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r5, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sp, r6, #100, 8 @ 0x64000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sp, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sp, r6, #104, 8 @ 0x68000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [sl], #-2704 @ 0xfffff570 @ │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [sl], #-2824 @ 0xfffff4f8 @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi r6, sp, #92, 28 @ 0x5c0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #160, 22 @ 0x28000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, sp, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-2728 @ 16fd034 <__bss_end__@@Base+0x8a0278> │ │ │ │ + strbteq r4, [pc], #-2728 @ 16fd024 <__bss_end__@@Base+0x8a0268> │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #16, 26 @ 0x400 │ │ │ │ + rsbseq ip, r0, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #128 @ 0x80 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #192, 26 @ 0x3000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq lr, sl, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r2, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #168 @ 0xa8 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r7, lsr #32 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r4, [pc], #-2832 @ 16fd0a4 <__bss_end__@@Base+0x8a02e8> │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r5, r3, #8, 30 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r5, r3, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-2832 @ 16fd0f4 <__bss_end__@@Base+0x8a0338> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r3, #32, 30 @ 0x80 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #176, 28 @ 0xb00 │ │ │ │ + rsbseq fp, fp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [lr], #-3240 @ 0xfffff358 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #216, 12 @ 0xd800000 │ │ │ │ - andmi r0, r0, sl, ror r1 │ │ │ │ - subsmi sp, r6, #28, 6 @ 0x70000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, r7, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi sp, r6, #32, 6 @ 0x80000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sl, [lr], #-3304 @ 0xfffff318 │ │ │ │ - strhmi r0, [r0], -r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sl, [lr], #-3488 @ 0xfffff260 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [lr], #-104 @ 0xffffff98 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [lr], #-160 @ 0xffffff60 │ │ │ │ - strhmi r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - subsmi r6, sp, #92, 28 @ 0x5c0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #208, 26 @ 0x3400 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #184, 10 @ 0x2e000000 │ │ │ │ - ldrdmi r0, [r0], -r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, pc, lsr r0 │ │ │ │ + rsbseq r5, r3, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #144, 8 @ 0x90000000 │ │ │ │ - ldrdmi r0, [r0], -pc @ │ │ │ │ + rsbeq r5, sp, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #112, 10 @ 0x1c000000 │ │ │ │ + rsbeq r6, sp, #128 @ 0x80 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [lr], #-336 @ 0xfffffeb0 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-3896 @ 0xfffff0c8 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #224, 14 @ 0x3800000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r1, ror #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-3960 @ 0xfffff088 │ │ │ │ - strhmi r0, [r0], -r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #48, 24 @ 0x3000 │ │ │ │ - andmi r0, r0, r7, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi sp, r6, #100, 8 @ 0x64000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [lr], #-48 @ 0xffffffd0 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi sp, r6, #104, 8 @ 0x68000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r3, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [r0], #-3672 @ 0xfffff1a8 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-2112 @ 0xfffff7c0 │ │ │ │ - andmi r0, r0, pc, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-2176 @ 0xfffff780 │ │ │ │ - strhmi r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #16, 22 @ 0x4000 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbeq pc, sl, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-2360 @ 0xfffff6c8 │ │ │ │ + rsbeq pc, sl, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, r8, lsl r1 │ │ │ │ + strbteq sl, [lr], #-3304 @ 0xfffff318 │ │ │ │ + strhmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #80, 30 @ 0x140 │ │ │ │ + strbteq sl, [lr], #-3488 @ 0xfffff260 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #24, 22 @ 0x6000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r3, #8, 30 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r3, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r3, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-3520 @ 0xfffff240 │ │ │ │ - andmi r0, r0, sp, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-3648 @ 0xfffff1c0 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, r1, ror r1 │ │ │ │ + rsbseq r3, r4, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #32, 22 @ 0x8000 │ │ │ │ - andmi r0, r0, r5, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #32, 4 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq r3, pc, #184, 18 @ 0x2e0000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r3, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq pc, [sl], #-2880 @ 0xfffff4c0 @ │ │ │ │ - andmi r0, r0, fp, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq pc, [sl], #-3008 @ 0xfffff440 @ │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-3728 @ 0xfffff170 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-3784 @ 0xfffff138 │ │ │ │ - andmi r0, r0, sp, lsr #1 │ │ │ │ + rsbeq r3, pc, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-3960 @ 0xfffff088 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + strbteq sp, [lr], #-104 @ 0xffffff98 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #152 @ 0x98 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + strbteq sp, [lr], #-160 @ 0xffffff60 │ │ │ │ + strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sl, #136, 30 @ 0x220 │ │ │ │ - ldrdmi r0, [r0], -r1 │ │ │ │ + rsbeq pc, sl, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq pc, sl, #184, 10 @ 0x2e000000 │ │ │ │ + ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r3, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - subsmi r0, r2, #124, 10 @ 0x1f000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #200, 18 @ 0x320000 │ │ │ │ + andmi r0, r0, r7, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r3, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - subsmi r0, r2, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r3, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #88, 4 @ 0x80000005 │ │ │ │ - andmi r0, r0, fp, asr #32 │ │ │ │ + rsbeq pc, sl, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r0, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, sl, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #56 @ 0x38 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #48, 4 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #168, 4 @ 0x8000000a │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbeq pc, sl, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #80, 4 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-2872 @ 0xfffff4c8 │ │ │ │ - andmi r0, r0, r5, ror #1 │ │ │ │ - submi r6, r0, #144, 28 @ 0x900 │ │ │ │ + rsbeq pc, sl, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #152, 16 @ 0x980000 │ │ │ │ + ldrdmi r0, [r0], -pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r3, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r9, #112, 10 @ 0x1c000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r5, r1, #120, 10 @ 0x1e000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #184, 6 @ 0xe0000002 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r6, r3, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, sl, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #128, 12 @ 0x8000000 │ │ │ │ @@ -1665230,26 +1665071,26 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ - subsmi r0, r2, #196, 12 @ 0xc400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ - subsmi r0, r2, #200, 12 @ 0xc800000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-3104 @ 0xfffff3e0 │ │ │ │ - andmi r0, r0, r1, ror #2 │ │ │ │ - submi r6, r0, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #200, 6 @ 0x20000003 │ │ │ │ - andmi r0, r0, pc, ror r0 │ │ │ │ + rsbseq r5, r1, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, r3, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sp, [lr], #-336 @ 0xfffffeb0 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #168, 20 @ 0xa8000 │ │ │ │ @@ -1665280,60 +1665121,44 @@ │ │ │ │ andmi r0, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq fp, r1, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-3464 @ 0xfffff278 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + strbteq ip, [lr], #-3896 @ 0xfffff0c8 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, lr, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #168, 6 @ 0xa0000002 │ │ │ │ - strhmi r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r0, r2, #124, 10 @ 0x1f000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, r3, lsl #5 │ │ │ │ + subsmi r0, r2, #128, 10 @ 0x20000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r1, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #144, 16 @ 0x900000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #32, 12 @ 0x2000000 │ │ │ │ @@ -1665352,327 +1665177,331 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r3, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #112, 2 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #248, 16 @ 0xf80000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #0, 18 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #56, 18 @ 0xe0000 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #56 @ 0x38 │ │ │ │ - andmi r0, r0, lr, asr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #120, 2 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #168, 30 @ 0x2a0 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, lr, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #224, 20 @ 0xe0000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #248, 30 @ 0x3e0 │ │ │ │ - andmi r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #32 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, pc, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r3, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #232, 12 @ 0xe800000 │ │ │ │ - andmi r0, r0, r4, ror #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #64, 8 @ 0x40000000 │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r7, #80, 20 @ 0x50000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq fp, r1, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #48, 26 @ 0xc00 │ │ │ │ mulmi r0, r2, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #200, 30 @ 0x320 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #48, 22 @ 0xc000 │ │ │ │ - andmi r0, r0, fp, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #0, 24 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #80, 24 @ 0x5000 │ │ │ │ - andmi r0, r0, sp, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r6, #168, 10 @ 0x2a000000 │ │ │ │ + rsbseq r6, r3, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r6, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #56, 2 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, r5, lsr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r8, #120, 24 @ 0x7800 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r3, #176, 24 @ 0xb000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq fp, r1, #240, 26 @ 0x3c00 │ │ │ │ + andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r0, asr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r0, r2, #196, 12 @ 0xc400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r0, r2, #200, 12 @ 0xc800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #72, 2 │ │ │ │ - andmi r0, r0, r7, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-408 @ 0xfffffe68 │ │ │ │ - andmi r0, r0, r9, asr r0 │ │ │ │ + rsbeq pc, sl, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, r1, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #184, 26 @ 0x2e00 │ │ │ │ strhmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r2, [ip], #2992 @ 0xbb0 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq pc, sl, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #200, 24 @ 0xc800 │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #200, 4 @ 0x8000000c │ │ │ │ - mulmi r0, ip, r3 │ │ │ │ + strbteq ip, [lr], #-3960 @ 0xfffff088 │ │ │ │ + strhmi r0, [r0], -r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r9, #112, 10 @ 0x1c000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #192, 14 @ 0x3000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq pc, sl, #48, 24 @ 0x3000 │ │ │ │ + andmi r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r1], #2608 @ 0xa30 │ │ │ │ + rsbeq pc, sl, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #152, 16 @ 0x980000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-504 @ 0xfffffe08 │ │ │ │ - strdmi r0, [r0], -r2 │ │ │ │ + strbteq sp, [lr], #-48 @ 0xffffffd0 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r3, pc, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #176, 28 @ 0xb00 │ │ │ │ strhmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #208 @ 0xd0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #128, 28 @ 0x800 │ │ │ │ andmi r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r9, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, sl, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - subsmi r2, r2, #212, 20 @ 0xd4000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #176, 28 @ 0xb00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #232, 2 @ 0x3a │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #224, 4 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #104, 2 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #192, 14 @ 0x3000000 │ │ │ │ - strdmi r0, [r0], -sl │ │ │ │ + ldrbteq r4, [r0], #-3672 @ 0xfffff1a8 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #192, 18 @ 0x300000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + strbteq fp, [lr], #-2112 @ 0xfffff7c0 │ │ │ │ + andmi r0, r0, pc, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #40, 18 @ 0xa0000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #248, 16 @ 0xf80000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #0, 18 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #56, 18 @ 0xe0000 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #120, 2 │ │ │ │ + strhmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-752 @ 0xfffffd10 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + strbteq fp, [lr], #-2176 @ 0xfffff780 │ │ │ │ + strhmi r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r7, #56 @ 0x38 │ │ │ │ + andmi r0, r0, lr, asr r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r7, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #168, 30 @ 0x2a0 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, lr, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #248, 30 @ 0x3e0 │ │ │ │ + andmi r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r7, #32 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [sl], #-1648 @ 0xfffff990 │ │ │ │ - andmi r0, r0, fp, ror r0 │ │ │ │ + rsbeq pc, sl, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r6, r7, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r4, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #16 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r6, r7, #80, 20 @ 0x50000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [sl], #-1776 @ 0xfffff910 │ │ │ │ + rsbeq pc, sl, #16, 22 @ 0x4000 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, sl, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #48, 22 @ 0xc000 │ │ │ │ + andmi r0, r0, fp, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #0, 24 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r0], #-3720 @ 0xfffff178 │ │ │ │ - andmi r0, r0, sp, asr r0 │ │ │ │ + rsbeq pc, sl, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #80, 24 @ 0x5000 │ │ │ │ + andmi r0, r0, sp, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r8, #80, 16 @ 0x500000 │ │ │ │ + andmi r0, r0, r5, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r8, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, r8, ror r0 │ │ │ │ + rsbseq ip, r1, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #152, 8 @ 0x98000000 │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r0], #-3816 @ 0xfffff118 │ │ │ │ + strbteq fp, [lr], #-2360 @ 0xfffff6c8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1665684,38 +1665513,50 @@ │ │ │ │ strhmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq pc, sl, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #160, 12 @ 0xa000000 │ │ │ │ - ldrdmi r0, [r0], -r7 │ │ │ │ + rsbeq pc, sl, #80, 30 @ 0x140 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r0, [fp], #-3520 @ 0xfffff240 │ │ │ │ + andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #24, 12 @ 0x1800000 │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq sp, r7, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r6, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r6, #176, 10 @ 0x2c000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1665728,231 +1665569,391 @@ │ │ │ │ andmi r0, r0, r7, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r3, #136 @ 0x88 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ + ldrbteq r0, [fp], #-3648 @ 0xfffff1c0 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #0, 16 │ │ │ │ - andmi r0, r0, pc, asr #32 │ │ │ │ + rsbseq sp, r1, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r7, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, r1, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #32, 4 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq pc, [sl], #-2880 @ 0xfffff4c0 @ │ │ │ │ + andmi r0, r0, fp, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq pc, [sl], #-3008 @ 0xfffff440 @ │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi r2, r2, #212, 20 @ 0xd4000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #128, 24 @ 0x8000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [fp], #-3728 @ 0xfffff170 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [fp], #-3784 @ 0xfffff138 │ │ │ │ + andmi r0, r0, sp, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [fp], #-3960 @ 0xfffff088 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #152 @ 0x98 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, sl, #136, 30 @ 0x220 │ │ │ │ + ldrdmi r0, [r0], -r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #88, 4 @ 0x80000005 │ │ │ │ + andmi r0, r0, fp, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #168, 4 @ 0x8000000a │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [fp], #-2872 @ 0xfffff4c8 │ │ │ │ + andmi r0, r0, r5, ror #1 │ │ │ │ + submi r6, r0, #144, 28 @ 0x900 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [fp], #-3104 @ 0xfffff3e0 │ │ │ │ + andmi r0, r0, r1, ror #2 │ │ │ │ + submi r6, r0, #148, 28 @ 0x940 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, sl, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [fp], #-3464 @ 0xfffff278 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq ip, [lr], #-408 @ 0xfffffe68 │ │ │ │ + andmi r0, r0, r9, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [pc], #2952 @ 16fdca4 <__bss_end__@@Base+0x8a0ee8> │ │ │ │ + andmi r0, r0, r9, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #200, 4 @ 0x8000000c │ │ │ │ + mulmi r0, ip, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #104, 12 @ 0x6800000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi r4, r7, #116, 8 @ 0x74000000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #16, 22 @ 0x4000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq fp, [r1], #2608 @ 0xa30 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq ip, [lr], #-504 @ 0xfffffe08 │ │ │ │ + strdmi r0, [r0], -r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #192, 14 @ 0x3000000 │ │ │ │ + strdmi r0, [r0], -sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq ip, [lr], #-752 @ 0xfffffd10 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq sp, [sl], #-1648 @ 0xfffff990 │ │ │ │ + andmi r0, r0, fp, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq sp, [sl], #-1776 @ 0xfffff910 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r0], #-3720 @ 0xfffff178 │ │ │ │ + andmi r0, r0, sp, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r0], #-3816 @ 0xfffff118 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #176, 14 @ 0x2c00000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #8, 2 │ │ │ │ + andmi r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #160, 12 @ 0xa000000 │ │ │ │ + ldrdmi r0, [r0], -r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #72, 4 @ 0x80000004 │ │ │ │ + rsbeq r7, r8, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1720 @ 16fde14 <__bss_end__@@Base+0x8a1058> │ │ │ │ + strbteq r4, [pc], #-1720 @ 16fddf4 <__bss_end__@@Base+0x8a1038> │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1816 @ 16fde24 <__bss_end__@@Base+0x8a1068> │ │ │ │ + strbteq r4, [pc], #-1816 @ 16fde04 <__bss_end__@@Base+0x8a1048> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [lr], #-1304 @ 0xfffffae8 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [lr], #-1504 @ 0xfffffa20 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r1], #2616 @ 0xa38 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-2712 @ 0xfffff568 │ │ │ │ andmi r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #104, 4 @ 0x80000006 │ │ │ │ + rsbeq r7, r8, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, fp, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #216, 10 @ 0x36000000 │ │ │ │ + rsbeq r7, r8, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #56 @ 0x38 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-2816 @ 0xfffff500 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ subsmi r7, r6, #124, 14 @ 0x1f00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-2656 @ 0xfffff5a0 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ subsmi r7, r6, #128, 14 @ 0x2000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #2992 @ 16fdec4 <__bss_end__@@Base+0x8a1108> │ │ │ │ - andmi r0, r0, r9, ror r1 │ │ │ │ + ldreq r0, [pc], #3336 @ 16fdea4 <__bss_end__@@Base+0x8a10e8> │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ rsbmi r6, pc, #60, 20 @ 0x3c000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #192, 20 @ 0xc0000 │ │ │ │ + andmi r0, r0, pc, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [r8], #168 @ 0xa8 │ │ │ │ andmi r0, r0, lr, ror #21 │ │ │ │ rsbmi r6, pc, #64, 20 @ 0x40000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r3, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #3376 @ 16fdf14 <__bss_end__@@Base+0x8a1158> │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + ldreq r7, [pc], #1232 @ 16fdef4 <__bss_end__@@Base+0x8a1138> │ │ │ │ + ldrdmi r0, [r0], -sl │ │ │ │ submi r7, r0, #64 @ 0x40 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-1568 @ 0xfffff9e0 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ submi r7, r0, #68 @ 0x44 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-96 @ 0xffffffa0 │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-352 @ 0xfffffea0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi r4, r7, #116, 8 @ 0x74000000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #64, 26 @ 0x1000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #200 @ 0xc8 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, sl, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #8, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1344 @ 0xfffffac0 │ │ │ │ + rsbeq r1, r8, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #16, 2 │ │ │ │ + rsbeq r1, r8, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r3, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #40, 4 @ 0x80000002 │ │ │ │ + rsbeq r1, r8, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-2712 @ 0xfffff568 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ rsbsmi r8, r4, #20, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #0, 24 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r7, [pc], #1272 @ 16fdff4 <__bss_end__@@Base+0x8a1238> │ │ │ │ - ldrdmi r0, [r0], -sl │ │ │ │ + ldreq r5, [sl], #2448 @ 0x990 │ │ │ │ + andmi r0, r0, sp, ror #1 │ │ │ │ rsbsmi r8, r4, #24, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #24, 2 │ │ │ │ + andmi r0, r0, r3, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r1, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #160, 6 @ 0x80000002 │ │ │ │ - andmi r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r5, [sl], #2448 @ 0x990 │ │ │ │ - andmi r0, r0, sp, ror #1 │ │ │ │ + ldreq r5, [sl], #2688 @ 0xa80 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-2784 @ 0xfffff520 │ │ │ │ andmi r0, r0, r6, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-3160 @ 0xfffff3a8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r5, [sl], #2688 @ 0xa80 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + ldreq fp, [r9], #456 @ 0x1c8 │ │ │ │ + ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #176, 10 @ 0x2c000000 │ │ │ │ + rsbeq r4, fp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #8, 24 @ 0x800 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #224, 24 @ 0xe000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #112, 16 @ 0x700000 │ │ │ │ + rsbeq sl, r9, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #144, 16 @ 0x900000 │ │ │ │ + rsbeq sl, r9, #128, 16 @ 0x800000 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #80, 8 @ 0x50000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #88, 8 @ 0x58000000 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #136, 18 @ 0x220000 │ │ │ │ + rsbeq sl, r9, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r9], #456 @ 0x1c8 │ │ │ │ - ldrdmi r0, [r0], -sl │ │ │ │ + strteq r1, [ip], #1016 @ 0x3f8 │ │ │ │ + @ instruction: 0x400008b5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [r8], #2968 @ 0xb98 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #96, 10 @ 0x18000000 │ │ │ │ + andmi r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #8, 30 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #232, 20 @ 0xe8000 │ │ │ │ + rsbeq sl, r9, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #104, 24 @ 0x6800 │ │ │ │ + rsbeq sl, r9, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r4], #-1376 @ 0xfffffaa0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1665967,62 +1665968,118 @@ │ │ │ │ ldrbteq r1, [r4], #-1384 @ 0xfffffa98 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [r4], #-1392 @ 0xfffffa90 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #64, 12 @ 0x4000000 │ │ │ │ - andmi r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #216, 20 @ 0xd8000 │ │ │ │ + rsbeq sl, r9, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #192, 18 @ 0x300000 │ │ │ │ + rsbeq sl, r9, #176, 18 @ 0x2c0000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #32, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #160, 20 @ 0xa0000 │ │ │ │ + rsbeq sl, r9, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #208, 22 @ 0x34000 │ │ │ │ + rsbeq r8, r8, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r1, [ip], #1016 @ 0x3f8 │ │ │ │ - @ instruction: 0x400008b5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #160, 4 │ │ │ │ + strteq r1, [ip], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r8, r8, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #48, 28 @ 0x300 │ │ │ │ + rsbeq r8, r8, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r3, [r8], #56 @ 0x38 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, lr, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq ip, [lr], #-2696 @ 0xfffff578 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq ip, [lr], #-2424 @ 0xfffff688 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ + rsbmi r6, pc, #236, 22 @ 0x3b000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [r4], #-1400 @ 0xfffffa88 │ │ │ │ + andmi r0, r0, lr, asr #32 │ │ │ │ + rsbmi r6, pc, #240, 22 @ 0x3c000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq ip, [lr], #-2640 @ 0xfffff5b0 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, lr, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, fp, #160, 30 @ 0x280 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + addseq r0, r4, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [sl], #-1912 @ 0xfffff888 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq lr, [pc], #-136 @ 16fe2f4 <__bss_end__@@Base+0x8a1538> │ │ │ │ + andmi r0, r0, pc, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + addseq r0, r4, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r1, [ip], #3304 @ 0xce8 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #8, 30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r6, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1666076,137 +1666133,73 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r6, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #120, 16 @ 0x780000 │ │ │ │ + rsbseq ip, r0, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #128, 16 @ 0x800000 │ │ │ │ + rsbseq ip, r0, #184, 16 @ 0xb80000 │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-2696 @ 0xfffff578 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-2424 @ 0xfffff688 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ - rsbmi r6, pc, #236, 22 @ 0x3b000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [r4], #-1400 @ 0xfffffa88 │ │ │ │ - andmi r0, r0, lr, asr #32 │ │ │ │ - rsbmi r6, pc, #240, 22 @ 0x3c000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-2640 @ 0xfffff5b0 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, lr, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, fp, #160, 30 @ 0x280 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [sl], #-1912 @ 0xfffff888 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #88, 4 @ 0x80000005 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [pc], #-136 @ 16fe434 <__bss_end__@@Base+0x8a1678> │ │ │ │ - andmi r0, r0, pc, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r1, [ip], #3248 @ 0xcb0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r2, [sp], #-320 @ 0xfffffec0 │ │ │ │ andmi r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [pc], #-2128 @ 16fe474 <__bss_end__@@Base+0x8a16b8> │ │ │ │ + ldrbeq lr, [pc], #-2128 @ 16fe444 <__bss_end__@@Base+0x8a1688> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-1944 @ 0xfffff868 │ │ │ │ andmi r0, r0, r0, asr r1 │ │ │ │ subsmi r7, r6, #44, 18 @ 0xb0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-2280 @ 0xfffff718 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ subsmi r7, r6, #48, 18 @ 0xc0000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r1, [ip], #3304 @ 0xce8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + ldreq fp, [r9], #936 @ 0x3a8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ rsbsmi r8, r4, #200, 4 @ 0x8000000c │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #3360 @ 0xd20 │ │ │ │ andmi r0, r0, r0, lsl sp │ │ │ │ rsbsmi r1, sp, #148, 24 @ 0x9400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #232, 10 @ 0x3a000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #248, 10 @ 0x3e000000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [pc], #-2112 @ 16fe4f4 <__bss_end__@@Base+0x8a1738> │ │ │ │ + ldrbeq lr, [pc], #-2112 @ 16fe494 <__bss_end__@@Base+0x8a16d8> │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ addseq r0, r4, #0, 4 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [pc], #-2056 @ 16fe514 <__bss_end__@@Base+0x8a1758> │ │ │ │ + ldrbeq lr, [pc], #-2056 @ 16fe4b4 <__bss_end__@@Base+0x8a16f8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r0, fp, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #160, 4 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #176, 4 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #0 │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1666215,29 +1666208,21 @@ │ │ │ │ ldrbteq r2, [sl], #-2632 @ 0xfffff5b8 │ │ │ │ andmi r0, r0, r9, ror r1 │ │ │ │ rsbsmi r1, sp, #152, 24 @ 0x9800 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #48, 2 │ │ │ │ andmi r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #192, 26 @ 0x3000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #0, 8 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #16, 8 @ 0x10000000 │ │ │ │ - andmi r0, r0, r5, lsr #32 │ │ │ │ + rsbseq ip, r0, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-3016 @ 0xfffff438 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ @@ -1666247,42 +1666232,46 @@ │ │ │ │ strbteq r7, [r3], #-4016 @ 0xfffff050 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r7, [r3], #-4000 @ 0xfffff060 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #224, 4 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r7, sp, #240, 12 @ 0xf000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #0, 8 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r7, sp, #244, 12 @ 0xf400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r9, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #48 @ 0x30 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r7, [r3], #-3984 @ 0xfffff070 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, lr, ror #2 │ │ │ │ @@ -1666291,102 +1666280,106 @@ │ │ │ │ rsbeq r1, fp, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r7, [r3], #-4024 @ 0xfffff048 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r7, [r3], #-4032 @ 0xfffff040 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r2], #2608 @ 0xa30 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #64 @ 0x40 │ │ │ │ - mulmi r0, fp, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r1], #1392 @ 0x570 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r9], #936 @ 0x3a8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + ldreq fp, [r9], #2544 @ 0x9f0 │ │ │ │ + mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r4], #1160 @ 0x488 │ │ │ │ andmi r0, r0, r6, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r7, [r3], #-4040 @ 0xfffff038 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r1, #0, 28 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #0, 16 │ │ │ │ mulmi r0, lr, r0 │ │ │ │ - subsmi r7, sp, #240, 12 @ 0xf000000 │ │ │ │ + subsmi r7, sp, #56, 16 @ 0x380000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi r7, sp, #244, 12 @ 0xf400000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r7, sp, #60, 16 @ 0x3c0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-2616 @ 0xfffff5c8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq sp, [pc], #-3376 @ 16fe794 <__bss_end__@@Base+0x8a19d8> │ │ │ │ + ldrbeq sp, [pc], #-3376 @ 16fe774 <__bss_end__@@Base+0x8a19b8> │ │ │ │ andmi r0, r0, r5, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ addseq r0, r4, #112, 2 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r1, #16, 28 @ 0x100 │ │ │ │ + mulmi r0, fp, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r7], #-3416 @ 0xfffff2a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, lr, #144, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, r1, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, lr, #128, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #8, 18 @ 0x20000 │ │ │ │ mulmi r0, r1, r0 │ │ │ │ @@ -1666395,617 +1666388,445 @@ │ │ │ │ rsbeq r1, fp, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, lr, #112, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #184, 24 @ 0xb800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #0, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sp, #104, 24 @ 0x6800 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, lr, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, lr, #160, 4 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r7], #-3400 @ 0xfffff2b8 │ │ │ │ andmi r0, r0, r9 │ │ │ │ rsbmi r7, pc, #56, 6 @ 0xe0000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r7], #-3384 @ 0xfffff2c8 │ │ │ │ andmi r0, r0, sl │ │ │ │ rsbmi r7, pc, #80, 6 @ 0x40000001 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #0, 26 │ │ │ │ + andmi r0, r0, r1, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r7], #-3424 @ 0xfffff2a0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r7, pc, #104, 6 @ 0xa0000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r7], #-3432 @ 0xfffff298 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, lr, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ - subsmi r7, sp, #56, 16 @ 0x380000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-2336 @ 0xfffff6e0 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ - subsmi r7, sp, #60, 16 @ 0x3c0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-2560 @ 0xfffff600 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-1888 @ 0xfffff8a0 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r4], #4048 @ 0xfd0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r7], #-3440 @ 0xfffff290 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ rsbmi r7, pc, #56, 8 @ 0x38000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ + rsbeq r7, sp, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r0, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + subsmi r3, r2, #72, 8 @ 0x48000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + subsmi r3, r2, #76, 8 @ 0x4c000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, sp, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r8, [r4], #88 @ 0x58 │ │ │ │ rsbmi r7, pc, #64, 8 @ 0x40000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-24 @ 0xffffffe8 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ rsbmi r7, pc, #72, 8 @ 0x48000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r8, [r4], #56 @ 0x38 │ │ │ │ andpl r0, r0, r7 │ │ │ │ rsbsmi r8, r4, #36, 20 @ 0x24000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-3072 @ 0xfffff400 │ │ │ │ andmi r0, r0, r8, lsl #2 │ │ │ │ rsbsmi r1, sp, #68, 28 @ 0x440 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-3336 @ 0xfffff2f8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbsmi r1, sp, #72, 28 @ 0x480 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #232, 18 @ 0x3a0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r4], #8 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ rsbsmi r8, r4, #132, 20 @ 0x84000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - subsmi r3, r2, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq r7, sp, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #96, 22 @ 0x18000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - subsmi r3, r2, #76, 8 @ 0x4c000000 │ │ │ │ + rsbeq r7, sp, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #104, 22 @ 0x1a000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbeq r7, sp, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #40, 24 @ 0x2800 │ │ │ │ + strdmi r0, [r0], -pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #40, 26 @ 0xa00 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq ip, r1, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #16, 22 @ 0x4000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r7, sp, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #176, 28 @ 0xb00 │ │ │ │ + ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + subsmi r3, r2, #144, 10 @ 0x24000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #216, 18 @ 0x360000 │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, r7, #232, 26 @ 0x3a00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, r7, #236, 26 @ 0x3b00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [sp], #-528 @ 0xfffffdf0 │ │ │ │ andmi r0, r0, r4, ror #3 │ │ │ │ rsbsmi r8, r4, #140, 20 @ 0x8c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #112, 22 @ 0x1c000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ + rsbseq ip, r1, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #112, 26 @ 0x1c00 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #72, 28 @ 0x480 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #56, 2 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-3664 @ 0xfffff1b0 │ │ │ │ andmi r0, r0, pc, ror #2 │ │ │ │ rsbsmi r8, r4, #148, 20 @ 0x94000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-4032 @ 0xfffff040 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbsmi r8, r4, #156, 20 @ 0x9c000 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r3, [r8], #3096 @ 0xc18 │ │ │ │ rsbsmi r8, r4, #164, 20 @ 0xa4000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [sp], #-1016 @ 0xfffffc08 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbsmi r8, r4, #172, 20 @ 0xac000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r3, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r3, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r3, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r3, [r8], #3064 @ 0xbf8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ rsbsmi r8, r4, #180, 20 @ 0xb4000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #160, 20 @ 0xa0000 │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #184, 24 @ 0xb800 │ │ │ │ + andmi r0, r0, lr, asr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r1, fp, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r3, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #128, 18 @ 0x200000 │ │ │ │ + andmi r0, r0, fp, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [r8], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ rsbsmi r8, r4, #188, 20 @ 0xbc000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r4], #2224 @ 0x8b0 │ │ │ │ andmi r0, r0, r8, asr #22 │ │ │ │ rsbsmi r8, r4, #196, 20 @ 0xc4000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, r0, lsl #2 │ │ │ │ - subsmi r3, r2, #144, 10 @ 0x24000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi r3, r2, #148, 10 @ 0x25000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, sp, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-3656 @ 0xfffff1b8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ rsbsmi r8, r4, #204, 20 @ 0xcc000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, pc, #0, 30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbsmi r8, r4, #212, 20 @ 0xd4000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, fp, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, pc, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ rsbsmi r8, r4, #220, 20 @ 0xdc000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, pc, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, sl │ │ │ │ rsbsmi r8, r4, #228, 20 @ 0xe4000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, pc, #8, 30 │ │ │ │ andmi r0, r0, r5 │ │ │ │ rsbsmi r8, r4, #236, 20 @ 0xec000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, pc, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r1 │ │ │ │ rsbsmi r8, r4, #244, 20 @ 0xf4000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [sl], #-3392 @ 0xfffff2c0 │ │ │ │ + andmi r0, r0, lr, asr #1 │ │ │ │ + rsbsmi r8, r4, #252, 20 @ 0xfc000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r3, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r3, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r3, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r0, r4, #216, 10 @ 0x36000000 │ │ │ │ + andmi r0, r0, sl, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #224 @ 0xe0 │ │ │ │ + rsbeq r6, sp, #248 @ 0xf8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #192, 20 @ 0xc0000 │ │ │ │ - strdmi r0, [r0], -pc @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r3, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #192, 22 @ 0x30000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #40, 26 @ 0xa00 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #72, 26 @ 0x1200 │ │ │ │ - ldrdmi r0, [r0], -r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #32, 28 @ 0x200 │ │ │ │ + rsbseq r0, r4, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [sl], #-3392 @ 0xfffff2c0 │ │ │ │ - andmi r0, r0, lr, asr #1 │ │ │ │ - rsbsmi r8, r4, #252, 20 @ 0xfc000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-3600 @ 0xfffff1f0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbsmi r8, r4, #4, 22 @ 0x1000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-4088 @ 0xfffff008 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ rsbsmi r8, r4, #12, 22 @ 0x3000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r7, sp, #224, 30 @ 0x380 │ │ │ │ + @ instruction: 0x400001b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #8, 24 @ 0x800 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ + rsbeq r8, sp, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, r1, asr #32 │ │ │ │ + rsbeq r8, sp, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, sl, asr #2 │ │ │ │ + rsbseq ip, r0, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #40, 14 @ 0xa00000 │ │ │ │ + rsbeq r8, sp, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #224, 24 @ 0xe000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq sp, r3, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq sp, r3, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r3], #-8 │ │ │ │ andmi r0, r0, r5, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sp, #88, 24 @ 0x5800 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r1, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r3], #-1408 @ 0xfffffa80 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ addseq r0, r4, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r4], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbsmi r8, r4, #20, 22 @ 0x5000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, lr, asr #32 │ │ │ │ - rsbsmi r8, r4, #28, 22 @ 0x7000 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r7, [r4], #1152 @ 0x480 │ │ │ │ - rsbsmi r8, r4, #36, 22 @ 0x9000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #88, 10 @ 0x16000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #240, 26 @ 0x3c00 │ │ │ │ - andmi r0, r0, lr, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r3, [sl], #-24 @ 0xffffffe8 │ │ │ │ - andmi r0, r0, r4, lsl r1 │ │ │ │ - rsbsmi r8, r4, #44, 22 @ 0xb000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r3, [sl], #-304 @ 0xfffffed0 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbsmi r8, r4, #52, 22 @ 0xd000 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r7, [r4], #1120 @ 0x460 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - rsbsmi r8, r4, #60, 22 @ 0xf000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [r4], #1072 @ 0x430 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ - rsbsmi r8, r4, #68, 22 @ 0x11000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [sl], #-4016 @ 0xfffff050 │ │ │ │ - andmi r0, r0, r2, ror r1 │ │ │ │ - rsbsmi r8, r4, #76, 22 @ 0x13000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #104, 10 @ 0x1a000000 │ │ │ │ - andmi r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq lr, [sl], #-296 @ 0xfffffed8 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbsmi r8, r4, #80, 22 @ 0x14000 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq fp, [r4], #24 │ │ │ │ - rsbsmi r8, r4, #88, 22 @ 0x16000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r3], #-1480 @ 0xfffffa38 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - rsbmi r3, sl, #176 @ 0xb0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r3], #-1488 @ 0xfffffa30 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r3], #-1496 @ 0xfffffa28 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r1, [r4], #4088 @ 0xff8 │ │ │ │ - strdmi r0, [r0], -r7 │ │ │ │ - rsbsmi r8, r4, #96, 22 @ 0x18000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r2, [r4], #752 @ 0x2f0 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - rsbsmi r8, r4, #104, 22 @ 0x1a000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #216, 26 @ 0x3600 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #136, 28 @ 0x880 │ │ │ │ - @ instruction: 0x400001b3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #0, 14 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #136 @ 0x88 │ │ │ │ - andmi r0, r0, r6, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r2, [r8], #4072 @ 0xfe8 │ │ │ │ - rsbsmi r8, r4, #112, 22 @ 0x1c000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #0, 22 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r3], #-1528 @ 0xfffffa08 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r3], #-1536 @ 0xfffffa00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - subsmi r4, r7, #48, 30 @ 0xc0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #16, 14 @ 0x400000 │ │ │ │ - andmi r0, r0, lr, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r3], #-1544 @ 0xfffff9f8 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - subsmi r4, r7, #52, 30 @ 0xd0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #184, 16 @ 0xb80000 │ │ │ │ + rsbeq r0, pc, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #112, 16 @ 0x700000 │ │ │ │ + rsbeq r0, pc, #200, 18 @ 0x320000 │ │ │ │ andpl r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r8, sp, #48, 22 @ 0xc000 │ │ │ │ + rsbeq r8, sp, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r8, sp, #40, 22 @ 0xa000 │ │ │ │ + rsbeq r8, sp, #128, 24 @ 0x8000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #96, 12 @ 0x6000000 │ │ │ │ + rsbeq r0, pc, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq r0, pc, #144, 14 @ 0x2400000 │ │ │ │ andpl r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #104, 16 @ 0x680000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #40, 16 @ 0x280000 │ │ │ │ - andpl r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r8, #48, 2 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #64, 8 @ 0x40000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r3], #-1568 @ 0xfffff9e0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #208, 20 @ 0xd0000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #232, 20 @ 0xe8000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #224, 16 @ 0xe00000 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r1, r2, #160, 16 @ 0xa00000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, r2, #12 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r2, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ - andmi r0, r0, sl, ror #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #48, 6 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #64, 6 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r2, [sp], #-3896 @ 0xfffff0c8 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r2, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, r0, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #168, 22 @ 0x2a000 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r1, r2, #120, 18 @ 0x1e0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r1, r2, #80, 18 @ 0x140000 │ │ │ │ - andpl r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r4, #200, 20 @ 0xc8000 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - rsbseq r1, r2, #144, 16 @ 0x900000 │ │ │ │ + rsbeq r0, pc, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ + rsbeq r0, pc, #128, 18 @ 0x200000 │ │ │ │ + andpl r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r1, r2, #216, 16 @ 0xd80000 │ │ │ │ + rsbseq r8, r0, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #104, 10 @ 0x1a000000 │ │ │ │ @@ -1667027,37 +1666848,29 @@ │ │ │ │ rsbseq lr, r3, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #0, 20 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #208, 6 @ 0x40000003 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #144, 6 @ 0x40000002 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r8, sp, #16, 24 @ 0x1000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, pc, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, lr, asr #32 │ │ │ │ + rsbsmi r8, r4, #28, 22 @ 0x7000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sp, #40, 24 @ 0x2800 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq r8, r1, #128, 10 @ 0x20000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r7, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #200, 18 @ 0x320000 │ │ │ │ @@ -1667071,49 +1666884,45 @@ │ │ │ │ rsbseq lr, r3, #0, 2 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #64 @ 0x40 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r2, [sp], #-752 @ 0xfffffd10 │ │ │ │ - andmi r0, r0, r4, ror r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sp, #64, 24 @ 0x4000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #144, 10 @ 0x24000000 │ │ │ │ + andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r9, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #144, 28 @ 0x900 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ + rsbseq r3, r2, #56, 14 @ 0xe00000 │ │ │ │ + andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #0, 22 │ │ │ │ andmi r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #104, 24 @ 0x6800 │ │ │ │ @@ -1667124,24 +1666933,36 @@ │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #160, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r4, r8, #48, 2 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq fp, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #104, 8 @ 0x68000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, sl, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r5, r1, #16, 4 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r3, #160, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + rsbseq r3, r2, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #64, 2 │ │ │ │ andmi r0, r0, r1, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #104, 4 @ 0x80000006 │ │ │ │ @@ -1667159,25 +1666980,37 @@ │ │ │ │ rsbseq lr, r3, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r3, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r7, [r4], #1152 @ 0x480 │ │ │ │ + rsbsmi r8, r4, #36, 22 @ 0x9000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r9, lsr r0 │ │ │ │ + rsbseq pc, r8, #192, 22 @ 0x30000 │ │ │ │ + andmi r0, r0, r6, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #64, 8 @ 0x40000000 │ │ │ │ - andpl r0, r0, r9 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #192, 22 @ 0x30000 │ │ │ │ - andmi r0, r0, r6, lsr #2 │ │ │ │ + rsbseq r7, r0, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #0, 10 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #184, 28 @ 0xb80 │ │ │ │ @@ -1667204,22 +1667037,30 @@ │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #96, 18 @ 0x180000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r2, r1, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #208 @ 0xd0 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #160, 2 @ 0x28 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, pc, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1667232,18 +1667073,14 @@ │ │ │ │ andmi r0, r0, lr, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1667256,14 +1667093,22 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #88, 30 @ 0x160 │ │ │ │ mulmi r0, r2, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #224 @ 0xe0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r4, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1667276,18 +1667121,14 @@ │ │ │ │ andmi r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #152, 24 @ 0x9800 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r9, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r3, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #32, 2 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1667300,20 +1667141,24 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r3, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r7, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r8, r0, #208 @ 0xd0 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #168, 24 @ 0xa800 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ + rsbseq r8, r0, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r7, #224, 22 @ 0x38000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r3, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #48, 14 @ 0xc00000 │ │ │ │ @@ -1667332,300 +1667177,372 @@ │ │ │ │ andmi r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r0, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r3, [sl], #-24 @ 0xffffffe8 │ │ │ │ + andmi r0, r0, r4, lsl r1 │ │ │ │ + rsbsmi r8, r4, #44, 22 @ 0xb000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #64, 6 │ │ │ │ + rsbseq r3, r2, #216, 14 @ 0x3600000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + rsbseq r3, r2, #208, 14 @ 0x3400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ + rsbseq r3, r2, #168, 14 @ 0x2a00000 │ │ │ │ + andpl r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r4, #200, 20 @ 0xc8000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #24, 10 @ 0x6000000 │ │ │ │ + andmi r0, r0, r9, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #128, 6 │ │ │ │ + rsbeq r8, sp, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #128, 6 │ │ │ │ + rsbseq r3, r2, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #200, 6 @ 0x20000003 │ │ │ │ + rsbseq r3, r2, #48, 14 @ 0xc00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ + rsbseq r5, r2, #64, 8 @ 0x40000000 │ │ │ │ + andpl r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + rsbseq r5, r2, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r2, [sp], #-1128 @ 0xfffffb98 │ │ │ │ + ldrbteq r3, [sl], #-304 @ 0xfffffed0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbsmi r8, r4, #52, 22 @ 0xd000 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r7, [r4], #1120 @ 0x460 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + rsbsmi r8, r4, #60, 22 @ 0xf000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r2, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + rsbseq r5, r2, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ + rsbseq r5, r2, #176, 8 @ 0xb0000000 │ │ │ │ + andpl r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #128, 24 @ 0x8000 │ │ │ │ + rsbseq sp, r1, #64, 6 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, lsr #3 │ │ │ │ + rsbeq r8, sp, #216, 8 @ 0xd8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + rsbseq r5, r2, #240, 6 @ 0xc0000003 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq fp, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + rsbseq r5, r2, #56, 8 @ 0x38000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r7, [r4], #1072 @ 0x430 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ + rsbsmi r8, r4, #68, 22 @ 0x11000 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #208, 14 @ 0x3400000 │ │ │ │ + rsbeq r0, pc, #40, 18 @ 0xa0000 │ │ │ │ andpl r0, r0, sp │ │ │ │ + subsmi sl, r7, #236, 24 @ 0xec00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #40, 24 @ 0x2800 │ │ │ │ + andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #192, 22 @ 0x30000 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #56, 14 @ 0xe00000 │ │ │ │ + rsbeq r0, pc, #144, 16 @ 0x900000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbeq r0, pc, #248, 12 @ 0xf800000 │ │ │ │ + rsbeq r0, pc, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - eoreq r9, sp, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrbteq sp, [sl], #-4016 @ 0xfffff050 │ │ │ │ + andmi r0, r0, r2, ror r1 │ │ │ │ + rsbsmi r8, r4, #76, 22 @ 0x13000 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #224, 12 @ 0xe000000 │ │ │ │ + rsbeq r0, pc, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq r0, pc, #24, 16 @ 0x180000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbeq r0, pc, #232, 12 @ 0xe800000 │ │ │ │ + rsbeq r0, pc, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - eoreq sl, sp, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrbteq lr, [sl], #-296 @ 0xfffffed8 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbsmi r8, r4, #80, 22 @ 0x14000 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #200, 14 @ 0x3200000 │ │ │ │ + rsbeq r0, pc, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #168, 14 @ 0x2a00000 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #64, 2 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r4, pc, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ + rsbeq r0, pc, #0, 18 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbeq r0, pc, #48, 14 @ 0xc00000 │ │ │ │ + rsbeq r0, pc, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #192, 10 @ 0x30000000 │ │ │ │ + rsbeq r0, pc, #24, 14 @ 0x600000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbeq r0, pc, #128, 10 @ 0x20000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r0, pc, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq fp, [r4], #24 │ │ │ │ + rsbsmi r8, r4, #88, 22 @ 0x16000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - eoreq fp, sp, #176, 22 @ 0x2c000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + strbteq r9, [r3], #-1480 @ 0xfffffa38 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + rsbmi r3, sl, #176 @ 0xb0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, pc, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #64, 10 @ 0x10000000 │ │ │ │ + rsbseq r2, r2, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - subsmi sl, r7, #236, 24 @ 0xec00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #80, 2 │ │ │ │ - andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #240, 26 @ 0x3c00 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #144, 12 @ 0x9000000 │ │ │ │ + rsbeq r0, pc, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #104, 12 @ 0x6800000 │ │ │ │ + rsbeq r0, pc, #192, 14 @ 0x3000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r3, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbeq r0, pc, #112, 10 @ 0x1c000000 │ │ │ │ + rsbeq r0, pc, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbeq r0, pc, #184, 10 @ 0x2e000000 │ │ │ │ + rsbeq r0, pc, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + strbteq r9, [r3], #-1488 @ 0xfffffa30 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - addseq r0, r4, #216, 4 @ 0x8000000d │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ + strbteq r9, [r3], #-1496 @ 0xfffffa28 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r2, [sp], #-696 @ 0xfffffd48 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldreq r1, [r4], #4088 @ 0xff8 │ │ │ │ + strdmi r0, [r0], -r7 │ │ │ │ + rsbsmi r8, r4, #96, 22 @ 0x18000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #128 @ 0x80 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldreq r2, [r4], #752 @ 0x2f0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbsmi r8, r4, #104, 22 @ 0x1a000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #216, 14 @ 0x3600000 │ │ │ │ + rsbseq r2, fp, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r3, lsl r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r2, [r8], #4072 @ 0xfe8 │ │ │ │ + rsbsmi r8, r4, #112, 22 @ 0x1c000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + strbteq r9, [r3], #-1528 @ 0xfffffa08 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ + strbteq r9, [r3], #-1536 @ 0xfffffa00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #248, 14 @ 0x3e00000 │ │ │ │ + rsbeq pc, lr, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, lr, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq r0, pc, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #88, 10 @ 0x16000000 │ │ │ │ + rsbeq r0, pc, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, ip, rrx │ │ │ │ + rsbeq r2, pc, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #56, 10 @ 0xe000000 │ │ │ │ + rsbeq r0, pc, #144, 12 @ 0x9000000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #0, 10 │ │ │ │ + rsbeq r0, pc, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r9], #2544 @ 0x9f0 │ │ │ │ - mulmi r0, r1, r0 │ │ │ │ + ldreq fp, [r9], #2696 @ 0xa88 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ andle r0, r0, r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r9], #2696 @ 0xa88 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [pc], #1160 @ 16ffa44 <__bss_end__@@Base+0x8a2c88> │ │ │ │ + streq sp, [pc], #1160 @ 16ff8c4 <__bss_end__@@Base+0x8a2b08> │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #2976 @ 16ffa54 <__bss_end__@@Base+0x8a2c98> │ │ │ │ + ldreq r0, [pc], #2936 @ 16ff8d4 <__bss_end__@@Base+0x8a2b18> │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq sl, [fp], #1024 @ 0x400 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [r8], #1112 @ 0x458 │ │ │ │ strdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [r8], #3928 @ 0xf58 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r2, [r8], #4064 @ 0xfe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r7, r0, #0, 6 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r2, [r8], #4032 @ 0xfc0 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [r8], #3984 @ 0xf90 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [fp], #1024 @ 0x400 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r7, [ip], #2320 @ 0x910 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r3, [sp], #2320 @ 0x910 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r1, [r8], #2056 @ 0x808 │ │ │ │ @ instruction: 0x40000bb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [r8], #960 @ 0x3c0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - subsmi r4, r2, #160, 16 @ 0xa00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #8, 26 @ 0x200 │ │ │ │ - mulmi r0, pc, r0 @ │ │ │ │ + rsbseq r7, r0, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r2, [r8], #1104 @ 0x450 │ │ │ │ - subsmi r4, r2, #164, 16 @ 0xa40000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r2, [r8], #1072 @ 0x430 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [r8], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r3, [r8], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2320 @ 0x910 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + ldreq r6, [sp], #2696 @ 0xa88 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [ip], #3528 @ 0xdc8 │ │ │ │ strdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [ip], #2496 @ 0x9c0 │ │ │ │ @@ -1667635,141 +1667552,121 @@ │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq pc, [ip], #2648 @ 0xa58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq pc, [ip], #2616 @ 0xa38 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [ip], #2552 @ 0x9f8 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #176, 2 @ 0x2c │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r6, [sp], #2736 @ 0xab0 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + ldreq r0, [pc], #2664 @ 16ffa64 <__bss_end__@@Base+0x8a2ca8> │ │ │ │ + ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #2704 @ 16ffbd4 <__bss_end__@@Base+0x8a2e18> │ │ │ │ - ldrdmi r0, [r0], -r7 │ │ │ │ + ldreq r0, [pc], #2880 @ 16ffa74 <__bss_end__@@Base+0x8a2cb8> │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [ip], #360 @ 0x168 │ │ │ │ @ instruction: 0x40000bb1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [ip], #3360 @ 0xd20 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq lr, [ip], #3520 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #8, 16 @ 0x80000 │ │ │ │ + andmi r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq lr, [ip], #3488 @ 0xda0 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #192, 2 @ 0x30 │ │ │ │ - mulmi r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [ip], #3416 @ 0xd58 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq pc, [ip], #2728 @ 0xaa8 │ │ │ │ - subsmi r4, r2, #232, 18 @ 0x3a0000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #168, 30 @ 0x2a0 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - subsmi r4, r2, #236, 18 @ 0x3b0000 │ │ │ │ + subsmi r4, r2, #160, 16 @ 0xa00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r3], #760 @ 0x2f8 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, r2, #164, 16 @ 0xa40000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #2920 @ 16ffc74 <__bss_end__@@Base+0x8a2eb8> │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + ldreq r6, [sp], #3400 @ 0xd48 │ │ │ │ + andmi r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r6, [sp], #3440 @ 0xd70 │ │ │ │ - andmi r0, r0, r2, asr r1 │ │ │ │ + ldreq r6, [sp], #3744 @ 0xea0 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq ip, [r3], #3344 @ 0xd10 │ │ │ │ andmi r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq ip, [r3], #3880 @ 0xf28 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r3], #368 @ 0x170 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r6, [sp], #3784 @ 0xec8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq r1, [sl], #1056 @ 0x420 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #8, 2 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r1, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r1, [sl], #1056 @ 0x420 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + ldreq r0, [pc], #832 @ 16ffb74 <__bss_end__@@Base+0x8a2db8> │ │ │ │ + strhmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r3], #408 @ 0x198 │ │ │ │ andmi r0, r0, sp, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r3], #1016 @ 0x3f8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #248, 28 @ 0xf80 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #8, 30 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #16, 2 │ │ │ │ - andmi r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #872 @ 16ffd54 <__bss_end__@@Base+0x8a2f98> │ │ │ │ - strhmi r0, [r0], -sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r7, [sp], #48 @ 0x30 │ │ │ │ + ldreq r7, [sp], #8 │ │ │ │ andmi r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r7, [sp], #432 @ 0x1b0 │ │ │ │ + ldreq r7, [sp], #392 @ 0x188 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [pc], #1064 @ 16ffd84 <__bss_end__@@Base+0x8a2fc8> │ │ │ │ + ldreq r0, [pc], #1024 @ 16ffbc4 <__bss_end__@@Base+0x8a2e08> │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ + rsbseq ip, r1, #120, 26 @ 0x1e00 │ │ │ │ + mulmi r0, pc, r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r7, [pc], #1456 @ 16ffbe4 <__bss_end__@@Base+0x8a2e28> │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [r9], #4024 @ 0xfb8 │ │ │ │ strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [sl], #2744 @ 0xab8 │ │ │ │ @@ -1667778,856 +1667675,952 @@ │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq pc, [r9], #3912 @ 0xf48 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq pc, [r9], #3848 @ 0xf08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, r2, #232, 18 @ 0x3a0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r7, [pc], #1496 @ 16ffde4 <__bss_end__@@Base+0x8a3028> │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strteq pc, [r7], #3888 @ 0xf30 │ │ │ │ + andmi r0, r0, fp, rrx │ │ │ │ + subsmi r4, r2, #236, 18 @ 0x3b0000 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r0, [sl], #2880 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #128, 30 @ 0x200 │ │ │ │ - andmi r0, r0, fp, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r0, [sl], #2848 @ 0xb20 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [sl], #2800 @ 0xaf0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #248, 28 @ 0xf80 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #8, 30 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #136, 30 @ 0x220 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #152, 30 @ 0x260 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq pc, [r9], #3832 @ 0xef8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #120, 10 @ 0x1e000000 │ │ │ │ - @ instruction: 0x400004b4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #0, 30 │ │ │ │ - ldrdmi r0, [r0], -pc @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r9, r0, #32, 6 @ 0x80000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq pc, [r7], #3888 @ 0xf30 │ │ │ │ - andmi r0, r0, fp, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #144 @ 0x90 │ │ │ │ - andmi r0, r0, r0, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r8, #80, 4 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq pc, [r7], #4000 @ 0xfa0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [r9], #696 @ 0x2b8 │ │ │ │ mulmi r0, ip, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [r9], #3672 @ 0xe58 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #248, 4 @ 0x8000000f │ │ │ │ - strdmi r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq pc, [r9], #3824 @ 0xef0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq pc, [r9], #3792 @ 0xed0 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [r9], #3728 @ 0xe90 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #48, 6 @ 0xc0000000 │ │ │ │ + mulmi r0, sl, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, fp, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, fp, #8, 30 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, fp, #16, 30 @ 0x40 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq pc, [r9], #3904 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq pc, [r7], #4000 @ 0xfa0 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r7, [pc], #1552 @ 1700014 <__bss_end__@@Base+0x8a3258> │ │ │ │ + ldreq r7, [pc], #1512 @ 16ffd44 <__bss_end__@@Base+0x8a2f88> │ │ │ │ andmi r0, r0, r9, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r6, [sp], #3840 @ 0xf00 │ │ │ │ + ldreq r6, [sp], #3800 @ 0xed8 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r6, [sp], #4088 @ 0xff8 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, fp, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [r9], #1576 @ 0x628 │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [r9], #544 @ 0x220 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [sl], #1816 @ 0x718 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r5, [sl], #1752 @ 0x6d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r7, [sp], #32 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + ldreq r6, [sp], #3816 @ 0xee8 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq pc, [r9], #688 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq pc, [r9], #656 @ 0x290 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [r9], #600 @ 0x258 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, sp, rrx │ │ │ │ + rsbseq r9, r0, #128, 4 │ │ │ │ + andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #176, 4 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq r4, fp, #88, 30 @ 0x160 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #136, 24 @ 0x8800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r4, fp, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r4, fp, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r4, fp, #152, 30 @ 0x260 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r5, [sl], #1736 @ 0x6c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, fp, #120, 10 @ 0x1e000000 │ │ │ │ + @ instruction: 0x400004b4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, fp, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r3, #0, 30 │ │ │ │ + ldrdmi r0, [r0], -pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r6, [sp], #3856 @ 0xf10 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ + ldreq r6, [sp], #4032 @ 0xfc0 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #16, 22 @ 0x4000 │ │ │ │ - andmi r0, r0, r5, asr #6 │ │ │ │ + rsbseq r2, r8, #144 @ 0x90 │ │ │ │ + andmi r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r5, #88, 28 @ 0x580 │ │ │ │ + rsbseq r9, r0, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, fp, asr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #64, 4 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r8, #80, 4 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [sl], #2400 @ 0x960 │ │ │ │ andmi r0, r0, sl, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [sl], #1552 @ 0x610 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r5, [sl], #1728 @ 0x6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, pc, asr r0 │ │ │ │ + rsbseq r3, r4, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r8, r9, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r0, r4, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r0, r4, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #8, 30 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [sl], #1696 @ 0x6a0 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #0, 8 │ │ │ │ - andmi r0, r0, r8, lsl #2 │ │ │ │ + rsbseq sp, r0, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [sl], #1608 @ 0x648 │ │ │ │ andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r6, [sp], #4072 @ 0xfe8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq r3, [sp], #2352 @ 0x930 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [r8], #256 @ 0x100 │ │ │ │ andmi r0, r0, r3, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [r8], #3496 @ 0xda8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #208, 16 @ 0xd00000 │ │ │ │ - @ instruction: 0x400003b7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #136, 24 @ 0x8800 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r3, #8, 14 @ 0x200000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r8, ror #4 │ │ │ │ + rsbseq r5, sl, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r8, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r9, r0, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r0, [r8], #3656 @ 0xe48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r0, [r8], #3624 @ 0xe28 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [r8], #3552 @ 0xde0 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2352 @ 0x930 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + strteq r0, [ip], #1024 @ 0x400 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [sl], #688 @ 0x2b0 │ │ │ │ @ instruction: 0x40000cb2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [sl], #3944 @ 0xf68 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #208, 6 @ 0x40000003 │ │ │ │ - strhmi r0, [r0], -r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, r2, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r8, #136, 8 @ 0x88000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r9, r0, #104, 8 @ 0x68000000 │ │ │ │ + strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r3, [sl], #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r2, [sl], #4080 @ 0xff0 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, lr, ror r0 │ │ │ │ + rsbseq r0, r4, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #96, 30 @ 0x180 │ │ │ │ + rsbseq r0, r4, #176, 4 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, lr, ror r0 │ │ │ │ + rsbseq r4, fp, #136, 24 @ 0x8800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sl, #72, 2 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r9, fp, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #112, 28 @ 0x700 │ │ │ │ - andmi r0, r0, pc, ror r0 │ │ │ │ + rsbseq sl, r8, #104, 18 @ 0x1a0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #240, 28 @ 0xf00 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r2, [sl], #4000 @ 0xfa0 │ │ │ │ + andmi r0, r0, r9, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r7, [pc], #1848 @ 1700114 <__bss_end__@@Base+0x8a3358> │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #104, 22 @ 0x1a000 │ │ │ │ - andmi r0, r0, pc, ror r0 │ │ │ │ + rsbseq r6, r5, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq r3, pc, #32, 20 @ 0x20000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r2, [sl], #4080 @ 0xff0 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #208, 18 @ 0x340000 │ │ │ │ - mulmi r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [sl], #4000 @ 0xfa0 │ │ │ │ - andmi r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r0, [ip], #1024 @ 0x400 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + rsbseq r6, r5, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [r7], #944 @ 0x3b0 │ │ │ │ andmi r0, r0, r3, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [r8], #88 @ 0x58 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r0, [r8], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, fp, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, pc, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, fp, #152, 28 @ 0x980 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, sp, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, fp, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, fp, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r0, [r8], #216 @ 0xd8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [r8], #144 @ 0x90 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r7, [pc], #1888 @ 1700494 <__bss_end__@@Base+0x8a36d8> │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + ldreq r8, [pc], #952 @ 17001f4 <__bss_end__@@Base+0x8a3438> │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [sl], #3064 @ 0xbf8 │ │ │ │ @ instruction: 0x40000cb2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [sl], #2224 @ 0x8b0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r4, [sl], #2392 @ 0x958 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #80, 4 │ │ │ │ - andmi r0, r0, r2, lsr #1 │ │ │ │ + rsbseq r2, fp, #208, 16 @ 0xd00000 │ │ │ │ + @ instruction: 0x400003b7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r2, fp, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r3, asr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, fp, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r7, r3, #8, 14 @ 0x200000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #0, 16 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r7, r0, #184, 10 @ 0x2e000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #160, 6 @ 0x80000002 │ │ │ │ - @ instruction: 0x400004b6 │ │ │ │ + rsbseq r6, r8, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #88, 16 @ 0x580000 │ │ │ │ + rsbseq r6, r8, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #64, 10 @ 0x10000000 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #120, 2 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r4, [sl], #2392 @ 0x958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r4, [sl], #2360 @ 0x938 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [sl], #2280 @ 0x8e8 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r5, [sl], #1808 @ 0x710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [sl], #1928 @ 0x788 │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [sl], #2080 @ 0x820 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #208, 6 @ 0x40000003 │ │ │ │ + strhmi r0, [r0], -r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r8, #136, 8 @ 0x88000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r8, [pc], #992 @ 17005c4 <__bss_end__@@Base+0x8a3808> │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ + ldreq r8, [pc], #1168 @ 1700314 <__bss_end__@@Base+0x8a3558> │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, fp, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, lr, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, fp, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sl, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, lr, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sl, #72, 2 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, pc, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, sl, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, pc, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, sl, #232, 22 @ 0x3a000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [ip], #904 @ 0x388 │ │ │ │ andmi r0, r0, ip, ror fp │ │ │ │ - submi fp, sp, #132, 4 @ 0x40000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #208, 18 @ 0x340000 │ │ │ │ + mulmi r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r9, #104, 20 @ 0x68000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, r2, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [ip], #3848 @ 0xf08 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - submi fp, sp, #140, 4 @ 0xc0000008 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r9, [ip], #4088 @ 0xff8 │ │ │ │ andpl r0, r0, fp │ │ │ │ - submi fp, sp, #148, 4 @ 0x40000009 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r9, [ip], #4024 @ 0xfb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #136, 2 @ 0x22 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r0, [ip], #1048 @ 0x418 │ │ │ │ + andmi r0, r0, r5, lsr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r9, [ip], #4000 @ 0xfa0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r9, [ip], #3968 @ 0xf80 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r9, [ip], #3904 @ 0xf40 │ │ │ │ andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r9, [ip], #4008 @ 0xfa8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq r9, [ip], #4080 @ 0xff0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sl, [ip], #104 @ 0x68 │ │ │ │ + andmi r0, r0, r1, ror fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sl, [ip], #3040 @ 0xbe0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq sl, [ip], #3280 @ 0xcd0 │ │ │ │ + andpl r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #80, 4 │ │ │ │ + andmi r0, r0, r2, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #248, 4 @ 0x8000000f │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, fp, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r3, #0, 16 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #8, 10 @ 0x2000000 │ │ │ │ + @ instruction: 0x400004b6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq sl, [ip], #3216 @ 0xc90 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r8, [pc], #1208 @ 1700624 <__bss_end__@@Base+0x8a3868> │ │ │ │ + strteq r0, [ip], #1728 @ 0x6c0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq sl, [ip], #3192 @ 0xc78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq sl, [ip], #3160 @ 0xc58 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sl, [ip], #3096 @ 0xc18 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq sl, [ip], #3200 @ 0xc80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq sl, [ip], #3272 @ 0xcc8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r4, [r1], #1280 @ 0x500 │ │ │ │ + andmi r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r0, [ip], #2056 @ 0x808 │ │ │ │ + andmi r0, r0, ip, ror #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #248, 6 @ 0xe0000003 │ │ │ │ + andmi r0, r0, r3, asr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq ip, [ip], #1880 @ 0x758 │ │ │ │ + andmi r0, r0, r8, asr ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sp, [ip], #944 @ 0x3b0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r4, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #72 @ 0x48 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r9, [ip], #4000 @ 0xfa0 │ │ │ │ + streq sp, [ip], #1096 @ 0x448 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #176, 18 @ 0x2c0000 │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r9, [ip], #3968 @ 0xf80 │ │ │ │ + streq sp, [ip], #1064 @ 0x428 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #96, 26 @ 0x1800 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi fp, sp, #132, 4 @ 0x40000008 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r2, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - submi fp, sp, #160, 6 @ 0x80000002 │ │ │ │ + submi fp, sp, #140, 4 @ 0xc0000008 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ - submi fp, sp, #168, 6 @ 0xa0000002 │ │ │ │ + submi fp, sp, #148, 4 @ 0x40000009 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #48, 2 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - submi fp, sp, #176, 6 @ 0xc0000002 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [ip], #3904 @ 0xf40 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ + andgt r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #168, 28 @ 0xa80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r0, r1, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sp, [ip], #1000 @ 0x3e8 │ │ │ │ + andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r7, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #104, 16 @ 0x680000 │ │ │ │ + rsbeq r8, lr, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r3, #176, 30 @ 0x2c0 │ │ │ │ andmi r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #176, 28 @ 0xb00 │ │ │ │ - mulmi r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r9, [ip], #4008 @ 0xfa8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq r9, [ip], #4080 @ 0xff0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + streq sp, [ip], #1176 @ 0x498 │ │ │ │ + subsmi fp, r7, #128, 10 @ 0x20000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sl, [ip], #104 @ 0x68 │ │ │ │ - andmi r0, r0, r1, ror fp │ │ │ │ + strteq r0, [ip], #2424 @ 0x978 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + subsmi fp, r7, #132, 10 @ 0x21000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sl, [ip], #3392 @ 0xd40 │ │ │ │ + andmi r0, r0, lr, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sl, [ip], #3040 @ 0xbe0 │ │ │ │ + streq fp, [ip], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi fp, sp, #160, 6 @ 0x80000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #224, 30 @ 0x380 │ │ │ │ andmi r0, r0, sl, lsr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi fp, sp, #168, 6 @ 0xa0000002 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ + submi fp, sp, #176, 6 @ 0xc0000002 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq fp, [ip], #2616 @ 0xa38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq sl, [ip], #3280 @ 0xcd0 │ │ │ │ - andpl r0, r0, fp │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #216, 6 @ 0x60000003 │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq sl, [ip], #3216 @ 0xc90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq fp, [ip], #2584 @ 0xa18 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r0, [ip], #1048 @ 0x418 │ │ │ │ - andmi r0, r0, r5, lsr #5 │ │ │ │ + streq fp, [ip], #2520 @ 0x9d8 │ │ │ │ + andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq sl, [ip], #3192 @ 0xc78 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq fp, [ip], #2696 @ 0xa88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq sl, [ip], #3160 @ 0xc58 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r6, [r5], #824 @ 0x338 │ │ │ │ + andmi r0, r0, r5, lsr fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #240 @ 0xf0 │ │ │ │ + mulmi r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #0, 20 │ │ │ │ mulmi r0, r5, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sl, [ip], #3096 @ 0xc18 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ + streq r6, [r5], #3696 @ 0xe70 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq sl, [ip], #3200 @ 0xc80 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r6, [r5], #3936 @ 0xf60 │ │ │ │ + andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq sl, [ip], #3272 @ 0xcc8 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq r6, [r5], #3872 @ 0xf20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r0, [ip], #1728 @ 0x6c0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq pc, [r7], #3608 @ 0xe18 │ │ │ │ + ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [r1], #1280 @ 0x500 │ │ │ │ - andmi r0, r0, r8, lsr #2 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r6, [r5], #3848 @ 0xf08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #0, 12 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r7, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq ip, [ip], #1880 @ 0x758 │ │ │ │ - andmi r0, r0, r8, asr ip │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r6, [r5], #3816 @ 0xee8 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #32, 26 @ 0x800 │ │ │ │ mulmi r0, pc, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - rsbseq ip, r1, #168, 26 @ 0x2a00 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #48 @ 0x30 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r3, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #32, 12 @ 0x2000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r3, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #80, 4 │ │ │ │ andmi r0, r0, pc, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #192, 26 @ 0x3000 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [ip], #944 @ 0x3b0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + streq r6, [r5], #3752 @ 0xea8 │ │ │ │ + andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq sp, [ip], #1096 @ 0x448 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r6, [r5], #3856 @ 0xf10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq sp, [ip], #1064 @ 0x428 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq r6, [r5], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #32, 28 @ 0x200 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + rsbseq ip, r1, #24, 28 @ 0x180 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, sp, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - rsbseq ip, r1, #176, 2 @ 0x2c │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #32, 4 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #192, 2 @ 0x30 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #16, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1668648,140 +1668641,48 @@ │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #208, 20 @ 0xd0000 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r8, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [ip], #1000 @ 0x3e8 │ │ │ │ - andmi r0, r0, sl, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq sp, [ip], #1176 @ 0x498 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq ip, r1, #16, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - @ instruction: 0xfffffffe │ │ │ │ - rsbseq sp, r1, #88 @ 0x58 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r0, [ip], #2056 @ 0x808 │ │ │ │ - andmi r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sl, [ip], #3392 @ 0xd40 │ │ │ │ - andmi r0, r0, lr, asr ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq fp, [ip], #2464 @ 0x9a0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq fp, [ip], #2616 @ 0xa38 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq fp, [ip], #2584 @ 0xa18 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq fp, [ip], #2520 @ 0x9d8 │ │ │ │ - andmi r0, r0, fp, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + rsbseq ip, r1, #8, 4 @ 0x80000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #104 @ 0x68 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq fp, [ip], #2696 @ 0xa88 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [r5], #824 @ 0x338 │ │ │ │ - andmi r0, r0, r5, lsr fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [r5], #3696 @ 0xe70 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r6, [r5], #3936 @ 0xf60 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq r6, [r5], #3872 @ 0xf20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r0, [ip], #2424 @ 0x978 │ │ │ │ + rsbseq r5, r8, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r6, [r5], #3848 @ 0xf08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r6, [r5], #3816 @ 0xee8 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [r5], #3752 @ 0xea8 │ │ │ │ - andmi r0, r0, pc, lsr r0 │ │ │ │ - subsmi fp, r7, #128, 10 @ 0x20000000 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r6, [r5], #3856 @ 0xf10 │ │ │ │ - subsmi fp, r7, #132, 10 @ 0x21000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - rsbseq r6, r0, #112, 26 @ 0x1c00 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq r6, [r5], #3928 @ 0xf58 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [ip], #1368 @ 0x558 │ │ │ │ andmi r0, r0, r0, lsl #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi fp, r7, #200, 12 @ 0xc800000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [ip], #216 @ 0xd8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - subsmi sp, r2, #200, 26 @ 0x3200 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #120, 28 @ 0x780 │ │ │ │ + subsmi fp, r7, #204, 12 @ 0xcc00000 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [ip], #456 @ 0x1c8 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r5, [ip], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq pc, [r7], #3608 @ 0xe18 │ │ │ │ - ldrdmi r0, [r0], -sl │ │ │ │ + strteq pc, [r7], #3832 @ 0xef8 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r5, [ip], #368 @ 0x170 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [ip], #336 @ 0x150 │ │ │ │ @@ -1668803,58 +1668704,78 @@ │ │ │ │ streq r9, [r5], #3224 @ 0xc98 │ │ │ │ andmi r0, r0, ip, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sl, [r5], #2312 @ 0x908 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #208 @ 0xd0 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffffe │ │ │ │ + rsbseq sp, r1, #200 @ 0xc8 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq sl, [r5], #2464 @ 0x9a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq sl, [r5], #2432 @ 0x980 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - rsbseq fp, r1, #240, 26 @ 0x3c00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sl, [r5], #2368 @ 0x940 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq fp, [r5], #1616 @ 0x650 │ │ │ │ - subsmi fp, r7, #200, 12 @ 0xc800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [ip], #568 @ 0x238 │ │ │ │ andmi r0, r0, r2, ror ip │ │ │ │ - subsmi fp, r7, #204, 12 @ 0xcc00000 │ │ │ │ + subsmi sp, r2, #200, 26 @ 0x3200 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #216 @ 0xd8 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #72, 24 @ 0x4800 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [ip], #3760 @ 0xeb0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r5, [ip], #3912 @ 0xf48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [ip], #3880 @ 0xf28 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [ip], #3816 @ 0xee8 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r5, [ip], #3992 @ 0xf98 │ │ │ │ @@ -1668863,252 +1668784,160 @@ │ │ │ │ streq r8, [r9], #1584 @ 0x630 │ │ │ │ andmi r0, r0, r7, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r9], #408 @ 0x198 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r9, [r9], #648 @ 0x288 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq r9, [r9], #584 @ 0x248 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq pc, [r7], #3832 @ 0xef8 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #112 @ 0x70 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #128 @ 0x80 │ │ │ │ + rsbseq r4, fp, #136, 22 @ 0x22000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #136 @ 0x88 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbeq r9, sp, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r6, r0, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - rsbeq r3, pc, #96, 18 @ 0x180000 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r9, [r9], #560 @ 0x230 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r9, [r9], #528 @ 0x210 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [r9], #464 @ 0x1d0 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r9, [r9], #568 @ 0x238 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #144 @ 0x90 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq r9, [r9], #640 @ 0x280 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [ip], #3192 @ 0xc78 │ │ │ │ - andmi r0, r0, fp, ror fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [ip], #2040 @ 0x7f8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r7, [ip], #2280 @ 0x8e8 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq r7, [ip], #2216 @ 0x8a8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sp, [pc], #120 @ 1701004 <__bss_end__@@Base+0x8a4248> │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r7, [ip], #2192 @ 0x890 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r7, [ip], #2160 @ 0x870 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #136, 22 @ 0x22000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r6, r0, #48, 30 @ 0xc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #0, 2 │ │ │ │ + rsbeq r9, sp, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #56, 24 @ 0x3800 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - rsbseq r5, r1, #48, 24 @ 0x3000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #16, 2 │ │ │ │ + rsbeq r9, sp, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #40, 2 │ │ │ │ + rsbeq r9, sp, #128, 4 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [ip], #2096 @ 0x830 │ │ │ │ - andmi r0, r0, pc, lsr r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r9, [r9], #648 @ 0x288 │ │ │ │ + andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r7, [ip], #2200 @ 0x898 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq r9, [r9], #584 @ 0x248 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #144 @ 0x90 │ │ │ │ + rsbeq sl, lr, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #144, 12 @ 0x9000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r6, r0, #72, 30 @ 0x120 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #72, 24 @ 0x4800 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + rsbeq sl, lr, #232, 14 @ 0x3a00000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #64, 2 │ │ │ │ + rsbeq r9, sp, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #224, 2 @ 0x38 │ │ │ │ + rsbeq r8, lr, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq r7, [ip], #2272 @ 0x8e0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [r9], #760 @ 0x2f8 │ │ │ │ - andmi r0, r0, r6, ror #24 │ │ │ │ + ldreq sp, [pc], #56 @ 1700e64 <__bss_end__@@Base+0x8a40a8> │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r9, [r9], #560 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, lr, #24, 30 @ 0x60 │ │ │ │ + rsbeq sp, lr, #112 @ 0x70 │ │ │ │ mulmi r0, r8, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #176, 4 │ │ │ │ + rsbeq sp, lr, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #176, 8 @ 0xb0000000 │ │ │ │ + rsbeq r8, lr, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #160, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #176, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #64, 24 @ 0x4000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq fp, r1, #176, 24 @ 0xb000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + rsbseq fp, r1, #168, 24 @ 0xa800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #192, 4 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #136, 14 @ 0x2200000 │ │ │ │ + rsbeq r8, lr, #224, 16 @ 0xe00000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #80, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #96, 4 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #88, 24 @ 0x5800 │ │ │ │ - andmi r0, r0, r6, rrx │ │ │ │ + rsbseq fp, r1, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #112, 4 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq r8, lr, #32, 24 @ 0x2000 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #184, 24 @ 0xb800 │ │ │ │ + rsbeq r8, lr, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [r9], #3936 @ 0xf60 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r9, [r9], #528 @ 0x210 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #8, 26 @ 0x200 │ │ │ │ + rsbeq r8, lr, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #96 @ 0x60 │ │ │ │ + rsbeq r9, lr, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #192, 14 @ 0x3000000 │ │ │ │ + rsbeq r8, lr, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #248, 2 @ 0x3e │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1669116,47 +1668945,51 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #128, 20 @ 0x80000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r3, pc, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + rsbeq r3, pc, #104, 26 @ 0x1a00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #8, 2 │ │ │ │ + rsbeq r9, lr, #96, 4 │ │ │ │ andmi r0, r0, pc, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq r9, lr, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #216, 2 @ 0x36 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #232, 2 @ 0x3a │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #144, 16 @ 0x900000 │ │ │ │ + rsbeq r8, lr, #232, 18 @ 0x3a0000 │ │ │ │ mulmi r0, r3, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #40, 20 @ 0x28000 │ │ │ │ + rsbeq r8, lr, #128, 22 @ 0x20000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, r1, ror r0 │ │ │ │ + rsbeq r3, pc, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #248, 14 @ 0x3e00000 │ │ │ │ + rsbeq r8, lr, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #128, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1669164,112 +1668997,124 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r4, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #152, 12 @ 0x9800000 │ │ │ │ + rsbeq r9, lr, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, pc, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #136, 16 @ 0x880000 │ │ │ │ + rsbeq r9, lr, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #96, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #112, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq r9, lr, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #160, 20 @ 0xa0000 │ │ │ │ + rsbeq r9, lr, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ + rsbseq r5, r1, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + rsbseq r5, r1, #96, 14 @ 0x1800000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #48, 16 @ 0x300000 │ │ │ │ + rsbeq r8, lr, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #240, 20 @ 0xf0000 │ │ │ │ + rsbeq r9, lr, #72, 24 @ 0x4800 │ │ │ │ andmi r0, r0, sl, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #16 │ │ │ │ + rsbeq sl, lr, #104, 2 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #104, 6 @ 0xa0000001 │ │ │ │ + rsbeq r9, lr, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, sl, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #248, 10 @ 0x3e000000 │ │ │ │ + rsbeq r9, lr, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r5, r1, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #208, 20 @ 0xd0000 │ │ │ │ - andmi r0, r0, r3, asr #32 │ │ │ │ + rsbeq r9, lr, #160, 8 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, lr, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq r9, lr, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #96 @ 0x60 │ │ │ │ + rsbeq sl, lr, #184, 2 @ 0x2e │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #112 @ 0x70 │ │ │ │ + rsbeq sl, lr, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #216, 12 @ 0xd800000 │ │ │ │ + rsbeq sl, lr, #48, 16 @ 0x300000 │ │ │ │ andmi r0, r0, r7, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #16, 24 @ 0x1000 │ │ │ │ + rsbeq sl, lr, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #128, 2 │ │ │ │ + rsbeq fp, lr, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #160, 2 @ 0x28 │ │ │ │ + rsbeq fp, lr, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #128 @ 0x80 │ │ │ │ + rsbeq sl, lr, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #48, 2 │ │ │ │ andmi r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #0, 6 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq pc, r5, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r7, r0, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #0, 6 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r3, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #72, 22 @ 0x12000 │ │ │ │ @@ -1669280,27 +1669125,27 @@ │ │ │ │ andmi r0, r0, lr, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #88, 24 @ 0x5800 │ │ │ │ + rsbeq sl, lr, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #96, 24 @ 0x6000 │ │ │ │ - andmi r0, r0, ip, asr #4 │ │ │ │ + rsbseq r7, r0, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #208, 14 @ 0x3400000 │ │ │ │ - mulmi r0, lr, r0 │ │ │ │ + rsbeq sl, lr, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #176, 28 @ 0xb00 │ │ │ │ + rsbeq fp, lr, #8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #64, 2 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ @@ -1669311,291 +1669156,359 @@ │ │ │ │ rsbseq r4, r8, #16, 4 │ │ │ │ andmi r0, r0, pc, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r8, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r9, [r9], #4088 @ 0xff8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #80, 30 @ 0x140 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r9, [r9], #464 @ 0x1d0 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq fp, lr, #104, 10 @ 0x1a000000 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #16, 14 @ 0x400000 │ │ │ │ + rsbeq fp, lr, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #192, 2 @ 0x30 │ │ │ │ + rsbeq fp, lr, #24, 6 @ 0x60000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #224, 4 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq ip, r0, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #224, 2 @ 0x38 │ │ │ │ + rsbeq fp, lr, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq fp, lr, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #96, 6 @ 0x80000001 │ │ │ │ + rsbeq fp, lr, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #152, 6 @ 0x60000002 │ │ │ │ + rsbeq fp, lr, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #200, 6 @ 0x20000003 │ │ │ │ + rsbeq fp, lr, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r9, [r9], #4056 @ 0xfd8 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r9, [r9], #568 @ 0x238 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #136, 30 @ 0x220 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [r9], #3992 @ 0xf98 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ + rsbseq ip, r0, #200, 20 @ 0xc8000 │ │ │ │ + andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq sl, [r9], #3240 @ 0xca8 │ │ │ │ + streq r9, [r9], #640 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [ip], #2392 @ 0x958 │ │ │ │ - andmi r0, r0, ip, ror #24 │ │ │ │ + streq r6, [ip], #3192 @ 0xc78 │ │ │ │ + andmi r0, r0, fp, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r8, [ip], #1480 @ 0x5c8 │ │ │ │ + streq r7, [ip], #2040 @ 0x7f8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r8, [ip], #1632 @ 0x660 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r7, [ip], #2280 @ 0x8e8 │ │ │ │ + andpl r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq r7, [ip], #2216 @ 0x8a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #168, 14 @ 0x2a00000 │ │ │ │ + rsbeq fp, lr, #0, 18 │ │ │ │ andmi r1, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, lr, #80, 22 @ 0x14000 │ │ │ │ + rsbeq ip, lr, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq fp, lr, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r8, [ip], #1600 @ 0x640 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + ldreq sl, [r9], #4064 @ 0xfe0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r8, [ip], #1536 @ 0x600 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r7, [ip], #2192 @ 0x890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq fp, r1, #104, 18 @ 0x1a0000 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq r8, [ip], #1712 @ 0x6b0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r7, [ip], #2160 @ 0x870 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, lr, #160, 22 @ 0x28000 │ │ │ │ + rsbeq ip, lr, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, pc, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, lr, #208, 28 @ 0xd00 │ │ │ │ + rsbeq sp, lr, #40 @ 0x28 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #120, 6 @ 0xe0000001 │ │ │ │ + rsbeq r8, sp, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #112, 10 @ 0x1c000000 │ │ │ │ andmi r0, r0, r3, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r8, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ + rsbseq fp, r1, #136, 18 @ 0x220000 │ │ │ │ + andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - ldreq sl, [r9], #4064 @ 0xfe0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r7, [ip], #2096 @ 0x830 │ │ │ │ + andmi r0, r0, pc, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r7, [ip], #2200 @ 0x898 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq r7, [ip], #2272 @ 0x8e0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r9, [r9], #760 @ 0x2f8 │ │ │ │ + andmi r0, r0, r6, ror #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r9, [r9], #3936 @ 0xf60 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r9, [r9], #4088 @ 0xff8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r9, [r9], #4056 @ 0xfd8 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r9, [r9], #3992 @ 0xf98 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq sl, [r9], #3240 @ 0xca8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r7, [ip], #2392 @ 0x958 │ │ │ │ + andmi r0, r0, ip, ror #24 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r8, [ip], #1480 @ 0x5c8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r8, [ip], #1632 @ 0x660 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r8, [ip], #1600 @ 0x640 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r8, [ip], #1536 @ 0x600 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq r8, [ip], #1712 @ 0x6b0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #8, 16 @ 0x80000 │ │ │ │ + mulmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r0, [ip], #2048 @ 0x800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r0, [ip], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r0, [ip], #1992 @ 0x7c8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [ip], #4024 @ 0xfb8 │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r1, [ip], #3480 @ 0xd98 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r1, [ip], #3632 @ 0xe30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r3, r8, #72, 12 @ 0x4800000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #64, 22 @ 0x10000 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r1, [ip], #3600 @ 0xe10 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r1, [ip], #3536 @ 0xdd0 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r2, [ip], #2776 @ 0xad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [ip], #2896 @ 0xb50 │ │ │ │ andmi r0, r0, r9, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [ip], #1952 @ 0x7a0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r0, [ip], #1992 @ 0x7c8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + ldreq sl, [r9], #4080 @ 0xff0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r3, [ip], #2104 @ 0x838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r3, [ip], #2072 @ 0x818 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [ip], #2008 @ 0x7d8 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r3, [ip], #2184 @ 0x888 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - ldreq sl, [r9], #4080 @ 0xff0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq fp, [r9], #0 │ │ │ │ mulmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r4, [fp], #2144 @ 0x860 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sp, [r5], #1288 @ 0x508 │ │ │ │ andmi r0, r0, lr, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [r5], #248 @ 0xf8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq lr, [r5], #472 @ 0x1d8 │ │ │ │ andpl r0, r0, fp │ │ │ │ - subsmi r3, r8, #72, 12 @ 0x4800000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #112, 26 @ 0x1c00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq lr, [r5], #408 @ 0x198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r4, [fp], #2144 @ 0x860 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + ldreq fp, [r9], #400 @ 0x190 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq lr, [r5], #384 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq lr, [r5], #352 @ 0x160 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r6, pc, #208, 4 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [r5], #304 @ 0x130 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq lr, [r5], #392 @ 0x188 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq fp, [r9], #400 @ 0x190 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq sl, [fp], #3248 @ 0xcb0 │ │ │ │ andmi r0, r0, r7, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq sl, [fp], #3848 @ 0xf08 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r3, [sp], #2384 @ 0x950 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ - subsmi lr, r2, #68, 16 @ 0x440000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #64, 16 @ 0x400000 │ │ │ │ - mulmi r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r1], #1576 @ 0x628 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi lr, r2, #72, 16 @ 0x480000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r6, [sp], #2768 @ 0xad0 │ │ │ │ + ldreq r6, [sp], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, r5, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r6, [sp], #3344 @ 0xd10 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq ip, [r5], #1624 @ 0x658 │ │ │ │ andmi r0, r0, r2, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sp, [r5], #1120 @ 0x460 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1669608,28 +1669521,28 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sp, [r5], #1176 @ 0x498 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r6, [sp], #3384 @ 0xd38 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrteq r7, [sp], #456 @ 0x1c8 │ │ │ │ andmi r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r2, [fp], #2792 @ 0xae8 │ │ │ │ andmi r0, r0, r9, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r2, [fp], #2968 @ 0xb98 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #128, 18 @ 0x200000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r7, r0, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq fp, [r5], #1736 @ 0x6c8 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq ip, [r5], #1464 @ 0x5b8 │ │ │ │ @@ -1669644,166 +1669557,250 @@ │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq ip, [r5], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r2, [fp], #2968 @ 0xb98 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, r5, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r3, [sp], #2400 @ 0x960 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r3, [sp], #2440 @ 0x988 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ - subsmi lr, r2, #172, 18 @ 0x2b0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r3, [sp], #2464 @ 0x9a0 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r2, [r5], #4080 @ 0xff0 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ - subsmi lr, r2, #176, 18 @ 0x2c0000 │ │ │ │ + subsmi lr, r2, #68, 16 @ 0x440000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [r5], #3776 @ 0xec0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi lr, r2, #72, 16 @ 0x480000 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r3, [r5], #3928 @ 0xf58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r3, [r5], #3896 @ 0xf38 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [r5], #3832 @ 0xef8 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2464 @ 0x9a0 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + ldreq sl, [lr], #2208 @ 0x8a0 │ │ │ │ + andmi r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sl, [lr], #2248 @ 0x8c8 │ │ │ │ - andmi r0, r0, r1, lsl r1 │ │ │ │ + strteq r6, [ip], #3976 @ 0xf88 │ │ │ │ + andmi r0, r0, sp, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [r6], #568 @ 0x238 │ │ │ │ mulmi r0, sl, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r8, r1, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [r6], #472 @ 0x1d8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r4, [r6], #632 @ 0x278 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r4, [r6], #600 @ 0x258 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [r6], #528 @ 0x210 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq lr, [r5], #464 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #2040 @ 0x7f8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #248, 12 @ 0xf800000 │ │ │ │ + mulmi r0, r3, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #2048 @ 0x800 │ │ │ │ andmi r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r5, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #2208 @ 0x8a0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r6, [ip], #3976 @ 0xf88 │ │ │ │ - andmi r0, r0, sp, lsr #7 │ │ │ │ + strteq r7, [ip], #824 @ 0x338 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #2264 @ 0x8d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi lr, r2, #172, 18 @ 0x2b0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #2272 @ 0x8e0 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ + subsmi lr, r2, #176, 18 @ 0x2c0000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r9, [r9], #3144 @ 0xc48 │ │ │ │ + andmi r0, r0, pc, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r7, [ip], #824 @ 0x338 │ │ │ │ + strteq sl, [r9], #24 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq sl, [lr], #2488 @ 0x9b8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r4, [sp], #3864 @ 0xf18 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, r1, #56, 16 @ 0x380000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r9, [r9], #3144 @ 0xc48 │ │ │ │ - andmi r0, r0, pc, asr #7 │ │ │ │ + streq fp, [fp], #2520 @ 0x9d8 │ │ │ │ + andmi r0, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #24 │ │ │ │ + streq fp, [fp], #3200 @ 0xc80 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r1], #2336 @ 0x920 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r1], #2344 @ 0x928 │ │ │ │ + andmi r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r1], #2504 @ 0x9c8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [r3], #3344 @ 0xd10 │ │ │ │ + andmi r0, r0, r7, lsr r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r1, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r5, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r5, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r5, #120, 26 @ 0x1e00 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r5, #136, 26 @ 0x2200 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [r3], #3912 @ 0xf48 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r1, lsl #12 │ │ │ │ + andle r0, r0, r0 │ │ │ │ + andle r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sp, [pc], #576 @ 1701c44 <__bss_end__@@Base+0x8a4e88> │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sl, [lr], #2528 @ 0x9e0 │ │ │ │ + strteq r4, [sp], #3928 @ 0xf58 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r5, #144, 26 @ 0x2400 │ │ │ │ + andmi r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r1], #2560 @ 0xa00 │ │ │ │ + andmi r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r1], #2752 @ 0xac0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r1, #184, 30 @ 0x2e0 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r1], #2808 @ 0xaf8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r5, [lr], #1648 @ 0x670 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r3, [lr], #2832 @ 0xb10 │ │ │ │ + andmi r0, r0, r5, lsl #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq fp, [fp], #1640 @ 0x668 │ │ │ │ + andmi r0, r0, r6, lsr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq fp, [fp], #2464 @ 0x9a0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r4, [lr], #24 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbsmi r7, r8, #148, 6 @ 0x50000002 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r1, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq fp, [fp], #2520 @ 0x9d8 │ │ │ │ - andmi r0, r0, r8, lsr #5 │ │ │ │ + strteq r4, [sp], #3968 @ 0xf80 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r5, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #32, 10 @ 0x8000000 │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1669812,142 +1669809,142 @@ │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq fp, [fp], #3200 @ 0xc80 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + strteq r7, [sl], #1784 @ 0x6f8 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #16, 28 @ 0x100 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2336 @ 0x920 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + ldrteq r7, [sp], #840 @ 0x348 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2344 @ 0x928 │ │ │ │ - andmi r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldreq r8, [pc], #144 @ 1701de4 <__bss_end__@@Base+0x8a5028> │ │ │ │ + andmi r0, r0, pc, ror #5 │ │ │ │ + rsbsmi r7, r8, #72, 8 @ 0x48000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2504 @ 0x9c8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + ldreq r8, [pc], #896 @ 1701df4 <__bss_end__@@Base+0x8a5038> │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbsmi r7, r8, #80, 8 @ 0x50000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq lr, [r7], #1424 @ 0x590 │ │ │ │ + andmi r0, r0, pc, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r3], #3344 @ 0xd10 │ │ │ │ - andmi r0, r0, r7, lsr r2 │ │ │ │ + streq pc, [r7], #800 @ 0x320 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbeq r6, pc, #40, 26 @ 0xa00 │ │ │ │ + andmi r0, r0, r5, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r3], #3912 @ 0xf48 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq lr, [r7], #1312 @ 0x520 │ │ │ │ + andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r5, #64, 28 @ 0x400 │ │ │ │ mulmi r0, r5, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r1, lsl #12 │ │ │ │ - andle r0, r0, r0 │ │ │ │ - andle r0, r0, r1 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq lr, [r7], #1248 @ 0x4e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r4, [sp], #3864 @ 0xf18 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ + strbteq r4, [r1], #1632 @ 0x660 │ │ │ │ + andmi r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [pc], #576 @ 1701ec4 <__bss_end__@@Base+0x8a5108> │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq pc, [r7], #936 @ 0x3a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r0, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r0, #64, 28 @ 0x400 │ │ │ │ + andmi r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1669964,128 +1669961,128 @@ │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #8, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #168, 28 @ 0xa80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2560 @ 0xa00 │ │ │ │ - andmi r0, r0, r0, asr #1 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq pc, [r7], #904 @ 0x388 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2752 @ 0xac0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + streq pc, [r7], #856 @ 0x358 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq lr, [r7], #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #16, 2 │ │ │ │ - andmi r0, r0, r2, rrx │ │ │ │ + rsbseq r0, r4, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2808 @ 0xaf8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + strteq r3, [sp], #2496 @ 0x9c0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r4, [sp], #3928 @ 0xf58 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + streq sp, [r7], #2344 @ 0x928 │ │ │ │ + andmi r0, r0, r8, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r5, [lr], #1688 @ 0x698 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + streq lr, [r7], #1088 @ 0x440 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq fp, [fp], #1640 @ 0x668 │ │ │ │ - andmi r0, r0, r6, lsr r3 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq lr, [r7], #1224 @ 0x4c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq fp, [fp], #2464 @ 0x9a0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq lr, [r7], #1192 @ 0x4a8 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r3, [lr], #2872 @ 0xb38 │ │ │ │ - andmi r0, r0, r5, lsl #10 │ │ │ │ - rsbsmi r7, r8, #148, 6 @ 0x50000002 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r4, [lr], #64 @ 0x40 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + streq lr, [r7], #1144 @ 0x478 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r4, [sp], #3968 @ 0xf80 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + strteq r3, [sp], #2504 @ 0x9c8 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r7, [sl], #1784 @ 0x6f8 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + strteq r3, [sp], #2512 @ 0x9d0 │ │ │ │ + mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrteq r7, [sp], #840 @ 0x348 │ │ │ │ + strteq r3, [sp], #2664 @ 0xa68 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - rsbsmi r7, r8, #72, 8 @ 0x48000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r8, [pc], #184 @ 1702134 <__bss_end__@@Base+0x8a5378> │ │ │ │ - andmi r0, r0, pc, ror #5 │ │ │ │ - rsbsmi r7, r8, #80, 8 @ 0x50000000 │ │ │ │ + streq ip, [r7], #3312 @ 0xcf0 │ │ │ │ + mulmi r0, r2, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq lr, [r7], #1424 @ 0x590 │ │ │ │ - andmi r0, r0, pc, lsl #27 │ │ │ │ + streq sp, [r7], #2184 @ 0x888 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r2, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #72, 20 @ 0x48000 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #0, 24 │ │ │ │ - andmi r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq pc, [r7], #800 @ 0x320 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq sp, [r7], #2336 @ 0x920 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq lr, [r7], #1312 @ 0x520 │ │ │ │ - andpl r0, r0, fp │ │ │ │ + streq sp, [r7], #2304 @ 0x900 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq lr, [r7], #1248 @ 0x4e0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq sp, [r7], #2240 @ 0x8c0 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, ip, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #120, 2 │ │ │ │ @@ -1670096,75 +1670093,71 @@ │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r1, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r8, [pc], #936 @ 1702224 <__bss_end__@@Base+0x8a5468> │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq r4, [fp], #2176 @ 0x880 │ │ │ │ + andmi r0, r0, r7, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq pc, [r7], #936 @ 0x3a8 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r7, [r7], #1672 @ 0x688 │ │ │ │ + andmi r0, r0, r9, lsr fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r8, [r7], #456 @ 0x1c8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r8, r5, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r8, [r7], #616 @ 0x268 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #168, 28 @ 0xa80 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq fp, r1, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq pc, [r7], #904 @ 0x388 │ │ │ │ + streq r8, [r7], #584 @ 0x248 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r5, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq pc, [r7], #856 @ 0x358 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ + streq r8, [r7], #512 @ 0x200 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq lr, [r7], #1232 @ 0x4d0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [r1], #1632 @ 0x660 │ │ │ │ - andmi r0, r0, r4, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [r7], #2344 @ 0x928 │ │ │ │ - andmi r0, r0, r8, lsl fp │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq lr, [r7], #1304 @ 0x518 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq lr, [r7], #1088 @ 0x440 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq sp, r0, #64, 2 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, sl, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #224, 10 @ 0x38000000 │ │ │ │ + rsbeq r7, sp, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1670172,66 +1670165,62 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r5, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #56, 2 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #80, 2 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #0, 20 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #8, 14 @ 0x200000 │ │ │ │ + andmi r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #248, 20 @ 0xf8000 │ │ │ │ - andmi r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r5, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1670252,72 +1670241,76 @@ │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #80, 2 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #104, 2 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #200, 16 @ 0xc80000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #56, 18 @ 0xe0000 │ │ │ │ andmi r1, r0, fp, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #48, 2 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq lr, [r7], #1224 @ 0x4c8 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq lr, [r7], #1192 @ 0x4a8 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r1], #2864 @ 0xb30 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq lr, [r7], #1144 @ 0x478 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ + streq sp, [r3], #1032 @ 0x408 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #232, 4 @ 0x8000000e │ │ │ │ - andmi r0, r0, pc, lsr #1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq ip, [r3], #3936 @ 0xf60 │ │ │ │ + andmi r0, r0, pc, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2496 @ 0x9c0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + streq sp, [r3], #976 @ 0x3d0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2504 @ 0x9c8 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + ldreq pc, [r1], #2872 @ 0xb38 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2512 @ 0x9d0 │ │ │ │ - mulmi r0, r2, r0 │ │ │ │ + streq r7, [r5], #1432 @ 0x598 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r3, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #152, 24 @ 0x9800 │ │ │ │ @@ -1670328,58 +1670321,62 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #0, 6 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #72, 2 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #104, 14 @ 0x1a00000 │ │ │ │ + rsbeq r7, sp, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #88, 14 @ 0x1600000 │ │ │ │ + rsbeq r7, sp, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq ip, [r7], #3312 @ 0xcf0 │ │ │ │ - mulmi r0, r2, fp │ │ │ │ + streq r6, [r5], #4048 @ 0xfd0 │ │ │ │ + andmi r0, r0, r9, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [r7], #2184 @ 0x888 │ │ │ │ + streq r7, [r5], #1376 @ 0x560 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r7, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, pc, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r9, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #32, 6 @ 0x80000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #64, 6 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1670400,201 +1670397,97 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #128, 6 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq sp, [r7], #2336 @ 0x920 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r1], #2880 @ 0xb40 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r5, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, pc, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r5, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq sp, [r7], #2304 @ 0x900 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [r7], #2240 @ 0x8c0 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2664 @ 0xa68 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [r7], #1672 @ 0x688 │ │ │ │ - andmi r0, r0, r9, lsr fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r8, [r7], #456 @ 0x1c8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r8, [r7], #616 @ 0x268 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r8, [r7], #584 @ 0x248 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r8, [r7], #512 @ 0x200 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq lr, [r7], #1304 @ 0x518 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2864 @ 0xb30 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, r1, #88, 4 @ 0x80000005 │ │ │ │ + andmi r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [r3], #1032 @ 0x408 │ │ │ │ + ldrbteq r6, [pc], #-3424 @ 1702734 <__bss_end__@@Base+0x8a5978> │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq ip, [r3], #3936 @ 0xf60 │ │ │ │ + ldrbteq r6, [pc], #-2232 @ 1702744 <__bss_end__@@Base+0x8a5988> │ │ │ │ andmi r0, r0, pc, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq sp, [r3], #976 @ 0x3d0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #24, 14 @ 0x600000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2872 @ 0xb38 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [r5], #1432 @ 0x598 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [r5], #4048 @ 0xfd0 │ │ │ │ - andmi r0, r0, r9, lsl #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [r5], #1376 @ 0x560 │ │ │ │ + ldrbteq r6, [pc], #-3368 @ 1702754 <__bss_end__@@Base+0x8a5998> │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2880 @ 0xb40 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r6, [pc], #-3424 @ 1702884 <__bss_end__@@Base+0x8a5ac8> │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #40, 14 @ 0xa00000 │ │ │ │ - ldrdmi r0, [r0], -lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r6, [pc], #-2232 @ 17028a4 <__bss_end__@@Base+0x8a5ae8> │ │ │ │ - andmi r0, r0, pc, ror #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r6, [pc], #-3368 @ 17028b4 <__bss_end__@@Base+0x8a5af8> │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - subsmi r7, r3, #192, 22 @ 0x30000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #152, 28 @ 0x980 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r2], #2624 @ 0xa40 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r2], #1808 @ 0x710 │ │ │ │ strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r2], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #8, 2 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #2888 @ 0xb48 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r3], #2288 @ 0x8f0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r4, [fp], #2176 @ 0x880 │ │ │ │ - andmi r0, r0, r7, ror #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #32, 12 @ 0x2000000 │ │ │ │ - strhmi r0, [r0], -sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #224, 12 @ 0xe000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + strteq r4, [fp], #2792 @ 0xae8 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r3], #1072 @ 0x430 │ │ │ │ andmi r0, r0, r7, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, sp, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r0, [r3], #2232 @ 0x8b8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r9], #904 @ 0x388 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #128, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #120, 10 @ 0x1e000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r9], #120 @ 0x78 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r9], #848 @ 0x350 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ @@ -1670603,105 +1670496,109 @@ │ │ │ │ streq r5, [r3], #1584 @ 0x630 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r3], #800 @ 0x320 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r3], #1528 @ 0x5f8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [fp], #3792 @ 0xed0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #48, 6 @ 0xc0000000 │ │ │ │ - strdmi r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [fp], #3008 @ 0xbc0 │ │ │ │ ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [fp], #3736 @ 0xe98 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r6], #2520 @ 0x9d8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r7, r3, #192, 22 @ 0x30000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #104, 24 @ 0x6800 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r6], #1736 @ 0x6c8 │ │ │ │ ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r6], #2464 @ 0x9a0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r4, [fp], #2792 @ 0xae8 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r8, [pc], #2280 @ 1702a94 <__bss_end__@@Base+0x8a5cd8> │ │ │ │ + ldreq r8, [pc], #2240 @ 17028d4 <__bss_end__@@Base+0x8a5b18> │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq sl, [ip], #360 @ 0x168 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r3, [sp], #2720 @ 0xaa0 │ │ │ │ mulmi r0, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r3, [sp], #2880 @ 0xb40 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq sl, [ip], #576 @ 0x240 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r8, [pc], #2504 @ 1702af4 <__bss_end__@@Base+0x8a5d38> │ │ │ │ + ldreq r8, [pc], #2464 @ 1702934 <__bss_end__@@Base+0x8a5b78> │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrteq r4, [sp], #3544 @ 0xdd8 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r9, [lr], #2600 @ 0xa28 │ │ │ │ + andmi r0, r0, sp, lsr lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #200, 22 @ 0x32000 │ │ │ │ + ldrdmi r0, [r0], -lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r7], #2728 @ 0xaa8 │ │ │ │ andmi r0, r0, r3, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r7], #1520 @ 0x5f0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r6, [r7], #2616 @ 0xa38 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #8, 14 @ 0x200000 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r6, [r7], #2552 @ 0x9f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r9, [lr], #2640 @ 0xa50 │ │ │ │ - andmi r0, r0, sp, lsr lr │ │ │ │ + ldreq sl, [lr], #2152 @ 0x868 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r7, [r7], #1664 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r7, [r7], #1632 @ 0x660 │ │ │ │ @@ -1670712,32 +1670609,48 @@ │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r6, [r7], #2536 @ 0x9e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq sl, [lr], #2192 @ 0x890 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq sl, [ip], #344 @ 0x158 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #192, 20 @ 0xc0000 │ │ │ │ + strhmi r0, [r0], -sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r3, [sp], #2936 @ 0xb78 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r7], #3472 @ 0xd90 │ │ │ │ andmi r0, r0, r2, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r7], #2360 @ 0x938 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sp, r3, #128, 4 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r4, #120, 10 @ 0x1e000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r6, [r7], #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r6, [r7], #2496 @ 0x9c0 │ │ │ │ @@ -1670746,42 +1670659,42 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r7], #2416 @ 0x970 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r6, [r7], #2608 @ 0xa30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r3, r8, #188, 30 @ 0x2f0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r3, [sp], #2936 @ 0xb78 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strteq sl, [r9], #1048 @ 0x418 │ │ │ │ + andmi r0, r0, ip, lsl #6 │ │ │ │ + subsmi r3, r8, #192, 30 @ 0x300 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r7], #480 @ 0x1e0 │ │ │ │ andmi r0, r0, fp, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #0, 2 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ + rsbseq ip, r1, #136, 6 @ 0x20000002 │ │ │ │ + strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r7], #3328 @ 0xd00 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [r7], #368 @ 0x170 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r5, [r7], #304 @ 0x130 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #1048 @ 0x418 │ │ │ │ - andmi r0, r0, ip, lsl #6 │ │ │ │ + strteq sl, [r9], #1832 @ 0x728 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r5, [r7], #3464 @ 0xd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [r7], #3432 @ 0xd68 │ │ │ │ @@ -1670792,74 +1670705,70 @@ │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r5, [r7], #288 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #1832 @ 0x728 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq sl, [ip], #64 @ 0x40 │ │ │ │ + ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq sl, [ip], #288 @ 0x120 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #16, 10 @ 0x4000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [ip], #64 @ 0x40 │ │ │ │ - ldrdmi r0, [r0], -sl │ │ │ │ + rsbseq ip, r1, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [r7], #1176 @ 0x498 │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r7], #120 @ 0x78 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r5, [r7], #280 @ 0x118 │ │ │ │ - subsmi r3, r8, #188, 30 @ 0x2f0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [r7], #248 @ 0xf8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ - subsmi r3, r8, #192, 30 @ 0x300 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r7], #176 @ 0xb0 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #32, 10 @ 0x8000000 │ │ │ │ - andmi r0, r0, sp, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r5, [r7], #360 @ 0x168 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [ip], #288 @ 0x120 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subsmi r4, r8, #4, 2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq sl, [r9], #584 @ 0x248 │ │ │ │ andmi r0, r0, pc, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, r8, #8, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq sl, [r9], #984 @ 0x3d8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq sl, [r9], #1040 @ 0x410 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq pc, [r7], #2376 @ 0x948 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r6], #1856 @ 0x740 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r6], #816 @ 0x330 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1670868,53 +1670777,73 @@ │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r9, [r6], #976 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq pc, [r7], #2376 @ 0x948 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #160, 18 @ 0x280000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + ldrteq r4, [sp], #3552 @ 0xde0 │ │ │ │ + mulmi r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r9, [r6], #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #96, 2 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r9, [r6], #920 @ 0x398 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r6, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #0, 26 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r6, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r6, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r6], #872 @ 0x368 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #112, 2 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r9, [r6], #960 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrteq r4, [sp], #3552 @ 0xde0 │ │ │ │ - mulmi r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq pc, [r7], #4056 @ 0xfd8 │ │ │ │ mulmi r0, r8, r1 │ │ │ │ - subsmi r4, r8, #4, 2 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #176, 18 @ 0x2c0000 │ │ │ │ - mulmi r0, ip, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r0, [r8], #368 @ 0x170 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi r4, r8, #8, 2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r6, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrteq r4, [sp], #3712 @ 0xe80 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r7, [r6], #2728 @ 0xaa8 │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r6], #1696 @ 0x6a0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ @@ -1670927,253 +1670856,97 @@ │ │ │ │ streq r8, [r6], #1816 @ 0x718 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r8, [r6], #1752 @ 0x6d8 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrteq r4, [sp], #3712 @ 0xe80 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #2896 @ 0xb50 │ │ │ │ - andmi r0, r0, fp, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #128, 12 @ 0x8000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r3, [sp], #2968 @ 0xb98 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #2368 @ 0x940 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #176, 18 @ 0x2c0000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r1, [r7], #360 @ 0x168 │ │ │ │ - andmi r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r6, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + ldreq pc, [r1], #2896 @ 0xb50 │ │ │ │ + andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r6, #88, 14 @ 0x1600000 │ │ │ │ + rsbseq r7, r9, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r6, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r1, [r7], #880 @ 0x370 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r1, [r7], #936 @ 0x3a8 │ │ │ │ - andmi r0, r0, r8, asr ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #192, 20 @ 0xc0000 │ │ │ │ - mulmi r0, r1, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [r7], #0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r2, [r7], #152 @ 0x98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r6, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r2, [r7], #120 @ 0x78 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [r7], #56 @ 0x38 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - msreq SPSR_sxc, r8, ror r4 │ │ │ │ - streq r9, [r6], #1032 @ 0x408 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [pc], #-1304 @ 1703034 <__bss_end__@@Base+0x8a6278> │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + strteq sl, [r9], #2368 @ 0x940 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strteq r0, [r8], #712 @ 0x2c8 │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #2400 @ 0x960 │ │ │ │ - andmi r0, r0, r2, asr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [r6], #3608 @ 0xe18 │ │ │ │ - strdmi r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [r6], #2584 @ 0xa18 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r6, [r6], #3496 @ 0xda8 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq r6, [r6], #3432 @ 0xd68 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r6, #184, 22 @ 0x2e000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq fp, r0, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #16, 10 @ 0x4000000 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ + rsbseq sl, r6, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #184, 6 @ 0xe0000002 │ │ │ │ + rsbeq r6, pc, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #2744 @ 0xab8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + streq r1, [r7], #360 @ 0x168 │ │ │ │ + andmi r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #240, 12 @ 0xf000000 │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r7, [r6], #2720 @ 0xaa0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r1, [r7], #880 @ 0x370 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r2, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #112, 18 @ 0x1c0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #8 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #0, 4 │ │ │ │ andmi r0, r0, r3, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #64, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #80, 4 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #96, 4 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #112, 4 │ │ │ │ + rsbseq r8, r0, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #128, 4 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #144, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #160, 4 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #176, 4 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #192, 4 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r7, [r6], #2688 @ 0xa80 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r1, [r7], #936 @ 0x3a8 │ │ │ │ + andmi r0, r0, r8, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #176, 28 @ 0xb00 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #136 @ 0x88 │ │ │ │ @@ -1671184,101 +1670957,101 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #208, 4 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ + rsbseq r8, r0, #112, 24 @ 0x7000 │ │ │ │ + mulmi r0, ip, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #16, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r7, [r6], #2640 @ 0xa50 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ + streq r2, [r7], #0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r6, [r6], #3416 @ 0xd58 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r2, [r7], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r0, [r8], #928 @ 0x3a0 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r2, [r7], #120 @ 0x78 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #88, 4 @ 0x80000005 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r2, [r7], #56 @ 0x38 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + msreq SPSR_sxc, r8, ror r4 │ │ │ │ + streq r9, [r6], #1032 @ 0x408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #16, 18 @ 0x40000 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r7, sp, #24, 22 @ 0x6000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #32, 4 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #240, 2 @ 0x3c │ │ │ │ - strdmi r0, [r0], -r6 │ │ │ │ + ldrbteq r4, [pc], #-1304 @ 1703064 <__bss_end__@@Base+0x8a62a8> │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #232, 6 @ 0xa0000003 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + strteq sl, [r9], #2400 @ 0x960 │ │ │ │ + andmi r0, r0, r2, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r1, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r7, asr r0 │ │ │ │ + rsbeq r3, pc, #192, 10 @ 0x30000000 │ │ │ │ + mulmi r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #3088 @ 0xc10 │ │ │ │ - andmi r0, r0, r4, ror r1 │ │ │ │ - rsbsmi r8, r4, #116, 22 @ 0x1d000 │ │ │ │ + strteq sl, [r9], #2744 @ 0xab8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [sl], #-4000 @ 0xfffff060 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - rsbsmi r8, r4, #124, 22 @ 0x1f000 │ │ │ │ + streq r6, [r6], #3608 @ 0xe18 │ │ │ │ + strdmi r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #88, 8 @ 0x58000000 │ │ │ │ andmi r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ @@ -1671296,44 +1671069,48 @@ │ │ │ │ andmi r0, r0, r1, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [sl], #-3728 @ 0xfffff170 │ │ │ │ - ldrdmi r0, [r0], -r1 │ │ │ │ - rsbsmi r8, r4, #132, 22 @ 0x21000 │ │ │ │ + streq r7, [r6], #2584 @ 0xa18 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #184, 24 @ 0xb800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, r9, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r6, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [pc], #-3880 @ 1703524 <__bss_end__@@Base+0x8a6768> @ │ │ │ │ - andmi r0, r0, sl, asr #32 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r6, [r6], #3496 @ 0xda8 │ │ │ │ + andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r8, r1, #112, 12 @ 0x7000000 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, lr, asr r0 │ │ │ │ + rsbseq ip, r6, #240, 14 @ 0x3c00000 │ │ │ │ + andmi r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #72, 4 @ 0x80000004 │ │ │ │ @@ -1671343,90 +1671120,234 @@ │ │ │ │ rsbseq r1, r9, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #112, 14 @ 0x1c00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #48, 10 @ 0xc000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq r6, [r6], #3432 @ 0xd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #224, 12 @ 0xe000000 │ │ │ │ andmi r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #168, 14 @ 0x2a00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #96, 4 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #32, 8 @ 0x20000000 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ + strteq r0, [r8], #928 @ 0x3a0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #200, 22 @ 0x32000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #232, 6 @ 0xa0000003 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #248, 6 @ 0xe0000003 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #0, 8 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #32, 8 @ 0x20000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #80, 8 @ 0x50000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #96, 8 @ 0x60000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #120 @ 0x78 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #248, 8 @ 0xf8000000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r7, [r6], #2720 @ 0xaa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r1, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #200 @ 0xc8 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #192, 2 @ 0x30 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r7, r0, #144, 8 @ 0x90000000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #56, 2 │ │ │ │ - andmi r0, r0, sl, lsr r0 │ │ │ │ + rsbseq ip, r6, #192, 2 @ 0x30 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r3, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r6, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi r8, r3, #116, 12 @ 0x7400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - subsmi r8, r3, #120, 12 @ 0x7800000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [sl], #-3944 @ 0xfffff098 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbsmi r8, r4, #140, 22 @ 0x23000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r7, [r6], #2688 @ 0xa80 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #112, 4 │ │ │ │ andmi r0, r0, r2, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r7, [r6], #2640 @ 0xa50 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r6, [r6], #3416 @ 0xd58 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq sl, [r9], #3088 @ 0xc10 │ │ │ │ + andmi r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r9, [r3], #-1544 @ 0xfffff9f8 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r9, [r3], #-1568 @ 0xfffff9e0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r2, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ + andmi r0, r0, sl, ror #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r2, [sp], #-3896 @ 0xfffff0c8 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #0, 24 │ │ │ │ + andmi r0, r0, r7, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r9, [r3], #-1576 @ 0xfffff9d8 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r2, [sp], #-752 @ 0xfffffd10 │ │ │ │ + andmi r0, r0, r4, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r2, [sp], #-1128 @ 0xfffffb98 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + eoreq r9, sp, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + eoreq sl, sp, #96, 26 @ 0x1800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #0, 22 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r9, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ @@ -1671435,547 +1671356,683 @@ │ │ │ │ rsbseq r3, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #248, 10 @ 0x3e000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r3, [r0], #-312 @ 0xfffffec8 │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ - rsbsmi r8, r4, #148, 22 @ 0x25000 │ │ │ │ + eoreq fp, sp, #176, 22 @ 0x2c000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #0, 12 │ │ │ │ andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r9, r8, #68 @ 0x44 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #120, 22 @ 0x1e000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #8, 12 @ 0x800000 │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, fp, #16, 26 @ 0x400 │ │ │ │ - andmi r0, r0, r2, lsr r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, r7, lsl #1 │ │ │ │ + rsbseq r2, r1, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, lr, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + addseq r0, r4, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, fp, #144, 22 @ 0x24000 │ │ │ │ - andmi r0, r0, r3, asr #2 │ │ │ │ + addseq r0, r4, #216, 4 @ 0x8000000d │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, fp, #216, 24 @ 0xd800 │ │ │ │ + ldrbeq r2, [sp], #-696 @ 0xfffffd48 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #216, 22 @ 0x36000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - subsmi r8, r3, #220, 14 @ 0x3700000 │ │ │ │ + rsbeq r2, fp, #128 @ 0x80 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #64, 10 @ 0x10000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - subsmi r8, r3, #224, 14 @ 0x3800000 │ │ │ │ + rsbeq r2, fp, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, r3, lsl r1 │ │ │ │ + subsmi r8, r3, #116, 12 @ 0x7400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r2, fp, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + subsmi r8, r3, #120, 12 @ 0x7800000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r9, [r3], #-1584 @ 0xfffff9d0 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, pc, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r2, fp, #240, 2 @ 0x3c │ │ │ │ + strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #208, 18 @ 0x340000 │ │ │ │ + rsbeq r7, sp, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ - subsmi r9, r8, #68 @ 0x44 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #168, 26 @ 0x2a00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #96, 20 @ 0x60000 │ │ │ │ + rsbeq r7, sp, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #32, 24 @ 0x2000 │ │ │ │ + rsbseq r7, r0, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #8, 24 @ 0x800 │ │ │ │ + rsbseq r7, r0, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, r2, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #176, 28 @ 0xb00 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r7, r0, #136, 26 @ 0x2200 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq ip, r0, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #24, 24 @ 0x1800 │ │ │ │ + rsbseq r7, r0, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, pc, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #16, 26 @ 0x400 │ │ │ │ + rsbeq r2, fp, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r5, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-2688 @ 0xfffff580 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - rsbsmi r8, r4, #156, 22 @ 0x27000 │ │ │ │ + strteq sl, [r9], #3464 @ 0xd88 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbsmi r8, r4, #116, 22 @ 0x1d000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, r9, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrbteq sp, [sl], #-4000 @ 0xfffff060 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + rsbsmi r8, r4, #124, 22 @ 0x1f000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq sp, [sl], #-3728 @ 0xfffff170 │ │ │ │ + ldrdmi r0, [r0], -r1 │ │ │ │ + rsbsmi r8, r4, #132, 22 @ 0x21000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [pc], #-3880 @ 1703784 <__bss_end__@@Base+0x8a69c8> @ │ │ │ │ + andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, fp, #48, 10 @ 0xc000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + subsmi r8, r3, #220, 14 @ 0x3700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r7, r0, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, fp, lsr r0 │ │ │ │ + subsmi r8, r3, #224, 14 @ 0x3800000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, fp, #32, 8 @ 0x20000000 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #0, 30 │ │ │ │ - strdmi r0, [r0], -r8 │ │ │ │ + rsbeq r2, fp, #248, 8 @ 0xf8000000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #48, 24 @ 0x3000 │ │ │ │ - andmi r0, r0, fp, lsr r0 │ │ │ │ + rsbseq pc, r0, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #248, 30 @ 0x3e0 │ │ │ │ + ldrbteq sp, [sl], #-3944 @ 0xfffff098 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbsmi r8, r4, #140, 22 @ 0x23000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #48 @ 0x30 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrbteq r3, [r0], #-312 @ 0xfffffec8 │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ + rsbsmi r8, r4, #148, 22 @ 0x25000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbeq r1, fp, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, r2, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #96, 16 @ 0x600000 │ │ │ │ - andmi r0, r0, r2, ror r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, fp, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #96 @ 0x60 │ │ │ │ - andmi r0, r0, ip, ror #1 │ │ │ │ + rsbeq r1, fp, #144, 22 @ 0x24000 │ │ │ │ + andmi r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #80, 2 │ │ │ │ + rsbeq r1, fp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #3464 @ 0xd88 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - rsbsmi r8, r4, #164, 22 @ 0x29000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r9, ror r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #192, 18 @ 0x300000 │ │ │ │ + andmi r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq ip, r8, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #64, 6 │ │ │ │ - strdmi r0, [r0], -r8 │ │ │ │ + rsbeq r2, fp, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + rsbseq pc, r5, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r5, #176, 28 @ 0xb00 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r5, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #0, 14 │ │ │ │ andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r2, fp, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #64, 20 @ 0x40000 │ │ │ │ - andmi r0, r0, r2, lsr #3 │ │ │ │ + rsbeq r2, fp, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq r2, fp, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, pc, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r5, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #160, 16 @ 0xa00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #0, 20 │ │ │ │ + rsbseq r7, r0, #120, 22 @ 0x1e000 │ │ │ │ @ instruction: 0x400001bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #192, 22 @ 0x30000 │ │ │ │ + rsbseq r7, r0, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #16, 4 │ │ │ │ - andmi r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #8, 14 @ 0x200000 │ │ │ │ - strdmi r0, [r0], -sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #72, 20 @ 0x48000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbeq r2, fp, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + strbteq fp, [lr], #-2688 @ 0xfffff580 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ + rsbsmi r8, r4, #156, 22 @ 0x27000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, r2, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #128, 22 @ 0x20000 │ │ │ │ + rsbeq r8, sp, #216, 24 @ 0xd800 │ │ │ │ andmi r0, r0, r7, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #152, 30 @ 0x260 │ │ │ │ + rsbeq r9, sp, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, sp, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #112, 10 @ 0x1c000000 │ │ │ │ - andmi r0, r0, sl, asr r1 │ │ │ │ + rsbeq r2, fp, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r9, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, fp, #208, 12 @ 0xd000000 │ │ │ │ + rsbeq r2, fp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [r1], #2184 @ 0x888 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - rsbsmi r8, r4, #172, 22 @ 0x2b000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #96, 20 @ 0x60000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ + rsbeq r2, fp, #0, 30 │ │ │ │ + strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #104, 14 @ 0x1a00000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r4, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r4, #0, 26 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r4, #224, 24 @ 0xe000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, r4, #112, 14 @ 0x1c00000 │ │ │ │ + mulmi r0, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r4, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r2, pc, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #40, 12 @ 0x2800000 │ │ │ │ + rsbseq r7, r0, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, r9, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #112, 14 @ 0x1c00000 │ │ │ │ - mulmi r0, ip, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #16, 16 @ 0x100000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #56, 22 @ 0xe000 │ │ │ │ + rsbeq r8, sp, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-3104 @ 0xfffff3e0 │ │ │ │ - andmi r0, r0, r1, lsr #2 │ │ │ │ - rsbsmi r8, r4, #180, 22 @ 0x2d000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-3400 @ 0xfffff2b8 │ │ │ │ + rsbeq r2, fp, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbsmi r8, r4, #188, 22 @ 0x2f000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq fp, [r4], #144 @ 0x90 │ │ │ │ - mulmi r0, pc, r0 @ │ │ │ │ - rsbsmi r8, r4, #196, 22 @ 0x31000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #128 @ 0x80 │ │ │ │ - strdmi r0, [r0], -r5 │ │ │ │ + rsbeq r3, fp, #48 @ 0x30 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #120, 8 @ 0x78000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r7, r0, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #96, 16 @ 0x600000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq pc, lr, #216, 2 @ 0x36 │ │ │ │ + strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #56, 14 @ 0xe00000 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ + rsbeq pc, lr, #208, 10 @ 0x34000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #232, 10 @ 0x3a000000 │ │ │ │ + rsbeq pc, lr, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbeq r3, fp, #96 @ 0x60 │ │ │ │ + andmi r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq r2, r1, #16, 16 @ 0x100000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq pc, lr, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq pc, lr, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, r4, lsl #4 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #80, 2 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #0, 4 │ │ │ │ + strbteq r4, [r1], #2184 @ 0x888 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbsmi r8, r4, #164, 22 @ 0x29000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #168, 20 @ 0xa8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq r3, fp, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r9, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, r5, asr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #48 @ 0x30 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, r2, asr r3 │ │ │ │ + rsbeq r3, fp, #8, 6 @ 0x20000000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #40, 16 @ 0x280000 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #216, 10 @ 0x36000000 │ │ │ │ + rsbeq pc, lr, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq pc, lr, #24, 12 @ 0x1800000 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #160, 10 @ 0x28000000 │ │ │ │ + rsbeq pc, lr, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #184, 16 @ 0xb80000 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, r5, asr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r5, r1, #56 @ 0x38 │ │ │ │ + andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r4, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #216, 14 @ 0x3600000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbeq r3, fp, #64, 6 │ │ │ │ + strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, sl, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r9, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, lr, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #16, 16 @ 0x100000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r4, #8, 26 @ 0x200 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r4, #0, 26 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, pc, asr #4 │ │ │ │ + rsbseq r4, r4, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #24, 26 @ 0x600 │ │ │ │ - mulmi r0, sl, r0 │ │ │ │ + rsbseq r4, r4, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r9, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, sp, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, pc, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #160, 10 @ 0x28000000 │ │ │ │ + rsbeq r7, sp, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [r1], #1400 @ 0x578 │ │ │ │ - andmi r0, r0, r3, ror r3 │ │ │ │ - rsbsmi r8, r4, #204, 22 @ 0x33000 │ │ │ │ + rsbeq r3, fp, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, fp, #64, 20 @ 0x40000 │ │ │ │ + andmi r0, r0, r2, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, fp, #232, 22 @ 0x3a000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, fp, #8, 14 @ 0x200000 │ │ │ │ + strdmi r0, [r0], -sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, fp, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, fp, #112, 10 @ 0x1c000000 │ │ │ │ + andmi r0, r0, sl, asr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, fp, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #208, 18 @ 0x340000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r4, [sp], #3992 @ 0xf98 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + rsbsmi r8, r4, #172, 22 @ 0x2b000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #104, 26 @ 0x1a00 │ │ │ │ + rsbseq fp, r0, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #160, 20 @ 0xa0000 │ │ │ │ + rsbseq fp, r0, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [lr], #-3104 @ 0xfffff3e0 │ │ │ │ + andmi r0, r0, r1, lsr #2 │ │ │ │ + rsbsmi r8, r4, #180, 22 @ 0x2d000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [lr], #-3400 @ 0xfffff2b8 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbsmi r8, r4, #188, 22 @ 0x2f000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r4, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq fp, [r4], #144 @ 0x90 │ │ │ │ + mulmi r0, pc, r0 @ │ │ │ │ + rsbsmi r8, r4, #196, 22 @ 0x31000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, ip, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, ip, #0, 4 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, sp, #0, 24 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r5, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r2, asr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #216, 14 @ 0x3600000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #16, 16 @ 0x100000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq lr, [r1], #1400 @ 0x578 │ │ │ │ + andmi r0, r0, r3, ror r3 │ │ │ │ + rsbsmi r8, r4, #204, 22 @ 0x33000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-3752 @ 0xfffff158 │ │ │ │ andmi r0, r0, lr, ror r1 │ │ │ │ rsbsmi r8, r4, #212, 22 @ 0x35000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r5, asr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #152, 18 @ 0x260000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-40 @ 0xffffffd8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbsmi r8, r4, #220, 22 @ 0x37000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #56, 22 @ 0xe000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq fp, [r4], #304 @ 0x130 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbsmi r8, r4, #228, 22 @ 0x39000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r4, #136, 10 @ 0x22000000 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #160, 30 @ 0x280 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r1], #2288 @ 0x8f0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbsmi r8, r4, #236, 22 @ 0x3b000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #1832 @ 0x728 │ │ │ │ andmi r0, r0, r5 │ │ │ │ rsbsmi r8, r4, #244, 22 @ 0x3d000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #1840 @ 0x730 │ │ │ │ andmi r0, r0, r7 │ │ │ │ rsbsmi r8, r4, #252, 22 @ 0x3f000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #128, 16 @ 0x800000 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #72, 6 @ 0x20000001 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r1, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #176, 30 @ 0x2c0 │ │ │ │ + mulmi r0, sl, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq pc, [r1], #1848 @ 0x738 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + rsbsmi r8, r4, #4, 24 @ 0x400 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [lr], #-3736 @ 0xfffff168 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [lr], #-3456 @ 0xfffff280 │ │ │ │ + ldrdmi r0, [r0], -sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq pc, [r8], #-784 @ 0xfffffcf0 @ │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #96, 16 @ 0x600000 │ │ │ │ + mulmi r0, r3, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #48, 24 @ 0x3000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sp, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #88, 8 @ 0x58000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r9, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1672028,81 +1672085,29 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #176, 4 │ │ │ │ + rsbeq r6, sp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #72 @ 0x48 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #16, 6 @ 0x40000000 │ │ │ │ + rsbseq ip, r0, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r1, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq pc, [r1], #1848 @ 0x738 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - rsbsmi r8, r4, #4, 24 @ 0x400 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-3736 @ 0xfffff168 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-3456 @ 0xfffff280 │ │ │ │ - ldrdmi r0, [r0], -sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [r8], #-784 @ 0xfffffcf0 @ │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #96, 16 @ 0x600000 │ │ │ │ - mulmi r0, r3, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #48, 24 @ 0x3000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sp, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #88, 8 @ 0x58000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #128, 4 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #104, 8 @ 0x68000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #88, 2 │ │ │ │ andmi r0, r0, r7, lsl #3 │ │ │ │ @@ -1672110,51 +1672115,39 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #224, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-3680 @ 0xfffff1a0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi r1, lr, #8, 26 @ 0x200 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, fp, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #112, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #104, 26 @ 0x1a00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #160, 4 │ │ │ │ + rsbseq r8, r1, #112 @ 0x70 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, fp, #56, 24 @ 0x3800 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, fp, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #128, 4 │ │ │ │ - andmi r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ adceq r1, r3, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r7, [sp], #-1160 @ 0xfffffb78 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1672172,69 +1672165,69 @@ │ │ │ │ andmi r0, r0, r8, rrx │ │ │ │ rsbsmi r2, sp, #192, 14 @ 0x3000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r2, #0, 18 │ │ │ │ andmi r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [pc], #-3960 @ 1704284 <__bss_end__@@Base+0x8a74c8> @ │ │ │ │ + ldrbeq pc, [pc], #-3960 @ 1704254 <__bss_end__@@Base+0x8a7498> @ │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #80, 24 @ 0x5000 │ │ │ │ + rsbseq r7, fp, #168, 12 @ 0xa800000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #224, 4 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, sl, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #8, 20 @ 0x8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #168, 10 @ 0x2a000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #56, 8 @ 0x38000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #72, 8 @ 0x48000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #240, 4 │ │ │ │ + andmi r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, fp, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #104, 24 @ 0x6800 │ │ │ │ + rsbseq fp, r0, #112, 26 @ 0x1c00 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #184, 10 @ 0x2e000000 │ │ │ │ - andmi r0, r0, pc, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, ip, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sp, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r9 │ │ │ │ @@ -1672250,57 +1672243,61 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sp, #144 @ 0x90 │ │ │ │ andmi r0, r0, ip, lsl #3 │ │ │ │ rsbmi r7, r3, #124, 30 @ 0x1f0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #72, 16 @ 0x480000 │ │ │ │ + rsbseq ip, fp, #216, 14 @ 0x3600000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sp, #32, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, ip, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, ip, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #96, 20 @ 0x60000 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, ip, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #152, 8 @ 0x98000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, pc, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #168, 8 @ 0xa8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #48, 24 @ 0x3000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #192, 14 @ 0x3000000 │ │ │ │ + rsbseq r8, r0, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1672319,58 +1672316,58 @@ │ │ │ │ rsbseq pc, fp, #120, 8 @ 0x78000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #136, 8 @ 0x88000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #40 @ 0x28 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #48, 26 @ 0xc00 │ │ │ │ andmi r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r9, r8, #184, 16 @ 0xb80000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, sl │ │ │ │ - subsmi sl, r3, #16, 8 @ 0x10000000 │ │ │ │ + subsmi r9, r8, #188, 16 @ 0xbc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #56 @ 0x38 │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #248, 6 @ 0xe0000003 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #8, 8 @ 0x8000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #192, 22 @ 0x30000 │ │ │ │ mulmi r0, r6, r1 │ │ │ │ subsmi sl, r3, #48, 10 @ 0xc000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ subsmi sl, r3, #56, 10 @ 0xe000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, lr, lsr #1 │ │ │ │ @@ -1672392,74 +1672389,70 @@ │ │ │ │ andmi r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sl, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sp, #168, 12 @ 0xa800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #64, 30 @ 0x100 │ │ │ │ andmi r0, r0, r7, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #40 @ 0x28 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #216, 6 @ 0x60000003 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #232, 6 @ 0xa0000003 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #248 @ 0xf8 │ │ │ │ - strhmi r0, [r0], -lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #200, 8 @ 0xc8000000 │ │ │ │ mulmi r0, r8, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sp, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, pc, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, ip, #208, 2 @ 0x34 │ │ │ │ andmi r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, ip, #160, 6 @ 0x80000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1672468,14 +1672461,22 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #184, 6 @ 0xe0000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #200, 6 @ 0x20000003 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1672483,35 +1672484,31 @@ │ │ │ │ rsbseq r0, r6, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #200, 6 @ 0x20000003 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, sp, #8, 30 │ │ │ │ + andmi r0, r0, sp, lsr #3 │ │ │ │ + subsmi r9, r8, #0, 20 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #56, 6 @ 0xe0000000 │ │ │ │ + strhmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #120 @ 0x78 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #88, 2 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, r5, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1672520,153 +1672517,133 @@ │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #80, 26 @ 0x1400 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #184, 10 @ 0x2e000000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #80, 28 @ 0x500 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, sl, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, lr, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #32 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sp, #8, 30 │ │ │ │ - andmi r0, r0, sp, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r9, r8, #4, 20 @ 0x4000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #120, 22 @ 0x1e000 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, ip, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #0, 26 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #120 @ 0x78 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #240, 4 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #152, 6 @ 0x60000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #168, 6 @ 0xa0000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r6, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, fp, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r6, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ + rsbseq r3, r4, #184, 10 @ 0x2e000000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, r4, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #104, 2 │ │ │ │ + rsbseq r3, r4, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #112, 2 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r3, r4, #216, 10 @ 0x36000000 │ │ │ │ + andmi r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #120, 2 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r5, r1, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #128, 2 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, ip, #176, 30 @ 0x2c0 │ │ │ │ + andmi r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r0, r6, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, fp, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #88, 2 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r0, r6, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, lr, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, r0, lsr #3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #80, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, ip, #176, 8 @ 0xb0000000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, ip, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r3, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ @@ -1672676,210 +1672653,230 @@ │ │ │ │ andmi r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r6, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #80, 16 @ 0x500000 │ │ │ │ + rsbeq r3, pc, #88, 24 @ 0x5800 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #168, 6 @ 0xa0000002 │ │ │ │ - mulmi r0, fp, r0 │ │ │ │ + rsbeq r3, pc, #136, 24 @ 0x8800 │ │ │ │ + andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #128, 16 @ 0x800000 │ │ │ │ - andmi r0, r0, sp, asr #32 │ │ │ │ + rsbeq r6, sp, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #128, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #136, 2 @ 0x22 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #160, 2 @ 0x28 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #112, 2 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #248, 24 @ 0xf800 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #8, 26 @ 0x200 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #120, 6 @ 0xe0000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #136, 6 @ 0x20000002 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, sp, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #8, 2 │ │ │ │ + rsbseq ip, fp, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ - subsmi r9, r8, #184, 16 @ 0xb80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #24, 26 @ 0x600 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - subsmi r9, r8, #188, 16 @ 0xbc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #216, 30 @ 0x360 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, ip, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #88, 4 @ 0x80000005 │ │ │ │ - andmi r0, r0, pc, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq r3, pc, #96, 2 │ │ │ │ + mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #88, 6 @ 0x60000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #104, 6 @ 0xa0000001 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r7, #56, 24 @ 0x3800 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #224, 28 @ 0xe00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #208, 4 │ │ │ │ mulmi r0, sp, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #176, 30 @ 0x2c0 │ │ │ │ - ldrdmi r0, [r0], -r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, ip, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, sl, #232, 16 @ 0xe80000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r7, [sp], #-1168 @ 0xfffffb70 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #88, 26 @ 0x1600 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrsheq sp, [r8, #-160] @ 0xffffff60 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - cmpeq r8, r8, lsl fp │ │ │ │ + rsbseq ip, r3, #136, 26 @ 0x2200 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r8, [sp], #-792 @ 0xfffffce8 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - rsbsmi r2, sp, #200, 14 @ 0x3200000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sl, [lr], #-3544 @ 0xfffff228 │ │ │ │ - andmi r0, r0, sl, asr r1 │ │ │ │ - rsbsmi r2, sp, #208, 14 @ 0x3400000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #0, 12 │ │ │ │ - strdmi r0, [r0], -fp │ │ │ │ + rsbseq r9, ip, #176, 30 @ 0x2c0 │ │ │ │ + ldrdmi r0, [r0], -r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, pc, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #24, 6 @ 0x60000000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #64, 30 @ 0x100 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq sp, sl, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #0, 26 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r7, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sl, [lr], #-3896 @ 0xfffff0c8 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbsmi r2, sp, #216, 14 @ 0x3600000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r4, [sp], #3992 @ 0xf98 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - rsbsmi r2, sp, #224, 14 @ 0x3800000 │ │ │ │ - andeq r8, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #128, 16 @ 0x800000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r6, ror #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r6, #24, 14 @ 0x600000 │ │ │ │ - andmi r0, r0, r7, lsl #7 │ │ │ │ + rsbseq lr, sl, #224 @ 0xe0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #136, 8 @ 0x88000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq ip, r3, #144, 26 @ 0x2400 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #160, 26 @ 0x2800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r3, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r6, #24, 14 @ 0x600000 │ │ │ │ + andmi r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #248, 20 @ 0xf8000 │ │ │ │ mulmi r0, r7, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #184, 10 @ 0x2e000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #184, 8 @ 0xb8000000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #72, 6 @ 0x20000001 │ │ │ │ + andmi r0, r0, r9, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #192, 8 @ 0xc0000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r0, lsr r1 │ │ │ │ + rsbseq sp, r3, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #80, 30 @ 0x140 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #208, 24 @ 0xd000 │ │ │ │ strdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1672887,149 +1672884,149 @@ │ │ │ │ rsbseq r1, r6, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #200, 8 @ 0xc8000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r3, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r5, #72 @ 0x48 │ │ │ │ + andmi r0, r0, ip, lsl r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r9, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, lr, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r0, [r3], #3968 @ 0xf80 │ │ │ │ - andmi r0, r0, r3, lsr r6 │ │ │ │ - rsbsmi r2, sp, #232, 14 @ 0x3a00000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #120, 26 @ 0x1e00 │ │ │ │ - strdmi r0, [r0], -r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r5, #104, 10 @ 0x1a000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq sl, ip, #136, 2 @ 0x22 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #240, 8 @ 0xf0000000 │ │ │ │ + andmi r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, sl, #216, 4 @ 0x8000000d │ │ │ │ + strhmi r0, [r0], -r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #232, 6 @ 0xa0000003 │ │ │ │ - andmi r0, r0, r1, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #248, 24 @ 0xf800 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r9, sl, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #224, 28 @ 0xe00 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq pc, r3, #176, 4 │ │ │ │ + strhmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r6, #0, 30 │ │ │ │ andmi r0, r0, r2, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #16, 12 @ 0x1000000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #40, 2 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #120, 2 │ │ │ │ andmi r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #0, 6 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #104, 12 @ 0x6800000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq pc, r3, #112, 6 @ 0xc0000001 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #16, 26 @ 0x400 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq pc, r9, #112, 4 │ │ │ │ + andmi r0, r0, r9, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, fp, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #40, 12 @ 0x2800000 │ │ │ │ + andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #64, 6 │ │ │ │ andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #120, 12 @ 0x7800000 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, ip, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, r9, lsl r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sl, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r9, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r9, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #88, 14 @ 0x1600000 │ │ │ │ @@ -1673039,113 +1673036,113 @@ │ │ │ │ rsbseq r2, r6, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, ip, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + rsbseq r5, r1, #0, 8 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #184, 6 @ 0xe0000002 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sl, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq lr, r3, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #96, 16 @ 0x600000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ + rsbseq r7, r9, #0 │ │ │ │ + andmi r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #192, 6 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r9, #208, 4 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #200, 6 @ 0x20000003 │ │ │ │ - andmi r0, r0, r9, lsr r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, fp, #144, 8 @ 0x90000000 │ │ │ │ + andmi r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r1, fp, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, ip, #8, 14 @ 0x200000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r3, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, r8, asr #6 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r3, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r7, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq pc, r3, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #0, 20 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #160, 4 │ │ │ │ + andmi r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #24, 14 @ 0x600000 │ │ │ │ - andmi r0, r0, r5, lsl r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sl, #216, 8 @ 0xd8000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, r0, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #88, 26 @ 0x1600 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, r0, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + rsbseq r8, r9, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r9, r9, #8, 2 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, fp, lsr r0 │ │ │ │ + rsbseq r8, sl, #184, 2 @ 0x2e │ │ │ │ + strhmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, r8, lsr #5 │ │ │ │ + rsbseq r3, sl, #240, 8 @ 0xf0000000 │ │ │ │ + strhmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r3, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r6, #112, 2 │ │ │ │ @@ -1673156,261 +1673153,265 @@ │ │ │ │ mulmi r0, sp, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #152, 24 @ 0x9800 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #224 @ 0xe0 │ │ │ │ + rsbseq r3, sl, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq r6, sp, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq ip, sl, #112, 4 │ │ │ │ + andmi r0, r0, sl, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r6, #24, 28 @ 0x180 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + rsbseq ip, sl, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #200, 4 @ 0x8000000c │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r2, r6, #24, 28 @ 0x180 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #216, 24 @ 0xd800 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r6, #216, 26 @ 0x3600 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r3, #168, 26 @ 0x2a00 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq sp, sl, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, sl, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, r9, ror r3 │ │ │ │ + rsbeq r3, pc, #32, 2 │ │ │ │ + andmi r0, r0, fp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #200, 12 @ 0xc800000 │ │ │ │ + rsbseq sp, sl, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r8, sl, #0, 6 │ │ │ │ + andmi r0, r0, pc, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #216, 4 @ 0x8000000d │ │ │ │ + rsbseq r8, sl, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r3, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #72 @ 0x48 │ │ │ │ - andmi r0, r0, ip, lsl r5 │ │ │ │ + rsbseq pc, sl, #0, 26 │ │ │ │ + andmi r0, r0, sp, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r5, #104, 10 @ 0x1a000000 │ │ │ │ + rsbseq pc, sl, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [lr], #-144 @ 0xffffff70 │ │ │ │ - andmi r0, r0, r8, ror r1 │ │ │ │ - rsbsmi r2, sp, #240, 14 @ 0x3c00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #216, 4 @ 0x8000000d │ │ │ │ - strhmi r0, [r0], -r9 │ │ │ │ + rsbseq r4, fp, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, r8, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #152, 6 @ 0x60000002 │ │ │ │ + rsbseq r4, fp, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #176, 4 │ │ │ │ - strhmi r0, [r0], -r9 │ │ │ │ + rsbseq ip, sl, #128, 24 @ 0x8000 │ │ │ │ + andmi r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #112, 6 @ 0xc0000001 │ │ │ │ + rsbseq ip, sl, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #112, 4 │ │ │ │ - andmi r0, r0, r9, lsr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r9, sl, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #232, 28 @ 0xe80 │ │ │ │ + rsbseq ip, r0, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r9, lsr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #120, 8 @ 0x78000000 │ │ │ │ + rsbseq r9, sl, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #168, 6 @ 0xa0000002 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r7, [sp], #-1168 @ 0xfffffb70 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #0 │ │ │ │ - andmi r0, r0, pc, asr #5 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrsheq sp, [r8, #-160] @ 0xffffff60 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + cmpeq r8, r8, lsl fp │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r8, [sp], #-792 @ 0xfffffce8 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbsmi r2, sp, #200, 14 @ 0x3200000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sl, [lr], #-3544 @ 0xfffff228 │ │ │ │ + andmi r0, r0, sl, asr r1 │ │ │ │ + rsbsmi r2, sp, #208, 14 @ 0x3400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r9, #208, 4 │ │ │ │ + rsbseq ip, r0, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, pc, asr #5 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #0, 12 │ │ │ │ + strdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #0, 26 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sl, [lr], #-3896 @ 0xfffff0c8 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbsmi r2, sp, #216, 14 @ 0x3600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq ip, r0, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ subsmi r2, r4, #72, 6 @ 0x20000001 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #160, 26 @ 0x2800 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r3, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, r7, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r3, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #160, 4 │ │ │ │ - andmi r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #208, 28 @ 0xd00 │ │ │ │ - andmi r0, r0, r8, lsr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #8, 2 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r5, r1, #112, 22 @ 0x1c000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq r4, [sp], #4000 @ 0xfa0 │ │ │ │ + mulmi r0, ip, r0 │ │ │ │ + rsbsmi r2, sp, #224, 14 @ 0x3800000 │ │ │ │ + andeq r8, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq ip, fp, #16, 16 @ 0x100000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #184, 2 @ 0x2e │ │ │ │ - strhmi r0, [r0], -sl │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #184, 10 @ 0x2e000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #200, 28 @ 0xc80 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r5, sp, #232, 28 @ 0xe80 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #240, 8 @ 0xf0000000 │ │ │ │ - strhmi r0, [r0], -sl │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sl, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #200, 8 @ 0xc8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #112, 4 │ │ │ │ - andmi r0, r0, sl, lsr r2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq r0, [r3], #3968 @ 0xf80 │ │ │ │ + andmi r0, r0, r3, lsr r6 │ │ │ │ + rsbsmi r2, sp, #232, 14 @ 0x3a00000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #120, 26 @ 0x1e00 │ │ │ │ + strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, sl, lsr r2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, ip, #112, 6 @ 0xc0000001 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #176, 26 @ 0x2c00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r2, pc, #32, 14 @ 0x800000 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #104, 26 @ 0x1a00 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + subsmi lr, r8, #212, 22 @ 0x35000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #136, 24 @ 0x8800 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, fp, #112, 26 @ 0x1c00 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #0, 6 │ │ │ │ - andmi r0, r0, pc, asr #5 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, ip, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, r9, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #208, 10 @ 0x34000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, ip, #208 @ 0xd0 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #0, 26 │ │ │ │ - andmi r0, r0, sp, asr #5 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, ip, #184, 6 @ 0xe0000002 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, ip, #192, 6 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r8, ror #5 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, ip, #200, 6 @ 0x20000003 │ │ │ │ + andmi r0, r0, r9, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #192, 26 @ 0x3000 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, ip, #8, 14 @ 0x200000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sp, #184, 12 @ 0xb800000 │ │ │ │ + andmi r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, sp, lsr r2 │ │ │ │ + rsbseq r0, r4, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sp, #0, 20 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #48, 20 @ 0x30000 │ │ │ │ - andmi r0, r0, sp, lsr r2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sp, #24, 14 @ 0x600000 │ │ │ │ + andmi r0, r0, r5, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, sl, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sp, #48, 20 @ 0x30000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [lr], #-144 @ 0xffffff70 │ │ │ │ + andmi r0, r0, r8, ror r1 │ │ │ │ + rsbsmi r2, sp, #240, 14 @ 0x3c00000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-520 @ 0xfffffdf8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbsmi r2, sp, #248, 14 @ 0x3e00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r1, [r3], #1464 @ 0x5b8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbsmi r2, sp, #0, 16 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #112 @ 0x70 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, ip, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r2, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, ip, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ @@ -1673419,42 +1673420,34 @@ │ │ │ │ rsbseq r0, ip, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #104, 24 @ 0x6800 │ │ │ │ - andmi r0, r0, lr, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-1904 @ 0xfffff890 │ │ │ │ andmi r0, r0, r9, lsl #1 │ │ │ │ rsbsmi r2, sp, #8, 16 @ 0x80000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #240, 22 @ 0x3c000 │ │ │ │ andmi r0, r0, sl, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #128 @ 0x80 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #16, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, ip, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, ip, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-2048 @ 0xfffff800 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ @@ -1673471,50 +1673464,54 @@ │ │ │ │ rsbseq r1, ip, #8, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, ip, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #176, 22 @ 0x2c000 │ │ │ │ - andmi r0, r0, r5, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #48 @ 0x30 │ │ │ │ andmi r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #0, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #80, 2 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, lr, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #56 @ 0x38 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0x400006b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #56, 16 @ 0x380000 │ │ │ │ + rsbeq r4, fp, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi lr, r8, #212, 22 @ 0x35000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #184, 28 @ 0xb80 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #88, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r4, #40, 12 @ 0x2800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #96, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r6], #3272 @ 0xcc8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ @@ -1673531,89 +1673528,85 @@ │ │ │ │ rsbseq pc, ip, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #104, 2 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r5, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #176, 26 @ 0x2c00 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #144, 30 @ 0x240 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #208, 30 @ 0x340 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [lr], #-3952 @ 0xfffff090 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ subsmi r8, r6, #80, 10 @ 0x14000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #176, 2 @ 0x2c │ │ │ │ ldrdmi r0, [r0], -r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r2, lr, #156, 10 @ 0x27000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r2, lr, #160, 10 @ 0x28000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #112, 2 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #128, 2 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #72 @ 0x48 │ │ │ │ andmi r0, r0, r7, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #0, 26 │ │ │ │ - andmi r0, r0, r2, lsl r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #24, 28 @ 0x180 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #56, 12 @ 0x3800000 │ │ │ │ - andmi r0, r0, sl, asr #32 │ │ │ │ + rsbeq r3, pc, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r2, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #208, 28 @ 0xd00 │ │ │ │ @@ -1673631,46 +1673624,54 @@ │ │ │ │ rsbseq r1, ip, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-72 @ 0xffffffb8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ subsmi r8, r6, #88, 10 @ 0x16000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #24, 12 @ 0x1800000 │ │ │ │ - andmi r0, r0, sp, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-1592 @ 0xfffff9c8 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ subsmi r8, r6, #96, 10 @ 0x18000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, sp, asr #5 │ │ │ │ - subsmi r2, lr, #156, 10 @ 0x27000000 │ │ │ │ + subsmi r2, lr, #228, 12 @ 0xe400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - subsmi r2, lr, #160, 10 @ 0x28000000 │ │ │ │ + subsmi r2, lr, #232, 12 @ 0xe800000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-1616 @ 0xfffff9b0 │ │ │ │ andmi r0, r0, ip, lsl #2 │ │ │ │ subsmi r8, r6, #104, 10 @ 0x1a000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #0, 26 │ │ │ │ + andmi r0, r0, r2, lsl r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #24, 28 @ 0x180 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r9, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r4, #56, 12 @ 0x3800000 │ │ │ │ + andmi r0, r0, sl, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ @@ -1673679,247 +1673680,151 @@ │ │ │ │ rsbseq r1, ip, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, sp, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sp, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r9, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #56, 2 │ │ │ │ + andmi r0, r0, sp, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #64, 2 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #80, 2 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #88, 2 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sp, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-1888 @ 0xfffff8a0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ subsmi r8, r6, #112, 10 @ 0x1c000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, sl, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #160, 24 @ 0xa000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #96, 2 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, ip, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r5], #1592 @ 0x638 │ │ │ │ ldrdmi r0, [r0], -pc @ │ │ │ │ subsmi r8, r6, #120, 10 @ 0x1e000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, r6, lsr #6 │ │ │ │ - subsmi r2, lr, #232, 12 @ 0xe800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, sp, ror r0 │ │ │ │ + rsbseq ip, r1, #40 @ 0x28 │ │ │ │ + andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ + rsbseq ip, r1, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, r6, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #232, 30 @ 0x3a0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r5], #280 @ 0x118 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ submi r8, pc, #164, 28 @ 0xa40 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-2216 @ 0xfffff758 │ │ │ │ andmi r0, r0, pc, ror #2 │ │ │ │ submi r8, pc, #168, 28 @ 0xa80 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [lr], #-2584 @ 0xfffff5e8 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbsmi r8, r4, #12, 28 @ 0xc0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r6, [r5], #496 @ 0x1f0 │ │ │ │ - andpl r0, r0, fp │ │ │ │ - rsbsmi r8, r4, #20, 28 @ 0x140 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq r6, [r5], #432 @ 0x1b0 │ │ │ │ - rsbmi fp, r0, #24, 14 @ 0x600000 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r6, [r6], #3408 @ 0xd50 │ │ │ │ - rsbmi fp, r0, #32, 14 @ 0x800000 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r6, [r5], #408 @ 0x198 │ │ │ │ - rsbsmi r8, r4, #44, 28 @ 0x2c0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r6, [r5], #376 @ 0x178 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - rsbsmi r8, r4, #52, 28 @ 0x340 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [lr], #-2208 @ 0xfffff760 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r3, r4, #136, 12 @ 0x8800000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r8, r1, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #248, 30 @ 0x3e0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #0 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [lr], #-1944 @ 0xfffff868 │ │ │ │ - andmi r0, r0, lr, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [lr], #-2152 @ 0xfffff798 │ │ │ │ + strbteq r9, [lr], #-2584 @ 0xfffff5e8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #48, 12 @ 0x3000000 │ │ │ │ - andmi r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, ip, #232, 24 @ 0xe800 │ │ │ │ - andmi r0, r0, pc, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, ip, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #8 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, ip, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, ip, #16, 28 @ 0x100 │ │ │ │ - andmi r0, r0, r3, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, ip, #24 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, ip, #0, 28 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #16, 30 @ 0x40 │ │ │ │ - andmi r0, r0, sl, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, ip, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #248, 4 @ 0x8000000f │ │ │ │ - @ instruction: 0x40000ebf │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #88, 28 @ 0x580 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, pc, lsr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #120, 10 @ 0x1e000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbsmi r8, r4, #12, 28 @ 0xc0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq sp, lr, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #72 @ 0x48 │ │ │ │ + rsbeq r9, sp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, lr, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #144, 30 @ 0x240 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r6, [r5], #496 @ 0x1f0 │ │ │ │ + andpl r0, r0, fp │ │ │ │ + rsbsmi r8, r4, #20, 28 @ 0x140 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #136, 4 @ 0x80000008 │ │ │ │ andmi r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, sp, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r7, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #248, 4 @ 0x8000000f │ │ │ │ + rsbeq sp, lr, #80, 8 @ 0x50000000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [pc], #-1816 @ 1705d74 <__bss_end__@@Base+0x8a8fb8> │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq r6, [r5], #432 @ 0x1b0 │ │ │ │ + rsbmi fp, r0, #24, 14 @ 0x600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #176, 6 @ 0xc0000002 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sl, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1673928,24 +1673833,28 @@ │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #48 @ 0x30 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #64, 8 @ 0x40000000 │ │ │ │ + rsbeq sp, lr, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r2, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq fp, r0, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq ip, r0, #72, 30 @ 0x120 │ │ │ │ + andmi r0, r0, sl, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, lr, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r5, r4, #16 │ │ │ │ @@ -1673956,203 +1673865,291 @@ │ │ │ │ strdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r8, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #48, 18 @ 0xc0000 │ │ │ │ + rsbseq fp, r0, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, lr, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #80, 18 @ 0x140000 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ + rsbseq sp, r0, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #0, 30 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq sp, lr, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq sp, lr, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq sp, lr, #8, 22 @ 0x2000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #232, 20 @ 0xe8000 │ │ │ │ + rsbeq sp, lr, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #240, 22 @ 0x3c000 │ │ │ │ + rsbeq sp, lr, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #40, 24 @ 0x2800 │ │ │ │ + rsbeq sp, lr, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [pc], #-1848 @ 1705ee4 <__bss_end__@@Base+0x8a9128> │ │ │ │ - andmi r0, r0, pc, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r6, [r6], #3408 @ 0xd50 │ │ │ │ + rsbmi fp, r0, #32, 14 @ 0x800000 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r6, [r5], #408 @ 0x198 │ │ │ │ + rsbsmi r8, r4, #44, 28 @ 0x2c0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, r7, lsr #32 │ │ │ │ + rsbseq r0, r4, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r6, [r5], #376 @ 0x178 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + rsbsmi r8, r4, #52, 28 @ 0x340 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [pc], #-2152 @ 1705f04 <__bss_end__@@Base+0x8a9148> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbmi r8, r3, #56, 18 @ 0xe0000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r6, [r5], #336 @ 0x150 │ │ │ │ - andmi r0, r0, r8, lsr #32 │ │ │ │ - rsbmi r8, r3, #60, 18 @ 0xf0000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, ip, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r3, lsr r4 │ │ │ │ + strbteq r9, [lr], #-2208 @ 0xfffff760 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, ip, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + strbteq r9, [lr], #-1944 @ 0xfffff868 │ │ │ │ + andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #72, 20 @ 0x48000 │ │ │ │ - andmi r0, r0, r6, asr #32 │ │ │ │ + strbteq r9, [lr], #-2152 @ 0xfffff798 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #96, 24 @ 0x6000 │ │ │ │ + rsbeq sp, lr, #184, 26 @ 0x2e00 │ │ │ │ andmi r1, r0, r5, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, lr, #152, 30 @ 0x260 │ │ │ │ + rsbeq pc, lr, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r0, r4, #168, 30 @ 0x2a0 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #80, 20 @ 0x50000 │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ + rsbseq r1, ip, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, pc, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, ip, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, pc, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r5, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #152, 20 @ 0x98000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + rsbseq r1, ip, #224, 26 @ 0x3800 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #144, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r1, ip, #16, 28 @ 0x100 │ │ │ │ + andmi r0, r0, r3, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, lr, asr r2 │ │ │ │ + rsbseq r0, r4, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq sp, lr, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, lr, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r7, ror r0 │ │ │ │ + rsbeq sp, lr, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #248, 2 @ 0x3e │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, ip, #24 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq sp, lr, #136, 8 @ 0x88000000 │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #208, 6 @ 0x40000003 │ │ │ │ + rsbeq sp, lr, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r6, [r5], #416 @ 0x1a0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, ip, #0, 28 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [pc], #-2496 @ 1706064 <__bss_end__@@Base+0x8a92a8> │ │ │ │ - andmi r0, r0, r8, ror r1 │ │ │ │ + rsbseq r1, ip, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1288 @ 0xfffffaf8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r9, lr, #248, 4 @ 0x8000000f │ │ │ │ + @ instruction: 0x40000ebf │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1304 @ 0xfffffae8 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r5, sp, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, pc, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1312 @ 0xfffffae0 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r5, sp, #120, 10 @ 0x1e000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, ip, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, r6, ror #4 │ │ │ │ - subsmi r2, r4, #80, 26 @ 0x1400 │ │ │ │ + rsbseq sl, lr, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, lr, #0, 30 │ │ │ │ + rsbeq fp, lr, #88 @ 0x58 │ │ │ │ andmi r0, r0, r1, lsl r1 │ │ │ │ - subsmi r2, r4, #84, 26 @ 0x1500 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #32, 28 @ 0x200 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r5, sp, #0, 30 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #24 │ │ │ │ + rsbeq fp, lr, #112, 2 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, lr, #216, 30 @ 0x360 │ │ │ │ + rsbeq pc, lr, #48, 2 │ │ │ │ andmi r0, r0, r6, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, lr, #64 @ 0x40 │ │ │ │ + rsbeq pc, lr, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, ip, #72, 14 @ 0x1200000 │ │ │ │ + strbteq lr, [pc], #-1816 @ 1705f94 <__bss_end__@@Base+0x8a91d8> │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq lr, [pc], #-1848 @ 1705fa4 <__bss_end__@@Base+0x8a91e8> │ │ │ │ + andmi r0, r0, pc, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq lr, [pc], #-2152 @ 1705fb4 <__bss_end__@@Base+0x8a91f8> │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbmi r8, r3, #56, 18 @ 0xe0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #80, 16 @ 0x500000 │ │ │ │ + andmi r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r6, [r5], #336 @ 0x150 │ │ │ │ + andmi r0, r0, r8, lsr #32 │ │ │ │ + rsbmi r8, r3, #60, 18 @ 0xf0000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, ip, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r3, lsr r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, ip, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #144, 22 @ 0x24000 │ │ │ │ + rsbseq r2, sp, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, ip, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #216, 22 @ 0x36000 │ │ │ │ + rsbseq r8, ip, #152, 20 @ 0x98000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, ip, #144, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, ip, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r6, [r5], #416 @ 0x1a0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, pc, #48, 28 @ 0x300 │ │ │ │ - mulmi r0, r1, r0 │ │ │ │ + rsbeq r3, pc, #216, 24 @ 0xd800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r8, #248, 22 @ 0x3e000 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ + strbteq lr, [pc], #-2496 @ 1706084 <__bss_end__@@Base+0x8a92c8> │ │ │ │ + andmi r0, r0, r8, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-1264 @ 0xfffffb10 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + subsmi r2, r4, #80, 26 @ 0x1400 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, pc, #248, 30 @ 0x3e0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + subsmi r2, r4, #84, 26 @ 0x1500 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-1280 @ 0xfffffb00 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, ip, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r6, ror #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, ip, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, r7, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #144, 22 @ 0x24000 │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #216, 22 @ 0x36000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + subsmi r6, lr, #84, 18 @ 0x150000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #32, 24 @ 0x2000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-1288 @ 0xfffffaf8 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + subsmi pc, r8, #108, 8 @ 0x6c000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [pc], #-2872 @ 1706154 <__bss_end__@@Base+0x8a9398> │ │ │ │ + strbteq lr, [pc], #-2872 @ 1706134 <__bss_end__@@Base+0x8a9378> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r6, [r6], #3376 @ 0xd30 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1674167,148 +1674164,164 @@ │ │ │ │ rsbseq r4, sp, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r5, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r4, [sp], #4000 @ 0xfa0 │ │ │ │ - mulmi r0, ip, r0 │ │ │ │ + strteq r5, [sp], #64 @ 0x40 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ rsbmi fp, r0, #108, 14 @ 0x1b00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sp, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ subsmi r2, r4, #168, 28 @ 0xa80 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #112, 20 @ 0x70000 │ │ │ │ + rsbeq r2, r8, #80, 20 @ 0x50000 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ subsmi r2, r4, #172, 28 @ 0xac0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #72, 26 @ 0x1200 │ │ │ │ + rsbeq r2, r8, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #56, 4 @ 0x80000003 │ │ │ │ + mulmi r0, r1, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r5, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #16, 18 @ 0x40000 │ │ │ │ + rsbeq r2, r8, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #56, 20 @ 0x38000 │ │ │ │ + rsbeq r2, r8, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #88, 16 @ 0x580000 │ │ │ │ + rsbeq r1, r8, #56, 16 @ 0x380000 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ - subsmi r6, lr, #84, 18 @ 0x150000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #80, 28 @ 0x500 │ │ │ │ + subsmi pc, r8, #176, 10 @ 0x2c000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #56, 20 @ 0x38000 │ │ │ │ + rsbeq r1, r8, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi pc, r8, #180, 10 @ 0x2d000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #128, 26 @ 0x2000 │ │ │ │ + rsbeq r2, r8, #96, 26 @ 0x1800 │ │ │ │ andmi r0, r0, sp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #112, 28 @ 0x700 │ │ │ │ + rsbeq r2, r8, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq r5, [sp], #64 @ 0x40 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + strteq sl, [r9], #3072 @ 0xc00 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ rsbmi fp, r0, #116, 14 @ 0x1d00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [r5], #2720 @ 0xaa0 │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r4, r8, #176, 20 @ 0xb0000 │ │ │ │ ldrdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #176, 22 @ 0x2c000 │ │ │ │ + rsbeq r4, r8, #144, 22 @ 0x24000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #48, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #56, 4 @ 0x80000003 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #72, 4 @ 0x80000004 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, pc, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #56 @ 0x38 │ │ │ │ + rsbeq r2, r8, #24 │ │ │ │ @ instruction: 0x400004bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #248, 8 @ 0xf8000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r5, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r5, #32, 6 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r5, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, r8, #216, 8 @ 0xd8000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #216, 4 @ 0x8000000d │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ rsbseq pc, fp, #232, 4 @ 0x8000000e │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #88 @ 0x58 │ │ │ │ + rsbeq r6, r8, #56 @ 0x38 │ │ │ │ andmi r0, r0, sl, lsr #8 │ │ │ │ - subsmi pc, r8, #104, 8 @ 0x68000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r5, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #136, 8 @ 0x88000000 │ │ │ │ + rsbeq r6, r8, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi pc, r8, #108, 8 @ 0x6c000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r8, #16, 28 @ 0x100 │ │ │ │ + rsbeq r5, r8, #240, 26 @ 0x3c00 │ │ │ │ andmi r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #136, 4 @ 0x80000008 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #32 │ │ │ │ + rsbeq r6, r8, #0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq r6, r8, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1674319,233 +1674332,61 @@ │ │ │ │ rsbseq r3, sp, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [pc], #-2480 @ 1706414 <__bss_end__@@Base+0x8a9658> │ │ │ │ - andmi r0, r0, fp │ │ │ │ - submi r9, pc, #88 @ 0x58 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sp, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, lr, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sp, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #224, 8 @ 0xe0000000 │ │ │ │ - andmi r0, r0, sp, lsl #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #240, 28 @ 0xf00 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [pc], #-2208 @ 1706464 <__bss_end__@@Base+0x8a96a8> │ │ │ │ - ldrdmi r0, [r0], -r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #48, 30 @ 0xc0 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sp, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sp, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r5, #48, 8 @ 0x30000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [pc], #-2424 @ 17064b4 <__bss_end__@@Base+0x8a96f8> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r0], #-4064 @ 0xfffff020 │ │ │ │ - andmi r0, r0, sl, rrx │ │ │ │ - subsmi pc, r8, #176, 10 @ 0x2c000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #48, 26 @ 0xc00 │ │ │ │ + rsbseq ip, r1, #144, 4 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #80 @ 0x50 │ │ │ │ - andmi r0, r0, r2, lsl #3 │ │ │ │ - subsmi pc, r8, #180, 10 @ 0x2d000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r3, [r0], #-80 @ 0xffffffb0 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - strbteq r8, [lr], #-3360 @ 0xfffff2e0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sp, #24, 18 @ 0x60000 │ │ │ │ - andmi r0, r0, r9, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sp, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - strbteq r8, [lr], #-3376 @ 0xfffff2d0 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #16, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #64 @ 0x40 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sp, #176, 30 @ 0x2c0 │ │ │ │ - mulmi r0, r7, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r8, #48, 30 @ 0xc0 │ │ │ │ - ldrdmi r0, [r0], -r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #8 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #48, 6 @ 0xc0000000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [lr], #-3392 @ 0xfffff2c0 │ │ │ │ - andmi r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #208, 4 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #40 @ 0x28 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - subsmi r4, r4, #188, 6 @ 0xf0000002 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #144, 28 @ 0x900 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, sl, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #48, 28 @ 0x300 │ │ │ │ - strdmi r0, [r0], -pc @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #48 @ 0x30 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #32, 24 @ 0x2000 │ │ │ │ - ldrdmi r0, [r0], -r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #48, 30 @ 0xc0 │ │ │ │ - andmi r0, r0, r2, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #128 @ 0x80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r8, [lr], #-3528 @ 0xfffff238 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strbteq lr, [pc], #-2480 @ 1706464 <__bss_end__@@Base+0x8a96a8> │ │ │ │ + andmi r0, r0, fp │ │ │ │ + submi r9, pc, #88 @ 0x58 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, pc, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r5, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #24, 14 @ 0x600000 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbseq pc, r8, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r3, r5, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #104 @ 0x68 │ │ │ │ - andmi r0, r0, r5, lsr #1 │ │ │ │ + rsbseq r7, sp, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #32, 16 @ 0x200000 │ │ │ │ andmi r0, r0, r3, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #120, 20 @ 0x78000 │ │ │ │ @@ -1674560,16 +1674401,16 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, sp, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r9, lsl #2 │ │ │ │ + rsbseq r5, r1, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r9, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #48, 28 @ 0x300 │ │ │ │ @@ -1674604,16 +1674445,16 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r7, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #96, 28 @ 0x600 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sp, r1, #16, 4 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #176 @ 0xb0 │ │ │ │ @@ -1674622,26 +1674463,30 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #96, 12 @ 0x6000000 │ │ │ │ strdmi r0, [r0], -r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, r4, #188, 6 @ 0xf0000002 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #96, 24 @ 0x6000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r5, #88, 14 @ 0x1600000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #184, 6 @ 0xe0000002 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ + rsbseq sp, r1, #24, 4 @ 0x80000001 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + rsbseq r3, r5, #184, 6 @ 0xe0000002 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, fp, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #232, 30 @ 0x3a0 │ │ │ │ @@ -1674672,48 +1674517,44 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #40, 6 @ 0xa0000000 │ │ │ │ andmi r0, r0, r3, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #128, 10 @ 0x20000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq r6, sp, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #40 @ 0x28 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq fp, r8, #128, 10 @ 0x20000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #240, 24 @ 0xf000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r3, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #56 @ 0x38 │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ + rsbeq r3, pc, #56, 6 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #184, 22 @ 0x2e000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r7, #40, 4 @ 0x80000002 │ │ │ │ @@ -1674748,44 +1674589,44 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #40, 28 @ 0x280 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbseq r8, r1, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r8, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #160, 8 @ 0xa0000000 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #88, 24 @ 0x5800 │ │ │ │ + rsbeq sp, lr, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, sp, ror #1 │ │ │ │ + rsbseq r8, r1, #64, 4 │ │ │ │ + andmi r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #0, 4 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r8, #224, 4 │ │ │ │ @@ -1674820,16 +1674661,16 @@ │ │ │ │ andmi r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #216, 16 @ 0xd80000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r7, sp, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r9, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #120 @ 0x78 │ │ │ │ @@ -1674848,16 +1674689,20 @@ │ │ │ │ andmi r0, r0, pc, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #224, 16 @ 0xe00000 │ │ │ │ - mulmi r0, r7, r0 │ │ │ │ + rsbseq r2, r1, #80, 16 @ 0x500000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r5, #168, 18 @ 0x2a0000 │ │ │ │ @@ -1674888,20 +1674733,20 @@ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r9, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, sl, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r9, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r7, r0, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #240, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq ip, r9, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #0, 14 │ │ │ │ @@ -1674916,20 +1674761,20 @@ │ │ │ │ andmi r0, r0, r9, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #224, 12 @ 0xe000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r7, r0, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #248, 4 @ 0x8000000f │ │ │ │ - mulmi r0, sl, r0 │ │ │ │ + rsbseq r3, r5, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r7, #224, 6 @ 0x80000003 │ │ │ │ @@ -1674960,51 +1674805,203 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r0, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r8, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq fp, r1, #224, 24 @ 0xe000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #216, 16 @ 0xd80000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sp, r8, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, sl, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #48, 4 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #56, 4 @ 0x80000003 │ │ │ │ andmi r0, r0, lr, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #136, 8 @ 0x88000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #232, 16 @ 0xe80000 │ │ │ │ - andmi r0, r0, sp, asr #32 │ │ │ │ + rsbseq fp, r1, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, sp, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sp, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, r8, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, sp, lsl #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, r8, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq lr, [pc], #-2208 @ 1706c44 <__bss_end__@@Base+0x8a9e88> │ │ │ │ + ldrdmi r0, [r0], -r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, sp, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, sp, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq lr, [pc], #-2424 @ 1706c84 <__bss_end__@@Base+0x8a9ec8> │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r2, [r0], #-4064 @ 0xfffff020 │ │ │ │ + andmi r0, r0, sl, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #48 @ 0x30 │ │ │ │ + andmi r0, r0, r2, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #248, 16 @ 0xf80000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r3, [r0], #-80 @ 0xffffffb0 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + strbteq r8, [lr], #-3360 @ 0xfffff2e0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sp, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, r9, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sp, #136, 18 @ 0x220000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + strbteq r8, [lr], #-3376 @ 0xfffff2d0 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #0, 18 │ │ │ │ + mulmi r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, r8, #8, 30 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #32 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sp, #176, 30 @ 0x2c0 │ │ │ │ + mulmi r0, r7, r0 │ │ │ │ + subsmi r9, r9, #80, 18 @ 0x140000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #80, 24 @ 0x5000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, r8, #16, 30 @ 0x40 │ │ │ │ + ldrdmi r0, [r0], -r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, r8, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sp, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [lr], #-3392 @ 0xfffff2c0 │ │ │ │ + andmi r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #192 @ 0xc0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, sl, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #16, 28 @ 0x100 │ │ │ │ + strdmi r0, [r0], -pc @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, r8, #16 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #0, 24 │ │ │ │ + ldrdmi r0, [r0], -r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, r8, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #200 @ 0xc8 │ │ │ │ + mulmi r0, sl, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r8, [lr], #-3528 @ 0xfffff238 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, r8, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #16, 2 │ │ │ │ + rsbeq r8, r8, #240 @ 0xf0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ andmi r0, r0, r6, lsl #1 │ │ │ │ submi r5, r9, #40, 24 @ 0x2800 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1675012,595 +1675009,595 @@ │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #0, 22 │ │ │ │ + rsbeq r7, r8, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #232, 22 @ 0x3a000 │ │ │ │ + rsbeq r7, r8, #200, 22 @ 0x32000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r0], #-4008 @ 0xfffff058 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi r5, r9, #44, 24 @ 0x2c00 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [r2], #-1120 @ 0xfffffba0 @ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [r2], #-1104 @ 0xfffffbb0 @ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #192, 18 @ 0x300000 │ │ │ │ + rsbeq r7, r8, #160, 18 @ 0x280000 │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r8, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq r7, r8, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r8, #168, 28 @ 0xa80 │ │ │ │ + rsbeq r2, r8, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, pc, #152, 14 @ 0x2600000 │ │ │ │ strdmi r2, [r0], -sp │ │ │ │ rsbmi r4, fp, #4, 6 @ 0x10000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, sp, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #104, 12 @ 0x6800000 │ │ │ │ + rsbeq r4, r8, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, sl, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #216, 14 @ 0x3600000 │ │ │ │ + rsbeq r4, r8, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #104, 22 @ 0x1a000 │ │ │ │ - andmi r0, r0, sp, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #32, 18 @ 0x80000 │ │ │ │ + rsbeq r4, r8, #0, 18 │ │ │ │ andmi r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #152, 20 @ 0x98000 │ │ │ │ + rsbeq r4, r8, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, pc, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ rsbmi r4, fp, #208, 6 @ 0x40000003 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [r2], #-1088 @ 0xfffffbc0 @ │ │ │ │ andmi r0, r0, sl │ │ │ │ rsbmi r4, fp, #212, 6 @ 0x50000003 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #128, 28 @ 0x800 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [r2], #-1128 @ 0xfffffb98 @ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #16, 16 @ 0x100000 │ │ │ │ + rsbeq r4, r8, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #248, 20 @ 0xf8000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #24, 18 @ 0x60000 │ │ │ │ + rsbeq r4, r8, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #24, 16 @ 0x180000 │ │ │ │ + rsbeq r4, r8, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq r4, r8, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #0, 22 │ │ │ │ + rsbeq r8, r8, #224, 20 @ 0xe0000 │ │ │ │ mulmi r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #152, 22 @ 0x26000 │ │ │ │ + rsbeq r8, r8, #120, 22 @ 0x1e000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #176, 4 │ │ │ │ + rsbeq r4, r8, #144, 4 │ │ │ │ andmi r0, r0, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, sp, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #48, 12 @ 0x3000000 │ │ │ │ + rsbeq r4, r8, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [r2], #-1136 @ 0xfffffb90 @ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #176, 12 @ 0xb000000 │ │ │ │ - andmi r0, r0, r7, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #208, 2 @ 0x34 │ │ │ │ + rsbeq r4, r8, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r8, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq r4, r8, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sp, [sl], #-1848 @ 0xfffff8c8 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq r3, r8, #216, 8 @ 0xd8000000 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r8, #216, 14 @ 0x3600000 │ │ │ │ + rsbeq r3, r8, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #208, 20 @ 0xd0000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r4, r7, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #64, 8 @ 0x40000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r5, [r5], #1584 @ 0x630 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #40, 6 @ 0xa0000000 │ │ │ │ + rsbseq ip, fp, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r5, [r5], #1552 @ 0x610 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-1608 @ 0xfffff9b8 │ │ │ │ andmi r0, r0, fp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, r7, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #0, 2 │ │ │ │ + rsbeq sl, r8, #224 @ 0xe0 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #32, 2 │ │ │ │ + rsbeq sl, r8, #0, 2 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #24, 4 @ 0x80000001 │ │ │ │ + rsbeq sl, r8, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [r2], #-1144 @ 0xfffffb88 @ │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #40, 24 @ 0x2800 │ │ │ │ - mulmi r0, sp, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #80, 4 │ │ │ │ + rsbeq sl, r8, #48, 4 │ │ │ │ andmi r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #216, 6 @ 0x60000003 │ │ │ │ + rsbeq sl, r8, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sp, [sl], #-1880 @ 0xfffff8a8 │ │ │ │ andmi r0, r0, fp, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq sp, [sl], #-2168 @ 0xfffff788 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-1848 @ 0xfffff8c8 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, r4, #80, 24 @ 0x5000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-2272 @ 0xfffff720 │ │ │ │ andmi r0, r0, fp, ror r1 │ │ │ │ - subsmi r4, r4, #80, 24 @ 0x5000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #48, 10 @ 0xc000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ subsmi r4, r4, #84, 24 @ 0x5400 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq pc, r0, #192, 22 @ 0x30000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq sl, r8, #16, 10 @ 0x4000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sl, r8, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #248, 8 @ 0xf8000000 │ │ │ │ + rsbeq sl, r8, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-2656 @ 0xfffff5a0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r7], #-3520 @ 0xfffff240 │ │ │ │ andmi r6, r0, lr, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #200, 22 @ 0x32000 │ │ │ │ + mulmi r0, sp, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #112, 30 @ 0x1c0 │ │ │ │ + rsbeq r9, r8, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r7, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #200 @ 0xc8 │ │ │ │ + rsbeq sl, r8, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #8, 22 @ 0x2000 │ │ │ │ + rsbeq r9, r8, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, pc, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, sl, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #56, 30 @ 0xe0 │ │ │ │ + rsbeq r9, r8, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #224, 14 @ 0x3800000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #152, 14 @ 0x2600000 │ │ │ │ + rsbeq r9, r8, #120, 14 @ 0x1e00000 │ │ │ │ andmi r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r9, r8, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [r7], #-3376 @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #104, 12 @ 0x6800000 │ │ │ │ + rsbeq r9, r8, #72, 12 @ 0x4800000 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #96, 14 @ 0x1800000 │ │ │ │ + rsbeq r9, r8, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #168, 24 @ 0xa800 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - subsmi r4, r4, #152, 26 @ 0x2600 │ │ │ │ + rsbeq r3, pc, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r5, [r5], #1488 @ 0x5d0 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ subsmi pc, r6, #92, 16 @ 0x5c0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, ip, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, r4, #156, 26 @ 0x2700 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, ip, #248, 8 @ 0xf8000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-848 @ 0xfffffcb0 │ │ │ │ @ instruction: 0x400002bc │ │ │ │ subsmi pc, r6, #96, 16 @ 0x600000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #104 @ 0x68 │ │ │ │ + rsbeq r9, r8, #72 @ 0x48 │ │ │ │ andmi r0, r0, fp, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #56, 4 @ 0x80000003 │ │ │ │ + rsbeq r9, r8, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, sl, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #160, 18 @ 0x280000 │ │ │ │ + rsbseq ip, fp, #48, 18 @ 0xc0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r6, [r6], #3328 @ 0xd00 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, sp, #248, 28 @ 0xf80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #64, 6 │ │ │ │ + rsbeq r9, r8, #32, 6 @ 0x80000000 │ │ │ │ strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #48, 12 @ 0x3000000 │ │ │ │ + rsbeq r9, r8, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sp, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, r8, #72, 28 @ 0x480 │ │ │ │ + andmi r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #216, 30 @ 0x360 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, r8, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #48 @ 0x30 │ │ │ │ + rsbeq r9, r8, #16 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #184, 30 @ 0x2e0 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #112, 4 │ │ │ │ + rsbeq r9, r8, #80, 4 │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r8, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq r9, r8, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #224, 30 @ 0x380 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq fp, r8, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #128, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r9, fp, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #216, 6 @ 0x60000003 │ │ │ │ + rsbeq fp, r8, #184, 6 @ 0xe0000002 │ │ │ │ mulmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #104, 10 @ 0x1a000000 │ │ │ │ + rsbeq fp, r8, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, sp, #248, 28 @ 0xf80 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #160, 10 @ 0x28000000 │ │ │ │ + rsbeq fp, r8, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, sl, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #48, 14 @ 0xc00000 │ │ │ │ + rsbeq fp, r8, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #40, 16 @ 0x280000 │ │ │ │ andmi r0, r0, r5, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #136, 4 @ 0x80000008 │ │ │ │ - mulmi r0, r6, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq sl, [r9], #2800 @ 0xaf0 │ │ │ │ + ldrdmi r0, [r0], -r1 │ │ │ │ + submi r5, r9, #216, 26 @ 0x3600 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #32 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #3072 @ 0xc00 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - submi r5, r9, #216, 26 @ 0x3600 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-2256 @ 0xfffff730 │ │ │ │ andmi r0, r0, ip │ │ │ │ submi r5, r9, #220, 26 @ 0x3700 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #144, 16 @ 0x900000 │ │ │ │ + rsbeq fp, r8, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, r8, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r9, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r2, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r3, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq ip, r1, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r2, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r9, ror #1 │ │ │ │ + rsbseq ip, r1, #80, 24 @ 0x5000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #192, 2 @ 0x30 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq ip, r1, #96, 24 @ 0x6000 │ │ │ │ + andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #88, 16 @ 0x580000 │ │ │ │ + rsbeq fp, r8, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #168, 16 @ 0xa80000 │ │ │ │ + rsbeq fp, r8, #136, 16 @ 0x880000 │ │ │ │ mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #104, 22 @ 0x1a000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #64, 18 @ 0x100000 │ │ │ │ + rsbeq fp, r8, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #224, 4 │ │ │ │ + mulmi r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-1976 @ 0xfffff848 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-2200 @ 0xfffff768 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #176, 24 @ 0xb000 │ │ │ │ - ldrdmi r0, [r0], -r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #88, 26 @ 0x1600 │ │ │ │ + rsbeq sl, r8, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, sl, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #120, 6 @ 0xe0000001 │ │ │ │ + rsbeq fp, r8, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-1552 @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbmi r4, fp, #4, 24 @ 0x400 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-1192 @ 0xfffffb58 │ │ │ │ strhmi r0, [r0], -pc @ │ │ │ │ rsbmi r4, fp, #8, 24 @ 0x800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #160, 26 @ 0x2800 │ │ │ │ + rsbeq r0, pc, #248, 28 @ 0xf80 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #120, 28 @ 0x780 │ │ │ │ + rsbeq r0, pc, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #216, 2 @ 0x36 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #208, 16 @ 0xd00000 │ │ │ │ + rsbeq sl, r8, #176, 16 @ 0xb00000 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #184, 28 @ 0xb80 │ │ │ │ + rsbeq r1, pc, #16 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #144, 30 @ 0x240 │ │ │ │ + rsbeq r1, pc, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #96, 28 @ 0x600 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq sl, r8, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-1384 @ 0xfffffa98 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [pc], #-2536 @ 1707784 <__bss_end__@@Base+0x8aa9c8> │ │ │ │ + strbteq r1, [pc], #-2536 @ 1707764 <__bss_end__@@Base+0x8aa9a8> │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ - subsmi r7, lr, #232, 2 @ 0x3a │ │ │ │ + subsmi r7, lr, #48, 6 @ 0xc0000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #24 │ │ │ │ + ldrdmi r0, [r0], -r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #128, 26 @ 0x2000 │ │ │ │ + rsbeq r0, pc, #216, 28 @ 0xd80 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [pc], #-2632 @ 17077a4 <__bss_end__@@Base+0x8aa9e8> │ │ │ │ + strbteq r1, [pc], #-2632 @ 1707794 <__bss_end__@@Base+0x8aa9d8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi r7, lr, #236, 2 @ 0x3b │ │ │ │ + subsmi r7, lr, #52, 6 @ 0xd0000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-1440 @ 0xfffffa60 │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #56, 28 @ 0x380 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #208, 30 @ 0x340 │ │ │ │ + rsbeq r1, pc, #40, 2 │ │ │ │ ldrdmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, pc, #176 @ 0xb0 │ │ │ │ + rsbeq r1, pc, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #232, 18 @ 0x3a0000 │ │ │ │ + rsbeq sl, r8, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r2, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #96, 8 @ 0x60000000 │ │ │ │ andmi r0, r0, sp, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1675608,162 +1675605,162 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #8, 14 @ 0x200000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #72, 28 @ 0x480 │ │ │ │ - andmi r0, r0, r2, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #8, 24 @ 0x800 │ │ │ │ + rsbseq r0, r4, #96, 28 @ 0x600 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #16, 26 @ 0x400 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #24, 24 @ 0x1800 │ │ │ │ + rsbseq fp, r0, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #144, 22 @ 0x24000 │ │ │ │ + rsbeq sl, r8, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r1, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #48, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-1536 @ 0xfffffa00 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi r5, fp, #44 @ 0x2c │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #168, 28 @ 0xa80 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-4080 @ 0xfffff010 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ rsbmi r5, fp, #48 @ 0x30 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [r5], #-3128 @ 0xfffff3c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r5, fp, #52 @ 0x34 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #8, 12 @ 0x800000 │ │ │ │ + rsbeq sl, r8, #232, 10 @ 0x3a000000 │ │ │ │ andmi r0, r0, r2, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq sl, r8, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, r4, asr r1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r3, #8, 16 @ 0x80000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #32, 26 @ 0x800 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r3, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r2, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #216 @ 0xd8 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #72 @ 0x48 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #88 @ 0x58 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, pc, rrx │ │ │ │ + rsbseq r8, r3, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, sl, lsr #1 │ │ │ │ + rsbeq sl, r8, #168, 22 @ 0x2a000 │ │ │ │ + andmi r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #152, 16 @ 0x980000 │ │ │ │ + rsbeq sl, r8, #0, 26 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #120, 18 @ 0x1e0000 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbeq sl, r8, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [r5], #-3112 @ 0xfffff3d8 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - rsbmi r5, fp, #56 @ 0x38 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #152, 18 @ 0x260000 │ │ │ │ - andmi r0, r0, fp, asr #7 │ │ │ │ - subsmi r7, lr, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq sl, r8, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, sp, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #104 @ 0x68 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #48, 12 @ 0x3000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #128 @ 0x80 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi r7, lr, #52, 6 @ 0xd0000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, sl, asr #3 │ │ │ │ + rsbseq r8, r3, #40, 16 @ 0x280000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbeq r8, lr, #240, 6 @ 0xc0000003 │ │ │ │ + andmi r0, r0, sl, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #104, 8 @ 0x68000000 │ │ │ │ + rsbeq r8, lr, #192, 10 @ 0x30000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #64, 12 @ 0x4000000 │ │ │ │ + andmi r0, r0, pc, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r7, #144, 14 @ 0x2400000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, pc, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #0, 18 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1675784,58 +1675781,58 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #192, 4 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r3, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r9, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #136 @ 0x88 │ │ │ │ andmi r0, r0, lr, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #120, 2 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, fp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [r5], #-3096 @ 0xfffff3e8 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq fp, r8, #88, 18 @ 0x160000 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #88, 2 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, pc, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq ip, ip, #16, 12 @ 0x1000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbeq ip, ip, #32, 12 @ 0x2000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #184, 12 @ 0xb800000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1675856,130 +1675853,130 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #88, 2 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #48, 22 @ 0xc000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq ip, r0, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #192, 28 @ 0xc00 │ │ │ │ - andmi r0, r0, r5, ror r1 │ │ │ │ + ldrbteq r0, [r5], #-3112 @ 0xfffff3d8 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + rsbmi r5, fp, #56 @ 0x38 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, r8, #120, 18 @ 0x1e0000 │ │ │ │ + andmi r0, r0, fp, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #56 @ 0x38 │ │ │ │ + rsbeq fp, r8, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #192, 24 @ 0xc000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [r5], #-3096 @ 0xfffff3e8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [r5], #-3136 @ 0xfffff3c0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq fp, r8, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r5, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [r5], #-3144 @ 0xfffff3b8 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbeq ip, r8, #24 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sp, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, sp, ror r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #88, 4 @ 0x80000005 │ │ │ │ + andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sp, #16, 18 @ 0x40000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + ldrbteq r0, [r5], #-3136 @ 0xfffff3c0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #176, 28 @ 0xb00 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #160, 26 @ 0x2800 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ + ldrbteq r0, [r5], #-3144 @ 0xfffff3b8 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #208, 24 @ 0xd000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r8, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r8, r3, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #8, 16 @ 0x80000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r8, r3, #120, 16 @ 0x780000 │ │ │ │ + andmi r0, r0, r1, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, r3, #200, 16 @ 0xc80000 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r8, r3, #16, 18 @ 0x40000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #112 @ 0x70 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + rsbseq r0, sp, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #152 @ 0x98 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r0, sp, #16, 18 @ 0x40000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #152, 22 @ 0x26000 │ │ │ │ mulmi r0, pc, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #88, 30 @ 0x160 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #112, 2 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #88, 24 @ 0x5800 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #136, 26 @ 0x2200 │ │ │ │ mulmi r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #32, 2 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + rsbeq fp, r8, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [fp], #-32 @ 0xffffffe0 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + rsbeq fp, r8, #128, 26 @ 0x2000 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #104, 2 │ │ │ │ mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #0, 4 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #104, 24 @ 0x6800 │ │ │ │ - andmi r0, r0, pc, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sl, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, r3, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1676000,259 +1675997,235 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #128, 6 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ + rsbseq r2, r1, #128, 20 @ 0x80000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [r1], #2344 @ 0x928 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ + rsbeq fp, r8, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq pc, [r2], #-1224 @ 0xfffffb38 @ │ │ │ │ - andmi r0, r0, fp, asr r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #232, 20 @ 0xe8000 │ │ │ │ - andmi r0, r0, r7, lsr r1 │ │ │ │ + rsbeq ip, r8, #80 @ 0x50 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #120 @ 0x78 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sp, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, r7, ror r0 │ │ │ │ + rsbeq ip, r8, #128 @ 0x80 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r9, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #24, 2 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r2, r1, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sp, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - rsbmi r5, r4, #224 @ 0xe0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq pc, [r2], #-2088 @ 0xfffff7d8 @ │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ - rsbmi r5, r4, #232 @ 0xe8 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [r5], #-3152 @ 0xfffff3b0 │ │ │ │ - andmi r0, r0, pc, asr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r3, #48, 18 @ 0xc0000 │ │ │ │ + ldrdmi r0, [r0], -r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r3, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [r1], #2416 @ 0x970 │ │ │ │ - andmi r0, r0, sl, lsr r0 │ │ │ │ - rsbsmi sl, sp, #244, 18 @ 0x3d0000 │ │ │ │ + ldrbteq r1, [fp], #-32 @ 0xffffffe0 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ + subsmi sl, r9, #228, 2 @ 0x39 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r3, #80, 24 @ 0x5000 │ │ │ │ + strdmi r0, [r0], -r0 @ │ │ │ │ + subsmi sl, r9, #232, 2 @ 0x3a │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #48, 8 @ 0x30000000 │ │ │ │ andmi r0, r0, r7, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #40, 2 │ │ │ │ - mulmi r0, r0, r0 │ │ │ │ + rsbseq r9, fp, #168, 10 @ 0x2a000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, fp, #168, 10 @ 0x2a000000 │ │ │ │ + rsbseq r8, r3, #64, 28 @ 0x400 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #136, 22 @ 0x22000 │ │ │ │ - andmi r0, r0, r9, lsl r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #224, 20 @ 0xe0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + ldreq lr, [r1], #2344 @ 0x928 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #168, 28 @ 0xa80 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + ldrbteq pc, [r2], #-1224 @ 0xfffffb38 @ │ │ │ │ + andmi r0, r0, fp, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r2, r1, #16, 18 @ 0x40000 │ │ │ │ + andmi r0, r0, r7, lsr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sp, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, r7, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #120, 2 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #128, 2 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r4, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #24, 30 @ 0x60 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #232, 6 @ 0xa0000003 │ │ │ │ + rsbeq r8, sp, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r6, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #64, 12 @ 0x4000000 │ │ │ │ + rsbeq r8, sp, #152, 14 @ 0x2600000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, fp, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, r1, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #200, 16 @ 0xc80000 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ + rsbeq r3, pc, #48, 10 @ 0xc000000 │ │ │ │ + mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, r2, asr r0 │ │ │ │ + rsbseq sl, fp, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sp, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + rsbmi r5, r4, #224 @ 0xe0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq pc, [r2], #-2088 @ 0xfffff7d8 @ │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ + rsbmi r5, r4, #232 @ 0xe8 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #16, 18 @ 0x40000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq r8, r3, #168, 30 @ 0x2a0 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #88 @ 0x58 │ │ │ │ + rsbeq fp, lr, #176, 2 @ 0x2c │ │ │ │ andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #64, 2 │ │ │ │ + rsbeq fp, lr, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq r8, lr, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r1, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #72, 14 @ 0x1200000 │ │ │ │ + rsbeq r8, lr, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r5, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #40, 28 @ 0x280 │ │ │ │ strhmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sl, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r9, #0, 20 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, r3, #216, 30 @ 0x360 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #88, 12 @ 0x5800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, r3, #152, 30 @ 0x260 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r9, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [r5], #-3152 @ 0xfffff3b0 │ │ │ │ + andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r5, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq ip, r1, #144, 30 @ 0x240 │ │ │ │ + andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, fp, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r8, r3, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r8, r3, #96, 30 @ 0x180 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #176, 2 @ 0x2c │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, sl, lsl sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #192 @ 0xc0 │ │ │ │ - andmi r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r8, lsr r2 │ │ │ │ + rsbseq r8, r3, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #24, 6 @ 0x60000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r8, r3, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #80, 4 │ │ │ │ + rsbeq fp, lr, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, sp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, lr, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq fp, lr, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r7, #240, 14 @ 0x3c00000 │ │ │ │ andmi r0, r0, r9, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1676264,132 +1676237,156 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #232, 2 @ 0x3a │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, fp, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ + rsbseq r8, r9, #0, 20 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #24, 18 @ 0x60000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #48, 18 @ 0xc0000 │ │ │ │ - ldrdmi r0, [r0], -r1 │ │ │ │ + rsbseq r3, fp, #88, 12 @ 0x5800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbseq r9, r9, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #120, 16 @ 0x780000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r4, r5, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #24, 30 @ 0x60 │ │ │ │ + rsbseq r8, fp, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #112, 30 @ 0x1c0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r1, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, fp, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq lr, [r1], #2416 @ 0x970 │ │ │ │ + andmi r0, r0, sl, lsr r0 │ │ │ │ + rsbsmi sl, sp, #244, 18 @ 0x3d0000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r3, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r9, lsr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r8, lr, #112 @ 0x70 │ │ │ │ andmi r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #160, 2 @ 0x28 │ │ │ │ + rsbeq r8, lr, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #224, 26 @ 0x3800 │ │ │ │ + rsbseq r7, r1, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r7, lr, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, r7, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #200, 28 @ 0xc80 │ │ │ │ + rsbeq r8, lr, #32 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #16, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #8, 24 @ 0x800 │ │ │ │ + rsbseq sl, r3, #160, 2 @ 0x28 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sl, r9, #44, 6 @ 0xb0000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #136, 8 @ 0x88000000 │ │ │ │ - andmi r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r4, sp, #136, 22 @ 0x22000 │ │ │ │ + andmi r0, r0, r9, lsl r3 │ │ │ │ + subsmi sl, r9, #48, 6 @ 0xc0000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #80, 24 @ 0x5000 │ │ │ │ - strdmi r0, [r0], -r0 @ │ │ │ │ + rsbseq sl, sl, #40, 2 │ │ │ │ + andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #64, 28 @ 0x400 │ │ │ │ + rsbseq sl, sl, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #240, 4 │ │ │ │ + rsbeq r9, sp, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r9, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #16, 8 @ 0x10000000 │ │ │ │ + rsbeq r9, sp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, sl, #120, 18 @ 0x1e0000 │ │ │ │ + strdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [r1], #2480 @ 0x9b0 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [lr], #-704 @ 0xfffffd40 │ │ │ │ - andmi r0, r0, ip, lsr #3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #56, 22 @ 0xe000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, pc, ror r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, sl, #120, 20 @ 0x78000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r9, r3, #16 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r3, #40 @ 0x28 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #24 │ │ │ │ andmi r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, fp, #48, 4 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, ip, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r4, sp, #168, 28 @ 0xa80 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #168, 30 @ 0x2a0 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #216, 30 @ 0x360 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, lr, #72, 8 @ 0x48000000 │ │ │ │ + andmi r0, r0, sl, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r4, rrx │ │ │ │ + rsbseq r3, r5, #104, 20 @ 0x68000 │ │ │ │ + andmi r0, r0, sp, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #240, 24 @ 0xf000 │ │ │ │ @@ -1676412,58 +1676409,58 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #64, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #152, 30 @ 0x260 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, r1, #48, 24 @ 0x3000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r5, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #144, 28 @ 0x900 │ │ │ │ - andmi r0, r0, sp, asr #1 │ │ │ │ + rsbseq sl, r8, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sl, r8, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq sl, r8, #32, 20 @ 0x20000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r9, r3, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r3, #136, 28 @ 0x880 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - subsmi sl, r9, #228, 2 @ 0x39 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - subsmi sl, r9, #232, 2 @ 0x3a │ │ │ │ + rsbseq r9, r3, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r3, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r9, lsr r1 │ │ │ │ + rsbseq fp, r1, #64, 24 @ 0x4000 │ │ │ │ + andmi r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r3, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r3, #88 @ 0x58 │ │ │ │ + andmi r0, r0, r5, asr #32 │ │ │ │ subsmi sp, r4, #192, 20 @ 0xc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #136, 30 @ 0x220 │ │ │ │ - andmi r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #80, 4 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1676472,451 +1676469,451 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r3, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #120, 8 @ 0x78000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #40, 2 │ │ │ │ - andmi r0, r0, r5, rrx │ │ │ │ + rsbseq sl, r8, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r9, r3, #160 @ 0xa0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r9, r3, #168 @ 0xa8 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #120, 18 @ 0x1e0000 │ │ │ │ - strdmi r0, [r0], -pc @ │ │ │ │ + rsbseq ip, r1, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sl, #120, 20 @ 0x78000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, lr, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r1, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #16 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r9, r3, #200 @ 0xc8 │ │ │ │ + strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #40 @ 0x28 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #96, 6 @ 0x80000001 │ │ │ │ - ldrdmi r0, [r0], -sl │ │ │ │ + rsbseq r9, r3, #192, 24 @ 0xc000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #64, 8 @ 0x40000000 │ │ │ │ + rsbeq ip, r8, #64, 14 @ 0x1000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, sp, asr r2 │ │ │ │ + rsbseq r9, r3, #8, 26 @ 0x200 │ │ │ │ + strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r5, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq ip, r1, #248, 30 @ 0x3e0 │ │ │ │ + andmi r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r1, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, fp, lsl #1 │ │ │ │ + rsbseq sl, sl, #128 @ 0x80 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r7, sl, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbseq r4, sl, #200, 26 @ 0x3200 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #208, 18 @ 0x340000 │ │ │ │ - @ instruction: 0x400003b5 │ │ │ │ + rsbseq fp, r9, #8, 24 @ 0x800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq pc, r8, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #80 @ 0x50 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbeq r7, lr, #40, 22 @ 0xa000 │ │ │ │ + @ instruction: 0x400003b5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #88 @ 0x58 │ │ │ │ - andmi r0, r0, r5, asr #32 │ │ │ │ - subsmi sl, r9, #44, 6 @ 0xb0000000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r9, r3, #160 @ 0xa0 │ │ │ │ + rsbeq r7, lr, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, r0, asr #2 │ │ │ │ + rsbseq lr, r8, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #232, 2 @ 0x3a │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r0, sl, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbseq sp, sl, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #48, 22 @ 0xc000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq r7, r1, #24, 26 @ 0x600 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, sp, ror #1 │ │ │ │ + rsbeq r7, lr, #0, 4 │ │ │ │ + andmi r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #40, 6 @ 0xa0000000 │ │ │ │ + rsbeq r7, lr, #64, 6 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #120, 6 @ 0xe0000001 │ │ │ │ - andmi r0, r0, r8, asr #3 │ │ │ │ + rsbseq r4, fp, #200, 24 @ 0xc800 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #64, 10 @ 0x10000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, r9, lsl #1 │ │ │ │ + rsbeq r7, lr, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, sp, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, r3, lsl #1 │ │ │ │ + rsbeq r7, lr, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #144, 10 @ 0x24000000 │ │ │ │ - andmi r0, r0, r5, ror r1 │ │ │ │ + rsbseq r4, fp, #72, 26 @ 0x1200 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #8, 14 @ 0x200000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r7, r1, #40, 26 @ 0xa00 │ │ │ │ + andmi r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #200 @ 0xc8 │ │ │ │ - strdmi r0, [r0], -r8 │ │ │ │ + rsbeq r7, lr, #208, 8 @ 0xd0000000 │ │ │ │ + andmi r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #192, 24 @ 0xc000 │ │ │ │ + rsbeq r7, lr, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #8, 26 @ 0x200 │ │ │ │ - strdmi r0, [r0], -r6 │ │ │ │ + rsbeq r7, lr, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r5, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #0, 30 │ │ │ │ + rsbeq r7, lr, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [lr], #-1136 @ 0xfffffb90 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, fp, #8, 30 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #0, 16 │ │ │ │ - strdmi r0, [r0], -r9 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r9, #240, 24 @ 0xf000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r2, r9, #248, 14 @ 0x3e00000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #192 @ 0xc0 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r1, r9, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #152 @ 0x98 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r5, fp, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq fp, r0, #56, 24 @ 0x3800 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq sl, r7, #192, 20 @ 0xc0000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq ip, sl, #104, 4 @ 0x80000006 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #184 @ 0xb8 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r3, fp, #240, 20 @ 0xf0000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #88, 14 @ 0x1600000 │ │ │ │ + rsbeq r7, lr, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r2, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, lr, #128, 18 @ 0x200000 │ │ │ │ + rsbeq r7, lr, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #24, 20 @ 0x18000 │ │ │ │ + rsbseq r0, r9, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #72, 24 @ 0x4800 │ │ │ │ + andmi r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #32, 20 @ 0x20000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #208 @ 0xd0 │ │ │ │ - andmi r0, r0, r7, asr r0 │ │ │ │ + rsbseq r3, r8, #56, 14 @ 0xe00000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #176, 22 @ 0x2c000 │ │ │ │ + rsbeq r6, sp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, pc, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #64 @ 0x40 │ │ │ │ + rsbeq r7, sp, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #0, 22 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r8, #104, 20 @ 0x68000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #192, 20 @ 0xc0000 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r9, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #56, 22 @ 0xe000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r8, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r3, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq sl, r8, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #80, 2 │ │ │ │ + rsbseq r0, r1, #96 @ 0x60 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #56 @ 0x38 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #80 @ 0x50 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #88 @ 0x58 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #168, 4 @ 0x8000000a │ │ │ │ andmi r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq r9, sp, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r3, #56, 30 @ 0xe0 │ │ │ │ - ldrdmi r0, [r0], -r1 │ │ │ │ + rsbseq r9, r3, #0, 30 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #160 @ 0xa0 │ │ │ │ + andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #40, 20 @ 0x28000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ + rsbseq sl, r9, #184, 30 @ 0x2e0 │ │ │ │ + andmi r0, r0, r7, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r3, #16 │ │ │ │ + rsbseq fp, r9, #240, 6 @ 0xc0000003 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [fp], #-64 @ 0xffffffc0 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #112 @ 0x70 │ │ │ │ + andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq pc, r0, r1, lsl #14 │ │ │ │ ldrbeq lr, [pc], #-2232 @ 17089f4 <__bss_end__@@Base+0x8abc38> │ │ │ │ asreq sl, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r3, [r5], #3936 @ 0xf60 │ │ │ │ - @ instruction: 0x40000ab2 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r7, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, r2, lsr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #96 @ 0x60 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, fp, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #112, 4 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, ip, #80, 10 @ 0x14000000 │ │ │ │ - andmi r0, r0, ip, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r8, #176, 20 @ 0xb0000 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #232, 18 @ 0x3a0000 │ │ │ │ + rsbeq sp, lr, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #168, 20 @ 0xa8000 │ │ │ │ + rsbeq sp, lr, #0, 24 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, ip, #224, 10 @ 0x38000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #120, 20 @ 0x78000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq sl, r8, #216, 20 @ 0xd8000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #24, 22 @ 0x6000 │ │ │ │ + rsbeq sp, lr, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, lr, #160, 22 @ 0x28000 │ │ │ │ + rsbeq sp, lr, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r4, [r5], #2584 @ 0xa18 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq ip, r8, #192 @ 0xc0 │ │ │ │ + andmi r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, sp, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #232, 2 @ 0x3a │ │ │ │ + rsbeq r8, lr, #64, 6 │ │ │ │ andmi r0, r0, r3, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #136, 20 @ 0x88000 │ │ │ │ - andmi r0, r0, sl, lsr r0 │ │ │ │ + rsbeq r8, lr, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, lr, #64, 4 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq pc, r0, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r2, lsr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, r8, #224, 20 @ 0xe0000 │ │ │ │ + mulmi r0, sl, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r8, #128 @ 0x80 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [pc], #-2440 @ 1708b54 <__bss_end__@@Base+0x8abd98> │ │ │ │ - mulmi r0, r6, r0 │ │ │ │ - submi r6, r9, #164, 10 @ 0x29000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #72, 22 @ 0x12000 │ │ │ │ - andmi r0, r0, pc, lsr #32 │ │ │ │ + rsbeq ip, r8, #248, 4 @ 0x8000000f │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq ip, fp, #168, 16 @ 0xa80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, sl, #128 @ 0x80 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq sl, r3, #72 @ 0x48 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #104, 8 @ 0x68000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r3, r4, #192, 12 @ 0xc000000 │ │ │ │ + andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #200, 26 @ 0x3200 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq fp, r0, #232, 22 @ 0x3a000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #144 @ 0x90 │ │ │ │ + rsbeq r7, sp, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, sl, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #16, 6 @ 0x40000000 │ │ │ │ + rsbeq r7, sp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #8, 24 @ 0x800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq r9, r3, #56, 30 @ 0xe0 │ │ │ │ + ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq sl, r3, #16 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r5, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #160, 20 @ 0xa0000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, r0, #248, 22 @ 0x3e000 │ │ │ │ + andmi r0, r0, sl, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #0, 12 │ │ │ │ andmi r0, r0, r1, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, fp, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, r9, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r7, #136, 6 @ 0x20000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sl, #136, 28 @ 0x880 │ │ │ │ strdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #128, 2 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, sp, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r7, sp, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ @@ -1676924,46 +1676921,46 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r3, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r2, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #104, 24 @ 0x6800 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r3, #96, 22 @ 0x18000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #64, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, r3, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #104, 10 @ 0x1a000000 │ │ │ │ andmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r9, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1676979,53 +1676976,57 @@ │ │ │ │ rsbeq fp, ip, #80, 10 @ 0x14000000 │ │ │ │ @ instruction: 0x400002b2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, ip, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sl, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #104, 12 @ 0x6800000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldreq lr, [r1], #2480 @ 0x9b0 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #200, 24 @ 0xc800 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r9, [lr], #-704 @ 0xfffffd40 │ │ │ │ + andmi r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #72, 26 @ 0x1200 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, ip, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, pc, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbeq r6, sp, #168, 6 @ 0xa0000002 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, fp, #8, 30 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq ip, r1, #32, 12 @ 0x2000000 │ │ │ │ + andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, ip, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #112, 4 │ │ │ │ - mulmi r0, r6, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r9, #248, 14 @ 0x3e00000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r9, #56, 30 @ 0xe0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #64, 6 │ │ │ │ + ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ andle r0, r0, ip, lsr r0 │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #136, 14 @ 0x2200000 │ │ │ │ @@ -1677047,230 +1677048,226 @@ │ │ │ │ rsbseq sl, fp, #192, 4 │ │ │ │ andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #88, 6 @ 0x60000001 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, fp, #232, 24 @ 0xe800 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #0, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, fp, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r7, #192, 20 @ 0xc0000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #104, 4 @ 0x80000006 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, fp, #240, 20 @ 0xf0000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #32, 8 @ 0x20000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r9, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r8, #56, 14 @ 0xe00000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #240, 6 @ 0xc0000003 │ │ │ │ + andmi r0, r0, r9, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #128, 8 @ 0x80000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + rsbeq r6, pc, #8, 6 @ 0x20000000 │ │ │ │ + mulmi r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #168, 20 @ 0xa8000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r9, [lr], #-1136 @ 0xfffffb90 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #120, 22 @ 0x1e000 │ │ │ │ - andmi r0, r0, r5, lsr #32 │ │ │ │ - subsmi r3, r5, #136, 8 @ 0x88000000 │ │ │ │ + rsbeq ip, r8, #224, 14 @ 0x3800000 │ │ │ │ + strdmi r0, [r0], -r9 │ │ │ │ + subsmi fp, r9, #16, 24 @ 0x1000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #200, 22 @ 0x32000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #160, 22 @ 0x28000 │ │ │ │ + rsbeq ip, r8, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r7, lsr #1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #24, 22 @ 0x6000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r9, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, r7, lsr r4 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [fp], #-64 @ 0xffffffc0 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + subsmi r3, r5, #136, 8 @ 0x88000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r3, [r5], #3936 @ 0xf60 │ │ │ │ + @ instruction: 0x40000ab2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r9, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, ip, #80, 10 @ 0x14000000 │ │ │ │ + andmi r0, r0, ip, lsl #1 │ │ │ │ + subsmi sl, lr, #12, 30 @ 0x30 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #120, 24 @ 0x7800 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, ip, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r7, #184, 28 @ 0xb80 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbeq r6, sp, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #176, 20 @ 0xb0000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ + rsbseq ip, r1, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, fp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r4, [r5], #2584 @ 0xa18 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #232, 22 @ 0x3a000 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ + strbteq fp, [pc], #-2440 @ 1708fc4 <__bss_end__@@Base+0x8ac208> │ │ │ │ + mulmi r0, r6, r0 │ │ │ │ + submi r6, r9, #164, 10 @ 0x29000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #40, 22 @ 0xa000 │ │ │ │ + andmi r0, r0, pc, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, fp, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, r8, #224, 20 @ 0xe0000 │ │ │ │ - mulgt r0, sl, r5 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #88, 22 @ 0x16000 │ │ │ │ + andgt r0, r0, r5, lsr #32 │ │ │ │ subsmi r3, r5, #36, 24 @ 0x2400 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r8, #128 @ 0x80 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r8, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ subsmi r3, r5, #40, 24 @ 0x2800 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #96, 4 │ │ │ │ - andmi r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #128, 28 @ 0x800 │ │ │ │ - andgt r0, r0, r8, lsl #3 │ │ │ │ + rsbeq ip, r8, #200, 22 @ 0x32000 │ │ │ │ + andgt r0, r0, pc, lsl r0 │ │ │ │ subsmi r3, r5, #44, 24 @ 0x2c00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #8 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq ip, r8, #96, 28 @ 0x600 │ │ │ │ + andmi r0, r0, r8, lsl #3 │ │ │ │ subsmi r3, r5, #48, 24 @ 0x3000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #64, 22 @ 0x10000 │ │ │ │ andmi r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #112, 6 @ 0xc0000001 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, r7, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [pc], #-2592 @ 17090a4 <__bss_end__@@Base+0x8ac2e8> │ │ │ │ + rsbeq ip, r8, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [pc], #-2592 @ 1709094 <__bss_end__@@Base+0x8ac2d8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi r6, r9, #172, 10 @ 0x2b000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #64 @ 0x40 │ │ │ │ + rsbeq sp, r8, #32 │ │ │ │ mulmi r0, r1, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #216, 2 @ 0x36 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #0, 6 │ │ │ │ andmi r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #48, 22 @ 0xc000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #24, 20 @ 0x18000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #32, 4 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #184, 30 @ 0x2e0 │ │ │ │ - andmi r0, r0, lr, asr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r5, #16, 20 @ 0x10000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #128, 6 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #208, 6 @ 0x40000003 │ │ │ │ + andmi r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #24, 4 @ 0x80000001 │ │ │ │ - andmi r0, r0, r7, lsl #2 │ │ │ │ + rsbeq sp, r8, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #216, 14 @ 0x3600000 │ │ │ │ strhmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #152, 16 @ 0x980000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq sp, r8, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, r7, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, r8, #0, 6 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #88, 6 @ 0x60000001 │ │ │ │ + rsbeq sp, r8, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #16, 4 │ │ │ │ + rsbeq sp, r8, #240, 2 @ 0x3c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #8, 24 @ 0x800 │ │ │ │ + rsbeq ip, r8, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r9, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #56, 10 @ 0xe000000 │ │ │ │ - andmi r0, r0, r7, rrx │ │ │ │ + rsbseq sl, fp, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r8, #72, 28 @ 0x480 │ │ │ │ + rsbeq ip, r8, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi sl, lr, #12, 30 @ 0x30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, fp, #104, 6 @ 0xa0000001 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ + rsbeq r6, sp, #136, 6 @ 0x20000002 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r1, #112, 28 @ 0x700 │ │ │ │ + andmi r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #168, 28 @ 0xa80 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #240, 16 @ 0xf00000 │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ @@ -1677288,344 +1677285,344 @@ │ │ │ │ mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #104, 6 @ 0xa0000001 │ │ │ │ + rsbeq sp, r8, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #168, 26 @ 0x2a00 │ │ │ │ - ldrdmi r0, [r0], -r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #136, 6 @ 0x20000002 │ │ │ │ + rsbeq sp, r8, #104, 6 @ 0xa0000001 │ │ │ │ andmi r0, r0, r1, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #104, 16 @ 0x680000 │ │ │ │ strhmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #144, 12 @ 0x9000000 │ │ │ │ + andmi r0, r0, r7, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #144, 8 @ 0x90000000 │ │ │ │ + rsbeq sp, r8, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #232, 10 @ 0x3a000000 │ │ │ │ + rsbeq sp, r8, #200, 10 @ 0x32000000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #192, 12 @ 0xc000000 │ │ │ │ + rsbeq sp, r8, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi fp, r9, #16, 24 @ 0x1000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #248, 26 @ 0x3e00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [fp], #-96 @ 0xffffffa0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ submi r6, r9, #180, 10 @ 0x2d000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, fp, #176, 6 @ 0xc0000002 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #80, 4 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #104, 20 @ 0x68000 │ │ │ │ - andmi r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r4, [r5], #2712 @ 0xa98 │ │ │ │ submi r6, r9, #188, 10 @ 0x2f000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sl, fp, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r4, [r5], #2680 @ 0xa78 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + submi r6, r9, #196, 10 @ 0x31000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #0, 20 │ │ │ │ strhmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #184, 20 @ 0xb8000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r4, [r5], #2680 @ 0xa78 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - submi r6, r9, #196, 10 @ 0x31000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #160, 6 @ 0x80000002 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r0, #104, 30 @ 0x1a0 │ │ │ │ + ldrdmi r0, [r0], -r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #216, 10 @ 0x36000000 │ │ │ │ + rsbeq sp, r8, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #200, 8 @ 0xc8000000 │ │ │ │ + rsbeq sp, r8, #168, 8 @ 0xa8000000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #160, 10 @ 0x28000000 │ │ │ │ + rsbeq sp, r8, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #248, 12 @ 0xf800000 │ │ │ │ + rsbeq sp, r8, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sl, fp, #216, 6 @ 0x60000003 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #24, 14 @ 0x600000 │ │ │ │ + rsbeq sp, r8, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #88, 4 @ 0x80000005 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq sl, fp, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #56, 28 @ 0x380 │ │ │ │ - strdmi r0, [r0], -r2 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, r8, #8, 16 @ 0x80000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #8, 22 @ 0x2000 │ │ │ │ strhmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [r5], #2640 @ 0xa50 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ subsmi pc, r6, #52, 20 @ 0x34000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #176, 6 @ 0xc0000002 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #184, 6 @ 0xe0000002 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #160, 20 @ 0xa0000 │ │ │ │ + andmi r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #128, 18 @ 0x200000 │ │ │ │ + rsbeq sp, r8, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, fp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #0, 22 │ │ │ │ + rsbeq sp, r8, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, ip, #216, 6 @ 0x60000003 │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, ip, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #248, 6 @ 0xe0000003 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, ip, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + ldrbteq r2, [r4], #-2784 @ 0xfffff520 │ │ │ │ + andmi r1, r0, lr, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, pc, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #152, 4 @ 0x80000009 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [r4], #-2784 @ 0xfffff520 │ │ │ │ - andmi r1, r0, lr, lsl #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r4], #-368 @ 0xfffffe90 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #176, 26 @ 0x2c00 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #192, 6 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #64, 4 │ │ │ │ + strdmi r0, [r0], -r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #56, 22 @ 0xe000 │ │ │ │ + rsbeq sp, r8, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq sp, r8, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #96, 16 @ 0x600000 │ │ │ │ + rsbeq sp, r8, #64, 16 @ 0x400000 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r1, #0, 20 │ │ │ │ - andmi r0, r0, r9, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #56, 18 @ 0xe0000 │ │ │ │ + rsbeq sp, r8, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, lr, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r7, #232, 18 @ 0x3a0000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #40, 24 @ 0x2800 │ │ │ │ + rsbeq sp, r8, #8, 24 @ 0x800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-464 @ 0xfffffe30 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #0, 8 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #224, 6 @ 0x80000003 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [sl], #-2176 @ 0xfffff780 │ │ │ │ andmi r0, r0, r9, lsr #2 │ │ │ │ submi r6, r9, #84, 12 @ 0x5400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #64, 24 @ 0x4000 │ │ │ │ + rsbeq sp, r8, #32, 24 @ 0x2000 │ │ │ │ andmi r0, r0, sp, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #96, 26 @ 0x1800 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #192, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, r8, #64, 26 @ 0x1000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r2, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r1, #184, 16 @ 0xb80000 │ │ │ │ + andmi r0, r0, r9, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [sl], #-2480 @ 0xfffff650 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #176, 28 @ 0xb00 │ │ │ │ + rsbeq sp, r8, #144, 28 @ 0x900 │ │ │ │ andmi r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #160 @ 0xa0 │ │ │ │ + rsbeq lr, r8, #128 @ 0x80 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, ip, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, ip, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, ip, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, r1, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #248 @ 0xf8 │ │ │ │ andmi r0, r0, r2, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #160, 20 @ 0xa0000 │ │ │ │ andmi r0, r0, sp, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #168, 28 @ 0xa80 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq pc, ip, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r1, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #160, 26 @ 0x2800 │ │ │ │ - andmi r0, r0, fp, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq sp, r8, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #112, 28 @ 0x700 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq sp, r8, #128, 26 @ 0x2000 │ │ │ │ + andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #0, 22 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #0, 4 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #96, 18 @ 0x180000 │ │ │ │ andmi r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #80, 20 @ 0x50000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #152, 26 @ 0x2600 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #48, 16 @ 0x300000 │ │ │ │ - andmi r0, r0, r8, lsl #1 │ │ │ │ + rsbeq sp, r8, #80, 28 @ 0x500 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #248, 26 @ 0x3e00 │ │ │ │ strdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #240, 28 @ 0xf00 │ │ │ │ @@ -1677636,477 +1677633,537 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, r8, #120, 26 @ 0x1e00 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #184, 16 @ 0xb80000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #16, 26 @ 0x400 │ │ │ │ mulmi r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #48, 8 @ 0x30000000 │ │ │ │ + rsbeq r7, r9, #16, 8 @ 0x10000000 │ │ │ │ andmi r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq r7, r9, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #176, 4 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #184, 4 @ 0x8000000b │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r6, [r5], #488 @ 0x1e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [sl], #-3088 @ 0xfffff3f0 @ │ │ │ │ andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #112, 22 @ 0x1c000 │ │ │ │ + rsbeq sp, r8, #80, 22 @ 0x14000 │ │ │ │ andmi r0, r0, sp, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #136, 18 @ 0x220000 │ │ │ │ + andmi r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r8, #240, 22 @ 0x3c000 │ │ │ │ + rsbeq sp, r8, #208, 22 @ 0x34000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #232, 4 @ 0x8000000e │ │ │ │ + rsbeq lr, r8, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [sl], #-3264 @ 0xfffff340 @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #136, 30 @ 0x220 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #8, 6 @ 0x20000000 │ │ │ │ + rsbeq lr, r8, #232, 4 @ 0x8000000e │ │ │ │ andmi r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #40, 8 @ 0x28000000 │ │ │ │ + rsbeq lr, r8, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, ip, #232, 6 @ 0xa0000003 │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #144, 28 @ 0x900 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #152, 28 @ 0x980 │ │ │ │ - andmi r0, r0, r9, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #96, 8 @ 0x60000000 │ │ │ │ + rsbeq lr, r8, #64, 8 @ 0x40000000 │ │ │ │ strdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #88, 12 @ 0x5800000 │ │ │ │ + rsbeq lr, r8, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, ip, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [sl], #-360 @ 0xfffffe98 │ │ │ │ andmi r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #128 @ 0x80 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #136 @ 0x88 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [sl], #-528 @ 0xfffffdf0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, ip, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, r7, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r8, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #64, 10 @ 0x10000000 │ │ │ │ - andgt r0, r0, r7, ror r0 │ │ │ │ + rsbeq lr, r8, #128, 14 @ 0x2000000 │ │ │ │ + andgt r0, r0, sl │ │ │ │ subsmi r8, r5, #160 @ 0xa0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq lr, r8, #112, 12 @ 0x7000000 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ subsmi r8, r5, #164 @ 0xa4 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #144, 12 @ 0x9000000 │ │ │ │ - ldrdgt r0, [r0], -r4 │ │ │ │ + rsbeq lr, r8, #72, 14 @ 0x1200000 │ │ │ │ + andgt r0, r0, r5, lsr r0 │ │ │ │ subsmi r8, r5, #168 @ 0xa8 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #112, 24 @ 0x7000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq lr, r8, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ subsmi r8, r5, #172 @ 0xac │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ andle r0, r0, r0, lsl lr │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #16, 24 @ 0x1000 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #176, 14 @ 0x2c00000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #56, 28 @ 0x380 │ │ │ │ + andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #192, 14 @ 0x3000000 │ │ │ │ + rsbeq lr, r8, #160, 14 @ 0x2800000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, r8, #176, 14 @ 0x2c00000 │ │ │ │ + mulmi r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r3, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #120, 24 @ 0x7800 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #120, 30 @ 0x1e0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #0, 2 │ │ │ │ andmi r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #208, 14 @ 0x3400000 │ │ │ │ - mulmi r0, r4, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #104, 16 @ 0x680000 │ │ │ │ + rsbeq lr, r8, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #232 @ 0xe8 │ │ │ │ + rsbeq lr, r8, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, r8, #144, 4 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, fp, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #64, 20 @ 0x40000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #240 @ 0xf0 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #208, 30 @ 0x340 │ │ │ │ andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #40, 4 @ 0x80000002 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #32, 4 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r8, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r7, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r7, #200, 28 @ 0xc80 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r8, #24, 30 @ 0x60 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #48, 2 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #48, 4 │ │ │ │ - andmi r0, r0, fp, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ andle r0, r0, r0, lsl lr │ │ │ │ andle r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #0, 26 │ │ │ │ andmi r0, r0, pc, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #176, 4 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, ip, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #16, 6 @ 0x40000000 │ │ │ │ + rsbeq pc, r8, #240, 4 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r8, #192, 6 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r9, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0x400003bd │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r9, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #224, 6 @ 0x80000003 │ │ │ │ - andgt r0, r0, r5, lsr r0 │ │ │ │ - subsmi r9, r5, #116, 12 @ 0x7400000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #32, 8 @ 0x20000000 │ │ │ │ + rsbseq r7, r1, #248, 30 @ 0x3e0 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - subsmi r9, r5, #120, 12 @ 0x7800000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #240, 24 @ 0xf000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #232, 24 @ 0xe800 │ │ │ │ + rsbseq r7, r1, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, r9, #224 @ 0xe0 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r8, #0, 8 │ │ │ │ + andgt r0, r0, r8 │ │ │ │ + subsmi r9, r5, #116, 12 @ 0x7400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [sl], #-584 @ 0xfffffdb8 │ │ │ │ - andgt r0, r0, r2, asr r0 │ │ │ │ - subsmi r9, r5, #124, 12 @ 0x7c00000 │ │ │ │ + andmi r0, r0, r2, asr r0 │ │ │ │ + subsmi r9, r5, #120, 12 @ 0x7800000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [sl], #-672 @ 0xfffffd60 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi r9, r5, #128, 12 @ 0x8000000 │ │ │ │ + andgt r0, r0, r4, lsr r0 │ │ │ │ + subsmi r9, r5, #124, 12 @ 0x7c00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #16, 10 @ 0x4000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r9, r5, #128, 12 @ 0x8000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #0 │ │ │ │ + andmi r0, r0, fp, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r8, #248, 6 @ 0xe0000003 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #0, 26 │ │ │ │ - andmi r0, r0, fp, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #40, 8 @ 0x28000000 │ │ │ │ + rsbeq pc, r8, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #72, 8 @ 0x48000000 │ │ │ │ + rsbeq pc, r8, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #176, 2 @ 0x2c │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #88, 8 @ 0x58000000 │ │ │ │ + rsbeq pc, r8, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #40, 2 │ │ │ │ andmi r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r9, #16, 4 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, pc, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, pc, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [sl], #-2032 @ 0xfffff810 │ │ │ │ andmi r0, r0, r1, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #160, 4 │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, fp, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [sl], #-2120 @ 0xfffff7b8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #192, 22 @ 0x30000 │ │ │ │ + rsbeq lr, r8, #160, 22 @ 0x28000 │ │ │ │ andmi r0, r0, r1, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #56 @ 0x38 │ │ │ │ + rsbeq pc, r8, #24 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r4, pc, #8, 2 │ │ │ │ + andmi r0, r0, fp, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-3992 @ 0xfffff068 │ │ │ │ andmi r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sl], #-4072 @ 0xfffff018 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, lr, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, lr, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #136, 12 @ 0x8800000 │ │ │ │ + rsbeq r0, r9, #104, 12 @ 0x6800000 │ │ │ │ mulmi r0, r6, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #32, 16 @ 0x200000 │ │ │ │ + rsbeq r0, r9, #0, 16 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #88, 16 @ 0x580000 │ │ │ │ + rsbeq r0, r9, #56, 16 @ 0x380000 │ │ │ │ strhmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #48, 14 @ 0xc00000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #8, 18 @ 0x20000 │ │ │ │ + rsbeq r0, r9, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r0, r9, #32, 18 @ 0x80000 │ │ │ │ mulmi r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #32, 16 @ 0x200000 │ │ │ │ + andmi r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #216, 18 @ 0x360000 │ │ │ │ + rsbeq r0, r9, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #16, 20 @ 0x10000 │ │ │ │ + rsbeq r0, r9, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #72, 20 @ 0x48000 │ │ │ │ + rsbeq r0, r9, #40, 20 @ 0x28000 │ │ │ │ andmi r0, r0, fp, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #168, 20 @ 0xa8000 │ │ │ │ + rsbeq r0, r9, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r0, #72, 14 @ 0x1200000 │ │ │ │ - andmi r0, r0, r3, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-808 @ 0xfffffcd8 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ submi r9, pc, #48, 28 @ 0x300 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-688 @ 0xfffffd50 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #200, 20 @ 0xc8000 │ │ │ │ + rsbeq r0, r9, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, sl, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #120 @ 0x78 │ │ │ │ + rsbeq r1, r9, #88 @ 0x58 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, sp, #0, 6 │ │ │ │ - andmi r0, r0, sp, asr r0 │ │ │ │ subsmi sl, r5, #160, 6 @ 0x80000002 │ │ │ │ andeq sl, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #160, 28 @ 0xa00 │ │ │ │ + rsbseq r5, r1, #112, 24 @ 0x7000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, sp, #0, 6 │ │ │ │ + andmi r0, r0, sp, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #240, 18 @ 0x3c0000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #96, 6 @ 0x80000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #176 @ 0xb0 │ │ │ │ + rsbeq r1, r9, #144 @ 0x90 │ │ │ │ andmi r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #0, 8 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, r9, #152, 4 @ 0x80000009 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq ip, [lr], #-1264 @ 0xfffffb10 │ │ │ │ + andmi r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq ip, [lr], #-1632 @ 0xfffff9a0 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strteq sl, [r9], #3016 @ 0xbc8 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r0, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r3, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #32, 24 @ 0x2000 │ │ │ │ + andmi r0, r0, r5, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, sp, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, r9, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, r9, #240, 4 │ │ │ │ + ldrdmi r0, [r0], -sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq r1, r9, #208, 6 @ 0x40000003 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, r9, #208, 4 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, r9, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, r9, #224, 4 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, r9, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, r9, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, pc, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ @@ -1678140,189 +1678197,125 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sl, #168, 16 @ 0xa80000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #144, 8 @ 0x90000000 │ │ │ │ + rsbseq ip, r0, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-1264 @ 0xfffffb10 │ │ │ │ - andmi r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-1632 @ 0xfffff9a0 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #2800 @ 0xaf0 │ │ │ │ - ldrdmi r0, [r0], -r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #32, 24 @ 0x2000 │ │ │ │ - andmi r0, r0, r5, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, sp, #120, 24 @ 0x7800 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #152, 8 @ 0x98000000 │ │ │ │ - mulmi r0, ip, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #120, 2 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #16, 6 @ 0x40000000 │ │ │ │ - ldrdmi r0, [r0], -sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #240, 6 @ 0xc0000003 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #240, 4 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #248, 4 @ 0x8000000f │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #0, 6 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, pc, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #104, 8 @ 0x68000000 │ │ │ │ + rsbeq r1, r9, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-1984 @ 0xfffff840 │ │ │ │ andmi r0, r0, lr, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #56, 14 @ 0xe00000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-2368 @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #136, 8 @ 0x88000000 │ │ │ │ + rsbeq r1, r9, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #232, 10 @ 0x3a000000 │ │ │ │ + rsbeq r1, r9, #200, 10 @ 0x32000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #16, 30 @ 0x40 │ │ │ │ andmi r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #208, 8 @ 0xd0000000 │ │ │ │ + mulmi r0, ip, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #32, 12 @ 0x2000000 │ │ │ │ + rsbeq r1, r9, #0, 12 │ │ │ │ andmi r0, r0, r1, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #168, 14 @ 0x2a00000 │ │ │ │ + rsbeq r1, r9, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #64, 14 @ 0x1000000 │ │ │ │ - mulmi r0, r2, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #104, 30 @ 0x1a0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #24, 24 @ 0x1800 │ │ │ │ + rsbeq r4, fp, #48, 20 @ 0x30000 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r5, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #32, 2 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #248, 16 @ 0xf80000 │ │ │ │ + rsbeq r1, r9, #216, 16 @ 0xd80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #224, 14 @ 0x3800000 │ │ │ │ + rsbeq r1, r9, #192, 14 @ 0x3000000 │ │ │ │ andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #192, 16 @ 0xc00000 │ │ │ │ + rsbeq r1, r9, #160, 16 @ 0xa00000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #8, 18 @ 0x20000 │ │ │ │ + rsbeq r1, r9, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #88, 14 @ 0x1600000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #56, 18 @ 0xe0000 │ │ │ │ + rsbeq r1, r9, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi ip, r9, #204, 10 @ 0x33000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #184, 12 @ 0xb800000 │ │ │ │ + rsbseq ip, fp, #88, 12 @ 0x5800000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #176, 30 @ 0x2c0 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi ip, r9, #208, 10 @ 0x34000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #88, 18 @ 0x160000 │ │ │ │ + rsbeq r1, r9, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, lr, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #168, 20 @ 0xa8000 │ │ │ │ + rsbeq r1, r9, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #240, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #96, 14 @ 0x1800000 │ │ │ │ + mulmi r0, r2, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq r1, r9, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, fp, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #96, 24 @ 0x6000 │ │ │ │ + rsbeq r1, r9, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #2960 @ 0xb90 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ submi r6, r9, #48, 16 @ 0x300000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [fp], #2144 @ 0x860 │ │ │ │ andmi r0, r0, r6, lsl #22 │ │ │ │ @@ -1678332,1171 +1678325,1135 @@ │ │ │ │ andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #224, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #176, 26 @ 0x2c00 │ │ │ │ + rsbeq r1, r9, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #152, 24 @ 0x9800 │ │ │ │ + rsbeq r1, r9, #120, 24 @ 0x7800 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #120, 26 @ 0x1e00 │ │ │ │ + rsbeq r1, r9, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #192, 26 @ 0x3000 │ │ │ │ + rsbeq r1, r9, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #128 @ 0x80 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #216, 26 @ 0x3600 │ │ │ │ + rsbeq r1, r9, #184, 26 @ 0x2e00 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #168, 28 @ 0xa80 │ │ │ │ + rsbeq r1, r9, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [ip], #872 @ 0x368 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ submi r6, r9, #64, 16 @ 0x400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r9, #224, 28 @ 0xe00 │ │ │ │ + rsbeq r1, r9, #192, 28 @ 0xc00 │ │ │ │ andmi r0, r0, pc, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi ip, r9, #56, 14 @ 0xe00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #80 @ 0x50 │ │ │ │ + rsbeq r2, r9, #48 @ 0x30 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sp, #144, 4 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #144 @ 0x90 │ │ │ │ + andmi r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sp, #240, 4 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq pc, [fp], #2032 @ 0x7f0 │ │ │ │ andpl r0, r0, fp │ │ │ │ submi r6, r9, #72, 16 @ 0x480000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sp, #80 @ 0x50 │ │ │ │ andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #144, 2 @ 0x24 │ │ │ │ + rsbeq r2, r9, #112, 2 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #136 @ 0x88 │ │ │ │ + rsbeq r2, r9, #104 @ 0x68 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ - subsmi fp, lr, #160, 14 @ 0x2800000 │ │ │ │ + subsmi fp, lr, #232, 16 @ 0xe80000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #88, 2 │ │ │ │ + rsbeq r2, r9, #56, 2 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi fp, lr, #164, 14 @ 0x2900000 │ │ │ │ + subsmi fp, lr, #236, 16 @ 0xec0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #152, 2 @ 0x26 │ │ │ │ + rsbeq r2, r9, #120, 2 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #192, 8 @ 0xc0000000 │ │ │ │ + rsbeq r2, r9, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, pc, #40, 20 @ 0x28000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, pc, #56, 20 @ 0x38000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, pc, #72, 20 @ 0x48000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, pc, #80, 20 @ 0x50000 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sp, #176 @ 0xb0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-1968 @ 0xfffff850 │ │ │ │ andmi r0, r0, sp │ │ │ │ submi r6, r9, #80, 16 @ 0x500000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #224, 8 @ 0xe0000000 │ │ │ │ + rsbeq r2, r9, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r1, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #80, 22 @ 0x14000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi ip, r9, #204, 10 @ 0x33000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #168, 30 @ 0x2a0 │ │ │ │ - andmi r0, r0, ip, asr r0 │ │ │ │ - subsmi ip, r9, #208, 10 @ 0x34000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, lr, ror r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #32, 18 @ 0x80000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #8 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + rsbseq ip, r1, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r2, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-1688 @ 0xfffff968 │ │ │ │ - ldrdmi r0, [r0], -sp │ │ │ │ - submi r6, r9, #88, 16 @ 0x580000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #96, 22 @ 0x18000 │ │ │ │ - andmi r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #160, 2 @ 0x28 │ │ │ │ - andmi r0, r0, sl, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #0, 4 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #88, 18 @ 0x160000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1328 @ 0xfffffad0 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #112, 20 @ 0x70000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbeq r0, pc, #128, 20 @ 0x80000 │ │ │ │ + andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #96, 18 @ 0x180000 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ - subsmi fp, lr, #232, 16 @ 0xe80000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #56, 20 @ 0x38000 │ │ │ │ + rsbeq r2, r9, #72, 14 @ 0x1200000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi fp, lr, #236, 16 @ 0xec0000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #128, 20 @ 0x80000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #184, 20 @ 0xb8000 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq ip, [lr], #-1912 @ 0xfffff888 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - submi r6, r9, #96, 16 @ 0x600000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #248 @ 0xf8 │ │ │ │ + rsbseq r4, sp, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #216, 22 @ 0x36000 │ │ │ │ - andmi r0, r0, sl, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi ip, r9, #52, 14 @ 0xd00000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #88, 2 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - subsmi ip, r9, #56, 14 @ 0xe00000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #72 @ 0x48 │ │ │ │ + rsbeq r2, r9, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, lr, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #200, 2 @ 0x32 │ │ │ │ + rsbeq r2, r9, #0, 18 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, pc, lsl #1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sp, #8 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - cmneq r7, r8, asr #31 │ │ │ │ - streq pc, [fp], #1968 @ 0x7b0 │ │ │ │ - submi r6, r9, #104, 16 @ 0x680000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #168 @ 0xa8 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #184 @ 0xb8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #192 @ 0xc0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strteq sl, [r9], #3016 @ 0xbc8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - submi r6, r9, #112, 16 @ 0x700000 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r0, [ip], #1008 @ 0x3f0 │ │ │ │ - submi r6, r9, #120, 16 @ 0x780000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sp, #248, 2 @ 0x3e │ │ │ │ - andmi r0, r0, sp, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #208, 16 @ 0xd00000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #248, 16 @ 0xf80000 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #56 @ 0x38 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #40, 30 @ 0xa0 │ │ │ │ - ldrdmi r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #40, 18 @ 0xa0000 │ │ │ │ - andmi r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #168, 6 @ 0xa0000002 │ │ │ │ - andmi r0, r0, r5, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #0 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sp, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #160, 22 @ 0x28000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #0, 4 │ │ │ │ - andmi r0, r0, sp, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #64, 4 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sl, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strbteq ip, [lr], #-1688 @ 0xfffff968 │ │ │ │ + ldrdmi r0, [r0], -sp │ │ │ │ + submi r6, r9, #88, 16 @ 0x580000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #128, 30 @ 0x200 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #184, 4 @ 0x8000000b │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r7, r0, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r8, sp, #192, 6 │ │ │ │ + rsbeq r8, sp, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #192, 16 @ 0xc00000 │ │ │ │ + rsbeq r0, pc, #24, 20 @ 0x18000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #200, 4 @ 0x8000000c │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, sp, #160, 2 @ 0x28 │ │ │ │ + andmi r0, r0, sl, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq pc, [lr], #-3168 @ 0xfffff3a0 @ │ │ │ │ - andmi r0, r0, r3, lsl #1 │ │ │ │ - submi ip, r0, #160, 2 @ 0x28 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #64, 2 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r5, sp, #0, 4 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, r9, #56, 18 @ 0xe0000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - ldrbteq r5, [r0], #-648 @ 0xfffffd78 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #160, 18 @ 0x280000 │ │ │ │ - andmi r0, r0, r5, asr r0 │ │ │ │ + rsbseq r7, r0, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r2, pc, #136, 8 @ 0x88000000 │ │ │ │ + rsbeq r2, pc, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r2, pc, #64, 8 @ 0x40000000 │ │ │ │ + rsbeq r2, pc, #152, 10 @ 0x26000000 │ │ │ │ andpl r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #32, 18 @ 0x80000 │ │ │ │ + rsbeq r0, pc, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #24, 18 @ 0x60000 │ │ │ │ + rsbeq r0, pc, #112, 20 @ 0x70000 │ │ │ │ andpl r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #160, 18 @ 0x280000 │ │ │ │ + rsbeq r0, pc, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq r0, pc, #208, 20 @ 0xd0000 │ │ │ │ andpl r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #208, 20 @ 0xd0000 │ │ │ │ + rsbeq r0, pc, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #168, 20 @ 0xa8000 │ │ │ │ + rsbeq r0, pc, #0, 24 │ │ │ │ andpl r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #8, 24 @ 0x800 │ │ │ │ + rsbeq r0, pc, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #224, 22 @ 0x38000 │ │ │ │ + rsbeq r0, pc, #56, 26 @ 0xe00 │ │ │ │ andpl r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #96, 4 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r2, pc, #104, 6 @ 0xa0000001 │ │ │ │ + rsbeq r2, pc, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r2, pc, #40, 6 @ 0xa0000000 │ │ │ │ + rsbeq r2, pc, #128, 8 @ 0x80000000 │ │ │ │ andpl r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r2, pc, #208, 6 @ 0x40000003 │ │ │ │ + rsbeq r2, pc, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r2, pc, #144, 6 @ 0x40000002 │ │ │ │ + rsbeq r2, pc, #232, 8 @ 0xe8000000 │ │ │ │ andpl r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r2, pc, #56, 8 @ 0x38000000 │ │ │ │ + rsbeq r2, pc, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r2, pc, #248, 6 @ 0xe0000003 │ │ │ │ + rsbeq r2, pc, #80, 10 @ 0x14000000 │ │ │ │ andpl r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r8, rrx │ │ │ │ + rsbseq r0, r1, #112, 4 │ │ │ │ + andmi r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sp, #112, 10 @ 0x1c000000 │ │ │ │ - andmi r0, r0, sp, ror r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r6, #200 @ 0xc8 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #0, 18 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #80 @ 0x50 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #64, 8 @ 0x40000000 │ │ │ │ + rsbseq r2, r2, #48, 28 @ 0x300 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r5, r2, #0, 8 │ │ │ │ + rsbseq r2, r2, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #208, 2 @ 0x34 │ │ │ │ - @ instruction: 0x400002b2 │ │ │ │ + ldrbeq r5, [lr], #-1360 @ 0xfffffab0 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #160, 30 @ 0x280 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, r9, #80, 20 @ 0x50000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r2, #224, 8 @ 0xe0000000 │ │ │ │ + rsbseq r2, r2, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r5, r2, #216, 8 @ 0xd8000000 │ │ │ │ + rsbseq r2, r2, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #8, 16 @ 0x80000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbseq r5, r1, #104, 2 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r5, r2, #176, 8 @ 0xb0000000 │ │ │ │ + rsbseq r2, r2, #160, 28 @ 0xa00 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #144, 12 @ 0x9000000 │ │ │ │ + rsbeq r8, sp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r5, r2, #240, 6 @ 0xc0000003 │ │ │ │ + rsbseq r2, r2, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r5, r2, #56, 8 @ 0x38000000 │ │ │ │ + rsbseq r2, r2, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq r4, r2, #136, 26 @ 0x2200 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, pc, #24, 16 @ 0x180000 │ │ │ │ - andmi r0, r0, r3, rrx │ │ │ │ + rsbseq r5, r1, #120, 2 │ │ │ │ + andmi r0, r0, r5, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #144, 20 @ 0x90000 │ │ │ │ + rsbseq r4, r2, #72, 26 @ 0x1200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #120, 2 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, r9, #136, 8 @ 0x88000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r2, r9, #64, 18 @ 0x100000 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #112, 4 │ │ │ │ - andmi r0, r0, r6, lsl #1 │ │ │ │ + rsbeq r2, r9, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #112, 22 @ 0x1c000 │ │ │ │ + rsbseq r4, r2, #40, 28 @ 0x280 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #104, 22 @ 0x1a000 │ │ │ │ + rsbseq r4, r2, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #64, 22 @ 0x10000 │ │ │ │ + rsbseq r4, r2, #248, 26 @ 0x3e00 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #224, 4 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #128, 12 @ 0x8000000 │ │ │ │ + rsbeq r8, sp, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #128, 20 @ 0x80000 │ │ │ │ + rsbseq r4, r2, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #200, 20 @ 0xc8000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #48, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r8, #48 @ 0x30 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r7, #200, 20 @ 0xc8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #24, 22 @ 0x6000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #40, 22 @ 0xa000 │ │ │ │ - andmi r0, r0, sl, lsl #1 │ │ │ │ + rsbseq r4, r2, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #208, 12 @ 0xd000000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #248, 4 @ 0x8000000f │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r2, r9, #96, 20 @ 0x60000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #104 @ 0x68 │ │ │ │ andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #8, 12 @ 0x800000 │ │ │ │ + rsbseq r3, r2, #88, 16 @ 0x580000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #80, 8 @ 0x50000000 │ │ │ │ + andmi r0, r0, r5, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #200, 10 @ 0x32000000 │ │ │ │ + rsbseq r3, r2, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #48, 6 @ 0xc0000000 │ │ │ │ - mulmi r0, r0, r0 │ │ │ │ + rsbeq r2, r9, #152, 20 @ 0x98000 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #192, 6 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strbteq ip, [lr], #-1912 @ 0xfffff888 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi r6, r9, #96, 16 @ 0x600000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #168, 12 @ 0xa800000 │ │ │ │ + rsbseq r3, r2, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #160, 12 @ 0xa000000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, pc, lsl #1 │ │ │ │ + rsbseq r3, r2, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq r3, r2, #200, 16 @ 0xc80000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #216, 6 @ 0x60000003 │ │ │ │ + rsbeq r8, sp, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #184, 10 @ 0x2e000000 │ │ │ │ - subsmi sl, r5, #20, 26 @ 0x500 │ │ │ │ + rsbseq r3, r2, #8, 16 @ 0x80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #0, 12 │ │ │ │ - subsmi sl, r5, #24, 26 @ 0x600 │ │ │ │ + rsbseq r3, r2, #80, 16 @ 0x500000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #112 @ 0x70 │ │ │ │ + rsbseq r1, r2, #16, 22 @ 0x4000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r3, r2, #48 @ 0x30 │ │ │ │ + rsbseq r1, r2, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #248, 6 @ 0xe0000003 │ │ │ │ - andmi r0, r0, r0, lsl #1 │ │ │ │ + rsbseq r5, sp, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #8, 28 @ 0x80 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ + rsbseq r4, sl, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r2, #16, 2 │ │ │ │ + rsbseq r1, r2, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #176, 10 @ 0x2c000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r3, r2, #8, 2 │ │ │ │ + rsbseq r1, r2, #168, 22 @ 0x2a000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r3, r2, #224 @ 0xe0 │ │ │ │ + rsbseq r1, r2, #128, 22 @ 0x20000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #112, 6 @ 0xc0000001 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #200, 6 @ 0x20000003 │ │ │ │ + rsbeq r8, sp, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r3, r2, #32 │ │ │ │ + rsbseq r1, r2, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r3, r2, #104 @ 0x68 │ │ │ │ + rsbseq r1, r2, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #208, 10 @ 0x34000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #40, 28 @ 0x280 │ │ │ │ - strdmi r0, [r0], -r4 │ │ │ │ + rsbseq r0, r4, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #232, 16 @ 0xe80000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #56 @ 0x38 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #80, 30 @ 0x140 │ │ │ │ + rsbseq r4, r2, #192, 10 @ 0x30000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #16, 30 @ 0x40 │ │ │ │ - subsmi sl, r5, #92, 28 @ 0x5c0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi sl, r5, #96, 28 @ 0x600 │ │ │ │ + rsbseq r4, r2, #128, 10 @ 0x20000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #120, 8 @ 0x78000000 │ │ │ │ - andmi r0, r0, fp, asr #32 │ │ │ │ + rsbeq r2, r9, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, sl, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, r9, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #240, 30 @ 0x3c0 │ │ │ │ + rsbseq r4, r2, #96, 12 @ 0x6000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #232, 30 @ 0x3a0 │ │ │ │ + rsbseq r4, r2, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #192, 30 @ 0x300 │ │ │ │ + rsbseq r4, r2, #48, 12 @ 0x3000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, pc, #184, 24 @ 0xb800 │ │ │ │ + andmi r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #176, 6 @ 0xc0000002 │ │ │ │ + rsbeq r8, sp, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #0, 30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #216, 8 @ 0xd8000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #240, 8 @ 0xf0000000 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + rsbseq r4, r2, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #72, 30 @ 0x120 │ │ │ │ + rsbseq r4, r2, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #248, 4 @ 0x8000000f │ │ │ │ + rsbseq r1, r2, #96, 8 @ 0x60000000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbseq r2, r2, #184, 4 @ 0x8000000b │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #240, 4 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #0, 6 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #8, 6 @ 0x20000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r1, r2, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #200, 8 @ 0xc8000000 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + rsbseq r5, sp, #88, 2 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sp, #240, 10 @ 0x3c000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + rsbeq r3, r9, #40 @ 0x28 │ │ │ │ + andmi r0, r0, lr, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #152, 6 @ 0x60000002 │ │ │ │ + rsbseq r1, r2, #0, 10 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbseq r2, r2, #144, 6 @ 0x40000002 │ │ │ │ + rsbseq r1, r2, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sl, #0, 10 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq lr, sl, #216, 10 @ 0x36000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #192 @ 0xc0 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ + rsbseq lr, sl, #48, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #216 @ 0xd8 │ │ │ │ - andmi r0, r0, fp, lsr #32 │ │ │ │ + rsbseq ip, r8, #48 @ 0x30 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ + rsbseq r7, r7, #200, 20 @ 0xc8000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, sl, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbseq r2, r2, #104, 6 @ 0xa0000001 │ │ │ │ + rsbseq r1, r2, #208, 8 @ 0xd0000000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sl, r5, #20, 26 @ 0x500 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r4, #224, 2 @ 0x38 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sl, r5, #24, 26 @ 0x600 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, lsr #3 │ │ │ │ - rsbeq r8, sp, #160, 6 @ 0x80000002 │ │ │ │ + rsbeq r8, sp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbseq r2, r2, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq r1, r2, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbseq r2, r2, #240, 4 │ │ │ │ + rsbseq r1, r2, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #24, 2 │ │ │ │ - andmi r0, r0, lr, asr #32 │ │ │ │ + rsbeq r3, r9, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r2, pc, #208, 4 │ │ │ │ + rsbeq r2, pc, #40, 8 @ 0x28000000 │ │ │ │ andpl r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r2, pc, #56, 4 @ 0x80000003 │ │ │ │ + rsbeq r2, pc, #144, 6 @ 0x40000002 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #80, 6 @ 0x40000001 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #200, 2 @ 0x32 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r4, #184, 18 @ 0x2e0000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #184, 12 @ 0xb800000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #0, 18 │ │ │ │ - andmi r0, r0, r2, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #88, 6 @ 0x60000001 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #128, 6 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbeq r2, pc, #248, 2 @ 0x3e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #152, 16 @ 0x980000 │ │ │ │ - andmi r0, r0, fp, ror #4 │ │ │ │ + rsbeq r2, pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + cmneq r7, r8, asr #31 │ │ │ │ + streq pc, [fp], #1968 @ 0x7b0 │ │ │ │ + submi r6, r9, #104, 16 @ 0x680000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #8, 22 @ 0x2000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq fp, r0, #224, 10 @ 0x38000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r9, #8, 4 @ 0x80000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, sp, #104, 2 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + rsbseq fp, r0, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r2, pc, #224, 2 @ 0x38 │ │ │ │ + rsbeq r2, pc, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r2, pc, #192, 2 @ 0x30 │ │ │ │ + rsbeq r2, pc, #24, 6 @ 0x60000000 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r0, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #96, 10 @ 0x18000000 │ │ │ │ - andmi r0, r0, r2, ror r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbeq r2, pc, #232, 2 @ 0x3a │ │ │ │ + rsbeq r2, pc, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r6, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, fp, ror r1 │ │ │ │ + rsbseq r0, r4, #144, 30 @ 0x240 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r2, pc, #200, 4 @ 0x8000000c │ │ │ │ + rsbeq r2, pc, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r2, pc, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq r2, pc, #0, 8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbeq r2, pc, #48, 4 │ │ │ │ + rsbeq r2, pc, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #40, 20 @ 0x28000 │ │ │ │ + rsbeq r0, pc, #128, 22 @ 0x20000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbeq r0, pc, #232, 18 @ 0x3a0000 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r6, #232 @ 0xe8 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbeq r0, pc, #64, 22 @ 0x10000 │ │ │ │ + subsmi sl, r5, #92, 28 @ 0x5c0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq pc, [lr], #-3304 @ 0xfffff318 @ │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r2, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldreq r4, [lr], #80 @ 0x50 │ │ │ │ + andmi r0, r0, r3, ror #2 │ │ │ │ + submi r6, r9, #112, 16 @ 0x700000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #56, 10 @ 0xe000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r0, r1, #120, 6 @ 0xe0000001 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r1, #232, 30 @ 0x3a0 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r0, r1, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r0, [ip], #1008 @ 0x3f0 │ │ │ │ + submi r6, r9, #120, 16 @ 0x780000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #0 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ + rsbseq r4, r2, #72, 10 @ 0x12000000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #208, 18 @ 0x340000 │ │ │ │ + rsbeq r0, pc, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #168, 18 @ 0x2a0000 │ │ │ │ + rsbeq r0, pc, #0, 22 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #248, 20 @ 0xf8000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbeq r0, pc, #216, 18 @ 0x360000 │ │ │ │ + rsbeq r0, pc, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbeq r0, pc, #32, 20 @ 0x20000 │ │ │ │ + rsbeq r0, pc, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #88, 22 @ 0x16000 │ │ │ │ + rsbeq r0, pc, #176, 24 @ 0xb000 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbeq r0, pc, #24, 22 @ 0x6000 │ │ │ │ + rsbeq r0, pc, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #232, 28 @ 0xe80 │ │ │ │ - andmi r0, r0, pc, ror r0 │ │ │ │ - subsmi fp, r5, #236, 20 @ 0xec000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #112, 28 @ 0x700 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + rsbseq r0, sp, #248, 2 @ 0x3e │ │ │ │ + andmi r0, r0, sp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #128, 10 @ 0x20000000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbseq r5, r1, #96, 4 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r4, #64, 16 @ 0x400000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ + rsbseq r5, r1, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #120, 2 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ + rsbeq r6, sp, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r0, #136, 2 @ 0x22 │ │ │ │ - andmi r0, r0, r1, lsr #32 │ │ │ │ + rsbeq r6, sp, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, r9, #0, 30 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r2, #112, 30 @ 0x1c0 │ │ │ │ + rsbseq r2, r2, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #0, 22 │ │ │ │ + rsbeq r0, pc, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #216, 20 @ 0xd8000 │ │ │ │ + rsbeq r0, pc, #48, 24 @ 0x3000 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbeq r0, pc, #8, 22 @ 0x2000 │ │ │ │ + rsbeq r0, pc, #96, 24 @ 0x6000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #168, 4 @ 0x8000000a │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r1, #192, 4 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbeq r0, pc, #80, 22 @ 0x14000 │ │ │ │ + rsbeq r0, pc, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #144, 24 @ 0x9000 │ │ │ │ + rsbeq r0, pc, #232, 26 @ 0x3a00 │ │ │ │ andpl r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ - rsbeq r0, pc, #80, 24 @ 0x5000 │ │ │ │ + rsbeq r0, pc, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, r8, lsr r3 │ │ │ │ + rsbeq r3, r9, #24 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #32, 16 @ 0x200000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r2, r9, #8, 30 │ │ │ │ + ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbseq r3, r2, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ + rsbeq r6, sp, #184, 8 @ 0xb8000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, r2, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r6, sp, #192, 8 @ 0xc0000000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #0, 10 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, sl, #0, 10 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, fp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r0, pc, #56, 24 @ 0x3800 │ │ │ │ + rsbeq r0, pc, #144, 26 @ 0x2400 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #0, 20 │ │ │ │ + andmi r0, r0, fp, ror #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #112, 24 @ 0x7000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r9, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r0, pc, #16, 24 @ 0x1000 │ │ │ │ + rsbeq r0, pc, #104, 26 @ 0x1a00 │ │ │ │ andpl r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r4, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - rsbeq r0, pc, #64, 24 @ 0x4000 │ │ │ │ + rsbeq r0, pc, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ - rsbeq r0, pc, #136, 24 @ 0x8800 │ │ │ │ + rsbeq r0, pc, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r6, #80, 4 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq r6, r6, #8, 28 @ 0x80 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #8, 26 @ 0x200 │ │ │ │ + rsbeq r0, pc, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r9, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r6, #88, 4 @ 0x80000005 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ + rsbseq sp, r7, #200, 2 @ 0x32 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r6, #32, 2 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq r8, r4, #184, 18 @ 0x2e0000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #24, 2 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ + rsbseq r8, r4, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #56, 2 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ + rsbseq r7, r0, #216, 12 @ 0xd800000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r6, #56, 4 @ 0x80000003 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbseq pc, r0, #40, 18 @ 0xa0000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #56, 18 @ 0xe0000 │ │ │ │ + andmi r0, r0, r2, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r6, #40, 28 @ 0x280 │ │ │ │ + strdmi r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r6, #32, 30 @ 0x80 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [lr], #-1392 @ 0xfffffa90 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + rsbeq r2, r9, #224, 30 @ 0x380 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sp, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, pc, #232, 6 @ 0xa0000003 │ │ │ │ + rsbeq r1, pc, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, sl, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #248 @ 0xf8 │ │ │ │ + rsbeq r2, pc, #80, 4 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - rsbeq r2, pc, #144, 2 @ 0x24 │ │ │ │ + rsbeq r2, pc, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq sl, r0, #20736 @ 0x5100 │ │ │ │ - rsbeq r2, pc, #112, 2 │ │ │ │ + rsbeq r2, pc, #200, 4 @ 0x8000000c │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #56, 2 │ │ │ │ + rsbeq r2, pc, #144, 4 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, r9, #184, 20 @ 0xb8000 │ │ │ │ + andmi r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r0, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #128, 10 @ 0x20000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #152, 10 @ 0x26000000 │ │ │ │ + andmi r0, r0, r2, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, r9, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #224, 2 @ 0x38 │ │ │ │ + andmi r0, r0, sp, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #32, 4 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #184, 4 @ 0x8000000b │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #200, 4 @ 0x8000000c │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + subsmi fp, r5, #236, 20 @ 0xec000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #64, 24 @ 0x4000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq pc, [lr], #-3168 @ 0xfffff3a0 @ │ │ │ │ + andmi r0, r0, r3, lsl #1 │ │ │ │ + submi ip, r0, #160, 2 @ 0x28 │ │ │ │ + andeq r8, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + ldrbteq r5, [r0], #-648 @ 0xfffffd78 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sp, #112, 10 @ 0x1c000000 │ │ │ │ + andmi r0, r0, sp, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, r9, #176, 2 @ 0x2c │ │ │ │ + @ instruction: 0x400002b2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #112, 10 @ 0x1c000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r1, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r1, #208, 26 @ 0x3400 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, r9, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #80, 4 │ │ │ │ + andmi r0, r0, r6, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #16, 6 @ 0x40000000 │ │ │ │ + mulmi r0, r0, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #160, 6 @ 0x80000002 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, fp, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #168, 8 @ 0xa8000000 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sp, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sp, #24, 2 │ │ │ │ + andmi r0, r0, lr, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #240, 12 @ 0xf000000 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r4, #64, 16 @ 0x400000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r0, #248, 4 @ 0x8000000f │ │ │ │ + andmi r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, sp, #104, 2 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq pc, [lr], #-3304 @ 0xfffff318 @ │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, ip, #232, 28 @ 0xe80 │ │ │ │ + andmi r0, r0, pc, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, ip, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #200, 8 @ 0xc8000000 │ │ │ │ + andmi r0, r0, r8, lsr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r9, #0, 16 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq lr, [lr], #-1392 @ 0xfffffa90 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r0, [ip], #976 @ 0x3d0 │ │ │ │ andpl r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r0, [ip], #928 @ 0x3a0 │ │ │ │ andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #88, 16 @ 0x580000 │ │ │ │ + rsbeq r3, r9, #56, 16 @ 0x380000 │ │ │ │ andmi r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r7, #160, 12 @ 0xa000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq fp, r0, #208, 24 @ 0xd000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #72, 30 @ 0x120 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq fp, r0, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #224, 18 @ 0x380000 │ │ │ │ + rsbeq r3, r9, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-1608 @ 0xfffff9b8 │ │ │ │ mulmi r0, r5, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1679511,114 +1679468,118 @@ │ │ │ │ strbteq lr, [lr], #-2624 @ 0xfffff5c0 │ │ │ │ andmi r0, r0, lr, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-3008 @ 0xfffff440 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #248 @ 0xf8 │ │ │ │ - strhmi r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #24, 20 @ 0x18000 │ │ │ │ + rsbeq r3, r9, #248, 18 @ 0x3e0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #32, 20 @ 0x20000 │ │ │ │ + rsbeq r3, r9, #0, 20 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #64, 22 @ 0x10000 │ │ │ │ + rsbeq r3, r9, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #40, 20 @ 0x28000 │ │ │ │ + rsbeq r3, r9, #8, 20 @ 0x8000 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r1, #208, 30 @ 0x340 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r1, #240, 30 @ 0x3c0 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r9, #8, 22 @ 0x2000 │ │ │ │ + rsbeq r3, r9, #232, 20 @ 0xe8000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r4, [lr], #120 @ 0x78 │ │ │ │ - andmi r0, r0, r3, ror #2 │ │ │ │ + ldreq r4, [lr], #440 @ 0x1b8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [fp], #3024 @ 0xbd0 │ │ │ │ andmi r0, r0, r7, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #80, 6 @ 0x40000001 │ │ │ │ + rsbeq r6, r9, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, pc, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #0, 8 │ │ │ │ + rsbeq r6, r9, #224, 6 @ 0x80000003 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #56, 8 @ 0x38000000 │ │ │ │ + rsbeq r6, r9, #24, 8 @ 0x18000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #224 @ 0xe0 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #0, 2 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #16, 2 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [fp], #1784 @ 0x6f8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #56, 10 @ 0xe000000 │ │ │ │ ldrdmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq pc, [fp], #1944 @ 0x798 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #72, 8 @ 0x48000000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r7, #160, 12 @ 0xa000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #48, 18 @ 0xc0000 │ │ │ │ - strdmi r0, [r0], -r6 │ │ │ │ + rsbseq r7, r1, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #88, 30 @ 0x160 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, r9, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #88, 8 @ 0x58000000 │ │ │ │ + rsbeq r6, r9, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #104, 8 @ 0x68000000 │ │ │ │ + rsbeq r6, r9, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #136, 8 @ 0x88000000 │ │ │ │ + rsbeq r6, r9, #104, 8 @ 0x68000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #88, 30 @ 0x160 │ │ │ │ + rsbseq fp, fp, #248, 28 @ 0xf80 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r1, #200, 28 @ 0xc80 │ │ │ │ + strhmi r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-2608 @ 0xfffff5d0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-2328 @ 0xfffff6e8 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ @@ -1679632,329 +1679593,333 @@ │ │ │ │ andmi r3, r0, r4, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2296 @ 0xfffff708 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #40, 16 @ 0x280000 │ │ │ │ + rsbeq r5, r9, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, sp, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #24, 22 @ 0x6000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #16, 22 @ 0x4000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #24, 6 @ 0x60000000 │ │ │ │ + rsbeq r6, r9, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq pc, [fp], #1912 @ 0x778 │ │ │ │ andpl r0, r0, r7 │ │ │ │ submi sl, r9, #120, 12 @ 0x7800000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq pc, [fp], #1840 @ 0x730 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ submi sl, r9, #124, 12 @ 0x7c00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-2736 @ 170b784 <__bss_end__@@Base+0x8ae9c8> │ │ │ │ + strbteq r0, [pc], #-2736 @ 170b6a4 <__bss_end__@@Base+0x8ae8e8> │ │ │ │ andmi r0, r0, r3, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r1, #176, 28 @ 0xb00 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #24, 2 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #40, 2 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-3128 @ 170b794 <__bss_end__@@Base+0x8ae9d8> │ │ │ │ + strbteq r0, [pc], #-3128 @ 170b6e4 <__bss_end__@@Base+0x8ae928> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #56, 12 @ 0x3800000 │ │ │ │ + rsbeq r6, r9, #24, 12 @ 0x1800000 │ │ │ │ strdmi r0, [r0], -pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #48, 22 @ 0xc000 │ │ │ │ - andmi r0, r0, r5, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #56, 14 @ 0xe00000 │ │ │ │ + rsbeq r6, r9, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #112, 14 @ 0x1c00000 │ │ │ │ + rsbeq r6, r9, #80, 14 @ 0x1400000 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [r1], #4024 @ 0xfb8 │ │ │ │ mulmi r0, sl, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-3184 @ 170b7f4 <__bss_end__@@Base+0x8aea38> │ │ │ │ + strbteq r0, [pc], #-3184 @ 170b734 <__bss_end__@@Base+0x8ae978> │ │ │ │ andmi r0, r0, pc, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #88, 22 @ 0x16000 │ │ │ │ + strdmi r0, [r0], -r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-3328 @ 170b804 <__bss_end__@@Base+0x8aea48> │ │ │ │ + strbteq r0, [pc], #-3328 @ 170b754 <__bss_end__@@Base+0x8ae998> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi r0, sl, #252, 18 @ 0x3f0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [fp], #136 @ 0x88 │ │ │ │ @ instruction: 0x40000abe │ │ │ │ submi r0, sl, #0, 20 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-3064 @ 0xfffff408 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #128, 14 @ 0x2000000 │ │ │ │ + rsbeq r6, r9, #96, 14 @ 0x1800000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #168, 14 @ 0x2a00000 │ │ │ │ + rsbeq r6, r9, #136, 14 @ 0x2200000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-3176 @ 0xfffff398 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #136, 12 @ 0x8800000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r1, #160, 12 @ 0xa000000 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #176, 14 @ 0x2c00000 │ │ │ │ + rsbeq r6, r9, #144, 14 @ 0x2400000 │ │ │ │ strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #168, 16 @ 0xa80000 │ │ │ │ + rsbeq r6, r9, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #224, 16 @ 0xe00000 │ │ │ │ + rsbeq r6, r9, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-2088 @ 0xfffff7d8 @ │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #8, 2 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #32, 30 @ 0x80 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #24, 30 @ 0x60 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [fp], #2888 @ 0xb48 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-2120 @ 0xfffff7b8 @ │ │ │ │ andmi r0, r0, fp, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-2392 @ 0xfffff6a8 @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #240, 16 @ 0xf00000 │ │ │ │ + rsbeq r6, r9, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #24, 18 @ 0x60000 │ │ │ │ + rsbeq r6, r9, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-2512 @ 0xfffff630 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #224, 12 @ 0xe000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + rsbeq r3, pc, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [sp], #-1072 @ 0xfffffbd0 │ │ │ │ andmi r0, r0, r9, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq r6, r9, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #0, 12 │ │ │ │ + rsbeq r6, r9, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #32, 18 @ 0x80000 │ │ │ │ + rsbeq r6, r9, #0, 18 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [sp], #-1760 @ 0xfffff920 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-2736 @ 0xfffff550 @ │ │ │ │ andmi r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #240, 12 @ 0xf000000 │ │ │ │ - andmi r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #64, 18 @ 0x100000 │ │ │ │ + rsbeq r6, r9, #32, 18 @ 0x80000 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #32, 22 @ 0x8000 │ │ │ │ + rsbeq r6, r9, #0, 22 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-3112 @ 0xfffff3d8 @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #32, 12 @ 0x2000000 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, r1, #32, 10 @ 0x8000000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #88, 22 @ 0x16000 │ │ │ │ + rsbeq r6, r9, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r5, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #208, 24 @ 0xd000 │ │ │ │ + rsbeq r6, r9, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq lr, [fp], #3016 @ 0xbc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq lr, [fp], #2984 @ 0xba8 │ │ │ │ andpl r0, r0, r7 │ │ │ │ rsbmi ip, r0, #160, 4 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #120, 8 @ 0x78000000 │ │ │ │ andmi r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #168, 12 @ 0xa800000 │ │ │ │ - andmi r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #144, 10 @ 0x24000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r1], #2528 @ 0x9e0 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #24, 28 @ 0x180 │ │ │ │ + rsbeq r6, r9, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #8, 26 @ 0x200 │ │ │ │ + rsbeq r6, r9, #232, 24 @ 0xe800 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #0, 14 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #224, 26 @ 0x3800 │ │ │ │ + rsbeq r6, r9, #192, 26 @ 0x3000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #40, 28 @ 0x280 │ │ │ │ + rsbeq r6, r9, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #160, 10 @ 0x28000000 │ │ │ │ - andmi r0, r0, r1, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #88, 28 @ 0x580 │ │ │ │ + rsbeq r6, r9, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, sl, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #56, 8 @ 0x38000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #136, 28 @ 0x880 │ │ │ │ + rsbeq r6, r9, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq lr, [fp], #2944 @ 0xb80 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, r9, #168, 28 @ 0xa80 │ │ │ │ + rsbeq r6, r9, #136, 28 @ 0x880 │ │ │ │ andmi r0, r0, r5, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #48, 2 │ │ │ │ + rsbeq r7, r9, #16, 2 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #136, 4 @ 0x80000008 │ │ │ │ + rsbeq r7, r9, #104, 4 @ 0x80000006 │ │ │ │ mulmi r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #32, 6 @ 0x80000000 │ │ │ │ + rsbeq r7, r9, #0, 6 │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #248, 6 @ 0xe0000003 │ │ │ │ + rsbeq r7, r9, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #48, 6 @ 0xc0000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, sp, #128, 6 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq pc, [fp], #2024 @ 0x7e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #120, 4 @ 0x80000007 │ │ │ │ + rsbeq r7, r9, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #104, 2 │ │ │ │ + rsbeq r7, r9, #72, 2 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #232, 12 @ 0xe800000 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #0, 14 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r7, r9, #64, 4 │ │ │ │ + rsbeq r7, r9, #32, 4 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, ip, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r9, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #0, 4 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, ip, #8, 10 @ 0x2000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-2720 @ 0xfffff560 @ │ │ │ │ andmi r0, r0, fp │ │ │ │ @@ -1679963,14 +1679928,18 @@ │ │ │ │ strbteq pc, [lr], #-2448 @ 0xfffff670 @ │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, ip, #144, 20 @ 0x90000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, r1, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, ip, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ @@ -1679987,18 +1679956,14 @@ │ │ │ │ strbteq lr, [lr], #-1360 @ 0xfffffab0 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-2152 @ 0xfffff798 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2368 @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2376 @ 0xfffff6b8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1680007,26 +1679972,26 @@ │ │ │ │ rsbseq pc, ip, #0, 8 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #72, 8 @ 0x48000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #192, 4 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #24, 22 @ 0x6000 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #168, 22 @ 0x2a000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #24 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #64, 20 @ 0x40000 │ │ │ │ mulmi r0, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, sp, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ @@ -1680035,18 +1680000,22 @@ │ │ │ │ ldrbteq r4, [r5], #-2384 @ 0xfffff6b0 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2408 @ 0xfffff698 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r7, r5, #44 @ 0x2c │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #208, 4 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #152, 18 @ 0x260000 │ │ │ │ + rsbseq ip, fp, #40, 18 @ 0xa0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2416 @ 0xfffff690 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2424 @ 0xfffff688 │ │ │ │ andmi r0, r0, r8, lsl r0 │ │ │ │ @@ -1680059,18 +1680028,14 @@ │ │ │ │ rsbseq lr, ip, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r9, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, ip, #72, 20 @ 0x48000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #128 @ 0x80 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2456 @ 0xfffff668 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2464 @ 0xfffff660 │ │ │ │ andmi r0, r0, pc │ │ │ │ @@ -1680079,114 +1680044,118 @@ │ │ │ │ ldrbteq r4, [r5], #-2480 @ 0xfffff650 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r9, pc, #52, 16 @ 0x340000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #176, 4 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2488 @ 0xfffff648 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r9, pc, #56, 16 @ 0x380000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r0, #160 @ 0xa0 │ │ │ │ - andmi r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r5], #-2496 @ 0xfffff640 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-1024 @ 0xfffffc00 @ │ │ │ │ andmi r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #0, 26 │ │ │ │ + rsbseq fp, fp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-3272 @ 0xfffff338 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #136 @ 0x88 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-1288 @ 0xfffffaf8 @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq pc, [pc], #-2504 @ 170be94 <__bss_end__@@Base+0x8af0d8> @ │ │ │ │ + ldrbteq pc, [pc], #-2504 @ 170be04 <__bss_end__@@Base+0x8af048> @ │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - ldrbteq pc, [pc], #-2656 @ 170bea8 <__bss_end__@@Base+0x8af0ec> @ │ │ │ │ + ldrbteq pc, [pc], #-2656 @ 170be18 <__bss_end__@@Base+0x8af05c> @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-1640 @ 0xfffff998 @ │ │ │ │ andmi r0, r0, r1, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sp, #88, 18 @ 0x160000 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sp, #192, 18 @ 0x300000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, sp, #208, 2 @ 0x34 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-2032 @ 0xfffff810 @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi ip, r5, #128, 6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [fp], #3256 @ 0xcb8 │ │ │ │ strdmi r0, [r0], -r1 │ │ │ │ - subsmi ip, r5, #132, 6 @ 0x10000002 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r6], #1152 @ 0x480 │ │ │ │ andmi r0, r0, r9, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r9, [r6], #1680 @ 0x690 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #64, 4 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [fp], #1968 @ 0x7b0 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sp, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sp, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r4, [fp], #2192 @ 0x890 │ │ │ │ andpl r0, r0, fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi ip, r5, #128, 6 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-1624 @ 0xfffff9a8 @ │ │ │ │ andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi ip, r5, #132, 6 @ 0x10000002 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-1344 @ 0xfffffac0 @ │ │ │ │ andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r0, #96, 4 │ │ │ │ + andmi r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-1568 @ 0xfffff9e0 @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3], #2672 @ 0xa70 │ │ │ │ strhmi r0, [r0], -lr │ │ │ │ @@ -1680203,46 +1680172,42 @@ │ │ │ │ rsbseq r5, sp, #120, 20 @ 0x78000 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, sp, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #112, 28 @ 0x700 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq sp, [r3], #2864 @ 0xb30 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbmi r9, pc, #228, 18 @ 0x390000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-3728 @ 0xfffff170 │ │ │ │ andmi r0, r0, r6, lsr r5 │ │ │ │ rsbmi r9, pc, #232, 18 @ 0x3a0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [lr], #-968 @ 0xfffffc38 @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - subsmi ip, r5, #200, 8 @ 0xc8000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ - subsmi ip, r5, #204, 8 @ 0xcc000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r6, sp, #232, 2 @ 0x3a │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #208, 16 @ 0xd00000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-3232 @ 0xfffff360 │ │ │ │ @ instruction: 0x400001b6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #144, 28 @ 0x900 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-3672 @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ strbteq sl, [lr], #-2528 @ 0xfffff620 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1680250,255 +1680215,255 @@ │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ strbteq sl, [lr], #-2544 @ 0xfffff610 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [lr], #-2560 @ 0xfffff600 │ │ │ │ andmi r0, r0, ip, lsl #1 │ │ │ │ + subsmi ip, r5, #200, 8 @ 0xc8000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #240 @ 0xf0 │ │ │ │ + andmi r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [lr], #-2704 @ 0xfffff570 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi ip, r5, #204, 8 @ 0xcc000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #32, 10 @ 0x8000000 │ │ │ │ + rsbeq r4, fp, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #176, 14 @ 0x2c00000 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sp, #24, 16 @ 0x180000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #112, 6 @ 0xc0000001 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #128, 6 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #136, 6 @ 0x20000002 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-3432 @ 0xfffff298 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #112, 30 @ 0x1c0 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-3560 @ 0xfffff218 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi r0, sl, #200, 30 @ 0x320 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r6, [r2], #-3664 @ 0xfffff1b0 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r6, [r2], #-3648 @ 0xfffff1c0 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #144, 6 @ 0x40000002 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r6, [r2], #-3632 @ 0xfffff1d0 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r6, [r2], #-3672 @ 0xfffff1a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq r0, r4, #112, 28 @ 0x700 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #120, 12 @ 0x7800000 │ │ │ │ + rsbseq ip, fp, #24, 12 @ 0x1800000 │ │ │ │ andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #112, 6 @ 0xc0000001 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #128, 6 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #136, 6 @ 0x20000002 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r6, [r2], #-3680 @ 0xfffff1a0 │ │ │ │ andmi r0, r0, r1 │ │ │ │ rsbmi r9, fp, #168, 18 @ 0x2a0000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-856 @ 0xfffffca8 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #216, 6 @ 0x60000003 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq r5, r5, #144, 6 @ 0x40000002 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ strbteq fp, [lr], #-2080 @ 0xfffff7e0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ strbteq fp, [lr], #-2096 @ 0xfffff7d0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-3760 @ 170c274 <__bss_end__@@Base+0x8af4b8> │ │ │ │ + strbteq sp, [pc], #-3760 @ 170c1a4 <__bss_end__@@Base+0x8af3e8> │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r6, [r2], #-3688 @ 0xfffff198 │ │ │ │ - andmi r0, r0, pc, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #48, 6 @ 0xc0000000 │ │ │ │ - andmi r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r6, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sl, #176, 18 @ 0x2c0000 │ │ │ │ + rsbseq r0, r4, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sl, #120, 12 @ 0x7800000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #8, 26 @ 0x200 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r6, [r2], #-3688 @ 0xfffff198 │ │ │ │ + andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-3896 @ 170c2f4 <__bss_end__@@Base+0x8af538> │ │ │ │ + strbteq sp, [pc], #-3896 @ 170c1d4 <__bss_end__@@Base+0x8af418> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-2416 @ 0xfffff690 │ │ │ │ strhmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [lr], #-2600 @ 0xfffff5d8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #208, 6 @ 0x40000003 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #216, 6 @ 0x60000003 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #128, 30 @ 0x200 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [fp], #-144 @ 0xffffff70 │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, r0, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [fp], #-312 @ 0xfffffec8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #48, 6 @ 0xc0000000 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #1304 @ 0x518 │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-3216 @ 0xfffff370 │ │ │ │ mulmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #224, 6 @ 0x80000003 │ │ │ │ - andmi r0, r0, r0, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r5, #64, 10 @ 0x10000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq ip, [lr], #-3376 @ 0xfffff2d0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #92, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #1432 @ 0x598 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbmi sl, pc, #100, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [lr], #-2512 @ 0xfffff630 │ │ │ │ andmi r0, r0, r9 │ │ │ │ rsbmi sl, pc, #108, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [pc], #-2648 @ 170c3e4 <__bss_end__@@Base+0x8af628> │ │ │ │ + strbteq fp, [pc], #-2648 @ 170c2e4 <__bss_end__@@Base+0x8af528> │ │ │ │ andmi r0, r0, r2, lsr #3 │ │ │ │ rsbmi sl, pc, #116, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [pc], #-3072 @ 170c3f4 <__bss_end__@@Base+0x8af638> │ │ │ │ + strbteq fp, [pc], #-3072 @ 170c2f4 <__bss_end__@@Base+0x8af538> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #124, 2 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #56, 10 @ 0xe000000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ + rsbseq r0, r4, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-3768 @ 170c414 <__bss_end__@@Base+0x8af658> │ │ │ │ + strbteq r0, [pc], #-3768 @ 170c314 <__bss_end__@@Base+0x8af558> │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ rsbmi sl, pc, #132, 2 @ 0x21 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-3984 @ 170c424 <__bss_end__@@Base+0x8af668> │ │ │ │ + strbteq r0, [pc], #-3984 @ 170c324 <__bss_end__@@Base+0x8af568> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #140, 2 @ 0x23 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #224, 6 @ 0x80000003 │ │ │ │ + andmi r0, r0, r0, ror #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, r5, #64, 10 @ 0x10000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #168, 2 @ 0x2a │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #24, 4 @ 0x80000001 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r9, r6, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sl, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, sl, #176, 18 @ 0x2c0000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, sl, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r0, #200, 28 @ 0xc80 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-3384 @ 170c454 <__bss_end__@@Base+0x8af698> │ │ │ │ + strbteq r0, [pc], #-3384 @ 170c3c4 <__bss_end__@@Base+0x8af608> │ │ │ │ andmi r0, r0, r7, asr #2 │ │ │ │ rsbmi sl, pc, #148, 2 @ 0x25 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-3712 @ 170c464 <__bss_end__@@Base+0x8af6a8> │ │ │ │ + strbteq r0, [pc], #-3712 @ 170c3d4 <__bss_end__@@Base+0x8af618> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #156, 2 @ 0x27 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r1, #72, 10 @ 0x12000000 │ │ │ │ - andmi r0, r0, r1, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [fp], #-368 @ 0xfffffe90 │ │ │ │ andmi r0, r0, sp, lsr #32 │ │ │ │ rsbmi sl, pc, #164, 2 @ 0x29 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [fp], #-416 @ 0xfffffe60 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ @@ -1680507,46 +1680472,42 @@ │ │ │ │ ldrbteq r1, [fp], #-488 @ 0xfffffe18 │ │ │ │ andmi r0, r0, r9, lsr r0 │ │ │ │ rsbmi sl, pc, #180, 2 @ 0x2d │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq sl, [sl], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ rsbmi sl, pc, #188, 2 @ 0x2f │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r0, #216, 28 @ 0xd80 │ │ │ │ + andmi r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r0], #-1744 @ 0xfffff930 │ │ │ │ andmi r0, r0, r9, ror r7 │ │ │ │ rsbmi sl, pc, #196, 2 @ 0x31 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r0], #-3664 @ 0xfffff1b0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #204, 2 @ 0x33 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [pc], #-3496 @ 170c4e4 <__bss_end__@@Base+0x8af728> │ │ │ │ + strbteq r1, [pc], #-3496 @ 170c454 <__bss_end__@@Base+0x8af698> │ │ │ │ andmi r0, r0, r9, ror #6 │ │ │ │ rsbmi sl, pc, #212, 2 @ 0x35 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r2, [pc], #-280 @ 170c4f4 <__bss_end__@@Base+0x8af738> │ │ │ │ + strbteq r2, [pc], #-280 @ 170c464 <__bss_end__@@Base+0x8af6a8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #220, 2 @ 0x37 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #72, 6 @ 0x20000001 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - subsmi sp, r5, #12, 4 @ 0xc0000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #184, 26 @ 0x2e00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r8, [sp], #-2896 @ 0xfffff4b0 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ rsbmi sl, pc, #228, 2 @ 0x39 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ cmneq r7, r8, asr #31 │ │ │ │ streq r4, [fp], #2128 @ 0x850 │ │ │ │ @@ -1680555,60 +1680516,64 @@ │ │ │ │ ldrbteq r2, [r0], #-744 @ 0xfffffd18 │ │ │ │ andmi r0, r0, sl, lsr #7 │ │ │ │ rsbmi sl, pc, #244, 2 @ 0x3d │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r0], #-1688 @ 0xfffff968 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #252, 2 @ 0x3f │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #0, 6 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-3704 @ 0xfffff188 │ │ │ │ andmi r0, r0, r8 │ │ │ │ rsbmi sl, pc, #4, 4 @ 0x40000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #16, 12 @ 0x1000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #32, 12 @ 0x2000000 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [r0], #-2032 @ 0xfffff810 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ rsbmi sl, pc, #12, 4 @ 0xc0000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [sl], #-2536 @ 0xfffff618 │ │ │ │ andmi r0, r0, r5 │ │ │ │ rsbmi sl, pc, #20, 4 @ 0x40000001 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #136, 22 @ 0x22000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-1424 @ 0xfffffa70 │ │ │ │ andmi r0, r0, fp, ror r0 │ │ │ │ rsbmi sl, pc, #28, 4 @ 0xc0000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #240, 28 @ 0xf00 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r1, #16, 6 @ 0x40000000 │ │ │ │ + andmi r0, r0, r1, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sp, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-1552 @ 0xfffff9f0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #36, 4 @ 0x40000002 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-2680 @ 170c614 <__bss_end__@@Base+0x8af858> │ │ │ │ + strbteq r3, [pc], #-2664 @ 170c574 <__bss_end__@@Base+0x8af7b8> │ │ │ │ andmi r0, r0, r4, lsl #1 │ │ │ │ rsbmi sl, pc, #44, 4 @ 0xc0000002 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-2816 @ 170c624 <__bss_end__@@Base+0x8af868> │ │ │ │ + strbteq r3, [pc], #-2800 @ 170c584 <__bss_end__@@Base+0x8af7c8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #52, 4 @ 0x40000003 │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - ldrbteq pc, [pc], #-2624 @ 170c634 <__bss_end__@@Base+0x8af878> @ │ │ │ │ + ldrbteq pc, [pc], #-2624 @ 170c594 <__bss_end__@@Base+0x8af7d8> @ │ │ │ │ andpl r0, r0, r7 │ │ │ │ rsbmi sl, pc, #60, 4 @ 0xc0000003 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ ldreq fp, [r1], #1152 @ 0x480 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ rsbmi sl, pc, #68, 4 @ 0x40000004 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ @@ -1680623,42 +1680588,50 @@ │ │ │ │ ldreq fp, [r1], #1120 @ 0x460 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ rsbmi sl, pc, #92, 4 @ 0xc0000005 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ ldreq fp, [r1], #1136 @ 0x470 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ rsbmi sl, pc, #100, 4 @ 0x40000006 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #176, 28 @ 0xb00 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r4, [r0], #2568 @ 0xa08 │ │ │ │ andmi r0, r0, sp, lsr #13 │ │ │ │ rsbmi sl, pc, #108, 4 @ 0xc0000006 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [r0], #-3400 @ 0xfffff2b8 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ rsbmi sl, pc, #116, 4 @ 0x40000007 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, sl, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [r0], #-1384 @ 0xfffffa98 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ rsbmi sl, pc, #124, 4 @ 0xc0000007 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #32, 8 @ 0x20000000 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #128, 24 @ 0x8000 │ │ │ │ + rsbseq fp, fp, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r2, pc, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r0], #184 @ 0xb8 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbmi sl, pc, #204, 4 @ 0xc000000c │ │ │ │ sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ streq r4, [fp], #2072 @ 0x818 │ │ │ │ andpl r0, r0, r7 │ │ │ │ @@ -1680675,86 +1680648,58 @@ │ │ │ │ strbteq r9, [lr], #-432 @ 0xfffffe50 │ │ │ │ ldrdmi r0, [r0], -r5 │ │ │ │ rsbmi sl, pc, #236, 4 @ 0xc000000e │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-648 @ 0xfffffd78 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #244, 4 @ 0x4000000f │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #176, 18 @ 0x2c0000 │ │ │ │ - mulmi r0, r7, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #72, 22 @ 0x12000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, ip, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, ip, #160, 12 @ 0xa000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [fp], #-552 @ 0xfffffdd8 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ rsbmi sl, pc, #252, 4 @ 0xc000000f │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r4, #248, 12 @ 0xf800000 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #160, 18 @ 0x280000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r1, #136, 18 @ 0x220000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r8, #144, 26 @ 0x2400 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #136 @ 0x88 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r4, [fp], #2024 @ 0x7e8 │ │ │ │ andmi r0, r0, ip, lsr #32 │ │ │ │ rsbmi sl, pc, #4, 6 @ 0x10000000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r4, [fp], #2112 @ 0x840 │ │ │ │ rsbmi sl, pc, #12, 6 @ 0x30000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-496 @ 170c824 <__bss_end__@@Base+0x8afa68> │ │ │ │ + strbteq r4, [pc], #-480 @ 170c734 <__bss_end__@@Base+0x8af978> │ │ │ │ andmi r0, r0, pc, ror r2 │ │ │ │ rsbmi sl, pc, #20, 6 @ 0x50000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1136 @ 170c834 <__bss_end__@@Base+0x8afa78> │ │ │ │ + strbteq r4, [pc], #-1120 @ 170c744 <__bss_end__@@Base+0x8af988> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #28, 6 @ 0x70000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, sp, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r1, #152 @ 0x98 │ │ │ │ - andmi r0, r0, r5, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq pc, [pc], #-2560 @ 170c874 <__bss_end__@@Base+0x8afab8> @ │ │ │ │ + ldrbteq pc, [pc], #-2560 @ 170c774 <__bss_end__@@Base+0x8af9b8> @ │ │ │ │ andmi r0, r0, fp, lsr r0 │ │ │ │ rsbmi sl, pc, #36, 6 @ 0x90000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, sl, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [fp], #280 @ 0x118 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ rsbmi sl, pc, #44, 6 @ 0xb0000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [fp], #3096 @ 0xc18 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ @@ -1680783,66 +1680728,86 @@ │ │ │ │ rsbseq sp, ip, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #72, 10 @ 0x12000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #24, 14 @ 0x600000 │ │ │ │ - andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [pc], #-2688 @ 170c924 <__bss_end__@@Base+0x8afb68> │ │ │ │ + strbteq r1, [pc], #-2688 @ 170c824 <__bss_end__@@Base+0x8afa68> │ │ │ │ andmi r0, r0, sp, ror #5 │ │ │ │ rsbmi sl, pc, #84, 6 @ 0x50000001 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #32, 20 @ 0x20000 │ │ │ │ + mulmi r0, r7, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #0, 18 │ │ │ │ andmi r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #104, 18 @ 0x1a0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r3, r4, #248, 12 @ 0xf800000 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #16, 20 @ 0x10000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r1, #248, 18 @ 0x3e0000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r8, #144, 26 @ 0x2400 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #248 @ 0xf8 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [pc], #-3440 @ 170c964 <__bss_end__@@Base+0x8afba8> │ │ │ │ + strbteq r1, [pc], #-3440 @ 170c8d4 <__bss_end__@@Base+0x8afb18> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #92, 6 @ 0x70000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #80, 18 @ 0x140000 │ │ │ │ andmi r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #40, 14 @ 0xa00000 │ │ │ │ - andmi r0, r0, r2, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #56, 20 @ 0x38000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #248, 28 @ 0xf80 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-208 @ 0xffffff30 │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ rsbmi sl, pc, #100, 6 @ 0x90000001 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r7, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #152, 22 @ 0x26000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r1, #8, 2 │ │ │ │ + andmi r0, r0, r5, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r6, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ @@ -1680851,22 +1680816,22 @@ │ │ │ │ rsbseq r2, ip, #144, 26 @ 0x2400 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #32, 26 @ 0x800 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, ip, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r2, pc, #248, 30 @ 0x3e0 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-376 @ 0xfffffe88 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbsmi fp, sp, #28, 12 @ 0x1c00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, ip, #80, 2 │ │ │ │ ldrdmi r0, [r0], -r9 │ │ │ │ @@ -1680875,26 +1680840,26 @@ │ │ │ │ rsbseq r3, ip, #48, 18 @ 0xc0000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, ip, #24, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, ip, #40, 2 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, ip, #56, 2 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, pc, #8 │ │ │ │ - andmi r0, r0, sl, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, ip, #72, 2 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r3, lsl r5 │ │ │ │ @@ -1680903,14 +1680868,18 @@ │ │ │ │ rsbseq sp, ip, #168, 20 @ 0xa8000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #120, 18 @ 0x1e0000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #48, 22 @ 0xc000 │ │ │ │ + andmi r0, r0, r2, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #136, 18 @ 0x220000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, #36864 @ 0x9000 │ │ │ │ strbteq r8, [lr], #-3904 @ 0xfffff0c0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1680927,46 +1680896,42 @@ │ │ │ │ strbteq r8, [lr], #-3920 @ 0xfffff0b0 │ │ │ │ andmi r0, r0, r1, asr #2 │ │ │ │ rsbmi sl, pc, #140, 6 @ 0x30000002 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-152 @ 0xffffff68 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #148, 6 @ 0x50000002 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-1280 @ 170cb64 <__bss_end__@@Base+0x8afda8> │ │ │ │ + strbteq r0, [pc], #-1280 @ 170cac4 <__bss_end__@@Base+0x8afd08> │ │ │ │ andmi r0, r0, sp, asr r0 │ │ │ │ rsbmi sl, pc, #156, 6 @ 0x70000002 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #112, 30 @ 0x1c0 │ │ │ │ andmi r0, r0, r6, lsl #7 │ │ │ │ rsbmi r7, r5, #132, 18 @ 0x210000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, ip, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #56, 6 @ 0xe0000000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #0, 8 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-3040 @ 0xfffff420 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi sl, pc, #164, 6 @ 0x90000002 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-3024 @ 0xfffff430 │ │ │ │ andmi r0, r0, r9 │ │ │ │ rsbmi sl, pc, #172, 6 @ 0xb0000002 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-3008 @ 0xfffff440 │ │ │ │ andmi r0, r0, sl │ │ │ │ rsbmi sl, pc, #180, 6 @ 0xd0000002 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-3048 @ 0xfffff418 │ │ │ │ andmi r0, r0, r5 │ │ │ │ @@ -1680975,14 +1680940,18 @@ │ │ │ │ rsbseq r9, ip, #120, 6 @ 0xe0000001 │ │ │ │ andmi r0, r0, fp, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, pc, #16, 8 @ 0x10000000 │ │ │ │ + andmi r0, r0, sl, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, ip, #80, 4 │ │ │ │ andmi r0, r0, r0, ror r0 │ │ │ │ @@ -1680999,22 +1680968,14 @@ │ │ │ │ rsbseq ip, ip, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #176, 18 @ 0x2c0000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #8, 22 @ 0x2000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #16, 22 @ 0x4000 │ │ │ │ - andmi r0, r0, pc, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r5, #192, 6 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ cmpeq r8, r0, lsr #22 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1681023,14 +1680984,18 @@ │ │ │ │ rsbeq ip, r5, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r7, r5, #200, 20 @ 0xc8000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r5, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r4 │ │ │ │ rsbmi r7, r5, #204, 20 @ 0xcc000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #152, 26 @ 0x2600 │ │ │ │ + andmi r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #200, 18 @ 0x320000 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ @@ -1681048,40 +1681013,16 @@ │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #88, 20 @ 0x58000 │ │ │ │ andmi r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, sl, #104, 30 @ 0x1a0 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r8, #128, 24 @ 0x8000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, fp, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, sl, #48, 10 @ 0xc000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sl, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, r0, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r4, lsr #2 │ │ │ │ + rsbseq fp, r0, #168, 26 @ 0x2a00 │ │ │ │ + andmi r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #128, 20 @ 0x80000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #136, 20 @ 0x88000 │ │ │ │ @@ -1681115,76 +1681056,112 @@ │ │ │ │ rsbseq r5, ip, #208, 20 @ 0xd0000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #216, 20 @ 0xd8000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #64, 22 @ 0x10000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, pc, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrheq sp, [r8, #-160] @ 0xffffff60 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #72 @ 0x48 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-1376 @ 170ce74 <__bss_end__@@Base+0x8b00b8> │ │ │ │ + strbteq r0, [pc], #-1376 @ 170cd84 <__bss_end__@@Base+0x8affc8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #204, 6 @ 0x30000003 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-1432 @ 170ce84 <__bss_end__@@Base+0x8b00c8> │ │ │ │ + strbteq r0, [pc], #-1432 @ 170cd94 <__bss_end__@@Base+0x8affd8> │ │ │ │ andmi r0, r0, pc, asr r0 │ │ │ │ rsbmi sl, pc, #212, 6 @ 0x50000003 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-1528 @ 170ce94 <__bss_end__@@Base+0x8b00d8> │ │ │ │ + strbteq r0, [pc], #-1528 @ 170cda4 <__bss_end__@@Base+0x8affe8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #220, 6 @ 0x70000003 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq r5, [r0], #512 @ 0x200 │ │ │ │ andmi r0, r0, sl │ │ │ │ rsbmi sl, pc, #228, 6 @ 0x90000003 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [r4], #-3064 @ 0xfffff408 │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ rsbmi sl, pc, #236, 6 @ 0xb0000003 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-2152 @ 170cec4 <__bss_end__@@Base+0x8b0108> │ │ │ │ + strbteq r0, [pc], #-2152 @ 170cdd4 <__bss_end__@@Base+0x8b0018> │ │ │ │ andmi r0, r0, r6, asr r1 │ │ │ │ rsbmi sl, pc, #244, 6 @ 0xd0000003 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-2496 @ 170ced4 <__bss_end__@@Base+0x8b0118> │ │ │ │ + strbteq r0, [pc], #-2496 @ 170cde4 <__bss_end__@@Base+0x8b0028> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #252, 6 @ 0xf0000003 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #128 @ 0x80 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, sl, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #24, 26 @ 0x600 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r8, #128, 24 @ 0x8000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r4, fp, #112, 12 @ 0x7000000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, sl, #48, 10 @ 0xc000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sl, #168, 2 @ 0x2a │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq fp, r0, #0, 30 │ │ │ │ + andmi r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r6, [r6], #3488 @ 0xda0 │ │ │ │ rsbmi sl, pc, #4, 8 @ 0x4000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, lr, #72, 28 @ 0x480 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [r8], #-3776 @ 0xfffff140 │ │ │ │ + rsbeq sl, r9, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #24, 22 @ 0x6000 │ │ │ │ andmi r0, r0, sl, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, ip, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq pc, [pc], #-4088 @ 170cf34 <__bss_end__@@Base+0x8b0178> @ │ │ │ │ + ldrbeq pc, [pc], #-4088 @ 170cec4 <__bss_end__@@Base+0x8b0108> @ │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, r5, #176, 6 @ 0xc0000002 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1681192,27 +1681169,23 @@ │ │ │ │ andmi r0, r0, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, ip, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #72, 26 @ 0x1200 │ │ │ │ + rsbseq ip, fp, #56, 18 @ 0xe0000 │ │ │ │ andmi r0, r0, sl, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-1584 @ 170cf84 <__bss_end__@@Base+0x8b01c8> │ │ │ │ + strbteq r0, [pc], #-1584 @ 170cf14 <__bss_end__@@Base+0x8b0158> │ │ │ │ strdmi r0, [r0], -r9 │ │ │ │ rsbmi sl, pc, #12, 8 @ 0xc000000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #88, 26 @ 0x1600 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [pc], #-2096 @ 170cfa4 <__bss_end__@@Base+0x8b01e8> │ │ │ │ + strbteq r0, [pc], #-2096 @ 170cf24 <__bss_end__@@Base+0x8b0168> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #20, 8 @ 0x14000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-1200 @ 0xfffffb50 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ rsbmi sl, pc, #28, 8 @ 0x1c000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1681264,15 +1681237,15 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, lr, #104 @ 0x68 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [pc], #-2200 @ 170d094 <__bss_end__@@Base+0x8b02d8> │ │ │ │ + ldrbeq lr, [r8], #-3776 @ 0xfffff140 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, ip, #40, 8 @ 0x28000000 │ │ │ │ andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1681282,25 +1681255,29 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #248, 14 @ 0x3e00000 │ │ │ │ andmi r0, r0, lr, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, ip, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r8, pc, #84, 30 @ 0x150 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #40, 22 @ 0xa000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, ip, #24, 10 @ 0x6000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, ip, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #136 @ 0x88 │ │ │ │ + rsbeq r3, fp, #72, 26 @ 0x1200 │ │ │ │ andmi r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, ip, #176, 26 @ 0x2c00 │ │ │ │ strdmi r0, [r0], -r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1681336,15 +1681313,15 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r3, [sp], #-944 @ 0xfffffc50 │ │ │ │ + rsbeq sl, r9, #80, 16 @ 0x500000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #168, 8 @ 0xa8000000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1681358,21 +1681335,21 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, ip, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, ip, #0, 16 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - subsmi sp, r5, #128, 22 @ 0x20000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ - subsmi sp, r5, #132, 22 @ 0x21000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #16, 30 @ 0x40 │ │ │ │ + rsbseq fp, fp, #32, 26 @ 0x800 │ │ │ │ andmi r0, r0, r2, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #184, 8 @ 0xb8000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1681386,19 +1681363,19 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, ip, #72, 16 @ 0x480000 │ │ │ │ andmi r0, r0, r5, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, ip, #80, 28 @ 0x500 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sp, r5, #128, 22 @ 0x20000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq sp, r5, #112, 4 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sp, r5, #132, 22 @ 0x21000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #208, 8 @ 0xd0000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ @@ -1681408,15 +1681385,15 @@ │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [pc], #-2184 @ 170d2d4 <__bss_end__@@Base+0x8b0518> │ │ │ │ + addseq r0, r4, #192, 6 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #240, 8 @ 0xf0000000 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1681431,22 +1681408,18 @@ │ │ │ │ ldrbeq r7, [sp], #-1176 @ 0xfffffb68 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [lr], #-2528 @ 0xfffff620 │ │ │ │ andmi r0, r0, ip, asr #4 │ │ │ │ rsbsmi fp, sp, #204, 14 @ 0x3300000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #80, 28 @ 0x500 │ │ │ │ - andmi r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, ip, #112, 16 @ 0x700000 │ │ │ │ andmi r0, r0, r6, asr #23 │ │ │ │ - subsmi sp, r5, #204, 24 @ 0xcc00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, fp, #104, 28 @ 0x680 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #56, 8 @ 0x38000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ @@ -1681462,107 +1681435,139 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #96, 8 @ 0x60000000 │ │ │ │ mulmi r0, r3, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sp, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sp, r5, #200, 24 @ 0xc800 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [sp], #-2728 @ 0xfffff558 @ │ │ │ │ andmi r0, r0, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi sp, r5, #204, 24 @ 0xcc00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq pc, [ip], #-2008 @ 0xfffff828 @ │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, ip, #240, 20 @ 0xf0000 │ │ │ │ mulmi r0, sl, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, ip, #144, 6 @ 0x40000002 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [lr], #-3584 @ 0xfffff200 │ │ │ │ andmi r0, r0, lr, asr r0 │ │ │ │ rsbsmi fp, sp, #208, 14 @ 0x3400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #96, 16 @ 0x600000 │ │ │ │ + rsbeq sl, r9, #64, 16 @ 0x400000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r6, #40, 2 │ │ │ │ - ldrdmi r0, [r0], -r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [lr], #-3680 @ 0xfffff1a0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #108, 8 @ 0x6c000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r7, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [lr], #-3120 @ 0xfffff3d0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbmi sl, pc, #116, 8 @ 0x74000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, pc, #192, 28 @ 0xc00 │ │ │ │ + andmi r0, r0, r6, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ streq r3, [fp], #112 @ 0x70 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ rsbmi sl, pc, #124, 8 @ 0x7c000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r3, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r7, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r7, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #120, 24 @ 0x7800 │ │ │ │ + andmi r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r7, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, ip, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r6, r6, #104, 30 @ 0x1a0 │ │ │ │ + andmi r0, r0, fp, ror r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r6, #232 @ 0xe8 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [sl], #-3336 @ 0xfffff2f8 @ │ │ │ │ andmi r0, r0, r4, ror #2 │ │ │ │ rsbmi sl, pc, #132, 8 @ 0x84000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r7, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #16, 6 @ 0x40000000 │ │ │ │ + rsbeq r4, fp, #40, 2 │ │ │ │ andmi r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq pc, [sl], #-3696 @ 0xfffff190 @ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #140, 8 @ 0x8c000000 │ │ │ │ andeq r9, r0, r9, lsl #2 │ │ │ │ ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ streq r3, [fp], #272 @ 0x110 │ │ │ │ rsbmi sl, pc, #148, 8 @ 0x94000000 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r3, [fp], #240 @ 0xf0 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + rsbmi sl, pc, #156, 8 @ 0x9c000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r6, #80, 4 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r6, #88, 4 @ 0x80000005 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r6, #32, 2 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r6, #56, 4 @ 0x80000003 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, sl, #240, 20 @ 0xf0000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r3, [fp], #240 @ 0xf0 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - rsbmi sl, pc, #156, 8 @ 0x9c000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r4, [lr], #-1152 @ 0xfffffb80 │ │ │ │ + andmi r0, r0, r8, lsl #1 │ │ │ │ + rsbmi sl, pc, #164, 8 @ 0xa4000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #24, 18 @ 0x60000 │ │ │ │ andmi r0, r0, pc, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, r9, #168, 24 @ 0xa800 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ @@ -1681635,30 +1681640,30 @@ │ │ │ │ rsbseq sp, r7, #152, 26 @ 0x2600 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r7, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [lr], #-1152 @ 0xfffffb80 │ │ │ │ - andmi r0, r0, r8, lsl #1 │ │ │ │ - rsbmi sl, pc, #164, 8 @ 0xa4000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r6, #40, 2 │ │ │ │ + ldrdmi r0, [r0], -r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, pc, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #168, 6 @ 0xa0000002 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [lr], #-1288 @ 0xfffffaf8 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - rsbmi sl, pc, #172, 8 @ 0xac000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, r6, #0, 4 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #16, 10 @ 0x4000000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r8, #240, 12 @ 0xf000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ @@ -1681684,125 +1681689,69 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #32, 20 @ 0x20000 │ │ │ │ andmi r0, r0, r9, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #216, 28 @ 0xd80 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, r8, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #176, 16 @ 0xb00000 │ │ │ │ mulmi r0, r5, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r8, #72, 22 @ 0x12000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-2352 @ 170d764 <__bss_end__@@Base+0x8b09a8> │ │ │ │ - andmi r0, r0, pc, lsr r1 │ │ │ │ - rsbmi sl, pc, #180, 8 @ 0xb4000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #120, 28 @ 0x780 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - rsbmi sl, pc, #188, 8 @ 0xbc000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #104, 28 @ 0x680 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ - rsbmi sl, pc, #196, 8 @ 0xc4000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #88, 28 @ 0x580 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - rsbmi sl, pc, #204, 8 @ 0xcc000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #128, 28 @ 0x800 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - rsbsmi sp, r4, #212, 14 @ 0x3500000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r3, [sp], #-936 @ 0xfffffc58 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #136, 28 @ 0x880 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - rsbsmi sp, r4, #220, 14 @ 0x3700000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-2672 @ 170d7d4 <__bss_end__@@Base+0x8b0a18> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbsmi sp, r4, #228, 14 @ 0x3900000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [r1], #2624 @ 0xa40 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ - rsbsmi sp, r4, #236, 14 @ 0x3b00000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [r1], #2656 @ 0xa60 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - rsbsmi sp, r4, #244, 14 @ 0x3d00000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, ip, #240, 2 @ 0x3c │ │ │ │ - andmi r0, r0, pc, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, ip, #0, 6 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #184, 28 @ 0xb80 │ │ │ │ - andmi r0, r0, r7, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq lr, [r1], #2664 @ 0xa68 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - rsbsmi sp, r4, #252, 14 @ 0x3f00000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, pc, #144, 28 @ 0x900 │ │ │ │ - andmi r0, r0, lr, asr #32 │ │ │ │ - rsbsmi sp, r4, #4, 16 @ 0x40000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r3, [fp], #168 @ 0xa8 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ - rsbsmi sp, r4, #12, 16 @ 0xc0000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #192, 10 @ 0x30000000 │ │ │ │ - andmi r0, r0, sl, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, pc, #104, 26 @ 0x1a00 │ │ │ │ - andmi r0, r0, r6, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, r6, #0, 4 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r4, r4, #224, 30 @ 0x380 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r4, r4, #240, 30 @ 0x3c0 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, pc, #120, 4 @ 0x80000007 │ │ │ │ + andmi r0, r0, r0, ror r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, pc, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r1, pc, #80, 4 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #208, 12 @ 0xd000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + ldrbteq r4, [lr], #-1288 @ 0xfffffaf8 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbmi sl, pc, #172, 8 @ 0xac000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, fp, #248, 30 @ 0x3e0 │ │ │ │ + ldrdmi r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, fp, #200, 4 @ 0x8000000c │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldreq r4, [lr], #480 @ 0x1e0 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi r0, r7, #92, 12 @ 0x5c00000 │ │ │ │ + strbteq r4, [pc], #-2352 @ 170d7d4 <__bss_end__@@Base+0x8b0a18> │ │ │ │ + andmi r0, r0, pc, lsr r1 │ │ │ │ + rsbmi sl, pc, #180, 8 @ 0xb4000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [pc], #-208 @ 170d8d4 <__bss_end__@@Base+0x8b0b18> │ │ │ │ - andmi r0, r0, lr, lsl #14 │ │ │ │ - subsmi r0, r7, #96, 12 @ 0x6000000 │ │ │ │ + rsbseq r2, pc, #120, 28 @ 0x780 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + rsbmi sl, pc, #188, 8 @ 0xbc000000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #16, 30 @ 0x40 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, sp, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #200, 26 @ 0x3200 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ @@ -1681812,225 +1681761,205 @@ │ │ │ │ andmi r0, r0, r2, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #0, 18 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #224, 22 @ 0x38000 │ │ │ │ - andmi r0, r0, pc, asr r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, pc, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ + rsbmi sl, pc, #196, 8 @ 0xc4000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #96, 8 @ 0x60000000 │ │ │ │ ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #56, 10 @ 0xe000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi r0, r6, #124, 22 @ 0x1f000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #80, 26 @ 0x1400 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, sp, #64, 30 @ 0x100 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, pc, #88, 28 @ 0x580 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + rsbmi sl, pc, #204, 8 @ 0xcc000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #192, 4 │ │ │ │ andmi r0, r0, r1, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #8, 8 @ 0x8000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq fp, [pc], #-2016 @ 170d994 <__bss_end__@@Base+0x8b0bd8> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbmi sl, pc, #36, 10 @ 0x9000000 │ │ │ │ + rsbseq r2, pc, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + rsbsmi sp, r4, #212, 14 @ 0x3500000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #32, 22 @ 0x8000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, pc, #32, 2 │ │ │ │ - andmi r0, r0, r0, ror r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, pc, #144, 6 @ 0x40000002 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, pc, #248 @ 0xf8 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ + ldrbeq r3, [sp], #-936 @ 0xfffffc58 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-1232 @ 0xfffffb30 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - rsbmi sl, pc, #44, 10 @ 0xb000000 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, fp, #248, 30 @ 0x3e0 │ │ │ │ - ldrdmi r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, fp, #200, 4 @ 0x8000000c │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, pc, #136, 28 @ 0x880 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + rsbsmi sp, r4, #220, 14 @ 0x3700000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r4, r4, #184, 28 @ 0xb80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r4, r4, #200, 28 @ 0xc80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2480 @ 0xfffff650 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strbteq r4, [pc], #-2672 @ 170d904 <__bss_end__@@Base+0x8b0b48> │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbsmi sp, r4, #228, 14 @ 0x3900000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #56, 2 │ │ │ │ andmi r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r6, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - submi r9, pc, #168, 16 @ 0xa80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #144, 4 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ - submi r9, pc, #172, 16 @ 0xac0000 │ │ │ │ + subsmi r3, sl, #28, 28 @ 0x1c0 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #152, 22 @ 0x26000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #200, 4 @ 0x8000000c │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #208, 4 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2488 @ 0xfffff648 │ │ │ │ - andmi r0, r0, r9, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldreq lr, [r1], #2624 @ 0xa40 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ + rsbsmi sp, r4, #236, 14 @ 0x3b00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #240, 4 │ │ │ │ andmi r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2536 @ 0xfffff618 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldreq lr, [r1], #2656 @ 0xa60 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + rsbsmi sp, r4, #244, 14 @ 0x3d00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #216, 12 @ 0xd800000 │ │ │ │ andmi r0, r0, r1, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2568 @ 0xfffff5f8 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq pc, ip, #240, 2 @ 0x3c │ │ │ │ + andmi r0, r0, pc, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2576 @ 0xfffff5f0 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbseq pc, ip, #0, 6 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq r3, fp, #184, 28 @ 0xb80 │ │ │ │ + andmi r0, r0, r7, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2584 @ 0xfffff5e8 │ │ │ │ - andmi r0, r0, lr, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldreq lr, [r1], #2664 @ 0xa68 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + rsbsmi sp, r4, #252, 14 @ 0x3f00000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #168, 10 @ 0x2a000000 │ │ │ │ andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #200, 12 @ 0xc800000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #176, 10 @ 0x2c000000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ - subsmi r3, sl, #28, 28 @ 0x1c0 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #200, 26 @ 0x3200 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, sp, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, fp, #184, 26 @ 0x2e00 │ │ │ │ - andmi r0, r0, r2, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + rsbseq r2, pc, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, lr, asr #32 │ │ │ │ + rsbsmi sp, r4, #4, 16 @ 0x40000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #24, 28 @ 0x180 │ │ │ │ mulmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #168, 30 @ 0x2a0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r1, [fp], #2560 @ 0xa00 │ │ │ │ - @ instruction: 0x40000aba │ │ │ │ - rsbmi sl, pc, #52, 10 @ 0xd000000 │ │ │ │ + streq r3, [fp], #168 @ 0xa8 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ + rsbsmi sp, r4, #12, 16 @ 0xc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r8, ror r1 │ │ │ │ - submi r9, pc, #20, 20 @ 0x14000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #104, 2 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [pc], #-2392 @ 170dc04 <__bss_end__@@Base+0x8b0e48> │ │ │ │ - andmi r0, r0, lr, asr #1 │ │ │ │ - rsbmi sl, pc, #60, 10 @ 0xf000000 │ │ │ │ + rsbseq r5, sp, #192, 10 @ 0x30000000 │ │ │ │ + andmi r0, r0, sl, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [pc], #-2600 @ 170dc14 <__bss_end__@@Base+0x8b0e58> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - rsbsmi fp, sp, #240, 28 @ 0xf00 │ │ │ │ + rsbseq r5, sp, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [fp], #1216 @ 0x4c0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - rsbmi sl, pc, #76, 10 @ 0x13000000 │ │ │ │ - andeq r9, r0, r9, lsl #2 │ │ │ │ - ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ - streq r2, [fp], #1344 @ 0x540 │ │ │ │ - rsbmi sl, pc, #84, 10 @ 0x15000000 │ │ │ │ + strteq r0, [r8], #696 @ 0x2b8 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + rsbsmi sl, lr, #44, 6 @ 0xb0000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq fp, [pc], #-208 @ 170db04 <__bss_end__@@Base+0x8b0d48> │ │ │ │ + andmi r0, r0, lr, lsl #14 │ │ │ │ + subsmi r0, r7, #96, 12 @ 0x6000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #176, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #160, 2 @ 0x28 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, pc, #168, 16 @ 0xa80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #120, 4 @ 0x80000007 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, pc, #172, 16 @ 0xac0000 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #40, 10 @ 0xa000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ rsbseq r9, r2, #56, 10 @ 0xe000000 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ @@ -1682056,96 +1681985,100 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #224, 4 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #192, 30 @ 0x300 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, r5, #216, 4 @ 0x8000000d │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #240, 4 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r6, #248, 4 @ 0x8000000f │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r3, [lr], #-3176 @ 0xfffff398 │ │ │ │ - ldrdmi r0, [r0], -sl │ │ │ │ - rsbmi sl, pc, #92, 10 @ 0x17000000 │ │ │ │ + rsbseq r5, sp, #224, 22 @ 0x38000 │ │ │ │ + andmi r0, r0, pc, asr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [lr], #-1096 @ 0xfffffbb8 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - submi ip, r0, #200, 26 @ 0x3200 │ │ │ │ + rsbseq r5, sp, #64, 30 @ 0x100 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r7, r6, #120, 26 @ 0x1e00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ - streq r2, [fp], #1312 @ 0x520 │ │ │ │ - andpl r0, r0, r7 │ │ │ │ - submi ip, r0, #204, 26 @ 0x3300 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sl, [pc], #-2328 @ 170dd84 <__bss_end__@@Base+0x8b0fc8> │ │ │ │ - andmi r0, r0, r3, lsl #10 │ │ │ │ - submi sl, pc, #88, 20 @ 0x58000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sl, [pc], #-3616 @ 170dd94 <__bss_end__@@Base+0x8b0fd8> │ │ │ │ + strbteq fp, [pc], #-2016 @ 170dc34 <__bss_end__@@Base+0x8b0e78> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ - submi sl, pc, #92, 20 @ 0x5c000 │ │ │ │ + rsbmi sl, pc, #36, 10 @ 0x9000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #136, 6 @ 0x20000002 │ │ │ │ - andmi r0, r0, r5, lsl #17 │ │ │ │ + rsbseq r6, lr, #200, 14 @ 0x3200000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [fp], #-1232 @ 0xfffffb30 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + rsbmi sl, pc, #44, 10 @ 0xb000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r0, [r5], #-2480 @ 0xfffff650 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #224, 2 @ 0x38 │ │ │ │ mulmi r0, ip, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #128, 6 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, fp │ │ │ │ - submi r9, pc, #24, 24 @ 0x1800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #16, 24 @ 0x1000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - submi r9, pc, #28, 24 @ 0x1c00 │ │ │ │ + strbteq r0, [r5], #-2488 @ 0xfffff648 │ │ │ │ + andmi r0, r0, r9, lsr #32 │ │ │ │ + submi r9, pc, #16, 20 @ 0x10000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sp, #96, 12 @ 0x6000000 │ │ │ │ - andmi r0, r0, r5, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strbteq r0, [r5], #-2536 @ 0xfffff618 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ + submi r9, pc, #20, 20 @ 0x14000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, sp, #200, 12 @ 0xc800000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + strbteq r0, [r5], #-2568 @ 0xfffff5f8 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #96, 12 @ 0x6000000 │ │ │ │ - mulmi r0, ip, r0 │ │ │ │ + strbteq r0, [r5], #-2576 @ 0xfffff5f0 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #128, 28 @ 0x800 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #232, 26 @ 0x3a00 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #0, 14 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r6, lr, #216, 26 @ 0x3600 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2632 @ 0xfffff5b8 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ + strbteq r0, [r5], #-2584 @ 0xfffff5e8 │ │ │ │ + andmi r0, r0, lr, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #200, 6 @ 0x20000003 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #0, 8 │ │ │ │ @@ -1682186,36 +1682119,32 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #128, 8 @ 0x80000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #144, 8 @ 0x90000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ - submi r9, pc, #96, 26 @ 0x1800 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #152, 8 @ 0x98000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ - submi r9, pc, #100, 26 @ 0x1900 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #160, 8 @ 0xa0000000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #192, 8 @ 0xc0000000 │ │ │ │ andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #88 @ 0x58 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #232, 8 @ 0xe8000000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1682232,45 +1682161,29 @@ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #128, 8 @ 0x80000000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #144, 8 @ 0x90000000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #152, 8 @ 0x98000000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #80, 10 @ 0x14000000 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #96, 10 @ 0x18000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #120, 10 @ 0x1e000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, pc, #24, 24 @ 0x1800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #160, 8 @ 0xa0000000 │ │ │ │ - andmi r0, r0, pc, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, pc, #28, 24 @ 0x1c00 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #136, 10 @ 0x22000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ @@ -1682300,93 +1682213,49 @@ │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #0, 12 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #16, 12 @ 0x1000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r4, #40, 22 @ 0xa000 │ │ │ │ - ldrdmi r0, [r0], -r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r4, #0, 28 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #40, 12 @ 0x2800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #56, 12 @ 0x3800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #88, 14 @ 0x1600000 │ │ │ │ - andmi r0, r0, sl, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #104, 18 @ 0x1a0000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #112, 10 @ 0x1c000000 │ │ │ │ - andmi r0, r0, ip, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #32, 14 @ 0x800000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #64, 12 @ 0x4000000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #80, 12 @ 0x5000000 │ │ │ │ andmi r0, r0, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #104, 12 @ 0x6800000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r4, r4, #216, 28 @ 0xd80 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq r4, r4, #232, 28 @ 0xe80 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #120, 12 @ 0x7800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #128, 12 @ 0x8000000 │ │ │ │ andmi r0, r0, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, pc, #96, 26 @ 0x1800 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #144, 12 @ 0x9000000 │ │ │ │ andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sp, #224, 26 @ 0x3800 │ │ │ │ - andmi r0, r0, r0, asr #14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #32, 10 @ 0x8000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + submi r9, pc, #100, 26 @ 0x1900 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #152, 12 @ 0x9800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #168, 12 @ 0xa800000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1682412,712 +1682281,776 @@ │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #232, 12 @ 0xe800000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #16, 26 @ 0x400 │ │ │ │ - andmi r0, r0, r7, ror #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #248, 28 @ 0xf80 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, sp, #88, 10 @ 0x16000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq r9, sp, #104, 10 @ 0x1a000000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #248, 12 @ 0xf800000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #120, 10 @ 0x1e000000 │ │ │ │ - andmi r0, r0, r2, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #192, 12 @ 0xc000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #200, 14 @ 0x3200000 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r5, #192, 2 @ 0x30 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r6, #16, 14 @ 0x400000 │ │ │ │ + rsbeq r9, sp, #216, 10 @ 0x36000000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #56, 14 @ 0xe00000 │ │ │ │ - mulmi r0, pc, r3 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #216, 20 @ 0xd8000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq r9, sp, #232, 10 @ 0x3a000000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #8, 16 @ 0x80000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbeq r9, sp, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #40, 16 @ 0x280000 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq r9, r6, #16, 14 @ 0x400000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #40, 14 @ 0xa00000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #120, 2 │ │ │ │ - andmi r0, r0, r2, lsl #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #0, 14 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #184, 18 @ 0x2e0000 │ │ │ │ - andmi r0, r0, r6, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #192, 24 @ 0xc000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, r6, #56, 14 @ 0xe00000 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #176, 16 @ 0xb00000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sp, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, pc, asr r7 │ │ │ │ + rsbeq r9, sp, #248, 10 @ 0x3e000000 │ │ │ │ + andmi r0, r0, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sp, #136, 26 @ 0x2200 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq ip, r6, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r6, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #96, 30 @ 0x180 │ │ │ │ - andmi r0, r0, r9, lsl #1 │ │ │ │ + rsbseq sp, r0, #128, 6 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #240, 30 @ 0x3c0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq ip, r6, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #96, 16 @ 0x600000 │ │ │ │ - andmi r0, r0, r7, lsr #32 │ │ │ │ + rsbseq ip, r6, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #136, 16 @ 0x880000 │ │ │ │ - andmi r0, r0, r8, lsr r0 │ │ │ │ + rsbseq ip, r6, #240, 16 @ 0xf00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #208, 16 @ 0xd00000 │ │ │ │ + rsbseq ip, r6, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #224, 16 @ 0xe00000 │ │ │ │ + rsbseq ip, r6, #8, 18 @ 0x20000 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sp, #64 @ 0x40 │ │ │ │ - mulmi r0, r6, r5 │ │ │ │ + rsbseq sp, r0, #40, 4 @ 0x80000002 │ │ │ │ + andmi r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, sp, #216, 10 @ 0x36000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq r9, sp, #64, 12 @ 0x4000000 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #192, 16 @ 0xc00000 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, fp, #184, 26 @ 0x2e00 │ │ │ │ + andmi r0, r0, r2, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, sp, #48, 22 @ 0xc000 │ │ │ │ - strdmi r0, [r0], -r7 │ │ │ │ + rsbseq pc, r4, #40, 22 @ 0xa000 │ │ │ │ + ldrdmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, sp, #40, 2 │ │ │ │ + rsbseq pc, r4, #0, 28 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r1, [fp], #2560 @ 0xa00 │ │ │ │ + @ instruction: 0x40000aba │ │ │ │ + rsbmi sl, pc, #52, 10 @ 0xd000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r9, [pc], #-2392 @ 170e1e4 <__bss_end__@@Base+0x8b1428> │ │ │ │ + andmi r0, r0, lr, asr #1 │ │ │ │ + rsbmi sl, pc, #60, 10 @ 0xf000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #240, 16 @ 0xf00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbeq sl, sp, #176, 16 @ 0xb00000 │ │ │ │ + andmi r0, r0, sl, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #248, 16 @ 0xf80000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ + rsbeq sl, sp, #192, 20 @ 0xc0000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sp, #72, 2 │ │ │ │ - andmi r0, r0, sp, lsl #5 │ │ │ │ + rsbeq ip, sp, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sp, #216, 6 @ 0x60000003 │ │ │ │ + rsbeq ip, sp, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #8, 18 @ 0x20000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - mvneq fp, r8, asr pc │ │ │ │ - mulmi r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r5, #64 @ 0x40 │ │ │ │ - andmi r0, r0, r4, lsl #1 │ │ │ │ + rsbseq r8, r6, #40, 6 @ 0xa0000000 │ │ │ │ + andmi r0, r0, sl, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r5, #200 @ 0xc8 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq r9, r6, #152, 2 @ 0x26 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r9, [pc], #-2600 @ 170e254 <__bss_end__@@Base+0x8b1498> │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbsmi fp, sp, #240, 28 @ 0xf00 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq ip, sp, #16, 30 @ 0x40 │ │ │ │ + rsbseq r4, r4, #216, 28 @ 0xd80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq ip, sp, #32, 30 @ 0x80 │ │ │ │ + rsbseq r4, r4, #232, 28 @ 0xe80 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r2, [fp], #1216 @ 0x4c0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbmi sl, pc, #76, 10 @ 0x13000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #48, 30 @ 0xc0 │ │ │ │ - @ instruction: 0x400001ba │ │ │ │ + rsbseq ip, r6, #32, 18 @ 0x80000 │ │ │ │ + andmi r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sp, #240 @ 0xf0 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq ip, r6, #232, 20 @ 0xe8000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #88, 26 @ 0x1600 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + rsbeq fp, sp, #56, 30 @ 0xe0 │ │ │ │ + andmi r0, r0, r0, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq ip, sp, #24, 18 @ 0x60000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, sp, #120, 12 @ 0x7800000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbeq ip, sp, #40, 18 @ 0xa0000 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r6, #32, 22 @ 0x8000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r9, lsl #2 │ │ │ │ + ldrdeq r1, [r7, #-248]! @ 0xffffff08 │ │ │ │ + streq r2, [fp], #1344 @ 0x540 │ │ │ │ + rsbmi sl, pc, #84, 10 @ 0x15000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, r7, #88, 28 @ 0x580 │ │ │ │ - mulmi r0, r3, r3 │ │ │ │ + ldrbteq r3, [lr], #-3176 @ 0xfffff398 │ │ │ │ + ldrdmi r0, [r0], -sl │ │ │ │ + rsbmi sl, pc, #92, 10 @ 0x17000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r4, [lr], #-1096 @ 0xfffffbb8 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + submi ip, r0, #200, 26 @ 0x3200 │ │ │ │ + sbceq r8, r0, #20736 @ 0x5100 │ │ │ │ + streq r2, [fp], #1312 @ 0x520 │ │ │ │ + andpl r0, r0, r7 │ │ │ │ + submi ip, r0, #204, 26 @ 0x3300 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #240, 6 @ 0xc0000003 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq sl, r2, #0, 8 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sl, [pc], #-2328 @ 170e344 <__bss_end__@@Base+0x8b1588> │ │ │ │ + andmi r0, r0, r3, lsl #10 │ │ │ │ + submi sl, pc, #88, 20 @ 0x58000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #56, 18 @ 0xe0000 │ │ │ │ - andmi r0, r0, r8, asr #7 │ │ │ │ + rsbeq sl, sp, #104, 28 @ 0x680 │ │ │ │ + andmi r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #0, 26 │ │ │ │ + rsbeq fp, sp, #80 @ 0x50 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r9, sp, #176, 12 @ 0xb000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq r9, sp, #192, 12 @ 0xc000000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq lr, [r8], #-3664 @ 0xfffff1b0 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + strbteq sl, [pc], #-3616 @ 170e394 <__bss_end__@@Base+0x8b15d8> │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + submi sl, pc, #92, 20 @ 0x5c000 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #208, 12 @ 0xd000000 │ │ │ │ + andmi r0, r0, r2, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, r6, #40, 6 @ 0xa0000000 │ │ │ │ - andmi r0, r0, sl, ror #28 │ │ │ │ + rsbeq r9, sp, #24, 16 @ 0x180000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #120, 26 @ 0x1e00 │ │ │ │ - andmi r0, r0, lr, lsr r1 │ │ │ │ + rsbeq ip, sp, #0, 18 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, sp, #184, 28 @ 0xb80 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbeq ip, sp, #32, 18 @ 0x80000 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, r6, #152, 2 @ 0x26 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq ip, sp, #64, 18 @ 0x100000 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2680 @ 0xfffff588 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ + rsbeq r9, r9, #104, 6 @ 0xa0000001 │ │ │ │ + andmi r0, r0, r5, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #56, 14 @ 0xe00000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r9, r9, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #32, 18 @ 0x80000 │ │ │ │ - andmi r0, r0, r6, asr #3 │ │ │ │ + rsbeq r9, sp, #144, 16 @ 0x900000 │ │ │ │ + mulmi r0, pc, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #232, 20 @ 0xe8000 │ │ │ │ + rsbeq r9, sp, #48, 24 @ 0x3000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, sp, #96, 18 @ 0x180000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, sp, #128, 18 @ 0x200000 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #200, 22 @ 0x32000 │ │ │ │ + andmi r0, r0, ip, ror #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #184, 28 @ 0xb80 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, sp, #40, 8 @ 0x28000000 │ │ │ │ - strdmi r1, [r0], -r7 │ │ │ │ + rsbeq sl, sp, #208, 4 │ │ │ │ + andmi r0, r0, r2, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #32, 14 @ 0x800000 │ │ │ │ + rsbeq sl, sp, #88, 16 @ 0x580000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #32, 22 @ 0x8000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + rsbeq ip, sp, #160, 18 @ 0x280000 │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ + rsbeq sl, sp, #16, 22 @ 0x4000 │ │ │ │ + andmi r0, r0, r6, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #200, 14 @ 0x3200000 │ │ │ │ + rsbeq sl, sp, #24, 28 @ 0x180 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #64, 14 @ 0x1000000 │ │ │ │ - andmi r0, r0, pc │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #80, 14 @ 0x1400000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq sp, sp, #96, 12 @ 0x6000000 │ │ │ │ + andmi r0, r0, r5, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, sp, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, pc, asr r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq fp, sp, #224, 28 @ 0xe00 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2752 @ 0xfffff540 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ + rsbseq sp, sp, #200, 12 @ 0xc800000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, lr, #8, 10 @ 0x2000000 │ │ │ │ - strdmi r1, [r0], -lr │ │ │ │ + rsbeq fp, sp, #184 @ 0xb8 │ │ │ │ + andmi r0, r0, r9, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r6, lr, #8, 18 @ 0x20000 │ │ │ │ + rsbeq fp, sp, #72, 2 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, sp, #184, 18 @ 0x2e0000 │ │ │ │ + andmi r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, sp, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [fp], #-608 @ 0xfffffda0 │ │ │ │ - andmi r0, r0, sl, lsl r0 │ │ │ │ - rsbmi sl, pc, #148, 10 @ 0x25000000 │ │ │ │ + rsbeq r5, r9, #64, 12 @ 0x4000000 │ │ │ │ + mulmi r0, ip, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, r9, #224, 12 @ 0xe000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #0, 16 │ │ │ │ - andmi r0, r0, r7, lsl #3 │ │ │ │ + rsbeq fp, sp, #152, 2 @ 0x26 │ │ │ │ + mulmi r0, r6, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #136, 18 @ 0x220000 │ │ │ │ + rsbeq fp, sp, #48, 14 @ 0xc00000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r7, lsr #1 │ │ │ │ + rsbeq ip, sp, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r9, sp, #136, 24 @ 0x8800 │ │ │ │ + strdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #128, 20 @ 0x80000 │ │ │ │ + rsbeq sl, sp, #128, 4 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r0, [r5], #-2632 @ 0xfffff5b8 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #184, 20 @ 0xb8000 │ │ │ │ - mulmi r0, r9, r0 │ │ │ │ + rsbseq sp, r6, #0, 30 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq sp, sp, #160, 4 │ │ │ │ + andmi r0, r0, sp, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #88, 22 @ 0x16000 │ │ │ │ + rsbeq sp, sp, #48, 10 @ 0xc000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #240, 6 @ 0xc0000003 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #40, 30 @ 0xa0 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + mvneq fp, r8, asr pc │ │ │ │ + mulmi r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #144, 22 @ 0x24000 │ │ │ │ - andmi r0, r0, pc, ror #2 │ │ │ │ + rsbseq r0, r5, #64 @ 0x40 │ │ │ │ + andmi r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #0, 26 │ │ │ │ + rsbseq r0, r5, #200 @ 0xc8 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq sl, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq sl, r2, #0, 8 │ │ │ │ + rsbeq sp, sp, #104 @ 0x68 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq sp, sp, #120 @ 0x78 │ │ │ │ andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #64, 26 @ 0x1000 │ │ │ │ - mulmi r0, lr, r1 │ │ │ │ + rsbeq sp, sp, #136 @ 0x88 │ │ │ │ + @ instruction: 0x400001ba │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #224, 28 @ 0xe00 │ │ │ │ + rsbeq sp, sp, #72, 4 @ 0x80000004 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #32, 30 @ 0x80 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq ip, sp, #176, 28 @ 0xb00 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, sp, #88, 30 @ 0x160 │ │ │ │ - andmi r0, r0, lr, lsl r1 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq ip, sp, #112, 20 @ 0x70000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq sl, r0, #36864 @ 0x9000 │ │ │ │ + rsbeq ip, sp, #128, 20 @ 0x80000 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #120 @ 0x78 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq sp, r6, #184, 2 @ 0x2e │ │ │ │ + andmi r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #176 @ 0xb0 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ + rsbeq ip, sp, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #16, 2 │ │ │ │ + rsbeq ip, sp, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #72, 2 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ + rsbseq sp, r6, #224, 6 @ 0x80000003 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #168, 2 @ 0x2a │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq sp, r6, #120, 30 @ 0x1e0 │ │ │ │ + andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #224, 2 @ 0x38 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ + rsbeq ip, sp, #208, 28 @ 0xd00 │ │ │ │ + andmi r0, r0, lr, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #64, 4 │ │ │ │ + rsbeq sp, sp, #16 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #120, 4 @ 0x80000007 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, r7, #88, 28 @ 0x580 │ │ │ │ + mulmi r0, r3, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq lr, [r8], #-3664 @ 0xfffff1b0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r0, [r5], #-2680 @ 0xfffff588 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, ip, #56, 14 @ 0xe00000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq ip, r6, #64, 22 @ 0x10000 │ │ │ │ + andmi r0, r0, r1, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #16, 6 @ 0x40000000 │ │ │ │ - andmi r0, r0, r0, rrx │ │ │ │ + rsbeq sp, sp, #128, 10 @ 0x20000000 │ │ │ │ + strdmi r1, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #112, 6 @ 0xc0000001 │ │ │ │ + rsbeq lr, sp, #120, 16 @ 0x780000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #168, 6 @ 0xa0000002 │ │ │ │ - strdmi r0, [r0], -r0 @ │ │ │ │ + rsbseq sp, r6, #120, 2 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, sp, #192, 16 @ 0xc00000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq lr, sp, #32, 18 @ 0x80000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #208, 8 @ 0xd0000000 │ │ │ │ - andmi r0, r0, r8, ror #1 │ │ │ │ + rsbseq sp, r6, #40, 8 @ 0x28000000 │ │ │ │ + andmi r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #184, 10 @ 0x2e000000 │ │ │ │ - andmi r0, r0, r7, lsr r0 │ │ │ │ + rsbseq sp, r6, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r2, [fp], #1272 @ 0x4f8 │ │ │ │ - andmi r0, r0, r7, lsr #32 │ │ │ │ - rsbmi sl, pc, #156, 10 @ 0x27000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #240, 10 @ 0x3c000000 │ │ │ │ - @ instruction: 0x400003bb │ │ │ │ + rsbseq sp, r6, #152, 12 @ 0x9800000 │ │ │ │ + andmi r0, r0, r0, lsr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, lr, #96, 12 @ 0x6000000 │ │ │ │ + strdmi r1, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #176, 18 @ 0x2c0000 │ │ │ │ + rsbeq r6, lr, #96, 20 @ 0x60000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, ip, #104, 2 │ │ │ │ - andmi r0, r0, r3, asr #1 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #56, 18 @ 0xe0000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #240, 18 @ 0x3c0000 │ │ │ │ - andmi r0, r0, sl, lsr #3 │ │ │ │ + rsbeq lr, sp, #88, 18 @ 0x160000 │ │ │ │ + andmi r0, r0, r7, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #160, 22 @ 0x28000 │ │ │ │ + rsbeq lr, sp, #224, 20 @ 0xe0000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, ip, #48, 4 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #216, 22 @ 0x36000 │ │ │ │ - @ instruction: 0x400002b4 │ │ │ │ + rsbeq lr, sp, #48, 22 @ 0xc000 │ │ │ │ + andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #144, 28 @ 0x900 │ │ │ │ + rsbeq lr, sp, #216, 22 @ 0x36000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #208, 28 @ 0xd00 │ │ │ │ - mulmi r0, r3, r0 │ │ │ │ + rsbeq lr, sp, #16, 24 @ 0x1000 │ │ │ │ + mulmi r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #104, 30 @ 0x1a0 │ │ │ │ + rsbeq lr, sp, #176, 24 @ 0xb000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #128, 18 @ 0x200000 │ │ │ │ + strdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, sp, #160, 30 @ 0x280 │ │ │ │ - @ instruction: 0x400001b8 │ │ │ │ + rsbeq lr, sp, #232, 24 @ 0xe800 │ │ │ │ + andmi r0, r0, pc, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #88, 2 │ │ │ │ + rsbeq lr, sp, #88, 28 @ 0x580 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #200, 22 @ 0x32000 │ │ │ │ - andmi r0, r0, ip, ror #5 │ │ │ │ + rsbseq sp, r6, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, r5, lsl r1 │ │ │ │ + rsbeq lr, sp, #152, 28 @ 0x980 │ │ │ │ + mulmi r0, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #168, 4 @ 0x8000000a │ │ │ │ + rsbeq pc, sp, #56 @ 0x38 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #224, 4 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ + rsbeq pc, sp, #120 @ 0x78 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #0, 6 │ │ │ │ - andmi r0, r0, fp, lsl r0 │ │ │ │ + rsbeq pc, sp, #176 @ 0xb0 │ │ │ │ + andmi r0, r0, lr, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #32, 6 @ 0x80000000 │ │ │ │ - andmi r0, r0, r4, asr #32 │ │ │ │ + rsbeq pc, sp, #208, 2 @ 0x34 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #104, 6 @ 0xa0000001 │ │ │ │ - mulmi r0, r3, r0 │ │ │ │ + rsbeq pc, sp, #8, 4 @ 0x80000000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #0, 8 │ │ │ │ + rsbeq pc, sp, #104, 4 @ 0x80000006 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #184, 28 @ 0xb80 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq pc, sp, #160, 4 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #56, 8 @ 0x38000000 │ │ │ │ - @ instruction: 0x400001b8 │ │ │ │ + rsbeq pc, sp, #0, 6 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #240, 10 @ 0x3c000000 │ │ │ │ + rsbeq pc, sp, #56, 6 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, sp, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #240, 28 @ 0xf00 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq pc, sp, #208, 6 @ 0x40000003 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #40, 12 @ 0x2800000 │ │ │ │ - andmi r0, r0, r5, lsl r1 │ │ │ │ + rsbeq pc, sp, #48, 8 @ 0x30000000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq pc, sp, #104, 8 @ 0x68000000 │ │ │ │ + andmi r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, sp, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, r5, asr #32 │ │ │ │ + rsbeq pc, sp, #0, 10 │ │ │ │ + strdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #72, 6 @ 0x20000001 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq pc, sp, #240, 10 @ 0x3c000000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #192, 14 @ 0x3000000 │ │ │ │ - andmi r0, r0, sl, lsr #3 │ │ │ │ + rsbeq pc, sp, #40, 12 @ 0x2800000 │ │ │ │ + andmi r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, lr, #112, 18 @ 0x1c0000 │ │ │ │ + rsbeq pc, sp, #16, 14 @ 0x400000 │ │ │ │ andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #104, 14 @ 0x1a00000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #136, 30 @ 0x220 │ │ │ │ + andmi r0, r0, r9, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #112, 14 @ 0x1c00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, sp, #72, 14 @ 0x1200000 │ │ │ │ + @ instruction: 0x400003bb │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #120, 14 @ 0x1e00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, sp, #8, 22 @ 0x2000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq fp, r9, #88, 22 @ 0x16000 │ │ │ │ - andmi r0, r0, r5, lsl #16 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r6, #200, 30 @ 0x320 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r9, #96, 6 @ 0x80000001 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, sp, #72, 22 @ 0x12000 │ │ │ │ + andmi r0, r0, sl, lsr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, sp, #248, 24 @ 0xf800 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, r6, #0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #0, 30 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ + rsbeq pc, sp, #48, 26 @ 0xc00 │ │ │ │ + @ instruction: 0x400002b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ + rsbeq pc, sp, #232, 30 @ 0x3a0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #88, 26 @ 0x1600 │ │ │ │ - andmi r0, r0, sl, ror r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, lr, #40 @ 0x28 │ │ │ │ + mulmi r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #184, 2 @ 0x2e │ │ │ │ - andmi r0, r0, r4, lsr #4 │ │ │ │ + rsbeq r0, lr, #192 @ 0xc0 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #224, 6 @ 0x80000003 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq lr, r6, #168, 16 @ 0xa80000 │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #120, 30 @ 0x1e0 │ │ │ │ - andmi r0, r0, fp │ │ │ │ + rsbeq r0, lr, #248 @ 0xf8 │ │ │ │ + @ instruction: 0x400001b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #216, 26 @ 0x3600 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, lr, #176, 4 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #128, 14 @ 0x2000000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq r8, ip, #64, 14 @ 0x1000000 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #136, 14 @ 0x2200000 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, lr, #232, 4 @ 0x8000000e │ │ │ │ + andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r0, [sp], #-240 @ 0xffffff10 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r0, lr, #0, 8 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r6, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, r1, lsr r6 │ │ │ │ + rsbeq r0, lr, #56, 8 @ 0x38000000 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #120, 2 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq r0, lr, #88, 8 @ 0x58000000 │ │ │ │ + andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #40, 8 @ 0x28000000 │ │ │ │ - andmi r0, r0, r8, lsr #4 │ │ │ │ + rsbeq r0, lr, #120, 8 @ 0x78000000 │ │ │ │ + andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #80, 12 @ 0x5000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq r0, lr, #192, 8 @ 0xc0000000 │ │ │ │ + mulmi r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #152, 12 @ 0x9800000 │ │ │ │ - andmi r0, r0, r0, lsr #5 │ │ │ │ + rsbeq r0, lr, #88, 10 @ 0x16000000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #56, 18 @ 0xe0000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq lr, r6, #200, 16 @ 0xc80000 │ │ │ │ + andmi r0, r0, r3, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #128, 18 @ 0x200000 │ │ │ │ - strdmi r0, [r0], -r1 │ │ │ │ + rsbeq r0, lr, #144, 10 @ 0x24000000 │ │ │ │ + @ instruction: 0x400001b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #120, 22 @ 0x1e000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq r0, lr, #72, 14 @ 0x1200000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #136, 30 @ 0x220 │ │ │ │ - andmi r0, r0, r9, lsr r0 │ │ │ │ + rsbseq lr, r6, #240, 22 @ 0x3c000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r6, #200, 30 @ 0x320 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbeq r0, lr, #128, 14 @ 0x2000000 │ │ │ │ + andmi r0, r0, r5, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r6, #0 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r0, lr, #152, 16 @ 0x980000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r6, #168, 16 @ 0xa80000 │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + rsbeq r0, lr, #208, 16 @ 0xd00000 │ │ │ │ + andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #144, 14 @ 0x2400000 │ │ │ │ - andmi r0, r0, r7 │ │ │ │ + rsbseq r8, ip, #80, 14 @ 0x1400000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r6, #200, 16 @ 0xc80000 │ │ │ │ - andmi r0, r0, r3, lsr #6 │ │ │ │ + rsbeq r0, lr, #24, 18 @ 0x60000 │ │ │ │ + andmi r0, r0, sl, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, r6, #240, 22 @ 0x3c000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #152, 14 @ 0x2600000 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbeq r0, lr, #200, 20 @ 0xc8000 │ │ │ │ + andmi r0, r0, r7, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #56, 24 @ 0x3800 │ │ │ │ mulmi r0, r5, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #208, 26 @ 0x3400 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strdeq fp, [r5, #248]! @ 0xf8 │ │ │ │ - andmi r0, r0, r5, asr #2 │ │ │ │ + strbteq r0, [r5], #-2752 @ 0xfffff540 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, r7, #32, 12 @ 0x2000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrbteq r1, [fp], #-608 @ 0xfffffda0 │ │ │ │ + andmi r0, r0, sl, lsl r0 │ │ │ │ + rsbmi sl, pc, #148, 10 @ 0x25000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2776 @ 0xfffff528 │ │ │ │ - andmi r0, r0, r1, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + streq r2, [fp], #1272 @ 0x4f8 │ │ │ │ + andmi r0, r0, r7, lsr #32 │ │ │ │ + rsbmi sl, pc, #156, 10 @ 0x27000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, r1, #232, 26 @ 0x3a00 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ + rsbseq fp, ip, #104, 2 │ │ │ │ + andmi r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #8, 28 @ 0x80 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #16, 28 @ 0x100 │ │ │ │ @@ -1683130,34 +1683063,34 @@ │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #56, 30 @ 0xe0 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #32, 28 @ 0x200 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, sl, #144, 14 @ 0x2400000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #0, 30 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, sl, #148, 14 @ 0x2500000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #88, 30 @ 0x160 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #96, 30 @ 0x180 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #128, 30 @ 0x200 │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r3, [sp], #-1040 @ 0xfffffbf0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ + rsbseq fp, ip, #48, 4 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #128, 18 @ 0x200000 │ │ │ │ andmi r0, r0, pc, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #192, 20 @ 0xc0000 │ │ │ │ @@ -1683180,244 +1683113,184 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #232 @ 0xe8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r9, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r0, lsr r2 │ │ │ │ + rsbseq r8, ip, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #176, 4 │ │ │ │ @ instruction: 0x400005b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi r4, sl, #144, 14 @ 0x2400000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r9, #200, 10 @ 0x32000000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi r4, sl, #148, 14 @ 0x2500000 │ │ │ │ + rsbseq r8, ip, #104, 14 @ 0x1a00000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #128 @ 0x80 │ │ │ │ ldrdmi r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, r6, #88, 4 @ 0x80000005 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, sl, #216, 16 @ 0xd80000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #80, 24 @ 0x5000 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi r4, sl, #220, 16 @ 0xdc0000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #112, 24 @ 0x7000 │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r9, #72, 18 @ 0x120000 │ │ │ │ - andmi r0, r0, fp, asr r0 │ │ │ │ + rsbseq r8, ip, #112, 14 @ 0x1c00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #176, 26 @ 0x2c00 │ │ │ │ andmi r0, r0, lr, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #48, 30 @ 0xc0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r9, #168, 18 @ 0x2a0000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r8, ip, #120, 14 @ 0x1e00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #160, 14 @ 0x2800000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq fp, r9, #88, 22 @ 0x16000 │ │ │ │ + andmi r0, r0, r5, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #168, 14 @ 0x2a00000 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ + rsbeq ip, r9, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #56, 14 @ 0xe00000 │ │ │ │ - strhmi r0, [r0], -r5 │ │ │ │ + rsbeq r9, r9, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #128 @ 0x80 │ │ │ │ andmi r0, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r7, #96, 22 @ 0x18000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r7, #112, 22 @ 0x1c000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r7, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, r6, #104, 30 @ 0x1a0 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #72 @ 0x48 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #168 @ 0xa8 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #200 @ 0xc8 │ │ │ │ strdmi r0, [r0], -fp │ │ │ │ - subsmi r4, sl, #216, 16 @ 0xd80000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, r7, #128, 22 @ 0x20000 │ │ │ │ + andmi r0, r0, lr, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #200, 2 @ 0x32 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ - subsmi r4, sl, #220, 16 @ 0xdc0000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r5, r9, #240, 14 @ 0x3c00000 │ │ │ │ + rsbeq r9, r9, #184, 26 @ 0x2e00 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #16, 4 │ │ │ │ andmi r0, r0, r1, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #152, 6 @ 0x60000002 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #224, 14 @ 0x3800000 │ │ │ │ + rsbseq r8, ip, #128, 14 @ 0x2000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sp, r9, #232, 30 @ 0x3a0 │ │ │ │ - strhmi r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r9, #168 @ 0xa8 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, lr, #208, 20 @ 0xd0000 │ │ │ │ - andmi r0, r0, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r7, #232, 8 @ 0xe8000000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r7, #208, 6 @ 0x40000003 │ │ │ │ - andmi r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r7, #176, 8 @ 0xb0000000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #96, 22 @ 0x18000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #112, 22 @ 0x1c000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #120, 22 @ 0x1e000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r7, #8, 10 @ 0x2000000 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2832 @ 0xfffff4f0 │ │ │ │ - andmi r0, r0, lr, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #64, 22 @ 0x10000 │ │ │ │ - strhmi r0, [r0], -lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #0, 24 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, r7, #128, 22 @ 0x20000 │ │ │ │ - andmi r0, r0, lr, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2912 @ 0xfffff4a0 │ │ │ │ - andmi r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2952 @ 0xfffff478 │ │ │ │ - andmi r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-2984 @ 0xfffff458 │ │ │ │ - andmi r0, r0, r4, lsr #32 │ │ │ │ + rsbseq r8, ip, #136, 14 @ 0x2200000 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #8, 8 @ 0x8000000 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + ldrbeq r0, [sp], #-240 @ 0xffffff10 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, sp, #216, 4 @ 0x8000000d │ │ │ │ - andmi r0, r0, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #32, 6 @ 0x80000000 │ │ │ │ - ldrdmi r0, [r0], -r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #248, 20 @ 0xf8000 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #72, 4 @ 0x80000004 │ │ │ │ - andmi r0, r0, fp, ror r0 │ │ │ │ + rsbseq r8, ip, #144, 14 @ 0x2400000 │ │ │ │ + andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, sl, #168, 26 @ 0x2a00 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #192, 22 @ 0x30000 │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #232, 22 @ 0x3a000 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #200, 4 @ 0x8000000c │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbseq r0, r7, #232, 8 @ 0xe8000000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, sl, #184, 30 @ 0x2e0 │ │ │ │ andmi r0, r0, sp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, sl, #248, 2 @ 0x3e │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r9, #112, 12 @ 0x7000000 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r7, #208, 6 @ 0x40000003 │ │ │ │ + andmi r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, lr, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #88, 26 @ 0x1600 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #24, 8 @ 0x18000000 │ │ │ │ - andmi r0, r0, r9 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r7, #176, 8 @ 0xb0000000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #40, 22 @ 0xa000 │ │ │ │ andmi r0, r0, lr, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #136, 24 @ 0x8800 │ │ │ │ @@ -1683428,16 +1683301,16 @@ │ │ │ │ andmi r0, r0, fp, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #32, 2 │ │ │ │ - ldrdmi r0, [r0], -sl │ │ │ │ + rsbseq r0, r7, #8, 10 @ 0x2000000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #176, 22 @ 0x2c000 │ │ │ │ andmi r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, r8, #24, 26 @ 0x600 │ │ │ │ @@ -1683475,17 +1683348,17 @@ │ │ │ │ rsbseq ip, r8, #128, 26 @ 0x2000 │ │ │ │ andmi r0, r0, sp, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #160 @ 0xa0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, r6, #0, 4 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, ip, #152, 14 @ 0x2600000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #168, 18 @ 0x2a0000 │ │ │ │ andmi r0, r0, lr, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r9, #24, 20 @ 0x18000 │ │ │ │ @@ -1683632,112 +1683505,172 @@ │ │ │ │ strdmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, fp, #208, 18 @ 0x340000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, r4, #176, 28 @ 0xb00 │ │ │ │ - andmi r0, r0, ip │ │ │ │ + rsbseq pc, r6, #64, 22 @ 0x10000 │ │ │ │ + strhmi r0, [r0], -lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r6, #0, 24 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r6, lr, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + strdeq fp, [r5, #248]! @ 0xf8 │ │ │ │ + andmi r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r0, [r5], #-3024 @ 0xfffff430 │ │ │ │ + rsbeq r4, r7, #32, 12 @ 0x2000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r0, [r5], #-2776 @ 0xfffff528 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #232, 14 @ 0x3a00000 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r5, r1, #184, 22 @ 0x2e000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r5, [pc], #1800 @ 170f5d4 <__bss_end__@@Base+0x8b2818> │ │ │ │ - strdmi r0, [r0], -pc @ │ │ │ │ - rsbmi sl, pc, #164, 10 @ 0x29000000 │ │ │ │ + ldrbeq r3, [sp], #-1040 @ 0xfffffbf0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r6, #32, 6 @ 0x80000000 │ │ │ │ + ldrdmi r0, [r0], -r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r6, #248, 20 @ 0xf8000 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r6, #72, 4 @ 0x80000004 │ │ │ │ + andmi r0, r0, fp, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r6, #200, 4 @ 0x8000000c │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r0, sp, #8, 20 @ 0x8000 │ │ │ │ - andmi r0, r0, r8, ror #20 │ │ │ │ + rsbeq ip, r9, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, sp, #112, 8 @ 0x70000000 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + rsbeq ip, r9, #200, 10 @ 0x32000000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r6, #32, 2 │ │ │ │ + ldrdmi r0, [r0], -sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, r6, #0, 4 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, r4, #144, 28 @ 0x900 │ │ │ │ + andmi r0, r0, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r9, #72, 18 @ 0x120000 │ │ │ │ + andmi r0, r0, fp, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r9, #168, 18 @ 0x2a0000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, ip, #160, 14 @ 0x2800000 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, ip, #168, 14 @ 0x2a00000 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, r9, #24, 14 @ 0x600000 │ │ │ │ + strhmi r0, [r0], -r5 │ │ │ │ + subsmi sl, sl, #160, 12 @ 0xa000000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #176, 22 @ 0x2c000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r5, r9, #208, 14 @ 0x3400000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #152, 18 @ 0x260000 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #184, 18 @ 0x2e0000 │ │ │ │ andmi r0, r0, r7, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #32, 22 @ 0x8000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + rsbseq r8, ip, #224, 14 @ 0x3800000 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #0, 28 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, ip, #0, 16 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ + rsbeq sp, r9, #232, 30 @ 0x3a0 │ │ │ │ + strhmi r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r5, [pc], #2056 @ 170f674 <__bss_end__@@Base+0x8b28b8> │ │ │ │ + rsbeq lr, r9, #168 @ 0xa8 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - rsbmi sl, pc, #172, 10 @ 0x2b000000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r9, #224 @ 0xe0 │ │ │ │ - andmi r1, r0, fp, lsr #16 │ │ │ │ + rsbseq r2, lr, #208, 20 @ 0xd0000 │ │ │ │ + andmi r0, r0, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r9, #16, 18 @ 0x40000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + strbteq r0, [r5], #-2832 @ 0xfffff4f0 │ │ │ │ + andmi r0, r0, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #120, 24 @ 0x7800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #104, 22 @ 0x1a000 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #64, 24 @ 0x4000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #0, 12 │ │ │ │ - andmi r0, r0, lr, lsr #14 │ │ │ │ - subsmi sl, sl, #160, 12 @ 0xa000000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #224, 26 @ 0x3800 │ │ │ │ + strbteq r0, [r5], #-2912 @ 0xfffff4a0 │ │ │ │ + andmi r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, ip, #48, 26 @ 0xc00 │ │ │ │ - andmi r0, r0, r2, asr #32 │ │ │ │ + strbteq r0, [r5], #-2952 @ 0xfffff478 │ │ │ │ + andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #0, 22 │ │ │ │ - andmi r0, r0, r0, asr r2 │ │ │ │ + strbteq r0, [r5], #-2984 @ 0xfffff458 │ │ │ │ + andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r7, lr, #8, 8 @ 0x8000000 │ │ │ │ + andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, pc, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #88, 18 @ 0x160000 │ │ │ │ @@ -1683748,64 +1683681,64 @@ │ │ │ │ andmi r0, r0, fp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [sl], #3160 @ 0xc58 │ │ │ │ - andmi r0, r0, r1, rrx │ │ │ │ - rsbmi sl, pc, #180, 10 @ 0x2d000000 │ │ │ │ + rsbseq lr, sp, #216, 4 @ 0x8000000d │ │ │ │ + andmi r0, r0, r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r9, #96, 14 @ 0x1800000 │ │ │ │ - andmi r0, r0, r3, ror r2 │ │ │ │ + rsbeq sl, r9, #80, 12 @ 0x5000000 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq ip, r9, #216, 18 @ 0x360000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r7, lr, #24, 8 @ 0x18000000 │ │ │ │ + andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #56, 20 @ 0x38000 │ │ │ │ - andmi r0, r0, lr, lsl #1 │ │ │ │ + rsbseq r6, lr, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r0, r7, #152, 28 @ 0x980 │ │ │ │ andmi r0, r0, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #0, 12 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #200, 20 @ 0xc8000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + strbteq r0, [r5], #-3024 @ 0xfffff430 │ │ │ │ + andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [sl], #3264 @ 0xcc0 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - rsbmi sl, pc, #188, 10 @ 0x2f000000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, ip, rrx │ │ │ │ + rsbseq r8, ip, #232, 14 @ 0x3a00000 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #160, 28 @ 0xa00 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + streq r5, [pc], #1800 @ 170f6e4 <__bss_end__@@Base+0x8b2928> │ │ │ │ + strdmi r0, [r0], -pc @ │ │ │ │ + rsbmi sl, pc, #164, 10 @ 0x29000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r0, sp, #8, 20 @ 0x8000 │ │ │ │ + andmi r0, r0, r8, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-368 @ 0xfffffe90 │ │ │ │ - andmi r0, r0, r5, lsl #1 │ │ │ │ + rsbseq r1, sp, #112, 8 @ 0x70000000 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #72, 18 @ 0x120000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #8, 16 @ 0x80000 │ │ │ │ @@ -1683820,25 +1683753,105 @@ │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r1, r7, #240, 16 @ 0xf00000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-504 @ 0xfffffe08 │ │ │ │ + rsbseq r8, ip, #240, 14 @ 0x3c00000 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, ip, #0, 16 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r5, [pc], #2056 @ 170f784 <__bss_end__@@Base+0x8b29c8> │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbmi sl, pc, #172, 10 @ 0x2b000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq lr, r9, #224 @ 0xe0 │ │ │ │ + andmi r1, r0, fp, lsr #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r9, #16, 18 @ 0x40000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, ip, #0, 12 │ │ │ │ + andmi r0, r0, lr, lsr #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, ip, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, pc, #224, 20 @ 0xe0000 │ │ │ │ + andmi r0, r0, r0, asr r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, pc, #48, 26 @ 0xc00 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #152, 22 @ 0x26000 │ │ │ │ + andmi r0, r0, r3, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r9, [sl], #3160 @ 0xc58 │ │ │ │ + andmi r0, r0, r1, rrx │ │ │ │ + rsbmi sl, pc, #180, 10 @ 0x2d000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r9, #96, 14 @ 0x1800000 │ │ │ │ + andmi r0, r0, r3, ror r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq ip, r9, #216, 18 @ 0x360000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, pc, #24, 20 @ 0x18000 │ │ │ │ + andmi r0, r0, lr, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq lr, pc, #168, 20 @ 0xa8000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + streq r9, [sl], #3264 @ 0xcc0 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbmi sl, pc, #188, 10 @ 0x2f000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, lr, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, lr, #160, 28 @ 0xa00 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-344 @ 0xfffffea8 │ │ │ │ + andmi r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbeq r5, [lr], #-480 @ 0xfffffe20 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ andseq r6, lr, #152, 30 @ 0x260 │ │ │ │ andmi r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ andseq r7, lr, #32 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi fp, pc, #88, 18 @ 0x160000 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #88, 24 @ 0x5800 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r0, [r5], #-3080 @ 0xfffff3f8 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r0, [r5], #-3088 @ 0xfffff3f0 │ │ │ │ andmi r0, r0, sl │ │ │ │ @@ -1683852,23 +1683865,23 @@ │ │ │ │ andmi r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ msreq SPSR_sxc, r8, ror r4 │ │ │ │ streq r4, [fp], #2184 @ 0x888 │ │ │ │ rsbmi sl, pc, #196, 10 @ 0x31000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r0, [pc], #3584 @ 170f904 <__bss_end__@@Base+0x8b2b48> │ │ │ │ + streq r0, [pc], #3584 @ 170f924 <__bss_end__@@Base+0x8b2b68> │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ rsbmi sl, pc, #204, 10 @ 0x33000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r4, [lr], #-3848 @ 0xfffff0f8 │ │ │ │ + ldrbeq r4, [lr], #-3824 @ 0xfffff110 │ │ │ │ andmi r0, r0, lr, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-312 @ 0xfffffec8 │ │ │ │ + ldrbeq r5, [lr], #-288 @ 0xfffffee0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, lr, #224, 26 @ 0x3800 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1683896,37 +1683909,29 @@ │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-2712 @ 0xfffff568 │ │ │ │ andmi r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [pc], #-2656 @ 170f9b4 <__bss_end__@@Base+0x8b2bf8> │ │ │ │ + strbteq r9, [pc], #-2656 @ 170f9d4 <__bss_end__@@Base+0x8b2c18> │ │ │ │ andmi r0, r0, sl, ror lr │ │ │ │ subsmi r0, r7, #12, 16 @ 0xc0000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ mvneq fp, r0, lsr r9 │ │ │ │ andmi r0, r0, sp, ror #11 │ │ │ │ - subsmi fp, pc, #88, 18 @ 0x160000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #136, 28 @ 0x880 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ mvneq fp, r0, lsr #30 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r0, [r5], #-3352 @ 0xfffff2e8 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #112, 26 @ 0x1c00 │ │ │ │ - andmi r0, r0, r3, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r0, [r5], #-3360 @ 0xfffff2e0 │ │ │ │ mulmi r0, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r0, [r5], #-3520 @ 0xfffff240 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ @@ -1684026,23 +1684031,31 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq lr, [r8], #-3608 @ 0xfffff1e8 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #96, 18 @ 0x180000 │ │ │ │ + rsbseq ip, fp, #240, 16 @ 0xf00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #72, 20 @ 0x48000 │ │ │ │ + rsbseq pc, pc, #40, 20 @ 0x28000 │ │ │ │ ldrdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #32, 22 @ 0x8000 │ │ │ │ + rsbseq pc, pc, #0, 22 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq ip, r0, #16, 26 @ 0x400 │ │ │ │ + andmi r0, r0, r6, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #32, 30 @ 0x80 │ │ │ │ + andmi r0, r0, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, lr, #184, 10 @ 0x2e000000 │ │ │ │ strdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, lr, #176, 12 @ 0xb000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ @@ -1684056,23 +1684069,23 @@ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbsmi r2, r5, #172, 12 @ 0xac00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r6, [lr], #-504 @ 0xfffffe08 │ │ │ │ strdmi r0, [r0], -r3 │ │ │ │ rsbmi sl, pc, #124, 12 @ 0x7c00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [pc], #-2104 @ 170fc34 <__bss_end__@@Base+0x8b2e78> │ │ │ │ + strbteq r9, [pc], #-2104 @ 170fc54 <__bss_end__@@Base+0x8b2e98> │ │ │ │ andmi r0, r0, r2, ror #1 │ │ │ │ rsbmi sl, pc, #132, 12 @ 0x8400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sp, #192, 24 @ 0xc000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r9, [pc], #-2336 @ 170fc54 <__bss_end__@@Base+0x8b2e98> │ │ │ │ + strbteq r9, [pc], #-2336 @ 170fc74 <__bss_end__@@Base+0x8b2eb8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi sl, pc, #140, 12 @ 0x8c00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [r9], #-3944 @ 0xfffff098 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi sl, pc, #148, 12 @ 0x9400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1684107,18 +1684120,14 @@ │ │ │ │ rsbseq fp, sp, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [fp], #-4016 @ 0xfffff050 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r3, r1, #248 @ 0xf8 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r7], #-1152 @ 0xfffffb80 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [r9], #-3968 @ 0xfffff080 │ │ │ │ andmi r0, r0, lr, asr #32 │ │ │ │ @@ -1684167,18 +1684176,14 @@ │ │ │ │ strbteq r9, [r4], #-2104 @ 0xfffff7c8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r4], #-2112 @ 0xfffff7c0 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, r0, #216, 24 @ 0xd800 │ │ │ │ - andmi r0, r0, r6, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r4], #-2120 @ 0xfffff7b8 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [r4], #-2136 @ 0xfffff7a8 │ │ │ │ andmi r0, r0, r6 │ │ │ │ @@ -1684291,25 +1684296,29 @@ │ │ │ │ rsbeq r4, sl, #152, 4 @ 0x80000009 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r0, [r5], #-3912 @ 0xfffff0b8 │ │ │ │ andmi r0, r0, fp, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq sp, r0, #224, 8 @ 0xe0000000 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r0, [r5], #-3992 @ 0xfffff068 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r0, [r5], #-4032 @ 0xfffff040 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - streq r1, [pc], #2912 @ 1710008 <__bss_end__@@Base+0x8b324c> │ │ │ │ + streq r1, [pc], #2912 @ 1710018 <__bss_end__@@Base+0x8b325c> │ │ │ │ rsbmi sl, pc, #164, 16 @ 0xa40000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r6, [lr], #-1832 @ 0xfffff8d8 │ │ │ │ andmi r0, r0, r1, lsl r2 │ │ │ │ submi sp, r0, #148, 12 @ 0x9400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #96, 30 @ 0x180 │ │ │ │ @@ -1684334,258 +1684343,122 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r7], #-1176 @ 0xfffffb68 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ rsbmi sl, pc, #180, 16 @ 0xb40000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r6, [lr], #-2368 @ 0xfffff6c0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi fp, sl, #124 @ 0x7c │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sp, #200, 8 @ 0xc8000000 │ │ │ │ andmi r0, r0, sp, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + subsmi fp, sl, #128 @ 0x80 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, sp, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r3, sl, #96, 28 @ 0x600 │ │ │ │ andmi r0, r0, r1, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #40, 30 @ 0xa0 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r2, [pc], #2336 @ 17100d8 <__bss_end__@@Base+0x8b331c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r2, [pc], #2352 @ 17100e8 <__bss_end__@@Base+0x8b332c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [sl], #-3816 @ 0xfffff118 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq sp, r0, #168, 8 @ 0xa8000000 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #104, 16 @ 0x680000 │ │ │ │ - andmi r0, r0, r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-120 @ 0xffffff88 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-152 @ 0xffffff68 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #112, 16 @ 0x700000 │ │ │ │ - andmi r0, r0, lr, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [sl], #-3824 @ 0xfffff110 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [sl], #-3832 @ 0xfffff108 │ │ │ │ - andmi r0, r0, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #144, 16 @ 0x900000 │ │ │ │ - andmi r0, r0, r9, lsr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #64, 22 @ 0x10000 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - subsmi sl, sl, #52, 30 @ 0xd0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r2, [pc], #-336 @ 1710194 <__bss_end__@@Base+0x8b33d8> │ │ │ │ - @ instruction: 0x400009b3 │ │ │ │ - subsmi sl, sl, #56, 30 @ 0xe0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #160, 24 @ 0xa000 │ │ │ │ - andmi r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #40, 28 @ 0x280 │ │ │ │ + rsbeq r3, sl, #40, 30 @ 0xa0 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r2, [pc], #-2824 @ 17101c4 <__bss_end__@@Base+0x8b3408> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [pc], #-2312 @ 17101d4 <__bss_end__@@Base+0x8b3418> │ │ │ │ - andmi r0, r0, r7, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [pc], #-2480 @ 17101e4 <__bss_end__@@Base+0x8b3428> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq lr, [sl], #-1600 @ 0xfffff9c0 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r3, [sl], #-3512 @ 0xfffff248 │ │ │ │ - andmi r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r3, [sl], #-3536 @ 0xfffff230 │ │ │ │ - andmi r0, r0, r7, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r3, [sl], #-3768 @ 0xfffff148 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #1856 @ 1710238 <__bss_end__@@Base+0x8b347c> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-184 @ 0xffffff48 │ │ │ │ - andmi r0, r0, r0, lsr r0 │ │ │ │ + ldrbteq r0, [sl], #-3832 @ 0xfffff108 │ │ │ │ + andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq lr, [sl], #-1608 @ 0xfffff9b8 │ │ │ │ - andmi r0, r0, pc, ror #2 │ │ │ │ + strbteq r2, [pc], #-336 @ 1710134 <__bss_end__@@Base+0x8b3378> │ │ │ │ + @ instruction: 0x400009b3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq lr, [sl], #-1976 @ 0xfffff848 │ │ │ │ + strbteq r2, [pc], #-2824 @ 1710144 <__bss_end__@@Base+0x8b3388> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq lr, [r2], #-3224 @ 0xfffff368 │ │ │ │ - @ instruction: 0x400005b1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq pc, [r2], #-592 @ 0xfffffdb0 @ │ │ │ │ - andmi r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #1872 @ 1710298 <__bss_end__@@Base+0x8b34dc> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [sl], #2472 @ 0x9a8 │ │ │ │ - andmi r0, r0, ip, lsl r1 │ │ │ │ - subsmi fp, sl, #124 @ 0x7c │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #144, 24 @ 0x9000 │ │ │ │ - andmi r0, r0, lr │ │ │ │ - subsmi fp, sl, #128 @ 0x80 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #3008 @ 17102c8 <__bss_end__@@Base+0x8b350c> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #120, 22 @ 0x1e000 │ │ │ │ - andmi r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #88, 24 @ 0x5800 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #3024 @ 17102f8 <__bss_end__@@Base+0x8b353c> │ │ │ │ - rsbsmi sl, r5, #196, 14 @ 0x3100000 │ │ │ │ - andeq r8, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #88, 18 @ 0x160000 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #168, 24 @ 0xa800 │ │ │ │ - andmi r0, r0, sl, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r7, lr, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [r7], #-1256 @ 0xfffffb18 │ │ │ │ - mulmi r0, pc, r1 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #80, 26 @ 0x1400 │ │ │ │ - andmi r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #248, 26 @ 0x3e00 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #184, 14 @ 0x2e00000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #200, 14 @ 0x3200000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #48, 28 @ 0x300 │ │ │ │ - andmi r0, r0, sl │ │ │ │ + strbteq r1, [pc], #-2312 @ 1710184 <__bss_end__@@Base+0x8b33c8> │ │ │ │ + andmi r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq pc, [r2], #-664 @ 0xfffffd68 @ │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + strbteq r1, [pc], #-2480 @ 1710194 <__bss_end__@@Base+0x8b33d8> │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq pc, [r2], #-672 @ 0xfffffd60 @ │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + ldrbteq lr, [sl], #-1600 @ 0xfffff9c0 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq pc, [r2], #-680 @ 0xfffffd58 @ │ │ │ │ - andmi r0, r0, lr │ │ │ │ + ldrbteq r3, [sl], #-3512 @ 0xfffff248 │ │ │ │ + andmi r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #216, 14 @ 0x3600000 │ │ │ │ andmi r0, r0, lr, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r4, lr, #240, 28 @ 0xf00 │ │ │ │ - andmi r0, r0, r4, lsr r1 │ │ │ │ + ldrbteq r3, [sl], #-3536 @ 0xfffff230 │ │ │ │ + andmi r0, r0, r7, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r5, lr, #40 @ 0x28 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + ldrbteq r3, [sl], #-3768 @ 0xfffff148 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-232 @ 0xffffff18 │ │ │ │ - andmi r0, r0, r2, lsr r0 │ │ │ │ + rsbeq r3, sl, #104, 16 @ 0x680000 │ │ │ │ + andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r9, lr, #144, 2 @ 0x24 │ │ │ │ - andmi r0, r0, r1, lsl r0 │ │ │ │ + strbteq r1, [r5], #-120 @ 0xffffff88 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq pc, [r2], #-696 @ 0xfffffd48 @ │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + strbteq r1, [r5], #-152 @ 0xffffff68 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq pc, [r2], #-704 @ 0xfffffd40 @ │ │ │ │ - andmi r0, r0, r6 │ │ │ │ + rsbeq r3, sl, #112, 16 @ 0x700000 │ │ │ │ + andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #136, 10 @ 0x22000000 │ │ │ │ - andmi r0, r0, r3, lsr #32 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #1856 @ 1710238 <__bss_end__@@Base+0x8b347c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #144, 20 @ 0x90000 │ │ │ │ - andmi r0, r0, r1, lsl #5 │ │ │ │ + ldrbteq lr, [sl], #-1608 @ 0xfffff9b8 │ │ │ │ + andmi r0, r0, pc, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, sl, #0, 30 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, r3, #248, 14 @ 0x3e00000 │ │ │ │ @@ -1684624,16 +1684497,16 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #96, 16 @ 0x600000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r3, sl, #144, 16 @ 0x900000 │ │ │ │ + andmi r0, r0, r9, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #104, 16 @ 0x680000 │ │ │ │ andmi r0, r0, r2, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r3, #208, 20 @ 0xd0000 │ │ │ │ @@ -1685288,16 +1685161,16 @@ │ │ │ │ andmi r0, r0, lr, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #152, 10 @ 0x26000000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-288 @ 0xfffffee0 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ + rsbeq r3, sl, #64, 22 @ 0x10000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #224, 10 @ 0x38000000 │ │ │ │ andmi r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r3, #0, 12 │ │ │ │ @@ -1685572,16 +1685445,16 @@ │ │ │ │ andmi r0, r0, fp, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, fp, #104, 20 @ 0x68000 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq pc, [r2], #-712 @ 0xfffffd38 @ │ │ │ │ - andmi r0, r0, sp, lsl r0 │ │ │ │ + ldrbteq lr, [sl], #-1976 @ 0xfffff848 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, fp, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sl, #128, 16 @ 0x800000 │ │ │ │ @@ -1685640,220 +1685513,280 @@ │ │ │ │ andmi r0, r0, r1, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, r8, #0, 10 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r4, [r7], #-1672 @ 0xfffff978 │ │ │ │ + rsbeq r3, sl, #160, 24 @ 0xa000 │ │ │ │ + andmi r0, r0, r6, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sl, #40, 28 @ 0x280 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq lr, [r2], #-3224 @ 0xfffff368 │ │ │ │ + @ instruction: 0x400005b1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq pc, [r2], #-592 @ 0xfffffdb0 @ │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #1872 @ 1711328 <__bss_end__@@Base+0x8b456c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #240, 14 @ 0x3c00000 │ │ │ │ - andmi r0, r0, sp, lsl #2 │ │ │ │ + streq r9, [sl], #2472 @ 0x9a8 │ │ │ │ + andmi r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #0, 18 │ │ │ │ + strbteq r1, [r5], #-184 @ 0xffffff48 │ │ │ │ + andmi r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sl, #144, 24 @ 0x9000 │ │ │ │ + andmi r0, r0, lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #3008 @ 1711368 <__bss_end__@@Base+0x8b45ac> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sl, #120, 22 @ 0x1e000 │ │ │ │ + andmi r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sl, #88, 24 @ 0x5800 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #3024 @ 1711398 <__bss_end__@@Base+0x8b45dc> │ │ │ │ + rsbsmi sl, r5, #196, 14 @ 0x3100000 │ │ │ │ + andeq r8, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq ip, fp, #232, 16 @ 0xe80000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, lr, #168, 24 @ 0xa800 │ │ │ │ + andmi r0, r0, sl, asr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r7, lr, #248, 26 @ 0x3e00 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-344 @ 0xfffffea8 │ │ │ │ - andmi r0, r0, r3, lsr r0 │ │ │ │ + ldrbteq r4, [r7], #-1256 @ 0xfffffb18 │ │ │ │ + mulmi r0, pc, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq lr, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ - andmi r0, r0, r8 │ │ │ │ + rsbseq r8, sp, #80, 26 @ 0x1400 │ │ │ │ + andmi r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq lr, [sl], #-1328 @ 0xfffffad0 │ │ │ │ - andmi r0, r0, lr, asr #1 │ │ │ │ + rsbseq r8, sp, #248, 26 @ 0x3e00 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r8, sp, #48, 28 @ 0x300 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq pc, [r2], #-664 @ 0xfffffd68 @ │ │ │ │ + andmi r0, r0, r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq pc, [r2], #-672 @ 0xfffffd60 @ │ │ │ │ + andmi r0, r0, r6 │ │ │ │ subsmi ip, pc, #88, 2 │ │ │ │ + andeq sl, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbseq r5, r1, #208, 22 @ 0x34000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #56, 18 @ 0xe0000 │ │ │ │ - andmi r0, r0, sp, lsl r1 │ │ │ │ + strbteq pc, [r2], #-680 @ 0xfffffd58 @ │ │ │ │ + andmi r0, r0, lr │ │ │ │ subsmi ip, pc, #92, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, sp, #88, 20 @ 0x58000 │ │ │ │ + rsbseq r4, lr, #240, 28 @ 0xf00 │ │ │ │ + andmi r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r5, lr, #40 @ 0x28 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq lr, [sl], #-1536 @ 0xfffffa00 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + strbteq r1, [r5], #-232 @ 0xffffff18 │ │ │ │ + andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [sl], #-696 @ 0xfffffd48 │ │ │ │ - andmi r0, r0, r8, asr #1 │ │ │ │ + rsbseq r9, lr, #144, 2 @ 0x24 │ │ │ │ + andmi r0, r0, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #224, 16 @ 0xe00000 │ │ │ │ - andmi r0, r0, r0, lsr #8 │ │ │ │ + strbteq pc, [r2], #-696 @ 0xfffffd48 @ │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #0, 26 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + strbteq pc, [r2], #-704 @ 0xfffffd40 @ │ │ │ │ + andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r8, lr, #56, 26 @ 0xe00 │ │ │ │ - andmi r0, r0, r4 │ │ │ │ + rsbseq ip, fp, #40, 10 @ 0xa000000 │ │ │ │ + andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq sp, [sl], #-896 @ 0xfffffc80 │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + rsbseq r8, sp, #144, 20 @ 0x90000 │ │ │ │ + andmi r0, r0, r1, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - streq r9, [sl], #2760 @ 0xac8 │ │ │ │ + rsbseq r8, sp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #1248 @ 17115e8 <__bss_end__@@Base+0x8b482c> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [lr], #-2448 @ 0xfffff670 │ │ │ │ - andmi r0, r0, pc, lsr r1 │ │ │ │ + strbteq r1, [r5], #-288 @ 0xfffffee0 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ - strdmi r0, [r0], -lr │ │ │ │ + strbteq pc, [r2], #-712 @ 0xfffffd38 @ │ │ │ │ + andmi r0, r0, sp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-400 @ 0xfffffe70 │ │ │ │ - andmi r0, r0, sp, lsr #32 │ │ │ │ + ldrbteq r4, [r7], #-1672 @ 0xfffff978 │ │ │ │ + andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-448 @ 0xfffffe40 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ + rsbseq r8, sp, #240, 14 @ 0x3c00000 │ │ │ │ + andmi r0, r0, sp, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-480 @ 0xfffffe20 │ │ │ │ - andmi r0, r0, r9, lsl r0 │ │ │ │ - subsmi r5, ip, #108, 14 @ 0x1b00000 │ │ │ │ - andeq sl, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq r5, r1, #0, 28 │ │ │ │ + rsbseq r8, sp, #0, 18 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-512 @ 0xfffffe00 │ │ │ │ - andmi r0, r0, r3, asr #32 │ │ │ │ + strbteq r1, [r5], #-344 @ 0xfffffea8 │ │ │ │ + andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #96, 16 @ 0x600000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + ldrbteq lr, [sl], #-1592 @ 0xfffff9c8 │ │ │ │ + andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #72, 16 @ 0x480000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + ldrbteq lr, [sl], #-1328 @ 0xfffffad0 │ │ │ │ + andmi r0, r0, lr, asr #1 │ │ │ │ subsmi ip, pc, #144, 4 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #88, 16 @ 0x580000 │ │ │ │ - andmi r0, r0, r1 │ │ │ │ + rsbseq r8, sp, #56, 18 @ 0xe0000 │ │ │ │ + andmi r0, r0, sp, lsl r1 │ │ │ │ subsmi ip, pc, #148, 4 @ 0x40000009 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r3, sl, #80, 16 @ 0x500000 │ │ │ │ - andmi r0, r0, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r1, [r5], #-584 @ 0xfffffdb8 │ │ │ │ - andmi r0, r0, r8, lsr r0 │ │ │ │ + rsbseq r8, sp, #88, 20 @ 0x58000 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [r0], #-3624 @ 0xfffff1d8 │ │ │ │ + ldrbteq lr, [sl], #-1536 @ 0xfffffa00 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-2752 @ 17116c4 <__bss_end__@@Base+0x8b4908> │ │ │ │ - andmi r0, r0, r7, lsl r0 │ │ │ │ + ldrbteq sp, [sl], #-696 @ 0xfffffd48 │ │ │ │ + andmi r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-2776 @ 17116d4 <__bss_end__@@Base+0x8b4918> │ │ │ │ - andmi r0, r0, r2, ror #1 │ │ │ │ + rsbseq r8, lr, #224, 16 @ 0xe00000 │ │ │ │ + andmi r0, r0, r0, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r9, #224, 18 @ 0x380000 │ │ │ │ - andmi r0, r0, r6, lsr r3 │ │ │ │ + rsbseq r8, lr, #0, 26 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r9, #24, 26 @ 0x600 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbseq r8, lr, #56, 26 @ 0xe00 │ │ │ │ + andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-3008 @ 1711704 <__bss_end__@@Base+0x8b4948> │ │ │ │ + ldrbteq sp, [sl], #-896 @ 0xfffffc80 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r2, [lr], #-2768 @ 0xfffff530 │ │ │ │ + streq r9, [sl], #2760 @ 0xac8 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #1248 @ 17115f8 <__bss_end__@@Base+0x8b483c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-3336 @ 1711724 <__bss_end__@@Base+0x8b4968> │ │ │ │ - andmi r0, r0, ip, ror #2 │ │ │ │ + ldrbteq r2, [lr], #-2448 @ 0xfffff670 │ │ │ │ + andmi r0, r0, pc, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #112, 24 @ 0x7000 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #128, 24 @ 0x8000 │ │ │ │ andmi r0, r0, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-3704 @ 1711764 <__bss_end__@@Base+0x8b49a8> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + ldrbteq r1, [r0], #-2856 @ 0xfffff4d8 │ │ │ │ + strdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #1264 @ 1711778 <__bss_end__@@Base+0x8b49bc> │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [r0], #-3624 @ 0xfffff1d8 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #3296 @ 1711788 <__bss_end__@@Base+0x8b49cc> │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sp, [pc], #-2752 @ 1711664 <__bss_end__@@Base+0x8b48a8> │ │ │ │ + andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #3312 @ 1711798 <__bss_end__@@Base+0x8b49dc> │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sp, [pc], #-2776 @ 1711674 <__bss_end__@@Base+0x8b48b8> │ │ │ │ + andmi r0, r0, r2, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #144, 24 @ 0x9000 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #2880 @ 17117b8 <__bss_end__@@Base+0x8b49fc> │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r1, [r5], #-400 @ 0xfffffe70 │ │ │ │ + andmi r0, r0, sp, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-3328 @ 17117c4 <__bss_end__@@Base+0x8b4a08> │ │ │ │ - andmi r0, r0, r7 │ │ │ │ - submi r1, sl, #240, 22 @ 0x3c000 │ │ │ │ + strbteq sp, [pc], #-3008 @ 17116a4 <__bss_end__@@Base+0x8b48e8> │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-3064 @ 17117d4 <__bss_end__@@Base+0x8b4a18> │ │ │ │ - andmi r0, r0, fp, asr #1 │ │ │ │ - submi r1, sl, #244, 22 @ 0x3d000 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #152, 4 @ 0x80000009 │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + ldrbteq r2, [lr], #-2768 @ 0xfffff530 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-3272 @ 17117f4 <__bss_end__@@Base+0x8b4a38> │ │ │ │ - andmi r0, r0, r4, lsr r0 │ │ │ │ + strbteq r1, [r5], #-448 @ 0xfffffe40 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r8, r0, #36864 @ 0x9000 │ │ │ │ - rsbseq pc, fp, #168, 4 @ 0x8000000a │ │ │ │ - andne r0, r0, r0, lsl #1 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sp, [pc], #-3336 @ 17116d4 <__bss_end__@@Base+0x8b4918> │ │ │ │ + andmi r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #2896 @ 1711818 <__bss_end__@@Base+0x8b4a5c> │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq r1, [r5], #-480 @ 0xfffffe20 │ │ │ │ + andmi r0, r0, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [fp], #-664 @ 0xfffffd68 │ │ │ │ - andmi r0, r0, r2, lsl #1 │ │ │ │ + strbteq r1, [r5], #-512 @ 0xfffffe00 │ │ │ │ + andmi r0, r0, r3, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq r3, sl, #96, 16 @ 0x600000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #120, 28 @ 0x780 │ │ │ │ andmi r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #80, 24 @ 0x5000 │ │ │ │ @@ -1685864,86 +1685797,98 @@ │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #104, 24 @ 0x6800 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, sp, #216, 16 @ 0xd80000 │ │ │ │ - andmi r1, r0, r4, lsl #21 │ │ │ │ + rsbeq r3, sl, #72, 16 @ 0x480000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #96, 6 @ 0x80000001 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ + rsbeq r3, sl, #88, 16 @ 0x580000 │ │ │ │ + andmi r0, r0, r1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq sl, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r2, r1, #232, 22 @ 0x3a000 │ │ │ │ + andmi r0, r0, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r1, lr, #152, 6 @ 0x60000002 │ │ │ │ - andmi r0, r0, r3 │ │ │ │ + rsbeq r3, sl, #80, 16 @ 0x500000 │ │ │ │ + andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r1, [fp], #-800 @ 0xfffffce0 │ │ │ │ + strbteq r1, [r5], #-584 @ 0xfffffdb8 │ │ │ │ + andmi r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sp, [pc], #-3704 @ 17117a4 <__bss_end__@@Base+0x8b49e8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #896 @ 17118b8 <__bss_end__@@Base+0x8b4afc> │ │ │ │ - rsbsmi ip, sp, #168, 12 @ 0xa800000 │ │ │ │ - andeq r8, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #208, 14 @ 0x3400000 │ │ │ │ + streq r0, [pc], #1264 @ 17117b8 <__bss_end__@@Base+0x8b49fc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq fp, r0, r1, lsl #2 │ │ │ │ cmneq r2, r8, lsl #29 │ │ │ │ rsbeq r4, fp, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #208, 24 @ 0xd000 │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #64, 18 @ 0x100000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #3296 @ 17117f8 <__bss_end__@@Base+0x8b4a3c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #136, 24 @ 0x8800 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r9, #224, 18 @ 0x380000 │ │ │ │ + andmi r0, r0, r6, lsr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #176, 8 @ 0xb0000000 │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbeq pc, r9, #24, 26 @ 0x600 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq ip, ip, #112, 20 @ 0x70000 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #232, 24 @ 0xe800 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r0, [fp], #-3712 @ 0xfffff180 │ │ │ │ - andmi r0, r0, sl │ │ │ │ - submi fp, pc, #248, 14 @ 0x3e00000 │ │ │ │ - andeq r8, r0, r1, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - ldrbteq r5, [r0], #-672 @ 0xfffffd60 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #3312 @ 1711878 <__bss_end__@@Base+0x8b4abc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #2880 @ 1711888 <__bss_end__@@Base+0x8b4acc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #64, 26 @ 0x1000 │ │ │ │ andmi r0, r0, sl, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq r2, r1, #192, 26 @ 0x3000 │ │ │ │ - andmi r0, r0, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, r4, #48, 28 @ 0x300 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #32, 6 @ 0x80000000 │ │ │ │ strhmi r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1685951,86 +1685896,110 @@ │ │ │ │ rsbseq sp, sl, #216, 6 @ 0x60000003 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, sl, #160, 30 @ 0x280 │ │ │ │ andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sp, [pc], #-3328 @ 17118e4 <__bss_end__@@Base+0x8b4b28> │ │ │ │ + andmi r0, r0, r7 │ │ │ │ + submi r1, sl, #240, 22 @ 0x3c000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #112 @ 0x70 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #32, 10 @ 0x8000000 │ │ │ │ andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sp, [pc], #-3064 @ 1711914 <__bss_end__@@Base+0x8b4b58> │ │ │ │ + andmi r0, r0, fp, asr #1 │ │ │ │ + submi r1, sl, #244, 22 @ 0x3d000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sp, [pc], #-3272 @ 1711924 <__bss_end__@@Base+0x8b4b68> │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #2896 @ 1711938 <__bss_end__@@Base+0x8b4b7c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [fp], #-664 @ 0xfffffd68 │ │ │ │ + andmi r0, r0, r2, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, fp, #240, 10 @ 0x3c000000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #912 @ 1711a08 <__bss_end__@@Base+0x8b4c4c> │ │ │ │ - rsbsmi ip, sp, #192, 12 @ 0xc000000 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #152, 4 @ 0x80000009 │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #24, 26 @ 0x600 │ │ │ │ andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #2304 @ 1711a28 <__bss_end__@@Base+0x8b4c6c> │ │ │ │ - rsbsmi ip, sp, #200, 12 @ 0xc800000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #232, 26 @ 0x3a00 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r9, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x01670b98 │ │ │ │ - streq r0, [pc], #2320 @ 1711a48 <__bss_end__@@Base+0x8b4c8c> │ │ │ │ - rsbsmi ip, sp, #208, 12 @ 0xd000000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #72, 12 @ 0x4800000 │ │ │ │ andmi r0, r0, fp, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r8, r0, #36864 @ 0x9000 │ │ │ │ + rsbseq pc, fp, #168, 4 @ 0x8000000a │ │ │ │ + andne r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, r8, #24, 14 @ 0x600000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r1, [fp], #-800 @ 0xfffffce0 │ │ │ │ + andmi r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #224, 18 @ 0x380000 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #896 @ 17119e8 <__bss_end__@@Base+0x8b4c2c> │ │ │ │ + rsbsmi ip, sp, #168, 12 @ 0xa800000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq pc, sp, #216, 16 @ 0xd80000 │ │ │ │ + andmi r1, r0, r4, lsl #21 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sl, #176, 20 @ 0xb0000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #192 @ 0xc0 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sl, r8, #144, 2 @ 0x24 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r8, [sp], #-3552 @ 0xfffff220 │ │ │ │ - strdmi r0, [r0], -r8 │ │ │ │ - submi sp, r0, #236, 20 @ 0xec000 │ │ │ │ + andeq r8, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + rsbeq r4, fp, #72, 28 @ 0x480 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #16 │ │ │ │ andmi r0, r0, sl, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq pc, sl, #64, 10 @ 0x10000000 │ │ │ │ andmi r0, r0, r2, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbteq r9, [sp], #-472 @ 0xfffffe28 │ │ │ │ - andmi r0, r0, r5, lsr r0 │ │ │ │ - submi sp, r0, #244, 20 @ 0xf4000 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, fp, #216, 8 @ 0xd8000000 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r5, sp, #0, 26 │ │ │ │ andmi r0, r0, r1, lsl r0 │ │ │ │ @@ -1686084,17 +1686053,17 @@ │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #24, 24 @ 0x1800 │ │ │ │ andmi r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq sp, [pc], #-960 @ 1711be4 <__bss_end__@@Base+0x8b4e28> │ │ │ │ - andmi r0, r0, r2, asr #13 │ │ │ │ - submi sp, r0, #252, 20 @ 0xfc000 │ │ │ │ + rsbseq r1, lr, #96, 6 @ 0x80000001 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #40, 24 @ 0x2800 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r3, r4, #48, 24 @ 0x3000 │ │ │ │ andmi r0, r0, r1, lsr r0 │ │ │ │ @@ -1686112,14 +1686081,50 @@ │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq sl, r0, #16384 @ 0x4000 │ │ │ │ rsbseq lr, sl, #32, 2 │ │ │ │ andmi r0, r0, lr, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + rsbseq r1, lr, #152, 6 @ 0x60000002 │ │ │ │ + andmi r0, r0, r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r0, [fp], #-3712 @ 0xfffff180 │ │ │ │ + andmi r0, r0, sl │ │ │ │ + submi fp, pc, #248, 14 @ 0x3e00000 │ │ │ │ + andeq r8, r0, r1, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + ldrbteq r5, [r0], #-672 @ 0xfffffd60 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #912 @ 1711bf8 <__bss_end__@@Base+0x8b4e3c> │ │ │ │ + rsbsmi ip, sp, #192, 12 @ 0xc000000 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #2304 @ 1711c08 <__bss_end__@@Base+0x8b4e4c> │ │ │ │ + rsbsmi ip, sp, #200, 12 @ 0xc800000 │ │ │ │ + andeq r9, r0, r1, lsl #2 │ │ │ │ + @ instruction: 0x01670b98 │ │ │ │ + streq r0, [pc], #2320 @ 1711c18 <__bss_end__@@Base+0x8b4e5c> │ │ │ │ + rsbsmi ip, sp, #208, 12 @ 0xd000000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r8, [sp], #-3552 @ 0xfffff220 │ │ │ │ + strdmi r0, [r0], -r8 │ │ │ │ + submi sp, r0, #236, 20 @ 0xec000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + ldrbteq r9, [sp], #-472 @ 0xfffffe28 │ │ │ │ + andmi r0, r0, r5, lsr r0 │ │ │ │ + submi sp, r0, #244, 20 @ 0xf4000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ + strbteq sp, [pc], #-960 @ 1711c44 <__bss_end__@@Base+0x8b4e88> │ │ │ │ + andmi r0, r0, r2, asr #13 │ │ │ │ + submi sp, r0, #252, 20 @ 0xfc000 │ │ │ │ + subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sp, [pc], #-2696 @ 1711c54 <__bss_end__@@Base+0x8b4e98> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi sp, r0, #4, 22 @ 0x1000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sp, [pc], #-768 @ 1711c64 <__bss_end__@@Base+0x8b4ea8> │ │ │ │ andmi r0, r0, r1, lsl #1 │ │ │ │ submi sp, r0, #12, 22 @ 0x3000 │ │ │ │ @@ -1686156,15 +1686161,15 @@ │ │ │ │ andmi r0, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sp, #48 @ 0x30 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r9, r9, #24, 26 @ 0x600 │ │ │ │ + rsbeq r9, r9, #248, 24 @ 0xf800 │ │ │ │ andmi r0, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sp, [pc], #-904 @ 1711d14 <__bss_end__@@Base+0x8b4f58> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi sp, r0, #20, 22 @ 0x5000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1686348,27 +1686353,27 @@ │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, pc, #176, 28 @ 0xb00 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #136, 4 @ 0x80000008 │ │ │ │ + rsbseq ip, fp, #40, 4 @ 0x80000002 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [r9], #-496 @ 0xfffffe10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #72, 10 @ 0x12000000 │ │ │ │ + rsbeq sl, r8, #40, 10 @ 0xa000000 │ │ │ │ andmi r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq sl, r8, #208, 10 @ 0x34000000 │ │ │ │ + rsbeq sl, r8, #176, 10 @ 0x2c000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [r5], #-728 @ 0xfffffd28 │ │ │ │ andmi r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1686412,19 +1686417,19 @@ │ │ │ │ andmi r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2768 @ 17120f8 <__bss_end__@@Base+0x8b533c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #112, 2 │ │ │ │ + rsbeq pc, r8, #80, 2 │ │ │ │ andmi r0, r0, r2, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #216, 4 @ 0x8000000d │ │ │ │ + rsbeq pc, r8, #184, 4 @ 0x8000000b │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #3392 @ 1712128 <__bss_end__@@Base+0x8b536c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1686460,15 +1686465,15 @@ │ │ │ │ andmi r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [r5], #-936 @ 0xfffffc58 │ │ │ │ andmi r0, r0, sl, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #208, 20 @ 0xd0000 │ │ │ │ + rsbseq fp, fp, #248, 16 @ 0xf80000 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [lr], #-3152 @ 0xfffff3b0 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1686560,79 +1686565,79 @@ │ │ │ │ streq r0, [pc], #2352 @ 1712338 <__bss_end__@@Base+0x8b557c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2528 @ 1712348 <__bss_end__@@Base+0x8b558c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #96, 4 │ │ │ │ + rsbeq r1, r8, #64, 4 │ │ │ │ andmi r0, r0, lr, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #48, 6 @ 0xc0000000 │ │ │ │ + rsbeq r1, r8, #16, 6 @ 0x40000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #240 @ 0xf0 │ │ │ │ + rsbeq r1, r8, #184 @ 0xb8 │ │ │ │ andmi r0, r0, fp, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #104, 6 @ 0xa0000001 │ │ │ │ + rsbeq r1, r8, #72, 6 @ 0x20000001 │ │ │ │ strdmi r0, [r0], -r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #96, 8 @ 0x60000000 │ │ │ │ + rsbeq r1, r8, #64, 8 @ 0x40000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [lr], #-1632 @ 0xfffff9a0 │ │ │ │ andmi r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [lr], #-2176 @ 0xfffff780 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #192, 10 @ 0x30000000 │ │ │ │ + rsbeq r1, r8, #160, 10 @ 0x28000000 │ │ │ │ andmi r0, r0, sl, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #64, 14 @ 0x1000000 │ │ │ │ + rsbeq r1, r8, #32, 14 @ 0x800000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2544 @ 17123e8 <__bss_end__@@Base+0x8b562c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [pc], #-1264 @ 17123f4 <__bss_end__@@Base+0x8b5638> │ │ │ │ @ instruction: 0x400004bb │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #96, 10 @ 0x18000000 │ │ │ │ + rsbseq ip, fp, #0, 10 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r0, [sl], #-3848 @ 0xfffff0f8 │ │ │ │ andmi r1, r0, r3, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [sl], #-1808 @ 0xfffff8f0 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #176, 10 @ 0x2c000000 │ │ │ │ + rsbeq r1, r8, #144, 10 @ 0x24000000 │ │ │ │ andmi r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq r1, r8, #120, 8 @ 0x78000000 │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #120, 10 @ 0x1e000000 │ │ │ │ + rsbeq r1, r8, #88, 10 @ 0x16000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r8, [pc], #-2480 @ 1712464 <__bss_end__@@Base+0x8b56a8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1686692,19 +1686697,19 @@ │ │ │ │ strhmi r0, [r0], -fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r4, [pc], #-2064 @ 1712554 <__bss_end__@@Base+0x8b5798> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi r2, sl, #88, 14 @ 0x1600000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #152, 8 @ 0x98000000 │ │ │ │ + rsbeq pc, r8, #120, 8 @ 0x78000000 │ │ │ │ ldrdmi r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #104, 30 @ 0x1a0 │ │ │ │ + rsbeq pc, r8, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-496 @ 0xfffffe10 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1686730,15 +1686735,15 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [fp], #-880 @ 0xfffffc90 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ submi r2, sl, #112, 14 @ 0x1c00000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #136, 18 @ 0x220000 │ │ │ │ + rsbseq ip, fp, #24, 18 @ 0x60000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r1, [fp], #-920 @ 0xfffffc68 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ submi r2, sl, #120, 14 @ 0x1e00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-3992 @ 0xfffff068 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ @@ -1686808,19 +1686813,19 @@ │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #1120 @ 1712728 <__bss_end__@@Base+0x8b596c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #160, 30 @ 0x280 │ │ │ │ + rsbeq pc, r8, #128, 30 @ 0x200 │ │ │ │ ldrdmi r0, [r0], -lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #128, 4 │ │ │ │ + rsbeq r0, r9, #96, 4 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r5, lr, #8, 6 @ 0x20000000 │ │ │ │ andmi r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @@ -1686896,19 +1686901,19 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldrbteq r5, [r0], #-776 @ 0xfffffcf8 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r3, [sl], #-4072 @ 0xfffff018 │ │ │ │ andmi r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #184, 4 @ 0x8000000b │ │ │ │ + rsbeq r0, r9, #152, 4 @ 0x80000009 │ │ │ │ mulmi r0, r4, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r9, #80, 12 @ 0x5000000 │ │ │ │ + rsbeq r0, r9, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [sl], #-0 │ │ │ │ andmi r0, r0, r2, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1686920,19 +1686925,19 @@ │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r4, lr, #40, 26 @ 0xa00 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #160, 16 @ 0xa00000 │ │ │ │ + rsbeq lr, r8, #128, 16 @ 0x800000 │ │ │ │ andmi r0, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #168, 20 @ 0xa8000 │ │ │ │ + rsbeq lr, r8, #136, 20 @ 0x88000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [sl], #-232 @ 0xffffff18 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1686996,15 +1687001,15 @@ │ │ │ │ streq r0, [pc], #3200 @ 1712a08 <__bss_end__@@Base+0x8b5c4c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [sl], #-2808 @ 0xfffff508 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #248, 20 @ 0xf8000 │ │ │ │ + rsbeq r4, fp, #16, 18 @ 0x40000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sp, #112, 12 @ 0x7000000 │ │ │ │ andmi r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687228,15 +1687233,15 @@ │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r4, [r0], #-2912 @ 0xfffff4a0 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #136, 20 @ 0x88000 │ │ │ │ + rsbseq fp, fp, #176, 16 @ 0xb00000 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [r5], #-1784 @ 0xfffff908 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687288,15 +1687293,15 @@ │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ rsbmi r9, ip, #16 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r5, [r9], #-496 @ 0xfffffe10 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi r9, ip, #20 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #48, 30 @ 0xc0 │ │ │ │ + rsbseq fp, fp, #208, 28 @ 0xd00 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r5, [r9], #-504 @ 0xfffffe08 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687336,15 +1687341,15 @@ │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [r5], #-1928 @ 0xfffff878 │ │ │ │ andmi r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #248, 30 @ 0x3e0 │ │ │ │ + rsbseq pc, pc, #240, 30 @ 0x3c0 │ │ │ │ andmi r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [r5], #-1984 @ 0xfffff840 │ │ │ │ andmi r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687412,15 +1687417,15 @@ │ │ │ │ strhmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r3, [lr], #-2808 @ 0xfffff508 │ │ │ │ andmi r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #88, 22 @ 0x16000 │ │ │ │ + rsbseq pc, pc, #56, 22 @ 0xe000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r5, [lr], #-2560 @ 0xfffff600 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687432,31 +1687437,31 @@ │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2816 @ 17130e8 <__bss_end__@@Base+0x8b632c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #168, 4 @ 0x8000000a │ │ │ │ + rsbseq pc, pc, #136, 4 @ 0x80000008 │ │ │ │ strdmi r0, [r0], -r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #160, 10 @ 0x28000000 │ │ │ │ + rsbseq pc, pc, #128, 10 @ 0x20000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r5, [lr], #-1968 @ 0xfffff850 │ │ │ │ strhmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #216, 10 @ 0x36000000 │ │ │ │ + rsbseq pc, pc, #184, 10 @ 0x2e000000 │ │ │ │ andmi r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #32, 14 @ 0x800000 │ │ │ │ + rsbseq pc, pc, #0, 14 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq fp, sp, #200, 24 @ 0xc800 │ │ │ │ andmi r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687484,19 +1687489,19 @@ │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r5, [lr], #-2160 @ 0xfffff790 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #40, 16 @ 0x280000 │ │ │ │ + rsbseq pc, pc, #8, 16 @ 0x80000 │ │ │ │ andmi r0, r0, r2, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #16, 20 @ 0x10000 │ │ │ │ + rsbseq pc, pc, #240, 18 @ 0x3c0000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq sl, [lr], #-1560 @ 0xfffff9e8 │ │ │ │ andmi r0, r0, sl, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687658,15 +1687663,15 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r9, sp, #8, 4 @ 0x80000000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #120, 18 @ 0x1e0000 │ │ │ │ + rsbseq ip, fp, #8, 18 @ 0x20000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq lr, [r1], #3648 @ 0xe40 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2384 @ 1713498 <__bss_end__@@Base+0x8b66dc> │ │ │ │ @@ -1687712,31 +1687717,31 @@ │ │ │ │ streq r0, [pc], #2176 @ 1713538 <__bss_end__@@Base+0x8b677c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2192 @ 1713548 <__bss_end__@@Base+0x8b678c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #208, 2 @ 0x34 │ │ │ │ + rsbseq pc, pc, #176, 2 @ 0x2c │ │ │ │ mulmi r0, lr, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #112, 4 │ │ │ │ + rsbseq pc, pc, #80, 4 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #3552 @ 1713578 <__bss_end__@@Base+0x8b67bc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #88, 14 @ 0x1600000 │ │ │ │ + rsbseq pc, pc, #56, 14 @ 0xe00000 │ │ │ │ mulmi r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq pc, pc, #208, 14 @ 0x3400000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #3568 @ 17135a8 <__bss_end__@@Base+0x8b67ec> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @@ -1687840,15 +1687845,15 @@ │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #1888 @ 1713748 <__bss_end__@@Base+0x8b698c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #216, 8 @ 0xd8000000 │ │ │ │ + rsbeq r4, fp, #240, 4 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, sp, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r1, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687936,15 +1687941,15 @@ │ │ │ │ streq r0, [pc], #2496 @ 17138b8 <__bss_end__@@Base+0x8b6afc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [r5], #-2472 @ 0xfffff658 │ │ │ │ andmi r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - ldrbeq r5, [lr], #-1320 @ 0xfffffad8 │ │ │ │ + ldrbeq r5, [lr], #-1352 @ 0xfffffab8 │ │ │ │ andmi r0, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [r5], #-2544 @ 0xfffff610 │ │ │ │ andmi r0, r0, r3, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687960,19 +1687965,19 @@ │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbmi lr, pc, #0, 10 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2512 @ 1713928 <__bss_end__@@Base+0x8b6b6c> │ │ │ │ rsbmi lr, pc, #4, 10 @ 0x1000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r8, #224, 26 @ 0x3800 │ │ │ │ + rsbeq r0, r8, #160, 26 @ 0x2800 │ │ │ │ andmi r0, r0, sl, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r1, r8, #0 │ │ │ │ + rsbeq r0, r8, #192, 30 @ 0x300 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [r5], #-2640 @ 0xfffff5b0 │ │ │ │ andmi r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1687980,19 +1687985,19 @@ │ │ │ │ mulmi r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldreq pc, [r1], #400 @ 0x190 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r8, #56, 24 @ 0x3800 │ │ │ │ + rsbeq r0, r8, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, fp, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r0, r8, #168, 26 @ 0x2a00 │ │ │ │ + rsbeq r0, r8, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [r5], #-2688 @ 0xfffff580 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @@ -1688076,15 +1688081,15 @@ │ │ │ │ streq r0, [pc], #2400 @ 1713ae8 <__bss_end__@@Base+0x8b6d2c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r6, [lr], #-3104 @ 0xfffff3e0 │ │ │ │ andmi r0, r0, pc, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #128, 30 @ 0x200 │ │ │ │ + rsbseq fp, fp, #32, 30 @ 0x80 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq pc, [r2], #-2128 @ 0xfffff7b0 @ │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1688286,15 +1688291,15 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [lr], #-3096 @ 0xfffff3e8 │ │ │ │ andmi r0, r0, r1, lsr #1 │ │ │ │ rsbsmi ip, r5, #8, 4 @ 0x80000000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #160, 16 @ 0xa00000 │ │ │ │ + rsbseq ip, fp, #48, 16 @ 0x300000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r2, [lr], #-3264 @ 0xfffff340 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbmi lr, pc, #16, 26 @ 0x400 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r2, [pc], #2752 @ 1713e68 <__bss_end__@@Base+0x8b70ac> │ │ │ │ @@ -1688564,15 +1688569,15 @@ │ │ │ │ andmi r0, r0, r4, ror r1 │ │ │ │ submi r2, r1, #216 @ 0xd8 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq ip, [sp], #-2120 @ 0xfffff7b8 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ rsbsmi r0, lr, #224, 28 @ 0xe00 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #104, 10 @ 0x1a000000 │ │ │ │ + rsbeq r4, fp, #128, 6 │ │ │ │ andmi r0, r0, r7, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r2, [pc], #2784 @ 17142b8 <__bss_end__@@Base+0x8b74fc> │ │ │ │ rsbmi lr, pc, #200, 28 @ 0xc80 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1688636,19 +1688641,19 @@ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi lr, pc, #8, 30 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r8], #-2032 @ 0xfffff810 │ │ │ │ andmi r0, r0, r6 │ │ │ │ rsbmi lr, pc, #16, 30 @ 0x40 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #136, 26 @ 0x2200 │ │ │ │ + rsbseq lr, pc, #104, 26 @ 0x1a00 │ │ │ │ andmi r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #112, 30 @ 0x1c0 │ │ │ │ + rsbseq lr, pc, #80, 30 @ 0x140 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r2, [r5], #-24 @ 0xffffffe8 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1688680,31 +1688685,31 @@ │ │ │ │ andmi r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r8, sl, #0, 24 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #144, 22 @ 0x24000 │ │ │ │ + rsbseq pc, pc, #112, 22 @ 0x1c000 │ │ │ │ andmi r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #24, 24 @ 0x1800 │ │ │ │ + rsbseq pc, pc, #248, 22 @ 0x3e000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r2, [r5], #-80 @ 0xffffffb0 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r2, [r5], #-136 @ 0xffffff78 │ │ │ │ andmi r0, r0, r5, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #24, 8 @ 0x18000000 │ │ │ │ + rsbseq ip, fp, #184, 6 @ 0xe0000002 │ │ │ │ andmi r0, r0, r2, lsr #32 │ │ │ │ rsbmi lr, pc, #72, 30 @ 0x120 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r2, pc, #88, 22 @ 0x16000 │ │ │ │ andmi r0, r0, r1 │ │ │ │ rsbmi lr, pc, #80, 30 @ 0x140 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1688720,19 +1688725,19 @@ │ │ │ │ andmi r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq r2, sl, #64, 4 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #168, 30 @ 0x2a0 │ │ │ │ + rsbseq lr, pc, #136, 30 @ 0x220 │ │ │ │ andmi r0, r0, r9, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #40 @ 0x28 │ │ │ │ + rsbseq pc, pc, #8 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r8], #-2040 @ 0xfffff808 │ │ │ │ andmi r0, r0, r5 │ │ │ │ rsbmi lr, pc, #104, 30 @ 0x1a0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1688744,27 +1688749,27 @@ │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq lr, [r8], #-2048 @ 0xfffff800 │ │ │ │ andmi r0, r0, r1 │ │ │ │ rsbmi lr, pc, #112, 30 @ 0x1c0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #224, 16 @ 0xe00000 │ │ │ │ + rsbseq lr, pc, #192, 16 @ 0xc00000 │ │ │ │ andmi r0, r0, pc, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #0, 20 │ │ │ │ + rsbseq lr, pc, #224, 18 @ 0x380000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #240, 14 @ 0x3c00000 │ │ │ │ + rsbseq lr, pc, #208, 14 @ 0x3400000 │ │ │ │ strhmi r0, [r0], -r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq lr, pc, #168, 16 @ 0xa80000 │ │ │ │ + rsbseq lr, pc, #136, 16 @ 0x880000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq fp, sl, #96, 24 @ 0x6000 │ │ │ │ andmi r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1688836,19 +1688841,19 @@ │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [pc], #-928 @ 17146d4 <__bss_end__@@Base+0x8b7918> │ │ │ │ andmi r0, r0, r4, lsr #4 │ │ │ │ rsbmi lr, pc, #176, 30 @ 0x2c0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #112 @ 0x70 │ │ │ │ + rsbeq pc, r8, #80 @ 0x50 │ │ │ │ andmi r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq pc, r8, #56, 2 │ │ │ │ + rsbeq pc, r8, #24, 2 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq fp, [r0], #-3064 @ 0xfffff408 │ │ │ │ strdmi r2, [r0], -r9 │ │ │ │ rsbsmi r1, lr, #36, 12 @ 0x2400000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1689028,19 +1689033,19 @@ │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r6, lr, #144, 18 @ 0x240000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #224, 20 @ 0xe0000 │ │ │ │ + rsbeq lr, r8, #192, 20 @ 0xc0000 │ │ │ │ andmi r0, r0, r1, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq lr, r8, #136, 22 @ 0x22000 │ │ │ │ + rsbeq lr, r8, #104, 22 @ 0x1a000 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbeq pc, r9, #88, 26 @ 0x1600 │ │ │ │ ldrdmi r0, [r0], -r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1689256,15 +1689261,15 @@ │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ rsbmi pc, pc, #152, 2 @ 0x26 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2224 @ 1714d68 <__bss_end__@@Base+0x8b7fac> │ │ │ │ rsbmi sp, r1, #248, 8 @ 0xf8000000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbeq r4, fp, #200, 26 @ 0x3200 │ │ │ │ + rsbeq r4, fp, #224, 22 @ 0x38000 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ rsbmi pc, pc, #168, 2 @ 0x2a │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #1312 @ 1714d88 <__bss_end__@@Base+0x8b7fcc> │ │ │ │ rsbmi sp, r1, #0, 10 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1689356,15 +1689361,15 @@ │ │ │ │ andmi r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbeq r4, [lr], #-2440 @ 0xfffff678 │ │ │ │ ldrdmi r0, [r0], -r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq pc, pc, #104, 30 @ 0x1a0 │ │ │ │ + rsbseq pc, pc, #72, 30 @ 0x120 │ │ │ │ andmi r0, r0, r5, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [pc], #-2928 @ 1714f14 <__bss_end__@@Base+0x8b8158> │ │ │ │ andmi r0, r0, r3, lsr #1 │ │ │ │ submi r2, r1, #100, 24 @ 0x6400 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1689764,19 +1689769,19 @@ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ submi r4, r1, #192 @ 0xc0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r7, [r2], #-0 │ │ │ │ andmi r0, r0, pc, asr #32 │ │ │ │ rsbmi r6, r9, #104, 2 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1192 @ 1715564 <__bss_end__@@Base+0x8b87a8> │ │ │ │ + strbteq r4, [pc], #-1176 @ 1715564 <__bss_end__@@Base+0x8b87a8> │ │ │ │ andmi r0, r0, r4, ror #2 │ │ │ │ rsbmi r6, r9, #160, 2 @ 0x28 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-1552 @ 1715574 <__bss_end__@@Base+0x8b87b8> │ │ │ │ + strbteq r4, [pc], #-1536 @ 1715574 <__bss_end__@@Base+0x8b87b8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbmi r6, r9, #216, 2 @ 0x36 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq r8, lr, #56, 28 @ 0x380 │ │ │ │ andmi r0, r0, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1689870,15 +1689875,15 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ ldrbteq r9, [r9], #-3184 @ 0xfffff390 │ │ │ │ andmi r0, r0, sl │ │ │ │ rsbsmi r1, lr, #80, 26 @ 0x1400 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #104, 16 @ 0x680000 │ │ │ │ + rsbseq ip, fp, #248, 14 @ 0x3e00000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq fp, [r1], #-320 @ 0xfffffec0 │ │ │ │ andmi r2, r0, sl, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, pc, #0, 30 │ │ │ │ andmi r0, r0, r6, asr #32 │ │ │ │ @@ -1689986,15 +1689991,15 @@ │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #1104 @ 17158c8 <__bss_end__@@Base+0x8b8b0c> │ │ │ │ rsbmi fp, ip, #52, 24 @ 0x3400 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #248, 14 @ 0x3e00000 │ │ │ │ + rsbseq ip, fp, #136, 14 @ 0x2200000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-3032 @ 0xfffff428 │ │ │ │ andmi r0, r0, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r9, [lr], #-4008 @ 0xfffff058 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1690068,15 +1690073,15 @@ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #3072 @ 1715a18 <__bss_end__@@Base+0x8b8c5c> │ │ │ │ rsbmi sp, r1, #112, 22 @ 0x1c000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #208, 8 @ 0xd0000000 │ │ │ │ + rsbseq ip, fp, #112, 8 @ 0x70000000 │ │ │ │ andmi r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [pc], #-2152 @ 1715a34 <__bss_end__@@Base+0x8b8c78> │ │ │ │ andmi r0, r0, r7, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1690094,19 +1690099,19 @@ │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r1, [pc], #-1480 @ 1715a74 <__bss_end__@@Base+0x8b8cb8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ rsbsmi r9, lr, #192, 16 @ 0xc00000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #16, 16 @ 0x100000 │ │ │ │ + rsbseq ip, fp, #160, 14 @ 0x2800000 │ │ │ │ andeq r8, r0, r1, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - rsbseq ip, fp, #152, 16 @ 0x980000 │ │ │ │ + rsbseq ip, fp, #40, 16 @ 0x280000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r2, [pc], #-3824 @ 1715aa4 <__bss_end__@@Base+0x8b8ce8> │ │ │ │ andmi r0, r0, sl, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq r3, [pc], #-352 @ 1715ab4 <__bss_end__@@Base+0x8b8cf8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ @@ -1690232,15 +1690237,15 @@ │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-1080 @ 0xfffffbc8 │ │ │ │ ldrdmi r0, [r0], -sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #184 @ 0xb8 │ │ │ │ + rsbseq ip, fp, #88 @ 0x58 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ strbteq lr, [lr], #-1304 @ 0xfffffae8 │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @@ -1690320,15 +1690325,15 @@ │ │ │ │ ldrdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq ip, fp, #232, 28 @ 0xe80 │ │ │ │ andmi r0, r0, lr, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq fp, fp, #120, 18 @ 0x1e0000 │ │ │ │ + rsbeq r4, fp, #56, 26 @ 0xe00 │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ rsbseq sp, fp, #152, 2 @ 0x26 │ │ │ │ andmi r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ @@ -1690344,55 +1690349,55 @@ │ │ │ │ andmi r0, r0, r6, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2976 @ 1715e68 <__bss_end__@@Base+0x8b90ac> │ │ │ │ rsbmi sp, r1, #216, 22 @ 0x36000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #56, 4 @ 0x80000003 │ │ │ │ + rsbseq ip, fp, #216, 2 @ 0x36 │ │ │ │ andmi r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-2872 @ 1715e84 <__bss_end__@@Base+0x8b90c8> │ │ │ │ + strbteq r3, [pc], #-2856 @ 1715e84 <__bss_end__@@Base+0x8b90c8> │ │ │ │ andmi r0, r0, r7, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-3328 @ 1715e94 <__bss_end__@@Base+0x8b90d8> │ │ │ │ + strbteq r3, [pc], #-3312 @ 1715e94 <__bss_end__@@Base+0x8b90d8> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-2648 @ 1715ea4 <__bss_end__@@Base+0x8b90e8> │ │ │ │ + strbteq r3, [pc], #-2632 @ 1715ea4 <__bss_end__@@Base+0x8b90e8> │ │ │ │ andmi r0, r0, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-3384 @ 1715eb4 <__bss_end__@@Base+0x8b90f8> │ │ │ │ + strbteq r3, [pc], #-3368 @ 1715eb4 <__bss_end__@@Base+0x8b90f8> │ │ │ │ andmi r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-3664 @ 1715ec4 <__bss_end__@@Base+0x8b9108> │ │ │ │ + strbteq r3, [pc], #-3648 @ 1715ec4 <__bss_end__@@Base+0x8b9108> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2992 @ 1715ed8 <__bss_end__@@Base+0x8b911c> │ │ │ │ rsbmi sp, r1, #224, 22 @ 0x38000 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-4024 @ 1715ee4 <__bss_end__@@Base+0x8b9128> │ │ │ │ + strbteq r3, [pc], #-4008 @ 1715ee4 <__bss_end__@@Base+0x8b9128> │ │ │ │ strdmi r0, [r0], -sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r4, [pc], #-440 @ 1715ef4 <__bss_end__@@Base+0x8b9138> │ │ │ │ + strbteq r4, [pc], #-424 @ 1715ef4 <__bss_end__@@Base+0x8b9138> │ │ │ │ andmi r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2144 @ 1715f08 <__bss_end__@@Base+0x8b914c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - rsbseq ip, fp, #144, 12 @ 0x9000000 │ │ │ │ + rsbseq ip, fp, #48, 12 @ 0x3000000 │ │ │ │ andmi r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #2160 @ 1715f28 <__bss_end__@@Base+0x8b916c> │ │ │ │ rsbmi sp, r1, #232, 22 @ 0x3a000 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @@ -1690400,35 +1690405,35 @@ │ │ │ │ streq r0, [pc], #1280 @ 1715f38 <__bss_end__@@Base+0x8b917c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r9, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x01670b98 │ │ │ │ streq r0, [pc], #1296 @ 1715f48 <__bss_end__@@Base+0x8b918c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ subeq r8, r0, #16384 @ 0x4000 │ │ │ │ - strbteq r3, [pc], #-4008 @ 1715f54 <__bss_end__@@Base+0x8b9198> │ │ │ │ + strbteq r3, [pc], #-3992 @ 1715f54 <__bss_end__@@Base+0x TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes